CN105161063B - 一种液晶显示装置的栅极驱动电路 - Google Patents

一种液晶显示装置的栅极驱动电路 Download PDF

Info

Publication number
CN105161063B
CN105161063B CN201510583082.1A CN201510583082A CN105161063B CN 105161063 B CN105161063 B CN 105161063B CN 201510583082 A CN201510583082 A CN 201510583082A CN 105161063 B CN105161063 B CN 105161063B
Authority
CN
China
Prior art keywords
film transistor
tft
thin film
level
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510583082.1A
Other languages
English (en)
Other versions
CN105161063A (zh
Inventor
肖军城
戴荣磊
颜尧
曹尚操
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd, Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201510583082.1A priority Critical patent/CN105161063B/zh
Priority to PCT/CN2015/090141 priority patent/WO2017045216A1/zh
Priority to US14/785,907 priority patent/US9805680B2/en
Publication of CN105161063A publication Critical patent/CN105161063A/zh
Application granted granted Critical
Publication of CN105161063B publication Critical patent/CN105161063B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0871Several active elements per pixel in active matrix panels with level shifting
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明公开了一种液晶显示装置的栅极驱动电路。该栅极驱动电路包括多级栅极驱动单元以及控制芯片,每级栅极驱动单元包括第一拉动控制单元、第一拉动单元、第二拉动控制单元、第二拉动单元、第一复位单元以及第二复位单元,控制芯片用于拉动第一时钟信号和第一电压参考信号到第一电平。通过以上方式,本发明能够使栅极驱动电路所驱动的扫描线全部打开,稳定地实现All Gate On功能。

Description

一种液晶显示装置的栅极驱动电路
技术领域
本发明涉及液晶显示技术领域,特别是涉及一种液晶显示装置的栅极驱动电路。
背景技术
阵列基板行驱动(GOA,Gate Driver On Array或Gate On Array)电路,是利用现有薄膜晶体管显示装置(TFT-LCD)阵列(Array)制程将栅线(Gate)行扫描驱动信号电路制作在阵列基板上,以实现对栅线逐行扫描的驱动方式的一项技术。其与传统的柔性电路板(COF)和玻璃电路板(COG)工艺相比,不仅节省了制作成本,而且还可以省去栅极方向邦定(Bonding)的工艺,对提升产能极为有利,并提高了显示装置的集成度。
在实际使用时,由于显示装置通常需要搭配触摸屏(Touch Panel)功能进行使用,因此GOA电路需要实现信号中停以配合触摸屏的功能,如配合触摸屏的扫描。通常情况下,GOA电路在实现信号中停后,需将显示装置进行黑屏唤醒,此时GOA电路需要在一段时间内将所有的栅线均设置为充电或导通状态,通过向数据线施加黑电压以清空像素电容中残留的电平,以使得显示装置的显示效果良好,此段时间称为栅线全开(All Gate On)阶段。但是现有技术中的GOA电路在实现All Gate On时会存在功能失效风险,进而不能稳定的实现All Gate On功能。
发明内容
本发明主要解决的技术问题是提供一种液晶显示装置的栅极驱动电路,能够稳定地实现All Gate On功能。
本发明提供一种液晶显示装置的栅极驱动电路,其包括多级栅极驱动单元和控制芯片,每级栅极驱动单元包括:
第一拉动控制单元,用于在第一节点输出第一拉动控制信号;
第一拉动单元,其耦接第一节点,接收第一时钟信号,根据第一拉动控制信号和第一时钟信号拉动栅极驱动信号输出端的电平到第一电平,以输出栅极驱动信号;
第二拉动控制单元,用于在第二节点输出第二拉动控制信号;
第二拉动单元,其耦接第一节点和第二节点,接收第一电压参考信号,根据第二拉动控制信号拉动第一节点的电平到第一电压参考信号的第二电平;
第一复位单元,其耦接第一节点,接收复位信号和第一电压参考信号,根据复位信号拉动第一节点的电平到第二电平;
第二复位单元,其耦接第二节点,接收复位信号和第二电压参考信号,根据复位信号拉动第二节点的电平到第二电压参考信号的第三电平,第二拉动单元拉动栅极驱动信号的电平到第二电平;
其中,控制芯片用于拉动第一时钟信号和第一电压参考信号到第一电平,以使栅极驱动电路所驱动的扫描线全部打开。
其中,第一拉动控制单元包括第一薄膜晶体管和第二薄膜晶体管;
第一薄膜晶体管的第一端接收第一信号,第一薄膜晶体管的第二端接收前一级的栅极驱动信号,第一薄膜晶体管的第三端与第一节点连接;
第二薄膜晶体管的第一端接收第二信号,第二薄膜晶体管的第二端接收后一级的栅极驱动信号,第二薄膜晶体管的第三端与第一节点连接。
其中,第一拉动单元包括第三薄膜晶体管和第一电容,第三薄膜晶体管的第一端接收第一时钟信号,第三薄膜晶体管的第二端与第一节点连接,第三薄膜晶体管的第三端为栅极驱动信号输出端,第一电容连接在第三薄膜晶体管的第二端和第三端之间。
其中,第一复位单元包括第四薄膜晶体管,第四薄膜晶体管的第一端与第一节点连接,第四薄膜晶体管的第二端接收复位信号,第四薄膜晶体管的第三端接收第一电压参考信号。
其中,第二复位单元包括第五薄膜晶体管,第五薄膜晶体管的第一端接收第二电压参考信号,第五薄膜晶体管的第二端接收复位信号,第五薄膜晶体管的第三端与第二节点连接。
其中,第二拉动控制单元包括第六薄膜晶体管和第七薄膜晶体管,第六薄膜晶体管的第一端接收第二时钟信号,第六薄膜晶体管的第二端与第四薄膜晶体管的第一端连接,第六薄膜晶体管的第三端和第七薄膜晶体管的第三端与第二节点连接,第七薄膜晶体管的第一端接收第二电压参考信号,第七薄膜晶体管的第二端接收第二时钟信号;
第二拉动单元包括第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管以及第二电容,第八薄膜晶体管的第一端与第三薄膜晶体管的第二端连接,第八薄膜晶体管的第二端接收第一时钟信号,第八薄膜晶体管的第三端与第九薄膜晶体管的第一端连接,第九薄膜晶体管的第二端与第七薄膜晶体管的第三端连接,第九薄膜晶体管的第三端接收第一电压参考信号,第十薄膜晶体管的第一端与第三薄膜晶体管的第三端连接,第十薄膜晶体管的第二端与第九薄膜晶体管的第二端连接,第十薄膜晶体管的第三端接收第一电压参考信号,第二电容连接在第十薄膜晶体管的第二端和第三端之间。
其中,栅极驱动单元进一步包括第十一薄膜晶体管,第十一薄膜晶体管的第一端与第一节点连接,第十一薄膜晶体管的第二端接收第二电压参考信号,第十一薄膜晶体管的第三端与第二薄膜晶体管的第三端、第一薄膜晶体管的第三端以及第四薄膜晶体管的第一端连接。
其中,第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管以及第十一薄膜晶体管均为P型薄膜晶体管;
在复位信号为低电平时,第四薄膜晶体管导通,第三薄膜晶体管的第二端的电平拉动到第二电平,第三薄膜晶体管截止;第五薄膜晶体管导通,第十薄膜晶体管的第二端的电平拉动到第三电平,第十薄膜晶体管导通,以将栅极驱动信号的电平拉动到第二电平。
其中,第一电平和第三电平为低电平,第二电平为高电平。
其中,第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管以及第十一薄膜晶体管均为N型薄膜晶体管。
通过上述方案,本发明的有益效果是:本发明的栅极驱动电路包括多级栅极驱动单元以及控制芯片,每级栅极驱动单元包括第一拉动控制单元、第一拉动单元、第二拉动控制单元、第二拉动单元、第一复位单元以及第二复位单元,控制芯片用于拉动第一时钟信号和第一电压参考信号到第一电平,以使栅极驱动电路所驱动的扫描线全部打开,稳定地实现All Gate On功能。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
图1是本发明第一实施例的栅极驱动电路的结构示意图;
图2是图1中栅极驱动单元的结构示意图;
图3是本发明第二实施例的栅极驱动单元的电路图;
图4是图3中第一时钟信号、第二时钟信号、复位信号以及栅极驱动信号的时序图;
图5是本发明第三实施例的栅极驱动单元的电路图;
图6是本发明第一实施例的液晶显示装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性的劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参见图1所示,图1是本发明第一实施例的栅极驱动电路的结构示意图。本实施例所揭示的栅极驱动电路应用于液晶显示装置,用于驱动液晶显示装置的多条扫描线,以使多条扫描线打开。
如图1所示,栅极驱动电路10与多条扫描线20连接,用于驱动多条扫描线20,该栅极驱动电路10包括多级栅极驱动单元11和控制芯片12,一个栅极驱动单元11对应一条扫描线20,栅极驱动单元11的输出端与扫描线20连接。
以下以第n级栅极驱动单元11进行详细说明,其中n为大于或等于1的整数。
如图2所示,第n级栅极驱动单元11包括第一拉动控制单元111、第一拉动单元112、第二拉动控制单元113、第二拉动单元114、第一复位单元115以及第二复位单元116。
第一拉动控制单元111用于在第一节点Qn输出第一拉动控制信号CL1。第一拉动单元112耦接第一节点Qn,第一拉动单元112接收第一时钟信号CK1,并根据第一拉动控制信号CL1和第一时钟信号CK1拉动栅极驱动信号输出端的电平到第一电平,输出栅极驱动信号Gn为第一电平,栅极驱动信号Gn用于驱动扫描线20。优选地,第一拉动控制信号CL1为第一电平。
第二拉动控制单元113用于在第二节点Pn输出第二拉动控制信号CL2。第二拉动单元114耦接第一节点Qn和第二节点Pn,第二拉动单元114接收第一电压参考信号V1,并根据第二拉动控制信号CL2拉动第一节点Qn的电平到第一电压参考信号V1的第二电平。
第一复位单元115耦接第一节点Qn,第一复位单元115接收复位信号Reset和第一电压参考信号V1,并根据复位信号Reset拉动第一节点Qn的电平到第二电平,此时第一拉动控制信号CL1为第二电平。
第二复位单元116耦接第二节点Pn,第二复位单元116接收复位信号Reset和第二电压参考信号V2,并根据复位信号Reset拉动第二节点Pn的电平到第二电压参考信号V2的第三电平。第二拉动单元114进一步耦接栅极驱动信号输出端,第二拉动单元114拉动栅极驱动信号Gn的电平到第二电平。优选地,第一电平与第三电平相同。
在栅极驱动信号Gn的电平为第一电平时,扫描线20打开;在栅极驱动信号Gn的电平为第二电平时,扫描线20关闭,控制芯片12用于拉动第一时钟信号CK1和第一电压参考信号V1到第一电平,栅极驱动信号Gn为第一电平,栅极驱动信号Gn所驱动的扫描线20打开,以使栅极驱动电路10所驱动的扫描线20全部打开,稳定地实现All Gate On功能。
在All Gate On功能结束后,第一复位单元115根据复位信号Reset拉动第一节点Qn的电平到第二电平,第一拉动单元112断开;第二复位单元116根据复位信号Reset拉动第二节点Pn的电平到第二电压参考信号V2的第三电平,第二拉动单元114拉动栅极驱动信号Gn的电平到第二电平,此时扫描线20关闭,进而实现在All Gate On功能结束后所有扫描线20均回到关闭电平。
本发明还提供第二实施例的栅极驱动单元,其在第一实施例所揭示的栅极驱动单元11的基础上进行描述。如图3所示,第一拉动控制单元111包括第一薄膜晶体管T1和第二薄膜晶体管T2,第一薄膜晶体管T1的第一端接收第一信号U2D,第一薄膜晶体管T1的第二端接收前一级的栅极驱动信号Gn-1,第一薄膜晶体管T1的第三端与第一节点Qn连接;第二薄膜晶体管T2的第一端接收第二信号D2U,第二薄膜晶体管T2的第二端接收后一级的栅极驱动信号Gn+1,第二薄膜晶体管T2的第三端与第一节点Qn连接。其中,第一拉动控制单元111用于控制栅极驱动单元11的正反扫描信号,并根据前一级的栅极驱动信号Gn-1或者后一级的栅极驱动信号Gn+1选择输入第一信号U2D或者第二信号D2U,其中第一信号U2D与第二信号D2U相反,例如第一信号U2D为高电平时,第二信号D2U为低电平。第一薄膜晶体管T1的第三端和第二薄膜晶体管T2的第三端输出第一拉动控制信号CL1。
第一拉动单元112包括第三薄膜晶体管T3和第一电容C1,第三薄膜晶体管T3的第一端接收第一时钟信号CK1,第三薄膜晶体管T3的第二端与第一节点Qn连接,第三薄膜晶体管T3的第三端为栅极驱动信号输出端,第一电容C1连接在第三薄膜晶体管T3的第二端和第三端之间。
第一复位单元115包括第四薄膜晶体管T4,第四薄膜晶体管T4的第一端与第一节点Qn连接,第四薄膜晶体管T4的第二端接收复位信号Reset,第四薄膜晶体管T4的第三端接收第一电压参考信号V1。
第二复位单元116包括第五薄膜晶体管T5,第五薄膜晶体管T5的第一端接收第二电压参考信号V2,第五薄膜晶体管T5的第二端接收复位信号Reset,第五薄膜晶体管T5的第三端与第二节点Pn连接。
第二拉动控制单元113包括第六薄膜晶体管T6和第七薄膜晶体管T7,第六薄膜晶体管T6的第一端接收第二时钟信号CK2,第六薄膜晶体管T6的第二端与第四薄膜晶体管T4的第一端连接,第六薄膜晶体管T6的第三端和第七薄膜晶体管T7的第三端与第二节点Pn连接,第七薄膜晶体管T7的第一端接收第二电压参考信号V2,第七薄膜晶体管T7的第二端接收第二时钟信号CK2。第六薄膜晶体管T6的第三端和第七薄膜晶体管T7的第三端输出第二拉动控制信号CL2。
第二拉动单元114包括第八薄膜晶体管T8、第九薄膜晶体管T9、第十薄膜晶体管T10以及第二电容C2,第八薄膜晶体管T8的第一端与第三薄膜晶体管T3的第二端连接,第八薄膜晶体管T8的第二端接收第一时钟信号CK1,第八薄膜晶体管T8的第三端与第九薄膜晶体管T9的第一端连接,第九薄膜晶体管T9的第二端与第七薄膜晶体管T7的第三端连接,第九薄膜晶体管T9的第三端接收第一电压参考信号V1,第十薄膜晶体管T10的第一端与第三薄膜晶体管T3的第三端连接,第十薄膜晶体管T10的第二端与第九薄膜晶体管T9的第二端连接,第十薄膜晶体管T10的第三端接收第一电压参考信号V1,第二电容C2连接在第十薄膜晶体管T10的第二端和第三端之间。
优选地,第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5、第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8、第九薄膜晶体管T9以及第十薄膜晶体管T10均为P型薄膜晶体管,P型薄膜晶体管在栅极为低电平时导通。
结合图4所示的时序图详细描述本实施例所揭示的栅极驱动单元的工作原理。
优选地,第一电平和第三电平为低电平,第二电平为高电平,即第一电压参考信号V1为VGH(高电平),第二电压参考信号V2为VGL(低电平)。
如图4所示,在时间t1-t2之间,第一时钟信号CK1为低电平,第二时钟信号CK2为高电平,复位信号Reset为高电平;第一拉动控制单元111输出的第一拉动控制信号CL1为低电平(第一电平),第三薄膜晶体管T3导通,栅极驱动信号输出端的电平与第一时钟信号CK1的电平相同,栅极驱动信号Gn为低电平,与栅极驱动信号Gn对应的扫描线20打开,即第一拉动单元112根据第一拉动控制信号CL1和第一时钟信号CK1拉动栅极驱动信号输出端的电平到第一电平(低电平);此时,第四薄膜晶体管T4、第五薄膜晶体管T5以及第七薄膜晶体管T7断开,第六薄膜晶体管T6和第八薄膜晶体管T8导通,第二拉动控制信号CL2为高电平(第二电平),第九薄膜晶体管T9和第十薄膜晶体管T10断开。
在时间t2-t3之间,第一时钟信号CK1为高电平,第二时钟信号CK2为高电平,复位信号Reset为高电平;第一拉动控制单元111输出的第一拉动控制信号CL1为低电平(第一电平),第三薄膜晶体管T3导通,栅极驱动信号输出端的电平与第一时钟信号CK1的电平相同,栅极驱动信号Gn为高电平,与栅极驱动信号Gn对应的扫描线20关闭。此时,第四薄膜晶体管T4、第五薄膜晶体管T5、第七薄膜晶体管T7以及第八薄膜晶体管T8断开,第六薄膜晶体管T6导通,第二拉动控制信号CL2为高电平(第二电平),第九薄膜晶体管T9和第十薄膜晶体管T10断开。
此时,所有的栅极驱动信号均为高电平,该栅极驱动电路的GOA暂停,即栅极驱动信号Gn-1、Gn以及Gn+1均为高电平。
在时间t4-t5之间,控制芯片12拉动第一时钟信号CK1和第一电压参考信号V1到第一电平(低电平),第一时钟信号CK1为低电平,第二时钟信号CK2为低电平,复位信号Reset为高电平;第四薄膜晶体管T4和第五薄膜晶体管T5断开,第七薄膜晶体管T4导通,第二拉动控制信号CL2为低电平,第八薄膜晶体管T8和第九薄膜晶体管T9导通,第一节点Qn通过第八薄膜晶体管T8和第九薄膜晶体管T9接收第一电压参考信号V1,即第二拉动单元114根据第二拉动控制信号CL2拉动第一节点Qn的电平到第一电压参考信号V1,此时第一节点Qn的电平拉动到低电平。第三薄膜晶体管T3和第六薄膜晶体管T6均导通,输出栅极驱动信号Gn的电位为低电平;第十薄膜晶体管导通,输出栅极驱动信号Gn的电位与第一电压参考信号V1的电位相同,以保证输出栅极驱动信号Gn为低电平,栅极驱动信号Gn所驱动的扫描线20打开,进而栅极驱动电路10所驱动的扫描线20全部打开,稳定地实现All Gate On功能。
在All Gate On功能结束后,时间t5-t6,第一时钟信号CK1为高电平,第二时钟信号CK2为高电平,复位信号Reset为低电平;第四薄膜晶体管T4导通,以拉动第一节点Qn的电位到高电平,第一拉动控制信号CL1为高电平,即第一复位单元115根据复位信号Reset拉动第一节点Qn的电平到第二电平,此时第三晶体管T3断开,即第一拉动单元112断开。第五薄膜晶体管T5导通,拉动第二节点Pn的电位到低电平,第二拉动控制信号CL2为低电平,即第二复位单元116根据复位信号Reset拉动第二节点Pn的电平到第二电压参考信号V2的第三电平,第九薄膜晶体管T9和第十薄膜晶体管T10导通,此时第十薄膜晶体管T10拉动栅极驱动信号Gn的电平到高电平,即第二拉动单元114拉动栅极驱动信号Gn的电平到第二电平。栅极驱动信号Gn为高电平,栅极驱动信号Gn所驱动的扫描线20关闭,进而实现在All Gate On功能结束后所有扫描线20均回到关闭电平。此时,第六薄膜晶体管T6、第七薄膜晶体管T7以及第八薄膜晶体管T8断开。
在其他实施例中,本领域的技术人员完全可以将第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5、第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8、第九薄膜晶体管T9以及第十薄膜晶体管T10设置为N型薄膜晶体管,N型薄膜晶体管在栅极为高电平时导通。此时,各节点的电位与上述扫描驱动时的电位变化相反,且第一电压参考信号V1和第二电压参考信号V2也与上述扫描驱动时的电位相反,即当N型薄膜晶体管时,第一电压参考信号V1为低电平,第二电压参考信号V2为高电平,此处不再赘述。
本发明还提供第三实施例的栅极驱动单元,其在第二实施例所揭示的栅极驱动单元的基础上进行描述。本实施例所揭示的栅极驱动单元与第二实施例所揭示的栅极驱动单元的不同之处在于:栅极驱动单元进一步包括第十一薄膜晶体管T11,如图5所示,第十一薄膜晶体管11的第一端与第一节点Qn连接,第十一薄膜晶体管T11的第二端接收第二电压参考信号V2,第十一薄膜晶体管T11的第三端与第二薄膜晶体管T2的第三端、第一薄膜晶体管T1的第三端以及第四薄膜晶体管T4的第一端连接。
优选地,第十一薄膜晶体管T11为P型薄膜晶体管。第二电压参考信号V2为低电平,第十一薄膜晶体管T11导通。
在其他实施例中,本领域的技术人员完全可以将第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5、第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8、第九薄膜晶体管T9以及第十薄膜晶体管T10设置为N型薄膜晶体管,第十一薄膜晶体管T11为N型薄膜晶体管。
本发明还提供一种液晶显示装置,如图6所示,本实施例所揭示的液晶显示装置60包括显示面板61和上述实施例所揭示的栅极驱动电路62,此处不再赘述。
值得注意的是,本实施例所揭示的液晶显示装置60包括手机、显示器或者电视。
综上所述,本发明的栅极驱动电路包括多级栅极驱动单元和控制芯片,每级栅极驱动单元包括第一拉动控制单元、第一拉动单元、第二拉动控制单元、第二拉动单元、第一复位单元以及第二复位单元,控制芯片用于拉动第一时钟信号和第一电压参考信号到第一电平,以使栅极驱动电路所驱动的扫描线全部打开,以稳定地实现All Gate On功能。此外,在All Gate On功能结束后,第一复位单元根据复位信号Reset拉动第一节点的电平到第二电平,第一拉动单元断开;第二复位单元根据复位信号拉动第二节点的电平到第二电压参考信号的第三电平,第二拉动单元拉动栅极驱动信号的电平到第二电平,此时栅极驱动信号所驱动的扫描线关闭,进而实现在All Gate On功能结束后所有扫描线均回到关闭电平。
以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括多级栅极驱动单元和控制芯片,每级所述栅极驱动单元包括:
第一拉动控制单元,用于在第一节点输出第一拉动控制信号;
第一拉动单元,其耦接所述第一节点,接收第一时钟信号,根据所述第一拉动控制信号和第一时钟信号拉动栅极驱动信号输出端的电平到第一电平,以输出栅极驱动信号;
第二拉动控制单元,用于在第二节点输出第二拉动控制信号;
第二拉动单元,其耦接所述第一节点和所述第二节点,接收第一电压参考信号,根据所述第二拉动控制信号拉动所述第一节点的电平到所述第一电压参考信号的第二电平;
第一复位单元,其耦接所述第一节点,接收复位信号和所述第一电压参考信号,根据所述复位信号拉动所述第一节点的电平到所述第二电平;
第二复位单元,其耦接所述第二节点,接收所述复位信号和第二电压参考信号,根据所述复位信号拉动所述第二节点的电平到所述第二电压参考信号的第三电平,所述第二拉动单元拉动所述栅极驱动信号的电平到所述第二电平;
其中,所述控制芯片用于拉动所述第一时钟信号和所述第一电压参考信号到所述第一电平,在所述复位信号为所述第二电平时,所述第一复位单元拉动所述第一节点的电平到所述第一电平,所述第二复位单元拉动所述第二节点的电平到所述第一电平,所述第一拉动单元将所述栅极驱动信号的电位拉动到与所述第一时钟信号的电位相同,所述第二拉动单元将所述栅极驱动信号的电位拉动到与所述第一电压参考信号的电位相同,以使所述栅极驱动电路所驱动的扫描线全部打开;
在所述栅极驱动电路所驱动的扫描线全部打开之后,所述第一复位单元根据所述复位信号拉动所述第一节点的电平到所述第二电平;所述第二复位单元根据所述复位信号拉动所述第二节点的电平到所述第三电平,所述第二拉动单元拉动所述栅极驱动信号的电平到第二电平,以使所述扫描线均回到关闭电平。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一拉动控制单元包括第一薄膜晶体管和第二薄膜晶体管;
所述第一薄膜晶体管的第一端接收第一信号,所述第一薄膜晶体管的第二端接收前一级的栅极驱动信号,所述第一薄膜晶体管的第三端与所述第一节点连接;
所述第二薄膜晶体管的第一端接收第二信号,所述第二薄膜晶体管的第二端接收后一级的栅极驱动信号,所述第二薄膜晶体管的第三端与所述第一节点连接。
3.根据权利要求2所述的栅极驱动电路,其特征在于,所述第一拉动单元包括第三薄膜晶体管和第一电容,所述第三薄膜晶体管的第一端接收所述第一时钟信号,所述第三薄膜晶体管的第二端与所述第一节点连接,所述第三薄膜晶体管的第三端为所述栅极驱动信号输出端,所述第一电容连接在所述第三薄膜晶体管的第二端和第三端之间。
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述第一复位单元包括第四薄膜晶体管,所述第四薄膜晶体管的第一端与所述第一节点连接,所述第四薄膜晶体管的第二端接收所述复位信号,所述第四薄膜晶体管的第三端接收所述第一电压参考信号。
5.根据权利要求4所述的栅极驱动电路,其特征在于,所述第二复位单元包括第五薄膜晶体管,所述第五薄膜晶体管的第一端接收所述第二电压参考信号,所述第五薄膜晶体管的第二端接收所述复位信号,所述第五薄膜晶体管的第三端与所述第二节点连接。
6.根据权利要求5所述的栅极驱动电路,其特征在于,所述第二拉动控制单元包括第六薄膜晶体管和第七薄膜晶体管,所述第六薄膜晶体管的第一端接收第二时钟信号,所述第六薄膜晶体管的第二端与所述第四薄膜晶体管的第一端连接,所述第六薄膜晶体管的第三端和所述第七薄膜晶体管的第三端与所述第二节点连接,所述第七薄膜晶体管的第一端接收所述第二电压参考信号,所述第七薄膜晶体管的第二端接收所述第二时钟信号;
所述第二拉动单元包括第八薄膜晶体管、第九薄膜晶体管、第十薄膜晶体管以及第二电容,所述第八薄膜晶体管的第一端与所述第三薄膜晶体管的第二端连接,所述第八薄膜晶体管的第二端接收所述第一时钟信号,所述第八薄膜晶体管的第三端与所述第九薄膜晶体管的第一端连接,所述第九薄膜晶体管的第二端与所述第七薄膜晶体管的第三端连接,所述第九薄膜晶体管的第三端接收所述第一电压参考信号,所述第十薄膜晶体管的第一端与所述第三薄膜晶体管的第三端连接,所述第十薄膜晶体管的第二端与所述第九薄膜晶体管的第二端连接,所述第十薄膜晶体管的第三端接收所述第一电压参考信号,所述第二电容连接在所述第十薄膜晶体管的第二端和第三端之间。
7.根据权利要求6所述的栅极驱动电路,其特征在于,所述栅极驱动单元进一步包括第十一薄膜晶体管,所述第十一薄膜晶体管的第一端与所述第一节点连接,所述第十一薄膜晶体管的第二端接收所述第二电压参考信号,所述第十一薄膜晶体管的第三端与所述第二薄膜晶体管的第三端、所述第一薄膜晶体管的第三端以及所述第四薄膜晶体管的第一端连接。
8.根据权利要求7所述的栅极驱动电路,其特征在于,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管、所述第六薄膜晶体管、所述第七薄膜晶体管、所述第八薄膜晶体管、所述第九薄膜晶体管、所述第十薄膜晶体管以及所述第十一薄膜晶体管均为P型薄膜晶体管;
在所述复位信号为低电平时,所述第四薄膜晶体管导通,所述第三薄膜晶体管的第二端的电平拉动到所述第二电平,所述第三薄膜晶体管截止;所述第五薄膜晶体管导通,所述第十薄膜晶体管的第二端的电平拉动到所述第三电平,所述第十薄膜晶体管导通,以将所述栅极驱动信号的电平拉动到所述第二电平。
9.根据权利要求8所述的栅极驱动电路,其特征在于,所述第一电平和所述第三电平为低电平,所述第二电平为高电平。
10.根据权利要求7所述的栅极驱动电路,其特征在于,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管、所述第六薄膜晶体管、所述第七薄膜晶体管、所述第八薄膜晶体管、所述第九薄膜晶体管、所述第十薄膜晶体管以及所述第十一薄膜晶体管均为N型薄膜晶体管。
CN201510583082.1A 2015-09-14 2015-09-14 一种液晶显示装置的栅极驱动电路 Active CN105161063B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510583082.1A CN105161063B (zh) 2015-09-14 2015-09-14 一种液晶显示装置的栅极驱动电路
PCT/CN2015/090141 WO2017045216A1 (zh) 2015-09-14 2015-09-21 一种液晶显示装置及其栅极驱动电路
US14/785,907 US9805680B2 (en) 2015-09-14 2015-09-21 Liquid crystal display device and gate driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510583082.1A CN105161063B (zh) 2015-09-14 2015-09-14 一种液晶显示装置的栅极驱动电路

Publications (2)

Publication Number Publication Date
CN105161063A CN105161063A (zh) 2015-12-16
CN105161063B true CN105161063B (zh) 2018-05-11

Family

ID=54801896

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510583082.1A Active CN105161063B (zh) 2015-09-14 2015-09-14 一种液晶显示装置的栅极驱动电路

Country Status (3)

Country Link
US (1) US9805680B2 (zh)
CN (1) CN105161063B (zh)
WO (1) WO2017045216A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105161063B (zh) 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
CN105118419B (zh) * 2015-09-28 2017-11-10 深圳市华星光电技术有限公司 一种显示装置、tft基板及goa驱动电路
CN105513550B (zh) * 2016-01-04 2019-02-01 武汉华星光电技术有限公司 Goa驱动电路
CN109360533B (zh) * 2018-11-28 2020-09-01 武汉华星光电技术有限公司 液晶面板及其栅极驱动电路
CN110335572B (zh) * 2019-06-27 2021-10-01 重庆惠科金渝光电科技有限公司 阵列基板行驱动电路单元与其驱动电路及液晶显示面板
CN113270072B (zh) * 2021-07-19 2021-10-22 深圳市柔宇科技股份有限公司 扫描驱动单元、扫描驱动电路、阵列基板及显示器

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1835061A (zh) * 2005-03-15 2006-09-20 中华映管股份有限公司 液晶显示装置及其驱动电路与相关方法
JP2007188079A (ja) * 2006-01-10 2007-07-26 Samsung Electronics Co Ltd ゲートドライバー、これを備えた薄膜トランジスター基板及び液晶表示装置
CN102005168A (zh) * 2009-08-31 2011-04-06 上海天马微电子有限公司 移位单元、移位装置和液晶显示器
CN102054446A (zh) * 2009-10-30 2011-05-11 北京京东方光电科技有限公司 栅极驱动电路和液晶显示器
CN104575433A (zh) * 2015-02-04 2015-04-29 京东方科技集团股份有限公司 Goa复位电路及驱动方法、阵列基板、显示面板和装置
CN104575420A (zh) * 2014-12-19 2015-04-29 深圳市华星光电技术有限公司 一种扫描驱动电路
CN104732951A (zh) * 2015-04-21 2015-06-24 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置、显示面板

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100533539C (zh) 2006-12-30 2009-08-26 友达光电股份有限公司 栅极驱动电路及其驱动电路单元
WO2011129126A1 (ja) * 2010-04-12 2011-10-20 シャープ株式会社 走査信号線駆動回路およびそれを備えた表示装置
CN102479477B (zh) 2010-11-26 2015-03-04 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN102629444B (zh) 2011-08-22 2014-06-25 北京京东方光电科技有限公司 栅极集成驱动电路、移位寄存器及显示屏
CN103258495B (zh) * 2013-05-07 2015-08-05 京东方科技集团股份有限公司 移位寄存单元、移位寄存器和显示装置
CN103680387B (zh) * 2013-12-24 2016-08-31 合肥京东方光电科技有限公司 一种移位寄存器及其驱动方法、显示装置
CN103745700B (zh) * 2013-12-27 2015-10-07 深圳市华星光电技术有限公司 自修复型栅极驱动电路
CN103928008B (zh) 2014-04-24 2016-10-05 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
CN104318909B (zh) * 2014-11-12 2017-02-22 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
CN104537992B (zh) * 2014-12-30 2017-01-18 深圳市华星光电技术有限公司 用于液晶显示装置的goa电路
CN104575353B (zh) * 2014-12-30 2017-02-22 厦门天马微电子有限公司 一种驱动电路、阵列基板及显示装置
CN104715710B (zh) 2015-04-10 2016-10-19 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置
CN105161063B (zh) 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1835061A (zh) * 2005-03-15 2006-09-20 中华映管股份有限公司 液晶显示装置及其驱动电路与相关方法
JP2007188079A (ja) * 2006-01-10 2007-07-26 Samsung Electronics Co Ltd ゲートドライバー、これを備えた薄膜トランジスター基板及び液晶表示装置
CN102005168A (zh) * 2009-08-31 2011-04-06 上海天马微电子有限公司 移位单元、移位装置和液晶显示器
CN102054446A (zh) * 2009-10-30 2011-05-11 北京京东方光电科技有限公司 栅极驱动电路和液晶显示器
CN104575420A (zh) * 2014-12-19 2015-04-29 深圳市华星光电技术有限公司 一种扫描驱动电路
CN104575433A (zh) * 2015-02-04 2015-04-29 京东方科技集团股份有限公司 Goa复位电路及驱动方法、阵列基板、显示面板和装置
CN104732951A (zh) * 2015-04-21 2015-06-24 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置、显示面板

Also Published As

Publication number Publication date
US20170154594A1 (en) 2017-06-01
WO2017045216A1 (zh) 2017-03-23
US9805680B2 (en) 2017-10-31
CN105161063A (zh) 2015-12-16

Similar Documents

Publication Publication Date Title
CN105185333B (zh) 一种液晶显示装置的栅极驱动电路
CN105161063B (zh) 一种液晶显示装置的栅极驱动电路
CN105096879B (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
CN107958656B (zh) Goa电路
CN104332144B (zh) 液晶显示面板及其栅极驱动电路
CN104851369B (zh) 一种柔性显示面板及其驱动方法、显示装置
CN105469763B (zh) 栅极驱动单元、栅极驱动电路及显示装置
CN103985363B (zh) 栅极驱动电路、tft阵列基板、显示面板及显示装置
CN105118465B (zh) 一种goa电路及其驱动方法、液晶显示器
CN109935188A (zh) 栅极驱动单元、方法、栅极驱动模组、电路及显示装置
CN106098002B (zh) 扫描驱动电路及具有该电路的平面显示装置
CN106023936B (zh) 扫描驱动电路及具有该电路的平面显示装置
CN108010498A (zh) 一种goa电路及液晶面板、显示装置
CN108766380A (zh) Goa电路
CN109448624A (zh) Goa电路及显示面板
CN105047155B (zh) 液晶显示装置及其goa扫描电路
CN105513522B (zh) 移位寄存器及其驱动方法、驱动电路和显示装置
CN104517575A (zh) 移位寄存器及级传栅极驱动电路
CN104376826B (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN106023945A (zh) 栅极驱动电路及其驱动方法、显示装置
CN105118464B (zh) 一种goa电路及其驱动方法、液晶显示器
CN104376825B (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN106251820B (zh) 用于in-cell触控显示屏的栅极驱动电路
CN108648705A (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN107221298B (zh) 一种goa电路及液晶显示器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: No.9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd.

Patentee after: WUHAN CHINA STAR OPTOELECTRONICS TECHNOLOGY Co.,Ltd.

Address before: No.9-2 Tangming Avenue, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen China Star Optoelectronics Technology Co.,Ltd.

Patentee before: Wuhan China Star Optoelectronics Technology Co.,Ltd.