WO2012144271A1 - 半導体装置およびその製造方法 - Google Patents

半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2012144271A1
WO2012144271A1 PCT/JP2012/054622 JP2012054622W WO2012144271A1 WO 2012144271 A1 WO2012144271 A1 WO 2012144271A1 JP 2012054622 W JP2012054622 W JP 2012054622W WO 2012144271 A1 WO2012144271 A1 WO 2012144271A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
groove
insulating film
semiconductor device
contact hole
Prior art date
Application number
PCT/JP2012/054622
Other languages
English (en)
French (fr)
Inventor
山上 滋春
林 哲也
卓 下村
Original Assignee
日産自動車株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日産自動車株式会社 filed Critical 日産自動車株式会社
Priority to KR1020137030215A priority Critical patent/KR101473141B1/ko
Priority to EP12774352.4A priority patent/EP2701201B1/en
Priority to BR112013027105-1A priority patent/BR112013027105B1/pt
Priority to RU2013151267/28A priority patent/RU2548058C1/ru
Priority to JP2013510915A priority patent/JP5862660B2/ja
Priority to US14/112,097 priority patent/US9252261B2/en
Priority to CN201280018880.4A priority patent/CN103493208B/zh
Priority to MX2013012149A priority patent/MX2013012149A/es
Publication of WO2012144271A1 publication Critical patent/WO2012144271A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7804Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a pn-junction diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41766Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • H01L29/0623Buried supplementary region, e.g. buried guard ring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7804Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a pn-junction diode
    • H01L29/7805Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a pn-junction diode in antiparallel, e.g. freewheel diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7806Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a Schottky barrier diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/4238Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out

Definitions

  • the present invention relates to a semiconductor device including a transistor and a diode, and a manufacturing method thereof.
  • Patent Document JP 2005-183563 A
  • This document describes a technology of a semiconductor device including a trench transistor in which a gate electrode is embedded in a groove, and a diode having a hetero semiconductor region as an anode and a drift region as a cathode.
  • the hetero semiconductor regions constituting the anode of the diode are arranged at predetermined intervals along the gate electrode so as to be sandwiched between adjacent gate electrodes.
  • the hetero semiconductor region is arranged and formed in the plane direction of the semiconductor substrate with respect to the gate electrode so as to be adjacent to the gate electrode. That is, a region for forming a hetero semiconductor region is required in the planar direction of the semiconductor substrate. As a result, the area efficiency of the elements in the semiconductor substrate is poor, which has been an obstacle to increasing the degree of integration.
  • an object of the present invention is to provide a semiconductor device with improved area efficiency and increased integration, and a method for manufacturing the same.
  • the present invention forms an anode region in a drift region immediately below or below a groove in which a gate electrode is formed, and a contact hole is formed in the groove to a depth reaching the anode region.
  • the source electrode is embedded in the contact hole through the inner wall insulating film, and the anode region and the source electrode are electrically connected in a state insulated from the gate electrode by the inner wall insulating film.
  • FIG. 1 is a cross-sectional view showing a configuration of a semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 2A is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the invention.
  • FIG. 2B is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the invention.
  • FIG. 2C is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 2D is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 2E is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 2A is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the invention.
  • FIG. 2B is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the invention.
  • FIG. 2F is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 2G is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the invention.
  • FIG. 2H is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the invention.
  • FIG. 2I is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the invention.
  • FIG. 2J is a process sectional view illustrating the method for manufacturing the semiconductor device according to the first embodiment of the present invention.
  • FIG. 3 is a cross-sectional view showing a configuration of a semiconductor device according to Embodiment 2 of the present invention.
  • FIG. 4A is a process sectional view illustrating the method for manufacturing the semiconductor device according to the second embodiment of the present invention.
  • FIG. 4B is a process sectional view illustrating the method for manufacturing the semiconductor device according to the second embodiment of the present invention.
  • FIG. 4C is a process sectional view illustrating the method for manufacturing the semiconductor device according to the second embodiment of the present invention.
  • FIG. 5 is a plan view showing a configuration of a semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 6 is a plan view showing another configuration of the semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 7 is a plan view showing another configuration of the semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 5 is a plan view showing a configuration of a semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 6 is a plan view showing another configuration of the semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 7 is a plan view showing
  • FIG. 8 is a plan view showing another configuration of the semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 9 is a plan view showing a configuration of a semiconductor device according to Embodiment 4 of the present invention.
  • FIG. 10 is a plan view showing another configuration of the semiconductor device according to Embodiment 4 of the present invention.
  • FIG. 11 is a plan view showing another configuration of the semiconductor device according to Embodiment 4 of the present invention.
  • FIG. 1 is a diagram showing a configuration of a semiconductor device according to Embodiment 1 of the present invention.
  • the semiconductor device according to the first embodiment shown in FIG. 1 includes a MOSFET and a diode using a silicon carbide semiconductor substrate.
  • a MOSFET MOSFET
  • a diode using a silicon carbide semiconductor substrate.
  • N + -type semiconductor substrate 101 of silicon carbide on one main surface of an N-type high concentration (N + -type) semiconductor substrate 101 of silicon carbide, a drift region constituted by an N-type low concentration (N ⁇ -type) epitaxial layer made of silicon carbide. 102 is formed.
  • a P-type well region 103 and an N + -type source region 104 are formed on one main surface (surface) of the drift region 102. Further, a groove 105 having a depth reaching the drift region 102 through the P-type well region 103 and the N + -type source region 104 is formed.
  • An anode region 106 is formed by selective introduction of impurities in the drift region 102 immediately below the groove 105, and the upper surface of the anode region 106 forms the bottom surface of the groove 105.
  • the anode region 106 is formed of a P-type conductivity type, forms a PN junction type diode at the junction surface with the N-type drift region, and functions as an anode of the diode.
  • a gate insulating film 107 is formed on the side surface of the trench 105 and the bottom of the trench 105 so as to be in contact with the drift region 102, the well region 103, and the source region 104.
  • a gate electrode 108 is buried on the side surface of the trench with the gate insulating film 107 interposed therebetween.
  • An interlayer insulating film 109 is formed on the upper surface of the gate electrode 108 to cover the gate electrode 108.
  • a contact hole 110 is formed in the trench 105 so as to be surrounded by the gate electrode 108.
  • a source electrode 112 is formed in the contact hole 110 via an inner wall insulating film 111 that covers the side surface of the gate electrode 108.
  • a source electrode 112 is formed on the source region 104 and the interlayer insulating film 109. The source electrode 112 electrically connects the source region 104 and the anode region 106 with ohmic resistance.
  • the source electrode 112 and the gate electrode 108 are insulated by the interlayer insulating film 109 and the inner wall insulating film 111.
  • a drain electrode 113 is formed on the other main surface (back surface) of the semiconductor substrate 101 in an ohmic connection with a low resistance.
  • a drift region 102 made of an N ⁇ type silicon carbide epitaxial layer is formed on one main surface of an N + type semiconductor substrate 101.
  • the semiconductor substrate 101 has a thickness of about several tens to several hundreds of ⁇ m.
  • the drift region 102 is formed with an impurity concentration of 1E14 to 1E18 cm ⁇ 3 and a thickness of several ⁇ m to several tens of ⁇ m, for example.
  • a P-type well region 103 and an N + -type source region 104 are formed in the drift region 102 by ion implantation.
  • a mask material may be formed on the drift region 102 by the following process.
  • a silicon oxide film can be used as the mask material, and a thermal CVD method or a plasma CVD method can be used as the deposition method.
  • a resist is patterned on the mask material (not shown).
  • a patterning method a general photolithography method can be used.
  • the mask material is selectively removed by etching using the patterned resist as a mask.
  • etching method wet etching using hydrofluoric acid or dry etching such as reactive ion etching can be used.
  • the resist is removed with oxygen plasma, sulfuric acid or the like.
  • P-type and N-type impurities are ion-implanted using the patterned mask material as a mask to form a P-type well region 103 and an N + -type source region 104.
  • the P-type impurity for example, aluminum or boron can be used.
  • nitrogen can be used as the N-type impurity.
  • the mask material is removed by etching using, for example, hydrofluoric acid. Thereafter, the ion-implanted impurity is activated by heat treatment.
  • a temperature of about 1700 ° C. can be used as the heat treatment temperature, and argon or nitrogen can be suitably used as the atmosphere. This heat treatment step may be performed after the step shown in FIG.
  • a groove 105 is formed in the drift region 102.
  • the mask material 201 is formed on the source region 104.
  • an insulating film patterned similarly to the process shown in FIG. 2B can be used.
  • the groove 105 is formed using the mask material 201 as a mask.
  • a dry etching method is preferably used.
  • the depth of the groove 105 is set to a depth that reaches the drift region 102 through the well region 103 and the source region 104.
  • a P-type anode region 106 is selectively formed in the drift region 102 immediately below the groove 105.
  • a method for forming the anode region 106 ion implantation can be used.
  • the mask material 201 used in the process shown in FIG. 2C can be used.
  • the anode region 106 can be selectively formed in the drift region 102 immediately below the groove 105 by self-alignment.
  • the ion species used for the ion implantation and the substrate temperature are the same as those shown in FIG.
  • a gate insulating film 107 is deposited on the upper surface of the anode region 106 (the bottom surface of the groove 105), the side surface of the groove 105, and the source region 104 to a thickness of about 100 to 1000 mm, for example.
  • a silicon oxide film is preferably used as the gate insulating film 107, and a thermal oxidation method, a thermal CVD method, a plasma CVD method, a sputtering method, or the like is used as a deposition method.
  • an annealing process is performed at a temperature of about 1000 ° C. in an atmosphere of nitrogen, argon, N 2 O, etc. in order to reduce the interface state between the well region 103 and the gate insulating film 107. Also good.
  • polycrystalline silicon 202 doped with impurities which becomes the gate electrode 108, is deposited and formed in the trench 105 and on the source region 104 through the gate insulating film 107.
  • a deposition method a general low-pressure CVD method can be used.
  • the entire surface of the polycrystalline silicon 202 is etched back to remove the polycrystalline silicon 202 other than the inside of the trench 105.
  • a resist pattern is formed on the polycrystalline silicon 202, and this register pattern is masked, and the polycrystalline silicon 202 is selectively removed using, for example, dry etching and patterned. Thereby, the polycrystalline silicon 202 other than the inside of the trench 105 is removed.
  • an interlayer insulating film 109 is selectively formed on the polycrystalline silicon 202.
  • the interlayer insulating film 109 a silicon oxide film is preferably used.
  • the polycrystalline silicon 202 can be formed by selective thermal oxidation. Since polycrystalline silicon has a faster thermal oxidation rate than silicon carbide, when thermally oxidized, interlayer insulating film 109 can be formed on polycrystalline silicon 202 by self-alignment.
  • the interlayer insulating film 109 is deposited using a thermal CVD method, a plasma CVD method, a sputtering method, or the like, and a resist pattern is formed on the deposited interlayer insulating film 109. Thereafter, the interlayer insulating film 109 over the source region 104 may be selectively removed using this resist pattern as a mask.
  • a contact hole 110 is formed in the interlayer insulating film 109 and the polycrystalline silicon 202.
  • dry etching using a resist patterned by photolithography as a mask can be used.
  • the gate electrode 108 made of polycrystalline silicon is formed so as to surround the contact hole 110.
  • FIG. 2H the case where the gate insulating film 107 is left at the bottom of the contact hole 110 is illustrated.
  • the gate insulating film 107 at the bottom of the contact hole 110 may be selectively removed by etching to expose a part of the upper surface of the anode region 106.
  • an inner wall insulating film 111 is formed on the inner wall of the contact hole 110, that is, on the exposed side surface of the gate electrode.
  • the gate electrode 108 made of polycrystalline silicon can be formed by thermal oxidation.
  • the inner wall insulating film 111 can be deposited by using a thermal CVD method, a plasma CVD method, a sputtering method, or the like.
  • the surface of the anode region 106 immediately below the contact hole 110 is selectively exposed.
  • the gate insulating film 107 at the bottom of the contact hole 110 is selectively removed by anisotropic dry etching.
  • the interlayer insulating film 109 is formed thicker than the gate insulating film 107 and the inner wall insulating film 111 left on the bottom surface of the contact hole 110.
  • the interlayer insulating film 109 can be left even after the gate insulating film 107 left on the bottom surface of the contact hole 110 is etched.
  • the gate insulating film 107 at the bottom of the trench 105 can be selectively removed without etching the inner wall insulating film 111 on the inner wall of the contact hole 110.
  • the contact hole 110 can be formed in the trench 105 in a self-aligned manner so as to be surrounded by the gate electrode 108.
  • a source electrode 112 is deposited and formed so as to be in ohmic contact with the well region 103, the source region 104, and the anode region 106 with low resistance.
  • a drain electrode 113 is deposited on the other main surface of the semiconductor substrate 101.
  • Nickel silicide is preferably used as the source electrode 112 and the drain electrode 113, but an alloy such as cobalt silicide or titanium silicide may be used.
  • an alloy such as cobalt silicide or titanium silicide
  • As a deposition method an evaporation method, a sputtering method, a CVD method, or the like can be used. Further, an electrode structure having a stacked structure in which titanium or aluminum is stacked on the source electrode 112 and the drain electrode 113 may be employed.
  • As a method for forming nickel silicide first, nickel is deposited, and then annealed at a temperature of about 1000 ° C. to alloy silicon carbide and nickel.
  • the semiconductor device having the structure shown in FIG. 1 functions as a transistor by controlling the potential of the gate electrode 108 with a predetermined positive potential applied to the drain electrode 113 with reference to the potential of the source electrode 112. That is, when the voltage between the gate electrode 108 and the source electrode 112 is equal to or higher than a predetermined threshold voltage, an inversion layer is formed in the channel region of the well region 103 on the side surface of the gate electrode 108. Accordingly, the transistor is turned on, and a current flows from the drain electrode 113 to the source electrode 112.
  • the inversion layer disappears, the transistor is turned off, and the current is cut off.
  • a high voltage of several hundred to several thousand volts is applied between the drain and the source.
  • the drift region 102 immediately below the groove 105 can be used as a free-wheeling diode formation region. It becomes. Thereby, the area efficiency of the substrate at the time of forming the element can be improved as compared with the conventional case where the diode is formed in the planar direction along the gate electrode with respect to the substrate. Therefore, it is possible to increase the degree of integration of the semiconductor device including the transistor and the freewheeling diode.
  • the anode region 106 formed in the drift region 102 immediately below the trench 105 and the source electrode 112 are electrically connected with low resistance through a contact hole 110 formed so as to penetrate the gate electrode 108. ing.
  • the parasitic resistance between the anode region 106 and the source electrode 112 can be reduced, and a low-loss semiconductor device with reduced loss during the reflux operation can be provided.
  • the drain electric field is higher than that of a MOSFET formed on a silicon substrate, so conventionally measures such as increasing the thickness of the bottom of the gate insulating film are required. It was. For this reason, the on-resistance of the MOSFET has deteriorated.
  • the drain electric field applied to the bottom of the gate insulating film 107 is reduced when the MOSFET is turned off by forming the anode region 106 in the drift region 102 immediately below the trench 105. Can do. As a result, it is possible to provide a low-loss semiconductor device including a free-wheeling diode while suppressing deterioration of the on-resistance of the MOSFET.
  • the sheet resistance of the anode region 106 in the depth direction in FIG. 1 is increased only by forming the anode region 106 in the drift region 102 immediately below the groove 105, and the parasitic resistance due to the in-plane variation of the reflux current and the sheet resistance is increased. Deterioration occurs.
  • the anode region 106 is directly connected to the source electrode 112 with a low resistance immediately above the anode region 106, it is possible to suppress variations in the in-plane reflux current.
  • the diode having the anode region 106 as an anode is a PN junction type diode, it has the same rising voltage as the PN junction type diode formed in the well region 103 and the drift region 102. For this reason, since a uniform return current flows in the plane during the return operation, the occurrence of current variations can be suppressed.
  • the trench 105 having a depth reaching the drift region 102 through the well region 103 and the source region 104 is formed, and the anode region 106 is formed in the drift region 102 immediately below the trench 105.
  • a gate electrode 108 is embedded in the trench 105 through the gate insulating film 107, and a contact hole 110 that exposes the surface of the anode region 106 is formed in the gate electrode 108.
  • a source electrode 112 that is electrically connected to the anode region 106 while being insulated from the gate electrode 108 by the inner wall insulating film 111 is buried in the contact hole 110.
  • a free-wheeling diode can be formed in the drift region 102 immediately below the groove 105.
  • the area efficiency of the substrate at the time of forming the element can be improved as compared with the conventional case where the diode is formed in the planar direction along the gate electrode with respect to the substrate. Therefore, it is possible to provide a manufacturing method that increases the degree of integration of a semiconductor device including a transistor and a free-wheeling diode.
  • the drift region 102 immediately below the trench 105 is insulated from the gate electrode 108. It is possible to electrically connect the anode region 106 and the source electrode 112 formed on each other. Thereby, the anode region 106 and the source electrode 112 can be connected with low resistance while being insulated from the gate electrode 108. As a result, a manufacturing method capable of manufacturing a low-loss semiconductor device can be provided.
  • the interlayer insulating film 109 is formed thicker than the thickness of the gate insulating film 107 and the inner wall insulating film 111 left on the bottom surface of the contact hole 110. Thereby, even after the gate insulating film 107 left on the bottom surface of the contact hole 110 is etched, the interlayer insulating film 109 can be left. As a result, the diode can be formed directly under the groove 105 with good controllability.
  • Anisotropic dry etching is used when the gate insulating film 107 left on the bottom surface of the contact hole 110 is etched. Thereby, the gate insulating film 107 can be selectively removed without exposing the inner wall insulating film 111 on the inner wall of the contact hole 110 to expose the surface of the anode region 106. As a result, the contact hole 110 can be formed by self-alignment, and a low-loss semiconductor device in which a diode is formed in the drift region 102 immediately below the trench 105 can be formed with good controllability.
  • FIG. 3 is a cross-sectional view showing a configuration of a semiconductor device according to Embodiment 2 of the present invention.
  • a difference of the second embodiment from the first embodiment is that an anode region 106 is formed at the bottom of the groove 105, and the anode region 106 is formed of a different material from silicon carbide constituting the drift region 102. It is.
  • Other configurations and basic operations are the same as those in the first embodiment, and are omitted here.
  • the anode region 106 of the first embodiment is formed in the drift region 102 immediately below the groove 105, whereas the anode region 106 of the second embodiment is formed at the bottom of the groove 105.
  • a metal material such as titanium, aluminum, nickel, or molybdenum, or a semiconductor material such as polycrystalline silicon having a band gap different from that of the drift region 102 can be used.
  • a Schottky junction is formed at the junction surface between the anode region 106 and the drift region 102, and both form a Schottky diode.
  • This Schottky diode has a function of flowing a circulating current in the same manner as the PN junction type diode described in the first embodiment.
  • the Schottky diode is a unipolar diode, and a low-loss diode with suppressed reverse recovery charge compared to the diode (bipolar diode) of the first embodiment can be configured.
  • FIGS. 4A to 4C a method for manufacturing a semiconductor device when the anode region 106 is formed of polycrystalline silicon will be described with reference to FIGS. 4A to 4C.
  • the steps before the step shown in FIG. 4A are the same as the steps shown in FIGS. 2A to 2B of the first embodiment.
  • the groove 105 is formed using the mask material 201 in the same manner as the step shown in FIG. 2C.
  • the difference from the step shown in FIG. 2C is that the depth of the groove 105 is made larger than the depth formed in the step shown in FIG. Form deeply. This is because the anode region 106 is formed in the drift region 102 immediately below the groove 105 in the first embodiment, whereas it is formed in the bottom of the groove 105 in the second embodiment.
  • polycrystalline silicon 401 is deposited on the entire surface so as to fill at least the groove 105.
  • a deposition method a general low-pressure CVD method can be used.
  • the deposited polycrystalline silicon 401 is etched back over the entire surface, so that the mask material 201 used in the previous step shown in FIG. Is selectively removed.
  • the anode region 106 is formed at the bottom of the trench 105 from a different material of polycrystalline silicon 401.
  • the anode region 106 having the same function as that of the first embodiment is formed at the bottom of the groove 105, the same effect as that obtained in the first embodiment is obtained. be able to.
  • the anode region 106 is formed of a different material from the silicon carbide of the drift region 102 to form a unipolar diode between the anode region 106 and the drift region 102.
  • the unipolar diode can suppress reverse recovery charge as compared with the diode (bipolar diode) of the first embodiment.
  • a semiconductor device provided with a low-loss diode can be provided.
  • the anode region 106 is formed of polycrystalline silicon.
  • a heterojunction is formed at the junction surface between the anode region 106 and the drift region 102 by joining semiconductors having different band gaps.
  • a heterojunction diode is formed in which the anode region 106 made of polycrystalline silicon is used as an anode and the silicon carbide drift region 102 is used as a cathode.
  • a heterojunction diode formed from silicon carbide operates as a unipolar diode, as described in, for example, Japanese Patent No. 4211642. Therefore, reverse recovery charge can be suppressed as compared with the diode of the first embodiment, and a semiconductor device including a low-loss diode can be provided.
  • anode region 106 By forming the anode region 106 from polycrystalline silicon, metal contamination of the gate insulating film 107 can be suppressed and increase in the interface state can be suppressed as compared with the case where the anode region 106 is formed from metal or alloy. As a result, an increase in the on-resistance of the MOSFET can be suppressed, and a low-loss semiconductor device can be provided.
  • a silicon oxide film can be formed by oxidizing polycrystalline silicon.
  • the gate insulating film 107 is formed by thermal oxidation, the side surface and the bottom surface of the gate insulating film 107 can be formed of the same silicon oxide film.
  • electric field concentration due to discontinuity of the material forming the gate insulating film 107 can be suppressed, and a highly reliable semiconductor device can be provided.
  • (Embodiment 3) 5 to 8 are plan views showing layouts in the plane direction (main surface direction of the semiconductor substrate) of the semiconductor device according to the third embodiment of the present invention.
  • FIGS. 5 to 8 are views of the semiconductor device shown in FIG. 1 with the source electrode 112 removed, as viewed from above, and the cross section taken along the line AA in FIG. 5 corresponds to the cross section shown in FIG. .
  • the contact holes 110 formed in the groove 105 are arranged intermittently (discretely).
  • the following description will be made with the horizontal direction of the paper as the X direction and the vertical direction as the Y direction with respect to the plane (main surface) of the semiconductor substrate 101.
  • the grooves 105 are continuously (linearly) formed in the Y direction on the plane (main surface) of the semiconductor substrate 101, and a plurality of grooves 105 are discretely arranged in parallel in the X direction.
  • the contact holes 110 formed in the grooves 105 are discretely arranged with respect to the respective grooves 105.
  • Contact holes 110 formed in adjacent grooves 105 are linearly arranged in the X direction.
  • the width (W1) of the groove 105 in the portion where the contact hole 110 is formed is larger (W1> W2) than the width (W2) of the groove 105 in the portion where the contact hole 110 is not formed.
  • the groove-contact hole distance (L1) is maintained around the groove 105 while maintaining a predetermined value according to the specifications.
  • the length of the transistor (channel width of the transistor) can be increased.
  • the on-resistance of the MOSFET can be reduced, and a low-loss semiconductor device can be provided.
  • the groove-contact hole distance (L 1) is the distance between the side surface of the groove 105 and the side surface of the contact hole 110.
  • the contact holes 110 formed in the adjacent grooves 105 are arranged alternately (non-opposing) with respect to the configuration shown in FIG. 5. Others are the same as the structure of FIG.
  • the gate electrode distance (L2) is the same as the configuration shown in FIG. 5, and the gate pitch (L3) is shown in FIG. It becomes possible to shorten compared with. Thereby, the degree of integration of the semiconductor device can be further increased as compared with the configuration shown in FIG. Further, the on-resistance of the MOSFET can be reduced, and a low-loss semiconductor device can be provided.
  • the inter-gate electrode distance (L2) is the distance between the gate electrodes 108 formed in the adjacent grooves 105
  • the gate pitch (L3) is the adjacent groove 105. The distance between the centers.
  • the grooves 105 are formed in a mesh (mesh) shape. As shown in FIG. 7, this mesh has a quadrangular shape.
  • the contact hole 110 is arranged at each intersection of the mesh (portion where the vertical and horizontal grooves 105 intersect).
  • the grooves 105 are formed in a mesh (mesh) shape as in the previous FIG. 7, but the difference from FIG. 7 is that one mesh has a hexagonal shape as shown in FIG. It is.
  • the contact hole 110 is arranged at each vertex (portion where the grooves 105 intersect) of the mesh.
  • the shape of one mesh is a quadrangle or a hexagon, but other polygons or circles may be used.
  • the contact hole 110 can be arranged along the vertex of the polygon, around the circle.
  • FIG. 9 to 11 are plan views showing layouts in the plane direction (the main surface direction of the semiconductor substrate) of the semiconductor device according to the fourth embodiment of the present invention.
  • FIGS. 9 to 11 are views of the semiconductor device shown in FIG. 1 as viewed from above with the source electrode 112 removed. 5 to 8, the contact holes 110 are discretely arranged, whereas in the layout examples shown in FIGS. 9 to 11, the contact holes 110 are formed continuously.
  • the contact hole 110 is formed on a straight line along the groove 105 formed in the vertical direction of the paper surface.
  • the anode region 106 can be connected to the source electrode 112 buried in the contact hole 110 immediately above it. . Thereby, the connection area between the anode region 106 and the source electrode 112 is increased, and both can be connected with low resistance. As a result, a low-loss semiconductor device with reduced on-resistance of the diode can be provided.
  • the grooves 105 are formed in a square mesh shape as shown in FIG. 7, and the contact holes 110 are continuously formed in a mesh shape along the mesh grooves 105. Has been.
  • the grooves 105 are formed in a hexagonal mesh shape as shown in FIG. 8, and the contact holes 110 are continuously meshed along the mesh-like grooves 105. Is formed.
  • the anode region 106 can be connected to the source electrode 112 buried in the contact hole 110 immediately above it. . Thereby, the connection area between the anode region 106 and the source electrode 112 is increased, and both can be connected with low resistance. As a result, a low-loss semiconductor device with reduced on-resistance of the diode can be provided.
  • the unit cell is illustrated in the cross-sectional view of the semiconductor device.
  • the unit cell may be assembled and repeated in parallel.
  • the diode can be formed in a direction perpendicular to the gate electrode.
  • the area efficiency of elements in the semiconductor substrate can be improved and the degree of integration can be increased.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 ゲート電極108が形成された溝105の底部または溝105の直下のドリフト領域102内にアノード領域106を形成し、溝105内にアノード領域106に至る深さにコンタクトホール110を形成し、内壁絶縁膜111を介してコンタクトホール110にソース電極112を埋設し、内壁絶縁膜111でゲート電極108と絶縁された状態でアノード領域106とソース電極112とを電気的に接続して構成される。

Description

半導体装置およびその製造方法
 本発明は、トランジスタならびにダイオードを備えた半導体装置およびその製造方法に関する。
 従来、この種の技術としては、例えば以下に示す文献に記載されたものが知られている(特許文献、特開2005-183563号公報参照)。この文献には、ゲート電極が溝内に埋め込まれたトレンチ型のトランジスタと、ヘテロ半導体領域をアノード、ドリフト領域をカソードとするダイオードとを備えた半導体装置の技術が記載されている。ダイオードのアノードを構成するヘテロ半導体領域は、隣り合うゲート電極に挟まれるようにゲート電極に沿って所定の間隔で配置されている。
 上記従来の半導体装置においては、ヘテロ半導体領域は、ゲート電極に隣り合うようにゲート電極に対して半導体基板の平面方向に配置形成されている。すなわち、ヘテロ半導体領域を形成する領域を、半導体基板の平面方向に必要としていた。この結果、半導体基板における素子の面積効率が悪く、集積度を高める際の妨げとなっていた。
 そこで、本発明は、上記に鑑みてなされたものであり、その目的とするところは、面積効率を向上して、集積度を高めた半導体装置およびその製造方法を提供することにある。
 上記課題を解決するために、本発明は、ゲート電極が形成された溝の底部または溝の直下のドリフト領域内にアノード領域を形成し、溝内にアノード領域に至る深さにコンタクトホールを形成し、内壁絶縁膜を介してコンタクトホールにソース電極を埋設し、内壁絶縁膜でゲート電極と絶縁された状態でアノード領域とソース電極とを電気的に接続することを特徴とする。
図1は、本発明の実施形態1に係る半導体装置の構成を示す断面図である。 図2Aは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図2Bは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図2Cは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図2Dは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図2Eは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図2Fは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図2Gは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図2Hは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図2Iは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図2Jは、本発明の実施形態1に係る半導体装置の製造方法を示す工程断面図である。 図3は、本発明の実施形態2に係る半導体装置の構成を示す断面図である。 図4Aは、本発明の実施形態2に係る半導体装置の製造方法を示す工程断面図である。 図4Bは、本発明の実施形態2に係る半導体装置の製造方法を示す工程断面図である。 図4Cは、本発明の実施形態2に係る半導体装置の製造方法を示す工程断面図である。 図5は、本発明の実施形態3に係る半導体装置の構成を示す平面図である。 図6は、本発明の実施形態3に係る半導体装置の他の構成を示す平面図である。 図7は、本発明の実施形態3に係る半導体装置の他の構成を示す平面図である。 図8は、本発明の実施形態3に係る半導体装置の他の構成を示す平面図である。 図9は、本発明の実施形態4に係る半導体装置の構成を示す平面図である。 図10は、本発明の実施形態4に係る半導体装置の他の構成を示す平面図である。 図11は、本発明の実施形態4に係る半導体装置の他の構成を示す平面図である。
 以下、図面を用いて本発明を実施するための実施形態を説明する。
 (実施形態1)
 図1は本発明の実施形態1に係る半導体装置の構成を示す図である。図1に示す実施形態1の半導体装置は、炭化珪素の半導体基板を用いてMOSFETとダイオードを備えて構成されている。図1において、炭化珪素のN型高濃度(N+ 型)の半導体基板101の一方の主面には、炭化珪素からなるN型低濃度(N- 型)のエピタキシャル層で構成されたドリフト領域102が形成されている。
 ドリフト領域102の一方の主面(表面)には、P型のウェル領域103およびN+ 型のソース領域104が形成されている。さらに、P型のウェル領域103およびN+ 型のソース領域104を貫通してドリフト領域102に至る深さの溝105が形成されている。溝105の直下のドリフト領域102内には、選択的な不純物の導入によりアノード領域106が形成され、アノード領域106の上面は、溝105の底面をなしている。このアノード領域106は、この実施形態1ではP型の導電型で形成され、N型のドリフト領域との接合面でPN接合型のダイオードを構成し、このダイオードのアノードとして機能する。
 ドリフト領域102、ウェル領域103およびソース領域104に接するように溝105の側面、ならびに溝105の底部には、ゲート絶縁膜107が形成されている。ゲート絶縁膜107を介して溝の側面には、ゲート電極108が埋設されている。ゲート電極108の上面には、層間絶縁膜109が形成されてゲート電極108を被覆している。
 溝105には、ゲート電極108に取り囲まれるようにしてコンタクトホール110が形成されている。コンタクトホール110内には、ゲート電極108の側面を被膜する内壁絶縁膜111を介してソース電極112が形成されている。ソース領域104ならびに層間絶縁膜109上には、ソース電極112が形成されている。このソース電極112は、ソース領域104とアノード領域106とを電気的に低抵抗でオーミック接続している。ソース電極112とゲート電極108は、層間絶縁膜109ならびに内壁絶縁膜111によって絶縁されている。
 半導体基板101の他方の主面(裏面)には、ドレイン電極113が電気的に低抵抗でオーミック接続されて形成されている。
 次に、図2A~同図Jに示す製造工程断面図を用いて本実施形態1に係る半導体装置の製造方法を説明する。
 まず、図2Aに示す工程においては、N+ 型の半導体基板101の一方の主面に、N- 型の炭化珪素のエピタキシャル層からなるドリフト領域102を形成する。炭化珪素にはいくつかのポリタイプ(結晶多形)が存在するが、ここでは代表的な4Hとして説明する。半導体基板101は、数十から数百μm程度の厚みを有する。ドリフト領域102は、例えば不純物濃度が1E14~1E18cm-3、厚さが数μm~数十μmとして形成される。
 次に、図2Bに示す工程においては、イオン注入によってドリフト領域102にP型のウェル領域103およびN+ 型のソース領域104を形成する。イオン注入領域をパターニングするために、下記に示す工程によりドリフト領域102上にマスク材を形成してもよい。マスク材としては例えばシリコン酸化膜を用いることができ、堆積方法としては熱CVD法やプラズマCVD法を用いることができる。
 続いて、マスク材上にレジストをパターニングする(図示せず)。パターニングの方法としては、一般的なフォトリソグラフィー法を用いることができる。パターニングされたレジストをマスクにして、マスク材を選択的にエッチング除去する。エッチング方法としては、フッ酸を用いたウエットエッチングや、反応性イオンエッチングなどのドライエッチングを用いることができる。
 マスク材を選択的にエッチング除去した後、レジストを酸素プラズマや硫酸等で除去する。パターニングされたマスク材をマスクにして、P型およびN型の不純物をイオン注入し、P型のウェル領域103およびN+ 型のソース領域104を形成する。P型の不純物としては、例えばアルミやボロンを用いることができる。N型の不純物としては、例えば窒素を用いることができる。このときに、半導体基板101の温度を600℃程度に加熱した状態でイオン注入することで、注入領域に結晶欠陥が生じるのを抑制することができる。
 イオン注入後、マスク材を例えばフッ酸を用いたウエッチエッチングによって除去する。その後、イオン注入した不純物を熱処理することで活性化する。熱処理温度としては1700℃程度の温度を用いることができ、雰囲気としてはアルゴンや窒素を好適に用いることができる。この熱処理工程は、以降に説明する図2Dに示す工程後に実施してもよい。
 次に、図2Cに示す工程においては、ドリフト領域102に溝105を形成する。まず、ソース領域104上にマスク材201を形成する。マスク材201としては、先の図2Bに示す工程と同様にパターニングされた絶縁膜を用いることができる。続いて、マスク材201をマスクにして溝105を形成する。溝を形成する方法としては、ドライエッチング法が好適に用いられる。溝105の深さは、ウェル領域103ならびにソース領域104を貫通してドリフト領域102に至るまでの深さにする。
 次に、図2Dに示す工程においては、溝105の直下のドリフト領域102に選択的にP型のアノード領域106を形成する。アノード領域106の形成方法としては、イオン注入を用いることができる。イオン注入時のマスクとしては、先の図2Cに示す工程で用いたマスク材201を使用することができる。これにより、溝105の直下のドリフト領域102にセルフアラインでアノード領域106を選択的に形成することができる。イオン注入に用いるイオン種、ならびに基板温度に関しては、先の図2Bに示す工程と同様であるのでここでは省略する。
 次に、図2Eに示す工程においては、アノード領域106の上面(溝105の底面)、溝105の側面およびソース領域104の上に、ゲート絶縁膜107を例えば100~1000Å程度の厚さに堆積形成する。ゲート絶縁膜107としては、シリコン酸化膜が好適に用いられ、堆積方法としては熱酸化法、熱CVD法、プラズマCVD法、スパッタ法などが用いられる。
 ゲート絶縁膜107を堆積形成した後、ウェル領域103とゲート絶縁膜107との界面準位を低減するために、窒素、アルゴン、N2O 等の雰囲気中で1000℃程度の温度でアニール処理を行ってもよい。
 引き続いて、ゲート絶縁膜107を介して溝105内ならびにソース領域104上にゲート電極108となる、不純物を導入した多結晶シリコン202を堆積形成する。堆積方法としては、一般的な低圧CVD法を用いることができる。
 次に、図2Fに示す工程においては、多結晶シリコン202の全面をエッチバックして溝105内部以外の多結晶シリコン202を除去する。または、多結晶シリコン202上にレジストパターンを形成し、このレジスタパターンをマスクして例えばドライエッチングを用いて多結晶シリコン202を選択的に除去してパターニングする。これにより、溝105内部以外の多結晶シリコン202を除去する。
 次に、図2Gに示す工程においては、多結晶シリコン202上に層間絶縁膜109を選択的に形成する。層間絶縁膜109としては、シリコン酸化膜が好適に用いられる。形成方法としては、多結晶シリコン202を選択的に熱酸化することで形成することができる。多結晶シリコンは炭化珪素よりも熱酸化レートが速いため、熱酸化した場合には、多結晶シリコン202上にセルフアラインで層間絶縁膜109を形成することができる。あるいは、先ず熱CVD法、プラズマCVD法、スパッタ法などを用いて層間絶縁膜109を堆積し、堆積した層間絶縁膜109上にレジストパターンを形成する。その後、このレジストパターンをマスクにしてソース領域104上の層間絶縁膜109を選択的に除去してもよい。
 次に、図2Hに示す工程においては、層間絶縁膜109および多結晶シリコン202にコンタクトホール110を開口形成する。形成方法としてはフォトリソグラフィーによりパターニングしたレジストをマスクとしたドライエッチングを用いることができる。これにより、コンタクトホール110を取り囲むように多結晶シリコンからなるゲート電極108が形成される。図2Hにおいては、コンタクトホール110の底部にゲート絶縁膜107を残した場合について図示している。一方、コンタクトホール110の底部のゲート絶縁膜107を選択的にエッチング除去して、アノード領域106の一部上面を露出させてもよい。
 次に、図2Iに示す工程においては、コンタクトホール110の内壁、すなわちゲート電極108の露出した側面に内壁絶縁膜111を形成する。形成方法としては、多結晶シリコンからなるゲート電極108を熱酸化して形成することができる。もしくは、熱CVD法、プラズマCVD法、スパッタ法などを用いて内壁絶縁膜111を堆積形成することもできる。
 次に、図2Jに示す工程においては、コンタクトホール110直下のアノード領域106の表面を選択的に露出させる。露出方法としては、異方性ドライエッチングによりコンタクトホール110の底部のゲート絶縁膜107を選択的に除去する。
 このときに、コンタクトホール110の底面に残されたゲート絶縁膜107、および内壁絶縁膜111の厚さよりも層間絶縁膜109の厚さを厚く形成しておく。これにより、コンタクトホール110の底面に残されたゲート絶縁膜107をエッチングした後も層間絶縁膜109を残すことができる。また、異方性ドライエッチングを用いることで、コンタクトホール110内壁の内壁絶縁膜111をエッチングせずに溝105底部のゲート絶縁膜107を選択的にエッチング除去することが可能となる。このような工程を実施することで、ゲート電極108に取り囲まれるようにして溝105内にセルフアラインでコンタクトホール110を形成することができる。
 続いて、ウェル領域103およびソース領域104およびアノード領域106に電気的に低抵抗でオーミック接続するようにソース電極112を堆積形成する。また、半導体基板101の他方の主面に、ドレイン電極113を堆積形成する。
 ソース電極112ならびにドレイン電極113としてはニッケルシリサイドが好適に用いられるが、コバルトシリサイド、チタンシリサイドなどの合金でも構わない。堆積方法としては蒸着法、スパッタ法、CVD法などを用いることができる。さらに、ソース電極112上、ドレイン電極113上にチタンやアルミを積層した積層構造の電極構造としても構わない。ニッケルシリサイドの形成方法としては、先ずニッケルを堆積した後、1000℃程度の温度でアニールを施し、炭化珪素とニッケルを合金化させる。
 以上の工程を経て、図1に示す実施形態1に係る半導体装置が完成する。
 次に、図1に示す構成の半導体装置における基本的な動作について説明する。
 図1に示す構成の半導体装置は、ソース電極112の電位を基準として、ドレイン電極113に所定の正の電位を印加した状態でゲート電極108の電位を制御することで、トランジスタとして機能する。すなわち、ゲート電極108とソース電極112間の電圧を所定の閾値電圧以上にすると、ゲート電極108の側面のウェル領域103のチャネル領域に反転層が形成される。これにより、トランジスタはオン状態となり、ドレイン電極113からソース電極112へ電流が流れる。
 一方、ゲート電極108とソース電極112との間の電圧を所定の閾値電圧以下にすると、反転層が消滅してトランジスタはオフ状態となり、電流が遮断される。この状態において、ソース電極112ならびにドレイン電極に印加されている電圧によっては、ドレイン-ソース間には数百から数千ボルトの高電圧が印加される。
 ソース電極112の電位を基準として、ドレイン電極113に所定の負の電位を印加した場合には、P型のウェル領域103およびアノード領域106をアノードとし、N型のドリフト領域102をカソードとしたダイオードに還流電流が流れる。すなわち、このダイオードは環流ダイオードとして機能することになる。
 このように、上記実施形態1においては、溝105の直下のドリフト領域102内にアノード領域106を形成することで、還流ダイオードの形成領域として溝105の直下のドリフト領域102を使用することが可能となる。これにより、従来のようにゲート電極に沿って基板に対して平面方向にダイオードを形成していた場合に比べて、素子を形成する際の基板の面積効率を向上することができる。したがって、トランジスタと環流ダイオードを備えた半導体装置の集積度を高めることが可能となる。
 また、ゲート電極108を貫通するように形成されたコンタクトホール110を介して、溝105の直下のドリフト領域102内に形成されたアノード領域106とソース電極112とを電気的に低抵抗で接続している。これにより、アノード領域106とソース電極112間の寄生抵抗を低減することが可能となり、還流動作時の損失を低減した低損失な半導体装置を提供することができる。
 一般的に炭化珪素基板に形成されたMOSFETの場合に、シリコン基板に形成されたMOSFETに比べてドレイン電界が高くなるため、従来はゲート絶縁膜の底部の厚さを厚くするなどの対策が必要になっていた。このため、MOSFETのオン抵抗が悪化していた。
 これに対して、上記実施形態1では、溝105の直下のドリフト領域102内にアノード領域106を形成することで、MOSFETがオフ時にゲート絶縁膜107の底部に印加されるドレイン電界を緩和することができる。その結果、MOSFETのオン抵抗の悪化を抑制しつつ還流ダイオードを備えた低損失な半導体装置を提供することができる。
 一般的に炭化珪素に低抵抗なP型の領域を形成するのは困難である。さらに、ドレイン電界を緩和するためにはP型のアノード領域106の底部を低濃度に、上部を高濃度にした濃度傾斜が必要である。したがって、溝105の直下のドリフト領域102内にアノード領域106を形成しただけでは、図1の奥行き方向におけるアノード領域106のシート抵抗が高くなり、還流電流の面内ばらつきやシート抵抗による寄生抵抗の悪化が生じる。
 これに対して、上記実施形態1では、アノード領域106はその直上でソース電極112と低抵抗で直接接続されるため、面内の還流電流のばらつきを抑制することが可能となる。
 アノード領域106をアノードとするダイオードは、PN接合型のダイオードであるため、ウェル領域103とドリフト領域102に形成されるPN接合型のダイオードと同じ立上り電圧を有する。このため、還流動作時に面内に均一な還流電流が流れるので、電流ばらつきの発生を抑制することができる。
 上記実施形態1では、先ずウェル領域103ならびにソース領域104を貫通してドリフト領域102に至る深さの溝105を形成し、溝105の直下のドリフト領域102内にアノード領域106を形成する。続いて、ゲート絶縁膜107を介して溝105内にゲート電極108を埋設し、ゲート電極108にアノード領域106の表面を露出させるコンタクトホール110を形成する。その後、内壁絶縁膜111でゲート電極108と絶縁された状態でアノード領域106と電気的に接続されるソース電極112をコンタクトホール110に埋設形成する。このような製造工程を経ることで、溝105の直下のドリフト領域102に環流ダイオードを形成することができる。これにより、従来のようにゲート電極に沿って基板に対して平面方向にダイオードを形成していた場合に比べて、素子を形成する際の基板の面積効率を向上することができる。したがって、トランジスタと環流ダイオードを備えた半導体装置の集積度を高める製造方法を提供することができる。
 溝105内のゲート電極108に形成されたコンタクトホール110に、内壁絶縁膜111を介してソース電極112を埋設形成することで、ゲート電極108と絶縁された状態で溝105の直下のドリフト領域102に形成されたアノード領域106とソース電極112とを電気的に接続することが可能となる。これにより、ゲート電極108と絶縁された状態でアノード領域106とソース電極112とを低抵抗で接続することができる。その結果、低損失な半導体装置を製造することができる製造方法を提供することができる。
 コンタクトホール110の底面に残されたゲート絶縁膜107および内壁絶縁膜111の厚さよりも、層間絶縁膜109を厚く形成しておく。これにより、コンタクトホール110の底面に残されたゲート絶縁膜107をエッチングした後であっても、層間絶縁膜109を残すことができる。その結果、溝105の直下にダイオードを制御性よく形成することができる。
 コンタクトホール110の底面に残されたゲート絶縁膜107をエッチングする際に異方性ドライエッチングを用いている。これにより、コンタクトホール110内壁の内壁絶縁膜111をエッチング除去することなくゲート絶縁膜107を選択的に除去してアノード領域106の表面を露出させることができる。その結果、セルフアラインでコンタクトホール110を形成することが可能となり、溝105の直下のドリフト領域102内にダイオードが形成された低損失な半導体装置を制御性よく形成することができる。
 (実施形態2)
 図3は本発明の実施形態2に係る半導体装置の構成を示す断面図である。
 この実施形態2における実施形態1と異なる点は、溝105の底部にアノード領域106を形成し、このアノード領域106が、ドリフト領域102を構成する炭化珪素とは異なる異種材で形成されている点である。その他の構成ならびに基本的な動作は、先の実施形態1と同様であるのでここでは省略する。
 先の実施形態1のアノード領域106は、溝105の直下のドリフト領域102内に形成されているのに対して、この実施形態2のアノード領域106は、溝105の底部に形成されている。
 アノード領域106を構成する異種材としては、チタン、アルミ、ニッケル、モリブデンなどの金属材料、もしくはドリフト領域102とバンドギャップが異なる例えば多結晶シリコンなどの半導体材料を用いることができる。アノード領域106を金属材料で形成した場合には、アノード領域106とドリフト領域102との接合面ではショットキー接合が形成され、両者でショットキーダイオードを構成する。このショットキーダイオードは、先の実施形態1で説明したPN接合型のダイオードと同様に環流電流を流す機能を有している。
 一方、ショットキーダイオードはユニポーラダイオードであり、実施形態1のダイオード(バイポーラダイオード)に比べて逆回復電荷を抑制した低損失なダイオードを構成することができる。
 次に、多結晶シリコンでアノード領域106を形成する際の半導体装置の製造方法を、図4A~Cを用いて説明する。なお、図4Aに示す工程以前の工程については先の実施形態1の図2A~図2Bに示す工程と同様である。
 図2Bに示す工程が終了した後、図4Aに示す工程においては、先の図2Cに示す工程と同様にしてマスク材201を用いて溝105を形成する。このときに、アノード領域106を形成する深さが図2Cと同様の深さとすると、図2Cに示す工程と異なる点は、溝105の深さを図2Cに示す工程で形成される深さよりも深く形成する。これは、アノード領域106は、先の実施形態1では溝105の直下のドリフト領域102に形成しているのに対して、この実施形態2では溝105内の底部に形成するためである。
 次に、図4Bに示す工程においては、少なくとも溝105内に充填されるように多結晶シリコン401を全面に堆積形成する。堆積方法としては一般的な低圧CVD法を用いることができる。
 次に、図4Cに示す工程においては、堆積形成した多結晶シリコン401を全面エッチバックして、先の図4Aに示す工程で用いたマスク材201、ならびに溝105の底部以外の多結晶シリコン401を選択的に除去する。これにより、溝105の底部に多結晶シリコン401の異種材からならアノード領域106を形成する。
 以降の工程については、先の実施形態1の図2Eに示す工程以降と同様であるのでここでは省略する。
 このように、上記実施形態2においては、溝105の底部に先の実施形態1と同様の機能を有するアノード領域106を形成しているので、実施形態1で得られる効果と同様の効果を得ることができる。
 また、この実施形態2では、ドリフト領域102の炭化珪素とは異なる異種材でアノード領域106を形成することで、アノード領域106とドリフト領域102との間でユニポーラ型のダイオードを構成している。ユニポーラダイオードは、先の実施形態1のダイオード(バイポーラダイオード)に比べて逆回復電荷を抑制することができる。これにより、低損失なダイオードを備えた半導体装置を提供することができる。
 さらに、多結晶シリコンでアノード領域106を形成している。これにより、アノード領域106とドリフト領域102との接合面で、バンドギャップが異なる半導体の接合によるヘテロ接合を形成する。その結果、多結晶シリコンからなるアノード領域106をアノードとし、炭化珪素のドリフト領域102をカソードとするヘテロ接合型のダイオードを構成している。炭化珪素から形成されるヘテロ接合ダイオードは、例えば特許第4211642号の特許文献に記載されているように、ユニポーラダイオードとして動作する。このため、先の実施形態1のダイオードに比べて逆回復電荷を抑制することが可能となり、低損失なダイオードを備えた半導体装置を提供することができる。
 多結晶シリコンでアノード領域106を形成することで、金属や合金で形成する場合に比べてゲート絶縁膜107への金属汚染を抑制し、界面準位が増加するのを抑制することができる。これにより、MOSFETのオン抵抗が増加するのを抑制し、低損失な半導体装置を提供することができる。
 多結晶シリコンを酸化することでシリコン酸化膜を形成することができる。これにより、熱酸化でゲート絶縁膜107を形成した場合に、ゲート絶縁膜107の側面と底面を同じシリコン酸化膜で形成することができる。その結果、ゲート絶縁膜107を形成する材料の不連続による電界集中を抑制することが可能となり、信頼性の高い半導体装置を提供することができる。
 (実施形態3)
 図5~図8は本発明の実施形態3に係る半導体装置の平面方向(半導体基板の主面方向)のレイアウトを示す平面図である。
 図5~図8は、図1に示す半導体装置のソース電極112を取り除いた状態を上から見た図であり、図5のA-A線に沿った断面が図1に示す断面に相当する。図5~図8に示すレイアウト例では、溝105に形成されたコンタクトホール110が断続的(離散的)に配列されている。ここで、図5~図8において、半導体基板101の平面(主面)に対して紙面の横方向をX方向とし、縦方向をY方向として以下に説明する。
 図5に示す構成では、溝105は半導体基板101の平面(主面)におけるY方向に連続的(直線状)に形成され、X方向に複数並行して離散的に配置されている。溝105内に形成されたコンタクトホール110は、それぞれの溝105に対して離散的に配置されている。隣り合う溝105に形成されたコンタクトホール110は、X方向に直線状に配置されている。コンタクトホール110が形成されている部分における溝105の幅(W1)は、コンタクトホール110が形成されていない部分における溝105の幅(W2)よりも大きく(W1>W2)形成されている。
 このような構成を採用することで、先の実施形態1、2で得られる効果に加えて、溝-コンタクトホール間距離(L1)を仕様などで予め決められた値を保ちつつ溝105の周囲の長さ(トランジスタのチャネル幅)を長くすることが可能となる。これにより、MOSFETのオン抵抗を低減することが可能となり、低損失な半導体装置を提供することができる。ここで、溝-コンタクトホール間距離(L1)は、溝105の側面とコンタクトホール110の側面との間の距離である。
 図6に示す構成は、図5に示す構成に対して、隣り合うそれぞれの溝105に形成されたコンタクトホール110を互い違いに(非対向して)配置している。他は図5の構成と同様である。
 このような構成を採用することで、図5に示す構成に比べて、ゲート電極間距離(L2)を先の図5に示す構成と同様にして、ゲートピッチ(L3)を図5に示す構成に比べて短縮することが可能となる。これにより、図5に示す構成に比べて、半導体装置の集積度をより一層高めることができる。また、MOSFETのオン抵抗を低減することが可能となり、低損失な半導体装置を提供することができる。ここで、図5,図6に示すように、ゲート電極間距離(L2)は、隣り合う溝105に形成されたゲート電極108間の距離であり、ゲートピッチ(L3)は、隣り合う溝105の中心間の距離である。
 図7に示す構成では、溝105をメッシュ(網目)状に形成している。この網目は、図7に示すように1つの網目が四角形の形状である。コンタクトホール110は、網目のそれぞれの交点(縦横の溝105が交差する部分)に配置されている。
 このような構成を採用することで、溝-コンタクトホール間距離(L1)を仕様などで予め決められた値を保ちつつ網目の密度を高めることが可能となる。これにより、半導体装置の集積度を高めることができる。また、MOSFETのオン抵抗を低減することが可能となり、低損失な半導体装置を制御性よく形成することができる。
 図8に示す構成では、先の図7と同様に溝105をメッシュ(網目)状に形成しているが、図7と異なる点は、図8に示すように1つの網目が六角形の形状である。コンタクトホール110は、網目のそれぞれの頂点(溝105が交差する部分)に配置されている。
 このような構成を採用することで、溝-コンタクトホール間距離(L1)を仕様などで予め決められた値を保ちつつ網目の密度を高めることが可能となる。これにより、半導体装置の集積度を高めることができる。また、MOSFETのオン抵抗を低減することが可能となり、低損失な半導体装置を制御性よく形成することができる。
 なお、上記では、1つの網目の形状が四角形、六角形を例示したが、他の多角形や円形であってもかまわない。その場合、コンタクトホール110は多角形の頂点、円形の周囲に沿って配置することができる。
 (実施形態4)
 図9~図11は本発明の実施形態4に係る半導体装置の平面方向(半導体基板の主面方向)のレイアウトを示す平面図である。
 図9~図11は、図1に示す半導体装置のソース電極112を取り除いた状態を上から見た図である。先の図5~図8ではコンタクトホール110が離散的に配置されているのに対して、図9~図11に示すレイアウト例では、コンタクトホール110が連続的に形成されている。
 図9に示す構成では、コンタクトホール110は、紙面の縦方向に形成された溝105内に沿って直線上に形成されている。
 このような構成を採用することで、コンタクトホール110が連続して形成されるので、アノード領域106はその直上で連続してコンタクトホール110に埋め込まれたソース電極112と接続することは可能となる。これにより、アノード領域106とソース電極112との接続面積が増え、両者を低抵抗で接続することができる。この結果、ダイオードのオン抵抗を低減した低損失な半導体装置を提供することができる。
 図10に示す構成では、溝105が先の図7に示すと同様に網目が四角形の網目状に形成され、この網目状の溝105内に沿ってコンタクトホール110も連続的に網目状に形成されている。
 図11に示す構成では、溝105が先の図8に示すと同様に網目が六角形の網目状に形成され、この網目状の溝105内に沿ってコンタクトホール110も連続的に網目状に形成されている。
 このような構成を採用することで、コンタクトホール110が連続して形成されるので、アノード領域106はその直上で連続してコンタクトホール110に埋め込まれたソース電極112と接続することは可能となる。これにより、アノード領域106とソース電極112との接続面積が増え、両者を低抵抗で接続することができる。この結果、ダイオードのオン抵抗を低減した低損失な半導体装置を提供することができる。
 以上、上記各実施形態1~4において、半導体装置の断面図においては単位セルについて図示しているが、単位セルを集合して繰り返した並列接続構造になっていてもよい。また、装置の最外周部にはガードリングや終端構造からなる電解緩和構造を備えるようにしてもよい。
 本出願は、2011年4月19日に出願された日本国特許願第2011-092962号に基づく優先権を主張しており、この出願の内容が参照により本発明の明細書に組み込まれる。
 本発明によれば、ゲート電極が形成された溝の底部または溝直下のドリフト領域内にアノード領域が形成されるので、ゲート電極に対してダイオードを基板の垂直方向に形成することができる。この結果、半導体基板における素子の面積効率を向上して、集積度を高めることができる。

Claims (12)

  1.  半導体基板と、
     前記半導体基板の一方の主面上に形成された第1導電型のドリフト領域と、
     前記ドリフト領域内に形成された第2導電型のウェル領域と、
     前記ウェル領域内に形成された第1導電型のソース領域と、
     前記ソース領域ならびに前記ウェル領域を貫通して前記ドリフト領域に至る深さの溝と、
     ゲート絶縁膜を介して前記溝の側部に形成されたゲート電極と、
     前記ウェル領域および前記ソース領域に接続されたソース電極と、
     前記半導体基板の他方の主面に接続されたドレイン電極と、
     前記ゲート電極上に形成されて前記ゲート電極を被覆する層間絶縁膜と、
     前記溝の底部または前記溝の直下の前記ドリフト領域内に形成されたアノード領域と、
     前記溝内に前記アノード領域に至る深さに形成されたコンタクトホールと、
     前記コンタクトホールの内壁側面に前記ゲート電極と接して形成された内壁絶縁膜とを有し、
     前記ソース電極は、前記内壁絶縁膜を介して前記コンタクトホールに埋設され、前記内壁絶縁膜で前記ゲート電極と絶縁された状態で前記アノード領域と電気的に接続されている
    ことを特徴とする半導体装置。
  2.  前記アノード領域は、前記ドリフト領域内に第2導電型の領域として形成され、前記ドリフト領域との接合面で前記ドリフト領域をカソードとするPN接合型のダイオードを構成する
    ことを特徴とする請求項1に記載の半導体装置。
  3.  前記アノード領域は、前記溝の底部に前記ドリフト領域の材料とは異なる異種材で形成され、前記ドリフト領域との接合面でユニポーラ型のダイオードを構成する
    ことを特徴とする請求項1に記載の半導体装置。
  4.  前記アノード領域は、前記ドリフト領域とバンドギャップが異なる半導体で形成されている
    ことを特徴とする請求項3に記載の半導体装置。
  5.  前記コンタクトホールは、前記半導体基板の主面方向に対して前記溝内に離散的に複数形成され、前記コンタクトホールが形成された部分の前記溝の幅は、前記コンタクトホールが形成されていない部分の前記溝の幅よりも広い
    ことを特徴とする請求項1~4の何れか1項に記載の半導体装置。
  6.  前記溝は、前記半導体基板の主面方向に対して直線状に複数本形成され、前記コンタクトホールは、前記半導体基板の主面方向に対して前記溝内に離散的に複数形成され、隣り合う前記溝に形成された前記コンタクトホールは、互い違いに非対向して配置形成されている
    ことを特徴とする請求項5に記載の半導体装置。
  7.  前記溝は、前記半導体基板の主面方向に対して網目状に形成され、前記コンタクトホールは、前記溝の網目の交点に離散的に複数配置形成されている
    ことを特徴とする請求項1~4の何れか1項に記載の半導体装置。
  8.  前記溝は、前記半導体基板の主面方向に対して直線状に形成され、前記コンタクトホールは、前記溝内に沿って直線状に形成されている
    ことを特徴とする請求項1~4の何れか1項に記載の半導体装置。
  9.  前記溝は、前記半導体基板の主面方向に対して網目状に形成され、前記コンタクトホールは、前記溝内に沿って網目状に形成されている
    ことを特徴とする請求項1~4の何れか1項に記載の半導体装置。
  10.  半導体基板の一方の主面上に第1導電型のドリフト領域を形成する第1の工程と、
     前記ドリフト領域内に第2導電型のウェル領域を形成する第2の工程と、
     前記ウェル領域内に第1導電型のソース領域を形成する第3の工程と、
     前記ソース領域ならびに前記ウェル領域を貫通して前記ドリフト領域に至る深さの溝を形成する第4の工程と、
     絶縁膜を介して前記溝内にゲート電極を形成する第5の工程と、
     前記溝の底部または前記溝の直下の前記ドリフト領域内に、前記ドリフト領域をカソードとするダイオードのアノード領域を形成する第6の工程と、
     前記ゲート電極に前記アノード領域の表面を露出させるコンタクトホールを形成する第7の工程と、
     内壁絶縁膜で前記ゲート電極と絶縁された状態で前記アノード領域と電気的に接続されるソース電極を前記コンタクトホールに埋設形成する第8の工程と
    を有することを特徴とする半導体装置の製造方法。
  11.  前記ゲート電極の上面を被覆する絶縁膜を形成する工程を備え、
     前記ゲート電極の上面を被覆する絶縁膜の厚さは、前記コンタクトホールの底面に形成されて前記コンタクトホールを形成する第7の工程で選択的に除去される絶縁膜の厚さよりも厚く形成する
    ことを特徴とする請求項10に記載の半導体装置の製造方法。
  12.  前記第7の工程は、前記コンタクトホールの底部に形成された絶縁膜を選択的に除去する工程を含み、異方性エッチングにより前記内壁絶縁膜を残した状態で自己整合的に前記コンタクトホール底部の前記絶縁膜を除去する
    ことを特徴とする請求項10または11に記載の半導体装置の製造方法。
PCT/JP2012/054622 2011-04-19 2012-02-24 半導体装置およびその製造方法 WO2012144271A1 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
KR1020137030215A KR101473141B1 (ko) 2011-04-19 2012-02-24 반도체 장치 및 그 제조 방법
EP12774352.4A EP2701201B1 (en) 2011-04-19 2012-02-24 Semiconductor device
BR112013027105-1A BR112013027105B1 (pt) 2011-04-19 2012-02-24 dispositivo semicondutor
RU2013151267/28A RU2548058C1 (ru) 2011-04-19 2012-02-24 Полупроводниковое устройство и способ его изготовления
JP2013510915A JP5862660B2 (ja) 2011-04-19 2012-02-24 半導体装置およびその製造方法
US14/112,097 US9252261B2 (en) 2011-04-19 2012-02-24 Semiconductor device and manufacturing method of the same
CN201280018880.4A CN103493208B (zh) 2011-04-19 2012-02-24 半导体装置及其制造方法
MX2013012149A MX2013012149A (es) 2011-04-19 2012-02-24 Dispositivo semiconductor y metodo de fabricacion del mismo.

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011092962 2011-04-19
JP2011-092962 2011-04-19

Publications (1)

Publication Number Publication Date
WO2012144271A1 true WO2012144271A1 (ja) 2012-10-26

Family

ID=47041393

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/054622 WO2012144271A1 (ja) 2011-04-19 2012-02-24 半導体装置およびその製造方法

Country Status (9)

Country Link
US (1) US9252261B2 (ja)
EP (1) EP2701201B1 (ja)
JP (1) JP5862660B2 (ja)
KR (1) KR101473141B1 (ja)
CN (1) CN103493208B (ja)
BR (1) BR112013027105B1 (ja)
MX (1) MX2013012149A (ja)
RU (1) RU2548058C1 (ja)
WO (1) WO2012144271A1 (ja)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0251196A (ja) * 1988-08-12 1990-02-21 Nec Corp 塗りつぶしパターン参照方式
JPH0367976A (ja) * 1989-08-04 1991-03-22 Takashi Asae 蒸発促進装置
JP2014127548A (ja) * 2012-12-26 2014-07-07 Nissan Motor Co Ltd 半導体装置およびその製造方法
JP2014127547A (ja) * 2012-12-26 2014-07-07 Nissan Motor Co Ltd 半導体装置の製造方法
WO2014178262A1 (ja) * 2013-04-30 2014-11-06 日産自動車株式会社 半導体装置及びその製造方法
JP2015023115A (ja) * 2013-07-18 2015-02-02 株式会社豊田中央研究所 ショットキーダイオードを内蔵するfet
JP2015023166A (ja) * 2013-07-19 2015-02-02 株式会社東芝 半導体装置
JP2015032689A (ja) * 2013-08-02 2015-02-16 トヨタ自動車株式会社 半導体装置
JP2015118966A (ja) * 2013-12-17 2015-06-25 トヨタ自動車株式会社 半導体装置
WO2016052203A1 (ja) * 2014-09-30 2016-04-07 三菱電機株式会社 半導体装置
EP2973720A4 (en) * 2013-03-13 2016-11-02 D3 Semiconductor LLC DEVICE ARCHITECTURE AND METHOD FOR TEMPERATURE COMPENSATION OF VERTICAL FIELD EFFECT DEVICES
JP2016192440A (ja) * 2015-03-30 2016-11-10 サンケン電気株式会社 半導体装置
JPWO2015155828A1 (ja) * 2014-04-08 2017-04-13 日産自動車株式会社 半導体装置及びその製造方法
DE112016004718T5 (de) 2015-10-16 2018-06-28 Mitsubishi Electric Corporation Halbleitereinheit
WO2019065462A1 (ja) * 2017-09-27 2019-04-04 株式会社デンソー 炭化珪素半導体装置
WO2023188577A1 (ja) * 2022-03-30 2023-10-05 株式会社日立パワーデバイス 半導体装置および電力変換装置

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102013213007B4 (de) * 2013-07-03 2017-02-02 Robert Bosch Gmbh Halbleiterbauelement, Trench-Feldeffekttransistor, Verfahren zur Herstellung eines Trench-Feldeffekttransistors und Verfahren zur Herstellung eines Halbleiterbauelements
US9543427B2 (en) * 2014-09-04 2017-01-10 Panasonic Intellectual Property Management Co., Ltd. Semiconductor device and method for fabricating the same
JP2017054959A (ja) 2015-09-10 2017-03-16 株式会社東芝 半導体装置
MY193292A (en) * 2016-05-30 2022-10-03 Nissan Motor Semiconductor device
JP6620889B2 (ja) * 2016-08-10 2019-12-18 日産自動車株式会社 半導体装置
CA3053635C (en) * 2017-02-14 2020-08-18 Nissan Motor Co., Ltd. Semiconductor device and manufacturing method of the same
CN107275406B (zh) * 2017-06-09 2019-11-01 电子科技大学 一种碳化硅TrenchMOS器件及其制作方法
CN109755310B (zh) * 2017-11-01 2021-01-01 苏州东微半导体有限公司 一种分栅结构的功率晶体管
CN112447846A (zh) * 2019-09-05 2021-03-05 比亚迪半导体股份有限公司 沟槽型mos场效应晶体管及方法、电子设备
KR102531554B1 (ko) * 2020-07-01 2023-05-11 서강대학교산학협력단 실리콘카바이드 트랜지스터 및 이의 제조방법
KR102387575B1 (ko) * 2020-09-22 2022-04-19 현대모비스 주식회사 전력 반도체 소자
KR102387574B1 (ko) * 2020-09-22 2022-04-19 현대모비스 주식회사 전력 반도체 소자
CN115207130B (zh) * 2022-09-09 2023-01-13 深圳芯能半导体技术有限公司 一种侧壁栅双沟槽碳化硅mosfet及其制备方法
CN117080269A (zh) * 2023-10-13 2023-11-17 深圳基本半导体有限公司 一种碳化硅mosfet器件及其制备方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH057002A (ja) * 1991-06-27 1993-01-14 Mitsubishi Electric Corp 絶縁ゲート型トランジスタ
JP2002203967A (ja) * 2000-10-23 2002-07-19 Matsushita Electric Ind Co Ltd 半導体素子
JP2005183563A (ja) 2003-12-18 2005-07-07 Nissan Motor Co Ltd 半導体装置
JP4211642B2 (ja) 2004-03-09 2009-01-21 日産自動車株式会社 半導体装置
JP2010109221A (ja) * 2008-10-31 2010-05-13 Rohm Co Ltd 半導体装置
JP2011199041A (ja) * 2010-03-19 2011-10-06 Toshiba Corp 半導体装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1204145B1 (en) 2000-10-23 2011-12-28 Panasonic Corporation Semiconductor element
JP3808700B2 (ja) * 2000-12-06 2006-08-16 株式会社東芝 半導体装置及びその製造方法
JP4797265B2 (ja) * 2001-03-21 2011-10-19 富士電機株式会社 半導体装置および半導体装置の製造方法
RU2195747C1 (ru) * 2001-06-25 2002-12-27 Государственное унитарное предприятие "Научно-производственное предприятие "Пульсар" Мощный свч мдп - транзистор
US6621107B2 (en) 2001-08-23 2003-09-16 General Semiconductor, Inc. Trench DMOS transistor with embedded trench schottky rectifier
US7138668B2 (en) 2003-07-30 2006-11-21 Nissan Motor Co., Ltd. Heterojunction diode with reduced leakage current
US7405452B2 (en) * 2004-02-02 2008-07-29 Hamza Yilmaz Semiconductor device containing dielectrically isolated PN junction for enhanced breakdown characteristics
DE102004031385B4 (de) * 2004-06-29 2010-12-09 Qimonda Ag Verfahren zur Herstellung von Stegfeldeffekttransistoren in einer DRAM-Speicherzellenanordnung, Feldeffekttransistoren mit gekrümmtem Kanal und DRAM-Speicherzellenanordnung
JP2007189192A (ja) * 2005-12-15 2007-07-26 Toshiba Corp 半導体装置
US7615847B2 (en) * 2007-03-23 2009-11-10 Infineon Technologies Austria Ag Method for producing a semiconductor component
JP5772177B2 (ja) * 2011-04-19 2015-09-02 日産自動車株式会社 半導体装置の製造方法
JP5764046B2 (ja) * 2011-11-21 2015-08-12 住友電気工業株式会社 炭化珪素半導体装置の製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH057002A (ja) * 1991-06-27 1993-01-14 Mitsubishi Electric Corp 絶縁ゲート型トランジスタ
JP2002203967A (ja) * 2000-10-23 2002-07-19 Matsushita Electric Ind Co Ltd 半導体素子
JP2005183563A (ja) 2003-12-18 2005-07-07 Nissan Motor Co Ltd 半導体装置
JP4211642B2 (ja) 2004-03-09 2009-01-21 日産自動車株式会社 半導体装置
JP2010109221A (ja) * 2008-10-31 2010-05-13 Rohm Co Ltd 半導体装置
JP2011199041A (ja) * 2010-03-19 2011-10-06 Toshiba Corp 半導体装置

Cited By (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0251196A (ja) * 1988-08-12 1990-02-21 Nec Corp 塗りつぶしパターン参照方式
JPH0367976A (ja) * 1989-08-04 1991-03-22 Takashi Asae 蒸発促進装置
JP2014127548A (ja) * 2012-12-26 2014-07-07 Nissan Motor Co Ltd 半導体装置およびその製造方法
JP2014127547A (ja) * 2012-12-26 2014-07-07 Nissan Motor Co Ltd 半導体装置の製造方法
EP2973720A4 (en) * 2013-03-13 2016-11-02 D3 Semiconductor LLC DEVICE ARCHITECTURE AND METHOD FOR TEMPERATURE COMPENSATION OF VERTICAL FIELD EFFECT DEVICES
WO2014178262A1 (ja) * 2013-04-30 2014-11-06 日産自動車株式会社 半導体装置及びその製造方法
JP5939448B2 (ja) * 2013-04-30 2016-06-22 日産自動車株式会社 半導体装置及びその製造方法
JP2015023115A (ja) * 2013-07-18 2015-02-02 株式会社豊田中央研究所 ショットキーダイオードを内蔵するfet
JP2015023166A (ja) * 2013-07-19 2015-02-02 株式会社東芝 半導体装置
JP2015032689A (ja) * 2013-08-02 2015-02-16 トヨタ自動車株式会社 半導体装置
JP2015118966A (ja) * 2013-12-17 2015-06-25 トヨタ自動車株式会社 半導体装置
JPWO2015155828A1 (ja) * 2014-04-08 2017-04-13 日産自動車株式会社 半導体装置及びその製造方法
WO2016052203A1 (ja) * 2014-09-30 2016-04-07 三菱電機株式会社 半導体装置
US10312233B2 (en) 2014-09-30 2019-06-04 Mitsubishi Electric Corporation Semiconductor device
JP6038391B2 (ja) * 2014-09-30 2016-12-07 三菱電機株式会社 半導体装置
CN106796955B (zh) * 2014-09-30 2020-05-26 三菱电机株式会社 半导体装置
CN106796955A (zh) * 2014-09-30 2017-05-31 三菱电机株式会社 半导体装置
JP2016192440A (ja) * 2015-03-30 2016-11-10 サンケン電気株式会社 半導体装置
WO2016194462A1 (ja) * 2015-03-30 2016-12-08 サンケン電気株式会社 半導体装置
DE112016004718T5 (de) 2015-10-16 2018-06-28 Mitsubishi Electric Corporation Halbleitereinheit
US10468487B2 (en) 2015-10-16 2019-11-05 Mitsubishi Electric Corporation Semiconductor device
DE112016004718B4 (de) 2015-10-16 2022-12-08 Mitsubishi Electric Corporation Halbleitereinheit
WO2019065462A1 (ja) * 2017-09-27 2019-04-04 株式会社デンソー 炭化珪素半導体装置
JP2019062126A (ja) * 2017-09-27 2019-04-18 株式会社デンソー 炭化珪素半導体装置
WO2023188577A1 (ja) * 2022-03-30 2023-10-05 株式会社日立パワーデバイス 半導体装置および電力変換装置

Also Published As

Publication number Publication date
EP2701201A4 (en) 2015-04-22
JPWO2012144271A1 (ja) 2014-07-28
US20140042523A1 (en) 2014-02-13
MX2013012149A (es) 2013-12-06
US9252261B2 (en) 2016-02-02
BR112013027105B1 (pt) 2021-01-12
KR101473141B1 (ko) 2014-12-15
JP5862660B2 (ja) 2016-02-16
KR20130141701A (ko) 2013-12-26
CN103493208B (zh) 2017-03-22
EP2701201A1 (en) 2014-02-26
EP2701201B1 (en) 2020-04-08
RU2548058C1 (ru) 2015-04-10
CN103493208A (zh) 2014-01-01

Similar Documents

Publication Publication Date Title
JP5862660B2 (ja) 半導体装置およびその製造方法
JP5565461B2 (ja) 半導体装置
JP5015488B2 (ja) 半導体装置
JP5560931B2 (ja) 超接合半導体装置の製造方法
JP5939448B2 (ja) 半導体装置及びその製造方法
US7981817B2 (en) Method for manufacturing semiconductor device using multiple ion implantation masks
JP6286823B2 (ja) 半導体装置の製造方法
JP5159365B2 (ja) 半導体装置およびその製造方法
US8222107B2 (en) Method for producing semiconductor element
JPWO2018150467A1 (ja) 半導体装置および半導体装置の製造方法
JP2018082050A (ja) 炭化珪素半導体素子およびその製造方法
TWI702722B (zh) 半導體裝置及半導體裝置之製造方法
JP2007214303A (ja) 半導体装置
US20100090258A1 (en) Semiconductor device
JP2012004197A (ja) 半導体装置及びその製造方法
US11251300B2 (en) Semiconductor device and method of manufacturing semiconductor device
JP2016086002A (ja) 半導体装置及びその製造方法
JP6024117B2 (ja) 半導体装置の製造方法
US20210367070A1 (en) Semiconductor device and method for manufacturing same
JP5374923B2 (ja) 半導体装置の製造方法
JP2022073551A (ja) 半導体装置およびその製造方法
JP6286824B2 (ja) 半導体装置およびその製造方法
JP2007184360A (ja) 半導体装置およびその製造方法
JP2010182820A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12774352

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14112097

Country of ref document: US

Ref document number: 2012774352

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 2013510915

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: MX/A/2013/012149

Country of ref document: MX

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 20137030215

Country of ref document: KR

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 2013151267

Country of ref document: RU

Kind code of ref document: A

REG Reference to national code

Ref country code: BR

Ref legal event code: B01A

Ref document number: 112013027105

Country of ref document: BR

ENP Entry into the national phase

Ref document number: 112013027105

Country of ref document: BR

Kind code of ref document: A2

Effective date: 20131021