WO2010098221A1 - フォトダイオード及びフォトダイオードアレイ - Google Patents

フォトダイオード及びフォトダイオードアレイ Download PDF

Info

Publication number
WO2010098221A1
WO2010098221A1 PCT/JP2010/052197 JP2010052197W WO2010098221A1 WO 2010098221 A1 WO2010098221 A1 WO 2010098221A1 JP 2010052197 W JP2010052197 W JP 2010052197W WO 2010098221 A1 WO2010098221 A1 WO 2010098221A1
Authority
WO
WIPO (PCT)
Prior art keywords
main surface
photodiode
type semiconductor
semiconductor substrate
region
Prior art date
Application number
PCT/JP2010/052197
Other languages
English (en)
French (fr)
Inventor
山村 和久
明 坂本
輝昌 永野
嘉隆 石川
哲 河合
Original Assignee
浜松ホトニクス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=42665431&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=WO2010098221(A1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 浜松ホトニクス株式会社 filed Critical 浜松ホトニクス株式会社
Priority to EP18202811.8A priority Critical patent/EP3467882A1/en
Priority to KR1020117017765A priority patent/KR101725561B1/ko
Priority to EP10746102.2A priority patent/EP2403012B1/en
Priority to CN201080009098.7A priority patent/CN102334198B/zh
Priority to US13/202,244 priority patent/US9190551B2/en
Publication of WO2010098221A1 publication Critical patent/WO2010098221A1/ja
Priority to US14/683,524 priority patent/US9614109B2/en
Priority to US15/434,373 priority patent/US9972729B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0236Special surface textures
    • H01L31/02366Special surface textures of the substrate or of a layer on the substrate, e.g. textured ITO/glass substrate or superstrate, textured polymer layer on glass substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0236Special surface textures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/1446Devices controlled by radiation in a repetitive configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0236Special surface textures
    • H01L31/02363Special surface textures of the semiconductor body itself, e.g. textured active layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0256Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by the material
    • H01L31/0264Inorganic materials
    • H01L31/028Inorganic materials including, apart from doping material or other impurities, only elements of Group IV of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • H01L31/102Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier
    • H01L31/107Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier working in avalanche mode, e.g. avalanche photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/1804Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof comprising only elements of Group IV of the Periodic Table
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Definitions

  • the present invention relates to a photodiode and a photodiode array.
  • a photodiode using a compound semiconductor is known as a photodiode having high spectral sensitivity characteristics in the near-infrared wavelength band (see, for example, Patent Document 1).
  • the photodiode described in Patent Document 1 has a first light-receiving layer made of any one of InGaAsN, InGaAsNSb, and InGaAsNP and an absorption edge having a longer wavelength than the absorption edge of the first light-receiving layer, and has a quantum well structure.
  • a second light receiving layer is known as a photodiode having high spectral sensitivity characteristics in the near-infrared wavelength band.
  • a photodiode using such a compound semiconductor is still expensive and the manufacturing process becomes complicated.
  • a silicon photodiode that is inexpensive and easy to manufacture and has sufficient spectral sensitivity in the near-infrared wavelength band is required to be put to practical use.
  • the limit of spectral sensitivity characteristics on the long wavelength side of a silicon photodiode is about 1100 nm, but the spectral sensitivity characteristics in a wavelength band of 1000 nm or more are not sufficient.
  • An object of the present invention is to provide a photodiode and a photodiode array, which are silicon photodiodes and silicon photodiode arrays, and have sufficient spectral sensitivity characteristics in the near-infrared wavelength band.
  • a photodiode includes a silicon substrate made of a first conductivity type semiconductor and having a first main surface and a second main surface facing each other, and a silicon substrate is formed on the first main surface side of the silicon substrate.
  • An avalanche photodiode formed by a pn junction between the first conductivity type semiconductor region and the second conductivity type semiconductor region having a higher impurity concentration is disposed on the second main surface side of the silicon substrate.
  • An accumulation layer of a first conductivity type having an impurity concentration higher than that of the substrate is formed, and irregular irregularities are formed at least in a region facing the avalanche photodiode, and an avalanche on the second main surface of the silicon substrate is formed. The region facing the photodiode is optically exposed.
  • irregular irregularities are formed in at least the region facing the avalanche photodiode on the second main surface, so that the light incident on the photodiode is reflected, scattered, or It is diffused and travels a long distance in the silicon substrate.
  • silicon substrate most of the light incident on the photodiode (silicon substrate) is absorbed by the silicon substrate without passing through the silicon substrate. Therefore, in the photodiode, since the traveling distance of the light incident on the photodiode is increased and the distance in which the light is absorbed is also increased, the spectral sensitivity characteristic in the near-infrared wavelength band is improved.
  • an accumulation layer of the first conductivity type having an impurity concentration higher than that of the silicon substrate is formed on the second main surface side of the silicon substrate. For this reason, unnecessary carriers generated regardless of light on the second main surface side are recombined, and dark current can be reduced.
  • the accumulation layer of the first conductivity type suppresses trapping of carriers generated by light in the vicinity of the second main surface of the silicon substrate on the second main surface. For this reason, carriers generated by light efficiently move to the pn junction between the semiconductor region of the second conductivity type and the silicon substrate, and the photodetection sensitivity of the photodiode can be improved.
  • the photodiode according to the present invention includes a first conductive type semiconductor, a silicon having a first main surface and a second main surface facing each other, and a second conductive type semiconductor region formed on the first main surface side.
  • a first conductive type accumulation layer having an impurity concentration higher than that of the silicon substrate is formed on the second main surface side, and at least a second conductive type semiconductor on the second main surface; Irregular irregularities are formed in the region facing the region, and the region facing the second conductivity type semiconductor region on the second main surface of the silicon substrate is optically exposed.
  • the travel distance of the light incident on the photodiode is increased, and the distance at which the light is absorbed is also increased, so that the spectral sensitivity characteristics in the near-infrared wavelength band are improved.
  • the accumulation layer of the first conductivity type formed on the second main surface side of the silicon substrate can reduce dark current and improve the photodetection sensitivity of the photodiode.
  • the silicon substrate may have a portion corresponding to the second conductivity type semiconductor region thinner than the second main surface side, leaving a peripheral portion of the portion.
  • a photodiode having a light incident surface on each of the first main surface and the second main surface of the silicon substrate can be obtained.
  • the thickness of the accumulation layer of the first conductivity type is larger than the irregular height difference of the irregularities. In this case, as described above, the effect of the accumulation layer can be ensured.
  • a photodiode array includes a silicon substrate made of a first conductivity type semiconductor and having a first main surface and a second main surface facing each other, and a silicon substrate is disposed on the first main surface side of the silicon substrate.
  • a plurality of avalanche photodiodes formed by pn junctions between the first conductivity type semiconductor region and the second conductivity type semiconductor region having a higher impurity concentration are disposed on the second main surface side of the silicon substrate;
  • a first conductivity type accumulation layer having an impurity concentration higher than that of the silicon substrate is formed, and irregular irregularities are formed at least in a region facing the avalanche photodiode, and the second main surface of the silicon substrate The region facing the avalanche photodiode in is optically exposed.
  • the traveling distance of the light incident on the photodiode array is increased, and the distance at which the light is absorbed is also increased. Therefore, the spectral sensitivity characteristic in the near-infrared wavelength band. Will improve.
  • the accumulation layer of the first conductivity type formed on the second main surface side of the silicon substrate can reduce dark current and improve the photodetection sensitivity of the photodiode array.
  • the silicon substrate may have a portion where a plurality of avalanche photodiodes are arranged thinned from the second main surface side leaving a peripheral portion of the portion.
  • a photodiode having a light incident surface on each of the first main surface and the second main surface of the silicon substrate can be obtained.
  • the thickness of the accumulation layer of the first conductivity type is larger than the irregular height difference. In this case, as described above, the effect of the accumulation layer can be ensured.
  • a photodiode and a photodiode array which are silicon photodiodes and silicon photodiode arrays and have sufficient spectral sensitivity characteristics in the near-infrared wavelength band.
  • Example 1 It is a diagram which shows the change of the temperature coefficient with respect to the wavelength in Example 1 and Comparative Example 1. It is a figure for demonstrating the manufacturing method of the photodiode which concerns on 2nd Embodiment. It is a figure for demonstrating the manufacturing method of the photodiode which concerns on 2nd Embodiment. It is a figure for demonstrating the manufacturing method of the photodiode which concerns on 2nd Embodiment. It is a figure for demonstrating the manufacturing method of the photodiode which concerns on 3rd Embodiment. It is a figure for demonstrating the manufacturing method of the photodiode which concerns on 3rd Embodiment.
  • FIGS. 1 to 10 are diagrams for explaining the manufacturing method of the photodiode according to the first embodiment.
  • an n ⁇ type semiconductor substrate 1 made of silicon (Si) crystal and having a first main surface 1a and a second main surface 1b facing each other is prepared (see FIG. 1).
  • the n ⁇ type semiconductor substrate 1 has a thickness of about 300 ⁇ m and a specific resistance of about 1 k ⁇ ⁇ cm.
  • “high impurity concentration” means, for example, an impurity concentration of about 1 ⁇ 10 17 cm ⁇ 3 or more, and “+” is attached to the conductivity type.
  • the “low impurity concentration” is, for example, an impurity concentration of about 1 ⁇ 10 15 cm ⁇ 3 or less and “ ⁇ ” attached to the conductivity type.
  • Examples of n-type impurities include antimony (Sb) and arsenic (As), and examples of p-type impurities include boron (B).
  • the p + type semiconductor region 3 and the n + type semiconductor region 5 are formed on the first main surface 1a side of the n ⁇ type semiconductor substrate 1 (see FIG. 2).
  • the p + -type semiconductor region 3 is formed by diffusing p-type impurities in a high concentration from the first main surface 1a side in the n ⁇ -type semiconductor substrate 1 using a mask having an opening at the center.
  • the n + type semiconductor region 5 uses an n-type impurity from the first main surface 1a side in the n ⁇ type semiconductor substrate 1 so as to surround the p + type semiconductor region 3 using another mask having an opening in the peripheral region. Is diffused at a higher concentration than the n ⁇ type semiconductor substrate 1.
  • the thickness of the p + type semiconductor region 3 is, for example, about 0.55 ⁇ m, and the sheet resistance is, for example, 44 ⁇ / sq. It is.
  • the thickness of the n + type semiconductor region 5 is, for example, about 1.5 ⁇ m, and the sheet resistance is, for example, 12 ⁇ / sq. It is.
  • an insulating layer 7 is formed on the first main surface 1a side of the n ⁇ type semiconductor substrate 1 (see FIG. 3).
  • the insulating layer 7 is made of SiO 2 and is formed by thermally oxidizing the n ⁇ type semiconductor substrate 1.
  • the thickness of the insulating layer 7 is, for example, about 0.1 ⁇ m.
  • a contact hole H 1 is formed in the insulating layer 7 on the p + type semiconductor region 3, and a contact hole H 2 is formed in the insulating layer 7 on the n + type semiconductor region 5.
  • an anti-reflective (AR) layer made of SiN may be formed.
  • a passivation layer 9 is formed on the second main surface 1b and the insulating layer 7 of the n ⁇ type semiconductor substrate 1 (see FIG. 4).
  • the passivation layer 9 is made of SiN and is formed by, for example, a plasma CVD method.
  • the thickness of the passivation layer 9 is, for example, 0.1 ⁇ m.
  • the n ⁇ type semiconductor substrate 1 is polished from the second main surface 1b side so that the thickness of the n ⁇ type semiconductor substrate 1 becomes a desired thickness (see FIG. 5).
  • the passivation layer 9 formed on the second main surface 1b of the n ⁇ type semiconductor substrate 1 is removed, and the n ⁇ type semiconductor substrate 1 is exposed.
  • the surface exposed by polishing is also referred to as the second main surface 1b.
  • the desired thickness is, for example, 270 ⁇ m.
  • the irregular surface 10 is formed by irradiating the second main surface 1b of the n ⁇ type semiconductor substrate 1 with the pulse laser beam PL (see FIG. 6).
  • an n ⁇ type semiconductor substrate 1 is arranged in a chamber C, and pulse laser light PL is supplied from a pulse laser generator PLD arranged outside the chamber C to the n ⁇ type semiconductor substrate 1.
  • Chamber C has a gas inlet G IN and the gas discharge section G OUT, inert gas (e.g., nitrogen gas or argon gas) is introduced through the gas inlet port G IN discharged from the gas discharge portion G OUT To do.
  • an inert gas flow Gf is formed in the chamber C. Dust and the like generated when the pulsed laser beam PL is irradiated are discharged out of the chamber C by the inert gas flow G f, thereby preventing the processing waste and dust from adhering to the n ⁇ type semiconductor substrate 1.
  • a picosecond to femtosecond pulse laser generator is used as the pulse laser generator PLD, and the entire surface of the second main surface 1b is irradiated with picosecond to femtosecond pulse laser light.
  • the second main surface 1b is roughened by picosecond to femtosecond pulse laser light, and irregular irregularities 10 are formed on the entire surface of the second main surface 1b as shown in FIG.
  • the irregular irregularities 10 have a surface that intersects the direction orthogonal to the first main surface 1a.
  • the height difference of the irregularities 10 is, for example, about 0.5 to 10 ⁇ m, and the interval between the convex portions in the irregularities 10 is about 0.5 to 10 ⁇ m.
  • the pulse time width of the picosecond to femtosecond pulse laser beam is, for example, about 50 fs to 2 ps, the intensity is, for example, about 4 to 16 GW, and the pulse energy is, for example, about 200 to 800 ⁇ J / pulse. More generally, the peak intensity is about 3 ⁇ 10 11 to 2.5 ⁇ 10 13 (W / cm 2 ), and the fluence is about 0.1 to 1.3 (J / cm 2 ).
  • FIG. 8 is an SEM image obtained by observing irregular irregularities 10 formed on the second main surface 1b.
  • an accumulation layer 11 is formed on the second main surface 1b side of the n ⁇ type semiconductor substrate 1 (see FIG. 9).
  • n - a n-type impurity from the second principal surface 1b side in type semiconductor substrate 1 n - by ion implantation or diffusion such that the impurity concentration higher than -type semiconductor substrate 1, forming the accumulation layer 11 To do.
  • the thickness of the accumulation layer 11 is, for example, about 1 ⁇ m.
  • the n ⁇ type semiconductor substrate 1 is heat-treated (annealed).
  • the n ⁇ type semiconductor substrate 1 is heated in the range of about 800 to 1000 ° C. in an atmosphere of N 2 gas for about 0.5 to 1 hour.
  • electrodes 13 and 15 are formed (see FIG. 10).
  • the electrode 13 is formed in the contact hole H1, and the electrode 15 is formed in the contact hole H2.
  • the electrodes 13 and 15 are each made of aluminum (Al) or the like, and have a thickness of about 1 ⁇ m, for example. Thereby, the photodiode PD1 is completed.
  • the photodiode PD1 includes an n ⁇ type semiconductor substrate 1 as shown in FIG. n - -type to the first main surface 1a side of the semiconductor substrate 1, p + -type semiconductor regions 3 and the n + -type semiconductor region 5 is formed, n - the type semiconductor substrate 1 and the p + -type semiconductor regions 3 A pn junction is formed between them.
  • the electrode 13 is in electrical contact with and connected to the p + type semiconductor region 3 through the contact hole H1.
  • the electrode 15 is in electrical contact with and connected to the n + type semiconductor region 5 through the contact hole H2.
  • Irregular irregularities 10 are formed on the second main surface 1 b of the n ⁇ type semiconductor substrate 1.
  • An accumulation layer 11 is formed on the second main surface 1b side of the n ⁇ type semiconductor substrate 1, and the second main surface 1b is optically exposed.
  • the second main surface 1b is optically exposed that not only the second main surface 1b is in contact with an atmospheric gas such as air, but also an optically transparent film is formed on the second main surface 1b. This includes cases where
  • irregular irregularities 10 are formed on the second main surface 1b. Therefore, the light L incident on the photodiode PD1 is reflected, scattered, or diffused by the projections and depressions 10 and travels through the n ⁇ type semiconductor substrate 1 for a long distance, as shown in FIG.
  • the refractive index n of air is 1.0 while the refractive index n of Si is 3.5.
  • a photodiode when light is incident from a direction perpendicular to the light incident surface, light that is not absorbed in the photodiode (silicon substrate) passes through the light component reflected by the back surface of the light incident surface and the photodiode. Divided into light components. The light transmitted through the photodiode does not contribute to the sensitivity of the photodiode. The light component reflected on the back surface of the light incident surface becomes a photocurrent if absorbed in the photodiode. The light component that has not been absorbed is reflected or transmitted on the light incident surface in the same manner as the light component that has reached the back surface of the light incident surface.
  • the photodiode PD1 when light L is incident from a direction perpendicular to the light incident surface (first main surface 1a), when the light reaches the irregular unevenness 10 formed on the second main surface 1b, the light is emitted from the unevenness 10.
  • the light component that reaches at an angle of 16.6 ° or more with respect to the direction is totally reflected by the unevenness 10. Since the irregularities 10 are irregularly formed, they have various angles with respect to the emission direction, and the totally reflected light component diffuses in various directions. Therefore, the totally reflected light component includes a light component that is absorbed inside the n ⁇ type semiconductor substrate 1 and a light component that reaches the first main surface 1 a and the side surface.
  • the light component that reaches the first main surface 1a and the side surface travels in various directions due to diffusion at the unevenness 10. For this reason, the possibility that the light component that has reached the first main surface 1a or the side surface is totally reflected by the first main surface 1a or the side surface is extremely high. The light component totally reflected on the first main surface 1a and the side surface repeats total reflection on different surfaces, and the travel distance is further increased.
  • the light L incident on the photodiode PD1 is, n - the internal type semiconductor substrate 1 while proceeding long distances, n - is absorbed in type semiconductor substrate 1, is detected as photocurrent.
  • Example 1 A photodiode having the above-described configuration (referred to as Example 1) and a photodiode in which irregular irregularities are not formed on the second main surface of the n ⁇ type semiconductor substrate (referred to as Comparative Example 1) are manufactured. Each spectral sensitivity characteristic was examined.
  • Example 1 and Comparative Example 1 have the same configuration except that irregular irregularities are formed by irradiation with pulsed laser light.
  • the size of the n ⁇ type semiconductor substrate 1 was set to 6.5 mm ⁇ 6.5 mm.
  • the size of the p + type semiconductor region 3, that is, the photosensitive region was set to 5.8 mm ⁇ 5.8 mm.
  • the bias voltage VR applied to the photodiode was set to 0V.
  • the spectral sensitivity characteristic of Example 1 is indicated by T1
  • the spectral sensitivity characteristic of Comparative Example 1 is indicated by characteristic T2.
  • the vertical axis represents spectral sensitivity (mA / W)
  • the horizontal axis represents light wavelength (nm).
  • the characteristic indicated by the alternate long and short dash line indicates the spectral sensitivity characteristic where the quantum efficiency (QE) is 100%
  • the characteristic indicated by the broken line indicates the spectral sensitivity characteristic where the quantum efficiency is 50%. Yes.
  • Example 1 The temperature characteristics of spectral sensitivity in Example 1 and Comparative Example 1 were also confirmed.
  • the spectral sensitivity characteristics were examined by increasing the ambient temperature from 25 ° C. to 60 ° C., and the ratio (temperature coefficient) of the spectral sensitivity at 60 ° C. to the spectral sensitivity at 25 ° C. was determined.
  • the results are shown in FIG.
  • the temperature coefficient characteristic of Example 1 is indicated by T3
  • the temperature coefficient characteristic of Comparative Example 1 is indicated by characteristic T4.
  • the vertical axis represents the temperature coefficient (% / ° C.)
  • the horizontal axis represents the light wavelength (nm).
  • the temperature coefficient in Comparative Example 1 is 0.7% / ° C., whereas in Example 1, the temperature coefficient is 0.2% / ° C. Low dependency.
  • the spectral sensitivity increases due to the increase in the absorption coefficient and the decrease in the band gap energy.
  • the change in spectral sensitivity due to a temperature rise is smaller than that in Comparative Example 1.
  • an accumulation layer 11 is formed on the second main surface 1b side of the n ⁇ type semiconductor substrate 1. Thereby, unnecessary carriers generated regardless of light on the second main surface 1b side are recombined, and dark current can be reduced.
  • the accumulation layer 11 suppresses carriers generated by light in the vicinity of the second main surface 1b from being trapped by the second main surface 1b. For this reason, carriers generated by light efficiently move to the pn junction, and the photodetection sensitivity of the photodiode PD1 can be further improved.
  • the n ⁇ type semiconductor substrate 1 is heat-treated. As a result, the crystallinity of the n ⁇ type semiconductor substrate 1 is recovered, and problems such as an increase in dark current can be prevented.
  • the electrodes 13 and 15 are formed after the n ⁇ type semiconductor substrate 1 is heat-treated. Accordingly, even when a metal having a relatively low melting point is used for the electrodes 13 and 15, the electrodes 13 and 15 are not melted by the heat treatment. As a result, the electrodes 13 and 15 can be appropriately formed without being affected by the heat treatment.
  • irregular irregularities 10 are formed by irradiating picosecond to femtosecond pulsed laser light. Thereby, the irregular unevenness
  • FIGS. 14 to 16 are views for explaining the manufacturing method of the photodiode according to the second embodiment.
  • the manufacturing method of the second embodiment is the same as the manufacturing method of the first embodiment until the n ⁇ type semiconductor substrate 1 is polished from the second main surface 1b side, and the description of the steps up to that point is omitted.
  • the n ⁇ type semiconductor substrate 1 is polished from the second main surface 1b side to make the n ⁇ type semiconductor substrate 1 to a desired thickness, and then the accumulation layer 11 is formed on the second main surface 1b side of the n ⁇ type semiconductor substrate 1. (See FIG. 14).
  • the accumulation layer 11 is formed in the same manner as in the first embodiment.
  • the thickness of the accumulation layer 11 is, for example, about 1 ⁇ m.
  • the irregular surface 10 is formed by irradiating the second main surface 1b of the n ⁇ type semiconductor substrate 1 with the pulse laser beam PL (see FIG. 15).
  • the irregular irregularities 10 are formed in the same manner as in the first embodiment.
  • the n ⁇ type semiconductor substrate 1 is heat-treated. Then, after removing the passivation layer 9 formed on the insulating layer 7, electrodes 13 and 15 are formed (see FIG. 16). Thereby, the photodiode PD2 is completed.
  • the traveling distance of the light incident on the photodiode PD2 becomes longer and the distance at which the light is absorbed becomes longer.
  • the spectral sensitivity characteristic in the near-infrared wavelength band can be improved.
  • the thickness of the accumulation layer 11 is larger than the height difference of the irregular irregularities 10. For this reason, even if the irregular irregularities 10 are formed by irradiating the pulse laser beam after the accumulation layer 11 is formed, the accumulation layer 11 is reliably left. Therefore, it is possible to ensure the operational effect of the accumulation layer 11.
  • FIGS. 17 to 21 are views for explaining the manufacturing method of the photodiode according to the third embodiment.
  • the manufacturing method of the third embodiment is the same as the manufacturing method of the first embodiment until the passivation layer 9 is formed, and the description of the steps up to that point is omitted.
  • the portion corresponding to the p + type semiconductor region 3 in the n ⁇ type semiconductor substrate 1 is thinned from the second main surface 1b side leaving the peripheral portion of the portion (see FIG. 17).
  • Thinning of the n ⁇ type semiconductor substrate 1 is performed by anisotropic etching by alkali etching using, for example, potassium hydroxide solution or TMAH (tetramethylammonium hydroxide solution).
  • the thickness of the thinned portion of the n ⁇ type semiconductor substrate 1 is, for example, about 100 ⁇ m, and the thickness of the peripheral portion is, for example, about 300 ⁇ m.
  • n - is polished type semiconductor substrate 1 from the second principal surface 1b side (see FIG. 18).
  • the desired thickness is, for example, 270 ⁇ m.
  • the irregular surface 10 is formed by irradiating the second main surface 1b of the n ⁇ type semiconductor substrate 1 with the pulse laser beam PL (see FIG. 19).
  • the irregular irregularities 10 are formed in the same manner as in the first embodiment.
  • an accumulation layer 11 is formed on the second main surface 1b side of the thinned portion of the n ⁇ type semiconductor substrate 1 (see FIG. 20).
  • the accumulation layer 11 is formed in the same manner as in the first embodiment.
  • the thickness of the accumulation layer 11 is, for example, about 3 ⁇ m.
  • the n ⁇ type semiconductor substrate 1 is heat-treated, and then the passivation layer 9 formed on the insulating layer 7 is removed to form the electrodes 13 and 15 (see FIG. 21). . Thereby, the photodiode PD3 is completed.
  • the travel distance of light incident on the photodiode PD3 is increased, and the distance at which the light is absorbed is also increased.
  • the spectral sensitivity characteristic in the near-infrared wavelength band can be improved.
  • the portion corresponding to the p + type semiconductor region 3 in the n ⁇ type semiconductor substrate 1 is left from the second main surface 1b side leaving the peripheral portion of the portion. It is thinning. As a result, a photodiode PD3 in which the first main surface 1a and the second main surface 1b side of the n ⁇ type semiconductor substrate 1 are respectively light incident surfaces can be obtained.
  • FIGS. 22 to 24 are views for explaining the manufacturing method of the photodiode according to the fourth embodiment.
  • the manufacturing method of the fourth embodiment is the same as the manufacturing method of the third embodiment until the n ⁇ type semiconductor substrate 1 is thinned, and the description of the steps up to that point is omitted.
  • the n ⁇ type semiconductor substrate 1 is polished from the second main surface 1b side so that the n ⁇ type semiconductor substrate 1 has a desired thickness, and then the second main surface of the thinned portion of the n ⁇ type semiconductor substrate 1 is obtained.
  • the accumulation layer 11 is formed on the 1b side (see FIG. 22).
  • the accumulation layer 11 is formed in the same manner as in the first embodiment.
  • the thickness of the accumulation layer 11 is, for example, about 3 ⁇ m.
  • the irregular surface 10 is formed by irradiating the second main surface 1b of the n ⁇ type semiconductor substrate 1 with the pulse laser beam PL (see FIG. 23).
  • the irregular irregularities 10 are formed in the same manner as in the first embodiment.
  • the n ⁇ type semiconductor substrate 1 is heat-treated. Then, after removing the passivation layer 9 formed on the insulating layer 7, electrodes 13 and 15 are formed (see FIG. 24). Thereby, the photodiode PD4 is completed.
  • the travel distance of light incident on the photodiode PD4 is increased, and the distance at which the light is absorbed is also increased.
  • the spectral sensitivity characteristic in the near-infrared wavelength band can be improved.
  • the portion corresponding to the p + type semiconductor region 3 in the n ⁇ type semiconductor substrate 1 is thinned from the second main surface 1b side leaving the peripheral portion of the portion. ing.
  • a photodiode PD4 in which the first main surface 1a and the second main surface 1b side of the n ⁇ type semiconductor substrate 1 are respectively light incident surfaces can be obtained.
  • FIG. 25 is a diagram for explaining the configuration of the photodiode according to the fifth embodiment.
  • the photodiode PD5 is an avalanche photodiode for detecting low energy light whose wavelength region is in the visible to near infrared region.
  • the photodiode PD5 includes a p ⁇ type semiconductor substrate 20.
  • the p ⁇ type semiconductor substrate 20 is made of silicon (Si) crystal, and has a first main surface 20a and a second main surface 20b facing each other.
  • the p ⁇ type semiconductor substrate 20 includes a photosensitive region 21.
  • the photosensitive region 21 is provided at the center of the first major surface 20a in plan view.
  • the photosensitive region 21 has a thickness inward from the first major surface 20a.
  • the photosensitive region 21 includes an n + type impurity region 23, a p + type impurity region 25, and a region that is depleted when a bias voltage is applied to the p ⁇ type semiconductor substrate 20.
  • N + type impurity region 23 has a thickness from first main surface 20 a to the inside of p ⁇ type semiconductor substrate 20.
  • the n + type impurity region 23 has an n + type guard ring 23a.
  • the n + type guard ring 23 a is provided at the peripheral end of the n + type impurity region 23.
  • the p + type impurity region 25 has a thickness further inside the p ⁇ type semiconductor substrate 20 than the n + type impurity region 23.
  • the p ⁇ type semiconductor substrate 20 has a p + type diffusion shielding region 27.
  • the p + -type diffusion shielding region 27 has a thickness inward from the first main surface 20a at the peripheral edge of the first main surface 20a in plan view.
  • the p + type diffusion shielding region 27 is provided so as to surround the photosensitive region 21.
  • the p ⁇ type semiconductor substrate 20 is a silicon substrate to which a p type impurity such as boron (B) is added.
  • the p + -type impurity region 25 is a region to which a p-type impurity is added at a higher concentration than the p ⁇ -type semiconductor substrate 20.
  • the p + type diffusion shielding region 27 is a region to which a p type impurity is added at a higher concentration than the p + type impurity region 25.
  • the n + -type impurity region 23 is a region to which an n-type impurity such as antimony (Sb) is added.
  • the n + type impurity region 23 (including the n + type guard ring 23 a) and the p + type impurity region 25 form a pn junction in the p ⁇ type semiconductor substrate 20.
  • the photodiode PD5 has a passivation film 29 stacked on the first main surface 20a.
  • the photodiode PD5 includes an electrode 31 and an electrode 33 provided on the passivation film 29.
  • a contact hole H 11 is provided on the n + -type impurity region 23, and a contact hole H 12 is provided on the p + -type diffusion shielding region 27.
  • the electrode 31 is in electrical contact with and connected to the n + -type impurity region 23 through the contact hole H11.
  • the electrode 33 is electrically in contact with and connected to the p + -type diffusion shielding region 27 through the contact hole H12.
  • the material of the passivation film 29 is, for example, silicon oxide.
  • the photodiode PD5 has a recess 35 formed on the second main surface 20b side.
  • the recess 35 is formed by thinning the p ⁇ type semiconductor substrate 20 from the second main surface 20 b side, and a thick frame portion exists around the recess 35.
  • the side surface of the recess 35 is inclined with an obtuse angle with respect to the bottom surface of the recess 35.
  • the recess 35 is formed so as to overlap the photosensitive region 21 in plan view.
  • the thickness between the bottom surface of the recess 35 and the first main surface 20a is relatively small, for example, about 100 to 200 ⁇ m, preferably about 150 ⁇ m. As described above, since the thickness between the first main surface 20a and the bottom surface of the recess 35 is relatively small, the response speed is increased and the bias voltage applied to the photodiode PD5 is reduced.
  • Irregular irregularities 10 are formed on the entire second main surface 20 b of the p ⁇ type semiconductor substrate 20.
  • An accumulation layer 37 is formed on the second main surface 20 b side of the p ⁇ type semiconductor substrate 20.
  • a region in the accumulation layer 37 corresponding to the bottom surface of the recess 35, that is, a region facing the photosensitive region 21 constituting the avalanche photodiode is optically exposed.
  • the second main surface 20b is optically exposed that not only the second main surface 20b is in contact with an atmospheric gas such as air, but also an optically transparent film is formed on the second main surface 20b. This includes cases where The irregular irregularities 10 may be formed only on the bottom surface of the recess 35, that is, only on the region facing the photosensitive region 21 that functions as an avalanche photodiode.
  • the photodiode PD5 has an electrode 39.
  • the electrode 39 is provided on the accumulation layer 37 and is in electrical contact with and connected to the accumulation layer 37.
  • the region where the electrode 39 is formed in the accumulation layer 37 is not optically exposed.
  • the photodiode PD5 having the above configuration, when a reverse bias voltage (breakdown voltage) is applied to the electrode 31 and the electrode 39, carriers corresponding to the amount of light incident on the photosensitive region 21 are in the photosensitive region 21. Generated. carriers generated near the p + -type diffusion blocking region 27 flows into the p + -type diffusion blocking region 27. For this reason, the tailing generated in the output signal from the electrode 31 is reduced by the p + -type diffusion shielding region 27.
  • a p ⁇ type semiconductor substrate 20 is prepared.
  • the thickness of the p ⁇ type semiconductor substrate 20 is about 300 ⁇ m.
  • a p + type impurity region 25 and a p + type diffusion shielding region 27 are formed on the first main surface 20a side of the p ⁇ type semiconductor substrate 20.
  • the p + -type impurity region 25 is formed by ion implantation of p-type impurities at a high concentration from the first main surface 20a side in the p ⁇ -type semiconductor substrate 20 using a mask or the like having an opening at the center.
  • the p + -type diffusion shielding region 27 is formed by diffusing p-type impurities at a high concentration from the first main surface 20a side in the p ⁇ -type semiconductor substrate 20 using another mask having an opening in the peripheral region. .
  • an n + -type guard ring 23 a and an n + -type impurity region 23 are formed on the first main surface 20 a side of the p ⁇ -type semiconductor substrate 20.
  • the n + -type guard ring 23a is formed by diffusing n-type impurities in a high concentration from the first main surface 20a side in the p ⁇ -type semiconductor substrate 20 using a mask or the like opened in a ring shape.
  • the n + -type impurity region 23 is formed by ion-implanting n-type impurities at a high concentration from the first main surface 20a side in the p ⁇ -type semiconductor substrate 20 using another mask having an opening at the center.
  • the surface of the second main surface 20b of the p ⁇ type semiconductor substrate 20 is planarized by polishing. Thereafter, the portion corresponding to the p + -type impurity region 25 in the p ⁇ -type semiconductor substrate 20 is thinned from the second main surface 1b side, leaving the peripheral portion of the portion. Thinning of the p ⁇ type semiconductor substrate 20 is performed by anisotropic etching by alkali etching using, for example, a KOH aqueous solution or TMAH.
  • the thickness of the thinned portion of the p ⁇ type semiconductor substrate 20 is, for example, about 150 ⁇ m, and the thickness of the peripheral portion is, for example, about 200 ⁇ m.
  • an accumulation layer 37 is formed on the second main surface 20 b side of the p ⁇ type semiconductor substrate 20.
  • p - the p-type impurity from the second main surface 20b side in type semiconductor substrate 20 p - by ion implantation so that the impurity concentration higher than -type semiconductor substrate 20, to form the accumulation layer 37.
  • the thickness of the accumulation layer 37 is, for example, about 1.5 ⁇ m.
  • the p ⁇ type semiconductor substrate 20 is heat-treated (annealed).
  • the p ⁇ type semiconductor substrate 20 is in the range of about 900 to 1100 ° C., more preferably about 1000 ° C., about 0.5 to 1.0 hour, more preferably about 0.5 hours in an atmosphere of N 2 gas. Heat for about an hour.
  • the heat treatment the crystallinity of the p-type semiconductor substrate 20 is recovered, and problems such as an increase in dark current can be prevented.
  • the irregular surface 10 is formed by irradiating the second main surface 20b of the p ⁇ type semiconductor substrate 20 with the pulse laser beam PL.
  • the irregular irregularities 10 are formed by irradiating the second main surface 20b of the p-type semiconductor substrate 20 with pulsed laser light, as in the above-described embodiment.
  • a picosecond to femtosecond pulse laser generator can be used as a pulse laser generator that emits pulsed laser light.
  • the irregular irregularities 10 have a surface that intersects the direction orthogonal to the first major surface 20a.
  • the height difference of the irregularities 10 is, for example, about 0.5 to 10 ⁇ m, and the interval between the convex portions in the irregularities 10 is about 0.5 to 10 ⁇ m.
  • the pulse time width of the picosecond to femtosecond pulse laser beam is, for example, about 50 fs to 2 ps, the intensity is, for example, about 4 to 16 GW, and the pulse energy is, for example, about 200 to 800 ⁇ J / pulse. More generally, the peak intensity is about 3 ⁇ 10 11 to 2.5 ⁇ 10 13 (W / cm 2 ), and the fluence is about 0.1 to 1.3 (J / cm 2 ).
  • the p ⁇ type semiconductor substrate 20 is heat-treated (annealed).
  • the p ⁇ type semiconductor substrate 20 is in the range of about 900 to 1100 ° C., more preferably about 1000 ° C. and about 0.5 to 1.0 hour, more preferably about 0.1 hours in an atmosphere of N 2 gas. Heat for about 5 hours.
  • disordered crystal damage can be recovered and recrystallized.
  • a passivation film 29 is formed on the first main surface 20 a side of the p ⁇ type semiconductor substrate 20. Then, contact holes H11 and H12 are formed in the passivation film 29, and electrodes 31 and 33 are formed.
  • the electrode 31 is formed in the contact hole H11, and the electrode 33 is formed in the contact hole H12.
  • an electrode 39 is formed on the accumulation layer 37 in the peripheral portion of the thinned portion of the p ⁇ type semiconductor substrate 20.
  • the electrodes 31 and 33 are each made of aluminum (Al) or the like, and the electrode 39 is made of gold (Au) or the like. Thereby, the photodiode PD5 is completed.
  • the photodiode PD5 irregular irregularities 10 are formed on the second main surface 20b. For this reason, the light incident on the photodiode PD5 is reflected, scattered or diffused by the projections and depressions 10 and travels in the p ⁇ type semiconductor substrate 20 for a long distance.
  • the photodiode PD5 when light enters from a direction perpendicular to the light incident surface (first main surface 20a), when light reaches the irregular unevenness 10 formed on the second main surface 20b, the emission direction from the unevenness 10 However, the light component that reaches at an angle of 16.6 ° or more is totally reflected by the unevenness 10. Since the irregularities 10 are irregularly formed, they have various angles with respect to the emission direction, and the totally reflected light component diffuses in various directions. For this reason, the totally reflected light component includes a light component that is absorbed inside the p ⁇ type semiconductor substrate 20 and a light component that reaches the first main surface 20a and the side surface.
  • the light component that reaches the first main surface 20a and the side surface travels in various directions due to diffusion at the unevenness 10. For this reason, the possibility that the light component that has reached the first main surface 20a or the side surface is totally reflected by the first main surface 20a or the side surface is extremely high.
  • the light component totally reflected on the first main surface 20a and the side surface repeats total reflection on different surfaces, and the travel distance becomes longer. Therefore, light incident on the photodiode PD5 is, p - interior while traveling a long distance type semiconductor substrate 20, p - is absorbed in type semiconductor substrate 20, is detected as photocurrent.
  • the photodiode PD5 Most of the light L incident on the photodiode PD5 is absorbed by the p ⁇ type semiconductor substrate 20 without being transmitted through the photodiode PD5, having a longer traveling distance. Therefore, in the photodiode PD5, the spectral sensitivity characteristic in the near infrared wavelength band is improved.
  • Example 2 A photodiode having the above-described configuration (referred to as Example 2) and a photodiode in which irregular irregularities are not formed on the second main surface of the p ⁇ -type semiconductor substrate (referred to as Comparative Example 2) are manufactured. Each spectral sensitivity characteristic was examined.
  • Example 2 and Comparative Example 2 have the same configuration except that irregular irregularities are formed by irradiation with pulsed laser light.
  • the size of the p ⁇ type semiconductor substrate 20 was set to 4.24 mm ⁇ 4.24 mm.
  • the size of the p + -type impurity region 25, that is, the photosensitive region was set to 3 mm ⁇ .
  • the bias voltage VR applied to the photodiode was set to about 300V.
  • the spectral sensitivity characteristic of Example 2 is represented by T5 1
  • the spectral sensitivity characteristic of Comparative Example 2 is shown by the characteristic T5 2.
  • the vertical axis indicates spectral sensitivity (mA / W)
  • the horizontal axis indicates the wavelength (nm) of light.
  • the spectral sensitivity in Comparative Example 2 is 4.1 A / W
  • the spectral sensitivity is 7.6 A / W.
  • the spectral sensitivity in the wavelength band is significantly improved.
  • an accumulation layer 37 is formed on the second main surface 20b side of the p ⁇ type semiconductor substrate 20. Thereby, unnecessary carriers generated regardless of light on the second main surface 20b side are recombined, and dark current can be reduced.
  • the accumulation layer 37 suppresses carriers generated by light in the vicinity of the second major surface 20b from being trapped by the second major surface 20b. For this reason, carriers generated by light efficiently move to the pn junction, and the photodetection sensitivity of the photodiode PD5 can be further improved.
  • the p ⁇ type semiconductor substrate 20 is heat-treated after the accumulation layer 37 is formed. As a result, the crystallinity of the p ⁇ type semiconductor substrate 20 is recovered, and problems such as an increase in dark current can be prevented.
  • the accumulation layer 37 may be formed after the irregular irregularities 10 are formed.
  • the thickness of the accumulation layer 37 is set larger than the height difference of the irregular irregularities 10. In this case, even if the irregular irregularities 10 are formed by irradiation with pulsed laser light, the accumulation layer 37 remains reliably. Therefore, it is possible to ensure the function and effect of the accumulation layer 37.
  • the electrodes 31, 33 and 39 are formed after the p ⁇ type semiconductor substrate 20 is heat-treated.
  • the electrodes 31, 33, 39 are not melted by the heat treatment. Therefore, the electrodes 31, 33, 39 can be appropriately formed without being affected by the heat treatment.
  • irregular irregularities 10 are formed by irradiation with a picosecond to femtosecond pulse laser beam. Thereby, the irregular unevenness
  • the p ⁇ type semiconductor substrate 20 is thinner than the second main surface 20b side.
  • a photodiode having the first main surface 20a and the second main surface 20b side of the p ⁇ type semiconductor substrate 20 as the light incident surfaces can be obtained. That is, the photodiode PD5 can be used not only as a front-illuminated photodiode but also as a back-illuminated photodiode.
  • Example 2 Using the photodiodes of Example 2 and Comparative Example 2 described above, spectral sensitivity characteristics when light was incident from the back surface were examined. The results are shown in FIG. 27, the spectral sensitivity characteristic of Example 2 is indicated by T5 3, the spectral sensitivity characteristic of Comparative Example 2 is shown by the characteristic T5 4.
  • the vertical axis represents spectral sensitivity (mA / W), and the horizontal axis represents the wavelength (nm) of light.
  • the spectral sensitivity in Comparative Example 2 is 1.9 A / W, whereas in Example 2, the spectral sensitivity is 5.7 A / W.
  • the spectral sensitivity in the wavelength band is significantly improved.
  • the photodiode PD5 according to the fifth embodiment has sufficient spectral sensitivity at 1064 nm regardless of the front-side incident type and the back-side incident type. Therefore, the photodiode PD5 can be used as a detection element for YAG laser light.
  • an avalanche photodiode having practically sufficient spectral sensitivity characteristics in the near-infrared wavelength band can be realized by setting a semiconductor substrate made of silicon thick (eg, several hundred ⁇ m to 2 mm). It is possible to do.
  • a semiconductor substrate made of silicon thick eg, several hundred ⁇ m to 2 mm.
  • an avalanche photodiode requires a bias voltage for depletion and a bias voltage for avalanche multiplication, it is necessary to apply a very high bias voltage when the thickness of the semiconductor substrate is increased. . Further, when the semiconductor substrate is thick, dark current also increases.
  • the photodiode PD5 As described above, because the irregular irregularities 10 are formed on the second main surface 20b, the travel distance of the light incident on the photodiode PD5 is increased. The Therefore, a photodiode having a practically sufficient spectral sensitivity characteristic in the near-infrared wavelength band is realized without increasing the thickness of the semiconductor substrate (p ⁇ type semiconductor substrate 20), particularly the portion corresponding to the photosensitive region 21. be able to. Therefore, by increasing the thickness of the semiconductor substrate, the photodiode PD5 can obtain better spectral sensitivity characteristics by applying a lower bias voltage than the photodiode having spectral sensitivity characteristics in the near-infrared wavelength band. In addition, an increase in dark current is suppressed, and the detection accuracy of the photodiode PD5 is improved. Further, since the p ⁇ type semiconductor substrate 20 is thin, the response speed of the photodiode PD5 is improved.
  • the entire region on the second main surface 20b side may be thinned.
  • FIG. 29 is a diagram for explaining a cross-sectional configuration of a photodiode array according to a modification of the sixth embodiment.
  • the photodiode array PDA includes a p ⁇ type semiconductor substrate 20, and a plurality of photosensitive regions 21 functioning as avalanche photodiodes are arranged on the p ⁇ type semiconductor substrate 20.
  • Irregular irregularities 10 are formed on the entire second main surface 20 b of the p ⁇ type semiconductor substrate 20. That is, in the photodiode array PDA, irregular irregularities 10 are formed not only in the region facing the photosensitive region 21 that functions as an avalanche photodiode but also in the region facing between the photosensitive regions 21. ing.
  • the travel distance of light incident on the photodiode array PDA is increased, and the distance at which the light is absorbed is also increased.
  • the spectral sensitivity characteristic in the near-infrared wavelength band can be improved.
  • the photodiode array PDA according to the sixth embodiment is lower than the photodiode array having practically sufficient spectral sensitivity characteristics in the near-infrared wavelength band by increasing the thickness of the semiconductor substrate. Good spectral sensitivity characteristics can be obtained by applying a bias voltage. Further, an increase in dark current is suppressed, and the detection accuracy of the photodiode array PDA is improved. Further, since the p ⁇ type semiconductor substrate 20 is thin, the response speed of the photodiode array PDA is improved.
  • irregular irregularities 10 are also formed in regions facing the photosensitive regions 21 on the second main surface 20b of the p ⁇ type semiconductor substrate 20. For this reason, as shown in FIG. 30, the light L incident between the photosensitive regions 21 has irregular irregularities 10 formed in regions facing the photosensitive regions 21 on the second main surface 20b. In this case, the light is reflected, scattered, or diffused and absorbed by any one of the photosensitive regions 21. Therefore, in the photodiode array PDA, the detection sensitivity is not lowered between the photosensitive regions 21, and the detection sensitivity is improved.
  • the photodiode array PDA can also be used as a detection element for YAG laser light.
  • the entire region on the second main surface 20b side may be thinned.
  • the photodiode array PDA can be used as either a front-illuminated type or a back-illuminated type photodiode array.
  • the irregular irregularities 10 are formed by irradiating the entire surface of the second main surface 1b with pulsed laser light, but the present invention is not limited to this.
  • the irregular irregularities 10 may be formed by irradiating only the region facing the p + type semiconductor region 3 on the second main surface 1b of the n ⁇ type semiconductor substrate 1 with the pulse laser beam.
  • the irregular irregularities 10 may be formed by irradiating only the region facing the photosensitive region 21 with the pulse laser beam.
  • the electrode 15 is electrically in contact with and connected to the n + type semiconductor region 5 formed on the first main surface 1a side of the n ⁇ type semiconductor substrate 1.
  • the electrode 15 may be electrically contacted and connected to the accumulation layer 11 formed on the second main surface 1b side of the n ⁇ type semiconductor substrate 1.
  • irregular irregularities 10 formed in the second main surface 1 b are blocked by the electrode 15. This is because an event occurs in which the spectral sensitivity in the near-infrared wavelength band decreases.
  • the same can be said for the fifth to sixth embodiments.
  • the p-type and n-type conductivity types in the photodiodes PD1 to PD5 and the photodiode array PDA according to this embodiment may be interchanged so as to be opposite to those described above.
  • the present invention can be used for a semiconductor photodetector element and a photodetector.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Light Receiving Elements (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

 p型半導体基板20は、互いに対向する第1主面20a及び第2主面20bを有し、光感応領域21を含んでいる。光感応領域21は、n型不純物領域23と、p型不純物領域25と、p型半導体基板20においてバイアス電圧を印加した際に空乏化する領域と、からなる。p型半導体基板20の第2主面20bには、不規則な凹凸10が形成されている。p型半導体基板20の第2主面20b側には、アキュムレーション層37が形成されており、アキュムレーション層37における、光感応領域21に対向している領域は光学的に露出している。

Description

フォトダイオード及びフォトダイオードアレイ
 本発明は、フォトダイオード及びフォトダイオードアレイに関する。
 近赤外の波長帯域に高い分光感度特性を有するフォトダイオードとして、化合物半導体を用いたフォトダイオードが知られている(例えば、特許文献1参照)。特許文献1に記載されたフォトダイオードでは、InGaAsN、InGaAsNSb、及びInGaAsNPのいずれかからなる第1受光層と、第1受光層の吸収端より長波長の吸収端を有し、量子井戸構造からなる第2受光層と、を備えている。
特開2008-153311号公報
 しかしながら、このような化合物半導体を用いたフォトダイオードは、未だ高価であり、製造工程も複雑なものとなってしまう。このため、安価で且つ製造が容易なシリコンフォトダイオードであって、近赤外の波長帯域に十分な分光感度を有しているものの実用化が求められている。シリコンフォトダイオードは、一般に、分光感度特性の長波長側での限界は1100nm程度ではあるものの、1000nm以上の波長帯域における分光感度特性は十分なものではなかった。
 本発明は、シリコンフォトダイオード及びシリコンフォトダイオードアレイであって、近赤外の波長帯域に十分な分光感度特性を有しているフォトダイオード及びフォトダイオードアレイを提供することを目的とする。
 本発明に係るフォトダイオードは、第1導電型の半導体からなり、互いに対向する第1主面及び第2主面を有するシリコン基板を備え、シリコン基板の第1主面側には、シリコン基板よりも高い不純物濃度を有する第1導電型の半導体領域と第2導電型の半導体領域との間のpn接合によって構成されたアバランシェフォトダイオードが配置され、シリコン基板の第2主面側には、シリコン基板よりも高い不純物濃度を有する第1導電型のアキュムレーション層が形成されていると共に、少なくともアバランシェフォトダイオードに対向する領域に不規則な凹凸が形成されており、シリコン基板の第2主面におけるアバランシェフォトダイオードに対向する領域は、光学的に露出している。
 本発明に係るフォトダイオードでは、第2主面における少なくともアバランシェフォトダイオードに対向する領域に不規則な凹凸が形成されているために、フォトダイオードに入射した光は当該領域にて反射、散乱、又は拡散されて、シリコン基板内を長い距離進む。これにより、フォトダイオード(シリコン基板)に入射した光は、その大部分がシリコン基板を透過することなく、シリコン基板で吸収される。したがって、上記フォトダイオードでは、フォトダイオードに入射した光の走行距離が長くなり、光が吸収される距離も長くなるため、近赤外の波長帯域での分光感度特性が向上する。
 本発明では、シリコン基板の第2主面側にシリコン基板よりも高い不純物濃度を有する第1導電型のアキュムレーション層が形成されている。このため、第2主面側で光によらずに発生する不要キャリアが再結合され、暗電流を低減できる。また、第1導電型の上記アキュムレーション層は、シリコン基板の第2主面付近で光により発生したキャリアが該第2主面でトラップされるのを抑制する。このため、光により発生したキャリアは、第2導電型の半導体領域とシリコン基板とのpn接合へ効率的に移動し、フォトダイオードの光検出感度を向上することができる。
 本発明に係るフォトダイオードは、第1導電型の半導体からなり、互いに対向する第1主面及び第2主面を有すると共に第1主面側に第2導電型の半導体領域が形成されたシリコン基板を備え、シリコン基板には、第2主面側にシリコン基板よりも高い不純物濃度を有する第1導電型のアキュムレーション層が形成されていると共に、第2主面における少なくとも第2導電型の半導体領域に対向する領域に不規則な凹凸が形成されており、シリコン基板の第2主面における第2導電型の半導体領域に対向する領域は、光学的に露出している。
 本発明に係るフォトダイオードでは、上述したように、フォトダイオードに入射した光の走行距離が長くなり、光が吸収される距離も長くなるため、近赤外の波長帯域での分光感度特性が向上する。シリコン基板の第2主面側に形成される第1導電型のアキュムレーション層により、暗電流を低減できると共に、フォトダイオードの光検出感度を向上することができる。
 本発明に係るフォトダイオードにおいて、シリコン基板は、第2導電型の半導体領域に対応する部分が該部分の周辺部分を残して第2主面側より薄化されていてもよい。この場合、シリコン基板の第1主面及び第2主面側をそれぞれ光入射面としたフォトダイオードを得ることができる。
 本発明に係るフォトダイオードにおいて、第1導電型のアキュムレーション層の厚みが、不規則な上記凹凸の高低差よりも大きいことが好ましい。この場合、上述したように、アキュムレーション層による作用効果を確保することができる。
 本発明に係るフォトダイオードアレイは、第1導電型の半導体からなり、互いに対向する第1主面及び第2主面を有するシリコン基板を備え、シリコン基板の第1主面側には、シリコン基板よりも高い不純物濃度を有する第1導電型の半導体領域と第2導電型の半導体領域との間のpn接合によって構成されたアバランシェフォトダイオードが複数配置され、シリコン基板の第2主面側には、シリコン基板よりも高い不純物濃度を有する第1導電型のアキュムレーション層が形成されていると共に、少なくともアバランシェフォトダイオードに対向する領域に不規則な凹凸が形成されており、シリコン基板の第2主面におけるアバランシェフォトダイオードに対向する領域は、光学的に露出している。
 本発明に係るフォトダイオードアレイでは、上述したように、フォトダイオードアレイに入射した光の走行距離が長くなり、光が吸収される距離も長くなるため、近赤外の波長帯域での分光感度特性が向上する。シリコン基板の第2主面側に形成される第1導電型のアキュムレーション層により、暗電流を低減できると共に、フォトダイオードアレイの光検出感度を向上することができる。
 本発明に係るフォトダイオードアレイにおいて、シリコン基板は、アバランシェフォトダイオードが複数配置されている部分が該部分の周辺部分を残して第2主面側より薄化されていてもよい。この場合、シリコン基板の第1主面及び第2主面側をそれぞれ光入射面としたフォトダイオードを得ることができる。
 本発明に係るフォトダイオードアレイにおいて、第1導電型のアキュムレーション層の厚みが、不規則な凹凸の高低差よりも大きいことが好ましい。この場合、上述したように、アキュムレーション層による作用効果を確保することができる。
 本発明によれば、シリコンフォトダイオード及びシリコンフォトダイオードアレイであって、近赤外の波長帯域に十分な分光感度特性を有しているフォトダイオード及びフォトダイオードアレイを提供することができる。
第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの製造方法を説明するための図である。 第1実施形態に係るフォトダイオードの構成を示す図である。 実施例1及び比較例1における、波長に対する分光感度の変化を示す線図である。 実施例1及び比較例1における、波長に対する温度係数の変化を示す線図である。 第2実施形態に係るフォトダイオードの製造方法を説明するための図である。 第2実施形態に係るフォトダイオードの製造方法を説明するための図である。 第2実施形態に係るフォトダイオードの製造方法を説明するための図である。 第3実施形態に係るフォトダイオードの製造方法を説明するための図である。 第3実施形態に係るフォトダイオードの製造方法を説明するための図である。 第3実施形態に係るフォトダイオードの製造方法を説明するための図である。 第3実施形態に係るフォトダイオードの製造方法を説明するための図である。 第3実施形態に係るフォトダイオードの製造方法を説明するための図である。 第4実施形態に係るフォトダイオードの製造方法を説明するための図である。 第4実施形態に係るフォトダイオードの製造方法を説明するための図である。 第4実施形態に係るフォトダイオードの製造方法を説明するための図である。 第5実施形態に係るフォトダイオードの構成を説明するための図である。 実施例2及び比較例2における、波長に対する分光感度の変化を示す線図である。 実施例2及び比較例2における、波長に対する分光感度の変化を示す線図である。 第5実施形態の変形例に係るフォトダイオードの構成を説明するための図である。 第6実施形態に係るフォトダイオードアレイの構成を説明するための図である。 第6実施形態に係るフォトダイオードアレイの構成を説明するための図である。
 以下、添付図面を参照して、本発明の好適な実施形態について詳細に説明する。なお、説明において、同一要素又は同一機能を有する要素には、同一符号を用いることとし、重複する説明は省略する。
 (第1実施形態)
 図1~図10を参照して、第1実施形態に係るフォトダイオードの製造方法について説明する。図1~図10は、第1実施形態に係るフォトダイオードの製造方法を説明するための図である。
 まず、シリコン(Si)結晶からなり、互いに対向する第1主面1a及び第2主面1bを有するn型半導体基板1を準備する(図1参照)。n型半導体基板1の厚みは300μm程度であり、比抵抗は1kΩ・cm程度である。本実施形態では、「高不純物濃度」とは、例えば不純物濃度が1×1017cm-3程度以上のことであって、「+」を導電型に付けて示す。「低不純物濃度」とは、例えば不純物濃度が1×1015cm-3程度以下であって、「-」を導電型に付けて示す。n型不純物としてはアンチモン(Sb)や砒素(As)などがあり、p型不純物としては硼素(B)などがある。
 次に、n型半導体基板1の第1主面1a側に、p型半導体領域3及びn型半導体領域5を形成する(図2参照)。p型半導体領域3は、中央部が開口したマスクなどを用い、n型半導体基板1内において第1主面1a側からp型不純物を高濃度に拡散させることにより形成する。n型半導体領域5は、周辺部領域が開口した別のマスクなどを用い、p型半導体領域3を囲むように、n型半導体基板1内において第1主面1a側からn型不純物をn型半導体基板1よりも高濃度に拡散させることにより形成する。p型半導体領域3の厚みは、例えば0.55μm程度であり、シート抵抗は、例えば44Ω/sq.である。n型半導体領域5の厚みは、例えば1.5μm程度であり、シート抵抗は、例えば12Ω/sq.である。
 次に、n型半導体基板1の第1主面1a側に絶縁層7を形成する(図3参照)。絶縁層7は、SiOからなり、n型半導体基板1を熱酸化することによって形成される。絶縁層7の厚みは、例えば0.1μm程度である。そして、p型半導体領域3上の絶縁層7にコンタクトホールH1を形成し、n型半導体領域5上の絶縁層7にコンタクトホールH2を形成する。絶縁層7の代わりに、SiNからなるアンチリフレクティブ(AR)層を形成してもよい。
 次に、n型半導体基板1の第2主面1b上及び絶縁層7上に、パッシベーション層9を形成する(図4参照)。パッシベーション層9は、SiNからなり、例えばプラズマCVD法により形成される。パッシベーション層9の厚みは、例えば0.1μmである。そして、n型半導体基板1の厚みが所望の厚みとなるように、n型半導体基板1を第2主面1b側から研摩する(図5参照)。これにより、n型半導体基板1の第2主面1b上に形成されたパッシベーション層9は除去され、n型半導体基板1が露出する。ここでは、研摩により露出した面も、第2主面1bとする。所望の厚みは、例えば270μmである。
 次に、n型半導体基板1の第2主面1bにパルスレーザ光PLを照射して、不規則な凹凸10を形成する(図6参照)。ここでは、図7に示されるように、n型半導体基板1をチャンバC内に配置し、チャンバCの外側に配置されたパルスレーザ発生装置PLDからパルスレーザ光PLをn型半導体基板1に照射する。チャンバCはガス導入部GIN及びガス排出部GOUTを有しており、不活性ガス(例えば、窒素ガスやアルゴンガスなど)をガス導入部GINから導入してガス排出部GOUTから排出する。これにより、チャンバC内に不活性ガス流Gが形成されている。パルスレーザ光PLを照射した際に生じる塵などが不活性ガス流GによりチャンバC外に排出され、n型半導体基板1への加工屑や塵などの付着を防いでいる。
 本実施形態では、パルスレーザ発生装置PLDとしてピコ秒~フェムト秒パルスレーザ発生装置を用い、第2主面1bの全面にわたってピコ秒~フェムト秒パルスレーザ光を照射している。第2主面1bはピコ秒~フェムト秒パルスレーザ光に荒らされ、図8に示されるように、不規則な凹凸10が第2主面1bの全面に形成される。不規則な凹凸10は、第1主面1aに直交する方向に対して交差する面を有している。凹凸10の高低差は、例えば0.5~10μm程度であり、凹凸10における凸部の間隔は0.5~10μm程度である。ピコ秒~フェムト秒パルスレーザ光のパルス時間幅は例えば50fs~2ps程度であり、強度は例えば4~16GW程度であり、パルスエネルギーは例えば200~800μJ/pulse程度である。より一般的には、ピーク強度は、3×1011~2.5×1013(W/cm)、フルエンスは、0.1~1.3(J/cm)程度である。図8は、第2主面1bに形成された不規則な凹凸10を観察したSEM画像である。
 次に、n型半導体基板1の第2主面1b側に、アキュムレーション層11を形成する(図9参照)。ここでは、n型半導体基板1内において第2主面1b側からn型不純物をn型半導体基板1よりも高い不純物濃度となるようにイオン注入又は拡散させることにより、アキュムレーション層11を形成する。アキュムレーション層11の厚みは、例えば1μm程度である。
 次に、n型半導体基板1を熱処理(アニール)する。ここでは、n型半導体基板1を、Nガスといった雰囲気下で、800~1000℃程度の範囲で、0.5~1時間程度にわたって加熱する。
 次に、絶縁層7上に形成されたパッシベーション層9を除去した後、電極13,15を形成する(図10参照)。電極13は、コンタクトホールH1内に形成され、電極15は、コンタクトホールH2内に形成される。電極13,15は、それぞれアルミニウム(Al)などからなり、厚みは例えば1μm程度である。これにより、フォトダイオードPD1が完成する。
 フォトダイオードPD1は、図10に示されるように、n型半導体基板1を備えている。n型半導体基板1の第1主面1a側には、p型半導体領域3及びn型半導体領域5が形成されており、n型半導体基板1とp型半導体領域3との間にはpn接合が形成されている。電極13は、コンタクトホールH1を通して、p型半導体領域3に電気的に接触且つ接続されている。電極15は、コンタクトホールH2を通して、n型半導体領域5に電気的に接触且つ接続されている。
 n型半導体基板1の第2主面1bには、不規則な凹凸10が形成されている。n型半導体基板1の第2主面1b側には、アキュムレーション層11が形成されており、第2主面1bは光学的に露出している。第2主面1bが光学的に露出しているとは、第2主面1bが空気などの雰囲気ガスと接しているのみならず、第2主面1b上に光学的に透明な膜が形成されている場合も含む。
 フォトダイオードPD1では、第2主面1bに不規則な凹凸10が形成されている。このため、フォトダイオードPD1に入射した光Lは、図11に示されるように、凹凸10にて反射、散乱、又は拡散されて、n型半導体基板1内を長い距離進む。
 通常、Siの屈折率n=3.5に対して、空気の屈折率n=1.0である。フォトダイオードでは、光入射面に垂直な方向から光が入射した場合、フォトダイオード(シリコン基板)内で吸収されなかった光は、光入射面の裏面にて反射する光成分とフォトダイオードを透過する光成分に分かれる。フォトダイオードを透過した光は、フォトダイオードの感度には寄与しない。光入射面の裏面にて反射した光成分は、フォトダイオード内で吸収されれば、光電流となる。吸収されなかった光成分は、光入射面において、光入射面の裏面に到達した光成分と同様に、反射又は透過する。
 フォトダイオードPD1では、光入射面(第1主面1a)に垂直な方向から光Lが入射した場合、第2主面1bに形成された不規則な凹凸10に到達すると、凹凸10からの出射方向に対して16.6°以上の角度にて到達した光成分は、凹凸10にて全反射される。凹凸10は、不規則に形成されていることから、出射方向に対して様々な角度を有しており、全反射した光成分は様々な方向に拡散する。このため、全反射した光成分は、n型半導体基板1内部で吸収される光成分もあれば、第1主面1aや側面に到達する光成分もある。
 第1主面1aや側面に到達する光成分は、凹凸10での拡散により様々な方向に進む。このため、第1主面1aや側面に到達した光成分が第1主面1aや側面にて全反射する可能性は極めて高い。第1主面1aや側面にて全反射した光成分は、異なる面での全反射を繰り返し、その走行距離が更に長くなる。このように、フォトダイオードPD1に入射した光Lは、n型半導体基板1の内部を長い距離進むうちに、n型半導体基板1で吸収され、光電流として検出される。
 このように、フォトダイオードPD1に入射した光Lは、その大部分がフォトダイオードPD1を透過することなく、走行距離が長くされて、n型半導体基板1で吸収される。したがって、フォトダイオードPD1では、近赤外の波長帯域での分光感度特性が向上する。
 第2主面1bに規則的な凹凸を形成した場合、第1主面1aや側面に到達する光成分は、凹凸にて拡散されているものの、一様な方向に進む。したがって、第1主面1aや側面に到達した光成分が、第1主面1aや側面にて全反射する可能性は低い。このため、第1主面1aや側面、更には第2主面1bにて透過する光成分が増加し、フォトダイオードに入射した光の走行距離は短い。この結果、近赤外の波長帯域での分光感度特性を向上することは困難となる。
 ここで、第1実施形態による近赤外の波長帯域での分光感度特性の向上効果を確認するための実験を行なった。
 上述した構成を備えたフォトダイオード(実施例1と称する)と、n型半導体基板の第2主面に不規則な凹凸を形成していないフォトダイオード(比較例1と称する)と、を作製し、それぞれの分光感度特性を調べた。実施例1と比較例1とは、パルスレーザ光の照射による不規則な凹凸の形成の点を除いて、同じ構成とされている。n型半導体基板1のサイズは、6.5mm×6.5mmに設定した。p型半導体領域3、すなわち光感応領域のサイズは、5.8mm×5.8mmに設定した。フォトダイオードに印加するバイアス電圧VRは、0Vに設定した。
 結果を図12に示す。図12において、実施例1の分光感度特性はT1で示され、比較例1の分光感度特性は特性T2で示されている。図12において、縦軸は分光感度(mA/W)を示し、横軸は光の波長(nm)を示している。一点鎖線にて示されている特性は、量子効率(QE)が100%となる分光感度特性を示し、破線にて示されている特性は、量子効率が50%となる分光感度特性を示している。
 図12から分かるように、例えば1064nmにおいて、比較例1では分光感度が0.2A/W(QE=25%)であるのに対して、実施例1では分光感度が0.6A/W(QE=72%)となっており、近赤外の波長帯域での分光感度が大幅に向上している。
 実施例1及び比較例1における、分光感度の温度特性についても確認した。ここでは、雰囲気温度を25℃から60℃に上昇させて分光感度特性を調べ、25℃での分光感度に対する60℃での分光感度の割合(温度係数)を求めた。結果を図13に示す。図13において、実施例1の温度係数の特性はT3で示され、比較例1の温度係数の特性は特性T4で示されている。図13において、縦軸は温度係数(%/℃)を示し、横軸は光の波長(nm)を示している。
 図13から分かるように、例えば1064nmにおいて、比較例1では温度係数が0.7%/℃であるのに対して、実施例1では温度係数が0.2%/℃となっており、温度依存性が低い。一般に、温度が上昇すると吸収係数の増大とバンドギャップエネルギーの減少により、分光感度が高くなる。実施例1では、室温の状態でも分光感度が十分に高いことから、温度上昇による分光感度の変化が比較例1に比して小さくなっている。
 フォトダイオードPD1では、n型半導体基板1の第2主面1b側にアキュムレーション層11が形成されている。これにより、第2主面1b側で光によらずに発生する不要キャリアが再結合され、暗電流を低減できる。アキュムレーション層11は、第2主面1b付近で光により発生したキャリアが当該第2主面1bでトラップされるのを抑制する。このため、光により発生したキャリアは、pn接合へ効率的に移動し、フォトダイオードPD1の光検出感度を更に向上することができる。
 第1実施形態では、アキュムレーション層11を形成した後に、n型半導体基板1を熱処理している。これにより、n型半導体基板1の結晶性が回復し、暗電流の増加等の不具合を防ぐことができる。
 第1実施形態では、n型半導体基板1を熱処理した後に、電極13,15を形成している。これにより、電極13,15に比較的融点の低い金属を用いる場合でも、熱処理により電極13,15が溶融することはない。この結果、熱処理の影響を受けることなく電極13,15を適切に形成することができる。
 第1実施形態では、ピコ秒~フェムト秒パルスレーザ光を照射して、不規則な凹凸10を形成している。これにより、不規則な凹凸10を適切で且つ容易に形成することができる。
 (第2実施形態)
 図14~図16を参照して、第2実施形態に係るフォトダイオードの製造方法について説明する。図14~図16は、第2実施形態に係るフォトダイオードの製造方法を説明するための図である。
 第2実施形態の製造方法は、n型半導体基板1を第2主面1b側から研摩するまでは、第1実施形態の製造方法と同じであり、それまでの工程の説明を省略する。n型半導体基板1を第2主面1b側から研摩して、n型半導体基板1を所望の厚みにした後、n型半導体基板1の第2主面1b側に、アキュムレーション層11を形成する(図14参照)。アキュムレーション層11の形成は、第1実施形態と同様にして行なう。アキュムレーション層11の厚みは、例えば1μm程度である。
 次に、n型半導体基板1の第2主面1bにパルスレーザ光PLを照射して、不規則な凹凸10を形成する(図15参照)。不規則な凹凸10の形成は、第1実施形態と同様にして行なう。
 次に、第1実施形態と同様に、n型半導体基板1を熱処理する。そして、絶縁層7上に形成されたパッシベーション層9を除去した後、電極13,15を形成する(図16参照)。これにより、フォトダイオードPD2が完成する。
 第2実施形態においても、第1実施形態と同様に、フォトダイオードPD2に入射した光の走行距離が長くなり、光が吸収される距離も長くなる。これにより、フォトダイオードPD2においても、近赤外の波長帯域での分光感度特性を向上することができる。
 第2実施形態では、アキュムレーション層11の厚みが、不規則な凹凸10の高低差よりも大きい。このため、アキュムレーション層11を形成した後に、パルスレーザ光を照射して、不規則な凹凸10を形成しても、アキュムレーション層11が確実に残る。したがって、アキュムレーション層11による作用効果を確保することができる。
 (第3実施形態)
 図17~図21を参照して、第3実施形態に係るフォトダイオードの製造方法について説明する。図17~図21は、第3実施形態に係るフォトダイオードの製造方法を説明するための図である。
 第3実施形態の製造方法は、パッシベーション層9を形成するまでは、第1実施形態の製造方法と同じであり、それまでの工程の説明を省略する。パッシベーション層9を形成した後、n型半導体基板1におけるp型半導体領域3に対応する部分を当該部分の周辺部分を残して第2主面1b側より薄化する(図17参照)。n型半導体基板1の薄化は、例えば水酸化カリウム溶液やTMAH(水酸化テトラメチルアンモニウム溶液)などを用いたアルカリエッチングによる異方性エッチングにより行なわれる。n型半導体基板1の薄化された部分の厚みは、例えば100μm程度であり、周辺部分の厚みは、例えば300μm程度である。
 次に、n型半導体基板1の周辺部分の厚みが所望の厚みとなるように、n型半導体基板1を第2主面1b側から研摩する(図18参照)。所望の厚みは、例えば270μmである。
 次に、n型半導体基板1の第2主面1bにパルスレーザ光PLを照射して、不規則な凹凸10を形成する(図19参照)。不規則な凹凸10の形成は、第1実施形態と同様にして行なう。
 次に、n型半導体基板1の薄化されている部分の第2主面1b側に、アキュムレーション層11を形成する(図20参照)。アキュムレーション層11の形成は、第1実施形態と同様にして行なう。アキュムレーション層11の厚みは、例えば3μm程度である。
 次に、第1実施形態と同様に、n型半導体基板1を熱処理した後、絶縁層7上に形成されたパッシベーション層9を除去して、電極13,15を形成する(図21参照)。これにより、フォトダイオードPD3が完成する。
 第3実施形態においても、第1及び第2実施形態と同様に、フォトダイオードPD3に入射した光の走行距離が長くなり、光が吸収される距離も長くなる。これにより、フォトダイオードPD3でも、近赤外の波長帯域での分光感度特性を向上することができる。
 第3実施形態では、不規則な凹凸10を形成する前に、n型半導体基板1におけるp型半導体領域3に対応する部分を当該部分の周辺部分を残して第2主面1b側より薄化している。これにより、n型半導体基板1の第1主面1a及び第2主面1b側をそれぞれ光入射面としたフォトダイオードPD3を得ることができる。
 (第4実施形態)
 図22~図24を参照して、第4実施形態に係るフォトダイオードの製造方法について説明する。図22~図24は、第4実施形態に係るフォトダイオードの製造方法を説明するための図である。
 第4実施形態の製造方法は、n型半導体基板1を薄化するまでは、第3実施形態の製造方法と同じであり、それまでの工程の説明を省略する。n型半導体基板1を第2主面1b側から研摩して、n型半導体基板1を所望の厚みにした後、n型半導体基板1の薄化されている部分の第2主面1b側に、アキュムレーション層11を形成する(図22参照)。アキュムレーション層11の形成は、第1実施形態と同様にして行なう。アキュムレーション層11の厚みは、例えば3μm程度である。
 次に、n型半導体基板1の第2主面1bにパルスレーザ光PLを照射して、不規則な凹凸10を形成する(図23参照)。不規則な凹凸10の形成は、第1実施形態と同様にして行なう。
 次に、第1実施形態と同様に、n型半導体基板1を熱処理する。そして、絶縁層7上に形成されたパッシベーション層9を除去した後、電極13,15を形成する(図24参照)。これにより、フォトダイオードPD4が完成する。
 第4実施形態においても、第1~第3実施形態と同様に、フォトダイオードPD4に入射した光の走行距離が長くなり、光が吸収される距離も長くなる。これにより、フォトダイオードPD4でも、近赤外の波長帯域での分光感度特性を向上することができる。
 第4実施形態では、アキュムレーション層11を形成する前に、n型半導体基板1におけるp型半導体領域3に対応する部分を当該部分の周辺部分を残して第2主面1b側より薄化している。これにより、n型半導体基板1の第1主面1a及び第2主面1b側をそれぞれ光入射面としたフォトダイオードPD4を得ることができる。
 (第5実施形態)
 図25を参照して、第5実施形態に係るフォトダイオードPD5について説明する。図25は、第5実施形態に係るフォトダイオードの構成を説明するための図である。
 フォトダイオードPD5は、波長領域が可視~近赤外領域にある低エネルギー光を検出するためのアバランシェフォトダイオードである。フォトダイオードPD5は、p型半導体基板20を備えている。p型半導体基板20は、シリコン(Si)結晶からなり、互いに対向する第1主面20a及び第2主面20bを有している。p型半導体基板20は、光感応領域21を含んでいる。
 光感応領域21は、平面視で第1主面20aの中央部に設けられている。光感応領域21は、第1主面20aから内側に厚みを有する。光感応領域21は、n型不純物領域23と、p型不純物領域25と、p型半導体基板20においてバイアス電圧を印加した際に空乏化する領域と、からなる。n型不純物領域23は、第1主面20aからp型半導体基板20の内側に厚みを有する。n型不純物領域23は、n型ガードリング23aを有する。n型ガードリング23aは、n型不純物領域23の周端に設けられている。p型不純物領域25は、n型不純物領域23から更にp型半導体基板20の内側に厚みを有する。p型半導体基板20は、p型拡散遮蔽領域27を有する。p型拡散遮蔽領域27は、平面視で第1主面20aの周端にあって第1主面20aから内側に厚みを有する。p型拡散遮蔽領域27は、光感応領域21を囲むように設けられている。
 p型半導体基板20は、例えば硼素(B)等のp型不純物が添加されたシリコン基板である。p型不純物領域25は、p型半導体基板20よりもp型不純物が高濃度に添加された領域である。p型拡散遮蔽領域27は、p型不純物領域25よりもp型不純物が高濃度で添加された領域である。n型不純物領域23は、例えばアンチモン(Sb)等のn型不純物が添加された領域である。n型不純物領域23(n型ガードリング23aを含む)及びp型不純物領域25は、p型半導体基板20内においてpn接合を構成している。
 フォトダイオードPD5は、第1主面20a上に積層されたパッシベーション膜29を有する。フォトダイオードPD5は、パッシベーション膜29上に設けられた電極31及び電極33を有する。パッシベーション膜29には、n型不純物領域23上にコンタクトホールH11が設けられていると共に、p型拡散遮蔽領域27上にコンタクトホールH12が設けられている。電極31は、コンタクトホールH11を介してn型不純物領域23に電気的に接触且つ接続されている。電極33は、コンタクトホールH12を介してp型拡散遮蔽領域27に電気的に接触且つ接続されている。パッシベーション膜29の素材は、例えば酸化シリコン等である。
 フォトダイオードPD5は、第2主面20b側に形成された凹部35を有する。凹部35は、p型半導体基板20が第2主面20b側から薄化されることにより形成され、凹部35の周囲には厚い枠部が存在している。凹部35の側面は、凹部35の底面に対して鈍角を成して傾斜している。凹部35は、平面視で光感応領域21に重なるように形成されている。凹部35の底面と第1主面20aとの間の厚みは比較的小さく、例えば100~200μm程度であり、150μm程度が好ましい。このように、第1主面20aと凹部35の底面との間の厚みが比較的小さいため、応答速度が高速化されると共に、フォトダイオードPD5に印加するバイアス電圧が低減される。
 p型半導体基板20の第2主面20b全体には、不規則な凹凸10が形成されている。p型半導体基板20の第2主面20b側には、アキュムレーション層37が形成されている。アキュムレーション層37における、凹部35の底面に対応する領域、すなわちアバランシェフォトダイオードを構成している光感応領域21に対向している領域は光学的に露出している。第2主面20bが光学的に露出しているとは、第2主面20bが空気などの雰囲気ガスと接しているのみならず、第2主面20b上に光学的に透明な膜が形成されている場合も含む。不規則な凹凸10は、凹部35の底面のみ、すなわちアバランシェフォトダイオードとして機能する光感応領域21に対向している領域のみに形成されていてもよい。
 フォトダイオードPD5は、電極39を有する。電極39は、アキュムレーション層37上に設けられており、アキュムレーション層37に電気的に接触且つ接続されている。アキュムレーション層37における電極39が形成された領域は、光学的に露出していない。
 上記構成を有するフォトダイオードPD5は、電極31と電極39とに対し逆バイアス電圧(ブレークダウン電圧)が印加されている場合、光感応領域21に入射する光量に応じたキャリアが光感応領域21で生成される。p型拡散遮蔽領域27の近傍で生成されたキャリアはp型拡散遮蔽領域27に流れ込む。このため、電極31からの出力信号に生じる裾引きは、p型拡散遮蔽領域27により低減される。
 続いて、第5実施形態に係るフォトダイオードPD5の製造方法について説明する。
 まず、p型半導体基板20を準備する。p型半導体基板20の厚みは300μm程度である。
 次に、p型半導体基板20の第1主面20a側に、p型不純物領域25及びp型拡散遮蔽領域27を形成する。p型不純物領域25は、中央部が開口したマスクなどを用い、p型半導体基板20内において第1主面20a側からp型不純物を高濃度にイオン注入することにより形成する。p型拡散遮蔽領域27は、周辺部領域が開口した別のマスクなどを用い、p型半導体基板20内において第1主面20a側からp型不純物を高濃度に拡散させることにより形成する。
 次に、p型半導体基板20の第1主面20a側に、n型ガードリング23a及びn型不純物領域23を形成する。n型ガードリング23aは、リング状に開口したマスクなどを用い、p型半導体基板20内において第1主面20a側からn型不純物を高濃度に拡散させることにより形成する。n型不純物領域23は、中央部が開口した別のマスクなどを用い、p型半導体基板20内において第1主面20a側からn型不純物を高濃度にイオン注入することにより形成する。
 次に、p型半導体基板20の第2主面20bの表面を研磨することにより平坦化する。その後、p型半導体基板20におけるp型不純物領域25に対応する部分を当該部分の周辺部分を残して第2主面1b側より薄化する。p型半導体基板20の薄化は、例えばKOH水溶液やTMAHなどを用いたアルカリエッチングによる異方性エッチングにより行なわれる。p型半導体基板20の薄化された部分の厚みは、例えば150μm程度であり、周辺部分の厚みは、例えば200μm程度である。
 次に、p型半導体基板20の第2主面20b側に、アキュムレーション層37を形成する。ここでは、p型半導体基板20内において第2主面20b側からp型不純物をp型半導体基板20よりも高い不純物濃度となるようにイオン注入することにより、アキュムレーション層37を形成する。アキュムレーション層37の厚みは、例えば1.5μm程度である。
 次に、p型半導体基板20を熱処理(アニール)する。ここでは、p型半導体基板20を、Nガスといった雰囲気下で、900~1100℃程度の範囲、より好ましくは1000℃程度、0.5~1.0時間程度、より好ましくは0.5時間程度にわたって加熱する。熱処理により、p型半導体基板20の結晶性が回復し、暗電流の増加等の不具合を防ぐことができる。
 次に、p型半導体基板20の第2主面20bにパルスレーザ光PLを照射して、不規則な凹凸10を形成する。不規則な凹凸10は、上述した実施形態と同様に、p型半導体基板20の第2主面20bにパルスレーザ光を照射することにより、形成される。パルスレーザ光を照射するパルスレーザ発生装置は、ピコ秒~フェムト秒パルスレーザ発生装置を用いることができる。不規則な凹凸10は、第1主面20aに直交する方向に対して交差する面を有している。凹凸10の高低差は、例えば0.5~10μm程度であり、凹凸10における凸部の間隔は0.5~10μm程度である。ピコ秒~フェムト秒パルスレーザ光のパルス時間幅は例えば50fs~2ps程度であり、強度は例えば4~16GW程度であり、パルスエネルギーは例えば200~800μJ/pulse程度である。より一般的には、ピーク強度は、3×1011~2.5×1013(W/cm)、フルエンスは、0.1~1.3(J/cm)程度である。
 次に、p型半導体基板20を熱処理(アニール)する。ここでは、p型半導体基板20を、Nガスといった雰囲気下で、900~1100℃程度の範囲、より好ましくは1000℃程度で、0.5~1.0時間程度、より好ましくは0.5時間程度にわたって加熱する。熱処理により、乱れた結晶損傷の回復及び再結晶化を行なうことができる。
 次に、p型半導体基板20の第1主面20a側にパッシベーション膜29を形成する。そして、パッシベーション膜29にコンタクトホールH11,H12を形成し、電極31,33を形成する。電極31は、コンタクトホールH11内に形成され、電極33は、コンタクトホールH12内に形成される。また、p型半導体基板20の薄化された部分の周辺部分におけるアキュムレーション層37上に電極39を形成する。電極31,33は、それぞれアルミニウム(Al)などからなり、電極39は、金(Au)などからなる。これにより、フォトダイオードPD5が完成する。
 フォトダイオードPD5では、第2主面20bに不規則な凹凸10が形成されている。このため、フォトダイオードPD5に入射した光は凹凸10にて反射、散乱、又は拡散されて、p型半導体基板20内を長い距離進む。
 フォトダイオードPD5では、光入射面(第1主面20a)に垂直な方向から光が入射した場合、第2主面20bに形成された不規則な凹凸10に到達すると、凹凸10からの出射方向に対して16.6°以上の角度にて到達した光成分は、凹凸10にて全反射される。凹凸10は、不規則に形成されていることから、出射方向に対して様々な角度を有しており、全反射した光成分は様々な方向に拡散する。このため、全反射した光成分は、p型半導体基板20内部で吸収される光成分もあれば、第1主面20aや側面に到達する光成分もある。
 第1主面20aや側面に到達する光成分は、凹凸10での拡散により様々な方向に進む。このため、第1主面20aや側面に到達した光成分が第1主面20aや側面にて全反射する可能性は極めて高い。第1主面20aや側面にて全反射した光成分は、異なる面での全反射を繰り返し、その走行距離が更に長くなる。したがって、フォトダイオードPD5に入射した光は、p型半導体基板20の内部を長い距離進むうちに、p型半導体基板20で吸収され、光電流として検出される。
 フォトダイオードPD5に入射した光Lは、その大部分がフォトダイオードPD5を透過することなく、走行距離が長くされて、p型半導体基板20で吸収される。したがって、フォトダイオードPD5では、近赤外の波長帯域での分光感度特性が向上する。
 ここで、第5実施形態による近赤外の波長帯域での分光感度特性の向上効果を確認するための実験を行なった。
 上述した構成を備えたフォトダイオード(実施例2と称する)と、p型半導体基板の第2主面に不規則な凹凸を形成していないフォトダイオード(比較例2と称する)と、を作製し、それぞれの分光感度特性を調べた。実施例2と比較例2とは、パルスレーザ光の照射による不規則な凹凸の形成の点を除いて、同じ構成とされている。p型半導体基板20のサイズは、4.24mm×4.24mmに設定した。p型不純物領域25、すなわち光感応領域のサイズは、3mmφに設定した。フォトダイオードに印加するバイアス電圧VRは、約300Vに設定した。
 結果を図26に示す。図26において、実施例2の分光感度特性はT5で示され、比較例2の分光感度特性は特性T5で示されている。図26において、縦軸は分光感度(mA/W)を示し、横軸は光の波長(nm)を示している。図26から分かるように、例えば1064nmにおいて、比較例2では分光感度が4.1A/Wであるのに対して、実施例2では分光感度が7.6A/Wとなっており、近赤外の波長帯域での分光感度が大幅に向上している。
 フォトダイオードPD5では、p型半導体基板20の第2主面20b側にアキュムレーション層37が形成されている。これにより、第2主面20b側で光によらずに発生する不要キャリアが再結合され、暗電流を低減できる。アキュムレーション層37は、第2主面20b付近で光により発生したキャリアが当該第2主面20bでトラップされるのを抑制する。このため、光により発生したキャリアは、pn接合へ効率的に移動し、フォトダイオードPD5の光検出感度を更に向上することができる。
 第5実施形態では、アキュムレーション層37を形成した後に、p型半導体基板20を熱処理している。これにより、p型半導体基板20の結晶性が回復し、暗電流の増加等の不具合を防ぐことができる。
 アキュムレーション層37は、不規則な凹凸10を形成した後に、形成されてもよい。アキュムレーション層37を形成した後に、パルスレーザ光を照射して、不規則な凹凸10を形成する場合、アキュムレーション層37の厚みを、不規則な凹凸10の高低差よりも大きく設定することが好ましい。この場合、パルスレーザ光を照射して不規則な凹凸10を形成しても、アキュムレーション層37が確実に残る。したがって、アキュムレーション層37による作用効果を確保することができる。
 第5実施形態では、p型半導体基板20を熱処理した後に、電極31,33,39を形成している。これにより、電極31,33,39に比較的融点の低い材料を用いる場合でも、熱処理により電極31,33,39が溶融することはない。したがって、熱処理の影響を受けることなく電極31,33,39を適切に形成することができる。
 第5実施形態では、ピコ秒~フェムト秒パルスレーザ光を照射して、不規則な凹凸10を形成している。これにより、不規則な凹凸10を適切で且つ容易に形成することができる。
 第5実施形態では、p型半導体基板20が第2主面20b側より薄化されている。これにより、p型半導体基板20の第1主面20a及び第2主面20b側をそれぞれ光入射面としたフォトダイオードを得ることができる。すなわち、フォトダイオードPD5は、表面入射型フォトダイオードだけでなく、裏面入射型フォトダイオードとして用いることができる。
 ここで、第5実施形態に係るフォトダイオードPD5を裏面入射型フォトダイオードとして用いた場合における、近赤外の波長帯域での分光感度特性の向上効果を確認するための実験を行なった。
 上述した実施例2及び比較例2のフォトダイオードを用い、裏面から光を入射したときの分光感度特性をそれぞれ調べた。結果を図27に示す。図27において、実施例2の分光感度特性はT5で示され、比較例2の分光感度特性は特性T5で示されている。図27において、縦軸は分光感度(mA/W)を示し、横軸は光の波長(nm)を示している。図27から分かるように、例えば1064nmにおいて、比較例2では分光感度が1.9A/Wであるのに対して、実施例2では分光感度が5.7A/Wとなっており、近赤外の波長帯域での分光感度が大幅に向上している。
 以上のように、第5実施形態に係るフォトダイオードPD5は、表面入射型及び裏面入射型にかかわらず、1064nmにおいて十分な分光感度を有している。したがって、フォトダイオードPD5は、YAGレーザー光の検出素子として用いることができる。
 ところで、アバランシェフォトダイオードにおいて、シリコンからなる半導体基板を厚く設定することにより(例えば、数百μm~2mm程度)、近赤外の波長帯域で実用上十分な分光感度特性を有するアバランシェフォトダイオードを実現することは可能である。しかしながら、アバランシェフォトダイオードでは、空乏化のためのバイアス電圧とアバランシェ増倍のためのバイアス電圧が必要となることから、上記半導体基板の厚みを大きくした場合、極めて高いバイアス電圧を印加する必要がある。また、半導体基板が厚いと、暗電流も増加する。
 しかしながら、第5実施形態に係るフォトダイオードPD5では、上述したように、第2主面20bに不規則な凹凸10が形成されていることにより、フォトダイオードPD5に入射した光の走行距離が長くされる。このため、半導体基板(p型半導体基板20)、特に光感応領域21に対応する部分を厚くすることなく、近赤外の波長帯域で実用上十分な分光感度特性を有するフォトダイオードを実現することができる。したがって、半導体基板を厚くすることにより近赤外の波長帯域に分光感度特性を有するフォトダイオードよりも、上記フォトダイオードPD5は、低いバイアス電圧の印加で、良好な分光感度特性を得ることができる。また、暗電流の増加が抑制され、フォトダイオードPD5の検出精度が向上する。更に、p型半導体基板20の厚みが薄いことから、フォトダイオードPD5の応答速度が向上する。
 第5実施形態に係るフォトダイオードPD5では、図28に示されるように、第2主面20b側の全領域が薄化されていてもよい。
 (第6実施形態)
 図29を参照して、第6実施形態に係るフォトダイオードアレイPDAについて説明する。図29は、第6実施形態の変形例に係るフォトダイオードアレイの断面構成を説明するための図である。
 フォトダイオードアレイPDAは、p型半導体基板20を備え、p型半導体基板20には、アバランシェフォトダイオードとして機能する光感応領域21が複数配置されている。
 p型半導体基板20の第2主面20b全体には、不規則な凹凸10が形成されている。すなわち、フォトダイオードアレイPDAは、アバランシェフォトダイオードとして機能する光感応領域21に対向している領域だけでなく、光感応領域21間に対向している領域にも、不規則な凹凸10が形成されている。
 第6実施形態においても、第5実施形態と同様に、フォトダイオードアレイPDAに入射した光の走行距離が長くなり、光が吸収される距離も長くなる。これにより、フォトダイオードアレイPDAでも、近赤外の波長帯域での分光感度特性を向上することができる。
 第6実施形態に係るフォトダイオードアレイPDAは、第5実施形態と同様に、半導体基板を厚くすることにより近赤外の波長帯域で実用上十分な分光感度特性を有するフォトダイオードアレイよりも、低いバイアス電圧の印加で、良好な分光感度特性を得ることができる。また、暗電流の増加が抑制され、フォトダイオードアレイPDAの検出精度が向上する。更に、p型半導体基板20の厚みが薄いことから、フォトダイオードアレイPDAの応答速度が向上する。
 フォトダイオードアレイPDAでは、p型半導体基板20の第2主面20bにおける光感応領域21間に対向している領域にも、不規則な凹凸10が形成されている。このため、光感応領域21間に入射した光Lは、図30に示されるように、第2主面20bにおける光感応領域21間に対向している領域に形成されている不規則な凹凸10にて、反射、散乱、又は拡散されて、いずれかの光感応領域21で吸収される。したがって、フォトダイオードアレイPDAでは、光感応領域21間において検出感度が低下することはなく、検出感度が向上する。
 フォトダイオードアレイPDAも、第5実施形態に係るフォトダイオードPD5と同じく、YAGレーザー光の検出素子として用いることができる。
 フォトダイオードアレイPDAは、第5実施形態に係るフォトダイオードPD5と同様に、第2主面20b側の全領域が薄化されていてもよい。フォトダイオードアレイPDAは、表面入射型及び裏面入射型のいずれのフォトダイオードアレイとして用いることができる。
 以上、本発明の好適な実施形態について説明してきたが、本発明は必ずしも上述した実施形態に限定されるものではなく、その要旨を逸脱しない範囲で様々な変更が可能である。
 第1~第4実施形態では、第2主面1bの全面にわたって、パルスレーザ光を照射して、不規則な凹凸10を形成しているが、これに限られない。例えば、n型半導体基板1の第2主面1bにおけるp型半導体領域3に対向する領域のみに、パルスレーザ光を照射して、不規則な凹凸10を形成してもよい。第5~第6実施形態でも、光感応領域21に対向する領域のみに、パルスレーザ光を照射して、不規則な凹凸10を形成してもよい。
 第1~第4実施形態では、電極15をn型半導体基板1の第1主面1a側に形成されたn型半導体領域5に電気的に接触且つ接続しているが、これに限られない。例えば、電極15をn型半導体基板1の第2主面1b側に形成されたアキュムレーション層11に電気的に接触且つ接続してもよい。この場合、n型半導体基板1の第2主面1bにおけるp型半導体領域3に対向する領域外に、電極15を形成することが好ましい。n型半導体基板1の第2主面1bにおけるp型半導体領域3に対向する領域に電極15を形成すると、第2主面1bに形成されている不規則な凹凸10が電極15により塞がれ、近赤外の波長帯域における分光感度が低下するという事象が生じるためである。第5~第6実施形態でも、上述した事項と同じことが言える。
 本実施形態に係るフォトダイオードPD1~PD5及びフォトダイオードアレイPDAにおけるp型及びn型の各導電型を上述したものとは逆になるよう入れ替えてもよい。
 本発明は、半導体光検出素子及び光検出装置に利用できる。
 1…n型半導体基板、1a…第1主面、1b…第2主面、3…p型半導体領域、5…n型半導体領域、10…不規則な凹凸、11…アキュムレーション層、13,15…電極、20…p型半導体基板、20a…第1主面、20b…第2主面、21…光感応領域、23…n型不純物領域、25…p型不純物領域、37…アキュムレーション層、PL…パルスレーザ光、PD1~PD5…フォトダイオード、PDA…フォトダイオードアレイ。

Claims (7)

  1.  第1導電型の半導体からなり、互いに対向する第1主面及び第2主面を有するシリコン基板を備え、
     前記シリコン基板の前記第1主面側には、前記シリコン基板よりも高い不純物濃度を有する第1導電型の半導体領域と第2導電型の半導体領域との間のpn接合によって構成されたアバランシェフォトダイオードが配置され、
     前記シリコン基板の前記第2主面側には、前記シリコン基板よりも高い不純物濃度を有する第1導電型のアキュムレーション層が形成されていると共に、少なくとも前記アバランシェフォトダイオードに対向する領域に不規則な凹凸が形成されており、
     前記シリコン基板の前記第2主面における前記アバランシェフォトダイオードに対向する前記領域は、光学的に露出していることを特徴とするフォトダイオード。
  2.  第1導電型の半導体からなり、互いに対向する第1主面及び第2主面を有すると共に前記第1主面側に第2導電型の半導体領域が形成されたシリコン基板を備え、
     前記シリコン基板には、前記第2主面側に前記シリコン基板よりも高い不純物濃度を有する第1導電型のアキュムレーション層が形成されていると共に、前記第2主面における少なくとも第2導電型の前記半導体領域に対向する領域に不規則な凹凸が形成されており、
     前記シリコン基板の前記第2主面における第2導電型の前記半導体領域に対向する前記領域は、光学的に露出していることを特徴とするフォトダイオード。
  3.  前記シリコン基板は、第2導電型の前記半導体領域に対応する部分が該部分の周辺部分を残して前記第2主面側より薄化されていることを特徴とする請求項1又は2に記載のフォトダイオード。
  4.  第1導電型の前記アキュムレーション層の厚みが、不規則な前記凹凸の高低差よりも大きいことを特徴とする請求項1~3のいずれか一項に記載のフォトダイオード。
  5.  第1導電型の半導体からなり、互いに対向する第1主面及び第2主面を有するシリコン基板を備え、
     前記シリコン基板の前記第1主面側には、前記シリコン基板よりも高い不純物濃度を有する第1導電型の半導体領域と第2導電型の半導体領域との間のpn接合によって構成されたアバランシェフォトダイオードが複数配置され、
     前記シリコン基板の前記第2主面側には、前記シリコン基板よりも高い不純物濃度を有する第1導電型のアキュムレーション層が形成されていると共に、少なくとも前記アバランシェフォトダイオードに対向する領域に不規則な凹凸が形成されており、
     前記シリコン基板の前記第2主面における前記アバランシェフォトダイオードに対向する前記領域は、光学的に露出していることを特徴とするフォトダイオードアレイ。
  6.  前記シリコン基板は、前記アバランシェフォトダイオードが複数配置されている部分が該部分の周辺部分を残して前記第2主面側より薄化されていることを特徴とする請求項5に記載のフォトダイオードアレイ。
  7.  第1導電型の前記アキュムレーション層の厚みが、不規則な前記凹凸の高低差よりも大きいことを特徴とする請求項5又は6に記載のフォトダイオードアレイ。
PCT/JP2010/052197 2009-02-24 2010-02-15 フォトダイオード及びフォトダイオードアレイ WO2010098221A1 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
EP18202811.8A EP3467882A1 (en) 2009-02-24 2010-02-15 Photodiode and photodiode array
KR1020117017765A KR101725561B1 (ko) 2009-02-24 2010-02-15 포토 다이오드 및 포토 다이오드 어레이
EP10746102.2A EP2403012B1 (en) 2009-02-24 2010-02-15 Photodiode and photodiode array
CN201080009098.7A CN102334198B (zh) 2009-02-24 2010-02-15 光电二极管以及光电二极管阵列
US13/202,244 US9190551B2 (en) 2009-02-24 2010-02-15 Photodiode and photodiode array
US14/683,524 US9614109B2 (en) 2009-02-24 2015-04-10 Photodiode and photodiode array
US15/434,373 US9972729B2 (en) 2009-02-24 2017-02-16 Photodiode and photodiode array

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2009041078 2009-02-24
JP2009-041078 2009-02-24
JP2009-136426 2009-06-05
JP2009136426A JP5185208B2 (ja) 2009-02-24 2009-06-05 フォトダイオード及びフォトダイオードアレイ

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US13/202,244 A-371-Of-International US9190551B2 (en) 2009-02-24 2010-02-15 Photodiode and photodiode array
US14/683,524 Continuation US9614109B2 (en) 2009-02-24 2015-04-10 Photodiode and photodiode array

Publications (1)

Publication Number Publication Date
WO2010098221A1 true WO2010098221A1 (ja) 2010-09-02

Family

ID=42665431

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/052197 WO2010098221A1 (ja) 2009-02-24 2010-02-15 フォトダイオード及びフォトダイオードアレイ

Country Status (7)

Country Link
US (3) US9190551B2 (ja)
EP (2) EP3467882A1 (ja)
JP (1) JP5185208B2 (ja)
KR (1) KR101725561B1 (ja)
CN (2) CN102334198B (ja)
TW (1) TWI481052B (ja)
WO (1) WO2010098221A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017179908A1 (ko) * 2016-04-12 2017-10-19 엘지이노텍(주) 반도체 소자
US11830960B2 (en) 2019-04-05 2023-11-28 Sony Semiconductor Solutions Corporation Avalanche photodiode sensor and sensor device

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7442629B2 (en) 2004-09-24 2008-10-28 President & Fellows Of Harvard College Femtosecond laser-induced formation of submicrometer spikes on a semiconductor substrate
US7057256B2 (en) 2001-05-25 2006-06-06 President & Fellows Of Harvard College Silicon-based visible and near-infrared optoelectric devices
JP5185207B2 (ja) 2009-02-24 2013-04-17 浜松ホトニクス株式会社 フォトダイオードアレイ
JP5185206B2 (ja) 2009-02-24 2013-04-17 浜松ホトニクス株式会社 半導体光検出素子
JP5185205B2 (ja) 2009-02-24 2013-04-17 浜松ホトニクス株式会社 半導体光検出素子
US8680591B2 (en) * 2009-09-17 2014-03-25 Sionyx, Inc. Photosensitive imaging devices and associated methods
US9673243B2 (en) 2009-09-17 2017-06-06 Sionyx, Llc Photosensitive imaging devices and associated methods
US9911781B2 (en) 2009-09-17 2018-03-06 Sionyx, Llc Photosensitive imaging devices and associated methods
US8692198B2 (en) 2010-04-21 2014-04-08 Sionyx, Inc. Photosensitive imaging devices and associated methods
WO2011160130A2 (en) 2010-06-18 2011-12-22 Sionyx, Inc High speed photosensitive devices and associated methods
US9496308B2 (en) 2011-06-09 2016-11-15 Sionyx, Llc Process module for increasing the response of backside illuminated photosensitive imagers and associated methods
US8368159B2 (en) * 2011-07-08 2013-02-05 Excelitas Canada, Inc. Photon counting UV-APD
EP2732402A2 (en) 2011-07-13 2014-05-21 Sionyx, Inc. Biometric imaging devices and associated methods
JP5832852B2 (ja) 2011-10-21 2015-12-16 浜松ホトニクス株式会社 光検出装置
JP5791461B2 (ja) * 2011-10-21 2015-10-07 浜松ホトニクス株式会社 光検出装置
US9064764B2 (en) 2012-03-22 2015-06-23 Sionyx, Inc. Pixel isolation elements, devices, and associated methods
JP5859357B2 (ja) * 2012-03-26 2016-02-10 旭化成エレクトロニクス株式会社 光センサ
KR20150130303A (ko) 2013-02-15 2015-11-23 사이오닉스, 아이엔씨. 안티 블루밍 특성 및 관련 방법을 가지는 높은 동적 범위의 cmos 이미지 센서
US9939251B2 (en) 2013-03-15 2018-04-10 Sionyx, Llc Three dimensional imaging utilizing stacked imager devices and associated methods
US9209345B2 (en) 2013-06-29 2015-12-08 Sionyx, Inc. Shallow trench textured regions and associated methods
JP2016062996A (ja) 2014-09-16 2016-04-25 株式会社東芝 光検出器
JP6738129B2 (ja) * 2015-07-28 2020-08-12 株式会社東芝 光検出器およびこれを用いたライダー装置
CN107204383B (zh) * 2016-03-17 2020-02-21 联华电子股份有限公司 累崩型光检测器元件及其制作方法
KR102551141B1 (ko) 2016-03-31 2023-07-03 삼성전자주식회사 이미지 센서 및 이를 포함하는 전자 장치
JP6639427B2 (ja) * 2017-01-13 2020-02-05 株式会社東芝 受光装置
CN107369737B (zh) * 2017-06-30 2019-01-18 上海集成电路研发中心有限公司 一种光敏器件及其制备方法
JP2019102675A (ja) * 2017-12-05 2019-06-24 ソニーセミコンダクタソリューションズ株式会社 フォトダイオード、画素回路、電子機器、および、フォトダイオードの製造方法
JP6790004B2 (ja) * 2018-02-20 2020-11-25 株式会社東芝 半導体受光素子およびその製造方法
WO2019186750A1 (ja) * 2018-03-28 2019-10-03 パナソニックIpマネジメント株式会社 固体撮像素子
CN112640111A (zh) * 2018-09-11 2021-04-09 索尼半导体解决方案公司 固态成像装置和电子设备
CN109461788A (zh) * 2018-10-22 2019-03-12 中国科学院上海技术物理研究所 一种背照射型的可见及短波红外宽光谱InGaAs探测器
CN111933739A (zh) * 2020-07-10 2020-11-13 中国电子科技集团公司第十三研究所 基于一维光栅的背入射硅光电探测器及制备方法
CN114975672A (zh) * 2021-02-26 2022-08-30 中国科学院半导体研究所 背入射近红外增强硅雪崩光电探测器的结构及制备方法

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50147230A (ja) * 1974-05-15 1975-11-26
JPS59224183A (ja) * 1983-06-03 1984-12-17 Semiconductor Energy Lab Co Ltd 半導体装置
JPS6218075A (ja) * 1985-07-17 1987-01-27 Agency Of Ind Science & Technol 光電変換装置
JPH07235658A (ja) * 1994-02-22 1995-09-05 Sony Corp 固体撮像装置及びそのセンサ構造の形成方法
JPH08111542A (ja) * 1994-08-17 1996-04-30 Seiko Instr Inc アバランシェ・フォト・ダイオード及びその製造方法
WO1998043304A1 (fr) * 1997-03-21 1998-10-01 Sanyo Electric Co., Ltd. Element photovoltaique et procede de fabrication dudit element
JP2005045073A (ja) * 2003-07-23 2005-02-17 Hamamatsu Photonics Kk 裏面入射型光検出素子
JP2006179828A (ja) * 2004-12-24 2006-07-06 Hamamatsu Photonics Kk ホトダイオードアレイ
JP2008515196A (ja) * 2004-09-24 2008-05-08 プレジデント・アンド・フェロウズ・オブ・ハーバード・カレッジ 硫黄がドープされたレーザーによってミクロ構造化された表面層を有するシリコンベースの検出器製造方法
JP2008153311A (ja) 2006-12-14 2008-07-03 Sumitomo Electric Ind Ltd 半導体受光素子、視界支援装置および生体医療装置
WO2008139644A1 (ja) * 2007-05-07 2008-11-20 Sony Corporation 固体撮像装置とその製造方法および撮像装置

Family Cites Families (68)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4934398A (ja) 1972-07-26 1974-03-29
US4072541A (en) * 1975-11-21 1978-02-07 Communications Satellite Corporation Radiation hardened P-I-N and N-I-P solar cells
US4277793A (en) 1979-07-16 1981-07-07 Rca Corporation Photodiode having enhanced long wavelength response
US4532537A (en) 1982-09-27 1985-07-30 Rca Corporation Photodetector with enhanced light absorption
JPS59105380A (ja) 1982-12-08 1984-06-18 Matsushita Electronics Corp 光感固体発振素子
JPS59117274A (ja) 1982-12-24 1984-07-06 Toshiba Corp 太陽電池の製造方法
US4762762A (en) * 1985-10-24 1988-08-09 Canon Kabushiki Kaisha Electrophotographic light receiving members comprising amorphous silicon and substrate having minute irregularities
JPS62105485A (ja) 1985-10-31 1987-05-15 Sharp Corp 半導体基体の製造方法
JPS6411556A (en) 1987-07-03 1989-01-17 Teisan Seiyaku Kk Injury protecting agent
JPH027576A (ja) 1988-06-27 1990-01-11 Matsushita Electric Works Ltd 薄膜型光電変換素子の製造方法
JP2810435B2 (ja) 1989-08-31 1998-10-15 シャープ株式会社 レーザ加工方法
JPH04116870A (ja) 1990-09-06 1992-04-17 Fujitsu Ltd 受光素子の製造方法
JPH05243600A (ja) 1992-02-28 1993-09-21 Toshiba Corp 半導体受光素子
JP3133494B2 (ja) 1992-07-21 2001-02-05 三洋電機株式会社 光起電力素子
JP3526308B2 (ja) 1993-02-18 2004-05-10 株式会社日立製作所 受光素子
JPH07240534A (ja) 1993-03-16 1995-09-12 Seiko Instr Inc 光電変換半導体装置及びその製造方法
JPH06350068A (ja) 1993-06-03 1994-12-22 Hamamatsu Photonics Kk 半導体エネルギー線検出器の製造方法
JPH06350122A (ja) 1993-06-08 1994-12-22 Hamamatsu Photonics Kk 半導体光検出素子
US5589704A (en) 1995-01-27 1996-12-31 Lucent Technologies Inc. Article comprising a Si-based photodetector
JP3725246B2 (ja) 1996-05-15 2005-12-07 株式会社カネカ 薄膜光電材料およびそれを含む薄膜型光電変換装置
JPH1070298A (ja) 1996-08-28 1998-03-10 Nippon Telegr & Teleph Corp <Ntt> 太陽電池およびその製造方法
JPH10173998A (ja) 1996-12-16 1998-06-26 Nec Corp ショットキー障壁型固体撮像素子およびこれを用いた撮像装置
JP3924352B2 (ja) 1997-06-05 2007-06-06 浜松ホトニクス株式会社 裏面照射型受光デバイス
US6951689B1 (en) 1998-01-21 2005-10-04 Canon Kabushiki Kaisha Substrate with transparent conductive layer, and photovoltaic element
JP3582569B2 (ja) 1998-02-10 2004-10-27 三菱住友シリコン株式会社 シリコンウェーハの裏面ゲッタリング処理方法
JP3174549B2 (ja) * 1998-02-26 2001-06-11 株式会社日立製作所 太陽光発電装置及び太陽光発電モジュール並びに太陽光発電システムの設置方法
EP1179851B1 (en) 1999-04-13 2007-07-18 Hamamatsu Photonics K.K. Semiconductor device
JP2000299489A (ja) 1999-04-15 2000-10-24 Hamamatsu Photonics Kk 光電変換素子及び光受信器
JP2002170981A (ja) 2000-12-04 2002-06-14 Fujitsu Ltd 化合物半導体結晶の不純物濃度制御方法及び光半導体装置
JP2002222975A (ja) 2001-01-29 2002-08-09 Kyocera Corp 薄膜結晶質Si太陽電池およびその製造方法
JP2002231993A (ja) 2001-02-05 2002-08-16 Toshiba Corp 半導体受光装置および半導体受光装置を備えた電気機器
US7390689B2 (en) 2001-05-25 2008-06-24 President And Fellows Of Harvard College Systems and methods for light absorption and field emission using microstructured silicon
US7057256B2 (en) * 2001-05-25 2006-06-06 President & Fellows Of Harvard College Silicon-based visible and near-infrared optoelectric devices
JP4012743B2 (ja) 2002-02-12 2007-11-21 浜松ホトニクス株式会社 光検出装置
AU2003211282A1 (en) 2002-02-26 2003-09-09 Sharp Kabushiki Kaisha Plate-shaped silicon manufacturing method, substrate for manufacturing plate-shaped silicon, plate-shaped silicon, solar cell using the plate-shaped silicon, and solar cell module
JP2003258285A (ja) 2002-02-27 2003-09-12 Sharp Corp 表面凹凸構造の作製方法及び太陽電池
JP4075410B2 (ja) 2002-03-01 2008-04-16 三菱電機株式会社 太陽電池
JP3963760B2 (ja) 2002-04-03 2007-08-22 浜松ホトニクス株式会社 エネルギー線弁別器
DE10392637B4 (de) 2002-05-10 2014-09-04 Hamamatsu Photonics K.K. Hintergrundbeleuchtetes Photodioden-Array und Verfahren zum Herstellen desselben
AU2003254876A1 (en) 2002-08-09 2004-03-11 Hamamatsu Photonics K.K. Photodiode array, production method therefor, and radiation detector
JP4220818B2 (ja) 2003-03-27 2009-02-04 浜松ホトニクス株式会社 ホトダイオードアレイおよびその製造方法並びに放射線検出器
JP4228887B2 (ja) 2003-04-02 2009-02-25 ソニー株式会社 固体撮像素子およびその製造方法
JP4373695B2 (ja) * 2003-04-16 2009-11-25 浜松ホトニクス株式会社 裏面照射型光検出装置の製造方法
JP2004349379A (ja) 2003-05-21 2004-12-09 Hitachi Cable Ltd 凹凸基板の製造方法
JP4499386B2 (ja) 2003-07-29 2010-07-07 浜松ホトニクス株式会社 裏面入射型光検出素子の製造方法
JP2005150614A (ja) * 2003-11-19 2005-06-09 Sharp Corp 太陽電池及びその製造方法
JP2005203708A (ja) 2004-01-19 2005-07-28 Hamamatsu Photonics Kk X線撮像素子
US7601992B2 (en) 2004-03-17 2009-10-13 Matsushita Electric Works, Ltd. Light detecting element and control method of light detecting element
GB0413749D0 (en) 2004-06-19 2004-07-21 Koninkl Philips Electronics Nv Active matrix electronic array device
JP4864317B2 (ja) 2004-12-14 2012-02-01 浜松ホトニクス株式会社 発光素子試験装置及び発光素子試験装置用光検出素子
JP4674894B2 (ja) 2004-12-28 2011-04-20 パナソニック株式会社 固体撮像装置及びその製造方法
JP4766880B2 (ja) 2005-01-18 2011-09-07 シャープ株式会社 結晶シリコンウエハ、結晶シリコン太陽電池、結晶シリコンウエハの製造方法および結晶シリコン太陽電池の製造方法
CN100485974C (zh) 2005-03-29 2009-05-06 三洋电机株式会社 光电动势元件和该光电动势元件的制造方法
JP4588069B2 (ja) 2005-03-31 2010-11-24 パイオニア株式会社 操作者認識装置、操作者認識方法、および、操作者認識プログラム
JP5289764B2 (ja) 2005-05-11 2013-09-11 三菱電機株式会社 太陽電池およびその製造方法
KR100660714B1 (ko) 2005-12-29 2006-12-21 매그나칩 반도체 유한회사 백사이드 조명 구조의 씨모스 이미지 센서 및 그의 제조방법
JP2007266327A (ja) 2006-03-29 2007-10-11 Kyocera Corp 太陽電池素子
CN101484999B (zh) 2006-07-03 2011-09-14 浜松光子学株式会社 光电二极管阵列
JP2008060380A (ja) 2006-08-31 2008-03-13 Matsushita Electric Ind Co Ltd 固体撮像素子及びその製造方法
JP2008066584A (ja) * 2006-09-08 2008-03-21 Asahi Kasei Electronics Co Ltd 光センサ
JP2008229701A (ja) 2007-03-23 2008-10-02 Japan Steel Works Ltd:The 微細表面凹凸形状材の製造方法および電界放射型ディスプレイ
EP2190026A4 (en) 2007-07-31 2012-10-24 Mitsubishi Electric Corp METHOD FOR PRODUCING PHOTOVOLTAIC ARRAYS
JP5286046B2 (ja) 2007-11-30 2013-09-11 株式会社半導体エネルギー研究所 光電変換装置の製造方法
JP4808748B2 (ja) 2008-06-13 2011-11-02 浜松ホトニクス株式会社 ホトダイオードアレイの製造方法
JP5185206B2 (ja) 2009-02-24 2013-04-17 浜松ホトニクス株式会社 半導体光検出素子
JP5185205B2 (ja) 2009-02-24 2013-04-17 浜松ホトニクス株式会社 半導体光検出素子
JP5185207B2 (ja) 2009-02-24 2013-04-17 浜松ホトニクス株式会社 フォトダイオードアレイ
JP2010283223A (ja) 2009-06-05 2010-12-16 Hamamatsu Photonics Kk 半導体光検出素子及び半導体光検出素子の製造方法

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50147230A (ja) * 1974-05-15 1975-11-26
JPS59224183A (ja) * 1983-06-03 1984-12-17 Semiconductor Energy Lab Co Ltd 半導体装置
JPS6218075A (ja) * 1985-07-17 1987-01-27 Agency Of Ind Science & Technol 光電変換装置
JPH07235658A (ja) * 1994-02-22 1995-09-05 Sony Corp 固体撮像装置及びそのセンサ構造の形成方法
JPH08111542A (ja) * 1994-08-17 1996-04-30 Seiko Instr Inc アバランシェ・フォト・ダイオード及びその製造方法
WO1998043304A1 (fr) * 1997-03-21 1998-10-01 Sanyo Electric Co., Ltd. Element photovoltaique et procede de fabrication dudit element
JP2005045073A (ja) * 2003-07-23 2005-02-17 Hamamatsu Photonics Kk 裏面入射型光検出素子
JP2008515196A (ja) * 2004-09-24 2008-05-08 プレジデント・アンド・フェロウズ・オブ・ハーバード・カレッジ 硫黄がドープされたレーザーによってミクロ構造化された表面層を有するシリコンベースの検出器製造方法
JP2006179828A (ja) * 2004-12-24 2006-07-06 Hamamatsu Photonics Kk ホトダイオードアレイ
JP2008153311A (ja) 2006-12-14 2008-07-03 Sumitomo Electric Ind Ltd 半導体受光素子、視界支援装置および生体医療装置
WO2008139644A1 (ja) * 2007-05-07 2008-11-20 Sony Corporation 固体撮像装置とその製造方法および撮像装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017179908A1 (ko) * 2016-04-12 2017-10-19 엘지이노텍(주) 반도체 소자
US10971655B2 (en) 2016-04-12 2021-04-06 Lg Innotek Co., Ltd. Semiconductor device
US11830960B2 (en) 2019-04-05 2023-11-28 Sony Semiconductor Solutions Corporation Avalanche photodiode sensor and sensor device

Also Published As

Publication number Publication date
KR20110131171A (ko) 2011-12-06
TWI481052B (zh) 2015-04-11
EP2403012A1 (en) 2012-01-04
JP2010226074A (ja) 2010-10-07
TW201044619A (en) 2010-12-16
US9614109B2 (en) 2017-04-04
US20150214395A1 (en) 2015-07-30
EP2403012B1 (en) 2019-03-27
US20110298076A1 (en) 2011-12-08
EP3467882A1 (en) 2019-04-10
US9190551B2 (en) 2015-11-17
JP5185208B2 (ja) 2013-04-17
CN102334198B (zh) 2016-05-11
CN103606588B (zh) 2017-04-26
EP2403012A4 (en) 2013-04-03
US9972729B2 (en) 2018-05-15
CN103606588A (zh) 2014-02-26
US20170162726A1 (en) 2017-06-08
KR101725561B1 (ko) 2017-04-10
CN102334198A (zh) 2012-01-25

Similar Documents

Publication Publication Date Title
JP5185208B2 (ja) フォトダイオード及びフォトダイオードアレイ
JP5805680B2 (ja) フォトダイオード及びフォトダイオードアレイ
JP5185206B2 (ja) 半導体光検出素子
JP5185205B2 (ja) 半導体光検出素子
WO2010140621A1 (ja) 半導体光検出素子及び半導体光検出素子の製造方法
WO2010098225A1 (ja) フォトダイオード及びフォトダイオードアレイ
JP5363222B2 (ja) 半導体光検出素子及び半導体光検出素子の製造方法
JP6303040B2 (ja) フォトダイオードの製造方法
JP5185236B2 (ja) フォトダイオードの製造方法及びフォトダイオード
JP5261304B2 (ja) 半導体光検出素子及び半導体光検出素子の製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201080009098.7

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10746102

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20117017765

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2010746102

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 13202244

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE