WO2008018490A1 - Method for forming conductive film, thin film transistor, panel with thin film transistor, and method for manufacturing thin film transistor - Google Patents

Method for forming conductive film, thin film transistor, panel with thin film transistor, and method for manufacturing thin film transistor Download PDF

Info

Publication number
WO2008018490A1
WO2008018490A1 PCT/JP2007/065493 JP2007065493W WO2008018490A1 WO 2008018490 A1 WO2008018490 A1 WO 2008018490A1 JP 2007065493 W JP2007065493 W JP 2007065493W WO 2008018490 A1 WO2008018490 A1 WO 2008018490A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductive film
film
thin film
film transistor
copper
Prior art date
Application number
PCT/JP2007/065493
Other languages
English (en)
French (fr)
Inventor
Satoru Takasawa
Masaki Takei
Hirohisa Takahashi
Hiroaki Katagiri
Sadayuki Ukishima
Noriaki Tani
Satoru Ishibashi
Tadashi Masuda
Original Assignee
Ulvac, Inc.
Ulvac Materials, Inc.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ulvac, Inc., Ulvac Materials, Inc. filed Critical Ulvac, Inc.
Priority to CN2007800295190A priority Critical patent/CN101501820B/zh
Priority to JP2008528847A priority patent/JP5247448B2/ja
Priority to EP07792161.7A priority patent/EP2051287A4/en
Publication of WO2008018490A1 publication Critical patent/WO2008018490A1/ja
Priority to US12/364,836 priority patent/US8119462B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/14Metallic material, boron or silicon
    • C23C14/18Metallic material, boron or silicon on other inorganic substrates
    • C23C14/185Metallic material, boron or silicon on other inorganic substrates by cathodic sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3407Cathode assembly for sputtering apparatus, e.g. Target
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/58After-treatment
    • C23C14/5806Thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/2855Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by physical means, e.g. sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/456Ohmic electrodes on silicon
    • H01L29/458Ohmic electrodes on silicon for thin film silicon, e.g. source or drain electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED

Definitions

  • the present invention relates to a metal wiring film for electronic parts and a sputtering process as a film forming method thereof.
  • ITO indium tin oxide
  • Cu is an A beam low resistance material.
  • A1 is the force with which degradation of contact resistance with ITO transparent electrode is a problem. S and Cu are not oxidized easily, so contact resistance is also good.
  • Cu has the problem of poor adhesion to underlying materials such as glass and Si, and when used as a source / drain electrode, Cu diffuses into the Si layer.
  • a barrier layer is required at the interface between Cu wiring and other layers to improve adhesion and prevent diffusion.
  • a diffusion barrier layer such as TiN or TaN is required due to diffusion problems as described above.
  • Patents related to metal wiring films for electronic components mainly composed of Cu include a technique characterized by adding an element such as Mo to Cu (Japanese Patent Laid-Open No. 2005-158887), or a pure Cu sputter.
  • a technique Japanese Patent Laid-Open No. 10-12151 is known that introduces nitrogen and oxygen during the filming process by tarrying! There is a problem with tolerance.
  • Patent Document 1 Japanese Unexamined Patent Application Publication No. 2005-158887
  • Patent Document 2 Japanese Patent Laid-Open No. 10-12151
  • the present invention solves the problems of the prior art as described above, and has low resistance, contact resistance with an ITO transparent electrode, adhesion with glass or Si, and Si layer when used as a source / drain electrode.
  • the purpose is to provide a Cu-based wiring film and a Cu-based barrier layer film manufacturing method having excellent film characteristics required for these devices.
  • the present invention is a conductive film forming method for forming a conductive film containing copper as a main component and containing an additive metal on a film formation target surface in a vacuum atmosphere by a sputtering method.
  • the present invention is a method for forming a conductive film, wherein the film-forming object in which one or both of a silicon layer and a glass substrate are exposed on at least a part of the surface is used, and the conductive film is formed on the surface of the silicon layer. And a method of forming a conductive film formed on one or both of the glass substrate and the glass substrate.
  • the present invention is a method for forming a conductive film, wherein Ti is selected as the additive metal, oxygen gas is used as the oxidizing gas, and a partial pressure of the oxygen gas with respect to a total pressure of the vacuum atmosphere is 0.1% or more In this method, the oxygen gas is introduced so as to be 20% or less, and Ti is contained in the conductive film by 0.1 atomic% or more.
  • the present invention is a method for forming a conductive film, wherein Zr is selected as the additive metal, oxygen gas is used as the oxidizing gas, and the partial pressure of the oxygen gas with respect to the total pressure in the vacuum atmosphere is 0.1% or more. In this method, the oxygen gas is introduced so as to be 20% or less, and 0.1 atomic% or more of Zr is contained in the conductive film.
  • the present invention is a method for forming a conductive film, wherein the film-forming object in which the transparent conductive film is exposed on at least a part of the surface is used, and the conductive film is formed on the surface of the transparent conductive film. is there.
  • the present invention is a thin film transistor, which includes a gate electrode, a drain region mainly containing silicon, and a source region mainly containing silicon, and a voltage is applied to the drain region and the source region.
  • a voltage is applied to the gate electrode, a thin film transistor in which a current flows between the source region and the drain region is used as a film formation target, and an oxidizing gas having an oxygen atom in a chemical structure is supplied to the vacuum atmosphere.
  • Ti, Zr, H f, V, Nb, Ta, Cr, Mo, W, Mn, Fe, Ru, Os, Co, Ni, Bi Includes at least one force selected from the group consisting of Ag, Zn, Sn, B, C, A1, Si, La, Ce, Pr, and Nd, including one additive metal
  • the first conductive film formed by sputtering the target is the drain. And the surface area, a thin film transistor formed on one or both surfaces of the source region.
  • the present invention is a thin film transistor, wherein Ti is selected as the additive metal, oxygen gas is used as the oxidation gas, and a partial pressure of the oxidation gas with respect to a total pressure of the vacuum atmosphere is 0.1% or more.
  • the thin film transistor in which the oxidizing gas is introduced so as to be less than or equal to% and Ti is contained in an amount of 0.1 atomic% or more in the first conductive film.
  • the present invention is a thin film transistor, wherein Zr is selected as the additive metal, oxygen gas is used as the oxidation gas, and the partial pressure of the oxidation gas with respect to the total pressure of the vacuum atmosphere is 0.1% or more 20
  • the oxidizing gas is introduced so as to be less than or equal to%, and Zr is contained in an amount of 0.1 atomic% or more in the first conductive film.
  • the present invention includes a substrate, and a thin film transistor and a transparent conductive film are disposed on the surface of the substrate.
  • the thin film transistor includes a gate electrode, a drain region containing silicon as a main component, and silicon as a main component. The drain region and the source region When a voltage is applied to the gate electrode in a state where a voltage is applied to the panel, a panel with a thin film transistor configured such that a current flows between the source region and the drain region, wherein the thin film transistor is disposed.
  • the substrate is formed as an object to be formed, and Ti, Zr, Hf, V, Nb, Ta, and Cr are supplied while supplying an oxidizing gas having oxygen atoms during the chemical structure into the vacuum atmosphere.
  • a first conductive film formed by sputtering a target containing at least one kind of additive metal selected from the group consisting of La, Ce, Pr, and Nd is formed on the surface of the drain region.
  • a target containing at least one kind of additive metal selected from the group consisting of La, Ce, Pr, and Nd is formed on the surface of the drain region.
  • the present invention includes a substrate, and a thin film transistor and a transparent conductive film are disposed on the surface of the substrate.
  • the thin film transistor includes a gate electrode, a drain region containing silicon as a main component, and silicon as a main component. And when a voltage is applied to the gate electrode in a state where a voltage is applied to the drain region and the source region, a current flows between the source region and the drain region.
  • a first conductive film is disposed on one or both of the surface of the drain region and the surface of the source region, and a copper film is formed on the surface of the first conductive film.
  • a copper film having a main component is disposed, a second conductive film is disposed on a surface of the copper film, and the first and second conductive films are in a state where the thin film transistor is disposed.
  • a plate as a film formation target and supplying an oxidizing gas having oxygen atoms in the chemical structure to the vacuum atmosphere, Ti, Zr, Hf, V, Nb, Ta, Cr, Mo W, Mn, Fe, Ru, Os, Co, Ni, Bi, Ag, Zn, Sn, B, C, A1, Si, La
  • the present invention is a panel with a thin film transistor, wherein Ti is selected as the additive metal, oxygen gas is used as the oxidizing gas, and the partial pressure of the oxygen gas with respect to the total pressure of the vacuum atmosphere is 0.1.
  • the panel with a thin film transistor in which the oxygen gas is introduced so as to be not less than 20% and not more than 20%, and Ti is contained in the second conductive film in an amount of 0.1 atomic% or more.
  • the present invention is a panel with a thin film transistor, wherein Zr is selected as the additive metal, oxygen gas is used as the oxidizing gas, and the partial pressure of the oxygen gas with respect to the total pressure of the vacuum atmosphere is 0.1.
  • the present invention relates to a method for manufacturing a thin film transistor having a conductive film in contact with a silicon layer, wherein an oxygen-containing oxygen gas in a chemical structure is supplied in a vacuum atmosphere while copper is a main component, Ti, Zr And Hf, V, Nb, Ta, Cr, Mo, W, Mn, Fe, Ru, Os, Co, Ni, Bi, Ag, Zn, A target comprising at least one force selected from the group consisting of Sn, B, C, A1, Si, La, Ce, Pr, and Nd, including one kind of additive metal,
  • This is a method for manufacturing a thin film transistor in which the conductive film is formed by sputtering in a vacuum atmosphere.
  • the present invention is a method of manufacturing a thin film transistor having a conductive film in contact with a transparent conductive film, wherein an oxidizing gas having an oxygen atom in a chemical structure is supplied in a vacuum atmosphere, copper is the main component, Ti, Zr, Hf, V, Nb, Ta, Cr, Mo, W, Mn, Fe, Ru, Os, Co, Ni, Bi, Ag, Zn and , Sn, B, C, A1, Si, La, Ce, Pr, and Nd. At least one selected from the group consisting of one kind of added metal, the vacuum, This is a method for manufacturing a thin film transistor in which the conductive film is formed by sputtering in an atmosphere.
  • the present invention relates to a method of manufacturing a thin film transistor having a conductive film in contact with a glass substrate, wherein an oxidizing gas having an oxygen atom in its chemical structure is supplied to a vacuum atmosphere, and copper is the main component, and Ti, Zr, and , Hf, V, Nb, Ta, Cr, Mo, W, Mn, Fe, Ru, Os, Co, Ni, Bi, Ag, Zn, Sn And at least one selected from the group consisting of B, C, A1, Si, La, Ce, Pr, and Nd, and a target containing one kind of added metal,
  • This is a method for manufacturing a thin film transistor in which the conductive film is formed by sputtering in an atmosphere.
  • the present invention relates to a method of manufacturing a thin film transistor having a conductive film that is in contact with a silicon layer and a transparent conductive film, and the main is the same as the power of supplying an oxidizing gas having an oxygen atom in the chemical structure in a vacuum atmosphere.
  • Ingredients Ti, Zr, Hf, V, Nb, Ta, Cr, Mo, W, Mn, Fe, Ru, Os, Co, Ni, Bi, Ag, Zn, Sn, B, C, Al, Si, La, Ce, Pr and A method of manufacturing a thin film transistor in which the conductive film is formed by sputtering a target containing at least one force selected from the group consisting of Nd and one kind of added calo metal in the vacuum atmosphere.
  • the present invention includes a silicon layer mainly composed of silicon, a first conductive film in contact with the silicon layer, a copper film mainly composed of copper and formed on the surface of the first conductive film, And a second conductive film formed on the surface of the copper film, wherein the transparent conductive film is in contact with the second conductive film, wherein the oxide film has an oxygen atom in the chemical structure.
  • the main component is copper, Ti, Zr, Hf, V, Nb, Ta, Cr, Mo, W, Mn, Fe, Ru, Os, Co, Ni, Bi, Ag, Zn, Sn, B, C, A1, Si, La, Ce, Pr, Nd and force, etc.
  • the present invention is a method for manufacturing a thin film transistor, wherein the oxidizing gas is introduced so that a partial pressure of the oxidizing gas is 0.1% or more and 20% or less with respect to a total pressure of the vacuum atmosphere, and the thin film transistor is manufactured by performing the sputtering. Is the method.
  • the main component refers to a content of 50 atomic% or more. Therefore, a target containing copper as a main component contains 50 atomic percent or more of copper, and a conductive film containing copper as a main component contains 50 atomic percent or more of copper.
  • the first and second conductive films may be integrated as long as the first and second conductive films are electrically connected to each other, or the first and second conductive films may be integrated. Other conductive films such as pure copper film are closely placed between the films.
  • a conductive film having low resistance and high adhesion to an object to be formed can be obtained.
  • the conductive film is formed in close contact with the silicon layer, copper does not diffuse into the silicon layer.
  • the contact resistance to the transparent conductive film is also low. Therefore, it is particularly suitable as a film that adheres to a silicon layer or a transparent conductive film, specifically, as a conductive film for a source electrode or a drain electrode.
  • FIG. 1 is a cross-sectional view illustrating an example of a film forming apparatus used in the present invention.
  • FIG. 2 (a) to (c): Cross-sectional views for explaining steps of forming a conductive film and a copper film
  • FIG.5 Electron micrograph showing silicon layer diffusivity of conductive film.
  • FIG. 7 (a) to (d): Cross-sectional views illustrating the first half of a process for manufacturing a TFT panel
  • FIG. 8 (a), (b): Cross-sectional views illustrating the latter half of the process of manufacturing a TFT panel
  • FIG. 9 is a cross-sectional view illustrating an example of a TFT panel manufactured according to the present invention.
  • FIG. 10 is a cross-sectional view illustrating another example of a TFT panel manufactured according to the present invention.
  • FIG. 11 is a graph showing the relationship between partial pressure of oxygen gas and specific resistance
  • FIG. 13 is a cross-sectional view illustrating another example of a film forming apparatus used in the present invention.
  • FIG. 14 (a) to (e): Cross-sectional views illustrating the first half of the process for manufacturing the TFT of the fourth example
  • FIG. 15 (a) to (d): Cross-sectional views illustrating the latter half of the process for manufacturing the TFT of the fourth example
  • FIG. 16 is an enlarged sectional view for explaining the gate electrode and the storage capacitor electrode.
  • FIG. 17 is a cross-sectional view for explaining an example of a liquid crystal display device
  • Reference numeral 1 in FIG. 1 shows an example of a film forming apparatus used in the present invention.
  • Deposition system 1 is vacuum
  • a first film forming chamber 2 comprising a tank is provided, and a vacuum exhaust system 9, a sputtering gas supply system 6, and an oxygen gas supply system 8 are connected to the first film forming chamber 2.
  • the inside of the first film forming chamber 2 is evacuated by the evacuation system 9, and the sputtering gas supply system is continued while evacuating.
  • Sputtering gas and oxidizing gas are introduced into the first film forming chamber 2 from the oxygen gas supply system 6 and oxygen gas supply system 8, respectively, to form a first vacuum atmosphere having a predetermined pressure containing oxygen gas.
  • Reference numeral 21 in FIG. 2 (a) denotes a silicon layer 23 (here, an amorphous silicon layer) on the surface of the substrate 22.
  • the substrate holder 7 and the target unit 10 are arranged so as to face each other, and the surface on which the silicon layer 23 is formed on the film formation target 21 is the target unit. Hold it on the substrate holder 7 toward 10.
  • a heating unit 4 is disposed on the back side of the substrate holder 7, and the film formation target 21 on the substrate holder 7 is heated to a predetermined film formation temperature by energizing the heating unit 4.
  • the target portion 10 includes a main target 11 mainly composed of copper and an additive metal (here, Ti or Zr).
  • the main target 11 is plate-shaped and is arranged with one side facing the substrate holder 7.
  • ⁇ IJ target 12 is a substrate holder for main target 11 whose planar shape is smaller than that of main target 11.
  • the main target 11 and the sub target 12 are connected to a power source 5 disposed outside the vacuum chamber 2.
  • a magnetic field forming device 14 is disposed on the back surface of the main target 11.
  • a voltage is applied from the power source 5 to both the main target 11 and the sub target 12 while maintaining the first vacuum atmosphere, Both the main target 11 and the sub-target 12 are magnetron sputtered, and copper sputtering particles and sputtered particles of the additive metal are released, respectively, and these sputtered particles reach the surface of the silicon layer 23 of the deposition target 21.
  • the amount of sputtered particles of the additive metal which is smaller than that of the main target 11, is smaller than the amount of sputtered copper particles. Therefore, the amount of copper sputtered particles reaching the deposition target 21 is larger than that of the sputtered particles of the additive metal.
  • a conductive film 25 containing copper as a main component and containing an additive metal grows (FIG. 2 (b)).
  • the film forming method of the present invention is used not only when the conductive film 25 is formed on the surface of the silicon layer 23 but also when the conductive film 25 is formed on the surface of the glass substrate.
  • the first film forming chamber 2 is connected to a second film forming chamber 3 constituted by a vacuum chamber.
  • a vacuum evacuation system 9 and a sputtering gas supply system 6 are connected to the second film formation chamber 3, and after the inside of the second film formation chamber 3 is evacuated by the vacuum evacuation system 9, the evacuation is continued.
  • a sputtering gas is supplied from the sputtering gas supply system 6 to form a second vacuum atmosphere containing no oxygen gas in the second film forming chamber 3.
  • a copper target 15 mainly composed of copper is disposed inside the second film forming chamber 3, and the second film forming chamber 3 is placed at the ground potential while maintaining the second vacuum atmosphere.
  • a copper film containing copper as a main component and containing no additive metal grows on the surface of the conductive film 25.
  • FIG. 2 (c) shows a state in which the copper film 26 is formed, and the film formation target 21 in this state is taken out from the film formation apparatus 1 and used in an “electrode evaluation test” described later.
  • the main target 11 is a 7-inch diameter copper (purity 99.9 atomic% or more) target, and the IJ target 12 is made of Ti. oxygen
  • the conductive film 25 was formed in close contact with the surface of the glass substrate by changing the partial pressure and the heating temperature during annealing (post annealing temperature) to produce 125 types of test pieces.
  • the film forming conditions were such that the target film thickness of the conductive film 25 was 300 nm, the sputtering gas was Ar gas, and the total pressure inside the first film forming chamber 2 was 0.4 Pa.
  • Table 1 below shows the Ti content in the conductive film 25, the ratio of the oxygen partial pressure to the total pressure during film formation, and the post-anneal temperature.
  • a conductive film having a Ti content of 0 atomic% (pure copper) and 0.5 atomic% was formed on a glass substrate under the same conditions as in the “adhesion test” except that the post-anneal temperature was changed to 350 ° C.
  • the specific resistance of the conductive film was measured.
  • Figure 3 shows the measurement results.
  • the horizontal axis in Fig. 3 shows the ratio of the partial pressure of oxygen in the vacuum tank to the total pressure, and the vertical axis shows the specific resistance.
  • the alloy film containing Ti in copper has a small difference in specific resistance compared to the copper film formed by sputtering of a pure copper target. Also, when the oxygen partial pressure during film formation exceeds zero and is in the range of 1% or less of the total pressure in the vacuum atmosphere, However, the specific resistance became low.
  • test piece was prepared by forming a conductive film by changing the Ti content and the post annealing temperature, and the specific resistance of the conductive film. was measured.
  • Figure 4 shows the measurement results.
  • the Ti content is 0 atomic%, 0.1 atomic%, 3.0 atomic%, 10 atomic%, and 20 atomic%
  • the oxygen partial pressure with respect to the total pressure in the vacuum atmosphere is 0%, 0.1 %, 3.0%, 10%, 20%, the surface of the glass substrate and the surface of the silicon layer (Si layer) under the same conditions as in the “Adhesion Test” except that the post-anneal temperature was 450 ° C.
  • a conductive film was deposited on each of them to make a total of 50 types of sample pieces.
  • the above-mentioned “adhesion test” and the measurement of the specific resistance of the conductive film were performed on the sample pieces in which the conductive film was formed on the surface of the glass substrate. Furthermore, the presence or absence of copper diffusion into the Si layer was confirmed for the sample piece in which the conductive film was formed on the surface of the Si layer. The presence or absence of copper diffusion in the Si layer was confirmed by observing the surface of the Si layer with an electron microscope after the conductive film was removed by etching.
  • the adhesion to the glass substrate is such that the Ti content in the conductive film is 0.1 atomic% or more and the oxygen gas partial pressure with respect to the total pressure in the vacuum atmosphere is 0.1% or more. In other words, it was confirmed that the conductive film strength did not peel off nearly 100%.
  • the conductive film is preferably formed under a condition of 20% or less with respect to the pressure.
  • the conductive film (thickness 350 nm) is formed by changing the Ti content on the silicon substrate surface and the glass substrate surface.
  • the following electrode was prepared, and six types of sample pieces were obtained.
  • an electrode having a pure copper film thickness of 350 nm was formed on the surface of the silicon substrate and the surface of the glass substrate.
  • the pure copper film was formed by sputtering a pure copper target without introducing oxygen gas into the vacuum chamber (oxygen partial pressure zero).
  • the electrode prepared on the surface of the glass substrate was measured for specific resistance and adhesion, and the electrode prepared on the surface of the silicon substrate was checked for the presence or absence of copper element diffusion into the silicon layer. Characteristics were evaluated. The measurement results are based on the Ti content of the conductive film and the conductive film. The oxygen partial pressure at the time of film formation is shown in Table 3 below.
  • the electrode made of a pure copper film had a low specific resistance, no adhesion, and copper element diffused into the silicon layer.
  • the conductive film containing Ti did not diffuse copper element into the silicon layer, and also had excellent adhesion!
  • the electrode was composed only of a conductive film containing Ti, the specific resistance was high.
  • the specific resistance of the electrode obtained by reducing the thickness of the conductive film containing Ti and growing a pure copper film on the conductive film is almost the same as when the electrode is composed of the pure copper film. It was.
  • the electrode is composed of two or more layers of a conductive film containing both oxygen and additive metal, and a conductive film (for example, pure copper film) that does not contain oxygen and additive metal! /, And It is most desirable to dispose a conductive film containing both oxygen and an additive metal at the interface with the silicon layer.
  • conductive films having different Ti contents are formed on the glass substrate surface.
  • ITO ITO with a film thickness of 150 nm was formed and patterned as a transparent electrode on the same glass substrate surface as the thin film electrode, and three types of sample pieces were prepared.
  • a thin film electrode was formed by forming an A1 film and a pure copper film, respectively, and a transparent electrode made of ITO was formed on the glass substrate surface on which the thin film electrode was formed.
  • the contact resistance between the thin-film electrode and the transparent electrode was measured for each sample piece that was further heat-treated at a post-anneal temperature of 250 ° C. and what was not heat-treated (as depo.). The measurement results are shown in Table 4 below together with the Ti content and oxygen partial pressure during sputtering.
  • the thin film electrode made of the conductive film containing Ti had a contact resistance with the transparent electrode as low as that of the thin film electrode made of the pure copper film.
  • the thin film electrode with the A1 film has a higher contact resistance than that of a pure copper film or a conductive film formed according to the present invention.
  • the contact resistance after heat treatment is so high that it cannot be used for a TFT substrate. . Therefore, the conductive film formed according to the present invention is not only excellent in adhesion to the Si layer, specific resistance, and anti-diffusion property as described above, but also has a low contact resistance value for a transparent electrode such as ITO! /, Confirmed that.
  • the substrate on which the alloy film was formed was heat-treated at an annealing temperature of 350 ° C and 450 ° C, sample pieces were prepared, specific resistance measurements and adhesion tests were performed on the alloy film of each sample piece. went. The results are shown in Table 5 above.
  • the oxygen gas partial pressure during sputtering is in the optimum range. It was also confirmed that the resistivity decreases when oxygen gas is not added! / And when oxygen gas is added compared to the case.
  • a 7-inch diameter copper (purity 99.9 atomic% or more) target as the main target 11, and use an IJ target 12 made of Zr.
  • the Zr content in the conductive film 25 and the oxygen during film formation The conductive film 25 was formed in close contact with the surface of the glass substrate by changing the partial pressure and the heating temperature during annealing (post annealing temperature) to produce 125 types of test pieces.
  • the film forming conditions were as follows: the target film thickness of the conductive film 25 was 300 nm, the sputtering gas was Ar gas, and the total pressure inside the first film forming chamber 2 was 0.4 Pa. Table 6 below shows the Zr content in the conductive film 25, the ratio of the oxygen partial pressure to the total pressure during film formation, and the post annealing temperature.
  • a conductive film having excellent adhesion can be obtained by introducing oxygen gas when forming the conductive film. Even when the additive metal was Zr, when the conductive film was formed while maintaining the substrate at a film formation temperature of 120 ° C or higher, the adhesion was significantly higher than when the substrate was not heated during film formation. .
  • the oxygen content of the conductive film of each test piece was measured by the AES method (Auger electron spectroscopy). When the oxygen addition partial pressure during film formation was 0.1% or more and 20% or less, the conductivity was It was found that the oxygen content in the film was 0.2 atomic percent to 40 atomic percent.
  • a conductive film having a Zr content of 0 atomic% (pure copper) and 0.5 atomic% was formed on a glass substrate under the same conditions as in the “adhesion test” except that the post-anneal temperature was changed to 350 ° C.
  • a film was formed on the surface, and the specific resistance of the conductive film was measured.
  • Figure 11 shows the measurement results.
  • the horizontal axis in Fig. 11 indicates the ratio of the partial pressure of oxygen in the vacuum chamber to the total pressure, and the vertical axis indicates the specific resistance.
  • the alloy film containing Zr in copper had a smaller difference in specific resistance than the copper film formed by sputtering of a pure copper target.
  • the Zr content is 0 atomic%, 0.1 atomic%, 3.0 atomic%, 10 atomic%, and 20 atomic%
  • the oxygen partial pressure with respect to the total pressure in the vacuum atmosphere is 0%, 0.1 %, 3.0%, 10%, and 20%
  • the post-annealing temperature was 450 ° C, under the same conditions as the Zr “adhesion test” above, the surface of the glass substrate, and the silicon layer (Si layer)
  • a conductive film was formed on the surface of each of the samples to make a total of 50 types of sample pieces.
  • the above-mentioned “adhesion test” and the measurement of the specific resistance of the conductive film were performed on the sample pieces in which the conductive film was formed on the surface of the glass substrate. Furthermore, the presence or absence of copper diffusion into the Si layer was confirmed on the sample piece formed on the surface of the Si layer.
  • the Zr content in the conductive film is 0.1 atomic% or more and the total pressure in the vacuum atmosphere is reduced.
  • the oxygen gas partial pressure was 0.1% or more, it was confirmed that the conductive film was not peeled off from the glass substrate nearly 100% and the adhesion was high.
  • the partial pressure of oxygen gas with respect to the total pressure in the vacuum atmosphere is 20% of the total pressure
  • the specific resistance is high compared to the case of less than 20%, and the resultant force is the same as that of the source and drain electrodes.
  • the conductive film was a value that had no practical problem. However, if the oxygen gas partial pressure exceeds 20% of the total pressure, and the sputtering gas partial pressure decreases, the sputtering speed decreases and the film formation efficiency deteriorates, so the oxygen gas partial pressure is less than the total pressure in the vacuum atmosphere.
  • the conductive film is preferably formed under the condition of 20% or less.
  • an electrode made of a conductive film was created by changing the Zr content on each substrate surface. 6 types of sample pieces were obtained.
  • an electrode having a pure copper film strength of 350 nm was formed on the surface of the silicon substrate and the surface of the glass substrate.
  • the pure copper film was formed by sputtering a pure copper target without introducing oxygen gas into the vacuum chamber (oxygen partial pressure zero).
  • the characteristics as an electrode were evaluated.
  • the measurement results are shown in Table 8 below together with the Zr content of the conductive film and the oxygen partial pressure when the conductive film is formed.
  • the electrode made of a pure copper film had a low specific resistance, no adhesion, and copper element diffused into the silicon layer.
  • the specific resistance of the electrode obtained by reducing the film thickness of the conductive film containing Zr and growing the pure copper film on the conductive film is almost the same as when the electrode is formed of the pure copper film. It was.
  • the electrode is composed of two or more layers of a conductive film containing both oxygen and an additive metal, and a conductive film (for example, pure copper film) that does not contain oxygen and an additive metal! / It is most desirable to dispose a conductive film containing both oxygen and an additive metal at the interface with the silicon layer.
  • a conductive film having a different Zr content is formed on the surface of the glass substrate, and after forming the thin film electrode by patterning the conductive film, the film thickness as a transparent electrode on the same glass substrate surface as the thin film electrode Three types of sample pieces were made by depositing and patterning 150 nm ITO.
  • a thin film electrode was formed by forming an A1 film and a pure copper film, respectively, and a transparent electrode made of ITO was formed on the glass substrate surface on which the thin film electrode was formed.
  • the thin film electrode made of a conductive film containing Zr had a contact resistance with the transparent electrode as low as that of the thin film electrode made of a pure copper film.
  • the thin film electrode with the A1 film has a higher contact resistance than that of a pure copper film or a conductive film formed according to the present invention.
  • the contact resistance after heat treatment is so high that it cannot be used for a TFT substrate. . Therefore, the conductive film formed according to the present invention has adhesion to the Si layer as described above.
  • TFT Thin Film Transistor
  • Reference numeral 41 in FIG. 7 (a) denotes a transparent substrate having an insulating layer (for example, an SiO layer) 42 formed on the surface, and a predetermined region on the surface of the insulating layer 42 is mainly composed of Si, A silicon layer 61 doped with a dopant is disposed.
  • an insulating layer for example, an SiO layer
  • a source region 62 and a drain region 64 are formed in the silicon layer 61, and a channel region 63 is formed between the source region 62 and the drain region 64.
  • a gate oxide film 66 is formed on the surface of the silicon layer 61 over the source region 62, the channel region 63, and the drain region 64, and a gate electrode 67 is disposed on the surface of the gate oxide film 66. .
  • the surface of the insulating layer 42 on the side where the gate electrode 67 is disposed is covered with a first interlayer insulating film 43.
  • a part of the source region 62 and a part of the drain region 64 protrude from the gate oxide film 66, and the source region 62 protrudes from the gate oxide film 66 in the first interlayer insulating film 43.
  • a first through hole 69a where the protruding portion is exposed on the bottom surface and a second through hole 69b where the portion protruding from the gate oxide film 66 of the drain region 64 is exposed on the bottom surface are formed.
  • the transparent substrate 41 in this state is carried into the film forming apparatus 1 shown in FIG.
  • a first conductive film is formed on the surface on which the first interlayer insulating film 43 is formed, and in the step shown in FIG. 2 (c), the first conductive film is formed.
  • a copper film is formed on the surface.
  • FIG. 7 (b) shows a state in which the first conductive film 52 and the copper film 53 are formed.
  • the first conductive film 52 is formed on the surface of the first interlayer insulating film 43, the first,
  • the second through holes 69a and 69b are in close contact with the inner wall surface and the bottom surface. Accordingly, the first conductive film 52 is in close contact with the surface of the source region 62 and the surface of the drain region 64 at the bottom surfaces of the first and second through holes 69a and 69b.
  • the insides of the first and second through holes 69a and 69b are filled with the first conductive film 52 and the copper film 53.
  • the transparent substrate 41 in this state is returned from the second film formation chamber 3 to the first film formation chamber 2, and the same method as the method in which the first conductive film 52 is formed on the surface of the first interlayer insulating film 43.
  • a second conductive film 54 is formed on the surface of the copper film 53 (FIG. 7 (c)).
  • Reference numeral 50 in FIG. 7 (c) denotes a conductor composed of first and second conductive films 52 and 54 and a copper film 53.
  • the conductor 50 is patterned to separate the portion filled in the first through hole 69a and the portion filled in the second through hole 69b of the conductor 50.
  • Reference numeral 51 in FIG. 7 (d) denotes a source electrode composed of a portion filled in the first through hole 69a of the conductor 50 and a portion remaining around the first through hole 69a.
  • Reference numeral 55 in FIG. A drain electrode composed of a portion filled in the second through hole 69b of the body 50 and a portion remaining around the portion is shown.
  • the first conductive film 52 is in close contact with the source region 62 and the drain region 64 at the bottom surfaces of the first and second through holes 69a and 69b. 52 is electrically connected to the source region 62, and the first conductive film 52 of the drain electrode 55 is electrically connected to the drain region 64.
  • the copper film 53 and the second conductive film 54 are electrically connected to the first conductive film 52
  • the copper film 53 and the second conductive film 54 of the source electrode 51 are Source region 62 through conductive film 52
  • the copper film 53 and the second conductive film 54 of the drain electrode 55 are electrically connected to the drain region 64 through the first conductive film 52. Accordingly, the entire source electrode 51 is electrically connected to the S source region 62, and the entire drain electrode 55 is electrically connected to the drain region 64.
  • a second interlayer insulating film 44 is formed on the surface of the transparent substrate 41 on which the source electrode 51 and the drain electrode 55 are formed, and a shielding film is formed at a predetermined position on the surface of the second interlayer insulating film 44.
  • a third interlayer insulating film 46 is formed on the surface of the second interlayer insulating film 44 on the side where the shielding film 76 is disposed (FIG. 8A).
  • a third through hole 72 that communicates with the second and third interlayer insulating films 44 and 46 is formed immediately above the drain electrode 55, and the drain electrode is formed on the bottom surface of the third through hole 72.
  • an ITO transparent conductive film was formed by sputtering or the like on the surface on the side where the third through-hole 72 was formed, and the transparent conductive film was patterned.
  • the transparent electrode 71 is composed of ITO filling the third through hole 72 and the transparent conductive film remaining on and around the third through hole 72 (FIG. 8 (b)).
  • Reference numeral 40 in FIG. 8 (b) denotes a TFT panel (panel with a thin film transistor) in a state where a transparent electrode 71 is formed.
  • the transparent electrode 71 is formed on the second conductive film 54 of the drain electrode 55. Electrically connected.
  • the copper film 53 and the first conductive film 52 of the drain electrode 55 are electrically connected to the transparent electrode 71 via the second conductive film 54, and the entire drain electrode 55 is electrically connected to the transparent electrode 71.
  • the transparent electrode 71 and the drain region 64 are electrically connected through the drain electrode 55.
  • the channel region 63 has the same conductivity type as that of the source and drain regions 62 and 64, and has a low concentration of force impurities.
  • a low-resistance accumulation layer is formed in the portion that contacts the gate electrode 67 through the gate oxide film 66 in the channel region 63.
  • the source region 62 and the drain region 64 are formed through the storage layer. Are electrically connected and current flows.
  • the channel region 63 may have a conductivity type opposite to that of the source and drain regions 62 and 64.
  • the channel region 63 passes through the gate oxide film 66 of the channel region 63.
  • an inversion layer having the same conductivity type as the source and drain regions 62 and 64 is formed in a portion in contact with the gate electrode 67, and the source region 62 and the drain region 64 are electrically connected by the inversion layer, and current flows. .
  • drain electrode 55 is electrically connected to the transparent electrode 71, when a current flows between the source region 62 and the drain region 64, a current flows to the transparent electrode 71.
  • the first and second conductive films 52 and 54 formed by the present invention have high adhesion to Si, the source electrode 51 and the drain electrode 55 are difficult to peel off from the silicon layer 61, and the first and second Since the second conductive films 52 and 54 have high diffusion preventing properties, the constituent metal (Cu) of the copper film 53 does not diffuse into the silicon layer 61.
  • the conductive films 52 and 54 formed according to the present invention have low specific resistance and low contact resistance with the transparent conductive film, the source electrode 51 and the drain electrode 55 of the TFT 60 are made conductive. Are better.
  • the conductive film formed according to the present invention is suitable as a barrier film for an electrode that is in close contact with the silicon layer 61 and the transparent electrode 71.
  • Reference numeral 80 in FIG. 9 represents a second example of a TFT panel manufactured according to the present invention.
  • the TFT panel 80 includes a transparent substrate 82 and a TFT 90 disposed on the surface of the transparent substrate 82.
  • the gate electrode 83 of the TFT 90 is disposed on the surface of the transparent substrate 82, and the surface of the transparent substrate 82 on the side where the gate electrode 83 is disposed is insulated to cover the surface and side surfaces of the gate electrode 83.
  • a film 84 is formed, a silicon layer 86 is disposed on the surface of the insulating film 84 on the gate electrode 83, and a transparent electrode 85 made of a transparent conductive film is disposed on the surface of the insulating film 84 away from the silicon layer 86. Is placed! /
  • a source region 87, a channel region 88, and a drain region 89 are formed in the same manner as the silicon layer 61 shown in FIG. 8B.
  • the bottom surface of the source electrode 91 is in close contact with the surface of the source region 87, and the bottom surface of the drain electrode 92 is in close contact with the surface of the drain region 89.
  • the drain electrode 92 is partially extended to the transparent electrode 85 and its bottom surface is in close contact with the surface of the transparent electrode 85. Therefore, the bottom surface of the drain electrode 92 is in close contact with both the drain region 89 and the transparent electrode 85. Yes.
  • the source electrode 91 and the drain electrode 92 have a conductive film 93 formed by the forming method of the present invention and a copper film 94 disposed on the surface of the conductive film 93.
  • the transparent electrode 85 and the silicon layer 86 exposed on the surface of the transparent substrate 82 are used as the film formation target, and the transparent electrode of the film formation target is used.
  • a conductive film is formed on the entire surface where 85 and the silicon layer 86 are exposed, a copper film is formed on the surface of the conductive film, and then the conductive film and the copper film are patterned together.
  • Conductive films 93 are located on the bottom surfaces of the drain electrode 92 and the source electrode 91, respectively. Since the bottom surface of the drain electrode 92 is in close contact with both the drain region 89 and the transparent electrode 85 as described above, the conductive film 93 of the drain electrode 92 is electrically connected to both the transparent electrode 85 and the drain region 89. Has been.
  • the copper film 94 of the drain electrode 92 is electrically connected to both the transparent electrode 85 and the drain region 89 via the conductive film 93. The whole is electrically connected to both the drain region 89 and the transparent electrode 85.
  • the conductive film 93 of the source electrode 91 is electrically connected to the source region 87, and the copper film 94 of the source electrode 91 is electrically conductive film 9. 3 is electrically connected to the source region 87 through 3, and the entire source electrode 91 is electrically connected to the source region 87.
  • the conductive film 93 formed according to the present invention has a low contact resistance with ITO, the conductivity between the drain electrode 92 and the transparent electrode 85 is excellent.
  • the source electrode 91 is connected to a source wiring (not shown), and a voltage is applied from the source wiring to the source electrode 91 in a state where a voltage is applied to the gate electrode 83.
  • a current flows from the source region 87 through the channel region 88 to the drain region 89, and the current is supplied to the transparent electrode 85 through the drain electrode 92.
  • Reference numeral 140 in FIG. 10 denotes a TFT panel according to a third example of the present invention.
  • This TFT panel 140 is the same as that described above except that the source electrode 151 and the drain electrode 155 are made of a conductive film formed according to the present invention. It has the same structure as the TFT panel 40 shown in FIG. 8 (b).
  • the TFT panel of the present invention is used in, for example, a liquid crystal display and an organic EL display device.
  • ITO is used as the constituent material of the transparent electrodes 71 and 85 in the above, the present invention is not limited to this, and a transparent conductive film made of various metal oxides such as a zinc oxide film can be used besides ITO. Touch with force S.
  • the target unit 10 used for forming the conductive film is not particularly limited.
  • Reference numeral 13 in FIG. 13 shows another example of the film forming apparatus used in the present invention.
  • This film forming apparatus 18 is formed by the film forming apparatus shown in FIG. It has the same configuration as device 1.
  • This target 19 is an alloy target containing copper as a main component and containing one or more of the above-mentioned added metals.
  • the conductive film 25 is formed using this target 19 instead of the target portion 10 shown in FIG. 1, the content of the additive metal in the conductive film 25 is substantially equal to the content of the additive metal in the target 19. Natsuta.
  • the copper film 53 containing copper as a main component is separated from the conductive films (first and second conductive films 52 and 54).
  • the force S described in the case of creating using various targets, the present invention is not limited to this.
  • the inside of the first film formation chamber 2 is evacuated to lower the oxygen gas partial pressure inside the first film formation chamber 2 than during the formation of the conductive film.
  • the copper film may be formed by sputtering the same target portion 10 used for forming the conductive film.
  • an oxygen gas partial pressure that enhances adhesion may be selected, and when a copper film is formed, an oxygen partial pressure that reduces the specific resistance may be used.
  • the first and second conductive films 52 and 54 may be formed using the same target portion 10, or may be formed using different target portions 10 to determine the type and content of the added metal. You may change it.
  • the oxygen partial pressure when forming the first and second conductive films 52 and 54 may be the same, or the oxygen partial pressure may be changed.
  • the annealing treatment method is not particularly limited, but it is preferably performed in a vacuum atmosphere.
  • the film formation target with the conductive film formed is transferred to another film formation chamber or a heating apparatus. In the meantime, it is preferable to transport the film formation target in a vacuum atmosphere without exposing it to the air.
  • the sputtering gas is not limited to Ar, and Ne, Xe, or the like can be used in addition to Ar.
  • the conductive film formed according to the present invention may be used for barrier films and electrodes (wiring films) of other electronic components such as semiconductor elements and wiring boards as well as TFTs and TFT film electrodes. I'll do it.
  • the oxidizing gas is not particularly limited as long as it contains oxygen atoms in its chemical structure, and O, H 2 O, etc. can be used in addition to oxygen (O 2).
  • the transparent substrate is not limited to a glass substrate, and for example, a quartz substrate or a plastic substrate can be used.
  • the type and manufacturing method of the silicon layer used in the present invention are not particularly limited.
  • a silicon layer amorphous silicon layer, polysilicon layer
  • a TFT silicon layer deposited by sputtering, vapor deposition, or the like
  • a TFT silicon layer Widely used can be used.
  • the additive metals used in the present invention are Ti, Zr, Hf, V, Nb, Ta, Cr, Mo, W, Mn, Fe, Ru as described above. And Os, Co, Ni, Bi, Ag, Zn, Sn, B, C, A1, Si, La, Ce, Pr, and Nd are preferred. Using only one type A conductive film containing one type of additive metal may be formed, or two or more types may be used to form a conductive film containing two or more types of additive metal. Of these additive metals, the fourth group elements such as Ti and Zr are particularly suitable for the present application.
  • a substrate for example, a glass substrate is carried into the vacuum chamber 2 of the film forming apparatuses 1 and 18 shown in FIG.
  • the first conductive film, the copper film, and the second conductive film are stacked in the same order as described in FIGS. Form.
  • FIG. 14A shows a state in which the conductor 213 is formed on the surface of the substrate 211.
  • the gate electrode 215 and the storage capacitor electrode 212 are formed by the patterned conductor 213. Is done.
  • a nitride nitride film (SiN), a silicon oxide film (SiO 2), or a nitrided nitride oxide film is formed by CVD or the like.
  • a gate insulating film 214 made of (SiON) is formed.
  • FIG. 16 is an enlarged cross-sectional view of a portion where the gate electrode 215 (or storage capacitor electrode 212) is disposed.
  • the gate electrode 215 and the storage capacitor electrode 212 include the first and second conductive films 251 and 252 and the copper film 253 described above.
  • the first conductive film 251 is in close contact with the substrate 211
  • the second conductive film 252 is in close contact with the gate insulating film 214
  • the copper film 253 is between the first and second conductive films 251 and 252.
  • first and second conductive films 251 and 252 contain oxygen and an additive metal, they have high adhesion to the substrate 211 and the gate insulating film.
  • the copper film 253 having a low electric resistance is disposed between the first and second conductive films 251, 252, the electric resistance of the entire gate electrode 215 and the storage capacitor electrode 212 is low.
  • a channel semiconductor layer (channel region) 216 made of, for example, amorphous silicon is formed on the surface of the gate insulating film 214 by a CVD method or the like (FIG. 14 (d)).
  • an ohmic layer 217 containing silicon as a main component and containing impurities is formed on the surface of the channel semiconductor layer 216 by a CVD method or the like (FIG. 14 (e)).
  • the substrate 211 on which the ohmic layer 217 is formed is carried into the vacuum chamber 2 of the film forming apparatuses 1 and 18 shown in FIG. 1 or 13, and the first step is performed in the same process as the film formation of the conductor 213.
  • the conductive film 251, the copper film 253, and the second conductive film 252 are stacked in the order described to form a conductor 223 (FIG. 15A).
  • the conductor 223, the ohmic layer 217, and the channel semiconductor layer 216 are patterned by a photographic process and an etching process.
  • the patterning removes the portion of the ohmic layer 217 and the conductor 223 that are located on the channel semiconductor layer 216, the portion that is located directly above the center of the gate electrode 215, and both sides of the gate electrode 215. Leave the part located at.
  • Reference numerals 225 and 226 in FIG. 15 denote a source semiconductor layer (source region) and a drain semiconductor layer (drain region) composed of portions remaining on both sides of the gate electrode 215 of the ohmic layer 217, respectively. ing.
  • Reference numerals 221 and 222 in the figure indicate a source electrode and a drain electrode formed by portions of the conductor 223 remaining on both sides of the gate electrode 215.
  • an interlayer insulating film 224 that also has a nitrided nitride film, a oxidized silicon film, or a nitrided nitride oxide film force is formed on the surfaces of the source electrode 221 and the drain electrode 222 by a CVD method or the like (FIG. 1).
  • Reference numeral 220 in FIG. 15C denotes a thin film transistor (TFT) in a state where an interlayer insulating film 224 is formed
  • reference numeral 210 in the same figure denotes a panel with a thin film transistor.
  • the source electrode 221 and the drain electrode 222 have first and second conductive films 251, 252, and a copper film 253.
  • One conductive film 251 is in close contact with the ohmic layer 217
  • the second conductive film 252 is in close contact with the interlayer insulating film 224
  • the copper film 253 is between the first and second conductive films 251 and 252.
  • the ohmic layer 217 contains silicon as a main component.
  • the first and second conductive films 251 and 252 are oxygen And an additive metal, it has high adhesion to silicon and an insulating film. Therefore, the source electrode 221 and the drain electrode 222 are not easily peeled off from the ohmic layer 217 and the interlayer insulating film 224. Further, copper does not diffuse from the first and second conductive films 251 and 252 into the ohmic layer 217.
  • the source semiconductor layer 225 and the drain semiconductor layer 226, and the source electrode 221 and the drain electrode 222 are separated from each other by an opening 218 located directly above the center of the gate electrode 215. .
  • the opening 218 is filled with an interlayer insulating film 224.
  • the channel semiconductor layer 216 has the same conductivity type as the source and drain semiconductor layers 225 and 226, and the impurity concentration is low.
  • the channel semiconductor layer 216 may have a conductivity type opposite to that of the source and drain semiconductor layers 225 and 226.
  • the gate electrode 215 contacts the gate electrode 215 through the gate insulating film 214 of the channel semiconductor layer 216.
  • An inversion layer having the same conductivity type as that of the source and drain semiconductor layers 225 and 226 is formed in the portion, and the source semiconductor layer 225 and the drain semiconductor layer 226 are electrically connected by the inversion layer, and a current flows.
  • FIG. 15 (d) shows a pattern after opening a portion of the interlayer insulating film 224 on the drain electrode 222 or the source electrode 221 (here, the drain electrode 222) and a portion on the storage capacitor electrode 212. A state in which the transparent conductive film is disposed on the interlayer insulating film 224 is shown.
  • Reference numeral 227 in the figure denotes a pixel electrode formed of a portion of the transparent conductive film located on the side of the thin film transistor 220.
  • Reference numeral 228 in the figure is a portion of the transparent conductive film located on the thin film transistor 220, and indicates a connecting portion formed of a portion in contact with the drain electrode 222.
  • the pixel electrode 227 is electrically connected to the drain electrode 222 via the connection portion 228.
  • a current flows through the pixel electrode 227.
  • Reference numeral 204 in FIG. 17 denotes a liquid crystal display device in which a liquid crystal 241 is disposed between a substrate 211 on which the TFT 20 is formed and a panel 240.
  • the node 240 has a glass substrate 242 and a counter electrode 245 disposed on the surface of the glass substrate 242.
  • the counter electrode 245 and the pixel electrode 227 are opposed to each other with the liquid crystal 241 interposed therebetween.
  • the light transmittance of the liquid crystal 241 can be changed by controlling the voltage applied between the pixel electrode 227 and the counter electrode 245.
  • the liquid crystal display device 204 may be made using the substrate 211 on which any of the TFTs of the first to third examples is formed instead of the TFT 220 of the fourth example! /.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Thermal Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)
  • Physical Vapour Deposition (AREA)
  • Liquid Crystal (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

明 細 書
導電膜形成方法、薄膜トランジスタ、薄膜トランジスタ付パネル、及び薄膜 トランジスタの製造方法
技術分野
[0001] 本発明は、電子部品向け金属配線膜、ならびに、その成膜方法としてのスパッタリ ングプロセスに関するものである。
背景技術
[0002] 従来、電子部品用の金属配線膜には、 A1や Cuなどの低抵抗材料や Mo、 Cr等が 使用されている。たとえば TFT (Thin film transistor)液晶ディスプレイではパネ ルの大型化とともに、配線電極の低抵抗化の要求が大きくなつてきており、低抵抗配 線として A1や Cuを用いる必要性が高まって!/、る。
[0003] TFTで用いられて!/、る A1配線では後工程でのヒロック発生や、 A1配線をソースドレ イン電極として用いた場合の下地 Si層への拡散の問題、 ITO (インジウム '錫酸化物
)からなる透明電極とのコンタクト抵抗の劣化などの問題があり、それらを回避するた め、 Moや Cr及びそれらを主成分とする合金膜を前後に積層するバリア層が必要と なる。
[0004] 一方、 Cu配線に関しては、 Cuは Aはり低抵抗な材料である。 A1は ITO透明電極と のコンタクト抵抗の劣化が問題とされる力 S、 Cuは酸化しにくいためコンタクト抵抗も良 好である。
[0005] 従って、 Cuを低抵抗配線膜として用いる必要性が高まっている。しかし、 Cuは他の 配線材料と比べて、ガラスや Si等の下地材料との密着性が悪いという問題や、ソース ドレイン電極として用いた場合、 Si層に Cuが拡散するという問題があるため、 Cu配線 と他の層との界面に密着性の向上や拡散防止のためのバリア層が必要となる。
[0006] また半導体で用いられている Cuメツキの下地 Cuシード層に関しても、上記と同様 に拡散の問題から、 TiNや TaN等の拡散防止のバリア層が必要となっている。
[0007] Cuを主成分とした電子部品向け金属配線膜の関連特許としては、 Cuに Mo等の 元素を添加することを特徴とする技術 (特開 2005— 158887)や、純粋な Cuのスパッ タリングによる成膜プロセス中に窒素や酸素を導入することを特徴とする技術 (特開平 10 - 12151)が知られて!/、る力 S、レ、ずれも密着性や低抵抗化及びヒロックに対する 耐性に問題がある。
特許文献 1 :特開 2005— 158887号公報
特許文献 2:特開平 10— 12151号公報
発明の開示
発明が解決しょうとする課題
[0008] 本発明は、上記のような従来技術の課題を解決し、低抵抗、 ITO透明電極とのコン タクト抵抗、ガラスや Siとの密着性、ソースドレイン電極として用いた場合の Si層との 拡散防止、ヒロック耐性、これらデバイスに対して要求される膜特性の優れた Cu系配 線膜および Cu系バリア層膜の製造方法を提供することを目的としている。
課題を解決するための手段
[0009] 上記課題を解決するために本発明は、スパッタリング法により、真空雰囲気中で成 膜対象物表面に、銅を主成分とし、添加金属を含む導電膜を形成する導電膜形成 方法であって、化学構造中に酸素原子を有する酸化ガスを前記真空雰囲気中に供 給しながら、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ru と、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 P rと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添加金属を含むター ゲットをスパッタリングして、前記添加金属を前記導電膜に含有させる導電膜形成方 法である。
本発明は導電膜形成方法であって、表面の少なくとも一部にシリコン層とガラス基 板のいずれか一方又は両方が露出する前記成膜対象物を用い、前記導電膜を、前 記シリコン層表面と前記ガラス基板のいずれか一方又は両方に形成する導電膜形成 方法である。
本発明は導電膜形成方法であって、前記添加金属には Tiを選択し、前記酸化ガス には酸素ガスを用い、前記真空雰囲気の全圧に対する前記酸素ガスの分圧が 0. 1 %以上 20%以下になるよう前記酸素ガスを導入し、前記導電膜中に Tiを 0. 1原子 %以上含有させる導電膜形成方法である。 本発明は導電膜形成方法であって、前記添加金属には Zrを選択し、前記酸化ガス には酸素ガスを用い、前記真空雰囲気の全圧に対する前記酸素ガスの分圧が 0. 1 %以上 20 %以下になるよう前記酸素ガスを導入し、前記導電膜中に Zrを 0. 1原子 %以上含有させる導電膜形成方法である。
本発明は導電膜形成方法であって、表面の少なくとも一部に透明導電膜が露出す る前記成膜対象物を用い、前記導電膜を前記透明導電膜の表面に形成する導電膜 形成方法である。
本発明は薄膜トランジスタであって、ゲート電極と、シリコンを主成分とするドレイン 領域と、シリコンを主成分とするソース領域とを有し、前記ドレイン領域と前記ソース領 域に電圧を印加した状態で、前記ゲート電極に電圧を印加すると、前記ソース領域と 前記ドレイン領域の間に電流が流れる薄膜トランジスタを成膜対象物とし、化学構造 中に酸素原子を有する酸化ガスを前記真空雰囲気中に供給しながら、 Tiと、 Zrと、 H fと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Bi と、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 Prと、 Ndとからなる群より 選択される少なくともいずれ力、 1種類の添加金属を含むターゲットをスパッタリングし て形成された第一の導電膜が、前記ドレイン領域の表面と、前記ソース領域の表面 のいずれか一方又は両方に形成された薄膜トランジスタである。
本発明は薄膜トランジスタであって、前記添加金属には Tiが選択され、前記酸化ガ スには酸素ガスが用いられ、前記真空雰囲気の全圧に対する前記酸化ガスの分圧 が 0. 1 %以上 20%以下になるよう前記酸化ガスが導入され、前記第一の導電膜中 に Tiが 0. 1原子%以上含有された薄膜トランジスタである。
本発明は薄膜トランジスタであって、前記添加金属には Zrが選択され、前記酸化ガ スには酸素ガスが用いられ、前記真空雰囲気の全圧に対する前記酸化ガスの分圧 が 0. 1 %以上 20%以下になるよう前記酸化ガスが導入され、前記第一の導電膜中 に Zrが 0· 1原子%以上含有された薄膜トランジスタである。
本発明は、基板を有し、前記基板表面上には、薄膜トランジスタと、透明導電膜とが 配置され、前記薄膜トランジスタは、ゲート電極と、シリコンを主成分とするドレイン領 域と、シリコンを主成分とするソース領域とを有し、前記ドレイン領域と前記ソース領域 に電圧を印加した状態で、前記ゲート電極に電圧を印加すると、前記ソース領域と前 記ドレイン領域の間に電流が流れるように構成された薄膜トランジスタ付パネルであ つて、前記薄膜トランジスタが配置された状態の前記基板を成膜対象物とし、化学構 造中に酸素原子を有する酸化ガスを前記真空雰囲気中に供給しながら、 Tiと、 Zrと 、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 Prと、 Ndとからなる群よ り選択される少なくともいずれ力、 1種類の添加金属を含むターゲットをスパッタリングし て形成された第一の導電膜が、前記ドレイン領域の表面と、前記ソース領域の表面 のいずれか一方又は両方と、前記透明導電膜の表面にそれぞれ形成された薄膜トラ ンジスタ付パネルである。
本発明は、基板を有し、前記基板表面上には、薄膜トランジスタと、透明導電膜とが 配置され、前記薄膜トランジスタは、ゲート電極と、シリコンを主成分とするドレイン領 域と、シリコンを主成分とするソース領域とを有し、前記ドレイン領域と前記ソース領域 に電圧を印加した状態で、前記ゲート電極に電圧を印加すると、前記ソース領域と前 記ドレイン領域の間に電流が流れる ように構成された薄膜トランジスタ付パネルであ つて、前記ドレイン領域の表面と、前記ソース領域の表面のいずれか一方又は両方 には、第一の導電膜が配置され、前記第一の導電膜の表面には銅を主成分とする 銅膜が配置され、前記銅膜の表面には第二の導電膜が配置され、前記第一、第二 の導電膜は、前記薄膜トランジスタが配置された状態の前記基板を成膜対象物とし、 化学構造中に酸素原子を有する酸化ガスを前記真空雰囲気中に供給しながら、 Tiと 、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 Prと、 Ndとからな る群より選択される少なくともいずれ力、 1種類の添加金属を含むターゲットをスパッタリ ングして形成された薄膜トランジスタ付パネルである。
本発明は薄膜トランジスタ付パネルであって、前記添加金属には Tiが選択され、前 記酸化ガスには酸素ガスが用いられ、前記真空雰囲気の全圧に対する前記酸素ガ スの分圧が 0. 1 %以上 20%以下になるよう前記酸素ガスが導入され、前記第二の導 電膜中に Tiが 0. 1原子%以上含有された薄膜トランジスタ付パネルである。 本発明は薄膜トランジスタ付パネルであって、前記添加金属には Zrが選択され、前 記酸化ガスには酸素ガスが用いられ、前記真空雰囲気の全圧に対する前記酸素ガ スの分圧が 0. 1 %以上 20%以下になるよう前記酸素ガスが導入され、前記第二の導 電膜中に Zrが 0. 1原子%以上含有された薄膜トランジスタ付パネルである。
本発明は、シリコン層と接触する導電膜を有する薄膜トランジスタの製造方法であつ て、化学構造中に酸素原子を有する酸化ガスを真空雰囲気中に供給しながら、銅を 主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ru と、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 P rと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添加金属を含むター ゲットを、前記真空雰囲気中でスパッタリングして、前記導電膜を形成する薄膜トラン ジスタの製造方法である。
本発明は、透明導電膜に接触する導電膜を有する薄膜トランジスタの製造方法で あって、化学構造中に酸素原子を有する酸化ガスを真空雰囲気中に供給しながら、 銅を主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと 、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ce と、 Prと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添加金属を含む ターゲットを、前記真空雰囲気中でスパッタリングして、前記導電膜を形成する薄膜ト ランジスタの製造方法である。
本発明はガラス基板に接触する導電膜を有する薄膜トランジスタの製造方法であつ て、化学構造中に酸素原子を有する酸化ガスを真空雰囲気中に供給しながら、銅を 主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ru と、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 P rと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添加金属を含むター ゲットを、前記真空雰囲気中でスパッタリングして、前記導電膜を形成する薄膜トラン ジスタの製造方法である。
本発明は、シリコン層と透明導電膜に接触する導電膜を有する薄膜トランジスタの 製造方法であって、化学構造中に酸素原子を有する酸化ガスを真空雰囲気中に供 給しな力ら、 同を主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 Alと、 Siと 、 Laと、 Ceと、 Prと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添カロ 金属を含むターゲットを、前記真空雰囲気中でスパッタリングして、前記導電膜を形 成する薄膜トランジスタの製造方法である。
本発明は、シリコンを主成分とするシリコン層と、前記シリコン層と接触する第一の導 電膜と、銅を主成分し、前記第一の導電膜の表面に形成された銅膜と、前記銅膜の 表面に形成された第二の導電膜とを有し、前記第二の導電膜に透明導電膜が接触 する薄膜トランジスタの製造方法であって、化学構造中に酸素原子を有する酸化ガ スを真空雰囲気中に供給しながら、銅を主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 T aと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Sn と、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 Prと、 Ndと力、らなる群より選択される少、なくとも いずれ力、 1種類の添加金属を含むターゲットを、前記真空雰囲気中でスパッタリング して、前記第一、第二の導電膜を形成する薄膜トランジスタの製造方法である。 本発明は薄膜トランジスタの製造方法であって、前記真空雰囲気の全圧に対する 前記酸化ガスの分圧が 0. 1 %以上 20%以下になるよう前記酸化ガスを導入し、前記 スパッタリングを行う薄膜トランジスタの製造方法である。
[0010] 本発明で主成分とは、含有量が 50原子%以上のものを指す。従って、銅を主成分 とするターゲットは銅を 50原子%以上含有し、銅を主成分とする導電膜は銅を 50原 子%以上含有する。
[0011] 尚、第一、第二の導電膜は互いに電気的に接続されたものであれば、第一、第二 の導電膜が一体化していてもよいし、第一、第二の導電膜の間に純銅膜等の他の導 電膜が密着配置されたものであってもょレ、。
発明の効果
[0012] 本発明によれば、低抵抗で、かつ成膜対象物に対して密着性の高い導電膜が得ら れる。また、導電膜をシリコン層と密着するよう形成した場合、そのシリコン層に銅の 拡散が起こらない。導電膜を透明導電膜と密着するよう形成した場合、透明導電膜 に対するコンタクト抵抗も低い。従って、シリコン層や透明導電膜に密着する膜、具体 的には、ソース電極やドレイン電極の導電膜として特に適している。 図面の簡単な説明
[0013] [図 1]本発明に用いる成膜装置の一例を説明する断面図
[図 2] (a)〜 (c):導電膜と銅膜を成膜する工程を説明する断面図
[図 3]酸素ガスの分圧と比抵抗との関係を示すグラフ (Ti)
[図 4]後ァニール温度と比抵抗との関係を示すグラフ(Ti)
[図 5]導電膜のシリコン層拡散性を示す電子顕微鏡写真
[図 6]銅膜のシリコン層拡散性を示す電子顕微鏡写真
[図 7] (a)〜(d): TFTパネルを製造する工程の前半を説明する断面図
[図 8] (a)、 (b): TFTパネルを製造する工程の後半を説明する断面図
[図 9]本発明により製造される TFTパネルの一例を説明する断面図
[図 10]本発明により製造される TFTパネルの他の例を説明する断面図
[図 11]酸素ガスの分圧と比抵抗との関係を示すグラフ
[図 12]後ァニール温度と比抵抗との関係を示すグラフ
[図 13]本発明に用いる成膜装置の他の例を説明する断面図
[図 14] (a)〜(e):第四例の TFTを製造する工程の前半を説明する断面図
[図 15] (a)〜(d):第四例の TFTを製造する工程の後半を説明する断面図
[図 16]ゲート電極と蓄積容量電極を説明するための拡大断面図
[図 17]液晶表示装置の一例を説明するための断面図
符号の説明
[0014] 1 , 18……成膜装置 2……第一の成膜室 (真空槽) 10、 19……ターゲット部( ターゲット) 11……主ターゲット 12……畐 IJターゲット 22、 41、 82、 211…… 基板 23、 61、 86……シリコン層 25、 52、 54、 93、 251、 252……導電膜(第 一、第二の導電膜) 26、 253…… 同膜 40、 80、 210…… TFTノ ネノレ 60、 90、 220…… TFT 62、 87、 225……ソース領域 64、 89、 226……ドレイン領 域 71、 85……透明電極 (透明導電膜)
発明を実施するための最良の形態
[0015] 本発明により導電膜を形成する工程について詳細に説明する。
[0016] 図 1の符号 1は本発明に用いる成膜装置の一例を示している。成膜装置 1は真空 槽からなる第一の成膜室 2を有しており、第一の成膜室 2には真空排気系 9と、スパッ タガス供給系 6と、酸素ガス供給系 8とが接続されている。
[0017] この成膜装置 1を用いて導電膜を成膜するには、先ず、真空排気系 9によって第一 の成膜室 2の内部を真空排気し、真空排気を続けながらスパッタガス供給系 6と酸素 ガス供給系 8からそれぞれスパッタガスと酸化ガス(ここでは酸素ガス)を第一の成膜 室 2内部に導入し、酸素ガスを含有する所定圧力の第一の真空雰囲気を形成する。
[0018] 図 2 (a)の符号 21は基板 22の表面にシリコン層 23 (ここではアモルファスシリコン層
)が形成された成膜対象物を示しており、第一の真空雰囲気を維持したまま成膜対 象物 21を第一の成膜室 2内部に搬入する。
[0019] 第一の成膜室 2の内部には基板ホルダ 7と、ターゲット部 10とが互いに対面するよう 配置されており、成膜対象物 21をシリコン層 23が形成された面をターゲット部 10に 向けて基板ホルダ 7に保持させる。
[0020] 基板ホルダ 7の裏面側には加熱手段 4が配置されており、加熱手段 4に通電して基 板ホルダ 7上の成膜対象物 21を所定の成膜温度に加熱する。
[0021] ターゲット部 10は銅を主成分とする主ターゲット 11と、添加金属(ここでは Ti又は Zr
)を主成分とする副ターゲット 12とで構成されている。
[0022] 主ターゲット 11は板状であって、片面を基板ホルダ 7に向けて配置されている。畐 IJ ターゲット 12は主ターゲット 11よりも平面形状が小さぐ主ターゲット 11の基板ホルダ
7に向けた側の面上に配置されている。主ターゲット 11と副ターゲット 12は真空槽 2 外部に配置された電源 5に接続されている。
[0023] 主ターゲット 11の裏面には磁界形成装置 14が配置されており、第一の真空雰囲気 を維持しながら、電源 5から主ターゲット 11と副ターゲット 12の両方に電圧を印加す ると、主ターゲット 11と副ターゲット 12の両方がマグネトロンスパッタされ、銅のスパッ タ粒子と、添加金属のスパッタ粒子がそれぞれ放出され、それらのスパッタ粒子が成 膜対象物 21のシリコン層 23表面に到達する。
[0024] 畐 ijターゲット 12の平面形状は、主ターゲット 11の平面形状に比べて小さぐ添加金 属のスパッタ粒子が放出される量は、銅のスパッタ粒子が放出される量よりも小さレ、か ら、成膜対象物 21に到達する銅スパッタ粒子の量は、添加金属のスパッタ粒子よりも 多ぐシリコン層 23表面には、銅を主成分とし、添加金属が含有された導電膜 25が 成長する(図 2 (b) )。
[0025] 尚、本発明の成膜方法は、シリコン層 23表面に導電膜 25を形成する場合だけでな ぐガラス基板の表面に導電膜 25を形成する場合にも用いられる。
[0026] 導電膜 25が成長している間、成膜対象物 21を上述した成膜温度に維持すると、導 電膜 25のシリコン層 23や基板 22 (例えばガラス基板)に対する密着性がより高くなる
[0027] 第一の成膜室 2には真空槽で構成された第二の成膜室 3が接続されている。第二 の成膜室 3には真空排気系 9とスパッタガス供給系 6とが接続されており、真空排気 系 9で第二の成膜室 3内部を真空排気した後、真空排気を続けながらスパッタガス供 給系 6からスパッタガスを供給して、第二の成膜室 3内部に酸素ガスを含有しない第 二の真空雰囲気を形成しておく。
[0028] 導電膜 25を所定膜厚まで成長させた後、成膜対象物 21の一部を後述する「密着 性試験」と、「比抵抗試験」と、「密着性、比抵抗、拡散試験」、「添加金属の種類」の ために成膜装置 1から取り出し、不図示の加熱装置に搬入して加熱処理 (ァニール 処理)を行い、残りの成膜対象物 21を第二の真空雰囲気を維持したまま第二の成膜 室 3内部に搬入する。
[0029] 第二の成膜室 3内部には銅を主成分とする銅ターゲット 15が配置されており、第二 の真空雰囲気を維持しながら、第二の成膜室 3を接地電位に置いた状態で銅ターグ ット 15に負電圧を印加してスパッタリングすると、導電膜 25の表面に、銅を主成分と し、添加金属を含有しない銅膜が成長する。
[0030] 図 2 (c)は銅膜 26が形成された状態を示しており、この状態の成膜対象物 21を成 膜装置 1から取り出し、後述する「電極評価試験」に用いた。
実施例
[0031] 先ず、添加金属として Tiを用いる場合について検討する。
[0032] <密着性試験〉
主ターゲット 11として直径 7インチの銅(純度 99· 9原子%以上)ターゲットを、畐 IJタ 一ゲット 12として Tiからなるものを用い、導電膜 25中の Tiの含有量と、成膜時の酸素 分圧と、ァニール処理時の加熱温度(後ァニール温度)を変えて、ガラス基板の表面 に導電膜 25を密着形成し、 125種類の試験片を作製した。
[0033] 尚、成膜条件は、導電膜 25の目標膜厚が 300nm、スパッタガスが Arガス、第一の 成膜室 2内部の全圧が 0.4Paとした。
[0034] 導電膜 25中の Tiの含有量と、成膜時の全圧に対する酸素分圧の割合と、後ァニ ール温度とを下記表 1に示す。
[0035] [表 1]
表 1 :密着性試験(Ti)
後ァニール溫度
Ti含有量 02添加分圧
添加元素 [at%] [%] as depo. 250 300 400 450
0 0/100 0/100 0/100 0/100 0/100
0.1 3/100 2/100 7/100 9/Ί00 11/100
0 3.0 27/100 28/100 31/100 34/100 39/100
10.0 45/100 45/100 52/100 58/100 59/100
20.0 66/100 69/100 70/100 81/100 84/100
0 13/100 12/100 17/100 20/100 21/100
0.1 98/100 98/100 97/100 99/100 98/100
0.1 3.0 93/100 100/100 100/100 100/100 100/100
10.0 100/100 100/100 100/100 100/100 100/100
20.0 100/100 100/100 100/100 100/100 100/100
0 20/100 23/100 25/100 24/100 27/100
0.1 98/100 100/100 100/100 100/100 100/100
Ti 0.5 3.0 100/100 100/100 100/100 100/100 100/100
10.0 100/100 100/100 100/100 100/100 100/100
20.0 100/100 100/100 100/100 100/100 100/100
0 41/100 44/100 47/100 46/100 48/100
0.1 100/100 100/100 100/100 100/100 100/100
1.0 3.0 100/100 100/100 100/100 100/100 100/100
10.0 100/100 100/100 100/100 100/100 100/100
20.0 100/100 100/100 100/100 100/100 100/100
0 76/100 79/100 77/100 75/100 74/100
0.1 100/100 100/100 100/100 100/100 100/100
10 3.0 100/100 100/100 100/100 100/100 100/100
10.0 100/100 100/100 100/100 100/100 100/100
20.0 100/100 100/100 100/100 100/100 100/100 [0036] 上記表 1中の「as depo.」とは導電膜 25成膜後に加熱を行わな力、つた場合である。 また、 Tiがゼロの場合は上記主ターゲット上に副ターゲットを配置せず、主ターゲット だけをスパッタリングした場合である。得られた導電膜について下記に示す条件で「 密着性」を調べた。
[0037] 〔密着性〕
ガラス基板の導電膜 25が成膜された面に先端が鋭利なカツタナイフで lmm角のマ スを 10行 X 10歹 1]、計 100個の刻みを入れ、粘着テープ(スコッチテープ)を貼り付け た後、粘着テープを剥がした時に残存する膜の個数で評価した。全部剥離した場合 は 0/100、密着性が高く 1つも剥離しない場合は 100/100となり、分子の数が大 きレ、程密着性が高レ、ことになる。その結果を上記表 1に記載した。
[0038] 上記表 1から明らかなように、成膜時に酸素を導入しないと Tiが 10原子% (原子% )含有されていても密着性試験で導電膜の一部が剥がれたが、成膜時に酸素が導入 されていれば Tiの含有量が 0. 1原子%と低くても、導電膜が殆ど剥がれずに残った
[0039] 以上のことから、導電膜を成膜する時に酸素ガスを導入すれば、密着性に優れた 導電膜が得られることが分かる。尚、ガラス基板を 120°C以上の成膜温度に維持しな がら導電膜を成膜したところ、成膜時に加熱しない場合に比べ密着性が顕著に高く なった。
[0040] 尚、上記各試験片の導電膜の酸素含有量を AES法 (ォージェ電子分光法)で測定 したところ、成膜時の酸素添加分圧が 0. 1 %以上 20%以下では、導電膜中の酸素 含有量は 0. 2原子%以上 40原子%以下であることが分力、つた。
[0041] <比抵抗試験〉
次に、後ァニール温度を 350°Cに変えた以外は、上記「密着性試験」の場合と同じ 条件で Ti含有量が 0原子% (純銅)、 0. 5原子%の導電膜をガラス基板の表面に成 膜し、その導電膜の比抵抗を測定した。その測定結果を図 3に示す。図 3の横軸は真 空槽内の酸素分圧の全圧に対する割合を示し、縦軸は比抵抗を示す。
[0042] 図 3から明らかなように、銅に Tiが含有された合金膜は、純銅ターゲットのスパッタリ ングによって成膜された銅膜と比べても比抵抗の差が小さ力、つた。 また、成膜時の酸素分圧がゼロを超え、かつ、真空雰囲気の全圧に対して 1 %以下 の範囲にある時には、酸素分圧がゼロの条件で成膜した場合の、合金膜よりも比抵 抗が低くなつた。
[0043] これは、 Cuに Tiが固溶しない性質によるものである上、 Cuと Oとの反応性は低い ため、 Tiと Oとが反応した酸化物と積極的に分離するためと考えられる。酸素分圧が 真空雰囲気の全圧に対して 1 %を超えると Cuの酸化による抵抗上昇が見られる。
[0044] 上述したように、純銅ターゲットを用いた場合には抵抗値は低いが密着性が劣る。
従って、添加金属として Tiを用いる場合には、成膜時の酸素分圧がゼロを超え、力、 つ、真空雰囲気の全圧に対して 20%以下であれば、純銅ターゲットを用いた場合に 比べて、比抵抗は同等でありながら、密着性に優れた導電膜が得られることが分かつ た。
[0045] 尚、参考として成膜時に酸素を導入せずに、 Tiの含有量と後ァニール温度をそれ ぞれ変えて導電膜を成膜して試験片を作成し、その導電膜の比抵抗を測定した。そ の測定結果を図 4に示す。
[0046] <密着性、比抵抗、拡散試験〉
次に、 Tiの含有量を 0原子%、 0. 1原子%、 3. 0原子%、 10原子%、 20原子%と し、真空雰囲気の全圧に対する酸素分圧を 0%、 0. 1 %、 3. 0%、 10%、 20%とし、 後ァニール温度を 450°Cとした以外は上記「密着性試験」と同じ条件で、ガラス基板 の表面と、シリコン層(Si層)の表面に導電膜をそれぞれ成膜し、合計 50種類の試料 片を作成した。
[0047] これら試料片のうち、導電膜がガラス基板の表面に形成された試料片について、上 記「密着性試験」と、導電膜の比抵抗の測定を行った。更に、導電膜が Si層の表面 に形成された試料片について、 Si層への銅拡散の有無を確認した。尚、 Si層への銅 拡散の有無は、導電膜をエッチングによって除去した後の Si層表面を電子顕微鏡で 観察し、確認した。
[0048] 「密着性試験」と「比抵抗」の測定結果と、銅拡散の有無の結果を下記表 2に記載し 、 Tiの含有量が 3原子%、酸素分圧が 3%の条件で成膜した場合のシリコン層表面 の電子顕微鏡写真を図 5に示し、 Tiの含有量がゼロ、スパッタリング時の酸素分圧が 0%の条件で成膜した場合シリコン層表面の電子顕微鏡写真を図 6に示す。
[表 2]
表 2:密着性、 比抵抗、 拡散試験 (T i ) 各膜厚: 300nm
Figure imgf000015_0001
上記表 2と、図 5、 6から明らかなように、 Tiの含有量がゼロの場合にはシリコン層 の銅の拡散があつたが、 Tiが 0. 1原子%以上含有された場合には、シリコン層へ が拡散しなかった。 [0051] また、ガラス基板に対する密着性は、導電膜中の Ti含有量が 0. 1原子%以上であ り、かつ、真空雰囲気の全圧に対する酸素ガス分圧が 0. 1 %以上であれば、導電膜 力 100%近く剥がれないことが確認された。
[0052] 真空雰囲気の全圧に対する酸素ガスの分圧が全圧の 20%の場合には、 20%未満 の場合と比べて比抵抗が高いが、その値はソース電極やドレイン電極を構成する導 電膜としては実用上問題の無い値であった。
[0053] しかし、酸素ガス分圧が全圧の 20%を超え、スパッタガスの分圧が低下するとスパ ッタ速度が落ちて成膜効率が悪くなるので、酸素ガス分圧が真空雰囲気の全圧に対 して 20%以下の条件で導電膜を成膜するのが好ましい。
[0054] また、酸素分圧が真空雰囲気の全圧に対して 3. 0%を超えた範囲では、酸素分圧 が大きいほど比抵抗が大きくなる傾向があった力 表 2に示したように、その分圧がゼ 口と 3%の間にある時には、比抵抗の値が最も低くなつた。
[0055] 従って、導電膜 25を成膜する時の酸素ガス分圧力 ゼロを超え、かつ 3%以下の範 囲にあれば、密着性が高ぐかつ、比抵抗値の低い導電膜が得られることが分かった
[0056] <電極評価試験〉
次に、表面にシリコン層が露出するシリコン基板と、表面にガラスが露出するガラス 基板を用い、シリコン基板表面とガラス基板の表面に、 Tiの含有量を変えて導電膜( 膜厚 350nm)からなる電極を作成し、 6種類の試料片を得た。
[0057] これとは別に、 Tiの含有量を変えて膜厚 50nmの導電膜をシリコン基板表面と、ガ ラス基板の表面にそれぞれに作成した後、各導電膜の表面に膜厚 300nmの純銅膜 を作成して導電膜と純銅膜からなる電極を作成し、 6種類の試料片を得た。
[0058] 更に、比較対照として、シリコン基板表面と、ガラス基板の表面に膜厚 350nmの純 銅膜力もなる電極を作成した。尚、純銅膜は、真空槽内部に酸素ガスを導入せずに( 酸素分圧ゼロ)、純銅ターゲットのスパッタリングをして成膜した。
[0059] ガラス基板の表面に作成した電極について、比抵抗と、密着性を測定し、シリコン 基板の表面に作成した電極について、シリコン層への銅元素の拡散の有無を確認し 、電極としての特性を評価した。その測定結果を、導電膜の Ti含有量、導電膜を成 膜する時の酸素分圧と共に下記表 3に記載する。
[0060] [表 3] 表 3 :電極評価 (T i ) 合計膜厚:350nm
Figure imgf000017_0001
※ Cu成膜は酸素無添加
[0061] 上記表 3から明らかなように、純銅膜からなる電極は比抵抗は低かった力 密着性 が無ぐその上、銅元素がシリコン層へ拡散した。
[0062] これに対し、 Tiを含む導電膜は、銅元素がシリコン層へ拡散せず、しかも、密着性 も優れて!/、た。電極を Tiを含む導電膜だけで構成した場合には比抵抗が高かったが
、実用上問題の無い値であった。
[0063] また、 Tiを含む導電膜の膜厚を薄くし、その分、該導電膜上に純銅膜を成長させた 電極は、純銅膜で電極を構成した場合と殆ど比抵抗値が変わらなかった。
[0064] 従って、電極は、酸素と添加金属の両方を含む導電膜と、酸素と添加金属を!/、ず れも含まない導電膜 (例えば純銅膜)の 2層以上で構成し、かつ、酸素と添加金属の 両方を含む導電膜を、シリコン層との界面に配置することが最も望ましい。
[0065] < ITOに対するコンタクト抵抗〉
本発明の形成方法により、ガラス基板表面に Tiの含有量が異なる導電膜を成膜し
、導電膜をパターユングして薄膜電極を作製後、薄膜電極と同じガラス基板表面に 透明電極として膜厚 150nmの ITOを成膜、パターユングし、 3種類の試料片を作成 した。
[0066] 比較対象として、導電膜に変え、 A1膜と純銅膜をそれぞれ成膜して薄膜電極を作 成し、該薄膜電極が形成されたガラス基板表面に ITOからなる透明電極を作成した [0067] 各試料片を更に 250°Cの後ァニール温度で加熱処理した物と、加熱処理しなかつ た物(as depo. )について、薄膜電極と透明電極との間のコンタクト抵抗を測定した 。その測定結果を、 Ti含有量と、スパッタリング時の酸素分圧と一緒に下記表 4に記 載する。
[0068] [表 4]
表 4 : I T0に対するコンタクト抵抗(T i ) I TO膜厚: 150nm
Figure imgf000018_0001
[0069] 上記表 4から明らかなように、 Tiを含有する導電膜からなる薄膜電極は透明電極と のコンタクト抵抗が純銅膜からなる薄膜電極と同程度に低かった。これに対し、 A1膜 力 なる薄膜電極は、純銅膜や、本発明により成膜された導電膜に比べてコンタクト 抵抗が高ぐ特に加熱処理後のコンタクト抵抗は TFT基板に使用できない程高かつ た。従って、本発明により成膜された導電膜は、上述したように Si層に対する密着性 、比抵抗、及び拡散防止性に優れているだけでなぐ ITOのような透明電極に対する コンタクト抵抗値も低!/、ことが確認された。
[0070] <添加金属の種類〉
次に、 Tiに変え、畐 ijターゲットとして下記表 5に記載した各添加金属を用いた以外 は、上記「密着性試験」と同じ条件でスパッタリングを行い、添加金属が 1原子%含有 された導電膜を作成した。添加元素の種類と、スパッタリング時の真空槽内の酸素分 圧とを下記表 5に記載する。
[0071] [表 5] 表 5 :添加金属の種類
Figure imgf000019_0001
[0072] 合金膜が形成された基板を 350°C、 450°Cの後ァニール温度で加熱処理し、試料 片を作成し、各試料片の合金膜について比抵抗の測定と、密着性試験を行った。そ の結果を上記表 5に記載した。
[0073] 上記表 5から明らかなように、各添加金属を用いた場合では、スパッタリング時に酸 素ガスを含有しなかった場合(酸素ガス分圧 0%)に比べ、酸素ガスを含有した場合 には密着性が向上していた。
[0074] また、図 3で示した Tiの場合と同様に、スパッタリング時の酸素ガス分圧を最適範囲 に設定すれば、酸素ガスを添加しな!/、場合に比べて酸素ガスを添加した方が比抵抗 が下がることも確認された。
[0075] 以上の結果から、添加金属としては、 Ti以外にも Hfと、 Vと、 Nbと、 Taと、 Crと、 M oと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Ct 、 A1と、 Siと、 Laと、 Ceと、 Prと、 Ndを使用可能なことが確認された。
[0076] 次に、添加金属として Zrを用いる場合について検討する。
[0077] <密着性試験〉
主ターゲット 11として直径 7インチの銅(純度 99. 9原子%以上)ターゲットを用い、 畐 IJターゲット 12として Zrからなるものを用い、導電膜 25中の Zrの含有量と、成膜時の 酸素分圧と、ァニール処理時の加熱温度(後ァニール温度)を変えて、ガラス基板の 表面に導電膜 25を密着形成し、 125種類の試験片を作製した。
[0078] 尚、成膜条件は、導電膜 25の目標膜厚が 300nm、スパッタガスが Arガス、第一の 成膜室 2内部の全圧が 0. 4Paとした。導電膜 25中の Zrの含有量と、成膜時の全圧 に対する酸素分圧の割合と、後ァニール温度とを下記表 6に示す。
[0079] [表 6]
表 6:密着性試験 (Zr )
Figure imgf000021_0001
[0080] 上記表 6中の「as depo.」とは導電膜 25成膜後に加熱を行わな力、つた場合である。
また、 Zrがゼロの場合は上記主ターゲット上に副ターゲットを配置せず、主ターゲット だけをスパッタリングした場合である。得られた導電膜について下記に示す条件で「 密着性」を調べた。
[0081] 〔密着性〕
成膜対象物 21の導電膜 25が成膜された面に先端が鋭利なカツタナイフで lmm角 のマスを 10行 X 10歹 1]、計 100個の刻みを入れ、粘着テープ(スコッチテープ)を貼り 付けた後、粘着テープを剥がした時に残存する膜の個数で評価した。全部剥離した 場合は 0/100、密着性が高く 1つも剥離しない場合は 100/100となり、分子の数 が大きい程密着性が高いことになる。その結果を上記表 6に記載した。
[0082] 上記表 6から明らかなように、成膜時に酸素を導入しないと Zrが 10原子% (原子% )含有されていても密着性試験で導電膜の一部が剥がれたが、成膜時に酸素が導入 されていれば Zrの含有量が 0. 1原子%と低くても、導電膜が殆ど剥がれずに残った
[0083] 以上のことから、導電膜を成膜する時に酸素ガスを導入すれば、密着性に優れた 導電膜が得られることが分かる。尚、添加金属が Zrの場合も、基板を 120°C以上の 成膜温度に維持しながら導電膜を成膜したところ、成膜時に基板を加熱しない場合 に比べ密着性が顕著に高くなつた。
[0084] 尚、上記各試験片の導電膜の酸素含有量を AES法 (ォージェ電子分光法)で測定 したところ、成膜時の酸素添加分圧が 0. 1 %以上 20%以下では、導電膜中の酸素 含有量は 0. 2原子%以上 40原子%以下であることが分かった。
[0085] <比抵抗試験〉
次に、後ァニール温度を 350°Cに変えた以外は、上記「密着性試験」の場合と同じ 条件で Zr含有量が 0原子% (純銅)、 0. 5原子%の導電膜をガラス基板表面に成膜 し、その導電膜の比抵抗を測定した。その測定結果を図 11に示す。図 11の横軸は 真空槽内の酸素分圧の全圧に対する割合を示し、縦軸は比抵抗を示す。
[0086] 図 11から明らかなように、銅に Zrが含有された合金膜は、純銅ターゲットのスパッタ リングによって成膜された銅膜と比べても比抵抗の差が小さかった。
また、成膜時の酸素分圧がゼロを超え、かつ、真空雰囲気の全圧に対して 1 %以下 の範囲にある時には、酸素分圧がゼロの条件で成膜した場合の、合金膜よりも比抵 抗が低くなつた。
[0087] これは、 Cuに Zrが固溶しない性質によるものである上、 Cuと Oとの反応性は低い ため、 Zrと Oとが反応した酸化物と積極的に分離するためと考えられる。酸素分圧が 真空雰囲気の全圧に対して 1 %を超えると Cuの酸化による抵抗上昇が見られる。
[0088] 上述したように、純銅ターゲットを用いた場合には抵抗値は低いが密着性が劣る。 従って、添加金属として Zrを用いる場合には、成膜時の酸素分圧がゼロを超え、力、 つ、真空雰囲気の全圧に対して 20%以下であれば、純銅ターゲットを用いた場合に 比べて、比抵抗は同等でありながら、密着性に優れた導電膜が得られることが分かつ た。
[0089] 尚、参考として成膜時に酸素を導入せずに、 Zrの含有量と後ァニール温度をそれ ぞれ変えて導電膜を成膜して試験片を作成し、その導電膜の比抵抗を測定した。そ の測定結果を図 12に示す。
[0090] <密着性、比抵抗、拡散試験〉
次に、 Zrの含有量を 0原子%、 0. 1原子%、 3. 0原子%、 10原子%、 20原子%と し、真空雰囲気の全圧に対する酸素分圧を 0%、 0. 1 %、 3. 0%、 10%、 20%とし、 後ァニール温度を 450°Cとした以外は上記 Zrの「密着性試験」と同じ条件で、ガラス 基板の表面と、シリコン層(Si層)の表面に導電膜をそれぞれ成膜し、合計 50種類の 試料片を作成した。
[0091] これら試験片のうち、導電膜がガラス基板の表面に形成された試料片について、上 記「密着性試験」と、導電膜の比抵抗の測定を行った。更に、導電膜が Si層の表面 に形成された試料片につ!/、て、 Si層への銅拡散の有無を確認した。
[0092] 尚、 Si層への銅拡散の有無は、導電膜をエッチングによって除去した後の Si層表 面を電子顕微鏡で観察した。 「密着性試験」と「比抵抗」の測定結果と、銅拡散の有 無の結果を下記表 7に記載する。
[0093] [表 7]
表 7:密着 I生、 比抵抗、 拡散試験 (Zr ) 各膜厚: 300nm
Figure imgf000024_0001
[0094] 上記表 7から明らかなように、 Zrの含有量がゼロの場合にはシリコン層への銅の拡 散があつたが、 Zrが 0. 1原子%以上含有された場合には、導電膜をエッチング除去 後のシリコン層の表面は、図 5に示したものと同様に平滑であり、シリコン層への銅拡 散が見られなかった。
[0095] また、導電膜中の Zr含有量が 0. 1原子%以上であり、かつ、真空雰囲気の全圧に 対する酸素ガス分圧が 0. 1 %以上であれば、導電膜が 100%近くガラス基板から剥 がれず、密着性が高いことが確認された。
[0096] 真空雰囲気の全圧に対する酸素ガスの分圧が全圧の 20%の場合には、 20%未満 の場合と比べて比抵抗が高力、つた力 その値はソース電極やドレイン電極を構成す る導電膜としては実用上問題の無い値であった。しかし、酸素ガス分圧が全圧の 20 %を超え、スパッタガスの分圧が低下するとスパッタ速度が落ちて成膜効率が悪くな るので、酸素ガス分圧が真空雰囲気の全圧に対して 20%以下の条件で導電膜を成 膜するのが好ましい。
[0097] また、酸素分圧が真空雰囲気の全圧に対して 3. 0%を超えた範囲では、酸素分圧 が大きいほど比抵抗が大きくなる傾向があった力 S、上記表 7に示したように、その分圧 がゼロと 3%の間にある時には、比抵抗の値が最も低くなつた。従って、導電膜 25を 成膜する時の酸素ガス分圧が、ゼロを超え、かつ 3%以下の範囲にあれば、密着性 が高ぐかつ、比抵抗値の低い導電膜が得られることが分かった。
[0098] <電極評価試験〉
次に、表面にシリコン層が露出するシリコン基板と、表面にガラスが露出するガラス 基板とを用い、各基板表面に、 Zrの含有量を変えて導電膜 (膜厚 350nm)からなる 電極を作成し、 6種類の試料片を得た。
[0099] これとは別に、 Zrの含有量を変えて膜厚 50nmの導電膜を、シリコン基板とガラス基 板の表面にそれぞれ作成した後、各導電膜の表面に膜厚 300nmの純銅膜を作成し て導電膜と純銅膜力 なる電極を作成し、 6種類の試料片を得た。
[0100] 更に、比較対照として、シリコン基板の表面とガラス基板の表面に、膜厚 350nmの 純銅膜力もなる電極を作成した。尚、純銅膜は、真空槽内部に酸素ガスを導入せず に(酸素分圧ゼロ)、純銅ターゲットのスパッタリングをして成膜した。
[0101] ガラス基板の表面に作成した電極について、比抵抗と密着性とを測定し、シリコン 基板の表面に作成した電極について、シリコン層への銅元素の拡散の有無を確認し
、電極としての特性を評価した。その測定結果を、導電膜の Zr含有量、導電膜を成 膜する時の酸素分圧と共に下記表 8に記載する。
[0102] [表 8] 表 8:電極評価(Zr ) 合計膜厚:350nm
Figure imgf000026_0001
※ Cu成膜は酸素無添加
[0103] 上記表 8から明らかなように、純銅膜からなる電極は比抵抗は低かった力 密着性 が無ぐその上、銅元素がシリコン層へ拡散した。
これに対し、基板表面に Zrを含む導電膜を成膜した場合には、銅元素がシリコン層 へ拡散せず、しかも、密着性も優れていた。電極を Zrを含む導電膜だけで構成した 場合には比抵抗が高かったが、実用上問題の無い値であった。
[0104] また、 Zrを含む導電膜の膜厚を薄くし、その分、該導電膜上に純銅膜を成長させた 電極は、純銅膜で電極を構成した場合と殆ど比抵抗値が変わらなかった。
[0105] 従って、電極は、酸素と添加金属の両方を含む導電膜と、酸素と添加金属を!/、ず れも含まない導電膜 (例えば純銅膜)の 2層以上で構成し、かつ、酸素と添加金属の 両方を含む導電膜を、シリコン層との界面に配置することが最も望ましい。
[0106] < ITOに対するコンタクト抵抗〉
本発明の形成方法により、ガラス基板表面に Zrの含有量が異なる導電膜を成膜し 、導電膜をパターユングして薄膜電極を作製後、薄膜電極と同じガラス基板表面に 透明電極として膜厚 150nmの ITOを成膜、パターユングし、 3種類の試料片を作成 した。
[0107] 比較対象として、導電膜に変え、 A1膜と純銅膜をそれぞれ成膜して薄膜電極を作 成し、該薄膜電極が形成されたガラス基板表面に ITOからなる透明電極を作成した
[0108] 各試料片を更に 250°Cの後ァニール温度で加熱処理した物と、加熱処理しなかつ た物(as depo. )について、薄膜電極と透明電極との間のコンタクト抵抗を測定した 。その測定結果を、 Zr含有量と、スパッタリング時の酸素分圧と一緒に下記表 9に記 載する。
[0109] [表 9]
表 9 : I T0に対するコンタクト抵抗(Zr ) I TO膜厚: 150nm
Figure imgf000027_0001
[0110] 上記表 9から明らかなように、 Zrを含有する導電膜からなる薄膜電極は透明電極と のコンタクト抵抗が純銅膜からなる薄膜電極と同程度に低かった。これに対し、 A1膜 力 なる薄膜電極は、純銅膜や、本発明により成膜された導電膜に比べてコンタクト 抵抗が高ぐ特に加熱処理後のコンタクト抵抗は TFT基板に使用できない程高かつ た。従って、本発明により成膜された導電膜は、上述したように Si層に対する密着性
、比抵抗、及び拡散防止性に優れているだけでなぐ ITOのような透明電極に対する コンタクト抵抗値も低!/、ことが確認された。
[0111] 次に、本発明の TFT (薄膜トランジスタ)の一例について説明する。
[0112] 図 7 (a)の符号 41は表面に絶縁層(例えば SiO層) 42が形成された透明基板を示 しており、絶縁層 42の表面の所定領域には Siを主成分とし、ドーパントが添加された シリコン層 61が配置されている。
[0113] シリコン層 61にはソース領域 62と、ドレイン領域 64とが形成され、ソース領域 62とド レイン領域 64との間にはチャネル領域 63が形成されている。
[0114] シリコン層 61の表面にはソース領域 62と、チャネル領域 63と、ドレイン領域 64に亘 つてゲート酸化膜 66が形成され、ゲート酸化膜 66の表面にはゲート電極 67が配置 されている。
[0115] 絶縁層 42のゲート電極 67が配置された側の面は第一の層間絶縁膜 43で覆われ ている。ソース領域 62の一部と、ドレイン領域 64の一部はゲート酸化膜 66からはみ 出しており、第一の層間絶縁膜 43には、ソース領域 62がゲート酸化膜 66からはみ 出た部分が底面に露出する第一の貫通孔 69aと、底面にドレイン領域 64のゲート酸 化膜 66からはみ出した部分が露出する第二の貫通孔 69bとが形成されている。
[0116] この状態の透明基板 41を成膜対象物として図 1に示した成膜装置 1に搬入し、図 2
(b)に示した工程で、第一の層間絶縁膜 43が形成された側の面に第一の導電膜を 形成し、更に図 2 (c)に示した工程で第一の導電膜の表面に銅膜を形成する。
[0117] 図 7 (b)は第一の導電膜 52と銅膜 53が形成された状態を示しており、第一の導電 膜 52は第一の層間絶縁膜 43の表面と、第一、第二の貫通孔 69a、 69bの内壁面及 び底面と密着している。従って、第一の導電膜 52は第一、第二の貫通孔 69a、 69b の底面でソース領域 62の表面とドレイン領域 64の表面にそれぞれ密着している。ま た、この状態では、第一、第二の貫通孔 69a、 69bの内部は第一の導電膜 52と銅膜 53とで充填されている
その状態の透明基板 41を、第二の成膜室 3から第一の成膜室 2に戻し、第一の層 間絶縁膜 43の表面に第一の導電膜 52を形成した方法と同じ方法で銅膜 53の表面 に第二の導電膜 54を形成する(図 7 (c) )。
[0118] 図 7 (c)の符号 50は第一、第二の導電膜 52、 54と銅膜 53とからなる導電体を示し ている。
[0119] 次に、この導電体 50をパターユングして、導電体 50の第一の貫通孔 69aに充填さ れた部分と、第二の貫通孔 69bに充填された部分を分離する。
[0120] 図 7 (d)の符号 51は導電体 50の第一の貫通孔 69aに充填された部分と、その周囲 に残った部分とからなるソース電極を示し、同図の符号 55は導電体 50の第二の貫 通孔 69bに充填された部分と、その周囲に残った部分とからなるドレイン電極を示し ている。
[0121] 上述したように、第一の導電膜 52は第一、第二の貫通孔 69a、 69bの底面でソース 領域 62とドレイン領域 64に密着するから、ソース電極 51の第一の導電膜 52がソース 領域 62に、ドレイン電極 55の第一の導電膜 52がドレイン領域 64に電気的に接続さ れている。
[0122] 銅膜 53と第二の導電膜 54は第一の導電膜 52に電気的に接続されているから、ソ ース電極 51の銅膜 53と第二の導電膜 54は第一の導電膜 52を介してソース領域 62 に電気的に接続され、ドレイン電極 55の銅膜 53と第二の導電膜 54は第一の導電膜 52を介してドレイン領域 64に電気的に接続されている。従って、ソース電極 51全体 力 Sソース領域 62に電気的に接続され、ドレイン電極 55全体がドレイン領域 64に電気 的に接続されている。
[0123] 次に、透明基板 41のソース電極 51とドレイン電極 55が形成された側の面に第二の 層間絶縁膜 44を形成し、第二の層間絶縁膜 44表面の所定位置に遮蔽膜 76を配置 した後、第二の層間絶縁膜 44の遮蔽膜 76が配置された側の面に第三の層間絶縁 膜 46を形成する(図 8 (a) )。
[0124] 次いで、ドレイン電極 55の真上位置で第二、第三の層間絶縁膜 44、 46を連通する 第三の貫通孔 72を形成し、該第三の貫通孔 72の底面にドレイン電極 55の第二の導 電膜 54を露出させた後、第三の貫通孔 72が形成された側の面に、スパッタリング法 等によって ITOの透明導電膜を形成し、該透明導電膜をパターユングして、第三の 貫通孔 72を充填する ITOと、第三の貫通孔 72上とその周囲に残った透明導電膜と で透明電極 71を構成する(図 8 (b) )。
[0125] 図 8 (b)の符号 40は透明電極 71が形成された状態の TFTパネル (薄膜トランジス タ付パネル)を示している。
[0126] 上述したように、第三の貫通孔 72の底面にはドレイン電極 55の第二の導電膜 54の 表面が位置するから、透明電極 71はドレイン電極 55の第二の導電膜 54に電気的に 接続されている。
従って、ドレイン電極 55の銅膜 53と第一の導電膜 52は第二の導電膜 54を介して 透明電極 71に電気的に接続され、ドレイン電極 55全体が透明電極 71に電気的に 接続され、ドレイン電極 55を介して透明電極 71とドレイン領域 64とが電気的に接続 されている。
[0127] チャネル領域 63は、ソース及びドレイン領域 62、 64と同じ導電型である力 不純物 濃度が低くなつている。
ソース領域 62とドレイン領域 64に電圧を印加した状態で、ゲート電極 67に電圧を 印加すると、チャネル領域 63のゲート酸化膜 66を介してゲート電極 67と接触する部 分に低抵抗な蓄積層が形成され、該蓄積層を介してソース領域 62とドレイン領域 64 が電気的に接続され、電流が流れる。
[0128] 尚、チャネル領域 63は、ソース及びドレイン領域 62、 64と反対の導電型であっても よぐこの場合、ゲート電極 67に電圧を印加すると、チャネル領域 63のゲート酸化膜 66を介してゲート電極 67と接触する部分に、ソース及びドレイン領域 62、 64と同じ 導電型の反転層が形成され、該反転層によってソース領域 62とドレイン領域 64間が 電気的に接続され、電流が流れる。
ドレイン電極 55は透明電極 71に電気的に接続されているから、ソース領域 62とド レイン領域 64の間に電流が流れると、透明電極 71に電流が流れる。
[0129] 本発明により成膜された第一、第二の導電膜 52、 54は Siに対する密着性が高い ので、ソース電極 51とドレイン電極 55はシリコン層 61から剥がれ難ぐしかも第一、 第二の導電膜 52、 54は拡散防止性が高いので、シリコン層 61に銅膜 53の構成金 属(Cu)が拡散しない。
[0130] また、本発明により形成された導電膜 52、 54は比抵抗が低い上、透明導電膜との 間のコンタクト抵抗も低いので、この TFT60のソース電極 51とドレイン電極 55は導通 性に優れている。
[0131] このように、本発明により成膜された導電膜は、シリコン層 61や透明電極 71と密着 する電極のバリア膜として適している。
[0132] 尚、 TFTパネル 40の透明基板 41表面上には、 TFT60から離間した位置にゲート 配線膜やソース配線膜等他の配線や他の電気部品も配置されている。ここでは、ゲ ート配線膜 74を図示した。
[0133] 以上は、ソース電極 51とドレイン電極 55の表面と裏面に、それぞれ本発明の形成 方法によって導電膜を形成した場合について説明したが本発明はこれに限定される ものではない。
[0134] 図 9の符号 80は本発明により製造される TFTパネルの第二例を示している。この T FTパネル 80は、透明基板 82と、透明基板 82表面に配置された TFT90とを有して いる。
[0135] この TFT90のゲート電極 83は透明基板 82表面に配置されており、透明基板 82の ゲート電極 83が配置された側の面には、ゲート電極 83の表面及び側面を覆う絶縁 膜 84が形成され、絶縁膜 84表面のゲート電極 83上の位置にはシリコン層 86が配置 され、絶縁膜 84表面のシリコン層 86から離間した位置には、透明導電膜からなる透 明電極 85が配置されて!/、る。
[0136] シリコン層 86には、図 8 (b)に示したシリコン層 61と同様にソース領域 87と、チヤネ ル領域 88と、ドレイン領域 89とが形成されている。ソース領域 87の表面にはソース 電極 91の底面が密着し、ドレイン領域 89の表面にはドレイン電極 92の底面が密着 している。ドレイン電極 92は一部が透明電極 85まで伸ばされ、その底面が透明電極 85の表面と密着しており、従ってドレイン電極 92の底面は、ドレイン領域 89と透明電 極 85の両方に密着している。
[0137] ソース電極 91とドレイン電極 92は、本発明の形成方法により成膜された導電膜 93 と、該導電膜 93表面に配置された銅膜 94とを有している。
ソース電極 91とドレイン電極 92とは、例えば、透明基板 82の表面上に透明電極 85 と、シリコン層 86とが露出された物を成膜対象物として用い、該成膜対象物の透明電 極 85とシリコン層 86とが露出する面全部に導電膜を形成し、該導電膜の表面に銅膜 を形成した後、導電膜と銅膜とを一緒にパターユングして形成されている。
[0138] ドレイン電極 92とソース電極 91の底面にはそれぞれ導電膜 93が位置している。上 述したようにドレイン電極 92の底面はドレイン領域 89と透明電極 85の両方に密着し ているから、ドレイン電極 92の導電膜 93は、透明電極 85とドレイン領域 89の両方に 電気的に接続されている。
[0139] 銅膜 94は導電膜 93と密着しているから、ドレイン電極 92の銅膜 94は導電膜 93を 介して透明電極 85とドレイン領域 89の両方に電気的に接続され、ドレイン電極 92全 体がドレイン領域 89と透明電極 85の両方に電気的に接続されている。
[0140] また、ソース電極 91は底面がソース領域 87に密着しているから、ソース電極 91の 導電膜 93はソース領域 87に電気的に接続され、ソース電極 91の銅膜 94は導電膜 9 3を介してソース領域 87に電気的に接続され、ソース電極 91全体がソース領域 87に 電気的に接続されている。
[0141] 上述したように、本発明により成膜された導電膜 93は ITOとのコンタクト抵抗が低い ので、ドレイン電極 92と透明電極 85との導通性は優れている。 [0142] この TFTパネル 80においても、ソース電極 91は不図示のソース配線に接続されて おり、ゲート電極 83に電圧を印加した状態でソース配線からソース電極 91に電圧を 印加し、ゲート電極 83とソース電極 91との間に電圧差が生じると、ソース領域 87から チャネル領域 88を通ってドレイン領域 89に電流が流れ、その電流がドレイン電極 92 を通って透明電極 85に供給される。
[0143] 以上は、ソース電極とドレイン電極を導電膜と、銅膜とで構成した場合につ!/、て説 明したが本発明はこれに限定されるものではない。図 10の符号 140は本発明の第三 例の TFTパネルを示しており、この TFTパネル 140はソース電極 151とドレイン電極 155が、本発明により形成された導電膜で構成された以外は、上記図 8 (b)に示した TFTパネル 40と同じ構成を有してレ、る。
本発明の TFTパネルは、例えば、液晶ディスプレイや有機 EL表示装置等に用いら れる。
[0144] 以上は透明電極 71、 85の構成材料として ITOを用いたが本発明はこれに限定さ れず、 ITO以外にも酸化亜鉛膜等、種々の金属酸化物からなる透明導電膜を用いる こと力 Sでさる。
[0145] 導電膜の成膜に用いるターゲット部 10も特に限定されるものではない。例えば、図
13の符号 18は本発明に用いる成膜装置の他の例を示しており、この成膜装置 18は 、ターゲット部力 枚の板状ターゲット 19で構成された以外は、上記図 1の成膜装置 1 と同じ構成を有している。
[0146] このターゲット 19は銅を主成分とし、上記添加金属が一種類以上含有された合金 ターゲットである。図 1で示したターゲット部 10の代わりに、このターゲット 19を用いて 導電膜 25を形成したところ、導電膜 25中の添加金属の含有量は、ターゲット 19中の 添加金属の含有量と略等しくなつた。
[0147] また、このターゲット 19を用いて、 Zrと Tiの各含有量について、上述した密着性、 比抵抗、拡散試験、電極評価、 ITOに対するコンタクト抵抗、添加金属の種類の各 試験を行ったところ、図 1のターゲット部 10を用いた場合と同様の試験結果が得られ た。
[0148] 以上は、銅を主成分とする銅膜 53を、導電膜 (第一、第二の導電膜 52、 54)を別 々のターゲットを用いて作成する場合について説明した力 S、本発明はこれに限定さ れるものではない。
[0149] 例えば、第一の成膜室 2内部で酸素ガスとスパッタガスを導入しながらターゲット部
10をスパッタリングして導電膜を成膜した後、第一の成膜室 2内部を真空排気して、 導電膜成膜時よりも第一の成膜室 2内部の酸素ガス分圧を低下させてから、導電膜 の成膜に用いたのと同じターゲット部 10をスパッタリングして銅膜を成膜してもよい。 この場合、導電膜を成膜する時は、密着性を高める酸素ガス分圧を選択し、銅膜を 成膜する時は、比抵抗が低くなる酸素分圧にしてもよい。
[0150] 第一、第二の導電膜 52、 54は同じターゲット部 10を用いて成膜してもよいし、異な るターゲット部 10を用いて成膜し、添加金属の種類や含有量を変えてもよい。また、 第一、第二の導電膜 52、 54を成膜する時の酸素分圧は同じであってもよいし、酸素 分圧を変えてもよい。
[0151] ァニール処理の方法は特に限定されないが、真空雰囲気中で行うことが好ましぐ また、導電膜が形成された状態の成膜対象物を、他の成膜室や加熱装置へ搬送す る間、成膜対象物を大気に晒さず、真空雰囲気中で搬送することが好ましい。
[0152] スパッタガスは Arに限定されず、 Ar以外にも Ne、 Xe等を用いることもできる。また、 本発明により形成された導電膜は、 TFTや、 TFTパネルの電極ゃノ リア膜だけでは なぐ半導体素子や配線板等の他の電子部品のバリア膜や電極 (配線膜)に用いる ことあでさる。
また、酸化ガスは化学構造中に酸素原子を含むガスであれば特に限定されず、酸 素(O )以外にも、 O、 H O等を用いることもできる。透明基板はガラス基板に限定さ れず、例えば石英基板、プラスチック基板を用いることもできる。
[0153] 本発明に用いるシリコン層の種類や製造方法は特に限定されず、例えば、スパッタ 法や蒸着法等で堆積させたシリコン層(アモルファスシリコン層、ポリシリコン層)等、 T FTのシリコン層に用いられるものを広く用いることができる。
[0154] 本発明に用いる添加金属は、上述したように、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 Prと、 Ndが好ましく、これらは 1種類だけを用いて 1種類の添加金属を含む導電膜を形成してもよいし、 2種類以上を用い、 2種類以上 の添加金属を含む導電膜を形成してもよい。上記添加金属のうち、本願には Tiと Zr のような第四属元素が特に適している。
[0155] 次に、本発明第四例のを製造する工程について説明する。
[0156] 図 1又は図 13の成膜装置 1、 18の真空槽 2内部に、成膜対象物として基板 (例えば ガラス基板)を搬入する。
基板の表面に、上記図 7 (a)〜(c)で説明した工程と同じ工程で、第一の導電膜と、 銅膜と、第二の導電膜を記載した順番に積層し、導電体を形成する。
[0157] 図 14 (a)は、基板 211表面に導電体 213が形成された状態を示している。
[0158] 次に、導電体 213を写真工程、エッチング工程によってパターユングすると、図 14( b)に示すように、パターユングされた導電体 213によって、ゲート電極 215と蓄積容 量電極 212が形成される。
[0159] 基板 211のゲート電極 215と、蓄積容量電極 212が形成された面に、 CVD法等に より、窒化ケィ素膜 (SiN)、酸化ケィ素膜 (SiO )、又は窒化酸化ケィ素膜 (SiON)か らなるゲート絶縁膜 214を成膜する。
[0160] 図 16は、ゲート電極 215 (又は蓄積容量電極 212)が配置された部分の拡大断面 図である。
ゲート電極 215と蓄積容量電極 212は、上述した第一、第二の導電膜 251、 252と 、銅膜 253とを有している。第一の導電膜 251は基板 211と密着し、第二の導電膜 2 52がゲート絶縁膜 214と密着し、第一、第二の導電膜 251、 252の間に銅膜 253が ある。
[0161] 第一、第二の導電膜 251、 252は酸素と添加金属を含有するから、基板 211とグー ト絶縁膜に対する密着性が高い。また、第一、第二の導電膜 251、 252の間に電気 抵抗の低い銅膜 253が配置されているから、ゲート電極 215と蓄積容量電極 212全 体の電気抵抗が低い。
[0162] ゲート絶縁膜 214を形成後、 CVD法等により、ゲート絶縁膜 214の表面に、例えば アモルファスシリコンから成るチャネル半導体層(チャネル領域) 216を形成する(図 1 4 (d) )。 [0163] 次いで、 CVD法等によりチャネル半導体層 216の表面に、シリコンを主成分とし、 不純物を含有するォーミック層 217を形成する(図 14 (e) )
次に、ォーミック層 217が形成された基板 211を、図 1又は図 13の成膜装置 1、 18 の真空槽 2内部に搬入し、上記導電体 213の成膜と同じ工程で、第一の導電膜 251 と、銅膜 253と、第二の導電膜 252を記載した順番に積層し、導電体 223を形成する (図 15 (a) )。
[0164] 次に、導電体 223と、ォーミック層 217と、チャネル半導体層 216を写真工程とエツ チング工程によってパターユングする。
該パターユングによって、チャネル半導体層 216の、ゲート電極 215の真上に位置 する部分と、ゲート電極 215の両側に位置する部分を残す。
また、そのパターユングによって、ォーミック層 217及び導電体 223のチャネル半導 体層 216上に位置する部分のうち、ゲート電極 215の中央真上に位置する部分は除 去し、ゲート電極 215の両側に位置する部分を残す。
[0165] 図 15 (b)の符号 225、 226は、ォーミック層 217のゲート電極 215の両側に残った 部分で構成されたソース半導体層(ソース領域)とドレイン半導体層(ドレイン領域)を それぞれ示している。
同図の符号 221、 222は導電体 223のゲート電極 215の両側位置に残った部分で 構成されたソース電極とドレイン電極を示してレ、る。
[0166] 次に、ソース電極 221とドレイン電極 222の表面に、 CVD法等により、窒化ケィ素 膜、酸化ケィ素膜、又は窒化酸化ケィ素膜力もなる層間絶縁膜 224を形成する(図 1
5 (c) )。
図 15 (c)の符号 220は、層間絶縁膜 224が形成された状態の薄膜トランジスタ (TF T)を示しており、同図の符号 210は薄膜トランジスタ付パネルを示している。
[0167] ソース電極 221と、ドレイン電極 222は、ゲート電極 215や蓄積容量電極 212と同 様に、第一、第二の導電膜 251、 252と、銅膜 253とを有しており、第一の導電膜 25 1がォーミック層 217に密着し、第二の導電膜 252が層間絶縁膜 224に密着し、銅膜 253は第一、第二の導電膜 251、 252の間にある。
[0168] ォーミック層 217はシリコンを主成分とする。第一、第二の導電膜 251、 252は酸素 と添加金属とを含有するから、シリコンや、絶縁膜との密着性が高い。従って、ソース 電極 221とドレイン電極 222は、ォーミック層 217や層間絶縁膜 224から剥がれ難い 。また、第一、第二の導電膜 251、 252から、ォーミック層 217に銅が拡散しない。
[0169] この薄膜トランジスタ 220では、ソース半導体層 225とドレイン半導体層 226の間と 、ソース電極 221とドレイン電極 222の間は、ゲート電極 215中央の真上に位置する 開口 218によって互いに分離されている。その開口 218は層間絶縁膜 224が充填さ れている。
[0170] チャネル半導体層 216は、ソース及びドレイン半導体層 225、 226と同じ導電型で ある力 S、不純物濃度が低くなつている。
ソース半導体層 225とドレイン半導体層 226に電圧を印加した状態で、ゲート電極 215に電圧を印加すると、チャネル半導体層 216のゲート絶縁膜 214を介してゲート 電極 215と接触する部分に低抵抗な蓄積層が形成され、該蓄積層を介してソース半 導体層 225とドレイン半導体層 226が電気的に接続され、電流が流れる。
尚、チャネル半導体層 216は、ソース及びドレイン半導体層 225、 226と反対の導 電型であってもよい。
[0171] この場合、ソース半導体層 225とドレイン半導体層 226に電圧を印加した状態で、 ゲート電極 215に電圧を印加すると、チャネル半導体層 216のゲート絶縁膜 214を 介してゲート電極 215と接触する部分に、ソース及びドレイン半導体層 225、 226と 同じ導電型の反転層が形成され、該反転層によってソース半導体層 225とドレイン半 導体層 226とが電気的に接続され、電流が流れる。
[0172] 図 15 (d)は、層間絶縁膜 224のドレイン電極 222又はソース電極 221 (ここではドレ イン電極 222)上の部分と、蓄積容量電極 212上の部分を窓開けした後、パターニン グした透明導電膜を層間絶縁膜 224上に配置した状態を示している。
同図の符号 227は透明導電膜の薄膜トランジスタ 220の側方に位置する部分から なる画素電極を示す。
同図の符号 228は透明導電膜の薄膜トランジスタ 220上に位置する部分であって 、ドレイン電極 222と接触する部分からなる接続部を示して!/、る。
[0173] 画素電極 227は接続部 228を介してドレイン電極 222に電気的に接続されており、 ソース半導体層 225とドレイン半導体層 226が電気的に接続されると、画素電極 227 に電流が流れる。
[0174] 図 17の符号 204は、 TFT20が形成された基板 211と、パネル 240の間に液晶 24 1が配置された液晶表示装置を示している。
ノ ネル 240は、ガラス基板 242と、ガラス基板 242の表面上に配置された対向電極 245とを有している。対向電極 245と、画素電極 227は液晶 241を挟んで対向してい
[0175] 画素電極 227と対向電極 245間に印加する電圧を制御して、液晶 241の光透過率 を変えることができる。
尚、液晶表示装置 204は、第四例の TFT220に変え、第一〜第三例の TFTのい ずれかが形成された基板 211を用いて作成してもよ!/、。

Claims

請求の範囲
[1] スパッタリング法により、真空雰囲気中で成膜対象物表面に、銅を主成分とし、添加 金属を含む導電膜を形成する導電膜形成方法であって、
化学構造中に酸素原子を有する酸化ガスを前記真空雰囲気中に供給しながら、
Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 Prと、 Ndと 力、らなる群より選択される少なくともいずれ力、 1種類の添加金属を含むターゲットをス ノ クタリングして、前記添加金属を前記導電膜に含有させる導電膜形成方法。
[2] 表面の少なくとも一部にシリコン層とガラス基板のいずれか一方又は両方が露出す る前記成膜対象物を用い、前記導電膜を、前記シリコン層表面と前記ガラス基板の いずれか一方又は両方に形成する請求項 1項記載の導電膜形成方法。
[3] 前記添加金属には Tiを選択し、
前記酸化ガスには酸素ガスを用い、
前記真空雰囲気の全圧に対する前記酸素ガスの分圧が 0. 1 %以上 20%以下に なるよう前記酸素ガスを導入し、前記導電膜中に Tiを 0. 1原子%以上含有させる請 求項 1記載の導電膜形成方法。
[4] 前記添加金属には Zrを選択し、
前記酸化ガスには酸素ガスを用い、
前記真空雰囲気の全圧に対する前記酸素ガスの分圧が 0. 1 %以上 20%以下に なるよう前記酸素ガスを導入し、前記導電膜中に Zrを 0. 1原子%以上含有させる請 求項 1記載の導電膜形成方法。
[5] 表面の少なくとも一部に透明導電膜が露出する前記成膜対象物を用い、前記導電 膜を前記透明導電膜の表面に形成する請求項 1記載の導電膜形成方法。
[6] ゲート電極と、
シリコンを主成分とするドレイン領域と、
シリコンを主成分とするソース領域とを有し、
前記ドレイン領域と前記ソース領域に電圧を印加した状態で、前記ゲート電極に電 圧を印加すると、前記ソース領域と前記ドレイン領域の間に電流が流れる薄膜トラン ジスタを成膜対象物とし、
化学構造中に酸素原子を有する酸化ガスを前記真空雰囲気中に供給しながら、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、
Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 Prと、 Ndと 力、らなる群より選択される少なくともいずれ力、 1種類の添加金属を含むターゲットをス ノ クタリングして形成された第一の導電膜力 S、前記ドレイン領域の表面と、前記ソース 領域の表面のいずれか一方又は両方に形成された薄膜トランジスタ。
[7] 前記添加金属には Tiが選択され、
前記酸化ガスには酸素ガスが用いられ、
前記真空雰囲気の全圧に対する前記酸化ガスの分圧が 0. 1 %以上 20%以下に なるよう前記酸化ガスが導入され、前記第一の導電膜中に Tiが 0. 1原子%以上含有 された請求項 6記載の薄膜トランジスタ。
[8] 前記添加金属には Zrが選択され、
前記酸化ガスには酸素ガスが用いられ、
前記真空雰囲気の全圧に対する前記酸化ガスの分圧が 0. 1 %以上 20%以下に なるよう前記酸化ガスが導入され、前記第一の導電膜中に Zrが 0. 1原子%以上含 有された請求項 6記載の薄膜トランジスタ。
[9] 基板を有し、
前記基板表面上には、薄膜トランジスタと、透明導電膜とが配置され、 前記薄膜トランジスタは、ゲート電極と、
シリコンを主成分とするドレイン領域と、
シリコンを主成分とするソース領域とを有し、
前記ドレイン領域と前記ソース領域に電圧を印加した状態で、前記ゲート電極に電 圧を印加すると、前記ソース領域と前記ドレイン領域の間に電流が流れるように構成 された薄膜トランジスタ付パネルであって、
前記薄膜トランジスタが配置された状態の前記基板を成膜対象物とし、 化学構造中に酸素原子を有する酸化ガスを前記真空雰囲気中に供給しながら、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 Alと、 Siと、 Laと、 Ceと、 Prと、 Ndと からなる群より選択される少なくともいずれ力、 1種類の添加金属を含むターゲットをス パッタリングして形成された第一の導電膜力 S、前記ドレイン領域の表面と、前記ソース 領域の表面のいずれか一方又は両方と、前記透明導電膜の表面にそれぞれ形成さ れた薄膜トランジスタ付パネル。
基板を有し、
前記基板表面上には、薄膜トランジスタと、透明導電膜とが配置され、
前記薄膜トランジスタは、ゲート電極と、
シリコンを主成分とするドレイン領域と、
シリコンを主成分とするソース領域とを有し、
前記ドレイン領域と前記ソース領域に電圧を印加した状態で、前記ゲート電極に電 圧を印加すると、前記ソース領域と前記ドレイン領域の間に電流が流れるように構成 された薄膜トランジスタ付パネルであって、
前記ドレイン領域の表面と、前記ソース領域の表面の!/、ずれか一方又は両方には 、第一の導電膜が配置され、
前記第一の導電膜の表面には銅を主成分とする銅膜が配置され、
前記銅膜の表面には第二の導電膜が配置され、
前記第一、第二の導電膜は、前記薄膜トランジスタが配置された状態の前記基板 を成膜対象物とし、
化学構造中に酸素原子を有する酸化ガスを前記真空雰囲気中に供給しながら、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Feと、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 Ceと、 Prと、 Ndと からなる群より選択される少なくともいずれ力、 1種類の添加金属を含むターゲットをス パッタリングして形成された薄膜トランジスタ付パネル。
前記添加金属には Tiが選択され、
前記酸化ガスには酸素ガスが用いられ、
前記真空雰囲気の全圧に対する前記酸素ガスの分圧が 0. 1 %以上 20%以下に なるよう前記酸素ガスが導入され、前記第二の導電膜中に Tiが 0. 1原子%以上含有 された請求項 10記載の薄膜トランジスタ付パネル。
[12] 前記添加金属には Zrが選択され、
前記酸化ガスには酸素ガスが用いられ、
前記真空雰囲気の全圧に対する前記酸素ガスの分圧が 0. 1 %以上 20%以下に なるよう前記酸素ガスが導入され、前記第二の導電膜中に Zrが 0. 1原子%以上含 有された請求項 10記載の薄膜トランジスタ付パネル。
[13] シリコン層と接触する導電膜を有する薄膜トランジスタの製造方法であって、
化学構造中に酸素原子を有する酸化ガスを真空雰囲気中に供給しながら、 銅を主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Fe と、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 C eと、 Prと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添加金属を含 むターゲットを、前記真空雰囲気中でスパッタリングして、前記導電膜を形成する薄 膜トランジスタの製造方法。
[14] 透明導電膜に接触する導電膜を有する薄膜トランジスタの製造方法であって、 化学構造中に酸素原子を有する酸化ガスを真空雰囲気中に供給しながら、 銅を主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Fe と、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 C eと、 Prと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添加金属を含 むターゲットを、前記真空雰囲気中でスパッタリングして、前記導電膜を形成する薄 膜トランジスタの製造方法。
[15] ガラス基板に接触する導電膜を有する薄膜トランジスタの製造方法であって、 化学構造中に酸素原子を有する酸化ガスを真空雰囲気中に供給しながら、 銅を主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Fe と、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 C eと、 Prと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添加金属を含 むターゲットを、前記真空雰囲気中でスパッタリングして、前記導電膜を形成する薄 膜トランジスタの製造方法。
[16] シリコン層と透明導電膜に接触する導電膜を有する薄膜トランジスタの製造方法で あってゝ
化学構造中に酸素原子を有する酸化ガスを真空雰囲気中に供給しながら、 銅を主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Fe と、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 C eと、 Prと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添加金属を含 むターゲットを、前記真空雰囲気中でスパッタリングして、前記導電膜を形成する薄 膜トランジスタの製造方法。
[17] シリコンを主成分とするシリコン層と、
前記シリコン層と接触する第一の導電膜と、
銅を主成分し、前記第一の導電膜の表面に形成された銅膜と、
前記銅膜の表面に形成された第二の導電膜とを有し、
前記第二の導電膜に透明導電膜が接触する薄膜トランジスタの製造方法であって 化学構造中に酸素原子を有する酸化ガスを真空雰囲気中に供給しながら、 銅を主成分とし、 Tiと、 Zrと、 Hfと、 Vと、 Nbと、 Taと、 Crと、 Moと、 Wと、 Mnと、 Fe と、 Ruと、 Osと、 Coと、 Niと、 Biと、 Agと、 Znと、 Snと、 Bと、 Cと、 A1と、 Siと、 Laと、 C eと、 Prと、 Ndとからなる群より選択される少なくともいずれ力、 1種類の添加金属を含 むターゲットを、前記真空雰囲気中でスパッタリングして、前記第一、第二の導電膜 を形成する薄膜トランジスタの製造方法。
[18] 前記真空雰囲気の全圧に対する前記酸化ガスの分圧が 0. 1 %以上 20%以下に なるよう前記酸化ガスを導入し、前記スパッタリングを行う請求項 13記載の薄膜トラン ジスタの製造方法。
PCT/JP2007/065493 2006-08-10 2007-08-08 Method for forming conductive film, thin film transistor, panel with thin film transistor, and method for manufacturing thin film transistor WO2008018490A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN2007800295190A CN101501820B (zh) 2006-08-10 2007-08-08 导电膜形成方法、薄膜晶体管、带薄膜晶体管的面板、及薄膜晶体管的制造方法
JP2008528847A JP5247448B2 (ja) 2006-08-10 2007-08-08 導電膜形成方法、薄膜トランジスタの製造方法
EP07792161.7A EP2051287A4 (en) 2006-08-10 2007-08-08 METHOD FOR FORMING A CONDUCTIVE FILM, THIN FILM TRANSISTOR, PANEL WITH THIN FILM TRANSISTOR AND METHOD FOR PRODUCING A THIN FILM TRANSISTOR
US12/364,836 US8119462B2 (en) 2006-08-10 2009-02-03 Method for forming conductive film, thin-film transistor, panel with thin-film transistor, and method for manufacturing thin-film transistor

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006218122 2006-08-10
JP2006-218122 2006-08-10

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/364,836 Continuation US8119462B2 (en) 2006-08-10 2009-02-03 Method for forming conductive film, thin-film transistor, panel with thin-film transistor, and method for manufacturing thin-film transistor

Publications (1)

Publication Number Publication Date
WO2008018490A1 true WO2008018490A1 (en) 2008-02-14

Family

ID=39033019

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/065493 WO2008018490A1 (en) 2006-08-10 2007-08-08 Method for forming conductive film, thin film transistor, panel with thin film transistor, and method for manufacturing thin film transistor

Country Status (7)

Country Link
US (1) US8119462B2 (ja)
EP (1) EP2051287A4 (ja)
JP (1) JP5247448B2 (ja)
KR (1) KR101064144B1 (ja)
CN (1) CN101501820B (ja)
TW (1) TWI390059B (ja)
WO (1) WO2008018490A1 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008277685A (ja) * 2007-05-07 2008-11-13 Mitsubishi Materials Corp 密着性に優れたtftトランジスターを用いたフラットパネルディスプレイ用配線膜および電極膜並びにそれらを形成するためのスパッタリングターゲット
JP2009280834A (ja) * 2008-05-19 2009-12-03 Ulvac Japan Ltd ターゲット、配線膜形成方法、薄膜トランジスタの製造方法
WO2010018864A1 (ja) * 2008-08-14 2010-02-18 株式会社神戸製鋼所 表示装置、これに用いるCu合金膜およびCu合金スパッタリングターゲット
WO2010082637A1 (ja) * 2009-01-16 2010-07-22 株式会社神戸製鋼所 表示装置
WO2010082638A1 (ja) * 2009-01-16 2010-07-22 株式会社神戸製鋼所 Cu合金膜および表示デバイス
JP2010165955A (ja) * 2009-01-16 2010-07-29 Kobe Steel Ltd Cu合金膜および表示デバイス
JP2012060015A (ja) * 2010-09-10 2012-03-22 Hitachi Cable Ltd 電子デバイス配線用Cu合金スパッタリングターゲット材、及び素子構造
TWI427800B (zh) * 2008-04-25 2014-02-21 Ulvac Inc 薄膜電晶體之製造方法、薄膜電晶體

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009128372A1 (ja) * 2008-04-15 2009-10-22 株式会社アルバック 薄膜トランジスタ、薄膜トランジスタの製造方法
JP2010248619A (ja) * 2009-03-26 2010-11-04 Hitachi Metals Ltd 酸素含有Cu合金膜の製造方法
CN102473732B (zh) 2009-07-27 2015-09-16 株式会社神户制钢所 布线结构以及具备布线结构的显示装置
EP2312633A1 (en) * 2009-10-15 2011-04-20 Applied Materials, Inc. Method and installation for producing a semiconductor device, and semiconductor device
JP5557595B2 (ja) * 2010-05-14 2014-07-23 富士フイルム株式会社 電子デバイスの製造方法、薄膜トランジスタ、電気光学装置及びセンサー
JP2012027159A (ja) * 2010-07-21 2012-02-09 Kobe Steel Ltd 表示装置
JP6369750B2 (ja) * 2013-09-10 2018-08-08 日立金属株式会社 積層配線膜およびその製造方法ならびにNi合金スパッタリングターゲット材
US20150155313A1 (en) 2013-11-29 2015-06-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6418631B2 (ja) * 2014-06-17 2018-11-07 株式会社アルバック 透明導電性基板およびその製造方法、並びにタッチパネル
JP6560497B2 (ja) * 2015-01-27 2019-08-14 デクセリアルズ株式会社 Mn−Zn−W−O系スパッタリングターゲット及びその製造方法
TWI607572B (zh) * 2015-06-23 2017-12-01 群創光電股份有限公司 顯示面板
US9666615B2 (en) 2015-10-20 2017-05-30 International Business Machines Corporation Semiconductor on insulator substrate with back bias
JP6042520B1 (ja) * 2015-11-05 2016-12-14 デクセリアルズ株式会社 Mn−Zn−O系スパッタリングターゲット及びその製造方法
CN105261636B (zh) * 2015-11-05 2018-04-27 京东方科技集团股份有限公司 一种薄膜晶体管、其制备方法、阵列基板及显示装置
US10410883B2 (en) 2016-06-01 2019-09-10 Corning Incorporated Articles and methods of forming vias in substrates
US10134657B2 (en) 2016-06-29 2018-11-20 Corning Incorporated Inorganic wafer having through-holes attached to semiconductor wafer
US10794679B2 (en) 2016-06-29 2020-10-06 Corning Incorporated Method and system for measuring geometric parameters of through holes
WO2018004280A1 (ko) * 2016-06-30 2018-01-04 부산대학교 산학협력단 무결점 단결정 구리 박막을 이용한 산화구리 박막 구조체 및 그 제조방법
US11078112B2 (en) 2017-05-25 2021-08-03 Corning Incorporated Silica-containing substrates with vias having an axially variable sidewall taper and methods for forming the same
US10580725B2 (en) 2017-05-25 2020-03-03 Corning Incorporated Articles having vias with geometry attributes and methods for fabricating the same
US10760156B2 (en) 2017-10-13 2020-09-01 Honeywell International Inc. Copper manganese sputtering target
JP6703186B2 (ja) * 2017-10-31 2020-06-03 株式会社アルバック 薄膜トランジスタ及びその製造方法
US11035036B2 (en) 2018-02-01 2021-06-15 Honeywell International Inc. Method of forming copper alloy sputtering targets with refined shape and microstructure
US11554984B2 (en) 2018-02-22 2023-01-17 Corning Incorporated Alkali-free borosilicate glasses with low post-HF etch roughness
US11152294B2 (en) 2018-04-09 2021-10-19 Corning Incorporated Hermetic metallized via with improved reliability
KR20210127188A (ko) 2019-02-21 2021-10-21 코닝 인코포레이티드 구리-금속화된 쓰루 홀을 갖는 유리 또는 유리 세라믹 물품 및 이를 제조하기 위한 공정

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1012151A (ja) 1996-04-25 1998-01-16 Lg Electron Inc プラズマディスプレイパネルの電極及びその形成方法
JP2002299284A (ja) * 2001-04-02 2002-10-11 Mitsubishi Materials Corp 銅合金スパッタリングターゲット
WO2004083482A1 (ja) * 2003-03-17 2004-09-30 Nikko Materials Co., Ltd. 銅合金スパッタリングターゲット及びその製造方法並びに半導体素子配線
JP2005158887A (ja) 2003-11-21 2005-06-16 Dept Corp 回路基板及びその製造方法
JP2006073863A (ja) * 2004-09-03 2006-03-16 Nikko Materials Co Ltd 半導体用銅合金配線及びスパッタリングターゲット並びに半導体用銅合金配線の形成方法
JP2006193783A (ja) * 2005-01-13 2006-07-27 Dept Corp 電子部品用金属材料、電子部品、電子機器、金属材料の加工方法、電子部品の製造方法及び電子光学部品

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5300813A (en) * 1992-02-26 1994-04-05 International Business Machines Corporation Refractory metal capped low resistivity metal conductor lines and vias
JPH06333925A (ja) * 1993-05-20 1994-12-02 Nippon Steel Corp 半導体集積回路及びその製造方法
JP3302894B2 (ja) * 1996-11-25 2002-07-15 株式会社東芝 液晶表示装置
TW374227B (en) * 1998-04-18 1999-11-11 United Microelectronics Corp Method for manufacturing a metal-oxide semiconductor transistor of a metal gate
JP4360716B2 (ja) * 1999-09-02 2009-11-11 株式会社アルバック 銅薄膜製造方法、及びその方法に用いるスパッタ装置
KR20010051016A (ko) * 1999-11-11 2001-06-25 김순택 투명도전막 형성용 조성물 및 이로부터 형성된투명도전막을 구비하고 있는 표시소자
JP4603190B2 (ja) * 2001-04-16 2010-12-22 株式会社日立製作所 液晶表示装置
KR100413632B1 (ko) 2001-07-23 2003-12-31 학교법인 인하학원 수소 플라즈마 및 급속 열처리의 이중 전처리 단계를포함하는 구리 전착방법
WO2006025347A1 (ja) * 2004-08-31 2006-03-09 National University Corporation Tohoku University 銅合金及び液晶表示装置
JP2005166757A (ja) * 2003-11-28 2005-06-23 Advanced Lcd Technologies Development Center Co Ltd 配線構造体、配線構造体の形成方法、薄膜トランジスタ、薄膜トランジスタの形成方法、及び表示装置
JP2006077295A (ja) * 2004-09-09 2006-03-23 Tosoh Corp Cu合金配線材料及びCu合金スパッタリングターゲット
KR101282397B1 (ko) * 2004-12-07 2013-07-04 삼성디스플레이 주식회사 표시 장치용 배선, 상기 배선을 포함하는 박막 트랜지스터표시판 및 그 제조 방법
WO2009128372A1 (ja) * 2008-04-15 2009-10-22 株式会社アルバック 薄膜トランジスタ、薄膜トランジスタの製造方法
CN101971349B (zh) * 2008-04-25 2013-03-27 株式会社爱发科 薄膜晶体管的制造方法、薄膜晶体管

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1012151A (ja) 1996-04-25 1998-01-16 Lg Electron Inc プラズマディスプレイパネルの電極及びその形成方法
JP2002299284A (ja) * 2001-04-02 2002-10-11 Mitsubishi Materials Corp 銅合金スパッタリングターゲット
WO2004083482A1 (ja) * 2003-03-17 2004-09-30 Nikko Materials Co., Ltd. 銅合金スパッタリングターゲット及びその製造方法並びに半導体素子配線
JP2005158887A (ja) 2003-11-21 2005-06-16 Dept Corp 回路基板及びその製造方法
JP2006073863A (ja) * 2004-09-03 2006-03-16 Nikko Materials Co Ltd 半導体用銅合金配線及びスパッタリングターゲット並びに半導体用銅合金配線の形成方法
JP2006193783A (ja) * 2005-01-13 2006-07-27 Dept Corp 電子部品用金属材料、電子部品、電子機器、金属材料の加工方法、電子部品の製造方法及び電子光学部品

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2051287A4

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008277685A (ja) * 2007-05-07 2008-11-13 Mitsubishi Materials Corp 密着性に優れたtftトランジスターを用いたフラットパネルディスプレイ用配線膜および電極膜並びにそれらを形成するためのスパッタリングターゲット
TWI427800B (zh) * 2008-04-25 2014-02-21 Ulvac Inc 薄膜電晶體之製造方法、薄膜電晶體
JP2009280834A (ja) * 2008-05-19 2009-12-03 Ulvac Japan Ltd ターゲット、配線膜形成方法、薄膜トランジスタの製造方法
US20110147753A1 (en) * 2008-08-14 2011-06-23 Kabushiki Kaisha Kobe Seiko Sho (Kobe Steel, Ltd.) Display device, copper alloy film for use therein, and copper alloy sputtering target
WO2010018864A1 (ja) * 2008-08-14 2010-02-18 株式会社神戸製鋼所 表示装置、これに用いるCu合金膜およびCu合金スパッタリングターゲット
JP2010065317A (ja) * 2008-08-14 2010-03-25 Kobe Steel Ltd 表示装置およびこれに用いるCu合金膜
KR101274812B1 (ko) 2008-08-14 2013-06-13 가부시키가이샤 고베 세이코쇼 표시 장치, 이것에 사용하는 Cu 합금막 및 Cu 합금 스퍼터링 타깃
WO2010082637A1 (ja) * 2009-01-16 2010-07-22 株式会社神戸製鋼所 表示装置
JP2011048323A (ja) * 2009-01-16 2011-03-10 Kobe Steel Ltd 表示装置用Cu合金膜および表示装置
CN102246311A (zh) * 2009-01-16 2011-11-16 株式会社神户制钢所 Cu合金膜以及显示设备
CN102265323A (zh) * 2009-01-16 2011-11-30 株式会社神户制钢所 显示装置
KR101230758B1 (ko) * 2009-01-16 2013-02-06 가부시키가이샤 고베 세이코쇼 표시 장치용 구리 합금막
JP2010165955A (ja) * 2009-01-16 2010-07-29 Kobe Steel Ltd Cu合金膜および表示デバイス
US8482189B2 (en) 2009-01-16 2013-07-09 Kobe Steel, Ltd. Display device
WO2010082638A1 (ja) * 2009-01-16 2010-07-22 株式会社神戸製鋼所 Cu合金膜および表示デバイス
JP2012060015A (ja) * 2010-09-10 2012-03-22 Hitachi Cable Ltd 電子デバイス配線用Cu合金スパッタリングターゲット材、及び素子構造

Also Published As

Publication number Publication date
TWI390059B (zh) 2013-03-21
EP2051287A4 (en) 2014-05-21
US20090173945A1 (en) 2009-07-09
JP5247448B2 (ja) 2013-07-24
KR20090042245A (ko) 2009-04-29
KR101064144B1 (ko) 2011-09-15
CN101501820B (zh) 2012-11-28
EP2051287A1 (en) 2009-04-22
TW200827462A (en) 2008-07-01
US8119462B2 (en) 2012-02-21
JPWO2008018490A1 (ja) 2010-01-07
CN101501820A (zh) 2009-08-05

Similar Documents

Publication Publication Date Title
JP5247448B2 (ja) 導電膜形成方法、薄膜トランジスタの製造方法
KR101067364B1 (ko) 도전막 형성 방법, 박막 트랜지스터, 박막 트랜지스터를 갖는 패널 및 박막 트랜지스터의 제조 방법
JP5017282B2 (ja) 配線膜の形成方法
TWI324394B (en) Source/drain electrodes, thin-film transistor substrates, manufacture methods thereof, and display devices
TWI395270B (zh) 配線膜之形成方法、電晶體及電子裝置
US20120068265A1 (en) Wiring layer structure and process for manufacture thereof
JP2011091364A (ja) 配線構造およびその製造方法、並びに配線構造を備えた表示装置
WO2010013636A1 (ja) 配線膜、薄膜トランジスタ、ターゲット、配線膜の形成方法
CN103782374B (zh) 显示装置用配线结构
TW201543555A (zh) 平板顯示器用配線膜
JP2008124450A (ja) ターゲット、成膜方法、薄膜トランジスタ、薄膜トランジスタ付パネル、薄膜トランジスタの製造方法、及び薄膜トランジスタ付パネルの製造方法
JP5774005B2 (ja) 銅電極を有する薄膜トランジスタ(tft)
JP2009280834A (ja) ターゲット、配線膜形成方法、薄膜トランジスタの製造方法
JP2008112989A (ja) ターゲット、成膜方法、薄膜トランジスタ、薄膜トランジスタ付パネル、及び薄膜トランジスタの製造方法
JP2012222166A (ja) 配線膜、薄膜トランジスタ、ターゲット、配線膜の形成方法
WO2010082638A1 (ja) Cu合金膜および表示デバイス
JP5424876B2 (ja) 薄膜トランジスタ製造方法、液晶表示装置製造方法、電極形成方法
JP2009170769A (ja) 薄膜トランジスター
JP2009038284A (ja) 薄膜トランジスター
JP5218810B2 (ja) 薄膜トランジスター
JP2008306043A (ja) 配線膜の形成方法、トランジスタ、及び電子装置
JP2010165955A (ja) Cu合金膜および表示デバイス

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780029519.0

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07792161

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2008528847

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2007792161

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020097002481

Country of ref document: KR

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: RU