TWI328881B - - Google Patents

Download PDF

Info

Publication number
TWI328881B
TWI328881B TW093107267A TW93107267A TWI328881B TW I328881 B TWI328881 B TW I328881B TW 093107267 A TW093107267 A TW 093107267A TW 93107267 A TW93107267 A TW 93107267A TW I328881 B TWI328881 B TW I328881B
Authority
TW
Taiwan
Prior art keywords
gate
memory
field effect
effect transistor
region
Prior art date
Application number
TW093107267A
Other languages
English (en)
Other versions
TW200501428A (en
Inventor
Takashi Hashimoto
Makoto Mizuno
Original Assignee
Renesas Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Tech Corp filed Critical Renesas Tech Corp
Publication of TW200501428A publication Critical patent/TW200501428A/zh
Application granted granted Critical
Publication of TWI328881B publication Critical patent/TWI328881B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23HWORKING OF METAL BY THE ACTION OF A HIGH CONCENTRATION OF ELECTRIC CURRENT ON A WORKPIECE USING AN ELECTRODE WHICH TAKES THE PLACE OF A TOOL; SUCH WORKING COMBINED WITH OTHER FORMS OF WORKING OF METAL
    • B23H7/00Processes or apparatus applicable to both electrical discharge machining and electrochemical machining
    • B23H7/02Wire-cutting
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23HWORKING OF METAL BY THE ACTION OF A HIGH CONCENTRATION OF ELECTRIC CURRENT ON A WORKPIECE USING AN ELECTRODE WHICH TAKES THE PLACE OF A TOOL; SUCH WORKING COMBINED WITH OTHER FORMS OF WORKING OF METAL
    • B23H11/00Auxiliary apparatus or details, not otherwise provided for
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66833Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a charge trapping gate insulator, e.g. MNOS transistors
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23QDETAILS, COMPONENTS, OR ACCESSORIES FOR MACHINE TOOLS, e.g. ARRANGEMENTS FOR COPYING OR CONTROLLING; MACHINE TOOLS IN GENERAL CHARACTERISED BY THE CONSTRUCTION OF PARTICULAR DETAILS OR COMPONENTS; COMBINATIONS OR ASSOCIATIONS OF METAL-WORKING MACHINES, NOT DIRECTED TO A PARTICULAR RESULT
    • B23Q11/00Accessories fitted to machine tools for keeping tools or parts of the machine in good working condition or for cooling work; Safety devices specially combined with or arranged in, or specially adapted for use in connection with, machine tools
    • B23Q11/0003Arrangements for preventing undesired thermal effects on tools or parts of the machine
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23QDETAILS, COMPONENTS, OR ACCESSORIES FOR MACHINE TOOLS, e.g. ARRANGEMENTS FOR COPYING OR CONTROLLING; MACHINE TOOLS IN GENERAL CHARACTERISED BY THE CONSTRUCTION OF PARTICULAR DETAILS OR COMPONENTS; COMBINATIONS OR ASSOCIATIONS OF METAL-WORKING MACHINES, NOT DIRECTED TO A PARTICULAR RESULT
    • B23Q11/00Accessories fitted to machine tools for keeping tools or parts of the machine in good working condition or for cooling work; Safety devices specially combined with or arranged in, or specially adapted for use in connection with, machine tools
    • B23Q11/12Arrangements for cooling or lubricating parts of the machine
    • B23Q11/126Arrangements for cooling or lubricating parts of the machine for cooling only

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Mechanical Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Description

1328881 玖、發明說明: 【發明所屬之技術領域】 本發明係有關半導體裝置製造方法及半導體裝置技術, 特別有關具有非揮發性記憶體之半導體裝置之製造方法及 適用於半導體裝置之有效技術。 【先前技術】 如同 EEPROM(Electrically Erasable Programmable Read Only Memory :電子抹除式唯獨記憶體)或快閃記憶體等可 電性改寫之非揮發性記憶體,由於可在電路板上改寫程 式,因此除了可縮短開發期間、提昇開發效率,並且其應 用可擴展至對應少量多種類生產、發送對象別調校、出貨 後程式更新等各種用途"特別在近年,對於内建MPU(Micro Processing Unit :微處理器)及EEPROM(或快閃記憶體)之微 電腦的需求甚大。作為可電性改寫之非揮發性記憶體,主 要使用以通常之多晶矽作為浮置電極之EEPROM。然而, 於此構造之EEPROM,若包圍浮置電極之氧化膜在任何一 部分有缺陷的話,由於電荷儲存層為導體,因此由於異常 漏洩,儲存於儲存節點之電荷可能全部脫落。特別在今後, 若微細化進展,積體度提昇,此問題將更顯著。 因此,近年來,將氮化膜(Si3N4等)作為電荷儲存層之 MNOS(Metal Nitride Oxide Semiconductor :金屬—氮化物 -氧化物一半導體)構造或MONOS(Metal Oxide Nitride Oxide Semiconductor :金屬一氧化物一氮化物一氧化物— 半導體)構造係受到注目。此時,由於有助於資料記憶之電 91910.doc5 1328881 何儲存於作為絕緣體之氮化膜之離散陷阱,故即使環繞儲 存卽點之氧化膜之任一部分產生缺陷,引起異常漏洩,由 ;電%儲存層之電荷不會全部漏洩,因此可提昇資料保持 之可靠性。 作為記憶胞構成,提案單一電晶體構造之記憶胞。作為 抹除方式’除了由半導體基板利用全面FN(Fowler heim .田爾—諾罕)穿随注入而寫入、對於半導體基板 矛J用FN穿隧電流而抹除之方式以外,並提案對於半導體基 板或源極、及極區域,利用FN穿隧電流而抹除之方式。並 MONOS型單—電晶體胞構造之情況,相較於 胞構造’纟易受到干擾的影響,&亦提案設置控㈣閘極之2 電晶體構成之分裂閘型記憶胞構造。⑨此類分裂閘型記憶 胞構造,由於其任一閘極疊在另一方閘極之工序不同,可 實現控制閘極疊昇型、記憶閘極疊昇型及採用側壁方式之 記憶閘極疊昇型等。 再者,例如:於特開平6_85251號公報係揭示一種雖非記 隐胞’但形成M〇s · FET閘極後,將位於該閘極兩側之半 導體基板表層部分㈣’以通道區域及源極•沒極區域形 成階差之技術(例如:專利文獻1)。 又於特開平5-267250號公報係揭示於快閃記憶體製造 序在鄰接之閘極(浮置電極)側面形成側壁後,將該閘極 及側壁作為掩模’將下層之場絕緣膜及半導體基板部分敍 亥J ^成溝槽之技術(例如:專利文獻2)。 又,例如:特開2000-91452號公報係揭示km〇n〇s構造 91910.doc5 =非揮發性記憶體動作時,於記憶胞電晶體之源極及及極 辟里入區域上之絕緣膜圖案之通道側側面,設置偏移側 之則更對於鄰接於選擇之記憶胞電晶體之非選擇記憶胞 電晶體’無法進行資料之寫入及讀出,使記憶胞電晶體之 L道難以擴大之構成(例如:專利文獻3)。 又,例如:特開平6·125094號公報係揭示於記憶胞電晶 之ΟΝΟ膜及閘極與源極區域之間,設置偏移區域之構成 (例如:專利文獻4)。 又,例如於特開2〇〇卜168219號公報係揭示於M〇N〇s 己It胞電曰曰體之通道設置階差,經由此階差,進行通道 熱電子注入之構成。又,於此公報之段落編號〇〇38係記載 使用FN穿隨電流拉走電荷,以便進行抹除之記憶胞電晶體 之閘極係由高濃度導入P型或η型雜質而導電化之多晶矽所 組成(例如··專利文獻5)。 又’例如:特開2002-298591號公報係揭示為了防止由於 重複EEPR〇M讀出動作,非選擇記憶胞之臨限值電壓上 升’資料被破壞之事態,將記憶胞臨限值電壓設定高於資 料讀出時施加於源極及汲極之電壓中之較低電壓,並設定 低於資料讀出時施加於閘極電壓之構成(例如:專利文獻6)。 【專利文獻1】 特開平6-85251號公報 【專利文獻2】 特開平5-267250號公報 【專利文獻3】 91910-doc5 1328881 特開2000-91452號公報 【專利文獻4】 特開平6-125094號公報 【專利文獻5】 特開2001-168219號公報 【專利文獻6】 特開2002-298591號公報 【發明内容】 然而’如上述,採用分裂閘型記憶胞構造,使用氮化膜 作為電荷儲存層之非揮發性記憶體為新構造,於具有該非 揮發性記憶體之半導體裝置,如何提昇電性構造為重要課 題。 本發明之目的在於提供—種於具有非揮發性記憶體之半 體裝置提昇電性特性之技術,其中該非揮發性記憶體採 用刀裂閘型記憶胞構造,並使用氮化膜作為電荷儲存層。 本發明之前述以及其他目的及新特徵,可由本說明書之 記述及附圖得知。 簡單說明本申請案所揭示之發明中之代表性者之概要如 亦即’本發明之半導體基板具有非揮發性記憶胞,立係 具有互相鄰接而配置之第-、第二場效電晶體者;且將已 經形成於前述半導體基板之前述第—場效電晶體之第一導 电型第一半導體區域中,配置 _ 直於刖述弟一場效電晶體之形 之部分姓刻後,於該银刻區域形成前述第二場效電 91910.doc5 1328881 晶體之與第一導電型相反之第二導電型第二半導體區域。 又,本發明之半導體基板具有非揮發性記憶胞,且 !互相鄰接而配置之第-、第二場效電晶體者;且於前述 ^場效電晶體之第二閘極下,形成與第—導電型相反之 導電型第二半導體區域,以使前述第_場效電晶體之 第一問極下之第一導電型第一半導體區域中,前述第二場 效電晶體側露出於前述第二場效電晶體之第二閉極下 者與第二閘極端部一致。 又,本發明.具有非揮發性記憶胞,其係具有閘極及電行 儲存層者;且將前述閘極加工後,將前述電荷館存層端部 過度蝕刻,以使該端部侧面位於前述閘極之端部側面下。 又’本發明之半導體基板具有非揮發性記憶胞,並係且 有互相鄰接而配置之第一、第二場效電晶體之第_、第: 閘極之-方間極疊在另一方之間極之構造;且堆積前述: 方間«成用之導體膜之前,於作為前述另一方閑極之側 面側’别述-方閉極未疊昇側之半導體基板主面上 形成保護膜。 无 又,本發明具有非揮發性記憶胞,其係將儲存於電荷 存層之電荷往n型閘極側拉* ’以便抹除資料」^ ^極令之前述電荷館存層側之第一區域之n型雜質濃戶 比舸述η型閘極中之前述第一區 ^ 質濃度低。 &域之η型雜 又,本發明具有非揮發性記憶胞,其係將健存於電 存層之電荷往閘極侧拉去,以便抹除資料者 7 : 局八位準 91910.doc5 之最少狀態係 態。 匕刖述非揮發性記憶胞之初期臨限值高之狀 【實施方式】 明之實施型態前 說明本實施型態之用語 詳細說明本發 意義如下。 ^入氮化矽、氮化硅或矽氮化物(Silicon Nitride)時,當 : :Sl3N4,但不僅於此,亦包含矽之氮化物之類似組成 以下,根據圖式,詳細說明本發明實施型態。再者,於 以:實施型態,若在便利上有其需要時,分割成複數段落 或果施里% # a月,但特別明示之情況除外,此等並非互不 ^ 方為另一方之一部分或全部之變形例、詳細、補 充說明等。又,於以下實施例,提及要素數等(包含個數、 數值、量、範圍等)時,特別明示之情況及原理上明顯限定 於特定數之情況除外,並非限定於該特定數,在特定數以 上或以下均可。並且,無須贅述,於以下實施型態,特別 明示之情況及原理上明顯為必須之情況除外,該構成要素 (亦包含要素步驟等)並非必須。同樣地,於以下實施型態, 提及構成要素等之形狀、位置關係等時,特別明示之情況 及原理上明顯並非如此之情況除外,實質上包含近似或類 似於該形狀等者。對於上述數值及範圍亦同理。又,在用 於說明本實施型態之全圖,具有同一機能者標示同一符 號’並省略其重複說明。又,於以下實施型態,代表場效 電晶體之MIS · FET(Metal Insulator Semiconductor Field 91910.doc5 -11 - 1328881
Effect Transistor :金屬一絕緣體_半導體場效電晶體)簡稱 為MIS,p通道型之MIS · FET簡稱為pMIS,η通道型之MIS · FET 簡稱為 nMIS。再者,MOS · FET(Metal Oxide Semiconductor FET :金屬一氧化物一半導體FET)係其閘極 絕緣膜由氧化矽(Si02等)膜所組成之構造之場效電晶體,包 含在上述MIS之下位概念。 (實施型態1) 本發明人所檢討的是具有EEPROM或快閃記憶體等類之 非揮發性記憶體之半導體裝置,其係該非揮發性記憶體之 複數記憶胞分別具備例如:2電晶體構造之分裂閘型電極構 造,並且於其另一方之電晶體側,具備將氮化膜(氮化矽膜 等)作為資料記憶用電荷儲存層之MONOS(Metal Oxide Nitride Oxide Semiconductor :金屬一氧化物一氮化物一氧 化物一半導體)構造者。MONOS構造之情況,相較於 EEPROM構造之情況,單一電晶體記憶胞容易受到干擾影 響,故應防止此而採用2電晶體構造之分裂閘電極構造。 又,上述分裂閘型記憶胞構造,均在抹除時,由半導體基 板將電洞注入電荷儲存層,或者將電子由電荷儲存層往半 導體基板拉去,故需要將負電壓施加於記憶閘極之負電源 電路,記憶體佔有率下降,良率下滑。又,以FN穿隧電流 進行寫入時,亦具有難以使寫入高速化之問題。故,一方 面在資料寫入時,藉由熱電子注入,由半導體基板將熱電 子注入電荷儲存用之氮化膜中,以求寫入時間之高速化, 另一方面資料抹除時,將正電壓施加於記憶閘極側,將電 91910.doc5 -12- 1328881 荷儲存用之氮化膜中之電子,往記憶閘極側拉去,可達成 電源電路之簡化。然而,迄今,並未詳細檢討進行上述電 路動作之記憶胞構造。因此,於本實施型態,說明適用於 進行上述電路動作之記憶胞構成之情況,但以下實施型態 並不限於適用於上述電路動作之記憶胞構造,亦包含可適 用於各種電路動作之記憶胞者。
圖1係表示上述記憶胞MC之電路圖。記憶胞MC係於記憶 胞MC之汲極電極D與源極電極S之間,具有例如:記憶胞選 擇用之nMIS.Qnc(以下僅稱選擇用nMISQnc),及記憶用 nMISQnm之2個電晶體。選擇用nMISQnc具有控制閘極 CG,記憶用nMISQnm具有記憶閘極MG及上述電荷儲存層 CSL。符號Vd表示没極電壓,Vcg表示控制閘極電塵,Vmg 表示記憶閘極,Vs表示源極電壓,Vsub表示基板電壓。
圖2係表示上述記憶胞MC之基本元件剖面之一例。在此 係例示控制閘極電壓疊昇型之記憶胞MC 1 (MC)。半導體基 板(以下僅稱基板)1 Sub係由例如:p型單晶矽(Si)所組成, 於其主面(元件形成面)配置記憶胞MCI之選擇用nMISQnc 及記憶用nMISQnm。此記憶胞MC 1之汲極區域Drm及源極 區域Srm具有例如:ιΓ型半導體區域2a,及比該半導體區域 2a之雜質濃度高之n+型半導體區域2b(LDD(Lightly Doped Drain :低摻雜汲極)。n_型半導體區域2a配置於記憶胞MC 之通道區域侧,n+型半導體區域2b配置於只由記憶胞MC之 通道區域側離開n_型半導體區域2a分之位置。於此汲極區域 Drm與源極區域Srm之間之基板1 Sub主面上,上述選擇用 91910.doc5 -13- 1328881 nMISQnc之控制閘極CG及上述記憶用nMISQnm之記憶閘 極MG係鄰接配置。 控制閘極CG及記憶閘極MG係由例如:η型低電阻多晶矽 所組成。控制閘極CG之一部分疊在記憶閘極MG側。控制 閘極CG與基板lSub主面之間,設置由例如:厚度2〜3 nm 程度之薄氧化矽(Si02等)所組成之閘極絕緣膜3。於此閘極 絕緣膜3下方之基板1 Sub主面,形成p型半導體區域4。此 半導體區域4為選擇用nMISQnc之通道形成用半導體區 域,藉由此半.導體區域4,選擇用nMISQnc之臨限值電壓設 定在特定值。半導體區域4具有提昇選擇用nMISQnc之臨限 值電壓之機能。於半導體區域4導入硼(B)。 另一方面,於記憶閘極MG與基板1 Sub主面之間,上述 電荷儲存層CSL係在由其上下絕緣膜5t、5b夾住之狀態下而 設置。電荷儲存層CSL係由例如:氮化石夕所組成,其後度在 例如:50 nm以下。但電荷儲存層CSL不限於氮化矽,亦可進 行各種變更,例如:亦可使用氧化鋁(ai2o3)等類,可形成絕 緣性井位準之材料。絕緣膜5b、5t係由例如:氧化矽等組成。 絕緣膜5b厚度為例如:2〜6 nm程度,絕緣膜5t厚度為例如: 10〜17 nm程度。絕緣膜5t亦能以氮氧化矽形成。 又,亦可將絕緣膜5b、5t作為分別含有氮之氧化矽膜而 形成。於形成記憶用nMISQnm後,作為選擇用nMISQnc或 形成於記憶胞周圍之MIS形成區域之MIS閘極絕緣膜而形 成氧化矽膜之氧化工序中,產生矽所組成之基板1 Sub及多 晶矽所組成之記憶閘極MG氧化,因此絕緣膜5b、5t端部之 91910.doc5 •14- 1328881 膜厚增加的問題。於本實施型態之記憶用nMISQnm,由基 板lSub將電子往電荷儲存層CSL注入,進行寫入動作,由 電荷儲存層CSL將電子往記憶閘極MG拉去,以便進行抹除 動作,故在此類記憶閘極MG端部之絕緣膜5b、5t膜厚之增 加成為誤寫入、誤抹除之原因。故,使絕緣膜5 b、51分別 成為含有氮之氧化矽膜,從而可防止絕緣膜5b、5t端部形 成過度氧化矽膜。 作為具體之實施方法,於絕緣膜5b形成後,例如:進行 氮氧化(NO)退火,將氮導入絕緣膜5b之基板1 Sub。藉此, 可防止其他氧化工序時,絕緣膜5b端部之膜厚增加。又, 絕緣膜5t形成後,藉由進行氮電漿處理,或者堆積作為記 憶閘極MG之導電膜後,進行氮氧化(NO)退火,可將氮導入 絕緣膜5t之導電膜側。藉此,可防止在其他氧化工序時, 絕緣膜5t端部之膜厚增加。 並且,藉由CVD法形成選擇用nMISQnc或記憶胞周邊之 MIS閘極絕緣膜(氧化矽膜),相較於熱氧化工序,可降低成 膜溫度,故可進一步阻止絕緣膜5b、5t端部形成過剩的氧 化石夕膜。 於上述絕緣膜5b下方,p型半導體區域4與源極區域Srm 之間之基板1 Sub主面,形成η型半導體區域6。此半導體區 域6為記憶用nMISQnm之通道形成用半導體區域,藉由此半 導體區域6,記憶用nMISQnm之臨限值電壓設定在特定值。 半導體區域6具有降低記憶用nMISQnm之臨限值電壓之機 能。於半導體區域6,導入例如·砷(As)或磷(P)。於記憶閘 91910.doc5 -15- 1328881 極MG上面設置例如:氧化矽所組成之絕緣膜7。 又,於記憶閘極MG、絕緣膜5b、5t及電荷儲存層CSL之 側面,形成由例如:氧化石夕所組成之側壁8,實行記憶閘極 MG與控制閘極CG之絕緣。於此類記憶胞MC1之控制閘極 CG兩側面、絕緣膜7上面一部分及源極區域Srm側之側壁8 表面,覆蓋此而形成側壁9。此側壁9係由例如:氧化石夕所 組成,主要是用以形成上述n_型半導體區域2a之構件。 於此類記憶胞MCI,有助於資料記憶之電荷係藉由熱電子 注入,以箭頭A所示之位置等,由基板1 Sub注入電荷儲存層 CSL中之井位準。由於此電荷係離散地儲存,故即使環繞電 荷儲存層CSL之氧化膜(絕緣膜5b、5t或側壁8)之任一部分產 生缺陷,引起異常漏洩,電荷儲存層CSL中之電荷仍不會全 部脫離,故可提昇資料保持之可靠度。而且因此,可將電荷 儲存層CSL上下之絕緣膜5b、5t薄膜化,故可達成寫入及抹 除動作之低電壓化。又,資料寫入時,藉由熱電子注入,電 子由基板1 Sub注入電荷儲存層CSL中,故電子注入效率優 異,可進行高速、低電流之寫入。另一方面,資料抹除時, 於記憶閘極MG側施加正電壓,將電荷儲存層CSL中之電子往 記憶閘極MG側拉去,故可容易進行寫入及抹除動作之控 制,可簡化電源電路或周邊電路(小規模化)。 圖3係表示圖1及圖2之記憶胞MC之資料讀出動作Re、抹 除動作Er及寫入動作Wr時之對於各部之施加電壓值之一 例。 於資料讀出動作Re之際,於所選擇之記憶胞MC之汲極電 91910.doc5 -16- 1328881 極D(汲極區域Drm)施加例如:1 V程度,於控制閘極CG施 加例如:1.5 V程度,於所選擇之記憶胞MC之源極電極S(源 極區域Srm)、記憶閘極MG及基板1 Sub施加例如:0(零)V, 開啟記憶胞MC之選擇用nMISQnc。此時,由於記憶用 nMISQnm之電荷儲存層CSL中之電子有無,記憶用 nMISQnm之臨限值電壓變化,電流流入或不流入汲極區域 Drm與源極區域Srm之間,藉此讀出記憶資料。 又,於資料抹除動作Er之際,於所選擇之記憶胞MC之汲 極電極D(汲極區域Drm)、源極電極S(源極區域Srm)及基板1 Sub施加例如:0(零)V,於控制閘極CG施加例如:1.5 V程 度,於記憶閘極M G施加例如:14 V程度。藉此,將電荷儲 存層CSL中之電子通道放出,放向記憶閘極MG側,將資料 抹除。 並且,資料寫入係採用源極側熱電子注入方式。於資料 寫入動作Wr之際,於所選擇之記憶胞MC之汲極電極D(汲極 區域Drm)及基板1 Sub施加例如:0(零)V,於控制閘極CG 施加例如:1.5 V程度,於記憶閘極MG施加例如:12 V程度, 於所選擇之記憶胞MC之源極電極S(源極區域Srm)施加例 如:6 V程度。藉此,將記憶胞MC之通道所產生之熱電子 注入電荷儲存層CSL,寫入資料。
圖4及圖5係表示分裂閘電極型之記憶胞MC之基本元件 剖面之其他例。圖4例示記憶閘極疊昇型之記憶胞 MC2(MC),圖5例示側壁方式記憶閘極疊昇型之記憶胞 MC3(MC)。於圖4及圖5之記憶胞MC2、MC3,記憶閘極MG 91910.doc5 •17- 1328881 之一部分疊在控制閘極CG側,但藉由控制閘極CG上面之氧 化矽等所組成之絕緣膜10、絕緣膜5b、5t及_荷儲存層CSL 等,實現控制閘極CG與記憶閘極MG之絕緣。此情況,資 料之讀出、寫入及抹除動作均與上述相同,故省略說明。 具有如以上之記憶胞之半導體裝置係使用於例如: IC(Integrated Circuit :積體電路)卡(記憶卡)。 其次,利用圖6及圖7,說明針對上述圖2、圖4及圖5所示 之分裂閘型記憶胞MC(MC1〜MC3),本發明人首次發現的 問題。 圖6係表示上述圖2分裂閘電極型記憶胞MCI之形成工序 中之基板1 Sub主要部分剖面圖。於此基板1 Sub(在此階段 為平面大致圓形之晶圓)之主面,形成η型半導體區域6。 又,於此基板1 Sub主面上,形成絕緣膜5b、電荷儲存層 CSL、絕緣膜5t、記憶閘極MG及絕緣膜7之疊層圖案。而且, 於該疊層圖案側面,形成由例如:氧化碎所組成之側壁8。 於上述記憶胞MC1之形成工序,首先,於此類基板1 Sub主 面上,如圖7所示,形成露出選擇用nMISQnc(參考圖2)之形 成區域,覆蓋其以外區域之光阻圖案PR1。接著,將該光阻 圖案PRJ、側壁8及記憶閘極MG之一部分作為掩模,藉由離 子注入法將例如:硼(B)導入基板1 Sub主面。藉此,於基板 1 Sub主面,p型半導體區域4將對於記憶閘極MG,自整合 地形成。此時,由記憶胞MC 1之動作安定性觀點來考量, 欲將選擇用nMISQnc之臨限值電壓維持在高值,故硼之導 入量必須導入抵銷已形成於基板1 Sub主面之上述η型半導 91910.doc5 •18- 1328881 體區域6之導電型之程度。因此,於p型半導體區域4將打入 多量之雜質,故在該半導體區域4之雜質濃度總和(各半導 體區域4、6之形成用雜質濃度和)變高。 如此,於圖2、圖4及圖5之分裂閘電極型之記憶胞Mc i〜 MC3,選擇用nMISQnc^記憶用nMISQnm鄰接,為了形成 nMISQnc、Qnm之通道形成用之半導體區域必須藉由將 為了形成任一方之通道形成用之半導體區域之雜質打入基 板1 Sub後,將其消除而打入相反導電型之雜質,以便形成 另方之通道形成用半導體區域。因此,在某一方之通道 形成用半導體區域將打入多量的雜質,被打入多量雜質之 通道形成用半導體區域之總和的雜質濃度變高。其結果, 產生載體移動能力下降(汲極電流;[ds下降)或臨限值電壓變 動增大等類之電性特性劣化。 因此’於本實施型態1,於具有選擇用MIS及記憶用MIS2 個MIS之分裂閘電極型之記憶胞MC之形成工序,將一方 MIS之通道形成用半導體區域蝕刻後,形成另一方MIS之通 道形成用半導體區域。藉此,可降低另一方Mis之通道形成 用半導體區域之雜質濃度,故可提昇載體移動能力,增大 在記憶胞MC之没極電流ids。故,可提昇分裂閘電極型之記 憶胞MC之動作速度(資料讀出速度)^又,可減低臨限值電 壓變動,故可提昇分裂閘型記憶胞MC之動作可靠性。 根據圖8〜圖19之半導體裝置之製造工序中之記憶區域 基板1 Sub之主要部分剖面圖,說明此具體例。在此,說明 對於圖2之記憶胞MC1之適用例。 91910.doc5 -19- 1328881 首先,如圖8所示,於例如:p型單晶矽(si)所組成之基板 1 Sub(在此階段為平面大致圓形之半導體晶圓)主面,藉由 離子注入法導入砷(As)。藉此,於基板1 Sub主面,形成記 憶用nMISQnm(參考圖2)之通道形成用η型半導體區域6。於 本實施型態1,在後述工序有將基板1 Sub若干姓刻,部分 除去η型半導體區域6之#刻工序,但若用以形成上述半導 體區域6之雜質離子打入太深的位置,則不得不增加上述蝕 刻工序時之基板1 Sub钱刻量,因此用以形成半導體區域6 之雜質離子之打入深度宜淺。此時,雜質離子之打入能量 為例如:20〜40 keV程度。又,此時雜質離子之打入深度(雜 質浪度最局之深度)為例如:1 〇〜2〇 nm程度。又,雜質 離子摻雜量為例如:lxl0i4/cm2程度。雜質亦可採用磷,但 採用砷乃由於藉由採用原子量(質量)比磷重之砷,即使以相 同打入能量,仍可在基板1 Sub之較淺位置形成半導體區域 6 ’容易在較淺位置形成半導體區域6所致。 其次,如圖9所示,於基板i Sub主面上,將例如:氧化 矽所組成之絕緣膜5b、氮化矽所組成電荷儲存層csl、氧 化矽所組成之絕緣膜5t、低電阻多晶矽所組成之記憶閘極 形成用導體膜11及氧化矽所組成之絕緣膜7氧化,或者藉由 CVD(ChemiCal vapor Deposition:化學氣相沈積)法,由下 層依序堆積之後,藉由光微影(以下僅稱微影)技術及蝕刻技 t將此等疊層膜圖案化,如圖1G所示,形成絕緣膜 屯何儲存層CSL、絕緣膜μ、記憶閘極MG(11}及絕緣膜7之 且層圖案。接著,於基板1 Sub主面上,藉由CVD法等將例 91910.d〇c5 1328881 將此藉由各向異性乾 ’於上述疊層圖案側 如:氧化矽所組成之絕緣膜堆積後, 式餘刻法回钱(Etchback),如圖11所示 面形成側壁8。 其次,如圖12所示,於基MSub主面上,形成選擇用_ 形成區域側露出之光阻圖案PR2之後,將光阻圖案pR2、侧 壁8及絕緣膜7作為蝕刻掩模,以側壁8之材料與基板1 之刪擇比變大之條件,施加钱刻處理,將選;用二 形成區域之基板1 Sub主面部分蝕刻,形成凹處丨3。藉此, 除去選擇用nMIS形成區域之n型半導體區域6。此時,3將側 壁8作為蝕刻掩模,故可將基板i 3汕之一部分以良好定位選 擇性除去。此時之蝕刻方法採用例如:乾式蝕刻法。但亦可 採用濕式蝕刻法。採用濕式蝕刻法時,可對於基板i s叻幾乎 不造成損傷而部分除去基板1 Sube又,亦可於施加乾式蝕刻 處理後,藉由施加若干濕式處理,除去乾式射m所產生1 基板1 Sub之損傷層。藉此,可提昇選擇用nMis之電性特性。 凹處13之深度若幻罙,將成為階差的原目,故以例如:5〇⑽ 以下為佳,具體而言,例如:2〇 nm程度。 其次,如圖13所示,以光阻圖案pR2、側壁8及記憶問極 MG作為掩模,於基板1 Sub主面,離子注入例如:二氟化 硼(BF2) ’形成選擇用nMIS之通道形成用p型半導體區域[ 此時之雜質離子打入能量為例如:4〇〜i〇〇keV程度。於本 實施型態1,削去選擇用祕3形成區域之基sub主面, 除去η型半導體區域6,故相較於未形成凹處i3之情況,可 降低選擇用nMlS之通道形成用ρ型半導體區域4之雜質濃 91910.doc5 -21- 1328881 度。因此’可提昇載體(電子)之移動度,增加記憶胞Mcii 及極電流Ids。故,可提昇分裂閘電極型記憶胞MC丨之動作速 度(資料讀出速度)。又,可減低選擇用nMIS2臨限值電壓變 動,故可提昇分裂閘電極型記憶胞MC丨之動作可靠性。 其次,如圖14所示,藉由對於基板1 sub施加氧化處理’ 於基板1 Sub主面上,在形成例如•·氧化矽所組成之閘極絕 緣臈3之後,於該基板! Sub主面上,藉由CVD法形成例如·· 低電阻多晶矽所組成之導體膜,並且藉由微影技術及乾式 蝕刻技術,將該導體膜圖案化,形成控制閘極CG。接著, 如圖15所示,將控制閘極CG及記憶閘極MG作為掩模,將 例如:砷或磷離子注入於基板1 Sub,於基板1 主面對 於控制閘極CG及記憶閘極mg,自整合地形成n-型半導體區 域2a。 其次,於基板1 Sub主面上,藉由CVD法堆積由例如:氧 化矽所組成之絕緣膜,藉由各向異性乾式蝕刻將此回蝕, 如圖16所示,於控制閘極CG兩側面、絕緣膜7上及側壁8表 面上,形成側壁9。接著,如圖17所示,將侧壁9及控制閘 極CG作為掩模,將例如:砷或磷離子注入於基板i 3汕主 面,於基板1 Sub主面,對於控制閘極及記憶閘極Μ(3, 自整合地形成η型半導體區域2b。如此,形成記憶胞 之汲極區域Drm及源極區域Srm,並形成選擇用nMlsQnc及 記憶用nMISQmn。其後’如圖18所示,於基板1 主面部 及控制閘極CG上面部,藉由自行校準矽化(SaHcide : sdf AlignSilicide)製程,形成例如:矽化鈷(c〇Six)等類之矽化 91910.doc5 -22- 1328881 物層14。 其次’如圖19所示,於基板1 Sub主面上,藉由CVD法堆 積例如:氧化矽所組成之絕緣膜15之後,於絕緣膜15形成 接觸孔CNT。接著,於接觸孔CNT形成插塞PLG。插塞PLG ·- 具有例如:鈦(Ti)及氮化鈦(TiN)之疊層膜所組成之薄障壁 膜’及由該障壁膜所包圍而形成之鎢(W)或鋁(A1)等所組成 之較厚導體膜。其後,於絕緣膜15上,形成例如:鎢或鋁 (A1)專所組成之第一層配線μ 1。之後,經由通常之半導體 裝置之製造;序,製造具有非揮發性記憶體之半導體裝置。 (實施型態2) 本實施型態2為前述實施型態1之變形例,根據圖2〇〜圖 22之半^體裝置之製造工序中之基板1呂心之主要部分剖 面圖’說明蝕刻記憶閘極兩側之基板1 Sub部分之例。 首先,經過前述實施型態丨之圖8〜圖n所說明之工序 後,將與前述圖12所說明相同之蝕刻處理施加於基板i Sub ’如圖20所示,於露出於記憶閘極MG及側壁8之形成區 域之基板1 Sub主面部形成凹處13。在此,除去記憶閘極撾(} · 及側壁8之形成區域兩側。亦即,亦除去記憶胞源極區域之 形成部分之半導體區域6。接著,如圖21所示,於基板15^^ 主面上,形成露出選擇用nMISe成區域側之光阻圖案pR2 之後,將光阻圖案PR2、側壁8及絕緣膜7作為掩模,於基板 - 1 Sub主面’將例如:二氟化侧(BF2)離子注入,從而形成選 . 擇用nMIS之通道形成用之㈣帛導體區域4。㈣條件係與 前述圖13所說明的條件相同。又,本實施型態2亦可獲得與 91910.doc5 -23· 1328881 前述圖13所說明之相同效果。其後,與前述實施型態1相 同,如圖22所示,形成記憶胞MCI (MC)。 於本實施型態2,於記憶胞1之源極區域Srni形成部分亦形 成凹處13,除去η型半導體區域6之層,故亦可減輕汲極區 域Drm及源極區域Srm之ιΓ型半導體區域2a及η+型半導體區 域2b之雜質濃度。又,相較於未形成凹處13之情況,可容 易調整η型半導體區域2a及n+型半導體區域2b之濃度。 (實施型態3) 鈾述貫施型態1、2之方法亦可適用於前述圖4及圖5之記 憶胞MC2、MC3。因此,於本實施型態3,根據圖23〜圖31 之半導體裝置之製造工序中之主要部分剖面圖,說明在前 述圖4之δ己憶胞MC2適用前述實施型態2之方法之例。 首先,如圖23所示,於例如:ρ型單晶矽(Si)所組成之基 板1 Sub(前述半導體晶圓)主面’將例如:二氟化硼(Bf2)藉 由離子/主入法導入。藉此,於基板1 Sub主面,形成選擇用 nMISQnc(參考圖4)之通道形成用之ρ型半導體區域4。於本 貫施型態3,在後述工序有將基板1 Sub主面若干银刻,部 刀除去ρ型半導體區域4之银刻工序,故根據與前述實施型 之η型半導體區域6相同之理由,用以形成ρ型半導體區 域4之雜質離子打入深度宜淺。此時,雜質離子之打入能量 為例如:40〜1〇〇 keV程度。又,此時雜質離子之打入深度 (雜質離子濃度最高時之深度)為例如:4〇〜1〇〇 nm程度。 又,雜質離子摻雜量為例如:lxl〇14/cm2程度。雜質亦可採 用硼,但採用二氟化硼乃由於藉由採用原子量(質量)比硼重 91910.doc5 1328881 之二氟化硼,即使以相同打入能量,仍可在基板1 Sub之較 淺位置形成半導體區域4’容易在較淺位置形成半導體區域 4所致。 接著,如圖24所示,藉由對於基板! sub施加氧化處理, 於基板1 Sub主面上,形成例如:氧化矽所組成之閘極絕緣 膜3之後’於該基板1 sub主面上,藉由CVD法堆積例如: 低電阻多晶矽所組成之導體膜丨7 ’並且於該導體膜丨7上, 藉由CVD法’堆積例如:氧化矽所組成之絕緣膜丨〇。其後, 藉由微影技術及乾式蝕刻技術,將閘極絕緣膜3、導體膜】7 及絕緣膜10之疊層膜圖案化,如圖25所示,形成控制閘極 CG。
其次,將與前述圖12所說明相同之蝕刻處理施加於基板i Sub,如圖26所示,於露出於控制閘極之形成區域之基 板1 Sub主面部形成凹處13。在此,除去控制閘極CG之形成 區域兩側之基板1Sub表層。亦即,亦除去記憶胞之記憶用 nMIS形成區域、源極區域及汲極區域之形成部分之p型半導 體區域4。其次,如圖27所示,以控制閘極⑺作為掩模, 於基板1 Sub主面,離子注入例如:砷或磷,形成記憶用nMis 之通道形成用η型半導體區域6。此時之雜質離子打入能量 為例如20 40 keV程度。於本實施型態3,削去記憶用nMIS 形成區域之基板18汕主面,除去p型半導體區域4,故可降 低記憶用nMIS之通道形成用,+導體區域6之雜質濃度。 口此可提昇載體(電子)之移動能力,增加記憶胞之汲 極電流JdP故,可提昇分裂閘電極型記憶胞mc2之動作速 919i0.doc5 -25^ 1328881 度(資料讀出速度)。又,相較於未形成凹處13之情況,可減 低記憶用nMIS之臨限值電壓變動,故可提昇分裂閘型記憶 胞MC2之動作可靠性。 其次,如圖28所示,於基板1 Sub主面上,藉由CVD法, 將前述絕緣膜5b、電荷儲存層CSL絕緣膜5t及記憶閘極形成 用導體膜11由下層依序堆積之後,藉由微影技術及蝕刻技 術,將此等疊層膜圖案化,如圖29所示,形成絕緣膜5b、 電荷儲存層CSL、絕緣膜5t、記憶閘極MG( 11)之疊層圖案。 接著,藉由將控制閘極CG及記憶閘極MG作為掩模,將例 如:砷或磷離子注入於基板1 Sub,於基板1 Sub主面,對於 控制閘極CG及記憶閘極MG,自整合地形成η—型半導體區域 2a。其後,於基板1 Sub主面上,藉由CVD法堆積由例如: 氧化矽所組成之絕緣膜之後,藉由各向異性乾式蝕刻法將 此回蝕,如圖30所示,於控制閘極CG單側面、絕緣膜10上 及記憶閘極MG兩側面,形成側壁9。接著,將侧壁9及記憶 閘極MG作為掩模,將例如:砷或磷離子注入於基板1 Sub 主面,於基板1 Sub主面,對於控制閘極CG及記憶閘極MG, 自整合地形成n+型半導體區域2b。如此,形成記憶胞MC2 之没極區域Drm及源極區域Srm,並形成選擇用nMISQnc及 記憶用nMISQnm。其後,如圖3 1所示,與前述實施型態1 相同,經過自行校準矽化製程,於基板1 Sub主面部及控制 閘極CG上面部,形成矽化物層14,堆積絕緣膜15,形成接 觸孔CNT ,並形成插塞PLG,形成第一層酉己線Ml 〇 於本實施型態3,於記憶胞MC2之汲極區域Drm及源極區 91910.doc5 -26- 1328881 域Srm形成部分亦形成凹處13,除去p料導體區域4,故亦 I減輕沒極區域Drm及源極區域Srm之it型半導體區域2a及 n+型半導體區域2b之雜質濃度。又,相較於未形成凹處13 之情況,可容易調整該η·型半導體區域2a及n+型半導體區域 2 b之濃度。 (實施型態4) 本實細•型態4係說明為了解決針對前述分裂閘電極型記 憶胞,本發明人首次發現的其他問題之一例。該問題為記 憶胞選擇用MJS之源極•汲極用半導體區域相對於控制閘極 偏移之問題。 首先’根據圖32及圖33,說明該問題。圖32為記憶胞MCI 之主要部分剖面圖,圖33係表示圖32之虛線所圍起之區域B 之放大剖面圖。在記憶胞MCI之情況,選擇用nMISQnc之 通道形成用p型半導體區域4係形成於記憶 用nMISQnm之通 道形成用η型半導體區域6之形成後,故於選擇用nMISQnc 與記憶用nMISQnm之境界區域,p型半導體區域4之一部分 擴散至η型半導體區域6側。於該p型半導體區域4擴散至η 型半導體區域6側之區域C,原本為η型之區域,但可能轉變 成Ρ型或接近ρ型之導電型。其結果,若由選擇用nMISQnc 之控制閘極CG來看,作為選擇用nMISQnc之源極·汲極區 域之η型半導體區域6將變成離開長度L1之型態。亦即,制 約汲極電流Ids之控制閘極CG將經由閘極絕緣膜3,產生平 面上不重疊的部分(區域C)。若產生此類偏移區域,將引發 汲極電流Ids下降,記憶胞MCI之動作速度下降的問題。 91910.doc5 -27- 1328881 因此’本實施型態4係於記憶閘極側面之側壁側面形成間 隙層’以使選擇用MIS之通道形成用半導體區域端部離開形 成於記憶用MIS之記憶閘極側面之側壁側面,之後,將用以 形成選擇用MIS之通道形成用半導體區域之雜質導入基板i Sub。藉此,作為選擇用MIS之源極•汲極區域之半導體區 域(s己憶用MIS之通道形成用半導體區域)端部可確實重疊 於控制閘極下,故可提昇分裂閘型記憶胞之汲極電流Ids。 故,可提昇分裂閘型記憶胞之動作速度(資料讀出速度根 據圖34〜圖3.9之半導體裝置之製造工序中之記憶區域之基 板1 Sub之主要剖面圖,.說明此具體例。
首先,經過前述實施型態丨之圖8〜圖u所說明之工序 後,如圖34所示,於基板! Sub(半導體晶圓)主面上,堆積 上述間隙層用絕緣膜19。絕緣膜19係由例如:氧化矽所組 成,其厚度為例如:30 nm程度。於本實施型態4,藉由採 用例如:TEOSCTetraethoxysilane ··四乙氧基矽烷)及氧(〇2) 之混合氣體之CVD法等,堆積此絕緣膜19。又,下層絕緣膜 7及側壁8形成用之氧化石夕膜係藉由採用例如:梦甲烧(腿4) 及氧(〇2)之混合氣體之CVD法堆積後’ ^ 了該氧化矽膜之緻
密化而施加退火處理。藉此’如後述,在利用濕式㈣處理 除去絕緣膜19時’絕緣膜19之㈣率可達相同氧化梦所組成 之絕緣膜7及側壁8之2倍程度,故可選擇性除去絕緣膜μ。 但是’亦可採用氮化料為絕緣膜19之材料。此時,在_ 除去絕緣膜19時,亦可提昇與氧化矽之蝕刻選擇比。 接著,如圖35所示 於基板1 Sub主面上 與前述實施型 91910.doc5 -28 - 1328881 嘘1同樣形成光阻圖案PR2之後,與前述實施型態J之圖i 3 之說明相同,將例如:二氟化硼(BF2)或硼(B)離子注入,以 便形成選擇用nMIS之通道形成用p型半導體區域4。此時, 於本實施型態4,附著於選擇用nMIS形成區域側之側壁8側 面之絕緣膜19成為掩模,p型半導體區域4之記憶閘極1^(}側 端部位於從選擇用nMIS形成區域側之側壁8側面離開絕緣 膜19厚度部分之處。 其後,除去光阻圖案PR2之後,如圖36所示,藉由濕式蝕 刻法選擇性除去絕緣膜19 ^接著,如圖37所示,與前述實 施型態1相同,形成閘極絕緣膜3及控制閘極cg之後,將例 如:砷或磷離子注入於基板1 Sub ’形成it型半導體區域2a。 其後,如圖38及圖39所示,於前述實施型態i相同,形成選 擇用nMISQnc及記憶用nMISQnm,並形成分裂閘電極型之 記憶胞MCI。 於本實施型態4,如圖39所示,η型半導體區域ό之端部係 由側壁8側面,突出長度L2於控制閘極CG下側而延伸。亦 即,制約δ己憶胞MC1電流之控制閘極cg可經由閘極絕緣膜 3 ’確實重疊於η型半導體區域6(選擇用nMISQnc之源極•汲 極區域)端部。故,可提昇分裂閘電極型記憶胞肘^之汲極 電流Ids,因此,可提昇分裂閘電極型記憶胞河以之動作速 度(資料讀出速度)。長度L2得以上述絕緣膜19之厚度控 制。故,可容易控制控制閘極CG經由閘極絕緣膜3而重疊 於η型半導體區域6端部之重疊量。長度L3表示絕緣膜19之 厚度。長度L3減去長度L2之長度L4為p型半導體區域4擴散 9l91〇.doc5 •29- 1328881 於η型半導體區域6側之長度。
其中’於本實施型態4說明η型半導體區域6突出於控制閉 極CG下’控制閘極CG經由閘極絕緣膜3而重疊於η型半導體 區域6端部之情況,然而,本實施型態4作為選擇用祕咖 之源極•沒極區域之n型半導體區域6端部只要離開控制間 極CG端部即可,如圖4〇所*,控制閘⑽並未經由閘極絕 緣膜3而重疊於η型半導體區域6端部,但η型半導體區域6 端部大致與側壁8之侧面位置—致,並沒有排除未離開控制 閘極CG端部之構造。再者,圖4G之長度u為絕緣㈣之厚 度,也是P型+導體區域4擴散於n型+導體區域6側之長度。 又’亦可將本實施型態4與前述實施型態卜2組合。亦即, 於基板lSub主面形成凹處13後’堆積絕緣膜19,其後,導 入用以形成p型半導體區域4之雜質。 又,前述絕緣膜19亦可與其他工序所用之絕緣膜兼用。 此時,由於工序可善田,# „ 汁』录用,將可縮短半導體裝置之製造時間, 減低成本。
(實施型態5) 本貝施型g 5係說明為了解決針對前述分裂閘電極型記 隐胞本發月人首次發現之其他問題之—例。該問題係於 疊昇側閘極圖案化工成 Β _ 序’豐幵側之閘極之一部分殘留於未 疊昇之閘極之側面,脾甘 子/、除去時’會姓刻到基板主面的問 題。 首先,以圖41〜 制閘極之圖案化工 圖43說明該問題。圖41〜圖43係表示控 序中之基板1 Sub之主要部分剖面圖。如 91910.doc5 -30- 1328881 圖41所不,於基板1 Sub主面形成閘極絕緣膜3之後,於基 板1 Sub主面上,藉由CVD法,堆積控制閘極形成用之低電 阻多晶矽等所組成之導體膜21,並且,於其上形成控制閘 極形成用之光阻圖案PR3。接著,藉由將光阻圖案pR3作為 蝕刻掩模,施加各向異性乾式蝕刻處理,如圖42所示,形 成控制閘極CG»此時,於記憶閘極]^〇側面之側壁8側面, 可能殘留導體膜21a ^因此,為了除去該殘留導體膜21&, 如圖43所不,形成露出導體膜2U之光阻圖案pR4,藉甴蝕 刻處理,除去導體膜21a。然而,此時,由於導體膜2U以 多晶矽組成,故由下層之矽所組成之基板1 Sub主面亦部分 破蝕刻,基板1 Sub主面會變粗,結果記憶胞之汲極電流ids 下降。 ^因此,本實施型態5具有在閘極未疊昇侧之基板上形成保 4膜之工序。藉此,除去疊昇側閘極加工時產生之餘刻殘留 時,基板1 Sub主面由上述保護膜保言蔓,故可防止基板工g 主面被蝕刻。根據圖44〜圖52之半導體裝置之製造工序中之 記憶區域之基板i Sub之主要部分剖面圖,說明此具體例。 首先,經過前述實施型態丨之圖8〜圖說明之工序後 如圖44所示’於基板1 Sub(半導體晶圓)主面上形成光阻圖 案PR2之後,將例如:二氟化爛⑽2)或硼⑻離子注入,以 便形成P型半導體區域4。接著,除去光阻圖案pR2後,如圖 45所不,於基板上Sub主面上,形成例如:氧化石夕或氮化矽 所組成之厚度2〇鱗度之絕緣膜23。其後,於絕緣㈣ 形成/、上述p型半導體區域4形成時所用之光阻圖案2 91910.doc5 1328881 相同之光阻圖案PR5之後,將此作為蝕刻掩模而蝕刻絕緣膜 23,如圖46所示,形成絕緣膜23之圖案。絕緣膜23之圖案 係覆蓋絕緣膜7上面之一部分及單側之側壁8表面、及記憶 胞之源極區域侧之基板1 Sub上面而形成。 接著’如圖47所示,於基板1 Sub主面形成上述閘極絕緣 膜3之後,於其上藉由CVD法等,堆積例如:低電阻多晶矽 所組成之導體膜21。接著,於導體膜21上,形成控制閘極 形成用之光阻圖案PR3之後,藉由將此作為蝕刻掩模,將導 體膜21圖案化,如圖48所示,形成控制閘極C(J。此時,於 記憶閘極MG單側侧面之側壁8側面下部側,殘留導體膜 2U。於本實施型態5,導體膜21a殘留於上述絕緣膜23上,' 因此,於基板1 Sub主面上,藉由微影技術,形成用以除去 導體膜2U之光阻圖案PR4之後,將此作為蝕刻掩模,藉由 施加蝕刻處理,如圖49所示除去導體膜213。此時,於本實 施型態5,將多晶矽與絕緣膜23之蝕刻選擇比設定較大,在 多晶矽比絕緣膜23容易蝕刻之條件下施加蝕刻處理。此 時,於多晶矽所組成之蝕刻殘留之導體膜2U下層(導體膜 21a與基板i Sub之間),設置有厚於閘極絕緣膜仏絕緣膜 23’故基板1Sub主面受到保護’可使基板“仙主面不被鞋 刻。亦即,可防止起因於除去蝕刻殘餘之導體膜h之基板i
Sub變粗。因此,可防止分裂閘電極型記憶胞之沒極電流他 下降,故可維持分㈣電極型記憶胞之高速動作(資料高速 讀出)。 其次,除去光阻圖㈣之後,如圖5〇所示,將例如:鱗 91910.doc5 -32- 1328881 或神等雜質離子注入於基板1 Sub,對於控制閘極CG及記憶 閘極MG,自整合地形成n-型半導體區域2a。接著,如圖51 所示’與前述實施型態1相同,形成側壁9之後,於基板1 Sub 主面’對於控制閘極CG及記憶閘極MG,自整合地形成n+ 型半導體區域2b。如此,形成記憶胞MC1之汲極區域Drm 及源極區域Srm,形成選擇用nMISQnc及記憶用nMISQnm。 其後,如圖52所示,與前述實施型態丄相同,經過自行校準 矽化製%,形成矽化物層14後,並經過絕緣膜丨5堆積工序、 接觸孔CNT形.成工序、插塞PLG形成工序、第一層配線mi 形成工序’製造半導體裝置。 本實施型態5亦得與前述實施型態丨、2組合。亦即,於基 板1 Sub主面形成凹處13後,形成p型半導體區域4。接著: 堆積絕緣膜23之後,形成控制閘極CG。 又,本實施型態5亦得與前述實施型態4組合。此時,亦 可個別堆積絕緣膜19、23,達成各自目的,但亦可將保護 用絕緣膜23作為形成前述實施型態4之?型半導體區域辦 之間隙層用之絕緣膜19而使用。亦即,在圖8〜圖U之工序 後,於基板1 Sub主面上埃籍链鉍 堆積絕緣膜23,並且與前述實施型 態4相同,導入雜質,形 土干V體Q域4。之後均盥上才 圖45以後所說明者相同。 ,、上边 相較於個別堆積保護用絕 緣膜及⑽層用絕緣膜19之情況,可減少半導 製造工序,並縮短半導體裝 " (實施型態6) “日-間、降低成本。 本實施型態6為 則述實施型態5之變形例 說明藉由同一 91910.doc5 -33· 1328881 基板上之其他MIS閘極絕緣膜,形成前述保護用絕緣膜23 時之一例。根據本實施型態6,工序可兼用,故可縮短半導 體裝置之製造時間及降低成本。 圖53〜圖61為本實施型態6之半導體裝置之製造工序中 之基板1 Sub之主要部分剖面圖,各圖左側為記憶區域之主 要部分剖面圖,右側為周邊電路用高耐壓nMIS形成區域之 主要部分剖面圖。 圖53係表示前述圖8〜圖丨丨所說明之工序後,經過前述圖 44所說明之工序後之基板! Sub(半導體晶圓)之主要部分刮 面圖。又,於圖53右側,於基板! Sub主面,形成例如:稱 為SGI(淺溝隔離)之溝型分離部25。此分離部25係於挖掘於 基板1 Sub之溝槽内,埋入例如··氧化矽膜而形成。藉由此 分離部25而規定作用區域β 首先’藉由對於此類基板1 Sub施加氧化處理,如圖54所 示’於基板1 Sub主面形成高耐壓nMIS之閘極絕緣膜23a。 閘極絕緣膜23a係由例如:厚度2〜8 nm程度之氧化矽所組 成,不僅形成於高耐壓nMIS形成區域,亦形成於記憶區域 之基板1 Sub主面。接著,如圖55所示,於基板! 3汕主面上, 藉由CVD法等,堆積例如:厚度丨3 nm程度之氧化矽膜所組 成之絕緣膜23b之後,施加退火處理,提昇絕緣膜23b之膜 質。絕緣膜23a、23b成為高耐壓nMIS之閘極絕緣膜。藉由 堆積絕緣膜23b,可提昇高耐壓nMIS之閘極絕緣耐壓》其 後’於基板1 Sub主面上’露出記憶區域之選擇用nMIS形成 區域,藉由微影技術’將覆蓋高耐壓nMIS形成區域之光阻 91910.doc5 •34· 圖案PR6形成後,以此作為敍刻掩模,施加钱刻處理,從而 如圖56所示,將絕緣膜23a、23b圖案化。於記憶區域之選 擇用nMIS形成區域,絕緣膜23a被除去,露出基板1 Sub主 面。其後,當然亦可如前述實施型態1,將選擇用nMIS形成 區域之基板1 Sub主面部分钱刻,形成凹處13。 接著,如圖57所示,藉由對於基板1 Sub施加氧化處理, 於基板1 S ub主面上,形成例如:氧化石夕所組成之閘極絕緣 膜3。此閘極絕緣膜3為選擇用nMIS等類之低耐壓MIS之閘 極絕緣膜。閘.極絕緣膜3之厚度比上述高耐壓nMIS之閘極絕 緣膜23a、23b薄,例如:2〜5 nm程度。接著,於基板1 Sub 主面,藉由CVD法等,於其上堆積例如:低電阻多晶矽所 組成之導體膜21之後,藉由微影技術,於其上形成光阻圖 案PR7。光阻圖案PR7係覆蓋記憶區域之控制閘極形成區 域,及高耐壓nMIS形成區域之閘極形成區域,而其他部分 露出之圖案。其後,將光阻圖案PR7作為蝕刻掩模,藉由蝕 刻處理,將導體膜21圖案化,從而如圖5 8所示,形成記憶 胞之選擇用nMIS之控制閘極CG及周邊電路之高耐壓nMIS 之閘極HG。此時,導體膜21a殘留於記憶閘極MG之單側側 面之側壁8側面下部側。於本實施型態5,導體膜21 a殘留於 上述絕緣膜23 a、23b上。因此,為了除去導體膜21a,於基 板1 Sub主面上形成露出導體膜21a、覆蓋其他以外區域之 光阻圖案PR8之後,將此作為蝕刻掩模,藉由進行與前述實 施型態5之導體膜21 a除去處理相同之蝕刻處理,如圖59所 示,除去導體膜2 1 a。藉此,由於在多晶矽所組成之蝕刻殘 91910.doc5 •35- 1328881 留之導體層21 a之下層(導體膜21 a與基板1 Sub之間),設置 有比閘極絕緣膜3厚之絕緣膜23a、23b之疊層膜,故基板1 Sub主面受到保護,基板1 Sub可不被蝕刻。故,可防止分 裂閘電極型記憶胞之汲極電流Ids下降,維持分裂閘電極型 記憶胞之高速動作(資料高速讀出)。 其次,除去光阻圖案PR8之後,如圖60所示,留下絕緣膜 23a、23b,藉由離子注入法等,將例如:砷導入基板1 Sub, 以便同時形成記憶胞用及高耐壓nMIS用之n_型半導體區域 2a。接著,於.基板1 Sub主面上,藉由CVD法等,堆積例如: 氧化矽所組成之絕緣膜之後,藉由各向異性乾式蝕刻法, 將此回蝕,以便如圖61所示,於控制閘極CG及記憶閘極MG 之側面側,及高耐壓nMIS之閘極HG側面,同時形成側壁9。 此時,亦除去由側壁9露出之絕緣膜23a、23b。其後,藉由 離子注入法等,將例如:磷等導入基板1 Sub,同時形成記 憶胞用及高耐壓nMIS用之n+型半導體區域2b。如此,同時 形成記憶胞MC 1之》及極區域Drm及源極區域Srm ’以及南财 壓nMISQnh之沒極區域Drh及源極區域Srh。 如此,於本實施型態6,藉由以高耐壓nMISQnh之閘極絕 緣膜23 a、23b形成保護用絕緣膜23a、23b,工序可兼用, 可縮短半導體裝置製造時間,並降低成本。 於上述實施型態6,說明利用氧化法形成之絕緣膜23a及 CVD法形成之絕緣膜23b之疊層膜,形成除去蝕刻殘餘之導 體膜21 a時之保護用絕緣膜之情況,但保護用絕緣膜亦得以 絕緣膜23a、23b之任一方形成。 91910.doc5 -36· 1328881 (實施型態7) 以CVD法形成前述實施型態5、6之保護用絕緣膜時,記 憶胞之最初形成之閘極上係由保護用絕緣膜覆蓋,故於其 閘極上,無法形成矽化物層。 因此,於本實施型態7,於最初形成之閘極中之第一配線 等類之配線所接觸並連接之接觸孔部分,形成矽化物層。 藉此’可減低最初形成之閘極及第一層配線等配線之接觸 電阻。 圖62係表示本實施型態7之具體例之記憶區域之主要部 分平面圖。圖62相當於XI-XI線剖面圖之處為前述實施型態 5之圖44〜圖52或前述實施型態6之圖53〜圖61左側之剖面 圖。於控制閘極CG及記憶閘極MG上面,在藉由自行校準 石夕化製程形成矽化物層14之處,標示斜線之線影。於後續 形成之控制閘極CG上面,全部形成石夕化物層14。另一方 面’於最初形成之記憶閘極MG上面,僅於配置有接觸孔 CNT之區域形成矽化物層14。藉此,可減低接觸孔cnt内 之插塞PLG及記憶閘極MG之接觸電阻。再者,接觸孔CNT 與第一層配線電性連接。 為了形成此類構成,於前述圖45及圖46所說明之工序 中,圖45之光阻圖案PR5之圖案形狀為記憶閘極MG之配置 有上述接觸孔CNT之區域之保護用絕緣膜23部分亦露出之 圖案形狀,藉由蝕刻處理,除去該記憶閘極MG之配置有上 述接觸孔CNT之區域之保護用絕緣膜23部分及絕緣膜7部 分。而且,於前述圖51所說明之工序後,在露出控制閘極 91910.doc5 -37- 1328881 CG上面及屺憶閘極MG之配置有上述接觸孔之區域之 狀態下,施加自行校準石夕化製帛,於控制閑極⑶上面全部 及記憶間極MG之配置有上述接觸孔CNT之區域,形成石夕化 物層14。再者,將本實施型態7適用於前述實施型態6時, 此類方法亦不變。 再者,作為形成石夕化物14之形成彳法,於基板^以主面 上之全面,利用賤錢法,形成例如:録(Co)膜、鈦㈤膜或 錄⑽膜等高熔點金屬膜,其後,施加熱處理,使控制間極 CG及記憶閘.極MG之多晶碎膜與高炼點金屬膜反應。其 後,除去未反應之高炼點金屬膜,形成金屬—半導體反應 層之石夕化物層14。 又,本實施型態7及前述實施型態5、6亦可適用於前述圖 4及圖5之分裂閘型記憶胞。 (實施型態8) 本實施型態8係說明為了解決針對前述分裂閘電極型記 :胞’本發明人首次發現之其他問題之一例。該問題為電 相存層CSL之寬度(短方向尺寸)比記憶閘極之寬度(短方 向尺寸)大,結果難以進行抹除動作之問題。 首先,以圖63〜圖65說明該問題。圖幻係表示記憶閘極 MG形成工序後之基板1 Sub之主要部分剖面圖。於此工 序,通常,以乾式姓刻法形成低電阻多晶石夕等所組成之記 憶閘極MG後’以濕式姓刻選擇性地形成電荷儲存層d 於此’在記憶閘極_之宽度方向(沿著基板i ^主面之方 向、短方向)端部,及電荷财子層CSL之寬度方向端部一致 9l9l0.doc5 -38· :=致一f之狀態下進行钱刻。然而,此類狀態下,若經 ° ’、t之氧化工序’如圖64及圖65所示,記憶閘極觀之寬 度方向兩端部將氧化(參考圖65箭頭),另一方面,電荷儲存 層CSL由氮化石夕組成’不會氧化,因此留下,結果記憶閑 之實質見度(短方向尺寸)變得比電荷儲存層csl之寬 又短電何儲存層CSL之寬度方向兩端部突出於記憶閘極 ㈣之寬度方向外側。此類電荷儲存層CSL兩端之突出部分 E ’由於與記憶問極邮之物理距離變冑,故難以受到來自 記憶閘極邮.之電場之影響。因此,於記憶胞MC之抹除動 :之際,產生難以將儲存於電荷儲存層CSL兩端之突出部 刀E之電荷拉走的問題。此問題無關於記憶胞—之抹除動 作之際之拉走電荷儲存層CSL之電荷之方向。亦即,於本 實鉍型態,藉由將電子拉往記憶閘極MG,以進行抹除動 作,但在將電子往基板1 Sub拉去之記憶胞,亦產生相同問 題。再者,此問題亦產生於前述圖4及圖5之記憶胞。 因此,於本實施型態8,具有將上述電荷儲存層過度蝕 刻,使小於上部之記憶閘極之工序。藉此,最後可使電荷 儲存層之一部分不突出於記憶閘極外侧。亦即,可使難以 抹除資料(拉走電荷)之部分,不形成於電荷儲存層。故,可 提昇分裂閘電極型之記憶胞動作速度(資料抹除速度)。又, "T減低抹除動作故障的產生機率,故可提昇半導體裝置之 良率。根據圖66〜圖70之半導體裝置之製造工序中之記憶 區域之基板1 Sub之主要部分剖面圖,說明此具體例。 首先,於記憶胞之記憶閘極形成工序,難以同時蝕刻電 91910.doc5 -39- 1328881 荷儲存層(氮化矽)及記憶閘極(多晶矽),故以2階段進行蝕 刻處理。亦即,經過前述實施型態1之圖8及圖9所說明之工 序後,如圖66所示,藉由將光阻圖案PR9作為掩模之乾式蝕 刻法,將記憶閘極MG及絕緣膜5t圖案化。此時,取得較大 之多晶矽與氮化矽之蝕刻選擇比,以多晶矽容易被蝕刻之 條件進行蝕刻處理。 接著,除去光阻圖案PR9之後,藉由對於基板1 Sub,施 加採用熱磷酸等之濕式蝕刻,如圖67所示,選擇性地蝕刻 電荷儲存層C.SL。此時,於本實施型態8,施加過度蝕刻, 以使電荷儲存層CSL之寬度方向兩端之露出側面,位於記 憶閘極MG之寬度方向兩端之露出側面之更内側。藉此,可 防止在後續之氧化處理工序,起因於記憶閘極MG之寬度方 向兩端之側面部分之氧化,電荷儲存層CSL之寬度方向兩 端之側面位於記憶閘極之寬度方向兩端之側面外側等不 便。此類電荷儲存層C S L之侧钮量(下切量或過度餘刻量), 可藉由調整利用熱磷酸之濕式蝕刻之時間而改變。 其後,經過與前述實施型態1之說明相同的工序,如圖68 及69所示,形成分裂閘型記憶胞MCI。圖69係表示圖68之 主要部分放大剖面圖。於本實施型態8之情況,如圖6 8及圖 69所示,藉由電荷儲存層CSL之圖案化後之氧化處理,記 憶閘極MG側面部分氧化,記憶閘極MG之寬度方向尺寸變 得比設計值稍小。如上述,於本實施型態8,預見記憶閘極 MG將由於氧化而變小,使電荷儲存層CSL之寬度方向兩端 部側面與記憶閘極MG之寬度方向兩端部側面大致一致,不 91910.doc5 •40- 1328881 突出於記㈣極MG外側^因此,在分裂閘型記憶胞勵之 抹,動作之際’由於電荷儲存層CSL不存在電荷難以拉走 之部分’故可提昇資料抹除速度。又,由於電荷館存層csl 存在電荷難以拉走之部分,故可減低抹除動作故障產生 機率,提昇半導體裝置良率。 η在以上說明係針對電荷儲存層CSL之寬度方向兩端部, 最後將與記憶閉極MG之寬度方向兩端部大致一致之情況 說明’但於本實施型態8 ’ t荷儲存層CSL只要不突出於記 憶閘極MG外.側即可,如圖7G之記憶胞主要部分放大剖面圖 所示’不排除電荷儲存層CSL之寬度最後比記憶閉極觸之 寬度小,電掎儲存層CSL之寬度方向兩端部位於記憶閘極 MG之寬度方向兩端部之更内側之構造。此構造之情況,電 何儲存層CSL之平面全區域内含於記憶閘極MGi平面全 區域。因此,可提昇抹除時之拉去電荷之確實性。 (實施型態9) 本實施型態9為前述實施型態8之變形例,說明將前述實 允型態8之方法適用於前述圖4之分裂閘電極型之記憶胞 MC2之形成方法之情況之一例。 首先,經過前述圖23〜圖25所說明之工序後,如圖71所 示,以控制閘極CG作為掩模,自整合地於基板丄Sub形成n 型半導體區域6。接著,於基板! Sub主面上,藉由CVD法 等,將絕緣膜5b、電荷儲存層CSL、絕緣膜5t及導體膜i丄 由下層依序堆積之後,於其上,藉由微影技術形成記憶閘 極形成用之光阻圖案PR10。其後,將該光阻圖案pR1〇作為 91910.doc5 1328881 蝕刻掩模,與前述實施型態8 « ^ c , 將由其路出之導體膜11 及、·色緣膜5t蝕刻後,除去光 ;7t丨且圖案PR10,如圖72所示,蔣 §己憶閘極MG及絕緣膜5t圖案化。 其次,與前述實施型態8相同,藉由濕式姓刻處理,選擇 性地飯刻電荷儲存層CSL,以係、国π 便如圖73所不,將電荷儲存 圖案化。此時,於本實施型態9,亦施加過度鞋刻, ^吏電荷儲存層CSL之露出兩側面,位於記憶閘極邮之露 土側面之更内側。藉此’與前述實施型態8相同,可防止電 何儲存層C S L之寬度方向兩端部侧面位於記憶閘極顺之 寬度方向兩端部之側面外側等不便。 其後,經過與前述實施型態3之說明相同的工序,如圖Μ 所不,形成分裂問電極型記憶胞MC2。於本實施型態9之情 /亦如圖74所不’藉由電荷儲存層csl之圖案化後之氧 化處理,記憶閘極MG側面部分氧化,記㈣極寬度 方向尺寸變得比設計值稻小。如上述,於本實施型態9,預 見其而縮小電荷儲存層咖之寬度方向尺寸,故使電荷儲 存層CSL之寬度方向兩端部側面最後與記憶閘極mg之寬 度方向兩端部側面大致—致,不突出於記憶閘極MG外側。 ^此’在分裂閘型記憶胞MC2之抹除動作之際,可與前述 、U相同’提昇資料抹除速度。又,可減低抹除動作 故障產生機率,提昇半導體裝置良率。無須資述,於本實 加3L態9 ’如圖7〇所說明’電荷儲存層㈣兩端部最後亦可 位於記憶閘極MG兩端部之更内側。 (實施型態10) 919l〇.d〇c5 -42- 1328881 本實施型態ίο為前述實施型態8之變形例, ^ 4 π明將前述實 鉍型態8之方法適用於前述圖5之分裂閘電極 Λ , 土 < 3已憶胞 M C 3之形成方法之情況之一例。
首先,與前述實施型態9相同,經過前述圖71之導體膜Η 之堆積工序為止後,藉由各向異性乾式蝕刻處理,將該導 體膜11回蝕,以便如圖75所示,於控制閘極CG側面側^成 導體膜11之側壁1U。接著,如圖76所示,於基板1 §沾主 面上,藉由微影技術,形成記憶閘極]^(5形成用之光阻圖案 PR11。其後'將該光阻圖案PR11作為蝕刻掩模,盥前述實 施型態8、9同樣,將由其露出之導體膜Ua及絕緣膜城 刻’將記憶閘極MG( 11 a)及絕緣膜5t圖案化。
其次,除去光阻圖案PR11之後,與前述實施型態8、9相 同,藉由濕式蝕刻處理,選擇性地蝕刻電荷儲存層cSL, =便如圖77所示’冑電荷餘存層CSL圖案化。此時,於本 實施型H1G亦施加過度㈣,以使電荷儲存層csl之露出 兩側面如同進入絕緣膜5tT而凹陷。藉此,與前述實施型 態8、9相同’可防止電荷儲存層CSL之寬度方向單端部側 面位於記憶閘極邮之寬度方向單端部之侧面外側等不便。 其後,經過與前述實施型態3之說明相同的工序,如圖78 所不幵> 成分裂閘型記憶胞MC3。於本實施型態【〇之情況, 亦如圖78所不’藉由電荷健存層CSL之圖案化後之氧化處 理,記憶間極MG表面部分氧化,記憶閘極MG之寬度方向 尺寸支得比。又彳值稍小,但如上述,於本實施型態1 〇,亦 預見其而縮小電荷儲存層CSL之寬度方向尺寸,故最後電 91910.doc5 -43- !328881 荷儲存層CSL之寬度方向單端部側面與記憶閘極mg之寬 度方向單端部侧面大致一致,不突出於記憶閘極MG外側。 藉此在刀裂閘型s己憶胞MC3之抹除動作之際,可與前述 實施型態8、9相同,提昇資料抹除速度。又,可減低抹除 動作故障產生機率,提昇半導體裝置良率。無須贅述,於 本實施型態10,如圖70所說明,電荷儲存層CSL單端部側 面最後亦可位於記憶閘極MG單端部側面之更内側。 (實施型態11) 本實施型態11係說明為了解決針對前述分裂閘型記憶 胞’本發明人首次發現之其他問題之―例。該問題為記憶 閘極之雜質濃度若高,資料抹除時間變慢的問題。 圖7 9係表示分裂閘電極型記憶胞之抹除特性如何依存於 記憶閘極之雜質濃度。記憶閘極材料採用例如:n型低電阻
Κ ’II閘極MG側(穿隧現象)等。 電洞對’或者電荷儲存層CSL中之電 才近之絕緣膜5t中之缺陷位準而流往 t象)等。故,藉由使記憶閘極MG與絕 91910.doc5 1328881 緣膜5t之界面空乏,可控制抹除速度。 具體例係以η型多晶矽形成前述實施型態丨〜1〇之記憶胞 MC之記憶閘極MG,使該記憶閘極MG中之η型雜質濃度下 降。又,以η型多晶矽形成前述實施型態丨〜1〇之記憶胞MC 之§己憶閘極MG,使記憶閘極MG與絕緣膜5t之界面區域之 雜質濃度比同一記憶閘極MG之其他區域之雜質濃度低。亦 即,於同一記憶閘極MG中,特意形成雜質濃度差異,該記 憶閘極MG之電荷儲存層CSL側之一區域(第一區域)之雜質 濃度相較於其以外之區域(第二區域)低。利用此種構成,藉 由電荷儲存層CSL中之拉走電荷,及由記憶閘極汹〇側注入 電洞而與有助於資料記憶之電子再結合之雙方作用,將促 進資料抹除,故可加速抹除速度。又,此情況亦可減低抹 除動作故障之產生機率,故可提昇半導體裝置良率。 根據本發明人之檢討,記憶閘極河(3全體或與上述絕緣膜 5t之界面區域之n型雜質濃度為例如:ιχ1〇丨8/cm3〜 l〇20/cm3 程度,在 8xi〇i9/cm3〜15xl〇2()/cm3 程度尤佳。若比 此下限值低’將空乏化’或記憶閘極MG之電阻值增加,產 生包含抹除在内之其他動作上的問題,若高於上述上限 值’將產生上述抹除動作上的問題。 又’於本發明人所檢討之一般分裂閘電極型M〇n〇S構造 之s己憶胞,其記憶閘極係由與構成周邊電路等之其他MIS 閘極相同工序而形成,故包含於該記憶閘極中之η型雜質濃 度為例如:2.5xl02()/cin3以上,高於本實施型態1丨。相對於 此’本實施型態11分別形成記憶閘極MG與上述其他MIS閘 91910.doc5 -45 - 1328881 極。而且,較低上述設定記憶閘極MG之雜質濃度。具體而 言,藉由CVD法,分別形成成為記憶閘極MG之導入相對低 濃度η型雜質之多晶矽膜,及成為上述其他MIS閘極之導入 相對高濃度η型雜質之多晶矽膜,其後,進行圖案化而形 成。無須贅述,亦可將記憶閘極MG及同一基板上之上述其 他MIS閘極同時圖案化,於後續工序,藉由離子注入法等, 將η型雜質導入其他MIS閘極側,使其他MIS閘極中之η型雜 質濃度相對較高。相較於上述分別以CVD法形成,此藉由 離子注入之形成法具有可容易控制上述其他MIS閘極之雜 質濃度的優點。無論如何,於本實施型態11,特意使記憶 胞MC之記憶閘極MG之η型雜質濃度,與形成於同一基板上 之上述其他MIS閘極之η型雜質濃度不同,特意使記憶閘極 MG之η型雜質濃度低於上述其他MIS閘極之η型雜質濃度。 又,由相同想法,藉由使前述實施型態1〜10之記憶胞 MC之記憶閘極MG為ρ型,可藉由與上述相同之作用,加快 抹除速度。根據本發明人之檢討,記憶閘極MG為ρ型時, 記憶閘極MG之ρ型雜質濃度宜為例如:lxl018/cm3程度。 故,此時,在形成於同一基板之其他MIS若有具有ρ型閘極 之MIS時,亦可能特意使記憶胞MC之記憶閘極MG之ρ型雜 質濃度高於上述其他MIS之ρ型閘極中之ρ型雜質濃度。 (實施型態12) 於本實施型態12,說明前述實施型態11已說明之特意於 同一記憶閘極MG中形成雜質濃度差,該記憶閘極MG之電 荷儲存層CSL側之一區域之雜質濃度相對低之情況。 91910.doc5 -46- 1328881
圖81係表示本實施型態12之記憶胞MCI之主要部分剖面 圖之一例。在此,記憶閘極MG具有導體層Ua、Ub之疊層 構成。導體層11 a、11 b均由n型低電阻多晶矽所組成,但其 雜質濃度特意不同’下層側,亦即相接於絕緣膜5t側之導 體層(第一區域)113之11型雜質濃度,低於其上之導體層(第 二區域)llb之η型雜質濃度。藉此,與前述實施型態^相 同,可加快抹除速度。又,可提昇半導體裝置良率。並且, 根據本實施型態12,前述實施型態丨丨亦例示記憶閘極MG全 體由低濃度η.型雜質組成之導電膜所構成之情況,但由於在 記憶閘極MG設置雜質濃度高之導體層lib,故可減輕記憶 問極MG之電阻或與配線之接觸電阻。
形成此類導體層113、nb之際,可舉例其次之第一、第 二方法。第一方法係藉由CVD法,分別堆積導體層Ua、ub 之方法。亦即,在圖9等所說明之導體膜丨丨之堆積工序時, 由下層依序堆積導體層lla、Ub。此時,調節導體層山' Ub中之各n型雜質濃度。其後,於導體層lib上堆積絕緣膜 7之後’將該疊層膜與前述同樣圖案化,以便形成記憶間極 腦°第二方法係藉由離子注人法,形成雜質濃度分佈之方 法。亦即’如圖9等所說明,堆積導體膜u之後,藉由離子 / :將η!雜質導入該導體膜u之際,藉由改變其離子打 入能量及摻雜量等條件而導入,形成導體膜u中雜質濃产 不同之導體層Ua、Ub。其後,於導體膜η上堆積絕緣膜7 之後’錯由將該疊層膜與前述同樣圖案化,形成記憶間極 MG4用此離子注入法時,容易控制各導體層⑴、⑽之 91910.doc5 •47- 1328881 雜質濃度或形成位置,可在更接近目標之狀態下,形成導 體層 lla、lib。 於本實施型態12,導體層1 la、lib亦得以p型低電阻多晶 矽形成。此時,相接於絕緣膜5t之下層側之導體層丨丨a之p 型雜質濃度高於上層側之導體層lib之p型雜質濃度。 (實施型態13) 本實施型態13係說明前述實施型態12之變形例。 圖82係表示本實施型態13之記憶胞MCI之主要部分剖面 圖之一例。在此,記憶閘極MG具有導體層lla、llb、nc 之疊層構成。導體層lla、lib、11c均由η型低電阻多晶石夕 所組成,但其雜質濃度特意不同,最下層(亦即相接於絕緣 膜5t侧)導體層(第一區域)lla及最上層導體層Ucin型雜 質濃度’低於中間導體層(第二區域)llb之η型雜質濃度。導 體層lla' 11c之η型雜質濃度可相同,亦可不同。藉此,與 則述貫施型態11、12相同’可加快抹除速度。又,可提昇 半導體裝置良率。 減低最上層導體層lie之濃度之理由在於為了避免,在最 上層若存在高濃度的多晶矽層,則洗淨處理後,高濃度多 晶矽層表面會殘留水印,高濃度多晶矽層可能產生異常氧 化。亦即,根據本實施型態13,藉由較低設定最上層之導 體層11c之雜質濃度,可避免半導體裝置之製造工序中之故 障’提昇半導體裝置之可靠性及良率。 上述導體層lla、llb、11c之形成方法與前述實施型態12 相同,故省略說明。
919l0.docS -48- 1328881 於本實施型態13 ’導體層iia、llb、nc亦得以p型低電 阻多晶矽形成。此時,相接於絕緣膜5t之下層側之導體層 11a之p型雜質濃度高於上層側之導體層llb、Uc2p型雜質 濃度。 (實施型態14) 本實施型態14係說明前述實施型態12之變形例。 圖83係表示本實施型態14之記憶胞MCI之主要部分剖面 圖之一例。在此,記憶閘極MG具有導體膜u及矽化物層14 之疊層構成。·導體膜11由例如:η型低電阻多晶矽所組成, 如前述實施型態11、12所說明,較低設定其η型雜質濃度。 矽化物層14由例如··矽化鈷或矽化鎢等组成。如此,即使 如前述實施型態11、12所記載,較低設定導體膜u中之η 型雜質濃度,藉由在導體膜Π上設置低電阻之矽化物層 14’可抑制記憶閘極MG之總電阻。但是,於本實施型態14, 亦得以Ρ型多晶矽形成導體膜U,於其上設置矽化物層14。 (實施型態15) 本實施型態15係說明前述實施型態12之其他變形例。 圖84係表示本實施型態15之記憶胞MC1之主要部分剖面 圖之一例。在此,記憶閘極MG具有導體膜U、障壁金屬層 28及金屬層29等3層之疊層構成。導體膜丨丨由例如:n型低 電阻多晶石夕所組成,如前述實施型態丨丨、12所記載,較低 設定其η型雜質濃度。障壁金屬層28由例如:氮化鎢(wn) 等組成。又,金屬層29由例如:鎢等組成。如此,即使如 前述實施型態H、12所記載,較低設定導體膜n中之n型雜 91910.doc5 -49· 1328881 質濃度’藉由在導體膜u上設置低電阻之金屬層29,可大 幅降低記憶間極MG之總電阻。但是,於本實施型態。,亦 得以p型多晶矽形成導體膜丨丨, 仏丹上經由障壁金屬層28 而設置金屬層29。 (實施型態16) 本實施型態16係說明為了解決針對前述分裂閘電極型記 憶胞’本發明人首次發現之其他問題之—例。該問題為記 憶胞之汲極電流容易劣化的問題。 在作為電荷儲存層CSL或絕緣膜5t之材料,使用特別是氮 氧化石夕(SiON)之MONOS構造之記憶胞,若藉由抹除動作而 進行形成有介面位準之改寫動作,則記憶胞之汲極電流ids 可能下降。因此,必須考量記憶胞在開啟狀態時之電流劣 化而設計記憶胞。 亦即,本實施型態16之分裂閘電極型之記憶胞,其係藉 由將儲存於電荷儲存層之電荷往記憶閘極側拉去之動作, 以抹除資料者;其中,寫入位準最少狀態係設定在比記憶 胞之初始臨限值電壓Vth高之狀態。藉此,可容許伴隨資料 寫入及抹除之汲極電流劣化。故,可提昇記憶胞之資料改 寫補償次數’增加記憶胞壽命。 本實施型態16之記憶胞構造(包含讀出、寫入及抹除動 作)係與前述實施型態1〜15之說明相同。圖8 5係表示本’實 施型態16之記憶胞寫入及抹除狀態。初期狀態化為臨限值 電壓Vth低之狀態,但不使一旦寫入後之抹除狀態與初始狀 態In相同,而設定為高於其之狀態。於多值記憶之情況, 91910.doc5 -50- 1328881 採用寫入位準最低狀態比初始狀態In高之方式。此方式之 情況’即使由於寫改寫等之劣化,汲極電流Ids減少時,由 於仍有深度抹除之餘地,故難以見到半導體裝置動作上之 劣化》 以上,根據實施型態,具體說明本發明人所實現之發明, 但本發明不限於前述實施型態,在不脫離其要旨之範圍 内,可進行各種變更。
例如.刖述實施型態1〜16中,說明適用MM〇N〇s構造 »己隐胞之情a ’但亦可適用於例如:具有由下層依序在基 板上登層氧化矽膜、電荷儲存用氮化矽膜(或氮氧化矽膜) 及低電阻梦膜(或與上述同樣之多晶金屬石夕化㈣或 多金屬構造臈)之構成之MNOS(Metal Nitdde 〇χ^
Semiconductor .金屬—氮化物_氧化物—半導體)構造之記 憶胞。
:又,前述實施型態M0係說明抹除動作之際,將有則 資料記憶之電荷往記憶問極拉去之記憶胞構造之情況,《 並不限於此,亦可適用於抹除動作之際,將有助於資料言 憶之電荷往基板側拉去之記憶胞構造。 二於前述實施型態1〜16,說明以氮化膜形成電細 層之情況,但衫限於此’亦可為例如:在氧切膜中^ 有點狀形成之複數奈求結晶之構成。上述奈米結晶係盘一 ==!體之浮置閘極相同,為有助於資料記憶之 ::…分。各奈米結晶藉由例如:⑽法形成。 結晶係在物理上分離之情況下形成(亦即,具有離散 9191〇.d〇c5 -51 · 1328881 之井位準)’故於資料保持時,即使有漏浪通過,仍僅喪失 π分電何,貧料保持特性優異。又,於資料抹除或寫入時, 特性在多數奈米結晶間被平均化,故難以受到奈米結晶之 直徑或絕緣膜等之構造變動,或確率性動作的影響,因此, 可提昇具有此記憶胞之半導體裝置之良率。 ,’無須贅述’前述實施型Sl〜16亦可分別與其他實施 型態之1個或2個以上之複數個組合。 於以上說明,主要針對將本發明人所實現之發明,適用 於作為其背景之利用領域之IC卡而進行說明,但並不限於 此亦可適用於例如:内建於行動電話等可攜式通訊機器 或個人電腦等資訊處理裝置之記憶體。 ° 【發明效果】 間早4明本巾請案所揭示之發明中,藉由代表性者 得之效果如下。 亦即,可提昇在半導體基板具有非揮發性記憶胞之半導 體裝置之電性㈣,其巾該㈣發性錢胞 設置之第-、第二場效電晶體。 鄰接 【圖式簡單說明】 圖1係表示本發明 路圖。 一實施型態之半導體裝 置之記憶胞電 _ 2係表示圖1之記 1.¾ /JC. 面圖 9i910.doc5 -52- 1328881 圖4係表示圖1之記憶胞之元件基本構造之其他例之主要 部分剖面圖。 圖5係表示圖1之記憶胞之元件基本構造之進一步之其他 例之主要部分剖面圖。 圖6係為了說明圖1之記憶胞形成工序所產生之故障之半 導體裝置之製造工序中之主要部分剖面圖。 圖7係為了說明圖1之記憶胞形成工序所產生之故障之半 導體裝置之製造工序中之主要部分剖面圖。 圖8為本發.明一實施型態之半導體裝置之製造工序中之 主要部分剖面圖。 圖9為接續圖8之半導體裝置之製造工序中之主要部分剖 面圖。 圖10為接續圖9之半導體裝置之製造工序中之主要部分 剖面圖。 圖11為接續圖10之半導體裝置之製造工序中之主要部分 剖面圖。 圖12為接續圖11之半導體裝置之製造工序中之主要部分 剖面圖。 圖13為接續圖12之半導體裝置之製造工序中之主要部分 剖面圖。 圖14為接續圖13之半導體裝置之製造工序中之主要部分 剖面圖。 圖15為接續圖14之半導體裝置之製造工序中之主要部分 剖面圖。 91910.doc5 1328881 圖16為接續圖15之半導體裝置之製造工序中之主要部分 剖面圖。 圖17為接續圖16之半導體裝置之製造工序中之主要部分 剖面圖。 圖18為接續圖17之半導體裝置之製造工序中之主要部分 剖面圖。 圖19為接續圖18之半導體裝置之製造工序中之主要部分 剖面圖。
圖20為本發明其他實施型態之半導髏裝置之製造工序中 之主要部分剖面圖。 圖21為接續圖2〇之半導體裝置之製造工序中之主要部分 剖面圖。 圖22為接續圖21之半導體裝置之製造工序中之主要部分 剖面圖。 β 圖23為本發明其他實施型態之半導艨裝置之製造工序中 之主要部分剖面圖。
圖24為接續圖23之半導體裝置之製造工序中之主要 剖面圖。 力 圖25為接續圖24之半導體裝置之製造工序中之主八 剖面圖。 刀 圖26為接續圖25之半導+工成由 〜亍等體裝置之製造工序中之主要部分 剖面圖。 圖27為接續圖26之丰莫士 干等體裝置之製遠工序中之主要部分 91910.doc5 -54- 1328881 圖28為接續圖27之半導體裝置之製造工序中之主要部分 剖面圖。 圖29為接續圖28之半導體裝置之製造工序中之主要部分 剖面圖。 圖30為接續圖29之半導體裝置之製造工序中之主要部分 剖面圖。 圖31為接續圖30之半導體裝置之製造工序中之主要部分 剖面圖。 圖32係為了說明圖1之記憶胞形成工序所產生之其他故 障之半導體裝置之製造工序中之主要部分剖面圖。 圖33為圖32之區域Β之放大剖面圖。 圖34為本發明其他實施型態之半導體裝置之製造工序中 之主要部分剖面圖。 圖35為接續圖34之半導體裝置之製造工序中之主要部分 剖面圖。 圖36為接續圖35之半導體裝置之製造工序中之主要部分 剖面圖。 圖37為接續圖36之半導體裝置之製造工序中之主要部分 剖面圖。 圖38為接續圖37之半導體裝置之製造工序中之主要部分 剖面圖。 圖39為圖38之區域D之放大剖面圖。 圖40為本發明其他實施型態之半導體裝置之主要部分放 大剖面圖。 91910.doc5 •55· 1328881 圖41係為了說明圖1之記憶胞形成工序所產生之其他故 障之半導體裝置之製造工序令之主要部分剖面圖。 圖42為接續圖41之半導體裝置之製造工序中之主要部分 剖面圖。 圖43為接續圖42之半導體裝置之製造工序中之主要部分 剖面圖。 圖44為本發明其他實施型態之半導體裝置之製造工序中 之主要部分剖面圖。 圖45為接續圖44之半導體裝置之製造工序中之主要部分 剖面圖。 圖46為接續囷45之半導體裝置之製造工序中之主要部分 剖面圖。 圖47為接續圖46之半導體裝置之製造工序中之主要部分 剖面圖。 圖48為接續圖47之半導體裝置之製造工序中之主要部分 剖面圖。 圖49為接續圖48之半導體裝置之製造工序中之主要部分 剖面圖。 圖50為接續圖49之半導體裝置之製造工序中之主要部分 剖面圖。 圖51為接續圖5〇之半導體裝置之製造工序中之主要部分 剖面圖。 圖52為接續圖51之半導體裝置之製造工序中之主要部分 剖面圖。 9I910.doc5 1328881 圖53為本發明其他實施型態之半導贌裝置之製造工序中 之主要部分剖面圖。 圖54為接續圖53之半導體裝置之製造工序中之主要部分 剖面圖。 圖55為接續圖54之半導體裝置之製造工序中之主要部分 剖面圖。 圖56為接續圖55之半導體裝置之製造工序中之主要部分 剖面圖。 圖57為接續圖56之半導體裝置之製造工序令之主要部分 剖面圖。 圖58為接續圖57之半導體裝置之製造工序中之主要部分 剖面圖。 圖59為接續圖58之半導體裝置之製造工序中之主要部分 剖面圖。 圖60為接續圖59之半導體裝置之製造工序中之主要部分 剖面圖。 圖61為接續圖6〇之半導體裝置之製造工序中之主要部分 剖面圖。 圖62為本發明其他實施型態之半導體裝置之記憶胞區域 之一例之主要部分平面圖。 圖63係為了說明圖1之記憶胞形成工序所產生之其他故 障之半導體裝置之製造工序中之主要部分剖面圖。 圖64為接續圖63之半導體裝置之製造工序中之主要部分 剖面圖。 91910.doc5 •57- 1328881 圖65為圖64之主要部分放大剖面圖。 圖66為本發明其他實施型態之半導體裝置之製造工序中 之主要部分剖面圖。 圖67為接續圖66之半導體裝置之製造工序中之主要部分 剖面圖。 圖68為接續圖67之半導體裝置之製造工序中之主要部分 剖面圖。 圖69為半導體裝置之記憶胞之主要部分放大剖面圖。 圖70為本發明其他實施型態之半導體裝置之記憶胞之主 要部分放大剖面圖。 圖71為本發明其他實施型態之半導體裝置之製造工序中 之主要部分剖面圖。 圖72為接續圖71之半導體裝置之製造工序中之主要部分 剖面圖。 圖73為接續圖72之半導體裝置之製造工序中之主要部分 剖面圖。 圖74為接續圖73之半導體裝置之製造工序中之主要部分 剖面圖。 圖75為本發明其他實施型態之半導體裝置之製造工序中 之主要部分剖面圖。 圖76為接續圖75之半導體裝置之製造工序中之主要部分 剖面圖。 圖77為接續圖76之半導體裝置之製造工序中之主要部分 剖面圖。 91910.doc5 -58- 1328881 圖78為接續圖77之半導體裝置之製造工序申之主要部分 剖面圖。 圖79係為了說明圖1之記憶胞形成工序所產生之其他故 I1羊之圖,其係表示抹除動作之記憶閘極中之雜質濃度依存 性之圖。 圖80為記憶閘極及其附近之電荷儲存層之能帶圖。 圖81為本發明其他實施型態之半導體裝置之主要部分剖 面圖。 圖8 2為本發明其他實施型態之半導體裝置之主要部分剖 面圖。 圖83為本發明其他實施型態之半導體裝置之主要部分剖 面圖。 圖84為本發明其他實施型態之半導體裝置之主要部分剖 面圖。 圖85為本發明進一步其他實施型態之半導體裝置之寫入 及抹除狀態之說明圖。 【圖式代表符號說明】 1 Sub- 半導體基板 2a 半導體區域 2b 半導體區域 3 閘極絕緣膜 4 半導體區域 5b、5t 絕緣膜 6 半導體區域 9191〇.doc5 1328881 7 8 9 10 11 11a lib 13 14 15 17 19 21 21a 23 23a、23b 25 28 29
MC、MCI 〜 D
Drm
S
Srm 絕緣膜 側壁 側壁 絕緣膜 導體膜 導體層 導體層 凹處 矽化物層 絕緣膜 導體膜 絕緣膜 導體膜 導體膜 絕緣膜 絕緣膜 分離部 障壁金屬層 金屬層 記憶胞 汲極電極 >及極區域 源極電極 源極區域 91910.doc5 -60- 1328881
CG MG CSL Qnc Qnm PRL· CNT PLG Ml HG 控制閘極 記憶閘極 電荷儲存層 ’· η通道型MIS · FET 、 η通道型MIS · FET PR11 光阻圖案 接觸孔 插塞 第一層配線 籲 閘極
91910.doc5 -61 -

Claims (1)

  1. 拾、申請專利範園: 第半V體裝置之製造方法,#係包含具有互相鄰接之 第一場效電晶體之非揮發性記憶胞的半導體裝置 之製造方法,其特徵在於包含以下工序·· f由將第—雜質導人半導體基板主面,形成前述第一 ~效電晶體之第一導電型第一I導體區域之工序; );剛述第一半導體區域上,形成前述第一場效電晶體 之第一閘極之工序; (c)於則述第一閘極側面形成絕緣膜之工序; ⑷藉由蝕刻除去前述第一閘極及絕緣膜鄰接區域之半 導體基板之一部分之工序; (e)藉由將第二雜暂填— 雑質導入則述(d)工序後之半導體基板主 於砒述鄰接區域且藉由前述蝕刻除去半導體基板 -部分之區域,形成前述第二場效電晶體之與第一導 電,反之第二導電型第二半導體區域之工序; );刖述第一半導體區域上,形成前述第二場效電晶體 之第一閘極之工序。 2. -:半導體裝置之製造方法,其係包含具有互相鄰接之 第-、第二場效電晶體之非揮發性記憶胞的半導體裝置 之製造方法,其特徵在於包含以下工序: ⑷藉由將第-雜質導入半導體基板主面,形成前述第一 場效電晶體之第-導電型第一半導體區域之工序; ⑻於前述第一半導體區域上,形成前述第一場效電晶體 之第一閘極之工序; 91910.doc6 1328881 (C)於前述第一閘極側面形成絕緣膜之工序; (d)於配置前述第二場效電晶體側之前述絕緣膜側面形 成間隔物之工序; 0)藉由在已形成前述間隔物之狀態下將第二雜質導入 前述半導體基板主面,將前述第二場效電晶體之與第 一導電型相反之第二導電型第二半導體區域,以前述 第一%效電晶體之形成區域側之前述第二半導體區 域之端部配置於僅前述間隔物厚度部分離開前述第 一%效.電晶體之形成區域側之前述絕緣膜側面之位 置之方式形成之工序; (0於前述(e)工序後,除去前述間隔物之工序; (g)於前述(f)工序後,於前述第二半導體區域上,形成前 述第二場效電晶體之第二閘極之工序。
    4. 如:請:利範圍第1或2項之半導體裝置之製造方法,其 中月j述f f導體區域為前述第一場效電晶體之通道形 成區域’ Μ述第二半導體區域為前述第三場效電晶體之 通道形成區域。 —種半導體裝置之费进_方、土 袈以方去,其係包含具有互相鄰接之 第一%效電晶體之非揮發性記憶胞的半導體裝置 之製造方法,其特徵在於包含以下工序: (a) 於半導體基板主面上, 1 形成則述第一場效電晶體之第 一閘極之工序; (b) 於前述第一閘極周圍 固疋牛導體基板主面上,形成保護 用絕緣膜之工序; 91910.doc6 1328881 (C)形成前述保護用絕緣膜之後,於前述半導體基板主面 上;尤積則it第二場效電晶體之第三閘極形成用導體 膜之工序, ' (<1)藉由將前述導體膜圖案化,形成前述第二閘極之工.. 序; ⑷钱刻除去則述⑷工序所留之前述導體膜殘留之工序。 5·如申凊專利範圍第4項之半導體裝置之製造方法,其中於 开/成則述半導體基板上其他場效電晶冑之閘極絕緣膜之 工序,同時.形成前述保護用絕緣臈。 秦 6. 如申請專利範圍第4項之半導體裝置之製造方法,其中形 成前述㈣用絕緣膜之工序包含:於前述半導體基板主 面上沈積前述保護用絕緣膜之工序;及以該沈積之保護 用絕緣膜留在前述第一閘極之一方側面側之半導體基板 上之方式圖案化之工序。. 7. 如申請專利範圍第6項之半導體裝置之製造方法,其中前 述保護用絕緣膜之圖案化工序之際,具有藉由姓刻詩 前述第-閘極上面沈積於與上層配線之連接區域上之前 · 述保護用絕緣膜除去之:L序;於前述第二閘極之形成工 序後,具有於則述第二閘極上面及前述第一閘極之前述 上層配線所連接之連接區域,同時形成矽化物層之工序。 8. 如申請專利範圍第1、2或4項之半導體裝置之製造方法, - 其中 I 丽述第一、第二場效電晶體之任一方為記憶用場效電 晶體,另一方為記憶胞選擇用場效電晶體;且包含: 91910.doc6 1328881 極與半導體基板之 之電荷儲存層之工 於前述記憶用場效電晶體之記憶閘 間’形成儲存有助於資料記憶之電荷 序;包含: 於前述記憶胞選擇用場效電晶體之控制閘極與半導體 基板之間,形成閘極絕緣膜之工序。 9.如申請專利範圍第I、2或4項之半導體裝置之製造方法, 其中
    前述第-、第二場效電晶體之任—方為記憶用場效電 晶體,另一-方為記憶胞選擇用場效電晶體;且包含: 述·»己隐用場效電晶體之記憶閘極與半導體基板之 間,形成儲存有㈣資料記憶 < 電荷之電荷儲存層之工 序;包含: 於引述6己憶胞選擇用場效電晶體之控制間極與半導體 基板之間,形成閘極絕緣膜之工序; 前述電荷儲存層含有離散之陷阱位準。
    10.如申請專利範圍第卜2或4項之半導體裝置之製造方法, 曰’L第 第一場效電晶體之任—方為記憶用場效 曰曰Y、,另—方為記憶胞選擇用場效電晶體;且包含: 述记隐用%效電晶體之記憶閘極與半導體基板 門形成儲存有助於資料記憶之電荷之電荷儲存層之 序;包含: 於別述记憶胞選擇用場效電晶體之控制閘極與半導 基板之間,形成閘極絕緣膜之工序; 91910.doc6 1328881 J述包荷儲存層由氮化矽所組成。 11.如申請專利範圍 其中 飞項之丰導體裝置之製造方法, 前述第~、第二場效電晶體之任— 晶體,另一 士 4 方為記憶用場效電 為S己憶胞選擇用場效電晶 於*ifr ;+、A 叫姐,且包含. 、月〗述c憶用場效電晶體 間,形成儲h .之°己匕閘極與半導體基板之 序; 竹心隐之電何之電荷儲存層之工 料=述電荷储存層中之電荷抽到記憶閘極側,進行資 12·^請專利範圍第卜2或4項之半導體裝置之製造方法, 刖述第_、# ιθ , _ 曰# 第一%效電晶體之任一方為記憶用場效電 日曰體》另一士 A』丨a , 為兄憶胞選擇用場效電晶體;且包含: 於別述A憶用場效電晶體之記憶閉極與半導體基板之 /成儲存有助於資料記憶之電荷之電荷儲存層之工 序;包含: 於别述5己憶胞選擇用場效電晶體之控制閘極與半導體 基板之間,形成閘極絕緣膜之工序;包含: 以則述控制閉極之一部分跨在前述記憶閘極上之方式 將前述控制閘極圖案化之工序。 13·如申吻專利範圍第1、2或4項之半導體裝置之製造方法, 其中 前述第一 第二場效電晶體之任一方為記憶用場敫電 9l910.doc6 1328881 曰曰體另—方為記憶胞選擇用場效電晶體;且包含: 於月'】边記憶用場效電晶體之記憶閘極與半導體基板之 間,形成儲存有助於資料記憶之電荷之電荷儲存層之工 序;包含: 於前述記憶胞選擇用場效電晶體之控制問極與半導體 基板之間,形成閘極絕緣膜之工序;包含: ^述記憶閘極之-部分跨在料控㈣極上之 將前述記憶閘極圖案化之工序。 二 14. 15. 16. -種半導體.裝置之製造方法’其係包含於閘極與半導體 有儲存有助於資料記憶之電荷之電荷儲0 發性記憶胞的半導體裝置之製造方法,其特徵在 ⑷於別述半導體基板主面上’形成前述電荷儲存層之工 序; ⑻於則述電荷儲存層上,沈積為了形成前述閘極之 膜之工序; 〒助· ⑷藉由將前述導體膜圖案化,形成前述閘極之工序; (d)將前述電荷儲存層圖案化之工序; 門(似序,以前述電荷儲存層之端部側面由前述 之端部側面朝向前述閘極中央離開 / 電荷儲存層端部fl,J34 1申請專利範圍第14項之半導體裝置之製造方法, ^述電何儲存層含有離散之陷阱位準。 如申請專利範圍第14項之半導體裝置之製造方法,其中 9l9l0.d〇c6 1328881 17 18 19 20 21. 前述電荷儲存層由氮化石夕所組成。 .如申請專利範圍第14項之半導體裝置之製造方法,其中 别述閘極為記憶閘極;且包含以鄰接於前述記憶閘極之 方式形成記憶胞選擇用場效電晶體之工序。 如申請專利範圍第17項之半導體裝置之製造方法,其中 包含以前述記憶胞選擇用場效電晶體之控制閘極之一部 刀跨在則述5己憶閘極上之方式將前述控制閘極圖案化之 工序。 如申請專利.範圍第17項之半導體裝置之製造方法,其中 包含以前述記憶閘極之一部分跨在前述記憶胞選擇用場 效電晶體之控制閘極上之方式將前述控制閘極圖案化之 工序。 如申請專利範圍第14項之半導體裝置之製造方法,其中 將前述電荷料層中之電荷抽到前述記憶閘極側,進行 資料抹除。 種半導體裝置,其係包含具有互相鄰接之第一、第二 場效m非揮發性記憶胞者;其特徵在於包含: ⑷係前述第—場效電晶體之閘極,且形成於半導體基板 上之第~閘極; W形成於前述第一閘極下之前述半導體基板之第—導 電型第—半導體區域; )系引述第一 ~效電晶體之閘極,且形成於前述半導體 基板上之第二閘極; (d)形成於前述笛—肖 义第一閘極下之刚述半導體基板之與第一 9191〇.d〇c6 導電型相反之第二導電型第二半導體區域; 形成有前述第二半導體區域之半導體基板主面以對於 /成有前述第一半導體區域之半導體基板主面變低之方 式形成0 _ .θ種半導體裝置,其係包含具有互相鄰接之第一、第二 場政電晶體之非揮發性記憶胞者;其特徵在於包含: ⑷係前述第-場效電晶體之閘極,且形成於半導體基板 上之第一閘極; (b)形成於.前述第-閘極下之前述半導體基板之第一導 電型第一半導體區域; (C)係前述第二場效電晶體夕1 ' 劳双电曰日體之閘極,且經由閘極絕緣膜而 形成於前述半導體基板上之第二閘極; ⑷形成於前述第二閘極下之前述半導體基板之與第一 此導電型相反之第二導電型第二半導體區域; 刖述第二場效電晶體侧之前 _ ._ 叫k弟一丰導體區域端部以 與别述第一場效電晶體側之前 k弟一閘極及刚述閘極絕 緣膜之端部位置一致,或者部 進入則述第二閘極及前 述閘極絕緣膜之區域下之方式形成。 23·如申請專利範圍第21或22項之半導體裝置,其中 前述第-場效電晶體為記憶用場效電晶體,前述第— 半導體區域為前述記憶用場效 认二 琢戒包日日體之通道形成區域, 於則述記憶用場效電晶體之第— 弟開極與半導體基板之 間,形成儲存有助於資料記情 ^ 〇 一 电何之電荷儲存層; 刖述第一場效電晶體為 G胞選擇用之場效電晶體, 91910.doc6 24.1328881 前述第二半導體區域為前述記憶胞選擇用場效電晶體之 通道形成區域。 ,其中 體,於前述記 之間,形成儲 如申請專利範圍第21或22項之半導體裝置 則述第一場效電晶體為記憶用場效電晶 憶用場效電晶體之第一閘極與半導體基板 存有助於資料記憶之電荷之電荷儲存層; 則述第二場效電晶體為記憶胞選擇用之場效電晶體, 前述第一"體區域具有冑述記憶用場效電晶體之通道 形成區域,..及前述記憶胞選擇用之場效電晶體之源極及 没極用之半導體區域之機能; 則述第二半導體區域為前述記憶胞選擇用場效電晶體 之通道形成區域。 25. 26. 如申請專利範圍第21或22項之半導體裝置,其中 則述弟一場效電晶體為記憶用場效電晶體,前述第一 半導體區域為前述記憶用場效電晶體之通道形成區域, 於前述記憶用場效電晶體之第一閘極與半導體基板之 間’形成儲存有助於資料記憶之電荷之電荷儲存層,· 前述第二場效電晶體為記憶胞選擇用之場效電晶體, 前述第二半導體區域為前述記憶胞選擇用場效電晶體之 通道形成區域; 前述電荷儲存層含有離散之陷阱位準。 如申請專利範圍第21或22項之半導體裝置,其中 前述第一場效電晶體為記憶用場效電晶體,前述第 半導體區域為前述記憶用場效電晶體之通道形成區域 91910.doc6 於前述記憶用場效電晶體之第一閘極與半導體基板之 間’形成儲存有助於資料記憶之電荷之電荷儲存層; 刚述第二場效電晶體為記憶胞選擇用場效電晶體,前 述第二半導體區域為前述記憶胞選擇用場效電晶體之通 道形成區域; 前述電荷儲存層由氮化矽所組成。 27. 如申晴專利範圍第21或22項之半導體裝置,其中 前述第一場效電晶體為記憶用場效電晶體,前述第一 半導體區域.為前述記憶用場效電晶體之通道形成區域, 於則述§己憶用場效電晶體之第一閘極與半導體基板之 間,形成儲存有助於資料記憶之電荷之電荷儲存層; 前述第二場效電晶體為記憶胞選擇用之場效電晶體, 前述第二半導體區域為前述記憶胞選擇用場效電晶體之 通道形成區域; 具有前述記憶胞選擇用場效電晶體之第二閘極跨在前 述記憶用場效電晶體之第一閘極上之結構。 28. 如申請專利範圍第21或22項之半導體裝置,其中 、月j述第一場效電晶體為記憶用場效電晶體,前述第一 半導體區域為前述記憶㈣效電晶體之通道形成區域, 於前述記憶用場效電晶體之第一閘極與半導體基板之 門形成儲存有助於資料記憶之電荷之電荷儲存層; :述第二場效電晶體為記憶胞選擇用之場效電晶體, 刖述第—半導體區域為前述記憶胞選擇用場效電晶體之 通道形成區域; 91910.doc6 1328881 具有前述記憶用場效雷a 胞選槎用揚分· 第一閘極跨在前述記憶 胞、擇用%效電晶體之第二閘極上之結構。 29.—種半導體裝置,豆 右@ 、匕3於閘極與半導體基板之間具 有儲存有助於資料記憶之 記憶胞者;其特徵在於一電何儲存層之非揮發性 Μ 述電荷储存層之寬度方向端 4側面之位置以盥前十 — 一 $極之寬度方向端部側面之位置 —致’或者由前述閘極之官 中央離開之方式形成。^向端部側面往前述間極 Μ:::裝置,其係包含於間極與半導體基板之間具 ^ ^ 電何之電何儲存層之非揮發性 :憶胞者;其特徵在於:前述電荷储存層以其平面全區 域内含於前述閘極之平面全區域之方式形成。 3^.-種半導體裝置,其係包含於_閉極與半導體基板之間 具有儲存有助於資料記憶之電荷之電荷儲存層之非揮發 ^己憶胞者;其特徵在於:前述㈣問極包含前述電荷储 存層附近侧之第一區域及其以外之第二區域,前述第一 區域之^雜質濃度比前述第二區域之η型雜質濃度低。 32. -種半導體裝置’其係包含於㈣閘極與半導體基板之間 具有儲存有助於資料記憶之電荷之電荷儲存層之非揮發 性記憶胞者;其特徵在於·‘、+. π, 、.刖逑η ;閘極之η型雜質濃度 比前述半導體基板上之其他場效電晶體之_間極之η型 雜質濃度低。 33· -種半導體裝置’其係包含型閉極與半導趙基板之間 具有儲存有助於資料記憶之電荷之電荷儲存層之非揮發 91910.doc6 • 11 · 1328881 性記憶胞者,·其特徵在於:前述_間極之n型雜質濃度 為 lxl018/cm3〜2xl〇20/cm3。 3(種半導體裝置,其係包含於n型閘極與半導體基板之間 具有儲存有助於資料記憶之電荷之電荷儲存層之非揮發 性記憶胞者;其特徵在於:前述η型閉極之η型雜質濃度 為 8xl〇19/cm3〜1 5xl〇20/cm3。 35.如申請專利範圍第29、30、3丨、μ μ二 1 32、33或34項之半導體 裝置,其中前述閘極為印愔 马°己隐閘極,以鄰接於前述記憶閘 極之方式設·置記憶胞選擇用場 „ . + ^ ^ 努双电日日體’具有將前述電 何儲存層中之電荷抽到前述記憶間極側,進行資料抹除 之結;f冓。 A 體裝置,其係包含於n型間極與半導體基板之間 ^ 有儲存有助於資料記憶之電荷之電荷儲存層之非揮發 胞者,其特徵在於:1义 t ^ ^ +4, -- ^有藉由將刖述電荷儲存層 干之毛子抽到前述閘極側, 入雷#神六a 问夺使别述閘極中之電洞注 入電何儲存層側,促進與 除之結構。 、^电子再結合,進行資料抹 37·—種半導體裝置,其係包 有儲户士 3於閘極與半導體基板之間具 有儲存有助於資料記憶之 # # ^ %何儲存層之非揮發性 C U胞者,其特徵在於: 之雪工k ^有糟由將前述電荷儲存層中 之包子抽到前述閘極側, 于曰T 閘極為卩型。 丁貝料抹除之結構,且前述 38· 一種半導體裝置,其係白人^ 抽到鬥1 ' 3將儲存於電荷儲存層之電冇 柚到閘極側,進行眘祖杜认 包U帕廿增 < 黾何 ' *之非揮發性記憶胞者;其特 919l0.d〇c6 -12- 39.1328881 40. 41. 42. 43. 44. 徵在於··寫入位準最少之狀態係比前述非揮發性記憶胞 之初期臨限電壓高之狀態。 如申請專利範圍第29、30、31、32、33、34、%、^或 38項之半導體裝置,其中前述電荷儲存層含有離散之陷 牌位準。 如申請專利範圍第29、30、31、32、33、34、%、π或 38項之半導體裝置’其中前述電荷儲存層由氮化石夕所組 成。 如申請專利.範圍第29、30、31、32、33、34、36、37或 38=之半導體裝置’其中前述閘極為記憶閘極,以鄰接 於前述記憶閘極之方式設置記憶胞選擇用場效電晶體。 如申請專利範圍第29、30、31'32、33、34、36、37或 2之半導體裝置’其中前述閘極為記憶閘極,以鄰接 於則述記憶閘極之方式設置記憶胞選擇用場效電晶體; 具有剛述記憶胞選擇用場效電晶體之控制閘極跨在前 述§己憶閘極上之結構。 如申請專利範圍第29、3()、31、32、33、34、36、37或 38=之半導體裝置’其中前述閘極為記憶閘極,以鄰接 於引述^憶閘極之方式設置記憶胞選擇用場效電晶體; 有月』述-己隐閘極跨在前述記憶胞選擇用場效電晶體 之控制閘極上之結構。 如申請專利範圍第29'3()'31'32、33'34、36、37或 :之半導體裝置,其中前述閘極為記憶閘極,以鄰接 ;述己隐閘極之方式設置記憶胞選擇用場效電晶體; 91910.doc6 -13, 1328881 設置於前述記憶閘極下之半導體基板之第一導電型第 一半導體區域具·有作為有前述記憶閘極之記憶用第一場 效電晶體之通道形成區域之機能,同時具有作為前述纪 憶胞選擇用場效電晶體之源極及汲極用半導體區域之 能0 45,如申請專利範圍第29、30、31、32、33、34、耗 38項之半導體裝置,其中 & 越·閘極之
    」述問極之寬度方向之前述閘極之寬度比前 方向之^刖述電荷儲存層之寬度大或相等。
    9l9i〇-d〇c6 -14-
TW093107267A 2003-03-31 2004-03-18 A semiconductor device and a method of manufacturing the same TW200501428A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003094517A JP2004303918A (ja) 2003-03-31 2003-03-31 半導体装置の製造方法および半導体装置

Publications (2)

Publication Number Publication Date
TW200501428A TW200501428A (en) 2005-01-01
TWI328881B true TWI328881B (zh) 2010-08-11

Family

ID=32985429

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093107267A TW200501428A (en) 2003-03-31 2004-03-18 A semiconductor device and a method of manufacturing the same

Country Status (5)

Country Link
US (1) US7087955B2 (zh)
JP (1) JP2004303918A (zh)
KR (1) KR101026288B1 (zh)
CN (1) CN100447988C (zh)
TW (1) TW200501428A (zh)

Families Citing this family (59)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4593159B2 (ja) * 2003-05-28 2010-12-08 ルネサスエレクトロニクス株式会社 半導体装置
US7586137B2 (en) * 2004-08-09 2009-09-08 Samsung Electronics Co., Ltd. Non-volatile memory device and method of fabricating the same
DE102005051492B4 (de) * 2004-10-21 2008-02-28 Samsung Electronics Co., Ltd., Suwon Nichtflüchtiges Speicherbauelement mit Ladungseinfangstruktur und Herstellungsverfahren
US20060113586A1 (en) * 2004-11-29 2006-06-01 Macronix International Co., Ltd. Charge trapping dielectric structure for non-volatile memory
JP2006179736A (ja) * 2004-12-24 2006-07-06 Sanyo Electric Co Ltd 半導体装置の製造方法
US8264028B2 (en) * 2005-01-03 2012-09-11 Macronix International Co., Ltd. Non-volatile memory cells, memory arrays including the same and methods of operating cells and arrays
JP5014591B2 (ja) * 2005-05-24 2012-08-29 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
US20070108495A1 (en) * 2005-11-17 2007-05-17 Macronix International Co., Ltd. MNOS memory devices and methods for operating an MNOS memory devices
US20070158734A1 (en) * 2006-01-09 2007-07-12 Freescale Semiconductor, Inc. Electronic device with a multi-gated electrode structure and a process for forming the electronic device
US7391659B2 (en) * 2006-01-27 2008-06-24 Freescale Semiconductor, Inc. Method for multiple step programming a memory cell
US7317222B2 (en) * 2006-01-27 2008-01-08 Freescale Semiconductor, Inc. Memory cell using a dielectric having non-uniform thickness
KR100824401B1 (ko) * 2006-03-07 2008-04-22 삼성전자주식회사 낸드 플래시 메모리의 셀 어레이 구조
TWI431726B (zh) * 2006-06-01 2014-03-21 Semiconductor Energy Lab 非揮發性半導體記憶體裝置
KR100807221B1 (ko) * 2006-08-22 2008-02-28 삼성전자주식회사 불휘발성 메모리 장치 및 그 제조 방법
JP4965948B2 (ja) 2006-09-21 2012-07-04 ルネサスエレクトロニクス株式会社 半導体装置
JP5376122B2 (ja) * 2006-11-14 2013-12-25 日本電気株式会社 半導体装置
JP5086626B2 (ja) * 2006-12-15 2012-11-28 ルネサスエレクトロニクス株式会社 不揮発性半導体記憶装置及びその製造方法
US8410543B2 (en) 2007-02-01 2013-04-02 Renesas Electronics Corporation Semiconductor storage device and manufacturing method thereof
JP5161494B2 (ja) * 2007-02-01 2013-03-13 ルネサスエレクトロニクス株式会社 半導体記憶装置
JP4316627B2 (ja) * 2007-03-07 2009-08-19 三井金属鉱業株式会社 フレキシブル配線基材並びに半導体装置及びその製造方法
KR100846393B1 (ko) * 2007-03-30 2008-07-15 주식회사 하이닉스반도체 반도체 소자의 트랜지스터 및 그 제조 방법
JP2008270343A (ja) * 2007-04-17 2008-11-06 Renesas Technology Corp 不揮発性半導体記憶装置
US7968934B2 (en) * 2007-07-11 2011-06-28 Infineon Technologies Ag Memory device including a gate control layer
JP5212770B2 (ja) * 2007-07-13 2013-06-19 ルネサスエレクトロニクス株式会社 不揮発性半導体記憶装置およびその動作方法
US20090101961A1 (en) * 2007-10-22 2009-04-23 Yue-Song He Memory devices with split gate and blocking layer
US8178406B2 (en) * 2007-10-29 2012-05-15 Freescale Semiconductor, Inc. Split gate device and method for forming
JP2009272365A (ja) * 2008-05-01 2009-11-19 Renesas Technology Corp 半導体装置の製造方法
JP2009302269A (ja) * 2008-06-13 2009-12-24 Renesas Technology Corp 半導体装置の製造方法および半導体装置
JP2010067645A (ja) * 2008-09-08 2010-03-25 Renesas Technology Corp 半導体装置およびその製造方法
JP5519154B2 (ja) * 2009-01-09 2014-06-11 ルネサスエレクトロニクス株式会社 半導体装置
JP5638679B2 (ja) * 2009-01-15 2014-12-10 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
WO2010082328A1 (ja) 2009-01-15 2010-07-22 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP2010183022A (ja) 2009-02-09 2010-08-19 Renesas Electronics Corp 半導体装置およびその製造方法
JP5538838B2 (ja) 2009-11-25 2014-07-02 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP5592214B2 (ja) 2010-09-22 2014-09-17 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP2012114269A (ja) 2010-11-25 2012-06-14 Renesas Electronics Corp 半導体装置および半導体装置の製造方法
US8263458B2 (en) * 2010-12-20 2012-09-11 Spansion Llc Process margin engineering in charge trapping field effect transistors
JP5734744B2 (ja) * 2011-05-27 2015-06-17 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP5985293B2 (ja) * 2011-10-04 2016-09-06 ルネサスエレクトロニクス株式会社 半導体装置および半導体装置の製造方法
US9087913B2 (en) * 2012-04-09 2015-07-21 Freescale Semiconductor, Inc. Integration technique using thermal oxide select gate dielectric for select gate and apartial replacement gate for logic
US20140167141A1 (en) 2012-12-14 2014-06-19 Spansion Llc Charge Trapping Split Gate Embedded Flash Memory and Associated Methods
JP2013077841A (ja) * 2013-01-16 2013-04-25 Renesas Electronics Corp 半導体装置
JP6029989B2 (ja) * 2013-01-25 2016-11-24 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US8772108B1 (en) * 2013-02-25 2014-07-08 Globalfoundries Singapore Pte. Ltd. Multi-time programmable non-volatile memory
US9082837B2 (en) 2013-08-08 2015-07-14 Freescale Semiconductor, Inc. Nonvolatile memory bitcell with inlaid high k metal select gate
US9331160B2 (en) * 2013-08-20 2016-05-03 Freescale Semiconductor, Inc. Split-gate non-volatile memory cells having gap protection zones
US9082650B2 (en) 2013-08-21 2015-07-14 Freescale Semiconductor, Inc. Integrated split gate non-volatile memory cell and logic structure
US9252246B2 (en) 2013-08-21 2016-02-02 Freescale Semiconductor, Inc. Integrated split gate non-volatile memory cell and logic device
US9275864B2 (en) 2013-08-22 2016-03-01 Freescale Semiconductor,Inc. Method to form a polysilicon nanocrystal thin film storage bitcell within a high k metal gate platform technology using a gate last process to form transistor gates
JP2014160846A (ja) * 2014-04-10 2014-09-04 Renesas Electronics Corp 半導体記憶装置
US9343314B2 (en) 2014-05-30 2016-05-17 Freescale Semiconductor, Inc. Split gate nanocrystal memory integration
KR101552921B1 (ko) 2014-09-29 2015-09-15 매그나칩 반도체 유한회사 비휘발성 메모리 소자 및 그 제조 방법
JP6440507B2 (ja) * 2015-01-27 2018-12-19 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
WO2016157393A1 (ja) * 2015-03-30 2016-10-06 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US9379128B1 (en) * 2015-07-27 2016-06-28 United Microelectronics Corp. Split gate non-volatile memory device and method for fabricating the same
KR20170002316U (ko) 2015-12-18 2017-06-29 한전케이피에스 주식회사 전기집진기 방전극 와이어 절단장치
US10872898B2 (en) * 2017-07-19 2020-12-22 Cypress Semiconductor Corporation Embedded non-volatile memory device and fabrication method of the same
CN110707092B (zh) * 2018-07-09 2021-11-16 联华电子股份有限公司 半导体存储器元件及其制作方法
US20220309328A1 (en) * 2021-03-29 2022-09-29 Infineon Technologies LLC Compute-in-memory devices, systems and methods of operation thereof

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS577162A (en) * 1980-06-17 1982-01-14 Toshiba Corp Nonvolatile semiconductor memory and manufacture therefor
JP2844475B2 (ja) * 1989-07-21 1999-01-06 セイコーインスツルメンツ株式会社 半導体不揮発性メモリ
JP2950557B2 (ja) * 1989-10-24 1999-09-20 シチズン時計株式会社 半導体装置およびその製造方法
JPH0424969A (ja) * 1990-05-15 1992-01-28 Toshiba Corp 半導体記憶装置
JP3065164B2 (ja) 1992-03-18 2000-07-12 富士通株式会社 半導体装置及びその製造方法
JP3436315B2 (ja) * 1992-03-31 2003-08-11 川崎マイクロエレクトロニクス株式会社 Monos型半導体不揮発性記憶装置の製造方法及び、半導体装置の製造方法
JPH0685251A (ja) 1992-09-01 1994-03-25 Oki Electric Ind Co Ltd 半導体装置およびその製造方法
JPH06125094A (ja) 1992-10-09 1994-05-06 Rohm Co Ltd 不揮発性記憶素子およびこの素子の製造方法ならびにこの素子を利用した不揮発性記憶装置およびその駆動方法
JPH0730103A (ja) * 1993-07-07 1995-01-31 Kawasaki Steel Corp 半導体装置の製造方法
JP2994927B2 (ja) * 1993-11-24 1999-12-27 三洋電機株式会社 不揮発性半導体記憶装置の製造方法
JPH07169864A (ja) * 1993-12-16 1995-07-04 Kawasaki Steel Corp 不揮発性半導体記憶装置
KR0172273B1 (ko) * 1995-06-24 1999-02-01 김주용 플래쉬 메모리 셀의 제조방법
US5838041A (en) * 1995-10-02 1998-11-17 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device having memory cell transistor provided with offset region acting as a charge carrier injecting region
JP3447179B2 (ja) * 1996-07-17 2003-09-16 株式会社リコー 不揮発性半導体メモリ装置とその製造方法
US5969383A (en) * 1997-06-16 1999-10-19 Motorola, Inc. Split-gate memory device and method for accessing the same
JP3909941B2 (ja) * 1997-06-27 2007-04-25 株式会社リコー 不揮発性半導体記憶装置及びその製造方法
IT1294312B1 (it) * 1997-08-07 1999-03-24 Sgs Thomson Microelectronics Processo per la fabbricazione di un dispositivo di memoria non volatile programmabile elettricamente
US5872034A (en) * 1997-11-03 1999-02-16 Delco Electronics Corporation EPROM in double poly high density CMOS
JP3161408B2 (ja) * 1998-03-03 2001-04-25 日本電気株式会社 半導体装置及びその製造方法
JP2000091452A (ja) 1998-07-15 2000-03-31 Toshiba Microelectronics Corp 半導体記憶装置
JP2000068484A (ja) * 1998-08-19 2000-03-03 Nec Corp 不揮発性半導体記憶装置及びその製造方法並びに不揮発 性半導体記憶装置を内蔵したマイクロコンピュータ及び その製造方法
US6204123B1 (en) * 1998-10-30 2001-03-20 Sony Corporation Vertical floating gate transistor with epitaxial channel
US6135905A (en) * 1999-02-26 2000-10-24 Shimano (Singapore) Private Limited Derailleur cable router with a cable housing support that pivots in multiple directions
JP3973819B2 (ja) * 1999-03-08 2007-09-12 株式会社東芝 半導体記憶装置およびその製造方法
JP3743486B2 (ja) * 1999-06-23 2006-02-08 セイコーエプソン株式会社 不揮発性メモリトランジスタを含む半導体装置の製造方法
JP3345880B2 (ja) * 1999-06-29 2002-11-18 日本電気株式会社 不揮発性メモリセルと電界効果トランジスタとを備えた半導体装置およびその製造方法
JP4547749B2 (ja) * 1999-09-29 2010-09-22 ソニー株式会社 不揮発性半導体記憶装置
KR100338823B1 (ko) * 1999-12-30 2002-05-31 박종섭 반도체장치의 게이트전극 제조방법
JP2002288591A (ja) 2001-03-28 2002-10-04 Seiko Epson Corp 磁気記録再生装置及び画像記録装置
TW484213B (en) * 2001-04-24 2002-04-21 Ememory Technology Inc Forming method and operation method of trench type separation gate nonvolatile flash memory cell structure
KR20020092114A (ko) * 2001-06-02 2002-12-11 김대만 드레인 턴온 현상과 과잉 소거 현상을 제거한 sonos셀, 이를 포함하는 불휘발성 메모리 장치 및 그 제조방법
JP2003046002A (ja) 2001-07-26 2003-02-14 Sony Corp 不揮発性半導体メモリ装置およびその動作方法
TW546840B (en) * 2001-07-27 2003-08-11 Hitachi Ltd Non-volatile semiconductor memory device
JP2003060064A (ja) * 2001-08-08 2003-02-28 Sharp Corp Mosfet、半導体装置及びその製造方法

Also Published As

Publication number Publication date
KR101026288B1 (ko) 2011-03-31
US7087955B2 (en) 2006-08-08
CN1534768A (zh) 2004-10-06
TW200501428A (en) 2005-01-01
JP2004303918A (ja) 2004-10-28
KR20040086571A (ko) 2004-10-11
CN100447988C (zh) 2008-12-31
US20040188753A1 (en) 2004-09-30

Similar Documents

Publication Publication Date Title
TWI328881B (zh)
JP5734744B2 (ja) 半導体装置およびその製造方法
JP4521597B2 (ja) 半導体記憶装置およびその製造方法
US6750525B2 (en) Non-volatile memory device having a metal-oxide-nitride-oxide-semiconductor gate structure
JP5142494B2 (ja) 半導体装置の製造方法
JP4429036B2 (ja) 半導体装置の製造方法
US7250654B2 (en) Non-volatile memory device
US9231115B2 (en) Semiconductor device and manufacturing method thereof
US20100144108A1 (en) Method of manufacturing a nonvolatile semiconductor memory device, and a nonvolatile semiconductor memory device
JP2012114269A (ja) 半導体装置および半導体装置の製造方法
JP2007281092A (ja) 半導体装置およびその製造方法
US9905429B2 (en) Semiconductor device and a manufacturing method thereof
JP5707224B2 (ja) 半導体装置およびその製造方法
TW201924028A (zh) 具有高介電常數金屬閘極的埋藏sonos及其之製造方法
JP2008078589A (ja) 半導体装置及びその製造方法
US9324726B2 (en) Method for manufacturing a semiconductor device
KR20090115715A (ko) 비휘발성 메모리 디바이스 제조 방법
US9418864B2 (en) Method of forming a non volatile memory device using wet etching
JP2000208650A (ja) 分割ゲ―ト・メモリ・セルの製造方法
JP2016051740A (ja) 半導体装置の製造方法
TWI277179B (en) Non-volatile memory device
JPWO2006070475A1 (ja) 半導体装置
JP2011210777A (ja) 半導体装置およびその製造方法
JP2007506275A (ja) 不揮発性メモリ装置を製造する方法及びそれによって得られるメモリ装置
JP2002083886A (ja) 不揮発性半導体記憶装置及びその製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees