TWI312166B - Multi-layer circuit board, integrated circuit package, and manufacturing method for multi-layer circuit board - Google Patents

Multi-layer circuit board, integrated circuit package, and manufacturing method for multi-layer circuit board Download PDF

Info

Publication number
TWI312166B
TWI312166B TW091122301A TW91122301A TWI312166B TW I312166 B TWI312166 B TW I312166B TW 091122301 A TW091122301 A TW 091122301A TW 91122301 A TW91122301 A TW 91122301A TW I312166 B TWI312166 B TW I312166B
Authority
TW
Taiwan
Prior art keywords
layer
wiring pattern
film
conductor
conductor layer
Prior art date
Application number
TW091122301A
Other languages
English (en)
Inventor
Tsukamoto Takehito
Matsuzawa Hiroshi
Akimoto Satoshi
Maehara Masataka
Suemoto Takumi
Ode Masayuki
Sakaki Yuichi
Original Assignee
Toppan Printing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toppan Printing Co Ltd filed Critical Toppan Printing Co Ltd
Application granted granted Critical
Publication of TWI312166B publication Critical patent/TWI312166B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0102Calcium [Ca]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01025Manganese [Mn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01077Iridium [Ir]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15172Fan-out arrangement of the internal vias
    • H01L2924/15174Fan-out arrangement of the internal vias in different layers of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0393Flexible materials
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0195Dielectric or adhesive layers comprising a plurality of layers, e.g. in a multilayer structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0388Other aspects of conductors
    • H05K2201/0394Conductor crossing over a hole in the substrate or a gap between two separate substrate parts
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/096Vertically aligned vias, holes or stacked vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/07Treatments involving liquids, e.g. plating, rinsing
    • H05K2203/0703Plating
    • H05K2203/0733Method for plating stud vias, i.e. massive vias formed by plating the bottom of a hole without plating on the walls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • H05K3/386Improvement of the adhesion between the insulating substrate and the metal by the use of an organic polymeric bonding layer, e.g. adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/423Plated through-holes or plated via connections characterised by electroplating method
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49128Assembling formed circuit to base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49156Manufacturing circuit on or in base with selective destruction of conductive paths
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Description

1312166 五、發明說明(1) [發明所屬之技術領域] 本發明係關於載置半導體元件之多層電路板、半導體封 裝及多層電路板之製造方法。 [先前技術] 半導體大規模積體電路(LSI)等之半導體元件,近年 來’以動作速度而言,出現時鐘頻率達到1 GHz者。此種 高速半導體元件,因爲電晶體之高積體度,有些之輸出入 端子數甚至會超過1000。 爲了將此種多端子數之半導體元件安裝於印刷配線基板 上’開發出各種技術。現在被廣泛實用化者,例如 BGA(Ball Grid Array:球开多陣歹丨J)及 CSP(Chip Size Package: 晶片尺寸封裝)等之承載基板。 弟1圖係將半導體兀件載置於B G A構造之承載基板, 並將其安裝於印刷配線基板之1C封裝之實例。 第丨圖之多層電路板53,具有在玻璃布浸染環氧樹脂 等之覆銅基板(玻璃環氧基板)5 3 0、以及絕緣層及導體配線 層交互積層而成之第1層531及第2層532。第1層531 形成於玻璃環氧基板530之一面上,而第2層532則形成 於另一面上。 第1層531之表面,會形成由經過表面處理之金等所構 成之接墊536、以及以半導體元件54之圖上未標示之電極 之電性相連爲目的而由金等構成之凸塊537。又,第2層 5 3 2之表面’則會以經過表面處理之金等,利用焊鍚球5 2 -3- 1312166 五、發明說明(2) 形成以連接印刷配線基板5 1之導體配線層5 1 1爲目的之 接墊5 3 8。接墊536及接墊5 38則利用介層孔接觸層導電 層5 33、5 35來形成傳導。 如上所示’以在玻璃環氧基板上逐步向上積層絕緣樹脂 層及導體配線層來形成多層電路板之方法,被稱爲增層工 法。此技術之詳細情形’如日本特開平4- 148590號公報之 記載。 此工法中,如傳統之整體積層的多層電路板之絕緣層, 未使用玻璃布等之芯材。亦即,多層電路板之絕緣層,係 將感光性樹脂組成物塗敷在玻璃環氧基板上,然後實施硬 化來形成。另一方面,增層工法之多層電路板的配線圖 案’和傳統之多層電路板不同,係以電鍍形成。因此,和 傳統之多層電路板相比,多層電路板上可以形成更細微之 配線圖案。例如’可以形成線寬爲5 0 /2 m、間距5 0 # m程 度之配線。 連接上、下導體配線層之介層孔接觸層535,係利用樹 脂組成物以光刻法形成微細孔,然後再以電鏟法塡埋該孔 內部來形成。傳統之整體積層的多層電路板之介層孔的直 徑限度爲300以m,相對於此,本工法可形成1 〇〇 # m程度 之孔,故可實現高密度化。 而且,傳統之多層電路板的構造上,從高密度化、信號 傳送之商速化、量產化的觀點,具有如下之問題。 第1 ’增層工法之導體配線層之形成上,係先在絕緣樹 -4 - 1312166 五、發明說明(3) 脂上實施非電解電鏟後’再實施電解電鍍。一般而言,絕 緣樹脂上之非電解電鍍層的黏著力會較低。因此,在非電 解電鍍前,會在絕緣樹脂表面上形成最大5〜1〇μ m之凹 凸,利用錨碇效果來提高黏著力。因爲此凹凸,以蝕刻等 形成配線圖案時’橫向上會產生誤差,而無法獲得圖案之 直線性。寬度5 0 // m以下之圖案中,無法忽略此橫向之誤 差’流過高速信號時,會產生反射之干擾變大的問題。因 此’以傳統之增層工法很難形成高密度且信號傳送高速化 之多層電路板’具體而言,無法形成具有50/zm以下之微 細配線及線距之配線圖案的多層電路板及1C封裝。 第2,玻璃環氧基板因不具彈性,無法實施採用長條基 材來連續製造多層電路板之滾輪對滾輪製程,而無法量產 化。 第3,如前面所述,隨著半導體元件之處理速度的高速 化,半導體元件之輸出入端子數會增加。此種狀況下,承 載基板之連接方法就無法採用絲焊方式。另一方面,承載 基板內之連接端子的配線上,有時,無法以單層來實現, 而必須採用2層方式來處理。此外,爲了對應信號之高速 化,有時必須採用配線之微帶構造及帶構造、或共面構造 之多層化。 然而,以製造承載基板之角度而言,層數之增加會明顯 降低生產率。因此,如何有效配置配線來實施減少層數之 設計,變得極爲重要。而爲了形成有效配線,對具有更微 -5- 1312166 五、發明說明(4) 細之配線及線距的配線圖案之多層電路板及1C封裝,要 求是愈來愈高。 第4,增層工法之多層配線板上,如前面所述,核心層 採用以傳統工法製成之基板(玻璃環氧基板)。此基板上, 爲了使上下導通,會採用以鑽頭形成貫通孔而使用在孔側 面有電鍍之介層孔。介層孔因採用鑽頭等之機械方式形 成,故其微小化有其限度。同樣的,其間距亦有限度。例 如,目前以直徑0.3 m m、間距0.8 m m爲代表値。 如上面所述,因爲介層孔及其間距有一定之限度,故有 無法提高BGA球插腳密度之問題。因此,半導體元件之 輸出入端子數增加,必然會導致承載基板之板體尺寸增 大,結果,配線長度會增長,因而出現信號延遲的情形。 此外,因核心層之介層孔間距較大,只有載置半導體元 件側之增層層會形成高密度微細配線。相對於此,核心層 上載置球插腳之相反面側的增層層,通常只用來防止反 翹,因此,層數會多於必要之層數,成本也會因而提高。 又,當做核心層使用之玻璃環氧基板,因爲一般都採用 玻璃布,故具有一定程度之厚度,承載基板之總厚度也會 因而增厚。總厚度增加的話,板厚方向之配線--亦即,介 層孔或盲孔之特性阻抗的整合會較困難,不利於高速化。 〔發明內容〕 [發明所欲解決之問題] 本發明之目的上’因有鑑於前述問題,故提供一種多層 -6 - 1312166 五、發明說明(Ο 電路板之製造方法,可以形成具有微細配線及線距之配線 圖案,且可採用以長條基材連續製作多層電路板之滾輪對 滾輪製程。 [發明之槪述] 本發明之第1實施形態所提供之多層電路板,係實施複 數薄膜之積層,各薄膜之至方一面會形成配線圖案,相鄰 之薄膜面上形成之配線圖案,會經由在一方形成之介層孔 接觸層相互電性相連。 本發明之第2實施形態所提供之的多層電路板,具有: 一側面上形成第1配線圖案,另一側面上形成第2配線圖 案,且具有使前述第1配線圖案及前述第2配線圖案電性 相連之第1介層孔接觸層的第1薄膜;具有在一側面上形成 之1C安裝用第3配線圖案,另一側面積層於前述第1薄 膜之前述一側面上的第2薄膜;具有在一側面上形成以印 刷配線基板之電性相連爲目的之第4配線圖案,另一側面 則積層於前述第1薄膜之前述另一側面上的第3薄膜;實施 前述第1配線圖案及前述第3配線圖案之電性相連的第2 介層孔接觸層·,以及實施前述第2配線圖案及前述第4配線 圖案之電性相連的第3介層孔接觸層。 本發明之第3實施形態所提供之多層電路板,具有:一 側面上具有第1配線圖案之第1薄膜;以及一側面上具有 1C安裝用第2配線圖案’另一側面積層於前述第1薄膜之 前述一側面上的第2薄膜;且,第2薄膜具有以實施前述第 -7- 1312166 五、發明說明(6) 1配線圖案及前述第2配線圖案之電性相連爲目的之第1 介層孔接觸層。 本發明之第4實施形態所提供之多層電路板,具有:一 側面上形成第1配線圖案,另一側面上形成第2配線圖 案,且具有使前述第1配線圖案及前述第2配線圖案電性 相連之第1介層孔接觸層的第1薄膜;具有在一側面上形成 之第3配線圖案’另一側面積層於前述第1薄膜之前述一 側面上的第2薄膜;具有在一側面上形成以印刷配線基板 之電性相連爲目的之第4配線圖案,另一側面則積層於前 述第1薄膜之前述另一側面上的第3薄膜;實施前述第1配 線圖案及前述第3配線圖案之電性相連的第2介層孔接觸 層;實施前述第2配線圖案及前述第4配線圖案之電性相連 的第3介層孔接觸層;具有在一側面上形成之1C安裝用第 5配線圖案,另一側面積層於前述第2薄膜之前述一側面 上的第4薄膜;具有在一側面上形成以印刷配線基板之電 性相連爲目的之第6配線圖案,另一側面則積層於前述第 3薄膜之前述另一側面上的第5薄膜;實施前述第3配線圖 案及前述第5配線圖案之電性相連的第4介層孔接觸層;以 及實施前述第4配線圖案及前述第6配線圖案之電性相連 的第5介層孔接觸層。 本發明之第5實施形態所提供之多層電路板,係實施複 數薄膜之積層,各樹脂薄膜之至方一面會形成配線圖案, 相鄰之薄膜面上形成之配線圖案,會經由在一方樹脂薄膜 -8- 1312166 五、發明說明(7) 上形成之介層孔接觸層相互電性相連,位於一側之最外側 位置的薄膜配線圖案,係以安裝1C爲目的之配線圖案, 位於另一側之最外側位置的薄膜配線圖案,係以實施印刷 配線基板之電性相連爲目的的配線圖案。 本發明之第6實施形態所提供之1C封裝,係由ic、及 安裝該1C之多層電路板所構成之1C封裝,前述多層電路 板具有:一側面上形成第1配線圖案,另一側面上形成第2 配線圖案,且具有使前述第1配線圖案及前述第2配線圖 案電性相連之第1介層孔接觸層的第1薄膜;具有在一側面 上形成之IC安裝用第3配線圖案,另一側面積層於前述 第1薄膜之前述一側面上的第2薄膜;具有在一側面上形成 以印刷配線基板之電性相連爲目的之第4配線圖案,另一 側面則積層於前述第1薄膜之前述另一側面上的第3薄膜; 實施前述第1配線圖案及前述第3配線圖案之電性相連的 第2介層孔接觸層;以及實施前述第2配線圖案及前述第4 配線圖案之電性相連的第3介層孔接觸層。 本發明之第7實施形態所提供之1C封裝,係由1C、安 裝該1C之多層電路板、及安裝該多層電路板之印刷配線 基板所構成之1C封裝’前述多層電路板具有:一側面上形 成第1配線圖案,另—側面上形成第2配線圖案,且具有 使前述第1配線圖案及前述第2配線圖案電性相連之第1 介層孔接觸層的第1薄膜;具有在一側面上形成之1C安裝 用第3配線圖案,另一側面積層於前述第1薄膜之前述一 -9- 1312166 五、發明說明(8) 側面上的第2薄膜;具有在一側面上形成以印刷配線基板 之電性相連爲目的之第4配線圖案,另一側面則積層於前 述第1薄膜之前述另一側面上的第3薄膜;實施前述第1配 線圖案及前述第3配線圖案之電性相連的第2介層孔接觸 層;以及實施前述第2配線圖案及前述第4配線圖案之電性 相連的第3介層孔接觸層。 本發明之第8實施形態所提供之多層電路板製造方法, 係在一側面上具有第1導體層且另一側面上具有第2導體 層之第1薄膜上,形成以前述第1導體層及第2導體層之 電性相連爲目的之第1介層孔接觸層,在前述第1導體層 上形成第1配線圖案且在前述第2導體層上形成第2配線 圖案,在前述一側面上的該第1絕緣層側,積層具有第1 絕緣層、及形成於該第1絕緣層上之第3導體層的第2薄 膜,在前述第1薄膜之前述另一側面上的該第2絕緣層 側,積層具有第2絕緣層、及形成於該第2絕緣層上之第 4導體層的第3薄膜,形成以前述第3導體層及前述第1 配線圖案之電性相連爲目的之第2介層孔接觸層、以及以 前述第4導體層及前述第2配線圖案之電性相連爲目的之 第3介層孔接觸層,在前述第1導體層上形成以安裝ic 爲目的之配線圖案,且在前述第2導體層上形成以印刷配 線基板之電性相連爲目的之配線圖案。 本發明之第9實施形態所提供之多層電路板製造方法, 係在一側面上具有第1導體層且另一側面上具有第2導體 -10- 1312166 五、發明說明(9) 層之第1薄膜上,形成以前述第1導體層及第2導體層之 電性相連爲目的之第1介層孔接觸層,在前述第1導體層 上形成第1配線圖案且在前述第2導體層上形成第2配線 圖案,在前述第1薄膜之一側面上的該第1絕緣層側,積 層具有第1絕緣層、及形成於該第1絕緣層上之第3導體 層的第2薄膜,在前述第1薄膜之前述另一側面上的該第 2絕緣層側,積層具有第2絕緣層、及形成於該第2絕緣 層上之第4導體層的第3薄膜,形成以前述第3導體層及 前述第1配線圖案之電性相連爲目的之第2介層孔接觸 層、以及以前述第4導體層及前述第2配線圖案之電性相 連爲目的之第3介層孔接觸層,在前述第3導體層及前述 第4導體層上形成特定配線圖案,在前述第3導體層之配 線圖案側,積層具有第3絕緣層、及形成於該第3絕緣層 上之第5導體層的第4薄膜,在前述第2導體層之配線圖 案側,積層具有第4絕緣層、及形成於該第4絕緣層上之 第6導體層的第5薄膜,形成以前述第3導體層及前述第 5配線圖案之電性相連爲目的之第4介層孔接觸層、以及 以前述第4導體層及前述第6配線圖案之電性相連爲目的 之第5介層孔接觸層,在前述第3導體層上形成以安裝1C 爲目的之配線圖案,且在前述第4導體層上形成以印刷配 線基板之電性相連爲目的之配線圖案。 本發明之第10實施形態所提供之多層電路板製造方 法,係 1312166 五、發明說明(1〇 ) (a) 在一側面 上 具 有 第1導 體層 且 另 — 側 面 上 具 有 第 2 導體層 之第1薄膜 上 形成以 前述 第 1 導 體 層 及 第 2 導 體 層之電 性相連爲 目 的 之 第1介 層孔 接 觸 層 (b) 在前述第 1 導 體 層上形 成第 1 配 線 圖 案 且 在 刖 述 第 2導體層上形成第 2 1 E線圖案 ) (C) 在前述第 1 薄 膜 之前述 —側 面 上 的 該 第 1 絕 緣 層 側,積 層具有第 1 絕 緣 層、及形成於 該 第 1 絕 緣 層 上 之 第 3導體層的第2薄膜 ⑷ 在前述第 1 薄 膜 之前述 另一 側 面 上 的 該 第 2 絕 緣 層 側,積 層具有第 2 絕 緣 層、及 形成 於 該 第 2 絕 緣 層 上 之 第 4導體J 冒的第3薄膜 , (e) 形成以前 述 第 3 導體層 及前述 第 1 配 線 圖 案 之 電 性 相連爲 目的之第 2 介 層 孔接觸 層、 以 及 以 前 述 第 4 導 體 層 及前述 第2配線 圖 案 之 電性相 連爲 巨 的 之 第 3 介 層 孔 接 觸 層, ⑴ 在前述第 3 導 體 層及前 述第 4 導 體 層 上 形成 特 定 配 線圖案 (g) 在前述第 3 導 體 層之配 線圖 案 側 積 層 具 有 第 3 絕 緣層、 及形成於 該 第 3 絕緣層 上之 第 5 導 體 層 的 第 4 薄 膜, ⑻ 在前述第 2 導 體 層之配 線圖 案 側 , 積 層 具 有 第 4 絕 緣層、 及形成於 該 第 4 絕緣層 上之 第 6 導 體 層 的 第 5 薄 膜, -12- 1312166 五、發明說明(11) (i)形成以前述第3導體層及前述第5配線圖案之電性 相連爲目的之第4介層孔接觸層、以及以前述第4導體層 及前述第6配線圖案之電性相連爲目的之第5介層孔接觸 層, 依據必要之層數,重複實施前述(g)至(1)之步驟, 在前述一側面上位於最外側之位置的導體層上,形成以 安裝IC爲目的之配線圖案, 且在前述一側面上位於最外側之位置的導體層上’形成 以印刷配線基板之電性相連爲目的之配線圖案。 本發明之第11實施形態所提供之多層電路板製造方 法,係在一側面上具有第1導體層且另一側面上具有第2 導體層之第1薄膜上,形成以前述第1導體層及第2導體 層之電性相連爲目的之第1介層孔接觸層,以前述第1導 體層之圖案化來形成第1配線圖案,在前述第1配線圖案 上,以前述第1絕緣層位於前述第1配線圖案上之方式, 實施具有第1絕緣層及第3導體層之第2薄膜的積層,形 成以前述第3導體層及前述第1配線圖案之電性相連爲目 的之第2介層孔接觸層,以前述第3導體層之圖案化來形 成第2配線圖案,在前述第2配線圖案上,以前述第2絕 緣層位於前述第2配線圖案上之方式,實施具有第2絕緣 層及第4導體層之第3薄膜的積層,形成以前述第4導體 層及前述第2配線圖案之電性相連爲目的之第3介層孔接 觸層,以前述第4導體層之圖案化來形成第3配線圖案, -13- 修正頁
五、發明說明(12 ) 以前述第4導體層之圖案化來形成第3配線圖案,以前述 第2導體層之圖案化來形成第4配線圖案。 〔實施方式〕 [發明之良好實施形態] 以下係參照圖面實施本發明之實施形態的說明。又,以 下之說明中,具有大略相同之機能及構成的構成要素,會 附與相同符號,且只有在必要時才會重複說明。 第2圖係具有焊鍚球9、多層電路板11、及IC12之第 1安裝層級的1C封裝10。第2圖中,多層電路板11具有 絕緣層1 3 1 a、1 3 1 b、1 3 1 c、黏著層1 5b、1 5c、配線圖案 17a、17b、21、23、以及介層孔接觸層19a、19b。此多層 電路板11以配線圖案21安裝1C 12,又,配線圖案23則 安裝於圖上未標示之印刷配線基板上。此1C封裝10及圖 上未標不之印刷配線基板構成所謂第2安裝層級之1C封 裝。 絕緣層1 3 1 a、1 3 1 b、1 3 1 c係由聚醯亞胺樹脂、聚烯烴 樹脂、液晶聚合物等所構成之膜。其中,以具有優良耐熱 性之聚醯亞胺樹脂爲佳。然而,只要具有耐熱性、彈性、 平滑性、及低水率之薄膜,亦可爲其他素材所構成之薄 膜。 絕緣膜之厚度以1 2.5〜80 V m爲佳。 又’本實施形態中爲了方便說明,將絕緣層1 3 1 a、 1 3 1 b、1 3 1 c視爲聚醯亞胺層。 -14- 1312166 五、發明說明(13) 聚醯亞胺層131a、131b、131c之表面粗糙度,JIS B 0601所示之十點平均粗糙度RZ最好爲0.01〜5.0之範圍。 十點平均粗糙度Rz小於0.01時,無法獲得層間之附著強 度,層間之信賴度上會出現問題,而Rz大於5.0時,則難 以形成微細圖案。 尤其是形成於聚醯亞胺表層上之配線的寬度爲50 # m 以下時,若Rz爲5.0以上,則無法忽視配線寬度之誤差, 高速信號通過時,將無法忽視反視導致之干擾。故,Rz最 好爲5.0以下。 配線圖案17a、17b、配線圖案21、配線圖案23係以 後面所述方法,由在各聚醯亞胺層1 3 1 a、聚醯亞胺層 131b、聚醯亞胺層131c上積層之導體層所形成。此導體層 之素材--亦即配線圖案17a、17b、21、23之素材,可以直 接使用一般配線基板使用之素材,並無特別限制。一般而 言,可以使用例如銅箔。配線導體層使用銅箔時,只要平 滑即可,銅箱之種類並無特別限制,例如,可以利用電解 銅箔、壓延銅箔等。 導體層之厚度應爲3〜1 2// m。 又,第2圖所示多層電路板1 1之配線圖案21側,利用 凸塊25安裝1C 12,配線圖案23側則利用焊鍚球9連接印 刷配線基板(圖上未標示焊鍚球及印刷配線基板)。 黏著層15b、15c係將薄膜131b黏著至薄膜131a之一 側面、及將薄膜1 3 1 c黏著至另一側面的薄層。此黏著層 -15- 1312166 五、發明說明(Η) 1 5b、1 5c只要具有耐熱性、彈性、平滑性、低吸水率之材 胃’並無特別限制。例如,可以使用環氧系黏著劑、橡膠 /系@著劑 '聚醯亞胺系黏著劑、聚烯烴系黏著劑、丙烯酸 /系家占著劑等。其中,最好爲系內至少含有環氧硬化成份之 熱硬化性黏著劑。 熱可塑性黏著劑在融點以上之加工溫度下會再度呈現可 Μ性’相對於此,系內含有環氧硬化成份之熱硬化性黏著 齊!1在積層後實施熱硬化,可提高其耐熱性,故可提供具有 更優良信賴度之硬化物。而以至少含有環氧硬化成份爲特 徵的黏著劑,環氧系黏著劑當然爲其中之一,其他則如丙 烯酸系材料內含有環氧硬化成份之黏著劑、聚醯亞胺系材 料內含有環氧硬化成份之黏著劑、橡膠系材料內含有環氧 硬化成份之黏著劑等。當然,並未限定一定要使用這些黏 著劑,使用其他黏著劑亦可。 本實施形態之環氧硬化成份係指含有環氧化合物、及和 其反應使環氧化合物硬化之成份的所有硬化系統。例如, 產生環氧化合物及胺類之硬化反應、環氧化合物及羧酸類 之硬化反應、環氧化合物及酌類之硬化反應、環氧化合物 及酸酐之硬化反應、環氧化合物及聚醯亞胺樹脂之硬化反 應、利用咪唑類之環氧化合物的硬化反應、利用潛伏性硬 化劑之環氧化合物的硬化反應、以及利用前述組合等之硬 化反應的系統。當然,環氧硬化成份亦未限制必須爲前面 所示實例。 -16- 1312166 五、發明說明(15) 又’黏著層15b ' 15c之厚度應爲30// m以下。黏著劑 厚度爲3 0 /z m以上時,以連接層間爲目的之介層孔的縱橫 比會增大,而不易形成信賴性良好之介層孔接觸層。 介層孔接觸層1 9之形成,係以形成於各薄膜13丨a、 131b、131c上之配線圖案間的電性相連爲目的。因此,介 層孔接觸層1 9係以利用電鍍處理等形成之導電層所構 成。 凸塊25係以將1C 12安裝至多層電路板丨1爲目的之凸 塊。 弟3圖係將IC12安裝至多層電路板11之其他構造實 例。弟3圖所不構造中,IC12之電極係朝上載置於多層電 路板1 1上,該電極及配線圖案21係以導線200(例如,金 線、鋁線等)實施絲焊。 第4圖及第5圖係在圖2之經過安裝的1C 12上載置金 屬板的IC封裝。第4圖所示’係以黏著劑2 3 0將固定框 21〇貼合於預先載置著IC12之面的1C載置部以外之部份 上’並以平坦金屬板220封閉固定框210之方式來密封ic 的貫例。又’第5圖中並未使用固定框,而是以從上方覆 蓋經過成型加工之金屬板221來密封1(:12之實例。固定 框2 1 〇之材料可以爲金屬、樹脂 '或無機物及有機物之混 合材料。又,金屬板2 2 0、2 2 1除了密封I c 1 2以外,尙具 有散熱板之機能。 第6圖係利用密封樹脂240實施第3圖經過安裝之 - 1 7- 1312166 五、發明說明(16) IC 1 2的密封。樹脂密封的方法有將樹脂液從IC 1 2上方滴 下進行密封之罐封法、以及使用模具將熔融樹脂注入之轉 移模型法。 以上說明之多層電路板1 1,因係利用聚醯亞胺樹脂等 構成,故具有彈性。因此,可利用滾輪對滾輪工法進行量 產。 此處,說明滾輪對滾輪工法。如第7圖所示之滾輪對滾 輪工法,係從捲出部將帶基板捲出並運送至加工處理部, 在加工處理部經過加工後,再將製成之多層電路板捲取至 捲取部的工法。此工法之優點是具有良好生產性。因爲必 須捲出及捲取,故使用之帶基板必須具有一定之彈性。所 以,傳統之玻璃環氧樹脂構成的帶基板,無法使用於該工 法。 多層電路板11具有多層之電路配線(第2圖中爲配線圖 案17 a、17 b、21、2 3之4層的電路配線)。因此,可以安 裝端子數較多之半導體元件,且可實施高速而有效率之信 號傳送,亦可實現更高之半導體元件的積體化。又,各配 線圖案17a、17b、21、23及聚醯亞胺層131a、131b、131c 十分平滑地強力貼合在一起。所以,尤其是,和以強力貼 合爲目的而具有凹凸之基板相比,多層電路板11具有較 高之信號傳送效率。 又,利用後述之製造方法,多層電路板11可以實現多 層化(亦即,配設4層以上之電路配線)。利用此方式,可 -18- 1312166 五、發明說明(17) 以進一步實現端子部較多之半導體元件的安裝、信號傳送 之高速化及效率化、以及更高之半導體元件積體化。 [多層電路板之製造方法] 其次,針對多層電路板11之一般積層步驟進行說明。 又’具體之製造實例,則以後述之實施例進行說明。 多層電路板11之製造步驟大致可分成薄膜之積層、介 層孔之形成、以及配線圖案之形成的各步驟。以下,係針 對各步驟之內容進行說明。 1、積層步驟 積層步驟係在至少一側面具有配線圖案之一薄膜上,積 層一側面具有導體層之另一薄膜,此時,該導體層係位於 外側。雖然並無特別限制,但本積層步驟可利用一般之冲 床或疊合機等積層裝置。爲了防止氣泡及空隙之產生,最 好利用真空冲床或真空疊合機。又,因爲生產性較佳之理 由’最好以滾輪對滾輪工法進行生產。 薄膜之積層方式,可以採用新設由黏著劑構成之黏著層 的方式’亦可以採用具有黏著性之薄膜而無需新設黏著層 的方式。具有黏著性之薄膜,爲熱可塑性聚醯亞胺或液晶 聚合物等具熱可塑性之熱可塑性薄膜。利用此種薄膜,可 以不必新設黏著層而實現薄膜單體之積層。 設置由黏著劑構成之黏著層時,以本實施形態所使用之 黏著劑形態而言,淸漆型及薄膜型是可考慮的型式。雖然 並無特別限制,但以生產性較佳之角度而言,薄膜型較 -19- 1312166 五、發明說明(18) 佳。使用此種薄膜狀黏著劑時,可以採用下面所示之積層 方法。亦即,以同時積層至少一側面具有配線圖案之薄 膜、薄膜狀黏著劑、及一側面具有導體層之薄膜的方式, 形成積層化薄膜。此外,尙有在至少一側面具有配線圖案 之薄膜上疊合薄膜狀黏著劑後積層一側面具有導體層之薄 膜的方法、及先在一側面具有導體層之薄膜的薄膜側疊合 黏著層後再將黏著層疊合於至少一側面具有配線圖案之薄 膜上的方法。 使用淸漆型黏著劑時,有如下所示之積層方法。亦即, 以在至少一側面具有配線圖案之薄膜上塗敷黏著劑之方式 形成黏著層後’實施一側面具有導體層之薄膜的積層,製 成積層化薄膜。其他之方法則如先在一側面具有導體層之 薄膜的薄膜側塗敷黏著劑形成附有黏著劑之薄膜,然後在 至少一側面具有配線圖案之薄膜上積層前述薄膜之黏著劑 側的方法。又,當然並未限定爲例示之內容。 —般而言’黏著劑最好以環氧系、橡膠系、聚酿亞胺 系、酚系、丙烯酸系等之樹脂系黏著劑爲主要成分。其目 的係爲了獲得薄膜之絕緣性’當然其絕緣性會因爲其組成 而不同。以這些樹脂系黏著劑爲主要成分時,以樹脂加工 時之低能量密度雷射可形成介層孔。 不使用黏著劑之積層時,可使用熱可塑性薄膜。此熱可 塑性薄膜具有黏著性。因此’在至少一側面具有配線圖案 之該熱可塑性薄膜上,實施一側面具有導體層之薄膜的積 -20- 1312166 五、發明說明(19) 層,可實現薄膜之積層化,此時,前述導體層位於外側。 又,使用加工溫度爲極高溫度之熱可塑性薄膜時,從加 工處理之角度而言,亦可使用具有黏著機能之黏著層來實 施積層。其他,以提高黏著強度之觀點而言,亦可在熱可 塑性薄膜上設置黏著層然後實施積層之構成。 又,在兩側面具有配線之薄膜上實施積層時,分成各側 面分別實施積層、以及同時對兩面實施積層。無論以何種 方法皆可製造多層電路板1 1,但以生產性較優之觀點而 言,以同時對兩面實施積層爲佳。 如到目前爲止所示,在具有配線之薄膜上積層一側面具 有導體面之另一薄膜時,最好實施配線圖案表面之粗糙 化。實施表面粗糙化,可以增加黏著面積,且凹凸具有錨 碇效果,可進一步提高黏著層間之附著度。 以下是粗糙化處理之一個實例。 使用以滾輪對滾輪方式運送之裝置,對導體圖案面實施 粗糙化劑(CZ-8101:MEC公司製)之噴霧,形成微細之凹凸 後,經過酸洗、水洗、乾燥之各步驟,實施導體圖案之粗 面化處理。 粗糙化處理之條件爲粗糙劑溫度30°C、噴霧壓力 0· 1 MPa,此條件下之粗糙化處理時的表面粗糙度,在運送 速度1.0m/分時爲1.5#m。表面粗糙度可利用運送速度之 控制來調整。 配線圖案上之表面粗糙度方面,ns B 0601所示之十點 -2 1- 1312166 今 4- . -. j五、發明說明(2I))
修正頁 平均粗糙度Rz最好爲0.1〜1.0之範圍。十點平均粗糙度 Rz小於〇」時,可提高之附著強度較小,又,Rz大於 10.0時,則難以維持配線圖案之形狀。 2、介層孔接觸層之形成步驟 2-1.介層孔之形成 介層孔之加工上,可以利用機械鑽頭、二氧化碳雷射 光、紫外線雷射光、激生分子雷射光等。相對於機械鑽頭 只可形成貫通孔,使用雷射光之鑽孔加工,可形成貫通孔 (相當於介層孔)及非貫通孔(相當於盲孔)之雙方。 電路板之設計上,在容許爲介層孔時,則可以利用模具 或NC鑽床等機械鑽頭來形成孔。利用模具時,可在期望 之位置上同時形成複數之孔。又,NC鑽床時,因多軸化 而可實現孔之整體形成。又,NC鑽床時,只要在加工方 法上下功夫(加工深度、方向之控制),不但可形成貫通 孔’亦可形成非貫通孔。形成肓孔時,可以在考慮生產 性、裝置安定性(維修性)、雷射光特性等之情形下選擇雷 射種類,並依據製告之電路板之設計、成本等來形成孔。 雷射光之種類上,一般而言,加工機之雷射光會採用二 氧化碳雷射光(波長9.3〜10.6 # m)、YAG雷射(基本波之波 長1.06" m)、紫外線帶域之YAG、YLF、YAP、YVO之4 雷射(第3高階諧波之波長355nm、第4高階諧波之波長 266nm)、以及激生分子雷射(xeci之波長308nm、KrF之波 長24 8nm、ArF之波長I93nm)。這些雷射光當中,以二氧 -22- 1料-24仓6 — 一·一 L — ———^··一·一—一^五、發明說明(21) 化碳雷射之單位脈衝的能量密度最高。又,利用二氧化碳 雷射可實現高速之孔形成處理速度。然而,微小直徑之形 成上有其限度,大約爲0 50 #m。 又’對設有聚醯亞胺層等之金屬層直接加工時,爲提高 光能吸收,必須實施黑化處理等特殊處理。因爲頻帶和聚 醯亞胺及金屬之吸收波長不同。又,激生分子雷射雖然爲 氣體雷射,仍具有可實現0 20 // m之微小直徑加工的優 點。又’因爲高反射性之金屬氧化膜遮罩及雷射介質氣體 之維護等消耗品十分昂貴,較不適合量產。 YAG、YLF、YAP、YV04等固體結晶之波長轉換之紫外 線雷射光,因和金屬之吸收波長重疊,故可直接實施導體 層加工。又’此種紫外線雷射光之加工點的焦點直徑可以 比二氧化碳雷射更小,故可以形成0 3 0 // m以下之微小直 徑的孔。又,目前也很重視孔形成速度,但都朝以雷射光 之高振盪頻率化、或加工頭之多軸化來解決的方向發展。 然而,紫外線帶域之波長因係絕緣樹脂之解離能以上, 故稱爲光解加工。二氧化碳雷射因爲熱加工,若未慎重除 去樹脂加工殘渣(污跡),有時會失去介層孔接觸層之層間 連接的信賴度。然而,使用紫外線雷射時,因可分解樹脂 之分子鏈,故可大幅降低殘渣之產生。 在後述之實施例中,會詳細說明具體之處理方法,例 如,對以電路板爲中心而在兩面利用黏著層實施積層之基 板(參照第8A圖)的導體層,照射具高能量密度之紫外線 修正頁 -23- 1312166 五、發明說明(22) 雷射並使其貫通。又,亦可利用低能量密度之紫外線雷射 光’使聚醯亞胺薄膜形成非貫通孔之盲孔(第8C圖)。對聚 醯亞胺薄膜實施加工之低能量密度並不會對導體層進行加 工’故可利用能量密度差來形成盲孔。 此時’利用軟蝕刻等可使導體層之膜厚獲得3〜8 // m 程度之薄膜化’而使導體層之加工更爲容易,並獲得縮短 加工時間之效果。 2-2.浮渣除去 一般而言’紫外線雷射光對金屬之熱融解加工的要素十 分強烈’故因紫外線雷射光而融解之金屬會散射。在本製 造方法中’在導體層直接形成孔時,形成導電層之金屬在 加工後會散射。此散射之金屬亦稱爲浮渣,利用雷射光實 施加工後’ 一定要有除去步驟。因爲孔之開口端會有丨〜3 “〇1程度之浮渣堆積,可能會妨礙次一步驟之藥液處理。 此種浮渣可以採用硏磨粒之物理硏磨、酸處理之化學硏 磨、或再度對浮渣照射紫外線雷射光使其平坦化等方法來 除去。各除去方法如下所示。 物理硏磨係例如以拋光輥或平板硏磨紙對基板整體進行 硏磨。因此,薄膜基板時必須考慮延展之產生。又,必須 考慮硏磨後介層孔內存在不必要之物質。化學硏磨因係以 酸等進行溶解’不會有存在不必要物質之問題。又,利用 化學硏磨時,亦可只針對浮渣部利用適當濃度或藥液執行 除去處理。因爲浮渣部具有凹凸。 -24- 1312166 五、發明說明(23) 雷射光則不是除去浮渣,而是利用使其平坦化來避免其 成爲次步驟之妨礙。利用物理·化學硏磨需要專用之製造 生產線,然而,利用雷射光時,在形成孔後立即利用同一 雷射裝置執行浮渣處理則可縮短製造生產線。另一方面, 因係針對各孔執行處理,故處理速度也可能成爲重要問 題。 以上係除去浮渣之實例,而可採用之工法並未限定爲前 述之工法。 2-3.縱橫比 爲了對形成之介層孔順利實施藥液處理,故其形狀最好 爲錐形。具體而言,底部直徑對開口直徑之比最好爲0.2 〜1 ·0。底部直徑對開口直徑之比超過1.0時,介層孔會成 爲倒錐形,而數値愈小時,則表示其正錐形之錐角愈大。 一般而言,以藥液處理爲主之濕式處理時,介層孔內之 液體循環以正錐形較爲容易。然而,底部直徑之比較小, 即代表其和下層導體之接觸面觸較小,可能會降低其和介 層孔接觸層之連接信賴性,考慮此點,縱橫比最好應爲 0.4〜0.8程度。 傳統之介層孔的縱橫比(絕緣層之厚度/介層孔之開口直 徑)爲0.5程度(例如,相對於介層孔之開口直徑1 〇〇 y m,絕緣層厚度爲5 0 β m)。因此,藥液處理時之介層孔內 的液體循環幾乎沒有任何問題。然而,微小直徑之設計及 加工時’若縱橫比爲1或者1以上,則必須考慮介層孔內 -25- 1312166 五、發明說明(24) 之液體循環。液體循環不良時,介層孔內容易產生空隙 (空洞),而會降低介層孔接觸層之連接信賴性。 本實施形態中,爲了獲得良好之藥液循環,在形成介層 孔之步驟的前後’會減少導體層之膜厚來降低縱橫比。具 體工法爲和浮渣除去時相同之處理,亦即,可以考慮物理 硏磨、化學硏磨、及雷射光之處理。物理硏磨及化學硏磨 因係對薄膜基板整面實施處理,可以減少一側面之上層導 體的膜厚。又,利用雷射光之處理時,可選擇只處理介層 孔之開口端’來降低各介層孔之縱橫比。利用此種處理, 將縱橫比降低爲1 · 5以下、最好爲1.0以下,則有利於下 一步驟之藥液處理。 又’以縮短製造生產線之觀點而言,降低介層孔之縱橫 比最好能和浮渣除去同時實施。 2-4.殘渣(污跡)除去:除污 利用紫外線雷射光形成介層孔後,即使照射雷射光亦無 法完全除去殘餘樹脂之殘渣(污跡),尤其容易存在於介層 孔底部之邊緣附近。此時,可以利用除去殘渣來提高介層 孔接觸層之層間連接的信賴性。除去殘渣又稱爲除污。殘 存之殘渣的量十分微少。然而,未實施除去,會妨礙介層 孔接觸層之層間連接,而降低信賴性。殘渣除去有乾式、 及濕式。乾式係在氟及氧之混合氣體的電漿環境中,利用 氧游離基和殘渣進行化學反應並除去。另一方面,利用鹼 性溶液之過錳酸鹽溶解殘渣並除去。 -26- 1312166 五、發明說明(25) 殘渣除去用處理液’ 一般因處理速度較快而採用濕式之 過錳酸鹽。此方法中’利用氧化分解實施表面粗糙化,並 利用錨碇效果附與其和電鍍金屬之黏著性。又,對樹脂表 面導入氧原子’並利用極性基之導入來提高親水性'電鍍 液之潮濕性、及黏著力。 又’使用聚醯亞胺當做絕緣材料時,實施鹼性處理可使 外露於孔側面之聚醢亞胺的醯胺環開環,而在表面形成羧 基及胺基。利用此方式,在下一步驟中,可提高其和鈀金 屬之附著性’而鈀金屬係用來形成金屬覆膜。 除污後在介層孔內形成如金屬覆膜,並將其當做電極在 孔內之壁面及底面形成一定厚度之電鍍,即可完成介層孔 接觸層。利用電解電鍍形成介層孔接觸層時,需要此種導 電化處理。未確貫貫施此處理,係造成介層孔接觸層內產 生空隙之重要原因,故必須特別注意。 2-5.導電化處理 介層孔內之導電化處理大致分成DPS (Direct Plating System:直接電鍍系統)、及非電解銅鍍。DPS係使介層孔 內之所有面都具有鍚-鈀膠質系觸媒、導電性聚合物、及 石墨碳等’吸引帶負電之分子,接著,再利用還原劑使其 還原成金屬鈀的工法。另一方面,非電解銅鑛則利用如鈀 溶液進行處理,在非電解銅鍍槽中使鈀成爲觸媒核使銅析 出的工法。 將兩者進行比較,兩者皆爲觸媒置換型的電鍍技術。然 -27- 1312166 五、發明說明(26) 而,以實施時間之觀點而言,DPS爲步驟較少、時間較短 之工法。又,以導電檢查之容易性而言,非電解銅鍍時, 係先形成金屬覆膜再實施非電解銅鍍後再進行檢查,故可 實施導電化處理之確認。DPS則以觸媒爲核心,在電解銅 鍍中形成金屬覆膜,故必須在DPS處理後,以測量表面阻 抗等來進行檢查。 2-6.電解電鍍 介層孔之孔內的導電化處理後,將薄膜基板當做陰極實 施電解電鍍。通常,從成本及生產性之觀點,會選擇電解 銅鍍。一定要實施此電解電鍍。若未實施電解銅鍍,貝!J DPS無法形成介層孔接觸層,而非電解銅鍍之電鍍析出速 度則爲1〜3 // m/小時,將不具量產性。電解電鍍時,將薄 膜基板當做陰極,在以硫酸銅爲主要成份之電解槽中,持 續施加1〜4A/dm2電流密度之數十分鐘的電壓,促成電解 銅鍍之生長。 又,電解銅鍍之電流密度會導致下述差異。亦即,雖然 也會因介層孔之形狀(例如,開口直徑及縱橫比)而有變 動,然而,以高電流密度(例如,4A/dm2)執行電解電鍍 時,電鍍之生長雖然會較快,相反地,若電鍍液在介層孔 內之循環不確實時,則相當有可能產生空隙。另一方面, 以低電流密度(例如,1 A/dm2)執行電解電鍍時,電鍍之生 長雖然會較慢,但介層孔接觸層內產生空隙之機率會較 低,相對地,生產性也會較差。故從介層孔接觸層之品質 -28- 1312166 五、發明說明(27) 提升及生產性觀點而言,電流密度最好爲1〜4A/dm2。 又,形成介層孔接觸層時若採用2段以上之電流密度’ 可獲得抑制空隙之產生、提高介層孔接觸層形成速度、及 提升生產性之效果。例如,電解電鍍之介層孔的縱橫比 1.0至0.6爲止時施加lA/dm2之電流密度、0.6至0.3爲止 時施加2A/dm2之電流密度、0.3至〇爲止時施加4A/dm2之 電流密度。此處之縱橫比爲0時,代表介層孔接觸層完 成。 利用此方式,實現可抑制空隙之產生及提高生產量之電 解銅鍍法。 又’爲了實現此電解電鍍法,最好採用具有複數電鍍槽 之製造生產線,即存之電鍍裝置即可確實對應。此外,前 面所述之製造方法,對介層孔之形狀並無任何規定,例如 孔壁面形成一定膜厚之介層孔接觸層形狀(正形孔)、以及 對孔內部實施完全充塡之介層孔接觸層形狀(充塡孔)之任 何形狀皆可。 如第8C圖所示之介層孔的孔內電鍍時’若(介層孔之開 口直徑)+ (導體層厚+第2薄膜或第3薄膜厚度+配 線圖案上之第1黏著層厚度或第2黏著層厚度)、或(介層 孔之開口直徑)+ (導體層厚+第1薄膜厚度)之値若爲 1.5以下’則藥液容易進入孔內部而可實施安定之電鍍。 最好爲1.0以下。 3 ·配線圖案形成步驟 -29- 修正頁 五、發明說明(28) 配線加工之方法方面,有利用蝕刻處理之去除法、以及 利用電解電鍍之半添加法。又,參照後面實施例說明之具 體步驟圖面,然而,並未限定爲圖中所示內容。 <去除法> 去除法中,當聚醯亞胺層上之導體層及介層孔接觸層導 通時’導體層上會形成電鍍層而使膜厚增大(例如,參照 第8F圖之電鍍層28)。利用蝕刻對膜厚較大之導體層進行 配線加工’旁側蝕刻會產生較大的影響而使配線加工變得 困難’故必須對電鍍層及導體層實施軟飽刻使其成爲期望 之膜厚。此時之適當膜厚爲3〜ΙΟ/zm,膜厚之誤差則最 少抑制在20%以內。 依據導體層之材質來選擇軟蝕刻之處理液。例如,若導 體層及電鑛層採用一般使用之銅時,可考慮採用過氧化氬 水 +硫酸系、過氧二硫酸鈉或過氧二硫酸銨等之過氧二 硫酸鹽。 軟蝕刻處理後,在導體層上形成抗蝕層,且以該抗蝕層 形成期望圖案之遮罩。第8G圖係後面所述之實施例1之 配線加工步驟中形成之抗蝕層30。 此時,利用軟蝕刻對導體層及電鍍層進行硏磨時,被硏 磨之速度會因爲電鍍層之形成條件等而不同’以軟蝕刻在獲 得期望之膜厚前而使導體層及電鍍層之界面呈現不均一外 露,是軟蝕刻後之表面狀態及膜厚不均的原因’故最好先利 用軟蝕刻以使導體層膜厚比期望膜厚至少薄〇. 5 /z m以上 -30- 1312166 五、發明說明(29) 之方式控制膜厚後,再形成電鍍層即可。預先調整導體層 之膜厚的軟蝕刻步驟,亦可兼用爲雷射加工後之浮渣除去 步驟。 基本上,此抗蝕層在導體層加工時對蝕刻液具有耐蝕 性’最好選擇在最後之抗蝕層除去步驟中可以容易除去之 材料。抗蝕層可依據開口部之形成方法來選擇。以光刻法 針對開口部形成抗鈾層時,最好使用對蝕刻液具有耐蝕性 之感光性樹脂。具體而言,就是以乾薄膜抗蝕劑及液狀感 光性樹脂抗蝕劑較適當。因爲可以形成蝕刻液容易進入開 口部且蝕刻處理中不會破損之3〜7 // m膜厚的抗蝕層。 又,以雷射加工形成開口部時,可以從較廣範圍之樹脂選 取抗蝕層。然而,若考慮後面之抗蝕層除去步驟的容易 性,最好使用感光性樹脂。 又,必要時,可以在保護配線加工面之相反側的基板表 面之目的下,在配線電路形成面之相反面形成抗蝕層(亦 即,亦可在第8G圖中對導體層130b實施配線加工時,在 導體層130c上形成抗蝕層30)。相反側之抗蝕層對電鍍液 具有耐蝕性,只要爲可以容易除去之材料,不必選取和配 線加工面上形成之抗蝕層相同的材料。 將以前述方法形成之前述抗蝕層當做蝕刻遮罩,對導體 層實施鈾刻處理,進行配線圖案之加工(參照第8H圖)。 使用於此蝕刻處理之蝕刻液,可依據導體層之材質來選 取。例如,導體層使用銅時,蝕刻液可以使用氯化鐵液或 -3 1- 1312166 五、發明說明(3〇 ) 氯化銅液。此外,若從蝕刻處理速度或蝕刻處理面之修整 的觀點而言,則最好使用氯化鐵液。另一方面,從連續運 轉時之蝕刻液的管理容易度及安定性之觀點而言,則最好 使用氯化銅液。 最後,除去抗蝕層即可得到配線電路基板(參照第81 圖)。 <半添加法> 半添加法首先會以軟鈾刻實施具有期望膜厚之第9A圖 所示導體層28、29的薄膜化。此時之膜厚,因爲在最後 之薄膜導體層除去步驟會以軟蝕刻除去不必要之部份,故 以〇 · 5〜3 μ m爲佳,而且,膜厚之誤差亦必須抑制於20% 以內。又,使用之軟蝕刻處理液可以和除去法相同。 此時,亦可爲在以軟蝕刻或飩刻完全除去導體層28、 29後,利用非電解電鍍設置具有0_5〜3 # m膜厚之薄膜導 體層的方法。 其次,在經過薄膜化之導體層28、29上,形成抗蝕層 30、3 1(參照第9B圖),在抗蝕層30、31上形成期望圖案 狀之開口部32b、32c(參照第9C圖)。基本上,抗蝕層 3 0、31對導體層形成時之電鍍液應具有耐蝕性,且必須選 擇在後面之抗蝕層除去步驟可以容易除去之材料。 抗蝕層30、3 1可對應開口部32b、32c之形成方法來選 取。以光刻法對開口部32形成時,可以使用具有耐電鍍 性之感光性樹脂。一般而言,會採用乾薄膜’因爲可以獲 -32- 1312166 五、發明說明(31) 得均一膜厚之抗蝕層且容易處理。又,以雷射加工形成開 口部時,可以從較廣範圍之樹脂來選擇抗蝕層。然而,若 考慮後面步驟之抗蝕層除去步驟的容易性,則最好採用感 光性樹脂。 又’如第9B圖、第9C圖中,只在導體層130b形成配 線圖案時(亦即’未在導體層1 3〇c形成配線圖案時),其構 成上’亦可配合必要而在導體層13 0c上形成抗蝕層31。 利用此方式,可以保護加工面及相反側之表面。此時,導 體層130c側之抗蝕層3 1具有電鍍液耐蝕性,選取之材料 只要爲容易除去之材料即可,不必爲和形成於導體層13〇b 上之抗蝕層3 0相同的材料。 其次如第9D圖所示’在抗蝕層30、31之開口部內的薄 膜導體層130b、130c上實施電解電鏟,形成期望膜厚之電 鍍層33、34。此時’電解電鍍槽最好採用充塡電鍍槽。此 充塡電鍍槽係以將導體充塡至配線電路基板等之孔部爲目 的’而爲添加著高分子界面活性劑、第四銨鹽、及含有硫 化物部份之化合物等添加劑之電解電鍍槽。 電鍍高度方面’若考慮在最後之薄膜導體層除去步驟採 用化學硏磨時同時硏磨電鍍層,則形成厚度最好比期望厚 度多出0.5〜3// m。 又’形成電鍍層33、34前,爲了提高導體層13 Ob、 1 30c及電鍍層之附著性,最好實施底層處理。因爲在後面 之電鍍步驟中’若導體層1 3〇b、1 30c及電鍍層之附著性較 -33- 1312166 五、發明說明(32) 低時,在滾輪對滾輪步驟中捲取薄膜等時,導體層】30b、 1 3 0 c及電鍍層可能會剝離。 此電解電鍍之前的底層處理,可以採用如下之處理。亦 即’利用稀硫酸等之酸洗處理來除去導體層表面之氧化皮 膜。此時’使用在硫酸等添加活性劑等之酸性淸除劑除去 導體層130b、13 0c之氧化皮膜,同時除去殘留於抗鈾層 30、3 1之開口部內的抗蝕劑殘渣,可提著和電鍍層之附著 性。又,在酸洗後實施軟蝕刻處理,將導體層ΠOb、1 30c 之氧化皮膜完全磨除’可更進一步提高和電鍍層之附著 性。 依據本發明者之實驗,利用此底層處理之實施,即使在 下一電鍍層形成步驟中,以電流密度來形成, 電鍍層及導體層130b、130c亦不會發生剝離。 其次’除去抗蝕層30、3 1,以軟蝕刻處理除去薄膜導 體層130b、130c之不必要部份,即可獲得圖9E所示之多 層電路板40。 將除去法及半添加法進行比較,除去法因步驟較少而較 容易。另一方面,和旁側蝕刻影響較大之除去法相比,半 添加法在更微細之配線圖案的形成上較爲有利。 利用前述製造步驟,以變換各層之配線圖案形成手段, 可·以較容易獲得具有更微細配線及線距之配線圖案的多層 電路板。亦即,最好的方法就是具有微細配線圖案之層採 用半添加法,其餘之層則採用除去法來進行加工。二種方 -34- 1312166 五、發明說明(33) 法之切換的判斷基準,當然必須依據要求之配線電路的膜 厚來決定,例如,配線間隔爲3 0 # m以下時,最好採用半 添加法。因爲在此範圍時,除去法之加工會極爲困難。 又’爲了保護最表面之配線圖案且爲了附予絕緣性,最 表面除了外部連接端子以外,最好設置由絕緣性樹脂所構 成之阻焊掩膜。 上述製造步驟之說明,係針對4層多層電路板之製造。 又,更多層之電路板--例如6層之多層電路板的製造上, 只要以上述製造方法對4層之多層電路板再增加2層即 可。 第10圖係6層之多層電路板的剖面圖。第10圖中,第 1薄膜61、第2薄膜62、第3薄膜63、第4薄膜64、第5 薄膜65、及第6薄膜66間,各利用第1黏著層71、第2 黏著層72、第3黏著層73、及第4黏著層74進行黏著。 此時’第1薄膜61之一側面上會形成第1配線圖案81, 另一側面上則會形成第2配線圖案82,第2薄膜62之一 側面上會形成第3配線圖案83,第3薄膜63之一側面上 會开^成弟4配線圖案84,第4薄膜64之一側面上會形成 第5配線圖案85 ’第5薄膜65之一側面上會形成第6配 線圖案86。 利用此方式’構成具有6層配線圖案8 1、82 ' 83、 84、85、86之6層多層電路板。 第1】圖及第12圖係附有固定框之多層電路板。完成多 -35- 1312166 五、發明說明(34) 層電路板後,利用黏著劑2 3 0將固定框2 1 0貼合於多層電 路板上。4層之多層電路板40之貼合狀態如第11圖所 示’ 6層之多層電路板5〇之貼合狀態則如第1 2圖所示。 以下’係以3個實施例來說明多層電路板之具體製造方 法。 (實施例1) 參照第8A圖〜第81圖說明實施例1。本實施例係採用 除去法之多層電路板的製造例。 胃先’準備如第8A圖所示兩面附有導體層之聚醯亞胺 帶S板的薄膜13a ,前述聚醯亞胺帶基板係在聚醯亞胺層 131a(例如,25/zm)之兩面附有導體層(銅箔)130a、132a(例 如’ 1 2 μ m)。其次,在此薄膜丨3a上利用紫外線雷射形成 第8B圖所示之介層孔190。 對此介層孔1 90實施浮渣除去及除污處理後,利用DPS 及電解銅鍍,如第8C圖所示,形成使薄膜13a之一側面 及另一側面導通之介層孔接觸層19a。又,使用此附有導 體層(銅箔)130a、132a之聚醯亞胺層所構成的薄膜13a之 理由,是因爲導電層(銅箔)及聚醯亞胺層之黏著較強固, 而且,無需設置以黏著爲目的之凹凸,可獲得良好信號傳 送,以及可形成微細配線圖案構造。 其次,利用光刻法在薄膜1 3a之兩側面實施導體層 130a、132a之圖案化,形成配線圖案(配線電路)17a、 17b’製成如弟8C圖所不之電線圖案基板。又,前述光刻 -36- 1312166 五、發明說明(35) 過程中’在該配線圖案基板上形成圖上未標示之校準標 示。此校準標示係後面之多層化步驟之雷射加工及曝光時 的加工基準。 其次,如第8D圖所示,利用黏著層15b、15c,在薄膜 13a之各側面上,實施在聚醯亞胺層131b、131c(例如,膜 厚13# m)之一側面設置著導體層130b、130c(例如,膜厚 12# m)之薄膜13b、13c的積層。薄膜13b、13c之積層以 下列方式實施。 亦即’剝離正背面覆蓋著聚乙二醇對苯二甲酸酯剝離薄 膜之橡膠/環氧系黏著層之一方剝離薄膜,以該黏著層之 黏者劑層朝內的方式,貼附於薄膜1 3 b、1 3 c之一側面, 並以疊合機實施如180°C、3kg/cm之暫時壓接。 接著,剝離另一側之剝離薄膜後,以一側面附有導體層 (銅箔)之聚醯亞胺帶基板1 3b、1 3c的導體層(銅箔)1 3Ob、 130c朝外方式依序配置,以疊合機實施如180°c、3kg/cm 之熱壓接。對薄膜1 3 b、1 3 c之另一側面實施相同之積層 步驟後,對所得之積層基板實施1 5 0 °C、1小時之加熱硬 化。配線電路1 7a、1 7b上之黏著層厚度爲5 // m。 其次,使用波長355nm之紫外線雷射光,分別對圖8D 所示之多層化基板之導體層130b、130c、聚醯亞胺層 131b、131c、黏著層 15b、15c 分別照射 20J/cm2、2J/cm2、 8 J/cm2之能量密度的雷射光,形成如圖8E所示之介層孔 192。照射脈衝數方面,對導體層130b、130c爲5脈衝, -37- 1312166 五、發明說明(36) 對聚醯亞胺層131b、131c爲10脈衝,對黏著層15b、15c 爲5脈衝。又,介層孔192之開口直徑爲</> 30 # m、底部 直徑爲(Μ 8 # m,其縱橫比爲0.6。 利用上述方式實施雷射加工後,使用30°C、20%之 sodium peroxodisulfate溶液進行化學硏磨,實施浮渣除 去。又,利用70°C、10%之過錳酸鹽實施除污處理。 利用鍚-鈀膠質系觸媒實施DPS後,在槽溫保持25 °C之 含有硫酸銅225g/L、硫酸55g/L、氯離子60mg/L、及添加 劑20mL的電解槽內,實施電解電鍍。又,使用每分鐘5L 之噴嘴進行溶液之攪拌。其次,施加lA/dm2電流密度實 施20分鐘電解電鍍,使介層孔之縱橫比達到0.3。又,施 加1 〇分鐘之2.5 A/dm2電流密度,直到縱橫比成爲0爲 止,形成第8F圖所示之介層孔19b(場孔)。 其次,對第8F圖所示電鍍步驟中在導體上析出之多餘 電鍍銅層2 8、2 9,實施約6 0秒之3 0 °C、2 0 %的a m m ◦ n i u m peroxodisulfate溶液噴霧,進行軟蝕刻處理,使導體層 130b、130c之膜厚減少至大約9// m。 其次,在導體層表面以輥塗抹機塗敷正型液狀抗蝕劑 後’以熱風及IR乾燥爐實施約90°C、5分鐘之後烘烤處 理’形成第8G圖所示之4 y m厚度的抗蝕層30b、30c。 其次,使用具有由以3 0 /z m間距並列之2 0 μ m線寬的 直線所形成之條狀電路圖案的光遮罩,以水銀燈爲光源之 平行光,對抗蝕層30b ' 30c實施遮罩黏著曝光處理。其 -38- 1312166 五、發明說明(37) 後’以有機鹼系顯影液實施約30秒之噴霧顯影,除去抗 蝕層30b ' 3 0c之曝光部份,形成第8H圖所示之開口部 31b 、 31c ° 其次’對導體層130b、130c實施約30秒之比重1.36、 液溫50°C的氯化鐵液噴霧,實施蝕刻處理,在聚醯亞胺層 1 3 1 b上形成配線圖案2 1、在聚醯亞胺層1 3 1 c上形成配線 圖案23。 最後,對設有抗触層3 0之基板111實施1 5秒之4 %氫 氧化鈉溶液噴霧,剝離除去抗蝕層30,即可得到第81圖 所示多層電路板11。 多層電路板11利用以上步驟,而具有由以30 μ m間距 倂列之1 5 μ m線寬的9 // m膜厚條狀電路圖案。此電路圖 案可利用光刻之配置而獲得期望之圖案。又,多層電路板 11具有4層電路配路(圖案21、圖案23、配線圖案17a、 配線圖案1 7b)。此電路配線之層數,可配合必要而以重複 積層步驟來增加,亦可製造具有6層以上之電路配線的基 板。 又,本實施例中實施之全部步驟(亦即,第8A圖〜第 81圖之全部步驟)可利用滾輪對滾輪步驟來執行。因爲使 用具柔軟性之聚醯亞胺薄膜等的緣故。又,紫外線雷射加 工及曝光可針對兩面之各側面逐次加工,其他步驟則可兩 面同時形成,故可提高製造處理速度。 (實施例2) -39- 1312166 五、發明說明(38) 參照第8A圖〜第8F圖及第9A圖〜第9E圖說明實施 例2。本實施例係採用半添加法之多層電路板的製造例。 首先’如封應弟8A圖〜弟8F圖之說明所不,針對兩 面分別形成配線圖案17a、17b之聚醯亞胺層131a,分別 利用黏著層15b、15c ’將附有導體層(銅箱)i3〇b之聚醯亞 胺薄膜1 3 b積層於聚醯亞胺層1 3 1 a之一側面,並將附有 導體層(銅箔)130c之聚醯亞胺薄膜13c積層於聚醯亞胺層 131a之另一側面,形成介層孔接觸層19a、19b使兩面導 通。 其次,如第9A圖所示,對銅層28、29實施約120秒之 sodiumperoxodisulfate溶液的噴霧,執行軟触刻,使銅層 28、29之膜厚減少至約1 ·0 /z m。又,利用此軟蝕刻處理 執行薄膜化時,以電鍍形成之銅層28、29會被溶解除 去,且原本就有之銅箔的銅層1 30b、1 30c亦有部份會被溶 解而薄膜化。 其次,在薄膜化後之銅層130b、130c之表面,以輥塗 抹機實施厚度1 5 μ m之負型膜狀抗蝕劑的加熱壓著,形成 第9G圖所示之抗蝕層30、31。 其次,使用具有由以20 // m間距並列之1 0 # m線寬的 直線所形成之條狀電路圖案的光遮罩,以水銀燈爲光源之 平行光,對抗鈾層30、31實施遮罩黏著曝光處理。其 後,以1 %炭酸鈉實施顯影,除去抗蝕層之未曝光部份, 形成第9C圖所示之開口部32b、32c。 _ 4 0 _ 1312166 五、發明說明(39) 其次,利用酸性淸除劑以4 0 °C、4分鐘之條件實施酸洗 洗淨’再實施1 5秒之s 〇 d i u m p e 1’ ο X 〇 d i s u 1 f a t e溶液的噴 霧,執行軟蝕刻處理,對外露之導體層(銅箔)1 30b、1 30c 之表面進行化學硏磨。 其次,以在抗蝕層30、31之開口部32b、32c內之薄膜 導體層上形成配線爲目的,實施2A/dm2電流密度、10分 鐘電鍍時間之電解銅鍍,形成第9D圖所示之1 0 a m厚度 的銅鍍層3 3、3 4。 其次,對基板實施約30秒之5%氫氧化鈉溶液噴霧,剝 離除去抗蝕層30、31。 最後,實施約90秒之sodium peroxodisulfate溶液噴 霧,進行軟蝕刻處理,除去未形成銅鍍層33、34之導體 層1 3Ob、1 30c的不必要部份。利用前述各步驟,可獲得具 有由第9E圖所示以20 μ m間距倂列之1 〇 μ m線寬的直線 所形成之條狀電路圖案的多層電路板40。 又,除了各配線電路之圖案十分自由、可以更多層化、 利用滾輪對滚輪步驟來製造、以及以紫外線雷射加工及曝 光可針對兩面之各側面逐次加工以外,其他步驟皆可兩面 同時形成’這一點和第1實施例之多層電路板1 1相同。 (實施例3) 參照第1 3 A圖〜第1 3 C圖說明實施例3。本實施例係以 除去法及半添加法之組合來製造具有6層之多層電路板5〇 的實例。 -4 1- 1312166 五、發明說明(4〇) 首先,利用實施例1說明之方法,形成如第1 3 A圖所 示、具有由以3 0 # m間距並列之1 5 # m線寬的直線所形成 之條狀電路圖案的4層電路板,形成多層電路板1 1。 其次,如第13 B圖所不,針對多層電路板11,分別利 用黏著層15d、15e,將由導體層(銅箔)130d及聚醯亞胺層 131d構成之薄膜13d積層於一側面,並將由導體層(銅 箔)130e及聚醯亞胺層131e構成之薄膜13e積層於另一側 面。 其後,如第13 C圖所示,以和實施例1相同之方法, 分別在薄膜13d及薄膜13e形成介層孔19d及介層孔 1 9e。又如第1 3D〜1 3F圖’以和實施例2相同之方法形成 電鍍層44、45。亦即,利用第13D圖所示之電解電鍍形成 銅層34、35,再利用軟蝕刻處理減少銅層34、35之膜 厚,其次,如第13E圖所示,在銅層34、35上形成抗蝕 圖案36、37,再如第13F圖所示,以電解電鍍形成電鍍層 44、45 0 最後,同時將導體層130d、130e加工成配線圖案。 利用前述各步驟,可獲得具有由第13G圖所示以20//m 間距倂列之1 0 // m線 的直線所形成之條狀電路圖案的多 層電路板5 0。 此多層電路板50之製造上,除了各配線電路之圖案十 分自由、可以更多層化、利用滾輪對滾輪步驟來製造、以 及以紫外線雷射加工及曝光可針對兩面之各側面逐次加工 -42- 修正頁五、發明說明(41) 以外,其他步驟皆可兩面同時形成,這一點和第1實施例 之多層電路板11相同。 又,如第12圖所示,將由0.5mm之銅板蝕刻成特定形 狀之固定框2 1 0貼合於環氧樹脂系黏著劑230,可製成附 有固定框之多層電路板。 (實施例4) 參照第14A圖〜第14L圖說明實施例4。本實施例係和 實施例1至3相同,使用以導體層夾住絕緣層之薄膜,利 用在其一側面上逐層積層多層配線來製造多層電路板的實 例。各層之材質及尺寸、各處理及各步驟之條件等都和實 施例1至3相同。 準備如第14A圖所示之以導體層2a、2b夾住絕緣層la 之薄膜基材。其次,如第14B圖所示,在此薄膜基板上利 用雷射加工形成介層孔3 a。其次,如第14 C圖所示,在導 體層2b之一側面形成保護用之抗蝕層5後,實施形成介 層孔時形成之殘渣除去的除污處理,實施導電性處理,再 利用電解電鍍充塡介層孔3a,形成電鍍層4a。 其次,實施電鍍層4a之化學硏磨使其厚度成爲3〜12 //m,且使由導體層2a及電鑛層4a構成之導體的層厚誤 差爲20 %以下後,以圖上未標示之抗蝕圖案當做遮罩實施 蝕刻處理,選擇性地除去導體層上之不必要部份,形成圖 1 4D所示之特定圖案的配線層6a。 其後,如第1 4E圖所示,對具有配線圖案6a之絕緣體 -43- 1312166 五、發明說明(42) 1 a的面上’實施由一側面具有黏著層7 a、另一側面具有 導體層2c之絕緣層1 b所構成之黏著薄膜的積層,此時, 導體層2c朝外。其次,如第14F圖所示,利用雷射加工 在黏著薄膜上形成介層孔3b。 接著’實施介層孔形成時產生之殘渣除去的除污處理及 導電性處理’再利用電解電鍍充塡介層孔3b,形成第14G 圖所示之電鍍層4b。其次,實施電鍍層4b之化學硏磨使 其厚度成爲3〜12em’且使由導體層2c及電鍍層4b構成 之導體的層厚誤差爲20%以下後,以圖上未標示之抗蝕圖 案當做遮罩實施蝕刻處理,選擇性地除去導體層上之不必 要部份,形成第14H圖所示之特定圖案的配線層6b。 其後,如第141圖所示,對具有配線圖案6b之絕緣體 1 b的面上,實施由一側面具有黏著層7b、另一側面具有 導體層2d之絕緣層1 c所構成之黏著薄膜的積層,此時, 導體層2d朝外。其次,如第14J圖所示,利用雷射加工 在黏著薄膜上形成介層孔3c。 接著,實施介層孔形成時產生之殘渣除去的除污處理及 導電性處理,再利用電解電鍍充塡介層孔3c,形成第14K 圖所示之電鍍層4c。其次,除去保護層之抗鈾層5後,利 用化學硏磨使導體層2b、電鍍層4c之厚度成爲3〜12/zm 且使導體之層厚誤差爲20%以下後,以形成於兩側面而圖 上未標示之抗蝕圖案當做遮罩實施蝕刻處理,選擇性地除 去導體層上之不必要部份,形成第14L圖所示之特定圖案 -44- 修正頁 五、發明說明(43) 的配線層6c、6d。 以上步驟可利用滾輪對滾輪方式來實施,故可實施有效 之多層電路板的量產。 本實施形態中之多層電路板,係由絕緣層之聚醯亞胺 層、及導體層之銅箔所構成之薄膜積層而成。因此,絕緣 層及導體層之黏著十分強固,以產生錨碇效果爲目的之凹 凸極小。結果,可維持配線圖案之直線性,並防止橫向之 誤差,故可實現高密度、高速化之信號傳送。 本實施形態之多層電路板係由具彈性之薄膜積層而成。 因此,可採用以長條基材連續製造多層電路板之滾輪對滾 輪工法,而可實現量產化。
例如,採用由聚醯亞胺層及銅箔所構成之薄膜時,可以 容易形成具有微細配線及線距之配線圖案。因此,積層數 可以比傳統多層電路板更少。結果,容易實現小型化之1C 封裝的量產。 以上’係以實施形態爲基礎進行本發明之說明,然而, 相關業者可在本發明之槪念範圍內實施各種變更及修正, 而這些變更例或修正例當然也包含於本發明之範圍內。 又’在可能之範圍內,亦可將各實施形態進行適合組合, 此時’可獲得組合之效果。又,前述實施形態中含有各階 段之發明’可以利用槪述之複數構成要件的適當組合來析 出各種發明。例如,從實施形態所示之全部構成要件中削 除數個構成要件,仍可解決發明所欲解決之問題欄內所述 -45- 1312166 五、發明說明(44) 之至少一個問題、或是可獲得發明效果欄內所述問題之至 少一個效果時,亦可將削除該構成要件之構成當做發明析 出。 利用本發明之多層電路板的製造方法,可實現具有由微 細配線及線距構成之配線圖案且可量產化之多層電路板、 1C封裝、及多層電路板之製造。 [圖式簡單說明] 第1圖係將半導體元件載置於BGA構造之承載基板 上’並將其安裝於印刷配線基板上之1C封裝實例的剖面 圖。 第2圖係具有多層電路板11、ic 12之第1安裝層級之 1C封裝1〇的剖面圖。 第3圖係將IC 1 2安裝於多層電路板之構造的其他實例 圖。 第4圖係將IC 1 2安裝於多層電路板之構造的其他實例 圖。 第5圖係將IC12安裝於多層電路板之構造的其他實例 圖。 第6圖係將IC 1 2安裝於多層電路板之構造的其他實例 圖。 第7圖係滾輪對滾輪工法之說明圖。 第8A〜81圖係說明實施例1之多層電路板製造方法的 剖面圖。
'—I 1312166 五、發明說明(45) 第9A〜9E圖係說明實施例2之多層電路板製造方法的 剖面圖。 第1 0圖係6層多層電路板之剖面圖。 第11圖係附有固定外框之4層多層電路板的剖面圖。 第1 2圖係附有固定外框之6層多層電路板的剖面圖。 第13A〜13G圖係說明實施例3之多層電路板製造方法 的剖面圖。 第14A〜14L圖係說明實施例4之多層電路板製造方法 的剖面圖。 元件符號簡單說明: la,lb,lc, 131a,131b,131c 絕緣層 2a,2b,2c,2d, 1 30b, 1 30c, 1 32a 導體層 3a,3b,3c, 190 介層孔 4a,4b,4c 電鑛層 6A,6B,6C,6D,17A,17B,21,23,5 0A,50B 配線圖案 7,1 5 b,1 5 c,1 5 d,1 5 e 黏著層 9 焊錫球 10 11,40,50 12
IC封裝 多層電路板 IC 13a,13b,13c,13d,13e 薄膜 ' 19a,19b,19d,19e 接觸窗層 21,23 配線圖案 - 47- 1312166 五、發明說明(46) 25 凸塊 28,29 電鍍層(導體層) 30,30b,30c,3 1 抗蝕層 31b,31c,32b,32c 開口部 33,34,35,44,45 電鍍層(銅層) 61 第1薄膜 62 第2薄膜 63 第3薄膜 64 第4薄膜 65 第5薄膜 66 第6薄膜 71 第1黏著劑 72 第2黏著劑 73 第3黏著劑 74 第4黏著劑 81 第1配線圖案 82 第2配線圖案 83 第3配線圖案 84 第4配線圖案 85 第5配線圖案 86 第6配線圖案 111 基板 130a,130b,130c,130d,130e 導體層(銅層) -48- 1312166 五、發明說明(47) 131a,131b,131c,131d 聚醯亞胺層 200 導線 210 固定框 220,221 金屬板 230 黏著劑 240 密封樹脂 -49-

Claims (1)

  1. ‘1312166 代年十月ι日修正/美正 修正本 六、申請專利範圍 第91122301號「多層電路板、積體電路封裝及多層電路板 之製造方法」專利案 (2009年4月2日修正) 六、申請專利範圍: 1.一種多層電路板,其係 積層複數薄膜而成,各薄膜之至少一側面會形成配線 圖案,分別形成在相鄰之薄膜面之配線圖案彼此會經由 藉雷射光而形成在一方薄膜上的盲孔內所充塡之盲孔接 觸層而相互電性相連。 2 .如申請專利範圍第1項之多層電路板,其中 前述複數薄膜具有幾乎相同之厚度。 3. —種多層電路板,其中具有: 第1薄膜,具有形成於一側面上之第1配線圖案、形 成於另一側面上之第2配線圖案、及使前述第1配線圖 案及前述第2配線圖案成爲電性相連之第1介層孔接觸 層; 第2薄膜,一側面上具有1C安裝用第3配線圖案, 另一側面則積層於前述第1薄膜之前述一側面上; 第3薄膜,一側面具有用以電性連接印刷配線基板之 第4配線圖案,另一側面則積層於前述第1薄膜之前述 另一側面上; 第2介層孔接觸層,將前述第1配線圖案及前述第3 配線圖案電性相連;以及 1312166 Wn 厂〜^ 修正本六、申請專利範圍 第3介層孔接觸層,將前述第2配線圖案及前述第4 配線圖案電性相連, 前述第1、第2、以及第3介層孔接觸層爲充塡在由 雷射光所形成之盲孔內的肓孔接觸層。 4 如申請專利範圍第3項之多層電路板,其中 前述第1薄膜係具有聚醯亞胺樹脂層、及由銅構成且 設於該聚醯亞胺樹脂層上之第1及第2配線圖案,前述 弟2薄膜係具有聚酿亞肢樹脂層、及由銅構成且設於該 聚醯亞胺樹脂層上之第3配線圖案,前述第3薄膜係具 有聚醯亞胺樹脂層、及由銅構成且設於該聚醯亞胺樹脂 ') 層上之第4配線圖案。 5. 如申請專利範圍第4項之多層電路板,其中 在從前述第1薄膜、第2薄膜、及第3薄膜之群中選 取之至少一種聚醯亞胺樹脂層上,形成配線圖案之側面 表面的任意十點平均粗糙度爲0.01〜5.Oyra。 6. 如申請專利範圍第4項之多層電路板,其中 在從前述第1薄膜、第2薄膜、及第3.薄膜之群中選 取之至少一種聚醯亞胺樹脂層上形成之配線圖案寬度爲 50 以下,且該聚醯亞胺樹脂層之表面的任意十點平 均粗糙度爲0.01〜5.〇em。 7 .如申請專利範圍第4項之多層電路板,其中 更具有將前述第2薄膜黏著於前述第1薄膜的第1黏 著層、及將前述第3薄膜黏著於前述第1薄膜的第2黏 -2- 1312166
    修正本 六、申請專利範圍 著層。 8 .如申請專利範圍第7項之多層電路板,其中 前述黏著層係含有環氧硬化成份之熱硬化系黏著層。 9 .如申請專利範圍第7項之多層電路板,其中 前述各黏著層之層厚爲30 "m以下。 10.如申請專利範圍第3項之多層電路板,其中 前述第1介層孔接觸層、第2介層孔接觸層、及第3 介層孔接觸層之底部直徑對開口直徑之比爲0.2〜1.0。 11 .如申請專利範圍第3項之多層電路板,其中 前述第1介層孔接觸層、第2介層孔接觸層、及第3 I) 介層孔接觸層之底部直徑對開口直徑之比爲0.4〜0 . 8。 1 2 .如申請專利範圍第3項之多層電路板,其中 (前述介層孔接觸層之開口直徑値)+ (導體層厚+ 第2薄膜或第3薄膜厚度+配線圖案上之第1黏著層 厚度或第2黏著層厚度値)、或(前述介層孔接觸層之開 口直徑値)+ (導體層厚+第1薄膜厚度値)爲1.5以 下。 13. —種多層電路板,其中 具有:第1薄膜,具有形成於一側面上之第1配線圖 案;第2薄膜,一側面上具有IC安裝用第3配線圖 案’另一側面則積層於前述第1薄膜之前述一側面上; 且 第2薄膜具有使前述第1配線圖案及前述第3配線圖 1312166
    修正本 六、申請專利範圍 案成爲電性相連之在由雷射光所形成之盲孔內所充塡之 第1盲孔接觸層。 1 4 .如申請專利範圍第1 3項之多層電路板,其中 前述第1薄膜係具有聚醯亞胺樹脂層、及由銅構成且 形成於該聚醯亞胺樹脂層之一側面上的第1配線圖案, 前述第2薄膜係具有聚醯亞胺樹脂層、及由銅構成且 形成於該聚醯亞胺樹脂層之一側面上的第3配線圖案。 1 5 .如申請專利範圍第1 3項之多層電路板,其中 具備以黏著劑安裝於載置1C之面的1C載置部以外之 部份上的固定框。 16.如申請專利範圍第15項之多層電路板,其中 該固定框之材料係由金屬或樹脂所形成。 1 7 .—種多層配線板,其具有: 第1薄膜,具有形成於一側面上之第1配線圖案、形 成於另一側面上之第2配線圖案、及使前述第1配線圖 案及前述第2配線圖案成爲電性相連之在由雷射光所形 成之肓孔內所充塡之第1肓孔接觸層; 第2薄膜,具有形成於一側面上第3配線圖案,另一 側面則積層於前述第1薄膜之前述一側面上; 第3薄膜’具有形成於一側面上之第4配線圖案,另 一側面則積層於前述第1薄膜之前述另一側面上; 第2盲孔接觸層,其係充塡於由雷射光所形成之盲 孔內,用以將前述第1配線圖案及前述第3配線圖案電 -4- 1312166 年哼月&曰修 修正本 六、申請專利範圍 性相連; 第3肓孔接觸層,其係充塡於由雷射光所形成之盲 孔內,用以將前述第2配線圖案及前述第4配線圖案電 性相連; 第4薄膜,具有形成於一側面上之1C安裝用第5配 線圖案,另一側面則積層於前述第2薄膜上; 第5薄膜,一側面具有用以電性連接印刷配線基板之 第6配線圖案,另一側面則積層於前述第3薄膜上; 第4盲孔接觸層,其係充塡於由雷射光所形成之肓 孔內,用以將前述第3配線圖案及前述第5配線圖案電 性相連;以及 第5介層孔接觸層,將前述第4配線圖案及前述第6 配線圖案電性相連。 1 8 ·如申請專利範圍第1 7項之多層電路板,其中 前述第1薄膜係具有聚醯亞胺樹脂層、及由銅構成且 設於該聚醯亞胺樹脂層上之第1及第2配線圖案,前述 第2薄膜係具有聚醯亞胺樹脂層、及由銅構成且設於該 聚醯亞胺樹脂層上之第3配線圖案,前述第3薄膜係具 有聚醯亞胺樹脂層、及由銅構成且設於該聚醯亞胺樹脂 層上之第4配線圖案,前述第4薄膜係具有聚醯亞胺樹 脂層、及由銅構成且設於該聚醯亞胺樹脂層上之第5配 線圖案’前述第5薄膜係具有聚醯亞胺樹脂層、及由銅 構成且設於該聚醯亞胺樹脂層上之第6配線圖案。 1312166 1?年 終 修正本 _ 六、申請專利範圍 1 9 ·如申請專利範圍第1 7項之多層電路板,其中 更具有將前述第2薄膜黏著於前述第1薄膜之第1黏 著層、 將前述第3薄膜黏著於前述第1薄膜之第2黏著層、 將前述第4薄膜黏著於前述第2薄膜之第3黏著層、 以及 將前述第5薄膜黏著於前述第3薄膜之第4黏著層。 20. —種多層配線板,其係 積層複數薄膜而成,各樹脂薄膜之至少一側面會形成 配線圖案,分別形成在相鄰之薄膜面之配線圖案彼此會 經由藉雷射光而形成在一方樹脂薄膜上的肓孔內所充塡 之盲孔接觸層而相互電性相連,位於一側最外側位置之 薄膜的配線圖案係用以安裝1C之配線圖案,位於另一 側最外側位置之薄膜的配線圖案係用以電性連接印刷配 線基板之配線圖案。 21 .—種積體電路(1C)封裝,係由1C、及安裝該1C之多層 電路板所構成,其中前述多層電路板具有: 第1薄膜,具有形成於一側面上之第1配線圖案、形 成於另一側面上之第2配線圖案、及使前述第1配線圖 案及前述第2配線圖案成爲電性相連之在由雷射光所形 成之盲孔內所充塡之第1盲孔接觸層; 第2薄膜,一側面上具有1C安裝用第3配線圖案,另 一側面則積層於前述第1薄膜之前述一側面上; 1312166 修正本 六、申請專利範圍 第3薄膜’ 一側面上具有用以電性連接印刷配線基板 之第4配線圖案’另一側面則積層於前述第1薄膜之前 述另一側面上; 第2肓孔接觸層,其係充塡於由雷射光所形成之盲 孔’用以將前述第1配線圖案及前述第3配線圖案電性 相連;以及 第3肓孔接觸層,其係充塡於由雷射光所形成之盲 孔’用以將前述第2配線圖案及前述第4配線圖案電性 相連。 22. 如申請專利範圍第21項之積體電路(1C)封裝,其中 .1 前述第1薄膜係具有聚醯亞胺樹脂層、及由銅構成且 設於該聚醯亞胺樹脂層上之第1及第2配線圖案,前述 第2薄膜係具有聚醯亞胺樹脂層、及由銅構成且設於該 聚醯亞胺樹脂層上之第3配線圖案,前述第3薄膜係具 有聚醯亞胺樹脂層、及由銅構成且設於該聚醯亞胺樹脂 層上之第4配線圖案。 23. —種積體電路(1C)封裝,係由1C、安裝該1C之多層電 路板、以及安裝該多層電路板之印刷配線基板所構成, 其中前述多層電路板具有: 第1薄膜,具有形成於一側面上之第1配線圖案、形 成於另一側面上之第2配線圖案、及使前述第1配線圖 案及前述第2配線圖案成爲電性相連之在由雷射光所形 成之肓孔內所充塡之第1肓孔接觸層; 1312166 修正本六、申請專利範圍 第2薄膜,一側面上具有1C安裝用第3配線圖案, 另一側面則積層於前述第1薄膜之前述一側面上; 第3薄膜,一側面上具有用以電性連接印刷配線基板 之第4配線圖案,另一側面則積層於前述第1薄膜之前 述另一側面上; 第2盲孔接觸層,其係充塡於由雷射光所形成之盲 孔,用以將前述第1配線圖案及前述第3配線圖案電 性相連;以及 第3盲孔接觸層,其係充塡於由雷射光所形成之盲 孔,用以將前述第2配線圖案及前述第4配線圖案電性 相連。 24. 如申請專利範圍第21項之積體電路(1C)封裝,其中 前述第1薄膜係具有聚醯亞胺樹脂層、及由銅構成且 設於該聚醯亞胺樹脂層上之第1及第2配線圖案,前述 第2薄膜係具有聚醯亞胺樹脂層、及由銅構成且設於該 聚醯亞胺樹脂層上之第3配線圖案,前述第3薄膜係具 有聚醯亞胺樹脂層、及由銅構成且設於該聚醯亞胺樹脂 層上之第4配線圖案。 25. 如申請專利範圍第21項之積體電路(1C)封裝,其中 更具有將前述第2薄膜黏著於前述第1薄膜之第1黏 著層、及 將前述第3薄膜黏著於前述第1薄膜之第2黏著層。 26. 如申請專利範圍第25項之積體電路(1C)封裝,其中 1312166 日修正 修正本 六、申請專利範圍 前述各黏著層係含有環氧硬化成份之熱硬化系黏著 層。 2 7.如申請專利範圍第25項之積體電路(1C)封裝,其中 前述黏著層之層厚爲30/zm以下。 28. 如申請專利範圍第21項之積體電路(1C)封裝,其中 各盲孔接觸層之底部直徑對開口直徑之比爲0.2〜 1.0° 29. 如申請專利範圍第21項之積體電路(1C)封裝,其中 各盲孔接觸層之底部直徑對開口直徑之比爲0.4〜 0.8° 30. 如申請專利範圍第21項之積體電路(1C)封裝,其中 前述1C以倒裝焊接方式和前述多層電路板形成電性 相連。 31. 如申請專利範圍第21項之積體電路(ic)封裝,其中 前述1C以使用金線或鋁線的絲焊方式和前述多層電 路板形成電性相連。 32. 如申請專利範圍第21項之積體電路(ic)封裝,其中 對前述1C實施樹脂密封。 33·如申請專利範圍第30項之積體電路(IC)封裝,其中 以在前述1C上貼合金屬板方式來實施密封。 34 ·—種多層電路板之製造方法,其中 在一側面上具有第1導體層且另一側面上具有第2導 體層之第1薄膜上,形成有將前述第丨導體層及第2導 -9- 1312166 修正本 六、申請專利範圍 體層電性相連之第1盲孔接觸層,該盲孔接觸層係充塡 於由雷射光所形成之盲孔內, 在前述第1導體層上形成第1配線圖案且在前述第2 導體層上形成第2配線圖案, 將具有第1絕緣層、及形成於該第1絕緣層上之第3 導體層的第2薄膜以該第1絕緣層側積層於在前述一側 面, 將具有第2絕緣層、及形成於該第2絕緣層上之第4 導體層的第3薄膜以該第2絕緣層側積層在前述第1薄 膜之前述另一側面, 形成將前述第3導體層及前述第1配線圖案電性相連 之第2盲孔接觸層、以及將前述第4導體層及前述第2 配線圖案電性相連之第3盲孔接觸層,該第2及第3肓 孔接觸層爲充塡於由雷射光所形成的肓孔內, 在前述第1導體層上形成用以安裝1C之配線圖案, 且 在前述第2導體層上形成用以電性連接印刷配線基板 之配線圖案。 3 5 ·如申請專利範圍第3 4項之方法,其中 利用滾輪對滾輪法執行前述第1及第2配線圖案之形 成、前述第1介層孔接觸層之形成、在前述第1薄膜上 之前述第2薄膜的積層及在前述第1薄膜上之前述第3 薄膜的積層、用以安裝IC之配線圖案的形成、用以電 -10- 修正本六、申請專利範圍 性連接印刷配線基板之配線圖案的形成、前述第2介層 孔接觸層之形成、以及前述第3介層孔接觸層之形成。 36 .如申請專利範圍第34項之方法,其中 前述第1、第2、及第3介層孔接觸層之形成時,係 利用具有第3高階諧波以上之波長的紫外線雷射形成介 層孔,並藉由利用前述紫外線雷射之物理硏磨、利用硏 磨粒之物理硏磨、或酸處理之化學硏磨當中之至少其中 一種方法,除去前述介層孔開口端產生的金屬浮渣,且 使前述介層孔之縱橫比爲1 . 5以下。 37. 如申請專利範圍第34項之方法,其中 前述第1、第2、及第3介層孔接觸層之形成時,係 利用具有第3高階諧波以上之波長的紫外線雷射形成介 層孔, 且藉由利用前述紫外線雷射之物理硏磨,除去前述介 層孔開口端產生的金屬浮渣,在前述物理硏磨之前或之 後’藉由利用硏磨粒之物理硏磨、或酸處理之化學硏磨 當中之至少其中一種方法對前述第1、第2、第3、及第 4導體層進行硏磨,使前述介層孔之縱橫比爲1.5以下 〇 38. 如申請專利範圍第34項之方法,其中 前述第1、第2、及第3介層孔接觸層之形成時,係 利用具有第3高階諧波以上之波長的紫外線雷射形成介 層孔’實施形成前述介層孔時產生之殘渣的除污處理, 1312166 -11- 1312166
    修正本 六、申請專利範圍 再對前述介層孔接觸層實施導電性處理,並利用電解電 鍍充塡介層孔接觸層。 3 9.如申請專利範圍第34項之方法,其中 前述第1、第2、及第3介層孔接觸層之形成時,係 利用具有第3高階諧波以上之波長的紫外線雷射形成肓 孔’以利用過猛酸鹽之除污處理除去形成'前述盲孔時產 生之殘渣。 40.如申請專利範圍第39項之方法,其中 前述除污處理後,利用鍚-鈀膠質系觸媒、導電性聚 合物、及石墨碳之至少其中一種的直接電鍍系統,實施 使前述肓孔具有導電性之處理。 41 _如申請專利範圍第39項之方法,其中 前述除污處理後,利用非電解銅鍍處理使前述盲孔具 有導電性。 42 ·'如申請專利範圍第34項之方法,其中 前述第1、第2、及第3盲孔接觸層之形成時,係利 用具有桌3筒階諧波以上之波長的紫外線雷射形成盲孔 接觸層用孔,利用過錳酸鹽實施除去形成前述盲孔接觸 層用孔時產生之殘渣的除污處理、利用鍚-鈀系觸媒實 施使前述盲孔具有導電性之處理、或利用非電解電鍍實 施使前述盲孔具有導電性之處理,再利用2階段以上 之電流密度的電解電鍍,將金屬充塡至前述盲孔接觸 層。 -12- 1312166 #年t月&日修正/,臭^溃^ 修正本 六、申請專利範圍 43 .如申請專利範圍第34項之方法’其中 對前述第1導體層形成配線圖案、對前述第2導體層 形成配線圖案、對前述第3導體層形成配線圖案、及對 前述第4導體層形成配線圖案時,利用化學硏磨將前述 第1、第2、第3、及第4導體層之層厚成爲3〜12/zra, 前述各導體層之層厚的誤差爲前述第1、第2、第3、及 第4導體層之層厚的20%以下’利用抗蝕層選擇性的除 去前述第1、第2、第3、及第4導體層之不必要部份, 實施在前述第1、第2、第3、及第4導體層上形成特定 配線圖案的蝕刻處理。 I) 44 .如申請專利範圍第34項之方法,其中 對前述第1導體層形成配線圖案、對前述第2導體層 形成配線圖案、對前述第3導體層形成配線圖案、及對 前述第4導體層形成配線圖案時,利用化學硏磨將前述 第1、第2、第3、及第4導體層之層厚成爲0.5〜3/zm, 前述各導體層之層厚的誤差爲前述第1、第2、第3、及 第4導體層之層厚的20%以下,針對前述第1、第2、第 3、及第4導體層,利用抗蝕層選擇性的形成特定圖案 之電鍍部份,在除去前述抗蝕層後,利用化學硏磨除去 前述第1、第2、第3、及第4導體層之電鍍形成部以外 之部份’在前述第1、第2、第3、及第4導體層上形成 特定配線圖案。 45 .如申請專利範圍第44項之方法,其中 -13- 1312166 Ίί>. ρ 修正本 六、申請專利範圍 前述電鍍層形成時,係在抗鈾層形成後實施酸洗處 理,且在前述酸洗處理後,以1〜4A/dm2電流密度實施 Cu電鍍。 46.—種多層電路板之製造方法,其具有 在一側面上具有第1導體層且另一側面上具有第2導 體層之第1薄膜上,形成有將前述第1導體層及第2導 體層電性相連之第1肓孔接觸層,該肓孔接觸層係充塡 於由雷射光所形成的盲孔內, 在前述第1導體層上形成第1配線圖案且在前述第2 導體層上形成第2配線圖案, 該第1絕緣層側,將具有第1絕緣層、及形成於該第 1絕緣層上之第3導體層的第2薄膜以該第1絕緣層側 積層於前述第1薄膜之前述一側面, 將具有第2絕緣層、及形成於該第2絕緣層上之第4 導體層的第3薄膜以該第2絕緣層側積層於前述第丨薄 膜之前述另一側面, 形成將前述第3導體層及前述第1配線圖案電性相連 之第2肓孔接觸層、以及將前述第4導體層及前述第2 配線圖案電性相連之第3盲孔接觸層,該第2及第3盲 孔接觸層係充塡於由雷射光所形成的盲孔內, 在前述第3導體層及前述第4導體層形成特定配線圖 案, 在前述第3導體層之配線圖案側積層具有第3絕緣 -14- 1312166 if年4月v日修正 修正本 六、申請專利範圍 層、及形成於該第3絕緣層上之第5導體層的第4薄 膜, 在前述第4導體層之配線圖案側積層具有第4絕緣 層、及形成於該第4絕緣層上之第6導體層的第5薄 膜, 形成將前述第3導體層之配線圖案及前述第5導體層 電性相連之第4肓孔接觸層、以及將前述第4導體層之 配線圖案及前述第6導體層電性相連之第5盲孔接觸 層,該第4及第5盲孔接觸層係充塡於由雷射光所形 成的盲孔內, t 在前述第5導體層上形成用以安裝1C之配線圖案, 且 在前述第6導體層上形成用以電性連接印刷配線基板 之配線圖案。 4 7.如申請專利範圍第46項之方法,其中 前述第1導體層、前述第2導體層、前述第3導體 層、前述第4導體層、前述第5導體層、及前述第6導 體層之各配線圖案的形成時,對於配線加工間距小於30 从m之微細層,利用化學硏磨使形成之配線圖案的層厚 成爲0.5〜3/zm,使該微細層之層厚誤差爲20%以下, 針對該微細層,利用抗蝕層選擇性的形成特定圖案之電 鍍部份,在除去前述抗蝕層後,利用化學硏磨除去前述 微細層之電鍍形成部以外之部份,在前述該微細層上形 -15- 1312166 修正本 六、申請專利範圍 成特定配線圖案’對前述該微細層以外之殘留層,利用 化學硏磨使層厚成爲3〜12# m且使層厚之誤差爲20%以 下,利用抗蝕層選擇性的除去前述殘留層之不必要部 份,實施在前述殘留層上形成特定配線圖案之蝕刻處 理。 48.—種多層電路板之製造方法,其具有: (a) 在一側面上具有第1導體層且另一側面上具有第 2導體層之第1薄膜上,形成將前述第1導體層及前述 第2導體層電性相連之第1肓孔接觸層,該第1盲孔接 觸層係充塡於由雷射光所形成的盲孔內, (b) 在前述第1導體層上形成第1配線圖案且在前述 第2導體層上形成第2配線圖案, (c) 將具有第1絕緣層、及形成於該第1絕緣層上之 第3導體層的第2薄膜以該第1絕緣層側積層於前述第 1薄膜之前述一側面, (d) 將具有第2絕緣層、及形成於該第2絕緣層上之 第4導體層的第3薄膜以該第2絕緣層側積層於前述第 1薄膜之前述另一側面, (e )形成將前述第3導體層及前述第1配線圖案電性 相連之第2盲孔接觸層、以及將前述第4導體層及前述 第2配線圖案電性相連之第3盲孔接觸層,該第2及第 3盲孔接觸層係充塡於由雷射光所形成的盲孔內, (f)在前述第3導體層及前述第4導體層上形成特定 -16- ρ年H月v日修正/更正/補尤— 修正本六、申請專利範圍 配線圖案, (g) 在前述第3導體層之配線圖案側,積層具有第3 絕緣層、及形成於該第3絕緣層上之第5導體層的第4 薄膜, (h) 在前述第4導體層之配線圖案側,積層具有第4 絕緣層、及形成於該第4絕緣層上之第6導體層的第5 薄膜, (i )形成將前述第3導體層及前述第5配線圖案電性 相連之第4肓孔接觸層、以及將前述第4導體層及前述 第6配線圖案電性相連之第5盲孔接觸層,且該第4及 第5盲孔接觸層係充塡於由雷射光所形成的肓孔內, 依據必要之層數,重複實施前述(g)至(i)之步驟,且 在前述一側面上位於最外側之位置的導體層上,形成 用以安裝I C之配線圖案, 在前述另一側面上位於最外側之位置的導體層上,形 成用以電性連接印刷配線基板之配線圖案。 49 ·如申請專利範圍第48項之方法,其中 前述各導體層之各配線圖案的形成時,對於配線加工 間距小於30 // ro之微細層,利用化學硏磨使形成之配線 圖案的層厚成爲0.5〜3/zm,使該微細層之層厚誤差爲 20%以下’針對該微細層,利用抗蝕層選擇性的形成特 定圖案之電鍍部份,在除去前述抗蝕層後,利用化學硏 磨除去前述微細層之電鍍形成部以外之部份,在前述該 1312166 -17- 1312166
    修正本 六、申請專利範圍 微細層上形成特定配線圖案,對前述該微細層以外之殘 留層,利用化學硏磨使層厚成爲3〜12"m且使層厚之 誤差爲20%以下’利用抗蝕層選擇性的除去前述殘留層 之不必要部份,實施在前述殘留層上形成特定配線圖案 之飩刻處理。 50.—種多層電路板之製造方法,其具有 在一側面上具有第1導體層且另一側面上具有第2導 體層之第1薄膜上’形成將前述第1導體層及第2導體 層電性相連之第1盲孔接觸層,該第1盲孔接觸層係充 塡於由雷射光所形成的盲孔內, 實施前述第1導體層之圖案化,形成第1配線圖案, 以前述第1絕緣層位於前述第1配線圖案上之方式, 在前述第1配線圖案上積層具有第1絕緣層及第3導體 層之第2薄膜, 形成將前述第3導體層及前述第1配線圖案電性相連 之第2肓孔接觸層,該第2肓孔接觸層係充塡於由雷射 光所形成的盲孔內, 實施前述第3導體層之圖案化,形成第2配線圖案, 以前述第2絕緣層位於前述第2配線圖案上之方式, 在前述第2配線圖案上積層具有第2絕緣層及第4導體 層之第3薄膜, 形成將前述第4導體層及前述第2配線圖案電性相連 之第3盲孔接觸層,該第3盲孔接觸層係充塡於由雷射 •18- 1312166 丨#年十月V日修正 修正本 六、申請專利範圍 光所形成的盲孔內, 實施前述第4導體層之圖案化,形成第3配線圖案, 以及 實施前述第2導體層之圖案化,形成第4配線圖案。 -19-
TW091122301A 2001-09-28 2002-09-27 Multi-layer circuit board, integrated circuit package, and manufacturing method for multi-layer circuit board TWI312166B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001304651 2001-09-28

Publications (1)

Publication Number Publication Date
TWI312166B true TWI312166B (en) 2009-07-11

Family

ID=19124542

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091122301A TWI312166B (en) 2001-09-28 2002-09-27 Multi-layer circuit board, integrated circuit package, and manufacturing method for multi-layer circuit board

Country Status (8)

Country Link
US (2) US20040178492A1 (zh)
EP (1) EP1437928A4 (zh)
JP (1) JP4501427B2 (zh)
KR (1) KR20040033070A (zh)
CN (1) CN1559162A (zh)
CA (1) CA2462130C (zh)
TW (1) TWI312166B (zh)
WO (1) WO2003030602A1 (zh)

Families Citing this family (73)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3681542B2 (ja) * 1998-07-01 2005-08-10 富士通株式会社 プリント回路基板および多段バンプ用中継基板
US6972081B2 (en) * 2003-02-05 2005-12-06 Xerox Corporation Fabrication of embedded vertical spiral inductor for multichip module (MCM) package
JP4268434B2 (ja) * 2003-04-09 2009-05-27 大日本印刷株式会社 配線基板の製造方法
US6933596B2 (en) * 2003-07-01 2005-08-23 Northrop Grumman Corporation Ultra wideband BGA
TWI310670B (en) * 2003-08-28 2009-06-01 Ibm Printed wiring board manufacturing method and printed wiring board
US7265448B2 (en) * 2004-01-26 2007-09-04 Marvell World Trade Ltd. Interconnect structure for power transistors
JP2005251780A (ja) * 2004-03-01 2005-09-15 Matsushita Electric Ind Co Ltd 半導体回路部品およびその製造方法
JP2005340647A (ja) * 2004-05-28 2005-12-08 Nec Compound Semiconductor Devices Ltd インターポーザ基板、半導体パッケージ及び半導体装置並びにそれらの製造方法
JP2006147854A (ja) * 2004-11-19 2006-06-08 Shinko Electric Ind Co Ltd 変換基板及びこれを用いた半導体装置
FI20041525A (fi) * 2004-11-26 2006-03-17 Imbera Electronics Oy Elektroniikkamoduuli ja menetelmä sen valmistamiseksi
CN100393784C (zh) * 2004-12-08 2008-06-11 三之星机带株式会社 一种在聚酰亚胺树脂上形成无机薄膜的方法
US20060165877A1 (en) * 2004-12-27 2006-07-27 Mitsuboshi Belting Ltd. Method for forming inorganic thin film pattern on polyimide resin
US7345370B2 (en) * 2005-01-12 2008-03-18 International Business Machines Corporation Wiring patterns formed by selective metal plating
JP4558539B2 (ja) * 2005-03-09 2010-10-06 日立協和エンジニアリング株式会社 電子回路用基板、電子回路、電子回路用基板の製造方法および電子回路の製造方法
TWI258848B (en) * 2005-03-18 2006-07-21 Delta Electronics Inc Packaging structure and relative manufacturing method for passive component
US20060211233A1 (en) * 2005-03-21 2006-09-21 Skyworks Solutions, Inc. Method for fabricating a wafer level package having through wafer vias for external package connectivity and related structure
US7287687B2 (en) * 2005-03-22 2007-10-30 I.C.A.R.D., L.L.C. System and method for regulating alcohol consumption
US7576426B2 (en) * 2005-04-01 2009-08-18 Skyworks Solutions, Inc. Wafer level package including a device wafer integrated with a passive component
US7292055B2 (en) * 2005-04-21 2007-11-06 Endicott Interconnect Technologies, Inc. Interposer for use with test apparatus
TWI277373B (en) * 2005-09-16 2007-03-21 Foxconn Advanced Tech Inc Method of continuous producing flexible printed circuit board
CN100471362C (zh) * 2005-09-21 2009-03-18 富葵精密组件(深圳)有限公司 柔性电路板的制作方法
KR100633855B1 (ko) * 2005-09-22 2006-10-16 삼성전기주식회사 캐비티가 형성된 기판 제조 방법
CN101310380B (zh) 2005-11-15 2011-02-09 日本电气株式会社 半导体封装、电子部件、以及电子设备
KR100640430B1 (ko) * 2005-12-14 2006-11-01 동부일렉트로닉스 주식회사 듀얼 다마신 방법 및 이를 이용한 구리배선막 형성방법
KR101173859B1 (ko) * 2006-01-31 2012-08-14 삼성에스디아이 주식회사 스페이서 및 이를 구비한 전자 방출 표시 디바이스
JP2007214427A (ja) * 2006-02-10 2007-08-23 Shinko Electric Ind Co Ltd 配線基板の製造方法
US7684205B2 (en) * 2006-02-22 2010-03-23 General Dynamics Advanced Information Systems, Inc. System and method of using a compliant lead interposer
JP4171499B2 (ja) * 2006-04-10 2008-10-22 日立電線株式会社 電子装置用基板およびその製造方法、並びに電子装置およびその製造方法
TWI298608B (en) * 2006-05-19 2008-07-01 Foxconn Advanced Tech Inc Method for manufacturing stack via of hdi printed circuit board
US7635606B2 (en) * 2006-08-02 2009-12-22 Skyworks Solutions, Inc. Wafer level package with cavities for active devices
US20080217708A1 (en) * 2007-03-09 2008-09-11 Skyworks Solutions, Inc. Integrated passive cap in a system-in-package
JP4353263B2 (ja) * 2007-03-16 2009-10-28 セイコーエプソン株式会社 半導体装置の製造方法及び半導体装置
CN100562219C (zh) * 2007-03-23 2009-11-18 富葵精密组件(深圳)有限公司 电路板压膜装置及方法
JP5239217B2 (ja) * 2007-06-06 2013-07-17 住友金属鉱山株式会社 半導体実装基板の製造方法
US7918018B2 (en) * 2007-06-12 2011-04-05 Texas Instruments Incorporated Method of fabricating a semiconductor device
US8324728B2 (en) * 2007-11-30 2012-12-04 Skyworks Solutions, Inc. Wafer level packaging using flip chip mounting
KR100902928B1 (ko) * 2007-12-06 2009-06-15 엘지전자 주식회사 연성 필름, 그를 포함하는 표시 장치, 및 표시 장치의 제조방법
US8900931B2 (en) * 2007-12-26 2014-12-02 Skyworks Solutions, Inc. In-situ cavity integrated circuit package
WO2009084300A1 (ja) 2007-12-28 2009-07-09 Ibiden Co., Ltd. インターポーザー及びインターポーザーの製造方法
KR101089084B1 (ko) * 2007-12-28 2011-12-06 이비덴 가부시키가이샤 인터포저 및 인터포저의 제조 방법
JP2009206506A (ja) * 2008-01-31 2009-09-10 Sanyo Electric Co Ltd 素子搭載用基板およびその製造方法、半導体モジュールおよびこれを搭載した携帯機器
JP5568170B2 (ja) * 2009-02-23 2014-08-06 新光電気工業株式会社 配線基板及びその製造方法
JP5672652B2 (ja) * 2009-03-17 2015-02-18 凸版印刷株式会社 半導体素子用基板の製造方法および半導体装置
JP5234647B2 (ja) * 2009-03-31 2013-07-10 新日鉄住金化学株式会社 複合接着フィルムおよびそれを用いた多層回路基板並びにその製造方法
US8093106B2 (en) * 2009-09-23 2012-01-10 Chipmos Technologies Inc. Method for manufacturing packaging structure
US8207453B2 (en) * 2009-12-17 2012-06-26 Intel Corporation Glass core substrate for integrated circuit devices and methods of making the same
US9420707B2 (en) 2009-12-17 2016-08-16 Intel Corporation Substrate for integrated circuit devices including multi-layer glass core and methods of making the same
US8278214B2 (en) * 2009-12-23 2012-10-02 Intel Corporation Through mold via polymer block package
KR20110113980A (ko) * 2010-04-12 2011-10-19 삼성전자주식회사 필름을 포함한 다층 인쇄회로기판 및 그 제조 방법
DE102010025966B4 (de) * 2010-07-02 2012-03-08 Schott Ag Interposer und Verfahren zum Herstellen von Löchern in einem Interposer
US8946904B2 (en) * 2010-08-27 2015-02-03 Avago Technologies General Ip (Singapore) Pte. Ltd. Substrate vias for heat removal from semiconductor die
JP5606268B2 (ja) * 2010-10-27 2014-10-15 日本特殊陶業株式会社 多層配線基板の製造方法
US9445496B2 (en) 2012-03-07 2016-09-13 Intel Corporation Glass clad microelectronic substrate
US9001520B2 (en) 2012-09-24 2015-04-07 Intel Corporation Microelectronic structures having laminated or embedded glass routing structures for high density packaging
JP2014082334A (ja) * 2012-10-16 2014-05-08 Ibiden Co Ltd 配線板及びその製造方法
JP6029958B2 (ja) 2012-12-04 2016-11-24 新光電気工業株式会社 配線基板の製造方法
JP6044936B2 (ja) * 2013-04-24 2016-12-14 Shマテリアル株式会社 半導体素子搭載用基板の製造方法
WO2014188945A1 (ja) * 2013-05-22 2014-11-27 三菱製紙株式会社 配線基板の製造方法
CN104349609A (zh) * 2013-08-08 2015-02-11 北大方正集团有限公司 印刷线路板及其制作方法
KR102396144B1 (ko) * 2014-08-04 2022-05-10 엘지이노텍 주식회사 글래스 인터포저 제조 방법
CN104409365B (zh) * 2014-12-23 2018-07-17 通富微电子股份有限公司 一种bga基板的制作方法
KR101688078B1 (ko) * 2015-02-02 2017-01-02 앰코 테크놀로지 코리아 주식회사 반도체 패키지
US10290602B2 (en) * 2015-07-08 2019-05-14 Sumitomo Electric Industries, Ltd. Semiconductor device and method of making semiconductor device
CN106356355B (zh) * 2015-07-15 2020-06-26 恒劲科技股份有限公司 基板结构及其制作方法
JP6672859B2 (ja) * 2016-02-09 2020-03-25 凸版印刷株式会社 配線回路基板用のコア基板の製造方法、配線回路基板の製造方法、および半導体装置の製造方法
US11043465B2 (en) * 2017-05-11 2021-06-22 Sumitomo Electric Industries, Ltd. Semiconductor device
KR102396021B1 (ko) * 2017-06-30 2022-05-09 엘지디스플레이 주식회사 구동칩이 구비된 인쇄 회로부 및 이를 포함하는 표시 장치
JP6627838B2 (ja) * 2017-09-29 2020-01-08 日亜化学工業株式会社 透光性シートの製造方法
JP7457645B2 (ja) * 2018-03-09 2024-03-28 株式会社有沢製作所 積層体及びその製造方法
JP2019169215A (ja) * 2018-03-22 2019-10-03 株式会社東芝 ディスク装置のフレキシブル配線基板およびこれを備えるディスク装置
KR102167943B1 (ko) * 2018-10-10 2020-10-20 엠에스웨이 주식회사 플렉시블 양면 전도성기재에 비아홀을 가공하는 방법
US10624213B1 (en) * 2018-12-20 2020-04-14 Intel Corporation Asymmetric electronic substrate and method of manufacture
KR20220031398A (ko) * 2020-09-04 2022-03-11 삼성전기주식회사 인쇄회로기판

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3471631A (en) * 1968-04-03 1969-10-07 Us Air Force Fabrication of microminiature multilayer circuit boards
US5214571A (en) * 1986-12-10 1993-05-25 Miraco, Inc. Multilayer printed circuit and associated multilayer material
JP2739726B2 (ja) 1990-09-27 1998-04-15 インターナシヨナル・ビジネス・マシーンズ・コーポレーシヨン 多層プリント回路板
JPH05243730A (ja) * 1992-03-03 1993-09-21 Hitachi Chem Co Ltd 印刷配線板の製造方法
CA2114954A1 (en) * 1992-06-15 1993-12-23 Walter Schmidt Process for producing printed circuit boards using a semi-finished product with extremely dense wiring for signal conduction
US5401913A (en) * 1993-06-08 1995-03-28 Minnesota Mining And Manufacturing Company Electrical interconnections between adjacent circuit board layers of a multi-layer circuit board
US5346117A (en) * 1993-07-27 1994-09-13 International Business Machines Corporation Method of fabricating a parallel processor package
EP0646954A3 (en) * 1993-09-29 1997-08-27 Fujitsu Ltd One-step etching process with low defects.
CA2137861A1 (en) * 1994-02-21 1995-08-22 Walter Schmidt Process for the production of structures
US5738931A (en) * 1994-09-16 1998-04-14 Kabushiki Kaisha Toshiba Electronic device and magnetic device
US5567329A (en) * 1995-01-27 1996-10-22 Martin Marietta Corporation Method and system for fabricating a multilayer laminate for a printed wiring board, and a printed wiring board formed thereby
US5965043A (en) * 1996-11-08 1999-10-12 W. L. Gore & Associates, Inc. Method for using ultrasonic treatment in combination with UV-lasers to enable plating of high aspect ratio micro-vias
US5728666A (en) * 1996-12-19 1998-03-17 Napier International Technologies, Inc. Water-based alcohol hydroxycarboxylic peroxide compositions and their preparation
US5798563A (en) * 1997-01-28 1998-08-25 International Business Machines Corporation Polytetrafluoroethylene thin film chip carrier
JPH10308493A (ja) * 1997-05-08 1998-11-17 Fujitsu Ltd 半導体装置及びその製造方法並びに多層プリント基板
US5976391A (en) * 1998-01-13 1999-11-02 Ford Motor Company Continuous Flexible chemically-milled circuit assembly with multiple conductor layers and method of making same
JP3355142B2 (ja) * 1998-01-21 2002-12-09 三菱樹脂株式会社 耐熱性積層体用フィルムとこれを用いたプリント配線基板用素板および基板の製造方法
JPH11266082A (ja) * 1998-03-17 1999-09-28 Ibiden Co Ltd 多層プリント配線板
US6039889A (en) 1999-01-12 2000-03-21 Fujitsu Limited Process flows for formation of fine structure layer pairs on flexible films
JP4712940B2 (ja) * 1999-07-12 2011-06-29 大日本印刷株式会社 電子部材の製造方法
JP3756723B2 (ja) 1999-07-27 2006-03-15 松下電工株式会社 プリント配線板の加工方法
JP3596374B2 (ja) * 1999-09-24 2004-12-02 株式会社トッパンNecサーキットソリューションズ 多層プリント配線板の製造方法
JP2001185653A (ja) * 1999-10-12 2001-07-06 Fujitsu Ltd 半導体装置及び基板の製造方法
EP1194023A4 (en) * 1999-12-14 2005-11-09 Matsushita Electric Ind Co Ltd MULTILAYER CONDUCTOR PLATE AND ITS MANUFACTURING METHOD
JP3892209B2 (ja) * 2000-06-22 2007-03-14 大日本印刷株式会社 プリント配線板およびその製造方法
US6734369B1 (en) * 2000-08-31 2004-05-11 International Business Machines Corporation Surface laminar circuit board having pad disposed within a through hole
JP4529262B2 (ja) * 2000-09-14 2010-08-25 ソニー株式会社 高周波モジュール装置及びその製造方法
US6500349B2 (en) * 2000-12-26 2002-12-31 Oak-Mitsui, Inc. Manufacture of printed circuits using single layer processing techniques
US6889429B2 (en) * 2001-03-26 2005-05-10 Semiconductor Components Industries, L.L.C. Method of making a lead-free integrated circuit package
JP4181778B2 (ja) * 2002-02-05 2008-11-19 ソニー株式会社 配線基板の製造方法

Also Published As

Publication number Publication date
KR20040033070A (ko) 2004-04-17
CA2462130C (en) 2012-11-27
US20040178492A1 (en) 2004-09-16
EP1437928A1 (en) 2004-07-14
EP1437928A4 (en) 2011-11-16
US7584535B2 (en) 2009-09-08
WO2003030602A1 (fr) 2003-04-10
JP4501427B2 (ja) 2010-07-14
CN1559162A (zh) 2004-12-29
CA2462130A1 (en) 2003-04-10
US20070175025A1 (en) 2007-08-02
JPWO2003030602A1 (ja) 2005-01-20

Similar Documents

Publication Publication Date Title
TWI312166B (en) Multi-layer circuit board, integrated circuit package, and manufacturing method for multi-layer circuit board
US7462555B2 (en) Ball grid array substrate having window and method of fabricating same
US7408261B2 (en) BGA package board and method for manufacturing the same
US7169313B2 (en) Plating method for circuitized substrates
TW201223353A (en) A printed wiring board
JP2006093650A (ja) 無電解ニッケルメッキを用いたパッケージ基板の製造方法
JP2006108613A (ja) プリント基板およびその製造方法
JP2000349435A (ja) 多層プリント配線板及び多層プリント配線板の製造方法
JP4022405B2 (ja) 半導体チップ実装用回路基板
JP4376891B2 (ja) 半導体モジュール
JP3596374B2 (ja) 多層プリント配線板の製造方法
JP4470499B2 (ja) 多層配線基板の製造方法及び多層配線基板
JP5176643B2 (ja) 多層回路基板の製造方法
JP2004186354A (ja) 多層配線基板の製造方法
JP4376890B2 (ja) 半導体チップ実装用回路基板
JP2004071749A (ja) 多層回路配線板の製造方法
JP4225009B2 (ja) 多層配線基板の製造方法およびこれを用いた多層配線基板
US20240138076A1 (en) Method for manufacturing wiring substrate
JP2010232585A (ja) 多層配線基板およびその製造方法
JP2004059952A (ja) フレキシブル多層配線基板の電解めっき方法
JP2008283043A (ja) 多層配線板およびその製造方法
JP2001094258A (ja) 多層プリント配線板の製造方法
KR101015780B1 (ko) 미세 패턴을 포함하는 인쇄회로기판 및 그 제조 방법
JP2005012035A (ja) ビアインパッド構造の半導体搭載用プリント配線板
JP2003069228A (ja) 樹脂充填用マスクおよび多層プリント配線板の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees