TW569176B - Display device and driving method thereof - Google Patents
Display device and driving method thereof Download PDFInfo
- Publication number
- TW569176B TW569176B TW091121650A TW91121650A TW569176B TW 569176 B TW569176 B TW 569176B TW 091121650 A TW091121650 A TW 091121650A TW 91121650 A TW91121650 A TW 91121650A TW 569176 B TW569176 B TW 569176B
- Authority
- TW
- Taiwan
- Prior art keywords
- current
- transistor
- pixel
- current source
- terminal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/399—Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
- G09G3/3241—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3283—Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
- G09G5/008—Clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
569176 A7 ___B7 五、發明説明(1 ) 【技術領域】 (請先閱讀背面之注意事項再填寫本頁) 本發明是關於顯示裝置及其驅動方法。尤其是關於在 每畫素上設置電晶體,控制畫素之發光的主動矩陣型之顯 示裝置及其驅動方法。 【技術背景】 提案有在每畫素上配置發光元件及用以控制發光元件 之電晶體的主動矩陣型之顯示裝置。發光元件是指具有第1 電極和第2電極,藉由流動於第1電極和第2電極之間的 電流量控制売度的兀件。於現今以使用〇LED(Organic Light Emitting Diode)元件的顯示裝置(以下,稱爲OLED顯示裝置 )作爲發光元件較被注視。OLED顯示裝置因有應答性優良 、以低電壓動作,又視角寬廣等之優點,故以作爲次世代 之平面面板顯示器引人注目。 經濟部智慧財產局員工消費合作社印製 於主動矩陣型之OLED顯示裝置中,有以電壓訊號和 電流訊號執行對各畫素寫入亮度資訊的兩手法。前者是稱 爲電壓寫入型,後者則稱爲電流寫入型類比方式。針對該 些驅動方法,舉出下例予以說明。 第30圖是表示以往之電壓寫入型之OLED顯示裝置之 晝素之構成例。於第30圖中,在各畫素中各配置著2個 TFT(第1TFT及第2TFT)、電容元件和OLED。第1TFT(以下 ,稱爲選擇TFT)3001之閘極電極是被連接於閘極訊號線 3002上,源極端子和汲極端子之一方端子是被連接於源極 訊號線3003上。選擇TFT3001之源極端子和汲極端子之另 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) •4- 569176 A7 B7 五、發明説明(2 ) 一方是被連接於第2TFT(以下稱爲驅動TFT)3004之閘極電 極及電容元件(以下,稱爲保持電容)3007之一方電極。保 持電容3007之’另一方電極是被連接於電源線3005上。驅 動TFT3004之源極端子和汲極端子之另一方是被連接於電 源線3005,另一方則是被連接於OLED3006之第1電極 3006a上。OLED3006之第2電極3006b是被給予一定之電 位。在此,與OLED3006之驅動TFT3004連接側的電極,即 是第1電極300 6a稱爲畫素電極,第2電極3 006b稱爲對向 電極。 於第30圖中,將選擇TFT3001當作η通道型TFT,驅 動TFT3004當作p通道型TFT, OLED之第1電極3006a當 作陽極,第2電極3006b當作陰極,針對將第2電極3006b 之電位設爲0(v)之時的驅動方法說明如下。 於閘極訊號線3002上被輸入訊號,而成爲導通狀態之 選擇TFT3001中,藉由源極訊號線3003輸入訊號電壓。藉 由被輸入於源極訊號線3003之訊號電壓,在保持電容3007 中存儲電赫。響應保持電容3 307中所保持的電壓,自電源 線3 005經由驅動TFT3004之源極、汲極之間,而使電流流 動至OLED3006中進而予以發光。 於電壓寫入型類比方式之驅動方法中,依據使各晝素 之驅動TFT3004之閘極電壓(閘極、源極間電壓)予以變化, 而變化驅動TFT3004之汲極電流。如此一來,則爲使流動 OLED3006之電流予以變化而變化亮度的方式。爲了表現中 間灰階,相對於閘極電壓,在汲極電流變化較大之區域中 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ' 一 -5- —---------- (請先閲讀背面之注意事項再填寫本頁) 、?! 經濟部智慈財產局員工消費合作社印製 569176 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(3 ) 使驅動TFT3004予以動作。 於上述電壓寫入型類比方式之時,藉由源極訊號線303 輸入具有相同電位之訊號於各畫素時,則有承受因驅動 TFT3004之電流特性的偏差所產生之汲極電流的電動,流動 OLED3006之電流偏差則變大之問題。驅動TFT3004之電流 特性之偏差是被臨界電壓或載流移動度等之參數影響。使 用第31圖作爲其一例,針對因驅動TFT3004之臨界電壓的 偏差而所產生之電流特性的偏差予以說明。 第31圖(A)是僅表示第30圖中之驅動TFT3004和 OLED3006的圖示。驅動TFT3004之汲極端子是被連接於電 源線3005上。以圖中Vgs表示驅動TFT3004之閘極電壓。 再者,以圖中箭號Id表示驅動TFT3004之汲極電流。第31 圖(B)是表示驅動TFT3004之閘極電壓之絕對値| Vgs |和 汲極電流Id之關係(電流特性)。3101a是表示驅動TFT3004 之臨界電壓之絕對値爲Vthl之時的閘極電壓和汲極電流之 關係的曲線。另外,3 1 0 1 b是表示驅動TFT之臨界電壓之絕 對値爲Vth2之時的閘極電壓和汲極電流之關係的曲線。在 此,Vthl>Vth2,圖中所示之動作區域(1)是相當於電壓寫 入型類比方式之時的驅動TFT3004之動作區域。當於動作 區域(1)中,驅動TFT3004之臨界値有偏差時,即使閘極電 壓相同爲Vgsl汲極電流亦成爲Idl和Id2大有不同。在此 ,OLED3006之亮度因與流動OLED3006之電流量成比例, 故藉由臨界電壓之偏差,OLED3006之亮度爲參差不齊。 爲了降低上述驅動TFT3004之電流特性的偏差之影響 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ' ~ _6_ I ----^—訂------~ (請先閲讀背面之注意事項再填寫本頁) 569176 A7 B7 五、發明説明u ) (請先閲讀背面之注意事項再填寫本頁) ,提案有電壓寫入型數位方式之驅動方法。於電壓寫入型 數位方式之驅動方法中,各畫素之OLED3006是以一定之亮 度選擇發光/非發光之兩個狀態。此時,於第30圖中之驅動 TFT3005是作爲選擇各畫素之電源線3005和OLED3006之 畫素電極3006a之連接的開關而予以動作。於電壓寫入型 數位方式中,於OLED3006發光之時,驅動TFT3004是在源 極、汲極間電壓Vds之絕對値比自閘極電壓Vgs減掉臨界 電壓Vth的電壓Vgs-Vth之絕對値小之動作區域的線性區域 上,尤其是在閘極電壓之絕對値較大之區域上動作。 於第31圖(B)中,以動作區域(2)表示著電壓寫入型數 位方式的驅動TFT3004之動作區域。動作區域(2)爲線性區 域,在該區域動作的驅動TFT3004是在施加相同閘極電壓 Vgs2之時,藉由臨界電壓等之偏差而所造成的汲極電流偏 差變小,幾乎流動一定電流Id3。因此,可以抑制流動 OLED3006之電流的偏差,可以抑制發光亮度的變動。 經濟部智慧財產局員工消費合作社印製 使用第32圖說明在各被施加於在線性區域中動作的驅 動TFT3 004和OLED3 00 6之電壓的關係。第32圖(A)是爲了 說明而僅表示第30圖中之驅動TFT3004和OLED3006的圖 示。在此,驅動TFT3004之源極端子被連接於電源線3005 上。以Vds表示驅動TFT3004之源極、汲極間電壓。以 V^ed表示OLED3006之陰極和陽極間之電壓。以I_D表示 流動OLED3006之電流。電流Iqled是與驅動TFT3004之汲 極電流Id相等。以 Vdd表示電源線 3005之電位。 〇LED 3 006之對向電極之電位是被設爲0V。於第32圖(B)中 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 569176 A7 B7 五、發明説明(5 ) ,3202是表示OLED3006之V〇LED和I〇LED(I-V特性)的曲線 。再者,3 201是表示第31圖(B)中閘極電極爲Vgs 2之時的 驅動TFT3004之源極、汲極間電壓Vs和汲極電流Id(I_D) 之關係的曲線。驅動TFT3004及OLED3006之動作條件(動 作點)是藉由該2個曲線之交叉點而決定。而且,驅動 TFT3004因在線性區域動作,故顯示於圖中之線性區域中的 曲線3201和曲線3202a之交叉點3203a則成爲動作點。即 是,OLED3006之陽極和陰極之間的電壓爲VaI,電流則成 爲 I〇LED 1 ° 另外,於具有電流寫入型類比方式之畫素之顯示裝置 中,藉由訊號線(源極訊號線)輸入訊號電流於各畫素中。在 此,訊號電流是線性地對應視頻訊號之亮度資訊的電流訊 號。將所輸入之訊號電流當作汲極電流的TFT之閘極電壓 是被保持於電容部。即使在如此之畫素上不執行藉由源極 訊號線輸入訊號電流之後,也持續將藉由電容部而所記憶 之電流流至0LED。如此一來,利用使輸入於源極訊號線之 訊號電流予以變化,而變化流至0LED之電流,進而控制 ◦ LED之發光亮度表現灰階。
以電流寫入型類比方式之晝素之例而言,第33圖是表 示揭示於「I DW ‘00’ p23 5 : Active Matrix Poly LED
Displays」的晝素構造,說明其驅動方法。於第33圖中畫 素是藉由OLED3306、選擇TFT330 1、驅動TFT3303、電容 元件(保持電容)3305保持TFT3302、發光TFT3304、源極訊 號線3307、第1閘極訊號線3 308、第2閘極訊號線3309、 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) —----------- (請先閲讀背面之注意事項再填寫本頁)
、1T 經濟部智慧財產局員工消費合作社印製 -8 - 569176 A7 B7 五、發明説明(6 ) 第3閘極訊號線3310、電源線3311所構成。 選擇TFT3301之閘極電極是被連接於第1閘極訊號線 3308。選擇TFT3301之源極端子和及極端子是一方被連接 於源極訊號線3307上,另一方則被連接於驅動TFT3303之 源極端子或汲極端子、保持TFT3302之源極端子或汲極端 子及發光TFT3304之源極端子或汲極端子上。在保持 TFT3 302之源極端子和汲極端子上,不與選擇TFT3 30 1連接 之側,是連接有保持電容3305之一方的電極及驅動 TFT3303之閘極電極。無與保持電容3305之保持TFT3302 連接之側,是連接有電源線3311。保持TFT3302之閘極電 極是連接於第2閘極訊號線3309。在驅動TFT3 303之源極 端子和汲極端子上,無與選擇TFT330 1連接之側,是連接 有電源線3311。在發光TFT33 04之源極端子和汲極端子上 ,無與選擇TFT330 1連接之側,是連接有OLED3306之一方 的電極3306a。發光TFT33 04之閘極電極是被連接於第3閘 極訊號線3310。OLED 33 06之另一方電極3306b是被保持著 一定電位。並且,OLED 3 3 06之兩個電極3306a及3306b中 ,將被連接於發光TFT3304之側的電極3306a稱做畫素電 極,將另一方之電極3306b稱做對向電極。 於第33圖所示之構成的畫素中,輸入於源極訊號線之 訊號電流之電流値,是被設爲藉由視頻訊號輸入電流値 3312所控制之構成。而且實際上,對應於多數畫素列之多 數視頻訊號輸入電流源3312,是相當於源極訊號線驅動電 路之一部分。在此,是表示將選擇TFT3301、保持TFT3302 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) ------------ (請先閲讀背面之注意事項再填寫本頁) 、1Τ 1·, 經濟部智慧財產局員工消費合作社印製 -9 - 569176 A7 B7 五、發明説明(7 ) 及發光TFT3 3 04當作η通道型TFT,將驅動TFT3 3 03當作p 通道型TFT將畫素電極3306a當作陽極之構成的畫素例。 (請先閲讀背面之注意事項再填寫本頁) 使用第34圖及第35圖說明第33圖之構成的畫素之驅 動方法。並且,於第34圖中選擇TFRT330 1、保持TFT3302 及發光TFT3304是爲了能易了解導通狀態、非導通狀態, 而表示記載成開關。再者,(TA1)〜(TA4)各畫素之狀態是對 應於第35圖之時序圖中之期間TA1〜TA4之狀態。 於第35圖中,G_ 1、G_ 2、G_ 3是各表示第1閘極 訊號線3308、第2閘極訊號線3309、第3閘極訊號線3310 之電位。再者,| Vgs |是驅動TFT3303之閘極電極(閘極 源極間電壓)之絕對値。Iq^d是流動OLED3306之電流。 是藉由視頻訊號輸入電流値3312之電流値。 經濟部智慈財產局員工消費合作社印製 於期間TA1中,當依據被輸入於第1閘極訊號線3308 之訊號,選擇期間TFT成爲導通狀態,再者,依據被輸入 於第2閘極訊號線3309之訊號,保持TFT3302成爲導通狀 態之時,電源線3311透過驅動TFT3303及選擇TFT330 1, 而與源極訊號線3307連接。因於源極訊號線3307流動藉由 視頻訊號輸入電流源3312而設定的電流量IvIDEQ,故當經過 充分時間成爲正常狀態時,驅動TFT3303之汲極電流則成 爲I VIDE◦,對應於汲極電流IVIDEQ之閘極電壓則被保持於保 持電容3005中。此時,發光TFT3304爲非導通狀態。電壓 被保持於保持電容3 305中,驅動TFT3 3 03之汲極電流被設 定成IvIDE〇之後,則於期間TA2中,第2閘極訊號線3 309 之訊號變化,且保持TFT3302成爲非導通狀態。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -10- 569176 A7 ____B7__ 五、發明説明(8 ) (請先閱讀背面之注意事項再填寫本頁) 接著,於期間TA3中,第1閘極訊號線3 308之訊號變 化,且選擇TFT3 30 1成爲非導通狀態。再者於期間TA4中 ,當藉由被輸入於第3閘極訊號線3310之訊號,發光 TFT3 304成爲導通狀態時,訊號電流IVIDE。則由電源線3311 經由源極、汲極間而被輸入至 OLED。如此一來, OLED3306是以對應著訊號電流IVIDE◦之亮度來發光。 將期間TA1〜TA4之一連串動作稱做訊號電流IvIDE◦之 寫入動作。此時,藉由類比性地變化訊號電流IVIDEQ,使 OLED3306之亮度予以變化,而表現灰階。 經濟部智慧財產局員工消費合作社印製 而且,於第35圖之時序圖中,期間TA1中驅動用 TFT3303之閘極電壓之絕對値| Vgs |,是隨著時間之經過 而增加,且表示保持對應於汲極電流IVIDEQ,之閘極電壓之 動作。這是相當於執行來自於電荷無被保持於保持電容 3305中之狀態的寫入動作之情形,或在之前的寫入動作中 被保持之驅動TFT3 3 03之閘極電壓之絕對値| Vgs |,比在 下一個寫入動作中流動藉由視頻訊號輸入電流源3312而設 定之一定汲極電流之時的驅動TFT3303之閘極電壓的絕對 値I Vgs |小之情形。 不限定於此,在之前的寫入動作中所保持之驅動 TFT3303之閘極電壓的絕對値| Vgs |,是比在下一個寫入 動作中流動藉由視頻訊號輸入電流源3312而設定之一定汲 極電流時的驅動TFT3303之閘極電壓的絕對値丨Vgs |大之 時,則在TA1中驅動用TFT33 03之閘極電壓之絕對値| Vgs I是隨著時間經過而減少,成爲保持對應於汲極電流IvIDE〇 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -11 - 569176 經濟部智慧財產局員工消費合作社印製 A 7 B7五、發明説明(9 ) 之閘極電壓的動作。 如上述般,於電流寫入型類比方式之顯示裝置中,驅 動TFT3303是在飽和區域動作。驅動TFT3303之汲極電流 是藉由源極訊號線3307所輸入之訊號電流而被設定。即是 ,驅動TFT3303即使有臨界電壓或移動度等之偏差,亦可 持續流動一定之汲極電流地使閘極電壓自動變化。 接著,第29圖是表示記載於日本特開2001- 147659公 報之畫素構造,以此作爲電流寫入型類比方式之畫素的其 他例,詳細說明其驅動方法。於第29圖中,畫素是藉由 OLED29 06、選擇 TFT2901、驅動 TFT2903、電流 TFT2904、 電容元件(保持電容)2905、保持TFT2902、源極訊號線2907 、第1閘極訊號線2908、第2閘極訊號線2909、電源線 2911所構成。 選擇TFT2901之閘極電極是被連接於第1閘極訊號線 2908。選擇TFT2901之源極端子和汲極端子是一方被連接 於源極訊號線2907,另一方則被連接電流TFT2904之源極 端子或汲極端子及保持TFT2902之源極端子或汲極端子上 。在電流TFT2904之源極端子和汲極端子上,無與選擇 TFT290 1連接之側,是連接有電源線2911。在保持TFT2902 之源極端子和汲極端子上,無與選擇TFT2901連接之側, 是連接有保持電容2905之一方的電極及驅動TFT2903之閘 極電極。保持電容2905之另一方側是連接有電源線2911。 保持TFT2902之閘極電極是連接有第2閘極訊號線2909。 驅動TFT2903之源極端子和汲極端子之一方是被連接於電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) -12- 569176 A7 B7 五、發明説明(1〇 ) (請先閱讀背面之注意事項再填寫本頁) 源線2911上,另一方則與OLED2906之一方電極2906a連 接。OLED2906之另一方電極2906b是被保持成一定電位。 並且,將被連接於OLED2906之驅動TFT2903之側的電極 2906a稱做畫素電極,將另一方之電極2906b稱做對向電極 〇 於第2 9圖所示之構成的畫素中,輸入於源極訊號線之 訊號電流之電流値,是被設爲藉由視頻訊號輸入電流値 2912所控制之構成。而且實際上,對應於多數畫素列之多 數視頻訊號輸入電流源29 1 2,是相當於源極訊號線驅動電 路之一部分。 經濟部智慧財產局員工消費合作社印製 於第29圖中,是表示將選擇TFT2901、保持TFT2902 當作η通道型TFT,以p通道型TFT構成驅動TFT2903、電 流TFT2904,並將畫素電極2906a當作陽極之構成的畫素例 。在此,爲了簡便,將驅動TFT2903之電流特性是構想成 與電流TFT2904之電流特性相等者。使用第28圖及第27 圖說明第29圖之構成的畫素之驅動方法。並且,於第28 圖中選擇TFRT2901、保持TFT2902是爲了能易了解導通狀 態、非導通狀態,而表示記載成開關。再者,(TA1)〜(TA4) 各畫素之狀態是對應於第27圖之時序圖中之期間TA1〜 TA4之狀態。 於第27圖中,G_ 1、G_ 2是各表不第1閘極訊號線 2908、第2閘極訊號線2909之電位。再者,I Vgs |是驅動 TFT2903之閘極電極(閘極源極間電壓)之絕對値。I〇ud是流 動OLED2906之電流。IvIDE◦是藉由視頻訊號輸入電流値 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -13- 569176 A7 B7 五、發明説明(11 ) 2912之電流値。 (請先閲讀背面之注意事項再填寫本頁) 於期間TA1中,當依據被輸入於第1閘極訊號線2908 之訊號,選擇期間TFT2901成爲導通狀態,再者,依據被 輸入於第2閘極訊號線2909之訊號,保持TFT2902成爲導 通狀態之時,電源線 2911透過電流 TFT2904、保持 TFT2902及選擇TFT2901,而與源極訊號線2907連接。因 於源極訊號線2907流動藉由視頻訊號輸入電流源2912而設 定的電流量I^DEQ,故當成爲正常狀態時,電流TFT2904之 汲極電流則成爲◦,對應於此之閘極電壓則被保持於保 持電容2905中。 電壓被保持於保持電容2905,電流TFT2904之汲極電 流被設定成IvIDEq後,於期間ΤΑ2中,第2閘極訊號線 2909之訊號變化,並且保持TFT2902成爲非導通狀態。此 時,於驅動TFT2903流動著I^DE〇之汲極電流。訊號電流 IvIDE0是透過驅動 TFT2903 而被輸入至 OLED2906。 OLED2906是以對應著訊號電流IvIDE〇之亮度來發光。 經濟部智慧財產局員工消費合作社印製 接著,於期間TA3中,第1閘極訊號線2908之訊號變 化,並且選擇TFT290 1成爲非導通狀態。選擇TFT2901成 爲非導通狀態之後,訊號電流Iv 1D E ◦是由電源線2 9 11透過 驅動TFT2903而被供給至OLED, OLED2906是持續發光。 將期間TA1〜TA3之一連串動作稱做訊號電流◦之 寫入動作。此時,藉由類比性地變化訊號電流IVIDE◦,使 OLED3306之亮度予以變化,而表現灰階。 如上述般,於電流寫入型類比方式之顯示裝置中,驅 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -14- 569176 A7 B7 五、發明説明(12 ) (請先閱讀背面之注意事項再填寫本頁) 動TFT2903是在飽和區域動作。驅動TFT2903之汲極電流 是藉由源極訊號線2907所輸入之訊號電流而被設定。即是 ,若使相同畫素內之驅動TFT2903和電流TFT2904之電流 特性一致,驅動TFT2903即使有臨界電壓或移動度等之偏 差,亦可持續流動一定之汲極電流地使閘極電壓自動變化 〇 施加於OLED之電壓和流動的電流量之關係(I-V特性) ,是藉由周圍之環境溫度或OLED之惡化等之影響而變化 。因此,在線性區域中使代表以往之電壓寫入型之數位方 式的驅動TFT予以動作之顯示裝置中,即使施加一定電壓 於OLED之兩電極間之時,實際所流動之電流變化亦成爲 問題。 第36圖是針對以往之電壓寫入型,使用數位方式之驅 動方法的顯示裝置中,藉由OLED之I-V特性惡化等而變化 之時的動作點之變化而予以表示。 經濟部智慧財產局員工消費合作社印製 第36圖(A)是僅表示第30圖中之驅動TFT3004和 OLED3006的圖示。在此,驅動TFT3004之源極端子是被連 接於電源線3005上。以Vds表示驅動TFT3004之源極、汲 極間電壓。以Vqled來表不OLED3006之陰極和陽極間之電 壓。電流I〇lED是與驅動TFT3004之汲極電流Id相等。以 Vdd來表示電源線3005之電位。再者,將OLED3006之對 向電極之電位設爲0V。 於第 36圖(B)中,曲線 3202a是表示惡化前之 OLED3006之I-v特性,曲線3 202b是表示惡化後之Iv特性 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~ -15- 569176 A7 B7 五、發明説明(13 ) (請先閱讀背面之注意事項再填寫本頁) 。惡化前之驅動TFT3004及0LED3006之動作條件是由曲線 3 202a和曲線320 1之交叉點3202a所決定。惡化後之驅動 TFT3004及OLED3006之動作條件是由曲線3202b和曲線 320 1之交叉點3203b所決定。 於選擇發光狀態之畫素中,驅動TFT3004是輸入可成 爲導通狀態之閘極電位。此時,OLED3006之兩電極間之電 壓爲VaI。當OLED3 006惡化,其I-V特性變化時,即使輸 入相同閘極電壓動作點也變化,即使OLED3006之兩電極之 電壓與VaI幾乎相同,流動之電流亦從IqudI變化至Ic^ed2 。如此一來,依據各畫素之OLED3006之惡化狀況,變化 OLED3006之發光亮度。 經濟部智慧財產局員工消費合作社印製 另外,具有第33圖或第29圖所示般之畫素構成的使 用以往電流寫入型類比方式之驅動方法的顯示裝置中,是 藉由將一定電流流動至OLED來表現灰階。使用第37圖說 明因惡化等而變化此時之OLED之Ι-V特性之時的影響。並 且,與第33圖相同之部分是使用相同符號來表示,省略其 說明。再者,於第33圖中,發光TFT3304是單純以開關來 考慮,不必理會其源極、汲極間之電壓。 第37圖(A)是僅表示第33圖中之驅動TFT3303和 OLED3306的圖示。在此,驅動TFT3 303之源極端子是連接 有電源線3 305。以Vds表示驅動TFT3 303之源極、汲極間 電壓。以Vmed表示〇LED33 06之陰極和陽極間之電壓。以 Ioled表示來表示流動OLED3306之電流。電流Imed是與驅 動TFT3 303之汲極電流Id相等。以Vdd表示電源線3305 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -16- 569176 A7 B7 五、發明説明(Μ ) 之電位。再者,OLED3306之對向電極之電位是設爲0V。 (請先閱讀背面之注意事項再填寫本頁) 於第37圖(B)中,3710是表示驅動TFT3 3 03之源極、 汲極間電壓和汲極電流之關係的曲線。3702a是表示惡化前 之OLED3306之I-V特性的曲線,3702b是表示惡化後之 OLED3306之I-V特性的曲線。惡化前之驅動TFT3303及 OLED3306之動作條件是由曲線3702a和曲線370 1之交差黑占 3203a所決定。惡化後之驅動TFT3303及OLED3306之動作 條件是由曲線3702b和曲線3701之交叉點3703b所決定。 於電流寫入型類比方式之畫素中,驅動TFT3303是在 飽和區域中動作。於 OLED3306之惡化前後時,雖然 OLED3306之兩電極間之電壓從VbI變化至Vb2,但是流動 OLED3 3 06之電流是幾乎保持一定之Io^dI。對應於在此所 示之OLED之I-V特性之變化的驅動TFT及OLED之動作條 件之變化,是與第29圖所示之畫素構成中,驅動TFT2903 和OLED2906丰目同。 經濟部智慧財產局員工消費合作社印製 但是,於電流寫入型類比方式之驅動方法中,每當在 各畫素中執行顯示時,則必須將響應訊號電流之電荷保持 於各畫素之電容部(保持電容),並予以修正。此時,訊號電 流爲小時配線之交叉電容則成爲原因,於將訊號寫入於畫 素時,因必須將用以保持一定之電荷於保持電容的時間增 長,故將訊號電流俐落寫入則有困難。 再者,訊號電流爲小時,由於執行訊號電流之寫入的 畫素之外的被連接於源極訊號線之多數畫素所產生之漏電 流等之雜訊影響大,故無法以正確亮度使畫素予以發光之 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 一 -17- 569176 A7 B7 五、發明説明(15 ) 危險性高。 (請先閲讀背面之注意事項再填寫本頁) 再者,具有代表第29圖所示般之畫素之電流鏡電路的 畫素構成中,必須使電流鏡電路中連接閘極電極之1組 TFT電流特性成爲一致。但是,實際上,要使成爲該組對 的TFT之電流特性完全一致則有困難,會造成偏差。 在此,於第29圖中,將驅動TFT2903和電流TFT2904 之臨界値各設爲Vtha、Vthb。該些臨界値爲參差不齊,當 Vtha之絕對値| Vtha |比Vthb之絕對値| Vthb |小之時, 則考察執行黑顯示之情形。流電電流TFT2903之汲極電流 是相當於藉由視頻訊號輸入電流源2912而所設定之電流値 ImedI,被設爲0。但是,即使於電流TFT2903無流動汲極 電流,亦可在保持電容2905上,保持比| Vthb |略小的電 壓。因此,在此,因I Vthb | > | Vtha |,故驅動TFT2903 之汲極電流有可能並非爲0。如此一來,即使在執行黑顯示 之時,驅動TFT2903流動汲極電流,則導致OLED2906發光 。因此,有造成對比度降低之問題。 經濟部智慧財產局員工消費合作社印製 而且,於以往之電流寫入型類比方式之顯示裝置中, 雖然輸入訊號電流於各畫素之視頻訊號輸入電流源是被設 置於每各畫素列上,但是必須使該些之電流特性完全一致 ,並且使電流値類比性正確地予以變化而加以控制。因此 ,於使用多晶半導體薄膜之電晶體中,製作電流特性一致 之視頻訊號輸入電流源爲困難。依此,視頻訊號輸入電流 源是由1C晶片所製作。另外,形成畫素之基板由成本的面 來看是在玻璃等之絕緣基板(具有絕緣表面之基板)上製作爲 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -18- 569176 經濟部智慧財產局員工消費合作社印製 A7 __ B7_I_五、發明説明(16 ) 一般。在此,1C晶片是必須貼在玻璃等之絕緣基板上。因 此有於貼合之時所需要之面積大而無法縮小畫素區域周邊 之框邊面積的問題。 在此,本發明是減於上述之提案而所創作出,其目的 爲提供一種可不因惡化等而造成電流特性變化,可以一定 亮度使發光元件予以發光,並且,可加速對各畫素寫入訊 號之速度,表現正確之灰階,再者,可低成本、小型化之 顯不裝置及其驅動方法。 【發明之揭示】 本發明所涉及之顯示裝置是包含有畫素,由具有將第1 電流變換成電壓之機構;保持所變換之上述電壓之機構; 將所保持之上述電壓變換成第2電流之機構;和藉由數位 之影像訊號,將上述第2電流流向發光元件之機構而所構 成。 將上述所保持之上述電壓變換成第2電流之機構是包 含有變換成與上述第1電流之電流値相等之第2電流,或 與上述第1電流之電流値成比例之第2電流的機構。 本發明所涉及之顯示裝置是包含有藉由上述數位之影 像訊號之外的訊號,使上述第2電流不流向上述發光元件 之機構。 再者,該發明是一種是包含有具有流動一定電流之電 流源電路,和藉由數位之影像訊號切換ON、OFF(導通、非 導通)之開關部的畫素,控制發光元件之發光的顯示裝置, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) -19- 569176 A7 _______ B7_____ 五、發明説明(17 ) 上述開關部和上述電流源電路和發光元件是被串聯連接。 (請先閲讀背面之注意事項再填寫本頁) 而且,本發明之顯示裝置是包含具有第1端子和第2 端子,將流動上述第1端子和上述第2端子之間的電流設 定成一定的電流源電路(;具有第3端子和第4端子,藉由 數位之影像訊號切換上述第3端子和上述第4端子間之導 通狀態、非導通狀態的開關部;電源線;和電源基準線的 畫素,當選擇上述第3端子和上述第4端子間的導通狀態 時,於上述電源線和上述電源基準線之間連接著上述電流 源電路、上述開關部及上述發光元件,使流動上述第1端 子和上述第2端子間的電流可流至發光元件之陽極和陰極 間。 再者,本發明所示之顯示裝置,是包含有畫素,由具 有將第1電流當作第1電晶體之汲極電流之機構;保持上 述第1電晶體之閘極電壓之機構;將上述閘極電壓設爲與 上述第1電晶體之極性相等的第2電晶體之閘極電壓的之 機構;和藉由數位之影像訊號,使上述第2電晶體之汲極 電流流至發光元件之機構所構成。 經濟部智慧財產局員工消費合作社印製 於上述顯示裝置中,上述第1電晶體之閘極長度和閘 極寬度之比率和上述第2電晶體之閘極長度和閘極寬度之 比率爲不同,並且具有電氣性連接上述第1電晶體之閘極 電極和汲極端子的機構。 再者,上述顯示裝置,是具有藉由上述數位之影像訊 號之外的訊號,使上述第2電晶體之汲極電流不流至上述 發光元件的機構。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) " -20 - 569176 A7 B7 五、發明説明(18 ) (請先閲讀背面之注意事項再填寫本頁) 本發明所涉及之顯示裝置是包含畫素,由具有將第1 電流輸入至電晶體而當作上述電晶體之汲極電流之機構; 保持上述電晶體之閘極電壓之機構;和藉由數位之影像訊 號而施加電壓於上述電晶體之源極、汲極端子間,使藉由 所保持之上述閘極電壓而設定的上述電晶體的汲極電流流 至發光元件之機構所構成。 上述顯示裝置又具有電氣性連接上述電晶體之閘極電 極和汲極端子的機構,並且具有藉由上述數位之影像訊號 之外的訊號,使上述電晶體之汲極電流不流至上述發光元 件的機構。 於上述顯不裝置中,第1電流是藉由上述數位之影像 訊號而不變化。 於上述顯示裝置中,上述畫素是具有選擇對該畫素輸 出上述數位之影像訊號的機構,和保持上述數位之影像訊 號的機構。 再者,上述顯示裝置是具有多數上述畫素,上述第1 電流之電流値是在多數上述畫素之至少一部分上爲相同。 經濟部智慧財產局員工消費合作社印製 而且,本發明之顯示裝置,是具有輸入一定電流至上 述畫素的驅動電路。 本發明所涉及之顯示裝置之驅動方法,是在畫素中, 進行將所輸入之第1電流變換成第1電流,並保持所變換 之上述電壓的第1動作;和將所保持之上述電壓變換成第2 電流,並使上述第2電流流至發光元件的第2動作。 於上述驅動方法中,上述第2動作是包含選擇對上述 本紙張尺度適用中關家標準(CNS ) A4規格(210X297公釐) -21 - 569176 A7 B7 五、發明説明(19 ) (請先閲讀背面之注意事項再填寫本頁) 畫素輸入上述數位之影像訊號,並保持所輸入之上述數位 之影像訊號的動作,上述第丨動作和上述第2動作是獨立 進行。 於上述驅動方法中,藉由使1幀期間中之上述第2電 流流至上述發光元件之期間的比率予以變化,而表現灰階 〇 再者,±述驅動方法是將1幀期間分割成多數之子幀 期間,並針對上述多數子幀期間,各執行上述第2動作, 而表現灰階,並在上述多數子幀期間之至少一個中,藉由 上述數位之影像訊號之外的訊號,使上述第2電流不流至 上述發光元件,而設置非顯示期間,並在上述非顯示期間 中執行上述第1動作。 使用第1圖說明上述本發明所涉及之顯示裝置及其驅 動裝置之基本構成。 經濟部智慧財產局員工消費合作社印製 第1圖是表示本發明之顯示裝置之畫素之構成的模式 圖。本發明之顯示裝置之各畫素是具有電流源電路和開關 部和發光元件。發光元件和電流源電路和開關部是串聯地 連接於電源基準線和電源線之間。而且,電流源電路是被 設爲流動所設定的一定電流。再者,發光元件是若爲藉由 電流或電壓等控制狀態之元件,則任何皆可。例如可舉出 EL元件(尤其將使用有基材料者稱爲〇LED)或FE (Field Emssion)元件等。除此之外,若爲藉由電流或電壓控制狀態 之元件,則可適用於本發明。 OLED是具有陽極和陰極和被挾持於其間之有基化合物 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公慶)~' -22- 569176 A7 B7 五、發明説明(20 ) (請先閱讀背面之注意事項再填寫本頁) 層的構成。暘極和陰極各對應於第1電極及第2電極,藉 由施加電壓於該些電極間而使0LED發光。有基化合物層 一般爲疊層構造。可代表性舉例的有如「空穴輸送層/發光 層/電子輸送層」般之疊層構造。除此之外,即使爲在陽極 上依序疊層空穴注入層/空穴輸送層/發光層/電子輸送層, 或是空穴注入層/空穴輸送層/電子輸送層/電子注入層的構 造亦可。即使對發光層摻雜螢光性色素等亦可。因此上述 空穴注入層、空穴輸送層、發光層、電子輸送層、電子注 入層等是包含所有的有機化合物層。當自一對電極(陽極和 陰極)施加一定之電壓於上述構造所形成之有機化合勿層時 ,在發光層中引起載子再次結合而予以發光。並且,0LED 即使爲利用來自單重態激子的發光(螢光)者,或利用來自三 重態的發光(燐光)者,任一者皆可。 經濟部智慧財產局員工消費合作社印製 於第1圖中代表性表示依發光元件、開關、電流源電 路之順序被串聯連接於電源基準線和電源線之間的構成。 本發明並不限定於此,例如即使爲一發光元件、電流源電 路、開關部之順序被串聯連接於電源基準線和電源線之間 的構成亦可。即是,發光元件、電流源電路、開關部即使 以任何順序被串聯連接於電源基準線和電源線之間亦可。 而且,開關部即使被多數設置亦可。例如,可以設置成在 電源基準線和電源線之間,串聯連接發光元件和第1開關 部和第2開關部和電流源電路的構成。再者,開關部即使 爲與電流源電路之一部分共有的構成亦可。即是,即使爲 將構成電流源電路之元件的一部分當作開關部使用的構成 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -23- 569176 A7 B7 五、發明説明(21 ) 亦可。 (請先閲讀背面之注意事項再填寫本頁) 依據使用數位之影像訊號,切換開關部之〇N、OFF(導 通、非導通)。再者,流動電流源電路之一定電流的大小, 是藉由自畫素外部所輸入之控制訊號而設定。開關部爲〇N 狀態之時,則於發光元件流動藉由電流源電路而設定之一 定電流,進而予以發光。開關部爲OFF狀態之時,則於發 光元件不流動電流,不予以發光。如此,依據影像訊號控 制開關部之ON、OFF而表現灰階。 經濟部智慈財產局R工消費合作社印製 設置多數開關部之時,該些多數開關部各切換ON、 〇FF之訊號,即使爲影像訊號或其他任意之訊號,或是影 像訊號和其他之任意訊號之雙方亦可。但是,多數開關部 中之至少1個開關部是必須藉由影像訊號而切換ON、OFF 。例如,爲於電源基準線和電源線之間,串聯連接發光元 件和第1開關部和第2開關部和電流源電路之構成時,可 以設定成第1開關部是藉由影像訊號切換〇N、〇FF,第2 開關部是藉由影像訊號之外的訊號來切換〇N、OFF的構成 。或是亦可設定成第1開關部、第2開關部同時是藉由影 像訊號切換〇N、OFF之構成。 於本發明之顯示裝置中,驅動開關部之影像訊號之外 ,另輸入用以設定流動電流源電路之一定訊號的控制訊號 。即使以電壓訊號或電流訊號作爲控制訊號亦可。再者, 書控制訊號於電流源電路之時機,是可以任意設定。對電 流源電路輸入控制訊號,即使與對開關部輸入影像訊號同 步亦可,即使爲非同步亦可。 本紙張尺度適用中國國家標準(CNS ) A4規格(2l〇X297公釐) -24- 569176 A7 B7 五、發明説明(22 ) (請先閲讀背面之注意事項再填寫本頁) 於本發明之顯示裝置中,因執行晝像顯示之時流動於 發光元件之電流被保持一定,故不因發光元件惡化而致使 電流特性變化,可以一定亮度予以發光。 於本發明之顯示裝置中,其特徵具有流動配置在各畫 素之電流源電路的電流大小,是藉由影像訊號之外的訊號 而所控制,經常爲一定。再者,使用數位之影像訊號驅動 開關部,選擇使一定電流流動或不流動於發光元件,而切 換發光狀態、非發光狀態,以數位方式來表現灰階之點。 於本發明之顯示裝置之畫素構成中,藉由影像訊號發 光狀態無被選擇之畫素,因藉由開關部被輸入至發光元件 之電流完全被遮蔽,故可表現正確之灰階。即是,可以爲 了顯示黑色,而避免些許發光。因此,可以抑制對比度下 降。再者,因依據以數位之影像訊號選擇開關部之ON、 OFF狀態,選擇各畫素之發光狀態或非發光狀態,故可以 加速對畫素寫入影像訊號。 經濟部智慧財產局員工消費合作社印製 於以往之電流寫入型類比方式之畫素構成中,是必須 配合亮度而縮小輸入於畫素之電流,有受雜訊影響較大之 問題。另外,於本發明之顯示裝置之畫素構成中,若將流 動電流源電路的一定電流設定成某程度的大電流値,則可 以降低雜訊之影響。 再者,於以往之電流寫入型類比方式之畫素時,影像 訊號爲電流。因此,爲了更寫影響資訊,則必須以配合其 亮度之電流値,更寫保持畫素之影像資訊。此時,1幀期間 因爲1/60秒,故在其時間內需要每幀更寫全畫素之影像資 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公董) -25- 569176 A7 B7 ___ 五、發明説明(23 ) (請先閱讀背面之注意事項再填寫本頁) 訊。因此,若決定顯示裝置之規格(例如,畫素數等),則在 每1晝素所決定之時間內,必須更寫影像資訊。因此,尤 其當訊號電流値小時,因配線負荷(交叉電容或配線電阻等) 之影響,造成在所決定之時間內正確更寫影像資訊爲困難 〇 但是,於本發明中,影像訊號外另輸入控制訊號,設 定流動畫素電流源電路的電流値。然後,輸入控制訊號之 時機,或所輸入之期間,或所輸入之週期爲任意。因此, 可以避免造成以往之情形般的狀態。 而且,於以往之電流寫入型類比方式之顯示裝置中, 經濟部智慧財產局員工消費合作社印製 必須設置用以將對應著影像訊號之類比的訊號電流輸入至 配置在各畫素之電流源電路上。該驅動電路因以對各畫素 正確地輸出類比的訊號電流爲最理想,故需以1C晶片來製 作。因此,有成本高,小型化難之問題。另外,於本發明 之顯示裝置中,不需要用以將流動配置在各畫素之電流源 電路的電流値配合影像訊號而使其變化的驅動電路。即是 ,爲不需要用1C晶片來製作之外裝驅動電路的構成,故可 以實現低成本及小型化。 如此一來,可提供不因發光元件惡化而使電流特性變 化,可以一定之亮度予以發光,並且,寫入訊號至各畫素 的速度既快又可表現正確之灰階,再者,低成本且小型化 之餘頁不裝置及其驅動方法。 【用以實施本發明之最佳形態】 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -26- 569176 A7 B7 五、發明説明(24 ) (請先閲讀背面之注意事項再填寫本頁) 第3圖(A)是表示本發明之顯示裝置之畫素的構成模式 圖。於第3圖(A)中,各畫素100是藉由掃描線G、影像訊 號輸入線S、電源線W、開關部101、電流源電路1 〇2及發 光元件1 〇 6而所構成。 於各畫素100中,開關部101是具有端子C及端子D。 發光元件106之畫素電極106a是與開關部之端子D連接。 開關部之端子C是與電流源電路102之端子B連接。電流 源電路102之端子A是與電源線W連接。電流源102是藉 由在圓中配置箭號的記號而模式性地予以表示。電流源電 路1 02是將正的一定電流向該記號之箭號方向流動,即是 自端子A朝向朝向端子B之方向。將端子A或端子B之一 方稱做電流源電路1 02之輸入端子,另一方則稱做電流源 102之輸出端子。 經濟部智慧財產局員工消費合作社印製 藉由影像訊號輸入線S輸入選擇發光狀態之訊號的畫 素100中,開關部101之端子C和端子D間成爲導通狀態 。如此一來,經由開關部101之端子C和端子D間及電流 源電路102之端子A和端子B間,發光元件106之畫素電 極106a則與電源線W連接。 開關部101是具有依據藉由掃描線G所輸入的訊號而 切換對影像訊號輸入線S上之影像訊號之晝素之輸入的第1 開關,和藉由被輸入至畫素之影像訊號切換ON、OFF的第 2開關。依據切換第2開關之ON、OFF,切換開關部之端 子C和端子D之間的導通及非導通狀態。將端子C或端子 D之一方稱做開關部1〇1之輸入端子,另一方則稱做開關部 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -27 - 569176 A7 B7 五、發明説明(25 ) 101之輸出端子 (請先閲讀背面之注意事項再填寫本頁) 發光元件106是表示將電流自畫素電極106a朝向對向 電極1 06b,或朝向其相反方向流動,響應其電流而變化亮 度的元件。 於第3圖(A)中,因電流源電路102之端子A被連接於 電源線W,端子B透過開關部101之端子C和端子D間, 被連接於發光元件106之畫素電極106a,故發光元件106 之畫素電極106a成爲陽極,對向電極106b成爲陰極。此時 ,給予至發光元件106之對向電極106b之電位Vcom是被 設定成比電源線W之電位低。電位Vcom是藉由電源基準 線(無圖示)而被給予。 另外,即使爲電流源電路102之端子A連接於開關部 101之端子C,端子B被連接於電源線W之構造亦可。此 時,發光元件106之畫素電極106a成爲陰極,對向電極 106b成爲陽極。被給予至發光元件106之對向電極106b之 電位Vcom是被設定成比電源線W之電位高。 經濟部智慧財產局員工消費合作社印製
再者,因電流源電路1 02和開關部1 0 1和發光元件1 06 之連接順序爲任意即可,故例如,電流源電路1 02即使被 配置在開關部101和發光元件106之間亦可。即是,即使 爲電流源電路102之端子B與發光元件106之畫素電極 106a連接,電流源電路102之端子A與開關部101之端子 D連接,開關部101之端子C與電源線W連接之構造亦可 。即是,電流源電路102之端子A與發光元件106之畫素 電極連接,電流源電路1 02之端子B與該關部1 〇 1之端子D 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) •28- 569176 A7 B7 五、發明説明(26 ) (請先閲讀背面之注意事項再填寫本頁) 連接,開關部101之端子C與電源線W連接的構成亦可。 此時,發光元件106之畫素電極106a成爲陰極,對向電極 106b成爲陽極。此時,被給予至發光元件106之對向電極 106b的電位Vcom,是被設定成比電源線W之電位高。 於開關部101,端子C和端子D間成爲導通狀態之畫 素100中,藉由電流源電路102而設定之一定電流被輸入 發光元件106中,發光元件106則發光。 電流源電路102之基本構造例如第3圖(B)及第3圖(C) 所示般。可舉出流動各畫素之電流源的一定電流是藉由電 流訊號而被設定的電流源電路的例子。將如此構成之電流 源電路稱做電流控制型電流源電路。第3圖(B)及第3圖(C) 中之端子A及端子B於第3圖(A)中是對應於端子A及端子 B 0 經濟部智慧財產局員工消費合作社印製 於第3圖(B)及第3圖(C)中,電流源電路102是具有電 晶體(電流源電晶體)1 1 2和電容元件(電流源電容)1 1 1。在飽 和區域動作的電流源電晶體11 2之汲極電流是成爲對應於 由畫素外部所輸入的一定電流(以下,表示記載成基準電流) 的一定電流(以下,表示記載成畫素基準電流)。即是,由畫 素外部輸入一定電流(基準電流)。此時的閘極電壓Vgs(以 下,表示記載成畫素對應基準電壓)是當藉由電流源電容 111被保持時,則在電流源電晶體1 1 2在飽和區域動作時, 對應於基準電流的一定電流(畫素基準電流)當作汲極電流而 流向電流源電晶體112及發光元件106。如此一來,由外部 之電流源不輸入基準電流後,電流源電晶體112也是當施 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -29 - 569176 A7 B7 五、發明説明(27 ) (請先閲讀背面之注意事項再填寫本頁) 加電壓於源極、汲極間時,響應被電流源電容1 1 1保持的 畫素對應基準電壓而流動畫素基準電流。而且,電流源電 容111亦可藉由利用其他的電晶體之閘極電容等而省略。 在各畫素上所配置的電流源電容111中,將電流源電 晶體112取得並保持用以流動畫素基準電流所需的聞極電 壓的動作稱做畫素之設定度做。並且,作爲本發明中之電 晶體,即使爲薄膜電晶體(TFT),或單晶電晶體等之電晶體 中之任一者亦可。 再者,即使爲利用有機物的電晶體亦可。例如,作爲 單晶電晶體,可以爲使用SOI技術而形成的電晶體。作爲 薄膜電晶體,即使爲使用多晶半導體或非晶質半導體當作 活性層者亦可。例如,可以爲使用聚矽的TFT,或使用非 晶矽的TFT。 經濟部智慧財產局員工消費合作社印製 於電流源電路1 02中,汲極電流流至電流源電晶體11 2 之時,電流源電容11 1之一方電極是與電流源電晶體1 1 2 之閘極電極連接,另一方(圖中,以端子A’表示)是被給予 一定電位。藉由被電流源電容1 11所保持的電荷,保存電 流源電晶體11 2之閘極電極的電位(閘極電位)。在此,雖然 即使端子A’之電位和電源流電晶體112的源極端子之電位 相同亦可,不相同亦可,但是,於電流源電晶體11 2流動 畫素基準電流時,各端子間的電位差經常爲相同。如此一 來,於電流源電晶體11 2流動晝素基準電流之時的閘極電 壓Vgs(畫素對應基準電壓)則被保持。在飽和區域動作的電 晶體中,響應閘極電壓Vgs汲極電流也變化。因此,即使 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -30- 569176 A7 B7 五、發明説明(28 ) (請先閲讀背面之注意事項再填寫本頁) 源極端子之電位變化,爲了使閘極電壓Vgs爲一定,端子 A’是被連接於源極端子上爲理想。而且,於第3圖(B)和第 3圖(C)中,電流源電晶體112之極性爲不同。於第3圖(B) 中,電流源電晶體112爲p通道型,第3圖(C)中爲η通道 型。 於如第3圖(Α)所示般地被連接,電流源電晶體112爲 Ρ通道型之時,電流源電晶體11 2是電流從源極端子流至汲 極端子。再者,電流源電晶體11 2爲η通道型之時,電流 則從電流源電晶體11 2之汲極端子流向源極端子。依此, 電流源電晶體11 2爲ρ通道型之時,電流源電晶體11 2之 源極端子是被端子Α連接,汲極端子是被端子Β連接。另 外,電流源電晶體112爲η通道型之時,電流源電晶體112 之汲極端子被端子Α連接,源極端子則被端子Β連接。 作爲藉由從畫素外部所輸入之電流訊號(基準電流)來控 制畫素基準電流的手段,大致分爲2種方法。 經濟部智慧財產局員工消費合作社印製 第1種是命名爲電流鏡方式的方法。電流鏡電路是具 有與閘極電極電氣性連接的1對電晶體,具有一方電晶體 的閘極電極和汲極端子電氣性連接的構成。於電流鏡方式 中,構成電流鏡電路的1對電晶體中,將一方之電晶體當 作電流源電晶體112,將另一方之電晶體當作電流電晶體。 爲將電流電晶體之汲極端子和閘極電極電氣性連接,於其 源極、汲極間輸入基準電流的手法。 另一種是命名爲同一電晶體方式的方法。同一電晶體 方式是在汲極端子和閘極電極被電氣性連接的電流源電晶 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇'〆297公釐) -31- 569176 A7 經濟部智慧財產局員工消費合作社印製 _ B7_五、發明説明(29 ) 體11 2的源極、汲極間,直接輸入基準電流的手法。而且 ,作爲同一電晶體方式之變形,則稱爲多閘方式。 將使用電流鏡方式的電流源電路稱爲電流方式的電流 源電路,將使用同一電晶體方式的電流源電路稱爲同一電 晶體方式的電流源電路,將使用多閘方式的電流電路稱爲 多閘方式的電流源電路。電流源電路1 02 —旦,輸入基準 電流則將晝素對應基準電壓保持於電流源電容111,執行畫 素設定動作後,被電流源電容111所保持之電荷在不放電 之範圍下,無須再次執行輸入基準電流之動作。被電流源 電容1 1 1所保持之電荷,實傺上,因漏電流或各種雜訊之 影響,當時間經過時,則造成變化。在此,需要定期性的 反覆執行畫素設定動作。但是,一旦,執行畫素設定動作 後,定期性執行的畫素設定動作中,僅將因漏電流而使被 電流源電容所保持之電荷產生變化的部分,修正保持電荷 即可。因此,比起開始的畫素設定動作,之後定期性執行 的畫素設定動作所花需之時間以較短時間即可。 (實施形態1 ) 表示本發明之顯示裝置之畫素構成的一例。第4圖是 表示配置在各畫素上的電流源電路之構成例。於第4圖中 ,與第3圖相同之部分使用相同符號表示。於第4圖中, 表示電流鏡方式之電流源電路的例。電流源電路1 02是藉 由電流源電容111、電流源電晶體112、電流電晶體1405、 電流輸入電晶體1403、電流保持電晶體1404、電流線CL、 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閱讀背面之注意事項再填寫本頁) -32 - 569176 Α7 Β7 五、發明説明(30 ) (請先閱讀背面之注意事項再填寫本頁) 訊號線GN、訊號線GH而所構成。電流源電晶體112和電 流電晶體1405因是以一對來構成電流鏡電路,故極性必須 相等。再者,在相同畫素內之該兩個電晶體的電流特性以 相等爲較理想。在此,於本實施形態中,電流源電晶體11 2 和電流電晶體1405是設定成相等。 經濟部智慧財產局員工消費合作社印製 於第4圖中,表示將電流源電晶體11 2及電流電晶體 1405設爲p通道型的例。而且,將電流源電晶體112及電 流電晶體1405設爲η通道型之情形,隨著第3圖(C)所示之 構造,亦可容易應用。將此時之例表示於第23圖。於第23 圖中,與第4圖相同之部分使用相同符號表示。於第23圖 中,追加電晶體1801及1 803是爲了於畫素設定動作之時防 止電流流動至電流源電晶體11 2而所設置。即是,於畫素 設定動作時,追加電晶體1801及1 803爲非導通狀態。另外 ,於執行畫像顯示之時則爲導通狀態。再者,追加電晶體 1 802是爲了於執行畫像顯示時防止電流流動於電流電晶體 1405而所設置。即是,於畫素設定動作時,追加電晶體 1 802爲導通狀態。另外,於執行畫像顯示之時,則爲非導 通狀態。 以下,以第4圖爲例予以說明。電流輸入電晶體1403 、電流保持電晶體1404雖然爲η通道型,但是即使爲單以 開關動作的Ρ通道型亦可。 電流源電晶體112之閘極電極和電流電晶體1405之閘 極電極及電流源電容111之一方的電極是被連接。再者, 電流源電容111之另一方電極是與電流源電晶體112之源 本紙張尺度適用中國國家標準(CNS ) Α4規格(210'〆297公釐1 — -33 - 569176 A7 B7 五、發明説明(31 ) (請先閱讀背面之注意事項再填寫本頁) 極端子及電流電晶體1405之源極端子連接,並與電流源電 路102之端子A連接。電流電晶體1405之閘極電極和汲極 端子是透過電流保持電晶體1404之源極、汲極端子間而被 連接。電流保持電晶體1404之閘極電極是與訊號線GH連 接。電流電晶體1405之汲極端子和電流線CL是透過電流 電晶體1403之源極、汲極端子間而被連接。電流輸入電晶 體1403之閘極電極是與訓澳線GN連接。再者,電流源電 晶體112之汲極端子是與端子B連接。 於且於上述構成中,即使將電流輸入電晶體1403配置 在電流電晶體1405和端子A之間亦可。即是,即使爲電流 電晶體1405之源極端子透過電流輸入電晶體1403之源極、 汲極端子間而與端子A連接,電流電晶體1405之汲極端子 與電流線CL連接之構成亦可。 經濟部智慧財產局員工消費合作社印製 再者,於上述構成中,即使電流電晶體1405及電流源 電晶體112之閘極電極不透過電流輸入電晶體1403之源極 、汲極端子間,而與電流線於電流源電晶體CL連接亦可。 即是,即使爲電流保持電晶體1404之源極端子及汲極端子 之不與電流電晶體1405及電流源電晶體112的閘極電極連 接之側,直接與電流線CL連接的成亦可。此時,藉由調整 電流線CL的電位,可以縮小電流保持電晶體1404之源極 、汲極間電壓。其結果,電流保持電晶體1404爲非導通狀 態時,可以縮小電流導持電晶體1404的漏電流。 限定於此,電流保持電晶體1404成爲導通狀態之時, 若使電流電晶體1405之閘極電極的電位與電流線DL之電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -34- 569176 Α7 Β7 五、發明説明(32 ) (請先閱讀背面之注意事項再填寫本頁) 位相等而連接即可。即是,於畫素設定動作時,若如61圖 (a)所示般,於發光時,若如第61圖(b)即可。即是,如此 地被連接有配線或開關即可。因此即使成爲第67圖般亦可 。而且,於第67圖中,與第4圖相同之部分使用相同符號 表示,省略說明。 接著,將第3圖(A)中之開關部的構成例表示於第13圖 中。並且,於第13圖中,與第3圖相同之部分使用相同符 號表示。於第13圖中,開關部1 〇 1是藉由3個電晶體(選擇 電晶體301、驅動電晶體302、消去電晶體304),和1個電 容元件(保持電容303)所構成。保持電容303是依據之閘極 電容等,而可以省略。 於第13圖中,雖然將驅動電晶體302設爲p通道型, 將選擇電晶體301及消去電晶體304設爲η通道型,但是 並不限定於此構成。因僅作爲開關動作,故即使選擇電晶 體301、驅動電晶體302、消去電晶體304各爲η通道型或 Ρ通道型中之任一者亦可。 經濟部智慧財產局員工消費合作社印製 而且,驅動電晶體302即使在飽和區域予以動作亦可 。依據使驅動電晶體302在飽和區域動作,而可補充與驅 動電晶體302串聯連接的電流源電路之電流源電晶體112 之飽和區域特性。飽和區域特性是表示對於源極、汲極間 電壓,汲極電流被保持一定的特性。再者,補充飽和區域 特性是指即使在飽和區域中動作的電流源電晶體112中, 隨著增加源極、汲極間電壓而抑制增加汲極電流之意。而 且/取得上述效果,驅動電晶體302和電流源電晶體112 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -35- 569176 A7 _ B7 五、發明説明(33 ) 必須爲同極性。 (請先閱讀背面之注意事項再填寫本頁) 針對補充上述飽和區域特性之效果說明如下。例如, 當注目於增加電流源電晶體11 2之源極、汲極間電壓之時 。電流源電晶體112和驅動電晶體302是被串聯連接。依 此,依據電流源電晶體11 2之源極、汲極間電壓之變化, 使得驅動電晶體302之源極端子之電位變化。如此一來, 當驅動電晶體302之源極、閘極間電壓之絕對値變小時, 驅動電晶體302之I - V曲線則變化。該變化方向爲減少汲 極電流的方向。如此一來,與驅動電晶體302串聯連接的 電流源電晶體11 2之汲極電流則減少。同樣的,當電流源 電晶體11 2之源極、汲極間電壓減少時,電流源電晶體11 2 之汲極電流則增加。如此一來,可得到將流動電流源電晶 體11 2之電流保持於一定的效果。 經濟部智慧財產局員工消費合作社印製 針對第1 3圖之開關部之構成詳細說明如下。選擇電晶 體301之閘極電極是與掃描線G連接。選擇電晶體301之 源極端子和汲極端子是一方與影像訊號輸入線S連接,另 一方則與驅動電晶體302之閘極電極連接。驅動電晶體302 之源極端子和汲極端子是一方被端子D連接,另一方被端 子C連接。保持電容303之一方電極是與驅動電晶體302 之閘極電極連接,令電極則與配線Wc。連接。消去電晶體 304之源極端子和汲極端子是一方與驅動電晶體302之閘極 電極連接,另一方則與配線Wc〇連接。消去電晶體304之 閘極電極是與消去用訊號線RG連接。 而且。消去電晶體304之源極端子及汲極端子是不限 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29?公釐) " -36- 569176 A7 B7 五、發明説明(34 ) (請先閱讀背面之注意事項再填寫本頁} 定於上述連接構造。可形成藉由使消去電晶體304成爲導 通狀態,而釋放被保持電容303所保持之電荷般之各種連 接構造。即是,若成爲藉由使消去電晶體304呈導通或非 導通,而得驅動電晶體302成爲非導通的連接構造即可。 接著,針對第1 3圖所示之開關部和消去電晶體304之 配置方法爲不同的構成予以說明。第43圖(A)是表示開關部 之一例。與第1 3圖相同之部分使用相同符號表示省略說明 。於第43圖(A)中,藉由將消去電晶體304串聯地配置在被 輸入於發光元件的電流之路徑上,並使消去電晶體304成 爲非導通狀態,而強制性使電流不流動至發光元件上。若 滿足該條件,即使將消去電晶體304配置在任何處亦可。 藉由使消去電晶體成爲非導通狀態,則可以使畫素一律成 爲非發光狀態。 經濟部智慧財產局員工消費合作社印製 於第43圖(B)中表示開關部101之另外構成。於第43 圖(B)中,是透過消去電晶體304之源極、汲極端子間而施 加規定電壓於驅動電晶體302之閘極電極上,並使驅動電 晶體302成爲非導通狀態的手法。與第1 3圖相同部分使用 相同符號省略說明。於該例中,消去電晶體304之源極端 子或汲極端子之一方是與驅動電晶體302之閘極電極連接 ,另一方是與配線Wr連接。適當地決定配線Wr之電位。 如此一來,配線Wr之電位透過消去電晶體而被輸入驅動電 晶體302之閘極電極時,驅動電晶體302則成爲非導通狀 態。 再者,於第43圖(B)所示之構成中,即使使用二極體代 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -37- 569176 A7 B7 五、發明説明(35 ) (請先閱讀背面之注意事項再填寫本頁) 替消去電晶體304亦可。將此構成表示於第43圖(C)中。使 配線Wr之電位予以變化,使二極體3040之兩格電極中, 不與驅動電晶體302之閘極電極連接之側的電極之電位予 以變化。藉此,使驅動電晶體302之閘極電壓變化,可以 使驅動電晶體302成爲非導通狀態。並且,二極體3040即 使使用二極體連接(電氣性連接閘極電極與汲極端子)的電晶 體亦可。此時,即使使用掃描線G來代替配線Wr亦可。於 第43圖D中表示使用掃描線G代替配線Wr的構成。此時 ,當考慮掃描線G之電位,則需注意選擇電晶體301之極 性。 經濟部智慧財產局員工消費合作社印製 針對具有上述構成的電流源電路及開關的畫素,說明 如下。第5圖是表示將具有第4圖所示構成之電流源電路 102,和第13圖所示構成之開關部101的畫素100配置成X 列y行之矩陣狀的畫素區域之一部分的電路圖。於第5圖 中,僅代表性地表示第i(i爲自然數)行j(j爲自然數)列、第 (i+ 1)行j歹U、第i行(j+ 1)列、第(i+ 1)行(j + 1)列的4畫素 。與第4圖及第13圖相同部分是使用相同符號表示省略說 明。 而且,將對應於第i行、第(i+ 1)行之各畫素行的掃描 線G表不爲G i、G i + 1,消去用訊號線表不爲R G i、R G i +1, 訊號線GN表示爲GNi、GNm,訊號線GH表示爲GHi、 GHm。再者,將對應於第j列、第(j + 1)列之各畫素列的影 像訊號輸入線S表示爲Sj、Sj + 1,電源線W表示爲W」、 Wm,電流線CL表示爲CL·、CLw,配線Wco表示爲Wc〇j 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -38- 569176 Α7 Β7 五、發明説明(36 ) 、Wcom。基準電流由畫素區域外部被輸入於電流線CLj、 CL川中。 (請先閲讀背面之注意事項再填寫本頁) 第5圖中,是針對將發光元件當作陽極,對向電極當 作陰極的構成予以表示。即是,表示電流源電路之端子A 與電源線W連接,端子B與開關部101之端子C連接的構 成。但是,即使將發光元件106之畫素電極當作陰極,對 向電極當作陽極之構成的顯示裝置,亦可容易地應用本實 施形態1的構成。以下第5圖所示之構成的畫素中,將發 光元件106之畫素電極當作陰極,對向電極當作陽極的變 形例表示於第26圖中。如此,僅以改變電晶體之極性而可 容易對應。於第26圖中,與第5圖相同之部分使用相同符 號表示,省略說明。於第5圖中,電流源電晶體112及電 流電晶體1405是設爲p通道型。另外於第26圖中,電流 源電晶體112及電流電晶體1405則設爲η通道型。如此一 來,可以使流動之電流方向成爲相反方向。此時,第26圖 中之端子Α是與開關部之端子C連接,端子Β是與電源線 B連接。 經濟部智慧財產局員工消費合作社印製 再者,於第5圖及第6圖中驅動電晶體302因僅作爲 開關而發揮機能,故即使爲η通道型或p通道型任一者亦 可。但是,驅動電晶體302是以其源極端子被固定之狀態 下動作爲理想。因此,在將如第5圖所示般之發光元件1 0 6 之晝像電極當作陽極,將對向電極當作陰極之構成中,驅 動電晶體302以ρ通道型爲最佳。另外,如第26圖所示般 ,在將發光元件1 06之畫素電極當作陰極,將對向電極當 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) -39- 569176 A7 __B7_ 五、發明説明(37 ) 作陽極的構成中,驅動電晶體302以η通道型爲最佳。 (請先閱讀背面之注意事項再填寫本頁) 而且,於第5圖中,各畫素配線Wc◦和電源線W因即 使被保持於相同電位亦可,故可以共用。再者,不同之晝 素間之配線W。。彼此、電源線W彼此、配線Wc。和電源線 W亦可以共用。GNi和GHi亦可以共用。而且,即使使用 其他之畫素行之掃描線代替配線Wc。和配線Wj亦可。這是 ,在無執行影像訊號之寫入間,利用掃描線之電位被保持 於一定電位。例如,即使使用1個之前的掃描線來取代 電源線亦可。但是,此時,考慮到掃描線G之電位,需注 意選擇電晶體301之極性。 經濟部智慧財產局員工消費合作社印製 雖然於第5圖中無圖示,但是輸入訊號於掃描線G的 驅動電路(以下,表示記載成掃描線驅動電路),或輸入訊號 於消去用訊號線RG的驅動電路(以下,表示記載成消去用 訊號線驅動電路)及輸入訊號於影像訊號輸入線S的驅動電 路(以下,表示記載成訊號線驅動電路),是可以自由使用公 知之構成的電壓訊號輸出型的驅動電路。再者,輸入訊號 於其他知訊號線的驅動電路亦可以自由使用公知知構成的 電壓訊號輸出型之驅動電路。 以404模式性地表示爲了決定流動於電流線CLj、 CLj +1的基準電流而設置在基準電流輸出電路之外部的電流 源電路(以下,表示記載成參照電流源電路)。可以使用來自 1個參照電流源電路404的輸出電流,規定流動於多數電流 線CL的基準電流。如此一來,可以抑制流動各電流線之電 流的偏差,正確地將所有流動電流線的電流規定成基準電 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ' -40 - 569176 A7 B7 五、發明説明(38 ) 流。 (請先閲讀背面之注意事項再填寫本頁) 而且,於本實施形態1中,針對共有用以規定所有流 動電流線(:1^〜CLx的基準電流404的例予以表示。將使用 依據參照電流源電路404所規定的電流,而輸出基準電流 於各電流線CLl〜CLx的電路稱做基.準電流輸出電路,於第 5圖中以405表不。 第8圖是表示基準電流輸出電路405的構成。基準電 流輸出電路405是具有移位暫存器等之脈衝輸出電路711。 被輸入來自脈衝輸出電路711之取樣脈衝的取樣脈衝線710 _1〜710_x是對應於各電流線CI^-CLx而被設置。以對 應於某1條電流線CL·之構成爲代表予以說明。設置有被輸 出取樣脈衝線710_j之訊號的電流輸入開關701_j及電流 源電路700_j,和經由換流器703_j而被輸入取樣脈衝線 710_j之訊號的電流輸出開關702_j。電流源電路700_j 是經由電流輸入開關70 l_j而與參照電流源電路404連接 ,並經由電流輸出開關702_j而與電流線CL·連接。 經濟部智慧財產局員工消費合作社印製 於第8圖所示之基準電流輸出電路405中,將具體表 示電流源700_ 1〜700_ X之構成的例顯示於第9圖中。於 第9圖中,與第8圖相同部分,使用相同符號予以表示。 而且,基準電流輸出電路405並不限定於第8圖、第9圖 般之電路。電流源700_ 1〜700_ X各具有電流源電晶體 720_ j、電流源電容721_ j、電流保持開關722_ j。電流源 電晶體720_j之閘極電極和源極端子經由電流源電容721 _ j而被連接,聞極電極和汲極端子是經由電流輸入開關 本紙張尺度適用中國國家標準( CNS ) A4規格(210X297公瘦1 -41 - 569176 A 7 B7 五、發明説明(39 ) (請先閱讀背面之注意事項再填寫本頁) 722—j而被連接。於電流輸入開關722_j被輸入有取樣脈 衝線710_j之訊號。電流源電晶體720—j之源極端子是被 保持一定之電位,汲極端子是經由電流輸入開關701_j而 與參照電流源電路404連接,再者,經由電流輸出開關702 _j而與電流線CL·連接。 而且,電流源電容721_j之電極的一方是被保持在一 定電位,另一方則經由電流輸入開關7 0 1 _ j而與參照電流 源電路404連接,並且,即使爲經由電流輸出開關702_j 而與電流線CL·連接的構成亦可。 而且,於第9圖中,電流源電晶體720_j,即使爲η 通道型或Ρ通道型中之任一者亦可。但是,電流源電晶體 720_j是以在源極端子之電位被固定之狀態下予以動作爲 理想。因此,當電流自電流源電路700_ j朝向電流線CL· 流動時,電流源電晶體720_ j則以ρ通道型爲最佳,電流 自電流CL·朝向電流源電路700_j流動時,電流源電晶體 7 20_j是以η通道型爲最佳。即使爲任何極性,皆以電流 源電容72 l_j被連接於閘極、汲極間爲最佳。 經濟部智慧財產局員工消費合作社印製 針對第9圖所示之構成的基準電流輸出電路405之驅 動方法,使用第10圖及第11圖予以說明。第10圖是表示 基準電流輸出電路405之驅動方法的時序圖。再者,第11 圖是表示基準電流輸出電路405之驅動方法的模式圖。而 且,於第10圖中,模式性表示各在期間TD!、期間TD2之 時的基準電流輸出電路405中之各開關(電流輸入開關、電 流輸出開關、電流保持開關)的ON、OFF狀態的圖示是第 $紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) — -42- 569176 A7 _____ B7____ 五、發明説明(4〇 ) 11 圖(TD1)、第 11 圖(TD2)。 (請先閱讀背面之注意事項再填寫本頁} 於期間TD1中,當由脈衝輸出電路711輸出脈衝於取 樣脈衝線710_ 1時,電流輸入開關701— 1及電流保持開關 7 22_1則成爲〇N狀態。另外,電流輸出開關702_1是被 輸出至取樣脈衝線710_1之訊號經由換流器703_1而被輸 入,爲OFF狀態。此時,依據參照電流源電路404而被堆 應之基準電流是經由電流輸入開關701_1及電流保持開關 722_1,而被輸入至電流源電路700_1之電流源電容721 _1。而且,此時脈衝不被輸出至其他之取樣脈衝線710_2 〜710_x。因此,電流輸入開關701—2〜701—X及電流保 持開關722_ 2〜722_ X爲OFF狀態。另外,電流輸出開關 702_2〜702_x是〇N狀態。當經過時間時,電荷則被保持 於電流源電路700_1之電流源電容721_1中,基準電流流 入電流源電晶體720_1。於第10圖中,表示被保持於電流 源電容72 1_1之兩電極間的電荷量即是電壓的變化。 經濟部智慧財產局員工消費合作社印製 之後,開始期間TD2。於期間TD2中,變化脈衝轍出 電路711之輸出,脈衝不被輸出至取樣脈衝線710_1。當 成爲如此時,電流保持開關722_1及電流輸入開關701_1 成爲OFF狀態,電流輸出開關702_ 1則成爲ON狀態。如 此一來,成爲在電流線CL·上流動電流源電晶體720_1的 汲極電流的狀態。在此,電流源電晶體720_ 1之汲極電流 ,是藉由被保持於電流源電容72 1_ 1之電荷而決定。藉此 ,流動電流線CL·的電流規定成基準電流。於第1 0圖中, CL!〜CLx是表示流動電流線CL!〜CLx的電流。同時脈衝被 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ' -43- 569176 A7 ____ B7 五、發明説明(41 ) (請先閲讀背面之注意事項再填寫本頁} 輸出至取樣脈衝線7 1 0一 2。如此一來,開始執行將流動電 流源電路700一 2的電流規定成基準電流的動作。針對所有 對應於取樣脈衝線710一 1〜710—x的電流源電路700— 1〜 7 00— X進行相同的動作,完成期間TD:〜TDx。如此一來, 流入所有電流線CL!〜CLx的電流則規定成藉由參照電流源 電路404而所決定的基準電流。 在此,輸入電流於基準輸出電路405,將流動於各電流 線CL·〜CLx的電流規定成基準電流之動作稱做基準電流輸 出電路405之設定動作。 經濟部智慧財產局員工消費合作社印製 於第9圖所示之構成之基準電流輸出電路405之構成 中,一旦,藉由參照電流電路404,而將流入於各電流源電 路700電流線CL!〜CLx的電流700_ 1〜710_ X的電流規定 成基準電流後,在不放電被保持於電流源電容721_1〜721 _x的電荷之範圍下,流動各電流源電路700_1〜700_x 的電流則被保持基準電流。而且,如第9圖所示般,電流 源電路700之部分爲同一電晶體方式之電流源電路之時, 自參照電流源電路404所輸入之電流,和流動各電流線CL 的基準電流大小成爲相同。若電流源電路700之部分爲電 流鏡方式或多閘方式的電流源之時,可以使自參照電流源 電路404所輸入之電流和流入CL的基準電流大小爲不同。 而且,於第10圖中,表示著自電流源電容721_1〜 721_x中不被保持電荷的狀態,以執行一次期間TD!〜TDx 的動作,使電流源電晶體720_1〜720一X可流動基準電流 ,將規定之電荷保持於各電流源電容721—1〜720一X的手 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -44- 569176 A7 B7 五、發明説明(42 ) 法。將該手法稱爲一起寫入方式。 (請先閲讀背面之注意事項再填寫本頁) 另外,亦可以使用自電荷不被保持於電流源電容7 2 1 _ 1〜721_x的狀態,反覆執行期間TD!〜TDx的動作,逐漸 地使電荷保持於電流源電容721_1〜721_x的手法。於該 手法中,多次反覆執行期間TD^-TDx的動作後,首先使電 流源電晶體720 _ 1〜720 — X可流動基準電流,將規定電荷 保持於各電流電容721_1〜721—X中。將該手法稱爲分割 寫入方式。於分割寫入方式中,自各電流源電容72 1_ 1〜 721_x不保持電荷的狀態,直到保持規定電荷爲止,將反 覆期間TD!〜TDx的次數稱爲分割寫入方式的分割數。 分割寫入方式時之期間TD!〜TDx中,各所涉及之開關( 電流輸入開關701_1〜701_x、電流輸出開關701_1〜701 _x、電流保持開關722— 1〜722_X)的狀態是與一起寫入 方式相同。但是,可以使在分割寫入方式中執行一次期間 TD:〜TD)(所需之時間,比在一起寫入方式中執行期間TD: 〜TDx中所需時間短。 經濟部智慧財產局員工消費合作社印製 而且,基準電流輸出電路405之設定動作,是即使在1 幀期間中執行幾次亦可,且在數幀期間中即使執行1次亦 可。再者,在1水平期間中即使執行幾次亦可,且即使於 每反覆幾次水平期間後執行1次亦可。反覆基準電流輸出 電路405之設定動作的間隔,是可以因應基準電流輸出電 路所具有的電流源電容721持續保持電荷的能例,而任意 選擇。 而且,輸入於基準輸出電路405之基準電流即使如第5 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -45- 569176 A7 B7 五、發明説明(43) (請先閲讀背面之注意事項再填寫本頁) 圖、第8圖、第9圖、第11圖所示般藉由參照電流源電路 104輸入的構成亦可,即使爲不設置參照電流源電路404, 將由顯示裝置之外部所輸入之一定電流當作電流輸入的構 成亦可。或是,相當於第8圖或第9圖之電流源電路700 的電流源電路設置在顯示裝置之外部亦可。再者,電晶體 之偏差小之時,即使不對基準電流輸出電路405中之各個 電流電路700,執行設定動作亦可。但是,執行設定動作是 可以輸出更正確的電流値。 接著,說明具有第5圖所示構成之畫素的顯示裝置之 驅動方法。在此,於實施形態1構成之畫素中,畫像顯示 動作(開關部之驅動動作)和電流源電路之設定動作(畫素設 疋動作)是可以非问步進行。即是,不管開關部之端子C和 端子D爲導通、非導通狀態,可以執行畫素設定動作。 經濟部智慧財產局員工消費合作社印製 再者,基準電流輸出電路405之設定動作亦可以與畫 像顯示動作或畫素設定動作同步進行,亦可以非同步進行 。但是,如第9圖所示般,基準電流輸出電路405之設定 動作是在不執行畫素設定動作期間來執行爲理想。這是因 在第9圖所示之基準電流輸出電路405中,執行其設定動 作期間,無法輸出電流於電流線CL·之故。因此,可以同時 執行基準電流輸出電路405之設定動作和畫素設定動作。 或是,若使用電流鏡電路作爲電流源700_j的電路,而構 成電流鏡電路之1對電晶體的一方電晶體輸出電流至電流 線CL·,且另一方電晶體執行基準電流輸出電路405之設定 動作,則可以同時執行基準電流出屋電路405之設定動作 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -46- 569176 A7 B7 五、發明説明(44 ) 和畫素設定動作。 (請先閲讀背面之注意事項再填寫本頁) 爲了簡便,首先分開說明畫素設定動作和畫像顯示動 作。針對畫像顯示動作,使用第7圖(A)、第7圖(B)之時序 圖及第5圖之電路圖予以說明。掃描線Gi被輸入訊號,且 第i行之畫素的選擇電晶體301成爲導通狀態。此時,影像 訊號被輸入至影像訊號輸入線S!〜Sx,且影像訊號被輸入 至第i行的各畫素上。然後,在藉由影像訊號使驅動電晶體 3 02成爲導通狀態的畫素中,端子D和端子C成爲導通狀 態。驅動電晶體302之閘極電壓世紀誤由保持電容303而 被保持。即是,被保持驅動電晶體302之導通或非導通狀 態。而且,此時消去電晶體304是爲非導通狀態。如此一 來,於開關部101之端子D和端子C成爲導通狀態之畫素 中,畫素基準電流藉由電流源電路102被輸入至發光元件 106而發光。 經濟部智慧財產局員工消費合作社印製 如此,選擇各畫素之發光狀態及非發光狀態,且藉由 數位方式來表現灰階。作爲多灰階化之方法,是可以使用 在每一定期間,多數設定選擇各畫素之發光或非發光狀態 的期間,並控制選擇發光狀態之時間累計的灰階方式(時間 灰階方式),或將1畫素分割成多數副畫素,並控制選擇發 光狀態之副畫素面積之累計的灰階方式(面積灰階方式)等。 再者,可以使用公知的手法。在此,是採用時間灰階方式 來作爲多灰階化之手法。 在此,依據將消去電晶體304數爲導通狀態,使保持 電容303之兩電極的電位相同,並且藉由放電被保持電容 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -47- 569176 A7 B7 五、發明説明(45 ) (請先閱讀背面之注意事項再填寫本頁) 303所保持之電荷,則可以使驅動電晶體302 —律成爲非導 通狀態。依此,即使將影像訊號輸入至某行之畫素的期間 中,亦可以使別行的晝素成爲非發光狀態。如此一來,則 可以任意設定各行之畫素的發光期間。
第1 3圖所示之構成的開關部是具有作爲第1開關的選 擇電晶體301,和作爲第2開關的驅動電晶體302,另具有 消去電晶體3 0 4的構成。消去電晶體3 0 4之閘極電極是影 像訊號輸入線S及掃描線G被連接於另外的配線、消去用 訊號線RG。如此一來,消去電晶體304是不管被輸入於選 擇電晶體301或驅動電晶體302的訊號,藉由被輸入的消 去用訊號線RG的訊號,切換導通、非導通狀態。如此一來 ,不管第1開關或第2開關之狀態,可以將開關部之端子C 和端子D間設爲非導通狀態。以上爲基本的晝像顯示動作 〇 經濟部智慧財產局員工消費合作社印製 接著,於第7圖中,表示使用時間分割灰階方式之時 的驅動方法之一例,來作爲灰階顯示方法之具體例。將顯 示1畫面份之畫像的期間稱做1幀期間F。將1幀期間F分 割成多數副幀期間SFi〜 SFn(n爲自然數)。 於第1副幀期間SFi中,選擇第1行之掃描線(^,閘 極被連接於掃描線Gi上的選擇電晶體30 1成爲導通狀態。 在此,訊號一起被輸入至影像訊號輸入線S!〜Sx。並且, 此時消去電晶體304爲非導通狀態。藉由被輸入至影像訊 號輸入線Si〜Sx的訊號,選擇第1行之各畫素之驅動電晶 體302的導通、非導通狀態,並選擇各畫素之發光非發光 本紙張尺度適用中國國家標準(CNS ) A4規格(210'〆297公釐) " -48- 569176 Α7 Β7 五、發明説明(46 ) (請先閱讀背面之注意事項再填寫本頁) 狀態。再者,驅動電晶體302之閘極電壓是藉由保持電容 303而被保持。在此,爲了選擇各畫素之驅動電晶體302之 導通、非導通狀態,使輸入影像訊號,成爲以寫入影像訊 號至畫素來表現。 選擇導通狀態之驅動電晶體302是直到藉由影像訊號 輸入線S將新的訊號輸入至驅動電晶體302之閘極電極爲 止,或是藉由消去電晶體將保持電容303之電荷予以放電 爲止,保持導通狀態。在選擇發光狀態之畫素中,開關部 之端子C和端子D之間成爲導通狀態,畫素基準電流自電 流源電路102被輸入至發光元件而發光。然後,當完成第1 行畫素之影像訊號之寫入動作後,立刻選擇對應於第2行 畫素的掃描線G2,則開始執行寫入影像訊號至對應於第2 行之畫素的動作。寫入影像訊號至畫素之動作,是與第1 行之畫素動作相同。 對所有的掃描線⑺〜Gy反覆執行上述動作,並將影像 訊號寫入至所有的畫素中。將寫入影像訊號至所有的畫素 之期間,表示記載成位址期間Ta。將對應於第m(m爲η以 經濟部智慧財產局員工消費合作社印製 下之自然數)之子幀期間SFm的位址期間,表示記載成Tam 〇 寫入影像訊號之畫素行是選擇發光或非發光狀態。將 因應被寫入之影像訊號,而各晝素行之各畫素爲發光或非 發光之期間,表示記載成以顯示期間Ts。於相同之子幀期 間中,各畫素行之顯示期間Ts雖然是時機不同,但其長度 爲完全相同。將對應於第m(m爲η以下之自然數)之子幀期 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公餐1 "" -49- 569176 A7 B7___ 五、發明説明(47 ) 間SFm的位址期間,表示記載成TSm。 (請先閱讀背面之注意事項再填寫本頁) 自第1子幀期間SF!到第k-l(k是比η小的自然數)之子 幀期間SFkd爲止,顯示期間Ts是被設定成比位址期間Ta 長。在規定長度之顯示期間Tsi之後,則開始第2子幀期間 SF2。之後,即使針對自第2子幀期間SF2至第k-Ι之子幀 期間SFh,亦與第1子幀期間SF:相同,顯示裝置動作。 在此,因在多數晝素行無法同時執行影像訊號之寫入,故 各子幀期間之位址期間Ta是被設定成各不重複。 另外,自第k之子幀期間SFk到第η之子幀期間SFn的 ,顯示期間Ts被設定成比位址期間Ta短。以下,詳細說 明自第k之子幀期間SFk到第η子幀期間SFn爲止的顯示裝 置之驅動方法。 、 經濟部智慧財產局員工消費合作社印製 在第k之子幀期間SFk中,選擇第1行之掃描線G!, 且於掃描線Gi連接閘極電極的選擇電晶體301成爲導通狀 態。在此,訊號一起被輸入至影像訊號輸入線S 1〜S X。並 且,此時消去電晶體304爲非導通狀態。依據被輸入至影 像訊號輸入線S!〜Sx的訊號,選擇第1行之各畫素之驅動 電晶體302的導通、非導通狀態,並選擇各畫素之發光、 非發光狀態。再者,驅動電晶體302之閘極電壓是藉由保 持電容303而被保持。於選擇發光狀態之畫素中,開關部 之端子C和端子D之間成爲導通狀態,畫素基準電流自電 流源電路102被輸入至發光元件106中,發光元件106則發 光。當第1行之畫素之影像訊號的寫入動作完成時,發光 元件106則發光。當第1行之畫素之影像訊號的寫入動作 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -50- 569176 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(48 ) 完成時,接著選擇對應於第2行之晝素的掃描線G2,並開 始執行對對應於第2行之晝素寫入影像訊號的動作。對畫 素寫入影像訊號之動作是與第1行之畫素的動作相同。 對所有的掃描線Ch〜Gy反覆執行上述動作,並將影像 訊號寫入至所有畫素,而完成位址期間Tak。 上述第k之子幀期間SFk之位址期間Tak的動作方法, 是與自第1子幀期間SFl到第k-Ι之子幀期間SFk.i相同。 不同的是於完成位址期間Tak之前,則開始選擇消去用訊號 線RGl等。即是,從選擇掃描線G!,經過規定期間(該期間 相當於顯示期間Tsk)後,選擇消去用訊號線RG!。然後,依 序選擇消去用訊號線RG!〜RGy,使各晝素行之消去電晶體 304依序成爲導通狀態,並使各行之畫素依序一律成爲非發 光狀態。將所有之畫素之消去電晶體304爲導通狀態之期 間,以復位期間,表示記載成Τι*。尤其,將對應於第p(p 爲k以上,η以下之自然數)的子幀期間SFP的復位期間,表 示記載成TrP。 如此,即使在將影像訊號輸入至某行畫素之期間中, 亦可以使另外行之畫素一律成爲非發光狀態。如此一來, 可以自由控制顯示期間Ts之長度。即是,使寫入影像訊號 時依序選擇各行的速度,和使各行之晝素依序一律成爲非 發光之時的速度爲相同。依此,在相同之子幀期間中,開 始各行畫素之顯示期間Ts的時機雖然不同,但是其長度全 部相同。 依據使各晝素行之消去電晶體304成爲導通狀態,將 本紙張尺度適用中國國家標準(CNS ) A4規格( 210X297公釐) (請先閱讀背面之注意事項再填寫本頁) -51 - 569176 A7 _B7_ __ 五、發明説明(49 ) (請先閱讀背面之注意事項再填寫本頁) 各畫素行之畫素一律成爲非發光狀態的期間,表示記載成 非顯示期間T u s。於相同子幀期間中,各畫素行之非#頁布期 間Tus雖然時機不同,但是其長度全部相同。尤其,將對 應於第P之子幀期間SFP的非顯示期間,表示記載成TusP。 規定之長度的非顯示期間Tusk後,則開始第k+Ι之子 幀期間SFk + 1。針對第k+Ι之子幀期間SFk + 1到第η之子幀期 間SFn,是重複與第k之子幀期間SFk相同之動作,依據適 當地決定各子幀期間SF!〜SFn之顯示期間Ts!〜Tsn的長度 ,萊表現灰階。 經濟部智慧財產局員工消費合作社印製 接著,針對顯示期間Ts!〜Tsn的長度之設定方法予以 說明。例如,若將Ts! : TS2 :…:Tsh : Tsn設定爲2° : 2·1 :2_(η·2) : 2_(n·2),則可以表現2n灰階。作爲具體例,可舉出 輸入3位元之影像訊號,表現9灰階的例。1幀期間F,是 被分割成3個子幀期間SF!〜SF;。各子幀期間之顯示期間 的長度比Ts! : Ts2 :…:Tsn·! :T可以設定成4:2:1。在 某畫素中,當將在所有子幀期間SF!〜SF3選擇發光狀態之 時的亮度設爲100%時,選擇僅在第1子幀期間SF!發光狀 態時,是表現大約57%的亮度。另外,選擇僅在第2子幀 期間SF2發光狀態時,則表現大約29%的亮度。 並且,如上述般,在1幀期間中,設置與影像訊號之 位元數相同數量的子幀期間,來表現灰階之手法並不被限 定。例如,可以在1幀期間中,多數設置依據影像訊號之 對應於某位元的訊號,來選擇發光狀態、非發光狀態的子 幀期間。即是,以多數之子幀期間的顯示期間之累計來表 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -52- 569176 A7 B7 五、發明説明(50 ) 現對應於1位元的顯示期間。 (請先閲讀背面之注意事項再填寫本頁) 尤其,藉由以多數子幀期間各所有之顯示期間的累計 ,來表現對應於影像訊號之上位位元的顯示期間,並使該 些子幀期間部連續地出現,則可以抑制疑似輪廓的發生。 並且,各子幀期間的顯示期間Ts之長度的設定方法,並不 限定於上述,可使用公知的任意手法。 ^ 於第7圖中,雖然爲從第1子幀期間SF!起至第n之子 幀期間SFn依順出現的成,但是並不限定於此。各子幀期間 之出現順序可以任意決定。再者,不僅是時間分割灰階方 式,亦可以藉由面積灰階方式,再者,組合時間分割灰階 方式和面積灰階方式,來表示灰階。 於本實施形態1中,雖然表示僅在將顯示期間Ts設定 成比位址期間Ta短的子幀期間中,設置復位期間Tr及非 顯示期間Tus的驅動方法,但是並不限定於此。亦可爲在 將顯示期間Ts設定成比位址期間Ta長的子幀期間中,設 置復位期間Tr及非顯示期間Tus的驅動方法。 經濟部智慧財產局員工消費合作社印製 再者,於第13圖中,雖然表示藉由使消去電晶體304 成爲導通狀態,而放電保持電容303之電荷的成,但是並 不限定於此。若藉由使消去電晶體304爲導東狀態,而升 高或下降與保持電容303之驅動電晶體302之閘極電極連 接之側的電位,使驅動電晶體302成爲非導通狀態之構成 即可。即是,即使爲經由消去電晶體304,而將驅動電晶體 302之閘極電極與被輸入可使驅動電晶體302成爲非導通狀 態之電位訊號的配線連接的構成亦可。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -53- 569176 A7 __ B7____ 五、發明説明(51 ) (請先閱讀背面之注意事項再填寫本頁) 再者,即使並不是如上述般地藉由使上述般之消去電 晶體304成爲導通狀態,而令與保持電容303之驅動電晶 體302之閘極電極連接側的電位予以變化之形式的構成, 而是藉由使消去電晶體304成爲非導通狀態而令開關部1〇1 之端子C和端子D間成爲非導通狀態,而形成非顯示期間 的構成亦可。 其他,可以自由使用將以第43圖所說明之開關部予以 關閉的手法,設置使畫素一律成爲非發光狀態的復位期間 及非顯示期間。 並且,即使使用不設置消去電晶體,設置使畫素一律 成爲非發光狀態的復位期間及非顯示期間的手法亦可。 經濟部智慧財產局員工消費合作社印製 其第1手法是藉由使不與保持電容之驅動電晶體之閘 極電極連接之側的電極之電位予以變化,而使驅動電晶體 成爲非導通狀態的手法。該構成表示於第49圖上。不與保 持電容303之驅動電晶體302之閘極電極連接之側的電極 ,是被連接於配線上。使We〇之訊號予以變化,並使 保持電容303之一方的電極之電位予以變化。如此一來, 因保存著被保持在保持電容之電荷,故保持電容303之另 一方電極之電位也產生變化。如此一來,使驅動電晶體302 之閘極電極之電位予以變化,而可以使驅動電晶體302成 爲非導通狀態。 第2手法是將選擇1條掃描線之期間分割成前半部和 後半部。其特徵爲輸入影像訊號於前半部(表示記載成閘極 選擇期間前半部),輸入消去訊號於後半部(表示記載成閘極 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) "" -54 - 569176 A7 B7 五、發明説明(52 ) (請先閱讀背面之注意事項再填寫本頁) 選擇期間後半部)。在此,消去訊號是當被輸入至驅動電晶 體之閘極電極時,則作爲使驅動第晶體成爲非導通狀態的 訊號。如此一來,可設定比寫入期間還短的顯示期間。於 該手法之詳細說明中,針對顯示裝置之構成,參照第49圖 (B)予以說明。顯示裝置是具備有具有被配置成矩陣狀之多 數畫素的畫素部901,和將訊號輸入至畫素部901的影像訊 號輸入線驅動電路902,和第1掃描線驅動電路903A,和 第2掃描線驅動電路903B,和切換電路904A,和切換電路 904B。第1掃描驅動電路903A是在閘極選擇期間前半部輸 出訊藏至各掃描線G的電路。再者,第2掃描線驅動電路 903B是在閘極選擇期間後半部,輸出訊號至各掃描線G上 的電路。藉由切換電路904A和切換電路904B,選擇第1掃 描線驅動電路903A和各畫素之掃描線G的連接,或是第2 掃描線驅動電路9 0 3 B和各畫素之掃描線G的連接。影像訊 號輸入線驅動電路902是在閘極選擇期間前半部輸出影像 訊號。另一方面,在閘極選擇期間後半部輸出消去訊號。 經濟部智慧財產局員工消費合作社印製 接著,針對上述構成之顯示裝置之驅動方法,參照第 49圖(C)予以說明。與第7圖相同之部分使用相同符號表示 省略說明。於第49圖(C)中,閘極選擇期間991是被分割成 閘極選擇期間前半部991A和閘極選擇期間後半部991B。於 903A中,依據第1掃描線驅動電路選擇各掃描線,並輸入 數位之影像訊號。執行903A之操作期間是相當於寫入期間 Ta。另外,於903B中,藉由第2掃描線驅動電路而選擇各 掃描線,輸入消去訊號。執行903B之操作期間是相當於復 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -55- 569176 A7 B7_ 五、發明説明(53 ) (請先閲讀背面之注意事項再填寫本頁) 位期間Tr。如此一來,可以設定比位址選擇期間短的顯示 期間。並且,在此,於閘極選擇期間後半,雖然輸入消去 訊號,但是即使輸入下一個子幀期間的數位之影像訊號來 取代此亦可。 第3手法是依據使發光元件之對向電極之電位予以變 化,爲設置有非顯示期間之手法。即是,顯示期間是設定 成在對向電極之電位和電源線之電位間具也規定之電位。 另外,在非顯示期間中,將對向電極之電位設定成與電源 線之電位幾乎相等的電位。然後,於非顯示期間將數位之 影像訊號輸入至全畫素中。即是,於此時,設置位址期間 。如此一來,不管被輸入至畫素之數位的影像訊號,可以 使畫素成爲非發光狀態。 經濟部智慧財產局員工消費合作社印製 例如,對向電極在所有的畫素中被電氣性連接時,顯 示期間Ts開始的時機及完成時機是在所有的畫素中相同。 於規定之長度的顯示期間Ts後,依據使發光元件1 06之對 向電極的電位在此與電源線W之電位幾乎相同地變化,可 以使所有的畫素一起成爲非發光狀態。如此一來,可以設 置非顯示期間Tus。非顯示期間Tus之時機是在所有之畫素 中相同。並且,不要求多灰階化之時(無需要比位址期間Ta 短的顯示期間Ts之時),在所有的子幀期間中,即使爲不設 置非顯示期間Tuts的驅動方法亦可。使用該驅動方法之時 ,無需要消去電晶體。 再者,亦可積極利用驅動電晶體302之閘極電極的寄 生電容來取代保持電303同樣的,即使不配置電流源電容 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X 297公釐) -56- 569176 A7 B7 五、發明説明(54 ) 111,利用電流源電晶體112或電流電晶體1405之閘極電極 的寄生電容亦可。 (請先閱讀背面之注意事項再填寫本頁) 接著,針對畫素設定動作說明以下之兩個手法。 針對第1手法使用第6圖予以說明。第6圖是表示被 配置在第5圖所示之各晝素上的電流源電路1〇2之設定動 作的時序圖。在此,針對打開顯示裝置之電源後的最初畫 素的設定動作予以說明。 並且,舉出使畫素設定動作與第8圖等所示之基準電 流輸出電路405之設定動作同步進行時的例子。在此,舉 出基準電流輸出電路405是使用第9圖所示之構成,參考 第10圖所示之時序圖,而使用分割寫入方式予以動作之時 的例。再者,爲了簡便,表示分割寫入方式之分割數爲2 個之時的例。爲了說明,將與第10圖所示之時序圖相同動 作之部分,使用相同之符號表示省略說明。 經濟部智慧財產局員工消費合作社印製 於第6圖中,將執行第i行之畫素設定動作的期間以 SETi表示。於SETi中,執行從第i行之第1列到第X列的 畫素設定動作。將從第i行之第1列到第X列之畫素的設定 動作,分成SETi之(1)及(2)期間予以說明。 首先,於SET1之期間(1)中,藉由被輸入至訊號線GN! 及訊號線GH!的訊號,使第5圖所示之第1行之畫素的電 流輸入電晶體1403及電流保持電晶體1404成爲導通狀態。 此時,基準電流輸出電路405是依序執行第10圖中期間 TDi〜TDx所示之動作,依據決定流入於各電流線CL·〜CLx 的電流。此時,電流I。’是被決定成可流入各電流線CL!〜 本紙張尺度適用中國國家標準(CNS ) A4規格(210'〆297公釐) -57- 569176 A7 ___ B7__ 五、發明説明(55 ) (請先閱讀背面之注意事項再填寫本頁) CLx。並且,在此基準電流輸出電路405是使用分割寫入方 式而執行設定動作。因此,僅在1次%執行期間TD!〜TDx所 示之動作,是無法充分執行設定動作。因此,將基準電流 設定爲I。時,電流値爲1〇’ < 1〇。 接著,針對電流I。’成爲可流入各電流線CL!〜CLX後的 各畫素之電流源電路102之動作予以說明。例如,在第1 行第i列之畫素時,當時間TA完成時,則被設定成電流 I。’可流至電流線CL·。如此一來,電流1〇’流至第j列之畫素 的電流電晶體1405。在此,第1行之畫素的電流電晶體 1 405之閘極和汲極端子是經由成爲導通狀態之電流保持電 晶體1404而被連接。因此,電流電晶體1405是在閘極、源 極間電壓(閘極電壓)和源極、汲極間電壓相等之狀態下,即 是在飽和區域動作,並流動汲極電流。流動第1行第j列之 畫素的電流電晶體1 405的汲極電流是決定成流動電流線 C 的電流I〆。如此一來電流源電容111是保持電流電晶體 1405流動電流1〇’之時的閘極電壓。 經濟部智慧財產局員工消費合作社印製 當完成期間TD!〜TDx,且將對應於流入電流線CL之 電流I。,的電荷保持電流源電容721—X完成時,則進入至期 間(2)。在期間(2)中,訊號線GH!之訊號變化,電流保持電 晶體1404成爲非導通狀態。依此,電荷被保持至第1行之 畫素的電流源電容111。 並且,圖中TQi所不之期間,是將電流I。’自電流線 CLx輸入第1行X列之畫素之電流源電路1〇2的電流電晶體 1 405,相當於使電荷保持於電流源電容111的期間。於圖 本紙張尺度適用中國國家標準(CNS ) A4規格(210x297公釐^ 58· 569176 A7 B7 五、發明説明(56 ) 中以TQ!所示之期間,比流動電流電晶體1405之電流用以 成爲正常狀態所需之時間短時,電流源電容111則無充分 (請先閱讀背面之注意事項再填寫本頁) 保持電荷。但是,在此爲了簡便,TQ1被設定成充分之長度 〇 如此一來,執行第1行之各畫素設定動作。在此,於 各畫素之電流源電路102中,電流電晶體1405及電流源電 晶體112之閘極電極的電位相等。電流電晶體1045及電流 源電晶體112之汲極端子之電位相等。再者,以電流電晶 體1 405和電流源電晶體11 2之電流特性相等爲理想。爲了 簡便,在此,將電流電晶體1405和電流源電晶體11 2之電 流特性設爲相等。因此,當施加電壓至電流源電路1 02之 端子A和端子B之間時,則於電流源電晶體11 2,流入因 應於流動電流電晶體1405之電流1〇’的一定電流。 經濟部智慧財產局員工消費合作社印製 於使用分割寫入方式之基準電流輸出電路405的顯示 裝置中,輸入顯示裝置之電源後之最初的SET 1中之電流線 CLi〜CLx的電流I〆,是不滿足基準電流的値。因此,該 SET 1期間中之畫素設定動作無被充分執行。即是,於打開 顯示裝置之電源後的第1行之畫素設定動作中,無法將對 應於基準電流之電壓(畫素電應基準電壓),保持於第1行之 晝素各擁有之電流源電路1 02之電流源電容111中。 接著,於SET2之期間(1)中,依據被輸入至訊號線gn2 及訊號線GH2的訊號,,使第2行之晝素的電流輸入電晶 體1403及電流保持電晶體1404成爲導通狀態。並且,同時 使被輸入至訊號線GN!之訊號變化,使第丨行之畫素的電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -59 - 569176 Α7 Β7 五、發明説明(57 ) (請先閱讀背面之注意事項再填寫本頁) 流輸入電晶體1403成爲非導通狀態。如此一來,第1行之 畫素的電流電晶體1405及電流源電晶體112之閘極電壓則 被保持之狀態下,切斷電流線CL!和電流電晶體1405的連 接。 於SET2之期間(1)中,基準電流輸出電路405,依序執 行第10圖中期間TD!〜TDx所示之動作,依據被決定成流 入至各電流線CL·〜CLx的電流。此時,依據先前之SET1 期間之期間TD!〜TDx中所執行之動作,使已有某程度之電 荷保持在基準電流輸出電路711乏電流源電谷721 _ 1〜721 _x中。當執行SET2之期間TDi'TDx的動作時,則打開顯 示裝置之電源後,2次反覆期間TD:〜TDx的動作。 在此,因將分割寫入方式之分割數想像成2,故當 SET2之期間TD!〜TDx完成時,則在基準電流輸出電路405 之電流源電容721_1〜721_x,保持電流源電晶體720_1 〜720_ X可流動基準電流1〇的電荷。如此一來,流動各電 流線CL!〜CLx的電流則被決定成基準電流1〇。 經濟部智慧財產局員工消費合作社印製 如此一來,在打開顯示裝置之電源後的最初之SET2中 ,藉由基準電流輸出電路405而所決定之Cb-CLx的電流 値被設定成基準電流1〇。即是,在打開顯示汪至之電源後 的最初之SET 2中,基準電流輸出電路405之設定動作充分 地被執行。 接著,針對基準電流I。。流入至各電流線CL·〜CLx後 的各畫素之電流源電路之動作予以說明。例如,於第2行 第j列之畫素時,完成期間TA時,則設定成基準電流I。可 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) — " -60- 569176 A7 B7 五、發明説明(58 ) (請先閱讀背面之注意事項再填寫本頁) 流動至電流線CL·。如此一來,基準電流I。則流動至第j列 之畫素之電流電晶體1405。第2行之畫素的電流電晶體 1405之鬧極電極和汲極端子是經由成爲導通狀態之電流保 持電晶體1404而被連接。因此,電流電晶體1405是在閘極 、源極間電壓(閘極電壓)和源極、汲極間電壓相等之狀態下 ,即是在飽和區域動作,並流動汲極電流。流動第2行第j 列之畫素的電流電晶體1405的汲極電流是決定成流動電流 線CL·的電流I。。如此一來電流源電容111是保持電流電晶 體1405流動電流1〇之時的閘極電壓。 當完成期間TD!〜TDx,且將對應於流入電流線CL之 電流I。的電荷保持電流源電容721一X完成時,則進入至期 間(2)。在期間(2)中,訊號線GH2之訊號變化,電流保持電 晶體1404成爲非導通狀態。依此,電荷被保持至第2行之 畫素的電流源電容111。 經濟部智慧財產局員工消費合作社印製 並且,圖中TQ2所示之期間,是將電流1〇自電流線CLx 輸入第2行X列之畫素之電流源電路1 〇2的電流電晶體 1405,相當於使電荷保持於電流源電容1Π的期間。於圖 中以TQ2所示之期間,比流動電流電晶體1405之電流用以 成爲正常狀態所需之時間短時,電流源電容111則無充分 保持電荷。即是,無法充分地執行畫素設定動作。在此爲 了簡便,TQ2被設定成充分之長度。 如此一來,執行第2行之各畫素設定動作。在此,於 各畫素之電流源電路102中,電流電晶體1405及電流源電 晶體112之閘極電極的電位相等。電流電晶體1045及電流 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -61 - 569176 Α7 Β7 經濟部智慧財產局員工消費合作社印製 五、發明説明(59 ) 源電晶體11 2之汲極端子之電位相等。再者,以電流電晶 體1405和電流源電晶體112之電流特性相等爲理想。爲了 簡便,在此,將電流電晶體1405和電流源電晶體112之電 流特性設爲相等。因此,當施加電壓至電流源電路102之 端子A和端子B之間時,於電流源電晶體112之源極、汲 極之間,則流入因應於流動電流電晶體1405之電流1〇的一 定電流(晝素基準電流)。 當SET2完成時,被輸入至訊號線GN2之訊號變化,第 2行之畫素之電流輸入電晶體1403則成爲非導通狀態。如 此一來,第2行之畫素之電流電晶體1405及電流源電晶體 11 2之閘極電壓被保持之狀態下,切斷電流線CL·和電流電 晶體1405的連接。 對所有的行反覆執行與SET2相同之動作。但是,基準 電流輸出電路405之設定動作,是在SET2中已經完成。依 此,在SET3以後之動作中,SETi之期間(1)持續性地流入 與基準電流幾乎相等的電流於所有的電流線CL·〜CLx。一 旦,基準電流輸出電路405之設定動作完成後,當SETi之 期間(1)開始時,則立刻在第i行之所有的畫素之電流源電 容111中同時執行保持畫素對應基準電壓之動作。 如此一來,在SET2完成之時點,則在基準電流輸出電 路405所擁有之各電流源電容721_1〜721_x上,保持用 以將基準電流流入至各電流線CL·〜CLx的電荷。因此,在 SET3以後之期間TD!〜TDx中,執行保持並予以修至電流源 電容721—1〜721_x之電荷所放電之部分的動作。SET2以 本ί氏張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) -62- 569176 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(60 ) 後是流入至各電流線CL!〜CLx的電流幾乎決定成基準電流 ,畫素設定動作充分地被執行(完成)。 當執行SET 1〜SETy之動作時,晝素設定之第1幀期間 則完成。而且,將所有訊號線GN^-GNy的及訊號線G丨〜 GHy平均1次選擇,將執行1組所有之畫素設定動作的期間 ,稱爲畫素設定之1幀期間。 當完成畫素設定之第1幀期間後,則開始畫素設定之 第2幀期間。即使在畫素設定之第2幀期間,也反覆執行 與畫素設定之第1幢期間相问之動作。於畫素設疋之弟1 幀期間中,第1行之畫素設定動作是無法充分被執行。但 是,於畫素設定之第2幀期間中,則完成基準電流輸出電 路405之設定動作。因此,在畫素設定之第2幀期間中, 藉由執行SET1之動作,亦可以充分地執行第1行之畫素的 設定動作。如此一來,充分地執行所有的畫素設定動作(完 成)。 而且,於第6圖之時序圖中,雖然將基準電流輸出電 路405之分割數設定成2,但是並不限定於此,可以設定任 意的數量。假設分割數比顯示裝置具有畫素行的數量大時 ,打開顯示裝置之電源後第1次(畫素設定之第1幀期間)的 畫素設定動作,是在所有的畫素行中無被充分執行。但是 ,既由多次反數執行晝素設定動作,則可以充分地執行衋 素設定動作。再者,即使於畫素設定之第1幀期間中,亦 無法充分地執行任何晝素設定動作,而在畫素設定之第2 幀期間以後中,完成所有之畫素設定動作亦可。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 一 -63- (請先閲讀背面之注意事項再填寫本頁) 569176 A7 _— _ B7__ 五、發明説明(61 ) (請先閲讀背面之注意事項再填寫本頁) 例如,藉由將各設定期間SETi之期間(1)之長度設定成 較短,多次執行SET 1〜SETy之動作,則可以漸漸地使用執 行晝素設定動作。並且,打開顯示裝置之電源後的基準電 流輸出電路405之設定動作及畫素設定動作,酸然表示同 時開始的例,但是即使在充分執行基準電流輸出電路405 之設定動作後,執行畫素設定動作亦可。 一旦,完成畫素設定動作後,爲了充電修正因漏電流 等而導致減少被保持於電流電容1 1 1之電荷的部分,執行 畫素設定動作。其時機是藉由電流源電容1 11之放電的速 度等而可考慮多種形態。並且,在一旦完成畫素設定動作 後再次執行的畫素設定動作中,因僅充電被保持於電流源 電容111之電荷所放電掉的部分即可,故其後的畫素設定 動作相對於開始之畫素的設定動作,是縮短輸入基準電流 於各畫素後到成爲正常狀態爲止的時間即可。依此,其後 之畫素設定動作相對於第1次之畫素設定動作,亦可將輸 入訊號於訊號線GN、訊號線GH的驅動電路及基準電流輸 出電路405之驅動頻率設定成較高。 經濟部智慧財產局員工消費合作社印製 接著,針對畫素之設定動作之第2手法,使用第1 5圖 予以說明。第15圖是表示被配置在第5圖所示之各畫素之 電流源電路102之設定動作(畫素之設定動作)的時序圖。於 第15圖(a)上,具舉出將畫素之設定動作和第8圖等所示之 基準電流輸出電路405之設定動作在1幀期間之前後部和 後半部進行之情形的例。在此,基準電流輸出電路405是 使用第9圖所示之構成,舉出參考第10圖所示之時序圖而 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ -64 - 569176 A7 B7 五、發明説明(62 ) 予以動作之情形作爲例子。並且,使成爲與第10圖所示之 時序圖相同動作之部分,是使用相同之符號表示省略說明 (請先閲讀背面之注意事項再填寫本頁) 〇 經濟部智慧財產局員工消費合作社印製 首先,在1幀期間之前半部中,基準電流輸出電路405 是在第10圖中依序執行期間TD!〜TDy所示的動作,被依 序決定成流入各電流線的電流CL!〜CLX。接著,針對1幀 期間之後半部的各畫素之電流源電路1 02之動作,說明第1 行晝素之情形。依據基準電流輸出電路405之設定動作, 被設定成所有之電流線CL可流動基準電流。在此,第1行 之畫素之電流電晶體1405之閘極電極和汲極端子是經由成 爲導通狀態之電流保持電晶體1404而被連接。因此,電流 電晶體1405是在閘極、源極間電壓(閘極電壓)和源極、汲 極間電壓相等之狀態下,即是在飽和區域動作,並流動汲 極電流。流動第1行第j列之畫素的電流電晶體1405的汲 極電流是決定流動電流線CL·的基準電流。如此一來電流源 電容11 1是保持電流電晶體1 405流動基準電流之時的閘極 電壓。接著,訊號線GH!之訊號變化,便流保持電晶體 1 404成爲非導通狀態。依此,電荷被保持於第1行之畫素 之電流源電容111。 如此一來,執行第1行之各畫素的設定動作。於各畫 素之電流源電路102中,電流電晶體1405及電流源電晶體 112之閘極電極的電位相等,電流電晶體1405及電流源電 晶體11 2之閘極端子之電位相等,電流電晶體1 405及電流 源電晶體11 2之源極端子的電位成爲相等。再者,電流電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 一 -65- 569176 A7 B7 經濟部智慈財產局員工消費合作社印製 五、發明説明(63 ) 晶體1405和電流電晶體11 2之電流特性相等爲理想。爲了 簡便,將電流電晶體1405和電流源電晶體112之電流特性 假設爲相等。因此,當於電流源電路102之端子A和端子 B之間施加電壓時,則於電流源電晶體11 2上流動因應於流 動電流電晶體1405之基準電流的一定電流。 接著,依據被輸入於訊號線GN2及訊號線GH2的訊號 ,使第2行之晝素的電流輸入電晶體1403及電流保持電晶 體1404成爲導通狀態。並且,同時被輸入於訊號線GN1的 訊號變化,第1行之畫素的電流輸入電晶體1403則成爲非 導通狀態。如此一來,第1行之畫素之電流電晶體1405及 電流源電晶體11 2之閘極電壓被保持之狀態下,切斷電流 線CLi和電流電晶體1405的連接。於第2行之晝素中,亦 與第1行之時相同,執行畫素之設定動作。接著,依第3 行之畫素、第4行之晝素的順序反覆執行相同之動作。當 所有行完成畫設定動作時,則完成1幀期間。當進入下一 個幀期間時,同樣地在前半部執行基準電流輸出電路405 的設定動作,在後半部執行畫素之設定動作。一旦,完成 晝素之設定動作後,爲了充電並修正因漏電流而引起減少 被導持於電流源電容1 1之電荷的部分,則執行畫素之設定 動作。其時機是依據電流源電容111之放電的速度等而可 考慮各種態樣。 同樣的,一旦執行基準電流輸出電路405之設定動作 後,爲了充電並修正被保持於電容72 1之電荷所減少的部 分,而執行設定動作。時機爲各種態樣,晝素及基準電流 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -66- 569176 A7 B7 五、發明説明(64 ) (請先閲讀背面之注意事項再填寫本頁) 車俞出電路405之設定動作是可以與畫像之顯示動作完全無 關係地予以動作。可以與第7圖中之位址期間Ta或顯示期 間Ts、非顯示期間Tus完全無關係地予以動作。其理由是 畫素及基準電流輸出電路405之設定動作與畫素之顯示動 作是不互相影響動作之故。因此,即使如第1 5圖(b)所示般 執行設定動作來取代第15圖(a)亦可。於第15圖(b)中,在 訊號線驅動電路不動作期間,執行基準電流輸出電路405 之設定動作,在剩餘期間執行畫素設定動作。如此,若以 完全任意的次數和時機執行設定動作即可。畫素之設定動 作也不需一條一條地順序執行,基準電流輸出電路405之 設定動作也不需一列一列地依序執行。 經濟部智慧財產局員工消費合作社印製 並且,電流保持電晶體1404之源極端子及汲極端子之 電流電晶體1405及電流源電晶體112之閘極電極無連接之 側被直接連接於電流線CL的構成,成爲於所有畫素之電流 輸入電晶體1403成爲非導通狀態之時的電流線CL上,被 給予一定電位的構成。在顯示裝置所具有之多數畫素中, 將該一定電位設定成將畫素對應基準電壓保持於該些電流 源電容111之時的電流電晶體1405之閘極電位的平均左右 。如此一來,可以縮小電流保持電晶體1404之源極、汲極 端子間之電壓、抑制因電流保持電晶體1404之漏電流而引 起之被存儲於電流源電容111之電荷的放電。是否對電流 線CL給予一定電位上或切換流動基準電流,即使爲在基準 電流輸出電路405上執行的成亦可。 再者,依據使電流源電晶體11 2之閘極長度和閘極寬 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -67- 569176 A7 B7 五、發明説明(65 ) (請先閱讀背面之注意事項再填寫本頁) 度之比率,對電流電晶體1405之閘極長度和閘極寬度之比 率產生變化,亦可使畫素基準電流之値對畫素基準電流之 値產生變化。例如,若將基準電流對畫素基準電流設定成 較大,則在畫素之設定動作中可以縮短電流源電容111到 保持畫素對應基準電壓爲止所需之時間,可以降低雜訊之 影響。 配合對應於電流線CL!〜CLX之各畫素的發光元件之特 性,可以決定多數不同之電流値的基準電流。例如,亦可 以改變流入至設置有紅色發光、綠色發光及藍色發光之發 光色不同之發光元件的各畫素之各個電流線CL的基準電流 之電流値而予以設定。依此,可以取得3色發光元件之發 光亮度的均衡。取得3色發光亮度之均衡的方法,即使藉 由改變點燈期間之長度而執行亦可,即使與改變輸入於對 應著各色之畫素的基準電流之電流値組合亦可。或是即使 以電流電晶體1 405和電流源電晶體112對每色改變閘極長 度和閘極寬度之比率亦可。 經濟部智慧財產局員工消費合作社印製 接著,針對畫像顯示動作漢化訴之設定動作之關連予 以說明。開始畫像顯示動作和畫素設定動作的時機可考慮 各種態樣。 第1手法是一旦在所有的畫素之設定動作充分完成後 ,執行打開顯示裝置之電源後的最初晝像顯示動作的手法 。此時,自最初之畫像顯示動作藉由影像訊號而選擇發光 狀態之畫素的發光元件是以規定亮度予以發光。 其他之手法是一面執行畫素之捨定動作,一面同時執 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇><297公釐) -68- 569176 A7 B7 五、發明説明(66 ) (請先閲讀背面之注意事項再填寫本頁) 行打開顯示裝置之電源後的最初畫像顯示動作。此時,在 畫素之設定動作完成爲止之期間所執行的畫像顯示動作中 ,藉由影像訊號而選擇發光狀態之畫素之發光元件之發光 亮度是無達到規定之亮度。因此,正確之灰階顯示是在充 分地執行所有之畫素設定動作後開始執行。 並且,於第5圖所示之畫素部之構成中,訊號線GN、 訊號線GH、掃描線G、消去用訊號線RG等是可以考慮驅 動之時機等而共有。而且,使電流保持電晶體1404成爲非 導通狀態之時機,和使電流輸入電晶體1403成爲非導通狀 態之時機完全相同,在畫素之設定動作上並無問題。 (實施形態2) 本實施形態中,將同一電晶體方式之電流源電路之構 成例表示於第1 2圖中。並且,在此主要針對與實施形態1 不同之部分予以說明,重複之部分省略說明。因此,第12 圖中與第3圖相同之部分使用相同之符號表示。 經濟部智慧財產局員工消費合作社印製 於第1 2圖中,電流源電路1 02是藉由藉由電流源電容 111、電流源電晶體112、電流輸入電晶體203、電流保持電 晶體204、電流停止電晶體205、電流線CL、訊號線GN、 訊號線GH、訊號線GS而所構成。表示將電流源電晶體11 2 當作P通道型的例。而且,將電流源晶體112當作η通道 型之時,亦可隨著第3圖(C)所示之構造,而容易應用。將 此時之例表示於第24圖。而且,與第12圖相同部分是使 用相同符號表示。 ^紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) '~— -69- 569176 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(67 ) 再者,於第12圖中,雖然將電流輸入電晶體203、電 流保持電晶體204、電流條紙電晶體205設爲η通道型,但 是,因僅當作開關予以動作,故即使爲ρ通道型亦可。但 是,於第1 2圖中,電流保持電晶體204被連接於電流源電 晶體11 2之閘極和汲極間之時,電流保持晶體204是以ρ 通道型爲理想。其理由是設爲η通道型之時,可得端子Β 之電位成爲非常低之情形,此時,電流保持電晶體204之 源極電位也變低。其結果,電流保持電晶體204之有可能 難成爲非導通狀態。對此,若將電流保持電晶體204設爲ρ 通道型,則無須擔心此。 電流源電晶體1 1 2之閘極電極和電流源電容111之一 方電極是被連接。再者,電流源電容111之另一方之電極 是與電流源電晶體11 2之源極端子連接。電流源電晶體11 2 之源極端子是被連接於電流源電路102之端子Α上。電流 源電晶體11 2之閘極電極和汲極端子,是經由電流保持電 晶體204之源極、汲極端子間,而被連接。電流保持電晶 體204之閘極電極是被連接於訊號線GH。電流源電晶體 1 1 2之汲極端子和電流線CL是經由電流輸入晶體203之源 極、汲極端子間而被連接。電流輸入電晶體203之閘極電 極是被連接於訊號線GN。再者,電流源電晶體1 1 2之汲極 端子是經由電流停止電晶體205之源極、汲極端子間而被 連接於端子B。電流停止電晶體205之閘極電極是被連接於 訊號線GS。 再者,在上述構成中,電流源電晶體112之閘極電極 本紙張尺度適用中國國家標準(CNS ) A4規格(210><297公釐) (請先閱讀背面之注意事項再填寫本頁) ·φ_ 、1Τ 1·, -70- 569176 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(68 ) ,即使不經由電流輸入電晶體203之源極、汲極端子間, 而與電流線CL連接亦可。即是,即使爲電流保持電晶體 204之源極端子及汲極端子之不與電流源電晶體112之閘極 電極連接之側,直接被連接於電流線CL上的構成亦可。此 時,藉油條紙電流線CL之電位,可以縮小電流保持電晶體 204之源極、汲極間電壓。其結果,電流保持電晶體204爲 非導通狀態時,可以縮小電流保持電晶體204之漏電流。 而且,並不限定於此,電流保持電晶體204成爲導通狀態 之時,若使電流源電晶體11 2之閘極電極之電位與電流線 CL之電位相等而被連接即可。即是,於畫素之設定動作時 ,若成爲第62圖(a)所示般,於發光時若成爲第62圖(b)所 示般即可。如此,若配線或開關被連接即可。因此,電流 源電路之構成即使如第72圖般即可。 而且,在與電流保持電晶體204之源極端子及汲極端 子之電流源電晶體1 1 2之閘極電極不連接之側,直接被連 接於電流線CL之構成,則成爲在所有畫素之電流輸入電晶 體203成爲非導通狀態之時的電流線CL上被給予著一定電 位的構成。在顯示裝置所具有之多數畫素中,將該一定電 位設定成將畫素對應基準電壓保持於該些電流源電容111 之時的電流源電晶體11 2之閘極電位的平均左右。如此一 來,可以縮小電流保持電晶體204之源極、汲極端子間之 電壓、抑制因電流保持電晶體204之漏電流而引起之被存 儲於電流源電容111之電荷的放電。 是否對電流線CL給予一定電位上或切換流動基準電流 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇X297公釐) (請先閲讀背面之注意事項再填寫本頁) -71 - 569176 A7 B7 五、發明説明(69 ) (請先閲讀背面之注意事項再填寫本頁) ,即使爲在基準電流輸出電路405上執行的成亦可。而且 ,在電流源電晶體11 2之閘極和電流線CL間連接電流保持 電晶體204之時,電流保持晶體204之極性任何皆可。即 使將電流保持電晶體設爲η通道型,因電流線CL之電位不 會變得太低,故電流保持電晶體204亦不會難成爲非導通 狀態。 作爲開關部之構成,是與實施形態1中所說明的內容 相同。可以採用各種構成。以一例而言,設定成第1 3圖所 示相同之構成,省略說明。 經濟部智慧財產局員工消費合作社印製 第14圖是表示矩陣狀地配置具有第12圖所示之構成 的電流源電路1 02和第1 3圖所示之構成之開關部1 01之畫 素100的畫素區域之一部分的電路圖。於第14圖中,僅代 表性地表示第i行j列、第(i + j)行j列、第i行(j+Ι)列、第 (i+j)行(j + Ι)列的4畫素。與第12圖及第13圖相同之部分 是使用相同符號表示,省略說明。而且,將第i行、第 (i+Ι)行之各對應於畫素行的掃描線以Gi、Gu:表示記載, 將消去訊號線以RGi、RGi + 1表示記載,將信號線GN以GNi 、GNi + 1表示記載,將信號線GH以GHi、GHi + 1表示記載, 將訊號線GS以GSi、GSi + 1表示記載。另外,將第j列、第 (j + Ι)行之各對應於畫素列的影像訊號輸入線S以1表 不記載,將電源線W以W j、W j +1表不記載,將電流線C L 以CLj、CLj + i表不記載,將配線Wc〇以Wc〇j、Wcoj + i表不目己 載。由畫素區域外部輸入基準電流於電流線CL·、CL + i。
發光元件106之畫素106的畫素電極是被連接於端子D 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ' ' -72- 569176 A7 _^_ B7 五、發明説明(70 ) ,對向電極是被授與對向電位。於第14圖中,是表示將發 光元件之畫素電極當作陽極,將對向電極當作陰極之構成 。即是,表示電流源電路之端子A被連接於電源線W,端 子B被連接於開關部101之端子C的構成。但是,即使爲 將發光元件106之晝素電極.當作陰極,將對向電極當作陽 極之構成的顯示裝置,亦可以容易運用本實施形態2之構 成。第50圖是表示於以下第14圖所示之構成的畫素中, 將發光元件106之晝素電極當作陰極,將對向電極當作陽 極之變化例。於第50圖中與第14圖相同之部分使用相同 符號表示,省略說明。 第14圖中,電流源電晶體1 1 2是設定爲p通道型。另 外,於第50圖中,將電流源電晶體1 1 2設爲η通道型。如 此一來,可以使流動電流之方向成爲相反之方向。此時, 第50圖中之端子Α是與開關部之端子C連接,端子Β是與 電源線W連接。 再者,於第14圖及第50圖中,驅動電晶體302因僅 作爲開關發揮功能,故即使η通道型或p通道型任一者亦 可。但是,驅動電晶體302是以在其源極端子之電位被固 定之狀態下動作爲佳。因此,在將如第14圖所示般之發光 元件106之畫素電極當作陽極,將對向電極當作陰極之構 成中,驅動電晶體302則爲ρ通道型爲最佳。另外,在將 如第50圖所示般之發光元件106之畫素電極當作陰極,將 對向電極當作陽極之構成中,驅動電晶體302則爲η通道 型爲最佳。並且,於第14圖中,各畫素之配線W c 〇與電源 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐1 I---------- (請先閲讀背面之注意事項再填寫本頁) 訂 -•丨 經濟部智慧財產局員工消費合作社印製 73 - 569176 A7 B7 _ 五、發明説明(71 ) (請先閲讀背面之注意事項再填寫本頁) 線W因即使被保持於相同電位亦可,故可以共用。再者, 不同畫素間之配線WCQ彼此,電源線W彼此,亦可共用配 線We。和電源線W。 於第14圖所示之畫素部之構成中,訊號線GN、訊號 線GH、訊號線GS、掃描線G、消去用信號線RG等是考慮 驅動之時機等,而可以共有。例如,可以共有信號線GHi 和訊號線GNi。此時,將電流輸入電晶體203成爲非導通狀 態之時機和將電流保持電晶體204成爲非導通狀態之時機 完全相同,在畫素之設定動作上無問題。以另外之例而言 ,可以共有訊號線GSi和訊號線GN!。此時,使用與電流輸 入電晶體203極性不同之極性的電流停止電晶體205。如此 一來,當輸入相同訊號於電流輸入電晶體203之閘極電極 和電流停止電晶體205之閘極電極時,可以使一方之電晶 體成爲導通狀態,使另一方之電晶體成爲非導通狀態。並 且,亦可以共有消去用訊號線RG和信號線GS。 經濟部智慧財產局員工消費合作社印製 並且,即使使用其他畫素行之掃描線來代替配線Wco 與電源線W亦可。這是利用在不進行影像訊號寫入期間, 將掃描線之電位保持在一定電位。例如使用1個前之畫素 行的掃描線Gm來代替電源線。但是此時,考慮掃描線G 之電位,則必須注意選擇電晶體301之極性。 再者,即使將電流停止電晶體205和消去電晶體304 匯集成1個,省略任1個亦可。於晝素之設定動作時,當 於驅動電晶體302或發光元件106電流洩漏時,則無法正 確設定。依此,畫素之設定動作時,是執行使電流停止電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 一 — -74- 569176 Α7 Β7 五、發明説明(72 ) (請先閲讀背面之注意事項再填寫本頁) 晶體205成爲非導通狀態,或驅動電晶體30可成爲非導通 狀態地使消去電晶體304成爲導通狀態中之任一者即可。 當然即使執行兩者亦可。另外,於非顯示期間中,同樣地 若使電流停止電晶體205成爲非導通狀態,或使消去電晶 體3 04成爲導通狀態亦可。由上述可知可以省略電流停止 電晶體205或消去電晶體304中之任一者。 經濟部智慧財產局員工消費合作社印製 並且,於具有上述之構成的開關部或電流源電路之畫 素中,將具有各配線之具體例表示於第73圖。於第73圖 (A)〜(F)中,訊號線GN和訊號線GH是被共有,配線Wc〇 和電源線W是被共有。再者,爲省略電流停止電晶體205 之構成。尤其,於第73圖(A)中,電流保持電晶體204之源 極端子或汲極端子中,無與電流源電容111之一方電極連 接之側,是被直接連接於電流線CL。再者,於第73圖(B) 中,消去電晶體304是被串聯連接於電流源電晶體112及 驅動電晶體302。於第73圖(D)中,爲電源線W依序經由開 關部1 0 1之驅動晶體302、電流源電路1 02之電流源電晶體 112而與發光元件106連接之構成。於該構成中,設置有追 加電晶體290。依據追加電晶體290使得可以在開關部爲 OFF之狀態,即是驅動電晶體302爲非導通狀態執行畫素之 設定動作,而連接電源線W和電流源電晶體11 2之源極端 子。於第73圖(E)中,爲將電流源電晶體112設定成η通道 型的構成。此時,電流保持電晶體204之源極端子或汲極 端子中,無與電流源電容111之一方電極連接之側,是與 電源線W直接連接。於第73圖(F)中,是將第73圖(D)中之 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) -75- 569176 Α7 Β7 五、發明説明(73 ) (請先閱讀背面之注意事項再填寫本頁) 電流源電晶體11 2設爲η通道型之構成例。如此,依據各 種改變配線之共有、電晶體之共有或極性或位置、開關部 和電流源電路之位置、開關部或電流源電路中之構成等, 並且改變該組合方式,則可以容易實現各種電路。 說明具有第14圖所示構成之畫素的顯示裝置之驅動方 法。於說明中使用第1 6圖。並且,關於基準電流輸出電路 405或參照電流源電路404之構成及動作,則與實施形態1 中之說明相同。依此,省略說明。 首先,針對畫像顯示動作,與實施形態1中使用第7 圖所說明的相同。不同的是電流停止電晶體205之動作。 若存有電流停止電晶體205之時,於點燈期間電流停止電 晶體205則必須成爲導通狀態。若電流停止電晶體205成 爲非導通狀態,例如即使驅動晶體302爲導通狀態,電流 也不流至發光元件。因此,點燈期間中是必須使電流停止 電晶體205爲導通狀態。非點燈期間中爲任一者皆可。除 了上之點外,則與實施形態1相同。因此,省略詳細說明 〇 經濟部智慧財產局員工消費合作社印製 接著,針對畫素之設定動作予以說明。如實施形態1 所示般,在第5圖中所示之構成的顯示裝置,即是採用電 流鏡方式當作畫素之電流源電路之時,畫像顯示動作和畫 素之設定動作可以非同步執行。另外,在本實施形態2中 第14圖所示之構成的顯示裝置,即是採用同一電晶體方式 當作畫素之電流源電路之時,則晝像顯示動作與畫素之設 定動作爲同步執行爲最佳。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -76- 569176 A7 ___ B7__ 五、發明説明(74 ) (請先閱讀背面之注意事項再填寫本頁) 當在各畫素中執行畫素之設定動作時,因將晝素對應 基準電壓保持於電流源電容111,故流動電流線CL之基準 電流需要設定流動電流線CL之基準電流成爲電流源電晶體 1 1 2之汲極電流的狀態。因此,若於執行畫素之設定動作之 期間,當流動電流源電晶體11 2之電流一部分從電流源電 路102流至發光元件106時,電流源電晶體112之汲極電流 成爲與流動電流線CL之基準電流不同的値,無法將畫素對 應基準電壓正確地保持至電流源電容1 1 1中。爲了防止此 狀況,於執行畫素之設定期間,必須使電流不流至其畫素 之發光元件上。 因此,於執行畫素之設定動作期間,無法執行畫像之 顯示。依此,畫素之設定動作是必須預備不執行畫像顯示 動作之期間,或在畫像顯示動作中不執行畫像之顯示的期 間等,而在期間中執行。所以畫像顯示動作和畫素之設定 動作是同步執行爲最佳。 經濟部智慧財產局員工消費合作社印製 第1 4圖所示之構成的顯示裝置,在各畫素中,將電流 源電晶體11 2與電流線CL電氣性連接期間是使電流停止電 晶體205成爲非導通狀態。如此一來,即使開關部之端子C 和端子D間爲導通狀態,亦作爲電流不被輸入至發光元件 106之狀態,而正確地執行畫素之設定動作。 再者,於第14圖所示之構成的顯示裝置中,各畫素之 開關部的端子C和端子D之間,即是僅在驅動地案晶體 302爲非導通狀態之時,即使執行其畫素之設定動作亦可。 此時,無需要設置電流停止電晶體205。即是,爲電流源電 本紙張尺度適用中國國家標準(CNS ) A4規格(210><297公釐) -77- 569176 A7 B7 五、發明説明(75 ) (請先閱讀背面之注意事項再填寫本頁) 晶體11 2之汲極端子直接被連接於端子B的構成即可。爲 了使驅動電晶體302成爲非導通狀態,若使消去電晶體3〇4 成爲導通狀態等即可。即是,僅在非點燈期間中,執行畫 素之設定動作時,不需要設置電流停止電晶體205。 經濟部智慧財產局員工消費合作社印製 接著,針對何時執行畫素之設定動作以例表示。可大 區分爲2個。第1是在顯不期間中執行晝素設定動作之時 。但是此時在畫素設定動作中無法予以發光。因此,成爲 插入部發光之期間的形式。即使畫素設定動作完成,第1 3 圖之保持電容303之電容所保持之訊號若無變化,則可以 迅速地再次開始顯示動作。另1則是在畫像顯示動作之非 顯示期間Tus中,執行畫素之設定動作的手法。此時因發 光元件不發光,故可以容易地執行畫素設定動作。接著, 關於畫素設定動作,針對在多少期間中完成所有畫素之設 定動作予以說明。以例而言,針對兩種情形予以說明。第1 是在1幀期間中,完成所有畫素之設定動作之情形。另1 則是在1幀期間中,完成1行份之畫素之設定動作的情形 。此時是花費多數幀期間而終於完成所有畫素之設定動作 。首先,針對第1之情形詳細說明。 爲了說明使用第16圖之時序圖。並且,使成爲與第7 圖之時序圖相同動作之期間是使用相同符號而予以表示。 並且爲了簡便,使用1幀期間被分割爲3個子幀期間SF!〜 SF3的例子。再者,以在子幀期間SF3中必須設定比位址期 間Ta3短的顯示期間TS3,設置復位期間Τη及非顯示期間 Tus3的驅動方法爲例。然後,設定在非顯示期間TuS3中, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -78- 569176 A7 ____ B7 _ 五、發明説明(76) 執行畫素之設定動作。 (請先閱讀背面之注意事項再填寫本頁) 於第16圖(A)中,在第1子幀期間SF!及第2子幀期間 SF2中,因不設置非顯示期間Tus,故不執行畫素之設定動 作。另外,當第3子幀期間SF3之復位期間Τη開始時,則 同時執行第1行之畫素的設定動作。並且,將執行第k行 畫素之設定動作的期間以SETk表示。然後,當完成SET 1 時,則開始SET2,執行第2行之畫素之設定動作。當完成 SET1〜SETy時,畫素之設定動作是關於所有之畫素則完成 。如此一來,SET 1〜SETy之動作則在復位期間Τη中執行 。即使在以後之幀期間中,若反覆執行相同動作亦可。但 是在每幀期間無須執行畫素之設定動作。若配合畫素之電 流源電容之保持能力而決定亦可。 經濟部智慧財產局S工消費合作社印製 第16圖(Β)是詳細表示第16圖(Α)中之第3子幀期間 SF3之復位期間之動作的時序圖。如第16圖(Β)之畫像顯示 動作般,可以與復位期間Τη中之消去用訊號線RG!〜RGy 之掃描同步,執行SET 1〜SETy。如此,當與消去用訊號線 RG!〜RGy同步而執行SET 1〜SETy時,則可以使第14圖所 示之訊號線GN!〜GNy、訊號線GH!〜GHy及訊號線GS!〜 GSy之頻率,與消去用訊號線RG!〜RGy之訊號的頻率相同 。依此,可共有將訊號輸入至該些訊號線(消去用訊號線 RG!〜RGy、訊號線GN!〜GNy、訊號線GH!〜GHy及訊號線 GS!〜GSy)的驅動電路之全部或一部分。 在此,如第16圖(B)所示般,與消去訊號線RG^-RGy 之掃描同步而執行SET1〜SETy時,可使脈衝輸出電路711 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) " " 79 - 569176 A7 B7 五、發明説明(77 ) (請先閲讀背面之注意事項再填寫本頁) 所輸出之取樣脈衝的頻率,成爲與將訊號輸入至畫素之影 像訊號輸入線S!〜Sx的訊號線驅動電路之頻率相同。如此 一來,可以一部分共有訊號線驅動電路和基準電流輸出電 路 405。 接著,在1幀期間中,針對在1行份之畫素執行晝素 之設定動作之時予以說明。爲了說明,使用第40圖。並且 ,使成爲與第7圖之時序圖相同動作之期間,使用相同符 號予以表示。第40圖(A)是表示第1幀期間F1之動作的時 序圖。再者,第40圖(B)是表示第i幀期間Fi之動作的時 序圖。 於第40圖(A)中,因在第1幀期間SF!及第2幀期間 SF2中,無設置非顯示期間Tiis,故不執行畫素之設定動作 。另外,當開始第3子幀期間SF3之復位期間Τη時,同時 SET1開始,執行第1行之畫素的設定動作。如此一來, SET1之動作是在第1行之畫素的非顯示期間TuSl中使用所 有TuSl之期間而被執行。接著,開始第2幀間F2,執行第 2行之畫素的設定動作。之後,執行相同之動作。 經濟部智慧財產局員工消費合作社印製 例如,使用第40圖(B)說明執行第i行畫素之畫素設定 動作時的動作。第i行之畫素的設定動作是在第i幀期間Fi 中執行。即使在第i幀期間Fi中亦相同,因在第1子幀期 間SF!及第2子幀期間SF2無設置非顯示期間Tus,故不執 行畫素之設定動作。另外,開始第3子幀期間SF3之復位期 間Τη,當開始第i行畫素之非顯示期間Tusi時,則同時開 始SETi,執行第i行畫素之設定動作。如此一來,SETi之 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -80- 569176 A7 ____ B7 五、發明説明(78) (請先閲讀背面之注意事項再填寫本頁) 動作在第i行畫素之非顯示期間Tusi中使用所有TuSi之期 間而被執行。當完成第1幀期間F1〜第y幀期間Fy時,則 對所有之畫素,完成畫素之設定動作。即使在之後的幀期 間,若反覆相同之動作亦可。但是,無須在每幀期間執行 畫素之設定動作。若配合畫素之電流源電容之保持能力而 決定即可。 經濟部智慧財產局g(工消費合作社印製 如此,在1幀期間執行1行份之畫素之設定動作之時 ,有可正確執行畫素之設定動作的優點。即是,因執行畫 素之設定動作的期間長,故可以充分執行設定動作。因此 ,基準電流之大小即使較小亦可正確地執行設定動作。通 常當基準電流之大小較小時,因充電配線之交叉電容等所 需之時間較長,故正確執行設定動作較難。但是,若增長 設定動作之期間,則可以正確地執行設定動作。若在1幀 期間對所有行之畫素必須執行設定動作之時,則1行份之 畫素之設定期間則變短。因此,變成難以正確設定。若如 實施形態1所示般,畫素之電流源電路爲電流鏡方式之時 ,因增大基準電流之大小,故畫素之設定期間即使較短, 亦容易正確設定。另外,如本實施形態所示般,畫素之電 流源電路爲同一電晶體方式之時,因增大基準電流之大小 ,故難以正確設定。因此,增長設定期間爲有效。如此, 可以藉由第16圖或第40圖所示之驅動方法,同步進行畫 素之設定動作和畫像顯示動作。 並且,於第16圖或第40圖中,雖然表示僅在1幀期 間之1個子幀期間中,設置非顯示期間之時的驅動方法, 本紙張尺度適用中國國家標準(CNS ) A4規格(210>< 297公釐1 " -81 - 569176 A7 B7 五、發明説明(79 ) (請先閱讀背面之注意事項再填寫本頁) 但是本發明之顯示裝置之驅動方法並非限定於此。針對在1 幀期間之多數子幀期間中,設置非顯示期間之時的驅動方 法,亦可以應用。此時,在1幀期間之多數子幀期間所有 的非顯示期間Tus中,即使爲執行畫素之設定動作的驅動 方法亦可。再者,即使爲僅在1幀期間之多數子幀期間中 之幾個非顯示期間Tus中,執行畫素之設定動作的驅動方 法亦可。 一旦完成所有之畫素之設定動作後之反覆執行畫素之 設定動作的時機,是可以藉由畫素之電流源電路所具有之 電流源電容之電荷保持能力,任意決定。即是,即使爲在 數幀期間之間,完全不執行設定動作之期間亦可。 經濟部智慧財產局員工消費合作社印製 在此,針對某行之畫素之設定動作的手法予以簡單說 明。以例而言,注目於第1行之畫素。首先,藉由被輸入 至信號線GN!及信號線GIL·的訊號,使得第14圖所示知第 1行畫素之電流輸入電晶體203及電流保持電晶體204成爲 導通狀態。並且,藉由訊號線GS:之訊號,第1行畫素之 電流停止電晶體205是成爲導通狀態。並且,若無電流停 止電晶體205之時,則藉由使消去電晶體304成爲導通狀 態等,事先使驅動電晶體302成爲非導通狀態即可。 然後,基準電流流至電流線CL。如此一來,基準電流 流至畫素之電流源電晶體112。在此,第1行畫素之電流源 電晶體11 2之閘極電極和汲極電極,是經由成爲導通狀態 之電流保持電晶體204而被連接。因此,電流源電晶體11 2 是閘極、源極間電壓(閘極電壓),和源極、汲極間電壓爲相 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐1 ' -82- 569176 A7 B7 五、發明説明(80 ) (請先閱讀背面之注意事項再填寫本頁) 等之狀態,即是,在飽和區域動作,流動汲極電流。流動 第1行畫素之電流源電晶體112之汲極電流,是設定成流 動電流線CL之基準電流。如此一來,電流原電容111是保 持電流源電晶體112流動基準電流之時的閘極電壓。其間 ,電流停止電晶體205爲非導通狀態。依此,基準電流不 會產生洩漏。 接著,訊號線GH!變化,電流保持電晶體204成爲非 導通狀態。依此,電荷被保持於第1行之畫素之電流源電 量111。之後,訊號線GN!之訊號變化,第1行畫素之電流 輸入電晶體203成爲非導通狀態。如此一來,第1行畫素 之電流源電晶體112是閘極電壓被保持著而切斷與電流線 CL!之連接。並且,之後,訊號線GSi之訊號變化,電流停 止電晶體205即使成爲導通狀態亦可,即使成爲非導通狀 態亦可。於點燈期間中若爲導通狀態亦可。 經濟部智慧財產局員工消費合作社印製 如此一來,執行第1行之各畫素之設定動作。依此, 以後,在各畫素之電流源電路102中,當在端子A和端子 B之間施加電壓時,則在電流源電晶體Π 2之源極、汲極間 流動與基準電流相同大小之電流。 (實施形態3 ) 針對本實施形態中多閘方式之電流源電路予以說明。 並且,在此針對與實施形態1或實施形態2不同之部分予 以說明,供同之部分則省略說明。 使用第57圖針對多閘方式1之電流源電路之構成予以 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -83- 569176 A7 _____B7_ 五、發明説明(81 ) (請先閲讀背面之注意事項再填寫本頁) 說明。並且,與第3圖相同之部分則使用相同符號表示。 多閘方式1之電流源電路是具有電流源電晶體11 2和電流 k止電晶體805。再者,具有作爲開關發揮功括之電流輸入 電晶體803、電流保持電晶體804。在此,電流源電晶體 112、電流停止電晶體805、電流輸入電晶體803、電流保持 電晶體804即使爲p通道型或η通道型亦可。但是,電流 源電晶體11 2和電流停止電晶體805是必須爲相同極性。 在此,表示電流源電晶體112及電流停止電晶體805爲ρ 通道型之例。再者,電流源電晶體11 2和電流停止電晶體 805是以電流特性相等爲佳。而且,具有保持電流源電晶體 11 2之閘極電位的電流源電容111。再者,具有輸入訊號至 電流輸入電晶體803之閘極電極的訊號線GN,和輸入訊號 至電流保持電晶體804之閘極電極的訊號線GH。並且具有 輸入控制訊號之電流線CL。而且,電流源電容111是藉由 利用電晶體之閘極電容等,而可以省略。 經濟部智慧財產局員工消費合作社印製 電流源電晶體11 2之汲極端子是與端子Α連接。電流 源電晶體11 2之閘極電極和汲極端子是經由電流源電容111 而被連接。電流源電晶體11 2之閘極電極是與電流停止電 晶體805之閘極電極連接,經由電流保持電晶體804而與 電流線CL連接。電流源電晶體1 1 2之汲極端子是與電流停 止電晶體805之源極端子連接,經由電流輸入電晶體803 而被連接於電流線CL上。電流停止電晶體805之汲極端子 是被連接於端子B上。 而且,於第57圖(A)中,即使改變電流保持電晶體804 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~ -84 - 569176 A7 B7 五、發明説明(82 ) (請先閱讀背面之注意事項再填寫本頁) 之配置,作爲如第57圖(B)所示般之電路構成亦可。於第 57圖(B)中,電流保持電晶體804是被連接於電流源電晶體 112之閘極電極和汲極端子之間。 接著,針對上述多閘方式1之電流源電路之設定方法 予以說明。並且,於第57圖(A)和第57圖(B)中,其設定動 作相同。在此,以第57圖(A)所示之電路爲例,針對其設定 動作予以說明。爲了說明使用第57圖(C)〜第57圖(F)。於 多閘方式1之電流源電路中,依序經由第57圖(C)〜第57 圖(F)之狀態而執行設定動作。爲了說明之簡便,將電流輸 入電晶體803、電流保持電晶體804當作開關表示記載。在 此,表示設定電流源電路之控制訊號爲控制電流的例。 經濟部智慧財產局員工消費合作社印製 第57圖(C)所示之期間TD1中,使電流輸入電晶體803 及電流保持電晶體804成爲導通狀態。此時,電流停止電 晶體805爲非導通狀葡。這是藉由成爲導通狀態之電流保 持電晶體804及電流輸入電晶體803,使電流停止電晶體 805之汲極端子和閘極電極之電位相等地被保持之故。即是 ,源極、閘極間電壓爲零之時,若將成爲非導通狀態之電 晶體使用在電流停止電晶體805,則可以在期間TD 1中使電 流停止電晶體805自動成爲非導通狀態。如此一來,藉由 圖示之路徑流動電流,而將電荷保持在電流源電容111上 〇 在第57圖(D)所示之期間TD2中,藉由被保持之電荷 使得電流源電晶體1 1 2之閘極、源極間電壓成爲臨界電壓 以上。如此,汲極電流則流至電流源電晶體11 2 ° 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -85- 569176 A7 B7 五、發明説明(於) (請先閲讀背面之注意事項再填寫本頁) 在第57圖(E)所示之期間TD3中,當經過充分時間而 成爲正常狀態時,電流源電晶體11 2之汲極電流則設定成 控制電流。如此一來,當使控制電流成爲汲極電流之時的 閘極電壓則被保持於電流源電容111。之後,電流保持電晶 體804成爲非導通狀態。如此,被保持在電流源電容111 之電荷也被分配至電流停止電晶體805之閘極電極。如此 一*來,當電流保持電晶體804成爲非導通狀is之時,问時 電流停止電晶體805自動地成爲導通狀態。 經濟部智慧財產局員工消費合作社印製 於第57圖(F)所示之期間TD4中,電流輸入電晶體803 成爲非導通狀態。如此一來,控制電流不被輸入至畫素。 並且,使電流保持電晶體804成爲非導通狀態之時機,相 對於使電流輸入電晶體803成爲非導通狀態之時機,較早 或同時爲理想。這是因不使被保持於電流源電容111之電 荷予以放電之故。於期間TD4之後,施加端子A和端子B 之間的電壓時,經由電流源電晶體11 2及電流停止電晶體 805,輸出一定之電流。即是,電流源電路102輸出控制電 流之時,電流源電晶體11 2和電流停止電晶體805是如同1 個多閘型電晶體般地發揮功能。因此,相對於所輸入之控 制電流即是基準電流,可以將所輸出之一定電流之値設定 成較小。所以電流停止電晶體805和電流源電晶體11 2之 極性必須爲枏同。再者,電流停止電晶體805和電流源電 晶體11 2之電流特性以相同爲理想。這是在具有多閘方式1 之各電流源電路102中,電流停止電晶體805和電流源電 晶體112之特性無一致時,而使輸出電流產生偏差之故。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -86- 569176 Α7 Β7 五、發明説明(84 ) (請先閲讀背面之注意事項再填寫本頁) 並且,於多閘方式1之電流源電路中,不僅電流停止 電晶體805而已,亦使用被輸入控制電流變換成所對應之 閘極電壓的電晶體(電流源電晶體112)而輸出來自電流源電 路102之電流。另外,在實施形態1所示之電流鏡方式之 電流源電路中,輸入控制電流變換成所對應之閘極電壓的 電晶體(電流電晶體),和將該閘極電壓變換成汲極電流之電 晶體(電流源電晶體11 2)完全不同。依此,藉由電流鏡方式 之電流源電路,是可以減低多閘方式1之電流源電路之側 ,因電晶體之電流特性偏差而對電流源電路102之輸出電 流的影響。 多閘方式1之電流源電路之各訊號線是可以共有。例 如,電流輸入電晶體803和電流保持電晶體804若以相同 時機切換導通狀態、非導通狀態,則在動作上無問題。因 此,使電流輸入電晶體803和電流保持電晶體804之極性 相同,則可以共有訊號線GH和訊號線GN。 經濟部智慧財產局員工消費合作社印製 於多閘方式1中,電流源電路之部分是在畫素之設定 動作時,成爲如第63圖(a)般,於發光時若成爲第63圖(b) 般即可。即是如此地若連接配線或開關即可。例如,即使 如第68圖般地連接亦可。 並且,於具有上述構成之開關部或電流源電路之晝素 中,將共有各配線之具體例表示於第74圖上。於第74圖 (A)〜(D)中,訊號線G N和訊號線G Η是被共有,配線W c。 和電源線W是被共有。尤其,於第74圖(Α)中,電流保持 電晶體804之源極端子或汲極端子,無與電流源電容111 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ 297公釐) -87- 569176 A7 B7 五、發明説明(85 ) (請先閲讀背面之注意事項再填寫本頁) 之一方電極連接之側,是被直接連接至電流線CL上。再者 ,消去電晶體304與電流源電晶體112及驅動電晶體302串 聯連接。於第74圖(B)中,在選擇電流源電晶體112之源極 端子和電源線W之連接的位置上,連接有消去電晶體304 。於第74圖(C)中,電源線W是依序經由開關部101、電流 源電路102而與發光元件106連接之構成。於該構成中, 設置有追加電晶體390。藉由追加電晶體390,使可以在開 關部爲OFF狀態,即是驅動電晶體302爲非導通狀態執行 畫素之設定動作,連接電源線W和電流源電晶體1 2之源極 端子。於第74(D)中,電流保持電晶體804是在電流源電晶 體1 1 2之閘極、汲極間被連接。然後,消去電晶體304是 與保持電容303並聯被連接。於畫素之設定動作時,驅動 電晶體302即使爲任何狀態,電流亦不會流至驅動電晶體 3 02之方向。這是因電流停止電晶體805之閘極、源極間之 電壓成爲0,電流停止電晶體805自動成爲OFF狀態之故。 經濟部智慧財產局員工消費合作社印製 於實施形態1所示之電流鏡方式之電流源電路中,被 輸入至發光元件之訊號是以規定倍率增減被輸入至畫素之 控制電流的電流。因此,可將控制電流設定成某程度大, 可以較早執行各畫素之電流源電路之設定動作。但是,當 構成具有電流源電路之電流鏡電路的電晶體之電流特性產 生偏差時,畫像顯示則有偏差之問題。另外,在同一電晶 體方式之電流源電路中,被輸入至發光元件之訊號是與被 輸入至畫素之控制電流之電流値相等。在此,於同一電晶 體方式之電流源電路中,被輸入控制電流之電晶體,和輸 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -88- 569176 A7 B7 五、發明説明(86 ) 出電流至發光兀件之電晶體相同。因此,降低因電晶體之 電流特性之偏差所引起之畫像不均句。 (請先閱讀背面之注意事項再填寫本頁) 對此,於多閘方式之電流源電路中,被輸入至發光元 件之訊號,是以規定之倍率增減被輸入至畫素之控制電流 的電流。因此,可將控制電流設定成某程度大。依此,可 以較早執行各畫素之電流源電路之設定動作。再者,因共 有被輸入控制電流之電晶體,和輸出電流至發光元件之電 晶體之一部分,故電晶體之電流特性之偏差所引起之畫像 不均勻,是比起電流鏡方式之電流源電路被降低。 經濟部智慧財產局員工消費合作社印製 接著,以下表示多閘方式之電流源電路之時的設定動 作,和開關部之動作的關連。於多閘方式之電流源電路之 時,被輸入控制電流之間,是無法輸出一定電流。因此, 產生了必須使開關部之動作和電流源電路之設定動作同步 執行。例如,可在僅開關部爲OFF之狀態,執行電流源電 路之設定動作。即是,幾乎與同一電晶體方式相同。因此 ,因畫像顯示動作(開關部之驅動動作),和電流源電路之設 定動作(畫素之設定動作)也幾乎與同一電晶體方式相同,故 省略說明。 【實施例】 (實施例1 ) 於本實施例中,爲具有電流鏡方式之電流源電路之畫 素構成,在實施形態1中,舉出使用第4圖所示構成之電 流源電路不同之構成的電流源電路之晝素構成的例。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -89- 569176 A7 五、發明説明(87 ) (請先閱讀背面之注意事項再填寫本頁) 將配置在各畫素之電流源電路之構成例表示於第17圖 。並且,於第1 7圖中,與第4圖相同部分是使用相同符號 表示,省略其說明。於第17圖中,電流源電路102是除了 具有電流源電容111、電流源晶體112、電流電晶體1405、 電流輸入電晶體1403、電流保持電晶體1404、電流線CL、 訊號線GN、訊號線GH之外,還具有點順序電晶體2404和 點順序線CLP。與第4圖不同的是追加點順序電晶體2404 之部分。並且,雖然將點順序電晶體2404設爲η通道型, 但是即使僅作爲開關予以動作的Ρ通道型亦可。 經濟部智慧財產局員工消費合作社印製 電流源電晶體11 2之閘極電極,和電流電晶體1405之 閘極電極及電流源電容111之一方電極是被連接。再者, 電流源電容111之另一方電極是與電流源電晶體11 2之源 極端子及電流電晶體1405之源極端子連接,被連接至電流 源102之端子Α上。電流電晶體1405之閘極電極是依序經 由其汲極端子,和電流保持電晶體1404之源極、汲極端子 間及點順序電晶體2404之源極、汲極端子間而被連接。電 流保持電晶體1404之閘極電極是被連接至訊號線GH上。 點順序電晶體2404之閘極電極是被連接至點順序線CLP上 。電流電晶體1405之汲極端子和電流線CL是經由電流輸 入電晶體1403之源極、汲極端子間而被連接。電流輸入電 晶體1403之閘極電極是被連接至訊號線GN上。再者,電 流源電晶體112之汲極端子是被連接至端子B上。 於上述構成中,即使將電流輸入電晶體1403配置在電 流電晶體1405和端子A之間亦可。即是,即使爲電流電晶 本紙張尺度適用中國國家標準(CNS ) A4規格(210>< 297公釐) -90 - 569176 A7 B7 五、發明説明(88 ) (請先閲讀背面之注意事項再填寫本頁) 體1405之源極端子經由電流輸入電晶體1403之源極、汲極 端子間而被連接至端子A,電流電晶體1405之汲極端子被 連接至電流線CL之構成亦可。反正電流源電路之部分於畫 素之設定動作時,若成爲第61圖(a)所示般,發光時若成爲 第61圖(b)所示般即可。 於上述構成中,電流電晶體1405及電流源電晶體112 之閘極電極即使不經由電流輸入電晶體1403之源極、汲極 端子間,而被連接於電流線CL亦可。即是,即使爲點順序 電晶體2404之源極端子及汲極端子之不與電流保持電晶體 1404之源極端子或汲極端子連接之側,直接被連接於電流 線CL之構成亦可。當然,並不限定於此,電流保持電晶體 1404及點順序電晶體2404其雙方皆成爲導通狀態之時,若 可使電流電晶體1405之閘極電極之電位與電流線CL之電 位相等地予以連接即可。 經濟部智慧財產局員工消費合作社印製 再者,即使替換電流保持電晶體1 404和點順序電晶體 2404之配置亦可。即是,電流電晶體1405之閘極電極即使 爲依序經由其汲極端子,和電流保持電晶體1404之源極、 汲極端子間及點順序電晶體2404之源極、汲極端子間而被 連接之構成亦可,電流電晶體1405之閘極電極即使爲依序 經由其汲極端子,和點順序電晶體2404之源極、汲極端子 間及電流保持電晶體1404之源極、汲極端子間而被連接之 構成亦可。 於第17圖中,對第4圖追加點順序電晶體2404,點順 序電晶體2404是與電流保持電晶體1404串聯連接。依據該 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~ -91- 569176 A7 B7 五、發明説明(89 ) (請先閲讀背面之注意事項再填寫本頁) 構成,電流源電容111是在電流保持電晶體1404和點順序 電晶體2404之雙方不成爲導通狀態之範圍下保持電荷。如 此,藉由追加點順序電晶體2404,可以不利用第4圖之線 順序而採用點順序執行畫素之設定動作。第1 8圖是表示將 具有第17圖所示之構成的電流源電路102,和第13圖所示 構成之開關部101的畫素100配置成X列y行之矩陣狀的畫 素區域之一部分的電路圖。 經濟部智慧財產局員工消費合作社印製 於第18圖中,僅代表性地表示第i(i爲自然數)行j(j 爲自然數)列、第(i+ 1)行j歹!1、第i行(j+ 1)列、第(i+ 1)行 (j+ 1)列的4畫素。與第17圖及第13圖相同部分是使用相 同符號表示省略說明。而且,將對應於第i行、第(i+ 1)行 之各畫素行的掃描線G表示爲Gi、Gi+1,消去用訊號線表 不爲RGi、RGi + i ,訊號線GN表不爲GNi、GNi + i,訊號線 GH表示爲GHi、GHi + 1。再者,將對應於第j列、第(j + 1)列 之各畫素列的影像訊號輸入線S表示爲^+ 1,電源線W 表示爲见、Ww,電流線CL表示爲CL·、CL·.!,配線Wc〇 表示爲Wcu、。基準電流由晝素區域外部被輸入於電 流線CL」、CL·.!中。 發光元件106之畫素電極是被連接於端子D,對向電極 是被給予對向電位。於第1 8圖中,針對將發光元件之畫素 電極當作陽極,將對向電極當作陰極之構成予以表示。即 是,表示電流源電路之端子A被連接至電源線W,端子B 被連接至開關部101之端子C的構成。但是,本實施例之 構成亦可以容易應用於將發光元件106之畫素電極當作陰 ^氏張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -92- 569176 A7 B7 五、發明説明(9〇 ) 極,將對向電極當作陽極之構成的顯示裝置上。 (請先閱讀背面之注意事項再填寫本頁} 模式性地以404表示爲了決定流動在電流線CL·、ci^ + 1 的基準電流而設置在畫素區域外部之電流源(以下,以參照 電流源電路表示記載)。可以使用來自1個參照電流源電路 404之輸出電流,使基準電流流動至各個電流線CL上。如 此一來,可以抑制流動各電流線之電流的偏差,將流動戶斤 有電流線之電流正確地設定成基準電流。 將輸入藉由參照電流源電路404而所決定之基準電流 至各電流線CL!〜CLX的電路稱爲切換電路,於第18圖中以 2405表示。將切換電路2405之構成例表示在第20圖上。 切換電路2405是具有脈衝輸出電路2711,和取樣脈衝線 2710_1 〜2710_x,和開關 2701— 1 〜2701_x。 經濟部智慧財產局員工消費合作社印製 藉由脈.衝輸出電路2711所輸出之脈衝(取樣脈衝)是被 輸入至取樣脈衝線2710— 1〜271 0_x。藉由被輸入至取樣 脈衝線2710_1〜2710_x之訊號,使開關2701_1〜2701 _ X依序成爲ON狀態。經由ON狀態之開關270 1_ 1〜2701 _χ,參照電流源電路404則與各電流線CL·〜CLX連接。並 且,同時,取樣脈衝也被輸入至CLPi-CLPx。例如,藉由 被輸入至第j之取樣脈衝線2710_j之取樣脈衝,使電流線 CL·和參照電流源電路404被連接,同時取樣脈衝被輸出至 點順序線CLP,上。 在此,於點順序線CLP,上連接有點順序電晶體2404之 畫素中,於點順序電晶體2404爲導通狀態時,藉由被輸入 至某行之訊號線GN和GH之訊號,使被連接於該訊號線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29?公釐) -93- 569176 A7 B7 五、發明説明(91 ) (請先閱讀背面之注意事項再填寫本頁) GN和GH之電流輸入電晶體1403和電流保持電晶體1404 成爲導通狀態。如此一來,僅電流保持電晶體1404和點順 序電晶體2404之雙方成爲導通狀態之晝素,可以將訊號輸 入至電流源電容111上。依此,可以執行因點順序所產生 之畫素設定動作。 第19圖是表示第18圖所示之被配置在各畫素之電流 源電路102之設定動作(畫素之設定動作)的時序圖。於第 19圖中,以SETi表示執行第i行之畫素的設定動作。於 SETi中,執行從第i行之第1列至第X列之畫素設定動作 。在此,將從第i行之第1列至第X列之晝素設定動作在第 19圖中分爲SETi之(1)及(2)予以說明。 於SETi期間中,藉由被輸入至訊號線GNi及訊號線 GHi,使第18圖所示之第i行畫素之電流輸入電晶體1403 及電流保持電晶體1404成爲導通狀態。之後,一列一列地 依序選擇各列之CLP和開關2701。以第j列,即是以第i 行第j列之畫素之設定動作爲一列予以說明。 經濟部智慧財產局員工消費合作社印製 在此,以SET(i,j)表示於SETi期間(1)中,執行第i行 第j列之畫素設定的期間。於SET(i,j)中,藉由切換電路 2405 ,電流線CL·則與參照電流源電路404連接。如此一來 ,基準電流流動電流線CL·。同時由切換電路2405,依據被 輸入至點順序線CLP;之訊號,點順序電晶體2404成爲導通 狀態。於1 9圖之時序圖中,以CL·所示之期間,是表示電 流線CL·和參照電流源電路404被連接之期間。如此一來, SET(i,j)中,第i行第j列之畫素之電流保持電晶體1404 I紙張尺度適用中國國家標率(CNS ) A4規格(210X297公釐) ~ " 一 -94 - 569176 A7 B7 五、發明説明(92 ) (請先閱讀背面之注意事項再填寫本頁) 、點順序電晶體2404、電流輸入電晶體1403成爲導通狀態 。因此,第i行第j列之畫素之電流電晶體1405是閘極、 源極間電壓(閘極電壓),和源極、汲極間電壓爲相等之狀態 ,即是,在飽和區域動作流動汲極電流。當經過充分時間 而成爲平常狀態時,訊號被存儲於電流源電容111,流動電 流電晶體1405之汲極電流是設定成流動電流線CL·的基準 電流。 之後,當SET(i,j)完成時,第i行第j列之畫素之點 順序電晶體成爲非導通狀態,如此一來,第i行第j列之畫 素之電流源電容111是保持電流電晶體1405流動基準電流 之時的閘極電壓。一列一列地反覆以上之動作。 經濟部智慧財產局員工消費合作社印製 當從SET(i,1)〜SET(i,X)完成時,則在第i行之所有 畫素之電流源電容量111,保持對應流至電流線CL之基準 電流的電荷。之後,進入期間(2)。當期間(2)完成時,訊號 線GNi及訊號線GHi之訊號變化,第i行之畫素電流輸入電 晶體1403及電流保持電晶體1404則成爲非導通狀態。並且 ,於第1 8圖所示之畫素之顯示裝置中,即使替換電流保持 電晶體1404和點順序電晶體2404之配置亦可。但是,於將 第18圖所示之畫素構成之顯示裝置隨著第19圖所示之時 序圖而予以驅動時,各畫素之點順序電晶體2404是比電流 保持電晶體1404多執行導通狀態、非導通狀態之切換。依 此,爲了不影響被保持於電流源電容1 1 1之電荷,導通狀 態、非導通狀態之切換較少之電流保持電晶體1404是與電 流源電容111連接之構成爲理想。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -95- 569176 A7 B7 五、發明説明(93 ) (實施例2 ) (請先閲讀背面之注意事項再填寫本頁) 於本實施例中,爲具有同一電晶體方式之電流源電路 的畫素構成,在實施形態2中,舉出使用第1 2圖所示構成 之電流源電路不同之構成的電流源電路之畫素構成的例。 首先,將本實施例之電流源電路之構成例表示於第21 圖。而且,於第21圖中,與第12圖相同之部分是使用相 同符號表示。本實施例也與實施例1相同,爲可以執行藉 由點順序之畫素設定動作之情形者。 於第21圖中,電流源電路102除了具有電流源電容 111、電流源電晶體11 2、電流輸入電晶體203、電流保持電 晶體204、電流條紙晶體205、電流線CL、訊號線GH、訊 號線GS之外,還具有點順序電晶體208和點順序CLP。與 第1 2圖不同的是追加點順序電晶體208之部分。再者,雖 然將點順序電晶體208設爲η通道型,但是即使僅作爲開 關予以動作的Ρ通道型亦可。 經濟部智慧財產局員工消費合作社印製 電流源電晶體11 2之閘極電極和電流源電容11 1之一 方電極是被連接。再者,電流源電容111之另一方電極是 與電流源電晶體11 2之源極端子連接。電流電晶體11 2之 源極端子是被連接於電流源電路102之端子Α上。 電流源電晶體112之閘極電極是依序經由其汲極端子 ,和電流保持電晶體204之源極、汲極端子間及點順序電 晶體208之源極、汲極端子間而被連接。電流保持電晶體 204之閘極電極是被連接至訊號線GH上。點順序電晶體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~ -96 - 569176 A7 B7 五、發明説明(94 ) (請先閱讀背面之注意事項再填寫本頁) 208之閘極電極是被連接至點順序線CLP上。電流源電晶體 11 2之汲極端子和電流線CL是經由電流輸入電晶體203之 源極、汲極端子間而被連接。電流輸入電晶體203之閘極 電極是被連接至訊號線GN上。再者,電流源電晶體11 2之 汲極端子是經由電流停止電晶體205之源極、汲極端子間 而被連接至端子B上。電流停止電晶體205之閘極電極是 被連接於訊號線GS上。 再者,於上述構成中,電流源電晶體112之閘極電極 即使不經由電流輸入電晶體203之源極、汲極端子間,而 被連接於電流線CL亦可。即是,即使爲點順序電晶體208 之源極端子及汲極端子之不與電流保持電晶體204之源極 端子或汲極端子連接之側,直接被連接於電流線CL之構成 亦可。當然,並不限定於此,電流保持電晶體204及點順 序電晶體208其雙方皆成爲導通狀態之時,若可使電流電 晶體1 405之閘極電極之電位與電流線CL之電位相等地予 以連接即可。 經濟部智慧財產局員工消費合作社印製 在此,即使替換電流保持電晶體204和點順序電晶體 208之配置亦可。電流源電晶體1 1 2之閘極電極即使爲依序 經由其汲極端子,和電流保持電晶體204之源極、汲極端 子間及點順序電晶體208之源極、汲極端子間而被連接之 構成亦可,電流源電晶體11 2之閘極電極和汲極端子即使 爲依序經由點順序電晶體208之源極、汲極端子間及電流 保持電晶體204之源極、汲極端子間而被連接之構成亦可 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -97- 569176 A7 — _ B7 五、發明説明(95 ) (請先閲讀背面之注意事項再填寫本頁) 即是,於第2 1圖中,對第1 2圖追加點順序電晶體208 ,該是與電流保持電晶體204並聯連接。依此,電流源電 容111是在電流保持電晶體204和點順序電晶體208之雙方 不成爲導通狀態之範圍下保持電荷。如此,藉由追加點順 序電晶體208,可以不利用第1 2圖之線順序而採用點順序 執行畫素之設定動作。 第22圖是表示將具有第21圖所示之構成的電流源電 路102,和第13圖所示構成之開關部101的畫素100配置 成X列y行之矩陣狀的畫素區域之一部分的電路圖。 於第22圖中,僅代表性地表示第i行j列、第(i+ 1)行 j歹!1、第i行(j + 1)列、第(i+ 1)行(j+ 1)列的4畫素。與第 21圖及第13圖相同部分是使用相同符號表示省略說明。 經濟部智慧財產局員工消費合作社印製 而且,將對應於第i行、第(i+ 1)行之各畫素行的掃描 線表示爲Gi、Gi+l,消去用訊號線表示爲RGi、RGm,訊 號線GN表示爲GNi、GNu!,訊號線GH表示爲GHi、GHu! 。再者,將對應於第j列、第(j + 1)列之各畫素列的影像訊 號輸入線S表示爲^、Sw ,電源線W表示爲W〆Wm,電 流線CL表不爲CLj、CLj +1,配線Wc〇表不爲Wc⑴、Wc〇j +1。 基準電流由畫素區域外部被輸入於電流線CL·、中。 發光元件106之畫素電極是被連接於端子D,對向電極 是被給予對向電位。於第22圖中,針對將發光元件之畫素 電極當作陽極,將對向電極當作陰極之構成予以表示。即 是,表示電流源電路之端子A被連接至電源線W,端子B 被連接至開關部101之端子C的構成。但是,本實施例之 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -98 - 569176 A7 ____B7_ 五、發明説明(96 ) 構成亦可以容易應用於將發光元件106之畫素電極當作陰 極,將對向電極當作陽極之構成的顯示裝置上。 (請先閱讀背面之注意事項再填寫本頁) 模式性地以404表示爲了決定流動在電流線CL·、CL』+ 1 的基準電流而設置在畫素區域外部之電流源(以下,以參照 電流源電路表示記載)。可以使用來自1個參照電流源電路 404之輸出電流,使基準電流流動至各個電流線CL上。如 此一來,.可以抑制流動各電流線之電流的偏差,將流動所 有電流線之電流正確地設定成基準電流。將輸入藉由參照 電流源電路404而所決定之基準電流至各電流線 的電路稱爲切換電路,於第18圖中以2405表示。切換電 路2405之構成例是可以設爲與實施例1中第20圖所示者 相同之構成。藉此,關於切換電路2405之構成及其設定動 作,則省略說明。 經濟部智慧財產局員工消費合作社印製 並且,於第22圖所示之畫素成之顯示裝置中,即使替 換電流保持電晶體204和點順序電晶體208之配置亦可。 但是,各畫素之點順序電揪體208是比電流保持電晶體204 多執行導通狀態、非導通狀態之切換的情形。此時,爲了 不影響被保持於電流源電容111之電荷,導通狀態、非導 通狀態之切換較少之電流保持電晶體1404是與電流源電容 111連接之構成爲理想。而且,於本實施形態中,雖然表示 同一電晶體方式之電流源電路之構成例,但是亦可以適用 於多閘方式之電流源電路。即是於第57圖(A)、(B)中,若 將點順序電晶體與電流保持電晶體804串聯地配置即可。 本紙張尺度適用中國國家標隼(CNS ) A4規格( 210X297公釐) -99 - 569176 A7 B7 五、發明説明(97 ) (實施例3 ) (請先閲讀背面之注意事項再填寫本頁) 於本實施例中,表示實施形態2中第1 4圖所示之畫素 構成中,共有電流線CL和訊號線S之例。 第51圖是表示第14圖中在每畫素共有電流線CL和訊 號線S之構成的電路圖。於第51圖中,與第14圖相同之 部分是使用相同符號表示,省略說明。於第5 1圖中與第14 圖不同的是電流輸入電晶體203是被連接於訊號線及電流 線(圖中,以^、CL·表示記載),和電流源電晶體11 2之汲 極端子之間。再者,訊號線及電流線(Sp CL·)是藉由基準 電流輸出電路405和訊號線驅動電路(無圖示)而輸入訊號。 切換訊號線及電流線(Sr CL·)和基準電流輸出電路405之連 接,和訊號線及電流線(Sp CL·)和訊號線驅動電路的連接 〇 具有第51圖之畫素成之顯不裝置之驅動方法(晝像顯示 動作及畫素之設定動作)基本上與實施形態2中使用第7圖 、第16圖及第40圖之時序圖所示之方法相同。 經濟部智慧財產局員工消費合作社印製 但是,於第51圖所示之畫素構成中,因每晝素共有訊 號線S和電流線CL,故於輸入影像訊號於畫素之間,即是 位址期間Ta之間是無法也執行任意行的畫素設定動作。依 此,本實施形態之顯示裝置在具有比位址期間Ta長之顯示 期間Ts的子幀期間SF中,也使用設置非顯示期間:pus之 驅動方法。然後,在不與位址期間Ta期間Ta重疊的非顯 示期間Tits,執行畫素之設定動作。 本實施例所不之第51圖之構成的顯不裝置中,可以在 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ' ' -100 - 569176 A7 B7 五、發明説明(98 ) (請先閱讀背面之注意事項再填寫本頁) 每畫素將訊號線和電流線匯集成1條。如此一來,比起實 施形態2所示之第14圖之構成的顯示裝置,可以減少畫素 所具有之配線的數量,可提高顯示裝置之開口率。如此, 匯集訊號線S和電流線CL,亦可以適用於別的實施形態或 實施例上。 (實施例4) 於本實施例中,爲具有電流鏡方式之電流源電路的畫 素構成,舉出使用與實施形態1或實施例1中所示構成之 電流源電路不同之構成的電流源電路之畫素構成的例。因 此主要針對與第4圖不同之部分予以說明。 將配置在各畫素之電流源電路之構成例表示於第38圖 。並且,於第3 8圖中,與第3圖相同部分是使用相同符號 表示。於第3 8圖中,電流源電路102是藉由電流源電容 111、電流源晶體112、電流電晶體1445、電流輸入電晶體 1443、電流保持電晶體1444、電流線CL、訊號線GN、訊 號線GH所構成。 經濟部智慧財產局S工消費合作社印製 電流源電晶體11 2之閘極電極是經由電流保持電晶體 1444之源極、汲極端子間而與電流電晶體1445之閘極電極 連接。電流源電容11 2之閘極電極是與電流源電容Π 1之 一方電極連接。電流源電容111之另一方電極是與電流源 電晶體112之源極端子及電流電晶體1445之源極端子連接 ,被連接至電流源電路1 02之端子A上。再者,電流電晶 體1445之閘極電極和汲極端子是被連接。電流保持電晶體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -101 - 569176 A7 B7___ 五、發明説明(99 ) (請先閱讀背面之注意事項再填寫本頁) 1444之閘極電極是被連接至訊號線GH上。電流電晶體 1445之汲極端子和電流線CL是經由電流輸入電晶體1443 之源極、汲極端子間而被連接。電流輸入電晶體1443之閘 極電極是被連接至訊號線GN上。再者,電流源電晶體11 2 之汲極端子是被連接至端子B上。 而且,於上述構成中,即使將電流輸入電晶體1443配 置在電流電晶體1445和端子A之間亦可。即是,即使爲電 流電晶體1445之源極端子經由電流輸入電晶體1443之源極 、汲極端子間而被連接至端子A,電流電晶體1445之汲極 端子被連接至電流線CL之構成亦可。 如此,第38圖和第4圖是否有串聯連接電流電晶體 1445之閘極和汲極端子,及是否有直接連接電流源電晶體 11 2之閘極和電流電晶體1445之閘極爲不同,除此之外爲 相同。即是,於電流源電路之部分若在畫素之設定動作時 ,成爲如第61圖(a)般,於發光時則成爲第61圖(b)般即可 。即是,若連接配線或開關即可。依此,即使成爲第70圖 般亦可。 經濟部智慧財產局員工消費合作社印製 第39圖是表示將具有第38圖所示之構成的電流源電 路102,和第13圖所示構成之開關部101的畫素100配置 成X歹!J y行之矩陣狀的畫素區域之一部分的電路圖。於第 39圖中,僅代表性地表示第i(i爲自然數)行j(j爲自然數) 歹[J、第(i+ 1)行j歹[J、第i行(j+ 1)列、第(i+ 1)行(j+ 1)列 的4畫素。與第38圖及第13圖相同部分是使用相同符號 表示省略說明。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) " -102- 569176 A7 ___ B7____ 五、發明説明(100) (請先閱讀背面之注意事項再填寫本頁) 而且,將對應於第i行、第(i+ 1)行之各畫素行的掃描 線G表示爲Gi、Gi+1,消去用訊號線表示爲RGi、RGi + 1, 訊號線GN表示爲GNi、GNw,訊號線GH表示爲GHi、 GHi + 1。再者,將對應於第j列、第(j + 1)列之各畫素列的影 像訊號輸入線S表示爲孓、Sw,電源線W表示爲Wr Ww ,電流線CL表不爲CLj、CLj + i,配線Wcq表不爲Wc〇j、 Wc〇hi。基準電流由晝素區域外部被輸入於電流線CLj、 CLj + i中。再者,發光元件1〇6之畫素電極是被連接於端子 D,對向電極是被給予對向電位。 (實施例5) 於本實施例中,爲具有電流鏡方式之電流源電路之畫 素構成,舉出使用與實施形態1或實施例1、實施例4不同 構成之電流源電路之晝素構成的例。本實施例中藉由在實 施例4之電路上追加點順序電晶體,使成爲可以點順序來 執行畫素之設定動作。因此,省略與實施例1或實施例4 相同部分之說明。 經濟部智慧財產局員工消費合作社印製 將配置在各畫素之電流源電路之構成例表示於第44圖 。並且,於第44圖中,與第38圖相同部分是使用相同符 號表示,省略其說明。於第44圖中,電流源電路102是除 了具有電流源電容111、電流源晶體112、電流電晶體1445 、電流輸入電晶體1443、電流保持電晶體1444、電流線CL 、訊號線GN、訊號線GH之外,還具有點順序電晶體1448 和點順序線CLP。與第4圖不同的是追加點順序電晶體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -103- 569176 A7 B7 五、發明説明(1〇1) 2404之部分。並且,雖然將點順序電晶體1448設爲η通道 型,但是即使僅作爲開關予以動作的ρ通道型亦可。 (請先閱讀背面之注意事項再填寫本頁) 電流源電晶體11 2之閘極電極,是依序經由電流保持 電晶體1444之源極、汲極端子間及點順序電晶體1448之源 極、汲極端子間,而與電流電晶體1445之閘極電極連接。 電流保持電晶體1444之閘極電極是被連接於訊號線GH。 點順序電晶體1 448之閘極電極是被連接於點順序線CLP上 。電流源電晶體11 2之閘極電極是與電流源電容111之一 方電極連接。再者,電流電晶體1445之閘極電極和汲極端 子是被連接著。電流源電容111之另一方電極是與電流源 電晶體112之源極端子及電流電晶體1405之源極端子連接 ,被連接至電流源1 02之端子A上。再者,電流源電晶體 112之汲極端子是被連接於端子B上。電流電晶體1445之 汲極端子和電流線CL是經由電流輸入電晶體1443之源極 、汲極端子間而被連接。電流輸入電晶體1443之閘極電極 是被連接至訊號線GN上。 經濟部智慧財產局員工消費合作社印製 在此,即使替換電流保持電晶體1444和點順序電晶體 1448之配置亦可。電流電晶體1445之閘極電極和第流源電 容111即使爲依序經由電流保持電晶體1444之源極、汲極 端子間,及點順序電晶體1448之源極、汲極端子間而被連 接之構成亦可,電流電晶體1445之閘極電極和電流源電容 111即使爲依序經由點順序電晶體1448之源極、汲極端子 間,及電流保持電晶體1444之源極、汲極端子間而被連接 之構成亦可。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公羡)一 -104- 569176 A7 B7 五、發明説明(102 ) (請先閱讀背面之注意事項再填寫本頁) 第45圖是表示將具有第44圖所示之構成的電流源電 路102,和第13圖所示構成之開關部101的畫素100配置 成X列y行之矩陣狀的畫素區域之一部分的電路圖。於第 45圖中,僅代表性地表示第i(i爲自然數)行j(j爲自然數) 歹[J、第(i+ 1)行j歹[]、第i行(j + 1)列、第(i+ 1)行(j+ 1)列 的4畫素。與第17圖及第13圖相伺部分是使用相同符號 表示省略說明。 而且,將對應於第i行、第(i+ 1)行之各畫素行的掃描 線G表示爲Gi、Gi+Ι,消去用訊號線表示爲RGi、RGm, 訊號線GN表示爲GNi、GNi + 1,訊號線GH表示爲GHi、 GH, + 1。再者,將對應於第j列、第(j+1)列之各畫素列的影 像訊號輸入線S表示爲^、Sj + 1,電源線W表示爲Wp w」+ 1 ,電流線CL表示爲CL·、CL^,配線We。表示爲、 Wcohi。基準電流由畫素區域外部被輸入於電流線CLj、 CLj + i中。再者,發光元件106之畫素電極是被連接於端子 D,對向電極是被給予對向電位。 經濟部智慧財產局員工消費合作社印製 (實施例6) 於本實施例中,爲具有同一電晶體方式之電流源電路 的晝素構成,舉出使用與實施形態2中所示所示構成之電 流源電路不同之構成的電流源電路之畫素構成的例。因此 主要針對與實施形態不同之部分予以說明。針對相同部分 予以省略。 將配置在各畫素之電流源電路之構成例表示於第41圖 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) " 一 -105 - 569176 A7 B7__ 五、發明説明(103) (請先閲讀背面之注意事項再填寫本頁) 。並且,於第41圖中,與第3圖相同部分是使用相同符號 表示。於第41圖中,電流源電路102是藉由電流源電容 111、電流源晶體112、電流輸入電晶體1483、電流保持電 晶體1484、電流基準電晶體1488、發光電晶體1486、電流 線CL、訊號線GN、訊號線GH、訊號線GC、訊號線GE、 電流基準線SCL所構成。 於第41圖中,表示將電流源電晶體11 2設爲p通道型 的例。而且,於將電流源電晶體11 2設爲η通道型之時, 亦可以隨著第3圖(C)所示之構造而容易應用。將此時之電 路圖表示於第25圖。雖然將電流輸入電晶體1483、電流保 持電晶體1484、電流基準晶體1488、發光電晶體1486設爲 η通道型,但是即使僅作爲開關而予以動作之Ρ通道型亦可 〇 經濟部智慧財產局員工消費合作社印製 於第4 1圖中,電流源晶體11 2之閘極電極和電流源電 容111之一*方電極是被連接。再者,電流源電容111之另 一方電極是與電流源電晶體11 2之源極端子連接。電流源 電晶體112之源極端子是經由發光電晶體1486之源極、汲 極端子間,而被連接至電流源電路102之端子Α上。 電流源電晶體11 2之閘極電極和汲極端子是經由電流 保持電晶體1484之源極汲極端子間,而被連接。電流保持 電晶體1484之閘極電極是被連接至訊號線GH。電流源電 晶體11 2之汲極端子和電流基準線SCL是經由電流基準電 晶體1488之源極、汲極端子間而被連接。電流基準電晶體 1488之閘極電極是被連接於訊號線GC。電流源電晶體112 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -106- 569176 A 7 B7 _ 五、發明説明(1〇4) (請先閲讀背面之注意事項再填寫本頁) 之源極端子和電流線CL是經由電流輸入電晶體1483之源 極汲極端子間而被連接。電流輸入電晶體丨483之閘極電極 是被連接至訊號線GN上。再者,電流源電晶體11 2之汲極 端子是被連接至端子B上。 再者.,於上述構成中,即使爲電流保持電晶體1484之 源極端子及汲極端子之無與電流源電晶體112之閘極電極 連接之側,直接被連接至電流基準線SCL上之成亦可。並 且,並非限定於此,電流保持電晶體14 8 4成爲導通狀態之 時,若連接成使電流源電晶體Π 2之閘極電極之電位與電 流基準線SCL之電位相等即可。 即是,如第65圖所示般,於畫素之設定動作時,若成 爲第65圖(a),於畫像顯示時若成爲第65圖(b)即可。即是 ,若如此的連接配線或開關即可。因此,即使成爲第7 1圖 所示般亦可。 經濟部智慧財產局員工消費合作社印製 再者,即使爲電流源電晶體π 2和端子B經由新的電 晶體(在此,稱爲電流停止電晶體)而連接之構成亦可。該電 晶體是電流基準電晶體1488爲導通狀態之時成爲非導通狀 態,於非導通狀態之時成爲導通狀態。再者或是即使省略 電流基準電晶體1 488和電流基準線SCL亦可。此時,於畫 素之設定動作時電流通過端子B而流至發光元件106。 接著,針對本實施例之開關部之構成予以說明。開關 部之構成與實施形態1中之第1 3圖等所示者爲相同之構成 ,故省略說明。但是,消去電晶體304是可以兼倂作爲其 嘎之電晶體,例如發光電晶體1486或電流停止電晶體等使 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X 297公釐) -107- 569176 A7 B7 五、發明説明(105) 用。 (請先閲讀背面之注意事項再填寫本頁) 第42圖是表示將具有第41圖所示構成之電流源電路 102,和第13圖所不構成之開關部1〇1的畫素1〇〇,配置成 矩陣狀之畫素區域之一部分的電路圖。並且。本發明之第1 圖中,即使替換電流源電路和開關部之連接亦可。即是, 電源線和開關部101連接,即使連接連接電流源電路102 亦可。因此,如第41圖所示般,不僅是如電源線-電流源 電路一開關部一發光元件之連接法,即使例如電源線-開 關部-電流源電路-發光元件之連接法亦可。 經濟部智慧財產局員工消費合作社印製 於第42圖中,僅代表性地表示第i(i爲自然數)行j(j 爲自然數)列、第(i+ 1)行j列、第i行(j+ 1)列、第(i+ 1)行 (j + 1)列的4畫素。與第41圖及第13圖相同部分是使用相 同符號表示省略說明。而且,將對應於第i行、第(i+ 1)行 之各畫素行的掃描線G表示爲Gi、Gi+1,消去用訊號線表 示爲RGi、RGu!,訊號線GN表示爲GNi、GNi + 1,訊號線 GH表示爲GHi、GHu!。再者,將對應於第j列、第(j + 1)列 之各畫素列的影像訊號輸入線S表示爲^、Sh!,電源線W 表市爲W j、W j +1,電流線C L表75爲C L j、C L j +1,配線W c 〇 表示爲、Wcom。基準電流由畫素區域外部被輸入於電 流線 CLj、CLj + i 中。
發光元件106之畫素電極是被連接於端子D,對向電極 是被給予對向電位。於第42圖中,針對將發光元件之畫素 電極當作陽極,將對向電極當作陰極之構成予以表示。即 是,表示電流源電路之端子A被連接至電源線W,端子B 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) •108- 569176 A7 B7 五、發明説明(1〇6) (請先閱讀背面之注意事項再填寫本頁) 被連接至開關部101之端子C的構成。但是,本實施例之 構成亦可以容易應用於將發光元件106之畫素電極當作陰 極,將對向電極當作陽極之構成的顯示裝置上。 再者,於第42圖中,驅動電晶體302因僅作爲開關發 揮功能,故即使η通道型或p通道型任一者亦可。但是, 驅動電晶體302是以在其源極端子之電位被固定之狀態下 動作爲佳。因此,在將如第42圖所示般之發光元件106之 畫素電極當作陽極,將對向電極當作陰極之構成中,驅動 電晶體302則爲ρ通道型爲最佳。另外,在將發光元件106 之畫素電極當作陰極,將對向電極當作陽極之構成中,驅 動電晶體302則爲η通道型爲最佳。並且,於第42圖中, 各晝素之配線Wc。與電源線W因即使被保持於相同電位亦 可,故可以共用。再者,不同畫素間之配線W。。彼此,電 源線W彼此,亦可共用配線和電源線W。 經濟部智慧財產局員工消費合作社印製 再者,電流基準線SCL係藉由與如訊號線或掃描線般 之別的配線共用,而可刪除。此時,即使自己之行的配線 或另外行的配線任一者亦可。即是,即使在不作爲電流基 準線SCL使用時(無執行畫素之設定動作),有輸入例如脈 衝訊號之情形,或在作爲電流基準線SCL使用之時(執行畫 素之設定動作之時),若爲在某一定電位之配線,則任何配 線亦可共用。 並且,於具有上述之構成的開關部或電流源電路之晝 素中,將具有各配線之具體例表示於第76圖、第77圖。 於第76圖(A)〜(F)及第77圖(A)〜(D)中,訊號線GN和訊 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -109- 569176 A7 _B7_ 五、發明説明(107) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局Μ工消費合作社印製 號線GH是被共有,配線Weo和電源線W是被共有。再者 ,發光電晶體1486藉由使用消去電晶體304而省略。尤其 ,於第76圖(A)中,電流保持電晶體1484之源極端子或汲 極端子中,無與電流源電容111之一方電極連接之側,是 被直接連接於電流基準線SCL上。消去電晶體304是被串 聯連接於電流源電晶體112及驅動電晶體302。於第76圖 (C),第76圖(A)所示之構成是,電流基準電晶體1 488及電 流輸入電晶體1483之極性不同。並且,訊號線GH也與訊 號線GC及訊號線GN共有。於第76圖(D)中,是電源線W 依序經由開關部101、電流源電路102而與發光元件106連 接的構成。於第77圖(A)中,電流源電晶體112爲η通道型 。第77圖(b)中,電流源電晶體112爲η通道型,電流保持 電晶體1484之源極端子或汲極端子部與電流源電容111之 一方電極連接之側,是被直接連接至電流線CL。於第77 圖(C),第77圖(Β)所示之構成是電流基準電晶體1 488及電 流輸入電晶體1483之極性爲不同。並且,訊號線GH也和 訊號線GC及訊號線GN共有。於第77圖(D)中,使用1條 前之掃描線來取代電流基準線SCL。如此,依據各種改 變配線之共有、電晶體之共有或極性或位置、開關部和電 流源電路之位置、開關部或電流源電路中之構成等,並且 改變該組合方式,則可以容易實現各式各樣電路。 關於基準電流輸出電路405或參照電流源電路404,與 實施形態1中已說明的相同,省略其說明。 說明具有第42圖所示構成之畫素的顯示裝置之驅動方 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇><297公慶1 -110- 569176 A7 B7 五、發明説明(108) (請先閱讀背面之注意事項再填寫本頁) 法。針對畫像顯示動作,與實施形態1中使用第7圖所說 明的相同。不同的是針對發光電晶體I486、電流輸入電晶 體1483及電流基準電晶體1488的動作。 點燈期間中,發光電晶體I486成爲導通狀態,電流輸 入電晶體1483成爲非導通狀態。對畫素設定期間中是發光 晶體1486成爲非導通狀態,電流輸入電晶體1483成爲導通 狀態。非點燈期間中(但是,除了對畫素設定期間中之外), 電流輸入晶體1483爲非導通狀態,發光電晶體1486爲任一 皆可。並且,使發光電晶體I486間作消去電晶體使用,即 使使發光電晶體I486成爲非導通狀態亦可。然後,存有電 流基準電晶體1488之時,於點燈期間中電流基準電晶體 1 488是必須成爲非導通狀態。其理由是電流流至電流基準 線SCL之方向,流至發光元件之電流量改變之故。 非點燈期間中,電流基準電晶體1488即使爲導通或不 導通任一皆可。但是,藉由調整電流基準線SCL和發光元 件1 06之對向電極之電壓,可以使逆偏壓施加至發光元件 1 06 上。 經濟部智慧財產局員工消費合作社印製 再者,若放入新的電晶體(在此稱爲電流停止電晶體)於 電流源電晶體11 2和端子B之間時,於點燈期間中,必須 使電流停止電晶體先成爲導通狀態。這是因爲當成爲非導 通狀態時,電流則不流至發光元件1 06之故。非點燈期間 中,雖然電流停止電晶體即使爲導通或不導通任一者皆可 ,但藉由成爲非導通狀態,可以兼作消去電晶體使用。若 除去上述之點,則與實施形態1相同。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)~~ -111- 569176 A7 B7 五、發明説明(1〇9) (請先閱讀背面之注意事項再填寫本頁) 接著,說明畫素之設定動作。這是幾乎與實施形態2 相同。以例而言,設定第i行被執行設定動作。基準電流I。 流入電流線CL。基準電流1〇因電流輸入電晶體1483電流 源電晶體112、電流基準電晶體1488成爲導通狀態,故精 油該些,流動電流線CL和電流機基準線SCL之間。並且, 此時,發光電晶體1486成爲非導通狀態。再者,比端子B 先成爲電流不流動之狀態。或是具有電流停止電晶體之時 是成爲非導通狀態,比端子B先成爲電流不流動。如此一 來,電流流至電流源電晶體11 2上。電流源電晶體112 之閘極電極和汲極端子是經由成爲導通狀態之電流保持電 晶體1484而被連接。因此,電流源電晶體11 2是在閘極、 源極間電壓(閘極電壓),和源極、汲極間電壓相等之狀態下 ,即是在飽和區域上動作,並流動汲極電流。流動電流源 電晶體11 2的汲極電流是決定成流動電流線CL的電流1〇。 如此一來電流源電容111是保持電流源電晶體112流動電 流之時的閘極電壓。 經濟部智慧財產局員工消費合作社印製 並且,無電流基準線SCL和電流基準電晶體1488之時 ,I。是由端子B先流動。依此,此時成爲流至發光元件1 06 。若當長期間流動時則不希望影響至亮度。再者,當I。流 動至發光元件106時,則使發光元件106之電位予以變化 的時間則需較長。其結果,畫素之設定動作也需花較長時 間。 當將對應於流動至電流線CL之基準電流I。的電荷保持 於電流源電容111而完成時,訊號線GHi之訊號則變化,電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -112- 569176 A7 _;_______B7_ 五、發明説明(110) (請先閱讀背面之注意事項再填寫本頁) 流保持電晶體1 484成爲非導通狀態。依此,電荷則被保持 在畫素之電流源電容111上。之後,訊號線GHi及訊號線 GCi之訊號變化,第i行畫素之電流輸入電晶體1483及電 流基準電晶體1 48 8成爲非導通狀態。如此一來,第i行畫 素之電流源電晶體11 2是被保持閘極電壓之狀態下,切斷 電流線C L及電流基準線S C L之連接。再者,同時訊號線 GEi之訊號變化,發光電晶體I486成爲導通狀態。 如此一來,第i行之各畫素之設定動作被執行。之後, 在各畫素之電流源電路1 02中,當施加電壓於端子A和端 子B之間時,基準電流(畫素基準電流)則流至電流源電晶體 11 2之源極、汲極間。 並且,於第42圖所示之畫素部之構成中,訊號線GN 、訊號線GH、訊號線GC、訊號線GE、掃描線G、消去用 訊號線RG等,是可以考慮驅動之時機等而共有。例如,可 以共有信號線GHi和訊號線GNi。此時,將電流輸入電晶體 1 483成爲非導通狀態之時機和將電流保持電晶體1484成爲 非導通狀態之時機完全相同,在畫素之設定動作上無問題 經濟部智慧財產局員工消費合作社印製 〇 以另外之例而言,可以共有訊號線GEi和訊號線GNi。 此時,使用與電流輸入電晶體1483極性不同之極性的發光 電晶體1486。如此一來,當輸入相同訊號於電流輸入電晶 體1483之閘極電極和發光電晶體I486之閘極電極時,可以 使一方之電晶體成爲導通狀態,使另一方之電晶體成爲非 導通狀態。再者,於追加電流停止電晶體之時,使此與電 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -113- 569176 A7 __ B7_ 五、發明説明(111 ) 流基準電晶體1488之極性相反,藉由連接閘極電極彼此, 而可以共有配線。 (請先閱讀背面之注意事項再填寫本頁) (實施例7) 針對多閘方式2之電流源電路予以說明。並且參照第 58圖予以說明。第58圖(A)中與第3圖相同之部分使用相 同之符號表示。 經濟部智慧財產局員工消費合作社印製 針對多閘方式2之電流源電路之構成要素予以說明。 多閘方式2之電流源電路是具有電流源電晶體11 2和發光 電晶體886。再者,具有作爲開關發揮功能之電流輸入電晶 體883、電流保持電晶體884。在此,電流源電晶體112、 發光電晶體886、電流輸入電晶體8 83、電流保持電晶體 884、電流基準電晶體888即使爲p通道型或η通道型亦可 。但是,電流源電晶體11 2和發光電晶體8 8 6是必須爲相 同極性。在此,表示電流源電晶體112及發光電晶體886 爲η通道型之例。電流源電晶體112和發光電晶體8 86是 以電流特性相等爲佳。而且,具有保持電流源電晶體11 2 之閘極電位的電流源電容1 1 1。再者,具有輸入訊號至電流 輸入電晶體8 83之閘極電極的訊號線GN,和輸入訊號至電 流保持電晶體8 84之閘極電極的訊號線GH。並且具有輸入 控制訊號之電流線CL,和被保持一定電位的電流基準線 SCL。而且,電流源電容111是藉由利用電晶體之閘極電容 等,而可以省略。 說明該些構成要素之連接關係。電流源電晶體1 12之 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) -114- 569176 A7 B7 五、發明説明(112) (請先閲讀背面之注意事項再填寫本頁) 源極端子是被連接至端子B上。電流源電晶體11 2之源極 端子是經由電流基準電晶體888而被連接至電流基準線SCL 上。電流源電晶體11 2之汲極端子是被連接至發光電晶體 8 86之源極端子上。電流源電晶體112之汲極端子是經由電 流輸入晶體883而被連接至電流線CL上。電流源電晶體 11 2之閘極電極和汲極端子是經由電流源電容111而被連接 。電流源電晶體112之閘極電極是與發光電晶體886之閘 極電極連接,經由電流保持電晶體884而與電流線CL連接 。發光電晶體886之汲極端子是被連接於端子A上。 而且,於第58圖(A)中,即使改變電流保持電晶體884 之配置,作爲如第58圖(B)所示般之電路構成亦可。於第 58圖(B)中,電流保持電晶體884是被連接於電流源電晶體 11 2之閘極電極和汲極端子之間。 經濟部智慧財產局員工消費合作社印製 接著,針對上述多閘方式2之電流源電路之設定方法 予以說明。並且,於第58圖(A)和第58圖(B)中,其設定動 作相同。在此,以第58圖(A)所示之電路爲例,針對其設定 動作予以說明。爲了說明使用第58圖(C)〜第58圖(F)。於 多閘方式2之電流源電路中,依序經由第58圖(C)〜第58 圖(F)之狀態而執行設定動作。爲了說明之簡便,將電流輸 入電晶體883、電流保持電晶體884、電流基準電晶體888 當作開關表示記載。在此,表示設定電流源電路之控制訊 號爲控制電流的例。再者,於圖中以粗箭號表示電流流動 的路徑。 第58圖(C)所示之期間TD1中,使電流輸入電晶體883 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -115- 569176 A7 B7 五、發明説明(113) (請先閲讀背面之注意事項再填寫本頁) 、電流保持電晶體884及電流基準電晶體888成爲導通狀 態。並且此時發光電晶體805爲非導通狀態。這是藉由成 爲導通狀態之電流保持電晶體884及電流輸入電晶體883, 使發光電晶體886之汲極端子和閘極電極之電位相等地被 保持之故。即是,源極、閘極間電壓爲零之時,若將成爲 非導通狀態之電晶體使用在發光電晶體886,則可以在期間 TD1中使發光電晶體8 86自動成爲非導通狀態。如此一來, 藉由圖示之路徑流動電流,而將電荷保持在電流源電容111 上。 在第58圖(D)所示之期間TD2中,藉由被保持之電荷 使得電流源電晶體112之閘極、源極間電壓成爲臨界電壓 以上。如此,汲極電流則流至電流源電晶體112。 經濟部智慧財產局員工消費合作社印製 在第58圖(E)所示之期間TD3中,當經過充分時間而 成爲正常狀態時,電流源電晶體11 2之汲極電流則設定成 控制電流。如此一來,當使控制電流成爲汲極電流之時的 閘極電壓則被保持於電流源電容Π 1。之後,電流保持電晶 體884成爲非導通狀態時,被保持在電流源電容111之電 荷也被分配至發光電晶體886之閘極電極上。如此一來, 當電流保持電晶體884成爲非導通狀態之時,同時發光電 晶體886自動地成爲導通狀態。 於第58圖(F)所示之期間TD4中,電流基準電晶體888 及電流輸入電晶體8 83成爲非導通狀態。如此一來,控制 電流不被輸入至畫素。並且,使電流保持電晶體884成爲 非導通狀態之時機,相對於使電流輸入電晶體883成爲非 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇><297公釐) -116- 569176 A7 B7 五、發明説明(114) (請先閱讀背面之注意事項再填寫本頁) 導通狀態之時機,較早或同時爲理想。這是因不使被保持 於電流源電容111之電荷予以放電之故。於期間TD4之後 ,施加端子A和端子B之間的電壓時,經由電流源電晶體 112及發光電晶體886,輸出一定之電流。即是,電流源電 路102輸出控制電流之時,電流源電晶體11 2和發光電晶 體8 86是如同1個多閘型電晶體般地發揮功能。因此,相 對於所輸入之控制電流,可以將所輸出之一定電流之値設 定成較小。因此發光電晶體886和電流源電晶體11 2之極 性必須爲相同。再者,發光電晶體886和電流源電晶體112 之電流特性以相同爲理想。這是在具有多閘方式2之各電 流源電路102中,發光電晶體886和電流源電晶體112之特 性無一致時,而使輸出電流產生偏差之故。 經濟部智慧財產局員工消費合作社印製 並且,於多閘方式2之電流源電路中,亦使用被輸入 控制電流變換成所對應之閘極電壓的電晶體(電流源電晶體 11 2)而輸出來自電流源電路102之電流。另外,在電流鏡方 式之電流源電路中,輸入控制電流變換成所對應之閘極電 壓的電晶體(電流電晶體),和將該閘極電壓變換成汲極電流 之電晶體(電流源電晶體)完全不同。依此,藉由電流鏡方式 之電流源電路,是可以減低因電晶體之電流特性偏差而對 電流源電路102之輸出電流的影響。 並且,於設定動作之時的期間TD1〜期間TD3中電流 流至端子B之時,是不需要電流基準線SCL及電流基準電 晶體888。或者,電流基準線SCL是藉由與如掃描線般之另 外的配線共用,而可刪除。此時,即使自行的配線或其他 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -117- 569176 A7 ______ B7____ 五、發明説明(115 ) (請先閱讀背面之注意事項再填寫本頁) 行的配線亦可。即是,即使在不作爲電流基準線SCL使用 時(無執行畫素之設定動作),有輸入例如脈衝訊號之情形, 或在作爲電流基準線SCL使用之時(執行畫素之設定動作之 時),若爲在某一定電位之配線,則任何配線亦可共用。 多閘方式2之電流源電路之各訊號線是可以共有。例 如,電流輸入電晶體8 83和電流保持電晶體884若以相同 時機切換導通狀態、非導通狀態,則在動作上無問題。因 此,使電流輸入電晶體8 83和電流保持電晶體884之極性 相同,則可以共有訊號線GH和訊號線GN。再者,電流基 準電晶體8 8 8和電流輸入電晶體8 83若以相同時機切換導 通狀態、非導通狀態,則在動作上無問題。因此,使電流 基準電晶體8 8 8和電流輸入電晶體8 83之極性相同,可以 共有訊號線GN和訊號線GC。 經濟部智慧財產局員工消費合作社印製 於多閘方式2中,電流源電路之部分是在畫素之設定 動作時,成爲如第64圖(a)般,於發光時若成爲(b)般即可 。即是如此地若連接配線或開關即可。例如,即使如第69 圖般地連接亦可。並且,於具有上述構成之開關部或電流 源電路之畫素中,將共有各配線之具體例表示於第75圖上 。於第75圖(A)〜(D)中,訊號線GN和訊號線GH是被共有 ,配線We。和電源線W是被共有。尤其,於第75圖(A)中 ,電流保持電晶體884之源極端子或汲極端子,無與電流 源電容111之一方電極連接之側,是被直接連接至電流線 CL上。再者,消去電晶體304與電流源電晶體112及驅動 電晶體302串聯連接。於第75圖(B)中,在選擇電流源電晶 ί紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 一 一 ~ -118- 569176 A7 B7 五、發明説明(116) (請先閱讀背面之注意事項再填寫本頁) 體112之源極端子和驅動電晶體302之源極端子或汲極端 子之連接的位置上,連接有消去電晶體304。於第75圖(C) ,第75圖(B)所示之構成是電流輸入電晶體883和電流基準 電晶體888之極性不问。並且,訊遗線GH也共有訊號線 GC及訊號線GN。於第75圖(D)中,電源線W是依序經由 開關部101、電流源電路102而與發光元件106連接之構成 。而且,藉由調節電流基準線SCL之電位,使得電流基準 電晶體8 8 8爲ON之時,可施加逆偏壓於發光源建106中。 如此,依據各種改變配線之共有、電晶體之共有或極性或 位置、開關部和電流源電路之位置、開關部或電流源電路 中之構成等,並且改變該組合方式,則可以容易實現各式 各樣電路。 經濟部智慧財產局員工消費合作社印製 於實施形態1所示之電流鏡方式之電流源電路中,被 輸入至發光元件之訊號是以規定倍率增減被輸入至畫素之 控制電流的電流。因此,可將控制電流設定成某程度大, 依此,可以較早執行各畫素之電流源電路之設定動作。但 是,當構成具有電流源電路之電流鏡電路的電晶體之電流 特性產生偏差時,畫像顯示則有偏差之問題。 另外,在同一電晶體方式之電流源電路中,被輸入至 發光元件之訊號是與被輸入至畫素之控制電流之電流値相 等。於同一電晶體方式之電流源電路中,被輸入控制電流 之電晶體,和輸出電流至發光元件之電晶體相同。因此, 降低因電晶體之電流特性之偏差所引起之畫像不均勻。 對此,於多閘方式之電流源電路中,被輸入至發光元 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)~ ' -119- 569176 A7 B7 五、發明説明(117 ) (請先閲讀背面之注意事項再填寫本頁) 件之訊號,是以規定之倍率增減被輸入至畫素之控制電流 的電流。因此,可將控制電流設定成某程度大。依此,可 以較早執行各畫素之電流源電路之設定動作。再者,因共 有被輸入控制電流之電晶體,和輸出電流至發光元件之電 晶體之一部分,故電晶體之電流特性之偏差所引起之畫像 不均勻,是比起電流鏡方式之電流源電路被降低。 接著,以下表示多閘方式之電流源電路之時的設定動 作,和開關部之動作的關連。於多閘方式之電流源電路之 時,被輸入控制電流之間,是無法輸出一定電流。因此, 產生了必須使開關部之動作和電流源電路之設定動作同步 執行。例如,可在僅開關部爲OFF之狀態,執行電流源電 路之設定動作。即是,幾乎與同一電晶體方式相同。因此 ,因畫像顯示動作(開關部之驅動動作),和電流源電路之設 定動作(畫素之設定動作)也幾乎與同一電晶體方式相同,故 省略說明。 (實施例8 ) 經濟部智慧財產局員工消費合作社印製 於本實施形態中,爲具有同一晶體方式之電流源電路 的晝素成,針對可點順序實施例6所述之電路之情形予以 說明。因此,省略重複部分。 將配置在各畫素之電流源電路之構成例表示於第47圖 。並且,於第47圖中,與第41圖相同部分是使用相同符 號表示,省略其說明。於第47圖中,電流源電路102是除 了具有電流源電容Π 1、電流源晶體11 2、電流輸入電晶體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -120- 569176 A7 B7 五、發明説明(118) (請先閲讀背面之注意事項再填寫本頁) 1483、電流保持電晶體1484、電流基準電晶體1488、發光 電晶體1486、電流線CL、訊號線GN、訊號線GH、訊號線 GC、訊號線GE、電流基準線SCL之外,還具有點順序電晶 體1490和點順序線CLP。再者,雖然將點順序電晶體1490 設爲η通道型,但是即使僅作爲開關予以動作的p通道型 亦可。 電流源電晶體11 2之閘極電極是與電流源電容111之 異方電極連接。再者,電流源電容111之另一方電極是與 電流源電晶體1 1 2之源極端子連接。電流源電晶體1 1 2之 源極端子是經由發光電晶體1486之源極、汲極端子間,而 被連接至電流源電路102之端子Α上。 經濟部智慧財產局員工消費合作社印製 電流電晶體112之閘極電極是依序經由其汲極端子, 和電流保持電晶體1484之源極、汲極端子間及點順序電晶 體1490之源極、汲極端子間而被連接。電流保持電晶體 14 84之閘極電極是被連接至訊號線GH上。點順序電晶體 1490之閘極電極是被連接至點順序線CLP上。電流電晶體 11 2之汲極端子和電流基準線SCL是經由電流基準電晶體 1488之源極、汲極端子間而被連接。電流基準電晶體1488 之閘極電極是被連接至訊號線GC上。電流源電晶體11 2之 源極端子和電流線CL,是經由電流輸入電晶體1483之源極 、汲極端子間而被連.接。電流輸入電晶體1483之閘極電極 是被連接至訊號線G N。再者,電流源電晶體11 2之汲極端 子是被連接至端子B上。 於上述構成中,即使爲點順序電晶體14 9 0之源極觸子 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -121- 569176 A7 B7 五、發明説明(119) (請先閲讀背面之注意事項再填寫本頁) 及汲極端子之不與電流保持電晶體1484之源極端子或汲極 端子連接之側,直接被連接於電流基準線SCL之構成亦可 。當然,並不限定於此,電流保持電晶體1484及點順序電 晶體1490其雙方皆成爲導通狀態之時,若可使電流源電晶 體11 2之閘極電極之電位與電流基準線SCL之電位相等地 予以連接即可。 即使替換電流保持電晶體1404和點順序電晶體2404之 配置亦可。電流源電容111即使是依序經由電流保持電晶 體1484之源極、汲極端子間及點順序電晶體1490之源極、 汲極端子間,而與電流源電晶體11 2之汲極端子連接之構 成亦可,電流源電容111即使是依序經由點順序電晶體 1490之源極、汲極端子間及電流保持電晶體1484之源極、 汲極端子間,而與電流源電晶體11 2之汲極端子連接之構 成亦可。 經濟部智慧財產局S工消費合作社印製 第48圖是表示將具有第47圖所示之構成的電流源電 路102,和第13圖所示構成之開關部1〇1的畫素100配置 成X列y行之矩陣狀的畫素區域之一部分的電路圖。於第 48圖中,僅代表性地表示第i(i爲自然數)行j(j爲自然數) 歹[J、第(i+ 1)行j歹[J、第i行(j + 1)列、第(i+ 1)行(j + 1)列 的4畫素。與第41圖及第13圖相同部分是使用相同符號 表示省略說明。 而且,將對應於第i行、第(i+ 1)行之各畫素行的掃描 線G表不爲G i、G i + 1,消去用訊號線表布爲R G i、R G i +1, 訊號線GN表示爲GNi、GNw,訊號線GH表示爲GHi、 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -122 _ 569176 經濟部智慧財產局員工消費合作社印製 Α7 Β7 五、發明説明(120) GHui,訊號線GC表75爲GCi、GCi + i,訊號線GE表示爲 GEi、GHi + 1。再者,將對應於第j列、第(j+i)列之各晝素列 的影像訊號輸入線S表示爲Sj、Sj + i ,電源線w表示爲W」 、Ww,電流線CL表示爲CL·、CL·,!,電流基準線SCL表 示爲SCLpSCL^,配線Wcq表示爲1〜、\\^〜+ 1,點順序 線CLP表示爲CLP。、CLPw,基準電流由畫素區域外部被 輸入於電流線CL·、CLh!中。106爲發光元件。發光元件 106之畫素電極是被連接至端子D,被給予著對向電極。並 且,於本實施例中,雖然表示同一電晶體方式之電流源電 路之構成例,但是亦可以適用於多閘方式之電流源電路。 即是,於第58圖(A)、(B)中,即使與電流保持電晶體884 串聯地配置點順序晶體即可。 (實施例9 ) 於本實施例中,是關於實施形態2中之第14圖所示之 晝素構成,表示以η通道型構成各畫素電流源電晶體112 的例。在此,表示將發光元件106之畫素電極當作陽極, 將對向電極當作陰極的例。因此,省略與實施形態2重複 之部分的說明。 於第52圖中表示顯示本實施例之畫素構成的電路圖。 而且,於第52圖中,與第14圖相同之部分是使用相同之 符號表示。於第52圖中,電流源電路102是藉由藉由電流 源電容111、電流源電晶體112、電流輸入電晶體203、電 流保持電晶體204、電流停止電晶體205、電流線CL、訊號 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X 297公釐) I-------------^---1Τ------- (請先閱讀背面之注意事項再填寫本頁) -123 - 569176 Α7 Β7 五、發明説明(121 ) 線GN、訊號線GH、訊號線GS而所構成。 (請先閱讀背面之注意事項再填寫本頁) 電流源電晶體11 2之閘極電極和電流源電容111之一 方電極是被連接。再者,電流源電容111之另一方之電極 是與電流源電晶體11 2之源極端子連接。電流源電晶體11 2 之源極端子是經由電流停止電晶體205而被連接於電流源 電路102之端子B上。電流停止電晶體205之閘極電極是 被連接至訊號線GS。 電流源電晶體11 2之閘極電極和汲極端子,是經由電 流保持電晶體204之源極、汲極端子間,而被連接。電流 保持電晶體204之閘極電極是被連接於訊號線GH。電流源 電晶體11 2之汲極端子和電流線CL是經由電流輸入晶體 203之源極、汲極端子間而被連接。電流輸入電晶體203之 聞極電極是被連接於訊號線G N。再者,電流源電晶體1 1 2 之汲極端子是被連接於端子A。 經濟部智慧財產局員工消費合作社印製 此時,如第3圖所說明般,即使變更電流源電容1 1 1 之連接對象亦可。即是,若使藉由畫素之設定動作而保持 在電流源電容1 11之Vgs與實際發光時的Vgs無變動即可 。以該情形之一例而言,若於電流源電晶體11 2之閘極電 極和源極端子之間連接電流源電容111即可。即是,電流 源電路之部分在畫素之設疋動作時,成爲第66圖(a)般,於 發光時,若成爲第66圖(b)即可。 於第52圖中,開關部101雖然幾乎與實施形態1中之 第1 3圖所示之構成相同,但是,亦表示以η通道型構成驅 動電晶體302之例。如此,於本實施例中之第52圖所示之 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) ~ -124 - 569176 A7 B7 五、發明説明(122 ) 構成的畫素,可以將構成畫素之電晶體完全設爲n通道型 。如此,若以單極性之電晶體構成電路,則可減少在製作 (請先閲讀背面之注意事項再填寫本頁) 電晶體時的工程,降低成本。 本實施例是可與其他之實施形態及實施例自由組合而 予以實施。 (實施例10) 本實施例是表示於實施形態1中之第5圖所示之畫素 構成中,以多數畫素共有配置在各畫素之電流電晶體1406 的例。 第53圖示表示本實施例之畫素構成的電路圖。並且, 第53圖中與第5圖相同之部分是使用相同符號表示,省略 說明。於第53圖中,共有第i行j列之畫素,和第(i+Ι)行j 列之畫素的電流電晶體1405。再者,共有第i行(j + 1)列之 畫素,和第(i+Ι)行(j + Ι)列之畫素的電流電晶體1405。 經濟部智慧財產局員工消費合作社印製 於第53圖中,表示以2畫素共有電流晶體1405的例 。而且,並不限定於此,一般,可以多數畫素共有電流電 晶體1 4 0 5。藉由上述成,可以減少在每1畫素上所配置之 電晶體的數量及訊號線之數量。如此一來,可得開口率高 的顯示裝置。 本實施例是可與其他之實施形態及實施例自由組合而 予以實施。 (實施例11 ) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 一 -125- 569176 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(123) 於本實施例中,表示將訊號輸入至本發明之顯示裝置 之畫素中的驅動電路之成例。第54圖是表示訊號線驅動電 路之方塊圖。於第54圖中,訊號線驅動電路5400是藉由 移位暫存器5401,和第1閂鎖電路5402,和第2閂鎖電路 5403而所構成。隨著移位暫存器5401輸出之取樣脈衝,第 1閂鎖電路5402是保持影像訊號VD。在此,被輸入至第1 閂鎖電路5402之影像訊號VD是爲了執行顯示而以時間分 割灰階方式,加工被輸入至顯示裝置之數位視頻訊號的訊 號。被輸入至顯示裝置之數位視頻訊號,是藉由時間分割 灰階影像訊號處理電路5410而被變換至影像訊號,並被輸 入至訊號線驅動電路5400之第1閂鎖電路5402。當於第1 閂鎖電路5402上,保持著1水平期間份的影像訊號VD時 ,閂鎖脈衝則被輸入至第2閂鎖電路5403上。如此一來, 第2閂鎖電路5403是與一起保持1水平份之影像訊號之同 時輸出至各畫素之影像訊號輸入線。 以下,將訊號線驅動電路5400之構成例表示於第55 圖上。並且,於第55圖中,與第54圖相同之部分使用相 同之符號表示。在此,於第5 5圖中,僅代表性表示對應於 第1列之影像訊號輸入線S1之第1閂鎖電路5402之一部 分5402a,和第2閂鎖電路5403之一部分5403a。移位暫存 器5401是藉由多數之同步脈衝換流器、換流器、開關和 NA電路所構成。於移位暫存器5401上,被輸入著時鐘脈 衝S_CLK及反轉時鐘脈衝S_CLK之極性的反轉時鐘脈衝 時鐘脈衝S_ CLKB、啓動脈衝S— SP、掃描方向切換訊號 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閲讀背面之注意事項再填寫本頁) -126 - 569176 A7 B7 五、發明説明(124 ) (請先閲讀背面之注意事項再填寫本頁) L/R。如此一來,移位暫存器5401是藉由多數NAND電路 依序輸出移位的脈衝(取樣脈衝)。藉由移位暫存器5401而 被輸出之取樣脈衝是被輸入至第1閂鎖電路5402a上。當取 樣脈衝被輸入時,第1閂鎖電路5402a是保持影像訊號VD 。第1閂鎖電路5402若保持輸入至所又影像訊號之影像訊 號(1水平期間份之影像訊號)VD,則輸入閂鎖脈衝LP及反 轉閂鎖脈衝LP之極性的反轉閂鎖脈衝LPB至第2閂鎖電路 。如此一來,第2閂鎖電路5403是一起將影像訊號VD輸 出至所有的影像訊號輸入線S上。 經濟部智慧財產局員工消費合作社印製 第56圖是表示掃描線驅動電路之構成例的電路圖。於 第56圖中,掃描線驅動電路3610是具有藉由多數之同步 脈衝換流器、換流器、開關和NA電路所構成的移位暫存器 360 1。於移位暫存器3601上,被輸入著時鐘脈衝G—CLK 及反轉時鐘脈衝G_ CLK之極性的反轉時鐘脈衝時鐘脈衝S —CLKB、啓動脈衝G_ SP、掃描方向切換訊號U/D。如此 一來,移位暫存器360 1是藉由多數N AND電路依序輸出移 位的脈衝(取樣脈衝)。取樣脈衝是經由緩衝器而被輸出至掃 描線G上。如此一來,將訊號輸入至掃描線G上。 於本實施例中,訊號線驅動電路及掃描線驅動電路雖 然爲具有移位暫存器之構成,但是即使爲使用解碼器等之 構成者亦可。並且,可以自由使用公知構成之驅動電路來 作爲本發明之顯示裝置之驅動電路。 (實施例12) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -127 - 569176 A7 B7____ 五、發明説明(125 ) 於本實施例中表示以時間灰階方式執行顯示動作之時 的畫素設定動作之一例。 (請先閱讀背面之注意事項再填寫本頁) 於復位期間中,依序選擇各畫素行,開始非顯示期間 。在此,可以與依序選擇掃描線之頻率相同的頻率,執行 各畫素行之設定動作。例如,注目於使用第1 3圖所示之構 成的開關部之時。可以與依序選擇掃描線G或消去用訊號 線RG之頻率相同之頻率,選擇各畫素行,而執行畫素之設 定動作。但是,在1行份之選擇期間的長度中,充分地執 行畫素之設定動作則有困難。此時,即使使用多數行份之 選擇期間,緩慢地執行畫素之設定動作亦可。緩慢地執行 畫素之設定動作,是表示花較長時間執行將規定之電荷存 儲於具有電流源電路之電流源電容中之動作。 如此,使用多數行份之選擇期間,並且,使用與選擇 復位期間中之消去用訊號線RG等之頻率相同之頻率,爲了 選擇各行,而不照次序地予以選擇。依此,爲了執行所有 行之畫素的設定動作,則必須在多數非顯示期間執行設定 動作。 經濟部智慧財產局員工消費合作社印製 接著,針對使用上述手法之時的顯示裝置之構成及驅 動方法詳細說明。首先,使用與選擇多數條之掃描線的期 間相同之長度的期間,針對執行1行之畫素設定動作的驅 動方法,使用第59圖予以說明。於第59圖中,是以表示 在執行選擇10條掃描線之期間執行1行之畫素設定的時序 圖作爲一例。 於第59圖(A)中視表示各幀期間中之各行動作。並且, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公廣) -128- 569176 A7 B7 五、發明説明(126 ) (請先閲讀背面之注意事項再填寫本頁) 於實施形態1中,予第7圖所示之時序圖相同部分,使用 相同符號表示,省略說明。在此,表示將1幀期間分割成3 個子幀期間SFi〜SF3的例。並且,使子幀期間SF2〜SF3成 爲設置有非顯示期間Tus之構成。於非顯示期間Tus中執 行畫素之設定動作(圖中期間A及期間B)。 接著,針對期間A及期間B之動作,詳細說明。爲了 說明,使用第59圖(B)。並且在圖中,以選擇訊號線GN之 期間表示執行畫素之設定動作的期間。一般而言,以GNi 表示第i行(i爲自然數)之畫素的訊號線GN。首先,在第1 幀期間F!之期間A中,不照次序地選擇GN2、GN!2、GN22 、…。如此一來,執行第2行、第12行、第22行的畫素 設定動作(期間2)。藉由5幀期間反覆執行上述動作,則可 以執行一套所有之畫素設定動作。 經濟部智慧財產局員工消費合作社印製 在此,將可以使用於1行之畫素之設定動作的期間表 示記載成Tc。於使用驅動方法之時,可將Tc設定成掃描線 G之選擇時間的1 0倍。如此一來,可以增長使用於每1畫 素之設定動作的時間,可效率佳正確地執行畫素之設定動 作。並且,即使在一套設定動作中不充分之時,多次反覆 上述動作亦可。如此一來,即使緩慢地執行畫素之設定動 作亦可。 接著,針對使用上述驅動方法之時的驅動電路之構成 予以說明。爲了說明使用第60圖。並且,於第60圖中表 示將訊號輸入至訊號線GN之驅動電路。但是,針對倍輸入 至具有電流源電路之其他之訊號線的訊號也相同。具出兩 本紙張尺度適用中國國家標隼(CNS ) A4規格(21〇'〆297公釐) -129 - 569176 A7 B7 五、發明説明(127 ) 個用以執行畫素設定動作的驅動電路之構成例。 (請先閲讀背面之注意事項再填寫本頁) 第1例是藉由切換移位暫存器之輸出的訊號而切換, 並輸出至訊號線G N之構成的驅動電路。將該驅動電路(設 定動作用驅動電路)之構成的例表示於第60圖(A)中。設定 動作用驅動電路5 80 1是藉由移位暫存器5802、AND電路和 換流器電路(IN V)等而所構成。並且,在此,表示以移位暫 存器5 802之脈衝輸出期間之4倍期間,選擇1條訊號線 GN之成的驅動電路作爲例。針對設定動作用驅動電路5801 之動作予以說明。移位暫存器5 802之輸出是藉由切換訊號 5803而被選擇,經由AND電路而被輸出至訊號線GN。 第2例是藉由移位暫存器之輸出,而閂鎖用以選擇特 定行之訊號之構成的驅動電路。將該驅動電路(設定動作用 驅動電路)之成的例表示於第60圖(B)上。設定動作用驅動 電路5 8 11是具有移位暫存器5 8 1 2、閂鎖1電路5 8 1 3和閂 鎖2電路5 8 14。 經濟部智慧財產局員工消費合作社印製 針對設定動作用驅動電路5 8 11之動作予以說明。藉由 移位暫存器5812之輸出,閂鎖.1電路5813是依序保持行選 擇訊號5815。在此,行選擇訊號5815是選擇任意之行的訊 號。被保持於閂鎖1電路5 8 1 3之訊號是藉由閂鎖訊號5 8 1 6 而被轉送至閂鎖2電路5814上。如此一來,訊號被輸入至 特定之訊號線GN上。如此,在非顯示期間中,可以執行電 流源電路之設定動作。 並且,即使在顯示期間中,電流鏡方式之電流源電路 之時是可以執行設定動作。再者,即使爲同一電晶體方式 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -130 - 569176 A7 ____B7 五、發明説明(128 ) (請先閱讀背面之注意事項再填寫本頁) 之電流源電路或多閘方式之電流源電路,一旦中斷顯示期 間,執行電流源電路之設定動作,之後,即使使用可再開 始顯示期間的驅動方法亦可。 本實施形態是可自由組合實施形態1〜實施形態3,或 實施形態1〜實施形態11而予以實施。 (實施例13 ) 於本實施例中,關於畫素之設定動作,是針對與其他 實施例不同之方法說明。 經濟部智慧財產局員工消費合作社印製 於實施形態1等中,是1行1行地選擇晝素,執行畫 素之設定動作。或是不照次序選擇行,而執行畫素之設定 動作,無論在任一情形下,執行某行之畫素設定動作之期 間,皆無同時執行另外之行的晝素設定動作。於本實施例 中,則針對與上述手法不同之晝素設定動作予以說明。即 使在某瞬間中,使用1條電流線,同時對多數畫素,執行 畫素之設定動作亦可。此時,被平均畫的電流藉由多數畫 素之電流源電路而流入各個畫素之電流源電路上。因此, 在輸入電流的多數畫素間,當該些畫素之電流源電路之特 性有偏差時,則受到該偏差所造成之影響,被設定成各流 至各畫素之電流源電路之電流値形成參差不齊。但是,當 以多數畫素同時執行畫素之設定動作時,則需增大被連接 至1條電流線之畫素份,流至該電流線之電流的値。如此 ,因增大流至電流線之電流値,故可以儘早執行畫素之設 定動作。此時,即使使同時執行畫素之設定動作的行,予 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X 297公釐) -131 569176 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(129 ) 以重複亦可。即使例如同時執行第1行和第2行,同時執 行第2行和第3行,同時執行第3行和第4行般地予以重 複亦可。 再者,即使將同時執行畫素之設定動作的行,在某任 意時間變更亦可。例如,即使同時執行虛設行和第1行, 同時執行第2行和第3行,同時執行第4行和第5行般, 或在另外之時,同時執行第1行和第2行,同時執行第3 行和第4行、同時執行第5行和第6行般亦可。依據該手 法,可以使特性偏差經時性地予以平均化。 弊且,於本實施例所示之設定動作之手法,因不依存 於電流源電路之構成,故可以適用於所有之構成。 (實施例14) 於本實施例中,關於電流線,是針對與其他實施例不 同之成予以說明。於除了實施例1 3之其他的實施例中,配 置有1條電流線於1列份之畫素上。此時,雖然對1條電 流線僅執行1個畫素之設定動作。但即使成爲在1列份之 晝素上設置多數條之電流線亦可。 例如,設定成在第1條之電流線上被連接著第偶數行 之晝素,在第2條之電流線上被連接著第奇數行之畫素。 如此一來,在第偶數行和第奇數行上,同時可以執行2行 份之畫素的設定動作。因此,可以增長執行1畫素份之畫 素之設定動作的期間,或縮短執行全畫素之畫素之設定動 作的期間。 玉紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閱讀背面之注意事項再填寫本頁) -132 - 569176 A7 _____B7 _ 五、發明説明(130 ) (請先閱讀背面之注意事項再填寫本頁) 於其他即使爲將畫面區分爲多數區域,電流線僅連接 於其區域之畫素上亦可。其結果,同時可對多數行之畫素 ,執行晝素之設定動作。因此,可增長執行1晝素份之畫 素的設定動作,或縮短執行全畫素之畫素設定動作。 例如,將畫面分爲上下2個,上半部分是配置有與被 配置於其上方之基準電流輸出電路連接的電流線。下半部 分是配置有與被配置在其下方之基準電流輸出電路連接的 電流線。使被配置在上半部分之畫素的電流線和被配置在 下半部分之畫素的電流線是無被連接。其結果,可在上半 部分之晝素和下半部分之畫素,同時執行畫素之設定動作 〇 而且,本實施例因不於電流源之電路的構成,故可以 適用於所有之構成。 (實施例1 5 ) 經濟部智慧財產局員工消費合作社印製 於本實施例中,以第78圖表示實際製作實施形態2中 之第73圖(A)所示之構成的畫素之例。於第78圖(A)表示實 際製作畫素之時的俯視圖。再者,於第7 8圖(B)中表示對應 於第78圖(A)之電路圖。並且,與第73圖(A)相同部分是使 用相同部分表示,省略說明。再者,作爲第78圖(A)中之發 光元件106,僅表示畫素電極。於第78圖中,消去電晶體 3 04、電流保持電晶體204及電流輸入電晶體203是各以雙 閘型之電晶體所形成。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公P ' -133- 569176 A7 B7 五、發明説明(131 ) (實施例16 ) (請先閱讀背面之注意事項再填寫本頁) 於本實施例中,將具有實施形態3中之第57圖(A)或第 57圖(B)所示之構成的電流源電路的畫素之製作例表示在第 79圖上。於第79圖(A)表示畫素之俯視圖,將對應於此之 等效電路圖表示於第79圖(B)上。並且,與第74圖相同之 部分使用相同符號表示省略說明。於第79圖中,與第74 圖(A)不同的是消去電晶體304是與保持電容303並聯連接 。再者,電流停止電晶體805之源極端子或汲極端子中, 不與驅動電晶體302之源極端子或汲極端子之側,是直接 與電源線W連接。 (實施例1 7 ) 經濟部智慧財產局員工消費合作社印製 於本實施例中,是針對本發明之顯示裝置中,輸入控 制電流於各畫素的驅動電路之構成予以說明。當輸入至各 畫素之控制電流有產生偏差時,各畫素之電流源電路所輸 出之電流的電流値也產生偏差。因此,必須成爲將幾乎一 定之控制電流輸出至各電流線之構成的驅動電路。將如此 之驅動電路之例表示在下述。可以使用表示於日本特願 200 1 -333462 號、特願 200 1 -333466 號、特願 2001-333470 號 、特願200 1 -3359 1 7號或特願2001 -33591 8號之構成的訊號 線驅動電路。即是,可以將該訊號線驅動電路之輸出電流 當作控制電流而輸出至各畫素中。於本發明之顯示裝置中 ,依據適用上述之訊號線驅動電路,可以將幾乎一定之控 制電流輸入至各畫素。如此一來,可更降低畫像亮度之偏 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -134- 569176 A7 ____B7 五、發明説明(132 ) 差。 (請先閱讀背面之注意事項再填寫本頁) 本實施例是可自由組合其他之實施形態或實施例而予 以實施。 (實施例1 8 ) 於本實施例中,是針對應用本發明之顯示系統予以說 明。在此,顯示系統是包含有記憶被輸入至顯示裝置之影 像訊號的記憶體,或輸出被輸入於顯示裝置之各驅動電路 的控制訊號(時鐘脈衝、啓動脈衝等)的電路,控制該些之控 制器等。 將顯示系統之例表示於第2圖中。顯示系統除了顯示 裝置之外,還具有A/D變換電路、記憶選擇開關A、記憶 選擇開關B、幀記憶體1、幀記憶體2、控制器、時鐘訊號 發生電路、電源發生電路。 經濟部智慧財產局員工消費合作社印製 針對顯示系統之動作予以說明。A/D變換電路是將被輸 入於顯示系統之影像訊號變換至數位之影像訊號。幀記憶 體A或是幀記憶體B是記憶該數位之影像訊號。在此藉由 將幀記憶體A或幀記憶體B在每期間(每1幀期間、每子幀 期間)分開使用,而可以持有餘裕地寫入訊號至記憶體及讀 出來自記憶體的訊號。在此,幀記憶體A或幀記憶體B的 分開使用,是藉由控制器切換記憶選擇開關A及記憶選擇 而所執行。再者,時鐘發生電路是藉由來自控制器之訊號 而使時鐘訊號等予以發生。電源發生電路是藉由來自控制 器之訊號,使發生規定之電源。自記憶體所讀出之訊號、 本纸張尺度適用中國國家標準(CNS ) A4規格(210x 297公釐) -135 - 569176 A7 B7 五、發明説明(133 ) 時鐘訊號、但源等是經由FPC而被輸入至顯示裝置。 (請先閲讀背面之注意事項再填寫本頁) 並且,應用本發明之顯示裝置並不限定於第2圖所示 之構成,亦可將公知構成的顯不裝置應用本發明。 本實施例是可自由組合其他實施形態或實施例而予以 實施。 (實施例19) 經濟部智慧財產局8工消費合作社印製 於本實施例中,針對利用本發明之顯示裝置的電子機 器使用第46圖予以說明。第46圖(A)是表示使用本發明之 顯示裝置的攜帶資訊終端機的模式圖。攜帶資訊終端機是 藉由本體4601a、操作開關4601b、電源開關4601c、天線 4601d、顯示部4601e、外部輸入埠4601f所構成。本發明之 顯示裝置是可以使用於顯示部460 le。第46圖(B)是表示使 用本發明之顯示裝置的個人電腦之模式圖。個人電腦是藉 由主體4602a、框體4602b、顯示部4602c、操作開關4602d 、電源開關4602e、外部輸入埠4602f而所構成。本發明之 顯示裝置是可以使用於顯示部4602c上。第46圖(C)是表示 使用本發明之顯示裝置之畫像再生裝置的模式圖。畫像再 生裝置是藉由主體4603a、框體4603b、記錄媒體4603c、 顯示部4603d、聲音輸出部4603e、操作開關f而所構成。 本發明之顯示裝置是可以使用於顯示部4603d上。第46圖 (D)是咬是使用本發明之顯示裝置的電視之模式圖。電視是 藉由主體4604a、框體4604b、顯示部4604c、操作開關 4604d而所成。本發明之顯示裝置是可以使用於顯示部 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -136 - 569176 A7 B7_ 五、發明説明(134) (請先閱讀背面之注意事項再填寫本頁) 4604c上。第46圖E是表示使用本發明之顯示裝置的頭盔 式顯示器的模式圖。頭盔式顯示器是藉由主體4605a、螢幕 部4605b、頭部固定帶4605c、顯示部4605d、光學系統 4605e所構成。本發明之顯示裝置是可以使用於顯示部 4605d。第46圖(F)是表示使用本發明之顯示裝置的視頻照 相機之模式圖。視頻照相機是藉由主體4606a、框體4606b 、連接部4606c、顯像部4606b、眼睛接觸部4606e、電池 4606f、聲音輸入部4606g、顯示部4606h而所構成。本發明· 之顯示裝置是可以使用於顯示部46〇6h。 本發明並不限定於上述應用電子機器,可以應用於各 種電子機器。本實施例是可以自由組合實施形態1〜實施形 態3及實施例1〜實施例1 8而予以實施。 【產業上之利用可行性】 經濟部智慧財產局員工消費合作社印製 本發明之顯示裝置的各畫素是具有電流源電路和開關 部。發光元件和電流源電路和開關部是被串聯地連接於電 源基準線和電源線之間。藉由使用數位之影像訊號,切換 開關部之ON、OFF。再者,流動電流源電路之一定電流的 大小是藉由從晝素外部所輸入之控制訊號而所決定。開關 部爲ON狀態之時,藉由電流源電路在發光元件上流動著一 定電流而予以發光。開關部爲OFF狀態之時,於發光元件 則不流動電流不予以發光。如此,可以藉由影像訊號控制 開關部之ON、OF,來表現灰階。如此一來,即使因發光元 件之惡化等而變化電流特性,亦可以一定亮度來表現,不 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -137- 569176 A7 B7 五、發明説明(135 ) 但訊號之寫入變快,且可正確地表現灰階,並可提供低成 本、可小型化之顯示裝置。 (請先閲讀背面之注意事項再填寫本頁) 【圖面之簡單說明】 第1圖是表示本發明之顯示裝置之畫素之驅動方法的 模式圖。 第2圖是表示使用本發明之顯示裝置的顯示系統之圖 示。 第3圖是表示本發明之顯示裝置之畫素之構成的方塊 圖。 第4圖是本發明之顯示裝置之電流源電路的電路圖。 第5圖本發明之顯示裝置之畫素部之電路圖。 第6圖是表75本發明之顯示裝置之畫素設定動作的時 序圖。 第7圖是表示本發明之顯示裝置之畫像顯示動作的時 序圖。 經濟部智慧財產局員工消費合作社印製 第8圖是表示本發明之顯示裝置之基準電流輸入電路 之構成的方塊圖。 第9圖是表示本發明之顯示裝置之基準輸入電路之構 成的方塊圖。 第10圖是表示本發明之顯示裝置之基準電流輸入電路 之動作的時序圖。 第11圖是表示本發明之顯示裝置之基準電流輸入電路 之動作的圖示。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) " -138- 569176 A7 ____B7___ 五、發明説明(136 ) 第12圖是本發明之顯示裝置之電流源電路之電路圖。 第1 3圖是本發明之顯示裝置之開關部的電路圖。 (請先閱讀背面之注意事項再填寫本頁) 第14圖本發明之顯示裝置之畫素部的電路圖。 第15圖是表示本發明之顯示裝置之畫素的設定動作之 時序圖。 第1 6圖是表示本發明之顯示裝置之畫像顯示動作及其 時序圖。 第17圖是表示本發明之顯示裝置之電流源電路之電路 圖。 第18圖是表示本發明之顯示裝置之畫素部的電路圖。 第19圖是表示本發明之顯示裝置之畫素的設定動作之 時序圖。 第20圖是表示本發明之顯示裝置之參照電流源電路之 切換電路的構成圖。 第21圖是本發明之顯示裝置之電流源電路之電路圖。 第22圖是本發明之顯示裝置的畫素部之電路圖。 第23圖是本發明之顯示裝置之電流源電路之電路圖。 經濟部智慧財產局員工消費合作社印製 第24圖是本發明之顯示裝置之電流源電路的電路圖。 第25圖是本發明之顯示裝置之電流源電路之電路圖。 第26圖是本發明之顯示裝置之畫素部之電路圖。 第27圖是表示以往之顯示裝置之驅動方法的時序圖。 第28圖是表示以往之顯示裝置之驅動方法的圖示。 第29圖是以往之顯示裝置之畫素的電路圖。 第30圖是以往之顯示裝置之畫素的電路圖。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -139- 569176 A7 B7 五、發明説明(137 ) 桌31圖是表不以往之顯不裝置之驅動電晶體之動作區 域的圖示。 桌32圖是表不以往之顯不裝置之驅動電晶體之動作點 的圖示。 桌33圖是表不以往之顯不裝置之驅動電晶體之動作點 的圖示。 桌34圖是表不以往之顯不裝置之畫素的電路圖。 第35圖是表示以往之顯示裝置之驅動方法的時序圖。 第3 6圖是表示表示因以往之顯示裝置的惡化而產生驅 動電晶體之動作點變化的圖示。 第3 7圖是表示表示因以往之顯示裝置的惡化而產生驅 動電晶體之動作點變化的圖示。 第3 8圖是表示本發明之顯示裝置之電流源電路之構成 的圖示。 第39圖是表示本發明之顯示裝置之畫素部的構成圖。 第40圖是表示本發明之顯示裝置之畫像顯示動作及其 時序圖。 第41圖是表示本發明之顯示裝置之電流源電路的構成 圖。 第42圖是表示本發明之顯示裝置之畫素部的構成圖。 第43圖是表示本發明之顯示裝置之晝素之開關部的電 路圖。 第44圖是表示本發明之顯示裝置之電流源電路的構成 圖。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
、1T
•I 經濟部智慧財產局員工消費合作社印製 -140- 569176 A7 B7 五、發明説明(138 ) 第45圖是表示發明之顯示裝置之畫素部的構成圖。 第46圖是表示應用本發明之顯示裝置之電子機器的圖 (請先閲讀背面之注意事項再填寫本頁) 示。 第47圖是表示本發明之顯示裝置之電流源電路的構成 圖。 第48圖是表示本發明之顯示裝置之畫素部的構成圖。 第49圖是表示本發明之顯示裝置之畫素部的構成圖。 第50圖是表示本發明之顯示裝置之畫素部的構成圖。 第51圖是表示本發明之顯示裝置之畫素部的構成圖。 第52圖是表示本發明之顯示裝置之畫素部的構成圖。 第53圖是表示本發明之顯示裝置之畫素部的構成圖。 第54圖是表示本發明之顯示裝置之訊號線驅動電路之 構成的方塊圖。 第55圖是表示本發明之顯示裝置之訊號線驅動電路的 構成圖。 第56圖是表示本發明之顯示裝置之掃描線驅動電路的 構成圖。 經濟部智慧財產局員工消費合作社印製 第57圖是表示本發明之顯示裝置之電流源電路的構成 圖。 第58圖是表示本發明之顯示裝置之電流源電路的構成 圖。 第59圖是表示本發明之顯示裝置之畫素設定動作的時 序圖。 第60圖是表示本發明之顯示裝置之掃描線驅動電路的 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -141 - 569176 A7 B7 五、發明説明(139) 構成圖。 第61圖是表示本發明之顯示裝置之畫素之狀態的模式 (請先閲讀背面之注意事項再填寫本頁) 圖。 第62圖是表示本發明之顯示裝置之畫素之狀態的模式 圖。 第63圖是表示本發明之顯示裝置之畫素之狀態的模式 圖。 第64圖是表示本發明之顯示裝置之畫素之狀態的模式 第65圖是表示本發明之顯示裝置之畫素之狀態的模式 圖。 第66圖是表示本發明之顯示裝置之畫素之狀態的模式 圖。 第67圖是表示本發明之顯示裝置之畫素之電流源電路 的電路圖。 第68圖是表示本發明之顯示裝置之畫素之電流源電路 的電路圖。 經濟部智慧財產局員工消費合作社印製 第69圖是表示本發明之顯示裝置之畫素之電流源電路 的電路圖。 第70圖是表示本發明之顯示裝置之畫素之電流源電路 的電路圖。 第71圖是表示本發明之顯示裝置之晝素之電流源電路 的電路圖。 第72圖是表示本發明之顯示裝置之畫素之電流源電路 本紙張尺度適用中國國^^( CNS ) A4規格(21〇x297公釐了 一 -142- 569176 A7 B7 五、發明説明(140 ) 的電路圖。 第73圖是表示本發明之顯示裝置之畫素之構成的電路 (請先閲讀背面之注意事項再填寫本頁) 圖。 第74圖是表示本發明之顯示裝置之晝素之構成的電路 圖。 第75圖是表示本發明之顯示裝置之晝素之構成的電路 圖。 第76圖是表示本發明之顯示裝置之晝素之構成的電路 圖。 第77圖是表不本發明之顯示裝置之晝素之構成的電路 圖。 第78圖是表示本發明之顯示裝置之晝素之構成的上面 圖(A)和電路圖(B)。 第79圖是表示本發明之顯示裝置之晝素之構成的上面 圖(A)和電路圖(B)。 【符號對照表】 經濟部智慧財產局員工消費合作社印製 100 畫素 101 開關部 102 電流源電路 106 發光元件 106a 畫素電極 106b 對向電極 111 電流源電容 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -143· 569176 A7 B7 五、發明説明(141 ) 112 電流源電晶體 203、 803、883、1443、1483 電流輸入電晶體 204、 804、884、1444、1484 電流保持電晶體 205、 805 電流停止電晶體 208、1448、1490、2404 點順序電晶體 301 選擇電晶體 302 驅動電晶體 303 保持電容 304 消去電晶體 404 參照電流源電路 405 基準電流輸出電路 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 701_ _ 1 〜701 _ X 電流輸入開關 701一 _ 2 〜702 _ X 電流輸出開關 722_ 1 〜722 _ X 電流保持開關 886、 1486 發光電晶體 888、 1488 電流基準電晶體 901 畫素 部 902 影像 訊號輸入線驅動電路 903A 第 1掃描線驅動電路 903B 第 2掃描驅動電路 904A 切換電路 904B 切換電路 1405 、1445 電流電晶體 1801 、1802 、 1 803 追加電晶體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -144- 569176 A7 B7 五、發明説明(142 ) 2405 切換電路 2710_ 1〜2710_x 取樣脈衝線 (請先閱讀背面之注意事項再填寫本頁) 2701_ 1 〜2701_x 開關
2901、 3001、3301 選擇 TFT
2902、 3302 保持 TFT
2903、 3004、3303 驅動 TFT
2904 電流 TFT 2905、3007、3305 保持電容
2906 、 3006 、 3306 OLED 2906a、b,3006a、b,3306a、b OLED 之電極 2907、 3 002、3 003、3 307 源極訊號線 2908、 3308 第1閘極訊號線 2909、 3309 第2閘極訊號線 2911、 3005、3305、3311 電源線 2912、 3312 視頻訊號輸入電流源
3304 發光 TFT 3310 第3閘極訊號線 經濟部智慧財產局員工消費合作社印製 4601a 主體 4601b 操作開關 4601c 電源開關 4601d 天線 460 le 顯示部 4601f 外部輸入埠 4602a 主體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -145- 569176 A7 經濟部智慧財產局員工消費合作社印製 五、發明説明(143) 4602b 框體 4602c 顯示部 4602d 操作開關 4602e 電源開關 4602f 外部輸入璋 4603a 主體 .-..1一·‘ 4603b 框體 4603c 記錄媒體 4603d 顯示部 4603e 聲音輸出部 4603f 操作開關 4604a 主體 4604b 框體 4604c 顯示部 4604d 操作開關 4605a 主體 4605b 螢幕部 4605c 頭部固定帶 4605d 顯示部 4605e 光學系統 4606a 主體 4606b 框體 4606c 連接部 4606d 顯像部 I ----^---1T------ (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -146- 569176 A7 B7 五、發明説明(144 ) 4606e 眼睛接觸部 4606f 電池 (請先閲讀背面之注意事項再填寫本頁) 4606g 聲音輸入部 4606h 顯示部 5400 訊號線驅動電路 5 401、5811、5802、5812 移位暫存器 5402 第1閂鎖電路 5403 第2閂鎖電路 5410 時間分割灰階影像訊號處理電路 5 803 切換訊號 5813 閂鎖1電路 5814 閂鎖2電路 5815 行號碼選擇訊號 5816 閂鎖訊號 A、B、C、D 端子 W 電源線 G 掃描線 經濟部智慧財產局員工消費合作社印製 S 影像訊號輸入線 CL 電流線 GH、GS、GN、GC、GE 訊號線 RG 消去用訊號線 Wc〇 > Wr 配線 CLP 點順序線 SCL 電流基準線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -147- 569176 A7 B7 五、發明説明(145) VD 影像訊號 LP 閂鎖脈衝 (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210'乂297公釐) -148-
Claims (1)
- 569176 A8 B8 C8 D8 六、申請專利範圍1 (請先聞讀背面之注意事項再填寫本頁) 1.一種顯示裝置,其特徵爲:包含具有將第1電流變換 成電壓之機構;保持所變換之上述電壓之機構;將所保持 之上述電壓變換成第2電流之機構;和藉由數位之影像訊 號,將上述第2電流流向發光元件之機構的畫素。 2 —種顯示裝置,其特徵爲:包含具有將第1電流變換 成電壓之機構;保持所變換之上述電壓之機構;將所保持 之上述電壓變換成與上述第1電流之電流値相等的第2電 流之機構;和藉由數位之影像訊號,將上述第2電流流向 發光元件之機構的畫素。 3. —種顯示裝置,其特徵爲:包含具有將第1電流變換 成電壓之機構;保持所變換之上述電壓之機構;將所保持 之上述電壓變換與上述第1電流之電流値成比例的第2電 流之機構;和藉由數位之影像訊號,將上述第2電流流向 發光元件之機構的畫素。 4. 如申請專利範圍第1項至第3項中之任一項所記載之 顯示裝置,其中,具有藉由上述數位之影像訊號之外的訊 號,使上述第2電流不流至上述發光元件的機構。 經濟部智慧財產局員工消費合作社印製 5. —種顯示裝置,爲包含具有使一定電流流動的電流源 電路(102);和依據數位之影像訊號切換導通、非導通(〇N 、OFF)之開關部(101 )的畫素,控制發光元件(106)之發光 的顯示裝置,其特徵爲:上述開關部(101)和上述電流源電 路(102)和發光元件(106)是被串聯連接。 6. —種顯示裝置,其特徵爲:包含具有第1端子(A)和 第2端子(B),將流動上述第1端子(A)和上述第2端子(B) ^紙張尺度逋用中國國家標準(CNS ) A4規格(210X297公釐] -149- 569176 A8 B8 C8 D8 六、申請專利範圍2 (請先聞讀背面之注意事項再填寫本頁) 之間的電流設定成一定的電流源電路(1 〇2);具有第3端子 (C)和第4端子(D),藉由數位之影像訊號切換上述第3端子 (C)和上述第4端子(D)間之導通狀態、非導通狀態的開關部 (101);電源線;和電源基準線的畫素,當選擇上述第3端 子(C)和上述第4端子(D)間的導通狀態時,於上述電源線和 上述電源基準線之間連接著上述電流源電路(102)、上述開 關部(101)及上述發光元件(106),使流動上述第1端子(A)和 上述第2端子(B)間的電流可流至發光元件(106)之陽極和陰 極間。 7. —種顯示裝置,其特徵爲:包含具有將第1電流當作 第1電晶體之汲極電流之機構;保持上述第1電晶體之閘 極電壓之機構;將上述閘極電壓設爲與上述第1電晶體之 極性相等的第2電晶體(11 2)之閘極電壓的之機構;和藉由 數位之影像訊號,使上述第2電晶體(112)之汲極電流流至· 發光元件(106)之機構的畫素。 經濟部智慧財產局員工消費合作社印製 8. 如申請專利範圍第7項所記載之顯示裝置,其中,上 述第1電晶體之閘極長度和閘極寬度之比率和上述第2電 晶體(112)之閘極長度和閘極寬度之比率爲不同。 9. 如申請專利範圍第7項或第8項所記載之顯示裝置, 其中,具有電氣性連接上述第1電晶體之閘極電極和汲極 端子的機構。 10. 如申請專利範圍第7項或第8項中之任一項所記載 之顯示裝置,其中,具有藉由上述數位之影像訊號之外的 訊號,使上述第2電晶體(112)之汲極電流不流至上述發光 I紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -150- 569176 A8 B8 C8 D8 六、申請專利範圍3 元件(10 6)的機構。 (請先閲讀背面之注意事項再填寫本頁) 11. 一種顯示裝置,其特徵爲:包含具有將第1電流輸 入至電晶體(11 2)而當作上述電晶體(11 2)之汲極電流之機構 ;保持上述電晶體(112)之閘極電壓之機構;和藉由數位之 影像訊號而施加電壓於上述電晶體(11 2)之源極、汲極端子 間,使藉由所保持之上述閘極電壓而設定的上述電晶體 (112)的汲極電流流至發光元件(106)之機構的畫素。 12. 如申請專利範圍第11項所記載之顯示裝置,其中, 具有電氣性連接上述電晶體(11 2)之閘極電極和汲極端子的 機構。 13. 如申請專利範菌第11項或第12項所記載之顯示裝 置,其中,具有藉由上述數位之影像訊號之外的訊號,使 ^上述電晶體(112)之汲極電流不流至上述發光元件(1〇6)的機 構。 14. 如申請專利範圍第1、2、3、5、6、7、8、11、12 項中之任一項所記載之顯示裝置,其中,上述第1電流是 藉由上述數位之影像訊號而不變化。 經濟部智慧財產局員工消費合作社印製 15. 如申請專利範圍第1、2、3、5、6、7、8、11、12 項中之任一項所記載之顯示裝置,其中,上述晝素是具有 保持上述數位之影像訊號的機構。 16. 如申請專利範圍第1、2、3、5、6、7、8、11、12 項中之任一項所記載之顯示裝置,其中,上述晝素是具有 選擇對該畫素輸出上述數位之影像訊號的機構,和保持上 述數位之影像訊號的機構。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐1 ~" • 151 - 569176 A8 B8 C8 D8 六、申請專利範圍4 17 ·如申請專利範圍第1、2、3、5、6、7、8、11、12 (請先閱讀背面之注意事項再填寫本頁) 項中之任一項所記載之顯示裝置,其中,具有多數上述畫 素,上述第1電流之電流値是在多數上述畫素之至少一部 分上爲相同。 18 ·如申請專利範圍第1、2、3、5、6、7、8、11、12 項中之任一項所記載之顯示裝置,其中,具有輸入一定電 流至上述畫素的驅動電路。 19. 一種顯示裝置之驅動方法,其特徵爲:在晝素中, 進行將所輸入之第1電流變換成第1電流,並保持所變換 之上述電壓的第1動作;和將所保持之上述電壓變換成第2 電流,並使上述第2電流流至發光元件的第2動作。 20. 如申請專利範圍第19項所記載之顯示裝置之驅動方 法,其中,上述第2動作是包含選擇對上述畫素輸入上述 數位之影像訊號,並保持所輸入之上述數位之影像訊號的· 動作。 經濟部智慧財產局員工消費合作社印製 21. 如申請專利範圍第19項或第20項所記載之顯示裝 置之驅動方法,其中上述第1動作和上述第2動作是獨立 進行。 22. 如申請專利範圍第19項或第20項所記載之顯示裝 置之驅動方法,其中,藉由使1幀期間中之上述第2電流 流至上述發光元件之期間的比率予以變化,而表現灰階。 23 ·如申請專利範圍第1 9項或第20項所記載之顯示裝 置之驅動方法,其中,將1幀期間分割成多數之子幀期間 ,並針對上述多數子幀期間,各執行上述第2動作,而表 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -152- 569176 A8 B8 C8 D8 六、申請專利範圍5 現灰階。 24.如申請專利範圍第23項所記載之顯示裝置之驅動方 法,其中在上述多數子幢期間之至少一*個中,藉由上述數 位之影像訊號之外的訊號,使上述第2電流不流至上述發 光元件,而設置非顯示期間。 25·如申請專利範圍第24項所記載之顯示裝置之驅動方 法,其中,在上述非顯示期間中執行上述第1動作。 (請先聞讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X:297公釐) -153-
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001289983 | 2001-09-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW569176B true TW569176B (en) | 2004-01-01 |
Family
ID=19112391
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW091121650A TW569176B (en) | 2001-09-21 | 2002-09-20 | Display device and driving method thereof |
Country Status (6)
Country | Link |
---|---|
US (3) | US7138967B2 (zh) |
JP (11) | JP4197647B2 (zh) |
KR (1) | KR100924739B1 (zh) |
CN (3) | CN107230450A (zh) |
TW (1) | TW569176B (zh) |
WO (1) | WO2003027997A1 (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI406249B (zh) * | 2009-06-02 | 2013-08-21 | Sitronix Technology Corp | 液晶點反轉驅動電路 |
TWI476745B (zh) * | 2006-05-31 | 2015-03-11 | Semiconductor Energy Lab | 顯示裝置、顯示裝置的驅動方法、以及電子設備 |
TWI508509B (zh) * | 2011-04-06 | 2015-11-11 | Neoviewkolon Co Ltd | 光學儀器之資訊屏幕 |
TWI601113B (zh) * | 2012-11-26 | 2017-10-01 | 校際微電子中心 | 主動矩陣顯示器的低功率數位驅動 |
Families Citing this family (215)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW550530B (en) * | 2000-10-27 | 2003-09-01 | Semiconductor Energy Lab | Display device and method of driving the same |
US7569849B2 (en) | 2001-02-16 | 2009-08-04 | Ignis Innovation Inc. | Pixel driver circuit and pixel circuit having the pixel driver circuit |
EP1417671A2 (en) * | 2001-06-08 | 2004-05-12 | Thomson Licensing S.A. | Lcos column merory effect reduction |
SG120075A1 (en) * | 2001-09-21 | 2006-03-28 | Semiconductor Energy Lab | Semiconductor device |
JP4197647B2 (ja) | 2001-09-21 | 2008-12-17 | 株式会社半導体エネルギー研究所 | 表示装置及び半導体装置 |
KR100940342B1 (ko) * | 2001-11-13 | 2010-02-04 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시장치 및 그 구동방법 |
CN1432984A (zh) * | 2002-01-18 | 2003-07-30 | 株式会社半导体能源研究所 | 发光器件 |
JP3989761B2 (ja) * | 2002-04-09 | 2007-10-10 | 株式会社半導体エネルギー研究所 | 半導体表示装置 |
US7038239B2 (en) | 2002-04-09 | 2006-05-02 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor element and display device using the same |
JP3989763B2 (ja) | 2002-04-15 | 2007-10-10 | 株式会社半導体エネルギー研究所 | 半導体表示装置 |
US7411215B2 (en) * | 2002-04-15 | 2008-08-12 | Semiconductor Energy Laboratory Co., Ltd. | Display device and method of fabricating the same |
US7242021B2 (en) * | 2002-04-23 | 2007-07-10 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and display element using semiconductor device |
TWI269248B (en) | 2002-05-13 | 2006-12-21 | Semiconductor Energy Lab | Display device |
TWI263339B (en) * | 2002-05-15 | 2006-10-01 | Semiconductor Energy Lab | Light emitting device and method for manufacturing the same |
US7256421B2 (en) * | 2002-05-17 | 2007-08-14 | Semiconductor Energy Laboratory, Co., Ltd. | Display device having a structure for preventing the deterioration of a light emitting device |
TWI345211B (en) * | 2002-05-17 | 2011-07-11 | Semiconductor Energy Lab | Display apparatus and driving method thereof |
US7170479B2 (en) * | 2002-05-17 | 2007-01-30 | Semiconductor Energy Laboratory Co., Ltd. | Display device and driving method thereof |
TWI360098B (en) * | 2002-05-17 | 2012-03-11 | Semiconductor Energy Lab | Display apparatus and driving method thereof |
JP4566523B2 (ja) * | 2002-05-17 | 2010-10-20 | 株式会社半導体エネルギー研究所 | 表示装置 |
US7474285B2 (en) * | 2002-05-17 | 2009-01-06 | Semiconductor Energy Laboratory Co., Ltd. | Display apparatus and driving method thereof |
US7184034B2 (en) * | 2002-05-17 | 2007-02-27 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
EP1388842B1 (en) | 2002-08-09 | 2013-10-02 | Semiconductor Energy Laboratory Co., Ltd. | Multi-window display device and method of driving the same |
TWI318490B (en) * | 2002-08-30 | 2009-12-11 | Semiconductor Energy Lab | Current source circuit, display device using the same and driving method thereof |
TW571281B (en) * | 2002-09-12 | 2004-01-11 | Au Optronics Corp | Driving circuit and method for a display device and display device therewith |
US8035626B2 (en) | 2002-11-29 | 2011-10-11 | Semiconductor Energy Laboratory Co., Ltd. | Current driving circuit and display device using the current driving circuit |
JP4307830B2 (ja) * | 2002-12-25 | 2009-08-05 | 株式会社半導体エネルギー研究所 | 画像表示装置 |
CA2419704A1 (en) | 2003-02-24 | 2004-08-24 | Ignis Innovation Inc. | Method of manufacturing a pixel with organic light-emitting diode |
KR101101340B1 (ko) | 2003-02-28 | 2012-01-02 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 구동방법 |
JP4619289B2 (ja) * | 2003-03-26 | 2011-01-26 | 株式会社半導体エネルギー研究所 | 表示装置及びその駆動方法、並びに電子機器 |
WO2004086343A1 (ja) | 2003-03-26 | 2004-10-07 | Semiconductor Energy Laboratory Co., Ltd. | 素子基板及び発光装置 |
JP2004318093A (ja) * | 2003-03-31 | 2004-11-11 | Sanyo Electric Co Ltd | 発光ディスプレイ及びその駆動方法及びエレクトロルミネッセンス表示回路及びエレクトロルミネッセンスディスプレイ |
JP2004317576A (ja) * | 2003-04-11 | 2004-11-11 | Seiko Epson Corp | 駆動回路、駆動方法、電気光学装置、及び電子機器 |
JP2005128476A (ja) * | 2003-04-17 | 2005-05-19 | Sanyo Electric Co Ltd | 表示装置 |
US7250720B2 (en) | 2003-04-25 | 2007-07-31 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US7453427B2 (en) | 2003-05-09 | 2008-11-18 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method thereof |
JP4754772B2 (ja) | 2003-05-16 | 2011-08-24 | 株式会社半導体エネルギー研究所 | 発光装置及び該発光装置を用いた電子機器 |
JP4618986B2 (ja) * | 2003-05-16 | 2011-01-26 | 株式会社半導体エネルギー研究所 | 表示装置 |
JP2004341353A (ja) * | 2003-05-16 | 2004-12-02 | Toshiba Matsushita Display Technology Co Ltd | アクティブマトリクス型表示装置 |
JP4583724B2 (ja) * | 2003-05-16 | 2010-11-17 | 株式会社半導体エネルギー研究所 | 表示装置 |
US7928945B2 (en) | 2003-05-16 | 2011-04-19 | Semiconductor Energy Laboratory Co., Ltd. | Display device and driving method thereof |
JP4425574B2 (ja) * | 2003-05-16 | 2010-03-03 | 株式会社半導体エネルギー研究所 | 素子基板及び発光装置 |
JP4755293B2 (ja) * | 2003-05-16 | 2011-08-24 | 株式会社半導体エネルギー研究所 | 発光装置及び電子機器 |
US7221095B2 (en) | 2003-06-16 | 2007-05-22 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and method for fabricating light emitting device |
JP4662698B2 (ja) * | 2003-06-25 | 2011-03-30 | ルネサスエレクトロニクス株式会社 | 電流源回路、並びに電流設定方法 |
US8552933B2 (en) | 2003-06-30 | 2013-10-08 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and driving method of the same |
JP4515051B2 (ja) * | 2003-06-30 | 2010-07-28 | 株式会社半導体エネルギー研究所 | 素子基板及び発光装置 |
JP2005024690A (ja) * | 2003-06-30 | 2005-01-27 | Fujitsu Hitachi Plasma Display Ltd | ディスプレイ装置およびディスプレイの駆動方法 |
CN1816836B (zh) * | 2003-07-08 | 2011-09-07 | 株式会社半导体能源研究所 | 显示装置及其驱动方法 |
KR100515351B1 (ko) * | 2003-07-08 | 2005-09-15 | 삼성에스디아이 주식회사 | 표시 패널, 이를 이용한 발광 표시 장치 및 그 구동 방법 |
US7961160B2 (en) * | 2003-07-31 | 2011-06-14 | Semiconductor Energy Laboratory Co., Ltd. | Display device, a driving method of a display device, and a semiconductor integrated circuit incorporated in a display device |
JP4889926B2 (ja) * | 2003-07-31 | 2012-03-07 | 株式会社半導体エネルギー研究所 | 表示装置、及びその駆動方法 |
US7408195B2 (en) * | 2003-09-04 | 2008-08-05 | Cypress Semiconductor Corporation (Belgium) Bvba | Semiconductor pixel arrays with reduced sensitivity to defects |
US8350785B2 (en) | 2003-09-12 | 2013-01-08 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method of the same |
CA2443206A1 (en) | 2003-09-23 | 2005-03-23 | Ignis Innovation Inc. | Amoled display backplanes - pixel driver circuits, array architecture, and external compensation |
JP4752177B2 (ja) * | 2003-10-30 | 2011-08-17 | セイコーエプソン株式会社 | 表示装置の駆動回路、表示装置の駆動方法、電気光学装置及び電子機器 |
US7683860B2 (en) | 2003-12-02 | 2010-03-23 | Semiconductor Energy Laboratory Co., Ltd. | Display device, driving method thereof, and element substrate |
JP4841831B2 (ja) * | 2003-12-02 | 2011-12-21 | 株式会社半導体エネルギー研究所 | 表示装置及びその駆動方法 |
DE10360816A1 (de) * | 2003-12-23 | 2005-07-28 | Deutsche Thomson-Brandt Gmbh | Schaltung und Ansteuerverfahren für eine Leuchtanzeige |
US7274350B2 (en) * | 2004-01-22 | 2007-09-25 | Au Optronics Corp. | Analog buffer for LTPS amLCD |
JP5099974B2 (ja) * | 2004-01-30 | 2012-12-19 | 株式会社半導体エネルギー研究所 | 発光装置 |
US7446742B2 (en) | 2004-01-30 | 2008-11-04 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
JP4583776B2 (ja) * | 2004-02-13 | 2010-11-17 | 株式会社半導体エネルギー研究所 | 表示装置の作製方法 |
US7268498B2 (en) | 2004-04-28 | 2007-09-11 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US8355015B2 (en) * | 2004-05-21 | 2013-01-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display device and electronic device including a diode electrically connected to a signal line |
EP1610292B1 (en) | 2004-06-25 | 2016-06-15 | Semiconductor Energy Laboratory Co., Ltd. | Display device, driving method thereof and electronic device |
JP4656870B2 (ja) * | 2004-06-25 | 2011-03-23 | 株式会社半導体エネルギー研究所 | 半導体表示装置及び電子機器 |
JP5514389B2 (ja) * | 2004-06-25 | 2014-06-04 | 株式会社半導体エネルギー研究所 | 半導体装置及び表示装置 |
CA2472671A1 (en) | 2004-06-29 | 2005-12-29 | Ignis Innovation Inc. | Voltage-programming scheme for current-driven amoled displays |
US7332742B2 (en) | 2004-06-29 | 2008-02-19 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic apparatus |
JP4020106B2 (ja) * | 2004-07-08 | 2007-12-12 | セイコーエプソン株式会社 | 画素回路、その駆動方法、電気光学装置および電子機器 |
US7105855B2 (en) * | 2004-09-20 | 2006-09-12 | Eastman Kodak Company | Providing driving current arrangement for OLED device |
US20060076567A1 (en) * | 2004-09-24 | 2006-04-13 | Keisuke Miyagawa | Driving method of light emitting device |
KR100701090B1 (ko) * | 2004-11-12 | 2007-03-29 | 비오이 하이디스 테크놀로지 주식회사 | 액정표시장치의 계조 구현 장치 |
CA2490858A1 (en) | 2004-12-07 | 2006-06-07 | Ignis Innovation Inc. | Driving method for compensated voltage-programming of amoled displays |
US20140111567A1 (en) | 2005-04-12 | 2014-04-24 | Ignis Innovation Inc. | System and method for compensation of non-uniformities in light emitting device displays |
US8576217B2 (en) | 2011-05-20 | 2013-11-05 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US10013907B2 (en) | 2004-12-15 | 2018-07-03 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
US9275579B2 (en) | 2004-12-15 | 2016-03-01 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US10012678B2 (en) | 2004-12-15 | 2018-07-03 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
JP5128287B2 (ja) | 2004-12-15 | 2013-01-23 | イグニス・イノベイション・インコーポレーテッド | 表示アレイのためのリアルタイム校正を行う方法及びシステム |
US9280933B2 (en) | 2004-12-15 | 2016-03-08 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9171500B2 (en) | 2011-05-20 | 2015-10-27 | Ignis Innovation Inc. | System and methods for extraction of parasitic parameters in AMOLED displays |
US9799246B2 (en) | 2011-05-20 | 2017-10-24 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
KR100599657B1 (ko) | 2005-01-05 | 2006-07-12 | 삼성에스디아이 주식회사 | 표시 장치 및 그 구동 방법 |
JP2006208743A (ja) * | 2005-01-28 | 2006-08-10 | Sony Corp | 画素回路及び表示装置 |
CA2495726A1 (en) | 2005-01-28 | 2006-07-28 | Ignis Innovation Inc. | Locally referenced voltage programmed pixel for amoled displays |
CA2496642A1 (en) | 2005-02-10 | 2006-08-10 | Ignis Innovation Inc. | Fast settling time driving method for organic light-emitting diode (oled) displays based on current programming |
JP2006251453A (ja) * | 2005-03-11 | 2006-09-21 | Sanyo Electric Co Ltd | アクティブマトリクス型表示装置及びその駆動方法 |
TWI327720B (en) * | 2005-03-11 | 2010-07-21 | Sanyo Electric Co | Active matrix type display device and driving method thereof |
JP4986468B2 (ja) * | 2005-03-11 | 2012-07-25 | 三洋電機株式会社 | アクティブマトリクス型表示装置 |
US8300031B2 (en) * | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
CN102663977B (zh) | 2005-06-08 | 2015-11-18 | 伊格尼斯创新有限公司 | 用于驱动发光器件显示器的方法和系统 |
US20070109284A1 (en) | 2005-08-12 | 2007-05-17 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
CA2518276A1 (en) | 2005-09-13 | 2007-03-13 | Ignis Innovation Inc. | Compensation technique for luminance degradation in electro-luminance devices |
JP2007086349A (ja) * | 2005-09-21 | 2007-04-05 | Tohoku Pioneer Corp | 発光表示パネルの駆動装置および駆動方法 |
JP2007093875A (ja) * | 2005-09-28 | 2007-04-12 | Toshiba Matsushita Display Technology Co Ltd | アクティブマトリクス型表示装置 |
JP5013697B2 (ja) | 2005-10-19 | 2012-08-29 | 三洋電機株式会社 | 表示装置 |
US9489891B2 (en) | 2006-01-09 | 2016-11-08 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US9269322B2 (en) | 2006-01-09 | 2016-02-23 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
EP1971975B1 (en) | 2006-01-09 | 2015-10-21 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
JP5397219B2 (ja) | 2006-04-19 | 2014-01-22 | イグニス・イノベーション・インコーポレイテッド | アクティブマトリックス表示装置用の安定な駆動スキーム |
CA2556961A1 (en) | 2006-08-15 | 2008-02-15 | Ignis Innovation Inc. | Oled compensation technique based on oled capacitance |
JP2008046377A (ja) * | 2006-08-17 | 2008-02-28 | Sony Corp | 表示装置 |
US7742011B2 (en) * | 2006-10-31 | 2010-06-22 | Hewlett-Packard Development Company, L.P. | Image display system |
JP5076679B2 (ja) * | 2007-06-28 | 2012-11-21 | ソニー株式会社 | 固体撮像装置及びカメラモジュール |
US20090101980A1 (en) * | 2007-10-19 | 2009-04-23 | International Business Machines Corporation | Method of fabricating a gate structure and the structure thereof |
KR100893481B1 (ko) * | 2007-11-08 | 2009-04-17 | 삼성모바일디스플레이주식회사 | 유기전계발광 표시장치 및 그 구동방법 |
JP2009133913A (ja) * | 2007-11-28 | 2009-06-18 | Sony Corp | 表示装置 |
CA2660598A1 (en) | 2008-04-18 | 2009-06-22 | Ignis Innovation Inc. | System and driving method for light emitting device display |
CA2637343A1 (en) | 2008-07-29 | 2010-01-29 | Ignis Innovation Inc. | Improving the display source driver |
US8599222B2 (en) | 2008-09-04 | 2013-12-03 | Seiko Epson Corporation | Method of driving pixel circuit, light emitting device, and electronic apparatus |
JP5306762B2 (ja) * | 2008-10-08 | 2013-10-02 | 株式会社ジャパンディスプレイウェスト | 電気光学装置及び電子機器 |
US9370075B2 (en) | 2008-12-09 | 2016-06-14 | Ignis Innovation Inc. | System and method for fast compensation programming of pixels in a display |
US8130182B2 (en) * | 2008-12-18 | 2012-03-06 | Global Oled Technology Llc | Digital-drive electroluminescent display with aging compensation |
TWI401663B (zh) * | 2009-03-13 | 2013-07-11 | Au Optronics Corp | 具雙向穩壓功能之液晶顯示裝置 |
US9311859B2 (en) | 2009-11-30 | 2016-04-12 | Ignis Innovation Inc. | Resetting cycle for aging compensation in AMOLED displays |
US9384698B2 (en) | 2009-11-30 | 2016-07-05 | Ignis Innovation Inc. | System and methods for aging compensation in AMOLED displays |
CA2669367A1 (en) | 2009-06-16 | 2010-12-16 | Ignis Innovation Inc | Compensation technique for color shift in displays |
US10319307B2 (en) | 2009-06-16 | 2019-06-11 | Ignis Innovation Inc. | Display system with compensation techniques and/or shared level resources |
CA2688870A1 (en) | 2009-11-30 | 2011-05-30 | Ignis Innovation Inc. | Methode and techniques for improving display uniformity |
US8283967B2 (en) | 2009-11-12 | 2012-10-09 | Ignis Innovation Inc. | Stable current source for system integration to display substrate |
US10996258B2 (en) | 2009-11-30 | 2021-05-04 | Ignis Innovation Inc. | Defect detection and correction of pixel circuits for AMOLED displays |
US8803417B2 (en) | 2009-12-01 | 2014-08-12 | Ignis Innovation Inc. | High resolution pixel architecture |
CA2687631A1 (en) | 2009-12-06 | 2011-06-06 | Ignis Innovation Inc | Low power driving scheme for display applications |
CN102652356B (zh) * | 2009-12-18 | 2016-02-17 | 株式会社半导体能源研究所 | 半导体装置 |
US20140313111A1 (en) | 2010-02-04 | 2014-10-23 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10163401B2 (en) | 2010-02-04 | 2018-12-25 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US10176736B2 (en) | 2010-02-04 | 2019-01-08 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US9881532B2 (en) | 2010-02-04 | 2018-01-30 | Ignis Innovation Inc. | System and method for extracting correlation curves for an organic light emitting device |
US10089921B2 (en) | 2010-02-04 | 2018-10-02 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
CA2692097A1 (en) | 2010-02-04 | 2011-08-04 | Ignis Innovation Inc. | Extracting correlation curves for light emitting device |
CA2696778A1 (en) | 2010-03-17 | 2011-09-17 | Ignis Innovation Inc. | Lifetime, uniformity, parameter extraction methods |
KR101682690B1 (ko) * | 2010-07-20 | 2016-12-07 | 삼성디스플레이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
KR101692367B1 (ko) * | 2010-07-22 | 2017-01-04 | 삼성디스플레이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
JP5244879B2 (ja) * | 2010-09-24 | 2013-07-24 | 株式会社半導体エネルギー研究所 | 表示装置 |
US8907991B2 (en) | 2010-12-02 | 2014-12-09 | Ignis Innovation Inc. | System and methods for thermal compensation in AMOLED displays |
US9606607B2 (en) | 2011-05-17 | 2017-03-28 | Ignis Innovation Inc. | Systems and methods for display systems with dynamic power control |
CN105869575B (zh) | 2011-05-17 | 2018-09-21 | 伊格尼斯创新公司 | 操作显示器的方法 |
US20140368491A1 (en) | 2013-03-08 | 2014-12-18 | Ignis Innovation Inc. | Pixel circuits for amoled displays |
US9886899B2 (en) | 2011-05-17 | 2018-02-06 | Ignis Innovation Inc. | Pixel Circuits for AMOLED displays |
US9351368B2 (en) | 2013-03-08 | 2016-05-24 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9530349B2 (en) | 2011-05-20 | 2016-12-27 | Ignis Innovations Inc. | Charged-based compensation and parameter extraction in AMOLED displays |
US9466240B2 (en) | 2011-05-26 | 2016-10-11 | Ignis Innovation Inc. | Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed |
EP3547301A1 (en) | 2011-05-27 | 2019-10-02 | Ignis Innovation Inc. | Systems and methods for aging compensation in amoled displays |
CN103597534B (zh) | 2011-05-28 | 2017-02-15 | 伊格尼斯创新公司 | 用于快速补偿显示器中的像素的编程的系统和方法 |
CN102867489B (zh) * | 2011-07-08 | 2016-01-13 | 富泰华工业(深圳)有限公司 | 液晶显示器及其驱动电路 |
US9070775B2 (en) | 2011-08-03 | 2015-06-30 | Ignis Innovations Inc. | Thin film transistor |
US8901579B2 (en) | 2011-08-03 | 2014-12-02 | Ignis Innovation Inc. | Organic light emitting diode and method of manufacturing |
US8743027B2 (en) * | 2011-08-30 | 2014-06-03 | E Ink Holdings Inc. | OLED driving circuit and method of the same used in display panel |
JP5832399B2 (ja) | 2011-09-16 | 2015-12-16 | 株式会社半導体エネルギー研究所 | 発光装置 |
JP5909731B2 (ja) * | 2011-10-17 | 2016-04-27 | 株式会社Joled | 表示装置及びその制御方法 |
JP5927484B2 (ja) * | 2011-11-10 | 2016-06-01 | 株式会社Joled | 表示装置及びその制御方法 |
US9385169B2 (en) | 2011-11-29 | 2016-07-05 | Ignis Innovation Inc. | Multi-functional active matrix organic light-emitting diode display |
US10089924B2 (en) | 2011-11-29 | 2018-10-02 | Ignis Innovation Inc. | Structural and low-frequency non-uniformity compensation |
US9324268B2 (en) | 2013-03-15 | 2016-04-26 | Ignis Innovation Inc. | Amoled displays with multiple readout circuits |
US9294707B2 (en) * | 2012-01-31 | 2016-03-22 | Samsung Electronics Co., Ltd. | Television |
US8937632B2 (en) | 2012-02-03 | 2015-01-20 | Ignis Innovation Inc. | Driving system for active-matrix displays |
US9747834B2 (en) | 2012-05-11 | 2017-08-29 | Ignis Innovation Inc. | Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore |
US8922544B2 (en) | 2012-05-23 | 2014-12-30 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
KR20130136750A (ko) * | 2012-06-05 | 2013-12-13 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치의 구동방법 |
JP2014038168A (ja) | 2012-08-14 | 2014-02-27 | Samsung Display Co Ltd | 表示装置、電子機器、駆動方法および駆動回路 |
US20140132649A1 (en) * | 2012-11-13 | 2014-05-15 | Pixtronix, Inc. | Subframe controlling circuits and methods for field sequential type digital display apparatus |
JP2014109703A (ja) | 2012-12-03 | 2014-06-12 | Samsung Display Co Ltd | 表示装置および駆動方法 |
US9786223B2 (en) | 2012-12-11 | 2017-10-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9336717B2 (en) | 2012-12-11 | 2016-05-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
CN104981862B (zh) | 2013-01-14 | 2018-07-06 | 伊格尼斯创新公司 | 用于向驱动晶体管变化提供补偿的发光显示器的驱动方案 |
US9830857B2 (en) | 2013-01-14 | 2017-11-28 | Ignis Innovation Inc. | Cleaning common unwanted signals from pixel measurements in emissive displays |
US9721505B2 (en) | 2013-03-08 | 2017-08-01 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
CA2894717A1 (en) | 2015-06-19 | 2016-12-19 | Ignis Innovation Inc. | Optoelectronic device characterization in array with shared sense line |
EP2779147B1 (en) | 2013-03-14 | 2016-03-02 | Ignis Innovation Inc. | Re-interpolation with edge detection for extracting an aging pattern for AMOLED displays |
DE112014001402T5 (de) | 2013-03-15 | 2016-01-28 | Ignis Innovation Inc. | Dynamische Anpassung von Berührungsauflösungen einer Amoled-Anzeige |
DE112014002086T5 (de) | 2013-04-22 | 2016-01-14 | Ignis Innovation Inc. | Prüfsystem für OLED-Anzeigebildschirme |
WO2015022626A1 (en) | 2013-08-12 | 2015-02-19 | Ignis Innovation Inc. | Compensation accuracy |
US20150076472A1 (en) * | 2013-09-13 | 2015-03-19 | Semiconductor Energy Laboratory Co., Ltd. | Light-emitting device, lighting device, and display device |
CN104780653B (zh) * | 2013-12-02 | 2017-05-03 | 立锜科技股份有限公司 | 发光元件控制电路及控制方法 |
US9761170B2 (en) | 2013-12-06 | 2017-09-12 | Ignis Innovation Inc. | Correction for localized phenomena in an image array |
US9741282B2 (en) | 2013-12-06 | 2017-08-22 | Ignis Innovation Inc. | OLED display system and method |
US9502653B2 (en) | 2013-12-25 | 2016-11-22 | Ignis Innovation Inc. | Electrode contacts |
US10997901B2 (en) | 2014-02-28 | 2021-05-04 | Ignis Innovation Inc. | Display system |
JP2015175921A (ja) * | 2014-03-13 | 2015-10-05 | 株式会社ジャパンディスプレイ | 表示装置 |
US10176752B2 (en) | 2014-03-24 | 2019-01-08 | Ignis Innovation Inc. | Integrated gate driver |
DE102015206281A1 (de) | 2014-04-08 | 2015-10-08 | Ignis Innovation Inc. | Anzeigesystem mit gemeinsam genutzten Niveauressourcen für tragbare Vorrichtungen |
KR20150142943A (ko) * | 2014-06-12 | 2015-12-23 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
CA2872563A1 (en) | 2014-11-28 | 2016-05-28 | Ignis Innovation Inc. | High pixel density array architecture |
CA2873476A1 (en) | 2014-12-08 | 2016-06-08 | Ignis Innovation Inc. | Smart-pixel display architecture |
JP6476449B2 (ja) * | 2014-12-16 | 2019-03-06 | 株式会社Joled | 表示パネル、および表示パネルの製造方法 |
CA2879462A1 (en) | 2015-01-23 | 2016-07-23 | Ignis Innovation Inc. | Compensation for color variation in emissive devices |
CN104778917B (zh) * | 2015-01-30 | 2017-12-19 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法和显示设备 |
CA2886862A1 (en) | 2015-04-01 | 2016-10-01 | Ignis Innovation Inc. | Adjusting display brightness for avoiding overheating and/or accelerated aging |
CA2889870A1 (en) | 2015-05-04 | 2016-11-04 | Ignis Innovation Inc. | Optical feedback system |
CA2892714A1 (en) | 2015-05-27 | 2016-11-27 | Ignis Innovation Inc | Memory bandwidth reduction in compensation system |
CA2898282A1 (en) | 2015-07-24 | 2017-01-24 | Ignis Innovation Inc. | Hybrid calibration of current sources for current biased voltage progra mmed (cbvp) displays |
US10657895B2 (en) | 2015-07-24 | 2020-05-19 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
US10373554B2 (en) | 2015-07-24 | 2019-08-06 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
CA2900170A1 (en) | 2015-08-07 | 2017-02-07 | Gholamreza Chaji | Calibration of pixel based on improved reference values |
CA2908285A1 (en) | 2015-10-14 | 2017-04-14 | Ignis Innovation Inc. | Driver with multiple color pixel structure |
CA2909813A1 (en) | 2015-10-26 | 2017-04-26 | Ignis Innovation Inc | High ppi pattern orientation |
JP2017129749A (ja) * | 2016-01-20 | 2017-07-27 | 株式会社ジャパンディスプレイ | 表示装置、電子機器及び表示装置の制御方法 |
DE102017222059A1 (de) | 2016-12-06 | 2018-06-07 | Ignis Innovation Inc. | Pixelschaltungen zur Minderung von Hysterese |
US10255881B1 (en) * | 2016-12-16 | 2019-04-09 | Facebook Technologies, Llc | Production characterization of panel aging |
US20180182294A1 (en) * | 2016-12-22 | 2018-06-28 | Intel Corporation | Low power dissipation pixel for display |
US10839771B2 (en) | 2016-12-22 | 2020-11-17 | Intel Corporation | Display driver |
US10909933B2 (en) * | 2016-12-22 | 2021-02-02 | Intel Corporation | Digital driver for displays |
US10714018B2 (en) | 2017-05-17 | 2020-07-14 | Ignis Innovation Inc. | System and method for loading image correction data for displays |
CN107093400B (zh) * | 2017-05-22 | 2023-10-24 | 杭州视芯科技股份有限公司 | Led显示装置及其驱动方法 |
US11025899B2 (en) | 2017-08-11 | 2021-06-01 | Ignis Innovation Inc. | Optical correction systems and methods for correcting non-uniformity of emissive display devices |
CN107731164B (zh) * | 2017-10-31 | 2020-03-06 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
US10971078B2 (en) | 2018-02-12 | 2021-04-06 | Ignis Innovation Inc. | Pixel measurement through data line |
US11145251B2 (en) * | 2018-10-23 | 2021-10-12 | Innolux Corporation | Display device |
CN110782854B (zh) * | 2019-10-08 | 2020-09-08 | 深圳市华星光电半导体显示技术有限公司 | 电子设备及其阅读模式的识别方法 |
CN111129003B (zh) * | 2019-12-18 | 2022-07-29 | 重庆康佳光电技术研究院有限公司 | 一种电致发光器件的覆晶结构和显示装置 |
DE102020204708A1 (de) | 2020-04-14 | 2021-10-14 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Bildelement und verfahren zum betreiben eines bildelements |
JP2022041743A (ja) * | 2020-09-01 | 2022-03-11 | 株式会社ジャパンディスプレイ | 発光装置及び発光装置の駆動方法 |
CN114255689B (zh) * | 2020-09-11 | 2023-03-17 | 成都辰显光电有限公司 | 像素驱动电路及其驱动方法、显示面板 |
TWI795902B (zh) * | 2021-09-07 | 2023-03-11 | 友達光電股份有限公司 | 控制電路、顯示面板及畫素電路驅動方法 |
Family Cites Families (67)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62122488A (ja) * | 1985-11-22 | 1987-06-03 | Toshiba Corp | X線撮影装置 |
JPH0542488Y2 (zh) | 1986-01-28 | 1993-10-26 | ||
DE3924620A1 (de) | 1989-07-26 | 1991-01-31 | Hilti Ag | Pulverkraftbetriebenes bolzensetzgeraet |
JPH06339148A (ja) | 1993-03-29 | 1994-12-06 | Hitachi Ltd | 色補正器、それを用いた画像表示装置、及び該画像表示装置から成る白バランス調整システム、並びに、白バランス調整方法、及び色調整方法 |
US5396133A (en) | 1993-10-01 | 1995-03-07 | Cirrus Logic, Inc. | High speed CMOS current switching circuits |
US5548238A (en) | 1993-10-01 | 1996-08-20 | Cirrus Logic Inc. | Low power high speed CMOS current switching circuit |
US5504444A (en) | 1994-01-24 | 1996-04-02 | Arithmos, Inc. | Driver circuits with extended voltage range |
JP3251466B2 (ja) | 1994-06-13 | 2002-01-28 | キヤノン株式会社 | 複数の冷陰極素子を備えた電子線発生装置、並びにその駆動方法、並びにそれを応用した画像形成装置 |
JP2689916B2 (ja) * | 1994-08-09 | 1997-12-10 | 日本電気株式会社 | アクティブマトリクス型電流制御型発光素子の駆動回路 |
US5714968A (en) * | 1994-08-09 | 1998-02-03 | Nec Corporation | Current-dependent light-emitting element drive circuit for use in active matrix display device |
JP3467334B2 (ja) | 1994-10-31 | 2003-11-17 | Tdk株式会社 | エレクトロルミネセンス表示装置 |
JP3311246B2 (ja) | 1995-08-23 | 2002-08-05 | キヤノン株式会社 | 電子発生装置、画像表示装置およびそれらの駆動回路、駆動方法 |
JP3219185B2 (ja) | 1995-08-23 | 2001-10-15 | キヤノン株式会社 | 電子発生装置、画像表示装置およびそれらの駆動回路、駆動方法 |
US5952789A (en) * | 1997-04-14 | 1999-09-14 | Sarnoff Corporation | Active matrix organic light emitting diode (amoled) display pixel structure and data load/illuminate circuit therefor |
US6229506B1 (en) * | 1997-04-23 | 2001-05-08 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and concomitant method |
KR100559078B1 (ko) | 1997-04-23 | 2006-03-13 | 트랜스퍼시픽 아이피 리미티드 | 능동 매트릭스 발광 다이오드 화소 구조물 및 이를 동작시키는 방법 |
US6229508B1 (en) * | 1997-09-29 | 2001-05-08 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and concomitant method |
JPH11212493A (ja) | 1998-01-29 | 1999-08-06 | Sharp Corp | 発光表示装置 |
JP3252897B2 (ja) * | 1998-03-31 | 2002-02-04 | 日本電気株式会社 | 素子駆動装置および方法、画像表示装置 |
GB9812739D0 (en) * | 1998-06-12 | 1998-08-12 | Koninkl Philips Electronics Nv | Active matrix electroluminescent display devices |
GB9812742D0 (en) | 1998-06-12 | 1998-08-12 | Philips Electronics Nv | Active matrix electroluminescent display devices |
US6348906B1 (en) * | 1998-09-03 | 2002-02-19 | Sarnoff Corporation | Line scanning circuit for a dual-mode display |
JP3315652B2 (ja) | 1998-09-07 | 2002-08-19 | キヤノン株式会社 | 電流出力回路 |
JP3564347B2 (ja) | 1999-02-19 | 2004-09-08 | 株式会社東芝 | 表示装置の駆動回路及び液晶表示装置 |
JP3635976B2 (ja) | 1999-03-31 | 2005-04-06 | セイコーエプソン株式会社 | エレクトロルミネセンス表示装置 |
US6341275B1 (en) | 1999-04-27 | 2002-01-22 | Winbond Electrnics Corp. | Programmable and expandable hamming neural network circuit |
US6266000B1 (en) | 1999-04-30 | 2001-07-24 | Agilent Technologies, Inc. | Programmable LED driver pad |
KR100296113B1 (ko) * | 1999-06-03 | 2001-07-12 | 구본준, 론 위라하디락사 | 전기발광소자 |
JP4092857B2 (ja) * | 1999-06-17 | 2008-05-28 | ソニー株式会社 | 画像表示装置 |
US7379039B2 (en) * | 1999-07-14 | 2008-05-27 | Sony Corporation | Current drive circuit and display device using same pixel circuit, and drive method |
TW526455B (en) | 1999-07-14 | 2003-04-01 | Sony Corp | Current drive circuit and display comprising the same, pixel circuit, and drive method |
JP2001042822A (ja) * | 1999-08-03 | 2001-02-16 | Pioneer Electronic Corp | アクティブマトリクス型表示装置 |
JP2001109399A (ja) | 1999-10-04 | 2001-04-20 | Sanyo Electric Co Ltd | カラー表示装置 |
JP3712104B2 (ja) | 1999-11-16 | 2005-11-02 | パイオニア株式会社 | マトリクス型表示装置及びその駆動方法 |
JP2001147659A (ja) | 1999-11-18 | 2001-05-29 | Sony Corp | 表示装置 |
JP3368890B2 (ja) | 2000-02-03 | 2003-01-20 | 日亜化学工業株式会社 | 画像表示装置およびその制御方法 |
US6466189B1 (en) | 2000-03-29 | 2002-10-15 | Koninklijke Philips Electronics N.V. | Digitally controlled current integrator for reflective liquid crystal displays |
TW502236B (en) | 2000-06-06 | 2002-09-11 | Semiconductor Energy Lab | Display device |
US6528951B2 (en) * | 2000-06-13 | 2003-03-04 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP4770001B2 (ja) | 2000-06-22 | 2011-09-07 | 日本テキサス・インスツルメンツ株式会社 | 駆動回路及び電圧ドライバ |
KR20020032570A (ko) | 2000-07-07 | 2002-05-03 | 구사마 사부로 | 유기 전계 발광 표시장치용 전류 샘플링 회로 |
CN100481185C (zh) | 2000-07-07 | 2009-04-22 | 精工爱普生株式会社 | 驱动电流驱动元件的驱动电路及其方法 |
KR100710279B1 (ko) * | 2000-07-15 | 2007-04-23 | 엘지.필립스 엘시디 주식회사 | 엘렉트로 루미네센스 패널 |
US6411159B1 (en) | 2000-07-21 | 2002-06-25 | Stmicroelectronics, Inc. | Circuit for controlling current levels in differential logic circuitry |
US20040183769A1 (en) | 2000-09-08 | 2004-09-23 | Earl Schreyer | Graphics digitizer |
US6864863B2 (en) | 2000-10-12 | 2005-03-08 | Seiko Epson Corporation | Driving circuit including organic electroluminescent element, electronic equipment, and electro-optical device |
JP3618687B2 (ja) | 2001-01-10 | 2005-02-09 | シャープ株式会社 | 表示装置 |
US6753654B2 (en) | 2001-02-21 | 2004-06-22 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and electronic appliance |
WO2002075710A1 (fr) | 2001-03-21 | 2002-09-26 | Canon Kabushiki Kaisha | Circuit de commande d'un element lumineux a matrice active |
CN1265339C (zh) * | 2001-03-21 | 2006-07-19 | 佳能株式会社 | 有源矩阵型发光元件的驱动电路 |
JPWO2002077958A1 (ja) | 2001-03-22 | 2004-07-15 | キヤノン株式会社 | アクティブマトリクス型発光素子の駆動回路 |
US6661180B2 (en) | 2001-03-22 | 2003-12-09 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device, driving method for the same and electronic apparatus |
JP2002278497A (ja) * | 2001-03-22 | 2002-09-27 | Canon Inc | 表示パネル及びその駆動方法 |
JP2002287682A (ja) * | 2001-03-23 | 2002-10-04 | Canon Inc | 表示パネルとその駆動方法 |
JP2002287664A (ja) * | 2001-03-23 | 2002-10-04 | Canon Inc | 表示パネルとその駆動方法 |
US6715728B2 (en) | 2001-06-01 | 2004-04-06 | Peter Nielsen | Dumbbell support device and system for using the same |
JP2003036054A (ja) * | 2001-07-24 | 2003-02-07 | Toshiba Corp | 表示装置 |
JP3656580B2 (ja) * | 2001-08-29 | 2005-06-08 | 日本電気株式会社 | 発光素子駆動回路及びそれを用いた発光表示装置 |
JP4197647B2 (ja) | 2001-09-21 | 2008-12-17 | 株式会社半導体エネルギー研究所 | 表示装置及び半導体装置 |
US7365713B2 (en) | 2001-10-24 | 2008-04-29 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method thereof |
SG110023A1 (en) | 2002-03-01 | 2005-04-28 | Semiconductor Energy Lab | Display device, light emitting device, and electronic eqipment |
US7170479B2 (en) | 2002-05-17 | 2007-01-30 | Semiconductor Energy Laboratory Co., Ltd. | Display device and driving method thereof |
JP4089289B2 (ja) | 2002-05-17 | 2008-05-28 | 株式会社日立製作所 | 画像表示装置 |
US7184034B2 (en) | 2002-05-17 | 2007-02-27 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
TWI360098B (en) | 2002-05-17 | 2012-03-11 | Semiconductor Energy Lab | Display apparatus and driving method thereof |
US7474285B2 (en) | 2002-05-17 | 2009-01-06 | Semiconductor Energy Laboratory Co., Ltd. | Display apparatus and driving method thereof |
TWI345211B (en) | 2002-05-17 | 2011-07-11 | Semiconductor Energy Lab | Display apparatus and driving method thereof |
-
2002
- 2002-09-12 JP JP2003531449A patent/JP4197647B2/ja not_active Expired - Fee Related
- 2002-09-12 CN CN201710368905.8A patent/CN107230450A/zh active Pending
- 2002-09-12 CN CNA028184742A patent/CN1556976A/zh active Pending
- 2002-09-12 WO PCT/JP2002/009354 patent/WO2003027997A1/ja active Application Filing
- 2002-09-12 CN CN201110245340.7A patent/CN102290005B/zh not_active Expired - Fee Related
- 2002-09-12 KR KR1020047004178A patent/KR100924739B1/ko active IP Right Grant
- 2002-09-18 US US10/245,711 patent/US7138967B2/en not_active Expired - Fee Related
- 2002-09-20 TW TW091121650A patent/TW569176B/zh not_active IP Right Cessation
-
2006
- 2006-11-13 US US11/595,989 patent/US7859520B2/en not_active Expired - Fee Related
-
2008
- 2008-04-03 JP JP2008096888A patent/JP4917066B2/ja not_active Expired - Fee Related
-
2010
- 2010-12-23 US US12/977,940 patent/US8599109B2/en not_active Expired - Lifetime
-
2011
- 2011-06-13 JP JP2011130851A patent/JP5683042B2/ja not_active Expired - Fee Related
-
2013
- 2013-06-27 JP JP2013135323A patent/JP2013238868A/ja not_active Withdrawn
-
2015
- 2015-02-16 JP JP2015027562A patent/JP2015129956A/ja not_active Withdrawn
-
2016
- 2016-12-22 JP JP2016248856A patent/JP2017076143A/ja not_active Withdrawn
-
2017
- 2017-12-21 JP JP2017244892A patent/JP2018087983A/ja not_active Withdrawn
-
2018
- 2018-07-26 JP JP2018139992A patent/JP6675446B2/ja not_active Expired - Lifetime
- 2018-12-17 JP JP2018235669A patent/JP2019074750A/ja not_active Withdrawn
-
2019
- 2019-12-06 JP JP2019221531A patent/JP6815472B2/ja not_active Expired - Lifetime
-
2020
- 2020-09-10 JP JP2020152022A patent/JP2021002060A/ja not_active Withdrawn
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI476745B (zh) * | 2006-05-31 | 2015-03-11 | Semiconductor Energy Lab | 顯示裝置、顯示裝置的驅動方法、以及電子設備 |
TWI406249B (zh) * | 2009-06-02 | 2013-08-21 | Sitronix Technology Corp | 液晶點反轉驅動電路 |
TWI508509B (zh) * | 2011-04-06 | 2015-11-11 | Neoviewkolon Co Ltd | 光學儀器之資訊屏幕 |
TWI601113B (zh) * | 2012-11-26 | 2017-10-01 | 校際微電子中心 | 主動矩陣顯示器的低功率數位驅動 |
Also Published As
Publication number | Publication date |
---|---|
CN102290005B (zh) | 2017-06-20 |
JP5683042B2 (ja) | 2015-03-11 |
JP6815472B2 (ja) | 2021-01-20 |
JP2015129956A (ja) | 2015-07-16 |
CN107230450A (zh) | 2017-10-03 |
CN1556976A (zh) | 2004-12-22 |
JP2020060772A (ja) | 2020-04-16 |
JP6675446B2 (ja) | 2020-04-01 |
US7859520B2 (en) | 2010-12-28 |
KR100924739B1 (ko) | 2009-11-05 |
US7138967B2 (en) | 2006-11-21 |
KR20040039395A (ko) | 2004-05-10 |
JP4197647B2 (ja) | 2008-12-17 |
WO2003027997A1 (fr) | 2003-04-03 |
JP2011232765A (ja) | 2011-11-17 |
JP2008181159A (ja) | 2008-08-07 |
JP2018087983A (ja) | 2018-06-07 |
JP2018200479A (ja) | 2018-12-20 |
JP2019074750A (ja) | 2019-05-16 |
JP2013238868A (ja) | 2013-11-28 |
CN102290005A (zh) | 2011-12-21 |
JP4917066B2 (ja) | 2012-04-18 |
US8599109B2 (en) | 2013-12-03 |
US20030090447A1 (en) | 2003-05-15 |
US20110134163A1 (en) | 2011-06-09 |
JP2021002060A (ja) | 2021-01-07 |
US20070052635A1 (en) | 2007-03-08 |
JPWO2003027997A1 (ja) | 2005-01-13 |
JP2017076143A (ja) | 2017-04-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW569176B (en) | Display device and driving method thereof | |
TWI252454B (en) | Driving circuit of signal line, light emitting apparatus and its driving method | |
TWI300204B (zh) | ||
TWI305905B (zh) | ||
CN107393463B (zh) | 电光学装置以及电子设备 | |
US10186204B2 (en) | Electro-optical device and electronic apparatus | |
JP2005099712A (ja) | 表示装置の駆動回路および表示装置 | |
TW200300543A (en) | Driving circuit of signal line and light emitting apparatus | |
TW200300247A (en) | Signal line drive circuit and light emitting device | |
TW200401247A (en) | Display apparatus and driving method thereof | |
WO2006103797A1 (ja) | 表示装置およびその駆動方法 | |
US8203510B2 (en) | Display apparatus, driving method for display apparatus and electronic apparatus | |
JP2009186583A (ja) | 表示装置及びその駆動方法と電子機器 | |
CN115909965A (zh) | 电光装置、电子设备及电光装置的驱动方法 | |
JP2020112676A (ja) | 表示装置および電子機器 | |
JP2010091640A (ja) | 表示装置及びその駆動方法と電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |