TWI795902B - 控制電路、顯示面板及畫素電路驅動方法 - Google Patents
控制電路、顯示面板及畫素電路驅動方法 Download PDFInfo
- Publication number
- TWI795902B TWI795902B TW110133211A TW110133211A TWI795902B TW I795902 B TWI795902 B TW I795902B TW 110133211 A TW110133211 A TW 110133211A TW 110133211 A TW110133211 A TW 110133211A TW I795902 B TWI795902 B TW I795902B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- switch
- circuit
- control
- control node
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of El Displays (AREA)
Abstract
一種畫素電路驅動方法,包含下列步驟:在第一幀週期中,透過第一轉換電路,將畫素電路之控制節點導通至第一電壓源,其中第一電壓源之電壓係隨時間下降;透過畫素電路,根據供應電源及第一資料訊號驅動發光元件,直到畫素電路中之驅動開關根據第一電壓源之電壓被關斷;在第二幀週期中,透過第二轉換電路,將控制節點改為導通至第二電壓源,其中第二電壓源之電壓係隨時間下降;以及透過畫素電路,根據供應電源及第二資料訊號驅動發光元件,直到畫素電路中之驅動開關根據第電壓源之電壓被關斷。
Description
本揭示內容關於一種顯示面板、控制電路及畫素電路驅動方法,特別是能根據供應電源及資料訊號,控制發光元件驅動時間之技術。
隨著電子科技的快速進展,顯示裝置已被廣泛地應用在人們的生活當中,諸如智慧型手機或電腦等。以液晶螢幕為例,螢幕上的每個畫素係連接於資料線及掃描線,以根據控制器發送的訊號,逐一進行重置、補償電壓及發光等動作,進而呈現出對應的畫面。控制器必須精確地控制每個訊號的準位,以確保顯示裝置的顯示品質。同時,顯示裝置在多個幀畫面之間的驅動方法,亦將影響內部電路的設計、以及顯示出來的影像品質。
本揭示內容係關於一種畫素電路驅動方法,包含下列步驟:在第一幀週期中,透過第一轉換電路,將畫素電路之控制節點導通至第一電壓源,其中第一電壓源之電壓係隨時間下降;透過畫素電路,根據供應電源及第一資料訊號驅動發光元件,直到畫素電路中之驅動開關根據第一電壓源之電壓被關斷;在第二幀週期中,透過第二轉換電路,將控制節點改為導通至第二電壓源,其中第二電壓源之電壓係隨時間下降;以及透過畫素電路,根據供應電源及第二資料訊號驅動發光元件,直到畫素電路中之驅動開關根據第電壓源之電壓被關斷。
本揭示內容還關於一種控制電路,包含第一轉換電路及第二轉換電路。第一轉換電路包含第一轉換開關,且電性連接於畫素電路中控制開關的控制節點。控制節點透過第一轉換開關電性連接第一電壓源,且第一電壓源之電壓係隨時間下降。第二轉換電路包含一第二轉換開關,且電性連接於控制開關的控制節點。控制節點透過第二轉換開關電性連接第二電壓源,且第二電壓源之電壓係隨時間下降。在第一幀週期時,第一轉換開關被導通、第二轉換開關被關斷,以將控制節點導通至第一電壓源,且畫素電路根據供應電源及第一資料訊號驅動發光元件。在第二幀週期時,第一轉換開關被關斷、第二轉換開關被導通,以將控制節點導通至第二電壓源,且畫素電路根據供應電源及第二資料訊號驅動發光元件。
本揭示內容還關於一種顯示面板,包含至少一畫素電路及至少一控制電路。畫素電路用以驅動發光元件,且包含控制開關。控制電路包含第一轉換電路及第二轉換電路。第一轉換電路包含第一轉換電容及第一轉換開關。第一轉換電容之第一端電性連接至第一電壓源,第一轉換電容之第二端透過第一轉換開關電性連接至控制開關之控制節點,且第一電壓源之電壓係隨時間下降。第二轉換電路包含第二轉換電容及第二轉換開關。第二轉換電容之第一端電性連接至第二電壓源,第二轉換電容之第二端透過第二轉換開關電性連接至控制節點,且第二電壓源之電壓係隨時間下降。
據此,由於畫素電路於不同幀週期中會分別根據兩個電壓源來控制驅動開關,以控制驅動發光元件的時間。因此,在應用於顯示面板上時,顯示面板中的多個畫素電路將可共用此二個電壓源,而無須針對每一個畫素電路獨立配置對應的電壓源。
以下將以圖式揭露本發明之複數個實施方式,為明確說明起見,許多實務上的細節將在以下敘述中一併說明。然而,應瞭解到,這些實務上的細節不應用以限制本發明。也就是說,在本發明部分實施方式中,這些實務上的細節是非必要的。此外,為簡化圖式起見,一些習知慣用的結構與元件在圖式中將以簡單示意的方式繪示之。
於本文中,當一元件被稱為「連接」或「耦接」時,可指「電性連接」或「電性耦接」。「連接」或「耦接」亦可用以表示二或多個元件間相互搭配操作或互動。此外,雖然本文中使用「第一」、「第二」、…等用語描述不同元件,該用語僅是用以區別以相同技術用語描述的元件或操作。除非上下文清楚指明,否則該用語並非特別指稱或暗示次序或順位,亦非用以限定本發明。
第1A及1B圖所示為顯示面板P100之一種實施例之示意圖。如第1A圖所示,顯示面板P100包含複數個畫素電路P110及複數個控制電路P120。畫素電路P110用以根據掃描線SL之掃描訊號(G1、G2)及資料線DL上的電壓,被逐一導通,以驅動發光元件P130。
控制電路P120用以提供控制訊號Vt至每個畫素電路P110,以控制每個畫素電路P110驅動發光元件P130的時間。換言之,當發光元件P130所需呈現的亮度越高、畫素電路P110的驅動時間將越長。在一實施例中,控制訊號Vt係根據脈波寬度調變(PWM)訊號而形成,且其波形可為隨時間遞減。由於本領域人士能理解控制訊號Vt的產生方式,故在此不再贅述。
如第1B圖所示,在一實施例中,畫素電路P110具有控制開關Ta,控制開關Ta的控制節點Nx透過電容電性連接於控制訊號源,以接收控制訊號Vt。控制訊號Vt的電壓會隨著時間週期性地變化(例如:在一個幀週期中,從高電位逐漸降低)。當控制節點Nx上的電壓小於門檻值(如:控制開關Ta的導通電壓)時,控制開關Ta將被導通,使夾止電壓Vp關斷畫素電路P110內的驅動開關Tb,且畫素電路P110將停止驅動發光元件。
換言之,控制電路P120用以接收控制訊號Vt,且根據控制訊號Vt來控制畫素電路P110驅動發光元件P130的時間。前述控制方式可稱為「漸進式模擬掃描(Progressive Imitative Sweep)」。
第1A及1B圖所示之電路仍有可改良之處。舉例而言,當顯示面板P100的解析度較高時(即,畫素電路
P110的數量極高),因為顯示面板P100需針對每一個畫素電路P110設置對應之訊號源,以分別獨立產生控制訊號Vt,因此,過多的訊號源將會造成驅動上的困難,以及具有佔用過大空間、成本過高等問題。
第2圖為根據本揭示內容之部份實施例的顯示面板PA示意圖。顯示面板PA包含多個畫素電路100及多個控制電路200(第2圖中僅繪製出一個畫素電路100及控制電路200)。畫素電路100根據資料線傳來的資料訊號Vdata及掃描線傳來的掃描訊號Sg被啟動,進行重置、寫入、補償、驅動等動作。
在一實施例中,畫素電路100包含電流開關T3、第一驅動開關T1、第二驅動開關T2及控制開關Tc。電流開關T3用以控制供應電源Vdd提供至畫素電路100的驅動電流的大小,且其控制端連接至電容Cc。第一驅動開關T1及第二驅動開關T2則用以控制驅動電流被提供至發光元件L的時間長度(即,發光元件L的發光時間)。第一驅動開關T1之控制端用以電性連接至資料線,以接收對應的資料訊號Vdata,使資料訊號Vdata能被寫入至電容Ca中。
控制開關Tc電性連接於第一驅動開關T1的控制端Na及夾止電壓Vp之間,且根據其控制節點Nb導通或關斷。當控制開關Tc被導通時,夾止電壓Vp將透過控制開關Tc,輸入至第一驅動開關T1的控制端Na。夾止電壓Vp用以關斷第一驅動開關T1,使畫素電路100停止驅
動發光元件L。
在一實施例中,畫素電路100還包含寫入電路(圖中未示),用以將資料線提供之資料訊號Vdata寫入至電容Ca。本揭示內容並不限制寫入電路之細部元件組成。由於本領域人士能理解畫素電路之資料寫入原理,故在此不逐一描述。後續段落將著重於說明控制電路200控制控制開關Tc的方式。
在一實施例中,控制電路200包含第一轉換電路210及第二轉換電路220。第一轉換電路210包含第一轉換開關W1,且電性連接於控制開關Tc的控制節點Nb(在本實施例中,控制電路200透過電容Cb連接至控制節點Nb)。換言之,控制節點Nb透過第一轉換開關W1電性連接第一電壓源Sa。第一轉換開關W1係由第一控制訊號S1控制。第一電壓源Sa提供之電壓係隨時間週期性的變化,即漸進式模擬掃描(Progressive Imitative Sweep)之波形。例如:在顯示面板PA的奇數幀週期(如:顯示第1、3、5幀時)中,第一電壓源Sa之電壓會從高電位逐漸降低至低電位,而在偶數幀週期(如:顯示第2、4、6幀時),第一電壓源Sa之電壓會恢復至高電位。
相似地,第二轉換電路220包含第二轉換開關W2,電性連接於控制開關Tc的控制節點Nb。設定節點Nc透過第二轉換開關W2電性連接第二電壓源Sb。第二轉換開關W2係由第二控制訊號S2控制。第二電壓源Sb提供之電壓係隨時間週期性的變化,例如:在顯示面板PA的偶
數幀週期(如:顯示第2、4、6幀時)中,第二電壓源Sb之電壓會從高電位逐漸降低至低電位,而在奇數幀週期(如:顯示第1、3、5幀時),第二電壓源Sb之電壓會恢復至高電位。
控制電路200將於不同幀週期中,依序接收不同的電壓源,據此,顯示面板PA即便僅配置兩個訊號源(即,第一電壓源Sa及第二電壓源Sb),亦可正常地驅動所有的畫素電路100。舉例而言,在奇數的幀週期中(如:第一幀週期),第一轉換開關W1被導通、第二轉換開關W2被關斷,以將控制節點Nb導通至第一電壓源Sa。此時畫素電路100將根據供應電源Vdd及資料線預先寫入之第一資料訊號驅動發光元件L。另一方面,在偶數的幀週期中(如:第二幀週期),第一轉換開關W1被關斷、第二轉換開關W2被導通,以將控制節點Nb導通至第二電壓源Sb。此時,畫素電路100根據供應電源Vdd及第二資料訊號驅動發光元件L。
具體而言,在控制節點Nb被導通於第一電壓源Sa(或第二電壓源Sb)時,第一電壓源Sa(第二電壓源Sb)的電壓會在一個幀週期中從高電位逐漸往低電位下降,而控制節點Nb的電壓亦會隨之改變。當控制節點Nb之電壓大於門檻值(即,控制開關Tc的導通電壓)時,控制開關Tc將維持於關斷狀態,畫素電路100根據第一資料訊號(或第二資料訊號)驅動發光元件L。相對地,在控制節點Nb之電壓小於門檻值時,控制開關Tc將被導通,導
致夾止電壓Vp被寫入至第一驅動開關T1的控制端Na,使得第一驅動開關T1被關斷、且畫素電路100停止驅動發光元件L。
如第2圖所示,在部份實施例中,第一轉換電路210還包含第一轉換電容C1。第一轉換電容C1之第一端電性連接至第一電壓源Sa,第一轉換電容C1之第二端則透過第一轉換開關W1電性連接至控制節點Nb。由於第一轉換電容C1的兩端分別為第一電壓源Sa及控制節點Nb,因此當第一電壓源Sa的電壓變化時,根據電容耦合效應,控制節點Nb的電壓也會相應改變。
相似地,第二轉換電路220還包含第二轉換電容C2。第二轉換電容C2之第一端電性連接至第二電壓源Sb,第二轉換電容C2之第二端則透過第二轉換開關W2電性連接至控制節點Nb。當第二電壓源Sb的電壓變化時,根據電容耦合效應,控制節點Nb的電壓也會相應改變。
此外,在同一幀週期中,顯示面板PA上的每一個畫素電路100,皆透過同一個電壓源來控制驅動發光元件L的時間。舉例而言,在第一幀週期中,每一個畫素電路100皆根據第一電壓源Sa來控制控制節點Nb之電壓,進而決定導通或關斷第一驅動開關T1。在第二幀週期中,每一個畫素電路100則改為根據第二電壓源Sb來控制控制節點Nb之電壓。
第3圖所示為根據本揭示內容之部份實施例的顯示面板上之各訊號的波形圖。其中,掃描訊號Sg1、Sg2
用以在不同幀週期中觸發畫素電路100。第一控制訊號S1、第二控制訊號S2則用以觸發對應的轉換電路。電壓Vn則用以代表不同畫素電路100中控制節點Nb上的電壓。在一實施例中,第一電壓源Sa及第二電壓源Sb之電壓波形相同,但彼此間隔有一段延遲時間。如圖所示,第一電壓源Sa相對第二電壓源Sb延遲。在第一幀週期f1中,第一電壓源Sa從一個高電位(如:10伏特)逐漸下降,且電壓的變化與時間成反比。因此,每一個畫素電路100會分別根據當前的灰階值,取得第一電壓源Sa的一段電壓差以進行控制。
承上,當顯示面板PA掃描到最後一橫排的畫素電路100時,該畫素電路100可能是根據第一電壓源「6~3伏特」之區間來控制第一驅動開關T1的導通或關斷。由圖式可知,第一電壓源Sa下降至5伏特時,即已進入第二幀週期f2,但剩餘的電壓差(5伏特)並不足以持續供新一個幀週期的驅動使用,因此,在第二幀週期f2時,顯示面板PA會改以第二電壓源Sb來控制第一橫排之畫素電路100。此外,當第二幀週期f2接近結束時,再將第一電壓源Sa恢復至原先的高電位(如:10伏特),以供第三幀週期時驅動使用。
第4圖為本揭示內容之顯示面板PA中控制電路200的細部電路圖。在此根據第4及5圖,詳細說明本案的實施細節。於第4圖中,與第2圖之實施例有關的相似元件係以相同的參考標號表示以便於理解,且相似元件之
具體原理已於先前段落中詳細說明,若非與第4圖之元件間具有協同運作關係而必要介紹者,於此不再贅述。
如第4圖所示,在一實施例中,控制電路200還包含電壓設定電路230。電壓設定電路230用以將第一電壓源Sa、第二電壓源Sb所提供的一段「絕對電壓差」轉換為「相對電壓差」。換言之,在第一幀週期f1中,兩個不同的畫素電路100會擷取到不同的電壓差(如:9伏特至5伏特、7伏特至3伏特),控制電路200則用以將這兩段電壓差皆轉換為相同的電壓差(如:4伏特至0伏特),以控制第一驅動開關T1的導通時間。
電壓設定電路230電性連接於第一轉換開關W1、第二轉換開關W2及控制節點Nb之間。電壓設定電路230用以在畫素電路100驅動發光元件L前,將控制節點Nb之電壓設定至第一高電位,以確保控制開關Tc能被關斷,且第一驅動開關T1能被導通。而在驅動發光元件L後,電壓設定電路230還用以將控制節點Nb之電壓設定至第一低電位,以確保控制開關Tc被導通,使第一驅動開關T1被夾止電壓Vp所關斷。
具體而言,電壓設定電路230包含上拉控制開關W3及下拉控制開關W4。上拉控制開關W3根據上拉控制訊號S3被導通時,用以將設定節點Nc之電壓設定至第一高電位。由於設定節點Nc透過電容與控制節點Nb相連接,因此控制節點Nb之電壓會隨著設定節點Nc的電壓變化而隨之改變。亦即,控制節點Nb之電壓亦會被設定至第一
高電位。同理,下拉控制開關W4根據下拉控制訊號S4被導通時,用以將設定節點Nc與控制節點Nb之電壓設定至第一低電位。在一實施例中,第一高電位係根據直流電壓源Vdh產生,第二高電位則為參考電壓源Vdl(如:接地)。
第5圖則為本揭示內容之畫素電路的控制方法的流程圖。第6圖則為上拉控制訊號S3、下拉控制訊號S4、第一控制訊號S1及第二控制訊號S2的波形圖。在此根據第4~6圖,說明本揭示內容的運作流程。
在步驟S501中,於第一幀週期f1的時間點t1,導通上拉控制開關W3,關斷下拉控制開關W4、第一轉換開關W1及第二轉換開關W2。此時,控制節點Nb的電壓將被控制於第一高電位。
在步驟S502中,於第一幀週期f1的時間點t2~t3之間,導通上拉控制開關W3及第一轉換開關W1,關斷下拉控制開關W4及第二轉換開關W2。此時,第一轉換電容之第一端係接收第一電壓源Sa,其第二端的電壓則透過第一轉換開關W1被控制於第一高電位。
在步驟S503中,於第一幀週期f1的時間點t3~t4之間,導通第一轉換開關W1,關斷上拉控制開關W3、下拉控制開關W4及第二轉換開關W2,以透過第一轉換電路210,將控制節點Nb導通至第一電壓源Sa。此時,控制節點Nb的電壓不再被固定於第一高電位,且透過電容耦合效應,第一轉換電容C1兩端的電壓變化應保持一致。
因此,當第一電壓源Sa隨著時間而降低時,控制節點Nb上的電壓同樣會產生相應的降低。例如:第一電壓源從10伏特下降至6伏特,則控制節點Nb的電壓亦會從第一高電位的4伏特下降至0伏特。換言之,即便每一個畫素電路100使用的第一電壓源Sa的電壓差區間不同(如:10~6伏特、8~4伏特),透過第一轉換電容C1的耦合效應,每一個控制節點Nb的電壓皆能被控制從相同的第一高電位開始逐漸降低,且降低的速度與第一電壓源Sa的變化相同。
在步驟S504中,控制節點Nb的電壓高於門檻值時,控制開關Tc將被關斷,因此,畫素電路100能根據供應電源Vdd及資料線事先寫入的第一資料訊號,驅動發光元件L,直到第一驅動開關T1被關斷。
在步驟S505中,當控制節點Nb之電壓隨著第一電壓源Sa的下降而隨之降低,且低於門檻值時,此時控制開關Tc將導通,使得夾止電壓Vp被寫入至畫素電路100內、且第一驅動開關T1將被關斷。畫素電路100將停止驅動發光元件L。在部份實施例中,於第一幀週期f1的時間點t5,導通下拉控制開關W4,關斷上拉控制開關W3、第一轉換開關W1及第二轉換開關W2,以使控制節點Nb的電壓被設定至第一低電位,確保控制開關Tc能被導通、且第一驅動開關T1能被關斷。
前述步驟S501~S505為顯示面板PA於第一幀週期f1中的運作步驟。步驟S506~S510則用以說明顯
示面板PA於第二幀週期f2中的運作步驟。第一幀週期f1與第二幀週期f2的步驟大致相同,該控制節點將改為被導通至第二電壓源。該第二電壓源Sb之電壓係隨時間下降,但與第一電壓源Sa具有一個延遲時間差。
在步驟S506中,於第二幀週期f2的時間點t6,再次導通上拉控制開關W3,關斷下拉控制開關W4、第一轉換開關W1及第二轉換開關W2。此時,控制節點Nb的電壓將被控制於第一高電位。
在步驟S507中,於第二幀週期f2的時間點t7~t8之間,導通上拉控制開關W3及第二轉換開關W2,關斷下拉控制開關W4及第一轉換開關W1。此時,第二轉換電路220之第二轉換電容C2的第一端接收第二電壓源Sb,其第二端的電壓則透過第二轉換開關W2被控制於第一高電位。
在步驟S508中,於第二幀週期f2的時間點t8~t9之間,導通第二轉換開關W2,關斷上拉控制開關W3、下拉控制開關W4及第一轉換開關W1,以透過第二轉換電路220,將控制節點Nb導通至第二電壓源Sb。此時,控制節點Nb的電壓不再被固定於第一高電位,且根據電容耦合效應,第二轉換電容C2兩端的電壓變化應保持一致。因此,當第二電壓源Sb隨著時間而降低時,控制節點Nb上的電壓同樣會產生相應的降低。
在步驟S509中,控制節點Nb的電壓高於門檻值時,控制開關Tc將被關斷,因此,畫素電路100能根據
供應電源Vdd及資料線事先寫入的第二資料訊號,驅動發光元件L,直到第一驅動開關T1被關斷。
在步驟S510中,當控制節點Nb之電壓隨著第二電壓源Sb的下降而隨之降低,且低於門檻值時,此時控制開關Tc將導通,使得夾止電壓Vp被寫入至畫素電路100內、且第一驅動開關T1將被關斷。在部份實施例中,於第二幀週期f2的時間點t10之間,導通下拉控制開關W4關,關斷上拉控制開關W3、第一轉換開關W1及第二轉換開關W2,以使控制節點Nb的電壓被設定至第一低電位,確保控制開關Tc能被導通、且第一驅動開關T1能被關斷。
第7A及7B圖為根據本揭示內容之控制電路200之部份實施例進行模擬測試的波形圖。第7A圖中之混合控制訊號Sx為第一電壓源Sa及第二電壓源Sb兩者合併所產生。混合控制訊號Sx之高電位代表第一控制訊號S1或第二控制訊號導通對應之轉換開關,混合控制訊號Sx之低電位代表第一控制訊號S1或第二控制訊號關斷對應之轉換開關。第7B圖則為上拉控制訊號S3與控制節點Nb的電壓波形圖。由模擬結果可知,控制節點Nb的電壓確實被控制於直流電壓源Vdh及參考電壓源Vdl之間,符合漸進式模擬掃描(Progressive Imitative Sweep),故本揭示電路之控制電路200確實可應用於顯示面板PA上,並正常運作。
第8A~8C圖為根據本揭示內容之部份實施例之
顯示面板示意圖。如第8A圖所示,在一實施例中,顯示面板810包含多個畫素電路811。該些畫素電路811位於顯示面板810上的同一橫排,且皆電性連接於同一個控制電路812。
請參閱第8B圖,在部份實施例中,顯示面板820板包含多個畫素電路821及多個控制電路822。每個控制電路822對應於一個畫素電路821。換言之,每個控制電路822電性連接於對應之畫素電路821的控制節點Nb(如第2及4圖所示),用以控制控制開關Tc的導通或關斷。在其他部份實施例中,每個控制電路822電性連接於顯示面板PA上同一個區域中的所有畫素電路821。換言之,第8B圖中的元件「821」可指「同一區域中的多個畫素電路821」,且每一個控制電路822電性連接於不同區域中的所有畫素電路。
請參閱第8C圖,在部份實施例中,顯示面板830包含多個畫素電路,如圖所示之多個第一畫素電路831及多個第二畫素電路832。顯示面板830還包含多個控制電路,如圖所示之第一控制電路833及第二控制電路834。第一畫素電路831及第二畫素電路832位於顯示面板830的同一橫排。第一控制電路833係電性連接於該些第一畫素電路831(如:4個),且第二控制電路834係電性連接於該些第二畫素電路832。
前述各實施例中的各項元件、方法步驟或技術特徵,係可相互結合,而不以本揭示內容中的文字描述順序或圖
式呈現順序為限。
雖然本揭示內容已以實施方式揭露如上,然其並非用以限定本揭示內容,任何熟習此技藝者,在不脫離本揭示內容之精神和範圍內,當可作各種更動與潤飾,因此本揭示內容之保護範圍當視後附之申請專利範圍所界定者為準。
PA:顯示面板
100:畫素電路
200:控制電路
210:第一轉換電路
220:第二轉換電路
230:電壓設定電路
810-830:顯示面板
811:畫素電路
812:控制電路
821:畫素電路
822:控制電路
831:畫素電路
832:畫素電路
833:控制電路
834:控制電路
T1:驅動開關
T2:驅動開關
T3:電流開關
Tc:控制開關
t1-t10:時間點
Na:控制端
Nb:控制節點
Nc:設定節點
Ca-Cc:電容
W1:第一轉換開關
W2:第二轉換開關
W3:上拉控制開關
W4:下拉控制開關
C1:第一轉換電容
C2:第二轉換電容
Vdd:供應電源
Vp:夾止電壓
Vdata:資料訊號
Vdh:直流電壓源
Vdl:參考電壓源
f1:第一幀週期
f2:第二幀週期
S1-S4:控制訊號
Sa:第一電壓源
Sb:第二電壓源
Sg:掃描訊號
Sg1:掃描訊號
Sg2:掃描訊號
Sx:混合控制訊號
L:發光元件
Vn:電壓
P100:顯示面板
P110:畫素電路
P120:控制電路
P130:發光元件
G1-G2:掃描訊號
SL:掃描線
DL:資料線
Vt:控制訊號
Ta:控制開關
Tb:驅動開關
Nx:控制節點
第1A圖為一種顯示面板的示意圖。
第1B圖為一種畫素電路的示意圖。
第2圖為根據本揭示內容之部份實施例的顯示面板示意圖。
第3圖為根據本揭示內容之部份實施例的各訊號波形圖。
第4圖為根據本揭示內容之部份實施例之畫素電路及控制電路之示意圖。
第5圖為根據本揭示內容之部份實施例之驅動方法的流程圖。
第6圖為根據本揭示內容之部份實施例之上拉控制訊號、下拉控制訊號、第一控制訊號及第二控制訊號的波形圖。
第7A及7B圖為根據本揭示內容之控制電路之部份實施例進行模擬測試的波形圖。
第8A~8C圖為根據本揭示內容之部份實施例之顯示面板示意圖。
PA:顯示面板
100:畫素電路
200:控制電路
210:第一轉換電路
220:第二轉換電路
T1:驅動開關
T2:驅動開關
T3:電流開關
Tc:控制開關
Na:控制端
Nb:控制節點
Nc:設定節點
Ca-Cc:電容
W1:第一轉換開關
W2:第二轉換開關
C1:第一轉換電容
C2:第二轉換電容
Vdd:供應電源
Vp:夾止電壓
Vdata:資料訊號
Sa:第一電壓源
Sb:第二電壓源
Sg:掃描訊號
L:發光元件
Claims (20)
- 一種畫素電路驅動方法,包含: 在一第一幀週期中,透過一第一轉換電路,將一畫素電路之一控制節點導通至一第一電壓源,其中該第一電壓源之電壓係隨時間下降; 透過該畫素電路,根據一供應電源及一第一資料訊號驅動一發光元件,直到該畫素電路中之一驅動開關根據該第一電壓源之電壓被關斷; 在一第二幀週期中,透過一第二轉換電路,將該控制節點改為導通至一第二電壓源,其中該第二電壓源之電壓係隨時間下降;以及 透過該畫素電路,根據該供應電源及一第二資料訊號驅動該發光元件,直到該畫素電路中之該驅動開關根據該第二電壓源之電壓被關斷。
- 如請求項1所述之畫素電路驅動方法,其中將該畫素電路之該控制節點導通至該第一電壓源的方法還包含: 導通該第一轉換電路中之一第一轉換開關,其中該第一轉換開關透過一第一轉換電容連接至該第一電壓源。
- 如請求項2所述之畫素電路驅動方法,還包含: 在將該畫素電路之該控制節點導通至該第一電壓源前,將該控制節點之電壓設定至一第一高電位。
- 如請求項3所述之畫素電路驅動方法,還包含: 將該控制節點之電壓設定至一第一低電位,以關斷該畫素電路中之該驅動開關。
- 如請求項1所述之畫素電路驅動方法,其中該第一電壓源及該第二電壓源之電壓波形相同,但彼此間具有一延遲時間。
- 一種控制電路,包含: 一第一轉換電路,包含一第一轉換開關,且電性連接於一畫素電路中一控制開關的一控制節點,其中該控制節點透過該第一轉換開關電性連接一第一電壓源,且該第一電壓源之電壓係隨時間下降;以及 一第二轉換電路,包含一第二轉換開關,且電性連接於該控制開關的該控制節點,其中該控制節點透過該第二轉換開關電性連接一第二電壓源,且該第二電壓源之電壓係隨時間下降; 其中在一第一幀週期時,該第一轉換開關被導通、該第二轉換開關被關斷,以將該控制節點導通至該第一電壓源,且該畫素電路根據一供應電源及一第一資料訊號驅動一發光元件; 其中在一第二幀週期時,該第一轉換開關被關斷、該第二轉換開關被導通,以將該控制節點導通至該第二電壓源,且該畫素電路根據該供應電源及一第二資料訊號驅動該發光元件。
- 如請求項6所述之控制電路,其中在該控制節點之電壓大於一門檻值時,該畫素電路根據該第一資料訊號或該第二資料訊號驅動該發光元件;在該控制節點之電壓小於該門檻值時,該畫素電路停止驅動該發光元件。
- 如請求項6所述之控制電路,其中該第一轉換電路還包含: 一第一轉換電容,該第一轉換電容之第一端電性連接至該第一電壓源,該第一轉換電容之第二端透過該第一轉換開關電性連接至該控制節點。
- 如請求項8所述之控制電路,其中該第二轉換電路還包含: 一第二轉換電容,該第二轉換電容之第一端電性連接至該第二電壓源,該第二轉換電容之第二端透過該第二轉換開關電性連接至該控制節點。
- 如請求項9所述之控制電路,還包含: 一電壓設定電路,電性連接於該第一轉換開關、該第二轉換開關及該控制節點之間,其中該電壓設定電路用以在該畫素電路驅動該發光元件前,將該控制節點之電壓設定至一第一高電位,以導通該畫素電路中之一驅動開關。
- 如請求項10所述之控制電路,其中該電壓設定電路還用以將該控制節點之電壓設定至一第一低電位,以關斷該畫素電路中之一驅動開關。
- 如請求項11所述之控制電路,其中該電壓設定電路包含一上拉電壓開關及一下拉電壓開關,該上拉電壓開關被導通時,用以將該控制節點之電壓設定至該第一高電位,該下拉電壓開關被導通時,用以將該控制節點之電壓設定至該第一低電位。
- 一種顯示面板,包含: 至少一畫素電路,用以驅動一發光元件,且包含一控制開關;以及 至少一控制電路,包含: 一第一轉換電路,包含一第一轉換電容及一第一轉換開關,其中該第一轉換電容之第一端電性連接至一第一電壓源,該第一轉換電容之第二端透過該第一轉換開關電性連接至該控制開關之一控制節點,且該第一電壓源之電壓係隨時間下降;以及 一第二轉換電路,包含一第二轉換電容及一第二轉換開關,其中該第二轉換電容之第一端電性連接至一第二電壓源,該第二轉換電容之第二端透過該第二轉換開關電性連接至該控制節點,且該第二電壓源之電壓係隨時間下降。
- 如請求項13所述之顯示面板,其中在一第一幀週期時,該第一轉換開關被導通、該第二轉換開關被關斷,以將該控制節點導通至該第一電壓源,且該畫素電路根據一供應電源及一第一資料訊號驅動該發光元件;在一第二幀週期時,該第一轉換開關被關斷、該第二轉換開關被導通,以將該控制節點導通至該第二電壓源,且該畫素電路根據該供應電源及一第二資料訊號驅動該發光元件。
- 如請求項14所述之顯示面板,其中在該控制節點之電壓大於一門檻值時,該畫素電路根據該第一資料訊號或該第二資料訊號驅動該發光元件;在該控制節點之電壓小於該門檻值時,該畫素電路停止驅動該發光元件。
- 如請求項13所述之顯示面板,其中該控制電路還包含: 一電壓設定電路,電性連接於該第一轉換開關、該第二轉換開關及該控制節點之間,包含一上拉電壓開關及一下拉電壓開關,其中在該上拉電壓開關被導通時,該電壓設定電路用以將該控制節點之電壓設定至一第一高電位。
- 如請求項16所述之顯示面板,其中在該下拉電壓開關被導通時,該電壓設定電路還用以將該控制節點之電壓設定至一第一低電位。
- 如請求項13所述之顯示面板,其中該顯示面板包含複數個該畫素電路,該些畫素電路位於該顯示面板上的同一橫排,且該些畫素電路皆電性連接於該控制電路。
- 如請求項13所述之顯示面板,其中該顯示面板包含複數個該畫素電路,該些畫素電路位於該顯示面板上的同一區域,且電性連接於該控制電路。
- 如請求項13所述之顯示面板,該畫素電路包含複數個第一畫素電路及複數個第二畫素電路,該控制電路包含一第一控制電路及一第二控制電路;該些第一畫素電路及該些第二畫素電路位於該顯示面板上的同一橫排,該第一控制電路係電性連接於該些第一畫素電路,且該第二控制電路係電性連接於該些第二畫素電路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110133211A TWI795902B (zh) | 2021-09-07 | 2021-09-07 | 控制電路、顯示面板及畫素電路驅動方法 |
CN202210049713.1A CN114220379B (zh) | 2021-09-07 | 2022-01-17 | 控制电路、显示面板及像素电路驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110133211A TWI795902B (zh) | 2021-09-07 | 2021-09-07 | 控制電路、顯示面板及畫素電路驅動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI795902B true TWI795902B (zh) | 2023-03-11 |
TW202311824A TW202311824A (zh) | 2023-03-16 |
Family
ID=80708374
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110133211A TWI795902B (zh) | 2021-09-07 | 2021-09-07 | 控制電路、顯示面板及畫素電路驅動方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN114220379B (zh) |
TW (1) | TWI795902B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201405520A (zh) * | 2012-07-19 | 2014-02-01 | Innocom Tech Shenzhen Co Ltd | 顯示面板、畫素驅動電路、驅動畫素方法與電子裝置 |
TW201517004A (zh) * | 2013-10-28 | 2015-05-01 | Tpk Touch Solutions Inc | 畫素電路 |
CN109754754A (zh) * | 2017-11-03 | 2019-05-14 | 深圳天德钰电子有限公司 | 驱动像素驱动电路的驱动控制电路及显示装置 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2003027997A1 (fr) * | 2001-09-21 | 2003-04-03 | Semiconductor Energy Laboratory Co., Ltd. | Ecran et procede de fonctionnement associe |
JP2006309104A (ja) * | 2004-07-30 | 2006-11-09 | Sanyo Electric Co Ltd | アクティブマトリクス駆動型表示装置 |
US20090040212A1 (en) * | 2007-08-07 | 2009-02-12 | Himax Technologies Limited | Driver and driver circuit for pixel circuit |
CA2631683A1 (en) * | 2008-04-16 | 2009-10-16 | Ignis Innovation Inc. | Recovery of temporal non-uniformities in active matrix displays |
KR101997792B1 (ko) * | 2011-11-18 | 2019-07-09 | 삼성디스플레이 주식회사 | 화소, 이를 이용한 표시 장치 및 그 구동 방법 |
US9786223B2 (en) * | 2012-12-11 | 2017-10-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
CA2894717A1 (en) * | 2015-06-19 | 2016-12-19 | Ignis Innovation Inc. | Optoelectronic device characterization in array with shared sense line |
KR20140140272A (ko) * | 2013-05-29 | 2014-12-09 | 삼성디스플레이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
KR102036247B1 (ko) * | 2013-05-31 | 2019-10-25 | 삼성디스플레이 주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
CN104700783B (zh) * | 2015-04-03 | 2018-09-11 | 合肥鑫晟光电科技有限公司 | 像素驱动电路的驱动方法 |
CN108520716B (zh) * | 2018-04-12 | 2019-10-01 | 京东方科技集团股份有限公司 | 一种像素电路单元及驱动方法、显示面板、显示装置 |
CN109285503B (zh) * | 2018-11-13 | 2023-06-30 | 京东方科技集团股份有限公司 | 像素电路、像素阵列、显示装置和驱动方法 |
KR102612016B1 (ko) * | 2018-12-13 | 2023-12-07 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
CN109697960B (zh) * | 2019-02-27 | 2020-11-03 | 深圳吉迪思电子科技有限公司 | 像素驱动电路及驱动方法、显示面板 |
KR102685412B1 (ko) * | 2019-08-12 | 2024-07-18 | 삼성디스플레이 주식회사 | 표시 장치 및 그의 구동 방법 |
TWI720655B (zh) * | 2019-10-17 | 2021-03-01 | 友達光電股份有限公司 | 畫素電路及其驅動方法 |
TWI738426B (zh) * | 2020-07-20 | 2021-09-01 | 友達光電股份有限公司 | 畫素電路及畫素電路驅動方法 |
-
2021
- 2021-09-07 TW TW110133211A patent/TWI795902B/zh active
-
2022
- 2022-01-17 CN CN202210049713.1A patent/CN114220379B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201405520A (zh) * | 2012-07-19 | 2014-02-01 | Innocom Tech Shenzhen Co Ltd | 顯示面板、畫素驅動電路、驅動畫素方法與電子裝置 |
TW201517004A (zh) * | 2013-10-28 | 2015-05-01 | Tpk Touch Solutions Inc | 畫素電路 |
CN109754754A (zh) * | 2017-11-03 | 2019-05-14 | 深圳天德钰电子有限公司 | 驱动像素驱动电路的驱动控制电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN114220379B (zh) | 2023-06-02 |
TW202311824A (zh) | 2023-03-16 |
CN114220379A (zh) | 2022-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11735119B2 (en) | Shift register unit, gate driving circuit and control method thereof and display apparatus | |
WO2020233355A1 (zh) | 像素电路及其控制方法、显示面板 | |
WO2023005661A1 (zh) | 像素电路、驱动方法和显示装置 | |
JP5232956B2 (ja) | 液晶表示装置 | |
US12118925B2 (en) | Driving signals and driving circuits in display device and driving method thereof | |
KR101056213B1 (ko) | 구동부 및 이를 이용한 유기전계발광 표시장치 | |
CN102881255A (zh) | 主动式有机发光二极管电路及其操作方法 | |
KR20130003252A (ko) | 스테이지 회로 및 이를 이용한 주사 구동부 | |
KR20130003250A (ko) | 스테이지 회로 및 이를 이용한 주사 구동부 | |
CN103026400B (zh) | 显示装置及显示装置的驱动方法 | |
WO2024045830A1 (zh) | 像素电路及显示面板 | |
US20240249670A1 (en) | Display panel and driving method for the same, and display device | |
TWI778775B (zh) | 顯示面板及其畫素電路 | |
KR960016720B1 (ko) | 상대전위차를 이용한 교류구동형 박막 전계발광소자 구동회로 | |
TWI795902B (zh) | 控制電路、顯示面板及畫素電路驅動方法 | |
US7211963B2 (en) | Capacitive load driving circuit for driving capacitive loads such as pixels in plasma display panel, and plasma display apparatus | |
TWI759067B (zh) | 顯示裝置及驅動方法 | |
TWI690915B (zh) | 畫素電路 | |
KR20190024465A (ko) | 게이트 구동회로 및 이를 이용한 유기발광 표시장치 | |
TWI713008B (zh) | 驅動電路和其操作方法 | |
TWI796038B (zh) | 驅動電路及其驅動方法 | |
TWI814520B (zh) | 像素單元 | |
CN113539169B (zh) | 像素驱动器及像素驱动方法 | |
JPH0748138B2 (ja) | エレクトロルミネッセンス表示装置の駆動方式 | |
JP2639810B2 (ja) | マトリクス表示パネルの駆動回路 |