TW494417B - Multi-layer capacitor, wiring substrate decoupling circuit, and high frequency circuit - Google Patents

Multi-layer capacitor, wiring substrate decoupling circuit, and high frequency circuit Download PDF

Info

Publication number
TW494417B
TW494417B TW089103304A TW89103304A TW494417B TW 494417 B TW494417 B TW 494417B TW 089103304 A TW089103304 A TW 089103304A TW 89103304 A TW89103304 A TW 89103304A TW 494417 B TW494417 B TW 494417B
Authority
TW
Taiwan
Prior art keywords
feedthrough
internal electrodes
peripheral
external terminal
electrodes
Prior art date
Application number
TW089103304A
Other languages
English (en)
Inventor
Yasuyuki Naito
Masaaki Taniguchi
Yoichi Kuroda
Haruo Hori
Takanori Kondo
Original Assignee
Murata Manufacturing Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co filed Critical Murata Manufacturing Co
Application granted granted Critical
Publication of TW494417B publication Critical patent/TW494417B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/642Capacitive arrangements
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/023Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
    • H05K1/0231Capacitors or dielectric substances
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15313Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19106Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10431Details of mounted components
    • H05K2201/10507Involving several components
    • H05K2201/10515Stacked components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Ceramic Capacitors (AREA)

Description

494417 A7 ----- -B7__—____ 五、發明說明(I) ^ΜΆΖΜΜ. 1 ·本發明之領蹲 本發明係有關於多層電容器、接線基板、去锅電路、 以及高頻電路。更特定的是,本發明係有關於用於高頻電 路中之多層電容器以及內含此種多層電容器之接線基板、 去耦電路、以及高頻電路。 2.相關技術之說明 大多數習知的多層電容器係由陶瓷電介質或類似者所 構成。此種多層電容器係包含一種具有複數個疊層的介電 層、複數對相互面對的第一內部電極以及複數對相互面對 的第二內部電極交錯地設置在該些介電層被疊層的方向上 之電容器,該些電極對係透過介電層而相對著,以界定出 複數個電容器單元。一個第一外部端子電極係被設置在該 電容器的第一端面上,並且一個第二外部端子電極係被設 置在該電容器的第二端面上。該等第一內部電極係延伸出 到達該電容器的第一端面以電氣連接至該第一外部端子電 極。此外,該等第二內部電極係延伸出到達該電容器的第 二端面以電氣連接至該第二外部端子電極。 在上述的多層電容器中,例如說,電流係從該第二外 部端子電極流到該第一外部端子電極,並且更明確地說, 電流係從該第二外部端子電極流到該第二內部電極、從該 第二內部電極通過一個介電層而到達該第一內部電極、並 且接著在通過該第一內部電極之後、到達該第一外部端子 電極。 3 本紙張尺度適.¾由國國家標準(CNS)A4規格(210 X 297公釐) " ~ 丁 I ·ϋ I-1 n 111 n 1 I— HI _1 111 · —i _1 HI 1· —1 n 11 1 1 i-1 — n I nf In m I 口 矣 (請先閱讀背面之注意事項再填寫本頁) 494417 A7 ____B7_ 五、發明說明(Y) 當電容器的電容係由符號C所指示、等效串聯電感 (ESL)由符號L所指示、並且稱作爲等效串聯電阻(ESR)之 電極的電阻由符號R所指示時,電容器的等效電路係由一 個其中由符號C、L與R所分別指示的電容、等效串聯電 感、以及等效串聯電阻串聯連接之電路所表示。 在此等效電路中,諧振頻率f。係等於由式子l/[2/r X (LXC)1/2]所獲得的値,並且該電路在頻率高於該諧振頻率 之下並不具有電容器的作用。換言之,當L的値,亦即, ESL的値爲小的之際,諧振頻率f;越高,因而該電路可被 用在更高的頻率之下。雖然銅利用於內部電極已經被思及 來降低ESR的値,但是當電容器是用於微波範圍內時,具 有減小的ESL値之電容器是所需要的。 此外,同樣必要的是降低在被用作爲連接到一個供應 電力給MPU晶片作爲一個內含在工作站、個人電腦、以及 其它含有微處理器的電子裝置中的微處理單元之電源供應 電路的去耦電容器之電容器中的ESL値。 圖13是描繪一種其中MPU 1與電源供應單元2連接 在一起之結構的例子之方塊圖。 在圖13中,該MPU 1具有一個MPU晶片3以及一個 記憶體單元4。該電源供應單元2係供應電力給該MPU晶 片3。一個去耦電容器5係連接至從該電源供應單元2到 該MPU晶片3的電源供應電路。此外,一個信號電路係被 設置在從該MPU晶片3延伸之該記憶體單元4的側邊。 類似於典型的去耦電容器,內含在上述的MPU 1中之 4 t、紙張尺度適用出國國家標準(CNS)A4規格(210 X 297公t ) -------------1------- —訂·--------線 (請先闓讀背面之注音心事項再填寫本頁) 4^417 A7 -------B7 _____ 五、發明說明(^ ) 去奉禹電容器5係被用於吸收雜訊並且平滑化電源的變動。 此外,生產具有操作頻率超過500 MHz並且高達1 GHz的 MpU晶片3近來已經在規劃。有關此種MPU晶片3,爲 了達到高速的運作,當立即需要電源時,例如在啓動之際 ’具有快速電源供應的功能以在數毫微(nano)秒之內從電 容1器中所充電的電力提供電力是必要的。 因此,在該MPU 1中所用的去耦電容器5之內,具有 儘可能低的電感成分是必要的,例如,10 pH或是更低。 因此,一種具有如此低的電感之電容器是此種應用所需的 〇 更明確地說,在某一具有大約500 MHz的操作時脈頻 率的MPU晶片3中,大約2.0 V的直流電源係被供應,並 且功率消耗大約爲24 W,亦即,其係被設計使得大約12 A的電流流動。爲了降低功率消耗,當MPU 1未運作時, 一種其中功率消耗降至1 W或以下的睡眠模式係被採用。 當從睡眠模式轉換到主動模式時,主動模式所需的電力必 須在該操作時脈期間被供應到該MPU晶片3。例如’在 500 MHz的操作頻率下,當從睡眠模式轉換到主動模式時 ,電力必須在大約4到7毫微秒之內被供應。 然而,由於從該電源供應單元2及時地供應上述的電 力是不可能的,因此在來自電源供應單元2的電力被供應 之前的期間中,電力係藉由釋放儲存在靠近該MPU晶片3 而設置的去稱電容器5中的電荷而被供應到該MPU晶片3 〇 _____5 _ 夂纸張尺度適用々國國家標準(CNS)A4規格(210 X 297公釐) 丁 象 1 n -1-S 1-1 m I n i ·1— 1* ϋ 1 m I— i i n 1¾ n-V n HI In flu 1--1 Is n I ->>0 (請先閱讀背面之注意事項再填寫本頁) 494417 A7 __B7 _ 五、發明說明(^ ) 當操作時脈頻率是1 GHz時,爲了滿足此一功能,靠 近該MPU晶片3而設置的去耦電容器5之ESL値必須是 至少10 pH或更低。 由於前述習知的多層電容器之ESL値係處於大約500 pH至800 pH的範圍內,其係遠高於上述之10 pH的値。 一電感成分係產生在多層電容器中,因爲具有由流過該多 層電容器的電流方向所決定之方向的磁通量係被感應,因 而一自身電感的成分係被產生。 有關於上述的背景,能夠達到在ESL上的降低之多層 電容器的結構係被提出於,例如是日本未審查專利公開第 2-256216號案、美國專利第5,880,925號案、日本未審查 專利公開第2-159008號案、日本未審查專利公開第11-144996號案、以及日本未審查專利公開第7-201651號案 之中。 前述在ESL上的降低主要是藉由抵消在該多層電容器 中所感應的磁通量來達成的。爲了產生此種磁通量的抵消 ,流過該多層電容器的電流方向係被多樣化。此外,爲了 多樣化電流的方向,配置在電容器的外部表面上之端子電 極的數目以及延伸以電氣連接至該等端子電極之內部電極 的部分之數目係被增加,並且於是該些內部電極之延伸的 部分係被配置爲朝向不同的方向。 然而,在如上所述的多層電容器中用以獲得減小的 ESL値之上述的解決方案尙未足夠有效。 例如,雖然一種其中內部電極係延伸出電容器之兩個 _ _____6___ 紙張尺度適用中國國家標準(c]\JS)A4規格(210 X 297公釐) 丁 象 -J—— 一 . η---i n —1 11 In m I— 1 I 0 n m I— n n l 1·-· I n -- -- am 1— 1<— ihmm 菌 i''口 /¾ (請先閒讀背面之注意事項再填寫本頁) 494417 A7 ____ _B7_ 五、發明說明(^ ) 相對的側表面之結構係描述於日本未審查專利公開第2-256216號案、美國專利第5,880,925號案、以及日本未審 查專利公開第2-159008號案中,但是ESL値只能夠被降 低至大約100 pH。 此外,在日本未審查專利公開第11-144996號案中, 雖然一種其中內部電極係延伸出電容器之四個側表面之結 構係被描述,但是在此例中最有效的ESL値並不低於40 pH。 此外,在日本未審查專利公開第7-201651號案中,雖 然一種其中內部電極係延伸出電容器的上下主要表面之結 構係被描述,但是在此例中最有效的ESL値並不低於50 pH。 因此’習知地,在一種內含一條電源供應線路之高頻 電路中’其係被用於MPU晶片而包含此種多層電容器,例 如’爲了要獲得10 pH或更低的ESL値,複數個並聯地連 接之多層電容器必須被安裝到一個接線基板之上。於是, 安裝該些多層電容器所需的面積係大爲地增加,此係妨礙 到在界疋此種局頻電路之電子裝置的成本與大小上的降低 〇 本發明之槪要 爲了克服上述的問題,本發明的較佳實施例係提供一 種大大地且有效地降低ESL値之多層電容器。 此外,本發明的較佳實施例係提供內含此種新穎的多 層電容器之一種接線基板、一種去耦電路以及一種高頻電 —- ___7_ 木適用中國@家標準(CNS)A4規格C 297公爱)~ -- ---------------------^---------殘 (請先間讀背&之注意事項再填寫本頁) 494417 A7 _B7 _ 五、發明說明(L ) 路。 根據本發明之一較佳實施例,其係提供有一種多層電 容器係具有一個內含複數個疊層的介電層之電容器主體。 在此電容器的內部,至少一對第一內部電極以及至少一對 第二內部電極係被設置,該等電極對係透過該複數個介電 層中特定的介電層而相對。第一外部端子電極以及第二外 部端子電極係被設置在至少一大致平行於該電容器中的內 部電極而延伸之主要表面之上。 此外,複數個第一饋通導體以及複數個第二饋通導體 係被設置在該電容器的內部。該些第一饋通導體係穿過特 定的介電層以電連接該些第一內部電極以及該些第一外部 端子電極,使得該些第一饋通導體係電氣絕緣於該些第二 內部電極。此外,該些第二饋通導體係穿過特定的介電層 以電連接該些第二內部電極以及該些第二外部端子電極, 使得該些第二饋通導體係電氣絕緣於該些第一內部電極。 該些第一與第二饋通導體係被配置使得這些饋通導體相互 抵消由流經該些內部電極的電流所感應的磁場。 爲了解決前述技術上的問題,該複數個第一饋通導體 係包含在該些第一內部電極的週邊處連接到該些第一內部 電極之第一週邊饋通導體,並且該複數個第二饋通導體係 包含在該些第二內部電極的週邊處連接到該些第二內部電 極之第二週邊饋通導體。 較佳的是,該些第一週邊饋通導體係包含在該些第一 內部電極的側邊處連接到該些第一內部電極之第一週邊饋 8 各纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公t ) ---------------------11--------· (請先閉讀背面之注意事項再填寫本頁) 494417 A7 __B7 _______ 五、發明說明("]) 通導體,並且該些第二週邊饋通導體係包含在該些第二內 部電極的側邊處連接到該些第二內部電極之第二週邊饋通 導體。 此外,至少一個第一週邊饋通導體以及第二週邊饋通 導體可包含在相對應的內部電極之角落處連接到該些相對 應的內部電極之週邊饋通導體。 同時,該些第一週邊饋通導體可包含在該些第一內部 電極的側邊處連接到該些第一內部電極之第一週邊饋通導 體,並且該些第二週邊饋通導體可包含在該些第二內部電 極的側邊處連接到該些第二內部電極之第二週邊饋通導體 。在此同時,至少一個第一週邊饋通導體以及第二週邊饋 通導體可包含在相對應的內部電極之角落處連接到該些相 對應的內部電極之週邊饋通導體。 較佳的是,在根據本發明之較佳實施例的多層電容器 中,該些第一與第二外部端子電極係以一種相對應於該些 第一與第二饋通導體之點狀配置來加以分布。 在此例中,較佳的是,一個焊錫凸塊係分別被設置在 每個第一與第二外部端子電極之處。 此外’較佳的是,在根據本發明之較佳實施例的多層 電容器中’該些第一與第二外部端子電極係僅被設置在該 笔谷器的主體之一主要表面之上。或者是,該些第一與第 ·=:外部端子電極可被設置在該電容器的主體之兩個主要表 面之_h '或者是該些第一外部端子電極可被設置在該電容 器之一主要表面之上並且該些第二外部端子電極可被設置 -----^___ 9 _______ T、纸张尺及適同中國國豕標準(CNS)A4規格(no X 297公餐) Γ ^ ---------------------旬--------- (請先閉讀背面之注意事項再填寫本頁) 494417 A7 ------B7 _____ 五、發明說明(4 ) 在該電容器之另一主要表面之上。 根據本發明之較佳實施例的多層電容器可有利地被用 作爲一個連接到被納入微處理單元中之MPU晶片的電源供 應電路的去耦電容器。 根據本發明的較佳實施例,其係提供有一種用於安裝 上述的多層電容器中之一種的接線基板。 當本發明的某些較佳實施例被應用到該接線基板時, 作爲一特定的較佳實施例,一個被納入微處理單元中之 MPU晶片可以被安裝到該接線基板上。此外,該接線基板 可具有一供應電源給該MPU晶片之電源供應火線端接線導 體以及一接地接線導體,其中該些用於上述的多層電容器 中之一種多層電容器內的第一外部端子電極與第二外部端 子電極中之一種外部端子電極可被電連接至該電源供應火 線端接線導體,而該些第一外部端子電極與第二外部端子 電極之另一種外部端子電極可被連接至該接地接線導體。 較佳的是’被設置在上述的多層電容器中之一種多層 電容器內的第一與第二外部端子電極係分別藉由一凸塊建 接到該接線基板。 根據本發明之另一較佳實施例,其係提供有一種內含 上述的多層電容器中之一種多層電容器的去稱電路。 根據本發明之另一較佳實施例,其係提供有一種內含 上述的多層電容器中之一種多層電容器的高頻電路。 本發明之其它的特徵、元件、優點以及特點將在以下 參考附圖的本發明之較佳實施例的詳細說明中加以述,
In 1 m 1 Is n - - I 3·ϊ ΙΪ 11 Hi :·*HI n I— n Hi 1_1 i I ’ ^ I i n1 ϋ s n i I (請先閱讀背面之注音P事項再填寫本頁} 10 494417 A7 _B7___ 五、發明說明(a/ ) 其中相同的參考圖號係指示著相同的元件。 圖式之簡要說明 圖1A與1B係顯示出描繪根據本發明之第一較佳實施 例的多層電容器11之內部結構的平面圖,其中圖1A係顯 示其中第一內部電極14被設置的剖面表面,而圖1B係顯 示其中第二內部電極15被設置的剖面表面; 圖2是經由分別在圖1A與1B中顯示的線段II-II之 剖面圖; 圖3是描繪一種準備作爲用於檢驗圖1A與1B中所示 的多層電容器11之特性的對照例之多層電容器的平面圖; 圖4是描繪另一種準備作爲比較用於檢驗圖1A與1B 中所示的多層電容器11之特性的對照例之多層電容器的平 面圖; 圖5是描繪根據本發明之第二較佳實施例的多層電容 器26之平面圖; 圖6是描繪根據本發明之第三較佳實施例的多層電容 器27之剖面圖; 圖7是描繪根據本發明之第四較佳實施例的多層電容 器2 8之剖面圖; 圖8是描繪根據本發明之第五較佳實施例的多層電容 器29之平面圖; 圖9是描繪根據本發明之較佳的第六較佳實施例的多 層電容器30之平面圖; 圖10是顯示用以描繪本發明之第七較佳實施例之內部 11 衣纸張尺度適闬由國國家標準(CNS)A4規格(2ΐ〇χ 297公釐) --------------------—旬.--------^ (請先閱讀背面之注意事項再填寫本頁) 494417 A7 _B7___ 五、發明說明) 電極14以及饋通導體20、20a、21、與21a之間位置上的 關係之平面圖; 圖11是描繪根據本發明之第八較佳實施例的平面圖; 圖12是描繪一種MPU 33之結構例的剖面圖,其中根 據本發明之第一較佳實施例的多層電容器11係被配置以界 定一去耦電容器;並且 圖13是描繪其中MPU 1與電源供應單元2被連接之 結構的方塊圖。 主要部份代表符號之簡要說明 • 丁 • n I n In —i is - 1i 1 · I m m 111 —II« I 1 (請先閱讀背面之注意事項再填寫本頁) 1 MPU 2 電源供應單元 3 MPU晶片 4 記憶體單元 5 去耦電容器 11 多層電容器 12 介電層 13 電容器 14 第一內部電極 15 第二內部電極 16、17 主要表面 18 第一外部端子電極 19 第二外部端子電極 20 第一饋通導體 20a 第一週邊饋通導體 12 本紙張尺度適用由國國家標準(CNS)A4規格(210 X 297公釐) 494417 A7 _B7 五、發明說明(Π) 21 第二饋通導體 21a 第二週邊饋通導體 22、23 導電焊墊 24、25 焊錫凸塊 26-30 多層電容器 31 距離 32 對準間距 33 MPU 34 腔室 35 接線基板 36 MPU晶片 37 主機板 38 電源供應火線端電極 39 接地電極 40 、 41 、 43 電源供應火線端通孔導體 42、47 端子 44 火線端導電焊接區 45 、 46 、 48 接地通孔導體 49 接地側導電焊接區 丁 良 ------m I--US 1--1 1— 1— —I 111 —i 藤 · an I...... n —I- I 1 i I I I 9 -- - I- —I— I- - 1 —1— s --- I-1- I ^sy -i口 (請先閒讀背面之注意事項再填寫本頁) 較佳實施例之詳細說明 圖ΙΑ、1Β、與2係分別顯示根據本發明之第一較佳 實施例的多層電容器Π。圖1Α與1Β是描繪該多層電容 器11的內部結構之平面圖。圖1Α與1Β係顯示不同的剖 面表面。此外,圖2是沿著分別在圖1Α與1Β中所示的線 13 本紙張尺度適用力國國家標準(CNS)A4規格(210 X 297公釐) 494417 A7 __B7___ 五、發明說明(/l) 段II-II所取的剖面圖。 該多層電容器π具有一個由內含複數個疊層的介電層 12之電容器13所界定的主體。該些介電層12較佳的是由 例如陶瓷電介質或是其它適合的材料所製成。 在該電容器13的內部,至少一對第一內部電極14與 至少一對第二內部電極15係被設置,該些電極對係透過該 等介電層12而相互面對的。在此較佳實施例中,較佳的是 ,複數對第一內部電極14與複數對第二內部電極15係被 設置。 此外,一個第一外部端子電極18與一個第二外部端子 電極19係被設置在該電容器13的至少一個主要表面16與 17之上,其係大致平行於該些內部電極14與15而延伸, 亦即,在此較佳實施例中,係延伸在該主要表面17之上。 此外,在該電容器13的內部,複數個第一饋通導體 20與20a穿過特定的介電層12以電連接該些第一內部電 極14與第一外部端子電極18,使得該些第一饋通導體20 與20a電氣絕緣於該些第二內部電極15。此外,複數個第 二饋通導體21與21a穿過特定的介電層12以電連接該些 第二內部電極15與第二外部端子電極19,使得the第二饋 通導體21與21a電氣絕緣於該些第一內部電極14。 在此較佳實施例中,如上所述。該等複數個第一內部 電極14與該等複數個第二內部電極15係被設置。在此情 形中,由介於該些第一與第二內部電極14與15之間所產 生的電容是藉由該等第一與第二饋通導體20、20a、21與 14 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) Φ:--------訂·—— -線 494417 A7 _B7___ 五、發明說明(1、) 2 1 a而並聯地連接。以此種方式並聯連接的電容係從該等 第一與第二外部端子電極18與19延伸出。 該等第一饋通導體20與20a、以及該等第二饋通導體 21與21a係被配置使得其相互抵消由流經該些內部電極14 與15的電流所感應的磁場。換言之,在此較佳實施例中, 該等饋通導體20與20a、以及第二饋通導體21與21a係 被設置成此種狀態爲該等饋通導體20、20a、21與21a係 分別被定位在一大致矩形主體的角落處,更明確地說,在 一大致方形主體的角落處。此外,該等第一饋通導體20與 20a係分別被設置與該等第二饋通導體21與21a相鄰。 作爲本發明之各種較佳實施例之特徵結構,某些第一 饋通導體20與20a係爲在該些第一內部電極14的週邊部 分處連接到第一內部電極14的第一週邊饋通導體20a。此 外,某些第二饋通導體21與21a係爲在該些第二內部電極 15的週邊部分處連接到第二內部電極15的第二週邊饋通 導體21a。 此外,在此較佳實施例中,上述的第一週邊饋通導體 20a係在該些第一內部電極14的側邊處連接到第一內部電 極14,而該等第二週邊饋通導體21a係在該些第二內部電 極15的側邊處連接到第二內部電極15。 該等第一與第二外部端子電極18與19係被設置在一 主要表面17之上,使得該等外部端子電極18與19以一種 分別對應於各個第一與第二饋通導體20、20a、21與21a 的點狀配置而加以分布。在此較佳實施例中,該等第一與 15 ^紙張尺度適用由國國家標準(CNS)A4規格(21〇χ 297公釐) _ Τ 象 i i ---- =1--In _·1 1 ί II 1-1- 091 V · ai·— n —i 3H i m m 1 vw —- I— II— 1 111 1 兮口 冬 (請先閱讀背面之注意事項再填寫本頁) 494417 A7 ___B7__ 五、發明說明(1 +) 第二外部端子電極18與19較佳的是分別包含導電焊墊22 與23、以及焊錫凸塊24與25。該些焊錫凸塊24與25係 被設置在該些焊墊22與23之上。 在具有此種結構的多層電容器11之下,其ESL値係 大爲地降低。 有關於在ESL値上的降低,爲了要驗證根據本發明的 較佳實施例之多層電容器11具有有利的結構,在該多層電 容器11中的ESL値係藉由一種共振方法來加以量測,且 於是一個18 pH的値係被量測出。在此多層電容器n的結 構中,該些內部電極14與15、以及該等饋通導體20、20a 、21與21a較佳的是由內含鎳的導電膏來加以製成。此外 ,各個內部電極14與15之尺寸大約是4·0 mm X 4.0 mm、 該等饋通導體20、20a、21與21a的對準間距大約是1.0 mm、該等饋通導體20、20a、21與21a之尺寸大約是〇.1 mm、並且每個設置於該些內部電極14與該等饋通導體21 與21a之間 '以及介於該些內部電極15與該等饋通導體 20與20a之間的絕緣區域之外部直徑大約是〇·2 mm。 前述的共振方法是一種其中作爲用於量測之樣本的多 層電容器之阻抗的頻率特徵先被獲得的方法,並且在頻率 特徵中之最小値點處的頻率f。之下,ESL的値係由1/[(2 7Γ f〇)2XC]所定義。在此例中,頻率特徵中之最小値點是等效 、於該電容器之介於電容成分C與ESL之間的串聯共振點。 此外,作爲一個對照例,根據以下的實例1至3之多 層電容器係被製造以分別量測其ESL値。在製造用於實例 ___ 16 _____ ί、紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) _______丁 ___ -------------. 兮〇 - (請先閱讀背面之注意事項再填寫本頁) 494417 A? __ 五、發明說明(/g) 1至3中的多層電容器內,基龙 舶田丨、丨& 楚不上,相同於用以製造作爲 上述樣本之多層電容器11的方法係被利用。 雖然在此實例中,g亥多餍電容器u較佳的是具有總數 21個的饋通導體20 mi與2la,在實例i中所用的 多層電容器並不具有該等內含在該多層電容器π中之週邊 饋通導體20a與21a。在貫例丨中所用的多層電容器內的 其它結構上的元件係與該多層電容器n中的元件相同。實 例1的多層電容器較佳的是具有總數9個的饋通導體,該 些導體只被定位在中央。在實例1的多層電容器之下,一 個82 pH的高ESL値係被獲得。 在實例2中,如圖3中所示,雖然該等饋通導體20與 21的對準間距與多層電容器11的情形中相同,但是沒有 設置任何的週邊饋通導體,其具有總數16個的饋通導體 20與21係只被定位在中央。在實例2的多層電容器之下 ,一個45 pH之相對高的ESL値係被獲得。 在實例3中,如圖4中所示,該等饋通導體20與21 的對準間距變窄,並且總數25個的饋通導體20與21係只 被設置在中央。在實例3的多層電容器中,一個28 pH的 高ESL値係被獲得。此値係高於在前述的多層電容器Π 中所獲得的18 PH之ESL値,儘管該實例3擁有總數25 個的饋通導體20與21,此係超過設置在多層電容器11中 之饋通導體20、2〇a、2丨、21a的總數。因此,爲了降低 ESL値,可發現到設置該等週邊饋通導體20a與21a是有 效的。 17 -------------------- I訂· —丨 線* (請先閱讀背面之注意事項再填寫本頁) 氏張尺度適用由國S家標準(CNS)A4規格(210 X 297公釐) 494417 A7 B7 —---- — 五、發明說明((0 圖5係顯示一種根據本發明之第二較佳實施例的多層 電容器26。此圖相當於圖1A中所示的圖。在圖5中’相 同的參考圖號被用來指示等同於圖1A與1B中所示的元件 ,因而該些元件的解說係被省略。 在圖5中所示的多層電容器26內,作爲週邊饋通導體 ,分別連接到第一內部電極14與第二內部電極15的第一 週邊饋通導體20a與第二週邊饋通導體21a係被設置在該 些第一與第二內部電極14與15的每個側邊上大致中間的 點之處,並且該連接至第一內部電極14的週邊饋通導體 20a係被設置在第一內部電極14的每個角落之處。 如上所述,在該週邊饋通導體20a位於第一內部電極 14的每個角落之下,相較於根據第一較佳實施例的多層電 容器11之情形,在ESL値之上進一步的降低可被達成。 根據前述的ESL値的量測方法,在該多層電容器26之下 ,一個15 pH的ESL値係被量測出。 圖6係顯示一種根據本發明的第三較佳實施例之多層 電容器27。此圖相當於圖2中所示的圖。在圖6中,相同 的參考圖號被用來指示等同於圖2中所示的元件,因而該 些元件的解說係被省略。 在圖6中所示的多層電容器27內,第一外部端子電極 18係被設置在電容器13之一主要表面16之上,並且第二 外部端子電極19係被設置在電容器13之另一主要表面17 之上。 圖7係顯不一種根據本發明的第四較佳實施例之多層 18 T I i n m n i i 11 HI HI nt 1 · He n i n n It I-f II— n flu tn n I— 111 I ->'口 么vy (請先閱讀背面之注意事項再填寫本頁) 尺度適國國家標準(CNS)A4規格(210 X 297公釐) ^ 494417 A7 --^_B7 —---- 五、發明說明(丨l ) 電容器28。此圖相當於圖2中所示的圖。在圖7中,相同 的參考圖號被用來指示等同於圖2中所示的元件,因而該 些元件的_說係被省略。 在圖7中所示的多層電容器28內,第一外部端子電極 18與第二外部端子電極19兩者都分別被設置在電容器13 的兩個主荽袠面16與17之上。 在0 2中所示的多層電容器11內,在圖2中所不的 面上、於第一饋通導體2〇與20a以及第二饋通導體21與 21a中之電流的流動可爲相對彼此爲相反的。不同地’在 圖6中所示的多層電容器27與圖7中所示的多層電容器 28中’流在第一饋通導體20與2〇a以及第二饋通導體21 與21a中之電流的方向是相同的。於是,以相關於ESL値 上的降低之優點的角度來看,明顯地圖2中所示的多層電 容器11比圖6中所τρ:的多層電容器27與圖7中所不的多 層電容器28更爲有效。 圖8係顯示一種根據本發明之第五較佳實施例的多層 電容器29。此圖相當於圖1Α中所示的圖。在圖8中,相 同的參考圖號被用來指示等同於圖1A與1B中所示的元件 ’因而該些元件的解說係被省略。 在圖8中所示的多層電容器29內,總數36個的第一 饋通導體20與20a以及第二饋通導體21與21a係被設置 。如同在此所示地,饋通導體的數目當必要時可任意地加 以改變。 該多層電容器29使得週邊饋通導體2〇a與21a如同在 ___ _ 19 表紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐1 ' τ ^ -----Η m In In I I I---- 1— —II t—.1 -1-HI I * ϋ— » -I HI 11 1— in s 1 · i - - i 111 f— In m I (請先閲讀背面之注意事項再填寫本頁) 494417 A7 B7 五、發明說明( 圖5中所示的多層電容器%之情形一般地位於該些內部電 極14的每個角落之處。在此利用該多層電容器29的較佳 實施例中,由於總數6個的週邊饋通導體20a與21a係分 別被定位在該些內部電極14與15之一側邊之上,因此在 該等第一與第二週邊饋通導體20a與21a兩者之中,有某 些饋通導體被定位在該些內部電極14與15的每個角落之 處。換言之,某些第一與第二週邊饋通導體2〇a與21a係 在該些內部電極I4與15的每個角落之處被連接到第一與 第二內部電極14與15。 圖9係顯示一種根據本發明之第六較佳實施例的多層 電容器30。此圖相當於圖1A中所示的圖。在圖9中,相 同的參考圖號被用來指示等同於圖1中所示的元件,医 該些元件的解說係被省略。 在圖9中所示的多層電容器30內,第〜饋通導體2〇 與2〇a以及第二饋通導體21與21a係以此種該等饋通導體 被分布在一種大致爲三角形的形式、更明確地說爲—正二 角形之角落處的方式加以配置的。 ~ 有關於圖9中所示的較佳實施例,被採用來配置該等 饋通導體的分布配置可以用其它方式來加以修改。例 用於定位該等饋通導體在一個六角形之每個角落處的=管 可被應用。 ^ 圖10是腿介誠本_之第七_實_ 電極Η與該等饋通導體2〇、20a、21與2la 5日日A ㈤ U之間的位置關 係之平面圖。 20 -_____ I I m ·ϋ i ·ϋ m n n n b Ha · I ·- - _ ί ϋ —-1·-· tl n 1 1· n 1· * i ί 1 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適闬中國國家標準(CNS)A4規格(21〇χ 297公釐) 494417 A7 五、發明說明(丨1) 在前述的第一至第六較佳實施例中’該等週邊饋通導 體20a與21a係在該些內部電極14與15的側邊之處被連 接到內部電極14與15。在此例中,內部電極15的配置並 未顯示於該圖中。如圖中所示,這些週邊饋通導體20a 與21a可以被定位在該些內部電極14與15的側邊之內。 在圖1〇中所示的較佳實施例內,該等週邊饋通導體20a與 21a係以此種爲這些週邊饋通導體20a與21a與該些內部 電極14與15的每個側邊接觸的方式來加以配置的。 圖11係顯示根據本發明之第八較佳實施例的平面圖’ 該圖係相當於圖1〇中所示的圖。 相較於圖10中所示的情形’在圖11中,週邊饋通導 體20a與21a係被定位在該些內部電極14與15之側邊的 更內側。在此種情形中’內部電極15的配置並未顯示於該 圖中。以此種方式下,當該等週邊饋通導體20a與21a被 定位在該些內部電極14與15之側邊的更內側時,較佳的 是,一段介於該等週邊饋通導體20a與21a之每個中央部 分以及內部電極14與15的每個側邊之間的距離31係被設 定爲該等饋通導體20、20a、21與21a之對準間距32的大 約1/3,或是比該對準間距32的1/3短。 如上所述,根據本發明之多層電容器係分別參照在該 政圖中所示的較佳實施例來加以描繪的。然而,其它各種 的修改可以根據在本發明之各種較佳實施例中所用的內部 電極、外部端子電極以及饋通導體的個數與位置來加以應 用。此外,饋通導體的剖面結構不應被限制於如圖中所示 21 家標準(CNS)A4 規格(210 X 297 公釐) " '~一 (請先閱讀背面之注意事項再填寫本頁) ------------- 494417 A7 __ _ B7 - ------- 五、發明說明(/°) 之圓形的結構。例如,大致四角形或者是大致六角形可^被 用作爲一種修改方式。 例如,根據本發明之較佳實施例的多層電容器胃 利地適合於界定一個被設置在前述的圖13中所示之MPU 1中的去耦電容器5。在圖12中的結構上之實例係顯示一 個內含界定一去耦電容器之本發明的較佳實施例之多層β 容器的MPU之結構。 參考圖12,一個MPU 33係包含一具有多層結構之接 線基板35,其中一腔室34係被設置在該接線基板35的下 表面之上。一個MPU晶片36係被表面安裝在該接線基板 35的上表面之上。此外,在該接線基板35的腔室34內部 ,界定一去稱電容器之本發明的較佳實施例之多層笔谷窃" 係內含於其中。例如,此種多層電容器可以是根據第一較 佳實施例之多層電容器11。此外,該接線基板35係被表 面安裝在一主機板37之上。 如圖中槪要地表示,在MPU 33中必要的接線導體係 被設置在該接線基板35之一表面上以及其中。在這些接線 導體之下,如圖13中所示的連線係被獲得。 作爲該些接線導體中代表性的接線導體,一電源供應 火線端電極38與一接地電極39係被設置在該接線基板35 的內部。 該電源供應火線端電極3 8係透過一電源供應火線端通 孔導體40而電連接至多層電容器u的第一外部端子電極 18,並且透過一電源供應火線端通孔導體41而電連接至該 一_____22 ____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 11— ·11 : II I Is n I ti-— m f— n 1- n n -n I— n 1 I —-I m -i 111 ·-1 —ϋ I US (請先閱讀背面之注意事項再填寫本頁) 494417 A7 ____B7^_ 五、發明說明CM ) MPU晶片36之一特定的端子42。此外,該電源供應火線 端電極38係透過一電源供應火線端通孔導體43而電連接 至主機板37的火線端導電焊接區(land)44。 此外,一接地電極39係透過一接地通孔導體45而電 連接至該多層電容器11的第二外部端子電極19,並且係 透過一接地通孔導體46而電連接至該MPU晶片36之一特 定的端子47。此外,該接地電極39係透過一接地通孔導 體48而電連接至該主機板37的接地側導電焊接區49。 在上述的多層電容器11中,該等第一與第二外部端子 電極18與19係藉由凸塊而連接至該等通孔導體40與45 ,儘管此並未詳細顯示於圖12之中。 在圖12中,等同於圖13中所示的記憶體單元4之記 憶體單元係被省略。 如上所述,根據本發明之較佳實施例的多層電容器, 至少一對第一內部電極與至少一對第二內部電極係透過特 定的介電層而相互面對的,該等內部電極係被設置在電容 器中,該電容器係作爲主體,其係內含複數個疊層的介電 層。該電容器的主要表面係大致平行於該些內部電極而延 伸’並且該等第一外部端子電極與第二外部端子電極係被 設置在該等主要表面中之一表面之上。在該電容器內部, 複數個電連接該些第一內部電極與第一外部端子電極的第 一饋通導體、以及複數個電連接該些第二內部電極與第二 外部端子電極的第二饋通導體係被設置。在此情形中,由 於該等第一與第二饋通導體係被配置使得該等饋通導體相 ___ 23 t、紙張尺度適用☆關家標準(21Q χ 297 ^--' ------------------------------訂---------線 (請先閒讀背面之注意事項再填寫本頁) 494417 A7 _ ___ B7______ 五、發明說明(>1) 互抵消由流經該些內部電極的電流所感應的磁場,因此流 經該多層電容器的電流可以朝向不同的方向,因而電流的 長度可被縮短。因此,不只是電容器中的ESL値可以大幅 地降低,同時磁場的抵消效果也可適用於該些內部電極的 週邊處,因爲該等第一與第二饋通導體係包含分別在該些 第一與第二內部電極之週邊處連接到第一與第二內部電極 的第一與第二週邊饋通導體。於是,在ESL値上的進一步 之降低可被達成。 因此,多層電容器的諧振頻率可以更高,並且其中該 多層電容器界定一電容器的頻帶可以更高。本發明之較佳 實施例的多層電容器係足以適用於使得電子電路中所用之 頻率更高。例如,本發明之較佳實施例的多層電容器能夠 被用於內含在高頻電路中的旁通電容器或是去耦電容器。 儘管快速的電源供應功能是被利用與MPU晶片或是 其它的組件結合之去耦電容器中所必須的,根據本發明之 較佳實施例的多層電容器能夠充分地相容於針對快速的電 源供應功能之高速的運作,因爲電容器的ESL値是小的。 此外,當本發明的較佳實施例之多層電容器被安裝在 一個適當的接線基板之上時,該等內含在此多層電容器中 的外部端子電極能夠有利地藉由凸塊來加以連接。今日, 例如,在像是MPU晶之半導體晶片中,因爲操作頻率變高 ,因此有一種趨勢爲藉由凸塊來連接。設置主要表面的端 子電極係符合此種趨勢。此外,藉由凸塊之連接讓高密度 的安裝能夠被達成,因而在連接上的寄生電容之產生能夠 24 尺度國國家標準(CNS)A4規格(210 X 297公釐) ' --- • > ' -------------------------------訂·-------- (請先閱讀背面之注意事項再填寫本頁) 494417 A7 ________B7_ 五、發明說明〇 ) 加以避免。 在本發明中,所述的每個較佳實施例之特點係擁有其 中前述的磁場之抵消係大爲地增進並且電氣長度大爲地減 少的優點,此係導致在ESL値上更爲有效的降低。 該等第一與第二週邊饋通導體係包含在該些第一與第 二內部電極的側邊處分別連接到第一與第二內部電極的第 一與第二週邊饋通導體。同時,至少一個第一週邊饋通導 體與第二週邊饋通導體係包含在相對應的內部電極之角落 處連接到相對應的內部電極之週邊饋通導體。該等第一與 第二外部端子電極係只有被設置在該電容器之一主要表面 之上。 應瞭解的是,先前的說明只是本發明之較佳實施例之 例示性質。各種的替換與修改能夠由熟習此項技術者在不 脫離本發明之下加以思及。於是’本發明係欲涵蓋所有此 類的落入所附的申請專利範圍之範疇之內的替換、修改與 變化。 __25 ☆國國家i準(CNS)A4規格(210 X 297公^7 (請先閱讀背面之注意事項再填寫本頁) 丁 兮口 !線.

Claims (1)

  1. 494417 A8 § f^/月〆为修正/吏正/補免 Do 六、申請專利範圍 1. 一種多層電容器,其係包括: 一個內含複數個疊層的介電層之電容器主體; (請先閲讀背面之注意事項再填寫本頁) 至少一對第一內部電極以及至少一對第二內部電極, 該些對的第一內部電極與第二內部電極係透過被設置在該 電容器主體的內部之複數個介電層中之一而相互相對; 被設置在該電容器主體的至少一主要表面之上的第一 外部端子電極以及第二外部端子電極,該主要表面係大致 平行於該些內部電極而延伸; 被設置在該電容器主體的內部之複數個第一饋通導體 以及複數個第二饋通導體,該些第一饋通導體係穿過該複 數個介電層中特定的介電層以電連接該些第一內部電極以 及該些第一外部端子電極,成爲該些第一饋通導體係電氣 絕緣於該些第二內部電極之狀態,並且該些第二饋通導體 係穿過該複數個介電層中特定的介電層以電連接該些第二 內部電極以及該些第二外部端子電極,而處於該些第二饋 通導體係電氣絕緣於該些第一內部電極之狀態,該些第一 與第二饋通導體係被配置使得這些第一與第二饋通導體相 互抵消由流經該些內部電極的電流所感應的磁場;以及 內含在該些第一饋通導體中的第一週邊饋通導體以及 內含在該些第二饋通導體中的第二週邊饋通導體,該些第 一週邊饋通導體係在該些第一內部電極的週邊處連接到第 一內部電極,並且該些第二週邊饋通導體係在該些第二內 部電極的週邊處連接到第二內部電極。 2. 根據申請專利範圍第1項之多層電容器,其中該些 1 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 494417 B8 C8 D8 六、申請專利範圍 (請先閲讀背面之注意事項再塡寫本頁) 第一週邊饋通導體係包含在該些第一內部電極的側邊處連 接到該些第一內部電極之第一週邊饋通導體,並且該些第 二週邊饋通導體係包含在該些第二內部電極的側邊處連接 到該些第二內部電極之第二週邊饋通導體。 3. 根據申請專利範圍第1項之多層電容器,其中至少 一個第一週邊饋通導體以及第二週邊饋通導體係包含在相 對應的內部電極之角落處連接到該些相對應的內部電極之 週邊饋通導體。 4. 根據申請專利範圍第1項之多層電容器,其中該些 第一週邊饋通導體係包含在該些第一內部電極的側邊處連 接到該些第一內部電極之第一週邊饋通導體,並且該些第 二週邊饋通導體係包含在該些第二內部電極的側邊處連接 到該些第二內部電極之第二週邊饋通導體,至少一個第一 週邊饋通導體以及第二週邊饋通導體係包含在相對應的內 部電極之角落處連接到該些相對應的內部電極之週邊饋通 導體。 5. 根據申請專利範圍第1項之多層電容器,其中該些 第一與第二外部端子電極係以一種相對應於該些第一與第 二饋通導體之點狀配置來加以分布。 6. 根據申請專利範圍第5項之多層電容器,其中一個 焊錫凸塊係分別被設置在每個第一與第二外部端子電極之 處。 7. 根據申請專利範圍第1項之多層電容器,其中該些 第一與第二外部端子電極係僅被設置在該電容器之一主要 2 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 494417 A8B8C8D8 六、申請專利範圍 表面之上。 8.根據申請專利範圍第1項之多層電容器’其中該些 第一與第二外部端子電極係被設置在該電容器的兩個主要 表面之上。 9·根據申請專利範圍第1項之多層電容器’其中該些 第一外部端子電極係被設置在該電容器之一主要表面之上 ,並且該些第二外部端子電極係被設置在該電容器之另一 主要表面之上。 10.根據申請專利範圍第1項之多層電容器’其中該電 容器係被配置來界定一個被設置在一微處理單元之MPU晶 片中的去耦電容器。 ιι_—蒱內含名-蕾穷器安裝於其上之接ϋ基板,該多 層電容器包栝: 一個內含複數個疊層的介電層之電容器主體; 至少一對第一內部電極以及至少一對第二內部雷極, 該些對的第一內部電極與第二內部電極係诱渦衲鉛胃在醉 電容器主體的內部之複數個介電層中之一而相万相對; 被設置在該電容器主體的至少一牛要表面之卜的竿一 外部端子電極以及第二外部端子電極,該φ頭表面係大致 平行於該◎內部雷極而延伸; 被設置在該電容器主體的內部之複動侗第一饋涌 以及複數個第二饋通導_體,該些第一饋涌導體係穿渦該複 數個介電層中特定的介電層以電連接該fe竿一內部雷極以 及該些第一外部端子電極,成爲該些第一歸涌導體係雷氫 __ί____ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -- -------------------------— (請先閱讀背面之注意事項再填寫本頁) 、\吾 494417 B8 C8 D8 六、申請專利範圍 ----------------------..... (請先閲讀背面之注意事項再塡寫本頁) 絕緣於該些第二內部電極之狀熊,並且該Ife第二饋通導體 係穿過該複數個介電層中特定的介電層以雷逋接該些第二 內部電極以及該些第二外部端子雷極,而處於該幽筮二ft 通導體係電氣絕緣於該fe第一內部雷極之狀熊,該些第一 與第二饋通導體係被配置使得這fe第一與第二饋涌導體相 互抵消由流經該些內部電極的電流所感應的磁場;以及 內含在該些第一饋通導體中的第一週邊饋涌導體以及 內含在該些第二饋通導體中的第二週邊饋涌導體,該些第 一週邊饋通導體係在該些第一內部電極的调邊處連接到第 一內部電極,並且該些第二週邊饋通導體係宑該些第二內 部電極的週邊處連接到第二內部雷極。 12·根據申請專利範圍第11項之接線基板,其中一個 被納入一微處理單元中之MPU晶片係被安裝到該接線基板 上,該接線基板具有一供應電源給該MPU晶片使用之電源 供應火線端接線導體以及一接地接線導體,該些內含在該 多層電容器中的第一外部端子電極與第二外部端子電極中 之一種外部端子電極係電連接至該電源供應火線端接線導 體,而該些第一外部端子電極與第二外部端子電極之另一 種外部端子電極係被連接至該接地接線導體。 13. 根據申請專利範圍第11項之接線基板,其中該等 第一與第二外部端子電極係分別藉由一凸塊而連接至該接 線基板。 14. 一種包括多層電容器的高頻電路,該高頻電路包括 ___ 4 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 494417 B8 C8 D8 六、申請專利範圍 一個內含複數個疊層的介電層之電容器主體; 至少一對第一內部電極以及至少一對第二內部電極, 該些對的第一內部電極與第二內部電極係透過被設置在該 電容器主體的內部之複數個介電層中之一而相互相對; 被設置在該電容器主體的至少一主要表面之上的第一 外部端子電極以及第二外部端子電極,該主要表面係大致 平行於該些內部電極而延伸; 被設置在該電容器主體的內部之複數個第一饋通導體 以及複數個第二饋通導體,該些第一饋通導體係穿過該複 數個介電層中特定的介電層以電連接該些第一內部電極以 及該些第一外部端子電極,成爲該些第一饋通導體係電氣 絕緣於該些第二內部電極之狀態,並且該些第二饋通導體 係穿過該複數個介電層中特定的介電層以電連接該些第二 內部電極以及該些第二外部端子電極,而處於該些第二饋 通導體係電氣絕緣於該些第一內部電極之狀態,該些第一 與第二饋通導體係被配置使得這些第一與第二饋通導體相 互抵消由流經該些內部電極的電流所感應的磁場;以及 內含在該些第一饋通導體中的第一週邊饋通導體以及 內含在該些第二饋通導體中的第二週邊饋通導體,該些第 一週邊饋通導體係在該些第一內部電極的週邊處連接到第 一內部電極,並且該些第二週邊饋通導體係在該些第二內 部電極的週邊處連接到第二內部電極。 15.根據申請專利範圍第1項之多餍電容器,其中該些 饋通導體的剖面構造係實質爲圓形的。 5 __ 紙張尺度ΪΓ用中國國家標準(CNS)A4規格(210 X 297公釐) .............................. (請先閲讀背面之注意事項再塡寫本頁) 、\έ 494417 A8B8C8D8 六、申請專利範圍 16·根據申請專利範圍第1項之多層電容器,其中該些 饋通導體的剖面構造係實質爲四角形以及實質爲六角形的 〇 17. 根據申請專利範圍第1項之多層電容器,其中該些 第一週邊饋通導體與第二週邊饋通導體係被設置在該些第 一與第二內部電極的每個側邊之上大約中間點之處。 18. 根據申請專利範圍第1項之多層電容器,其中至少 一個連接到該第一內部電極的第一週邊饋通導體係被設置 在該些第一內部電極中之一第一內部電極的一個角落處。 19·根據申請專利範圍第1項之多層電容器,其中連接 到該第二內部電極之該些第二週邊饋通導體中之一第二週 邊饋通導體係被設置在該些第二內部電極中之一第二內部 電極的一個角落處。 20. —種多層電容器,.其係包括: 一個內含複數個疊層的介電層並且具有四個側邊之電 容器主體; 至少一對第一內部電極以及至少一對第二內部電極, 該些對的第一內部電極與第二內部電極係透過被設置在該 電容器主體的內部i並且被設置在該電容器主體內的各種 位置處之複數個介電層中之一而相互相對; 被設置在該電容器主體的至少一主要表面之上的第一 外部端子電極以及第二外部端子電極,該主要表面係大致 平行於該些內部電極而延伸; 被設置在該電容器主體的內部之複數個第一饋通導體 __ 6 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ......................... (請先閲讀背面之注意事項再塡寫本頁) 、言 494417 C8 D8 六、申請專利範圍 以及複數個第二饋通導體,該些第一饋通導體係穿過該複 數個介電層中特定的介電層以電連接該些第一內部電極以 及該些第一外部端子電極,成爲該些第一饋通導體係電氣 絕緣於該些第二內部電極之狀態,並且該些第二饋通導體 係穿過該複數個介電層中特定的介電層以電連接該些第二 內部電極以及該些第二外部端子電極,而處於該些第二饋 通導體係電氣絕緣於該些第一內部電極之狀態; 其中該些第一與第二饋通導體係分別從該些第一與第 二外部端子電極、沿著該複數個介電層之主要部分延伸, 並且該些第一與第二饋通導體係被配置使得該些第一與第 二饋通導體係相互抵消由流經該些內部電極的電流所感應 的磁場。 21·根據申請專利範圍第20項之多層電容器,其中每 個該些第一外部端子係沿著該電容器主體之至少一主要表 面而位於相鄰該些第二外部端子中之一第二外部端子之處 〇 22·根據申請專利範圍第20項之多層電容器,其中每 個該些第一饋通導體係在該電容器主體之中、位於相鄰該 些第二饋通導體中之一第二饋通導體之處。 23·根據申請專利範圍第20項之多層電容器,其中該 些第一外部端子係具有一第一極性,並且該些第二外部端 子係具有一相反於該第一極性的第二極性。 24·根據申請專利範圍第20項之多層電容器,其更包 括內含在該些第一饋通導體中的第一週邊饋通導體以及內 7 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ............... 费 (請先閲讀背面之注意事項再塡寫本頁) 訂: 494417 A8 B8 C8 D8 六、申請專利範圍 含在該些第二饋通導體中的第二週邊饋通導體,該些第一 週邊饋通導體係在該些第一內部電極的週邊處連接到第一 內部電極,並且該些第二週邊饋通導體係在該些第二內部 電極的週邊處連接到第二內部電極。 25. 根據申請專利範圍第24項之多層電容器,其中該 些第一週邊饋通導體係包含在該些第一內部電極的側邊處 連接到該些第一內部電極之第一週邊饋通導體,並且該些 第二週邊饋通導體係包含在該些第二內部電極的側邊處連 接到該些第二內部電極之第二週邊饋通導體。 26. 根據申請專利範圍第24項之多層電容器,其中至 少一個第一週邊饋通導體以及第二週邊饋通導體係包含在 相對應的內部電極之角落處連接到該些相對應的內部電極 之週邊饋通導體。 27. 根據申請專利範圍第24項之多層電容器,其中該 些第一週邊饋通導體係包含在該些第一內部電極的側邊處 連接到該些第一內部電極之第一週邊饋通導體,並且該些 第二週邊饋通導體係包含在該些第二內部電極的側邊處連 接到該些第二內部電極之第二週邊饋通導體,至少一個第 一週邊饋通導體以及第二週邊饋通導體係包含在相對應的 內部電極之角落處連接到該些相對應的內部電極之週邊饋 通導體。 28. 根據申請專利範圍第20項之多層電容器,其中該 些第一與第二外部端子電極係以一種相對應於該些第一與 第二饋通導體之點狀配置來加以分布。 8 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------------------------- (請先閱讀背面之注意事項再塡寫本頁) 、ΙΊ 11 %, ~'申請專利範圍 29. 根據申請專利範圍第28項之多層電容器,其中一 個焊錫凸塊係分別被設置在每個第一與第二外部端子電極 之處。 30. 根據申請專利範圍第20項之多層電容器,其中該 些第一與第二外部端子電極係僅被設置在該電容器之 要袠面之上。 31 ·根據申目靑專利朝圍弟2 0項之多層電谷益’其中該 些第一與第二外部端子電極係被設置在該電容器的兩個 要袠面之上。 32·根據申請專利範圍第20項之多層電容器,其中該 些第一外部端子電極係被設置在該電容器之一主要表面之 上’並且該些第二外部端子電極係被設置在該電容器之另 一主要表面之上。 33. 根據申請專利範圍第20項之多層電容器,其中該 電容器係被配置來界定一個被設置在一微處理單元之MPU 晶片中的去耦電容器。 34. —種內含多層電容器安裝於其上之接線基板,該多 歷麗容器包括: 一個內含複數個疊層的介雷層並且具有四個側邊之電 容器牛體; 至少一對第一內部電極以及至少一對第二內部電極, 該些對的第一內部雷極與第二內部雷極係诱渦被設置在該 電容器主體的內部,並且被設置在該電容器主體內的各種 位置處之複數個介雷層中之一而相互相對; ___9___ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) if (請先閲讀背面之注意事項、再塡寫本頁:> 、一二口 % 494417 頜 C8 D8 六、申請專利範圍 被設置在該電容器主體的至少一牛要表~jff之^的第一 外部端子電極以及第二外部端子雷極,該牛要表而係大致 平行於該fe內部電極而延伸; 被設置在該電容器主體的內部之複數個第一饋通導體 以及複數個第二饋通導體,該些第一饋诵導體係窈渦該複 數個介電層中特定的介電層以雷逋榇該fe第一內部雷極以 及該些第一外部端子電極,成爲該起第一饋涌導體係電氣 絕緣於該些第二內部電極之狀熊,並日誇fe第二饋通導體 係穿過該複數個介電層中特定的介雷層以雷逋_妾該些第二 內部電極以及該些第二外部端子雷極,而處於該fe第二饋 通導體係電氣絕緣於該些第一內部雷極夕状能; 其中該些第一與第二饋通導體係分别從該fc第一與第 二外部端子電極、沿著該複數個介雷層之羊要部分延伸, 並且該些第一與第二饋通導體係被配置使得該fe第一與第 二饋通導體係相互抵消由流經該fe內部電極的雷流所感應 的磁場° 35.根據申請專利範圍第34項之接線基板,其中一個 被納入一微處理單元中之MPU晶片係被安裝到該接線基板 上,該接線基板具有一供應電源給該MPU晶片使用之電源 供應火線端接線導體以及一接地接線導體,該些內含在該 多層電容器中的第一外部端子電極與第二外部端子電極中 之一種外部端子電極係電連接至該電源供應火線端接線導 體,而該些第一外部端子電極與第二外部端子電極之另一 種外部端子電極係被連接至該接地接線導體。 ___10 ___ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------------------------ (請先閲讀背面之注意事項再填寫本頁) 、ιτ-丨 494417 B8 C8 D8 •申請專利範園 36. 根據申請專利範圍第34項之接線基板,其中該等 第一與第二外部端子電極係分別藉由一凸塊而連接至該接 線基板。 37. 一種包括多層電容器的高頻電路,該多層電容器包 括: 一個內含複數個疊層的介電層並且具有四個側邊之氫 容器主體; 至少一對第一內部電極以及至少一對第二內部電極 該些對的第一內部電極與第二內部電極係透渦被設置在葭 電容器主體的內部,並日被設置在該電容器丰體內的各霞 位置處之複數個介電層中之一而相互相對; 被設置在該電容器牛體的至少一牛要表而之上的第二· 外部端子電極以及第二外部端子電極,該丰要表面係大致 平行於該些內部電極而延伸; 被設置在該電容器牛體的內部之複數個第一饋通導霞 以及複數個第二饋通導體,該些第一饋涌導體係穿過該複 數個介電層中特定的介雷曆以電連榇該fe第一內部電極以 及該些第一外部端子雷極,成爲該fe第一饋诵導體係電氣 絕緣於該些第二內部雷極之狀態,並乱該第二饋通導體 係穿過該複數個介電層中特定的介雷層以電連接該些第二 內部電極以及該些第二外部端子電極,而處於該些第二饋 通導體係電氣絕緣於該些第一內部電極之狀態; 墓中該些第一與第二饋通導體係分別從該ft第一與第 二外部端子電極、沿著該複數個介雷層之主要部分延伸, 11 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------------------------- (請先閲讀背面之注意事項再填寫本頁) 訂-丨 494417 A8 B8 C8 D8 六、申請專利範圍 ------------------------------- (請先閱讀背面之注意事項再塡寫本頁) 並且該些第一與第二饋通導體係被配置使得該些第一與第 二饋通導體係相互抵消由流經該些內部電極的電流所感應 的磁場。 38. 根據申請專利範圍第20項之多層電容器,其中該 些饋通導體的剖面構造係實質爲圓形的。 39. 根據申請專利範圍第20項之多層電容器,其中該 些饋通導體的剖面構造係實質爲四角形以及實質爲六角形 的。 40. 根據申請專利範圍第24項之多層電容器,其中該 些第一週邊饋通導體與第二週邊饋通導體係被設置在該些 第一與第二內部電極的每個側邊之上大約中間點之處。 41. 根據申請專利範圍第24項之多層電容器,其中至 少一個連接到該第一內部電極的第一週邊饋通導體係被設 置在該些第一內部電極中之一第一內部電極的一個角落處 〇 42. 根據申請專利範圍第24項之多層電容器,其中連 接到該第二內部電極之該些第二週邊饋通導體中之一第二 週邊饋通導體i係被設置在該些第二內部電極中之一第二 內部電極的一個角落處。 12 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW089103304A 1999-11-19 2000-02-25 Multi-layer capacitor, wiring substrate decoupling circuit, and high frequency circuit TW494417B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32901299A JP3489729B2 (ja) 1999-11-19 1999-11-19 積層コンデンサ、配線基板、デカップリング回路および高周波回路

Publications (1)

Publication Number Publication Date
TW494417B true TW494417B (en) 2002-07-11

Family

ID=18216622

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089103304A TW494417B (en) 1999-11-19 2000-02-25 Multi-layer capacitor, wiring substrate decoupling circuit, and high frequency circuit

Country Status (5)

Country Link
US (1) US6344961B1 (zh)
JP (1) JP3489729B2 (zh)
KR (1) KR100363652B1 (zh)
DE (1) DE10019839B4 (zh)
TW (1) TW494417B (zh)

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7321485B2 (en) 1997-04-08 2008-01-22 X2Y Attenuators, Llc Arrangement for energy conditioning
US9054094B2 (en) 1997-04-08 2015-06-09 X2Y Attenuators, Llc Energy conditioning circuit arrangement for integrated circuit
US7336468B2 (en) 1997-04-08 2008-02-26 X2Y Attenuators, Llc Arrangement for energy conditioning
JP2001185442A (ja) * 1999-12-27 2001-07-06 Murata Mfg Co Ltd 積層コンデンサ、デカップリングコンデンサの接続構造および配線基板
US6636416B2 (en) * 2001-06-14 2003-10-21 Intel Corporation Electronic assembly with laterally connected capacitors and manufacturing method
US6713860B2 (en) * 2002-02-01 2004-03-30 Intel Corporation Electronic assembly and system with vertically connected capacitors
TW586205B (en) * 2001-06-26 2004-05-01 Intel Corp Electronic assembly with vertically connected capacitors and manufacturing method
EP1755161A3 (en) * 2001-08-24 2007-05-02 3M Innovative Properties Company Interconnect module with reduced power distribution impedance
US6847527B2 (en) 2001-08-24 2005-01-25 3M Innovative Properties Company Interconnect module with reduced power distribution impedance
US6888432B2 (en) * 2002-02-15 2005-05-03 Murata Manufacturing Co., Ltd. Laminated substrate, method of producing the same, nonreciprocal circuit element, and communication device
DE10217566A1 (de) * 2002-04-19 2003-11-13 Infineon Technologies Ag Halbleiterbauelement mit integrierter, eine Mehrzahl an Metallisierungsebenen aufweisende Kapazitätsstruktur
DE10217565A1 (de) * 2002-04-19 2003-11-13 Infineon Technologies Ag Halbleiterbauelement mit integrierter gitterförmiger Kapazitätsstruktur
DE60239391D1 (de) * 2002-06-07 2011-04-21 St Microelectronics Srl rgungsringes mit großem parasitärem Widerstand
US6606237B1 (en) * 2002-06-27 2003-08-12 Murata Manufacturing Co., Ltd. Multilayer capacitor, wiring board, decoupling circuit, and high frequency circuit incorporating the same
CN100437850C (zh) * 2002-10-30 2008-11-26 京瓷株式会社 电容器,布线基板,退耦电路以及高频电路
US6819543B2 (en) * 2002-12-31 2004-11-16 Intel Corporation Multilayer capacitor with multiple plates per layer
US20040231885A1 (en) * 2003-03-07 2004-11-25 Borland William J. Printed wiring boards having capacitors and methods of making thereof
DE10313891A1 (de) * 2003-03-27 2004-10-14 Epcos Ag Elektrisches Vielschichtbauelement
US6950300B2 (en) * 2003-05-06 2005-09-27 Marvell World Trade Ltd. Ultra low inductance multi layer ceramic capacitor
US6992387B2 (en) * 2003-06-23 2006-01-31 Intel Corporation Capacitor-related systems for addressing package/motherboard resonance
JP4623988B2 (ja) * 2003-06-27 2011-02-02 京セラ株式会社 コンデンサ及びその実装構造
DE10341564B4 (de) * 2003-09-09 2007-11-22 Infineon Technologies Ag Kondensatoranordnung und Verfahren zur Herstellung derselben
JP4597585B2 (ja) * 2004-06-04 2010-12-15 日本特殊陶業株式会社 積層電子部品及びその製造方法
JP4079120B2 (ja) * 2004-06-04 2008-04-23 株式会社村田製作所 積層型セラミックコンデンサの製造方法
JP2006032747A (ja) * 2004-07-20 2006-02-02 Ngk Spark Plug Co Ltd 積層電子部品及びその製造方法
US7075185B2 (en) * 2004-09-14 2006-07-11 Hewlett-Packard Development Company, L.P. Routing vias in a substrate from bypass capacitor pads
KR100674830B1 (ko) * 2004-11-04 2007-01-25 삼성전기주식회사 적층형 캐패시터 어레이
US7149072B2 (en) * 2004-11-04 2006-12-12 Samsung Electro-Mechanics Co., Ltd. Multilayered chip capacitor array
KR20070107747A (ko) 2005-03-01 2007-11-07 엑스2와이 어테뉴에이터스, 엘.엘.씨 공통평면의 도전체를 갖는 조절기
KR20060134277A (ko) * 2005-06-22 2006-12-28 삼성전기주식회사 내장형 상하전극 적층부품 및 그의 제조 방법
JPWO2007010768A1 (ja) * 2005-07-15 2009-01-29 株式会社村田製作所 コンデンサおよびその製造方法
DE102006056872A1 (de) * 2006-12-01 2008-06-12 Epcos Ag Vielschicht-Kondensator
US8238116B2 (en) * 2007-04-13 2012-08-07 Avx Corporation Land grid feedthrough low ESL technology
JP4501996B2 (ja) * 2007-11-29 2010-07-14 Tdk株式会社 貫通コンデンサの実装構造
US20090296310A1 (en) * 2008-06-03 2009-12-03 Azuma Chikara Chip capacitor precursors, packaged semiconductors, and assembly method for converting the precursors to capacitors
JP4687757B2 (ja) 2008-07-22 2011-05-25 株式会社村田製作所 積層セラミック電子部品の製造方法
JP4772132B2 (ja) * 2009-01-13 2011-09-14 京セラ株式会社 コンデンサ素子内蔵多層配線基板
KR101846388B1 (ko) * 2011-11-29 2018-04-09 한국전자통신연구원 수직구조 캐패시터 및 수직구조 캐패시터의 형성 방법
US8779849B2 (en) * 2012-01-27 2014-07-15 Micron Technology, Inc. Apparatuses and methods for providing capacitance in a multi-chip module
US9213386B2 (en) 2012-10-22 2015-12-15 Micron Technology, Inc. Apparatuses and methods and for providing power responsive to a power loss
KR101872582B1 (ko) * 2016-03-22 2018-06-28 삼성전기주식회사 적층 세라믹 커패시터 및 그 제조 방법
KR101933414B1 (ko) 2016-11-11 2018-12-28 삼성전기 주식회사 다층 박막 커패시터
JPWO2022034797A1 (zh) * 2020-08-12 2022-02-17

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3308359A (en) 1965-03-12 1967-03-07 Bruce R Hayworth Low-inductance capacitor
US3612963A (en) 1970-03-11 1971-10-12 Union Carbide Corp Multilayer ceramic capacitor and process
US3822397A (en) 1973-05-07 1974-07-02 Sprague Electric Co A capacitor package with a split metal-plate terminal cover
US3971970A (en) 1974-11-27 1976-07-27 P. R. Mallory & Co., Inc. Electrical component with low impedance at high frequency
US4074340A (en) 1976-10-18 1978-02-14 Vitramon, Incorporated Trimmable monolithic capacitors
US4295183A (en) 1979-06-29 1981-10-13 International Business Machines Corporation Thin film metal package for LSI chips
US4274124A (en) 1979-12-26 1981-06-16 International Business Machines Corporation Thick film capacitor having very low internal inductance
US4328530A (en) 1980-06-30 1982-05-04 International Business Machines Corporation Multiple layer, ceramic carrier for high switching speed VLSI chips
US4346429A (en) 1980-07-09 1982-08-24 Union Carbide Corporation Multilayer ceramic capacitor with foil terminal
FR2507379A1 (fr) 1981-06-05 1982-12-10 Europ Composants Electron Bloc de condensateurs en serie et multiplicateur de tension utilisant un tel bloc de condensateurs
US4419714A (en) 1982-04-02 1983-12-06 International Business Machines Corporation Low inductance ceramic capacitor and method for its making
US4430690A (en) 1982-10-07 1984-02-07 International Business Machines Corporation Low inductance MLC capacitor with metal impregnation and solder bar contact
JPS60158612A (ja) 1984-01-27 1985-08-20 富士通株式会社 多層セラミツクコンデンサ
DE3669614D1 (de) 1985-01-17 1990-04-19 Eurofarad Keramischer hochfrequenzmehrschichtkondensator mit hoher kapazitaet.
US4706162A (en) 1985-01-22 1987-11-10 Rogers Corporation Multilayer capacitor elements
US4814940A (en) 1987-05-28 1989-03-21 International Business Machines Corporation Low inductance capacitor
US4830723A (en) 1988-06-22 1989-05-16 Avx Corporation Method of encapsulating conductors
US4831494A (en) * 1988-06-27 1989-05-16 International Business Machines Corporation Multilayer capacitor
US4853826A (en) 1988-08-01 1989-08-01 Rogers Corporation Low inductance decoupling capacitor
US4852227A (en) 1988-11-25 1989-08-01 Sprague Electric Company Method for making a multilayer ceramic capacitor with buried electrodes and terminations at a castellated edge
US4862318A (en) 1989-04-04 1989-08-29 Avx Corporation Method of forming thin film terminations of low inductance ceramic capacitors and resultant article
JPH05205966A (ja) 1992-01-24 1993-08-13 Murata Mfg Co Ltd 積層コンデンサ
US5517385A (en) 1992-11-19 1996-05-14 International Business Machines Corporation Decoupling capacitor structure
JPH06260364A (ja) 1993-03-08 1994-09-16 Masusaku Okumura チップ部品
JPH07201651A (ja) * 1993-12-28 1995-08-04 Sumitomo Metal Ind Ltd 積層コンデンサ
JPH07307412A (ja) * 1994-05-10 1995-11-21 Sumitomo Metal Ind Ltd バイパス用コンデンサ搭載積層パッケージ
JPH07326536A (ja) 1994-05-31 1995-12-12 Kyocera Corp セラミックコンデンサ
US5880925A (en) 1997-06-27 1999-03-09 Avx Corporation Surface mount multilayer capacitor
JPH11135356A (ja) * 1997-10-30 1999-05-21 Kyocera Corp 積層セラミックコンデンサ
JP2991175B2 (ja) * 1997-11-10 1999-12-20 株式会社村田製作所 積層コンデンサ
EP0917165B1 (en) * 1997-11-14 2007-04-11 Murata Manufacturing Co., Ltd. Multilayer capacitor
JPH11204372A (ja) 1997-11-14 1999-07-30 Murata Mfg Co Ltd 積層コンデンサ

Also Published As

Publication number Publication date
DE10019839A1 (de) 2001-06-21
KR100363652B1 (ko) 2002-12-05
US6344961B1 (en) 2002-02-05
DE10019839B4 (de) 2010-01-28
KR20010049257A (ko) 2001-06-15
JP3489729B2 (ja) 2004-01-26
JP2001148325A (ja) 2001-05-29

Similar Documents

Publication Publication Date Title
TW494417B (en) Multi-layer capacitor, wiring substrate decoupling circuit, and high frequency circuit
TW470983B (en) Multi-layer capacitor, wiring substrate, decoupling circuit, and high-frequency circuit
TW473751B (en) Multi-layer capacitor, wiring board, and high-frequency circuit
TW508601B (en) Multi-layer capacitor
TW507226B (en) Wiring connection structure of laminated capacitor and decoupling capacitor, and wiring board
KR101069989B1 (ko) 적층형 칩 커패시터 및 회로 기판 장치
JP4896361B2 (ja) 積層コンデンサ
JP3514195B2 (ja) 積層コンデンサ、配線基板、デカップリング回路および高周波回路
TW569252B (en) Electronic assembly with laterally connected capacitors and manufacturing method
KR20190007158A (ko) 코일 부품
TW201743343A (zh) 線圈零件
TWI365014B (en) Embedded capacitor core having a multiple-layer structure
JP2014175628A (ja) 半導体パッケージ及びプリント回路板
JPS61501179A (ja) 導電体若しくは半導体の改良
JP4453911B2 (ja) 積層コンデンサ、デカップリングコンデンサの接続構造および配線基板
JP2975377B2 (ja) Lcノイズフィルタ
US11889616B2 (en) Circuit board
JP2001203125A (ja) 積層コンデンサ、配線基板、デカップリング回路および高周波回路
JPH02215213A (ja) Lcノイズフィルタおよびこれを用いたpcボード

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent