TW201207530A - Liquid crystal display device and method for manufacturing the same - Google Patents

Liquid crystal display device and method for manufacturing the same Download PDF

Info

Publication number
TW201207530A
TW201207530A TW099129490A TW99129490A TW201207530A TW 201207530 A TW201207530 A TW 201207530A TW 099129490 A TW099129490 A TW 099129490A TW 99129490 A TW99129490 A TW 99129490A TW 201207530 A TW201207530 A TW 201207530A
Authority
TW
Taiwan
Prior art keywords
electrode layer
layer
oxide
oxide semiconductor
gate
Prior art date
Application number
TW099129490A
Other languages
English (en)
Other versions
TWI537657B (zh
Inventor
Shunpei Yamazaki
Masayuki Sakakura
Junichiro Sakata
Masashi Tsubuku
Kengo Akimoto
Miyuki Hosoba
Yoshiaki Oikawa
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW201207530A publication Critical patent/TW201207530A/zh
Application granted granted Critical
Publication of TWI537657B publication Critical patent/TWI537657B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO

Description

201207530 六、發明說明: 【發明所屬之技術領域】 本發明係相關於主動矩陣式液晶顯示裝置及其製造方 法。本發明另外相關於安裝主動矩陣式液晶顯示裝置作爲 組件之電子用品。 【先前技術】 近年來,藉由使用形成在具有絕緣表面的基板上之半 導體薄膜(具有約幾奈米至幾百奈米的厚度)來形成薄膜 電晶體(TFT )的技術已引起注意。薄膜電晶體被應用到 諸如1C或電光裝置等範圍廣大的電子裝置,及尤其是正在 促進欲使用作爲影像顯示裝置中的交換元件之薄膜電晶體 的快速發展。各種金屬氧化物被用於各種應用。在它們之 中’氧化銦是眾所皆知的材料,及被使用作爲液晶顯示等 所需之透明電極材料。 需注意的是’薄膜電晶體爲具有閘極、汲極、和源極 的至少三終端之元件。薄膜電晶體在汲極區和源極區之間 具有通道區’及電流能夠流經汲極區、通道區、和源極區 。在此說明書中’並不區分“源極,’ 一詞和“汲極”一詞。當 充作源極或汲極的終端之一被稱作“源極”時,另一個就稱 作“汲極”。 一些金屬氧化物具有半導體特性。具有半導體特性之 金屬氧化物包括例如氧化鎢、氧化錫、氧化銦、氧化鋅等 。包括氧化物半導體之薄膜電晶體具有高場效遷移率。如 -5- 201207530 此’藉由使用薄膜電晶體,可形成用於顯示裝置等的驅動 器電路。已知使用具有半導體特性的此種金屬氧化物來形 成通道形成區之薄膜電晶體(專利文件1及2 )。 [參考文件] [專利文件1]日本已出版專利申請案號2007-123861 [專利文件2]日本已出版專利申請案號2007-096055 【發明內容】 在彼此不同的複數個電路形成在絕緣表面上之例子中 ’例如在像素部和驅動器電路係形成在一基板上之例子中 ’像素部中的薄膜電晶體需要絕佳的交換特性(如、高開 關比),及驅動器電路中的薄膜電晶體需要高操作速度。 隨著顯示裝置的清晰度增加,以高速操作驅動器電路中的 薄膜電晶體較佳,因爲顯示影像的寫入時間尤其被降低。 目的係爲了設置主動矩陣式液晶顯示裝置,其中複數 種電路係形成在一基板上,以及複數種薄膜電晶體係設置 對應於複數種電路的特性。 另外,另一目的係爲了降低包括上述主動矩陣式液晶 顯示裝置中的氧化物半導體膜之薄膜電晶體的電特性變化 〇 本發明的一實施例爲主動矩陣式顯示裝置,其在一基 板上包括驅動器電路部和顯不部(亦稱作像素部)。驅動 器電路部包括:用於驅動器電路的薄膜電晶體(驅動器電 路薄膜電晶體)’其中閘極電極層、源極電極層、和汲極 -6- 201207530 電極層係使用金屬導電膜所形成,及半導體層係使用氧化 物半導體所形成;以及用於驅動器電路的配線,其係使用 金屬導電膜所形成。顯示部包括用於像素的薄膜電晶體( 下面稱作像素薄膜電晶體),其中源極電極層和汲極電極 層係使用氧化物導體所形成,及半導體層係使用氧化物半 導體所形成。 作爲像素薄膜電晶體和驅動器電路薄膜電晶體的每一 個,使用具有底閘極結構的薄膜電晶體。像素薄膜電晶體 爲反向共面(亦稱作底接觸)薄膜電晶體,其中氧化物半 導體層被設置成在源極電極層和汲極電極層上並且與源極 電極層和汲極電極層重疊。 根據本發明,可製造主動矩陣式液晶顯示裝置,其中 複數個像素電極係設置在一基板上,及形成電連接到像素 電極之像素薄膜電晶體。 上述主動矩陣式液晶顯示裝置可以是全彩液晶顯示裝 置,其係藉由利用液晶夾置在形成主動矩陣式電路的基板 和面向基板且被設置有光學膜(尤其是濾色器和發出白光 的光源)的基板之間的此種結構。如所說明一般,在藉由 通過濾色器的光發射執行顯示之例子中,像素薄膜電晶體 的閘極電極層、源極電極層、和汲極電極層係使用透光導 電膜所形成,藉以可增加孔徑比。此處’濾色器非意指包 括除了黑色矩陣及/或保護膜以外的具有三種顏色(如、 紅濾色器、藍濾色器、及綠濾色器)之濾色器層的整個膜 ,而是具有一種顏色的濾色器。 201207530 驅動器電路薄膜電晶體具有不同於像素薄膜電晶體的 結構’其爲底閘極薄膜電晶體,其中氧化物絕緣層被設置 成與暴露在源極電極層和汲極電極層之間的氧化物半導體 層接觸。 在驅動器電路薄膜電晶體中,汲極電極層係使用諸如 Ti (鈦)膜等金屬導電膜所形成,以局部與氧化物半導體 層的上表面接觸’使得氧不足區之高電阻汲極區(亦稱作 HRD區)係形成在與汲極電極層重疊的部位中。尤其是, 高電阻汲極區的載子濃度在lxl018/cm3至lxl〇2l/cm3 (含 )(較佳的是,lxl〇18/cm3至lxl〇2G/cm3 (含))範圍內 ’其至少高於通道形成區的載子濃度(等於或高於lx 1 01 4/cm3及低於1 X 1 018/cm3 )。需注意的是,此說明書中 之載子濃度的値係在室溫中藉由霍爾效應測量所獲得。 另外,源極電極層局部與氧化物半導體層的上表面接 觸,使得氧不足區之高電阻源極區(亦稱作H R S區)係形 成在與源極電極層重疊的部位中。 此說明書所揭示之本發明的一實施例爲主動矩陣式液 晶顯示裝置,其在一基板上包括:包括第一薄膜電晶體的 像素部,及包括具有不同於第一薄膜電晶體的結構之第二 薄膜電晶體的驅動器電路。第一薄膜電晶體包括:閘極電 極層,在基板上;閘極絕緣層,在閘極電極層上;源極電 極層和汲極電極層,在閘極絕緣層上;氧化物半導體層, 其在閘極絕緣層上,且與源極電極層和汲極電極層重疊; 氧化物絕緣層,其與氧化物半導體層接觸;以及像素電極 -8- 201207530 層,其在氧化物絕緣層上,且電連接到汲極電極層。在第 一薄膜電晶體中,閘極電極層、閘極絕緣層、氧化物半導 體層、源極電極層、汲極電極層、和氧化物絕緣層的至少 其中之一具有透光特性。 利用上述結構,可解決上述問題的至少其中之一。 需注意的是,此說明書中諸如“第一 ”及“第二”等序數 係爲了方便而使用,並不表示步驟的順序或層的堆疊順序 。此外,此說明書中的序數並不表示指定本發明的特別名 稱。 在上述結構中,連接電極層係可設置在像素電極層和 汲極電極層之間。連接電極層係可由含選自A1 (鋁)、Cr (鉻)、Cu (銅)、Ta (姐)、Ti (鈦)、Mo (鉬)、 及W (鎢)的元素作爲其主要成分之金屬膜,含有元素的 任一個的合金膜,或包括元素的任一個之組合的堆疊膜所 形成。另外’第一薄膜電晶體的源極電極層和汲極電極層 係可使用氧化銦、氧化銦錫、氧化銦鋅、或氧化鋅所形成 〇 驅動器電路薄膜電晶體之第二薄膜電晶體的源極電極 層和汲極電極層係使用諸如選自Ti、Mo、W、Al、Cr、Cu 、及Ta的元素、包括元素的任一個作爲成分之合金、包括 兀素的任一個之組合之合金等金屬材料所形成。源極電極 層和汲極電極層的每一個並不侷限於含有上述元素之單層 ,而可以是雨或多層之堆疊。 另外,第二薄膜電晶體具有源極電極層和汲極電極層 -9- 201207530 未與氧化物半導體層的通道形成區重疊之結構。而且,充 作通道保護層之氧化物絕緣層的寬度小於源極電極層的側 表面和面向源極電極層的側表面之汲極電極層的側表面之 間的距離。當爲了驅動器電路薄膜電晶體的較高速度操作 ,將充作通道保護層的氧化物絕緣層設計成具有小寬度( 通道長度方向中的長度)時,源極電極層的側表面和面向 源極電極層的側表面之汲極電極層的側表面之間的距離亦 被縮短,其使源極電極層和汲極電極層之間可能短路。因 此,增加側表面之間的距離是有效的。此外,藉由使用以 高速操作之薄膜電晶體,電路的整合程度被提高。 在上述結構中,第二薄膜電晶體包括氧化物半導體層 和在氧化物半導體層上的氧化物絕緣層,及氧化物半導體 層的通道形成區和周邊部係與氧化物絕緣層接觸。在氧化 物半導體層的通道形成區上並且與之接觸的氧化物絕緣層 充作通道保護層。 另外,在上述結構中,藉由使用濺鍍方法所形成之無 機絕緣膜被用於充作驅動器電路薄膜電晶體的通道保護層 之氧化物絕緣層。典型上,使用氧化矽膜、氧氮化矽膜、 氧化鋁膜、氮氧化鋁膜等。 另一選擇是,第二薄膜電晶體可具有氧化物導電層係 設置在氧化物半導體層和源極電極層之間以及在氧化物半 導體層和汲極電極層之間的各自部位中之結構。此種結構 能夠降低接觸電阻,利用此,可製造能夠高速操作的電晶 體。需注意的是,氧化物導電層含有氧化鋅但非氧化銦作 -10- 201207530 爲成分較佳。此種氧化物導電層係可使用氧化鋅、氧化鋅 鋁、氮氧鋅鋁、或氧化鋅鎵所形成。 驅動器電路薄膜電晶體的氧化物半導體層具有區域( 即、第三區),其中氧化物半導體層的上表面未與氧化物 絕緣層、汲極電極層、和源極電極層重疊。通道長度方向 中之此第三區的長度視氧化物半導體層被圖案化的位置以 及汲極電極層和源極電極層被圖案化的位置而定。當此第 三區在通道長度方向中具有大長度時,驅動器電路薄膜電 晶體的斷開電流可被降低。相反地,當此第三區在通道長 度方向中具有小長度時,可增加驅動器電路薄膜電晶體的 操作(交換)速度。 與第三區接觸之絕緣層亦由藉由諸如濺鍍法等物理沈 積法所形成之無機絕緣膜所形成。典型上,使用氮化矽膜 、氧氮化矽膜、氮化鋁膜等。在此沈積中,藉由在大氣或 沈積材料中盡可能降低氫濃度(不僅獨立存在的氫分子之 濃度亦包括包含在化合物中的氫濃度),希望欲形成的膜 能夠具有足夠低的氫濃度。尤其是,欲形成的膜中之氫濃 度從 lxlO12 atoms/cm3 至 lxl〇18 atoms/cm3 (含)較佳。 需注意的是,氧化物半導體層係可使用以 InM〇3(ZnO)w (m>0及m不是整數)所表不的薄膜所形成, 及藉由將此種薄膜用於氧化物半導體層,可製造薄膜電晶 體。需注意的是,Μ表示選自Ga (鎵)、Fe (鐵)、Ni( 鎳)、Mn (錳)、及Co (鈷)的一金屬元素或者複數個 金屬元素。作爲例子,Μ可以是Ga或可除了 Ga以外還包括 -11 - 201207530 上述金屬元素,例如,Μ可以是Ga和Ni或者Ga和Fe。而且 ,在上述氧化物半導體中,在一些例子中,除了含有作爲 Λ/的金屬元素以外,還含有諸如Fe或Ni等過渡金屬元素或 者過渡金屬的氧化物作爲雜質元素。在此說明書中,例如 ,包括In、Ga、及Zn的氧化物半導體被稱作In-Ga-Zn-Ο爲 基的氧化物半導體,及其薄膜被稱作In-Ga-Ζη-Ο爲基的膜 。In-Ga-Zn-O爲基的氧化物半導體可包括另一元素。 作爲應用到氧化物半導體層之金屬氧化物,除了上述 之外還可應用下面氧化物半導體:In-Sn-Ο爲基的金屬氧 化物、In-Ga-O爲基的金屬氧化物、In-Sn-Zn-O爲基的金屬 氧化物、In-Al-Ζη-Ο爲基的金屬氧化物、Sn-Ga-Zn-O爲基 的金屬氧化物、Al-Ga-Zn-O爲基的金屬氧化物、Sn-Al-Zn-0爲基的金屬氧化物、In- Zn-Ο爲基的金屬氧化物、Sn-Zn-〇爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、In-Ο爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、及Zn-Ο爲基的 金屬氧化物。矽可含在使用上述金屬氧化物所形成之氧化 物半導體層中。 實現上述結構之本發明的一實施例爲用以製造主動矩 陣式液晶顯示裝置之方法,其包括以下步驟:將第一閘極 電極層和第二閘極電極層形成在具有絕緣表面之基板上; 將閘極絕緣層形成在第一閘極電極層和第二閘極電極層上 ;將第一源極電極層和第一汲極電極層形成在閘極絕緣層 上,以與第一閘極電極成重疊;將第一氧化物半導體層和 第二氧化物半導體層形成在閘極絕緣層上,第一氧化物半 -12- 201207530 導體層與第一閘極電極層、第一源極電極層的一部分、和 第一汲極電極層的一部分重疊,而第二氧化物半導體層與 第二閘極電極層重疊;形成氧化物絕緣層,其與第一氧化 物半導體層的一部分和第二氧化物半導體層的上表面和側 表面接觸;將第二源極電極層和第二汲極電極層形成在第 二氧化物半導體層上;以及將像素電極層形成在氧化物絕 緣層上,以電連接到第一汲極電極層。 在上述製造步驟的結構中,在執行氧化物層的脫水作 用或除氫作用之後,形成與第一氧化物半導體層和第二氧 化物半導體層接觸之氧化物絕緣層,卻未暴露至空氣,以 防止水和氫再次結合到氧化物半導體層內。 在此說明書中,“除氫作用”不表示只藉由熱處理去除 H2。爲了方便,去除Η、OH等亦被稱作“脫水作用或除氫 作用”。 氧化物半導體層包含或多或少的氫或水,其依據膜形 成法而定,及所含有的氫或水之某一些充作供應電子的施 體。在諸如氮等鈍氣或稀有氣體(諸如氬或氦等)的大氣 中執行熱處理之例子中,氧化物半導體層所含有的氫或水 被去除。此外,藉由此熱處理,氧化物半導體層變成氧不 足型,使得氧化物半導體層變成低電阻氧化物半導體層, 即、η型(ιΓ型等)氧化物半導體層。 之後’形成與氧化物半導體層接觸之氧化物絕緣膜, 藉以使氧化物半導體層在氧過量狀態中;因此,設置高電 阻氧化物半導體層、即、i型氧化物半導體層。結果,可 -13- 201207530 設置包括具有高電特性和高可靠度之薄膜電晶體的半 裝置。 作爲脫水作用或除氫作用,以高於或等於3 50〇C 於或等於425°C較佳及低於或等於700。(:的溫度,在諸 等鈍氣或稀有氣體(諸如氬或氦等)的大氣中執行熱 ,使得氧化物半導體層所含有之諸如濕氣等雜質被降 當藉由使用熱去吸附光譜學(TDS )時,氣體被 (以室溫到450°C的範圍之溫度),此氣體係從已適 過脫水作用或除氫作用之氧化物半導體層排放,指示 排放之兩峰値的約3 0 0 ° C之至少一峰値未偵測到。 需注意的是,較佳的是,在氧化物半導體層持續 保持在執行脫水作用或除氫作用之爐中的同時,溫度 氧化物半導體層上執行脫水作用或除氫作用之加熱溫 降到室溫,卻未暴露至空氣,以防止水或氫再次結合 化物半導體層內。而且,執行脫水作用或除氫作用在 物半導體層中產生氧不足(即、變成氧不足型),使 化物半導體層變成低電阻(即、η型)氧化物半導體 然後,藉由形成與氧化物半導體層接觸的氧化物絕緣 氧化物半導體層的電阻被增加;即、獲得i型氧化物 體層。當藉由使用此種氧化物半導體形成薄膜電晶體 薄膜電晶體的臨界電壓(Vth )具有正値;如此,可 所謂的正常關交換元件。對顯示裝置中所使用的薄膜 體而言,通道被形成有正値的臨界電壓並且盡可能接 是理想的。
導體 、高 如氮 處理 低。 分析 當經 水的 不斷 從在 度下 到氧 氧化 得氧 層。 膜, 半導 時, 實現 電晶 近0V 14- 201207530 需注意的是,若薄膜電晶體的臨界電壓是負的,則薄 膜電晶體可能在所謂的正常開狀態;換言之,甚至當閘極 電壓是0V時,電流仍在源極電極和汲極電極之間流動。在 主動矩陣式顯示裝置中,包括在電路中之薄膜電晶體的電 特性是重要的,及顯示裝置的性能依賴電特性。 在薄膜電晶體的電特性之中,臨界電壓尤其重要。在 使用η通道薄膜電晶體作爲例子之情況中,當即使場效遷 移率高時,臨界電壓仍明顯是高的或負値時,難以控制電 路。臨界値高之薄膜電晶體無法在低驅動電壓中充作開關 ,及可以是負載。 在η通道薄膜電晶體的例子中,較佳的是,通道未由 施加0V電壓所形成,而是藉由施加+1 V至+5 V的正値來形 成,然後汲極電流開始流動。不是除非驅動電壓被增加到 + 10 v或更高否則不形成通道之電晶體,也不是甚至藉由 施加負電壓而形成通道和汲極電流流動之電晶體適合電路 中所使用的薄膜電晶體。 當溫度從執行脫水作用或除氫作用的加熱溫度減少到 室溫之大氣可改變成不同於加熱溫度的氣體大氣之氣體大 氣。例如,在氮大氣中執行脫水作用或除氫作用,然後可 藉由以高純度氧氣、高純度Ν20氣體、或超乾空氣(具有 露點-40°c或更低,-60°C或更低較佳)充塡爐來執行冷卻 〇 薄膜電晶體的電特性係藉由使用在藉由用以執行脫水 作用或除氫作用的加熱處理降低膜所含有的濕氣之後,在 -15- 201207530 實質上未含有濕氣之乾燥大氣中(具有露點-40°C或更低 ,-60°C或更低較佳)慢速冷卻(或冷卻)的氧化物半導 體膜來提高,及實現可以大量生產之高性能薄膜電晶體。 在一些像素部包括複數個薄膜電晶體之主動矩陣式顯 示裝置中,像素部具有一薄膜電晶體的閘極電極連接到另 一薄膜電晶體的源極配線或汲極配線之部位。另一選擇是 ,在一些驅動器電路包括薄膜電晶體之主動矩陣式顯示裝 置中,具有一薄膜電晶體的閘極電極連接到薄膜電晶體的 源極配線或汲極配線之部位。 因爲薄膜電晶體容易由於靜電等而被破壞,所以用以 保護像素部中的薄膜電晶體之保護電路設置在用於閘極線 或源極線相同的基板上較佳。保護電路被形成有包括氧化 物半導體層之非線性元件較佳。 在本發明的一實施例之半導體裝置中,包括驅動器電 路薄膜電晶體之驅動器電路部以及包括像素薄膜電晶體之 像素部係形成在一基板上。如此,可降低製造主動矩陣式 顯示裝置的成本。 藉由使用經過用以執行脫水作用或除氫作用之熱處理 的氧化物半導體層,可製造高度可靠的主動矩陣式顯示裝 置’其中具有絕佳電特性之高度可靠的薄膜電晶體充作交 換元件。而且,可製造主動矩陣式顯示裝置,其中像素薄 膜電晶體和驅動器電路薄膜電晶體係形成在一基板上,及 薄膜電晶體具有對應於各自電路的結構。 -16- 201207530 【實施方式】 下面,將參考附圖詳細說明本發明的實施 本發明並不侷限於下面說明,精於本技藝之人 白,只要不違背本發明的精神和範疇,可以各 此處所揭示之模式和細節。因此,本發明不被 於實施例的說明。需注意的是,在此說明書的 同部位或具有類似功能的部位係以相同參考號 及可省略其說明。 (實施例1 ) 在此實施例中,參考圖1A至1E說明主動矩 置及其製造方法的一實施例。圖1E圖解具有在 製造的不同結構之兩薄膜電晶體的橫剖面結構 圖1 E所示之薄膜電晶體1 2具有底閘極結構 。另外,薄膜電晶體1 3具有被稱作底接觸型之 的其中之一(亦稱作反向共面型)。 在具有絕緣表面的基板1上,設置在像素 晶體1 3包括閘極電極層3 a、閘極絕緣層4、包 區之氧化物半導體層8b、源極電極層5 a、和汲 。此外,設置覆蓋薄膜電晶體1 3且與氧化物半 上表面和側表面接觸之氧化物絕緣層7 b。 另外,設置在像素中之薄膜電晶體1 3被說 極薄膜電晶體;然而,視需要可使用包括複數 區之多閘極薄膜電晶體。 例。然而, 士應容易明 種方式修改 解釋成侷限 圖式中,相 碼來表示, 陣式顯示裝 一基板上所 之例子。 的其中之一 底閘極結構 中之薄膜電 括通道形成 極電極層5 b 導體層8b的 明作單一閘 個通道形成 -17- 201207530 需注意的是,氧化物半導體層8b係形成在源極電極層 5 a和汲極電極層5b上並且與源極電極層5 a和汲極電極層5b 局部重疊。氧化物半導體層8b與閘極電極層3a重疊,具有 閘極絕緣層4插入在其間。設置在像素中之薄膜電晶體1 3 的通道形成區爲氧化物半導體層8b的區域,其係在源極電 極層5a的側表面和面向源極電極層5a的側表面之汲極電極 層5b的側表面之間,即、與閘極絕緣層4接觸並且與閘極 電極層3a重疊之區域》 爲了使用透光薄膜電晶體作爲薄膜電晶體1 3來實現具 有高孔徑比之液晶顯示裝置,使用透光導電膜形成源極電 極層5a和汲極電極層5b。 而且,透光導電膜亦被用於薄膜電晶體13中的閘極電 極層3a。在此說明書中,對可見光具有透光特性之膜爲具 有透射比爲75 %至100% (含)的厚度之膜。當膜具有導電 性時,膜亦被稱作透明導電膜。另一選擇是,可使用對可 見光半透明之導電膜。對可見光半透明意謂可見光透射比 等於或高於50%及低於75%。 另外,在具有絕緣表面的基板1上,設置在驅動器電 路中之薄膜電晶體1 2包括閘極電極層2 a、閘極絕緣層4、 氧化物半導體層6a、源極電極層9a、及汲極電極層9b。氧 化物半導體層6a包括至少通道形成區8a、高電阻源極區 11a、和高電阻汲極區lib。另外,亦設置與通道形成區8a 接觸之氧化物絕緣層7a。絕緣層10被設置在源極電極層9a 和汲極電極層9b上。 -18· 201207530 與氧化物絕緣層7b重疊之氧化物半導體層6a中的第一 區11c和% —區lid像通道形成區8a —樣在氧過量狀態,及 用以降低漏電流和寄生電容。與絕緣層1 0接觸之氧化物半 導體層6a中的第三區lie係設置在通道形成區8a和高電阻 源極區1 1 a之間。與絕緣層1 0接觸之氧化物半導體層6 a中 的第四區Ilf係設置在通道形成區8a和高電阻汲極區lib之 間。與絕緣層1 0接觸之氧化物半導體層6a中的第三區1 1 e 和第四區1 1 f能夠降低斷開電流。 通常,通道保護薄膜電晶體、源極電極層、和汲極電 極層係形成與通道保護層重疊。在此種結構中,需要使通 道保護層的寬度變窄,以縮短通道形成區的通道長度L。 然而,當源極電極層和汲極電極層設置在具有狹窄寬度的 通道保護層上時,源極電極層和汲極電極層會在通道保護 層上短路。在此實施例中,可藉由利用充作通道保護層之 具有狹窄寬度的氧化物絕緣層7a、源極電極層9a、和汲極 電極層9b未彼此重疊之結構來解決上述問題。 需注意的是,在圖1 E中,在氧化物絕緣層7 a和閘極電 極層2a之間與閘極絕緣層夾置在一起的氧化物半導體層6a 之區域被稱作通道形成區。因此,薄膜電晶體12的通道長 度L等於通道長度方向中之氧化物絕緣層7a的長度。需注 意的是,氧化物絕緣層7a在圖1 E的橫剖面圖中被圖解成具 有梯形形狀,及薄膜電晶體12的通道長度L爲梯形的底邊 之長度。 下面,將參考圖1 A至1E說明在一基板上製造薄膜電晶 -19- 201207530 體12及13之處理。 首先,在導電膜形成在具有絕緣表面的基相 ,以第一光致微影步驟形成閘極電極層2a及2b。 是,可利用以噴墨法形成抗蝕遮罩之方法來取代 當以噴墨法形成抗蝕遮罩時未使用光遮罩,如此 造成本。 作爲閘極電極層2a及2b的材料,具有含選自 Ta、Ti、Mo、或W的元素作爲其主要成分之金屬 述元素之合金、包括組合這些元素的任一種之合: 在使用玻璃基板作爲基板1之例子中,在梢 的熱處理之溫度高的例子中可使用應變點爲730 者。作爲玻璃基板,例如使用諸如鋁矽酸鹽玻璃 酸鹽玻璃、或鋇硼矽酸鹽玻璃等玻璃材料。另一 可使用結晶玻璃等。 需注意的是,通常藉由含有氧化鋇(BaO) 酸的量多,可獲得更實用的耐熱性玻璃基板。因 含有BaO的量比B203的量多之玻璃材料較佳。 另一選擇是,可使用諸如陶瓷基板、石英基 寶石基板等絕緣體所形成的基板作爲基板1。 充作基膜之絕緣膜可設置在基板1和閘極電 2b之間。基膜用以防止雜質元素從基板1擴散, 選自氮化矽膜、氧化矽膜、氧氮化矽膜、和氮氧 一膜或堆疊膜來形成。 接著,具有透光特性之導電膜被形成,以覆 ΐ 1上之後 需注意的 此步驟。 可降低製 Al 、 Cr 、 、包括上 金等。 後欲執行 °C或更高 、鋁硼矽 選擇是, 的量比硼 此,使用 板、或藍 極層2a及 及可使用 化矽膜之 蓋閘極電 -20- 201207530 極阻同作化3a 電電相用氧 、 極線2b使的2b 閘配層被成 、 成低極膜形 l2a 形降電電後間層 來 了極導稍其極 驟爲閘之與在電 步,與性3a入極 影中用特層 f 聞 微例使光極層在 致施係透電緣成 光實線有極絕形 二此配具閘極係 第在極及,閘 4 行。閘,料有層 執3b之成材具緣 及層中形的,絕 以極部來 3#極 , 電素膜層重閘 2b極像電極層 , 及閘在導電體著 2a和置屬極導接 層3a設金閘半 極層,的爲物 、及3b上。藉由諸如CVD法或濺鍍法等物理蒸氣沈積( PVD )法’閘極絕緣層4可被形成具有單層的氧化矽層、 氮化矽層、氮氧化矽層、或氧氮化矽層,或者其疊層。例 如’氮氧化矽層係可使用SiH4、氧、及氮作爲沈積氣體, 藉由電漿CVD法來形成。閘極絕緣層4的厚度大於或等於 1 00 nm和小於或等於5 00 nm。在使用疊層的例子中,例如 ’具有厚度大於或等於50 nm及小於或等於200 nm之第一 閘極絕緣層以及具有厚度大於或等於5 nm及小於或等於 3 00 nm之第二閘極絕緣層被堆疊。 在此實施例中,使用氮氧化矽(SiON )(其中氮濃度 小於氧濃度),藉由使用電漿CVD法,閘極絕緣層4被形 成具有厚度1 OOnm。 需注意的是,閘極絕緣層4中的氫濃度足夠低到防止 氫擴散到形成在其上之氧化物半導體層內較佳。因此,使 用可在沈積材料或大氣中包括極低的氫或未包括之狀態中 能夠執行的諸如濺鍍法、雷射消融法(亦稱作雷射濺鍍法 )、或真空蒸發法等等物理蒸氣沈積(PVD)法較佳。 -21 - 201207530 接著,透光導電膜係形成在閘極絕緣層4上,然後執 行第三光致微影步驟,使得源極電極層5a和汲極電極層5b 被形成(見圖1 A )。作爲透光導電膜之材料,可利用例如 In-Sn-Ο爲基的金屬氧化物、In-Sn-Zn-Ο爲基的金屬氧化物 、In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-Ο爲基的金屬 氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-Al-Zn-Ο爲基 的金屬氧化物、In- Ζη-0爲基的金屬氧化物、Sn-Zn-Ο爲基 的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、In-o爲基的 金屬氧化物、Sn-Ο爲基的金屬氧化物、或Ζη-0爲基的金屬 氧化物等透射可見光之導電材料,及在50 nm至3 00 nm ( 含)的範圍中選擇其膜厚度。當利用濺鍍法時,使用含2 wt%至10 wt% (含)的Si02之目標,以及含有抑制結晶的 SiOx ( x>0 )在透光導電膜中,以在稍後步驟中用於脫水 作用或除氫作用的熱處理時防止結晶來執行沈積較佳。 接著,藉由第四光致微影步驟選擇性蝕刻閘極絕緣層 4,使得到達閘極電極層2b的接觸孔被形成如圖1 B所示一 般。 具有厚度5 nm至200 nm (含)、10 nm至20 nm (含) 較佳之氧化物半導體膜係形成在閘極絕緣層4上。當氧化 物半導體膜的厚度是50 nm或更小時,甚至當執行用於脫 水作用或除氫作用的熱處理時,氧化物半導體膜仍可保持 在非晶狀態。 下面的膜被用於氧化物半導體膜:In-Ga-Ζη-Ο爲基的 氧化物半導體膜:In-Sn-Zn-Ο爲基的氧化物半導體膜;In_ -22- 201207530
Al-Ζη-Ο爲基的氧化物半導體膜,Sn-Ga-Zn-Ο爲基的氧化ι 物半導體膜;Al-Ga-Ζη-Ο爲基的氧化物半導體膜;sn-Al-Zn-O爲基的氧化物半導體膜:In- Ζη-0爲基的氧化物半導 體膜;In-Ga-Ο爲基的氧化物半導體膜;Sn-Zn-Ο爲基的氧 化物半導體膜;Al-Ζη-Ο爲基的氧化物半導體膜;In•◦爲 基的氧化物半導體膜;Sn-Ο爲基的氧化物半導體膜;及 Ζη-0爲基的氧化物半導體膜。另一選擇是,氧化物半導體 膜係可在稀有氣體(典型上爲氬)大氣、氧大氣、或包括 稀有氣體(典型上爲氬)及氧的大氣中藉由濺鍍法來形成 〇 當利用濺鍍法時,使用含2 w t %至1 0 w t % (含)的 Si〇2之目標,以及含有抑制結晶的SiOx ( x>0 )在氧化物 半導體中,以在稍後步驟中用於脫水作用或除氫作用的熱 處理時防止結晶來執行沈積較佳。 在此實施例中,在下列條件下,使用包括In、Ga、及 Zn ( In: Ga:Zn=l :1:0.5[at%])之氧化物半導體目標來執行 膜沈積:基板和目標之間的距離爲100mm、壓力爲0.6 Pa 、直流(DC )電源爲0 · 5 kW、及大氣爲氧(氧的流率爲 1〇〇% )。需注意的是,脈衝式直流電(DC )電源較佳, 因爲膜形成中所產生的粉末物質(亦稱作粒子)可被降低 ,及可使膜厚度均勻。在此實施例中,在上述條件下形成 具有厚度15 nm之In-Ga-Zn-Ο爲基的非單晶膜。 濺鍍法的例子包括RF濺鍍法,其中使用高頻電源作爲 濺鍍電源;DC濺鍍法;及脈衝是DC濺鍍法,其中以脈衝 -23- 201207530 方式施加偏壓。RF濺鏟法主要用在形成絕緣膜時,及DC 濺鍍法主要用在形成金屬導電膜時。 此外,亦具有多源濺鍍設備,其中可設定複數個不同 材料的目標。利用多源濺鍍設備,可在同一室中形成不同 材料的膜以成堆疊,或者可在同一室中同時藉由複數種材 料的放電來形成膜。另外,具有反應性濺鍍法,其中由目 標材料所濺鍍的元件與濺鍍大氣反應。 此外,具有濺鍍設備,被設置有磁性系統在室內且被 用於磁電管濺鍍;濺鍍設備,被用於使用藉由使用微波所 產生的電漿卻不使用輝光放電之ECR濺鍍。 而且,作爲藉由濺鍍法之沈積方法,亦具有反應性濺 鍍法,其中在沈積期間目標物質和濺鍍氣體成分彼此起化 學反應,以形成其薄的化合物膜:偏壓濺鍍法,其中在沈 積期間亦施加電壓到基板。 可將這些方法的任一個用於形成氧化物半導體膜。需 注意的是,在藉由濺鍍法形成氧化物半導體膜之前,藉由 引進氬氣和產生電漿之反向濺鍍來去除閘極絕緣層4的表 面上之濕氣 '有機物質、灰塵等。反向濺鍍意指在未施加 電壓到目標側之下,使用RF電源施加電壓到基板側,使得 電漿產生在基板四周以修改表面之方法。需注意的是,可 使用氮、氦、氧等來取代氬大氣。可在其他沈積步驟之前 執行反向濺鍍,並不侷限於在形成氧化物半導體膜之前的 步驟。 需注意的是,在此實施例中,藉由第四光致微影步驟 -24- 201207530 選擇性蝕刻閘極絕緣層,以形成到達閘極電極層2b的接觸 孔;然而,本發明並不特別侷限於此。可藉由使用形成在 藉由蝕刻氧化物半導體膜所形成的氧化物半導體層上之抗 蝕遮罩來形成到達閘極電極層2b的接觸孔;在那時,執行 反向濺鍍以去除附著在氧化物半導體層的表面和閘極絕緣 層4上之抗蝕劑剩餘物等較佳。 另一選擇是,可執行如下:氧化物半導體膜係形成在 閘極絕緣層上,抗蝕遮罩係形成在氧化物半導體膜上,形 成到達閘極電極層2b的接觸孔,然後去除抗蝕遮罩,之後 在氧化物半導體膜上再次形成抗蝕遮罩,及將氧化物半導 體膜選擇性蝕刻成島型氧化物半導體層。 在此實施例中,藉由以第四光致微影步驟選擇性蝕刻 閘極絕緣層4來形成到達閘極電極層2b之接觸孔;因此, 較佳的是,在形成接觸孔之後,可在鈍氣大氣(氮、或氦 、氖、氬等)中執行熱處理(以大於或等於400°C )以去 除包含在閘極絕緣層4中的諸如氫和水等雜質之後形成氧 化物半導體膜。 然後,藉由第五光致微影步驟將氧化物半導體膜處理 成島型氧化物半導體層。用以形成島型氧化物半導體層之 抗蝕遮罩係可藉由噴墨法來形成。當以噴墨法來形成抗蝕 遮罩時未使用光遮罩,如此能夠降低製造成本。氧化物半 導體膜的蝕刻可以是濕蝕刻或者乾蝕刻。 作爲乾蝕刻的蝕刻氣體,使用含有氯之氣體較佳(以 氯爲基的氣體,諸如氯(Cl2 )、氯化硼(BC13 )、氯化 -25- 201207530 矽(SiCl4)、或四氯化碳(CC14)等)。 另一選擇是,可使用含有氟的氣體(以氟爲基的氣體 ,諸如四氟化碳(cf4 )、氟化硫(sf6 )、氟化氮(nf3 )、或三氟甲烷(CHF3 )等);溴化氫(HBr):氧(02 );添加諸如氦(He)或氬(Ar)等稀有氣體之這些氣體 的任一個等等。 作爲乾蝕刻方法,可使用平行板RIE (反應性離子蝕 刻)法或ICP (電感式耦合電漿)蝕刻法。爲了將膜蝕刻 成想要的形狀,適當調整蝕刻條件(施加到線圈形電極之 電力量,施加到基板側上之電極的電力量,基板側上的電 極之溫度等)。 作爲用於濕蝕刻之蝕刻劑,可使用磷酸、醋酸、及硝 酸的混合溶液。此外,亦可使用ITO07N (由ΚΑΝΤΟ CHEMICAL CO.,INC.所生產)。 藉由清洗將濕蝕刻時所使用的蝕刻劑與所蝕刻材料一 起被去除。可將包括所去除的材料之蝕刻劑的廢棄液體淨 化,及可再使用這些材料。當在蝕刻之後從廢棄液體收集 包括在氧化物半導體中之諸如銦等材料且再使用時,可有 效使用資源及可降低成本。 爲了將膜蝕刻成想要的形狀,可依據材料適當調整蝕 刻條件(諸如蝕刻劑、蝕刻時間、及溫度等)。 接著,氧化物半導體層經過脫水作用或除氫作用。以 4〇0°C或更高及低於700°C、425°C或更高較佳之溫度執行 用於脫水作用或除氫作用之第一熱處理。需注意的是,當 -26- 201207530 其溫度高於或等於42 5 °C時,可執行熱處理達一小時或更 短,但是當溫度低於42 5 °C時,將熱處理執行一小時以上 較佳。 此處,在將基板引進熱處理設備的其中之一的電爐內 ,以及氧化物半導體層在氮大氣中經過熱處理之後,在未 暴露至空氣之下,藉由冷卻氧化物半導體層來防止水和氫 再次結合到氧化物半導體層內。在此實施例中,從執行氧 化物半導體層的脫水作用或除氫作用之熱溫度到足夠防止 水的再次結合之溫度持續不斷使用一爐。尤其是,以 100°c或更多而在氮大氣中執行慢速冷卻,直到溫度變成 低於加熱溫度爲止。可在稀有氣體大氣(諸如氦、氖、或 氬等)中執行脫水作用或除氫作用,並未侷限於氮大氣。 需注意的是,熱處理設備並不侷限於電爐,可包括藉 由來自諸如電阻加熱元件等加熱元件的熱傳導或熱輻射來 加熱欲處理的物體之裝置。例如,可使用RTA (快速熱退 火)設備,諸如GRTA (氣體快速熱退火)設備或LRTA ( 燈快速熱退火)等。LRTA設備爲藉由從諸如鹵素燈、金 屬鹵化物燈、氙弧光燈、碳弧光燈、高壓鈉燈、或高壓水 銀燈等燈所發出的光之輻射(電磁波)來加熱欲處理的物 體之設備。GRT A設備爲使用高溫氣體之熱處理設備。作 爲氣體,使用不因爲熱處理而與欲處理的物體起反應之鈍 氣,諸如氮或諸如氬等稀有氣體等等。 需注意的是,在第一熱處理中,在大氣之氮或諸如氦 、氖、或氬等稀有氣體中未含有水、氫、碳氫化合物等較 -27- 201207530 佳。另一選擇是,引進到熱處理設備內之氮或諸如氦、氖 、或氬等稀有氣體具有純度6N( 99.9999% )或更多,7N (99.99999% )或更多較佳;也就是說,雜質濃度被設定 成1 ppm或更低,0.1 ppm或更低較佳。 依據第一熱處理的條件或者氧化物半導體層的材料, 在一些例子中,氧化物半導體層可被結晶成微晶膜或複晶 膜。在微晶膜的例子中,較佳的是,結晶成分對整個膜的 比例爲80%或更多(90%或更多更好)及被充塡,使得鄰 接微晶粒彼此接觸。依據第一熱處理的條件或者氧化物半 導體層的材料,在一些例子中,使整個氧化物半導體層在 非晶狀態中》 在第一熱處理之後,氧化物半導體層6a及6b變成氧不 足型,以成爲低電阻氧化物半導體層(見圖1B)。換言之 ,第一熱處理之後的氧化物半導體層之載子濃度高於剛沈 積之後的氧化物半導體膜之載子濃度;氧化物半導體層6a 及6b各個具有載子濃度lxl〇18/cm3或更多較佳。 依據第一熱處理的條件或者閘極電極層3 a及3b的材料 ,在一些例子中,閘極電極層3a及3b可被結晶成微晶膜或 複晶膜。例如,在使用氧化銦錫的膜作爲閘極電極層3a及 3b之例子中,藉由以450°C的第一熱處理達一小時來使它 們結晶,反之,在使用含氧化矽之氧化銦錫的膜作爲閘極 電極層3a及3b之例子中,未使它們結晶。 另一選擇是,可在氧化物半導體膜被處理成島型氧化 物半導體層之前,在氧化物半導體膜上執行第一熱處理。 •28- 201207530 在那時,在第一熱處理之後,從熱處理設備取出基板及將 其經過第五光致微影步驟。由於第一熱處理,所以減少氧 化物半導體的蝕刻率。 接著,藉由濺鍍法將氧化物絕緣膜形成在閘極絕緣層 4和氧化物半導體層6a及6b上。然後,藉由第六光致微影 步驟來形成抗蝕遮罩,及藉由選擇性蝕刻來形成氧化物絕 緣層7a及7b。之後,去除抗蝕遮罩(見圖1 C )。在此階段 ,在氧化物半導體層6a及6b中,具有與氧化物絕緣層7a及 7b接觸的區域。在這些區域之中,在具有閘極絕緣層4插 入其間之下,與氧化物絕緣層7a重疊且亦與閘極電極層2a 重疊之區域爲通道形成區8a。此外,同樣地也形成與覆蓋 氧化物半導體層的周邊部和側表面之氧化物絕緣層7b重疊 的第一區11c和第二區lid。藉由第六光致微影步驟,亦形 成到達閘極電極層2b的接觸孔以及到達汲極電極層5b的接 觸孔。 適當藉由濺鍍法等,可將氧化物絕緣膜形成至少1 nm 或更多之厚度,濺鍍法爲諸如水和氫等雜質未混合到氧化 物絕緣膜內之方法。在此實施例中,由濺鍍法形成氧化矽 膜作爲氧化物絕緣膜。膜形成時之基板溫度可從室溫到 300°C (含),及在此實施例爲l〇〇°C。可在稀有氣體(典 型上爲氬)大氣、氧大氣、或包括稀有氣體(典型上爲氬 )和氧之大氣中,藉由濺鍍法沈積氧化矽膜。而且,可使 用氧化矽目標或矽目標作爲目標。 例如,藉由使用矽目標,可在氧和稀有氣體的大氣中 -29- 201207530 ,藉由濺鍍法形成氧化矽膜。作爲被形成與降低電阻的氧 化物半導體層6a及6b接觸之氧化物絕緣膜,可使用未包括 諸如濕氣、氫離子、及OH·等雜質並且阻隔這些從外面進 入之無機絕緣膜。典型上,使用氧化矽膜、氧氮化矽膜、 氧化鋁膜、氮氧化鋁膜等。 在此實施例中,藉由使用具有純度6N及電阻率 0.01Ω cm之摻雜有圓柱複晶硼的矽目標之脈衝式DC濺鍍法 來執行膜沈積,在脈衝式DC濺鍍法中,基板和目標之間的 距離(T-S距離)爲89 mm,壓力爲0.4 Pa,直流(DC)電 源爲6 kW,及大氣爲氧(氧流率的比例爲1 〇〇% )。其膜 厚度爲3 0 0 π m。 接著,在鈍氣大氣或氮大氣中執行第二熱處理(較佳
的是’以200°C到400°C (含)的溫度,如、250。0:到350°C (含))。例如,在氮大氣中以2 50。(:執行第二熱處理達 —小時。在第二熱處理中,與氧化物絕緣層7b重疊之氧化 物半導體層6a的端部位以及與氧化物絕緣層7a重疊之氧化 物半導體層6a的部分在與氧化物絕緣層接觸的同時被加熱 〇 根據第二熱處理,在露出未與氧化物絕緣層重疊的氧 化物半導體層之部分同時施加熱。當在露出氧化物半導體 層6a處於氮大氣或鈍氣大氣中執行熱處理時,可進—步降 低露出部分的電阻。另外,與氧化物絕緣層7a及7b接觸之 部分被供應有氧(使其在氧過量狀態),及可具有較高的 電阻(變成i型氧化物半導體層)。需注意的是,氧化物 -30- 201207530 絕緣層7a被設置在氧化物半導體層6a的通道形成區上並且 與其接觸,及充作通道保護層。 需注意的是’只要在第六光致微影步驟之後,用以執 行第二熱處理之時序並不侷限於緊接在第六光致微影步驟 之後的時序。 接著,導電膜係形成在閘極絕緣層4、氧化物絕緣層 7a及7b、和氧化物半導體層6a上,藉由第七光致微影步驟 形成抗蝕遮罩,及選擇性執行蝕刻,使得源極電極層9a和 汲極電極層9b被形成(見圖1D)。 此外,如圖1 D所示,電連接到閘極電極層2b之連接電 極層9c以及電連接到汲極電極層5b之連接電極層9d被形成 。藉由濺鑛法 '真空蒸發法(如、電子束蒸發法等)、電 弧放電離子電鍍法、或噴灑法來形成導電膜》 作爲導電膜的材料,可使用選自Al、Cr、Cu、Ta、Ti 、Mo、及W之元素、含有這些元素作爲成分之合金、含有 這些元素組合之合金等。導電膜並不侷限於含有上述元素 之單層,亦可以是兩或多層。在此實施例中,堆疊鈦膜( 具有厚度100 nm )、鋁膜(具有厚度2 00 nm )、和鈦膜( 具有厚度100 nm)之三層導電膜被形成。可使用氮化鈦膜 來取代Ti (鈦)膜。 在第七光致微影步驟中,只有在氧化物半導體層上並 且與其接觸之導電膜的部位被去除。如此,當使用作爲鹼 性蝕刻劑之氨過氧化物混合物(例如,過氧化氫:氨:水 =5:2:2的混合溶液)等以只選擇性去除在氧化物半導體層 -31 - 201207530 上方並且與其接觸之導電膜的部分時,可選擇性去除金屬 導電膜,使得含In _G a-Ζη-0爲基的氧化物半導體之氧化物 半導體層能夠被留下。 用以形成源極電極層9a和汲極電極層9b之抗蝕遮罩係 可藉由噴墨法來形成。當以噴墨法形成抗蝕遮罩時未使用 光遮罩,如此能夠降低製造成本。 經由上述步驟,氧化物半導體層6a及6b的電阻被降低 ,及選擇性使電阻被降低之區域的部分變成在氧過量狀態 。結果,與氧化物絕緣層7a接觸之通道形成區8a變成i型, 與氧化物絕緣層7b接觸之氧化物半導體層6a的第一區11c 和第二區lid變成i型,及與源極電極層9 a重疊之高電阻源 極區1 la以及與汲極電極層9b重疊之高電阻汲極區1 lb以自 我對準方式來形成。 需注意的是,形成高電阻源極區1 1 a和高電阻汲極區 Ub之區域依據氧化物半導體層的厚度而有所不同。在氧 化物半導體層的厚度爲1 5 nm或更少之例子中,例如,與 源極電極層、汲極電極層、或導電層重疊之部分變成η型 (η_型)區。在氧化物半導體層的厚度爲30 nm至50 nm之 例子中,例如,在一些例子中,於與源極電極層、汲極電 極層、或導電層重疊之部分中,在源極電極層、汲極電極 層、或導電層附近形成η型區,而在n型區下方形成i型區 〇 此外,形成高電阻汲極區1 1 b (或高電阻源極區1 1 a ) ,藉以當驅動器電路被形成時可增加可靠度。尤其是,藉 -32- 201207530 由形成高電阻汲極區11 b,經由高電阻汲極區11 b,可從汲 極電極層到通道形成區逐漸改變導電性。因此,在使用連 接到用以供應高電源電位VDD之配線的汲極電極層操作薄 膜電晶體之例子中,高電阻汲極區(或高電阻源極區)充 作緩衝器,及即使高電場施加在閘極電極層和汲極電極層 之間,仍未局部高電場,使得可提高電晶體的耐壓。 另外,藉由形成高電阻汲極區lib (或高電阻源極區 11a),當形成驅動器電路時可在通道形成區8a中降低漏 電流。 接著,絕緣層1 〇係形成在氧化物絕緣層7a及7b、源極 電極層9a、汲極電極層9b、連接電極層9c、及連接電極層 9d上(見圖1E)。作爲絕緣層10,使用氮化矽膜、氧氮化 矽膜、氮化鋁膜等。在此實施例中,藉由RF濺鍍法,使用 氮化矽膜形成絕緣層1 〇。 經由上述處理,可在一基板上製造兩種薄膜電晶體: 通道保護薄膜電晶體1 2和底接觸薄膜電晶體1 3。 在通道保護薄膜電晶體1 2中,使氧化物絕緣層7 a的寬 度變窄,使得通道長度L可縮短至Ο.ίμιη至2μηι (含)’ 藉以可達成具有高操作率之薄膜電晶體。在底接觸薄膜電 晶體13中,通道長度長於通道保護薄膜電晶體12的通道長 度,藉以達成具有較少斷開電流之薄膜電晶體。另外’除 了連接電極層9d之外,底接觸薄膜電晶體13係由具有透光 特性之材料所構成。 在製造主動矩陣式顯示裝置的例子中’在一些例子中 -33- 201207530 ’將複數個薄膜電晶體設置在一像素中。例如,除了像素 選擇薄膜電晶體之外還設置另一薄膜電晶體,其電連接到 像素選擇薄膜電晶體和連接到像素電極或儲存電容器。此 種薄膜電晶體可具有通道長度L 55 μιη和通道寬度W 20 μπι ’而像素選擇薄膜電晶體可具有通道長度L 25 μιη和通道 寬度W 60 μπι。在通道長度方向中源極電極層與閘極電極 層重疊之寬度爲5 μιη,及在通道長度方向中汲極電極層與 閘極電極層重疊之寬度爲5 μιη。底接觸薄膜電晶體之薄膜 電晶體13的結構可被用於薄膜電晶體二者。 在將複數個薄膜電晶體設置在一像素之例子中,設置 電連接到連接到像素的薄膜電晶體之源極電極層的電源供 應線,其與閘極配線相交,及可使用與包括金屬導電膜之 連接電極層9c相同的材料和步驟來形成。另一選擇是,電 源供應線與源極配線相交,及可使用與閘極電極層2b相同 的材料和步驟來形成。 另外,在驅動器電路形成在同一基板之例子中,例如 ,可使用通道保護薄膜電晶體12,其中通道長度L爲2 μπι 和通道寬度W爲50 μιη。在通道長度方向中之第三區lie和 第四區Ilf的寬度各個可以是2 μιη。在通道長度方向中源 極電極層與閘極電極層重疊之寬度可以是2 μιη,及在通道 長度方向中汲極電極層與閘極電極層重疊之寬度可以是2 μηι 〇 此實施例中之複數種電路、驅動器電路、和像素部係 形成在一基板上,及根據驅動器電路和像素部的各自特性 -34- 201207530 而使用通道保護薄膜電晶體1 2或者底接觸薄膜電晶體1 3, 藉以達成最佳化。 經由上述步驟,完成主動矩陣式電路。下面,參考圖 2A及2B說明使用主動矩陣式電路之液晶顯示裝置的製造方 法。 首先,將平面化絕緣層1 4形成在形成於被製造成圖1 E 的狀態之基板上的氮化矽膜之絕緣層1 0上。平面化絕緣層 1 4被設置,以使液晶層的厚度均勻,以均勻執行液晶顯示 ,及不需要設置在驅動器電路中。在此實施例中,平面化 絕緣層並未設置在驅動器電路部,如圖2 A所示。 然而,在使用旋轉塗佈法將平面化絕緣層形成在基板 的整個表面上之例子中,驅動器電路部中的平面化絕緣層 需要稍後使用諸如光致微影法等方法藉由圖案化來蝕刻。 因此,在此種例子中,爲了簡化處理可留下驅動器電路部 中之平面化絕緣層。 另一方面,若在處理上不足的圖案化未使產量降低, 雖然在圖案化平面化絕緣層時不需要高度準確性,但是稍 後形成的透光導電材料可被使用作爲驅動器電路部中之薄 膜電晶體的背閘極。 在本發明的一實施例中,雖然薄膜電晶體的部分或者 像素區中的配線係由具有透光特性的材料所形成,但是爲 了享有最大利益,盡可能使稍後形成的像素電極層之面積 變大較佳。換言之,像素電極層係設置在薄膜電晶體和配 線上。 -35- 201207530 然而,在此種結構中,薄膜電晶體和像素電極層之間 或者配線和像素電極層之間的寄生電容變成問題。因此, 必須注意選擇材料的選擇和平面化絕緣層的厚度。換言之 ’較佳的是,平面化絕緣層盡可能厚,及其相對介電常數 盡可能小。 作爲用以形成平面化絕緣層的材料,例如,可使用具 有耐熱性的有機材料,諸如丙烯酸樹脂、聚醯亞胺、苯環 丁嫌樹脂、聚醯胺、或環氧樹脂等。除了此種有機材料之 外’還可以使用低介電常數材料(低k材料)、砂氧垸爲 基的樹脂、PSG (磷砂酸鹽)、BPSG (硼磷砂酸鹽)等。 平面化絕緣層係可藉由堆#複數個由這些材料所形成之絕 緣膜來形成。 需注意的是,矽氧烷樹脂對應於包括使用矽氧烷爲基 的樹脂作爲起始材料所形成的Si-0-Si鍵之樹脂。砂氧院爲 基的樹脂可包括有機基(如、院基或芳香基)或者氟基作 爲取代基。此外,有機基可包括氟基。 並未特別限制形成平面化絕緣層14之方法。可依據材 料’藉由諸如濺鍍法、SOG法、旋轉塗佈法、浸泡法、噴 灑塗佈法、或微滴排放法(如、噴墨法、絲網印刷、或膠 版印刷)等沈積法,或者諸如刮刀、滾輪塗佈機、簾幕式 塗佈機、或刀式塗佈機等工具來形成平面化絕緣層1 4。 平面化絕緣層14的厚度爲500 nm至20 μιη (含)較佳 。在此實施例中,光敏丙烯酸被用於形成具有厚度5 μίη之 平面化絕緣層1 4。執行第八光致微影步驟,及藉由蝕刻平 -36- 201207530 面化絕緣層1 4、氧化物絕緣層7b、及絕緣層1 0來形成到達 源極電極層5 a之接觸孔。 接著,形成具有透光特性之導電膜,執行第九光致微 影步驟以形成抗蝕遮罩,藉由蝕刻去除不必要的部分,及 將像素電極層15a、另一像素電極層15b、及鄰接於包括像 素電極層15b之像素的像素之像素電極層15c形成在平面化 絕緣層14上。另外,導電層15d係形成在絕緣層10上其爲 驅動器電路部中的薄膜電晶體之背閘極。如圖2A所示,使 像素電極層15b及15c在金屬配線的鬧極電極層2b上分開。 如此,可利用進入顯示部的光來顯示,阻隔盡可能小。 藉由設置導電層15d以與氧化物半導體層的通道形成 區8a重疊,可提高薄膜電晶體的可靠度。通常,偏壓溫度 應力測試(下面稱作BT測試)被執行以檢驗薄膜電晶體的 可靠度。在BT測試前後之間的臨界電壓之位移小的薄膜電 晶體具有較高可靠度。藉由使用具有上述結構的薄膜電晶 體,與其他薄膜電晶體比較,可降低BT測試前後之薄膜電 晶體的臨界電壓位移量。需注意的是,導電層1 5 d的電位 可與閘極電極層2a的電位相同或不同。導電層15d可充作 第二閘極電極層。 例如,導電層15d的電位可以是GND或0V,或者導電 層ISd可在浮動狀態。另外,在薄膜電晶體的臨界電壓在 基板之間或者在一基板中是不同的之例子中,可藉由控制 此導電層15d的電位來調整臨界電壓。 之後,使用聚醯亞胺形成充作對準膜之保護層1 6。如 -37- 201207530 此,完成顯示裝置的主動矩陣式側上之基板。在此說明書 中,爲了方便,將此種基板稱作主動矩陣式基板。 在製造主動矩陣式液晶顯示裝置的例子中,利用插入 在期間的液晶層,將主動矩陣式基板和被設置有相對電極 之相對基板彼此接合。需注意的是,電連接到設置在相對 基板上之相對電極的共同電極被設置在主動矩陣式基板上 ,及設置電連接到共同電極之終端。設置此終端,使得共 同電極被固定至預定電位,諸如GND或0V等。 下面,說明製造相對基板30之方法。濾色器層18係形 成在玻璃基板1 7上。雖然濾色器係根據各別像素來著色, 但是此處,濾色器被圖示成一濾色器層。作爲玻璃基板17 ’可從是於用在主動矩陣式基板的基板1之上述基板的任 —個選擇基板。另外,以透光導電材料形成相對電極19, 及充作對準膜之保護膜20係使用聚醯亞胺來形成。 以此方式,獲得相對基板30。然後在主動矩陣式基板 的保護層16和相對基板30的保護層20之各個表面上執行摩 擦處理,使得液晶被對準。然後,以插入在其間的包括液 晶材料之液晶層2 1將基板彼此裝附。 在裝附時,藉由使用密封劑(未圖示),以間隔物( 未圖示)將基板1和相對基板30彼此裝附,間隔物調整液 晶顯示裝置和插入在其間之液晶層2 1的單元間隙。可在降 壓之下執行裝附步驟。 作爲密封劑’典型上使用可見光可熟化、紫外線可熟 化 '或加熱可熟化樹脂較佳。尤其是,可使用丙烯酸樹脂 -38- 201207530 、環氧樹脂、胺樹脂等。另外,光聚合引發劑(典 紫外光聚合引發劑)、熱固劑、塡料、或耦合劑可 密封劑中。 液晶層2 1係藉由以液晶材料充塡空間所形成。 成液晶層2 1之方法’可使用調合器法(水滴法), 裝附基板1至相對基板30之前滴下液晶;或者可使 法’其中在裝附基板1至相對基板3 〇之後藉由使用 現象來注射液晶。 並未特別限制液晶材料的種類,可使用各種材 使用展現藍相之材料作爲液晶材料,則不需要執行 理。 此說明書中的透射式液晶顯示裝置係可藉由設 板2 2 a在基板1的外側上以及設置極化板2 2 b在相對 的外側上來製造(見圖2B )。 雖然未圖示在此實施例,但是可適當設置黑色 阻光層)、諸如極化構件等光學構件(光學基板) 度構件、或逆反射構件等。例如,藉由使用極化基 速度基板可利用圓形極化。此外,可使用背光、側 爲光源。 在主動矩陣式液晶顯示裝置中,驅動以矩陣形 的像素電極,以在螢幕上形成顯示圖案。將電壓施 定像素電極和對應於像素電極的相對電極之間,使 光學調整設置在像素電極和相對電極之間的液晶層 光學調整被觀察者辨識作顯示圖案。 型上, 包括在 作爲形 其中在 用注射 毛細管 料。若 對準處 置極化 基板30 矩陣( 、減速 板和減 光等作 式排列 加在選 得能夠 ,及此 -39- 201207530 在顯示移動影像中,液晶顯示裝置具有液晶 的長回應時間產生移動影像的殘像或模糊之問題 良液晶顯示裝置的移動影像特性,利用被稱作黑 驅動方法,其中在每隔一圖框週期將黑色顯示於 上。 另外,具有所謂的雙圖框率驅動之另一驅動 雙圖框率驅動中,垂直同步化頻率被設定爲一般 化頻率的1 . 5倍或更多,2倍或更多較佳,藉以增 度,及爲已在每一圖框中被分割之每一複數欄位 入的灰階。 而且,作爲改良液晶顯示裝置的移動影像特 ,具有另一驅動技術,其中使用包括複數個LED 極體)光源或複數個EL光源之表面光源作爲背光 在表面光源中之各個光源被獨立驅動,以在一圖 執行間歇性發光。作爲表面光源,可使用三或多 可使用發出白光之LED。因爲可獨立控制複數個 以LED的光發射時序可與光學調整液晶層之時序 根據此驅動法,可局部關掉LED ;因此,可獲得 消耗之效果,尤其是在顯示具有顯示黑色之大部 之例子中。 藉由組合這些驅動法,與習知液晶顯示裝置 改良諸如移動影像特性等液晶顯示裝置的顯示特1 此外,此實施例所說明的薄膜電晶體可應用 。電子紙亦被稱作電泳顯示裝置(電泳顯示器) 分子本身 。爲了改 色插入之 整個螢幕 技術。在 垂直同步 加回應速 選擇欲寫 性之技術 (發光二 ,及包括 框週期中 種led及 LED,所 同步化。 降低電力 分的影像 比較,可 生。 到電子紙 及具有幾 -40- 201207530 項優點,因爲其具有與一般紙張相同的可閱讀位準、其具 有比其他顯示裝置低的電力消耗、及其可被設定成具有薄 且輕的形式。 電泳顯示器可具有各種模式。電泳顯示器包含複數個 微型膠囊在溶劑或溶質中’各個微型膠囊含有帶正電的第 一粒子和含有帶負電的第二粒子。藉由施加電場到微型膠 囊,微型膠囊中的粒子以相反方向彼此移動’及只顯示聚 集在一側上之粒子的顏色。需注意的是’第一粒子和第二 粒子各個含有色素並且沒有電場不移動。而且,第一粒子 和第二粒子具有不同顔色(可以是無色的)。 如此,電泳顯示器爲利用具有高介電常數的物質移動 到高電場區之所謂的介電泳動效應之顯示器。 微型膠囊分散在溶劑中之溶液被稱作電子墨水,及此 電子墨水可被印刷在玻璃表面、塑膠、布料、紙張等上。 而且,藉由使用具有色素的濾色器或粒子,亦可達成彩色 顯示。 此外’若複數個上述微型膠囊被適當排列在主動矩陣 式基板上以插入在兩電極之間,則可完成主動矩陣式顯示 裝置’及可藉由施加電場到微型膠囊來執行顯示。作爲主 動矩陣式基板’例如’可使用包括此實施例所說明的薄膜 電晶體電路之主動矩陣式基板。 需注意的是’微型膠囊中的第一粒子和第二粒子各個 係可由进自導電材料、絕緣材料、半導體材料'磁性材料 、液晶材料、鐵電材料、電致發光材料、電致變色材料、 -41 - 201207530 及磁泳材料的單一材料,或者這些的任—種之合成材料來 形成。 圖17爲使用此實施例中的薄膜電晶體之主動矩陣式電 子紙圖。半導體裝置中所使用之薄膜電晶體丨3爲包括氧化 物半導體層之高度可靠的薄膜電晶體,其係可以類似於此 實施例所說明的薄膜電晶體之方式來製造。此外,亦可使 用其他實施例所說明的薄膜電晶體。需注意的是,在圖17 中’除非特別說明,否則以相同參考號碼指示與圖1 A至i E 或圖2A及2B的部位相同者。 圖17中的電子紙爲使用扭轉球顯示系統之顯示裝置的 例子。扭轉球顯示系統意指各個以黑和白著色之球狀粒子 排列在用於顯示元件之電極層的第一電極層和第二電極層 之間,及第一電極層和第二電極層之間產生電位差,以控 制球狀粒子的定向,以執行顯示之方法。 薄膜電晶體1 3爲底閘極薄膜電晶體,及被覆蓋有與半 導體層接觸之氧化物絕緣層7b。在形成於平面化絕緣層14 中之開口中,薄膜電晶體13的源極或汲極電極層係與主動 矩陣式基板的像素電極層15g接觸並且電連接。各個具有 黑色區域205a、白色區域205b、及充塡有液體在黑色區域 2 05 a和白色區域205b四周的空腔206之球狀粒子204被設置 在主動矩陣式基板的像素電極層15g和相對基板201上的電 極層202之間。球狀粒子204四周的空間被充塡有諸如樹脂 等塡料203。基板201上之電極層2〇2電連接到形成於與薄 膜電晶體1 3相同的基板上之共同電位線。使用共同連接線 -42- 201207530 ’藉以第二電極層2 0 2和共同電位線可經由排列在一對基 板之間的導電粒子彼此電連接。 另外’亦可使用電泳元件來取代扭轉球。使用具有直 徑約10至200 μιη的微型膠囊,其中封裝有透明液體、帶正 電白色微粒子和帶負電黑色微粒子。在設置於第一電極層 和第二電極層之間的微型膠囊中,當由第一電極層和第二 電極層施加電場時,白色微粒子和黑色微粒子移動到對側 ’使得能夠顯示白色和黑色。利用此原理的顯示元件是電 泳顯示元件,及一般被稱作電子紙。電泳顯示元件具有比 液晶顯示元件高的反射比,如此,不需要輔助光,電力消 耗低’及甚至在模糊環境中仍可辨識顯示部。而且,甚至 當未供應電力到顯示部時’曾經顯示的影像仍可被保留。 經由上述步驟,可製造高度可靠的電子紙作爲半導體 裝置。 如上述,製造具有使用氧化物半導體之薄膜電晶體的 各種液晶顯示裝置能夠降低製造成本。尤其是,使用上述 方法’將氧化物絕緣膜形成與氧化物半導體層接觸,藉以 可製造和設置具有穩定電特性之薄膜電晶體。因此,可設 置包括具有令人滿意的電特性之高度可靠的薄膜電晶體之 半導體裝置。 尤其是,薄膜電晶體13的半導體層中之通道形成區爲 高電阻區;如此可使薄膜電晶體的電特性穩定,並且可防 止斷開電流的增加。因此,可設置包括具有令人滿意的電 特性之高度可靠的薄膜電晶體之半導體裝置。 -43- 201207530 因爲薄膜電晶體容易由於靜電等而破壞,所以將保護 電路設置在與像素部或驅動器電路相同的基板上較佳。以 包括氧化物半導體層的非線性元件形成保護電路較佳。 例如,保護電路係設置在像素部和掃描線輸入終端之 間以及像素部和信號線輸入終端之間。在此實施例中,複 數個保護電路被設置,使得當由於靜電等的湧浪電壓施加 到掃描線、信號線、或電容器匯流排線時不破壞像素電晶 體等。 因此,保護電路被形成,以當施加湧浪電壓時,釋放 電荷到共同配線。另外,保護電路包括排列成平行於掃描 線之非線性元件。非線性元件包括諸如二極體等兩終端元 件或者諸如電晶體等三終端元件。例如,亦可經由與像素 部中的薄膜電晶體1 3之步驟相同的步驟來形成非線性元件 ,及可藉由連接閘極終端到非線性元件的汲極終端,而使 其具有與二極體相同的特性。 可與其他實施例所說明的結構適當組合來實施此實施 例。 (實施例2 ) 在此實施例中,說明利用本發明的薄膜電晶體所使用 之配線層,將透明儲存電容器形成在主動矩陣式液晶顯示 裝置中之例子。 圖3爲一般主動矩陣式液晶顯示裝置中之像素31的電 路圖。此處’配線36爲被稱作閘極線、列線、或掃描線之 -44 - 201207530 配線,及被用於在像素中交換選擇電晶體3 2 稱作源極線、行線、或資料線之配線,及被 到像素。 當信號傳輸到配線3 6時打開像素中的電 未傳輸信號之下關掉。在電晶體32是在開的 電流流經電晶體3 2的源極和汲極,反之在關 流流動被阻隔。藉由使用此特性,當在電晶 狀態中信號傳輸到配線3 5時,信號經由電晶 儲存在液晶元件3 3中。液晶元件3 3爲一種電 比隨儲存在相對基板3 8和液晶元件3 3之間的 電壓而改變。當電晶體3 2在上述條件中被關 件3 3的電壓保持幾乎恆定。 較佳的是,當電晶體3 2是在關掉狀態中 晶元件中之電荷保持恆定;然而,由於液晶 所導致之漏電流,電荷實際上隨著時間而減 減少導致顯示的閃爍等。因此,在實際的主 顯示裝置中,儲存電容器34被設置,以盡可 荷減少所導致的不利作用。 儲存電容器34爲電容器,其中終端的其 成連接到電容器線3 7,以保持在恆定電位。 配置成平行於配線3 5之電容器線3 7,但是電 置成平行於配線3 6,或可使用另一行的像素; 習知上,金屬材料被用於儲存電容器34 徑比降低。同時,雖然具有儲存電容器試圖 。配線3 5爲被 用於傳輸資料 晶體3 2,及在 狀態的同時, 的狀態中,電 體3 2是在開的 體3 2傳遞,及 容器,及透射 電荷所產生之 掉時,液晶元 時,儲存在液 材料或電晶體 少。此電荷的 動矩陣式液晶 能降低由於電 中之一被設計 雖然圖3圖解 容器37可被配 之聞極線。 ,如此導致孔 使用透光導電 -45- 201207530 材料來形成,但是在習知主動矩陣式液晶顯示裝置中,爲 了形成兩或多個透光導電層,額外需要堆疊層、光致微影 、和蝕刻的步驟,如此導致生產率降低。 另一方面,在本發明的實施例中,透光導電材料被用 於除了像素電極層之外的至少兩層。如此,藉由使用此種 透光導電材料來形成儲存電容器,可在不需要額外步驟之 下獲得透光儲存電容器。下面,參考圖4 A至4E說明包括透 光儲存電容器之主動矩陣式液晶顯示裝置的製造步驟。除 了儲存電容器的形成之外,製造方法幾乎與實施例1相同 :如此,省略材料、處理方法等的詳細說明。此外,以相 同參考號碼指示與圖1A至1E的部位相同者。就此種部位而 言,可參考實施例1。而且,一些配線、接觸孔等的形成 處理並未經由圖4A至4E來圖示;然而,可假設成以類似於 實施例1及圖1 A至1E的方式之方式來形成。 首先,以類似於實施例1的方式之方式,金屬導電膜 係形成在具有絕緣表面之基板1上,然後,由第一光致微 影步驟形成用於主動矩陣式驅動器電路之薄膜電晶體的閘 極電極層2 a。 接著,透光導電膜被形成以覆蓋閘極電極層2a,然後 由第二光致微影步驟形成用於主動矩陣式像素之薄膜電晶 體的閘極電極層3d,以及爲儲存電容器之電極的其中之一 的電極層3c。 接著,閘極絕緣層4係形成在閘極電極層2a及3d和電 極層3c上。透光導電膜係形成在閘極絕緣層4上,然後藉 -46- 201207530 由執行第二光致微影步驟’形成像素薄膜電晶體的源 極層5d和汲極電極層5e’以及爲儲存電容器之電極的 另一個的電極層5c (見圖4A)。 經由上述步驟’形成包括電極層“和電極層5£:之 器。此電容器的介電爲被使用作爲薄膜電晶體的閘極 體之閘極絕緣層4。薄膜電晶體的較佳閘極絕緣體通 有高界電常數和小厚度’其幾乎對應於儲存電容器的 之效果。無須說,較佳的是,儲存電容器具有盡可能 漏電流:如此’閘極絕緣體需要具有適於儲存電容器 果之厚度和材料。 接著’藉由執行第四光致微影步驟,閘極絕緣n 選擇性蝕刻’使得接觸孔(如 '圖1 B所示之到達閘極 層2b之接觸孔)被形成。然而,此步驟並未圖示在圖 4E的任一個。 接著,在閘極絕緣層4上,將氧化物半導體層形月 nm至2 00 nm (含)的厚度,從1 〇 nm至20 nm (含)較 在氧化物半導體膜的厚度爲5 0 nm或更小之例子中, 稍後執行用於脫水作用或除氫作用的熱處理,氧化物 體膜仍可保持非晶結構。 接著,如圖4B所示,藉由執行第五光致微影步驟 氧化物半導體膜處理成島型氧化物半導體層6 a和島型 物半導體層6c。氧化物半導體膜的蝕刻可以是濕蝕刻 蝕刻。然後,執行氧化物半導體層的脫水作用或除氫 ,如實施例1所說明一般。 極電 其中 電容 絕緣 常具 介電 小的 的效 I 4被 電極 4 A至 K從5 佳。 即使 半導 ,將 氧化 或乾 作用 -47- 201207530 接著,在閘極絕緣層4、氧化物半導體層6a及 極及汲極電極層5d及5e、和儲存電容器的另一電極 層5c上,藉由濺鍍法形成氧化物絕緣膜。之後,執 光致微影步驟,形成抗蝕遮罩,及執行選擇性蝕刻 氧化物絕緣層7a及7b被形成,然後去除抗蝕遮罩( )° 接著,金屬導電膜係形成在閘極絕緣層4、氧 緣層7a及7b、和氧化物半導體層上。然後,藉由執 光致微影步驟,去除抗蝕遮罩,及執行選擇性蝕刻 源極電極層9a和汲極電極層9b被形成(見圖4D)。 如圖4D所示,形成電連接到電極層5c之連接電極層 連接到像素薄膜電晶體的源極電極層5d之連接電極 及電連接到像素薄膜電晶體的汲極電極層5e之連接 9 e 〇 接著,絕緣層10係形成在氧化物絕緣層7a及7b 電極層9a、汲極電極層9b、和連接電極層9e、9f、 (見圖4 E )。 經由上述步驟,在一基板上,可製造用於驅動 的通道保護薄膜電晶體12、用於像素的底接觸薄膜 42、和用於像素的儲存電容器41 » 在上述步驟中連接到像素薄膜電晶體的汲極電 連接電極層9e的設置不同於圖1 A至1E所示之薄膜電 結構。然而,此差異不會增加步驟數目。在此實施 連接電極層9e被設置用於與儲存電容器連接。下面 6c、源 之電極 行第六 ,使得 見圖4C 化物絕 行第七 ,使得 此外, 9g、電 層9f、 電極層 、源極 及9g上 器電路 電晶體 極層之 晶體的 例中, 進行詳 -48- 201207530 細說明。 在圖4E中’雖然連接電極層9g被圖解成佔據儲存電容 器4 1中的大區域,但是需要連接電極層9 g的部位僅是有限 的區域。如此,可使用透光材料形成儲存電容器的大部分 〇 在此實施例所製造的儲存電容器中,從形成像素薄膜 電晶體之閛極電極層3d的層形成電容器之電極的其中之一 的電極層3 c,及從形成電連接到像素薄膜電晶體的汲極之 連接電極層^的層形成電連接到電容器之另一電極的電極 層5c之連接電極層9g。如圖1A至1E—般明顯地,閘極電極 層3b (係從與圖4A至4E中的閘極電極層3d相同之層所形成 )連接到金屬材料的閘極電極層2b (閘極配線層)。因此 ,例如,閘極電極層3 d可連接到從與圖1 A至1 E中的閘極電 極層2b (閘極配線層)相同之層所形成的配線層,使得圖 3的電容器線3 7被形成。在此例中,電容器線被設置成平 行於配線3 6,此不同於圖3的組態。需注意的是,在此例 中,並不需要設置連接到像素薄膜電晶體的汲極電極層之 連接電極層9e。 從與連接到像素薄膜電晶體的源極之連接電極層9 f相 同的層形成連接到電極層5c之連接電極層9g。連接電極層 9f爲圖3所示之配線35;如此,連接電極層9g可被設置成 平行於類似於電容器線3 7之配線3 5。在此例中,電容器的 另一電極之電極層5c需要被連接到薄膜電晶體的汲極電極 層5 e。明顯地,電極層3 c和汲極電極5 e之間的連接容易被 -49- 201207530 達成,藉此,經由金屬閘極電極層2b,從與連接電極層9e 相同的層所形成並且被圖解作圖ID及1E中的連接電極層9c 之配線係連接到從與電極層3 c相同的層所形成之閘極電極 層3 b。 進一步說明包括上述儲存電容器的主動矩陣式液晶顯 示裝置。此處,亦圖解配線交點和電容器部(儲存電容器 )»圖6爲在實施例1中形成平面化絕緣層之前的狀態之基 板的橫剖面圖。以相同參考號碼指示與圖1A至1E和圖2A 及2B的部位相同者。 在圖6中,像素薄膜電晶體爲底接觸薄膜電晶體13。 如圖6所示,在像素部中,藉由使用電極層3c和電極層5c 形成儲存電容器。圖6之儲存電容器包括閘極電極層4作爲 介電。 而且,如圖6所示,配線交點具有閘極絕緣層4和氧化 物絕緣層7b堆疊在閘極配線層2c和源極配線層9h之間以降 低寄生電容的結構。需注意的是,雖然圖6例示閘極配線 層2 c爲金屬導電膜,但是在配線電阻不產生任何問題之例 子中,或者在使用具有足夠低的薄片電阻(如銀奈米線) 之材料的例子中,閘極配線層2c可以使用來自形成薄膜電 晶體13的閘極電極層3a之透光導電膜來形成。 接著,參考圖14、圖15、及圖16說明包括上述薄膜電 晶體之VA (垂直對準)型液晶顯示裝置,其不同於實施 例1。 圖1 4圖示V A型液晶顯示面板的像素結構。圖1 5圖示 50- 201207530 相對電極的結構。圖1 6爲一像素的電路圖。下面參考這些 圖示進行說明。 在此像素結構中,複數個像素電極包括在一像素中, 及薄膜電晶體連接到像素電極的每一個。各個薄膜電晶體 係由不同的閘極信號來驅動。也就是說,施加到多域像素 中之個別像素電極的信號被彼此獨立控制。 薄膜電晶體628及629二者連接到配線690及配線616。 經由接觸孔623中的配線618,將像素電極624連接到薄膜 電晶體628。在接觸孔627中,像素電極626經由配線61 9連 接到薄膜電晶體629。薄膜電晶體628的閘極配線602和薄 膜電晶體6 2 9的閘極配線6 0 3被分開,使得可指定不同的閘 極信號。另一方面,充作資料線的配線6 1 6被共同用於薄 膜電晶體628及629。另外,用於此實施例所說明的儲存電 容器之配線可被設置成平行於像素電極。就薄膜電晶體 628及629而言,除了此實施例所說明的薄膜電晶體之外, 可適當使用其他實施例所說明之電晶體的任一個。 像素電極624及626具有不同的形狀,且以縫隙分開。 像素電極6 26圍繞具有V形的像素電極624。由薄膜電晶體 628及629使電壓施加的時序在像素電極624及626之間改變 ,以控制液晶的定向。圖1 6圖解此像素結構的等效電路。 薄膜電晶體62 8連接到閘極配線602,及薄膜電晶體62 9連 接到閘極配線603。當不同的閘極信號被供應到閘極配線 602及603時,薄膜電晶體62 8及62 9的操作時序可改變。 圖1 5圖解相對基板側的結構。相對基板被設置有濾色 -51 - 201207530 器層和相對電極層,如實施例1和圖2B所說明和圖解一般 。需注意的是,平面化膜被形成在濾色器層和相對電極之 間以防止液晶的對準失序較佳。縫隙64 1被形成在被共同 用於圖15的不同相素之間之相對電極640中。縫隙641和像 素電極624及62 6的側邊上之縫隙以嚙合方式被交替排列; 如此,有效產生斜電場,及可控制液晶的對準。因此,對 準液晶的方向可依據位置而改變,及可增加視角。 第一液晶元件651係藉由重疊像素電極624、液晶層、 及相對電極640所形成。此外,液晶元件652係藉由重疊第 二像素電極626、液晶層、及相對電極640所形成。這是多 域結構,其中第一液晶元件65 1和第二液晶元件652包括在 一像素中。 (實施例3 ) 在此實施例中,在圖7 A及7B中,將說明主動矩陣式液 晶顯示面板的外部圖和橫剖面圖。圖7A爲以密封劑將液晶 密封在設置有包括薄膜電晶體的主動矩陣式電路之第一基 板和第二基板(相對基板)之間的面板之平面圖。圖7B爲 沿著圖7A的線H-I所取之橫剖面圖,其包括圖2B所示之結 構。 密封劑75被設置成設置在第一基板71上之圍繞像素部 72、信號線驅動器電路73 a及73b、及掃描線驅動器電路 74a及74b。此外,第二基板76被設置在像素部72、信號線 驅動器電路73 a及73b、及掃描線驅動器電路74a及74b上。 -52- 201207530 如此’除了液晶78之外,藉由第一基板71、密封劑75、和 桌一基板76’將像素部72、信號線驅動器電路73a及73b、 及掃描線驅動器電路7 4 a及7 4b密封。較佳的是,以此方式 ’利用以保護膜(諸如裝附膜或紫外線可熟化樹脂膜)或 者具有咼氣密性及低除氣之覆蓋材料封裝(密封)面板, 使得面板不暴露至外面空氣。 形成在第一基板71上之像素部72、信號線驅動器電路 73a及73b、及掃描線驅動器電路74a及74b各個包括複數個 薄膜電晶體。在圖7B中’將包括在像素部72中之薄膜電晶 體80以及包括在信號線驅動器電路73a中之薄膜電晶體79 圖解作爲例子。此外,儲存電容器81亦圖解在像素部72中 。實施例1或2所說明之薄膜電晶體和儲存電容器可被用於 薄膜電晶體79及80和儲存電容器81。同樣地,此處薄膜電 晶體的各個結構可參考實施例1或2的說明。 各種信號和電位從FPC 77a及77b供應到信號線驅動器 電路73a及73b、掃描線驅動器電路74a及74b、或像素部72 〇 連接終端電極8 2係由形成像素電極層8 3的相同導電膜 所形成,及終端電極8 4係由形成薄膜電晶體7 9的源極和汲 極電極層之相同導電膜所形成。 連接終端電極82透過各向異性導電膜85電連接到包括 在FPC 77a中的終端。 作爲信號線驅動器電路73 a及73 b和掃描線驅動器電路 7 4a及74b,可在分開備製的基板上,使用單晶半導體膜或 -53- 201207530 複晶半導體膜形成或安裝驅動器電路。另一選擇是,只有 信號線驅動器電路或其部分,或者只有掃描線驅動器電路 或其部分可被分開形成和安裝。此實施例並不侷限於圖7A 及7B所示之結構。 圖5A1及5A2、和5B1及5B2圖解上述主動矩陣式液晶 裝置中的終端部之結構的例子。需注意的是,在圖5A1及 5A2、和5B1及5B2中,與圖1A至1E、圖2A及2B、和圖6共 同的組件維持相同參考號碼。 圖5 A 1及5 A2分別爲閘極配線的終端部之橫剖面圖和 俯視圖。圖5A1爲沿著圖5A2的線C1-C2所取之橫剖面圖。 在圖5A1中,形成在絕緣層10和保護層16的堆疊上之導電 層15e爲充作輸入終端之連接用的終端電極。而且,在圖 5A 1的終端部中,由與閘極配線層2c相同的材料所形成之 第一終端2d和由與源極配線層9h相同的材料所形成之連接 電極層9i彼此重疊,具有閘極絕緣層4插入在其間’及經 由導電層15e彼此電連接。導電層15 e係可在與像素電極層 15a相同的步驟中使用相同的透光材料來形成。 圖5B 1及5B2分別爲源極配線終端部的橫剖面圖和俯視 圖。圖5B1爲沿著圖5B2的線C3-C4所取之橫剖面圖。在圖 5B1中,形成在絕緣層10和保護層16的堆疊上之導電層15f 爲充作輸入終端之連接用的終端電極。在圖5B1的終端部 中,由與閘極配線層2c相同的材料所形成之電極層2e與第 二終端9j重疊,第二終端9j電連接到源極配線’具有閘極 絕緣層4插入在其間。電極層2 e未電連接到第二終端9 j, -54- 201207530 若電極層2e的電位被設定成不同於第二終端9j的電位之電 位,諸如浮動、GND、或0V等,則可形成及防止雜訊或靜 電的電容器。第二終端9j經由絕緣層10和保護層16電連接 到導電層1 5 f。導電層1 5 f係可在與像素電極層1 5 a相同步驟 使用中使用相同的透光材料來形成。 複數個閘極配線、源極配線、共同電位線、及電源線 係依據像素密度來設置。同樣地,在終端部中,配置與閘 極配線相同電位之複數個第一終端、與源極配線相同電位 之複數個第二終端、與電源線相同電位之複數個第三終端 、與共同電位線相同電位之複數個第四終端等。終端的每 一個之數目可以是任何數目,及可由實施者適當決定終端 的數目。 接著,參考圖9A說明具有連接結構之主動矩陣式顯示 裝置的方塊圖之例子。顯示裝置在基板90上包括像素部91 、第一掃描線驅動器電路92、第二掃描線驅動器電路93、 及信號線驅動器電路9 4。在像素部9 1中,安置從信號線驅 動器電路94延伸的複數個信號線,以及安置從第一掃描線 驅動器電路92和第二掃描線驅動器電路93延伸的複數個掃 描線。 需注意的是,在掃描線和信號線彼此交叉之區域,各 個包括顯示元件之像素被排列成矩陣。經由諸如撓性印刷 電路(FPC )等連接部,將顯示裝置的基板90連接到時序 控制電路95 (亦稱作控制器或控制1C )。 在圖9 A中,第一掃描線驅動器電路92、第二掃描線驅 -55- 201207530 動器電路93、及信號線驅動器電路94係形成在與像素部91 相同的基板90上。結果’大幅降低從外部設置之驅動器電 路等的組件數目,使得能夠降低成本。而且,可降低當從 設置在基板90外的驅動器電路延伸配線時所形成之連接部 中的連接數目,及能夠增加可靠度或產量。 需注意的是’時序控制電路95供應第一掃描線驅動器 電路用的起始信號(GSP1)以及掃描線驅動器電路用的時 脈信號給(GCK1)給第一掃描線驅動器電路92作爲例子 。而且,時序控制電路95供應例如第二掃描線驅動器電路 用的起始信號(GDP2)以及掃描線驅動器電路用的時脈 信號給(GCK2 )給第二掃描線驅動器電路93。時序控制 電路95供應信號線驅動器電路用的起始信號(SSP)、信 號線驅動器電路用的時脈信號(SCK )、視頻信號資料( DATA )(亦簡稱作視頻信號)、和鎖定信號(LAT )給 信號線驅動器電路9 4。需注意的是,各個時脈信號可以是 相位被位移之複數個時脈信號,或者可以與藉由顛倒時脈 信號所獲得之反向時脈信號(CKB ) —起被供應。可省略 第一掃描線驅動器電路92和第二掃描驅動器電路93的其中 之一。 圖9B圖解具有較低驅動頻率之電路(如、第一掃描線 驅動器電路92和第二掃描驅動器電路93 )係形成在形成像 素部91之基板90上,及信號線驅動器電路94係形成在不同 於形成像素部9 1之基板90的基板上之結構。利用此種結構 ,可達成顯示裝置的尺寸增加、顯示的高度操作等。 -56- 201207530 需注意的是,實施例1所說明之驅動器電路薄膜電晶 體爲η通道薄膜電晶體。參考圖10 A及10B說明包括η通道薄 膜電晶體之信號線驅動器電路的結構和操作之例子。 信號線驅動器電路包括移位暫存器1 〇 1和交換電路1 02 。交換電路102包括複數個交換電路102_1至102_# ( #爲自 然數)。交換電路102_1至102_#各個包括複數個薄膜電晶 體103_1至103_A ( Α爲自然數)。例示薄膜電晶體103_1至 103_々爲η通道電晶體之例子。 採用交換電路1〇2_1作爲例子來說明信號線驅動器電 路中的連接關係。薄膜電晶體1〇3_1至103 j的汲極分別連 接到信號線S1至SA。薄膜電晶體103_1至1〇3_>的源極分別 連接到信號線S1至SA。薄膜電晶體103_1至103_A:的閘極連 接到配線1〇5_1 。 移位暫存器101具有連續輸出Η位準信號(亦稱作Η信 號或高電源電位位準之信號)到配線1 〇 5 _ 1至1 0 5 以及連 續選擇交換電路1〇2_1至1〇2_#的功能。 交換電路102_1具有控制配線104_1至1〇4_&和信號線 S 1至S 之間的電連貫性(源極和汲極之間的電連貫性)之 功能,即、控制是否供應配線1 〇4_1至1 〇4_>的電位給信號 線S 1至S &之功能。以此方式’交換電路1 0 2 _ 1充作選擇器 〇 視頻信號資料(DATA )被輸入到配線i 〇4_1至1 〇4_灸 的每一個。視頻信號資料(DATA )通常爲對應於影像資 料或影像信號之類比信號。 -57- 201207530 接著,參考圖1 〇 B之時序圖說明圖1 〇 A的信號線驅動器 電路之操作。圖10B圖解信號Sout_l至SouL#和信號 Vdata_l至Vdata_A:的例子。信號Sout_l至Sout_#爲移位暫 存器101的輸出信號之例子,而信號Vdata_l至VdataJ爲 輸入到配線1〇4_1至104 J之信號的例子。需注意的是,在 顯示裝置中,信號線驅動器電路的一操作週期對應於一閘 極選擇週期。例如,一閘極選擇週期被分成週期T1至T#。 週期T1至TiV的每一個爲用以寫入視頻信號資料(DATA) 到選定列中的像素內之週期。 需注意的是,在一些例子中,爲了簡化,此實施例中 的圖式等所圖解之結構的每一個中之信號波形失真等被誇 大。因此,此實施例並不侷限於圖式等所示之尺度。 在週期T1至T#中,移位暫存器101連續輸出Η位準信 號到配線1〇5_1至105_#。例如,在週期Τ1中,移位暫存器 101輸出高位準信號到配線1〇5_1。然後,薄膜電晶體 103_1至103_Α:被打開,使得配線1〇4_1至104_>和信號線S1 至SA:變成導電。在此例中,Data(Sl)至Data(SA)被分別輸 入到配線1〇4_1至104 j »經由薄膜電晶體103至1〇3_Λ, 將Data(Sl)至Data(SAr)輸入到選定列中之第一至第Α:行中的 像素。以此方式,在週期T 1至T#中,藉由A行,將視頻信 號資料(DATA )連續寫入到選定列中的像素。 如上述,藉由複數個行寫入視頻信號資料(DATA ) 到像素內,藉以可降低視頻信號(DATA )的數目或配線 的數目。結果,可降低與外部電路連接的數目。而且,當 -58- 201207530 藉由複數個行將視頻信號寫入像素內時可延長寫入時間; 如此,可防止視頻信號的不充分寫入。 需注意的是,由實施例1或2中的薄膜電晶體所構成之 電路的任一個可被用於移位暫存器101和交換電路102。在 此例中,包括在移位暫存器1 〇1中的所有薄膜電晶體可以 都是η通道薄膜電晶體,或包括在移位暫存器101中的所有 薄膜電晶體可以都是Ρ通道薄膜電晶體。 下面說明掃描線驅動器電路的構成。掃描線驅動器電 路包括移位暫存器。此外,在一些例子中,掃描線驅動器 電路可包括位準移動器、緩衝器等。在掃描線驅動器電路 中,當時脈信號(CLK )和起始脈衝信號(SP )被輸入到 移位暫存器時,產生選擇信號。所產生的選擇信號被緩衝 器緩衝及放大,及最後的信號被供應到對應的掃描線。一 線路的像素中之電晶體的閘極電極連接到掃描線。因爲必 須突然打開一線路的像素中之電晶體,所以使用可供應大 電流之緩衝器。 參考圖11Α至11D和圖12Α及12Β說明用於掃描線驅動 器電路及/或信號線驅動器電路的一部分之移位暫存器的 —實施例。移位暫存器包括第一至第#脈衝輸出電路1 1 0_ 1 至110_#(iV爲3或更大的自然數)(見圖11Α)。 來自第一配線11 1的第一時脈信號CK 1、來自第二配線 1 1 2的第二時脈信號CK2、來自第三配線1 1 3的第三時脈信 號CK3、及來自第四配線1 14的第三時脈信號CK4被供應於 圖1 1 A所示之移位暫存器的第一至第#脈衝輸出電路1 1 0_1 -59- 201207530 至 1 1 0_#。 此外,來自第五配線1 15的起始脈衝SP1 (第一起始脈 衝)被輸入到第一脈衝輸出電路I10-1。來自前一階段 11 0_(η-1)的脈衝輸出電路之信號(稱作前一階段信號 OUT(n-l)) (π爲大於或等於2及小於或等於#之自然數) 被輸入到第二階段或其隨後階段1 10_η的第η脈衝輸出電路 〇 對第一脈衝輸出電路Π 0_1而言,來自接在下一階段 的階段之第三脈衝輸出電路11 〇_3的信號被輸入。同樣地 ,對第二或其隨後階段之第》脈衝輸出電路1 1〇_〃而言,來 自接在下一階段的階段之第(》+ 2)脈衝輸出電路11〇_(« + 2) 的信號(此種信號被稱作隨後階段信號〇UT(n + 2))被輸入 。因此,各別階段的脈衝輸出電路輸出欲待輸入到隨後階 段的脈衝輸出電路及/或前一階段之前的階段之脈衝輸出 電路之第一輸出信號〇UT(l)(SR)至OUT(A〇(SR),以及欲待 輸入到另一電路等之第二輸出信號〇UT(l)至OUT(A〇。 需注意的是,如圖1 1 Α所示,因爲隨後階段信號 0UT(« + 2)未被輸入到移位暫存器的最後兩階段,所以例如 可將第二起始脈衝SP2及第三起始脈衝SP3分開輸入到移位 暫存器的最後兩階段。 需注意的是,時脈信號(CK )爲其位準以規律間距在 Η位準和L位準(亦稱作L信號或低電源電位位準之信號) 之間輪替。此處,第一時脈信號(CK1 )至第四時脈信號 (CK4 )各個被連續延遲1/4個循環(即、它們彼此不同相 -60- 201207530 90° )。在此實施例中,藉由使用第一至第四時脈信號( CK1 )至(CK4 ),執行脈衝輸出電路的驅動等。雖然依 據輸入信號之驅動器電路,亦以GCK或SCK來表示時脈信 號,但是此處使用CK。 第一至第N脈衝輸出電路11 〇_1至11 0_v的每一個包括 第一輸入終端121、第二輸入終端122、第三輸入終端123 、第四輸入終端1 24、第五輸入終端1 25、第一輸出終端 126、及第二輸出終端127 (見圖11B)。第一輸入終端121 、第二輸入終端122、及第三輸入終端123電連接到第一至 第四配線1 1 1至1 1 4的每一個。 例如,在圖11A中,第一脈衝輸出電路11 0_1的第一輸 入終端1 2 1電連接到第一配線U 1,第一脈衝輸出電路 1 1〇_1的第二輸入終端122電連接到第二配線1 12,及第一 脈衝輸出電路1 1 0_ 1的第三輸入終端1 2 3電連接到第三配線 113。在第二脈衝輸出電路110_2中,第一輸入終端121電 連接到第二配線1 1 2,第二輸入終端1 22電連接到第三配線 Π3,及第三輸入終端123電連接到第四配線1 14。 在第一脈衝輸出電路1 1〇_1中,第一時脈信號CK1被輸 入到第一輸入終端121 ;第二時脈信號CK2被輸入到第二輸 入終端122 ;第三時脈信號CK3被輸入到第三輸入終端123 ;起始脈衝被輸入到第四輸入終端1 24 ;隨後階段信號 〇UT(3)被輸入到第五輸入終端125 ;第一輸出信號 〇UT(l)(SR)係從第一輸出終端126輸出;及第二輸出信號 〇uT(l)係從第二輸出終端127輸出。 . -61 - 201207530 需注意的是,在第一至第jV脈衝輸出電路11 〇_1至 1 1 0_#中’除了具有三終端的薄膜電晶體之外,還可使用 實施例1所說明之包括背閘極的薄膜電晶體。圖U C圖解包 括上述實施例所說明的背閘極之薄膜電晶體1 2 8的符號。 圖11C所不之薄膜電晶體128的符號表示包括實施例1所說 明之背閘極的薄膜電晶體,並且被用於圖式等。需注意的 是,在此說明書中,當薄膜電晶體包括具有半導體層在其 間之兩閘極電極時,位在半導體層下方之閘極電極亦被稱 作下閘極電極,而位在半導體層上方之閘極電極亦被稱作 上閘極電極。薄膜電晶體1 2 8爲利用輸入到下閘極電極的 第一控制信號G 1和輸入到上閘極電極的第二控制信號G2 ,可控制IN終端和OUT終端之間的電流之元件。 在氧化物半導體被用於包括薄膜電晶體的通道形成區 之半導體層的例子中,可依據其製造處理,而在負或正方 向移動臨界電壓。如此,較佳的是,氧化物半導體被用於 包括通道形成區之半導體層的薄膜電晶體具有可控制臨界 電壓之結構。藉由利用閘極絕緣膜插入在上閘極電極和通 道形成區之間以及和下閘極電極和通道形成區之間,來設 置閘極電極在薄膜電晶體128之通道形成區的上方和下方 ,以及藉由控制上閘極電極的電位及/或下閘極電極的電 位,圖1 1C所示之薄膜電晶體128的臨界電壓可被控制成想 要的位準。 接著,參考圖11 D說明圖11 B所示之脈衝輸出電路的特 有電路結構之例子。 -62- 201207530 脈衝輸出電路110_1包括第一至第十三電晶體131至 143 (見圖11D)。除了上述之第一至第五輸入終端121至 125、第一輸出終端126、及第二輸出終端127之外’還從 第一高電源電位VDD被供應之電源線1 5 1、第二高電源電 位VCC被供應之電源線152、及低電源電位VSS被供應之電 源線1 5 3將信號或電源電位被供應到第一至第十三電晶體 13 1至M3。圖1 1D中的電源線之電源電位的關係如下:第 一電源電位VDD高於或等於第二電源電位VCC,及第二電 源電位VCC高於第三電源電位VSS。雖然第一至第四時脈 信號CK1至CK4爲以規律間距在Η位準信號和L位準信號之 間振盪的信號,但是當時脈信號在Η位準時電位爲VDD, 及當時脈信號在L位準時電位爲VSS。需注意的是,如圖 1 1 D所示,圖1 1 C所示之包括背閘極的薄膜電晶體1 2 8被使 用作爲第一至第十三電晶體131至143之中的第一電晶體 1 3 1和第六至第九電晶體1 3 6至1 3 9較佳。第一電晶體1 3 1和 第六至第九電晶體136至139需要操作,使得以閘極電極的 控制信號來切換連接充作源極或汲極之一電極的節點之電 位,及能夠進一步降低脈衝輸出電路的故障,因爲對輸入 到閘極電極的控制信號之回應快速(on狀態電流的上升陡 峭)。藉由使用圖Π C所示之包括背閘極的薄膜電晶體1 28 ,可控制臨界電壓’可進一步降低脈衝輸出電路的故障。 需注意的是,雖然在圖1】D中第一控制信號G 1和第二控制 信號G2爲相同控制信號’但是第一控制信號G 1和第二控 制信號G2可以是不同的控制信號。 -63- 201207530 在圖1 1 D中,第一電晶體1 3 1的汲極電連接到電源線 1 5 1,第一電晶體1 3 1的源極電連接到第九電晶體1 3 9的汲 極,及第一電晶體1 3 1的閘極電極(下閘極電極和上閘極 電極)電連接到第四輸入終端124。 第二電晶體132的汲極電連接到電源線153,第二電晶 體132的源極電連接到第九電晶體139的汲極,及第二電晶 體132的閘極電極電連接到第四電晶體134的閘極電極。 第三電晶體1 3 3的汲極電連接到第一輸入終端1 2 1,及 第三電晶體133的源極電連接到第一輸出終端126。第四電 晶體134的汲極電連接到電源線153,及第四電晶體134的 源極電連接到第一輸出終端1 26。 第五電晶體1 3 5的汲極電連接到電源線1 53,第五電晶 體135的源極電連接到第二電晶體132的閘極電極和第四電 晶體134的閘極電極,及第五電晶體135的閘極電極電連接 到第四輸入終端124。 第六電晶體1 36的汲極電連接到電源線1 52,第六電晶 體136的源極電連接到第二電晶體132的閘極電極和第四電 晶體134的閘極電極,及第六電晶體136的閘極電極(下閘 極電極和上閘極電極)電連接到第五輸入終端1 25。 第七電晶體〗37的汲極電連接到電源線1 52,第七電晶 體137的源極電連接到第八電晶體138的源極,及第七電晶 體1 3 7的閘極電極(下閘極電極和上閘極電極)電連接到 第三輸入終端123。 第六電晶體136的汲極電連接到第二電晶體132的閘極 -64 - 201207530 電極和第四電晶體1 3 4的閘極電極,及第六電晶體1 3 6的閘 極電極(下閘極電極和上閘極電極)電連接到第二輸入終 端 1 2 2。 第九電晶體1 3 9的汲極電連接到第一電晶體1 3 1的源極 和第二電晶體1 3 2的源極,第九電晶體1 3 9的源極電連接到 第三電晶體〗3 3的閘極電極和第十電晶體1 4 0的閘極電極, 及第九電晶體1 3 9的閘極電極(下閘極電極和上閘極電極 )電連接到電源線152。 第十電晶體1 40的源極電連接到第一輸入終端1 2 1,第 十電晶體1 4 0的源極電連接到第二輸出終端1 2 7,及第十電 晶體1 4 0的閘極電極電連接到第九電晶體1 3 9的源極。 第十一電晶體1 4 1的汲極電連接到電源線1 5 3,第十一 電晶體1 4 1的源極電連接到第二輸出終端1 27,及第十一電 晶體1 4 1的閘極電極電連接到第二電晶體1 3 2的閘極電極和 第四電晶體134的閘極電極。 第十二電晶體1 42的汲極電連接到電源線1 53,第十二 電晶體1 42的源極電連接到第二輸出終端1 27,及第十二電 晶體1 4 2的閘極電極電連接到第七電晶體1 3 7的閘極電極( 下閘極電極和上閘極電極)。 第十三電晶體1 43的汲極電連接到電源線1 5 3,第十三 電晶體143的源極電連接到第一輸出終端126,及第十三電 晶體143的閘極電連接到第七電晶體137的閘極電極(下閘 極電極和上閘極電極)。 在圖1 1 D中,第三電晶體1 3 3的閘極電極、第十電晶體 -65- 201207530 140的閘極電極、及第九電晶體139的源極彼此連接之部位 被稱作節點A。另外,將第二電晶體132的閘極電極、第四 電晶體134的閘極電極、第五電晶體135的第二終端、第六 電晶體1 3 6的源極、第八電晶體1 3 8的汲極、及第十一電晶 體141的閘極電極連接之部位被稱作節點B (見圖12A)。 需注意的是,在圖11D及圖12A中,可額外設置用以 藉由使節點A變成浮動狀態來執行啓動程式操作的電容器 。而且’可額外設置具有電連接到節點B的一電極之電容 器,以保持節點B的電位。 圖12B爲包括圖12A所示之複數個脈衝輸出電路的移位 暫存器之時序圖。需注意的是,當移位暫存器包括在掃描 線驅動器電路中時’圖12B中的週期161對應於垂直折返週 期,及週期162對應於閘極選擇週期。 需注意的是’如圖1 2 A所示,藉由設置閘極被供應有 第二電源電位VCC之第九電晶體139,在啓動程式操作前 後可獲得下面所說明的優點。 在沒有施加第二電源電位VCC到閘極電極之第九電晶 體1 3 9之下’若以啓動程式操作提高節點a的電位,則第一 電晶體1 3 1的源極之源極的電位上升至高於第一電源電位 VDD的値。結果,在第一電晶體13丨中,高偏壓被施力口, 如此明顯應力施加在閘極和源極之間以及閘極和汲極之間 ,如此會導致電晶體的退化。 藉由設置閘極被供應有第二電源電位VCC之第九電晶 體139’雖然由起動程式操作提高節點a的電位,但是同時 -66 - 201207530 ,可防止第一電晶體1 3 1的源極之電位的增加。換言之, 藉由設置第九電晶體1 3 9,可降低施加在第一電晶體1 3 1的 閘極和源極之間的電壓。因此,可抑制第一電晶體1 3 1的 退化。 需注意的是,只要第九電晶體1 3 9的汲極和源極分別 連接到第一電晶體1 3 1的源極和第三電晶體1 3 3的閘極,則 可將第九電晶體1 3 9設置在任何地方。需注意的是,在此 實施例之包括複數個脈衝輸出電路的移位暫存器之例子中 ,在具有階段數目大於掃描線驅動器電路之信號線驅動器 電路中,可省略第九電晶體1 3 9,如此可降低電晶體的數 @。 需注意的是,氧化物半導體被用於第一至第十三電晶 體131至143的每一個之半導體層,藉以可降低薄膜電晶體 的off狀態電流,可增加on狀態電流和場效遷移率,及可降 低電晶體的品質下降程度。結果,可降低電路的故障。 而且,藉由施加高電位到閘極電極之使用氧化物半導 體的電晶體之退化程度小於使用非晶矽的電晶體之退化程 度。結果,甚至當第一電源電位VDD被供應到第二電源電 位VCC被供應之電源線時仍可獲得類似操作,及可降低佈 置在電路之間的電源線數目;如此,可降低電路尺寸。 需注意的是,甚至當圖11D (及圖12A)的連接關係 被改變,使得從第三輸入終端123供應到第七電晶體137的 閘極電極(下閘極電極和上閘極電極)之時脈信號以及從 第二輸入終端122供應到第八電晶體13 8的閘極電極(下閘 -67- 201207530 極電極和上閘極電極)之時脈信號分別從第二輸入終端 122和第三輸入終端123供應時,仍可獲得類似功能。 需注意的是,藉由如上述改變連接關係,在圖1 2 A所 示之移位暫存器中,第七電晶體137和第八電晶體138的狀 態被改變,使得第七電晶體1 3 7和第八電晶體1 3 8二者都打 開’然後第七電晶體1 3 7關掉而第八電晶體1 3 8關掉,然後 第七電晶體1 3 7和第八電晶體1 3 8關掉。因此,節點B的電 位下降由於第二輸入終端22 ( CK2 )及第三輸入終端23 ( CK3 )的電位下降而產生兩次。 在圖12A所示之移位暫存器中,當第七電晶體137和第 八電晶體138的狀態被改變,使得第七電晶體137和第八電 晶體138二者都打開,然後第七電晶體137打開而第八電晶 體1 3 8打開,然後第七電晶體1 3 7和第八電晶體1 3 8關掉, 節點B的電位下降由於第八電晶體1 3 8的閘極電極之電位下 降而產生一次。 因此,連接關係較佳,即、時脈信號CK3從第三輸入 終端1 23供應到第七電晶體1 37的閘極電極(下閘極電極和 上閘極電極),及時脈信號CK2從第二輸入終端122供應到 第八電晶體1 3 8的閘極電極(下閘極電極和上閘極電極) 較佳。這是因爲可降低節點B的電位波動,及可降低雜訊 〇 以此種方式,在第一輸出終端126和第二輸出終端127 的電位保持在L位準期間的週期中,Η位準信號被規律地供 應到節點Β ;如此,可抑制脈衝輸出電路的故障。 -68- 201207530 包括此實施例之此說明書所揭示的液晶顯示裝置可被 應用到各種電子產品(包括遊戲機)。電子產品的例子爲 電視機亦稱作電視或電視接收器)、電腦的監視器等、諸 如數位相機或數位視頻相機等相機、數位相框、行動電話 聽筒(亦稱作行動電話或行動電話裝置)、可攜式遊戲操 作臺、可攜式資訊終端、聲頻再生裝置、諸如柏青哥機等 大尺寸遊戲機等等。 圖13A爲行動電話的例子圖。行動電話11〇〇包括外殻 1 1 〇 1、結合在外殼1 1 〇1中之顯示部1 1 02、操作按鈕1 1 03、 外部連接埠11〇4、揚聲器1105、麥克風1106等。 當以手指等觸碰圖1 3 A所示之行動電話1 1 〇 〇的顯示部 1 1 0 2時,可將資料輸入到行動電話i丨0〇。此外,當使用者 以他/她的手指等觸碰顯示部1 1 〇2時可實施諸如打電話寫 郵件等操作。 具有顯示部11〇2的主要三種螢幕模式。第一模式爲主 要用於顯示影像之顯示模式。第二模式爲主要用於輸入諸 如正文等資料之輸入模式。第三模式爲組合顯示模式和輸 入模式的兩模式之顯示及輸入模式。 例如,在打電話或寫郵件的例子中,爲顯示部1 1 02選 擇主要用以輸入正文之正文輸入模式,使得可輸入顯示在 螢幕上之正文。在那時,在顯示部11〇2的螢幕之幾乎所有 區域上顯示鍵盤或數字按鈕較佳。 當包括諸如迴轉儀或加速度感測器等用以感測傾斜的 感測器之偵測裝置設置在行動電話1 1 0 0內時,顯示部i丨0 2 • 69 - 201207530 的螢幕上之顯示可藉由決定行動電話1100的方向來自動切 換(無論行動電話11 00是爲了風景模式或者肯像模式而水 平還是垂直置放)。 另外,可藉由觸碰顯示部1102或操作外殼1101的操作 按鈕11 03來切換螢幕模式。另一選擇是,螢幕模式係可依 據顯示在顯示部1 102上之影像種類來切換。例如,當顯示 在顯示部上的影像之信號爲移動影像資料的信號時,螢幕 模式被切換到顯示模式。當信號爲正文資料的信號時,螢 幕模式被切換到輸入模式。 另外,在輸入模式中,由顯示部11 02中的光學感測器 偵測信號,及若某段週期未執行藉由觸碰顯示部1 102的輸 入,則螢幕模式可被控制,以從輸入模式切換到顯示模式 〇 顯示部1 1 02可充作影像感測器。例如,藉由以手掌或 手指觸碰顯示部1 1 02來取得掌印、指印的影像,藉以可執 行個人識別。另外,藉由在顯示部設置發出近紅外線光之 背光或感測光源,可取得手指靜脈、手掌靜脈等的影像。 實施例1所說明之複數個薄膜電晶體1 3被排列在顯示 部1 102中。因爲薄膜電晶體13具有透光特性,所以在顯示 部1 1 02中設置光學感測器之例子中它們未阻隔入射光,因 此有效。此外,同樣在顯示部中設置發出近紅外線光之背 光或者發出近紅外線光之感測光源的例子中,薄膜電晶體 1 3未阻隔光,因此有效。 圖13B圖解行動電話的另一例子。圖13B所示之一例子 -70- 201207530 的可攜式資訊終端可具有複數個功能。例如,除了電話功 能之外,此種可攜式資訊終端可具有藉由結合電腦來處理 各種資料段的功能。 圖1 3B所示之可攜式資訊終端具有外殻1 800和外殻 1801。外殼1800包括顯示面板1802、揚聲器1803、麥克風 1 8〇4、定位裝置1 8 06、相機透鏡1 8 0 7、外部連接終端1 808 等。此外,天線結合在外殻1801中。 顯示面板1802被設置有觸碰面板。圖13B的短劃線圖 解被顯示作影像之複數個操作鍵1 805。 另外,除了上述結構以外,可結合無接觸I C晶片、小 型記憶裝置等。 本發明的主動矩陣式液晶顯示裝置可被用於顯示面板 18 02,及可依據應用模式來來適當改變顯示的方向。另外 ,顯示裝置被設置有相機透鏡1807在與顯示面板1802相同 的表面上,及如此可被使用作爲視頻電話。揚聲器1 8 0 3和 麥克風1 8 04可被用於視頻電話打電話、記錄、及播放聲音 等以及語音呼叫。而且,如圖1 3 B所示一般發展它們之狀 態中的外殼1 8 0 0及1 8 0 1可位移,使得可藉由滑動將其中之 一重疊在另一個上;因此,可降低可攜式資訊終端的尺寸 ,其使可攜式資訊終端適於攜帶。 外部連接終端1808可連接到AC配接器和諸如USB纜線 等各種類型的纜線,及能夠充電和與個人電腦的資料通訊 。而且,儲存媒體可插入到外部記憶體插槽1 8 1 1,使得可 儲存及可移動大量資料。 -71 - 201207530 另外,除了上述功能之外,還可提供紅外線通訊功能 、電視接收功能等。 如上述,可將實施例1或2所說明之主動矩陣式顯示裝 置設置在如上述之各種電子產品的顯示面板中。藉由將薄 膜電晶體1 2用於驅動器電路以及薄膜電晶體1 3用於顯示面 板的交換元件,可提供包括具有高孔徑比的顯示裝置之高 度可靠的電子產品,尤其是在底發射型主動矩陣式顯示裝 置的例子中。 (實施例4 ) 在此實施例中,將參考圖8A至8 E來說明薄膜電晶體的 製造處理中部分不同於實施例1之例子。除了處理的一部 分之外,圖8A至8E與圖1A至1E相同,因此,以相同參考 號碼表示相同部位,及省略相同部位的特有說明。 首先,根據實施例1,兩種閘極電極層2a、2b、3a、 及3b,和閘極絕緣層4係形成在基板1上,及源極電極層5a 和汲極電極層5b係形成與閘極電極層3a局部重曼,具有閘 極絕緣層4插入在其間。然後,氧化物半導體膜6係形成在 聞極絕緣層4、源極電極層5a、和汲極電極層5b上。 接著,氧化物半導體膜6經過脫水作用或除氫作用。 用於脫水作用或除氫作用的第一熱處理之溫度被設定在高 於或等於400°C、425°C或更高更好。需注意的是,當其溫 度高於或等於42 5°C時,可執行熱處理達一小時或更短, 反之當溫度低於425 °C時,執行熱處理達一小時以上。 -72- 201207530 此處,將基板引進熱處理設備的其中之一的電爐內, 以及氧化物半導體膜6在氮大氣中經過熱處理。之後,在 氧化物半導體膜6未暴露至空氣的此種條件中,以高純度 氧氣、高純度N20氣體、或超乾空氣(具有露點-40°C或更 低,-60°C或更低較佳)被引進同一爐中且執行冷卻,使 得能夠防止水和氫再次結合到氧化物半導體膜6內。較佳 的是,水、氫等未包括在氧氣或N20氣體中。另一選擇是 ,引進熱處理設備內之氧氣或N20氣體的純度爲6N( 9 9.9999%)或更多較佳,7N( 99.99999%)或更多更好( 即、氧氣或N20氣體的雜質濃度被設定成1 ppm或更低較佳 ,0.1 ppm或更低更好)。 依據第一熱處理的條件或者氧化物半導體的材料,在 一些例子中’氧化物半導體膜6可被結晶成微晶膜或複晶 膜。在微晶膜的例子中,較佳的是,結晶成分對整個膜的 比例爲8 0 %或更多(9 0 %或更多更好)及被充塡,使得鄰 接微晶粒彼此接觸。另~選擇是,在一些例子中,整個氧 化物半導體膜6可具有非晶結構。 而且’在用於脫水作用或除氫作用的第一熱處理之後 ,可在氧氣大氣或N20氣體大氣中,以2〇〇。(:至400°C (含 )’ 200°C至300°C (含)較佳來執行熱處理。 經由上述步驟’使整個氧化物半導體膜6變成氧過量 狀態;因此’形成高電阻(i型)氧化物半導體膜。雖然 在此實施例中緊接在形成氧化物半導體膜6之後就執行用 於脫水作用或除氫作用的第一熱處理,但是可在形成氧化 -73- 201207530 物半導體膜6之後的任何時候執行用於脫水作用或除氫作 用的第一熱處理。 接著,藉由光致微影步驟選擇性蝕刻氧化物半導體膜 6和閘極絕緣層4,使得到達閘極電極層2b的接觸孔被形成 。藉由在氧化物半導體膜6上形成抗蝕劑,可防止閘極絕 緣層4和氧化物半導體膜6之間的介面污染。然後,去除抗 蝕遮罩(見圖8 A )。 接著,選擇性蝕刻氧化物半導體膜6,以獲得島型氧 化物半導體層6c及6d (見圖8B)。 接著,藉由濺鍍法將氧化物絕緣膜形成在閘極絕緣層 4和氧化物半導體層6c及6d上。然後,藉由光致微影步驟 形成抗蝕遮罩,及藉由選擇性蝕刻形成氧化物絕緣層7a及 7b»之後,去除抗蝕遮罩。在此階段,在氧化物半導體層 中,形成與氧化物絕緣層接觸的區域。區域包括通道形成 區,其中閘極電極層2a及氧化物絕緣層7a彼此重疊,具有 閘極絕緣層4插入在其間。此外,氧化物半導體層具有與 覆蓋氧化物半導體層的周邊部位和側表面之氧化物絕緣層 7b重疊的區域。藉由光致微影步驟,亦形成到達閘極電極 層2b的接觸孔以及到達汲極電極層5b的接觸孔(見圖8C ) 〇 作爲氧化物絕緣膜,使用未包括諸如濕氣、氫離子、 及OH·等雜質並且阻隔這些從外面進入之無機絕緣膜。典 型上,使用氧化矽膜、氧氮化矽膜、氧化鋁膜、氮氧化鋁 膜等。 -74- 201207530 接著’氧化物導電膜和金屬導電膜係堆曼在聞極絕緣 層4、氧化物絕緣層7a及7b、和氧化物半導體層上。藉由 使用濺鍵法,可在未暴露至空氣之下,連續執行氧化物導 電膜和金屬導電膜的疊層之沈積。 較佳的是,氧化物導電膜包含氧化鋅作爲其成分但未 包含銦。作爲此種氧化物導電膜的材料,可給定氧化鋅、 氧化鋅鋁、氮氧化鋅鋁、氧化鋅鎵等。在此實施例中,使 用氧化鋅膜。 作爲金屬導電膜的材料,可使用選自Ti、Mo、W、A1 、Cr、Cu、及Ta之元素、含有這些元素的任一個作爲成分 之合金、含有這些元素組合之合金等。金屬導電膜並不侷 限於含有上述元素的單層,亦可以是兩或多層。在此實施 例中,堆疊鉬膜、鋁膜、和鉬膜之三層堆疊膜被形成。 接著,形成抗蝕遮罩,及選擇性蝕刻金屬導電膜,使 得源極電極層23a、汲極電極層23b、連接電極層23c、及 連接電極層23d被形成。然後,去除抗蝕遮罩。用以去除 抗蝕遮罩之抗蝕劑清除劑爲鹼性溶液,及在使用抗蝕劑清 除劑的例子中,以源極電極層2 3 a、汲極電極層2 3 b、連接 電極層23 c、及連接電極層23 d作爲遮罩來選擇性蝕刻氧化 物導電膜。 以此方式,將氧化物導電層24 a形成在源極電極層23 a 下方並且與其接觸,及將氧化物導電層24b形成在汲極電 極層23 b下方並且與其接觸。藉由將氧化物導電層24 a設置 在源極電極層23 a和氧化物導電層之間,可減少接觸電阻 -75- 201207530 ,其產生電阻降低,使得能夠形成具有高速操作的薄膜電 晶體。設置在源極電極層23 a和氧化物導電層之間的氧化 物導電層24a充作源極區,及設置在汲極電極層23b和氧化 物導電層之間的氧化物導電層24b充作汲極區,如此提高 周邊電路(驅動器電路)的頻率特性是有效的。 在鉬膜和氧化物半導體層直接彼此接觸的例子中,高 接觸電阻是一問題。這是因爲Mo不太可能被氧化,且與Ti 比較,從氧化物半導體層析取氧之效果較弱,並且Mo和氧 化物半導體層之間的接觸介面未變成η型。 然而,甚至在此種例子中,可藉由插入氧化物導電層 24a在氧化物半導體層和源極電極層之間,以及插入氧化 物導電層24b在氧化物半導體層和汲極電極層之間,而降 低接觸電阻;因此,可提高周邊電路(驅動器電路)的頻 率特性。 另外,藉由相同步驟,將氧化物導電層24c形成在連 接電極層23c下方並且與其接觸,及將氧化物導電層24d形 成在連接電極層23d下方並且與其接觸(見圖8D)。氧化 物導電層24c形成在連接電極層23c和閘極電極層2b之間較 佳,因爲氧化物導電層24c充作緩衝器,所以依據氧化物 導電層24c的厚度,電阻只是串聯電阻,如此較佳,及氧 化物導電層24c未形成具有金屬的絕緣氧化物,如此較佳 〇 蝕刻率在氧化物半導體層和氧化物導電層之間是不同 的,因此,打開且與氧化物半導體層接觸之氧化物導電層 -76- 201207530 係可藉由控制週期的時間來去除。 在選擇性蝕刻金屬導電膜之後,可藉由氧灰化處理來 去除抗蝕遮罩,以留下氧化物導電膜,然後,以源極電極 層23a、汲極電極層23b、連接電極層23e、和連接電極層 2 3d作爲遮罩,而選擇性蝕刻氧化物導電膜。 在於選擇性蝕刻金屬導電膜之後執行第一熱處理的例 子中’只要諸如氧化矽等結晶抑制劑未包含在氧化物導電 層24a、24b、24c、及24d中,氧化物導電層24a、24b、 24c、及24d被結晶。另一方面’藉由第—熱處理使氧化物 半導體層未結晶並且保持非晶。氧化物導電層的晶體相對 於底表面以圓柱形狀生長。結果,當氧化物導電層上的金 屬膜被餓刻以形成源極和汲極電極時,可防土形成氧化物 導電層中的下割。 接著’可在鈍氣大氣或氮氣大氣中執行第二熱處理( 以高於或等於1 50°C和低於3 5 0〇C的溫度較佳),以降低薄 膜電晶體的電特性變化。例如,在氮大氣中以2 5 0。C執行 熱處理達一小時。需注意的是,藉由第二熱處理,氧進入 氧化物半導體層’且從與氧化物半導體層等接觸之氧化物 絕緣膜擴散至其上。氧進入和擴散到氧化物半導體使通道 形成區能夠具有高電阻(通道區可變成i型)。如此,可 獲得正常關薄膜電晶體。藉由第二熱處理可使氧化物導電 層24a、24b、24c、及24d結晶,使得能夠提高導電性。 接著,絕緣層10係形成在氧化物絕緣層7a及7b、源極 電極層23a、及汲極電極層23b上(見圖8E)。 -77- 201207530 經由上述步驟,可在一基板上製造薄膜電晶體25和薄 膜電晶體1 3。 設置在驅動器電路中的薄膜電晶體25在具有絕緣表面 的基板1上包括閘極電極層2a、閘極絕緣層4、氧化物半導 體層、氧化物導電層24a及24b、源極電極層23a、及汲極 電極層2 3b。氧化物半導體層至少包括通道形成區26。另 外,設置與通道形成區26接觸之氧化物絕緣層7a。絕緣層 1〇係設置在源極電極層23 a和汲極電極層23b上。 與氧化物絕緣層7b接觸之氧化物半導體層6c中的第一 區2 7c和第二區27d是在像通道形成區26—般的氧過量狀態 中,及用以降低漏電流和寄生電容。與絕緣層10接觸之氧 化物半導體層6c中的第三區27e係設置在通道形成區26和 高電阻源極區27a之間。與絕緣層10接觸之第四區27f係設 置在通道形成區26和高電阻汲極區27b之間。與絕緣層10 接觸之氧化物半導體層中的第三區2 7e和第四區27f能夠降 低斷開電流。 以此方式所獲得之主動矩陣式基板可與相對基板組合 ’以製造如實施例1中參考圖2A及2B所說明之主動矩陣式 液晶顯不裝置。 此實施例可與實施例2或實施例3適當地自由組合。 此申請案係依據日本專利局於2009、9、4所發表之曰 本專利申請案序號2009-2 04 821,藉此倂入其全文做爲參 考。 -78- 201207530 【圖式簡單說明】 圖1 A至1 E爲本發明的一實施例之橫剖面處理圖。 圖2 A及2 B爲本發明的一實施例之橫剖面處理圖。 圖3爲習知主動矩陣式液晶顯示裝置的一像素之電路 圖。 圖4A至4E爲本發明的一實施例之橫剖面處理圖。 圖5A1及5B1爲本發明的一實施例之橫剖面圖而圖5A2 及5B2爲其平面圖。 圖6爲本發明的一實施例之橫剖面圖。 圖7 A及7 B分別爲本發明的一實施例之平面圖及橫剖面 圖。 圖8 A至8 E爲本發明的一實施例之橫剖面處理圖。 圖9A及9B各個爲主動矩陣式液晶顯示裝置的方塊圖。 圖1 〇 A爲主動矩陣式信號線驅動器電路的組態圖,而 圖1 0 B爲主動矩陣式信號線驅動器電路的操作之時序圖。 圖1 1 A至1 1 D爲移位暫存器的組態之電路圖。 圖12A爲移位暫存器的電路圖,而圖12B爲移位暫存器 的操作之時序圖。 圖13A及13B各個爲電子產品圖。 圖14爲主動矩陣式液晶顯示裝置圖。 圖1 5爲主動矩陣式液晶顯示裝置圖。 圖16爲主動矩陣式液晶顯示裝置圖。 圖17爲主動矩陣式液晶顯示裝置圖。 -79- 201207530 【主要元件符號說明】 1 :基板 2 a :閘極電極層 2 b :閘極電極層 2 c :閘極電極層 2 d :第一終端 2e :電極層 3 a :閘極電極層 3 b :閘極電極層 3c :電極層 3 d :閘極電極層 4 :閘極絕緣層 5a :源極電極層 5b :汲極電極層 5c :電極層 5 d :源極電極層 5 e :汲極電極層 6 :氧化物半導體膜 6a :氧化物半導體層 6b :氧化物半導體層 6c :氧化物半導體層 6d :氧化物半導體層 7a :氧化物絕緣層 7b :氧化物絕緣層 -80 201207530 8a ’·通道形成區 8 b :氧化物半導體層 9a :源極電極層 9b :汲極電極層 9 c ’·連接電極層 9d :連接電極層 9 e ‘·連接電極層 9f :連接電極層 9 g :連接電極層 9h :源極配線層 9i ·'連接電極層 1 0 :絕緣層 1 1 a :局電阻源極區 1 1 b :高電阻汲極區 1 1 c :第一區 1 1 d :第二區 1 1 e :第三區 Ilf :第四區 1 2 =薄膜電晶體 1 3 :薄膜電晶體 1 4 :平面化絕緣層 1 5 a :像素電極層 1 5 b :像素電極層 1 5 c :像素電極層 -81 201207530 15d :導電層(背閘極) 1 5e :導電層 1 5f :導電層 1 5 g :像素電極層 16 :保護層 1 7 :玻璃基板 1 8 :濾色器層 1 9 :相對電極 20 :保護膜 21 :液晶層 22a :極化板 22b :極化板 23a:源極電極層 23b :汲極電極層 23c:連接電極層 23d:連接電極層 24a :導電層 24b :導電層 24c :導電層 24d :導電層 25 :薄膜電晶體 26 :通道形成區 27a:局電阻源極區 2 7 b :局電阻汲極區 -82 201207530 2 7 c :第一區 27d :第二區 27e :第三區 2 7 f ··第四區 3 〇 :相對基板 3 1 :像素 3 2 :電晶體 33 :液晶元件 34 :儲存電容器 3 5 :配線 3 6 :配線 3 7 :電容器線 3 8 :相對基板 4 1 :儲存電容器 42 :薄膜電晶體 71 :基板 72 :像素部 7 3 a :信號線驅動器電路 73b :信號線驅動器電路 7 4 a :掃描線驅動器電路 7 4b :掃描線驅動器電路 7 5 :密封劑 7 6 :第二基板 77a :撓性印刷電路 -83 201207530 77b :撓性印刷電路 7 8 :液晶 79 :薄膜電晶體 8 0 :薄膜電晶體 8 1 :儲存電容器 82 :連接終端電極 8 3 :像素電極層 8 4 :終端電極 8 5 :各向異性導電膜 90 :基板 91 :像素部 92 :第一掃描線驅動器電路 93 :第二掃描線驅動器電路 9 4 :信號線驅動器電路 95 :時序控制電路 1 0 1 :移位暫存器 1 02 :交換電路 1〇2_1 :交換電路 1〇2_2 :交換電路 102_# :交換電路 1〇3_1 :薄膜電晶體 1 〇3_2 :薄膜電晶體 1〇3_Α :薄膜電晶體 1〇4_1 :配線 -84- 201207530 104 2 \0A_k 1 05_1 1 05_2 1 05_7V 1 1 0_1 1 1 0_2 1 1 0_3 1 1 0_4 1 1 0_5 1 1 0_N 1 1 0_N 111: 112: 113: 114: 115: 12 1: 122 : 123 : 124 : 125 : 126: 127 : :配線 :配線 :配線 :配線 ^配線 :脈衝輸出電路 :脈衝輸出電路 :脈衝輸出電路 :脈衝輸出電路 :脈衝輸出電路 '-1 :脈衝輸出電路 ' :脈衝輸出電路 第一配線 第二配線 第三配線 第四配線 第五配線 第一輸入終端 第二輸入終端 第三輸入終端 第四輸入終端 第五輸入終端 第一輸出終端 第二輸出終端 -85- 201207530 128 :薄膜 1 3 1 :第一 1 32 :第二 133 :第三 134 :第四 135 :第五 136 :第六 1 37 :第七 1 3 8 :第八 139 :第九 140 :第十 141 :第十 142 :第十 143 :第十 1 5 1 :電源 1 5 2 :電源 1 5 3 :電源 1 6 1 :週期 1 6 2 :週期 201 :相對 202 :電極 2 0 3 :塡料 204 :球狀 205a :黑名 電晶體 電晶體 電晶體 電晶體 電晶體 電晶體 電晶體 電晶體 電晶體 電晶體 電晶體 一電晶體 二電晶體 三電晶體 線 線 線 電極 層 粒子 i區域 -86- 201207530 205b:白色區域 206 :空腔 6 0 2 :閘極配線 6 0 3 :聞極配線 6 1 6 :配線 6 1 8 :配線 6 1 9 :配線 6 2 3 :接觸孔 6 2 4 :像素電極 626 :像素電極 627 :接觸孔 628 :薄膜電晶體 629 :薄膜電晶體 6 4 0 :相對電極 6 4 1 :縫隙 6 5 1 :第一液晶元件 652 :第二液晶元件 6 9 0 :配線 1 1 0 0 :行動電話 1 1 〇 1 :外殻 1 1 0 2 :顯不部 1 1 〇 3 :操作按鈕 1 104 :外部連接埠 1105 :揚聲器 -87- 201207530 1 1 06 :麥克風 1 8 00 :外殼 1 8 0 1 :外殼 1 8 02 :顯示面板 1 8 03 :揚聲器 1 8 04 :麥克風 1 8 05 :操作鍵 1 8 06 :定位裝置 1 8 07 :相機透鏡 1 8 08 :外部連接終端 1 8 1 1 :外部記憶體插槽 -88-

Claims (1)

  1. 201207530 七、申請專利範圍: 1. 一種主動矩陣式液晶顯示裝置,包含: 像素部,其形成於基板上,該像素部包括第一電晶體 :以及 驅動器電路部,其形成於該基板上,該驅動器電路部 包括第二電晶體, 其中該第一電晶體包含: 第一閘極電極層,其在該基板上; 聞極絕緣層,其在該第一閘極電極層上; 第一源極電極和第一汲極電極層,其在該閘極絕 緣層上; 第一氧化物半導體層,其在該閘極絕緣層上,且 與該第一源極電極層和該第一汲極電極層重疊; 氧化物絕緣層,其與該第一氧化物半導體層接觸 I 連接電極層,其連接到該第一源極電極層和該第 一汲極電極層的至少其中之一;以及 像素電極層,其在該氧化物絕緣層上,且電連接 到該第一汲極電極層, 其中該第二電晶體包含: 第二閘極電極層,其在該基板上; 該閘極絕緣層,其在該基板上; 第二氧化物半導體層,其在該閘極絕緣層上; 該氧化物絕緣層,其在該第二氧化物半導體層上 -89- 201207530 :以及 第二源極電極層和第二汲極電極層,其在該 物絕緣層上, 其中該第一閘極電極層、該閘極絕緣層、該第一 物半導體層、該第一源極電極層、該第一汲極電極層 氧化物絕緣層、及該像素電極層的每一個具有透光特 以及 其中該第二氧化物半導體層的通道形成區和該第 化物半導體層的周邊部與該氧化物絕緣層接觸。 2 .根據申請專利範圍第1項之主動矩陣式液晶顯 置, 其中該第二閘極電極層的材料、及該第二源極電 和該第二汲極電極層的材料分別不同於該第一閘極電 的材料、該第一源極電極層和該第一汲極電極層的材 以及 其中該第二閘極電極層的該材料、該第二源極電 和該第二汲極電極層的該材料是具有電阻低於該第一 電極層和該第一汲極電極層的該材料之導電材料。 3 ·根據申請專利範圍第1項之主動矩陣式液晶顯 置’其中該連接電極層係從含有選自A1 (鋁)、Cr( 、Cu (銅)、Ta (钽)、Ti (駄)、m〇 (鉬)、及W )的元素作爲主要成分之膜’或包括組合該等元素的 個之合金膜的堆疊膜所形成。 4.根據申請專利範圍第1項之主動矩陣式液晶顯 氧化 氧化 、該 性, 二氧 不裝 極層 極層 料, 極層 源極 示裝 鉻) (鶴 任一 示裝 -90- 201207530 置,其中該第二源極電極層和該第二汲極電極層係使用與 該連接電極層的材料相同之材料所形成。 5 _根據申請專利範圍第1項之主動矩陣式液晶顯示裝 置,其中該第一源極電極層和該第一汲極電極層係使用氧 化銦、氧化銦錫、氧化銦鋅、或氧化鋅所形成。 6.根據申gra專利範圍桌1項之主動矩陣式液晶顯示裝 置,其中該氧化物絕緣層係從氧化矽膜或氧化鋁膜所形成 0 7 ·根據申請專利範圍第1項之主動矩陣式液晶顯示裝 置,另外包含: 氧化物導電層,其設置在該第二氧化物半導體層和該 第二源極電極層之間,以及在該第二氧化物半導體層和該 第二汲極電極層之間。 8 .根據申請專利範圍第7項之主動矩陣式液晶顯示裝 置,其中該氧化物導電層包含與該第一源極電極層和該第 一汲極電極層相同的材料。 9· 一種主動矩陣式液晶顯示裝置,包含: 像素部’其形成於基板上,該像素部包括第一電晶體 ;以及 驅動器電路部,其形成於該基板上,該驅動器電路部 包括第二電晶體, 其中該第一電晶體包含: 第一閘極電極層,其在該基板上; 閘極絕緣層,其在該第一閘極電極層上; -91 - 201207530 第一源極電極層和第一汲極電極層,其在該閘極 絕緣層上; 第一氧化物半導體層,其在該閘極絕緣層上,且 與該第一源極電極層和該第一汲極電極層重疊; 氧化物絕緣層,其與該第一氧化物半導體層接觸 * 連接電極層,其連接到該第一源極電極層和該第 一汲極電極層的至少其中之一; 絕緣層,其在該氧化物絕緣層和該連接電極層上 :以及 像素電極層,其在該絕緣層上,且電連接到該第 —汲極電極層, 其中該第二電晶體包含: 第二閘極電極層,其在該基板上; 該閘極絕緣層,其在該基板上; 第二氧化物半導體層,其在該閘極絕緣層上; 該氧化物絕緣層,其在該第二氧化物半導體層上 * 第二源極電極層和第二汲極電極層,其在該氧化 物絕緣層上, 該絕緣層,其在該第二氧化物半導體層、該氧化 物絕緣層、該第二源極電極層和該第二汲極電極層上;以 及 導電層,其在該絕緣層上,該導電層與該第二氧 -92- 201207530 化物半導體層和該氧化物絕緣層重疊, 其中該第一閘極電極層、該閘極絕緣層、該第一氧化 物半導體層、該第一源極電極層、該第一汲極電極層、該 氧化物絕緣層、及該像素電極層的每一個具有透光特性, 以及 其中該第二氧化物半導體層的通道形成區和該第二氧 化物半導體層的周邊部與該氧化物絕緣層接觸。 1 〇.根據申請專利範圍第9項之主動矩陣式液晶顯示 裝置, 其中該第二閘極電極層的材料、及該第二源極電極層 和該第二汲極電極層的材料分別不同於該第一閘極電極層 的材料、該第一源極電極層和該第一汲極電極層的材料, 以及 其中該第二閘極電極層的該材料、該第二源極電極層 和該第二汲極電極層的該材料是具有電阻低於該第一源極 電極層和該第一汲極電極層的該材料之導電材料。 1 1 .根據申請專利範圍第9項之主動矩陣式液晶顯示 裝置,其中該連接電極層係從含有選自A1 (鋁)、Cr(鉻 )、Cu (銅)、Ta (钽)、Ti (鈦)、Mo (鉬)、及 W( 鎢)的元素作爲主要成分之膜,或包括組合該等元素的任 一個之合金膜的堆疊膜所形成。 12.根據申請專利範圍第9項之主動矩陣式液晶顯示 裝置’其中該% 一源極電極層和該第二汲極電極層係使用 與該連接電極層的材料相同之材料所形成。 -93- 201207530 1 3 .根據申請專利範圍第9項之主動矩陣式液晶顯示 裝置,其中該第一源極電極層和該第一汲極電極層係使用 氧化銦、氧化銦錫、氧化銦鋅、或氧化鋅所形成。 14.根據申請專利範圍第9項之主動矩陣式液晶顯示 裝置,其中該氧化物絕緣層係從氧化矽膜或氧化鋁膜所形 成。 1 5 ·根據申請專利範圍第9項之主動矩陣式液晶顯示 裝置,另外包含: 氧化物導電層,其設置在該第二氧化物半導體層和該 第二源極電極層之間,以及在該第二氧化物半導體層和該 第二汲極電極層之間。 1 6 ·根據申請專利範圍第1 5項之主動矩陣式液晶顯示 裝置,其中該氧化物導電層包含與該第一源極電極層和該 第一汲極電極層相同的材料。 17. —種主動矩陣式液晶顯示裝置,包含: 像素部,其形成於第一基板上,該像素部包括第一電 晶體; 驅動器電路部,其形成於該第一基板上,該驅動器電 路部包括第二電晶體, 其中該第一電晶體包含: 第一閘極電極層,其在該第一基板上; 聞極絕緣層,其在該第一閘極電極層上; 第一源極電極層和第一汲極電極層,其在該閘極 絕緣層上: -94- 201207530 第一氧化物半導體層’其在該閘極絕緣層上’且 與該第一源極電極層和該第一汲極電極層重疊; 氧化物絕緣層,其與該第一氧化物半導體層接觸 * 連接電極層,其連接到該第一源極電極層和該第 一汲極電極層的至少其中之一;以及 像素電極層,其在該氧化物絕緣層上’且電連接 到該第一汲極電極層, 其中該第二電晶體包含: 第二閘極電極層’其在該第一基板上; 該閘極絕緣層’其在該第一基板上; 第二氧化物半導體層,其在該閘極絕緣層上; 該氧化物絕緣層,其在該第二氧化物半導體層上 ;以及 第二源極電極層和第二汲極電極層,其在該氧化 物絕緣層上, 第二電極,其在該第一電晶體和該第二電晶體上; 第二基板,其在該第二電極上;以及 液晶層,其插入在該第一基板和該第二基板之間, 其中該第一閘極電極層、該閘極絕緣層、該第一氧化 物半導體層、該第一源極電極層、該第一汲極電極層、該 氧化物絕緣層、及該像素電極層的每一個具有透光特性’ 以及 其中該第二氧化物半導體層的通道形成區和該第二氧 -95- 201207530 化物半導體層的周邊部與該氧化物絕緣層接觸。 18.根據申請專利範圍第17項之主動矩陣式液晶顯示 裝置, 其中該第二閘極電極層的材料、及該第二源極電極層 和該第二汲極電極層的材料分別不同於該第一閘極電極層 的材料、該第一源極電極層和該第一汲極電極層的材料, 以及 其中該第二閘極電極層的該材料、該第二源極電極層 和該第二汲極電極層的該材料是具有電阻低於該第一源極 電極層和該第一汲極電極層的該材料之導電材料。 1 9 ·根據申請專利範圍第1 7項之主動矩陣式液晶顯示 裝置,其中該連接電極層係從含有選自A1 (鋁)、Cr (鉻 )、Cu (銅)、Ta(鉬)、Ti (駄)、Mo (鉬)、及 W( 鎢)的元素作爲主要成分之膜,或包括組合該等元素的任 一個之合金膜的堆疊膜所形成。 2 0 .根據申請專利範圍第1 7項之主動矩陣式液晶顯示 裝置,其中該第一源極電極層和該第二汲極電極層係使用 與該連接電極層的材料相同之材料所形成。 21.根據申請專利範圍第17項之主動矩陣式液晶顯示 裝置’其中該第一源極電極層和該第一汲極電極層係使用 氧化銦、氧化銦錫、氧化銦鋅、或氧化鋅所形成。 2 2 .根據申請專利範圍第1 7項之主動矩陣式液晶顯示 裝置’其中該氧化物絕緣層係從氧化砂膜或氧化錕膜所形 成。 -96- 201207530 23. 根據申請專利範圍第17項之主動矩陣式液晶顯示 裝置,另外包含: 氧化物導電層’其設置在該第二氧化物半導體層和該 第二源極電極層之間,以及在該第二氧化物半導體層和該 第二汲極電極層之間。 24. 根據申請專利範圍第23項之主動矩陣式液晶顯示 裝置,其中該氧化物導電層包含與該第一源極電極層和該 第一汲極電極層相同的材料。 2 5 ·根據申請專利範圍第1 7項之主動矩陣式液晶顯示 裝置,其中該液晶層是展現藍相的材料。 2 6. —種製造主動矩陣式液晶顯示裝置之方法,包含 以下步驟: 將第一閘極電極層和第二閘極電極層形成在具有絕緣 表面之基板上; 將間極絕緣層形成在該第一鬧極電極層和該第二閘極 電極層上; 將第一源極電極層和第一汲極電極層形成在該閘極絕 緣層上,以與該第一閘極電極層重疊; 將氧化物半導體膜形成在該第一源極電極層、該第一 汲極電極層、和該閘極絕緣層上; 藉由選擇性去除該氧化物半導體膜,而將第一氧化物 半導體層和第二氧化物半導體層形成在該閘極絕緣層上; 加熱該第一氧化物半導體層和該第二氧化物半導體層 ,以減少該第一氧化物半導體層和該第二氧化物半導體層 -97 - 201207530 中的氫濃度; 形成氧化物絕緣層,其在該第一氧化物半導體層上’ 且與該第二氧化物半導體層的一部分以及該第二氧化物半 導體層的上表面和側表面接觸; 將第二源極電極層和第二汲極電極層形成在該第二氧 化物半導體層上;以及 形成像素電極層,其在該氧化物絕緣層上,且電連接 到該第一汲極電極層, 其中該第一氧化物半導體層與該第一閘極電極層、該 第一源極電極層的一部分、和該第一汲極電極層的一部分 重疊,及該第二氧化物半導體層與該第二閘極電極層重疊 ,以及 其中該第二氧化物半導體層的通道形成區和該第二氧 化物半導體層的周邊部與該氧化物絕緣層接觸。 27. —種製造主動矩陣式液晶顯示裝置之方法,包含 以下步驟: 將第一閘極電極層和第二閘極電極層形成在具有絕緣 表面之基板上: 將閘極絕緣層形成在該第一閘極電極層和該第二閘極 電極層上; 將第一源極電極層和第一汲極電極層形成在該閘極絕 緣層上,以與該第一閘極電極層重疊; 將氧化物半導體膜形成在該第一源極電極層、該第一 汲極電極層、和該閘極絕緣層上; -98 - 201207530 加熱該氧化物半導體膜,以減少該氧化物半導體膜中 的氫濃度; 藉由選擇性去除該氧化物半導體膜,而將第一氧化物 半導體層和第二氧化物半導體層形成在該閘極絕緣層上; 形成氧化物絕緣層,其在該第一氧化物半導體層上, 且與該第二氧化物半導體層的一部分以及該第二氧化物半 導體層的上表面和側表面接觸; 將第二源極電極層和第二汲極電極層形成在該第二氧 化物半導體層上;以及 形成像素電極層,其在該氧化物絕緣層上,且電連接 到該第一汲極電極層, 其中該第一氧化物半導體層與該第一閘極電極層、該 第一源極電極層的一部分、和該第一汲極電極層的一部分 重疊’及該第二氧化物半導體層與該第二閘極電極層重疊 ,以及 其中該第二氧化物半導體層的通道形成區和該第二氧 化物半導體層的周邊部與該氧化物絕緣層接觸。 -99-
TW099129490A 2009-09-04 2010-09-01 半導體裝置及其製造方法 TWI537657B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009204821 2009-09-04

Publications (2)

Publication Number Publication Date
TW201207530A true TW201207530A (en) 2012-02-16
TWI537657B TWI537657B (zh) 2016-06-11

Family

ID=43647498

Family Applications (2)

Application Number Title Priority Date Filing Date
TW099129490A TWI537657B (zh) 2009-09-04 2010-09-01 半導體裝置及其製造方法
TW105109001A TWI629549B (zh) 2009-09-04 2010-09-01 半導體裝置

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW105109001A TWI629549B (zh) 2009-09-04 2010-09-01 半導體裝置

Country Status (4)

Country Link
US (1) US8218099B2 (zh)
JP (11) JP5138747B2 (zh)
TW (2) TWI537657B (zh)
WO (1) WO2011027664A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI745991B (zh) * 2014-08-05 2021-11-11 南韓商三星顯示器有限公司 顯示設備

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011027701A1 (en) * 2009-09-04 2011-03-10 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and method for manufacturing the same
WO2011027676A1 (en) 2009-09-04 2011-03-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR102480780B1 (ko) 2009-09-16 2022-12-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 이의 제조 방법
CN102576677B (zh) 2009-09-24 2015-07-22 株式会社半导体能源研究所 半导体元件及其制造方法
KR20230154098A (ko) * 2009-10-08 2023-11-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR102352590B1 (ko) * 2009-12-18 2022-01-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 전자 기기
DE112011102837B4 (de) 2010-08-27 2021-03-11 Semiconductor Energy Laboratory Co., Ltd. Speichereinrichtung und Halbleitereinrichtung mit Doppelgate und Oxidhalbleiter
US9142568B2 (en) 2010-09-10 2015-09-22 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing light-emitting display device
KR101731047B1 (ko) 2010-12-01 2017-05-12 삼성디스플레이 주식회사 적외선 감지 트랜지스터, 이를 포함하는 표시 장치의 제조 방법
TWI571058B (zh) 2011-05-18 2017-02-11 半導體能源研究所股份有限公司 半導體裝置與驅動半導體裝置之方法
US9171840B2 (en) 2011-05-26 2015-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR101846589B1 (ko) 2011-10-28 2018-04-06 가부시키가이샤 제이올레드 박막 반도체 장치 및 박막 반도체 장치의 제조 방법
US9082861B2 (en) * 2011-11-11 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Transistor with oxide semiconductor channel having protective layer
JP6076038B2 (ja) * 2011-11-11 2017-02-08 株式会社半導体エネルギー研究所 表示装置の作製方法
TWI497689B (zh) * 2011-12-02 2015-08-21 Ind Tech Res Inst 半導體元件及其製造方法
JP6111398B2 (ja) 2011-12-20 2017-04-12 株式会社Joled 表示装置および電子機器
TWI498974B (zh) * 2012-03-03 2015-09-01 Chunghwa Picture Tubes Ltd 畫素結構的製作方法及畫素結構
WO2014103901A1 (en) 2012-12-25 2014-07-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR102459007B1 (ko) * 2012-12-25 2022-10-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US9417740B2 (en) 2013-01-03 2016-08-16 Nokia Technologies Oy Capacitive sensing apparatus with a shield electrode
JP6231284B2 (ja) * 2013-02-21 2017-11-15 クラリオン株式会社 撮像装置
JP2014192420A (ja) * 2013-03-28 2014-10-06 Japan Display Inc 半導体装置及びその製造方法並びにそれを用いた表示装置
CN103236442B (zh) * 2013-04-23 2016-12-28 京东方科技集团股份有限公司 薄膜晶体管及其制造方法、阵列基板、电子装置
TW201503374A (zh) 2013-07-01 2015-01-16 Chunghwa Picture Tubes Ltd 氧化物半導體薄膜電晶體
US9293480B2 (en) * 2013-07-10 2016-03-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the semiconductor device
WO2015079756A1 (ja) * 2013-11-26 2015-06-04 シャープ株式会社 半導体装置
JP6506545B2 (ja) * 2013-12-27 2019-04-24 株式会社半導体エネルギー研究所 半導体装置
TWI665778B (zh) * 2014-02-05 2019-07-11 日商半導體能源研究所股份有限公司 半導體裝置、模組及電子裝置
US9575201B2 (en) * 2014-04-11 2017-02-21 Well Resolutions Technology Apparatus and method for downhole resistivity measurements
US9633710B2 (en) 2015-01-23 2017-04-25 Semiconductor Energy Laboratory Co., Ltd. Method for operating semiconductor device
TWI686870B (zh) * 2015-03-03 2020-03-01 日商半導體能源研究所股份有限公司 半導體裝置、顯示裝置及使用該顯示裝置之電子裝置
US9685476B2 (en) * 2015-04-03 2017-06-20 Semiconductor Energy Laboratory Co., Ltd. Imaging device and electronic device
US10745808B2 (en) * 2015-07-24 2020-08-18 Versum Materials Us, Llc Methods for depositing Group 13 metal or metalloid nitride films
KR20170018718A (ko) * 2015-08-10 2017-02-20 삼성전자주식회사 비정질 합금을 이용한 투명 전극 및 그 제조 방법
JP6441771B2 (ja) * 2015-08-27 2018-12-19 クラリオン株式会社 撮像装置
SG10201701689UA (en) 2016-03-18 2017-10-30 Semiconductor Energy Lab Semiconductor device, semiconductor wafer, and electronic device
US10269834B2 (en) * 2017-01-10 2019-04-23 A.U. Vista, Inc. TFT array for use in a high-resolution display panel and method for making same
US10224382B2 (en) * 2017-07-25 2019-03-05 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Method for manufacturing an OLED display screen integrated with touch function
KR102385567B1 (ko) 2017-08-29 2022-04-12 삼성전자주식회사 반도체 장치 및 반도체 장치의 제조 방법
JP6960807B2 (ja) * 2017-08-31 2021-11-05 株式会社ジャパンディスプレイ 表示装置及びその製造方法
KR102527817B1 (ko) 2018-04-02 2023-05-04 삼성디스플레이 주식회사 표시 장치
US10727284B2 (en) * 2018-11-15 2020-07-28 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Method of fabricating organic light-emitting diode touch display screen
CN112635571A (zh) * 2019-09-24 2021-04-09 乐金显示有限公司 薄膜晶体管及其制造方法及包括该薄膜晶体管的显示设备
US11379231B2 (en) 2019-10-25 2022-07-05 Semiconductor Energy Laboratory Co., Ltd. Data processing system and operation method of data processing system
CN115128873B (zh) * 2021-03-29 2023-12-05 株式会社日本显示器 显示装置及显示装置的阵列基板
JP2022153055A (ja) 2021-03-29 2022-10-12 株式会社ジャパンディスプレイ 表示装置
JP2022153051A (ja) 2021-03-29 2022-10-12 株式会社ジャパンディスプレイ 表示装置
JP2022170582A (ja) * 2021-04-28 2022-11-10 株式会社ジャパンディスプレイ 表示装置
JP2023055124A (ja) 2021-10-05 2023-04-17 株式会社ジャパンディスプレイ 表示装置

Family Cites Families (139)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5499124A (en) * 1990-12-31 1996-03-12 Vu; Duy-Phach Polysilicon transistors formed on an insulation layer which is adjacent to a liquid crystal material
JPH06202156A (ja) * 1992-12-28 1994-07-22 Sharp Corp ドライバーモノリシック駆動素子
JP3405364B2 (ja) * 1993-03-08 2003-05-12 セイコーインスツルメンツ株式会社 半導体装置
WO1997006554A2 (en) 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
US6476784B2 (en) * 1997-10-31 2002-11-05 Kopin Corporation Portable display system with memory card reader
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW457553B (en) 1999-01-08 2001-10-01 Sony Corp Process for producing thin film semiconductor device and laser irradiation apparatus
JP2000216087A (ja) 1999-01-20 2000-08-04 Sony Corp 半導体薄膜製造方法及びレ―ザ照射装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP2003029293A (ja) 2001-07-13 2003-01-29 Minolta Co Ltd 積層型表示装置及びその製造方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP2003179233A (ja) * 2001-12-13 2003-06-27 Fuji Xerox Co Ltd 薄膜トランジスタ、及びそれを備えた表示素子
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7297977B2 (en) * 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
KR101078509B1 (ko) 2004-03-12 2011-10-31 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 박막 트랜지스터의 제조 방법
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
US7527994B2 (en) * 2004-09-01 2009-05-05 Honeywell International Inc. Amorphous silicon thin-film transistors and methods of making the same
JP2006100760A (ja) * 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
CA2585071A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
CN102938420B (zh) 2004-11-10 2015-12-02 佳能株式会社 无定形氧化物和场效应晶体管
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
WO2006051994A2 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Light-emitting device
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
JP4569295B2 (ja) * 2004-12-28 2010-10-27 カシオ計算機株式会社 薄膜トランジスタおよびその製造方法
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI472037B (zh) 2005-01-28 2015-02-01 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2007013120A (ja) * 2005-05-30 2007-01-18 Semiconductor Energy Lab Co Ltd 半導体装置
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4870403B2 (ja) * 2005-09-02 2012-02-08 財団法人高知県産業振興センター 薄膜トランジスタの製法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
KR100729043B1 (ko) 2005-09-14 2007-06-14 삼성에스디아이 주식회사 투명 박막 트랜지스터 및 그의 제조방법
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
EP1995787A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method therof
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
US7745798B2 (en) 2005-11-15 2010-06-29 Fujifilm Corporation Dual-phosphor flat panel radiation detector
CN101707212B (zh) 2005-11-15 2012-07-11 株式会社半导体能源研究所 半导体器件及其制造方法
JP5129473B2 (ja) 2005-11-15 2013-01-30 富士フイルム株式会社 放射線検出器
KR100732849B1 (ko) 2005-12-21 2007-06-27 삼성에스디아이 주식회사 유기 발광 표시장치
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
JP2007293072A (ja) * 2006-04-26 2007-11-08 Epson Imaging Devices Corp 電気光学装置の製造方法、電気光学装置および電子機器
JP5135709B2 (ja) * 2006-04-28 2013-02-06 凸版印刷株式会社 薄膜トランジスタ及びその製造方法
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4748456B2 (ja) 2006-09-26 2011-08-17 カシオ計算機株式会社 画素駆動回路及び画像表示装置
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
JP2008129314A (ja) * 2006-11-21 2008-06-05 Hitachi Displays Ltd 画像表示装置およびその製造方法
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
US7947981B2 (en) * 2007-01-30 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Display device
WO2008105347A1 (en) * 2007-02-20 2008-09-04 Canon Kabushiki Kaisha Thin-film transistor fabrication process and display device
JP5196870B2 (ja) 2007-05-23 2013-05-15 キヤノン株式会社 酸化物半導体を用いた電子素子及びその製造方法
US8436349B2 (en) 2007-02-20 2013-05-07 Canon Kabushiki Kaisha Thin-film transistor fabrication process and display device
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP5197058B2 (ja) * 2007-04-09 2013-05-15 キヤノン株式会社 発光装置とその作製方法
WO2008126879A1 (en) * 2007-04-09 2008-10-23 Canon Kabushiki Kaisha Light-emitting apparatus and production method thereof
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
CN101663762B (zh) 2007-04-25 2011-09-21 佳能株式会社 氧氮化物半导体
KR20080099084A (ko) * 2007-05-08 2008-11-12 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5138276B2 (ja) * 2007-05-31 2013-02-06 株式会社ジャパンディスプレイイースト 表示装置の製造方法
KR101092483B1 (ko) * 2007-05-31 2011-12-13 캐논 가부시끼가이샤 산화물 반도체를 사용한 박막트랜지스터의 제조 방법
KR20090002841A (ko) * 2007-07-04 2009-01-09 삼성전자주식회사 산화물 반도체, 이를 포함하는 박막 트랜지스터 및 그 제조방법
TWI453915B (zh) * 2007-09-10 2014-09-21 Idemitsu Kosan Co Thin film transistor
JP5354999B2 (ja) * 2007-09-26 2013-11-27 キヤノン株式会社 電界効果型トランジスタの製造方法
JP4759598B2 (ja) * 2007-09-28 2011-08-31 キヤノン株式会社 薄膜トランジスタ、その製造方法及びそれを用いた表示装置
JP2009135188A (ja) * 2007-11-29 2009-06-18 Sony Corp 光センサーおよび表示装置
JP5430846B2 (ja) * 2007-12-03 2014-03-05 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5213422B2 (ja) 2007-12-04 2013-06-19 キヤノン株式会社 絶縁層を有する酸化物半導体素子およびそれを用いた表示装置
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
KR101412761B1 (ko) 2008-01-18 2014-07-02 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
JP5264197B2 (ja) 2008-01-23 2013-08-14 キヤノン株式会社 薄膜トランジスタ
JP5540517B2 (ja) 2008-02-22 2014-07-02 凸版印刷株式会社 画像表示装置
JP2009265271A (ja) 2008-04-23 2009-11-12 Nippon Shokubai Co Ltd 電気光学表示装置
US9041202B2 (en) 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP2010182760A (ja) * 2009-02-04 2010-08-19 Sharp Corp 薄膜トランジスタ、その製造方法、半導体装置および表示装置
KR101739154B1 (ko) * 2009-07-17 2017-05-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
TWI528527B (zh) * 2009-08-07 2016-04-01 半導體能源研究所股份有限公司 半導體裝置及半導體裝置之製造方法
JP5663231B2 (ja) 2009-08-07 2015-02-04 株式会社半導体エネルギー研究所 発光装置
US8115883B2 (en) 2009-08-27 2012-02-14 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI745991B (zh) * 2014-08-05 2021-11-11 南韓商三星顯示器有限公司 顯示設備

Also Published As

Publication number Publication date
US8218099B2 (en) 2012-07-10
JP2021182638A (ja) 2021-11-25
JP2011077517A (ja) 2011-04-14
JP2014146819A (ja) 2014-08-14
JP7174119B2 (ja) 2022-11-17
JP5138747B2 (ja) 2013-02-06
JP5504324B2 (ja) 2014-05-28
JP2013047849A (ja) 2013-03-07
JP5786054B2 (ja) 2015-09-30
JP2023016807A (ja) 2023-02-02
JP2015159315A (ja) 2015-09-03
JP7417694B2 (ja) 2024-01-18
JP2017120926A (ja) 2017-07-06
US20110058116A1 (en) 2011-03-10
JP2015195404A (ja) 2015-11-05
JP2019091939A (ja) 2019-06-13
JP6381709B2 (ja) 2018-08-29
JP2018174354A (ja) 2018-11-08
WO2011027664A1 (en) 2011-03-10
JP2024032736A (ja) 2024-03-12
JP6491384B2 (ja) 2019-03-27
TWI537657B (zh) 2016-06-11
TWI629549B (zh) 2018-07-11
TW201624088A (zh) 2016-07-01

Similar Documents

Publication Publication Date Title
JP7417694B2 (ja) 表示装置
JP7302068B2 (ja) 半導体装置
TWI580038B (zh) 半導體裝置
TWI606518B (zh) 顯示裝置和其製造方法
TWI559500B (zh) 半導體裝置和其製造方法
TWI535011B (zh) 半導體裝置
TW201126722A (en) Semiconductor device and manufacturing method thereof
TW201133858A (en) Semiconductor device and manufacturing method thereof
TW201133785A (en) Semiconductor device and method for manufacturing the same
TW201115743A (en) Semiconductor device and manufacturing method thereof
TW201705111A (zh) 邏輯電路及半導體裝置
TW201133640A (en) Semiconductor device and method for manufacturing the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees