TW200913096A - Manufacturing method for semiconductor integrated device - Google Patents

Manufacturing method for semiconductor integrated device Download PDF

Info

Publication number
TW200913096A
TW200913096A TW097119567A TW97119567A TW200913096A TW 200913096 A TW200913096 A TW 200913096A TW 097119567 A TW097119567 A TW 097119567A TW 97119567 A TW97119567 A TW 97119567A TW 200913096 A TW200913096 A TW 200913096A
Authority
TW
Taiwan
Prior art keywords
wafer
integrated circuit
semiconductor integrated
circuit device
manufacturing
Prior art date
Application number
TW097119567A
Other languages
English (en)
Other versions
TWI463580B (zh
Inventor
Hiroshi Maki
Tsuyoshi Yokomori
Tatsuyuki Okubo
Original Assignee
Renesas Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2007160922A external-priority patent/JP4864816B2/ja
Priority claimed from JP2007164820A external-priority patent/JP4945339B2/ja
Priority claimed from JP2008099965A external-priority patent/JP2009253060A/ja
Application filed by Renesas Tech Corp filed Critical Renesas Tech Corp
Publication of TW200913096A publication Critical patent/TW200913096A/zh
Application granted granted Critical
Publication of TWI463580B publication Critical patent/TWI463580B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67132Apparatus for placing on an insulating substrate, e.g. tape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6838Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping with gripping and holding devices using a vacuum; Bernoulli devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/20Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68318Auxiliary support including means facilitating the separation of a device or wafer from the auxiliary support
    • H01L2221/68322Auxiliary support including means facilitating the selective separation of some of a plurality of devices from the auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • H01L2221/68336Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding involving stretching of the auxiliary support post dicing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83101Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus as prepeg comprising a layer connector, e.g. provided in an insulating plate member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01084Polonium [Po]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/0665Epoxy resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10329Gallium arsenide [GaAs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T156/00Adhesive bonding and miscellaneous chemical manufacture
    • Y10T156/11Methods of delaminating, per se; i.e., separating at bonding face
    • Y10T156/1126Using direct fluid current against work during delaminating
    • Y10T156/1132Using vacuum directly against work during delaminating
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T156/00Adhesive bonding and miscellaneous chemical manufacture
    • Y10T156/19Delaminating means
    • Y10T156/1928Differential fluid pressure delaminating means
    • Y10T156/1944Vacuum delaminating means [e.g., vacuum chamber, etc.]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Die Bonding (AREA)

Description

200913096 九、發明說明: 【發明所屬之技術領域】 本發明係關於適用於半導體積體電路裝置(或是半導體 裝置)之製造方法中的晶粒接合技術或晶片剝離技術(晶粒 拾取技術)的有效技術。 【先前技術】 在曰本特開2005-322815號公報(專利文獻丨)中揭示有: 藉由凸狀之包含彈性的吸具接合,解除吸具之真空吸住, ( 在形成大氣壓,而消除對晶片之吸著力的狀態下,使吸具 上昇的晶粒接合技術。 在曰本特開平10_004258號公報(專利文獻2)中揭示有: 在固定晶片等之吸具中,於吸具之一側面形成貫穿孔以 防止固定時焊錫吸上的晶片固定技術。 在曰本特開2006-165188號公報(專利文獻3)中揭示有: 為了不使空隙殘留於薄膜晶片中,僅在包含彈性之吸具頂 端橡膠晶片(硬度JIS_A60)的周邊設真空吸引孔,在晶片朝 - 下凸出的狀態下進行晶粒接合的技術。 在日本特開2_-022995號公報(專利文獻4)或日本特開 廳-15G311號公報(專利文獻5)巾揭示有:凸狀包含彈性 之吸具。 在日本特開2005-09則號公報(專利文獻6)或美國 公開·5·_1856號公報(專利文獻7)中揭示有:以個別之 載台執行假壓著與主壓著的晶粒接合技術。 在曰本特開2〇05·91 66號公報(專利文獻8)或美國專利公 131741.doc 200913096 件之固疋盗專的吸著喷嘴,藉# 量變化來檢測是否吸著了零件。工U感測器之檢測流 在日本特開細·133791號公報(專利文獻⑼、日本特開 2_-23〇27號公報(專利文獻⑴或日本特開·__7號 公報(專利文獻12)中揭示有··電 # ^ ^罨子零件之固定器等藉由吸 者喷嘴吸者輸送電子零件時,藉# 由工軋〜1感測器之檢測 &罝變化檢測零件是否正確被吸著。
在日本特開綱-聰52號公報(專利文獻u)或美國專利 公開讓·〇252233號公報(專利讀⑷中揭4 :關於晶 圓切割後之薄膜晶片的拾取’從切割膠帶之下方施加超音 波振動’從上方藉由吸著具,從黏著片(切割膠帶)剝離晶 片2,計測吸著具之吸著流量,以確認晶片是否從切割膠 帶完全剝離而吸著於吸著具。 在曰本特開2〇05·117〇19號公報(專利文獻15)或美國專利 7U5482號公報(專利文獻16)中揭示有:關於晶圓切割後之 薄膜晶片的拾取,從切割膠帶之下方,以多階之頂出機構 頂出晶片下面’從上方藉由吸著具而從黏著片(切割膠帶) 剝離晶片。 [專利文獻1]日本特開2〇〇5-322815號公報 [專利文獻2]日本特開平ι〇_〇〇4258號公報 [專利文獻3]日本特開2〇〇6_165188號公報 [專利文獻4]日本特開2〇〇4_〇22995號公報 [專利文獻5]日本特開:⑽弘丨5〇311號公報 131741.doc 200913096 [專利文獻6]曰本特開2〇〇5_〇93838號公報 [專利文獻7]美國專利公開2〇〇5_〇〇61856號公輾 [專利文獻8]曰本特開2〇〇5_9166號公報 [專利文獻9]美國專利公開2〇〇5_〇2〇〇142號公報 [專利文獻10]曰本特開2003^33791號公報 [專利文獻11]日本特開2004-23027號公報 [專利文獻12]曰本特開2〇〇7_1〇3777號公報 [專利文獻13]日本特開200‘丨86352號公報 [專利文獻I4]美國專利公開2006·0252233號公報 [專利文獻15]日本特開2〇〇5_117〇19號公報 [專利文獻16]美國專利71 15482號公報 【發明内容】 [發明所欲解決之問題] 半導體積體電路裝置之製造步驟中,在組合步驟中之切 割後的晶片拾取步驟或是晶粒接合步驟,減低因急速之晶 片薄膜化造成拾取不良或晶粒接合步驟不良成為重要問 題。特別是經本中請案發明人檢討結果,晶片周邊部因剝 離動作而彎曲,極可能引起晶片破裂及缺口,此外,顯然 無法忽視晶粒接合時因吸具之真空吸著而發生空隙。本申 請案之發明係為了解決此等問題者。 本發明之目的為提供—種可靠性高之半導體積體電路裝 置的製造程序。 本發明之前述以及其他目的與新型特徵從本說明書之内 容及附圖即可明瞭。 131741.doc 200913096 [解決問題之技術手段] 本申請案中揭示之發明中 下。 代表性者的概要簡單說明如 亦即’本申請案之一個發明 H 係在從切割膠帶(黏著膠 帶)等以吸引具真空吸著晶片而年丨 " 曰乃而剝離情況下,藉由監控吸 引具之真空吸著系統的流量,爽於 求|視晶片從黏著膠帶完全 剝離以前的晶片彎曲狀態者。 此外本申明案之其他一個發明,係在從切割膠帶(黏 著勝帶)等以吸引具真空吸著晶片而剝離情況下,或是以 吸具真空吸著晶片而晶粒接合情況下,早期解除吸引具之 真工吸著,以避免晶粒接合時因真空吸著晶片造成彎曲狀 態而發生空隙等者。 [發明之效果] 本申請案中揭示之發明中’藉由代表性者而獲得之效果 簡單說明如下。 亦即’一個發明中’由於可藉由監控吸引具之真空吸著 系統的机畺來監視晶片從黏著膠帶完全剝離以前之晶片 的彎曲狀態,因此可提供破裂及缺口少之拾取程序。 此外,其他一個發明中,因為係在以吸具真空吸著晶片 進订晶粒接合情況下’早期解除吸引具之真空吸著,而在 大氣壓狀態下掉落,所以可提供發生之空隙少的晶粒接合 程序。 【實施方式】 [實施形態之概要] 131741.doc 200913096 首先,就本申請案中所揭示之發明的代表性之實施形陣 說明其概要。 ^ ι·包含以下步驟之半導體積體電路裝置的製造方法·· (a) 大致維持原本晶圓時之二維配置,將分割於各個晶片 區域的複數個晶片,以將此等之背面固定於黏著膠帶的狀 態,供給至晶片處理裝置的步驟; (b) 在以吸著具真空吸著前述複數個晶片内之第1晶片的 表面,且將前述第丨晶片之前述背面的前述黏著膠帶真空 吸著於下部基座之上面的狀態,使前述黏著膠帶從前述第 1晶片之前述背面剝離的步驟; 就此’前述步驟(b)包含以下之下位步驟: (bl)藉由計測前述吸著具之真空吸著系統的流量,以監 控珂述第1晶片從前述黏著膠帶完全剝離以前之前述第1晶 片的彎曲狀態之步驟。 2.如前述第1項之半導體積體電路裝置的製造方法,其 中月ίι述步驟(b)進一步包含以下之下位步驟: (b2)依據前述下位步驟(bl)之監控資訊,使前述剝離動 作繼續或中斷的步驟;及 (b3)使前述剝離動作中斷情況下,依據前述下位步驟 (bl)之監控資訊,再度開始前述剝離動作之步驟。 3-如前述第1或2項之半導體積體電路裝置的製造方法, 其中别述步驟(b)進一步包含以下之下位步驟: (b4)依據前述下位步驟(bl)之監控資訊,使前述剝離動 作繼續或減速之步驟;及 131741.doc 200913096 (b5)使别述剝離動作減速情況下,依據前 (_控資訊,使前述剝離動作再加速之步驟。步驟 4‘如& ^第1至3項中任—項之半導體積體電路裝置的製 方法其中4述步驟⑻進一纟包含以下之下位步驟: ⑽依據前述下位步驟⑽之監控資訊,使前述剝離動 ^續’或是在前述第i晶片之前述彎曲狀態在到達容許 範圍内為止’使前述剝離動作後退之步驟。 5. 士引述第1至4項中任一項之半導體積體電路裝置的製 這方法八_别述步驟(b)進一步包含以下之下位步驟: (b )依據别述下位步驟(b丨)之監控資訊,使前述剝離動 ' 或疋在則述第1晶片之前述弯曲狀態在到達容許 範圍内為止’使前述剝離動作減速之步驟。 6·如刖述第1至5項中任一項之半導體積體電路裝置的製 造方法’其中前述步驟(b)進一步包含以下之下位步驟:
(b8)在則述第1晶片之前述彎曲狀態超過容許範圍前, 使鈾述吸著具上昇之步驟;及 (b9)則述下位步驟(b8)之後,依據前述下位步驟(bl)之監 控貧訊’繼續前述吸著具之上昇,或是使前述吸著具下降 至刖述第1晶片之前述彎曲狀態達前述容許範圍内為止的 步驟。 7.如前述第1至6項中任一項之半導體積體電路裝置的製 造方法’其中前述步驟(b)進一步包含以下之下位步驟: (b 1 0)在础述第丨晶片之前述彎曲狀態超過容許範圍前’ 使剷述吸著具上昇之步驟;及 131741.doc 200913096 (bll)前述下位步驟(bl〇)之後,依據前述下位步驟(bl)之 監控資訊,繼續前述吸著具之上昇,或是使前述吸著具待 機至前述第1晶片之前述彎曲狀態達前述容許範圍内為止 的步驟。 8. 如前述第1至7項中任一項之半導體積體電路裝置的製 造方法’其中前述步驟(b)進一步包含以下之下位步驟: (b 12)在前述第丨晶片之前述彎曲狀態超過容許範圍前, 使前述吸著具上昇之步驟;及 (bl3)前述下位步驟(bl2)之後,依據前述下位步驟(bl)之 監控資訊,繼續前述吸著具之上昇,或是使前述吸著具減 速至前述第1晶片之前述彎曲狀態達前述容許範圍内為止 的步驟。 9. 如前述第1至8項中任一項之半導體積體電路裝置的製 造方法,其中前述步驟(b)進一步包含以下之下位步驟: (bl4)使形成前述下部基座之主要部分的頂出區塊與前 述吸著具一起上昇之步驟; (bl5)則述下位步驟(bl4)之後,前述頂出區塊及前述吸 著具之内,僅使前述頂出區塊下降至前述第1晶片之前述 彎曲狀態超過容許範圍的步驟;及 (bip前述下位步驟(bl5)之後,依據前述下位步驟沙1)之 監控資訊,繼續前述頂出區塊之下降,或是使前述頂出區 塊上昇至前述第1晶片之前述彎曲狀態達前述容許範圍内 為止的步驟。 1〇·如前述第1至9項中任—項之半導體積體電路裝置的 131741.doc -12· 200913096 製造方法,其中前述步驟(b)進一步包含以下之下位步驟: (bl7)使形成前述下部基座之主要部分的頂出區塊與前 述吸著具一起上昇之步驟; (bl8)前述下位步驟(bl7)之後,前述頂出區塊及前述吸 著具之内,僅使前述頂出區塊下降至前述第丨晶片之前述 彎曲狀態超過容許範圍的步驟;及 (bl9)前述下位步驟(bl8)之後,依據前述下位步驟之 監控資訊,繼續前述頂出區塊之下降,或是使前述頂出區 ( 塊待機至剛述第1晶片之前述彎曲狀態達前述容許範圍内 為止的步驟。 11. 如前述第1至10項中任一項之半導體積體電路裝置的 製造方法,其中前述步驟(b)進一步包含以下之下位步驟: (b20)使形成前述下部基座之主要部分的頂出區塊與前 述吸著具一起上昇之步驟; (b2 1)絀述下位步驟(b2〇)之後,前述頂出區塊及前述吸 著具之内’僅使前述頂出區塊下降至前述第1晶片之前述 I 彎曲狀態超過容許範圍的步驟;及 (b22)前述下位步驟(b21)之後,依據前述下位步驟(bl)之 監控資訊’繼續前述頂出區塊之下降,或是使前述頂出區 塊之下降減速至前述第1晶片之前述彎曲狀態達前述容許 範圍内為止的步驟。 12. 如前述第1至11項中任一項之半導體積體電路裝置的 製造方法’其中前述步驟(b)進一步包含以下之下位步驟: (b23)在前述第i晶片之前述彎曲狀態超過容許範圍之 131741.doc •13· 200913096 如’以與前述第1晶片之重疊減少的方式,使形成前述下 部基座之主要部分的滑板滑動之步驟;及 (b24)依據前述下位步驟⑽之監控資訊,使前述 機至前述第1晶片之前述彎曲狀態達前述容許範卜 的步驟。 巧止 13·如前述項中任—項之半導體積體電路裝置的 製造方法’其中前述步驟(b)進—步包含以下之下位步驟: r ㈣依據前述下位步驟⑽之監控資訊,使前述剝離動 作繼續或中斷之步驟;及 剛使前述剝離動作中斷情況下,依據前述下位步驟 (bl)之I控貝冑’使前述剝離動作再度開始,或是在前述 第1日曰片之則述彎曲狀態在到達前述容許範圍内為止,使 前述剝離動作後退之步驟。 ,14·如刚述第丨至13項中任—項之半導體積體電路褒置的 臬也方法其中刖述步驟(b)進-步包含以下之下位步驟: (b27)依據前述下位步驟(Μ)之監控資訊,使前述剥離動 作繼續或減速之步驟;及 (b28),刖述剝離動作減速情況下,依據前述下位步驟 ()控貝’使前述剝離動作再加速,或是在前述第i a曰片之剛述f曲狀態在到達容許範圍内為止使前述剝離 動作後退之步驟。 15·如前述第, 主14項中任一項之半導體積體電路裝置的 製造方法,其中命、+,土 Τ刖述步驟(b)進一步包含以下之下位步驟: (b29)在刖述第1晶片之前述彎曲狀態超過容許範圍前, 131741.doc -14- 200913096 使前述吸著具上昇之步驟; (b30)前述下位步驟(b29)之後,依據前述下位步驟(bi)之 監控資δίΙ ’繼續前述吸著具之上昇’或是使前述吸著具待 機至前述第1晶片之前述彎曲狀態達前述容許範圍内為止 的步驟;及 (b31)在使前述吸著具待機至前述第1晶片之前述彎曲狀 態達前述容許範圍内為止的情況下,依據前述下位步驟 (bl)之監控資訊,再度開始前述吸著具之上昇,或是使前
述吸著具下降至前述第1晶片之前述彎曲狀態達前述容許 範圍内為止之步驟。 16.如前述第1至15項中任一項之半導體積體電路裝置的 製造方法,其中前述步驟(b)進一步包含以下之下位步驟: (b32)使形成前述下部基座之主要部分的頂出區塊與前 述吸著具一起上昇之步驟; (b33)前述步驟(b32)之後,前述頂出區塊及前述吸著具 之内’僅使前述頂出區塊下降至前述第“曰曰片之前述彎曲 狀態超過容許範圍的步驟; ()則述下位步驟(b33)之後,依據前述下位步驟(bl)之 監控資訊’繼續前述頂出區塊之下降,或是使前述頂出區 塊待機至前述第!晶片之前述f曲狀態達前述容許範圍内 為止的步驟;及 (b35)在使前述頂出區塊待機至前述第1晶片之前述彎曲 狀態達前述容許範園内為止的情況下,依據前述下位步驟 ⑽之監控資訊’使前述頂出區塊之下降再度開始,〔是 131741.doc -15- 200913096 使如述頂出區塊上異E -li. ..... 丹至别迷第1晶片之前述彎曲狀態達前 述容許範圍内為止之步驟。 ,17·如月述第!至16項中任_項之半導體積體電路裝置的 製造方法’其巾前述步驟(b)進—步包含以下之下位步驟: (b36)在剛述第丨晶片之前述彎曲狀態超過容許範圍之 前,使前述吸著具上昇之步驟; (b37>j述下位步驟(b36)之後,依據前述下位步驟⑻)之 監控:訊’繼續前述吸著具之上昇,或是使前述吸著具減 速至别述第1晶片之前述彎曲狀態達前述容許範圍内為止 之步驟;及 (b38)在使則述吸著具減速至前述第1晶片之前述彎曲狀 L達則述谷6午範圍内為止的情況下,依據前述下位步驟 (M)之監控資訊,再度開始前述吸著具之上昇,或是使前 述吸著具下降至前述第丨晶片之前述彎曲狀態達前述容許 範圍内為止之步驟。 ,18.如剛述第丨至17項中任一項之半導體積體電路裝置的 製“方法’其中如述步驟(b)進一步包含以下之下位步驟: (b39)使形成前述下部基座之主要部分的頂出區塊與前 述吸著具一起上昇之步驟; (Μ〇)前述步驟(b39)之後,前述頂出區塊及前述吸著具 之内,僅使則述頂出區塊下降至前述第丨晶片之前述彎曲 狀態超過容許範圍的步驟; 〇41)础述下位步驟(b4〇)之後,依據前述下位步驟(Μ)之 監控資訊,繼續前述頂出區塊之下降,或是使前述頂出區 131741.doc -16· 200913096 '下爷減速至則述第1晶片之前述彎曲狀態達前述容許 範圍内為止的步驟;及 (b42)在使前述頂出區塊待機至前述第1晶片之前述彎曲 狀態達前述容許範_為止的情況下,依據前述下位步驟 ()之監控資訊,使如述頂出區塊之下降再度開始,或是 使前述頂出區塊上昇至前述第i晶片之前述彎曲狀態達前 述容許範圍内為止之步驟。 /9.如刖述第1至18項中任一項之半導體積體電路裝置的 製造方法,其中在前述第1晶片之前述背面預先形成有晶 粒接合用接著劑層。 20.包含以下步驟之半導體積體電路裝置的製造方法: (a) 大致維持原本晶圓時之二維配置,將分割於各個晶片 區域的複數個晶片,以將此等之背面固定於黏著膠帶的狀 態,供給至晶片處理裝置的步驟; (b) 在以吸著具真空吸著前述複數個晶片内之第丨晶片的 表面且將岫述第1晶片之前述背面的前述黏著膠帶真空 吸著於下部基座之上面的狀態,使前述黏著膠帶從前述第 1晶片之前述背面剝離的步驟; 就此’前述步驟(b)包含以下之下位步驟: (bl)藉由計測前述吸著具之真空吸著系統的流 ^ Μ監 控前述第1晶片從前述黏著膠帶完全剝離以前之前述第^曰 片的彎曲狀態之步驟; (b2)依據前述下位步驟(bl)之監控資訊,決定前述剝離 動作之最佳速度(須對以後之晶片適用的速度)的步驟. 131741.doc -17- 200913096 就此’前述半導體積體電路裝置之製造方法進一步包含 以下之步驟: (C)前述步驟(b)之後,在以吸著具真空吸著前述複數個 晶片内之第2晶片的表面,且將前述第2晶片之前述背面的 前述黏著膠帶真空吸著於下部基座的上面之狀態,藉由以 刖述最佳速度執行前述剝離動作,而使前述黏著膠帶從前 述第2晶片之前述背面剝離的步驟。 ( 21. 如前述第20項之半導體積體電路裝置之製造方法, 其中則述第1晶片係非製品晶片(亦可為製品晶片)。 22. 如前述第20項之半導體積體電路裝置之製造方法, 其中前述第2晶片係製品晶片。 前述第20至22項中任一項之半導體積體電路裝置 23.如 之HiaH其中在前述第i晶片及前述第2晶片之前述背 面預先形成有晶粒接合用接著劑層。 24.包s以下步驟之半導體積體電路裝置的製造方法: ⑷大致維持原本晶圓時之:維配置,將分割於各個晶片 區域的複數個晶片,以將此等之背面固定於黏著膠帶的狀 態,供給至晶片處理裝置的步驟; (b)在以吸者具寊命哄y & 具二及者剛述複數個晶片内之第1晶片的
表面,且將前述第〗a H A 曰曰片之剛述月面的前述黏著膠帶真办 吸著於下部基座之上 工 上面的狀態,使剛述黏著膠帶從前述第 1晶片之前述背面剝離的步驟; 就此,前述步驟(b)包含以下之下位步驟: ⑽藉由計測前述吸著具之真空吸著系統的流量,以監 131741.doc •18- 200913096
控前述第【晶片從前述黏著膠帶完全剝離以前之前述第!晶 片的彎曲狀態之步驟; aB ㈣使形成前述下部基座之主要部分的頂出區塊與前述 吸著具一起上昇之步驟; ⑽依據前述下位步驟⑽之監控資訊,決定前述頂出 區塊之最佳上昇高度的步驟; 就此,前述半導體積體電路裝置之製造方法進—步包含 以下之步驟: ⑷前述步驟(b)之後,在以吸著具真空吸著前述複數個 晶片内之第2晶片的表面’且將前述第2晶片之前述背面的 :述黏著膠帶真空吸著於下部基座的上面之狀態,以前述 最佳上昇高度之程度,使前述頂出區塊上昇之步驟。 25. 如刖述第24項之半導體積體電路裝置之製造方法, 其中前述第1晶片係非製品晶片(亦可為製品晶片)。 26. 如前述第24項之半導體積體電路裝置之製造方法, 其中前述第2晶片係製品晶片。 i 27. 如前述第24至26項中紅 TS , ^ 項中任一項之半導體積體電路裝置 之製造方法,其中在前成楚1a 月j这第1曰曰片及前述第2晶片之前述背 面預先形成有晶粒接合用接著劑層。 28·包含以下步驟之丰a 您牛導體積體電路裝置的製造方法: (a) 大致維持原本晶圓時 吁疋一維配置,將分割於各個晶片 區域的複數個晶片,以將斗楚―北 將此等之背面固定於黏著膠帶的狀 態,供給至晶片處理裝置的步驟; (b) 在以吸著具真空吸英、+. 具二及考則述複數個晶片内之第i晶片的 131741.doc 200913096 表面,且將前述第1晶片之前述背面的前述黏著膠帶真空 吸著於下部基座之上面的狀態,使前述黏著膠帶從前述第 1晶片之前述背面剝離的步驟; 就此’前述步驟(b)包含以下之下位步驟: (bl)藉由計測前述吸著具之真空吸著系統的流量,以監 控础述第1晶從前述黏著膠帶完全剝離以前之前述第1晶 片的彎曲狀態之步驟; (b2)在剛述第1晶片之前述彎曲狀態超過容許範圍之 月’J,使形成前述下部基座之主要部分的滑板,以與前述第 1晶片之重疊減少的方式而滑動之步驟; (=3)依據前述下位步驟(bl)之監控資訊,決定前述滑板 之最佳滑動速度的步驟; 就此,前述半導體積體電路裝置之製造方法進一步包含 以下之步驟: (c)前述步驛(b)之後,在男基 ’傻在以及者具真空吸著前述複數個 晶片内之第2晶片的表面,曰捭铪、& 一 衣甶且將則述第2晶片之前述背面的 ^黏著膠帶真Μ著於下部基座的上面之狀態,以前述 =動速度’使前述滑板以與前述第2晶片之重疊減少 的万式而滑動,而使前述黏著 k黏者膠帶從前述第2晶片之前述 煮面剝離的步驟。 < 29.如前述第28項之半導體 盆ψ俞、+、结 只15電路裝置之製造方法, 八中則述第1晶片係非製品晶 3〇 , 日日片(亦可為製品晶片)。 3〇.如則述第29項之半導體穑 豆中前过笛1 體電路裝置之製造方法, ,、干别迷苐2晶片係製品晶片。 131741.doc 200913096 31.如前述第28至30項令任一項之 ^ Μ ^ά. ^ # . ^ 半導體積體電路裝置 之製造方法,其中在前述第!晶片及 =裝置 面預先形成有晶粒接合用接著劑層。弟2曰日片之-述背 繼續’就本申請案所揭示之其他發 態說明概要。 衣注之實細形 1 ·包含以下步驟之半導體積 (a)將複數個晶片供給至晶片
體電路裝置之製造方法: 處理裝置之晶片拾取部的步
⑻在將前述晶片拾取部之前述複數個晶片内的第i晶片 之表面,真空吸著於吸著具之橡膠晶片下面的狀態,:前 述第1晶片朝向前述晶片處理裝置之晶粒接合部轉送的步 ⑷前述步驟⑻之後’主要在藉由與前述橡膠晶片的前 述下面之間的物理吸著(或是不使用真空源之吸著,以下 相同)’而保持前述第丄晶片之前述表面的狀態,使前述第 1曰曰片之背面側掉落於放置於前述晶片處理裝置之前述晶 粒接合部的佈線基板之上面的步驟;及 (d)前述步驟(c)後,藉由將前述第丨晶片之前述表面在前 述橡膠晶片之前述下面加壓於下方,而將前述第1晶片介 隔前述第1晶片之前述背面與前述佈線基板之前述上面間 的接著構件層,而固定於前述佈線基板的前述上面之步 驟。 2·如前述第1項之半導體積體電路裝置之製造方法,係 在前述步驟(C)至(d)中關閉真空吸著(不使用真空吸著之吸 131741.doc 21 200913096 著亦即不使用真空源之吸著,以下相同)。 3·如則述第1或2項之半導體積體電路裝置之製造方法, 其中前述橡膝晶片在中央部包含真空吸引孔(未必需要在 中央部包含真空吸弓丨孔。不利錢漏檢測時亦可僅為周 邊歹!即使仏測洩漏時,至少包含與中心之距離不同的 數群之真空吸引孔即可。以下相同)。 4. 如則述第1至3項中任一項之半導體積體電路裝置之製 ϋ方法,其中别述步驟(b)包含以下之下位步驟: (bl)使前述第1晶片以第1速度朝向前述佈線基板之前述 上面而下降的步驟;及 (b2)緊接著前述步驟⑻),使前述第1晶片,以比前述第 1速度緩慢的第2速度朝向前述佈線基板之前述上面下降的 步驟; 再者,前述步驟(c)包含以下之下位步驟: (cl)使别述第1晶片在掉落之前以前述第2速度朝向前 述佈線基板之前述上面下降之步驟。 5. 如則㈣1至4項中任一項之半導體積體電路裝置之製 造方法,其中前述橡膠晶片將彈性體作為主要之構成要 素’其硬度為10以上,且未達7〇。 6·如刖述第1至4項中任—項之半導體積體電路裝置之製 方法〃中4述橡膠晶片將彈性體作為主要之構成要 素’其硬度為15以上,且未達55。 7.如則述第1至4項中任一項之半導體積體電路裝置之製 造方法’其中前述橡膝晶片將彈性體作為主要之構成要 131741-doc -22- 200913096 素’其硬度為20以上,且未達4〇。 8·如前述第1至7項之半導體積體電路裝置之製造方法, 其中前述彈性體係熱硬化性彈性體。 9·如前述第1至8項中任一項之半導體積體電路裝置之製 造方法’其中前述彈性體係矽系彈性體。 10. 如前述第1至9項中任一項之半導體積體電路裝置之 製造方法,其中前述接著構件層係DAF構件層。 11. 如前述第1至10項中任一項之半導體積體電路裝置之 製造方法,其中進一步包含以下之步驟: (e)在前述步驟(b)之前,從在黏著膠帶上固定其背面之 前述複數個晶片的前述黏著膠帶側照射uv光之步驟。 12. 包含以下步驟之半導體積體電路裝置的製造方法: ⑷大致維持原本晶圓時之二維配置,將分割於各個晶片 區域的複數個晶片,以將此等之背面固定於黏著膠帶的狀 態’供給至晶片處理裝置的步驟; (b)在將前述複數個晶片内之第1晶片表面真空吸著於吸 著具的橡膠晶片之下面,且將前述第i晶片之前述背面的 前述黏著膠帶真空吸著於下部基座之上面的狀態,使前述 黏著膠帶從萷述第1晶片之前述背面剝離的步驟; 就此,前述橡膠晶片將彈性體作為主要之構成要素,其 硬度為15以上,且未達55。 13. 如前述第12項之半導體積體電路裝置之製造方法, 其中前述硬度為20以上,且未達4〇。 14. 如前述第12或13項之半導體積體電路裝置之製造方 131741.doc •23· 200913096 法’其中前述彈性體係熱硬化性彈性體。 15. 如前述第12至14項中任-項之半導體積體電路裝置 之製造方法,其中前述彈性體係矽系彈性體。 16. 包含以下步驟之半導體積體電路裝置之製造方法. ⑷將複數個晶片供給至晶片處理裝置之晶片拾取部的步 驟;
㈨在將前述晶綱部之前述複數個晶片内的第i曰片 之表面,真空吸著於吸著具之橡膠晶片下面的狀態,將前 述第1晶片朝向前$晶片處理裝置之晶粒接合部轉送的步 ⑷前述步驟⑻之後,主要在將前述第“日曰片之前述表面 吸著於前述橡膠晶片之前述下面的狀態,使前述第i晶片 之背面側掉落於放置於前述晶片處理裝置之前述晶粒接合 部的佈線基板之上面的步驟;及 σ ⑷前述步驟⑷後,藉由將前述Ρ晶片之前述表面在前 述橡膠晶片之前述下面加壓於下方,而將前述第i晶片介 隔前述第丨晶片之前述背面與前述佈線基板之前述上面間 的接著構件層’而固定於前述佈線基板的前述上面之步 就此,前述橡膠晶片將彈性體作為主要之構成要素,其 硬度為15以上,且未達55。 ' 17. 如础述第丨6項之半導體積體電路裝置之製造方法, 其中前述彈性體之硬度為2〇以上,且未達4〇。 18. 如前述第16或17項之半導體積體電路裝置之製造方 131741.doc -24- 200913096 法,其中前述彈性體係熱硬化性彈性體。 19’如引述第16至18項中任一項之半導體積體電路裝置 之製造方法’其中前述彈性體係矽系彈性體。 20. 士月j述第16至19項中任—項之半導體積體電路裝置 之製也方法,其中在前述吸著具本體内之真空吸引系統中 »又置洩漏孔,在經由其而洩漏之狀態進行真空吸著。 r 21. 如前述㈣至2G項中任—項之半導體積體電路裝置 之裝&方法,其中前述接著構件層係daf構件層。 〕述第16至21項中任一項之半導體積體電路裝置 之製造方法,其中進一步包含以下之步驟: ⑷在前述步驟(b)之前,從在勒著膠帶上固定其背面之 前述複數個晶片的前述黏著膠帶側^υλ^之步驟。 23.包含以了步驟之半導體積體電路裝置的製造方法: ⑷大致維持原本晶圓時之二維配置,將分割於各個晶片 =域的複數個晶片’以將此等之背面固定於黏著膠帶的狀 態’供給至晶片處理裝置之晶粒接合部的步驟; (b)在將前述複數個晶片内之第旧片表面真空吸著於吸 著具的橡膠晶片之下面,且將前述第1晶片之前述背面的 前述黏著膠帶真空吸著於下部基座之上面的狀態,使前述 黏著膠帶從前述第丨晶片之前述背面剝離的步驟; ⑷前述步驟(b)之後,在將前述第i晶片之前述表面吸著 於前述吸著具之前述橡膠晶片的前述下面之狀態,將前述 第1晶片朝向前述晶片處理裝置之晶粒接合部轉送的步 驟; 131741.doc -25- 200913096 (d) 前述步驟(c)之後,在將前述第〗晶片之前述表面吸著 於前述橡膠晶片之前述下面的狀態,使前述第丨晶片之背 面側掉落於放置於前述晶片處理裝置之前述晶粒接合部的 佈線基板之上面的步驟;及 (e) 前述步驟(d)後,藉由將前述第丨晶片之前述表面在前 述橡膠晶片之前述下面加壓於下方,而將前述第丨晶片介 隔前述第1晶片之前述背面與前述佈線基板之前述上面間 的接著構件層,而固定於前述佈線基板的前述上面之步 驟; 就此,前述橡膠晶片將彈性體作為主要之構成要素,其 硬度為15以上,且未達55。 24·如前述第23項之半導體積體電路裝置之製造方法, 其中前述硬度為20以上,且未達4〇。 25. 如前述第23或24項之半導體積體電路裝置之製造方 法’其中刚述彈性體係熱硬化性彈性體。 26. 如础述第23至25項中任一項之半導體積體電路裝置 之製造方法,其中前述彈性體係矽系彈性體。 27. 如前述第23至26項中任一項之半導體積體電路裝置 之製造方法,其中在前述吸著具本體内之真空吸引系統中 設置洩漏孔,在經由其而洩漏之狀態進行真空吸著。 28. 如前述第23至27項中任一項之半導體積體電路裝置 之製造方法,其中前述接著構件層係DAF構件層。 29. 如前述第23至28項中任一項之半導體積體電路裝置 之製造方法,其中進一步包含以下之步驟: I31741.doc -26- 200913096 (e)在前述步驟(b)之前,從在黏著膠帶上固定其背面之 則述複數個晶片的前述黏著膠帶側照射uv光之步驟。 30. 包含以下步驟之半導體積體電路裝置之製造方法: (幻將複數個晶片供給至晶片處理裝置之晶片拾取部的步 驟; (b)在將前述晶片拾取部之前述複數個晶片内的第丨晶片 之表面真空吸著於吸著具之橡膠晶片下面的狀態,將前 述第1晶片朝向前述晶片處理裝置之晶粒接合部轉送的步 驟; (0前述步驟(b)之後,在將前述第丨晶片之前述表面吸著 於則述橡膠晶片之前述下面的狀態,使前述第丨晶片之背 面側掉落於放置於前述晶片處理裝置之前述晶粒接合部的 佈線基板之上面的步驟;及 (d)前述步驟(c)後’藉由將前述第1晶片之前述表面在前 述橡膠晶片之前述下面加壓於下方,而將前述第丨晶片經 由則述第1晶片之前述背面與前述佈線基板之前述上面間 的接著構件層’而固定於前述佈線基板的前述上面之步 驟; 就此’前述橡膠晶片在中央部包含真空吸著孔,並且將 彈性體作為主要之構成要素,其硬度為10以上,且未達 70 〇 31. 如前述第30項之半導體積體電路裝置之製造方法, '、中如述彈性體係熱硬化性彈性體。 32. 如前述第3〇或31項之半導體積體電路裝置之製造方 I3l741.doc -27- 200913096 法,其中前述彈性體係矽系彈性體。 33. 如前述第3〇至32射任一項之半導體積體電路裝置 之裝^•方法,其中在前述吸著具本體内之真空吸引系統中 设置洩漏孔,在經由其而洩漏之狀態進行真空吸著。 34. 如則述第30至33項中任一項之半導體積體電路裝置 之製造方法,其中前述接著構件層係DAF構件層。 35. 如前述第3G至34項中任—項之半導體積體電路裝置 之製造方法,其中進一步包含以下之步驟: (e)在前述步驟(b)之前,從在黏著膠帶上固定其背面之 前述複數個晶片的前述黏著膠帶側照射uv光之步驟。 36·如前述第30至35項中任一項之半導體積體電路裳置 之製造方法’其中前述步驟(c)中之對前述橡膠晶片之前述 下面的吸著,主要係藉由物理吸著。 A如前述第30至36項中任一項之半導體積體電路裝置 之製造方法’在前述步驟(e)至(d)中係關閉真空吸著。 38.包含以下步驟之半導體積體電路裝置之製造方法: ⑷將複數個晶片供給至晶片處理裝置之晶片 驟; J v (b)在將前述晶片拾取部之前述複數個晶片内的第 之表面,真卜及著於吸著具之橡膠晶片下㈣狀態,= :第1晶片朝向前述晶片處理裝置之晶粒接合部轉送二 ⑷前述步驟⑻之後,主要在將前述第以片之前 吸著於前述橡膠晶片之前述下面的狀態,使前述第i晶片 131741.doc -28- 200913096 之背面側掉落於放置於前述晶片處理裝置之前述晶粒接合 部的佈線基板之上面的步驟;及 (d) 前述步驟(c)後’藉由將前述第1晶片之前述表面在前 述橡膠晶片之前述下面加壓於下方,而將前述第丨晶片介 隔刚述第1晶片之前述背面與前述佈線基板之前述上面間 的接著構件層,而固定於前述佈線基板的前述上面之步 驟; 就此,在前述吸著具本體内之真空吸引系統中設置洩漏 孔,在經由其而洩漏之狀態進行真空吸著。 3 9.如前述第38項之半導體積體電路裝置之製造方法, 其中則述橡膠晶片在中央部包含真空吸著孔,並且將彈性 體作為主要之構成要素,其硬度為1〇以上,且未達7〇。 40. 如刖述第38或39項之半導體積體電路裝置之製造方 法,其中前述接著構件層係DAF構件層。 41. 如則述第38至40項中任一項之半導體積體電路裝置 之製造方法,其中進一步包含以下之步驟: (e) 在前述步驟(b)之前,從在黏著膠帶上固定其背面之 前述複數個晶片的前述黏著膠帶側照射uv光之步驟。 42. 如刖述第38至41項中任一項之半導體積體電路裝置 之製方法中剛述步驟⑷中之對前述橡膠晶片之前述 下面的吸著,主要係藉由物理吸著。 43. 如月〗第38至42項中任一項之半導體積體電路裝置 之製造方法’在前述步驟⑷至⑷中係關閉真空吸著。 44. 包含以下步驟之半導體積體電路裝置之製造方法: 131741.doc •29· 200913096 (a)將複數個晶片供給至晶片處理裝置之晶片拾取部的步 驟; ⑻在將前述晶片拾取部之前述複數個晶片㈣第1晶片 之表面,真空吸著於吸著具之橡膠晶片下面的狀態,將前 述第1晶片朝向前述晶片處理裝置之晶粒接合部轉送的步 驟; (0前述步驟(b)之後,主要在將前述第〗晶片之前述表面 藉由與前述橡膠晶片之前述下面之間的物理吸著而保持之 狀態,使前述第丨晶片之背面侧掉落於放置於前述晶片處 理裝置之前述晶粒接合部的佈線基板之上面的步驟; ⑷前述步驟⑷後,藉由將前述第丨晶片之前述表面在前 述橡膠晶片之前述下面加壓於下方,而將前述第ι晶片介 隔前述第1晶片之前述背面與前述佈線基板之前述上面間 的接著構件層,而固定於前述佈線基板的前述上面之步 驟; (e)在將前述晶片拾取部之前述複數個晶片内的第2晶片 表面真空吸著於前述吸著具之前述橡膠晶片的下面之狀 態,將則述第2晶片朝向前述晶片處理裝置之前述晶粒接 合部而轉送的步驟; — (f)前述步驟(e)之後,主要在將前述第2晶片之前述表面 藉由與4述橡膠晶片之前述下面之間的物理吸著而保持之 狀1、使蝻述第2晶片之背面側掉落於放置於前述晶片處 理裝置之前述晶粒接合部的佈線基板之前述上面的步驟. (g)前述步驟(f)後’藉由將前述第2晶片之前述 ’ 书' 卸在前 131741.doc -30- 200913096 述橡膠晶片之前述下面加壓於下方,而將前述第2晶片介 隔前述第1晶片之前述背面與前述佈線基板之前述上面間 的前述接著構件層,而固定於前述佈線基板的前述上面之 步驟;及 (h)前述步驟(g)之後,將前述第丨及第2晶片的前述表面 側-起藉由與前述吸具不同之構件加$,而進行與前述佈 線基板之前述上面的熱壓著之步驟。 f 45·如刖述第44項之半導體積體電路裝置之製造方法, 其中丽述橡膠晶片纟中央冑包含真空吸著孔,並且將彈性 體作為主要之構成要素,其硬度為1〇以上,且未達7〇。 46. 如别述第44或45項之半導體積體電路裝置之製造方 法,其中前述接著構件層係DAF構件層。 47. 如前述第44至46項中任一項之半導體積體電路裝置 之製造方法,其中進一步包含以下之步驟: (e)在前述步驟(b)之前,從在黏著膠帶上固定其背面之 前述複數個晶片的前述黏著膠帶側照射uv光之步驟。 前述第44至47項中任一項之半導體積體電路裝置 之2造方法中前述步驟⑷及⑴中之對前述橡膠晶片 之前述下面的吸著,主要係藉由物理吸著。 伙如前述第44至48項中任一項之半導體積體電路裝置 之製造方法’在前述步驟⑷至⑷,及⑺至⑷中係關閉真 空吸著。 5〇·如前述第44及46至49項中任—項之半導體積體電路 裝置之製造方法’纟中前述橡膠晶片係將彈性體作為主要 131741.doc •31 200913096 之構成要素,其硬度為10以上,且未達70。 其次’就本申請案中所揭示之發明的其他實施形態說明 概要。 51·包含以下步驟之半導體積體電路裝置的製造方法: (a) 大致維持原本晶圓時之二維配置,將分割於各個晶片 區域的複數個晶片,以將此等之背面固定於黏著膠帶的狀 態’供給至晶片處理裝置的步驟; (b) 在將前述複數個晶片内之第丨晶片的表面真空吸著於 吸著具的橡膠晶片之下面,且將前述第1晶片之前述背面 的前述黏著膠帶真空吸著於下部基座之上面的狀態使前 述黏著膠帶從前述第1晶片之前述背面剝離的步驟; 就此,前述步驟(b)包含以下之下位步驟: (bi)藉由計㈣前述吸著具之真空吸著系統的流量,以監 h Μ 1 aaa Μ前述㈣勝帶完全剝離以前之前述第i晶 片的彎曲狀態之步驟, aa
再者’就此前述橡膠晶片係將彈性體作為主要之構成要 素,其硬度為10以上,且未達70。 5 ·如刖述第51項之半導體積體電路裝置的製造方法, 其中前述步驟(b)進—步包含以下之下位步驟: ⑽依據别述下位步驟(bl)之監控資訊’使前述剝離動 作繼續或中斷的步驟;及 莉 (b3)使刚述剝離動作中斷情況下,依據前述下位步驟 ⑽之監:資訊,再度開始前述剝離動作之步驟。 53.如則述第51或52項之半導體積體電路裝置的製造方 131741.doc -32· 200913096 法,其中前述步驟(b)進一步包含以下之下位步驟: (b4)依據前述下位步驟(bl)之監控資訊’使前述剝離動 作繼續或減速之步驟;及 (b5)使前述剝離動作減速情況下,依據前述下位步驟 (bl)之監控資訊,使前述剝離動作再加速之步驟。 54. 如前述第51至53項中任一項之半導體積體電路裝置 的製造方法,其中前述步驟(b)進一步包含以下之下位步 驟: (b6)依據前述下位步驟(bl)之監控資訊,使前述剝離動 作繼續’或疋在前述第1晶片之前述彎曲狀態在到達容許 範圍内為止’使前述剝離動作後退之步驟。 55. 如前述第51至54項中任一項之半導體積體電路裝置 的製造方法’其中前述步驟(b)進一步包含以下之下位步 驟: (b7)依據前述下位步驟(bl)之監控資訊,使前述剝離動 作繼續’或是在前述第1晶片之前述彎曲狀態在到達容許 範圍内為止’使前述剝離動作減速之步驟。 5 6.如前述第51至55項中任一項之半導體積體電路裝置 的製造方法’其中前述步驟(b)進一步包含以下之下位步 驟: (b8)在七述第丨晶片之前述彎曲狀態超過容許範圍前, 使前述吸著具上昇之步驟;及 (b9)d述下位步驟(b8)之後,依據前述下位步驟(bi)之監 控資訊’繼續前述吸著具之上昇,或是使前述吸著具下降 131741.doc •33· 200913096 至前述第1晶片之前述彎曲狀態達前述容許範圍内為止的 步驟。 57. 如前述第51至56項中任一項之半導體積體電路裝置 的製造方法,其中前述步驟(b)進一步包含以下之下位步 驟. (b 10)在前述第1晶片之前述彎曲狀態超過容許範圍前, 使前述吸著具上昇之步驟;及 (b 11)前述下位步驟(b 1〇)之後,依據前述下位步驟(bi)之 監控資訊,繼續前述吸著具之上昇,或是使前述吸著具待 機至前述第1晶片之前述彎曲狀態達前述容許範圍内為止 的步驟。 58. 如前述第51至57項中任一項之半導體積體電路裝置 的製造方法,其中前述步驟進一步包含以下之下位步 驟: (bl2)在剷述第1晶片之前述彎曲狀態超過容許範圍前, 使前述吸著具上昇之步驟;及 (bl3)前述下位步驟(bl2)之後,依據前述下位步驟(bi)之 監控資訊,繼續前述吸著具之上昇,或是使前述吸著具減 速至前述第1晶片之前述彎曲狀態達前述容許範圍内為止 的步驟。 59. 如前述第51至58項中任一項之半導體積體電路裝置 的製造方法,其中前述步驟(b)進一步包含以下之下位步 驟: (bl4)使形成前述下部基座之主要部分的頂出區塊與前 13174l.doc -34 - 200913096 述吸著具一起上昇之步驟; ^(bl5)前述下位步驟(bl4)之後,前述頂出區塊及前述吸 者具之内,僅使前述頂出區塊下降至前述第1晶片之前述 彎曲狀態超過容許範圍的步驟;及 016)刚述下位步驟(bl5)之後,依據前述下位步驟卬1)之 監控資訊’繼續前述頂出區塊之下降,或是使前述頂出區 塊上昇至前述第1晶片 < 前述f曲狀態達前述容許範圍内 為止的步驟。 60. 如則述第51至59項中任一項之半導體積體電路裝置 的製U方法,其中前述步驟(b)進一步包含以下之下位步 驟: (bl7)使形成前述下部基座之主要部分的頂出區塊與前 述吸著具一起上昇之步驟; /18)前述下位步驟(bn)之後,前述頂出區塊及前述吸 者具之内’僅使前述頂出區塊下降至前述“晶片之前述 著曲狀態超過容許範圍的步驟;及 (bl9)刖述下位步驟(bl8)之後,依據前述下位步驟π!)之 監控資訊’繼續前述頂出區塊之下降,或是使前述頂出區 塊待機至前述第1晶片之前述彎曲狀態達前述容許範圍内 為止的步驟。 61. 如刖述第51至6〇項中任一項之半導體積體電路裝置 的製造方法,纟中前述步驟⑻進-步包含以下之下位步 驟: (b2〇)使形成前述下部基座之主要部分的頂出區塊與前 131741.doc -35- 200913096 述吸著具一起上昇之步驟; (b21)前述下位步驟(b2〇)之後,前述頂出區塊及前述吸 著具之内,僅使前述頂出區塊下降至前述第丨晶片之前述 彎曲狀態超過容許範圍的步驟;及 (b22)前述下位步驟(b21)之後,依據前述下位步驟(bi)之 監控資訊,繼續前述頂出區塊之下降,或是使前述頂出區 塊之下降減速至前述第丨晶片之前述彎曲狀態達前述容許 範圍内為止的步驟。 62. 如前述第51至61項中任一項之半導體積體電路裝置 的裝這方法,其中前述步驟(b)進一步包含以下之下位步 驟: (b23)在前述第i晶片之前述彎曲狀態超過容許範圍之 剛,以與則述第1晶片之重疊減少的方 <,使%成前述下 部基座之主要部分的滑板滑動之步驟;及 (b24)依據前述下位步驟(bl)之監控資訊,使前述滑板待 機至則述第1晶片之前述彎曲狀態達前述容許範圍内為止 的步驟。 63. 如月ό述第51至62項中任一項之半導體積體電路裝置 的製方、法丨中刖述步驟(b)進一步包含以下之下位步 驟: (b25)依據剐述下位步驟⑽之監控資訊,使前述剝離動 作繼續或中斷之步驟;及 (b26)使刖述剝離動作中斷情況下依據前述下位步驟 (M)之監控貝a ’使前述剝離動作再度開始,或是在前述 131741.doc 36 - 200913096 第!晶片之前述f曲狀態在到達前述容許範圍内為止’使 前述剝離動作後退之步驟。 64.如則述第51至63項中任一項之半導體積體電路裝置 的裝以方去’其中前述步驟(b)進一步包含以下之下位步 驟: (b27)依據前述下位步驟⑽之監控資訊,使前述剝離動 作繼續或減速之步驟;及 (b28)使别述剝離動作減速情況下,依據前述下位步驟 (bl)之^控資訊’使前述剝離動作再加速,或是在前述第1 曰曰片之别述f曲狀態在到達容許範圍内為止,使前述剥離 動作後退之步驟。 65.如引述第51至64項中任—項之半導體積體電路裝置 的製造方法,其中前述步驟(b)進一步包含以下之下位步 驟: (b29)在則述第!晶片之前述彎曲狀態超過容許範圍前, 使前述吸著具上昇之步驟; i (―)引述下位步驟(b29)之後’依據前述下位步驟⑻)之 監控:訊’繼續前述吸著具之上昇,或是使前述吸著具待 機至前述第1晶g $治·,+· _ & , ,述考曲狀態達前述容許範圍内為止 的步驟;及 .在使别述吸著具待機至前述第1晶片之前述彎曲狀 態達則述容許範圍内為止 ~ I幻It況下,依據前述下位步驟 (bl)之監控資訊,再度 丹度開始刚述吸者具之上昇,
述吸著具下降至前述第laH +义 飞疋便月J 玫第1曰曰片之前述彎曲狀態達前述容許 131741.doc -37- 200913096 範圍内為止之步驟。 66.如妯述第51至65項中任一項之半導體積體電路裝置 的製造方法,其中前述步驟進一步包含以下之下位步 驟: (b32)使形成如述下部基座之主要部分的頂出區塊與前 述吸著具一起上昇之步驟; (b33)則述步驟(b32)之後’前述頂出區塊及前述吸著具 之内’僅使前述頂出區塊下降至前述第1晶片之前述彎曲 狀悲超過容許範圍的步驟; (b34)别述下位步驟(b33)之後,依據前述下位步驟(bi)之 監控資訊,繼續前述頂出區塊之下降,或是使前述頂出區 塊待機至前述第1晶片之前述彎曲狀態達前述容許範圍内 為止的步驟;及 (b3 5)在使前述頂出區塊待機至前述第1晶片之前述彎曲 狀ii達如述谷許範圍内為止的情況下,依據前述下位步驟 (bl)之監控資訊,使前述頂出區塊之下降再度開始,或是 使丽述頂出區塊上昇至前述第丨晶片之前述彎曲狀態達前 述谷許範圍内為止之步驟。 67.如鈾述第51至66項中任一項之半導體積體電路裝置 的製造方法,其中前述步驟(b)進一步包含以下之下位步 驟: (b36)在前述第1晶片之前述彎曲狀態超過容許範圍之 前’使前述吸著具上昇之步驟; (b37)丽述下位步驟(b36)之後,依據前述下位步驟(bi)之 131741.doc -38- 200913096 監控資訊’繼續前述吸著 、# κ切具之上昇’或是使前述吸著具減 、=第1晶片之前述㈣狀態達前述容許範圍 之步驟;及 (=)在使前述吸著具減速至前述第丨晶片之前述彎曲狀 广述容許範圍内為止的情況下,依據前述下位步驟 D之監控資訊,再度開始前述吸著具之上昇,或是使前 ^著具下降至前述第i晶片之前述f曲狀態達前述容許 範圍内為止之步驟。 r :前述第51至67項中任-項之半導體積體電路裝置 的k方法,其中前述步驟⑻進—步包含以下 驟: ',/ 、㈣使形成前述下部基座之主要部分的頂出區塊與前 述吸著具一起上昇之步驟; 〇>40)前述步驟⑽)之後,前述頂出區塊及前述吸著具 之内,僅使前述頂出區塊下降至前述第以片之前述彎曲 狀態超過容許範圍的步驟; (b41)前述下位步驟(_)之後,依據前述下位步驟⑻)之 監控資訊’繼續前述頂出區塊之下降,或是使前述頂出區 塊之下降減速至前述第心之前述彎曲狀態達前述容許 範圍内為止的步驟;及 (2)在使别述頂出區塊待機至前述第】晶片之前述彎曲 狀態達前述容許範圍内為止的情況下,依據前述下位步驟 ⑻上之監控資訊,使前述頂出區塊之下降再度開始,或是 吏月)述頂出區塊上昇至前述第】晶片之前述彎曲狀態在容 13174l.doc -39- 200913096 許範圍内為止之步驟。 69.如別述第51至68項中任一項之半導體積體電路裝置 的製""方法,*中在前述第1晶片之前述背面預先形成有 晶粒接合用接著劑層。 如刖述第51至69項中任一項之半導體積體電路裝置 的製&方法,其中前述彈性體之硬度為15以上,且未達 55 〇 71·如前述第51至69項中任—項之半導體積體電路裝置 的製造方法’其中前述彈性體之硬度為2〇以上且未達 40 ° 繼續’就本中請案巾所揭*之另外其他發明的代表性實 施形態說明概要。 •包3以了步驟之半導體積體電路裝置的製造方法:
⑷大致維持原本晶圓時之二維配置,將分割於各個晶片 區域的複數個晶片,以將此等之背面固定於黏著膠帶的狀 態,供給至晶片處理裝置的步驟; T在將前述複數個晶片内之第丨晶片的表面真空吸著於 吸著具之橡膠晶片下面,且將前述第】晶片之前述背面的 前述黏著膠帶真空吸著於下部基座之上面的狀態,使前述 黏著膠帶從前述第1晶片之前述背面剝離的步驟; 主要之構成要素 ’且從前述橡膠晶 就此,前述橡膠晶片係將彈性體作為 且包含以下之部分: ⑴包含中心部分之橡膠晶片主要部; (ii)在如述橡膠晶片主要部之周邊部 131741.doc •40· 200913096 片主要部之上面貫穿至下面的複 、 是數個真空吸引孔; (iii)係前述橡膠晶片主要部 丨之周邊的環狀部分,且厚度 比别遂橡膠晶片主要部薄之橡膠晶片周邊部。 2=前述第1項之半導體積體電路裝置之製造方法,其 中剞述橡膠晶片進一步包含以下之部分. ㈣在前述橡膠晶片周邊部之下面:且與前述複數個真 空吸引孔連結之單一或複數個真空吸引溝。 3.如前述第1或2項之丰茑妒接邮― f
千导體積體電路裝置之製造方法, 其中前述橡膠晶片進一步包含以下之部分·· ⑺前述橡膠晶片周邊部在前述橡膠晶片主要部之前述 下面側。 4.如前述第1至3項中任一項之半導體積體電路裝置之製 迻方法其中别述橡膠晶片進一步包含以下之部分: (vi)在則述橡膠晶片周邊部之上面與下面之間有環狀之 溝。 5·如4述弟1至4項中任一項之半導體積體電路裝置之製 造方法,其中前述橡膠晶片之硬度為1〇以上,且未達7〇。 6·如剛述第1至4項中任一項之半導體積體電路裝置之製 造方法’其中前述橡膠晶片之硬度為15以上,且未達55。 7. 如前述第1至4項中任一項之半導體積體電路裝置之製 造方法’其中前述橡膠晶片之硬度為25以上,且未達65。 8. 如前述第1至7項中任一項之半導體積體電路裝置之製 造方法’其中在前述步驟(b)之前述第1晶片從前述黏著膠 帶的剝離’係藉由前述下部基座内之前述第丨晶片的正下 131741.doc -41 - 200913096 方部分朝向前述第1晶片頂出而進行。 、二:前述第】至7項中任一項之半導體積體電路 帶的剝離:传藉由二:㈨之前述第1晶片從前述黏著谬 方部分從前述第:Γ之; 弟曰曰片之下方向側方退開而進行。 [本申請案中之記載形式、基本用語及用法的說明] 二申請案中,實施形態之記載,w,在權 料刀成複數個部分作記载,不過1了特別明示並非如 =況::’此等並非相互獨立之個體者,不論記載之前
後均係單一之例的各部分,直一方H 丨刀-方係另一方之一部分詳 細或,或全部的變形例等。此外,原則上,同樣之部 、省重複料’實施形態中之各構成要素除特別明示 並非如此之情況、理論上限定於其數量之情況及從文脈上 顯然並非如此之情況外,並非係必須者。 2. 同樣地,實施形熊笙夕* # 等之3己載中,就材料、組成等,即
V 使稱為「由A構成之χ」等,除了特別明示並非如此之情 況及從文脈上顯然並非如此之情兄外,並非係排除將A以 外之要素作為主要之構成要素的一個者。如就成分而言, 係「包含A作為主要成分之χ」等的意思。如即使稱為 「石夕構件」等,並非限定於純粹之料,#然係亦包含其 包含:石夕錯合金、其他以石夕為主要成分之多元合金及其 他添加物等的構件者。 3. 同樣地’關於圖形 '位置、屬性等,係作適合之例 示’不過’除了特㈣示並非如此之情況及從文脈上顯然 131741.doc -42- 200913096 並非如此之情況外,嚴格而今,a ° 虽然並非限定於其者。 4·再者,提及數值、數量時, ^ 亦除了特別明示並非如此 之情況、理論上限定於其數奮 ., 凊況及從文脈上顯芦並非 如此之情況外,亦可為超過其 、、非 、去计《1+ 、寻疋數值之數值,亦可為夫 達其特定之數值的數值。 … 5.稱為「晶圓」時,通堂4托μ ^曰將半導體積體電路裝置(半 導體裝置、電子裝置亦同) ^ ί 不過,當然亦包含蟲晶晶圓、二的早結曰“夕晶圓’ 晶圓等。 、⑽基板與半導體層等復合 6·稱為「晶片」或「晶粒 — 時,—般而言係指晶圓合刻 步驟(刀片切割、雷射切判 ° 者,π ^ 其他造粒步驟)後而完全分離 者不過’本申請案權宜上 用注氺本_丄& 哪引夂日日片領域亦以相同 用^來表不。如所謂DBG(研磨前切割)程序係在半厚度切 割後研磨’最後分離成晶片, 又 . 狀態將晶片背面附著於 保持用之黏著膠帶後進入剝 者、 「曰L八“ ㈣步驟。包含此種情況,如 、/:圓」被分離時,嚴格而言並非已成為晶圓,晶片等亦 被分離之前,係晶片區域,…亦 j 井日日片’不過,由 被分離取決於各個⑽, 、㈣ 而從「 个响刀離之則後’包括此等 稱為日B圓」晶片J或「晶粒」。 7.稱為「佈線基板」時, 陁垄&始* α 机叫。係私有機佈線基板、 陶免佈線基板,除引導框架等之外,其曰 其他薄膜狀積體電路奢置。亦 曰日、曰曰圓及 电硌裒置。亦即,近年來廣泛 上以接著劑堆叠數十片晶片 日日片 之發明……* Μ -層技術,本申請案所揭示 貪月L含此專而適用於廣的範圍。 131741.doc •43· 200913096 8·「下部基座」_般而言 ^ 稱為吸者塊」,係形成 月之曰®r… 機構的中心,將固定於黏著 月之s日圓(大致維持原本晶 著片之曰.之—維配置,而固定於黏 者月之日日片群)藉由真空 .,# , A 次者黏者片而位置固定者。此 外,其令央部,某個裝置 ^ 頂出區塊」,其他裝置係 /月板」。丨下部基座 由 “中央部與周邊部構成,周邊 4有吸著固定拾取對象晶片 邊 之周邊的晶片及黏著膠帶的作 用。中央部與周邊部均成為通過吸著孔及間隙而真空吸引 的構造:對準之外,幾乎始終係吸㈣。 9.「吸著具」先前係由金 等之一體者構成,本申請宰主i/理鋼等陶竞、聚合物 甲用累主要處理之薄膜晶圓或薄臈晶 片主(主要為厚度係150微米以下,特別是_微米以下)用 I以日曰片上不致產生裂紋等之方式,而由直接接觸於晶 片之彈性體等以聚合物作為主要之構成要素的橡膠晶片與 保持其之吸著具本體或橡膠晶片保持器而構成。橡膠晶片 一般而言將氣橡膠、丁腈橡膠、石夕橡膠等之熱硬化性彈性 體,或是熱T塑性彈性體等4彈性聚合物材料料主要之 構成要素。另外,具體地說明時,係將下部基座周邊部 (假設其係不移動者)作為基準而進行吸具及頂出區塊的上 下移動’不過此在原理上考慮相對之運動。 10·橡膠晶片之硬度按照國際標準化機構IS〇規格761 9硬 度計型式A(美國規格肖氏A ; JIS K 6253)來表示。 Π·關於橡膠晶片,稱為「環狀」時,其概略形狀或外 部、内部輪廓形狀不限定於圓形及橢圓形,當然亦包含正 131741.doc -44 - 200913096 方形、長方形、除去此等之角的圖形、及類似於此等之其 他形狀。 [實施形態之詳細内容] 就實施形態進一步詳述。各圖中同一或同樣之部分以同 或類似之符號或參考編號來顯示,原則上不重複作說 明。 另外’就監控吸具之真空系統流量來控制剝離動作的技 術’ S羊細說明於本案發明人之日本專利申請編號第2〇〇7_ V 160922號(申請專利日期:2007. 6. 19)。 1.全體程序、裝置說明(主要為圖1至3〇) 本實施形態係適用於在佈線基板上組裝晶片之半導體封 包的製造者,並使用圖1〜圖29,按照步驟順序說明其製造 方法。 另外’本案發明人相關之技術領域的代表性之先前專利 申請案,有曰本申請專利第2006-1 43277號(申請專利曰期 2006年5月23日)及其對應之美國專利申請第u/735741號
I (申請專利曰期2007年4月12曰)。 首先’在圖1所示之由單結晶矽構成的晶圓丨A之主面 上’按照熟知之製造程序形成積體電路後,進行形成於各 個晶格狀之藉由劃線而劃分的複數個晶片形成區域1A,的 積體電路的電性試驗,來判定其是否良好。本實施形態中 使用之晶圓1A的晶片形成區域1A'包含縱與橫之長度相等 的正方形之平面形狀。本實施形態為了作圖上之方便,以 正方形之晶片為例作說明,不過即使是更普遍之長方形的 131741.doc •45· 200913096 晶片’當然可進行完全同樣之處理。長方形之情況,將圖 33或圖36所示之區塊、吸具等的平面形狀形成長方形者更 加適合。 其次,如圖2所示,在晶圓ία之積體電路形成面(圖之下 面側)附著積體電路保護用之背後研磨膠帶3。而後,在該 狀態下以研磨機研磨晶圓1A之背面(圖之上面側),繼續, 藉由濕式蝕刻、乾式拋光、電漿蝕刻等之方法,除去藉由 該研磨所產生之背面的損傷層,而將晶圓1A之厚度^達 H)0微叫以下,如薄達90 μιη〜15 μιη程度。前述濕式蝕 刻、乾式拋光、電聚钮刻等之處理方法,其在晶圓之厚度 方向進行的處理速度雖比藉由研磨機之研磨速度慢,但 是’不僅造成晶圓内部之損傷比藉由研磨機之研磨小,且 可除去藉由研磨機之研磨所發生的晶圓内部之損傷層,而 具有晶圓1Α及晶片不易破裂的效果。 其次,除去背後研磨膠帶3後,如圖3所示,在晶圓以之 背面(積體電路形成面相反側之面)附著切割膠帶4,在該狀 態下將切割膠帶4之周邊部固定於晶圓環5。切割勝帶罐 在由聚稀烴_、聚氯乙烯(pvc)、聚對苯二甲酸乙 醋卿)等構成的膠帶基底的表面塗布感壓黏著劑,將且 有黏著性⑽kness)之感壓型黏著膠帶及uv硬 ㈣ 帶裁斷成圓形者。 其次,如圖4所示,使用熟知之切割刀〇,藉由切割晶 圓1A,而將前述複數個晶片 巾成&域以分別分割成正方 形之晶片1。此時,由於被分 取万 °各個日日片1需要預先保留 13I741.doc -46 - 200913096 於圓形之切割膠帶4上,因此切割膠帶4僅切斷其厚度方向 之一半程度。另外,切割膠帶4使用UV硬化型黏著膠帶之 ί月況,係在以下說明之晶片丨的剝離步驟之前預先在切 割膠帶4上照射紫外線,使感壓黏著劑之黏著力降低。 其次,如圖5(平面圖)及圖6(剖面圖)所示,在固定於晶 圓環5之切割膠帶4的上方配置壓板7,並且在下方配置擴 展環8而後,如圖7所示,藉由在晶圓環5之上面擠壓壓 广板7,而將切割膠帶4背面之周邊部擠壓於擴展環8。如 ' 此,由於切割膠帶4受到從其中心部朝向周邊部的強大張 力,因此在水平方向不鬆弛地拉伸。 八人,在該狀態將擴展環8定位於圖8所示之晶片剝離裝 f 100的載台ΠΗ上而水平地保持。在該載台1〇1之中央, 精由無圖示之驅動機構’ S己置有矛多動於水平方向及上下方 向之吸著塊102。切割膠帶4之背面與吸著塊1〇2之上面相 對地保持。 ( 圖9係吸著塊1〇2之剖面圖。圖1〇係吸著塊之上面近 旁的放大剖面圖,圖11係吸著塊102上面近旁之放大立體 圖。 在吸著塊102之上面的周邊部,有時設有複數個吸引口 1〇3與形成同心圓狀的複數個溝1〇4,有時僅設有複數個吸 引孔。吸引口丨03及溝104之各個内部,於使吸著塊1〇2上 昇,而使其上面接觸於切割膠帶4之背面時,藉由無圖示 之吸引機構減壓。此時,切割膠帶4之背面被吸引於下 方,而與吸著塊102之上面密合。 13174I.doc -47· 200913096 另外,將切割膠帶4吸引於下方時,若上述溝1〇4之寬度 及深度大時,鄰接於剝離對象之晶片丨的晶片丨下方之切割 膝帶4被吸引於溝1()4時,鄰接之晶片i與其下方之切割膠 帶4的界面在溝104之上部區域剝離。特別是,使用黏著力 較弱之感壓黏著劑的切割膠帶4容易產生此種剝離。發生 此種現象時,在從切割膠帶4剝下剝離對象之晶片丨的作業 中,鄰接之晶片1會從切割膠帶4脫落,因而不適宜。因 此,為了防止發生此種現象,有效的作法係儘量縮小上述 溝1〇4之寬度及深度,而在鄰接之晶片丨下方的切割膠帶* 與吸著塊102上面之間儘量不產生間隙,若增加吸引孔而 不設溝亦有效。 在吸著塊1 02之中心部’將切割膠帶4介入頂出於上方之 3個區塊ll〇a〜ll〇c。3個區塊ii〇a〜ii〇c在外形最大之第j 區塊110a的内側配置外形比其小之第2區塊〗1〇b,進一步 在其内側配置有外形最小之第3區塊丨1〇c。如後述,3個區 塊110a〜110c與介於外侧之區塊11〇a與中間之區塊丨丨叽之 間的第1壓縮線圈彈簧111 a ;介於中間之區塊丨丨〇b與内側 之區塊110c之間’彈性常數比上述第1壓縮線圈彈簧llu 大之第2壓縮線圈彈簧lllb ;及連接於内侧區塊11〇c,且 藉由無圖示之驅動機構而上下移動的推桿112連動而上下 移動。 上述3個區塊11 〇a〜11 〇c中’外形最大之外側之區塊丨丨〇a 可使用外形比剝離對象之晶片i小一圈(如約〇 5 mm〜3 mm 程度)者。如晶片1係正方形情況下,須為比其小一圈的正 I31741.doc -48· 200913096 方形。此外,如在後述之其他實施形態中的說明晶片i 係長方形情況下,須為比其小—圈的長方形。藉此,由於 區塊110a上面成為外周之角部比晶片j之外緣稍微位於内 側,因此,可使剝離兩者之力集中於成為晶片丨與切割膠 帶4剝離時之起點的部位(晶片1之最外周部)。 此外,區塊110a之上面為了確保與切割膠帶4之接觸面 積,須形成平坦之面或是包含大曲率半徑之面。區塊11〇a 之上面與切割膠帶4之接觸面積小的情況,藉由區塊u〇a 之上面’由於大的彎曲應力集中於從下方支撐的晶片1周 邊部’因此晶片1之周邊部可能破裂。 配置於上述區塊11 〇a之内側的中間之區塊丨i 0b具有比區 塊ll〇a小1 mm〜3 mm程度的外形。此外,比該區塊11〇1)進 一步配置於内側之外形最小的區塊丨丨〇c,具有比中間之區 塊110b進一步小1 mm〜3 mm程度的外形。本實施形態係考 慮加工之容易度等,而將中間之區塊110b及内側之區塊 110c的各個形狀形成圓柱狀,不過亦可形成與外侧之區塊 110a相同的四方柱狀或是與其接近之形狀。3個區塊 110a〜ll〇c之各個上面的高度在初期狀態(區塊u〇a〜11〇c* 動作時)彼此相等,此外與吸著塊1 〇2之上面周邊部的高度 亦相等。 如放大於圓1 〇所示’在吸著塊1 02之周邊部與外側之區 塊110a之間,及3個區塊11 〇卜丨丨0c之間設有間隙(s)。此等 間隙(S)之内部藉由無圖示之吸引機構減壓,切割膠帶4之 背面接觸於吸著塊1〇2之上面時,切割膠帶4被吸引於下 131741.doc -49- 200913096 方而與區塊110 a〜ll〇c之上面密合。 使用具備上述之吸著塊1 〇2的晶片剝離裝置1 〇〇,將晶片 1從切割膠帶4剝離時,首先如圖12所示,在剝離對象之1 個晶片ι(位於該圖中央部之晶片丨)的正下方,使吸著塊1〇2 之中〜部(區塊ll〇a〜11〇c)移動,並且使吸著具1〇5移動於 該晶片1的上方。在被無圖示之移動機構支撐的吸著具105 底面的中央部设有將内部減壓之吸著口 106,可選擇性地 僅吸著、保持剝離對象之丨個晶片丨。圖12至圖3丨中,為了 確保簡潔性,而省略顯示吸著具1〇5之詳細構造。該詳細 構造在圖3 2以後詳細作說明。 其次,如圖13所示,使吸著塊102上昇,使其上面接觸 於切割膠帶4之背面,並且將前述之吸引口1〇3、溝丨〇4及 間隙(S)的内部減Μ。藉此,與剝離對象之晶片觸的切 割膠帶4密合於區塊11〇a〜u〇c的上面。此外,與鄰接於該 晶片1之其他晶片1接觸的切割膠帶4密合於吸著塊1〇2之上 面周邊部。另外,此時,將吸著塊102稍微(如400 pm程 度)頂出時,由於可對藉由前述之壓板7與擴展環8施加水 平方向之張力的切割膠帶4進一步施加張力,因此可使吸 著塊102與切割膠帶4更確實地密合。 此外,與吸著塊102之上昇大致同時地使吸著具1〇5下 降,使吸著具105之底面接觸於剝離對象之晶片丨的上面, 而吸著晶片1,並且將晶片丨輕輕地擠壓於下方。如此,使 用吸著塊102將切割膠帶4吸引於下方時,在使用吸著具 1〇5將晶片1吸引於上方時,可藉由區塊u〇a〜ll〇c之頂出 131741.doc -50- 200913096 而促進切割膠帶4與.晶片1之剝離。 其次,如圖14所示,將3個區塊ll〇a~ll〇c同時頂出於上 方’而在切割膠帶4之背面施加朝上的荷重,將晶片〗與切 割膠帶4推上。此外,此時介隔切割膠帶4而以區塊 110a〜ll〇c之上面(接觸面)支撐晶片1之背面,減輕施加於 晶片1之彎曲應力,並且藉由將區塊11〇a之上面的外周(角
部)配置於比晶片1之外周更内側,將剝離之應力集中於成 為晶片1與切割膠帶4之剝離起點的界面,而從切割膠帶4 有效地剝離晶片1之周緣部。此時,藉由預先將鄰接於剝 離對象之晶片1的其他晶片1下方之切割膠帶4吸引於下 方,而畨合於吸著塊102之上面周邊部,可促進在晶片1周 緣部之切割膠帶4的剝離。圖15係顯示此時之吸著塊1〇2的 上面近旁之放大立體圖(晶片1與切割膠帶4之圖示省略)。 上述區塊110a〜ll〇c之頂出量(行程)如係〇·2 mm至〇.4 mm 程度,不過須依晶片1之尺寸而增減。亦即,晶片丨之尺寸 大的情況,晶片1與切割膠帶4之接觸面積大,因此兩者之 黏著力亦大,因而需要增加頂出量。另外,晶片丨之尺寸 小的情況’晶U與切割膠帶4之接觸面積小,因此兩者之 黏著力亦小,ϋ而即使不減少頂出量仍可輕易地剝離。另 外,塗布於切割膠帶4之感壓黏著劑依製造來源及品種, 其黏著力有差異。因此,即使晶片k尺寸相同的情況, 使用黏著力大之感壓黏著劑情況下,需要增加頂出量。 此外,將區塊肢〜11〇C頂出於上方而在晶片k背面施 加荷重時,在晶片1之最外周部’須使朝向與晶片外周正 131741.doc -51 - 200913096 交之方向的彎曲應力比朝向與晶片 乃父卜周千仃方向的彎曲應 力小。晶片1之最外周部使用前述 ^ 心刀劄刀片6而切割晶圓 1A時產生的微細裂紋殘留。因而將區塊_〜心頂出於 上方時,在晶片i之最外周部施加沿著與晶片i之外周正交 的方向之強大彎曲應力時,可能裂紋生長導致晶片!破 裂。本實施形態由於使用包含比晶片!之尺寸小一圏之上 面的區塊UOa,而在比晶片】最外周部猶微内側施加均等 f
之荷重,因此可避免上述之問題,而從切割勝帶4均等地 剝離晶片1之周緣部全體。 +將3個區塊110a〜110c同時頂出於上方時如_所示, 藉由將推桿112推上於上方,而推上連結於推桿ιΐ2之内側 的區塊UOe。藉此’藉由介於内側區塊⑽與中間之區塊 110b之間的壓縮線圈彈簧lllb之彈力,推上中間之區塊 mb’進一步藉由介於外側之區塊11〇a與中間之區塊丨· 之間的壓縮線圈彈簧⑴a之彈力,而推上外側之區塊 n〇a,因此同時推上3個區塊11〇a〜11〇c。而後,藉由外側 之區塊110a的邻为(圖中箭頭顯示之面)與吸著塊102之周 邊部接觸,區塊ll〇a〜110c之上昇停止。此時,剝離對象 之晶片1的大部分區域藉由3個區塊u〇a〜u〇c的上面而支 撐,而在比區塊110a上面之外周(角部)的外側區域,有效 地進行在晶片1與切割膠帶4之界面的剝離。 將3個區塊11〇&〜110(:同時頂出於上方時推桿ιι2以彈 力弱之壓縮線圈彈簧111a不致收縮的弱力推上區塊u〇c。 如此,在外侧之區塊110a的一部分與吸著塊〗〇2之周邊部 131741.doc -52· 200913096 接觸之則,中間之區塊丨10b與内側之區塊n 不致進一步 頂出於上方。 此外,壓縮線圈彈簧丨丨la至少需要具備抵抗切割膠帶4 之張力,且可提升區塊11〇3之程度的彈力。壓縮線圈彈簧 IHa之彈力比切割膠帶4之張力小的情況,即使堆上推桿 112,外側之區塊i10a仍不致提升,因此無法藉由外側之 區塊110a的上面支撐晶片!。該情況由於無法使充分之應 力集中於晶片1與切割膠帶4之剝離起點,因此導致剝離速 ί 度降低,可能引起過大之彎曲應力施加於晶片丨而導致晶 片1破裂的問題。 其次,如圖17所示,將中間之區塊u〇b與内側之區塊 110c同時頂出於上方而推上切割膠帶4。藉此,支樓晶片1 之區塊110b的上面之外周(角部)的位置,比藉由區塊u〇a 而支撐之狀態移動於更内側,因而,晶片1與切割膠帶4之 剝離從比區塊11 〇b之上面的外周更外側的區域向晶片i之 中心方向進行。圖I8係顯示此時吸著塊1〇2之上面近旁的 、放大立體圖(晶片1與切割膠帶4之圖示省略)。 將2個區塊ii〇b、ii〇c同時頂出於上方時,如圖19所 示,藉由推上推桿112,進一步推上連結於推桿112之區塊 110c。此時,由於藉由壓縮線圈彈簧1111?的彈力推上中間 之區塊110b,因此同時推上2個區塊ll〇b、i10c。而後, 在中間之區塊11 〇b的一部分(圖中箭頭顯示之面)與外側之 區塊110a接觸的時點,區塊ii〇b、ii〇c之上昇停止。此 外’推才千112推上區塊ll〇c之力,為彈力弱之壓縮線圈彈 131741.doc -53- 200913096 菁Ula收縮,而彈力強之壓縮線圈彈簧mb不收縮的大 小。藉此,在中間之區塊丨丨叽的一部分與外側之區塊11〇3 接觸之前,内側之區塊ll〇c不致進一步頂出於上方。 將2個區塊11〇b ' n〇c頂出於上方時,為了促進晶片工與 切割膠帶4之剝離,藉由將區塊ll〇a〜ll〇c之間隙(s)的内部 減壓’而將與晶片1接觸之切割膠帶4吸引於下方。此外, 將溝104之内部減壓,而使接觸於吸著塊ι〇2之上面周邊部 的切割膠帶4密合於吸著塊1〇2之上面(圖n)。 其次,如圖20所示,將内側之區塊11〇(;進一步頂出於上 方,而推上切割膠帶4之背面,以區塊! 1〇c之上面支撐晶 片1之背面。圖21係顯示此時之吸著塊i 〇2的上面近旁之放 大立體圖(晶片1與切割膠帶4之圖示省略)。將内侧之區塊 ii〇c頂出於上方時,如圖22所示,係以壓縮線圈彈簧I〗比 收縮之強大之力推上區塊11〇c。藉此,在與比切割膠帶4 接觸之區塊ll〇c的上面外周(角部)更外側之區域進行晶片! 與切割膠帶4之剝離^ 3
繼續,如圖23所示,藉由將區塊110c拉下於下方,並且 將吸著具105拉上於上方,從切割膠帶4剝下晶片丨之作業 完成。 、 將區塊 切割膠 ,晶片 大,因 1從切 上述區塊110c之上面,需要預先縮小面積為在 110c頂出於上方時,以吸著具105之吸引力程度從 帶4剝下晶片!的程度。區塊11〇c之上面的面積2時 1與切割膠帶4之接觸面積變大,兩者之黏著力亦變 此’吸著具105吸引晶片!之力的程度,無法使晶片 131741.doc -54· 200913096 割膠帶4剝下。 另外’縮小區塊110c之上面面積的情況,區塊11〇c推上 切割膠帶4之背面時,由於強大之荷重集中地施加於晶片j 的狹窄區域(中央部分),因此嚴重的情況可能造成晶片1破 裂。因而’在頂出區塊11 〇 c時,須藉由減慢頂出速度,以 縮短區塊11 〇c之上面與切割膠帶4接觸的時間,或是減少 區塊110c之頂出篁(行程)(如〇.2 mm〜0.4 mm程度),避免強 大之荷重施加於晶片1之狹窄區域。 C 此外,增大吸著具105之吸引力的一種有效方法係減慢 吸著具105之拉上速度》在晶片1之一部分密合於切割膠帶 4的狀態下’急速地拉上吸著具1 〇5時,在吸著具} 〇5之底 面與晶片1之上面產生間隙,吸著具1 〇5之内部真空度降 低,因此導致吸引晶片1之力降低。另外,減慢吸著具1〇5 之拉上速度的情況,從切割膠帶4剝下晶片1時需要的時間 延長。因此使吸著具105之拉上速度為可變,在開始拉上 時減慢拉上速度’以充分確保吸引力,於晶片1與切割膠 ( 帶4之接觸面積小達某種程度時,加快拉上速度以防止剝 離時間之延遲。此外,藉由將吸著具1〇5之底面面積比區 塊110c之上面面積大,亦是增大吸著具ι〇5之吸引力的有 效方法。 如此’藉由增大吸著具1 〇 5之吸引力,即使晶片1與切割 膠帶4之接觸面積比較大的情況,晶片1仍可能以吸著具 10 5之吸引力程度從切割膠帶4剝下,因此,可縮短剝離時 間’並且可避免縮小區塊〗丨〇c上面之面積時產生的上述問 131741.doc -55- 200913096 題。 此外在將曰曰片1藉由吸著具1 〇5向下方壓住的狀態,而 將區塊U0C向下方拉下時,因為吸著具1〇5亦向下方移 動,所以晶片i可能碰到區塊110c而破裂。因此,將區塊 u〇C向下方拉下時,須在其之前拉上吸著具1〇5,或是至 少吸著具105不致向下方移動而贱固定於其位置。 如此,從切割膠帶4剝離之晶片丨被吸著具1〇5吸著、保 持,而輸送至其次步驟(附顆粒步驟)(一般而言係從同一裝 置之拾取載台輸送至晶粒接合載台132或是晶粒接合部 3〇〇)。而後,將晶片i輸送至其次步驟的吸著具ι〇5返回晶 片制離裝置1〇〇(晶片剝離部)時,按照前述圖12〜圖23所示 之順序,從切割膠帶4剝下其次的晶片【。以後按照同樣之 順序而從切割膠帶4逐一剝下晶片i。 其次,最先說明關於掉落確認後切斷真空吸住者的附顆 粒步驟。如圖24所示,輸送至附顆粒步驟的晶片丨,介隔 接著構件層或接著劑1〇(通常在將晶圓分割成晶片前,如 貼切割膠帶時,或是在其之前’預先在晶圓之背面附著 D AF,亦即稱為「晶粒附著膜」的晶粒接合用兩面黏著片 或晶粒接合用接著劑層,或是在晶粒接合之前,在佈線基 板上塗布或滴下液狀的接著劑。DAF一般而言係以夾在晶 圓之老面與切割膠帶之間的形式貼上,於切割等時,與曰 片一起被分割。於晶片拾取時與晶片一起被拾取。預先附 著晶粒附著膜時,於晶粒接合時,由於無須重新形成接著 劑層,因此有利於量產)等,而組裝於佈線基板丨丨上。亦 131741.doc -56- 200913096 即,從切割膠帶4剝下之晶片!在被吸著具1〇5真空吸著的 狀態,朝向從攝氏100度加熱至15〇度程度之晶粒接合载台 132上的佈線基板11而下降。 如圖25所示,確認晶片!掉落於佈線基板1}時,吸具1〇5 以特定之壓力照樣擠壓晶片!,而關閉真空吸引,照樣該 狀態下,於特定之時間(如丨秒至數秒)在其位置滯留。在其 間進行熱壓著。 其後如圖26所示,照樣關閉真空吸引,吸具1〇5從晶片^ 退開。 熱壓著完成後的晶片卜如圖27所示,介隔金線12而與 佈線基板11之電極丨3電性連接。 其次,…月關於掉落前切斷真空吸住者的附顆粒步驟 (晶粒'合步驟)。如圖24所示,輸送至附顆粒步驟之晶片丄 :隔接著劑或接著構件層1G(通常在將晶圓分割成晶片 前丄如貼切割膠帶時,或是在其之前,預先在晶圓之背面 ,者DAF ’亦即稱為「晶粒附著膜」&晶粒接合用兩面黏 著片或晶粒接合用接著劑層,或是在晶粒接合之前,在佈 線基板上塗布或滴下液狀的接著劑(亦即,晶粒接合時在 晶片與佈線基板之間介有接著構件層)。祕—般而言係 以夾在晶圓之背面與切割膠帶之間的形式貼上,於切割等 時’與晶片一起被分割。於晶片拾取時與晶片-起被拾 取。/預先附著晶粒附著媒時,於晶粒接合時,由於無須重 ^成接者_,因此㈣於量產)等,*組裝於佈線基 11上。亦即,從切割膠帶4剝下之晶片#關閉了真空吸 131741.doc •57· 200913096 引之狀態,藉由物理吸著而吸著於吸具1〇5,朝向從攝氏 100度加熱至15〇度程度(由⑨有機佈線基板之玻璃轉移溫 度一般而言係240度至330度程度,因此基板加熱溫度亦可 為1〇〇度至200度程度,不過為了將基板之變形抑制在最小 限度,須為攝氏1〇〇度至150度程度。但是至少需要係基板 之玻璃轉移溫度以下)之晶粒接合載台132上的佈線基板u 而下降。 如圖25所示,確認晶片}已掉落於佈線基板〗丨時,吸具 1〇5以特定之壓力照樣擠壓晶片丨,在照樣關閉真空吸引2 狀態,於特定之時間(如丨秒至數秒)在其位置滯留。在其間 進行熱壓著。 其後如圖26所示,照樣關閉真空吸引,吸具105從晶片1 退開。 熱壓者完成後的晶片1,如圖27所示,介隔金線12而與 佈線基板U之電極13電性連接。藉此,由於在關閉真空吸 引之狀態進行掉落,因此即使薄膜晶片上於剝離吸著時有 膏曲’於掉落時解除f曲,因而晶粒接合後之晶片上不致 殘存彎曲及不希望之應力。以下,繼續兩者共同之說明。 其次,如圖28所示,在組裝於佈線基板u上之晶片it 上,介隔接著劑ίο等而堆疊第2晶片14,並介隔金線15而 f佈線基板11之電極16電性連接。第2晶片14係形成了與 B曰片1不同之積體電路的石夕晶片,且以前述之方法從切割 膠f 4剝下後,輸送至附顆粒步驟,而堆疊於晶片1之上。 其後,將佈線基板11輸送至模壓步驟,如圖29所示,藉 131741.doc •58- 200913096 由以模壓樹脂17密封晶片1、14 ’疊層封包18完成。 另外,本實施形態係就剝離對象之晶片丨比外側之區塊 110a大一圈的情況作說明,不過如圖3〇(a)所示,剝離對象 之晶片1比外側之區塊110a小,且比中間之區塊n〇b大的 情況下,如圖30(b)所示,亦可首先頂出中間之區塊u〇b, 而從切割膠帶4剝下晶片1之周緣部,其次如圖3〇(c)所示, 頂出内側之區塊ll〇c,而從切割膠帶4剝下晶片i之中央 部。該情況如預先在吸著塊102與外側之區塊u〇a之間失 ( 著間隔物,即使推上推桿112,仍不致提升外側之區塊 110a。 另外本實施开)態係說明使用3個區塊(11 〇a〜11 〇c)而剝 離晶片的方法,不過區塊數並非限定於3個者,剝離對象 之晶片1的尺寸大情況下,亦可使用4個以上之區塊。此 外,剝離對象之晶片丨的尺寸非常小情況下,亦可使用2個 區塊。 2.拾取部周邊詳細說明(主要為圖3丨至3 8) 使用圖3 1至3 8,說明剝離動作控制 '吸具j 〇5之詳細構 造及此等與下部基座1〇2(吸著塊)的關係。 圖3 1係模式顯示拾取部及其控制系統的概念圖(圖3 1 &)、 時間圖(圖31b)及剖面圖(圖3 lb)。拾取動作從將切割膠帶4 上之作為目的的晶片1定位於吸著塊1 02與吸具105開始。 定位完成時,藉由介隔吸著塊1〇2之吸引孔1〇3及間隙S而 真空吸住,切割膠帶4被吸著於吸著塊1 〇2之上面。在該狀 態’藉由拾取部控制系統M4之指令,真空吸引系統 I31741.doc •59· 200913096 二如吸引壓從負8G至9G千帕斯卡(kilopaseal)程度,吸引 μ Ϊ 7L/min·)之閥門143(該三方閥門於真空吸著關閉時, 閉鎖真空供給源側,而將吸具側大氣開放)打開,從工廠 真空供給源介隔真空供給管141供給真空,吸具1〇5朝向晶 牛面真I吸住並下降而掉落。就此,吸著塊1 〇2主 要部分之頂出區塊110上昇時’晶片1被吸具105與頂出區 塊11〇夾著而上昇’不過’切割膠帶4之周邊部照樣直 f著於吸著塊周邊部102a,而在晶片1之周邊產生張力,結 C 果在晶片周邊剝離切割膠帶4。但是,另外就此時晶片周 邊在下側受到應力而彎曲。如此,在與吸具下面之間產生 間隙’空氣流入吸具105之真空吸引系統107。結果,設於 真空吸引系統107之氣體流量感測器21的吸引量輸出增 加。此時,如藉由拾取部控制系統144之指令,停止頂出 區塊110之上昇而維持待機狀態時,進行切割膠帶4之剝 離,往往晶片1之彎曲狀態緩和而回到容許範圍。圖3lb中 ( 顯示就此種過程氣體流量感測器21之吸引量輸出(數位輸 v 出訊號及類比輸出訊號)的轉變。吸具下降時對應於開放 狀態而顯示大的吸引量。在tl掉落時,流量急速地減少, 而在h大致為"〇"。即使頂出區塊開始上昇,由於張力暫時 仍小,因此不發生洩漏,不過到達時,因晶片彎曲而開 始洩漏。停止區塊Π0之上昇而維持待機狀態的洩漏^ 除,在U流量再度大致回到,,〇”。另外,氣體流量感測器η 不拘,只要是可計測氣體流量或對應於其之物理量=即 可。當然,從防止在晶片周邊產生裂紋等之觀點而言,橡 131741.doc •60· 200913096 膠曰曰片之形狀及尺寸與對象晶片之形狀及尺寸大致相同 ^片係長方形時亦為長方形)者較為適合(不排除大一點或 若干J點者)。就此,頂出區塊亦同,本實施形態為了 促進周邊剝離’係顯示比晶片若干小一點之例,不過當然 並非限定於其者’亦可與晶片之形狀及尺寸大致相同,亦 可若干大一點。 圖32至圖38中❸月吸具!〇5之詳細構造,特別是其下端
部,亦即橡膠晶片125與其變化及此等與下部基座1〇2(吸 著塊)的關係。圖323係對應於之說明的頂出區塊 U〇之俯視圖,且顯示頂出區塊HO與橡膠晶片125之位置 關係。橡膠晶片125之形狀與拾取之晶片大致相同。圖奶 係吸具105(或是橡膠晶片保持器)的底視圖。中央有真空吸 引孔122(如直徑為4 mm)’在各軸方向與對角線方向設有 真空吸引溝121。該橡膠晶片125中,對應於真空吸引溝 121與頂出區塊11〇3至11〇c而設有真空吸引孔丨〇仏至 106i(如直徑為〇,8 mm)。 圖33係橡膠晶片125之變化,内側之二個頂出區塊i⑽、 "〇c形成與晶片1大致相同之上面形狀。藉此,可緩和應 力集中於晶片角落部。圖32或圖33所示之橡膠晶片的構造 對剝離程序非常重要。特別是在中央部(包含中央近旁區 域)有真空吸引孔106a時,即使因黏著膠帶之張力而晶片 -曲,仍可以令央部之真空吸引孔1〇6a維持晶月之保:狀 態。假設晶片邊緣為10 mm(晶片厚25微米,DAF厚度為乃 微米)時,第1段區塊(分段)邊緣如為8 6 mm,第2區=邊緣 131741.doc * 61 · 200913096 為6.3 mm,第3區塊邊緣為4.0 mm。 圖34係吸具105掉落狀態之圖32及圖33的A-A剖面之概 略剖面圖,圖35係圖32及圖33之B-B剖面的概略剖面圖。 此時,切割膠帶4之下側通過設於下部基座周邊部丨〇2&之 吸引孔103及下部基座主要部11 〇間等的間隙s而吸著。此 外’此時切割膠帶4之上側介隔真空吸引孔丨〇6而真空吸 引。 圖36係橡膠晶片} 25之另外變化,可更微細地檢測茂 漏亦即,對應於頂出區塊110之各子區塊與吸著塊1 〇2a 的最内側部,而在橡膠晶片!25内配置有多複數個真空吸 引孔106a至l〇6w。此種配置由於對應於各頂出區塊之各個 分段(包括最外側分段外部),至少設有一個或複數個吸著 孔,因此可提高藉由洩漏檢測剝離狀況的精度。此外,由 ^與較為柔軟之彈性體構成的橡膠晶片組合,可將吸著力 政於曰曰片全體,因此即使晶片彎曲,應力仍不致局部地 集中。 圖係及具105掉落狀態之圖36的A-A剖面之概略剖面 圖,圖38係圖36之B-B剖面的概略剖面圖。 另外,圖31、32及36中之中心孔1〇6a並非係必須者。如 圖46所示之滑動式之剝離方法,纟中心有吸著孔並非特別 重要此外,如圖36所示,有多複數個吸引孔情況下,即 使不特別在中心、’仍可以中間孔群(触等)代替。 3·各剝離程序之詳細内容(主要為圖39至47) 以下之剝離程序可適宜選擇,單獨或複數個組合而適用 131741.doc •62. 200913096 於在段落1說明之全體程序。 3-1.頂出區塊待機、後退程序(「剝離程序丨」,圖”至 40) 圖39係顯示依序頂出頂出區塊11〇之各子區塊丨丨“至 ll〇c而剝離切割膠帶4時’就利用浪漏檢測之方法具體之 處理步驟的程序流程圖。圖4Q係其重要部分剖面流程圖。 依據此等說明具體之步驟的進行。以下之各例為了可明確 地說明’各剝離基本過程係以备、由,e f 、狂你M攱初洩漏,第2次不洩漏為 例作例示。 0)將切割膠帶4真空吸著於下加故—1ΛΛ 次者於下部基座1〇2之上面(膠帶吸 著步驟3 1)。 ⑺吸具⑻真空吸引,並掉落於晶片i之上面(不作限 定’不過—般而言係器件面)(吸具料步驟32)。掉落後之 狀態顯示於圖40a。 (3) 頂出區塊11〇 一 w*. 巧工升(弟1奴上昇步驟33)。晶片1及 吸具105亦隨著其而推卜。 推上此時由於下部基座周邊部i〇2a
不移動,因此剝離晶片]冰H 曰片1外周之切割膠帶4的張力作用。此 外,在該步驟開始沒漏之監控。 (4) 檢測有汽漏(茂漏拾,、丨 局檢測步驟34 ;參照圖40b)。另外, 無)¾漏時立即進入步驟彳0、 ± 驟(9)。將檢測洩漏133時之狀態顯示 於圖40b。 (5)特定之時間程度,或 4疋在不洩漏前,減速(包含停 止)(3)之上幵動作(參昭圖 .、、、圖40c)。亦即係「待機步驟」。這 時亦連續地或斷續地執行 u W凓漏之監控。另外,不洩漏時進 131741.doc .63· 200913096 入步驟(7) H該步驟在從⑷立即移轉至其次之步驟 (6)情況下可省略。其法亦有時縮短處理時間。另外,以下 之例亦同,一般而言從黏著膠帶之剝離係流變之現象,古 速時即使剝離困難,但是施加弱的張力並隔開時間時,: 往可輕易地剝離。因此停止待機及減速待機往往有效。 ⑹回到步驟⑺之開始前。或是實施茂漏監控,在μ 漏前使(3)之處理後退。亦即,使頂出區塊11〇一起下降 亦即係「後退步驟」。此在以下之例亦同,藉由晶片弯曲 緩和張力,結果即使花費時間,在剝離不在—個方向進行 時仍有效。如此回到原來之狀態時,黏著膠帶再度黏著於 1片之背Φ ’不過-般而言再黏著時之黏著力比初期黏著 時之黏著力弱。此外,以UV硬化型膠帶進RUV照射者, 特別是再黏著時之黏著力大幅減少。 (7) 頂出區塊110—起再度上昇(第1段上昇)。 (8) 檢測無洩漏。將無洩漏之狀態顯示於圖4〇c。另外, 即使重複特定之次數,仍不是「無洩漏」時,藉由設定選 擇跳過其晶片,或是以不發生洩漏之方式降低初期上昇量 而再度執行,或是顯示警告(或是將警告訊號傳送至主機) 而停止的任何一個或是其中之複數個。 (9) 頂出區塊11〇1)及u〇c一起上昇(第2段上昇步驟35)。 此時’頂出區塊ll〇a及下部基座周邊部1〇2&不移動。 U〇)有洩漏(洩漏檢測步驟36)。另外,無洩漏時立即進 入步驟(15)。 01)特定時間程度或在不洩漏前減速(包含停止)(9)之上 131741.(jo。 -64- 200913096 昇動作。亦即係「往地牟跡 —、、 待機步驟」。這時亦連續地或斷續地執 行汽漏之監控。另外,χ、、由 不’戈/爲時進入步驟(13)。不過,該 步驟在從(10)立即移轉至盆4 枚轉至_人之步驟(12)情況下可省略。 其法亦有時縮短處理時間。 (^回i!步驟(9)之開始前。此外,實施泡漏監控,在不 Λ漏引使(9)之處理後退。亦即,使頂出區塊u仙及“〇c_ 起下降。 ί %. (13) 使第2段再度上昇(第2段再度上昇)。 (14) 無洩漏。另外,即使重複特定次數仍不是「無洩 漏」時’藉由設定選擇跳過其晶片,或是以不發生戌漏之 方式降低初期上昇量而再度執行,或是顯示警告(或是將 s 〇訊號傳送至主機)而停止的任何一個或是其中之複數 個。 U5)使最後段亦即頂出區塊u〇c單獨上昇(最後段上昇步 驟37)。當然’晶片1與吸具1〇5係伴隨其而上昇。 U6)有洩漏(洩漏檢測步驟38)。另外在無洩漏時立即進 入步驟(21)。 (1 7)特定時間程度或在不洩漏前減速(包含停止)(1 5)之上 昇動作。亦即係「待機步驟」。這時亦連續地或斷續地執 仃洩漏之監控。另外’不洩漏時進入步驟(19)。不過,該 步驟在從(16)立即移轉至其次之步驟(丨8)情況下可省略。 其法亦有時縮短處理時間。 (iS)回到步驟(15)之開始前。此外,實施洩漏監控,在 不茂漏前使(15)之處理後退。亦即,使頂出區塊11〇c單獨 131741.doc -65- 200913096 下降。當然晶片1與吸具〗05伴隨其而下降。 (⑼使最後段再度上昇(最後段再度上昇)。 (20)無洩漏。另外,即使重複特定次數b 漏」時,藉由設定選擇跳過其晶片,或是:一 方式降低初期上昇量而再度執行,或是顯示Μ Λ漏之 警告訊號傳送至主機)而停 個二。(或是將 個。 仗彳7個或是其中之複數 ί (21)吸具上昇而完全剝離(完全剝離步㈣)。 另外,在步驟⑴、⑺至步驟⑵),吸 的吸著用真空昭樣吸往 , 土座側 、锒吸住。亦即照樣為ON。 ’均可進行對 圖41至42) 下降而剝離 該剝離程序之優點係即使任何形狀之晶片 應於其形狀之頂出。 3-2.吸具待機、後退程序(「剝離程序2」 圖4】係顯示主要藉由重複吸具ι〇5之上昇 切割膠帶4時,就利用、、电 卜降而剝離 “ &漏檢測之方法具體之處理步驟的 私序流程圖。圖42係其重要部分 明具體之步驟的進行。 圑㈣此荨說 U)將切割膠帶4真空吸荖於丁加甘— 著步驟41)。 及者於下部基座1。2之上面(膠帶吸 (2) 吸具105真空吸引, — 定,不過-般而言係器件面)(:於晶片1之上面(不作限 狀態顯示於圖42a。件面)(吸具掉落步驟叫。掉落後之 (3) 頂出區塊ii〇_起 歼(第1段上昇步驟43;參昭圖 杨)。晶片i及吸以 參'、、、圖 埯者其而推上。此時由於下部基 131741.doc • 66 · 200913096 座周邊部1 02a不移動,因,名,丨抽:a u , Λ U此剥離晶片1外周之切割膠帶4的 張力作用。此外,在該步驟開始洩漏之監控。 ⑷檢測有浪漏(茂漏檢測步驟44)。另外,無沒漏時立即 進入步驟(9)。 ⑺特定之時間程度’或是在不沒漏前,減速(包含停 止)(3)之上昇動作。亦即係「待機步驟」。這時亦連續地或 斷續地執㈣漏之監控。另外,不茂漏時進入步驟⑺。不 過,該步驟在從⑷立即移轉至其次之步驟⑹情況下可省 略。其法亦有時縮短處理時間。 (6)回到步驟(3)之開始前。或是實施茂漏監控,在益、 漏前使⑺之處理後退。亦即,使頂出區塊ιΐ()—起下降'。 亦即係「後退步驟」。 (7)頂出區塊110一起再度上昇(第1段再度上昇)。 「⑻檢測無洩漏。另外,即使重複特定之次數,仍不是 、「無洩漏」時’藉由設定選擇跳過其晶片,或是以不發生
洩漏之方式降低初期上昇量而再度執行,或是顯示警告 (或疋將3 0訊號傳送至主機)而停止的任何一個或1 之複數個。 〃 (9)在真空吸著晶片1之狀態下,使吸具105上昇(吸具單 獨上昇步驟45 ;參照圖42c及d)。 、 (1〇)檢測有洩漏(洩漏檢測步驟46)。另外,無洩 樣完全釗離。 …' (1 υ特定時間程度或在不洩漏前減速(包含停止)(9)之上 。亦即係「待機步驟」。這時亦連續地或斷續地執 131741.doc -67- 200913096 饤成漏之監控。另外’不茂漏時進入步驟(13)。不過,該 步驟在從⑽立即移轉至其次之步驟(12)情況下可省略: 其法亦有時縮短處理時間。 U2)回到步驟(9)開始前之狀態(吸具下降步驟47;參昭 圖42e”此外’實㈣漏監控,在不泡漏前使⑼之處理後 退。亦即,使吸具1〇5下降。亦即係「後退步驟」。 ξ
⑴)頂出區塊110bA11〇c 一起上昇(第2段上昇步驟μ)。 此時頂出區塊11 0a及下部基座周邊部丨〇23不移動。 ⑽有Mm漏檢測步驟49)ι夕卜,㈣漏時立即進 入步驟(1 9 )。 (is)特定時間程度或在 逆、巴賞作止只上j)之上 :動作,亦即係肖機步驟」。這時亦連續地或斷續地執 行洩漏之監控。另夕卜不洩漏時進入步驟(17)。不過,該 步驟在從(U)立即移轉至其次之步驟⑽情況下可省略。 其法亦有時縮短處理時間。 ()回到步驟(13)之開始前。此外,實施洩漏監控,在 不茂漏前使(13)之處理後退。亦即,使頂出區塊UOb及 110c—起下降。 (17)使第2段再度上昇(第2段再度上昇)。 (8)無力漏。另外’即使重複特定次數仍不是「無浅 漏」時,藉由設定選擇跳過其晶片,或是以不發生泼漏之 方式降低初期上昇量而再度執行,或是顯示警告(或是將 …訊號傳送至主機)而停止的任何一個或是其中之複數 131741.doc 68· 200913096 (19)在真空吸著晶片1之狀態下,使吸具上昇(吸具單 獨上昇步驟50)。 (2 0)檢測有我漏(沒漏檢測步驟5 1)。另外,無浪漏時保 持而完全剝離。 (21) 特定時間程度或在不洩漏前減速(包含停止9)之上 昇動作。亦即係「待機步驟」。這時亦連續地或斷續地執 行洩漏之監控。另外’不洩漏時進入步驟(23) ^不過,該 步驟在從(20)立即移轉至其次之步驟(22)情況下可省略。 其法亦有時縮短處理時間。 (22) 回到步驟(19)開始前之狀態(吸具下降步驟52)。或是 實細'Λ漏監控,不漏前使(19)之處理後退。亦即使吸具1 〇5 下降。亦即係「後退步驟」。 (23) 使最後段亦即頂出區塊11〇(:單獨上昇(最後段上昇步 驟53)。當然’晶片丄與吸具1〇5伴隨其而上昇。 (24) 有洩漏(洩漏檢測步驟54)。另外,無洩漏時立即進 入步驟(29)。 (25) 特定時間程度或在不洩漏前減速(包含停止)(23)之上 昇動作。亦即係「待機步驟」。這時亦連續地或斷續地執 行洩漏之監控。另外,不洩漏時進入步驟(27)。不過,該 步驟在從(24)立即移轉至其次之步驟(26)情況下可省略。 其法亦有時縮短處理時間。 (26) 回到步驟(23)之開始前。此外,實施洩漏監控,在 不Λ漏鈾使(23)之處理後退。亦即,使頂出區塊1 j〇c單獨 下降°當然’晶片1與吸具1 〇5伴隨其而下降。 131741.doc -69- 200913096 (27) 使最後段再度上昇(最後段再度上昇)。 (28) 無& °另外’即使重複特定次數仍不是「無浪 漏」時’藉由設定選摆划;讲甘 砥擇跳過其晶片,或是以不發生洩漏之 方式降低初期上昇|而i疮# > 而再度執仃,或是顯示警告(或是將 警告訊號傳送至主播、而作L 7 機)而V止的任何一個或是其中之複數 個。 (29)吸具上昇而完全剥離(完全剝離步驟乃)。
C
另外在纟驟(1)、⑺至步驟(29)"及具側及下部基座側 的吸著用真空照樣吸住。亦即照樣為〇Ν。 該剝離程序之優點係可輕易剝離情況下,主要僅藉由吸 具之移動即可較輕易地執行剝離。 3-3.僅頂出區塊下降剝離程序(「剝離程序3」,圖^至 44) 圖4·示在頂出區塊11〇 一旦上昇,而吸具…吸著晶片 1之狀態,藉由僅頂出區塊11G下降,而進行剝離之程序。 圖係其重要σρ分剖面流程圖。依據此等說明具體之 的進行。 (1)將切割膠帶4真空吸著於下部基座1〇2上面(膠帶吸著 步驟61 ;)。 —⑺吸*1〇5真空吸引,並掉落於晶片置之上面(不作限 疋,不過一般而言係器件面)(吸具掉落步驟62)。掉落後之 狀態顯示於圖44a。 (3)頂出區塊110—起上昇(第i段上昇步驟63 ;參照圖 44b)。晶片1及吸具1〇5亦隨著其而推上。此時由於下部基 131741.doc 200913096 座周邊部102a不移動,因h制離b y1/jLaa 口此剝離日日片1外周之切割膠帶4的 張力作用。此外,在該步驟開始洩漏之監控。 (4) 檢測有汽峨漏檢測步驟64)。另外,無汽漏時立即 進入步驟(9)。 (5) 特定之時間程度,或是在 乂疋在不洩漏前,減速(包含停 止)(3)之上昇動作。亦即係「锌播 ’、待機v驟」。這時亦連續地或 斷續地執行洩漏之監控。另外, 力外不洩漏時進入步驟(7)。不 過’該步驟在從(4)立即移韓至盆·Α f 轉 _人之步驟(6)情況下可省 略。其法亦有時縮短處理時間。 (6) 回到步驟(3)之開始前。 次疋實施洩漏監控,在無洩 漏前使(3)之處理後退。亦 邛即,使頂出區塊110一起下降。 亦即係「後退步驟」。 (7) 頂出區塊11〇一起再戶 丹度上幵(第1段再度上昇)。 (8) 檢測無洩漏。另外, 便重複特疋之次數,仍不是 無沒漏」時,藉由設定潠 , 選擇跳過其晶片,或是以不發生 攻漏之方式降低初期上昇 外里而再度執行,或是顯示警告 (或疋將警告訊號傳送至主 之複數個。 機)而“的任何-個或是其中 (9)在吸具1〇5真空吸菩曰μ 工及者阳片1之狀態下,僅使頂出區塊 二(頂出區塊-起單獨下降步祕;參照叫 樣進入Π:有沒漏(茂漏檢測步驟46)。另外,無茂漏時照 樣進入(13 )。 =特定時間程度或在不攻漏前減速(包含停止)⑺之下 降動作。亦即係「待機步驟」。這時亦連續地或斷續地執 131741.doc -71- 200913096 打洩漏之監控。另外,不洩漏時進入步驟(13)。不過,該 步驟在從(1〇)立即移轉至其次之步驟(12)情況下可省略。 其法亦有時縮短處理時間。 (12)回到步驟(9)開始前之狀態(頂出區塊再度上昇步驟 67,參照圖44d)。此外,實施洩漏監控,在不洩漏前使(9) 之處理後退。亦即,僅使頂出區塊110下降。亦即係「後 退步驟」。 03)頂出區塊11013及11〇c__起上昇(第2段上昇步驟68)。 此時,頂出區塊l1〇a及下部基座周邊部1〇23不移動。 (14) 有洩漏(洩漏檢測步驟69卜另外,無洩漏時立即進 入步驟(19)。 (15) 特定時間程度或在不洩漏前減速(包含停止)(13)之上 昇動作。亦即係「待機步驟」。這時亦連續地或斷續地執 行茂漏之監控。另夕卜’不汽漏時進人步驟(17)。不過,該 步驟在從(14)立即移轉至其次之步驟(16)情況下可省略。 其法亦有時縮短處理時間。 (16) 回到步驟(13)之開始前。此外,實施洩漏監控,在 不洩漏前使(13)之處理後退。亦即,使頂出區塊u〇b及 110c—起下降。 (17) 在吸具105真空吸著晶片丨之狀態下僅使頂出區塊 11 〇b及1 l〇c下降(頂出區塊—起單獨下降步驟7〇)。 〇8)檢測有戌漏(茂漏檢測步驟71)。另外,無洩漏時照 樣進入(21)。 (19)特疋時間程度或在不茂漏前減速(包含停止)(⑺之下 131741.doc -72- 200913096 降動作。亦即係「待機 _ . 機步驟」。廷時亦連續地或斷續地執
4丁》曳之監扣^。s aL " 卜,不洩漏時進入步驟(21)。不過,該 步驟在從(18)立即移轉至1 ·Α 得至,、-人之步驟(20)情況下可省略。 法亦有時縮短處理時間。 (2〇)回到步驟(! 7)開始前之狀態(頂出區塊再度上昇步驟 、)此外’實m監控,在不茂漏前使(17)之處理後 、亦即僅使頂出區塊11()1)及11Ge下降”料係、「後退 步驟」。 ' (21)使最後段亦即頂出區塊11〜單獨上昇(最後段上昇步 驟73)。當然,晶片1與吸具1〇5伴隨其而上昇。 (22) 有4漏(¾漏檢測步驟74)。另外,錢漏時立即進 入步驟(27)。 (23) 特定時間程度或在不洩漏前減速(包含停止丨)之上 升動作。亦即係「待機步驟」。這時亦連續地或斷續地執 仃洩漏之監控。另外,不洩漏時進入步驟(27)。不過,該 , 步驟在從(22)立即移轉至其次之步驟(24)情況下可省略。 其法亦有時縮短處理時間。 (24) 回到步驟(21)之開始前。此外,實施茂漏監控,在 不洩漏前使(21)之處理後退。亦即,使頂出區塊u〇c與其 他區塊一起下降。當然,晶片!與吸具1〇5伴隨其而下降了 (25) 使最後段再度上昇(最後段再度上昇)。 (26) 無洩漏。另外’即使重複特定次數仍不是「無茂 漏」時,藉由設定選擇跳過其晶片,或是以不發生洩漏之 方式降低初期上昇量而再度執行’或是顯示警告(或是將 131741.doc -73- 200913096 警告訊號傳送至主機)而停止的任何一個或是其中之複數 個。 (27)吸具上昇而完全剝離(完全剝離步驟乃)。 卜在步驟(1 )、(2)至步驟(27),吸具側及下部基座側 的吸著用真空照樣吸住。亦即照樣為ON。 該剝離程序之優點係可縮短頂出區塊之總行程。 3-4.滑動剝離程序(「剝離程序4」,圖“至…) 之則的段落為止的剝離裝置在晶片丨之下部有頂出區塊 "n〇,而其他裝置如圖46b所示,係改為藉由滑板183在水 平方向滑動而進行剝離者。該圖中說明構造。圖4〇a係從 對象之晶片1側觀察的俯視圖。吸著塊1〇2中設有收容滑板 183用的凹槽部ι81,在凹槽部181之底面有真空吸引孔 182,與其他裝置同樣地,在凹槽部i 8丨外部周邊之吸著塊 102中設有真空吸引孔103。圖45係顯示藉由該裝置剝離切 割膠帶4時,就利用洩漏檢測之方法具體的處理步驟之程 序流程圖。圖47係其重要部分剖面流程圖。依據圖45至 v 47,說明具體之步驟的進行。 (1) 將切割膠帶4真空吸著於下部基座i〇2上面(膠帶吸著 步驟81)。 (2) 吸具105真空吸引’並掉落於晶片1之上面(不作限 定,不過一般而言係器件面)(吸具掉落步驟82)。掉落後之 狀態顯示於圖47a。 (3) 檢測有吸具洩漏(洩漏檢測步驟83 ;圖47b)。 (4) 待機(流量設定值到達等待步驟84 ;圖47c)。沒漏量 131741.doc • 74- 200913096 在容許範圍時進入其次之步驟。 ⑺將滑板183在與晶p重疊減少的方向開始滑動(滑動 步驟85,圖47d)e在檢測有吸具茂漏前,照樣滑動。 (6)檢測有洩漏。 為容許範圍(或是停止 、等 (7) 將滑動速度減速至洩漏 待)。亦即係待機步驟8 6。 (8) 檢測無洩漏。 吸具開始上昇 (9)再度開始滑動,到達滑動行程結束 (滑動結束&吸具上昇步驟。 (1 〇)檢測有洩漏(洩漏檢測步驟88)。 大⑴)將吸具上昇速度減速至茂漏為容許範圍(或是停止、 等待)。亦即係待機步驟89。 (12)檢測無洩漏。 (13)及具上升而完全剝離(完全剝離步驟9〇)。 該剝離程序之優點為可以較簡單之步驟結構來執行。
4.各剝離教學程序(teaching pr〇cess)之詳細内容(主要為 圖48至50及圖31) 以下之教學程序可適且選擇單獨或複數個組合而適用於 段落3說明之各種剝離程序,在段落2說明之各種吸具構造 及在段落1說明之全體程序。 另外’以下之教學可使用良品冑品晶片、j^疵品製品晶 片或非製品晶片(上面是與周邊製品同一形狀之晶片,而 圖案尚未完全形成者)的任何一個來執行,此外,即使以 製品晶片模擬拾取(不完全剝離之拾取),不完全剝離時仍 131741.doc •75- 200913096 回到原來之狀態,因此,雖然製品可靠性等有一定之風 險’不過問題不大。 4-1.頂出區塊動作教學(「教學方法1」,圖48至49及圖 31) 圖48係說明洩漏檢測與使用其之程序參數的自動取得亦 即教學程序之原理用的說明圖。圖48a、c係其重要部 分剖面流程圖,圖48d係顯示與圖3 1中說明之洩漏檢測的 原理之關係的時序圖。依據此等說明具體之步驟的進行。 (1) 使作為目的之晶片1以來到吸著塊(下部基座)丨〇2與吸 著具105之中心的方式對準。就此,流量檢測開啟(檢測動 作開始步驟亦即教學開始步驟丨5丨)。 (2) 將切割膠帶4真空吸著於下部基座ι〇2上面(膠帶吸著 步驟152)。 (3) 吸具105真空吸引,並掉落於晶片1之上面(不作限 定,不過一般而言為器件面)(吸具掉落步驟153)。將掉落 之狀態顯示於圖4 8 a。 (4) 頂出區塊(頂出治具)全體以非常慢之速度(初期速度) 上面平齊地上昇(頂出區塊上昇步驟154)。 (5) 檢測有洩漏(洩漏檢測步驟157)。記憶其頂出高度 (「洩漏檢測開始高度」)。 (6) 頂出區塊全體以非常慢之速度(初期速度)上面平齊地 下降至沒漏為容許範圍。記憶其高度(「洩漏檢測結束高 度」)。亦即’將其作為「暫定第1段上昇高度」來記憶(頂 出高度記憶步驟158)。 131741-doc -76- 200913096 (7) 頂出區塊中’僅頂出區塊(頂出治具)11〇13及11〇c以非 痦f叉之速度(初期速度)上面平齊地上昇(第2段頂出區塊上 昇步驟)。 (8) 檢測有洩漏(洩漏檢測步驟1 59)。記憶其頂出高度 (「洩漏檢測開始高度」)。 (9) 頂出區塊中’僅頂出區塊(頂出治具)11〇1)及11〇(;以非 常慢之速度(初期速度)上面平齊地下降至洩漏為容許範 圍。δ己憶其南度(「漏檢測結束高度」)^亦即將其作為 「暫定第2段上昇高度」來記憶(頂出高度記憶步驟16〇)。 (ίο)頂出區塊中,僅頂出區塊(頂出治具)110ca非常慢 之速度(初期速度)上昇(第3段頂出區塊上昇步驟)。 (11)檢測有洩漏。記憶其頂出高度(「洩漏檢測開始高 度」)0 (12) 頂出區塊中,僅頂出區塊(頂出治具)11(^以非常慢 之速度(初期速度)上面平齊地下降至洩漏為容許範圍。記 ί 憶其南度(「Ά漏檢測結束高度」)。亦即將其作為「暫定 第3段上昇高度」來記憶。 (13) 就此,僅使頂出區塊(頂出治具)11(^追加上昇(追加 上昇162),來碟認u「暫定第3段上昇高度」是否成為無 洩漏(洩漏檢測步驟1 61)。 (14) 藉此,記憶最後成為益、由、日^ ± 欠取场無洩漏之「設定暫定第3段上 昇高度」'亦即「上止點」(第3段上昇高度設定值)(上止點 設定步驟155)。 (15)設定 暫定第1段上昇高度 「暫定第2段上昇高 13174 丨.doc -77- 200913096 度」及「設定暫定第3段上昇高度」作為停止高度(停止高 度設定步驟156)。 (16)其次,以(15)所設定之停止高度執行對應之段落3的 任何-個拾取。而後各次逐漸提高或是降低上昇速度,記 憶最佳速度並變更成其值。雖非製品晶片亦可如此,不 過,執行製品晶片之拾取來進行為有效。 4-2.滑動動作教學(「教學方法2」,圖46至47及圖5〇) 就此,說明在段落3_4說明之裝置結構的滑動速度之教 學方法。BI5G係其程序流程圖。依據圖46至47及圖5〇說明 具體之步驟的進行。 ⑴使作為目的之晶片1以來到吸著塊(下部基座)1〇2與吸 著具105之中心的方式對準。就此,流量檢測開啟(檢測動 作開始步驟亦即教學開始步驟丨7丨)。 (2)將切割|帶4真空〇及著於下部基座1〇2上面(膠帶吸著 步驟172)。
⑺吸具1〇5真空吸引’並掉落於晶片}之上面(不作限 定,不過一般而言為器件面)(吸具掉落步驟173)。 W以非常慢之速度(㈣速度)對第i晶片開始滑動動作 (滑動開始步驟m)。线漏時滑動至行程結束(行程結束 步驟1 76)。製品晶月之情況;佳 表 乃4脣况進仃至剝離完成。記憶其滑動 速度。 (5)以稍快之速度對第2晶片開始滑動動作。無洩漏時滑 動至行程結束。製Ή之情況進行至剝離完成。記憶其 滑動速度。 131741.doc -78· 200913096 (6) 重複該動作,在第_晶片檢測有$漏($漏檢測步驟 175)。 (7) 記憶對其第η個晶片之滑動速度。 (8) 待機至洩漏在容許範圍,並記憶其待機時間。 (9) 再度開始滑動動作,檢測有洩漏時回到(8),無洩漏 時進入其次步驟。 (10) 滑動至行程結束。就此,從(7)或其以前記憶之速 度,按照特定之原則選擇或算出最佳速度時,不需要以後 之步驟。 (11) 依需要進一步提高速度,重複(6)至(1〇),從其獲得 之資料設定最佳速度並記憶(最佳速度記憶步驟177)。 5 ·各剝離程序之適合組合及其特徵 段落3之各剝離程序就典型之例分類成其類型作說明, 不過,實際上適宜取捨選擇或是適宜地相互組合而執行 時,可期待拾取效果提高,或是製品可靠性提高。如段落 3 2之及具上幵为#又(圖41步驟45至47或50至5 2)亦即步驟之 集合,適用於剝離程序3之步驟67之後及剝離程序4之適切 的步驟與並列步驟(parallel)時,有效縮短拾取時間。 6.晶片輸送、物理吸著掉落及晶粒接合程序之說明(主要 參照圖51至60) 一般而言,從晶片剝離至掉落至佈線基板完成之處理, 係將晶片真空吸著於吸著具之狀態下執行。但是,這樣在 薄膜晶片之情況(特別是1 00微米以下之晶片厚度者),晶片 藉由真空吸著係在局部變形的狀態下(晶片因真空吸著而 131741.doc •79· 200913096 翹曲,可參照圖54至圖56)掉落,而接著、固定於基板, 因此在接合後容易留下空隙及翹曲。採用預先在晶片背面 形成接著劑層(使用DAF方式)之方式的此種傾向特別強。 此外,器件面亦即晶片主要形成電晶體等主要部分及多層 佈線之面(背面相反側之主面)朝上而吸著情況下(所謂面朝 上品),即使在器件之可靠性方面,不留下空隙、翹曲或 變形地接合仍然重要。此外,一般而言,周邊之空隙在模 壓步驟中一部分被消除,不過中央附近者未被消除。 a亥段落為了解決此等問題,係就其他段落說明之接合程 序在對佈線基板之掉落部分或其周邊適用早期關閉真空吸 著的方法之情況作說明。以下之實施形態,所謂關閉真空 吸著,除了特別明示係其以外者之情況及從文脈上顯然並 非如此之情況外,係表示完全地關閉真空吸著,而僅以物 理吸著(按照圖31之拾取部控制系統144之指示,藉由切換 三方切換閥門143,而從真空供給源切離吸著具之真空吸 引系統,而成為大氣開放狀態)而吸著晶片者。另外,就 其他之段落亦同,不過,本段落之掉落技法係在其他段落 說明之程序的相關部分之代替程序或詳細程序,關於在其 他段落說明之程序,當然並非係必須者。 就此,主要使用圖51至圖60說明從晶片剝離後至晶粒接 合之程序的詳細流程。如之前的說明,在圖51中,首先在 拾取部中開始拾取動作(圖51之拾取動作開始步驟2〇1,以 下同樣如圖51)。首先將切割膠帶4吸著於下部基座i〇2(dc 膠帶吸著步驟202)。在圖52之時間tn,吸具1〇5來到作為 131741.doc 80· 200913096 目的之晶片1上時開始下降。在時間tl2切換成低速之下 降。而後,在時間tu開始吸具1 〇5之真空吸住。在時間tl4 真空吸引並吸具105降下來,而掉落於晶片丨上(吸具吸著 開始步驟203)。圖53中顯示此時之剖面的概要。之後隨 即’在時間tls開始頂出動作與吸具1〇5之上昇。在時間… 頂出動作結束’在時間頂出區塊返回(t】5_t〗7間,如為 100毫秒),若無問題,吸具105照樣繼續上昇而完成剝 離。完全剝離後,在時間^吸具105提高上昇速度,在時 間t1?達到特定之平行移動高度。亦即,吸具i 〇5以橡膠晶 片125在藉由真空吸著而保持之狀態下上昇(拾取步驟 204)。顯示此時之剖面的概要者係圖54。上昇至特定之高 度後,吸具105移動至晶粒接合位置上方亦即接合載台 上之佈線基板11上方(移動至接合位置上方的步驟2〇5)。顯 示此時之剖面的概要者係圖55。從時間^吸具1〇5以橡膠 晶片125在藉由真空吸著而保持之狀態下開始下降。顯示 此時之剖面的概要者係圖56。在時間h切換成低速下降。 就此,進入最後掉落姿態。在時間…關閉吸具之真空吸住 (吸著關閉步驟206),晶片1實質地僅以分子間力(物理吸 著)保持於橡膠晶片125並下降。顯示此時之剖面的概要者 係圖57(比較圖54至圖56與圖57時,瞭解圖57係藉由晶片 之真空吸引而消除翹曲)。在時間h晶片!掉落於佈線基板 11上(掉落步驟207 ; h-t23間如速度為2〇瓜功々“;時間約 30毫秒)。另外,在圖52以efg之路徑(fg間之時間如速度為 2 mm/SeC ;時間約40毫秒)下降之情況,可在以其方^進 131741.doc -81 - 200913096 f"點之後關閉真空吸引(亦
次之晶片的剝離,而移動至拾取部。 入最後掉落姿態之時點亦即在”f,,點 可以其他之時序關閉)。在時間 就此,本程序在圖52中由於取路徑abc,亦即由於在掉 落前關閉真空吸著(包含與平行移動時比較為微弱者),與 圖52中取路徑abc之情況比較,由於掉落時不存在吸著於 晶片1造成之變形及應力,因此接合特性良好。此外,由 ,因此順利 於掉洛時不因吸著於晶片1而遭受不需要之力 地仿照須接合佈線基板之面的結果,不殘留空隙及不希望 之翹曲。此種效果在使用晶粒接合時之晶片變形容易成為 問題的DAF(包含附著於晶圓背面之型式及在切割膠帶上 預先貼上的型式)的程序中特別有效。 另外,由於從高速下降切換成低速下降(最後掉落速度) 後關閉真空吸住,不過並非必須’因此晶片1不致以切換 之撞擊力而落下(不過,確保充分之物理吸著條件下,亦 可在速度切換前關閉真空吸著。此外,有時亦可不切換速 度)亦即’由於晶片之質量較小,因此物理吸著力通常比 重力強,不過撞擊力一般而言可與物理吸著力相同程度。 另外,即使說是開啟、關閉真空吸住,並非必須完全地 131741.doc -82- 200913096 關閉(大氣開放),如η紗 丰„生 啟時之吸引壓如為負80至90千帕斯 %以下:::之麼力與此比較係非常低的絕對值,如係數 ==可(不過,不使用真空吸著之完全關閉狀態, 乍為有效地物理吸著者,在改善薄膜晶片之晶粒接 〇特性亦即減少空隙卜古 ’、有效。以壓力表示此時,如絕對值 二〇5至G.GGG5T帕斯卡程度或其以τ。此外,將真 =全關閉者控制亦簡單,從壓力應答之速度而言亦有 f
:此外’亦可不完全關閉’而以強弱切換。亦即為開
:時之以下,並須形成15%以下之吸引強度者心 效。考慮穩定之晶片的徂M , 曰曰片的保持時,不完全地關閉的情況亦須 ‘、、、負壓力亦即(並非弱排出)弱吸引狀態。 落中說明之掉落方法,在與其次段落中說明之藉由 包含低彈性橡膠晶片的吸具之晶粒接合方法的組合中特別 =此因’真空吸著於低彈性橡膠晶片之情況,由於橡 *曰片使施加於曰曰片之應力分散於廣的範圍,因此關閉真 空吸著時,晶片變形迅速地回復。此外,至少熱壓著進行 夺關閉真工吸著日寸’由於接合加壓藉由低彈性橡膠晶片而 充刀刀散,因此在 >肖除晶片之局部變形及空隙上特別有 效。 ΛΧ此外’本段^中說明之掉落方法,在與對薄膜晶片Ο 50 微米以下,或是1〇〇微米以下甚至Μ微米以下之晶片厚 =的曰曰片)藉由包含橡膠晶片之吸具的晶粒接合方法之組 口中特別有效。此因,薄膜晶片容易發生局部之變形照 樣地掉落時’在與佈線基板面之間會輕易地形成閉鎖空 131741.doc • 83, 200913096 ^ 因此各易成為空隙的原因。 “此外,本段落中說明之掉落方法,在與段落3中說明之 :由包含橡膠晶片之吸具的各剝離&晶粒接合方法的組合 寺別有效。此因,晶片重複f曲、回復並被剝離之情 況特別疋往往在留下了翹曲之狀態下吸著的情況。 7·低彈性橡膠晶片材料之說明(主要參照圖61) f 橡膠晶片之材料,硬度低者從容易選擇之觀點,最有效 者係從熱硬化性彈性體中作選擇。如Gehec公司之α凝膠 (㈤…公司之登錄商標),亦、即如以矽作為主要成分之矽 系凝膠狀彈性體,從防止晶片之污染等的觀點亦為適合之 候補此外,其系列中Θ凝膠(Geltec公司之登錄商標)、 Θ5(硬度約56)、e6(硬度約14)、β8(硬度約28)更為適合。再 者’ Θ凝膠中θ8(硬度約28)等特別適合。 其他之材料,可從氟橡膠、耐熱腈橡膠、天然橡膠、異 戊二烯橡朦、苯乙烯-丁三稀橡膠、氣了二烯橡膠等熱硬 化性彈性體中作選擇。 再者,考慮循環使用時,亦可選擇作為熱可塑性樹脂之 聚醯亞胺系的熱可塑性彈性體等。 硬度範圍為10以上且未達70在利用彈性上適合。其範圍 中,硬度為15以上且未達55在利用彈性上特別適合。此 外,硬度為20以上且未達40之範圍在處理薄膜晶片上特別 適合。不過,並非排除其以外之範圍者。本申請案之實施 形態中,先前之高度80程度的彈性體及金屬、陶宪等硬質 吸具或是橡膠晶片亦有適合之應用領域。此外,物理吸著 131741.doc -84- 200913096 之例 範圍 因洩漏而晶片彎曲之檢測例等, 當然不特別限於該 如此使用低彈性之橡膠 於晶片上面未必是平坦), 剝離效果。 晶片時,由於容易仿照 因此剝離中不易洩漏, 凹凸(由 可提高 此外,如此使用低彈性之橡膠晶片時,在_步驟中, 即使晶片-時地彎曲,由於橡膠晶片亦仿照其而相當程度 變形,因此應力被分散,可防止晶片之損傷及應力:留二
再者,如此使用低彈性之橡膠晶片時,在晶粒接合中可 緩和掉落時之撞擊。因此對面朝上品等特別有效。 再者,如此使用低彈性之橡膠晶片時,在晶粒接合中可 減低壓著時之翹曲的殘留。因此對使用DAF等之程序特別 有效。 此外,如此使用低彈性之橡膠晶片時,在晶粒接合中, 即使在掉落前關閉真空吸引,與晶片表面之密合面積仍 大,因此可確保充分之物理吸著力。 此外,如此使用低彈性之橡膠晶片時,在晶粒接合中, 在掉落前不論關閉或不關閉真空吸引,均可減低壓著時對 晶片的損傷。 一般而言,物理吸著力起因於范德瓦耳斯(Van der Waals)力,不過其到達距離係0.2 nm至10 nm的範圍。半導 體晶片上面與橡膠晶片間之物理吸著力在范德瓦耳斯力 中’起因於倫敦(L〇ndon)力(感應偶極子間之引力),屬於 比較弱之類別。因此,需要儘量多的面積在到達距離内。 13174I.doc -85- 200913096 要準備仿照性優異的構件。此外,由μ擊容易造 ,因此宜為力求撞擊吸收性高之材料。 另外,由於橡膠晶片之熱傳導較差,因此一般而言藉由 使用橡膠晶片之吸具的晶粒接合係從佈線基板側亦即從接 合載台側進行加熱。 8. 2段晶粒程序之說明(主要參照圖^至“) +以上之說明係顯示以一個接合工具(吸具1〇5)完成熱壓 著的方式,不過以第1接合工具(吸具1〇5)假安裝複數個晶 片(如5個)’其後以第2接合工具主壓著其複數個晶片時, 可使通量達到數倍。此外,與段落7中說明之低彈性橡膠 晶片組合之假壓著,即使以高速動作,對晶片之損傷仍 、,因此可執行咼速之假壓著。(另外,就主壓著接合工 具305,當然亦可使用低彈性橡膠晶片)以下詳細作說明。
因而需 成落下 圖62中係俯視圖,且顯示剝離、晶粒接合一貫裝置4〇〇 之結構。該圖左方有之前說明之晶片剝離裝置1〇〇(拾取 部),右側有晶粒接合部300,其中有假接合部3〇〇a與主壓 著部300b。假接合部300a中設有假接合載台132a。另外, 在主壓著部300b中設有縱長之主壓著載台丨32b。 將圖62之AA剖面圖顯示於圖63至65,來說明2段接合程 序。如圖63所示’剝離之晶片ij以吸具105轉送至假接合 載台132a上的佈線基板lia上方。其次如圖64所示,吸具 105下降’以短時間(加壓時間如〇.丨秒程度)進行假壓著(藉 由接著構件層而固定位置程度的壓著狀態)。此時時序一 致時,藉由主壓著接合工具305進行從晶片la至le對基板 13174l.doc -86· 200913096 屢著。由於主塵著需要比假麗著多的時間(如加麼 時間為4秒程度),因此在其間吸具1〇5數次在拾取部1〇〇與 假接合部3〇〇3之間來回,可完成從晶片If至lj的假壓著(參 照圖65)。完成時,吸具1〇5為了其次之晶片u的剝離而移 動至剝離载台。 此外,與之前說明者同樣地,前述假壓著载台及主壓著 載台從攝氏100度加溫至150度程度(由於有機佈線基板之 玻璃轉移溫度一般而言係攝氏240度至330度,因此,基板 加熱溫度亦可能係100度至200度程度,不過為了將基板之 變形抑制在最小限度,須為攝氏100度至150度程度。不 過,至少需要為基板之玻璃轉移溫度以下者)。此外,主 壓著接合工具305亦加溫至同樣之溫度,或是提高攝氏Μ 度程度的溫度。因此,與假壓著吸具不同,主壓著接合工 具305之下端部可以熱傳導較良好的構件構成此外由 於構成晶片之矽等係熱傳導較良好之構件,且可有效進行 加熱,因此可順利地進行熱壓著。 9.吸具真空吸引系統之變形例的說明(主要參照圖66、67 及52) 之珂說明之吸具105的真空吸引系統係完全閉鎖型(係藉 由圖31之閱門143,於開啟時連結於真空源,於關閉時^ 真空源切離而成為大氣開放狀態),不過在此說明者,如 圖67所示,係其改良型,且係在比較接近於吸具1〇5之橡 膠甜片的區域設了洩漏孔221者。藉此,有關閉吸著時吸 具頂端部之壓力應答加快的效果(當然,即使是之前說明 131741.doc •87· 200913096 的吸具105之真空吸引系統,仍然是於關閉時與真空源切 離而成為大氣開放狀態,—般而言,由於真空源與大氣開 放之切換,係藉由置於比吸具頂端側接近真空源的位置之
切換閥門143來進行,因此難免有若干延遲。實際上,之 刖而要40至1 〇〇毫秒程度。亦即,預先在吸具頂端部常設 洩漏路仅時,即使洩漏路徑比較細,壓力應答仍然加快至 切換閥門143之真空系統流路的傳導部分程度p此外,由 於始終有洩漏路徑(如洩漏路徑之孔徑為〇 3 mm程度僅 開放汽漏路徑時之料流量為0.4 L/分,該到達壓為 84 KPa。附帶一提’全部開放孔徑為0.8 mm程度之橡膠晶 片的吸著孔時的到達流量係7 G L/分程度),因此可緩和藉 由曰曰片而閉鎖真空吸引系統時之撞擊對晶片的影響。亦 =使用在段落7中說明之較柔軟的彈性體作為橡膠晶片 才真工密封性非常佳,晶片驚曲,可能彎曲從形成茂漏 ,態之狀態回復而閉鎖真空吸引系統時之撞擊較大。但 疋此時由於始終存在汽漏路振,真空吸引系統不致完全 閉鎖’因此強大撞擊施加於晶片的顧慮小。此外,因為有 戌漏孔時應答快,相即使在掉落L1真空吸著,_ 掉落時仍可確實形成無晶片鍾曲的狀態。此外,使用低彈 性構件之橡膠晶片冑’從該彎曲回復與低彈性構件具有之 回復力互相結合,而更順利地進行。 以:’按照圖52詳細說明順序。如之前的說明,圖“ 牛膝、先在払取中開始拾取動作(圖66之拾取動作開始 ^ 211,以下同樣如圖66)。首先將切割膠帶4吸著於; 131741.doc -88- 200913096 部基座102(DC膠帶吸著步驟212)。在圖52之時間(η,吸具 ⑻來到作為目的之晶片i上時開始下降。在時間^切換成 低速之下降。而後,在時間…開始吸具1〇5之真空吸住。 在時間tu真空吸引並吸具105降下來,而掉落於晶片1上 (吸具吸著開始步驟213)。之後’在時間t]5開始頂出動作 與吸具105之上昇。在時間tl6頂出動作結束,在時間t”頂 出區塊返回,不過無問題時,吸具1〇5照樣繼續上昇而完 , 成剝離。完全剝離後,在時間tls吸具1〇5提高上昇速度, 在時間tlg達到特定之平行移動高度。亦即,吸具1〇5以橡 膠晶片1 25在藉由真空吸著而保持之狀態下上昇(拾取步驟 214)。上昇至特定之尚度後,吸具丨〇5移動至晶粒接合位 置上方亦即接合載台i 32上之佈線基板u上方(移動至接合 位置上方的步驟21 5)。從時間t2〇吸具1 〇5以橡膠晶片} 25在 藉由真空吸著而保持之狀態下開始下降。在時間h切換成 低速下降。就此,進入最後掉落姿態。在時間匕關閉吸具 之真空吸住(吸著關閉步驟216),晶片1實質地僅以分子間 力(物理吸著)保持於橡膠晶片125並下降。在時間^晶片i 掉落於佈線基板11上(掉落步驟2 1 7)。在時間t24確認掉落 時’接合荷重賦予吸具1〇5(接合步驟218)。在時間t25接合 完成時,吸具開始上昇。而後,在時間t26達到特定之平行 移動高度。其後,吸具1〇5為了再度進行其次之晶片的剝 離,而移動至拾取部。 10.橡膠晶片形狀等之變形例的說明(主要參照圖68至圖 72) 131741.doc •89· 200913096 本:落中說明者,係關於在圖_、圖π至4〇、圖 Γ:4、圖46至48、圖53至6°、圖63及圖-中說明之吸 =:晶片形狀的其他改良者。此等之特徵係藉由在包 3橡膝晶片中心的主I都八4 要刀之外延部設置厚度比其薄之周 ί I仆提高橡膠晶片外端部之柔軟性,以儘量不發 Μ之方式’改善橡膠晶片之保持特性者。藉此,可減 :拾取時晶粒之裂紋等。此外,因為待機時間及重試次數 減少,所以可縮短處理時間。 / 、此外’此時構成橡膠晶片之彈性體的硬度與在段落7中 說明者相@,不過周邊部之追隨性高時,有若干提高,亦 ::宜為25以上,且未達65程度的傾向。另夕卜,利用物理吸 著而在料前切斷真空吸引之方法,因為晶粒與橡勝晶片 之微小的平均距離增加,所以,硬度超過7叫物理 穩定。 1 〇 -1 •茂漏更少之橡膠晶片形狀的說明(主要為圖6 8至7 〇) 圖68係顯示本發明一種實施形態之半導體積體電路裝置 之製造方法中的晶粒拾取步驟(使用包含周邊顎部之橡膠 晶片者)中途的情況之模式剖面圖(對應於圖69或圖7〇之 Α剖面)。圖69係對應於圖68之橡膠晶片的底視圖(具體例 a)。圖70係對應於圖68之橡膠晶片的底視圖(具體例b)。依 據此等說明洩漏更少之橡膠晶片形狀。 最先說明從下方以頂出區塊丨10a、110b、u〇c(頂出區塊 110 ’亦即下部基座102之晶粒la正下方的部分)頂出晶粒 而拾取之例。如圖68及圖69所示,其特徵為:橡膠晶片 131741.doc •90· 200913096 125分成中央之橡膠晶片主要部12兄與周邊之環狀的橡膠 晶片周邊部125b(在橡膠晶片125之下面側)。該橡膠晶片周 邊部125b之厚度比橡膠晶片主要部125&薄。此因晶粒Η之 周邊σ卩牵引於切割膠帶4而變形於下方時可追隨。因而, 在橡膠晶片主要部125a周邊之各個真空吸引孔1〇6b、 106c、106d、l〇6e、106f、1〇6g、1〇6h、1〇6i 中連結於延 伸於橡膠晶片周邊部125b下面的真空吸引溝421。 , 該橡膠晶片周邊部12扑之寬度宜與頂出區塊110a外部之 ' 晶粒變形餘裕寬M(隨著切割膠帶4之變形,該晶粒或鄰接 晶粒la、lb、lc之曲率半徑過小,而晶粒不致破裂的餘裕 寬’滑動方式亦同)相同程度(如〇 5至〇 7毫米程度)。此 外,橡膠晶片周邊部125b之下部顎部l的厚度,如彈性體 之硬度為50上下(橡膠晶片之厚度如為3至5毫米)時,宜為 0.5至2毫米程度。以上之點在子段落(1〇·3)中說明的橡膠 晶片亦大致相同。 下面之形狀亦可形成如圖70。如圖70所示,亦可在真空 k 吸引孔1061)、106(;、1064、1〇以、1〇針、1〇6§、1〇611、 106i中連結單一之環狀的真空吸引溝421。藉由該構造, 對晶粒變形之追隨性及真空吸著性提高。不過,圖69者之 耐用性等優異。 亦即’採用此種形狀之橡膠晶片時’由於晶粒丨a周邊之 吸著面積大’因此對晶粒周邊之吸著力大幅提高。因此如 圖40(b)、圖42(d)、圖44(d)或圖48(b)所示,通常即使是洩 漏之狀況仍可維持真空吸著,因此可減低待機時間及重試 131741.doc -91 - 200913096 =數,並提尚處理速度。此外,由於可藉由真空吸著力抵 銷使晶粒變形於下方的應力,因此亦可減低晶粒之破裂及 缺口等。 乂 10-2.對滑動剝離之適用(主要為圖 圖71(a)至(d)係將對應於圖68之橡膠晶片適用於段落(3_ 1)之剝離程序的剝離程序剖面流程圖。依據此說明將子段 落(1 〇-1)中s兒明之洩漏更少的橡膠晶片形狀對子段落(3_句 之滑動剥離適用之例。料’適用以下之子段落(10_3)中 說明之洩漏更少的橡膠晶片形狀之情況亦完全相同,而不 重複說明。 如圖71(a)所示,由於晶粒la周邊之吸著面積大,因此對 aa粒周邊之吸著力大幅提高。亦即由於該橡膠晶片之形狀 的追隨性佳,因此在子段落(3_4)即使是圖们之^)的狀 況,橡膠晶片周邊部125b(顎部)仍然追隨變形不致洩漏, 而維持真空吸著(圖71之⑻)。而後,復原力作用,如圖71 之(c),輕易地恢復成平坦狀態。因此,發生洩漏者如圖71 ()所示,僅為滑板183(下部基座102之晶粒1 a正下方的 部分)太快向晶粒la之下部側方退開的情況。 另外滑動方式情況之晶粒變形餘裕寬Μ,如圖46(a)所 示’设於滑板183之頂端部及兩脇部。 1〇_3.洩漏更少之其他橡膠晶片形狀(主要為圖72) 圖7 2係顯示本發明一種實施形態之半導體積體電路裝置 製k方法中的晶粒拾取步驟(使用包含周邊顎部之其他 橡膠晶片者)中途的情況之模式剖面圖。依據此,說明洩 131741.doc • 92- 200913096 漏更少之橡勝晶片的形壯夕甘 〜狀之其他例《該形狀與子段落(〗0_ 1)者比較,由於橡膠晶片夕田.直 曰曰月之周邊部上部對吸具固定的部分 較厚,因此有製作及固宝* p 1+ ㈡疋谷易之特徵。下面之平面形狀盥 圖69或圖70相同,不重複說明。 ”
如圖72所示,在橡膠晶片周邊部u5b之上面與下面之間 有環狀之溝422。由於有該環狀之溝422,因此在確保下部 之顆部的追隨性狀態下,提高加工性,並謂吸具105之 安裝(保持性)容易。關於顎部之尺寸等,與上述子段落 (10-1)大致相同。就環狀之溝422的尺寸,只要是可確保下 部之顎部的追隨性者即可。 11.結語 以上係依據實施形態,以正方形之石夕晶片為例具體說明 本發明人之發明,不過本發明並非限定於此者,在不脫離 其要旨的範圍内,當然可作各種變更。 如本發明當然同樣地可適用於長方形之晶片、其他形狀 之晶片、GaAs晶片等矽以外之晶片、及其他晶片上之雷 零件的拾取。 【圖式簡單說明】 圖1係用於本發明一健施形態之半導體積體電路裝置 之製造方法的半導體晶片之立體圖。 圖2係顯示半導體晶圓之研磨步驟的側面圖。 圖3係顯示在半導體晶圓上附著切割膠帶之步驟的側面 圖4係顯示半導體晶圓之切割步驟的側面圖 131741.d〇( •93- 200913096 圖 其上 圖。 5係顯示將半導體晶圓及切割 方配置壓板,並且在下方配置 膠帶固定於晶圓環, 了擴展環之狀態的平 在 面 圖6係顯示將半導體晶圓及切割膠帶固定於晶圓環,在 其上方配置壓板,並且在下方配置了擴展環之狀態 圖。 圖7係顯示將切割膠帶藉由壓板與擴展環夾著晶圓環而 賦予切割膠帶之張力狀態的剖面圖。 圖8係說明附著切割膠帶之半導體晶片的剝離方法之晶 片剝離裝置的重要部分剖面圖。 圖9係顯示晶片剝離裝置之吸著塊的剖面圖。 圖1 〇係吸著塊之上面近旁的放大剖面圖。 圖11係吸著塊之上面近旁的放大立體圖。 圖12係說明半導體晶片之剝離方法的吸著塊之上面近旁 的放大剖面圖。 圖13係說明半導體晶片之剝離方法的吸著塊之上面近旁 的放大剖面圖。 圖14係說明半導體晶片之剝離方法的吸著塊之上面近旁 的放大剖面圖。 圖15係說明半導體晶片之剝離方法的吸著塊之上面近旁 的放大立體圖。 圖16係說料導體晶片之剝離方法㈣著塊之剖面圖。 圖17係說明半導體晶片之剝離方法的吸著塊之上面近旁 的放大剖面圖。 13174I.doc 94- 200913096 圖18係說明半導體晶片之剝離方法的吸著塊之上面近旁 的放大立體圖。 圖19係說明半導體晶片之剝離方法的吸著塊之剖面圖。 圖2 0係說明半導體晶片之剝離方法的吸著塊之上面近旁 的放大剖面圖。 圖21係說明半導體晶片之剝離方法的吸著塊之上面近旁 的放大立體圖。 圖22係說明半導體晶片之剝離方法的吸著塊之剖面圖。 圖23係說明半導體晶片之剝離方法的吸著塊之上面近旁 的放大剖面圖。 圖24係顯示將在圖23所剝離之半導體晶片輸送至晶粒接 合部的情況之剖面圖。 圖25係顯示將在圖23所剝離之半導體晶片輸送至晶粒接 合部’而掉落於佈線基板時的剖面圖。 圖26係顯示將在圖23所剝離之半導體晶片以晶粒接合部 接合於佈線基板時的剖面圖。 圖27係顯示半導體晶片 之附顆粒步驟的佈線基板之剖面 之疊層及線接合步驟之佈線基板 圖28係顯示半導體晶片 的剖面圖。
之樹脂密封步驟的佈線基板之剖 面圖。 圖3〇⑷〜(c)係說明半導體 著塊的上面近旁之剖面圖。 B曰片之制離方法的其他例之吸 131741.doc -95- 200913096 圖3 1(a)及(b)係說明半導體晶片之剝離方法的原理用之 說明圖。 圖3 2(a)及(b)係顯示橡膠晶片、頂出區塊各一例及吸具 本體之構造的平面圖。 圖33(a)及(b)係顯示橡膠晶片、頂出區塊各其他一例及 吸具本體之構造的平面圖。 圖34係說明圖33或圖34之A-A剖面的狀態之剖面圖。 圖35係說明圖33或圖34之B-B剖面的狀態之剖面圖。 圖36(a)及(b)係顯示橡膠晶片、頂出區塊各另外其他一 例及吸具本體之構造的平面圖。 圖37係說明圖36之A-A剖面的狀態之剖面圖。 圖38係說明圖36之B-B剖面的狀態之剖面圖。 圖3 9係顯示本發明一種實施形態之半導體積體電路裝置 之製造方法中的剝離程序1之處理流程圖。 圖40(a)〜(c)係顯示本發明一種實施形態之半導體積體電 路裝置之製造方法中的剝離程序丨之模式剖面流程圖。 圖41係顯示本發明一種實施形態之半導體積體電路裝置 之製造方法中的剝離程序2之處理流程圖。 圖42(a)〜(e)係顯示本發明一種實施形態之半導體積體電 路裝置之製造方法中的剥離程序2之模式剖面流程圖。 圖43係顯示本發明一種實施形態之半導體積體電路裝置 之製造方法中的剝離程序3之處理流程圖。 圖44(a)〜(d)係顯示本發明一種實施形態之半導體積體電 路裝置之製造方法中的剝離程序3之模式剖面流程圖。 131741.doc • 96 · 200913096 圖45係顯示本發明一種實施形態之半導體積體電路裝置 之製造方法中的剝離程序4之處理流程圖。 圖46(a)及(b)係說明用於本發明一種實施形態之半導體 積體電路裝置之製造方法中的剝離程序4之剝離裝置的構 造用之裝置重要部分俯視圖。 圖47(a)〜(d)係顯示本發明一種實施形態之半導體積體電 路裝置之製造方法中的剝離程序4之模式剖面流程圖。 f 圖48(a)〜(d)係顯示本發明一種實施形態之半導體積體電 路裝置之製造方法中的初期參數自動$定方法以模式剖 面流程圖。 圖49係顯示本發明一種實施形態之半導 ' 〜 —,γ肌狀肌呀衣夏 之製造方法中的初翻灸叙_ ώ 1Λ „ 〆數自動s又疋方法1之處理流程圖。 圖50係顯不本發明_種實施形態之半導體積體電路裝置 之製k方法中的初期參數自動設定方法2之處理流程圖。 圖51係說明本發明—種實施形態之半導體積體電路敦置 之製造方法中的晶粒接合順序之步驟流程圖。 圖5 2係說明本發明_錄鲁— 實c*形…之半導體積體電路步. 之製造方法中的晶粒接合順序之時間圖。 、 圖53係說明本發明—種實施形態之半㈣積體電 之製造方法中的晶粒接合順序之剖面模式流程圖之―: 圖54係說明本發明-種實施形態之半導體積體電路,置 之製造方法中的晶粒接合順序之剖面模式 裝置 ==本發明—種實施形態之半導體積體電: 之“方法中的晶粒接合順序之剖面模式流程圖之:裝置 131741.doc •97- 200913096 圖5 6係說明本發明— 種實化形態之半導體積體雷 之製造方法中的晶粒接人+等體檟體電路裝置 θ〜、 得口順序之剖面模式流程圖之四。 圖5 7係說明本發明— 禮貫把形態之半導體積體雷gg 之製造方法中的晶粒接+導體積體電路裝置 ^衫 σ頃序之剖面模式流程圖之五。 圖5 8係說明本發明— ^^ 種實允形態之半導體積體電路裝置 之製造方法中的晶粒接合电路裝置 ν 頁序之剖面模式流程圖之六。 圖5 9係說明本發明— _ ^ 、 種實施形態之半導體積體電路裝置 之製造方法中的晶粒接人丨丨|5产 接合順序之剖面模式流程圖之七。 圖6〇係說明本發明-種實施形態之半㈣積體電路裝置 之製造方法中的晶粒接合順序之剖面模式流程圖之八。 圖61係關於使用於本發明—種實施形態之半 路裝置之製造方法中的曰扣拉人μ ㈣亀 日曰、接〇之橡膠晶片材料的各規格 間之硬度比較圖。 &裕 圖62係顯示使用於太良 、本發明一種實施形態之半導體積體雷 路裝置之製造方法中的牛跑 电 中的^驟、晶粒接合方法之晶片剝離& 晶粒接合-貫裝置的結構之模式俯視圖。 圖63係顯示本發明-種實施形態之半導體積體電路裝置 之製k方法中的步驟、晶粒接合方法之流程的剖面步二 程圖之一。 机 圖64係顯示本發明_種實施形態之半導體積體電路裳置 之製1S·方法中的步驟、晶粒接合方法之流程的剖面步驟流 程圖之二。 Μ 圖65係顯示本發明一種實施形態之半導體積體電路裝置 之裝仏方★中的步驟、晶粒接合方法之流程的剖面步驟流 13174I.doc -98· 200913096 程圖之三。 圖6 6係說明本發明一 種實細*形態之半導體積體電路裝置 之製造方法中的晶粒接人丨丨庙由 伐口顺序—種變形例之步驟流程圖。 圖6 7係使用於本發明— 赞月—種實施形態之半導體積體電路裝
置之製造方法中的曰私从A J阳粒接合順序一種變形例之吸具剖面 圖。 圖6 8係顯示本發明— ^ 種實施形態之半導體積體電路裝置 之裝方法中的晶粒拾取步驟(使用包含周邊顎部之橡膠 晶片者)中途情況之模式剖面圖。 圖69係對應於圖68之橡膠晶片的底視圖(具體例a)。 圖7〇係對應於圖68之橡膠晶片的底視圖(具體_。 圖(a) (d)係將對應於圖68之橡膠晶片適用於段落(3-4) 之剝離程序的剝離程序剖面流程圖。
圖72係顯不本發明一種實施形態之半導體積體電路裝置 之製4方法中的晶粒拾取步驟(使用包含周邊顎部之其他 橡膠晶片者)中途情況之模式剖面圖。 【主要元件符號說明】 1 4 100 102 105 晶片 黏著膠帶 晶片剝離裝置(晶片處理裝置) 下部基座(吸著塊) 吸著具 真空吸著系統 131741.doc -99- 107

Claims (1)

  1. 200913096 十、申請專利範圍: 1· 一種半導體積體電路裝置之製造方法,其包含以下之步 驟: (a) 大致維持原本晶圓時之二維配置,將分割於各個晶 片區域的複數個晶片,以將此等之背面固定於黏著膠帶 的狀態,供給至晶片處理裝置的步驟;及 ( (b) 在以吸著具真空吸著前述複數個晶片内之第丨晶片 的表面,且將前述第丨晶片之前述背面的前述黏著膠帶 真空吸著於下部基座之上面的狀態,使前述黏著膠帶從 如述第1晶片之前述背面剝離的步驟; 前述步驟(b)包含以下之下位步驟: (bl)藉由計測前述吸著具之真空吸著系統的流量,以 監控前述第1晶片從前述黏著膠帶完全剝離以前之前 第1晶片的彎曲狀態之步驟。 ^ 2.如請求項1之半導體積體電路裴置的製造方法,其中义 述步驟(b)進一步包含以下之下位步驟: ’、刚 % (b2)依據前述下位步驟(Μ)之監 二貝0孔使月述剝離 動作繼續或中斷的步驟;及 (b3)使前述剝離動作中斷情況下, 依據則返下仅步驟 (M)之監控資訊’再度開始前述剝離動作之步驟。’‘ 3·如請求項1之半導體積體電路裝置的製造方^法,°苴 述步驟(b)進一步包含以下之下位步驟. ,其中前 (b4)依據前述下位步驟(bl)之監控 、 動作繼續或減速之步驟;及 5 别述剝離 131741.doc 200913096 ()使則述制離動作減速情況下,依據前述下位步驟 )孤控 > 訊,使前述剝離動作再加速之步驟。 如-月求項1之半導體積體電路裝置的製造方法,其中前 述步驟㈦進:步包含以下之下位步驟: (b6)依據則述下位步驟⑻)之監控資訊,使前述剝離 :作繼續,或是在前述第1晶片之前述彎曲狀態在到達 ♦許範® ^止’使前㈣離動作後退之步驟。 如明求項1之半導體積體電路裝置的製造方法,其中前 述步驟(b)進-步包含以下之下位步驟: (b7)依據‘述下位步驟(Μ)之監控資訊,使前述剝離 動作繼續’或是在前述第1晶片之前述彎曲狀態到達容 許祀圍内為止,使前述剝離動作減速之步驟。 6.如》月求項1之半導體積體電路裝置的製造方法,其中前 述步驟(b)進-步包含以下之下位步驟: (b8)在則述第1晶片之前述彎曲狀態超過容許範圍前, 使前述吸著具上昇之步驟;及 (b9)則述下位步驟(b8)之後,依據前述下位步驟(bi)之 監控資訊,繼續前述吸著具之上昇,或是使前述吸著具 下降至别述第1晶片之前述彎曲狀態到達前述容許範圍 内為止的步驟。 如π求項1之半導體積體電路裝置的製造方法,其中前 述步驟(b)進—步包含以下之下位步驟: (b 1 〇)在削述第1晶片之前述彎曲狀態超過容許範圍 前’使前述吸著具上昇之步驟;及 131741.doc 200913096 (b 11)前述下位步驟(bi〇)之後,依據前述下位步驟(bl) 之監控資訊,繼續前述吸著具之上昇,或是使前述吸著 具待機至前述第1晶片之前述彎曲狀態達前述容許範圍 内為止的步驟。 8. 如請求項1之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b 12)在前述第1晶片之前述彎曲狀態超過容許範圍 前’使前述吸著具上昇之步驟;及 (M3)前述下位步驟(bl2)之後,依據前述下位步驟(bl) 之監控資訊,繼續前述吸著具之上昇’或是使前述吸著 /、減速至月ij述第1晶片之前述彎曲狀態達前述容許範圍 内為止的步驟。 9. 如請求項1之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b23)在前述第1晶片之前述彎曲狀態超過容許範圍之 前’以與前述第丨晶片之重疊減少的方式,使形成前述 下部基座之主要部分的滑板滑動之步驟;及 (b24)依據前述下位步驟(bl)之監控資訊,使前述滑板 待機至則述第1晶片之前述彎曲狀態達前述容許範圍内 為止的步驟。 1〇·如請求項1之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b25)依據前述下位步驟(bl)之監控資訊,使前述剝離 動作繼續或中斷之步驟;及 131741.doc 200913096 (b26)使前述剝離動作中斷情況下,依據前述下位步驟 (b 1)之監控資訊’使前述剝離動作再度開始,或是在前 述第1晶片之前述彎曲狀態在到達前述容許範圍内為 止,使前述剝離動作後退之步驟。 11. 如請求項1之半導體積體電路裝置的製造方法,1 ^、T 月 ij 述步驟(b)進一步包含以下之下位步驟: (b27)依據前述下位步驟(bi)之監控資訊,使前述剝離 動作繼續或減速之步驟;及 (b28)使前述剝離動作減速情況下,依據前述下位步驟 (bl)之監控資訊’使前述剝離動作再加速,或是在前述 第1晶片之前述彎曲狀態在到達容許範圍内為止,使前 述剝離動作後退之步驟。 12. 如請求項1之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b29)在刖述第1晶片之前述彎曲狀態超過容許範圍 前,使前述吸著具上昇之步驟; (b30)前述下位步驟(b29)之後,依據前述下位步驟(bi) 之監控資訊,繼續前述吸著具之上昇,或是使前述吸著 具待機至則述第1晶片之前述彎曲狀態達前述容許範圍 内為止的步驟;及 (b31)在使前述吸著具待機至前述第1晶片之前述彎曲 狀態達前述容許範圍内為止的情況下,依據前述下位步 驟(bl)之監控資訊,再度開始前述吸著具之上昇,或是 使前述吸著具下降至前述第丨晶片之前述彎曲狀態達前 131741.doc 200913096 述容許範圍内為止之步驟。 13.如請求項1之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b36)在前述第丨晶片之前述彎曲狀態超過容許範圍之 前’使前述吸著具上昇之步驟; (b37)^|述下位步驟(b36)之後,依據前述下位步驟(bl) 之監控資訊,繼續前述吸著具之上昇,或是使前述吸著 具減速至刖述第丨晶片之前述彎曲狀態達前述容許範圍 内為止之步驟;及 (b3 8)在使前述吸著具減速至前述第i晶片之前述彎曲 狀態達則述容許範圍内為止的情況下,依據前述下位步 ,再度開始前述吸著具之上昇,或是 驟(bl)之監控資訊, 使前述吸著具下降至前述第1晶片之前述彎曲狀態達前 述容許範圍内為止之步
    時之二維配置,將分割於各個晶 以將此等之背面固定於黏著膠帶 【裝置的步驟;及 者如述複數個晶片内之第1晶片 I片之前述背面的前述黏著膠帶 131741.doc 200913096 真空吸著於下部基座之上面的狀態,使前述黏著膠帶從 則述第1晶片之前述背面剝離的步驟; 月1J述步驟(b)包含以下之下位步驟: (bl)藉由計測前述吸著具之真空吸著系統的流量,以 "引述第1晶片從前述黏著膠帶完全剝離以前之前述 第1晶片的彎曲狀態之步驟; (b2)依據前述下位步驟(bl)之監控資訊,決定前述剝 離動作之最佳速度(須對以後之晶片適用的速度)的步 驟; 前述半導體積體電路裝置之製造方法進一步包含以下 之步驟: ⑷前述步驟(b)之後’在以吸著具真空吸著前述複數 個晶片内之第2晶片的表面,且將前述第2晶片之前述背 面的前述黏著膠帶真空吸著於下部基座的上面之狀離, 藉由以前述最佳速度執行前”離動作,而使前述黏著 膠帶從前述第2晶片之前述背面剝離的步驟。 16_如請求項15之半導體積體電路敦置之製造方法,其中前 述第1晶片係製品晶片。 K如請求項15之半導體積體電路裝置之製造方法,其中前 述第2晶片係製品晶片。 請“ 15之半導體積體電路裝置之製造方法,其中在 月J述第1日曰片及月,】述第2晶片之前述背面預先形成有晶粒 接合用接著劑層。 19·-種半導體積體電路裝置之製造方法,其包含以下之步 131741.doc 200913096 驟: (a) 大致維持原本晶圓時之二維配置,將分割於各個晶 片區域的複數個晶片,以將此等之背面固定於黏著膠帶 的狀態’供給至晶片處理裝置的步驟; (b) 在以吸著具真空吸著前述複數個晶片内之第1晶片 的表面’且將前述第丨晶片之前述背面的前述黏著膠帶 真空吸著於下部基座之上面的狀態,使前述黏著膠帶從 前述第1晶片之前述背面剝離的步驟; 前述步驟(b)包含以下之下位步驟: (bl)藉由計測前述吸著具之真空吸著系統的流量,以 監控前述第1晶片從前述黏著膠帶完全剝離以前之前述 第1晶片的彎曲狀態之步驟; (b2)使形成前述下部基座之主要部分的頂出區塊與前 述吸著具一起上昇之步驟; (b3)依據前述下位步驟(bl)之監控資訊,決定前述頂 出區塊之最佳上昇高度的步驟; 前述半導體積體電路裝置之製造方法進一步包含以下 之步驟: (c) 前述步驟(b)之後,在以吸著具真空吸著前述複數 個晶片内之第2晶片的表面,且將前述第2晶片之前述背 面的前述黏著膠帶真空吸著於下部基座的上面之狀態, 僅以前述最佳上昇高度之程度,使前述頂出區塊上昇之 步驟。 20.如請求項19之半導體積體電路裝置之製造方法,其中前 131741.doc 200913096 述第1晶片係製品晶片。 21. 如請求項19之半導體積體電路裝置之製造方法,其中前 述第2晶片係製品晶片。 22. 如請求項19之半導體積體電路裝置之製造方法,其中在 焉J it第1曰曰片及刖述第2晶片之前述背面預先形成有晶粒 接合用接著劑層。 23. —種半導體積體電路裝置之製造方法,其包含以下之步 驟: (a) 大致維持原本晶圓時之二維配置,將分割於各個晶 片區域的複數個晶片,以將此等之背面固定於黏著膠帶 的狀fe ’供給至晶片處理裝置的步驟; (b) 在以吸著具真空吸著前述複數個晶片内之第丨晶片 的表面,且將前述第1晶片之前述背面的前述黏著膠帶 真空吸著於下部基座之上面的狀態,使前述黏著膠帶從 前述第1晶片之前述背面剝離的步驟; 前述步驟(b)包含以下之下位步驟: (bl)藉由計測前述吸著具之真空吸著系統的流量,以 監控前述第1晶片從前述黏著膠帶完全剝離以前之前述 第1晶片的彎曲狀態之步驟; (b2)在前述第1晶片之前述彎曲狀態超過容許範圍之 刚,使形成則述下部基座之主要部分的滑板,以與前述 第1晶片之重疊減少的方式而滑動之步驟; (b3)依據前述下位步驟(Μ)之監控資訊,決定前述滑 板之最佳滑動速度的步驟; 131741.doc 200913096 前述半導體積體電路裝置之製造方法進一步包含以下 之步驟: (C)前述步驟(b)之後,在以吸著具真空吸著前述複數 個晶片内之第2晶片的表面,且將前述第2晶片之前述背 面的前述黏著膠帶真空吸著於下部基座的上面之狀態, 以岫述最佳滑動速度,使前述滑板以與前述第2晶片之 重疊減少的方式而滑動,而使前述黏著膠帶從前述第2 晶片之前述背面剝離的步驟。 24. 如請求項23之半導體積體電路裝置之製造方法,其中前 述第1晶片係製品晶片。 25. 如請求項23之半導體積體電路裝置之製造方法,其中前 述第2晶片係製品晶片。 26_如請求項23之半導體積體電路裝置之製造方法,其中在 前述第1晶片及前述第2晶片之前述背面預先形成有晶粒 接合用接著劑層。 27· —種半導體積體電路裝置之製造方法,其包含以下之步 驟: (a) 將複數個晶片供給至晶片處理裝置之晶片拾取部的 步驟; (b) 在將前述晶片拾取部之前述複數個晶片内的第1晶 片之表面’真空吸著於吸著具之橡膠晶片下面的狀態’ 將前述第1晶片朝向前述晶片處理裝置之晶粒接合部轉 送的步驟; (c) 前述步驟(b)之後,主要在藉由與前述橡膠晶片的 131741.doc 200913096 前述下面之間的物理吸著而保持前述第i晶片 面的狀態、,使前述第j晶 月’』述表 η ^ ^ #面側掉落於放置於前述 曰曰片處理裝置之前述晶粒接 驟;及 的佈線基板之上面的步 > 後,藉由將前述第1晶片之前述表面在 則述橡^片之前述下面加壓於下方,而將前㈣以 片介隔前述第1晶;4 $ "it *+,# I t 弟Is曰片之别述背面與前述佈線基板之前述 上面間的接著構件層,而固定於前$ A 心A則述佈線基板的前述上 面之步驟。 28. 如請求項27之半導體積體電路裝置之製造方法,係在前 述步驟(c)至(d)中關閉真空吸著。 29. 如請求項28之半導體積體電路裝置之製造方法,其中前 述橡膠晶片在中央部包含真空吸引孔。 30. 如請求項29之半導體積體電路裝置之製造方法,其中前 述步驟(b)包含以下之下位步驟: (b 1)使則述第1晶片以第1速度朝向前述佈線基板之前 述上面而下降的步驟;及 (b2)緊接著前述步驟(b 1 ),使前述第1晶片,以比前述 第1速度緩慢的第2速度朝向前述佈線基板之前述上面下 降的步驟; 再者,前述步驟(c)包含以下之下位步驟: (cl)使前述第1晶片在掉落之前,以前述第2速度朝向 前述佈線基板之前述上面下降之步驟。 31. 如請求項28之半導體積體電路裝置之製造方法,其中前 131741.doc •10- 200913096 述橡膠晶片將彈性體作為主要之構成要素,其硬度為w 以上,且未達7 0。 32. 33. 34. ( 35. 36. 37. c 如請求項28之半導體積體電路裝置之製造方法,其中前 述橡膠晶片將彈性體作為主要之構成要素,其硬度為b 以上,且未達5 5。 如請求項31之半導體積體電路裝置之製造方法,其中前 述彈性體係氟橡膠。 如請求項3丨之半導體積體電路裝置之製造方法,其中前 述彈性體係矽系彈性體。 如請求項28之半導體積體電路裝置之製造方法,其中前 述接著構件層係DAF構件層。 如請求項28之半導體積體電路裝置之製造方法,其中進 一步包含以下之步驟: (e)在前述步驟(b)之前,從在黏著膠帶上固定其背面 之前述複數個晶片的前述黏著膠帶側照射旧光之步驟。 一種半導體積體電路裝置之製造方法,其包含以下之步 ⑷大致維持原本晶圓時之二維配置,將分割於各個晶 片區域的複數個晶片’以將此等之背面固定於黏著膠帶 的狀態,供給至晶片處理裝置的步驟;及 (b)在將前述複數個晶片 π η心乐丄日日片表面真空吸著於 吸著具的橡膠晶片之下面,曰眩乂、+、松 由且將月,j述第1晶片之前述背 面的前述黏著膠帶真空圾荽於π如甘 及者於下部基座之上面的狀態, 使則述黏著膠帶從前述第 1弟1日日片之月,』述背面剝離的步 131741.doc 200913096 驟; 前述橡膠晶片將彈性體作為主要之構成要素,其硬度 為15以上,且未達55。 38.如請求項37之半導體積體電路裝置之製造方法,其中前 述硬度為20以上,且未達40。 3 9.如請求項37之半導體積體電路裝置之製造方法,其中前 述彈性體係氟橡膠。 40. 如請求項37之半導體積體電路裝置之製造方法,其中前 述彈性體係矽系彈性體。 41. 一種半導體積體電路裝置之製造方法,其包含以下之步 驟: (a) 將複數個晶片供給至晶片處理裝置之晶片拾取部的 步驟; (b) 在將别述晶片拾取部之前述複數個晶片内的第1晶 片:表面,真空吸著於吸著具之橡膠晶片下面的狀態:日 將前述第1晶片幸月向前述晶片4理裝置之晶粒接合部轉 送的步驟; ⑷前述步驟⑻之後,主要在將前述第丨晶片之前述表 面吸著於前述橡膠晶片之前述下面的狀態,使前述第丄 晶片之背面側掉落於放4於前述晶片處理裝置之前述晶 粒接合部的佈線基板之上面的步驟;及 Ba ▲ W前述步驟⑷後,藉由將前述^晶片之前述表 剛述橡膠晶片之前述下面加壓於 K人眩‘ , 下方,而將前述第1晶 "别述弟1晶片之前述背面與前述佈線基板之前述 131741.doc -12· 200913096 上面間的接著構件層,而固定於前述佈線基板的前述上 面之步驟; 前述橡膠晶片將彈性體作為主要之構成要素’其硬度 為15以上,且未達55。 42_如請求項41之半導體積體電路裝置之製造方法,其中前 述彈性體係氟橡膠。 43. 如請求項41之半導體積體電路裝置之製造方法,其中前 述彈性體係矽系彈性體。 44. 如請求項41之半導體積體電路裝置之製造方法,其中在 前述吸著具本體内之真空吸引系統中設置洩漏孔,在經 由其而洩漏之狀態進行真空吸著。 45. 如請求項41之半導體積體電路裝置之製造方法,其中前 述接著構件層係DAF構件層。 46. 如請求項41之半導體積體電路裝置之製造方法,其中進 一步包含以下之步驟: (e)在前述步驟(b)之前,從在黏著膠帶上固定其背面 之蝻述複數個晶片的前述黏著膠帶側照射uv光之步驟。 47. —種半導體積體電路裝置之製造方法,其包含以下之步 驟: / (a) 將複數個晶片供給至晶片處理裝置之晶片拾取部的 步驟; (b) 在將剛述晶片拾取部之前述複數個晶片内的第1晶 片:表面,真空吸著於吸著具之橡膠晶片下面的狀態:曰 將前述第1晶片朝向前述晶片處理裝置之晶粒接合部轉 131741.doc -13· 200913096 送的步驟; ⑷前述步驟(b)之後,主要在”述第丨晶片之前述表 面吸著於前述橡膠晶片之前述下面的狀態,使前述第ι 晶片之背面側掉落於放置於前述晶片處理裝置之前述晶 粒接合部的佈線基板之上面的步驟;及 ⑷前述步驟⑷之後,藉由將前述第!晶片之前述表面 在前述橡膠晶片之前述下面加壓於下方,而將前述第丄 晶片介隔W述第1晶片之前述背面與前述佈線基板之前 述上面間的接著構件層,而固定於前述佈線基板的前述 上面之步驟; 前述橡膠晶片在中央部包含真空吸著孔,並且將彈性 體作為主要之構成要素,其硬度為1〇以上,且未達7〇。 48_如請求項47之半導體積體電路裝置之製造方法,其中前 述彈性體係氟橡膠》 49.如請求項47之半導體積體電路裝置之製造方法,其中前 述彈性體係矽系彈性體。 5〇·如請求項47之半導體積體電路裝置之製造方法,其中在 前述吸著具本體内之真空吸引系統中設置洩漏孔,在經 由其而洩漏之狀態進行真空吸著。 51·如請求項47之半導體積體電路裝置之製造方法,其中前 述接著構件層係DAF構件層。 52·如請求項47之半導體積體電路裝置之製造方法,其中進 —步包含以下之步驟: (e)在前述步驟(b)之前,從在黏著膠帶上固定其背面 131741.doc -14· 200913096 之刚述複數個晶片的前述黏著膠帶側照射uv光之步驟。 53. 如凊求項47之半導體積體電路裝置之製造方法,其中前 述乂驟〇)中之對前述橡膠晶片之前述下面的吸著,主要 係藉由物理吸著。 54. 如凊求項47之半導體積體電路裝置之製造方法,在前述 步驟(c)至(d)中係關閉真空吸著。 55. -種半導體積體電路農置之製造方法,其包含以下 驟: ⑷將複數個晶片供給至晶片處理裝置之晶片拾取 步驟; (b)在將别述晶片拾取部之前述複數個晶片内的第1晶 片1表面,真空吸著於吸著具之橡膠晶片下面的狀態曰,曰 將前述第1晶片帛向前述晶片冑理裝置之晶粒接合部 送的步驟; (C)f述步驟(b)之後,主要在將前述第丨晶片之前述表 =吸者於前述橡膠晶片之前述下面的狀態,使前述第1 片之彦面侧掉落於放置於前述晶片處理裝置之前述晶 粒接合部的佈線基板之上面的步驟;及 阳 (二)前述步驟⑷之後,藉由將前述第工晶片之前述表面 :則述橡膠晶片之前述下面加壓於下方,而將前述第1 曰曰片介隔前述第1晶片之前述背面與前述佈線基板之前 述上面間的接著構件層,而較於前述佈線基板的前述 上面之步驟; 在前述吸著具本體内之真空吸引系統甲設置;矣漏孔, 131741.doc 200913096 在經由其而茂漏之狀態進行真空吸著。 56. 如請求項55之半導體積體電路裝置之製造方法,盆卜 述橡膠晶片在中央部包含真空吸著孔,並且將彈性料 為主要之構成要素,其硬度為10以上,且未達70。 57. 如1求項55之半導體積體電路裝置之製造方法,其 述接著構件層係DAF構件層。 ’ 认如請求項55之半導體積體電路裝置之製造方法,其中進 一步包含以下之步驟: (e)在則述步驟(b)之前,從在黏著膠帶上固定其背面 之前述複數個晶片的前述黏著膠帶側照射uv光之步驟。 59. 如凊求項55之半導體積體電路裝置之製造方法,其中前 述步驟(c)中之對前述橡膠晶片之前述下面的吸著,主要 係藉由物理吸著。 60. 如請求項55之半導體積體電路裝置之製造方法,在前述 步驟(c)至(d)中係關閉真空吸著。
    61. —種半導體積體電路裝置之製造方法,其包含以下之步 驟: U)將複數個晶片供給至晶片處理裝置之晶片拾取部的 步驟; (b)在將前述晶片拾取部之前述複數個晶片内的第1晶 片之表面’真空吸著於吸著具之橡膠晶片下面的狀態, 將前述第1晶片朝向前述晶片處理裝置之晶粒接合部轉 送的步驟; (0前述步驟(b)之後,主要在將前述第丨晶片之前述表 131741.doc • 16- 200913096 面藉由與前述橡膠晶义 # ^ ^ 之則述下面之間的物理吸著而保 符之狀態,使前述第1曰 a ^ ^日日片之者面側掉落於放置於前述 驟. 日日接^部的佈線基板之上面的步 (d) 前述步驟&)後,藉 m #由將别述第1晶片之前述表面在 月介陪义n 面加屢於下方’而將前述第1晶 ^ 1 Μ片之前述f面與前述佈線基板之前述 f /接著構件層,佈縣 面之步驟; (e) 在將前述晶片拾取部 μ . 丨之刖述钹數個晶片内的第2晶 片表面真空吸著於前述 a ^ At 考具之刖述橡膠晶片的下面之 狀態’將前述第2晶片朝6上_+ .A 月向刚迷曰日片處理裝置之前述晶 粒接合部而轉送的步驟; (f) 前述步驟(e)之後,主i 一 要在將前述第2晶片之前述表 面藉由與前述橡膠晶只$ & 片之則述下面之間的物理吸著而保 持之狀態,使前述第2晶片之背面側掉落於放置於前述 晶片處理裝置之前述晶粒接合部的佈線基板之前述上面 的步驟, (g)前述步驟(f)後,藉由蔣治、+、& 稭由將則述第2晶片之前述表面在 前述橡膠晶片之前述下面加壓 — 田加铿於下方,而將前述第2晶 片"隔剞述第1晶片之前述背 月阳與月|J述佈線基板之前述 上面間的前述接著構件層,而 ^疋於別述佈線基板的前 述上面之步驟;及 ⑻前述步驟(g)之後,將前述第i及第2晶片的前述表 I31741.doc •17· 200913096 面側一起藉由與前述吸具不同之構件加壓,而進行與前 述佈線基板之前述上面的熱壓著之步驟。 62·如請求項61之半導體積體電路裝置之製造方法,其中前 述橡膠晶片在中央部包含真空吸著孔,並且將彈性體作 為主要之構成要素,其硬度為10以上,且未達70。 63. 如請求項61之半導體積體電路裝置之製造方法,其中前 述接著構件層係DAF構件層》 64. 如請求項61之半導體積體電路裝置之製造方法,其中進 一步包含以下之步驟: (e)在前述步驟(b)之前,從在黏著膠帶上固定其背面 之前述複數個晶片的前述黏著膠帶側照射UV光之步驟。 65. 如請求項61之半導體積體電路裝置之製造方法,其中前 述步驟(c)及(f)中之對前述橡膠晶片之前述下面的吸著, 主要係藉由物理吸著。 66. 如請求項61之半導體積體電路裝置之製造方法,在前述 步驟(c)至(d) ’及(f)至(g)中係關閉真空吸著。 67. 如請求項61之半導體積體電路裝置之製造方法,其中前 述橡膠晶片係將彈性體作為主要之構成要素,其硬度為 10以上,且未達70。 68. —種半導體積體電路裝置之製造方法,其包含以下之步 驟: (a)大致維持原本晶圓時之二維配置,將分割於各個晶 片區域的複數個晶片,以將此等之背面固定於黏著膜帶 的狀態,供給至晶片處理裝置的步驟; 131741.doc •18- 200913096 (b)在將前述複數個晶片内之 ..H ^ s ^ 弟1日日片的表面真空吸著 於吸者具的橡膝晶片之下面,乂、 ^ 字刖述第1晶片之前述 背面的前述黏著膠帶真空吸 、下部基座之上面的狀 態’使前述黏著膠帶從前述第 &弟1日日片之前述背面剝離的 步驟; 前述步驟(b)包含以下之下位步驟: 广上藉由計測前述吸著具之真空吸著系統的流量,以 監控财述P晶片從前述黏著膠帶完全剝離以前之前述 第1晶片的彎曲狀態之步驟; 再者,前述橡膠晶片係、將彈性體作為主要之構成要 素’其硬度為10以上,且未達7〇。 69. 如請求項68之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b2)依據前述下位步驟(Μ)之監控資訊,使前述剝離 動作繼續或中斷的步驟;及 ⑽使前述剝離動作中斷情況下,依據前述下位步驟 (bl)之監控資訊,再度開始前述剝離動作之步驟。 70. 如請求項68之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b4)依據前述下位步驟(bl)之監控資訊,使前述剝離 動作繼續或減速之步驟;及 (b5)使前述剝㈣作減速情況下,依據前述下位步驟 (bl)之監控資訊,使前述剝離動作再加速之步驟。 71. 如請求項68之半導體積體電路裝置的製造方法,其中前 131741.doc -19- 200913096 述步驟(b)進一步包含以下之下位步驟: 〇>6)依據前述下位步驟(bl)之監控資訊’使前述剝離 $作繼m在前述第!晶# ^述彎曲狀態在到達 容許範圍内為止,使前述剝離動作後退之步驟。 72. 如請求項68之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b7)依據前述下位步驟(bl)之監控資訊,使前述剝離 =作繼續’或是在前述第!晶片之前述f曲狀態在到達 容許範圍内為止,使前述剝離動作減速之步驟。 73. 如請求項68之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b8)在前述第!晶片之前述彎曲狀態超過容許範圍前, 使則述吸著具上昇之步驟;及 州前述下位步驟⑽之後,依據前述下位步驟⑽之 監控資訊’繼續前述吸著具之上昇,或是使前述吸著具 下降至則述第1晶片之前述彎曲狀態達前述容許範圍内 74.如清求項68之半導體積體電路裝置的製造方法,其中前 述步驟(b)進—步包含以下之下位步驟: JM〇)在前述第1晶片之前述彎曲狀態超過容許範圍 則’使前述吸著具上昇之步驟;及 _)前述下位步驟(bl0)之後’依據前述下位步驟⑽ :Π:’繼續前述吸著具之上昇’或是使前述吸著 八 則述第1晶片之前述弯曲狀態達前述容許範圍 131741.doc -20- 200913096 内為止的步驟。 75.如請求項68之半導體積體電路裝置的製造方法,其中前 述步驟(b)進—步包含以下之下位步驟: (b 1 2)在前述第1晶片之前述彎曲狀態超過容許範圍 前,使前述吸著具上昇之夕驟;及 013)前述下位步驟(bl2)之後,依據前述下位步驟(bl) 之監控資訊,繼續前述吸著具之上昇’或是使前述吸著
    v 具減速至前述第1晶片之前述彎曲狀態達前述容許範圍 内為止的步驟。 76·如請求項68之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: (b23)在前述第!晶片之前述彎曲狀態超過容許範圍之 前,以與前述第1晶片之重疊減少的方式,使形成前述 下部基座之主要部分的滑板滑動之步驟;及 (b24)依據前述下位步驟(bl)之監控資訊,使前述滑板 待機至前述第1晶片之前述彎曲狀態達前述容許範圍内 為止的步驟。 方法,其中前 ,使前述剝離 77.如請求項68之半導體積體電路裝置的製造 述步驟(b)進一步包含以下之下位步驟: (b25)依據前述下位步驟(bl)之監控資訊 動作繼續或中斷之步驟;及 (b26)使前述剝離動作中斷情況下,依據 ^^下位步驟 1)之監控資訊,使前述剝離動作再度開始, 、十哲 〇 ’或是在前 遮第1晶片之前述彎曲狀態在到達前述 奋4 圍内為 131741.doc -21 - 200913096 止,使前述剝離動作後退之步驟。 如請求項68之半導體積體電路裝j 述步驟(b)進一 步包含以下之下位步驟: 置的製造方法,其中前 (b27)依據前㉛下位步驟(Μ)之監控 動作繼續或減速之步驟;及 (b28)使前述剝離動作減速情況下 之It控資訊,使前述制離 (bl)之監控資訊, 使前述剝離動作再加速 第1晶片之前述彎曲狀態在到達容許範圍 依據前述下位步驟 加速,或是在前述 述剝離動作後退之步驟。 圍内為止,使前 79.如請求項68之半導體積體電路裝4的製造方法,其中前
    (b29)在別述第j晶片之前述彎曲狀態超過容許範圍 前,使前述吸著具上昇之步驟; (b30)前述下位步驟(b29)之後,依據前述下位步驟 之監控資訊’繼續前述吸著具之上昇,或是使前述吸著 具待機至前述第1晶片之前述彎曲狀態達前述容許範圍 内為止的步驟;及 (b31)在使前述吸著具待機至前述第1晶片之前述彎曲 狀態達前述容許範圍内為止的情況下,依據前述下位步 驟(bl)之監控資訊,再度開始前述吸著具之上昇,或是 使前述吸著具下降至前述第1晶片之前述彎曲狀態達前 述容許範圍内為止之步驟。 8〇·如請求項68之半導體積體電路裝置的製造方法,其中前 述步驟(b)進一步包含以下之下位步驟: 131741.doc • 12· 200913096 (b3 6)在前述第1晶片之前述彎曲狀態超過容許範圍之 前,使前述吸著具上昇之步驟; (b37)前述下位步驟(b36)之後,依據前述下位步驟(bl) 之監控資訊,繼續前述吸著具之上昇,或是使前述吸著 具減速至前述第1晶片之前述彎曲狀態達前述容許範圍 内為止之步驟;及 (b3 8)在使前述吸著具減速至前述第1晶片之前述彎曲 狀態達前述容許範圍内為止的情況下,依據前述下位步 驟(bl)之監控資訊,再度開始前述吸著具之上昇,或是 使前述吸著具下降至前述第丨晶片之前述彎曲狀態達前 述容許範圍内為止之步驟。 81. 如請求項68之半導體積體電路裝置的製造方法,其中在 前述第1晶片之前述背面預先形成有晶粒接合用接著劑 層。 82. 如請求項68之半導體積體電路裝置的製造方法,其中前 述彈性體之硬度為15以上,且未達55。 83. —種半導體積體電路裝置之製造方法,其包含以下之步 驟: ’ ⑷大致維持原本晶圓時之二維配置,將分割於各個晶 片區域的複數個晶片,以將此等之背面固定於黏著膠帶 的狀態,供給至晶片處理裝置的步驟; (b)在將前述複數個晶片内之第】晶片的表面真空吸著 於吸著具之橡夥晶片下面,且將前述第】晶片之前述背 面的前述黏著膠帶真空吸著於下部基座之上面的狀態, I3I74I.doc -23- 200913096 使前述黏著膠帶從前述第1θ _ . J k乐1晶片之前述背面剝離的步 驟; 前述橡谬晶月係將彈性體作為主要之構成要素,且包 含以下之部分: (i)包含中心部分之橡膠晶片主要部; ⑼在前述橡膠晶片主要部之周邊部’,且從前述橡膠晶 片主要邛之上面貫穿至下面的複數個真空吸引孔,· ㈣係前述橡膠晶片主要部之周邊的環狀部分,且厚 度比前述橡膠晶片主要部薄之橡膠晶片周邊部。 84. 如請求項83之半導體積體電路裝置之製造方法,其中前 述橡膠晶片進一步包含以下之部分·· (iv) 在則述橡膠晶片周邊部之下面,且與前述複數個 真空吸引孔連結之單一或複數個真空吸引溝。 85. 如請求項83之半導體積體電路裝置之製造方法,其中前 述橡膠晶片進一步包含以下之部分·· (v) 前述橡膠晶片周邊部在前述橡膠晶片主要部之前述 下面侧。 86·如請求項83之半導體積體電路裝置之製造方法,其中前 述橡膠晶片進一步包含以下之部分: (vi) 在前述橡膠晶片周邊部之上面與下面之間有環狀 之溝。 87. 如請求項83之半導體積體電路裝置之製造方法,其中前 述橡膠晶片之硬度為10以上’且未達70。 88. 如請求項83之半導體積體電路裝置之製造方法,其中前 131741.doc -24- 200913096 述橡膠晶片之硬度為15以上,且未達55。 89.如請求項83之半導體積體電路裝置之製造方 述橡膠晶片之硬度為25以上,且未達Μ。 9〇·如請求項83之半導體積體電路裝置之製造方 河述步驟⑻之前述第1晶片從前述黏著膠帶 猎由前述下部基座内之前述第!晶片的正下 前述第1晶片頂出而進行。
    法,其中前 法,其中在 的韌離,係 方部分朝向 法,其中在 的剝離’係 方部分從前 91·:請求項83之半導體積體電路裝置之製造方 ^步驟(b)之前述第1晶片從前述黏著膠帶 籍由别述下部基座内之前述的 述繁1曰u 币丄曰曰片之下方向側方退開而進行。 131741.doc 25-
TW097119567A 2007-06-19 2008-05-27 Manufacturing method of semiconductor integrated circuit device TWI463580B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2007160922A JP4864816B2 (ja) 2007-06-19 2007-06-19 半導体集積回路装置の製造方法
JP2007164820A JP4945339B2 (ja) 2007-06-22 2007-06-22 半導体集積回路装置の製造方法
JP2008099965A JP2009253060A (ja) 2008-04-08 2008-04-08 半導体集積回路装置の製造方法

Publications (2)

Publication Number Publication Date
TW200913096A true TW200913096A (en) 2009-03-16
TWI463580B TWI463580B (zh) 2014-12-01

Family

ID=40136904

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097119567A TWI463580B (zh) 2007-06-19 2008-05-27 Manufacturing method of semiconductor integrated circuit device

Country Status (4)

Country Link
US (6) US7888141B2 (zh)
KR (1) KR101473492B1 (zh)
CN (1) CN102623402B (zh)
TW (1) TWI463580B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI734873B (zh) * 2017-01-12 2021-08-01 日商迪思科股份有限公司 分割裝置
TWI745710B (zh) * 2018-07-06 2021-11-11 日商新川股份有限公司 半導體晶粒的拾取系統

Families Citing this family (51)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI463580B (zh) * 2007-06-19 2014-12-01 Renesas Electronics Corp Manufacturing method of semiconductor integrated circuit device
WO2009022401A1 (ja) * 2007-08-10 2009-02-19 Fujitsu Microelectronics Limited 半導体素子の選別取得方法、半導体装置の製造方法及び半導体装置
FR2921201B1 (fr) * 2007-09-19 2009-12-18 Commissariat Energie Atomique Procede de collage de puces sur un substrat de contrainte et procede de mise sous contrainte d'un circuit de lecture semi-conducteur
JP2011204806A (ja) * 2010-03-24 2011-10-13 Nitto Denko Corp ウエハの加工方法
JP5123357B2 (ja) * 2010-06-17 2013-01-23 株式会社日立ハイテクインスツルメンツ ダイボンダ及びピックアップ装置
JP5627362B2 (ja) * 2010-09-16 2014-11-19 富士機械製造株式会社 ダイ供給装置
JP5805411B2 (ja) * 2011-03-23 2015-11-04 ファスフォードテクノロジ株式会社 ダイボンダのピックアップ方法およびダイボンダ
US20120267423A1 (en) * 2011-04-19 2012-10-25 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and Apparatus for Thin Die Processing
TW201243930A (en) * 2011-04-21 2012-11-01 Lingsen Precision Ind Ltd Wafer dicing method
JP5813432B2 (ja) * 2011-09-19 2015-11-17 ファスフォードテクノロジ株式会社 ダイボンダ及びボンディング方法
JP2013065757A (ja) * 2011-09-20 2013-04-11 Toshiba Corp 半導体チップのピックアップ方法及び半導体チップのピックアップ装置
JP5930645B2 (ja) * 2011-09-30 2016-06-08 株式会社ディスコ ウエーハの加工方法
US8906782B2 (en) * 2011-11-07 2014-12-09 Infineon Technologies Ag Method of separating semiconductor die using material modification
KR20130075527A (ko) * 2011-12-27 2013-07-05 삼성전자주식회사 다이 어태치 장치
US20130170936A1 (en) * 2012-01-03 2013-07-04 Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. Self-Aligning Pick and Place Collet for Tape and Reel Machine
CH706280B1 (de) 2012-03-30 2016-03-15 Esec Ag Verfahren zum Ablösen eines Halbleiterchips von einer Folie.
KR102007042B1 (ko) * 2012-09-19 2019-08-02 도쿄엘렉트론가부시키가이샤 박리 장치
JP6088230B2 (ja) 2012-12-05 2017-03-01 東京応化工業株式会社 積層体の形成方法
JP5900392B2 (ja) * 2013-03-21 2016-04-06 富士ゼロックス株式会社 フィルム分離装置
CN104681476A (zh) * 2013-12-02 2015-06-03 无锡华润安盛科技有限公司 一种吸取芯片的装置及方法
JP5717910B1 (ja) * 2014-02-26 2015-05-13 株式会社新川 半導体ダイのピックアップ装置及びピックアップ方法
CN105097487B (zh) * 2014-05-16 2018-08-24 北京北方华创微电子装备有限公司 一种晶圆背面减薄工艺
SG10201403372SA (en) * 2014-06-18 2016-01-28 Mfg Integration Technology Ltd System and method for peeling a semiconductor chip from a tape using a multistage ejector
DE102014111744B4 (de) * 2014-08-18 2022-01-05 Infineon Technologies Ag Baugruppe zum handhaben eines halbleiterchips und verfahren zum handhaben eines halbleiterchips
KR20160048301A (ko) * 2014-10-23 2016-05-04 삼성전자주식회사 본딩 장치 및 그를 포함하는 기판 제조 설비
KR101704124B1 (ko) * 2014-10-24 2017-02-07 세메스 주식회사 반도체 패키지 핸들링 장치 및 이를 이용하여 반도체 패키지들의 위치 정보를 획득하는 방법
US10446728B2 (en) * 2014-10-31 2019-10-15 eLux, Inc. Pick-and remove system and method for emissive display repair
KR102336572B1 (ko) * 2015-01-23 2021-12-08 삼성디스플레이 주식회사 기판 탈착 장치 및 이를 이용한 표시장치의 제조 방법
JP5888455B1 (ja) * 2015-04-01 2016-03-22 富士ゼロックス株式会社 半導体製造装置および半導体片の製造方法
JP6582975B2 (ja) * 2015-12-28 2019-10-02 富士通株式会社 半導体実装装置、半導体実装装置のヘッド及び積層チップの製造方法
WO2017129171A1 (de) * 2016-01-29 2017-08-03 Jenoptik Optical Systems Gmbh Verfahren und vorrichtung zum herauslösen eines mikro-chips aus einem wafer und aufbringen des mikro-chips auf ein substrat
JP6820189B2 (ja) * 2016-12-01 2021-01-27 東京エレクトロン株式会社 接合装置、接合システム、接合方法、プログラム及びコンピュータ記憶媒体
JP6621771B2 (ja) * 2017-01-25 2019-12-18 ファスフォードテクノロジ株式会社 半導体製造装置および半導体装置の製造方法
JP6715353B2 (ja) * 2017-01-30 2020-07-01 株式会社新川 ピックアップ装置およびピックアップ方法
JP6967411B2 (ja) * 2017-09-19 2021-11-17 ファスフォードテクノロジ株式会社 半導体製造装置、半導体装置の製造方法およびコレット
CN107672874B (zh) * 2017-09-26 2019-09-17 东莞华贝电子科技有限公司 一种自动撕离型纸装置
JP6991673B2 (ja) * 2018-02-27 2022-01-12 株式会社ディスコ 剥離方法
JP7217605B2 (ja) * 2018-09-21 2023-02-03 ファスフォードテクノロジ株式会社 半導体製造装置、突上げ治具および半導体装置の製造方法
CN109037124B (zh) * 2018-09-30 2023-10-20 汕头大学 一种大尺寸超薄芯片阶段化高速剥离装置及其方法
KR102165569B1 (ko) * 2018-10-15 2020-10-14 세메스 주식회사 다이 이젝팅 장치
JP7038640B2 (ja) * 2018-10-26 2022-03-18 信越化学工業株式会社 ペリクルの剥離方法及びペリクルの剥離装置
JP7237655B2 (ja) * 2019-03-01 2023-03-13 ファスフォードテクノロジ株式会社 半導体製造装置および半導体装置の製造方法
CN110391169A (zh) * 2019-08-15 2019-10-29 业成科技(成都)有限公司 吸嘴装置
KR102423731B1 (ko) * 2019-08-29 2022-07-21 주식회사 디플랫 마이크로 led 전사장치
JP7346190B2 (ja) * 2019-09-17 2023-09-19 キオクシア株式会社 半導体製造装置
US11600516B2 (en) * 2020-05-13 2023-03-07 Asmpt Singapore Pte. Ltd. Die ejector height adjustment
KR102617784B1 (ko) * 2020-07-09 2023-12-26 세메스 주식회사 다이 이젝터 및 이를 포함하는 다이 본딩 장치
US11764098B2 (en) * 2021-04-16 2023-09-19 Asmpt Singapore Pte. Ltd. Detaching a die from an adhesive tape by air ejection
US11652080B2 (en) * 2021-05-27 2023-05-16 Intel Corporation Thermal compression bonder nozzle with vacuum relief features
JP2023064405A (ja) * 2021-10-26 2023-05-11 三菱電機株式会社 半導体製造装置および半導体装置の製造方法
KR20230083400A (ko) * 2021-12-02 2023-06-12 세메스 주식회사 반도체 소자 픽업 장치 및 이의 동작 제어 방법

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3363704B2 (ja) 1996-06-14 2003-01-08 三洋電機株式会社 リークコレット及び半導体装置の製造方法
US6352073B1 (en) * 1998-11-12 2002-03-05 Kabushiki Kaisha Toshiba Semiconductor manufacturing equipment
JP2000208447A (ja) * 1998-11-12 2000-07-28 Toshiba Corp 半導体製造装置及び半導体装置の製造方法
JP2001196442A (ja) * 2000-01-11 2001-07-19 Sony Corp ピックアップ装置及びワークのピックアップ方法並びにそのプログラムを格納した記憶媒体
US20020061856A1 (en) * 2000-04-24 2002-05-23 Yong-Jin Wu Novel tricyclic erythromycin derivatives
JP4482243B2 (ja) 2001-03-13 2010-06-16 株式会社新川 ダイのピックアップ方法及びピックアップ装置
JP3956636B2 (ja) 2001-03-30 2007-08-08 松下電器産業株式会社 微小ワークの移載装置および移載方法
JP3846257B2 (ja) 2001-10-25 2006-11-15 松下電器産業株式会社 電子部品実装装置におけるピックアップ方法
JP2004186352A (ja) 2002-12-03 2004-07-02 Renesas Technology Corp 半導体装置及び半導体装置の製造方法
TWI225279B (en) * 2002-03-11 2004-12-11 Hitachi Ltd Semiconductor device and its manufacturing method
JP3905793B2 (ja) 2002-06-04 2007-04-18 株式会社山武 吸着確認センサ
JP3757193B2 (ja) 2002-06-19 2006-03-22 三井化学株式会社 半導体チップのボンディング方法および装置
JP3849589B2 (ja) 2002-06-20 2006-11-22 松下電器産業株式会社 電子部品実装装置および電子部品実装方法
JP2005009166A (ja) 2003-06-19 2005-01-13 Hisashi Minami 木造軸組構法建築物の耐震構造
JP4574251B2 (ja) * 2003-09-17 2010-11-04 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP4206320B2 (ja) 2003-09-19 2009-01-07 株式会社ルネサステクノロジ 半導体集積回路装置の製造方法
JP2005150311A (ja) 2003-11-13 2005-06-09 Nec Machinery Corp チップマウント方法及び装置
JP2005322815A (ja) 2004-05-11 2005-11-17 Matsushita Electric Ind Co Ltd 半導体製造装置および半導体装置の製造方法
JP4298640B2 (ja) 2004-12-06 2009-07-22 キヤノンマシナリー株式会社 ダイボンダー用コレット
JP4821246B2 (ja) 2005-10-06 2011-11-24 パナソニック株式会社 電子部品実装方法
JP5054933B2 (ja) * 2006-05-23 2012-10-24 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
TWI463580B (zh) * 2007-06-19 2014-12-01 Renesas Electronics Corp Manufacturing method of semiconductor integrated circuit device
GB2463448B (en) 2008-07-09 2012-08-22 Univ Manchester Beam sensing

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI734873B (zh) * 2017-01-12 2021-08-01 日商迪思科股份有限公司 分割裝置
TWI745710B (zh) * 2018-07-06 2021-11-11 日商新川股份有限公司 半導體晶粒的拾取系統

Also Published As

Publication number Publication date
KR101473492B1 (ko) 2014-12-16
US8222050B2 (en) 2012-07-17
TWI463580B (zh) 2014-12-01
CN102623402A (zh) 2012-08-01
US8372665B2 (en) 2013-02-12
KR20080112127A (ko) 2008-12-24
US20120270340A1 (en) 2012-10-25
US8003495B2 (en) 2011-08-23
US20130130408A1 (en) 2013-05-23
US7888141B2 (en) 2011-02-15
US8492173B2 (en) 2013-07-23
US20110290427A1 (en) 2011-12-01
US20130299098A1 (en) 2013-11-14
US20080318346A1 (en) 2008-12-25
CN102623402B (zh) 2014-08-27
US20110097849A1 (en) 2011-04-28

Similar Documents

Publication Publication Date Title
TW200913096A (en) Manufacturing method for semiconductor integrated device
JP4864816B2 (ja) 半導体集積回路装置の製造方法
KR100436188B1 (ko) 칩 픽업 장치 및 반도체 장치의 제조 방법
TWI470727B (zh) 附有接著劑之晶片的製造方法
JP4275254B2 (ja) 両面粘着シートに固定された物品の剥離方法および剥離装置
TWI358775B (zh)
TW201108336A (en) Manufacturing method of semiconductor integrated circuit device
TW200415754A (en) Fabrication method of semiconductor integrated circuit device
TWI221653B (en) Apparatus and method for thin die detachment
TW201013795A (en) Method and apparatus for joining protective tape to semiconductor wafer
JP5479546B2 (ja) 半導体集積回路装置の製造方法
JP5075013B2 (ja) 半導体集積回路装置の製造方法
JP4271409B2 (ja) 脆質材料の加工方法
JP4324788B2 (ja) ウェーハマウンタ
JP2009253060A (ja) 半導体集積回路装置の製造方法
JP2008159724A (ja) 半導体装置の製造方法
WO2006123508A1 (ja) 脆質部材の処理装置
JP4945339B2 (ja) 半導体集積回路装置の製造方法
JP2002151528A (ja) ダイボンディングシート貼着装置およびダイボンディングシートの貼着方法
Marte et al. Advances in memory die stacking
JP2013219245A (ja) 半導体装置の製造方法
JP5647308B2 (ja) 半導体集積回路装置の製造方法
JP5337226B2 (ja) 半導体集積回路装置の製造方法
JP2004356378A (ja) 脆質部材の剥離方法
TW201017777A (en) Seperation method for a chip from tape film and a chip pickup method