KR101065659B1 - 전류원 회로, 신호선 구동회로 및 그 구동방법과, 발광장치 - Google Patents

전류원 회로, 신호선 구동회로 및 그 구동방법과, 발광장치 Download PDF

Info

Publication number
KR101065659B1
KR101065659B1 KR1020057012957A KR20057012957A KR101065659B1 KR 101065659 B1 KR101065659 B1 KR 101065659B1 KR 1020057012957 A KR1020057012957 A KR 1020057012957A KR 20057012957 A KR20057012957 A KR 20057012957A KR 101065659 B1 KR101065659 B1 KR 101065659B1
Authority
KR
South Korea
Prior art keywords
current
signal
transistor
current sources
signal line
Prior art date
Application number
KR1020057012957A
Other languages
English (en)
Other versions
KR20050101175A (ko
Inventor
하지메 키무라
준 코야마
Original Assignee
가부시키가이샤 한도오따이 에네루기 켄큐쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 한도오따이 에네루기 켄큐쇼 filed Critical 가부시키가이샤 한도오따이 에네루기 켄큐쇼
Publication of KR20050101175A publication Critical patent/KR20050101175A/ko
Application granted granted Critical
Publication of KR101065659B1 publication Critical patent/KR101065659B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J4/00Circuit arrangements for mains or distribution networks not specified as ac or dc
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0272Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Electronic Switches (AREA)

Abstract

트랜지스터는 제조과정에 있어서의 적층된 반도체막이나, 게이트 절연막의 막두께의 불균일성이나, 막의 패터닝 정밀도 등에 기인해서 소자특성이 불균일하게 되고, 폴리실리콘 트랜지스터의 경우에는 거기에다 결정성장방향이나 결정립계에 있어서의 결함 등에 의해 결정성이 불균일해져 버린다. 그래서 본 발명은 각 배선에 배치된 복수의 전류원을 가지는 전류원 회로로부터 공급되는 신호전류값을 레퍼런스용 정전류원을 이용하여, 소정의 신호전류를 공급하도록 설정하고, 또한 신호전류가 출력되는 배선과 전류원과의 전기적인 접속을 일정기간마다 바꾸는 것을 특징으로 한다.
폴리실리콘 트랜지스터, 전류원 회로, 신호선 구동회로, 시프트 레지스터, 레벨 시프터, 클록신호, 표시장치

Description

전류원 회로, 신호선 구동회로 및 그 구동방법과, 발광 장치{POWER SUPPLY CIRCUIT, SIGNAL LINE DRIVE CIRCUIT, ITS DRIVE METHOD, AND LIGHT-EMITTING DEVICE}
본 발명은 정전류를 공급하는 전류원에 관한 것으로, 더 상세하게는 전류원을 가지는 전류원 회로에 관한 것이다. 또 본 발명은 전류원 회로를 구비한 신호선구동회로에 관한 것으로, 신호선구동회로를 구비한 발광장치에 관한 것이다. 그리고, 전류원 회로 또는 신호선구동회로의 구동방법에 관한 것이다.
최근, 자발광 소자를 사용한 발광장치의 연구개발이 진척되어, 차세대 디스플레이로서 크게 주목받고 있다. 이 자발광 소자는 양극과 음극과의 사이에 유기 화합물을 포함하는 층이 끼워진 소자구조를 가지고 있다.
그런데, 자발광 소자를 사용한 발광장치에 다계조의 화상을 표시할 때의 구동방법의 하나로서, 전류입력 방식을 들 수 있다. 이 전류입력 방식은 신호로서 전류값 형식의 데이터를 자발광 소자에 기록함으로써, 휘도를 제어하는 방식이다. 그리고 휘도는 자발광 소자에 공급되는 전류(이하, 간단히 신호전류로 기재한다)에 비례하기 때문에, 신호전류를 정확하게 자발광 소자에 공급할 필요가 있다. 그러나, 신호전류를 공급하는 전류원을 구성하는 능동소자(구체적으로는 트랜지스터)의 특성이 불균일하기 때문에 정확한 신호전류를 자발광 소자에 입력하는 것이 어려웠다.
전류입력 방식에 의한 구동방법으로서, 박막트랜지스터(TFT)나 OLED의 특성 불균일로부터 오는 휘도의 불균일성을 과제로 하고, OLED에 폴리실리콘 트랜지스터를 사용한 전류지정 AM구동 화소회로와 리세트 기능을 갖는 DAC회로를 설치하는 구성을 제안하고 있다. 그리고, 채널 길이를 길게 하는 것 등이 기재되어 있다.
(비특허문헌1)
服部勵治 외 3인, "信學技報", ED2001-8, '전류지정형 폴리실리콘 TFT 액티브 매트릭스 구동 유기LED 디스플레이의 회로 시뮬레이션', p.7-14
발명의 개시
(발명이 이루고자 하는 기술적 과제)
그러나, 상기 논문에 있어서, 전류원의 변동을 작게 하는 구성은 여러 가지 조건을 만족할 필요가 있었다. 또 트랜지스터는 제조과정에 있어서의 적층된 반도체막이나 게이트 절연막의 막 두께의 불균일성이나 막의 패터닝 정밀도 등에 기인해서 소자특성이 불균일하거나, 나아가 폴리실리콘 트랜지스터는 결정성장 방향이나 결정립계에 있어서의 결함의 결정성이 불균일하기 때문에, 채널길이를 길게 하는 것만으로는 불충분했다.
그래서 본 발명은 트랜지스터, 특히 폴리실리콘 트랜지스터 특성의 불균일성을 고려하여, 그 특성의 불균일성에 좌우되지 않는 전류원을 가지는 전류원 회로를 제공하는 것을 목적으로 한다. 또 본 발명은 전류원 회로를 가지는 신호선 구동회로 및 그 구동방법, 및 신호선 구동회로를 구비한 발광장치를 제공하는 것을 목적으로 한다.
(발명의 구성)
상기 목적을 달성하기 위하여, 본 발명은 각 배선(출력선, 구체적으로는 신호선 등)에 배치된 복수의 전류원을 가지는 전류원 회로로부터 공급되는 신호전류값(출력 전류치)을, 레퍼런스용 정전류원(외부로부터 입력)을 이용하여, 소정의 신호전류를 공급하도록 설정하고, 더욱이 신호전류가 출력되는 배선(이하, 간단히 출력 선이라고 한다)과 전류원과의 전기적인 접속을 어떤 기간(일정기간)마다 스위칭하는 것을 특징으로 한다.
구체적으로는 본 발명의 전류원 회로는 전류원으로부터 공급되는 신호전류값을 설정하는 수단과, 출력선과 전류원과의 전기적인 접속을 어떤 기간마다 스위칭하는 수단을 가지는 것을 특징으로 한다
본 발명에 의해, 신호전류의 설정(프로그래밍이라고도 한다)에 의해 불균일성이 감소되고, 나아가 전기적 접속을 바꿈으로써 다소의 불균일성이 생겼을 경우라도, 불균일성을 평균화시켜, 신호전류의 불균일성에 의한 영향을 없애는 것을 특징으로 한다.
또한 출력선과 전류원과의 전기적인 접속이란, 물리적으로 접속되어 있는 것이 아니고, 출력선과 전류원이 도통상태로 되어 있는 것을 말한다. 즉, 출력선과 전류원의 사이에 배치되어 있는 트랜지스터가 도통상태로 되어 있을 때, 출력선과 전류원과는 전기적으로 접속되어 있다고 한다. 따라서, 출력선과 복수의 전류원이 트랜지스터 등을 개재하여 접속되어 있고, 이 트랜지스터가 도통상태가 되어 있는 전류원만이 출력선과 전기적으로 접속되어 있게 된다.
(발명의 효과)
발명의 스위칭회로 및 설정전류를 화소에 공급하는 기능을 가지는 전류원 회로에 의해, 트랜지스터, 특히 폴리실리콘 트랜지스터 특성의 불균일성에 좌우되지 않는 신호선 구동회로를 제공할 수 있다. 또한 본 발명은 전류원 회로에 있어서의 트랜지스터 특성의 불균일성에 좌우되지 않는 신호선 구동회로의 구동방법을 제공할 수 있다. 또 본 발명은 신호선 구동회로를 구비한 발광장치를 제공할 수 있다.
도1은 본 발명의 전류원 회로의 구성을 도시한 도면이다.
도2는 본 발명의 전류원 회로의 구성을 도시한 도면이다.
도3은 본 발명의 전류원의 구성을 도시한 도면이다.
도4는 본 발명의 전류원의 구성을 도시한 도면이다.
도5는 본 발명의 신호선 구동회로의 구성을 도시한 도면이다.
도6은 본 발명의 신호선 구동회로의 구성을 도시한 도면이다.
도7은 본 발명의 신호선 구동회로의 구성을 도시한 도면이다.
도8은 본 발명의 신호선 구동회로의 구성을 도시한 도면이다.
도9는 본 발명의 신호선 구동회로의 구성을 도시한 도면이다.
도10은 본 발명의 신호선 구동회로의 구성을 도시한 도면이다.
도11은 본 발명의 신호선 구동회로의 구성을 도시한 도면이다.
도12는 본 발명의 신호선 구동회로의 구성을 도시한 도면이다.
도13은 본 발명의 신호선 구동회로의 구성을 도시한 도면이다.
도14는 본 발명의 신호선 구동회로의 타이밍 차트를 도시한 도면이다.
도15는 본 발명의 신호선 구동회로의 타이밍 차트를 도시한 도면이다.
도16은 본 발명의 발광장치의 화소구성을 도시한 도면이다.
도17은 본 발명의 발광장치를 도시한 도면이다.
도18은 본 발명의 발광장치가 적용되어 있는 전자기기를 도시한 도면이다.
이하에, 본 발명의 실시형태를 도면에 의거하여 설명한다.
(실시형태1)
본 발명의 전류원으로부터 공급되는 신호전류값을 설정하는 수단 및 전류원 회로, 출력선과 전류원의 전기적인 접속을 어떤 기간마다 스위칭하는 수단(이하, 간단히 스위칭회로라고 한다)을, 도1,2를 사용하여 설명한다. 또 도1,2는 m열째로부터 (m+2)열째의 출력선Lm, L(m+1), L(m+2)의 주변의 전류원 회로를 나타낸다. 또 도1,2는 스위칭회로를 모식적으로 나타낸 복수의 단자와, 그 단자를 선택하는 스위치(sw)(130)로 나타내고 있다.
도1(A)에 있어서, 전류원 회로(100)은 전류원Cn, C(n+1), C(n+2)와, 스위칭회로(115)를 가지고, 전류원Cn, C(n+1), C(n+2)는 스위칭회로(115)를 사이에 두고 출력선Lm, L(m+1), L(m+2)와 접속되어 있다. 또한 전류원Cn, C(n+1), C(n+2)는 전류선(131)을 사이에 두고 레퍼런스용 정전류원(110)과 접속되어 있다. 또, 레퍼런스용 정전류원(110)은 기판 상에 회로와 일체로 형성해도 좋고, 기판의 외부로부터 IC 등을 이용하여 일정한 전류를 입력해도 좋다.
그리고, 전류원으로부터 출력되는 신호전류값을 설정하는 수단, 구체적으로는 전류원Cn, C(n+1), C(n+2)에 설정신호(signal)가 입력되고, 이 설정신호에 의거하여 레퍼런스용 전류원(110)으로부터 전류원Cn, C(n+1), C(n+2)에 전류가 공급되는 구성에 의해, 전류원은 설정된 신호전류(이하, 간단히 설정전류라고 한다)를 공급할 수 있다. 그리고 또한 스위칭회로(115)에 의해, 출력선Lm, L(m+1), L(m+2)과 전류원Cn, C(n+1), C(n+2)과의 전기적인 접속이 어떤 기간마다 스위칭된다.
도 1(B)에는, (A)와 스위칭 회로의 접속이 다른 경우를 나타낸다. 도 1(B)의 스위칭 회로는 3개의 전류원과, 3개의 출력선을 한 세트로서 스위칭하는 접속구성이다. 그 밖의 구성은 도 1(A)와 같기 때문에 설명은 생략한다.
삭제
도 1(B)과 같이, 전류원과 출력선을 한 세트로서 바꾸면, 접속배선의 설계가 간편해진다. 또, 표시를 행할 경우, 특히 인접하는 출력선으로부터 출력되는 신호의 불균일성을 인식하기 쉬워지기 때문에, 전류원과 출력선을 한 세트로서 스위칭하는 접속구성으로도, 본 발명의 효과를 달성할 수 있다.
이와 같이 본 발명의 스위칭회로는 접속구성에는 한정되지 않고, 전류원과 출력선을 스위칭하는 기능을 가지고 있으면 좋다.
또 이와 같이 스위칭수단은 레퍼런스 회로에도 적용할 수 있다. 즉, 레퍼런스가 되는 전류원을 스위칭함으로써, 더욱이 신호전류, 즉 설정전류의 불균일성을 감소시킬 수 있다.
도1에 나타내는 본 발명에서는, 이러한 전류원으로부터 출력되는 신호전류값을 설정하는 수단과, 스위칭회로에 의해, 인간의 눈으로 인식할 수 있는 신호전류의 불균일성을 거의 완전하게 제거할 수 있다. 따라서, 본 발명의 전류원 회로에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
또한 도1과는 다른 구성의 본 발명의 전류원 회로에 대해서, 도2를 사용하여 설명한다.
도2에 있어서, 도1과 다른 점은, 전류원 회로(120)에는, 출력선마다 복수의 전류원이 설치되고, 그 전류원들은 제어선(132)과 접속하고 있는 구성이다. 여기에서는 가령 2개의 전류원(제1의 전류원Cn, C(n+1), C(n+2) 및 제2의 전류원C'n, C'(n+1), C'(n+2)을 가진다고 한다. 그 밖의 구성은, 도1(A)와 같기 때문에 설명은 생략한다.
출력선마다 제1의 전류원 및 제2의 전류원을 설치하는 것에 의해, 전류원은 설정신호에 근거하여 신호전류를 설정하는 설정동작과, 스위칭회로를 사이에 두고 설정전류를 전류원으로부터 출력선에 공급하는 출력동작을 교대로 행할 수 있기 때문에 출력선마다의 설정동작 및 입력동작을 동시에 행할 수 있다. 또 이렇게 설정동작 및 출력동작을 각 전류원에서 행함으로써, 시간을 들여서 설정동작을 행할 수 있다. 또, 제1의 전류원 및 제2의 전류원이 설정동작 또는 출력동작의 어느 쪽을 행할지는 제어선으로부터의 신호에 의해 제어된다.
물론 도2에 나타내는 스위칭회로에, 도1(B)의 스위칭회로의 접속을 적용해도 상관없다. 또 레퍼런스 회로에, 본 발명의 스위칭회로를 적용해도 좋다. 즉, 레퍼런스 회로의 전류원을 복수 개 설치하고, 스위칭회로에 의해 스위칭함으로써 균일한 신호를 제공하도록 하여도 좋다.
도2에 나타내는 본 발명에서는, 시간을 들여서 전류원으로부터 출력되는 신호전류값을 정확하게 설정하는 설정동작을 행할 수 있다. 더욱이 스위칭회로를 가지는 전류원 회로에 의해, 인간의 눈에서 인식할 수 있는 신호전류의 불균일성을 거의 완전하게 제거할 수 있다. 따라서, 본 발명의 전류원 회로에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
또 본 발명에 있어서의 설정동작은 임의의 시간, 임의의 타이밍에서, 임의인 회수만 행하면 된다. 어떤 타이밍에서 설정동작을 행할지는 화소구성(화소에 배치된 전류원 회로)이나, 신호선 구동회로에 배치된 전류원 회로 등의 구성에 따라 임 의로 조절할수 있다. 설정동작을 행하는 회수는 신호선 구동회로에 전원을 공급하고, 동작하기 시작할 때에, 최소한 1회 행하면 좋다. 그러나, 실제로는 설정동작에 의해 신호전류로서 취득한 정보가 새버릴 경우가 있기 때문에 여러 번 설정동작을 행하는 것이 바람직하다.
또 설정동작은 비디오신호를 이용하여 1열째로부터 최종 열째 중 임의의 열에 배치된 전류원을 지정하고, 임의의 기간에서 행할 수 있다. 그렇게 하면, 복수열에 배치된 전류원 중, 설정동작이 필요한 전류원을 지정하는 것이 가능해 지고, 지정된 전류원에 대하여 시간을 들여서 설정동작을 행할 수 있다. 그 결과, 정확한 설정동작을 행할 수 있다.
또 1열째로부터 최종 열째까지의 전류원에 대하여, 순차적으로 설정동작을 행해도 좋다. 이때, 1열째로부터 순차적으로 설정동작을 행하는 것이 아니고, 랜덤하게 행하는 것이 바람직하다. 그렇게 하면, 전류원에의 설정동작을 행하는 시간의 길이가 자유스러워지고, 또 길게 잡을 수 있다. 예를 들면 1프레임 기간 동안에 설정동작을 행할 경우, 1열분의 전류원의 설정동작을 1프레임에 걸쳐서 행할 수 있다. 또 전류원 내에 배치된 용량소자에 있어서의 전하의 누설 영향을 눈에 띄지 않게 할 수 있다.
또 도1 및 도2에서는, 비디오신호에 비례한 신호전류를 출력선에 공급할 경우를 기술하였지만, 출력선과 다른 배선에 설정전류를 공급해도 좋다.
다음으로 스위칭회로에 관하여 설명한다. 스위칭회로는, 도11에 나타내는 타이밍 차트와 같이 스위칭기능을 가지는 회로이면 좋고, 접속구성은 한정되지 않는다. 도11(A)에 나타낸 것처럼, 스위칭회로가 가지는 신호입력선A(l)과 A(l)b, A(l+1)과 A(l+1)b, A(l+2)와 A(l+2)b에는, 각각 반전신호가 입력되며, 순차적으로 선택된다.이때, 선택된 신호입력선에 접속되어 있는 각각의 아날로그 스위치 등이 온이 되고, 이 온이 되는 아날로그 스위치와 접속되어 있는 전류원과 출력선이 전기적으로 접속된다.
그리고 도11(B)는, 선택되는 신호입력선에 의거하여 각 출력선Lm, L(m+1), L(m+2)과 각 전류원C(n-1), Cn, C(n+1), C(n+2), C(n+3)의 접속이 스위칭되는 상태를 나타낸다.
우선, 신호입력선A(t)와 A(l)b가 선택될 때, 출력선Lm은 전류원C(n+1)과 전기적으로 접속되며, 출력선L(m+1)은 전류원Cn과 전기적으로 접속되고, 출력선L(m+2)는 C(n+1)과 전기적으로 접속된다.
다음으로 신호입력선A(l+1)과 A(l+1)b가 선택될 때, 출력선Lm은 전류원Cn과 전기적으로 접속되며, 출력선L(m+1)은 전류원C(n+1)과 전기적으로 접속되고, 출력선L(m+2)은 C(n+2)와 전기적으로 접속된다.
그리고 다음으로 신호입력선A(l+2)와 A(l+2)b가 선택될 때, 신호입력선Lm은 전류원C(n+1)과 전기적으로 접속되며, 신호입력선L(m+1)은 전류원C(n+2)와 전기적으로 접속되고, 신호입력선L(m+2)는 C(n+3)과 전기적으로 접속된다.
본 발명의 스위칭회로에 의하여 출력선과 전류원의 접속이 스위칭되기 때문에, 전류원을 구성하는 트랜지스터, 특히 폴리실리콘 트랜지스터 특성의 불균일성의 영향을 감소시킬 수 있다. 즉, 가령 신호전류값이 불균일해도, 신호전류를 공급하는 출력 선이 순차적으로 스위칭되기 때문에, 시간적으로 평균화되어, 인간의 눈에는 균일하게 보이게 된다.
또, 본 발명의 전류원 회로의 구성은, 신호선 구동회로나 그 밖의 회로에 적용 하는 것이 가능하다. 또 본 발명은 선 순차구동이 아니더라도, 점 순차구동의 경우에도 사용할 수 있다.
또 본 발명은, 1비트 또는 복수 비트의 디지털 계조표시를 행할 경우에 사용하는 것이 가능하다.
또 본 발명의 특징은, 신호전류의 불균일성을 감소시키는 것이며, 특성 불균일성을 감소시키는 대상이 되는 트랜지스터로서 박막트랜지스터 이외에, 단결정을 사용한 트랜지스터, SOI를 사용한 트랜지스터 또는 유기 트랜지스터를 적용할 수 있다.
(실시형태2)
본 실시형태에서는, 도1 및 도2에서 설명한 전류원의 회로구성에 관하여 설명한다.
도3은, 하나의 전류원을 나타내며, (a)는 설정신호와 접속되고, (b)는 레퍼런스용 정전류원(정전류원)(110)과 접속되며, (c)는 스위칭회로와 접속된다. 그리고 전류원의 등가회로의 구체적인 예를 도3(A)부터(E)에 나타낸다.
도3(A)에서는, 스위치(SW301, SW302, SW303)와, 트랜지스터(305)(n채널형)와, 해당 트랜지스터(305)의 게이트-소스 간 전압 VGS를 유지하는 용량소자(309)를 가지는 회로가 전류원에 해당한다. 또, 용량소자(309)는 트랜지스터의 게이트 용량 등으로 대용해도 좋다. 즉, 트랜지스터의 게이트 용량이 크고, 각 트랜지스터로부터의 리크전류가 허용범위인 경우 용량소자는 설치할 필요가 없다.
도3(A)에 나타내는 전류원은 (a)로부터 설정신호가 입력되어 SW302、SW303이 온이 된다. 그러면, (b)로부터 정전류원(110)에서 전류가 공급되고, 공급되는 전류가 트랜지스터(305)의 드레인 전류와 같아질 때까지, 용량소자(309)에는 전하가 유지된다. 또 트랜지스터(305)를 포화영역에서 동작하도록 설정해 두면, 소스-드레인 간 전압이 변화되어도 발광소자에 일정한 전류를 공급할 수 있다.
이어서, (a)로부터 SW302, SW303을 오프로 하는 신호를 입력하면, 인버터에 의해 반전신호가 입력되어서 SW301은 온이 된다. 그리고, 용량소자(309)에 신호전류가 유지되어 있기 때문에, 트랜지스터(305)는 신호전류를 흘리는 기능을 가진다. 그리고, 스위칭회로에 의해 어떤 출력선이 선택되고, (c)를 거쳐서 전류원으로부터 선택된 출력선에 신호전류가 공급된다.
이때, 트랜지스터(305)의 게이트 전압은 용량소자(309)에 의해 소정의 게이트 전압으로 유지되고 있기 때문에, 트랜지스터(305)의 드레인 영역에는 신호전류에 따른 드레인 전류가 흐른다. 이렇게 하여, 신호전류를 설정하고(설정전류), 더욱이 스위칭회로에 의해 설정전류가 공급되는 출력선이 어떤 기간마다 스위칭된다.
또 SW302 및 SW303의 접속은 설정신호로부터 제어되어 있는 접속이면 좋고, 도 3(A)에 나타내는 구성으로 한정되지 않는다.
도3(B)에서는 스위치(SW311, SW312)와, 트랜지스터(315)(n채널형)와, 해당 트랜지지스타(315)의 게이트-소스 간 전압VGS를 유지하는 용량소자(319)와, 트랜지스터(316)(n채널형)를 가지는 회로가 전류원에 해당한다. 또, 용량소자(319)는 트랜지스터의 게이트 용량 등으로 대용해도 좋다. 즉, 트랜지스터의 게이트 용량이 크고, 각 트랜지스터의 리크전류가 허용범위인 경우, 용량소자는 설치할 필요가 없다.
도3(B)에 나타내는 전류원은 (a)로부터 설정신호가 입력되어 SW311, SW312이 온이 된다. 그렇게 하면, (b)로부터 정전류원(110)에서 전류가 공급되고, 공급되는 전류가 트랜지스터(315)의 드레인 전류와 같아질 때까지 용량소자(319)에는 전하가 유지된다. 또 SW312이 온이 되면, 트랜지스터(316)의 게이트-소스 간 전압VGS이 0V가 되므로, 트랜지스터(316)은 오프가 된다.
다음에, (a)로부터 SW311, SW312를 오프로 하는 신호를 입력하면, 트랜지스터(316)의 게이트-소스 간 전압VGS가 발생하고, 트랜지스터(316)은 온이 된다. 그리고, 용량소자(319)에 신호전류가 유지되어 있기 때문에, 트랜지스터(315)는 신호전류를 흘리는 기능을 가진다. 그리고, 스위칭회로에 의해 어떤 출력선이 선택되고, (c)를 거쳐서 전류원으로부터 선택된 출력선에 신호전류가 공급된다.
이때, 트랜지스터(315)의 게이트 전압은 용량소자(319)에 의해 소정의 게이트 전압으로 유지되고 있기 때문에, 트랜지스터(315)의 드레인 영역에는 신호전류에 따른 드레인 전류가 흐른다. 또 트랜지스터(315)를 포화영역에서 동작하도록 설정해 두면, 소스-드레인 간 전압이 변화되어도 발광소자에 일정한 전류를 공급할 수 있다. 이렇게 하여, 신호전류를 설정하고(설정전류), 더욱이 스위칭회로에 의해 설정 전류가 공급되는 출력선이 어떤 기간마다 스위칭된다.
도3(C)에서는, SW321, SW322, 트랜지스터(325,326)(n채널형), 해당 트랜지스터(325,326)의 게이트-소스 간 전압VGS를 유지하는 용량소자(329)를 가지는 회로가 전류원에 해당한다. 또, 용량소자(329)는 트랜지스터의 게이트 용량 등으로 대용해도 좋다. 즉, 트랜지스터의 게이트 용량이 크고, 각 트랜지스터로부터의 리크전류가 허용범위인 경우, 용량소자는 설치할 필요가 없다.
도3(C)에 나타내는 전류원은 (a)로부터 설정신호가 입력되어 SW321, SW322이 온이 된다. 그렇게 하면, (b)로부터 정전류원(110)에서 전류가 공급되고, 공급되는 전류가 트랜지스터(325)의 드레인 전류와 같아질 때까지, 용량소자(329)에는 전하가 유지된다. 이때, 트랜지스터(325) 및 트랜지스터(326)의 게이트 전극은 접속되어 있으므로, 트랜지스터(325) 및 트랜지스터(326)의 게이트 전압이 용량소자(329)에 의해 유지되어 있다.
이어서, (a)로부터 SW321, SW322을 오프로 하는 신호를 입력한다. 그리고, 용량소자(329)에 신호전류가 유지되고 있기 때문에, 트랜지스터(326)은 신호전류를 흘리는 기능을 가진다. 그리고, 스위칭회로에 의해 어떤 출력선이 선택되어, (c)를 거쳐서 전류원으로부터 선택된 출력선에 신호전류가 공급된다.
이때, 트랜지스터(326)의 게이트 전압은 용량소자(329)에 의해 소정의 게이트 전압으로 유지되어 있기 때문에, 트랜지스터(326)의 드레인 영역에는 신호전류에 따른 드레인 전류가 흐른다. 또 트랜지스터(325,326)를 포화영역에서 동작하도록 설정해 두면, 소스-드레인 간 전압이 변화되어도 발광소자에 일정한 전류를 공급할 수 있다. 이와 같이 하여, 신호전류를 설정하고(설정전류), 더욱이 스위칭회로에 의해 설정전류가 공급되는 출력선이 어떤 기간마다 스위칭된다.
이때, 트랜지스터(326)의 드레인 영역에, 신호전류에 따른 드레인 전류를 정확하게 흘리기 위해서는, 트랜지스터(325) 및 트랜지스터(326)의 특성이 동일할 필요가 있다. 특히, 트랜지스터(325) 및 트랜지스터(326)의 이동도, 한계치 등의 값이 동일할 필요가 있다. 또 도3(C)에서는, 트랜지스터(325) 및 트랜지스터(326)의 W(게이트 폭) / L(게이트 길이)의 값을 임의로 설정하고, 정전류원(110)로부터 흐르는 전류에 비례한 설정전류를 화소에 흘리도록 하여도 좋다.
그리고 도3(D), (E)에 나타내는 전류원은 도3(C)에 나타내는 전류원과 SW322의 접속구성이 다른 점 이외는, 그 밖의 회로소자의 접속구성은 동일하다. 또 도3(D), (E)에 나타내는 전류원의 동작은 도3(C)에 나타내는 전류원의 동작과 같으므로, 본 실시형태에서는 설명을 생략한다.
또한 도3에 나타내는 전류원에서는, 전류는 화소로부터 전류원의 방향으로 흐른다. 그러나 전류는 전류원으로부터 화소의 방향으로 흐를 경우도 있다. 또, 전류가 화소로부터 전류원의 방향으로 흐를지, 혹은 전류가 전류원으로부터 화소의 방향으로 흐를지는, 화소의 구성에 의존한다. 그리고 전류가 전류원으로부터 화소의 방향으로 흐를 경우에는, 도3에 나타내는 회로도에 있어서, Vss를 Vdd로 하고, 더욱이 트랜지스터(305), 트랜지스터(315), 트랜지스터(316), 트랜지스터(325) 및 트랜지스터(326)을 p채널형으로 하면 좋다.
또 도3(A), 도3(C)∼(E)에 있어서, 전류가 흐르는 방향(화소로부터 전류원으로의 방향)은 마찬가지이며, 트랜지스터의 극성을 p채널형으로 하는 것도 가능하다. 그래서 도4(A), 도4(B)∼(D)에는 각각 전류가 흐르는 방향은 같으며, 도3(A), 도3(C)∼(E)에 나타내는 트랜지스터(305), 트랜지스터(325), 트랜지스터(326)을 p채널형으로 했을 때의 전류원의 회로구성을 나타낸다. 도4의 회로구성이 도3과 다른 점은, 주로 스위치와 용량소자의 접속이다.
이렇게 해서, 본 발명의 전류원을 구성하는 트랜지스터의 극성은 n채널형이거나, P체이라도 관계없다. 또 도4에 나타내는 회로도에 있어서, 전류를 전류원으로부터 화소의 방향으로 흘리는 경우에는, Vss를 Vdd로 하고, 더욱이 트랜지스터(405), 트랜지스터(425) 및 트랜지스터(426) 을 n채널형으로 하면 좋다.
이상과 같은 전류원에 설정신호를 입력하고, 설정신호에 의거하여 전류원으로부터 설정전류가 공급되고, 더욱이 스위칭회로에 의해 전류원으로 출력선과의 전기적인 접속이 스위칭되는 전류원 회로에 의해, 전류원을 구성하는 트랜지스터, 특히 폴리실리콘 트랜지스터 특성의 불균일성을 억제할 수 있다. 따라서, 본 발명의 전류원 회로에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
(실시형태3)
본 실시형태에서는, 전류원 회로를 가지는 신호선 구동회로의 구성에 대해 서, 구체적인 예를 설명한다.
도5(A)에는, m열째로부터 (m+2)열째의 신호선 주변의 신호선 구동회로의 개략도를 나타낸다. 신호선 구동회로(530)은, 복수의 전류원(510), 스위칭회로(511), 복수의 스위치(505)를 가지는 전류원 회로(531)와, 시프트 레지스터(501), 제1의 래치회로(502), 제2의 래치회로(503)를 가지고 있다. 스위칭회로(511)로부터, 전류 출력선Sm, S(m+1), S(m+2)를 개재하여 설정신호가 화소에 입력된다.
먼저, 시프트 레지스터(501), 제1의 래치회로(502) 및 제2의 래치회로(503)의 동작을 설명한다. 시프트 레지스터(501)는 플립플롭회로(FF) 등을 복수열 사용해서 구성되며, 클록신호(S-CLK), 스타트 펄스(S-SP), 클록반전신호(S-CLKb)가 입력된다. 이 신호들의 타이밍에 따라서 순차적으로 샘플링 펄스가 출력된다.
시프트 레지스터(501)로부터 출력된 샘플링 펄스는 제1의 래치회로(502)에 입력된다. 제1의 래치회로(502)에는 디지털 비디오신호가 입력되어 있고, 샘플링 펄스가 입력되는 타이밍에 따라서 각열에서 비디오신호를 유지해 간다.
제1의 래치회로(502)에 있어서, 최종열까지 비디오신호의 유지가 완료하면, 수평귀선 기간 동안에, 제2의 래치회로(503)에 래치 펄스가 입력되고, 제1의 래치회로(502)에 유지되어 있던 비디오신호는 일제히 제2의 래치회로(503)에 전송된다. 그러면, 제2의 래치회로(503)에 유지된 비디오신호는 1행분이 동시에 전류원 회로의 복수의 스위치(505)에 입력된다.
이 제2의 래치회로(502)에 유지된 비디오신호가 전류원 회로의 복수의 스위치(505)에 입력되어 있는 사이에 시프트 레지스터(501)에 있어서는 다시 샘플링 펄 스가 출력된다. 이후 이 동작을 반복하고, 1프레임 분의 비디오신호의 처리를 행한다. 또, 전류원 회로는 디지털 신호를 아날로그 신호로 변환하는 역할을 갖는 경우도 있다.
그리고 다음으로 복수의 전류원(510)에 입력되는 설정신호에 관하여 설명한다. 복수의 전류원(510)은 설정신호에 의거하여 전류선(532)을 거쳐서 레퍼런스용 정전류원(509)으로부터 소정의 신호전류가 공급되고, 설정신호의 타이밍에 맞춰서 전류원(510)의 설정을 행한다. 또 본 실시형태의 설정신호란 시프트 레지스터(501)로부터 공급되는 샘플링 펄스, 또는 설정제어선(도5(A)에는 도시하지 않음)에 접속된 논리연산자의 출력단자로부터 공급되는 신호에 해당한다. 또 논리연산자의 2개의 입력단자에는, 한쪽에는 시프트 레지스터의 샘플링 펄스가 입력되고, 다른 쪽에는 설정제어선으로부터 신호가 입력된다. 논리연산자에서는, 입력된 2개의 신호의 논리연산을 행하고, 신호를 출력한다. 논리연산자에 의해, 비디오신호를 화소의 제어(화상의 표시)를 위하여 사용할 때와, 전류원의 제어에 사용할 때를 스위칭할 수 있다.
또한 샘플링 펄스, 또는 설정제어선에 접속된 논리연산자의 출력단자로부터 공급되는 신호 중 어느 쪽의 신호가 전류원(510)에 공급될지는 전류원의 구성에 의존한다. 보다 상세하게는, 복수의 전류원(510)이 도3(A) 또는 (B)로 구성될 때에는 설정제어선에 접속된 논리연산자의 출력단자로부터 공급되는 신호가 설정신호에 해당한다. 또 복수의 전류원(510)이 도3(C), (D) 또는 (E)로 구성될 때에는 시프트 레지스터로부터의 샘플링 펄스가 설정신호에 해당한다.
그리고, 스위치(505)에 High의 비디오신호가 입력될 때, 전류원(510)으로부터 신호선에 설정전류가 공급되는 상태가 된다. 반대로 스위치(505)에 Low의 비디오신호가 입력될 때, 신호선에 설정전류는 공급되지 않는 상태가 된다. 즉 전류원(510)은 설정전류를 공급하는 기능(VGS)을 가지고, 설정전류를 화소에 공급할 것인가 아닌가는 스위치(505)에 의해 제어된다.
그 후에 스위칭회로(511)에 의해, 어떤 기간마다 전류원과 신호선의 전기적인 접속이 스위칭된다.
또 본 실시형태에 있어서의 전류원은 도3, 4에 나타낸 전류원의 구성을 임의로 사용할 수 있다. 또 전류원 회로는 모두 하나의 방식만을 사용할 뿐만 아니라, 조합해서 사용하는 것도 가능하다.
또 도5(A)에서는 비디오신호에 비례한 신호전류를 출력선에 공급하는 경우를 서술하였지만, 도5(B)에 나타낸 것처럼 신호선과는 다른 배선에 설정전류를 공급해도 좋다.
도5(B)는 제2의 래치회로(503)로부터, 화소의 비디오신호선에 비디오신호를 공급하고, 전류원으로부터 스위칭회로를 거쳐서 화소에 접속되는 전류 출력선에 설정전류를 공급하는 구성을 나타낸다. 도5(B)의 경우, SW505를 배치할 필요가 없다. 그리고, 제2의 래치회로(503)로부터 비디오신호가, 비디오선Bm, B(m+1), B(m+2)를 거쳐서 화소에 입력된다. 그 밖의 구성은 도5(A)와 같기 때문에 설명은 생략한다.
이렇게 설정전류를 공급하는 전류원과 스위칭회로에 의해, 신호전류의 불균일성을거의 완전하게 제거할 수 있다. 따라서, 실시형태의 신호선 구동회로에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
(실시형태4)
다음으로 본 실시형태에서는, 실시형태2와 달리, 설정신호가 래치 펄스에 해당하는 신호선 구동회로의 구성에 대해서, 구체적인 예를 설명한다.
도6(A)에는, m열째로부터 (m+2)열째의 신호선 주변의 신호선 구동회로의 개략도를 나타낸다. 신호선 구동회로는 복수의 전류원(610), 스위칭회로(611)를 가지는 전류원 회로와, 시프트 레지스터(601), 제1의 래치회로(602), 제2의 래치회로(603)를 가지고, 전류원으로부터의 설정신호를 공급할 것인가 아닌가를 제어하는 스위치(605)가 설치된다. 스위칭회로(611)로부터, 전류 출력선Sm, S(m+1), S(m+2)를 거쳐서 설정신호가 화소에 입력된다.
다만, 비디오신호는 화소의 제어에도 사용할 수 있기 때문에 전류원 회로에 직접 입력되지 않고, 논리연산자(633)를 거쳐서 입력된다. 즉, 단자a로부터 입력되는 설정신호란, 설정제어선에 접속된 논리연산자의 출력단자로부터 공급되는 신호에 해당한다.
본 실시형태에 있어서의 설정신호는, 설정제어선(도6(A)에는 도시하지 않음)에 접속된 논리연산자로부터 공급되는 신호에 해당하고, 논리연산자는 한쪽에 제2의 래치회로(603)으로부터 공급되는 신호(비디오신호에 상당)가 입력되며, 다른 쪽에 설정제어선으로부터 신호가 입력된다. 논리연산자에서는 입력된 2개의 신호의 논리연산을 행하고, 설정신호를 출력한다. 그리고 본 실시형태에서는, 설정제어선에 접속된 논리연산자로부터 공급되는 신호에 맞춰서 전류원(610)의 설정이 행해진다.
그리고 실시형태2와 마찬가지로, 스위치(605)에 High의 비디오신호가 입력될 때, 전류원(610)으로부터 신호선에 설정전류가 공급되는 상태가 된다. 반대로 스위치(605)에 Low의 비디오신호가 입력될 때, 신호선에 설정전류는 공급되지 않는 상태가 된다. 즉 전류원(610)은 설정전류를 공급하는 기능(VGS)을 가지고, 설정전류를 화소에 공급할 것인가 아닌가는 스위치(605)에 의해 제어된다.
그 후에 스위칭회로(611)에 의해, 어떤 기간마다 전류원과 신호선의 전기적인 접속이스위칭된다.
또한 전류원에는 도3, 4에 나타낸 전류원의 구성을 임의로 사용할 수 있다. 또 전류원 회로는 모두 하나의 방식만을 사용할 뿐만 아니라, 조합해서 사용하는 것도 가능하다.
본 실시형태에서는, 제2의 래치회로(603)로부터 출력되는 신호(비디오신호)와, 설정제어선으로부터 출력되는 신호의 2개의 신호를 이용하여 전류원(610)에 설정신호를 입력한다. 그 때문에, 샘플링 펄스와 달리, 복수의 전류원(610) 중, 임의의 전류원을 지정하여 설정동작을 행할 수 있다.
또 도6(A)에서는, 비디오신호에 비례한 신호전류를 출력선에 공급하는 경우를 서술하였지만, 도6(B)에 나타낸 것처럼 신호선과는 다른 배선에 설정전류를 공급해도 좋다.
도6(B)는 논리연산자를 거쳐서 화소의 비디오신호선에 비디오신호를 공급하고, 전류원으로부터 스위칭회로를 거쳐서 화소에 접속되는 전류 출력선에 설정전류를 공급하는 구성을 나타낸다. 도6(B)의 경우, SW605를 배치할 필요가 없다. 그리고, 논리연산자(633)로부터 비디오신호가 비디오선Bm, B(m+1), B(m+2)를 거쳐서 화소에 입력된다. 그 밖의 구성은 도6(A)와 같기 때문에 설명은 생략한다.
또한 설정전류를 공급하는 전류원과 스위칭회로에 의해, 신호전류의 불균일성을 거의 완전하게 제거할 수 있다. 따라서, 실시형태의 신호선 구동회로에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
(실시형태5)
다음으로 실시형태2, 3과 달리, 시프트 레지스터가 복수 설정된 신호선 구동회로의 구성에 대해서, 구체적인 예를 설명한다.
도7(A)에는, m열째로부터 (m+2)열째의 신호선 주변의 신호선 구동회로(730)의 개략도를 나타낸다. 신호선 구동회로는 복수의 전류원(710), 스위칭회로(711)를 가지는 전류원 회로(731)과, 제1의 시프트 레지스터(701), 제2의 시프트 레지스터(702), 제1의 래치회로(703), 제2 의 래치회로(704)를 가지고, 전류원으로부터의 설정신호를 공급할 것인가 아닌가를 제어하는 스위치(705)가 설치된다. 스위칭회로(711)로부터, 전류 출력선Sm, S(m+1), S(m+2)를 거쳐서 설정신호가 화소에 입력된다.
제1의 시프트 레지스터(701)로부터 출력된 샘플링 펄스는 전류원(710)에 입 력된다. 본 실시형태의 설정신호는 이 샘플링 펄스에 해당한다.
또 제2의 시프트 레지스터(702)로부터 출력된 샘플링 펄스는 제1의 래치회로(703)에 입력된다. 그 후에 제1의 래치회로(703), 제2의 래치회로(704)는 실시형태2와 같은 동작을 행하고, 제2의 래치회로(704)에 유지된 비디오신호는 1행분이 동시에 전류원 회로(731)의 복수의 스위치(705)에 입력된다.
그리고 실시형태2 와 마찬가지로 스위치(705)에 High의 비디오신호가 입력될 때, 전류원(710)으로부터 신호선에 설정전류가 공급되는 상태가 된다. 반대로 스위치(705)에 Low의 비디오신호가 입력될 때, 신호선에 설정전류는 공급되지 않는 상태가 된다. 즉 전류원(710)은 설정전류를 공급하는 기능(VGS)을 가지고, 설정전류를 화소에 공급할 것인가 아닌가는 스위치(705)에 의해 제어된다.
그 후에 스위칭회로(711)에 의해, 어떤 기간마다, 전류원과 신호선의 전기적인 접속이 스위칭된다.
또 전류원에는, 도3, 4에 나타낸 전류원의 구성을 임의로 사용할 수 있다. 또 전류원 회로는 모두 하나의 방식만을 사용할 뿐만 아니라, 조합해서 사용하는 것도 가능하다.
또 도7(A)에서는, 비디오신호에 비례한 신호전류를 출력선에 공급하는 경우를 서술하였지만, 도7(B)에 나타낸 것처럼 신호선과는 다른 배선에 설정전류를 공급해도 좋다.
도7(B)는 제2의 래치회로(704)를 거쳐서, 화소의 비디오신호선에 비디오신호를 공급하고, 전류원으로부터 스위칭회로를 거쳐서 화소에 접속되는 전류 출력선에 설정전류를 공급하는 구성을 나타낸다. 도7(B)의 경우, 스위치(705)를 배치할 필요가 없다. 그리고, 제2의 래치회로(704)의 비디오신호가, 비디오선Bm, B(m+1), B(m+2)를 거쳐서 화소에 입력된다. 그 밖의 구성은, 도7(A)와 같기 때문에 설명은 생략한다.
본 실시형태에서는, 설정신호를 제어하는 제1의 시프트 레지스터(701)와, 래치회로를 제어하는 제2의 시프트 레지스터(702)를 설치함으로써, 제1의 시프트 레지스터(701)의 동작과 제2의 시프트 레지스터(702)의 동작을 완전하게 독립시켜서 행할 수 있다. 예를 들면 제2의 시프트 레지스터(702)를 고속으로 동작시키고, 제1의 시프트 레지스터(701)를 저속으로 동작시킬 수 있다. 이렇게, 제1의 시프트 레지스터(701)를 저속으로 동작시키면, 전류원(710)의 설정동작을 정확하게 행할 수 있다.
또한 설정전류를 공급하는 전류원과 스위칭회로에 의해, 신호전류의 불균일성을 거의 완전하게 제거할 수 있다. 따라서, 실시형태의 신호선 구동회로에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
(실시형태6)
다음으로 실시형태2~4와 달리, 제1의 래치회로(802) 및 제2의 래치회로(803)이 각각 전류원을 가지는 신호선 구동회로의 구성에 대해서, 구체적인 예를 설명한다.
도8에는, m열째로부터 (m+2)열째의 신호선 주변의 신호선 구동회로(830)의 개략도를 나타낸다. 신호선 구동회로는 시프트 레지스터(801), 제1의 래치회로(802), 제2의 래치회로(803), 제1의 래치회로가 가지는 제1의 전류원(810), 제2의 래치회로가 가지는 제2의 전류원(815), 스위칭회로(811)를 가지고, 스위치(805), 스위치(806)이 설치된다. 스위칭회로(811)로부터, 전류 출력선Sm, S(m+1), S(m+2)를 거쳐서 설정신호가 화소에 입력된다.
제1의 래치회로(802)가 가지는 제1의 전류원(810)은 설정신호가 입력되고, 비디오신호용 정전류원(809)으로부터 소정의 전류(신호전류)이 공급된다. 이 설정신호는 시프트 레지스터(801)로부터 공급되거나 또는 외부로부터 공급되는 래치 펄스에 해당한다. 그리고 제1의 전류원(810)과 제2의 전류원(815)의 사이에는 스위치(805)가 설치되어 있고, 스위치(805)의 온 또는 오프는 래치 펄스에 의해 제어된다.
또, 제2의 래치회로가 가지는 제2의 전류원(815)은 설정신호가 입력되고, 제1의 전류원(810)으로부터 공급되는 전류(설정전류)가 유지된다. 이 설정신호는 래치 펄스에 해당한다. 그리고, 제2의 전류원(815)과 스위칭회로와의 사이에는 스위치(806)가 설정되어 있고, 스위치(806)의 온 또는 오프는 래치 펄스에 의해 제어되며, 제1의 스위치(805)와 반전된 신호가 입력된다.
그리고 실시형태2와 마찬가지로, 스위치(806)에 High의 비디오신호가 입력될 때, 제2의 전류원(815)으로부터 신호선에 설정전류가 공급되는 상태가 된다. 반대로 스위치(806)에 Low 의 비디오신호가 입력될 때, 신호선에 설정전류는 공급되지 않는 상태가 된다. 즉, 제2의 전류원(815)은 설정전류를 공급하는 기능(VGS)을 가지 고, 설정전류를 화소에 공급할 것인가 아닌가는 스위치(806)에 의해 제어된다.
그 후에 스위칭회로(811)에 의해, 어떤 기간마다 제2의 전류원(806)과 신호선과의 전기적인 접속이 스위칭된다.
또한 제1의 전류원(810) 및 제2의 전류원(815)에는, 도3, 4에 나타낸 전류원의 구성을 임의로 사용할 수 있다. 또 전류원 회로는 모두 하나의 방식만을 사용할 뿐만 아니라, 조합해서 사용하는 것도 가능하다.
본 실시형태에 의해, 래치회로 내에 전류원을 배치할 수 있으므로, 신호선 구동회로가 차지하는 면적을 작게 할 수 있다. 굳이 말하자면, 발광장치의 협액자화(狹額子化)화를 달성하는 것이 가능해진다.
이렇게 설정전류를 공급하는 전류원 회로와 스위칭회로에 의해, 신호전류의 불균일성을 거의 완전하게 제거할 수 있다. 따라서, 본 발명의 회로에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
(실시형태7)
다음으로, 실시형태 2~5와 달리, 래치회로에 한 쌍의 전류원을 가지는 신호선 구동회로의 구성에 대해서, 구체적인 예를 설명한다.
도9에는, m열째로부터 (m+2)열째의 3개의 신호선 주변의 신호선 구동회로(930)의 개략도를 나타낸다. 신호선 구동회로는 시프트 레지스터(901), 래치회로(902), 스위칭회로(911)를 가지고, 래치회로(902)는 제1의 전류원(910) 및 제2의 전류원(915)을 가진다. 스위칭회로(911)로부터, 전류 출력선Sm, S(m+1), S(m+2)를 거쳐서 설정신호가 화소에 입력된다.
제1의 스위치(905)는 시프트 레지스터(901)로부터 입력되는 샘플링 펄스에 의해서 제어된다. 또 제2의 스위치(906), 제3의 스위치(907)는 래치 펄스에 의해 제어된다. 또한 제2의 스위치(906)와 제3의 스위치(907)에는 서로 반전된 신호가 입력된다. 이와 같은 본 실시형태에 의해, 제1의 전류원(910) 및 제2의 전류원(915)에서는 한쪽은 설정동작을 행하고, 다른 쪽은 입력동작을 행할 수 있다.
제1의 전류원(910) 및 제2의 전류원(915)은 시프트 레지스터(901)로부터 설정신호가 입력되고, 비디오선을 거쳐서 비디오신호용 정전류원(909)으로부터 소정의 신호전류가 공급된다. 이 설정신호는 논리연산자의 출력단자로부터 공급되는 신호에 해당한다. 논리연산자로서 한쪽의 전류원에는 시프트 레지스터(901_로부터의 샘플링 펄스가 입력되고, 다른 쪽의 전류원 회로에는 래치 펄스가 입력된다. 논리연산자에서는 입력된 2개의 신호의 논리연산을 행하고, 신호를 공급한다. 그리고 본 실시형태에서는 논리연산자의 출력단자로부터 공급되는 신호에 맞춰서, 전류원의 설정을 행한다.
그리고 실시형태2와 마찬가지로, 스위치(907)에 High의 비디오신호가 입력될 때, 제1의 전류원(910) 또는 제2의 전류원(915)으로부터 신호선에 설정전류가 공급되는 상태가 된다. 반대로 스위치(907)에 Low의 비디오신호가 입력될 때, 신호선에 설정전류는 공급되지 않는 상태가 된다. 즉 제1의 전류원(910) 또는 제2의 전류원(915)은 설정전류를 공급하는 기능(VGS)을 가지고, 설정전류를 화소에 공급할 것인가 아닌가는 스위치(907)에 의해 제어된다.
그 후에 스위칭회로(911)에 의해, 어떤 기간마다 제1의 전류원(910) 또는 제2의 전류원(915)과 신호선과의 전기적인 접속이 스위칭된다.
또, 제1의 전류원(910) 또는 제2의 전류원(915)에는, 도3, 4에 나타낸 전류원 회로의 회로구성을 자유롭게 사용할 수 있다. 각 전류원 회로는 모두 하나의 방식만을 사용할 뿐만 아니라, 조합해서 사용할 수도 있다.
각 신호선에 제1의 전류원(910) 및 제2의 전류원(915)을 설치함으로써 신호전류를 설정하는 설정동작과, 스위칭회로(911)에 의해 전기적으로 접속된 신호선에의 입력동작을 동시에 행할 수 있다.
이와 같이 설정전류를 공급하는 전류원 회로와 스위칭회로에 의해, 신호전류의 불균일성을 거의 완전하게 제거할 수 있다. 따라서, 본 발명의 회로에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
(실시형태8)
다음으로, 실시형태2~6과 다른 신호선 구동회로의 구성에 대해서, 구체적인 예를 설명한다.
도10(A)에는 제1의 신호선 구동회로(1001), 제2의 신호선 구동회로(1002), 제1의 스위칭회로(1003), 제2의 스위칭회로(1004), 화소부(1005), 제1의 신호선 구동회로(1001)가 가지는 전류원(1006), 제2의 신호선 구동회로(1002)가 가지는 전류원(1007)이 기재되어 있다. 제1의 스위칭회로(1003), 제2의 스위칭회로(1004)로부터 전류 출력선Sm, S(m+1), S(m+2)를 거쳐서 설정신호가 화소에 입력된다.
또한, 제1의 신호선 구동회로(1001) 및 제2의 신호선 구동회로(1002)는 실시형태2~6의 어떠한 구성이어도 좋다. 또한 제1의 신호선 구동회로(1001)와 제2의 신호선 구동회로(1002)와는 동일한 구성이 아니더라도 좋고, 실시형태2~6의 어느 하나와 조합해도 관계없다.
그리고, 설정전류는 전류원(1006)으로부터 전기적으로 접속된 신호선을 거쳐서 화소부(1005)에 기록이 행해진다. 이 설정전류값은 작기 때문에, 화소에의 기록에 요하는 시간이 길다고 하는 문제가 있다. 그래서 본 실시형태는 전류원(1006)으로부터 공급하는 설정전류를, 화소에 공급하는 설정전류에 어느 정도 큰 값을 더하도록 설정하고, 전류원(1007)은 더하여진 설정전류를 공급할 수 있게 설정한다.
구체적으로 설명하면 화소에 공급하는 설정전류값을 X라고 한다. 이때, 전류원(1006)으로부터 공급되는 설정전류를 X+Y(X≪Y)라고 하고, 전류원(1007)으로부터 공급되는 설정전류를 Y라고 한다. 이때, 화소의 신호선을 흐르는 설정전류값은 X+Y로 큰 값이 되고, 화소에의 기록을 고속화할 수 있다.
그리고, 제1의 스위칭회로(1003)에 의해, 전류원(1006)과 전기적으로 접속되는 신호선이 스위칭되고, 마찬가지로 제2의 스위칭회로(1004)에 의해, 전류원(1007)과 전기적으로 접속되는 신호선이 스위칭된다. 이때, 어떤 한 개의 신호선에 전기적으로 접속되어 있는 전류원(1006, 1007)의 열(장소)은 동일할 필요는 없다. 또한, 제2의 스위칭회로(1004)는 설치하지 않아도 좋다.
이러한 제1의 신호선 구동회로 및 제2의 신호선 구동회로를 가짐으로써, 신호전류를 기록하는 시간을 단축할 수 있고, 화소에의 기록을 고속화할 수 있다.
다음으로 도10(A)와 구성이 다른 신호선 구동회로를, 도10(B)를 사용하여 설명한다. 도10(B)에는 제1의 신호선 구동회로(1011), 제2의 신호선 구동회로(1012), 제1의 스위칭회로(1013), 제2의 스위칭회로(1014), 화소부(1015), 제1의 신호선 구동회로(1011)가 가지는 전류원(1016), 제2의 신호선 구동회로(1012)가 가지는 전류원(1017)이 기재되어 있다.
도10(B)는 제1의 전류원(1016)으로부터 공급되는 설정전류를 제2의 전류원(1017)에 공급하고, 제2의 전류원(1017)의 설정동작을 행하는 것을 특징으로 한다. 그 밖의 구성은 도10(A)와 같기 때문에 설명은 생략한다.
도10(B)에 나타내는 구성에 의해, 제2의 신호선 구동회로(1012)의 면적을 작게 할 수 있고, 화소부의 면적을 크게 할 수 있으며, 나아가 제1의 신호선 구동회로 및 제2의 신호선 구동회로를 가짐으로써, 화소에 신호전류를 기록하는 시간을 단축할 수 있다.
또한 설정전류를 공급하는 전류원과 바꾸어 회로에 의해, 신호전류의 불균일성을 거의 완전하게 제거할 수 있다. 따라서, 실시형태의 신호선 구동회로에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
(실시형태9)
본 발명의 스위칭회로는 도11에 나타나 있는 바와 같이 전류원이 인접하는 3개의 출력선(예를 들면, 신호선이며, 이하 신호선으로 설명한다)과의 접속에 한정되어 있는 것이 아니라, 신호선의 수가 2 이상이며, 전류원과 신호선과의 전기적인 접속이 어떤 기간마다 스위칭되도록 설계되어 있으면 좋다. 그래서, 본 실시형태에서는, 도 11과는 다른 스위칭회로의 접속구성에 대해서, 도 12를 사용하여 설명한다.
도12에는, m열째로부터 (m+4)열째의 신호선 주변의 스위칭회로(1230)와, 복수의 전류원Cn, C(n+1), C(n+2), C(n+3), C(n+4)가 기재되어 있다. 도12에 나타내는 스위칭회로에 있어서, 도11과 다른 구성은, 각 신호선은 하나 걸러 있는 전류원과 접속하고 있는 점이다. 예를 들면 신호선S(m+2)을 보면, 신호선S(m+2)과 접속되는 제1내지 제3의 아날로그 스위치에 있어서, 제1의 아날로그 스위치는 전류원Cn과 접속되고, 제2의 아날로그 스위치는 전류원C(n+2)과 접속되며, 제3의 아날로그 스위치는 전류원C(n+4))와 접속되어 있다.
그리고 상기한 바와 같이, 신호 입력선A(l)∼A(l+2)와 A(l)b∼A(l+2)b와는, 각각 반전신호가 입력되어, 순차적으로 선택된다. 이 선택된 신호입력선에 접속되어 있는 아날로그 스위치가 온이 되고, 온이 된 아날로그 스위치와 접속되어 있는 전류원과 신호선이 전기적으로 접속되며, 설정전류가 전류원으로부터 신호선에 공급된다.
본 실시형태와 같이, 스위칭회로는 신호선과 전류원이 간격을 두고 접속되어 있어도 무방하다. 또한 스위칭회로에 있어서, 신호선에 접속되어 있는 전류원의 수가 많을수록, 많은 전류원을 이용하여 전기적인 접속의 스위칭을 행할 수 있기 때문에, 보다 균일화된 설정전류를 신호선에 공급하는 것이 가능해진다.
(실시형태10)
본 실시형태는 도11, 도12와 달리, 도1(B)에 나타낸 것처럼 복수의 전류원을 모은 전류원 회로군과, 복수의 아날로그 스위치를 모은 아날로그 스위치군으로서 구비한 스위칭회로와, 설정전류가 공급되는 출력선(예를 들면, 신호선이며, 이하 신호선으로 설명한다)을 가지는 구성에 대해서, 도 13을 사용하여 설명한다.
도13에는 도12와 같은 m열째로부터 (m+5)열째의 신호선 주변의 스위칭회로(1330)와, 복수의 전류원이 기재되어 있다. 도13에 나타내는 스위칭회로에 있어서, 도11이나 도12과 다른 구성은 복수의 전류원(도13에 있어서 3개의 전류원)이 모여진 전류원 회로군(1301)과, 복수의 아날로그 스위치(도13에 있어서는 3개의 아날로그 스위치)가 모여진 아날로그 스위치군(1302)이 기재되어 있다. 그 밖의 구성은 도12와 같기 때문에 설명은 생략한다.
그리고 전술한 동작과 마찬가지로, 각 전류원 회로군에 있어서, 신호입력선A(l)∼A(l+2)와, A(l)b∼A(l+2)b는 각각 반전신호가 입력되어, 순차적으로 선택된다. 그리고, 선택된 신호입력선에 접속되어 있는 아날로그 스위치는 온이 되고, 온이 된 아날로그 스위치와 접속되어 있는 전류원과 신호선이 전기적으로 접속되고, 설정전류가 전류원으로부터 신호선에 공급된다.
이 전류원 회로군(1301)이나 아날로그 스위치군(1302)과 같이 , 전류원이나 아날로그 스위치를 모아서 설치함으로써, 아날로그 스위치와 전류원의 접속배선이 번잡해지는 것을 피할 수 있다. 더욱이 전류원 회로군(1301) 사이나 아날로그 스위치 군(1302) 사이의 불균일성을 해소하기 위해서, 제2의 스위칭회로를 전류원 회로군과 아날로그 스위치군의 사이에 배치해도 좋다. 또, 전류원 회로군이 가지는 전류원이나 아날로그 스위치군이 가지는 아날로그 스위치는 복수라면 몇 개라도 상관없다.
(실시형태11)
본 실시형태에서는 전류원 회로가 설정동작을 행하는 동작방법과, 전류원과 출력선(예를 들면, 신호선이며, 이하 신호선으로 설명한다)과의 전기적인 접속을 스위칭하는 동작방법을 가지는 회로의 구동방법에 관하여 설명한다.
먼저 구동방식에 주목하면, 구동방식은 1프레임 기간을 분할하지 않는 구동방식(여기에서는 풀 프레임 방식이라고 기재한다)과, 1프레임 기간을 복수의 서브프레임으로 분할하는 구동방식(여기에서는 서브프레임 방식이라고 기재한다)이 있다. 본 실시형태에서는 풀 프레임 방식에 대해서, 도14를 사용하여 설명한다.
도14(A)에는 주사선(Gate Line)이 1행째(1st)부터 최종행째(last)까지 선택되어 있는 프레임 기간Fl∼F3과, 각 프레임 기간에 있어서 화소에 전류(설정전류)가 입력되는 기록기간Ta와, 각 프레임 기간의 최초 또는 최후로 설정된(도14에서는 최후로 설정됨) 기간Tc가 기재되어 있다.
도14(B)에는 신호입력선A(1)∼A(l+2)와, A(l)b∼A(l+2)b에 입력되는 신호의 High 또는 Low의 타이밍(파형)이 기재되어 있다. 또, 신호입력선A(l), A(l+1), A(l+2)에 입력되는 신호와, 신호입력선A(l)b, A(l+1)b, A(l+2)b에 입력되는 신호는 각각 반전신호다. 그리고, 신호입력선에 입력되는 신호가 스위칭되는 기간(타이밍)은 기간Tc로 각각 설정되어 있다.
도14(C)에는 전류원 회로가 설정동작을 행하는 동작방법, 즉 전류원에 입력되는 설정신호(signal)의 High 또는 Low의 타이밍(파형)이 기재되어 있다. 설정신호가 High가 될 때, 각 전류원에의 설정동작이 행해진다. 또 각 전류원에의 설정동작을 순차적으로 행한 경우, 모든 전류원에의 설정이 완료하지 않는 경우에는, 복수의 프레임 기간의 기간Tc에서 합쳐서 행하면 좋다.
또 각 프레임에 있어서, 임의의 장소(열)의 전류원의 설정을 행해도 좋다. 예를 들면 도14(C)에 있어서 1프레임째의 기간Tc에서는 i열째의 전류원, 2프레임째의 기간Tc에서는 j열째의 전류원, 3프레임째의 기간Tc에서는 k열째의 전류원에 High의 설정신호를 입력하고, 설정동작을 행해도 관계없다.
그리고, 프레임 기간Fl에서는 신호입력선A(l) 및 A(l)b가 선택되고, 이것들과 접속되어 있는 아날로그 스위치가 온이 되고, 온이 된 아날로그 스위치와 접속되어 있는 전류원과 신호선이 전기적으로 접속된다. 그리고, 기록기간Ta에서는 각 전류원이 전기적으로 접속된 신호선에 전류(설정전류)가 출력되고, 기간Tc에서는 설정신호가 입력되어, 각 전류원에의 설정동작이 행해진다. 이때 설정동작이 행해지는 전류원은 어떤 전류원이라도 좋고, 몇 개라도 상관없다.
다음으로 프레임 기간F2에서는 신호입력선A(l+1) 및 A(l+1)b가 선택되고, 이것들과 접속되어 있는 아날로그 스위치가 온이 되고, 온이 된 아날로그 스위치와 접속되어 있는 전류원과 신호선이 전기적으로 접속된다. 그리고, 기록기간Ta에서는 각 전류원이 전기적으로 접속된 신호선에 전류(설정전류)가 출력되고, 기간Ta에서 는 설정신호가 입력되어, 각 전류원에의 설정동작이 행해진다. 이때 설정동작이 행해지는 전류원은 어떤 전류원이라도 좋고, 몇 개라도 상관없다.
다음으로, 프레임 기간F3에서는 신호입력선A(l+2) 및 A(l+2)b가 선택되고, 이것들과 접속되어 있는 아날로그 스위치가 온이 되고, 온이 된 아날로그 스위치와 접속되어 있는 전류원과 신호선이 전기적으로 접속된다. 그리고, 기록기간Ta에서는 각 전류원이 전기적으로 접속된 신호선에 전류(설정전류)가 출력되고, 기간Tc에서는 설정신호가 입력되어, 각 전류원에의 설정동작이 행해진다. 이때 설정동작이 행해지는 전류원은 어떤 전류원이라도 좋고, 몇 개라도 상관없다.
또한 기간Tc에 있어서, 전류원에의 설정동작을 행하는 동작(타이밍)과, 스위칭회로에 의한 전기적인 접속의 스위칭을 행하는 동작(타이밍)은 동시에 행해도 좋고, 어느 하나를 먼저 행해도 좋다. 또 기간Tc를 설정하는 위치나 길이는 특별하게 한정되지 않지만, 기록기간과 겹치지 않도록 설정할 필요가 있다.
이상과 같이, 짧은 기간Tc에서 스위칭동작이나 설정동작을 행하는 동작방법에 의해, 가령 설정전류가 불균일하더라도, 인간의 눈에는 표시가 균일화돼서 보인다. 따라서, 본 발명의 신호선 구동회로의 구동방법에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
(실시형태12)
다음에 본 실시형태에서는, 서브프레임 방식에 있어서의 전류원 회로가 설정동작을 행하는 동작방법과, 전류원과 출력선(예를 들면, 신호선이며, 이하 신호선으로 설명한다)의 전기적인 접속을 스위칭하는 동작방법을 가지는 회로의 구동방법에 대해서, 도 15를 사용하여 설명한다
도15(A)에는 주사선(Gate Line)이 1행째(1st)부터 최종행째(last)까지 선택되어 있는 프레임 기간을 3개로 분할한 서브프레임SFl, SF2, SF3을 가지는 프레임 기간Fl, F2와, 각 서브프레임 기간에 있어서, 화소에 전류(설정전류)가 입력되는 기록기간Tal, Ta2, Ta3과, 각 서브프레임 기간의 최초 또는 최후로 설정된(도15에서는 프레임의 최후로 설정됨) 기간Tcl, Tc2, Tc3이 기재되어 있다.
도15(B)에는 스위칭회로에 있어서의 신호입력선A(1)로부터 A(1+2)에 입력되는 신호의 High 또는 Low의 타이밍(파형)이 기재되어 있다. 또 도15(B)에는 도면에는 나타내지 않았지만, 도14와 마찬가지로, 신호입력선A(l), A(1+1), A(l+2)의 반전신호가 신호입력선A(l)b, A(l+1)b, A(l+2)b에 입력되어 있다. 그리고, 신호입력선에 입력되는 신호가 스위칭되는 기간(타이밍)은 기간Tcl∼Tc3으로 각각 설정된다.
또한, 도15(B)'에는 신호입력선에 입력되는 신호의 High 또는 Lowe가 입력되는 순서, 즉 신호입력선을 선택하는 순서가 다른 예가 기재되어 있다. 도15(B)와 같이, 서브프레임 기간SFl로부터 SF3에 있어서, 신호입력선을 선택하는 순서를 고정(각 프레임의 SFl에서는 모두 A(l)이 온, SF2에서는 모두 A(l+1)이 온, SF3에서는 모두 A(l+2)가 온)한 동작방법에 비해서, 도15(B)'과 같이, 서브프레임 기간마다 신호입력선을 선택하는 순서를 다르게 하는 동작방법은, 보다 설정전류의 불균일성을 억제하고, 균일한 표시를 얻는 것이 가능해진다.
도15(C)에는 전류원 회로가 설정동작을 행하는 동작방법, 즉 전류원에 입력 되는 설정신호(signal)의 High 또는 Low의 타이밍(파형)이 기재되어 있다. 도15(C)에서는, 각 서브프레임에만 High의 설정정호가 입력되어 있다.
또한 도15(C)'에는 도15(C)와 달리, 각 서브프레임 기간SFl∼SF3에 있어서, High의 설정정호가 입력되어 있다.
이렇게, 서브프레임 방식을 사용했을 경우, 풀 프레임 방식을 사용했을 경우에 비하여, 기록기간 이외의 기간이 길어지기 때문에, 신호전류를 설정하는 기간을 길게 설정할 수 있음을 알 수 있다. 또 도15(C)'의 동작방법에 있어서, High의 설정신호가 입력되는 기간의 길이가 가장 길어진다.
또 본 실시형태는 도14 와 마찬가지로, 각 서브프레임에 있어서, 임의의 장소(열)의 전류원의 설정을 행해도 좋다. 또한 각 전류원에의 설정동작을 순차적으로 행했을 경우, 모든 전류원에의 설정이 완료하지 않는 경우에는, 복수의 서브프레임 기간의 기간Tc에서 맞춰서 행하면 좋다.
또, 도15(B) 또는 (B)'에 나타내는 신호입력선의 동작방법과, 도15(C),(C)'에 나타내는 설정신호의 동작방법은 어떻게 조합해도 좋다.
또한 설정신호의 High의 입력되는 기간은, 기간Tcl∼Tc3과 겹치지 않도록 설정해도 좋다. 이 경우, 전류원 회로에의 설정동작을 끝낸 후에, 스위칭회로에 의해 전류원 회로와 신호선의 전기적인 접속을 스위칭할 수 있고, 회로의 오동작이 적어지고, 확실하게 화소에 전류(설정전류)를 입력할 수 있다.
이렇게, 서브프레임 방식으로 구동을 행했을 경우, 신호전류를 설정하는 기간을 길게 할 수 있고, 정확한 설정전류를 공급할 수 있다.
(실시형태13)
본 실시형태에서는 실시형태 7과 같이 신호선 구동회로를 2개 설치했을 경우의 전류원 회로가 설정동작을 행하는 동작방법과, 전류원과 출력선(예를 들면, 신호선이며, 이하 신호선으로 설명한다)과의 전기적인 접속을 스위칭하는 동작방법을 가지는 회로의 구동방법에 대해서 설명한다.
실시형태7에 나타나 있는 바와 같은 신호선 구동회로에서는 도14 및 도15에 있어서의 High의 설정신호의 타이밍을 두 개(예를 들면 전반과 후반)로 분할하고, 한쪽에서는 제1의 신호선 구동회로가 가지는 전류원의 설정을 행하고, 다른 쪽에서는 제2의 신호선 구동회로가 가지는 전류원의 설정을 행하면 좋다.
그 밖의 신호입력선이나 설정신호의 동작방법은 실시형태10 또는 11에서 설명한 것과 같으므로, 여기에서의 설명은 생략한다.
본 실시형태의 동작방법에 의해, 신호전류의 불균일성을 거의 완전하게 제거할 수 있다. 따라서, 실시형태의 신호선 구동회로의 구동방법에 의해, 발광장치의 표시 얼룩짐을 거의 완전하게 해소할 수 있다.
(실시형태14)
본 실시형태에서는 화소부에 설정되는 화소의 회로의 구성 예에 대해서 도16을 이용하여 설명한다.
도16(A)의 화소는 신호선(1601), 제1 및 제2의 주사선(1602,1603), 전원선 (1604), 스위칭용의 제1트랜지스터(1605), 유지용의 제2트랜지스터(1606), 구동용의 제3트랜지스터(1607), 변환 구동용의 제4트랜지스터(1608), 용량소자(1609), 발광소자(1610)를 가진다. 또 각 신호선은 전류원 회로(1640)에 접속되어 있다.
그리고, 제1트랜지스터(1605)의 게이트 전극은 제1의 주사선(1602)에 접속되고, 제1의 전극은 신호선(1601)에 접속되며, 제2의 전극은 제3트랜지스터(1607)의 제1의 전극과, 제4트랜지스터(1608)의 제1의 전극에 접속되어 있다. 제2트랜지스터(1606)의 게이트전극은 제2의 주사선(1603)에 접속되고, 제1의 전극은 제1트랜지스터(1605)의 제2의 전극과, 제4트랜지스터(1608)의 제1의 전극에 접속되며, 제2의 전극은 제3트랜지스터(1607)의 게이트 전극과, 제4트랜지스터(1608)의 게이트 전극에 접속되어 있다. 제3트랜지스터(1607)의 제2의 전극은 전원선(1604)에 접속되고, 제4트랜지스터(1608)의 제2의 전극은 발광소자(1610)의 한쪽 전극에 접속되어 있다. 용량소자(1609)는 제4트랜지스터(1608)의 게이트 전극과 제2의 전극과의 사이에 접속되어 제4트랜지스터(1608)의 게이트-소스 간 전압을 유지한다. 전원선(1604) 및 발광소자(1610)의 다른 쪽 전극에는 각각 소정의 전위가 입력되어, 서로 전위차를 가진다.
도16(B)의 화소는 신호선(1611), 제1 및 제2의 주사선(1612,1613), 전원선(1614), 스위칭용의 제1트랜지스터(1615), 유지용의 제2트랜지스터(1616), 구동용의 제3트랜지스터(1617), 변환 구동용의 제4트랜지스터(1618), 용량소자(1619), 발광소자(1620)를 가진다. 또 각 신호선은 전류원 회로(1641)에 접속되어 있다.
그리고, 제1트랜지스터(1615)의 게이트 전극은 제1의 주사선(1612)에 접속되 고, 제1의 전극은 신호선(1611)에 접속되며, 제2의 전극은 제3트랜지스터(1617)의 제1의 전극과, 제4트랜지스터(1618)의 제1의 전극에 접속되어 있다. 제2트랜지스터(1616)의 게이트 전극은 제2의 주사선(1613)에 접속되고, 제1의 전극은 제3트랜지스터(1617)의 제1의 전극에 접속되며, 제2의 전극은 제4트랜지스터(1618)의 게이트 전극과, 제4트랜지스터(1618)의 게이트 전극에 접속되어 있다. 제4트랜지스터(1618)의 제2의 전극은, 전원선1614에 접속되어, 제3트랜지스터1617의 제2의 전극은, 발광소자1620의 일방의 전극에 접속되어 있다.용량소자1619은, 제4트랜지스터1618의 게이트 전극과 제2의 전극과의 사이에 접속되어, 제4트랜지스터(1618)의 게이트-소스 간 전압을 유지한다. 전원선(1614) 및 발광소자(1620)의 다른 쪽 전극에는 각각 소정의 전위가 입력되어, 서로 전위차를 가진다.
도16(C)의 화소는 비디오선(1621), 제1의 주사선(1622), 제2의 주사선(1623), 제3의 주사선(1635), 제1의 전원선(1624), 제2의 전원선(전류선)(1638), 스위칭용의 제1트랜지스터(1625), 소거용의 제2트랜지스터(1626), 구동용의 제3트랜지스터(1627), 용량소자(1628), 전류원용의 제4트랜지스터(1629), 커런트 미러 회로의 제5트랜지스터(1630), 용량소자(1631), 전류입력용의 제6트랜지스터(1632), 유지용의 제7트랜지스터(1633), 발광소자(1636)를 가진다. 또 각 신호선은 전류원 회로(1641)에 접속되어 있다.
그리고, 제1트랜지스터(1625)의 게이트 전극은 제1의 주사선(1622)에 접속되고, 제1트랜지스터(1625)의 제1의 전극은 비디오선(1621)에 접속되며, 제1트랜지스터(1625)의 제2의 전극은 제3트랜지스터(1627)의 게이트 전극과, 제2트랜지스터 (1626)의 제1의 전극에 접속되어 있다. 제2트랜지스터(1626)의 게이트 전극은 제2의 주사선(1623)에 접속되고, 제2트랜지스터(1626)의 제2의 전극은 제1의 전원선(1624)에 접속되어 있다. 제3트랜지스터의 제1의 전극은 발광소자(1636)의 한쪽 전극에 접속되고, 제3트랜지스터(1627)의 제2의 전극은 제4트랜지스터(1629)의 제1의 전극에 접속되어 있다. 제4트랜지스터(1629)의 제2의 전극은 제1의 전원선(1624)에 접속되어 있다. 용량소자(1631)의 한쪽 전극은 제4트랜지스터(1629)의 게이트 전극 및 제5트랜지스터(1630)의 게이트 전극에 접속되고, 다른 쪽 전극은 제1의 전원선(1624)에 접속되어 있다. 제5트랜지스터(1630)의 제1의 전극은 제1의 전원선(1624)에 접속되고, 제5트랜지스터(1630)의 제2의 전극은 제6트랜지스터(1632)의 제1의 전극에 접속되어 있다. 제6트랜지스터(1632)의 제2의 전극은 제2의 전원선(1638)에 접속되고, 제6트랜지스터(1632)의 게이트 전극은 제3의 주사선(1635)에 접속되어 있다. 제7트랜지스터(1633)의 게이트 전극은 제3의 주사선(1635)에 접속되고, 제7트랜지스터(1633)의 제1전극은 제2의 전원선(전류선)(1638)에 접속되고, 제7트랜지스터(1633)의 제2의 전극은 제4트랜지스터(1629)의 게이트 전극 및 제5트랜지스터(1630)의 게이트 전극에 접속되어 있다. 제1의 전원선(1624) 및 발광소자(1636)의 다른 쪽 전극에는 각각 소정의 전위가 입력되어, 서로 전위차를 가진다.
이러한 트랜지스터의 불균일성을 억제하는 화소구성과, 전류원에 의해, 표시 얼룩짐이 없고, 보다 고정밀도인 화상을 표시하는 발광장치를 제공할 수 있다.
[실시예]
(실시예1)
본 실시예에서는 본 발명의 발광장치의 구성에 대해서 도17을 사용하여 설명한다.
본 발명의 발광장치는 기판(431) 상에, 복수의 화소가 매트릭스 모양으로 배치된 화소부(432)를 가지고, 화소부(432)의 주변에는, 본 발명의 신호선 구동회로(433), 제1의 주사선 구동회로(434) 및 제2의 주사선 구동회로(435)를 가진다. 도17(A)에 있어서는, 신호선 구동회로(433)와, 2조의 주사선 구동회로(434,435)를 가지고 있지만, 본 발명은 이것에 한정되지 않고, 화소의 구성에 따라 임의로 설계할 수 있다. 또 신호선 구동회로(433)와, 제1의 주사선 구동회로(434) 및 제2의 주사선 구동회로(435)에는 FPC(436)를 거쳐서 외부로부터 신호가 공급된다.
제1의 주사선 구동회로(434) 및 제2의 주사선 구동회로(435)의 구성에 대해서 17(B)를 사용하여 설명한다. 제1의 주사선 구동회로(434) 및 제2의 주사선 구동회로(435)는 시프트 레지스터(437), 버퍼(438)를 가진다. 동작을 간단하게 설명하면 시프트 레지스터(437)는 클록신호(G-CLK), 스타트 펄스(S-SP) 및 클록반전신호(G-CLKb)에 따라서, 순차적으로 샘플링 펄스를 출력한다. 그 후 버퍼(438)에서 증폭된 샘플링 펄스는 주사선에 입력되어서 1행씩 선택상태로 해나간다. 그리고 선택된 주사선에 의해, 제어되고 있는 화소에 순차적으로 신호선으로부터 신호전류가 기록된다.
또한 시프트 레지스터(437)와 버퍼(438)의 사이에는 레벨 시프터 회로를 배치한 구성으로 해도 좋다. 레벨 시프터 회로를 배치함으로써, 전압진폭을 크게 할 수 있다.
또한 본 발명의 신호선 구동회로에 설치되는 전류원의 배치는 일직선으로 되어 있지 않아도 좋고, 신호선 구동회로 내에서 벗어나서 배치되어 있어도 좋다. 또한 신호선 구동회로가 화소부를 거쳐서 대칭으로 2개가 설치되어도 좋다. 이렇게 대칭으로 설치된 신호선 구동회로는 신호선 구동회로의 전류원 회로나 기타 회로 및 배선수가 반감되기 때문에, 회로끼리의 밀도가 반감되고, 제조시의 수율은 향상된다. 즉 본 발명의 신호선 구동회로는 스위칭수단을 거쳐서 전류원 회로와 신호선에 접속되면 좋고, 전류원 회로의 배치나 접속되는 신호선의 배치에는 한정되지 않는다.
(실시예2)
본 실시예에서는 컬러표시를 행할 경우의 방안에 대해서 서술한다.
발광소자가 유기EL소자인 경우, 발광소자에 같은 크기의 전류를 흘려도, 색에 따라서 그 휘도가 다른 경우가 있다. 또한 발광소자가 경시적인 요인 등에 의해 열화된 경우, 그 열화의 정도는 색에 따라 다르다. 그 때문에 발광소자를 사용한 발광장치에 있어서, 컬러표시를 행하는 때는 그 white 밸런스를 조절하기 위해서 다양한 방안이 필요하다.
가장 단순한 방법은 화소에 입력하는 전류의 크기를 색에 따라 바꾸는 것이다. 그 외에는 레퍼런스용 정전류원의 전류의 크기를 색에 따라 바꾸면 좋다.
그 밖의 방법으로서는 화소, 신호선 구동회로, 레퍼런스용 정전류원 등에 있 어서, 도3(C)∼도3(E)에 나타내는 회로를 사용하는 것이다. 도3(C)∼도3(E)의 회로에 있어서, 커런트 미러 회로를 구성하는 2개의 트랜지스터의 W/L의 비율을 색에 따라 바꾼다. 이것에 의해, 화소에 입력하는 전류의 크기가 색에 따라 바꿀 수 있다.
또 다른의 방법으로서는 점등 기간의 길이를 색에 따라 바꾸는 것이다. 이것은 시간계조방식을 사용하고 있을 경우나, 또는 사용하지 않고 있을 경우의 어느 경우에도 적용할 수 있다. 본 방법에 의해, 각 화소의 휘도를 조절할 수 있다.
이상과 같은 방법을 사용함으로써, 또는 조합해서 사용함으로써, white 밸런스를 용이하게 조절할 수 있다.
(실시예3)
본 발명의 발광장치를 사용한 전자기기로서, 비디오카메라, 디지털 카메라, 고글형 디스플레이(헤드 마운트 디스플레이), 내비게이션시스템, 음향재생장치(카오디오, 오디오 콤포넌트 등), 노트북 PC, 게임기기, 휴대정보단말(모바일 컴퓨터, 휴대전화, 휴대형 게임기 또는 전자서적 등), 기록매체를 구비한 화상재생장치(구체적으로는 Digital Versatile Disc(DVD)등의 기록매체를 재생하고, 그 화상을 표시할 수 있는 디스플레이를 구비한 장치) 등을 들 수 있다. 특히, 경사 방향으로부터 화면를 보는 기회가 많은 휴대정보단말은 시야각의 넓이가 중요시되고 있기 때문에, 발광장치를 사용하는 것이 바람직하다. 그 전자기기들의 구체적인 예를 도18에 나타낸다.
도18(A)는 발광장치이며, 케이스(2001), 지지대(2002), 표시부(2003), 스피커부(2004), 비디오입력단자(2005) 등을 포함한다. 본 발명의 발광장치는 표시부(2003)에 사용할 수 있다. 또 본 발명에 의해, 도18(A)에 나타내는 발광장치가 완성되어져 있다. 발광장치는 자발광형이기 때문에 백라이트가 필요 없고, 액정 모니터보다 더 얇은 표시부로 하는 것이 가능하다. 또, 발광장치에는 PC용、방송수신용, 광고 표시용 등의 모든 정보표시용 발광장치가 포함된다.
도18(B)는 디지털 스틸 카메라이며, 본체(2101), 표시부(2102), 수상부(2103), 조작키(2104), 외부접속포트(2105), 셔터(2106) 등을 포함한다. 본 발명의 발광장치는 표시부(2102)에 사용할 수 있다.
도18(C)는 노트북 PC이며, 본체(2201), 케이스(2202), 표시부(2203), 키보드(2204), 외부접속포트(2205), 포인팅 마우스(2206) 등을 포함한다. 본 발명의 발광장치는 표시부(2203)에 사용할 수 있다.
도18(D)는 모바일 컴퓨터이며, 본체(2301), 표시부(2302), 스위치(2303), 조작키(2304), 적외선포트(2305) 등을 포함한다. 본 발명의 발광장치는 표시부(2302)에 사용할 수 있다.
도18(E)는 기록매체를 구비한 휴대형의 화상재생장치(구체적으로는 DVD재생장치)이며, 본체(2401), 케이스(2402), 표시부A(2403), 표시부B(2404), 기록매체(DVD 등) 판독부(2405), 조작키(2406), 스피커부(2407) 등을 포함한다. 표시부A(2403)는 주로 화상정보를 표시하고, 표시부B(2404)는 주로 문자정보를 표시하는데, 본 발명의 발광장치는 이들 표시부A,B(2403,2404)에 사용할 수 있다. 또, 기록 매체를 구비한 화상재생장치에는 가정용 게임기기 등도 포함된다.
도18(F)는 고글형 디스플레이(해드 마운트 디스플레이)이며, 본체(2501), 표시부(2502), 암(arm)부(2503)를 포함한다. 본 발명의 발광장치는 표시부(2502)에 사용할 수 있다.
도18(G)는 비디오카메라이며, 본체(2601), 표시부(2602), 케이스(2603), 외부접속포트(2604), 리모트 컨트롤 수신부(2605), 수상부(2606), 배터리(2607), 음성입력부(2608), 조작키(2609) 등을 포함한다. 본 발명의 발광장치는 표시부(2602)에 사용할 수 있다.
여기에서 도18(H)는 휴대전화이며, 본체(2701), 케이스(2702), 표시부(2703), 음성입력부(2704), 음성출력부(2705), 조작키(2706), 외부접속포트(2707), 안테나(2708) 등을 포함한다. 본 발명의 발광장치는 표시부(2703)에 사용할 수 있다. 또, 표시부(2703)은 흑색 배경에 백색의 문자를 표시함으로써 휴대전화의 소비전류를 억제할 수 있다.
또한, 장래에는 발광재료의 발광휘도가 높아지면, 출력한 화상정보를 포함하는 빛을 렌즈 등으로 확대 투영해서 프론트형 또는 리어형의 프로젝터에 사용하는 것도 가능해진다.
또한 상기 전자기기는 인터넷이나 CATV(케이블텔레비전) 등의 전자통신회선을 통하여 발신된 정보를 표시하는 것이 많아지고, 특히 동작화상정보를 표시하는 기회가 늘어나고 있다. 발광재료의 응답속도는 매우 높기 때문에, 발광장치는 동작화상표시에 바람직하다.
또한 발광장치는 발광하고 있는 부분이 전력을 소비하기 위해서, 발광부분이 극력 적어지도록 정보를 표시하는 것이 바람직하다. 따라서, 휴대정보단말, 특히 휴대전화나 음향재생장치와 같은 문자정보를 주로 하는 표시부에 발광장치를 사용할 경우에는, 비발광 부분을 배경으로 하여 문자정보를 발광부분으로 형성하도록 구동 하는 것이 바람직하다.
이상과 같이, 본 발명의 적용범위는 지극히 넓고, 모든 분야의 전자기기에 사용하는 것이 가능하다. 또 본 실시예의 전자기기는 실시예1로부터 13에 나타낸 모든 구성의 신호선 구동회로나 화소구조를 사용할 수 있다.

Claims (36)

  1. 설정신호에 의해 출력전류값을 제어하는 것이 가능한 복수의 전류원을 갖고,
    출력선과, 상기 복수의 전류원과의 사이에는, 상기 출력선과 상기 복수의 전류원과의 도통 상태와 비도통 상태를 스위칭하는 것이 가능한 스위칭 수단을 갖고,
    상기 출력선과 도통 상태로 되는 전류원은, 상기 복수의 전류원 중 적어도 3개의 전류원의 어느 것인 것을 특징으로 하는 전류원 회로.
  2. 삭제
  3. 설정신호에 의해 출력전류값을 제어하는 것이 가능한 복수의 전류원과, 시프트 레지스터와, 상기 시프트 레지스터에 전기적으로 접속된 제1의 래치회로와, 상기 제1의 래치회로에 전기적으로 접속된 제2의 래치회로를 갖는 신호선 구동회로로서,
    신호선과, 상기 복수의 전류원과의 사이에는, 상기 신호선과 상기 복수의 전류원과의 도통 상태와 비도통 상태를 스위칭하는 것이 가능한 스위칭수단을 갖고,
    상기 설정신호는 상기 시프트 레지스터에 의거하여 설정되고,
    상기 신호선과 도통 상태로 되는 전류원은, 상기 복수의 전류원 중 적어도 3개의 전류원의 어느 것인 것을 특징으로 하는 신호선 구동회로.
  4. 설정신호에 의해 출력전류값을 제어하는 것이 가능한 복수의 전류원과, 시프트 레지스터와, 상기 시프트 레지스터에 전기적으로 접속된 제1의 래치회로와, 상기 제1의 래치회로에 전기적으로 접속된 제2의 래치회로를 갖는 신호선 구동회로로서,
    신호선과, 상기 복수의 전류원과의 사이에는, 상기 신호선과 상기 복수의 전류원과의 도통 상태와 비도통 상태를 스위칭하는 것이 가능한 스위칭수단을 갖고,
    상기 복수의 전류원의 하나와 상기 스위칭수단 사이에 스위치를 갖고,
    상기 설정신호는 상기 시프트 레지스터에 의거하여 설정되고,
    상기 스위치는 상기 제2의 래치회로로부터의 신호에 의해 제어되고,
    상기 신호선과 도통 상태로 되는 전류원은, 상기 복수의 전류원 중 적어도 3개의 전류원의 어느 것인 것을 특징으로 하는 신호선 구동회로.
  5. 설정신호에 의해 출력전류값을 제어하는 것이 가능한 복수의 전류원과, 시프트 레지스터와, 상기 시프트 레지스터에 전기적으로 접속된 제1의 래치회로와, 상기 제1의 래치회로에 전기적으로 접속된 제2의 래치회로를 갖는 신호선 구동회로로서,
    신호선과, 상기 복수의 전류원과의 사이에는, 상기 신호선과 상기 복수의 전류원과의 도통 상태와 비도통 상태를 스위칭하는 것이 가능한 스위칭수단을 갖고,
    상기 설정신호는 제2의 래치회로에 의거하여 설정되고,
    상기 신호선과 도통 상태로 되는 전류원은, 상기 복수의 전류원 중 적어도 3개의 전류원의 어느 것인 것을 특징으로 하는 신호선 구동회로.
  6. 설정신호에 의해 출력전류값을 제어하는 것이 가능한 복수의 전류원과, 시프트 레지스터와, 상기 시프트 레지스터에 전기적으로 접속된 제1의 래치회로와, 상기 제1의 래치회로에 전기적으로 접속된 제2의 래치회로를 갖는 신호선 구동회로로서,
    신호선과, 상기 복수의 전류원과의 사이에는, 상기 신호선과 상기 복수의 전류원과의 도통 상태와 비도통 상태를 스위칭하는 것이 가능한 스위칭수단을 갖고,
    상기 복수의 전류원의 하나와 상기 스위칭수단 사이에 스위치를 갖고,
    상기 설정신호는 제2의 래치회로에 의거하여 설정되고,
    상기 스위치는 상기 제2의 래치회로로부터의 신호에 의해 제어되고,
    상기 신호선과 도통 상태로 되는 전류원은, 상기 복수의 전류원 중 적어도 3개의 전류원의 어느 것인 것을 특징으로 하는 신호선 구동회로.
  7. 설정신호에 의해 출력전류값을 제어하는 것이 가능한 복수의 전류원과, 제1의 시프트 레지스터와, 제2의 시프트 레지스터와, 상기 제2의 시프트 레지스터에 전기적으로 접속된 제1의 래치회로와, 상기 제1의 래치회로에 전기적으로 접속된 제2의 래치회로를 갖는 신호선 구동회로로서,
    신호선과, 상기 복수의 전류원과의 사이에는, 상기 신호선과 상기 복수의 전류원과의 도통 상태와 비도통 상태를 스위칭하는 것이 가능한 스위칭수단을 갖고,
    상기 설정신호는 상기 제1의 시프트 레지스터에 의거하여 설정되고,
    상기 신호선과 도통 상태로 되는 전류원은, 상기 복수의 전류원 중 적어도 3개의 전류원의 어느 것인 것을 특징으로 하는 신호선 구동회로.
  8. 설정신호에 의해 출력전류값을 제어하는 것이 가능한 복수의 전류원과, 제1의 시프트 레지스터와, 제2의 시프트 레지스터와, 상기 제2의 시프트 레지스터에 전기적으로 접속된 제1의 래치회로와, 상기 제1의 래치회로에 전기적으로 접속된 제2의 래치회로를 갖는 신호선 구동회로로서,
    신호선과, 상기 복수의 전류원과의 사이에는, 상기 신호선과 상기 복수의 전류원과의 도통 상태와 비도통 상태를 스위칭하는 것이 가능한 스위칭수단을 갖고,
    상기 복수의 전류원의 하나와 상기 스위칭수단 사이에 스위치를 갖고,
    상기 설정신호는 상기 제1의 시프트 레지스터에 의거하여 설정되고,
    상기 스위치는 상기 제2의 래치회로로부터의 신호에 의해 제어되고,
    상기 신호선과 도통 상태로 되는 전류원은, 상기 복수의 전류원 중 적어도 3개의 전류원의 어느 것인 것을 특징으로 하는 신호선 구동회로.
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 제 3 항 내지 제 8 항 중 어느 한 항에 있어서,
    상기 스위칭수단은 복수의 아날로그 스위치를 갖고, 상기 전류원은 상기 아날로그 스위치를 통하여 상기 신호선과 접속되는 것을 특징으로 하는 신호선 구동회로.
  14. 제 3 항 내지 제 8 항 중 어느 한 항에 있어서,
    상기 스위칭수단은 상기 신호선마다 3개의 아날로그 스위치를 갖고, 상기 3개의 아날로그 스위치는 각각 다른 상기 전류원과 접속되는 것을 특징으로 하는 신호선 구동회로.
  15. 제 3 항 내지 제 8 항 중 어느 한 항에 있어서,
    상기 스위칭수단은 복수의 아날로그 스위치로 구성되는 아날로그 스위치군과, 상기 복수의 전류원으로 구성되는 전류원 회로군을 갖는 것을 특징으로 하는 신호선 구동회로.
  16. 제 3 항 내지 제 8 항 중 어느 한 항에 기재된 신호선 구동회로를 갖는 발광장치.
  17. 제 3 항 내지 제 8 항 중 어느 한 항에 기재된 신호선 구동회로 2개와, 화소부를 갖는 발광장치로서,
    상기 2개의 신호선 구동회로는, 각각 갖는 전류원으로부터 공급되는 전류의 차이만큼을 상기 화소부에 입력하는 기능을 갖는 것을 특징으로 하는 발광장치.
  18. 제 3 항 내지 제 8 항 중 어느 한 항에 기재된 신호선 구동회로와, 화소부를 갖는 발광장치로서,
    상기 화소부는 복수의 상기 신호선과, 복수의 주사선이 매트릭스 모양으로 배열되고, 상기 신호선과 상기 주사선과의 교점에 발광소자를 갖고,
    상기 신호선으로부터의 전류를 제어하는 스위칭용 트랜지스터와,
    상기 발광소자에 흐르는 전류를 제어하는 전류제어용 트랜지스터를 갖는 것을 특징으로 하는 발광장치.
  19. 복수의 전류원과, 상기 복수의 전류원의 전류를 설정하는 수단과, 상기 설정된 전류가 흐르는 복수의 신호선과, 상기 복수의 신호선 중 하나의 신호선과 상기 복수의 전류원과의 사이에 설치된 스위칭수단을 갖는 신호선 구동회로의 구동방법으로서,
    상기 하나의 신호선은, 상기 복수의 전류원 중 적어도 3개의 전류원의 어느것과 도통되고,
    상기 스위칭수단은 일정기간마다 상기 신호선과 도통 상태로 되는 전류원을 상기 적어도 3개의 전류원의 사이에서 스위칭하는 것을 특징으로 하는 신호선 구동회로의 구동방법.
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
  27. 삭제
  28. 출력선과 복수의 전류원을 갖고,
    상기 출력선과, 상기 복수의 전류원과의 사이에는, 상기 출력선과 상기 복수의 전류원과의 도통 상태와 비도통 상태를 스위칭하는 것이 가능한 스위칭 수단을 갖고,
    상기 출력선과 도통 상태로 되는 전류원은, 상기 복수의 전류원 중 적어도 3개의 전류원의 어느 것인 것을 특징으로 하는 전류원 회로.
  29. 제 1 항에 있어서,
    상기 복수의 전류원은 각각, 제1의 스위치와, 제2의 스위치와, 제1의 트랜지스터와 , 제2의 트랜지스터를 갖고,
    상기 제1의 트랜지스터 및 상기 제2의 트랜지스터는, 동일한 도전형이며,
    상기 제1의 스위치 및 상기 제2의 스위치는, 각각 한 쌍의 단자를 갖고,
    상기 제1의 스위치는, 한쪽의 단자가 정전류원에 접속되고, 다른 쪽의 단자가 상기 제2의 스위치의 한쪽의 단자, 상기 제1의 트랜지스터의 소스 또는 드레인의 한쪽, 및 상기 제2의 트랜지스터의 소스 또는 드레인의 한쪽에 접속되고,
    상기 제2의 스위치는, 다른 쪽의 단자가 상기 제1의 트랜지스터의 게이트 및 상기 제2의 트랜지스터의 게이트에 접속되고,
    상기 제1의 트랜지스터는, 소스 또는 드레인의 다른 쪽이 전원에 접속되고,
    상기 제2의 트랜지스터는, 소스 또는 드레인의 다른 쪽이 상기 스위칭 수단에 접속되고,
    상기 제1의 스위치 및 상기 제2의 스위치는, 상기 설정신호에 의해 도통 상태와 비도통 상태가 제어되는 것을 특징으로 하는 전류원 회로.
  30. 제 28 항에 있어서,
    상기 복수의 전류원은 각각, 제1의 스위치와, 제2의 스위치와, 제1의 트랜지스터와, 제2의 트랜지스터를 갖고,
    상기 제1의 트랜지스터 및 상기 제2의 트랜지스터는, 동일한 도전형이며,
    상기 제1의 스위치 및 상기 제2의 스위치는, 각각 한 쌍의 단자를 갖고,
    상기 제1의 스위치는, 한쪽의 단자가 정전류원에 접속되고, 다른 쪽의 단자가 상기 제2의 스위치의 한쪽의 단자, 상기 제1의 트랜지스터의 소스 또는 드레인의 한쪽, 및 상기 제2의 트랜지스터의 소스 또는 드레인의 한쪽에 접속되고,
    상기 제2의 스위치는, 다른 쪽의 단자가 상기 제1의 트랜지스터의 게이트 및 상기 제2의 트랜지스터의 게이트에 접속되고,
    상기 제1의 트랜지스터는, 소스 또는 드레인의 다른 쪽이 전원에 접속되고,
    상기 제2의 트랜지스터는, 소스 또는 드레인의 다른 쪽이 상기 스위칭 수단에 접속되는 것을 특징으로 하는 전류원 회로.
  31. 제 30 항에 있어서,
    상기 제1의 트랜지스터 및 상기 제2의 트랜지스터는, 설정 신호에 의해 도통 상태와 비도통 상태가 제어되는 것을 특징으로 하는 전류원 회로.
  32. 제 29 항 또는 제 30 항에 있어서,
    상기 제 1의 트랜지스터 및 상기 제 2의 트랜지스터는, n채널형인 것을 특징으로 하는 전류원 회로.
  33. 제 1 항 또는 제 28 항에 있어서,
    상기 적어도 3개의 전류원은 인접한 적어도 3개의 전류원인 것을 특징으로 하는 전류원 회로.
  34. 제 3 항 내지 제 8 항 중 어느 한 항에 있어서,
    상기 복수의 전류원은 각각, 제1의 스위치와, 제2의 스위치와, 제1의 트랜지스터와, 제2의 트랜지스터를 갖고,
    상기 제1의 트랜지스터 및 상기 제 2의 트랜지스터는, 동일한 도전형이며,
    상기 제1의 스위치 및 상기 제 2의 스위치는, 각각 한 쌍의 단자를 갖고,
    상기 제1의 스위치는, 한쪽의 단자가 정전류원에 접속되고 다른 쪽의 단자가 상기 제2의 스위치의 한쪽의 단자, 상기 제1의 트랜지스터의 소스 또는 드레인의 한쪽, 및 상기 제2의 트랜지스터의 소스 또는 드레인의 한쪽에 접속되고,
    상기 제2의 스위치는, 다른 쪽의 단자가 상기 제1의 트랜지스터의 게이트 및 상기 제2의 트랜지스터의 게이트에 접속되고,
    상기 제1의 트랜지스터는, 소스 또는 드레인의 다른 쪽이 전원에 접속되고,
    상기 제2의 트랜지스터는, 소스 또는 드레인의 다른 쪽이 상기 스위칭 수단에 접속되고,
    상기 제1의 스위치 및 상기 제2의 스위치는, 상기 설정 신호에 의해 도통 상태와 비도통 상태가 제어되는 것을 특징으로 하는 신호선 구동회로.
  35. 제 34 항에 있어서,
    상기 제1의 트랜지스터 및 상기 제2의 트랜지스터는, n채널형인 것을 특징으로 하는 신호선 구동회로.
  36. 제 3 항 내지 제 8 항 중 어느 한 항에 있어서,
    상기 적어도 3개의 전류원은 인접한 적어도 3개의 전류원인 것을 특징으로 하는 신호선 구동회로.
KR1020057012957A 2003-01-17 2003-12-19 전류원 회로, 신호선 구동회로 및 그 구동방법과, 발광장치 KR101065659B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2003-00010427 2003-01-17
JP2003010427 2003-01-17

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020107028420A Division KR101102372B1 (ko) 2003-01-17 2003-12-19 반도체장치 및 발광 장치

Publications (2)

Publication Number Publication Date
KR20050101175A KR20050101175A (ko) 2005-10-20
KR101065659B1 true KR101065659B1 (ko) 2011-09-20

Family

ID=32767250

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020107028420A KR101102372B1 (ko) 2003-01-17 2003-12-19 반도체장치 및 발광 장치
KR1020057012957A KR101065659B1 (ko) 2003-01-17 2003-12-19 전류원 회로, 신호선 구동회로 및 그 구동방법과, 발광장치

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020107028420A KR101102372B1 (ko) 2003-01-17 2003-12-19 반도체장치 및 발광 장치

Country Status (7)

Country Link
US (2) US8659529B2 (ko)
EP (1) EP1585098A4 (ko)
JP (2) JP4170293B2 (ko)
KR (2) KR101102372B1 (ko)
CN (1) CN100437701C (ko)
AU (1) AU2003289447A1 (ko)
WO (1) WO2004066248A1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3923341B2 (ja) * 2002-03-06 2007-05-30 株式会社半導体エネルギー研究所 半導体集積回路およびその駆動方法
EP1585098A4 (en) 2003-01-17 2007-03-21 Semiconductor Energy Lab POWER SUPPLY, SIGNALING CONTROL, AND CORRESPONDING CONTROL METHOD AND LIGHT EMITTING DEVICE
US8350785B2 (en) * 2003-09-12 2013-01-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method of the same
ATE484051T1 (de) * 2004-06-01 2010-10-15 Lg Display Co Ltd Organische elektrolumineszenzanzeige und ansteuerverfahren dafür
US8013809B2 (en) 2004-06-29 2011-09-06 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method of the same, and electronic apparatus
JP5100993B2 (ja) * 2005-09-09 2012-12-19 ティーピーオー、ホンコン、ホールディング、リミテッド 液晶駆動回路およびこれを有する液晶表示装置
JP2007133351A (ja) * 2005-10-12 2007-05-31 Canon Inc 表示装置、アクティブマトリクス装置およびそれらの駆動方法
US7851804B2 (en) * 2007-05-17 2010-12-14 Semiconductor Energy Laboratory Co., Ltd. Display device
WO2009082056A1 (en) * 2007-12-24 2009-07-02 Syncoam Co., Ltd Hybrid driving device and method of amoled panel using multi-analog gradation current
KR101160976B1 (ko) * 2010-07-19 2012-06-29 주식회사 글루칸 치주질환의 치료 또는 예방용 조성물
JP6819890B2 (ja) * 2018-04-23 2021-01-27 日亜化学工業株式会社 駆動回路及び処理装置
JPWO2021009591A1 (ko) 2019-07-12 2021-01-21
CN111354300A (zh) * 2019-08-14 2020-06-30 Tcl科技集团股份有限公司 一种驱动电路、驱动方法及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0137475B1 (ko) * 1988-09-12 1998-06-15 에프.제이.스미트 전류-소스 장치
JP2002351404A (ja) * 2001-03-22 2002-12-06 Semiconductor Energy Lab Co Ltd 表示装置の駆動方法
KR20030004774A (ko) * 2001-07-06 2003-01-15 엘지전자 주식회사 전류 구동형 표시소자의 구동 회로

Family Cites Families (120)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3696393A (en) * 1971-05-10 1972-10-03 Hughes Aircraft Co Analog display using light emitting diodes
NL7405441A (nl) * 1974-04-23 1975-10-27 Philips Nv Nauwkeurige stroombronschakeling.
JPS62122488A (ja) 1985-11-22 1987-06-03 Toshiba Corp X線撮影装置
JPH0542488Y2 (ko) * 1986-01-28 1993-10-26
US4967192A (en) * 1987-04-22 1990-10-30 Hitachi, Ltd. Light-emitting element array driver circuit
JP3026439B2 (ja) * 1989-01-19 2000-03-27 株式会社東芝 液晶ディスプレイ駆動装置
US5266936A (en) * 1989-05-09 1993-11-30 Nec Corporation Driving circuit for liquid crystal display
US5016070A (en) * 1989-06-30 1991-05-14 Texas Instruments Incorporated Stacked CMOS sRAM with vertical transistors and cross-coupled capacitors
JPH03287391A (ja) 1990-03-31 1991-12-18 Daikin Ind Ltd 直交座標ロボット
JPH0542488A (ja) 1990-09-04 1993-02-23 Masahisa Miura ロータリーホチキス
JPH06118913A (ja) 1992-08-10 1994-04-28 Casio Comput Co Ltd 液晶表示装置
JP3390214B2 (ja) 1993-07-19 2003-03-24 パイオニア株式会社 表示装置の駆動回路
US5594463A (en) * 1993-07-19 1997-01-14 Pioneer Electronic Corporation Driving circuit for display apparatus, and method of driving display apparatus
JP3442449B2 (ja) * 1993-12-25 2003-09-02 株式会社半導体エネルギー研究所 表示装置及びその駆動回路
TW280037B (en) * 1994-04-22 1996-07-01 Handotai Energy Kenkyusho Kk Drive circuit of active matrix type display device and manufacturing method
US5619228A (en) * 1994-07-25 1997-04-08 Texas Instruments Incorporated Method for reducing temporal artifacts in digital video systems
JP3156522B2 (ja) 1994-09-22 2001-04-16 凸版印刷株式会社 液晶表示装置用駆動回路
JPH08101669A (ja) 1994-09-30 1996-04-16 Semiconductor Energy Lab Co Ltd 表示装置駆動回路
JPH08106075A (ja) 1994-10-06 1996-04-23 Sharp Corp 表示駆動回路
DE69531441T2 (de) * 1994-12-20 2004-06-24 Seiko Epson Corp. Bildanzeigegerät
JPH09134149A (ja) * 1995-11-09 1997-05-20 Seiko Epson Corp 画像表示装置
US5805123A (en) * 1995-03-16 1998-09-08 Texas Instruments Incorporated Display panel driving circuit having an integrated circuit portion and a high power portion attached to the integrated circuit
JPH0981087A (ja) * 1995-09-18 1997-03-28 Toshiba Corp 液晶表示装置
JPH09101759A (ja) * 1995-10-04 1997-04-15 Pioneer Electron Corp 発光素子の駆動方法および駆動装置
KR100195501B1 (ko) * 1995-11-30 1999-06-15 김영남 레치형 전송기를 이용한 평판 표시기 데이타 구동 장치
US5719589A (en) * 1996-01-11 1998-02-17 Motorola, Inc. Organic light emitting diode array drive apparatus
JP3352876B2 (ja) * 1996-03-11 2002-12-03 株式会社東芝 出力回路及びこれを含む液晶表示器の駆動回路
JP3547561B2 (ja) * 1996-05-15 2004-07-28 パイオニア株式会社 表示装置
JPH09329806A (ja) * 1996-06-11 1997-12-22 Toshiba Corp 液晶表示装置
JPH1083166A (ja) 1996-09-09 1998-03-31 Matsushita Electron Corp 液晶表示装置の駆動回路とその制御方法
JP3795606B2 (ja) * 1996-12-30 2006-07-12 株式会社半導体エネルギー研究所 回路およびそれを用いた液晶表示装置
TW441136B (en) * 1997-01-28 2001-06-16 Casio Computer Co Ltd An electroluminescent display device and a driving method thereof
EP0978114A4 (en) 1997-04-23 2003-03-19 Sarnoff Corp PIXEL STRUCTURE WITH LIGHT EMITTING DIODE AND ACTIVE MATRIX AND METHOD
US6229506B1 (en) * 1997-04-23 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
JPH10312173A (ja) 1997-05-09 1998-11-24 Pioneer Electron Corp 画像表示装置
JP3102411B2 (ja) * 1997-05-29 2000-10-23 日本電気株式会社 有機薄膜el素子の駆動回路
TW381249B (en) * 1997-05-29 2000-02-01 Nippon Electric Co Driving circuits of organic thin film electric laser components
JP3375117B2 (ja) * 1997-06-11 2003-02-10 シャープ株式会社 半導体装置及びその製造方法、及び液晶表示装置
JP3287391B2 (ja) * 1997-07-17 2002-06-04 シャープ株式会社 半導体装置
JPH11183870A (ja) 1997-12-18 1999-07-09 Sony Corp 液晶パネルの駆動回路及び表示装置
JPH11231834A (ja) 1998-02-13 1999-08-27 Pioneer Electron Corp 発光ディスプレイ装置及びその駆動方法
US6037888A (en) * 1998-03-23 2000-03-14 Pmc-Sierra Ltd. High accuracy digital to analog converter combining data weighted averaging and segmentation
JP3252897B2 (ja) * 1998-03-31 2002-02-04 日本電気株式会社 素子駆動装置および方法、画像表示装置
US6268842B1 (en) * 1998-04-13 2001-07-31 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor circuit and semiconductor display device using the same
JP4081852B2 (ja) 1998-04-30 2008-04-30 ソニー株式会社 有機el素子のマトリクス駆動方法及び有機el素子のマトリクス駆動装置
GB9812742D0 (en) * 1998-06-12 1998-08-12 Philips Electronics Nv Active matrix electroluminescent display devices
JP3315652B2 (ja) * 1998-09-07 2002-08-19 キヤノン株式会社 電流出力回路
JP3800831B2 (ja) 1998-10-13 2006-07-26 セイコーエプソン株式会社 表示装置及び電子機器
JP2000194428A (ja) 1998-12-28 2000-07-14 Stanley Electric Co Ltd 有機el素子の駆動装置及び駆動方法
JP2000267164A (ja) 1999-03-15 2000-09-29 Fuji Photo Film Co Ltd レンズ沈胴式カメラおよびその制御方法
US6952194B1 (en) * 1999-03-31 2005-10-04 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP4627822B2 (ja) 1999-06-23 2011-02-09 株式会社半導体エネルギー研究所 表示装置
SG98413A1 (en) * 1999-07-08 2003-09-19 Nichia Corp Image display apparatus and its method of operation
JP2001034221A (ja) 1999-07-23 2001-02-09 Nippon Seiki Co Ltd 有機エレクトロルミネセンス素子の駆動回路
JP2001042827A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp ディスプレイ装置及びディスプレイパネルの駆動回路
JP2001042822A (ja) 1999-08-03 2001-02-16 Pioneer Electronic Corp アクティブマトリクス型表示装置
JP2001042847A (ja) 1999-08-03 2001-02-16 Canon Inc 情報処理システム、表示制御方法及び記憶媒体
JP4166015B2 (ja) 1999-08-05 2008-10-15 東芝松下ディスプレイテクノロジー株式会社 平面表示装置
JP2001056667A (ja) 1999-08-18 2001-02-27 Tdk Corp 画像表示装置
JP4806481B2 (ja) 1999-08-19 2011-11-02 富士通セミコンダクター株式会社 Lcdパネル駆動回路
JP3341735B2 (ja) * 1999-10-05 2002-11-05 日本電気株式会社 有機薄膜el表示装置の駆動装置とその駆動方法
US6351076B1 (en) * 1999-10-06 2002-02-26 Tohoku Pioneer Corporation Luminescent display panel drive unit and drive method thereof
JP2001147659A (ja) 1999-11-18 2001-05-29 Sony Corp 表示装置
US6339391B1 (en) * 1999-12-13 2002-01-15 Lsi Logic Corporation Method and apparatus for optimizing crossover voltage for differential pair switches in a current-steering digital-to-analog converter or the like
GB2357643A (en) * 1999-12-21 2001-06-27 Nokia Mobile Phones Ltd A mobile phone VCO with controlled output power level
US6606080B2 (en) 1999-12-24 2003-08-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device and electronic equipment
JP5088986B2 (ja) 1999-12-24 2012-12-05 株式会社半導体エネルギー研究所 表示装置
JP2001195042A (ja) * 2000-01-05 2001-07-19 Internatl Business Mach Corp <Ibm> 液晶パネル用ソース・ドライバ及びソース・ドライバ出力バラツキの平準化方法
US6331830B1 (en) * 2000-02-04 2001-12-18 Rockwell Technologies Llc Self-trimming current source and method for switched current source DAC
US7301520B2 (en) * 2000-02-22 2007-11-27 Semiconductor Energy Laboratory Co., Ltd. Image display device and driver circuit therefor
JP2001290469A (ja) 2000-04-06 2001-10-19 Nec Corp 液晶表示装置
JP2002062845A (ja) 2000-06-06 2002-02-28 Semiconductor Energy Lab Co Ltd 表示装置
TW502236B (en) * 2000-06-06 2002-09-11 Semiconductor Energy Lab Display device
JP4770001B2 (ja) 2000-06-22 2011-09-07 日本テキサス・インスツルメンツ株式会社 駆動回路及び電圧ドライバ
US6952228B2 (en) * 2000-10-13 2005-10-04 Canon Kabushiki Kaisha Image pickup apparatus
SG114502A1 (en) * 2000-10-24 2005-09-28 Semiconductor Energy Lab Light emitting device and method of driving the same
US7015882B2 (en) * 2000-11-07 2006-03-21 Sony Corporation Active matrix display and active matrix organic electroluminescence display
JP2003195815A (ja) 2000-11-07 2003-07-09 Sony Corp アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置
US6927753B2 (en) * 2000-11-07 2005-08-09 Semiconductor Energy Laboratory Co., Ltd. Display device
JP4353664B2 (ja) * 2000-11-07 2009-10-28 株式会社半導体エネルギー研究所 表示装置の駆動回路、表示装置及び電子機器
JP4552069B2 (ja) * 2001-01-04 2010-09-29 株式会社日立製作所 画像表示装置およびその駆動方法
JP2002215095A (ja) * 2001-01-22 2002-07-31 Pioneer Electronic Corp 発光ディスプレイの画素駆動回路
US6753654B2 (en) * 2001-02-21 2004-06-22 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and electronic appliance
JP4831874B2 (ja) * 2001-02-26 2011-12-07 株式会社半導体エネルギー研究所 発光装置及び電子機器
JP2002278497A (ja) 2001-03-22 2002-09-27 Canon Inc 表示パネル及びその駆動方法
US6693385B2 (en) * 2001-03-22 2004-02-17 Semiconductor Energy Laboratory Co., Ltd. Method of driving a display device
US6661180B2 (en) * 2001-03-22 2003-12-09 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, driving method for the same and electronic apparatus
TW522754B (en) * 2001-03-26 2003-03-01 Rohm Co Ltd Organic EL drive circuit and organic EL display device using the same
KR100456987B1 (ko) * 2001-04-10 2004-11-10 가부시키가이샤 히타치세이사쿠쇼 표시 데이터를 표시하기 위한 표시 장치 및 표시 구동 장치
TW504898B (en) * 2001-04-17 2002-10-01 Himax Tech Inc Distributed data signal converting device and method
US6590516B2 (en) * 2001-05-30 2003-07-08 Matsushita Electric Industrial Co., Ltd. Current steering type D/A converter
JP4982014B2 (ja) * 2001-06-21 2012-07-25 株式会社日立製作所 画像表示装置
US6667580B2 (en) * 2001-07-06 2003-12-23 Lg Electronics Inc. Circuit and method for driving display of current driven type
US6876350B2 (en) * 2001-08-10 2005-04-05 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic equipment using the same
US7233322B2 (en) 2001-08-22 2007-06-19 Asahi Kasei Microsystems Co., Ltd. Display panel drive circuit
JP5108187B2 (ja) 2001-08-22 2012-12-26 旭化成エレクトロニクス株式会社 ディスプレイパネル駆動回路
JP5102418B2 (ja) 2001-08-22 2012-12-19 旭化成エレクトロニクス株式会社 ディスプレイパネル駆動回路
CN100365688C (zh) * 2001-08-29 2008-01-30 日本电气株式会社 用于驱动电流负载器件的半导体器件及提供的电流负载器件
TWI239026B (en) * 2001-08-29 2005-09-01 Au Optronics Corp Plasma display panel structure and its driving method
JP4193452B2 (ja) 2001-08-29 2008-12-10 日本電気株式会社 電流負荷デバイス駆動用半導体装置及びそれを備えた電流負荷デバイス
JP3656580B2 (ja) 2001-08-29 2005-06-08 日本電気株式会社 発光素子駆動回路及びそれを用いた発光表示装置
CN1555548A (zh) 2001-09-20 2004-12-15 先锋株式会社 发光元件驱动电路
JP3866069B2 (ja) * 2001-09-26 2007-01-10 株式会社東芝 赤外線固体撮像装置
US6777885B2 (en) * 2001-10-12 2004-08-17 Semiconductor Energy Laboratory Co., Ltd. Drive circuit, display device using the drive circuit and electronic apparatus using the display device
US7742064B2 (en) * 2001-10-30 2010-06-22 Semiconductor Energy Laboratory Co., Ltd Signal line driver circuit, light emitting device and driving method thereof
US7180479B2 (en) * 2001-10-30 2007-02-20 Semiconductor Energy Laboratory Co., Ltd. Signal line drive circuit and light emitting device and driving method therefor
US7576734B2 (en) * 2001-10-30 2009-08-18 Semiconductor Energy Laboratory Co., Ltd. Signal line driving circuit, light emitting device, and method for driving the same
US7193619B2 (en) * 2001-10-31 2007-03-20 Semiconductor Energy Laboratory Co., Ltd. Signal line driving circuit and light emitting device
US6963336B2 (en) 2001-10-31 2005-11-08 Semiconductor Energy Laboratory Co., Ltd. Signal line driving circuit and light emitting device
JP2003150112A (ja) 2001-11-14 2003-05-23 Matsushita Electric Ind Co Ltd Oled表示装置およびその駆動方法
JP3778079B2 (ja) * 2001-12-20 2006-05-24 株式会社日立製作所 表示装置
US6985072B2 (en) * 2001-12-21 2006-01-10 Maxim Integrated Products, Inc. Apparatus and method for a low-rate data transmission mode over a power line
JP3637911B2 (ja) * 2002-04-24 2005-04-13 セイコーエプソン株式会社 電子装置、電子機器、および電子装置の駆動方法
JP3970110B2 (ja) * 2002-06-27 2007-09-05 カシオ計算機株式会社 電流駆動装置及びその駆動方法並びに電流駆動装置を用いた表示装置
US6801061B2 (en) * 2002-08-29 2004-10-05 Micron Technology, Inc. Reduced current input buffer circuit
KR100476368B1 (ko) * 2002-11-05 2005-03-17 엘지.필립스 엘시디 주식회사 유기 전계발광 표시패널의 데이터 구동 장치 및 방법
JPWO2004054114A1 (ja) * 2002-12-10 2006-04-13 株式会社半導体エネルギー研究所 半導体装置、デジタル・アナログ変換回路及びそれらを用いた表示装置
US7271784B2 (en) * 2002-12-18 2007-09-18 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
JP3810364B2 (ja) * 2002-12-19 2006-08-16 松下電器産業株式会社 表示装置用ドライバ
EP1585098A4 (en) 2003-01-17 2007-03-21 Semiconductor Energy Lab POWER SUPPLY, SIGNALING CONTROL, AND CORRESPONDING CONTROL METHOD AND LIGHT EMITTING DEVICE

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0137475B1 (ko) * 1988-09-12 1998-06-15 에프.제이.스미트 전류-소스 장치
JP2002351404A (ja) * 2001-03-22 2002-12-06 Semiconductor Energy Lab Co Ltd 表示装置の駆動方法
KR20030004774A (ko) * 2001-07-06 2003-01-15 엘지전자 주식회사 전류 구동형 표시소자의 구동 회로

Also Published As

Publication number Publication date
CN100437701C (zh) 2008-11-26
US9626913B2 (en) 2017-04-18
KR20110003589A (ko) 2011-01-12
JP2008242489A (ja) 2008-10-09
US20140232622A1 (en) 2014-08-21
EP1585098A1 (en) 2005-10-12
CN1739133A (zh) 2006-02-22
JPWO2004066248A1 (ja) 2006-05-18
WO2004066248A1 (ja) 2004-08-05
AU2003289447A1 (en) 2004-08-13
JP4170293B2 (ja) 2008-10-22
US8659529B2 (en) 2014-02-25
KR20050101175A (ko) 2005-10-20
JP4628447B2 (ja) 2011-02-09
KR101102372B1 (ko) 2012-01-05
US20040232952A1 (en) 2004-11-25
EP1585098A4 (en) 2007-03-21

Similar Documents

Publication Publication Date Title
JP4628447B2 (ja) 半導体装置
KR100961627B1 (ko) 표시 장치 및 그 구동 방법
KR100701834B1 (ko) 표시장치, 및 표시장치를 위한 구동회로
US7425937B2 (en) Device and driving method thereof
JP2019074750A (ja) 表示装置
US8373694B2 (en) Semiconductor integrated circuit and method of driving the same
KR101014633B1 (ko) 표시장치 및 그 구동방법
US8593381B2 (en) Method of driving light-emitting device
KR102045210B1 (ko) 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기
KR100668268B1 (ko) 화소 회로, 전기 광학 장치 및 전자 기기
JP4655497B2 (ja) 画素回路の駆動方法、画素回路、電気光学装置および電子機器
JP4467900B2 (ja) 発光装置の駆動方法
JP4658016B2 (ja) 半導体装置
JP4688899B2 (ja) 表示装置
JP5703347B2 (ja) 半導体装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
A107 Divisional application of patent
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140826

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150819

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160804

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20170818

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20180816

Year of fee payment: 8