KR102045210B1 - 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기 - Google Patents

표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기 Download PDF

Info

Publication number
KR102045210B1
KR102045210B1 KR1020157014332A KR20157014332A KR102045210B1 KR 102045210 B1 KR102045210 B1 KR 102045210B1 KR 1020157014332 A KR1020157014332 A KR 1020157014332A KR 20157014332 A KR20157014332 A KR 20157014332A KR 102045210 B1 KR102045210 B1 KR 102045210B1
Authority
KR
South Korea
Prior art keywords
transistor
voltage
terminal
signal
source
Prior art date
Application number
KR1020157014332A
Other languages
English (en)
Other versions
KR20150107715A (ko
Inventor
나오부미 토요무라
Original Assignee
가부시키가이샤 제이올레드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 제이올레드 filed Critical 가부시키가이샤 제이올레드
Publication of KR20150107715A publication Critical patent/KR20150107715A/ko
Application granted granted Critical
Publication of KR102045210B1 publication Critical patent/KR102045210B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

화소를 구동할 때, 큰 진폭의 구동 신호를 생성하는 것을 목적으로 하고, 게이트와, 드레인과, 소스를 갖는 제1의 트랜지스터(Tr2)와, 제1의 단자와, 제1의 트랜지스터의 드레인 또는 소스에 접속된 제2의 단자를 갖는 제1의 용량 소자(C2)와, 제2의 단자의 전압에 의거하여 구동된 단위 화소를 구비한, 표시 장치, 표시 구동 장치, 구동 방법, 또는 전자 기기이다.

Description

표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기{DISPLAY DEVICE, DISPLAY DRIVE DEVICE, DRIVE METHOD, AND ELECTRONIC APPARATUS}
본 개시는, 전류 구동형의 표시 소자를 갖는 표시 장치, 그와 같은 표시 장치에 사용되는 표시 구동 장치 및 구동 방법, 및 그와 같은 표시 장치를 구비한 전자 기기에 관한 것이다.
근래, 화상 표시를 행하는 표시 장치의 분야에서는, 발광 소자로서, 흐르는 전류치에 응하여 발광 휘도가 변화하는 전류 구동형의 광학 소자, 예를 들면 유기 EL(Electro Luminescence) 소자를 이용한 표시 장치(유기 EL 표시 장치)가 개발되고, 상품화가 진행되어 있다. 발광 소자는, 액정 소자 등과 달리 자발광 소자이고, 광원(백라이트)이 필요 없다. 그 때문에, 유기 EL 표시 장치는, 광원을 필요로 하는 액정 표시 장치에 비하여 화상의 시인성이 높고, 소비 전력이 낮고, 또한 소자의 응답 속도가 빠른 등의 특징을 갖는다.
표시 장치에서는, 매트릭스형상으로 배치된 화소에 대해 구동 회로가 제어를 행한다. 예를 들면, 특허 문헌 1에는, 시프트 레지스터와, 그 시프트 레지스터의 각 출력 단자에 접속된 인버터를 갖는 드라이브 스캐너를 구비한 표시 패널이 개시되어 있다.
특허 문헌 1 : 일본국 특개2008―58853호 공보
그런데, 화소를 구동할 때, 그 구동 신호는, 종종 큰 진폭인 것이 요구된다. 따라서, 구동 회로는, 그와 같은 큰 진폭의 구동 신호를 생성하는 것이 바람직하다.
따라서 큰 진폭의 구동 신호를 생성할 수 있는 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기를 제공하는 것이 바람직하다.
본 개시의 한 실시 형태에서의 표시 장치는, 제1의 트랜지스터와, 제1의 용량 소자와, 단위 화소를 구비하고 있다. 제1의 트랜지스터는, 게이트와, 드레인과, 소스를 갖는 것이다. 제1의 용량 소자는, 제1의 단자와, 제1의 트랜지스터의 드레인 또는 소스에 접속된 제2의 단자를 갖는 것이다. 단위 화소는, 제2의 단자의 전압에 의거하여 구동되는 것이다.
본 개시의 한 실시 형태에서의 표시 구동 장치는, 제1의 트랜지스터와, 제1의 용량 소자를 구비하고 있다. 제1의 트랜지스터는, 게이트와, 드레인과, 소스를 갖는 것이다. 제1의 용량 소자는, 제1의 단자와, 제1의 트랜지스터의 드레인 또는 소스에 접속된 제2의 단자를 갖는 것이다.
본 개시의 한 실시 형태에서의 구동 방법은, 제1의 트랜지스터의 드레인 또는 소스에 펄스 신호를 인가하고, 제1의 단자와, 제1의 트랜지스터의 드레인 및 소스 중의 펄스 신호가 인가된 단자와는 다른 단자에 접속된 제2의 단자를 갖는 제1의 용량 소자의, 제1의 단자에 다른 펄스 신호를 인가하고, 제2의 단자의 전압에 의거하여 단위 화소를 구동하는 것이다.
본 개시의 한 실시 형태에서의 전자 기기는, 상기 표시 장치를 구비한 것이고, 예를 들면, 텔레비전 장치, 디지털 카메라, 퍼스널 컴퓨터, 비디오 카메라 또는 휴대 전화 등의 휴대 단말 장치 등이 해당한다.
본 개시의 한 실시 형태에서의 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기에서는, 제1의 트랜지스터의 드레인 또는 소스에, 제1의 용량 소자의 제2의 단자가 접속되고, 그 제2의 단자의 전압에 의거하여 단위 화소가 구동된다. 그 때, 제1의 트랜지스터의 드레인 및 소스 중의 제1의 용량 소자가 접속된 단자와는 다른 단자에 펄스 신호가 인가됨과 함께, 제1의 용량 소자의 제1의 단자에 다른 펄스 신호가 인가된다.
본 개시의 한 실시 형태에서의 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기에 의하면, 제1의 트랜지스터와, 제1의 트랜지스터의 드레인 또는 소스에 접속된 제1의 용량 소자를 마련하도록 하였기 때문에, 큰 진폭의 구동 신호를 생성할 수 있다.
도 1은 본 개시의 실시의 형태에 관한 표시 장치의 한 구성례를 도시하는 블록도.
도 2는 도 1에 도시한 서브화소의 한 구성례를 도시하는 회로도.
도 3은 도 1에 도시한 전원선 구동부의 한 구성례를 도시하는 블록도.
도 4는 도 3에 도시한 차지 펌프 회로 및 구동 회로의 한 구성례를 도시하는 회로다.
도 5는 표시 장치에서의 전원선 구동부의 배치를 도시하는 설명도.
도 6은 도 1에 도시한 구동부의 한 동작례를 도시하는 타이밍 파형도.
도 7은 도 1에 도시한 서브화소의 한 동작례를 도시하는 타이밍 파형도.
도 8은 도 4에 도시한 차지 펌프 회로 및 구동 회로의 한 동작례를 도시하는 타이밍 파형도.
도 9는 변형례에 관한 차지 펌프 회로의 한 구성례를 도시하는 회로도.
도 10은 다른 변형례에 관한 전원선 구동부의 한 구성례를 도시하는 블록도.
도 11은 도 10에 도시한 차지 펌프 회로의 한 구성례를 도시하는 회로도.
도 12는 실시의 형태에 관한 표시 장치가 적용된 텔레비전 장치의 외관 구성을 도시하는 사시도.
도 13은 다른 변형례에 관한 서브화소의 한 구성례를 도시하는 회로도.
이하, 본 개시의 실시의 형태에 관해, 도면을 참조하여 상세히 설명한다. 또한, 설명은 이하의 순서로 행한다.
1. 실시의 형태
2. 적용례
<1. 실시의 형태>
[구성례]
도 1은, 실시의 형태에 관한 표시 장치의 한 구성례를 도시하는 것이다. 표시 장치(1)는, 유기 EL 소자를 이용한, 액티브 매트릭스 방식의 표시 장치이다. 또한, 본 개시의 실시의 형태에 관한 구동 장치, 구동 방법은, 본 실시의 형태에 의해 구현화되기 때문에, 아울러서 설명한다. 이 표시 장치(1)는, 표시부(10) 및 구동부(20)를 구비하고 있다.
표시부(10)는, 복수의 화소(Pix)가 매트릭스형상으로 배치된 것이다. 각 화소(Pix)는, 적색, 녹색, 청색의 서브화소(11)를 갖고 있다. 표시부(10)는, 행방향으로 연신하는 복수의 주사선(WSL) 및 복수의 전원선(PL)과, 열방향으로 연신하는 복수의 데이터선(DTL)을 갖고 있다. 이들의 주사선(WSL), 전원선(PL), 및 데이터선(DTL)의 일단은, 구동부(20)에 접속되어 있다. 상기한 각 서브화소(11)는, 주사선(WSL)과 데이터선(DTL)과의 교차부에 배치되어 있다.
도 2는, 서브화소(11)의 회로 구성의 한 예를 도시하는 것이다. 서브화소(11)는, 기록 트랜지스터(WSTr)와, 구동 트랜지스터(DRTr)와, 유기 EL 소자(OLED)와, 용량 소자(Cs, Csub)를 구비하고 있다. 즉, 이 예에서는, 서브화소(11)는, 2개의 트랜지스터(기록 트랜지스터(WSTr), 구동 트랜지스터(DRTr)) 및 2개의 용량 소자(Cs, Csub)를 이용하여 구성되는, 이른바 「2Tr2C」의 구성을 갖는 것이다.
기록 트랜지스터(WSTr) 및 구동 트랜지스터(DRTr)는, 예를 들면, N채널 MOS(Metal Oxide Semiconductor)형의 TFT(Thin Film Transistor ; 박막 트랜지스터)에 의해 구성되는 것이다. 기록 트랜지스터(WSTr)는, 게이트가 주사선(WSL)에 접속되고, 소스가 데이터선(DTL)에 접속되고, 드레인이 구동 트랜지스터(DRTr)의 게이트 및 용량 소자(Cs)의 일단에 접속되어 있다. 구동 트랜지스터(DRTr)는, 게이트가 기록 트랜지스터(WSTr)의 드레인 및 용량 소자(Cs)의 일단에 접속되고, 드레인이 전원선(PL)에 접속되고, 소스가 용량 소자(Cs)의 타단 및 유기 EL 소자(OLED)의 애노드 등에 접속되어 있다.
용량 소자(Cs)는, 일단이 구동 트랜지스터(DRTr)의 게이트 등에 접속되고, 타단은 구동 트랜지스터(DRTr)의 소스 등에 접속되어 있다. 용량 소자(Csub)는, 일단이 유기 EL 소자(OLED)의 애노드에 접속되고, 타단이 유기 EL 소자(OLED)의 캐소드에 접속되어 있다. 즉, 이 예에서는, 용량 소자(Csub)는, 유기 EL 소자(OLED)와 병렬로 접속되어 있다. 유기 EL 소자(OLED)는, 각 서브화소(11)에 대응하는 색(적색, 녹색, 청색)의 광을 사출한 발광 소자이고, 애노드가 구동 트랜지스터(DRTr)의 소스 등에 접속되고, 캐소드에는, 구동부(20)에 의해 캐소드 전압(Vcath)이 공급되고 있다.
구동부(20)는, 외부로부터 공급되는 영상 신호(Sdisp) 및 동기 신호(Ssync)에 의거하여, 표시부(10)를 구동하는 것이다. 이 구동부(20)는, 도 1에 도시한 바와 같이, 영상 신호 처리부(21)와, 타이밍 생성부(22)와, 주사선 구동부(23)와, 전원선 구동부(26)와, 데이터선 구동부(27)를 구비하고 있다.
영상 신호 처리부(21)는, 외부로부터 공급되는 영상 신호(Sdisp)에 대해 소정의 신호 처리를 행하여, 영상 신호(Sdisp2)를 생성하는 것이다. 이 소정의 신호 처리로서는, 예를 들면, 감마 보정이나, 오버드라이브 보정 등을 들 수 있다.
타이밍 생성부(22)는, 외부로부터 공급되는 동기 신호(Ssync)에 의거하여, 주사선 구동부(23), 전원선 구동부(26), 및 데이터선 구동부(27)에 대해 각각 제어 신호를 공급하고, 이들이 서로 동기하여 동작하도록 제어하는 회로이다.
주사선 구동부(23)는, 타이밍 생성부(22)로부터 공급된 제어 신호에 따라, 복수의 주사선(WSL)에 대해 주사 신호(WS)를 순차적으로 인가함에 의해, 행마다 서브화소(11)를 순차적으로 선택하는 것이다.
전원선 구동부(26)는, 타이밍 생성부(22)로부터 공급된 제어 신호에 따라, 복수의 전원선(PL)에 대해 전원 신호(DS)를 순차적으로 인가함에 의해, 행마다 서브화소(11)의 발광 동작 및 소광 동작의 제어를 행하는 것이다. 전원 신호(DS)는, 전압(Vccp)과 전압(Vini)의 사이에서 천이하는 것이다. 후술하는 바와 같이, 전압(Vini)은, 서브화소(11)를 초기화하기 위한 전압이고, 전압(Vccp)은, 구동 트랜지스터(DRTr)에 전류(Ids)를 흐르게 하고 유기 EL 소자(OLED)를 발광시키기 위한 전압이다.
도 3은, 전원선 구동부(26)의 한 구성례를 도시하는 것이다. 전원선 구동부(26)는, 시프트 레지스터(31)와, 복수의 차지 펌프 회로(32)와, 전압 생성부(33)와, 복수의 구동 회로(34)를 갖고 있다.
시프트 레지스터(31)는, 타이밍 생성부(22)로부터 공급되는 제어 신호(도시 생략)에 의거하여, 구동 대상이 되는 화소 라인을 선택하기 위한 복수의 주사 신호(Ss)(…, Ss(n-1), Ss(n), Ss(n+1), Ss(n+2), Ss(n+3), …)를 생성하는 것이다. 각 주사 신호(Ss)는, 4개의 차지 펌프 회로(32)에 공급된다. 구체적으로는, 예를 들면, 주사 신호(Ss(n+1))는, 4개의 차지 펌프 회로(32(k-1), 32(k), 32(k+1), 32(k+2))에 공급되도록 되어 있다. 각 주사 신호(Ss)는, 고레벨 전압(VH)과 저레벨 전압(VL)의 사이에서 천이하는 신호이다. 고레벨 전압(VH)은, 전압(Vccp)보다도 낮은 전압이고, 저레벨 전압(VL)은, 전압(Vini)과 같은 정도의 전압이다.
각 차지 펌프 회로(32)는, 4개의 주사 신호(Ss)에 의거하여, 이들의 주사 신호(Ss)의 진폭보다도 큰 진폭의 신호(St)를 생성하는 것이다. 구체적으로는, 예를 들면, 차지 펌프 회로(32(k))는, 4개의 주사 신호(Ss(n-1), Ss(n), Ss(n+1), Ss(n+2))에 의거하여 신호(St(k))를 생성한다. 각 차지 펌프 회로(32)는, 4개의 주사 신호(Ss)가 입력되는 입력 단자(SR1∼SR4)와, 신호(St)를 출력하는 출력 단자(Out)를 갖는다. 예를 들면, 차지 펌프 회로(32(k))의 입력 단자(SR1)에는 주사 신호(Ss(n-1))가 입력되고, 입력 단자(SR2)에는 주사 신호(Ss(n))가 입력되고, 입력 단자(SR3)에는 주사 신호(Ss(n+1))가 입력되고, 입력 단자(SR4)에는 주사 신호(Ss(n+2))가 입력된다. 각 차지 펌프 회로(32)는, 표시부(10)에서의 각 화소 라인에 대응하여 마련되어 있다. 구체적으로는, 예를 들면, k번째의 차지 펌프 회로(32(k))는, k라인째의 화소 라인에 대응하여 마련되어 있다.
전압 생성부(33)는, 전압(Vccp)을 생성하고, 이 전압(Vccp)을 각 구동 회로(34)에 공급하는 것이다.
각 구동 회로(34)는, 전압 생성부(33)로부터 공급된 전압(Vccp), 차지 펌프 회로(32)로부터 공급된 신호(St)에 의거하여, 전원 신호(DS)를 생성하는 것이다. 각 구동 회로(34)는, 전압(Vccp)이 입력되는 입력 단자(InH)와, 신호(St)가 입력되는 입력 단자(In)와, 전원 신호(DS)를 출력하는 출력 단자(Out)를 갖는다. 각 구동 회로(34)는, 표시부(10)에서의 각 화소 라인에 대응하여 마련되어 있다. 구체적으로는, 예를 들면, k번째의 구동 회로(34(k))는, 전압 생성부(33)로부터 공급된 전압(Vccp), 및 차지 펌프 회로(32(k))로부터 공급된 신호(St(k))에 의거하여, k번째의 전원 신호(DS(k))를 생성한다. 그리고, 구동 회로(34(k))는, 그 전원 신호(DS(k))를, k라인째의 화소 라인에 관한 전원선(PL(k))에 인가하도록 되어 있다.
도 4는, 차지 펌프 회로(32) 및 구동 회로(34)의 한 구성례를 도시하는 것이다. 차지 펌프 회로(32)는, 트랜지스터(Tr1∼Tr3)와, 용량 소자(C1, C2)를 갖고 있다. 구동 회로(34)는, 트랜지스터(Tr4, Tr5)를 갖고 있다. 트랜지스터(Tr1∼Tr5)는, 예를 들면, N채널 MOS형의 TFT에 의해 구성되는 것이다.
차지 펌프 회로(32)에서, 트랜지스터(Tr1)의 게이트에는, 직류의 전압(VG1)이 공급되고, 드레인은 입력 단자(SR2)와 접속되고, 소스는 용량 소자(C1)의 일단 및 트랜지스터(Tr2)의 게이트에 접속되어 있다. 이 전압(VG1)은, 저레벨 전압(VL)보다도 높고, 또한 고레벨 전압(VH)보다도 낮은 것이다(VH>VG1>VL). 트랜지스터(Tr2)의 게이트는, 트랜지스터(Tr1)의 소스 및 용량 소자(C1)의 일단에 접속되고, 드레인은 입력 단자(SR1)에 접속되고, 소스는 용량 소자(C2)의 일단에 접속됨과 함께 출력 단자(Out)에 접속되어 있다. 트랜지스터(Tr3)의 게이트는, 용량 소자(C1)의 타단에 접속됨과 함께 입력 단자(SR3)에 접속되고, 드레인은 입력 단자(SR4)에 접속되고, 소스는 용량 소자(C2)의 타단에 접속되어 있다. 또한, 이들의 트랜지스터(Tr1∼Tr3)는, 드레인과 소스가 교체되어 있어도 좋다. 용량 소자(C1)의 일단은, 트랜지스터(Tr1)의 소스 및 트랜지스터(Tr2)의 게이트에 접속되고, 타단은 트랜지스터(Tr3)의 게이트에 접속됨과 함께 입력 단자(SR3)에 접속되어 있다. 용량 소자(C2)의 일단은, 트랜지스터(Tr2)의 소스에 접속됨과 함께 출력 단자(Out)에 접속되고, 타단은 트랜지스터(Tr3)의 소스에 접속되어 있다.
구동 회로(34)에서, 트랜지스터(Tr4)의 게이트는, 트랜지스터(Tr5)의 소스에 접속됨과 함께 입력 단자(In)에 접속되고, 드레인은 입력 단자(InH)에 접속되고, 소스는 트랜지스터(Tr5)의 게이트 및 드레인에 접속됨과 함께 출력 단자(Out)에 접속되어 있다. 트랜지스터(Tr5)의 게이트는, 트랜지스터(Tr5)의 드레인 및 트랜지스터(Tr4)의 소스에 접속됨과 함께 출력 단자(Out)에 접속되고, 소스는 트랜지스터(Tr4)의 게이트에 접속됨과 함께 입력 단자(In)에 접속되어 있다.
이 구성에 의해, 차지 펌프 회로(32) 및 구동 회로(34)는, 후술하는 바와 같이, 주사 신호(Ss)의 진폭(VH-VL)보다도 큰 진폭(Vccp-Vini)의 전원 신호(DS)를 생성하도록 되어 있다.
도 5는, 표시 장치(1)에서의 각 블록의 배치를 도시하는 것이다. 이 예에서는, 기판(30) 중의, 표시부(10)가 형성된 영역의 좌측의 액자 영역에 주사선 구동부(23)가 배치되고, 우측의 액자 영역에 전원선 구동부(26)가 배치되어 있다. 즉, 전원선 구동부(26)는, 표시부(10)나 주사선 구동부(23)와 마찬가지로, 기판(30)상에 형성되어 있다.
도 1에서, 데이터선 구동부(27)는, 영상 신호 처리부(21)로부터 공급된 영상 신호(Sdisp2) 및 타이밍 생성부(22)로부터 공급된 제어 신호에 따라, 각 서브화소(11)의 발광 휘도를 지시하는 화소 전압(Vsig), 및 후술하는 Vth 보정을 행하기 위한 전압(Vofs)을 포함하는 신호(Sig)를 생성하고, 각 데이터선(DTL)에 인가하는 것이다.
이 구성에 의해, 구동부(20)는, 후술하는 바와 같이, 서브화소(11)에 대해, 구동 트랜지스터(DRTr)의 소자 편차가 화질에 주는 영향을 억제하기 위한 보정(Vth 보정)을 행한다. 그 후에, 서브화소(11)에 대해 화소 전압(Vsig)의 기록을 행함과 함께, 상술한 Vth 보정과는 다른 μ(이동도) 보정을 행한다. 그리고, 그 후에, 서브화소(11)의 유기 EL 소자(OLED)가, 기록된 화소 전압(Vsig)에 응한 휘도로 발광하도록 되어 있다.
여기서, 트랜지스터(Tr2)는, 본 개시에서의 「제1의 트랜지스터」의 한 구체례에 대응한다. 트랜지스터(Tr1)는, 본 개시에서의 「제2의 트랜지스터」의 한 구체례에 대응한다. 트랜지스터(Tr3)는, 본 개시에서의 「제3의 트랜지스터」의 한 구체례에 대응한다. 용량 소자(C2)는, 본 개시에서의 「제1의 용량 소자」의 한 구체례에 대응한다. 용량 소자(C1)는, 본 개시에서의 「제2의 용량 소자」의 한 구체례에 대응한다. 트랜지스터(Tr4)는, 본 개시에서의 「스위치」의 한 구체례에 대응한다. 트랜지스터(Tr5)는, 본 개시에서의 「비선형 소자」의 한 구체례에 대응한다. 서브화소(11)는, 본 개시에서의 「단위 화소」의 한 구체례에 대응한다.
[동작 및 작용]
계속해서, 본 실시의 형태의 표시 장치(1)의 동작 및 작용에 관해 설명한다.
(전체 동작 개요)
우선, 도 1을 참조하여, 표시 장치(1)의 전체 동작 개요를 설명한다. 영상 신호 처리부(21)는, 외부로부터 공급되는 영상 신호(Sdisp)에 대해 소정의 신호 처리를 행하고, 영상 신호(Sdisp2)를 생성한다. 타이밍 생성부(22)는, 외부로부터 공급되는 동기 신호(Ssync)에 의거하여, 주사선 구동부(23), 전원선 구동부(26) 및 데이터선 구동부(27)에 대해 각각 제어 신호를 공급하고, 이들이 서로 동기하여 동작하도록 제어한다. 주사선 구동부(23)는, 타이밍 생성부(22)로부터 공급된 제어 신호에 따라, 복수의 주사선(WSL)에 대해 주사 신호(WS)를 순차적으로 인가함에 의해, 행마다 서브화소(11)를 순차적으로 선택한다. 전원선 구동부(26)는, 타이밍 생성부(22)로부터 공급된 제어 신호에 따라, 복수의 전원선(PL)에 대해 전원 신호(DS)를 순차적으로 인가함에 의해, 행마다 서브화소(11)의 발광 동작 및 소광 동작의 제어를 행한다. 데이터선 구동부(27)는, 영상 신호 처리부(21)로부터 공급된 영상 신호(Sdisp2) 및 타이밍 생성부(22)로부터 공급된 제어 신호에 따라, 각 서브화소(11)의 발광 휘도를 지시하는 화소 전압(Vsig), 및 Vth 보정을 행하기 위한 전압(Vofs)을 포함하는 신호(Sig)를 생성하고, 각 데이터선(DTL)에 인가한다. 표시부(10)는, 구동부(20)로부터 공급된 주사 신호(WS), 전원 신호(DS), 및 신호(Sig)에 의거하여 표시를 행한다.
(상세 동작)
도 6은, 구동부(20)의 동작의 타이밍도를 도시하는 것이고, (A)는 주사 신호(WS)의 파형을 나타내고, (B)는 전원 신호(DS)의 파형을 나타내고, (C)는 신호(Sig)의 파형을 나타낸다. 도 6(A)에서, 주사 신호(WS(k))는, k라인째의 서브화소(11)를 구동하는 주사 신호(WS)이고, 마찬가지로, 주사 신호(WS(k+1), WS(k+2), WS(K+3))는, 각각, (k+1)라인째, (k+2)라인째, (k+3)라인째의 서브화소(11)를 구동하는 주사 신호(WS)이다. 전원 신호(DS)(도 6(B))에 대해서도 마찬가지이다.
구동부(20)의 주사선 구동부(23)는, 주사선(WSL)에 대해, 2개의 펄스(PP1, PP2)를 갖는 주사 신호(WS)를 순차적으로 인가한다(도 6(A)). 그 때, 주사선 구동부(23)는, 1수평 기간(1H)에서, 하나의 주사선(WSL)에 대해, 2개의 펄스(PP1, PP2)를 인가한다. 전원선 구동부(26)는, 전원선(PL)에 대해, 펄스(PP1)의 시작 타이밍(예를 들면 타이밍(t1))을 포함하는 소정 기간(예를 들면 타이밍(t0∼t2)의 기간)만 전압(Vini)이 되고, 그 밖의 기간은 전압(Vccp)이 되는 전원 신호(DS)를 인가한다(도 6(B)). 데이터선 구동부(27)는, 데이터선(DTL)에 대해, 펄스(PP2)를 포함하는 소정 기간(예를 들면 타이밍(t4∼t7)의 기간)에 화소 전압(Vsig)을 인가하고, 그 밖의 기간에 전압(Vofs)을 인가한다(도 6(C)).
이와 같이 하여, 구동부(20)는, 1수평 기간(예를 들면 타이밍(t1∼t7))에서, k라인째의 서브화소(11)를 구동하고, 다음의 수평 기간(예를 들면 타이밍(t7∼t8))에서, (k+1)라인째의 서브화소(11)를 구동한다. 그리고, 구동부(20)는, 1프레임 기간에서, 표시부(10)의 모든 서브화소(11)를 구동한다.
도 7은, 타이밍(t0∼t7)의 기간에서의 서브화소(11)의 동작의 타이밍도를 도시하는 것이고, (A)는 주사 신호(WS)의 파형을 나타내고, (B)는 전원 신호(DS)의 파형을 나타내고, (C)는 신호(Sig)의 파형을 나타내고, (D)는 구동 트랜지스터(DRTr)의 게이트 전압(Vg)의 파형을 나타내고, (E)는 구동 트랜지스터(DRTr)의 소스 전압(Vs)의 파형을 나타낸다. 도 7(B)∼(E)에서는, 동일한 전압축을 이용하여 각 파형을 나타내고 있다.
구동부(20)는, 1수평 기간(1H) 내에서, 서브화소(11)의 초기화를 행하고(초기화 기간(P1)), 구동 트랜지스터(DRTr)의 소자 편차가 화질에 주는 영향을 억제하기 위한 Vth 보정을 행하고(Vth 보정 기간(P2)), 서브화소(11)에 대해 화소 전압(Vsig)의 기록을 행함과 함께, μ 보정을 행한다(기록·μ 보정 기간(P3)). 그리고, 그 후에, 서브화소(11)의 유기 EL 소자(OLED)가, 기록된 화소 전압(Vsig)에 응한 휘도로 발광한다(발광 기간(P4)). 이하에, 그 상세를 설명한다.
우선, 전원선 구동부(26)는, 초기화 기간(P1)에 앞서는 타이밍(t0)에서, 전원 신호(DS)를 전압(Vccp)으로부터 전압(Vini)으로 변화시킨다(도 7(B)). 이에 의해, 구동 트랜지스터(DRTr)가 온 상태가 되고, 구동 트랜지스터(DRTr)의 소스 전압(Vs)이, 전압(Vini)으로 설정된다(도 7(E)).
다음에, 구동부(20)는, 타이밍(t1∼t2)의 기간(초기화 기간(P1))에서, 서브화소(11)를 초기화한다. 구체적으로는, 타이밍(t1)에서, 데이터선 구동부(27)가, 신호(Sig)를 전압(Vofs)으로 설정하고(도 7(C)), 주사선 구동부(23)가, 주사 신호(WS)의 전압을 저레벨로부터 고레벨로 변화시킨다(도 7(A)). 이에 의해, 기록 트랜지스터(WSTr)가 온 상태가 되고, 구동 트랜지스터(DRTr)의 게이트 전압(Vg)이 전압(Vofs)으로 설정된다(도 7(D)). 이와 같이 하여, 서브화소(11)는, 구동 트랜지스터(DRTr)의 게이트·소스 사이 전압(Vgs)(=Vofs-Vini)이, 구동 트랜지스터(DRTr)의 임계치 전압(Vth)보다도 큰 전압으로 설정됨에 의해, 초기화된다.
다음에, 구동부(20)는, 타이밍(t2∼t3)의 기간(Vth 보정 기간(P2))에서, Vth 보정을 행한다. 구체적으로는, 전원선 구동부(26)가, 타이밍(t2)에서, 전원 신호(DS)를 전압(Vini)으로부터 전압(Vccp)으로 변화시킨다(도 7(B)). 이에 의해, 구동 트랜지스터(DRTr)는 포화 영역에서 동작하게 되고, 드레인으로부터 소스에 전류(Ids)가 흐른다. 이 전류(Ids)에 의해, 소스 전압(Vs)이 상승한다(도 7(E)). 그 때, 소스 전압(Vs)은 유기 EL 소자(OLED)의 캐소드의 전압(Vcath)보다도 낮기 때문에, 유기 EL 소자(OLED)는 역바이어스 상태를 유지하고, 유기 EL 소자(OLED)에는 전류는 흐르지 않는다. 이와 같이 소스 전압(Vs)이 상승함에 의해, 게이트·소스 사이 전압(Vgs)이 저하되기 때문에, 전류(Ids)는 저하된다. 이 부귀환 동작에 의해, 전류(Ids)는 "0"(제로)를 향하여 수속하여 간다. 환언하면, 구동 트랜지스터(DRTr)의 게이트·소스 사이 전압(Vgs)은, 구동 트랜지스터(DRTr)의 임계치 전압(Vth)(Vgs=Vth)과 동등하게 되도록 수속하여 간다.
다음에, 주사선 구동부(23)는, 타이밍(t3)에서, 주사 신호(WS)의 전압을 고레벨로부터 저레벨로 변화시킨다(도 7(A)). 이에 의해, 기록 트랜지스터(WSTr)는 오프 상태가 된다. 그리고, 데이터선 구동부(27)는, 타이밍(t4)에서, 신호(Sig)를 화소 전압(Vsig)으로 설정한다(도 7(C)).
다음에, 구동부(20)는, 타이밍(t5∼t6)의 기간(기록·μ 보정 기간(P3))에서, 서브화소(11)에 대해 화소 전압(Vsig)의 기록을 행함과 함께 μ 보정을 행한다. 구체적으로는, 주사선 구동부(23)가, 타이밍(t5)에서, 주사 신호(WS)의 전압을 저레벨로부터 고레벨로 변화시킨다(도 7(A)). 이에 의해, 기록 트랜지스터(WSTr)는 온 상태가 되고, 구동 트랜지스터(DRTr)의 게이트 전압(Vg)이, 전압(Vofs)으로부터 화소 전압(Vsig)으로 상승한다(도 7(D)). 이 때, 구동 트랜지스터(DRTr)의 게이트·소스 사이 전압(Vgs)이 임계치 전압(Vth)보다 커지고(Vgs>Vth), 드레인으로부터 소스에 전류(Ids)가 흐르기 때문에, 구동 트랜지스터(DRTr)의 소스 전압(Vs)이 상승한다(도 7(E)). 이와 같은 부귀환 동작에 의해, 구동 트랜지스터(DRTr)의 소자 편차의 영향이 억제되고(μ(이동도) 보정), 구동 트랜지스터(DRTr)의 게이트·소스 사이 전압(Vgs)은, 화소 전압(Vsig)에 응한 전압(Vemi)으로 설정된다.
다음에, 구동부(20)는, 타이밍(t6) 이후의 기간(발광 기간(P4))에서, 서브화소(11)를 발광시킨다. 구체적으로는, 타이밍(t6)에서, 주사선 구동부(23)는, 주사 신호(WS)의 전압을 고레벨로부터 저레벨로 변화시킨다(도 7(A)). 이에 의해, 기록 트랜지스터(WSTr)가 오프 상태가 되고, 구동 트랜지스터(DRTr)의 게이트가 플로팅으로 되기 때문에, 이 이후, 용량 소자(Cs)의 단자 사이 전압, 즉, 구동 트랜지스터(DRTr)의 게이트·소스 사이 전압(Vgs)은 유지된다. 그리고, 구동 트랜지스터(DRTr)에 전류(Ids)가 흐름에 따라, 구동 트랜지스터(DRTr)의 소스 전압(Vs)이 상승하고(도 7(E)), 이에 수반하여 구동 트랜지스터(DRTr)의 게이트 전압(Vg)도 상승한다(도 7(D)). 그리고, 이와 같은 부트스트랩 동작에 의해, 구동 트랜지스터(DRTr)의 소스 전압(Vs)이, 유기 EL 소자(OLED)의 임계치 전압(Vel)과 전압(Vcath)의 합(Vel+Vcath)보다도 커지면, 유기 EL 소자(OLED)의 애노드·캐소드 사이에 전류가 흐르고, 유기 EL 소자(OLED)가 발광한다. 즉, 유기 EL 소자(OLED)의 소자 편차에 응하여 소스 전압(Vs)이 상승하고, 유기 EL 소자(OLED)가 발광한다.
그 후, 표시 장치(1)에서는, 소정의 기간(1프레임 기간)이 경과한 후, 발광 기간(P4)으로부터 초기화 기간(P1)으로 이행한다. 구동부(20)는, 이 일련의 동작을 반복하도록 구동한다.
이와 같이, 표시 장치(1)에서는, Vth 보정 및 μ 보정의 양쪽을 행하도록 하였기 때문에, 구동 트랜지스터(DRTr)의 소자 편차에 기인하는 화질의 저하를 억제할 수 있다. 또한, 표시 장치(1)에서는, 발광 기간(P4)에서, 유기 EL 소자(OLED)의 소자 편차에 응하여 소스 전압(Vs)이 상승하도록 하였기 때문에, 유기 EL 소자(OLED)의 소자 편차에 기인하는 화질의 저하를 억제할 수 있다.
(차지 펌프 회로(32) 및 구동 회로(34)의 동작)
다음에, 차지 펌프 회로(32) 및 구동 회로(34)의 상세 동작에 관해 설명한다. 차지 펌프 회로(32)는, 시프트 레지스터(31)로부터 공급된 4개의 주사 신호(Ss)에 의거하여, 신호(St)를 생성한다. 그리고, 구동 회로(34)는, 전압 생성부(33)로부터 공급된 전압(Vccp), 및 차지 펌프 회로(32)로부터 공급된 신호(St)에 의거하여, 전원 신호(DS)를 생성한다.
도 8은, 차지 펌프 회로(32) 및 구동 회로(34)의 동작의 타이밍도를 도시하는 것이고, (A)∼(D)는, 차지 펌프 회로(32)의 입력 단자(SR1∼SR4)에 인가되는 신호(SsR1∼SSR4)의 파형을 각각 나타내고, (E)는 트랜지스터(Tr1)의 소스에서의 노드 전압(VN1)의 파형을 나타내고, (F)는 트랜지스터(Tr3)의 소스에서의 노드 전압(VN2)의 파형을 나타내고, (G)는 신호(St)의 파형을 나타내고, (H)는 전원 신호(DS)의 파형을 나타낸다.
시프트 레지스터(31)는, 차지 펌프 회로(32)에 대해, 서로 위상이 어긋난 신호(SsR1∼SSR4)를 공급한다. 차지 펌프 회로(32)는, 신호(SsR1∼SSR4)에 의거하여, 신호(SsR1∼SSR4)의 진폭보다도 큰 진폭의 신호(St)를 생성한다. 구동 회로(34)는, 신호(St) 및 전압(Vccp)에 의거하여, 전원 신호(DS)를 생성한다. 이하에, 그 상세를 설명한다.
우선, 타이밍(t11)에 있어서, 신호(SsR1)의 전압이 저레벨 전압(VL)으로부터 고레벨 전압(VH)으로 변화한다(도 8(A)). 이 때, 트랜지스터(Tr2)의 게이트 전압(노드 전압(VN1)) 및 소스 전압(신호(St))은 모두 전압(VL)이다(도 8(E), (G)). 즉, 트랜지스터(Tr2)의 게이트·소스 사이 전압(Vgs)은 0V이고, 트랜지스터(Tr2)는 오프 상태가 되어 있다.
다음에, 타이밍(t12)에서, 신호(SsR2)의 전압이 저레벨 전압(VL)으로부터 고레벨 전압(VH)으로 변화한다(도 8(B)). 이에 의해, 트랜지스터(Tr1)가 과도적으로 온 상태가 되고, 트랜지스터(Tr1)의 소스 전압(노드 전압(VN1))이 전압(V1)으로 변화한다(도 8(E)). 이 전압(V1)은 다음 식으로 표시된다.
V1 = VG1-Vth1 … (1)
여기서, Vth1은, 트랜지스터(Tr1)의 임계치 전압이다. 즉, 전압(V1)은, 트랜지스터(Tr1)의 게이트 전압(전압(VG1))보다도, 트랜지스터(Tr1)의 임계치 전압(Vth1)만큼 낮은 전압이다. 즉, 트랜지스터(Tr1)의 게이트·소스 사이 전압(Vgs)은, 트랜지스터(Tr1)의 임계치 전압(Vth1)과 동등하게 된다.
또한, 이 노드 전압(VN1)의 변화에 응하여, 트랜지스터(Tr2)가 과도적으로 온 상태가 되고, 트랜지스터(Tr2)의 소스 전압(신호(St))이 전압(V2)으로 변화한다(도 8(G)). 이 전압(V2)은 다음 식으로 표시된다.
V2 = V1-Vth2
= VG1-Vth1-Vth2 … (2)
여기서, Vth2는, 트랜지스터(Tr2)의 임계치 전압이다. 즉, 전압(V2)은, 트랜지스터(Tr2)의 게이트 전압(전압(V1))보다도, 트랜지스터(Tr2)의 임계치 전압(Vth2)만큼 낮은 전압이다. 즉, 트랜지스터(Tr2)의 게이트·소스 사이 전압(Vgs)은, 트랜지스터(Tr2)의 임계치 전압(Vth2)과 동등하게 된다.
이와 같이, 신호(St)의 전압 레벨이 낮기 때문에, 구동 회로(34)에서는, 트랜지스터(Tr4, Tr5)는 오프 상태를 유지한다. 따라서, 전원 신호(DS)의 전압은 유지된다(도 8(H)).
다음에, 타이밍(t13)에서, 신호(SsR3)의 전압이 저레벨 전압(VL)으로부터 고레벨 전압(VH)으로 변화한다(도 8(C)). 이에 의해, 이 전압 변화가 용량 소자(C1)를 통하여 트랜지스터(Tr1)의 소스에 전해지고, 트랜지스터(Tr1)의 소스 전압(노드 전압(VN1))이 전압(V3)으로 변화한다(도 8(E)). 이 전압(V3)은 다음 식으로 표시된다.
V3 = V1+(VH-VL)×Gain1
= VG1-Vth1+(VH-VL)×Gain1 … (3)
여기서, Gain1은, 용량 소자(C1)의 일단에서의 전압 변화와, 용량 소자(C1)의 타단에서의 전압 변화와의 비를 나타내는 게인이고, 용량 소자(C1)의 용량치나, 트랜지스터(Tr1, Tr2)의 기생 용량 등에 의해 정해지는 것이다. 이와 같이 하여, 트랜지스터(Tr1)의 소스 전압이 높아짐에 의해, 트랜지스터(Tr1)의 게이트·소스 사이 전압(Vgs)은, 트랜지스터(Tr1)의 임계치 전압(Vth1)보다도 낮아지고, 트랜지스터(Tr1)는 오프 상태가 된다.
또한, 이 노드 전압(VN1)의 변화에 응하여, 트랜지스터(Tr2)가 과도적으로 온 상태가 되고, 트랜지스터(Tr2)의 소스 전압(신호(St))이 전압(V4)으로 변화한다(도 8(G)). 이 전압(V4)는 다음 식으로 표시된다.
V4 = V3-Vth2
= VG1-Vth1-Vth2+(VH-VL)×Gain1 … (4)
즉, 전압(V4)는, 트랜지스터(Tr2)의 게이트 전압(전압(V3))보다도, 트랜지스터(Tr2)의 임계치 전압(Vth2)만큼 낮은 전압이다. 즉, 트랜지스터(Tr2)의 게이트·소스 사이 전압(Vgs)은, 트랜지스터(Tr2)의 임계치 전압(Vth2)과 동등하게 된다.
이와 같이, 신호(St)의 전압이 높아짐에 의해, 전원 신호(DS)가 상승한다(도 8(H)). 구체적으로는, 구동 회로(34)에서, 트랜지스터(Tr4)가 온 상태가 됨과 함께, 트랜지스터(Tr5)가 오프 상태가 되고, 전원 신호(DS)가 전압(Vccp)을 향하여 상승한다. 이 예에서는, 트랜지스터(Tr4)의 온 저항이 충분히 낮아져 있지 않기 때문에, 전원 신호(DS)의 전압은, 전압(Vccp)보다도 약간 낮은 레벨이 된다.
또한, 신호(SsR3)의 변화에 응하여, 차지 펌프 회로(32)에서는, 트랜지스터(Tr3)가 온 상태가 되고, 트랜지스터(Tr3)의 소스 전압(노드 전압(VN2))이 전압(VL)으로 변화한다(도 8(F)).
다음에, 타이밍(t14)에서, 신호(SsR4)의 전압이 저레벨 전압(VL)으로부터 고레벨 전압(VH)으로 변화한다(도 8(D)). 이에 의해, 트랜지스터(Tr3)가 과도적으로 온 상태가 되고, 트랜지스터(Tr3)의 소스 전압(노드 전압(VN2))이 전압(V5)으로 변화한다(도 8(F)). 이 전압(V5)은 다음 식으로 표시된다.
V5 = VH-Vth3 … (5)
여기서, Vth3은, 트랜지스터(Tr3)의 임계치 전압이다. 즉, 전압(V5)은, 트랜지스터(Tr3)의 게이트 전압(전압(VH))보다도, 트랜지스터(Tr3)의 임계치 전압(Vth3)만큼 낮은 전압이다. 즉, 트랜지스터(Tr3)의 게이트·소스 사이 전압(Vgs)은, 트랜지스터(Tr3)의 임계치 전압(Vth3)과 동등하게 된다.
또한, 이 노드 전압(VN2)의 변화에 응하여, 이 전압 변화가 용량 소자(C2)를 통하여 트랜지스터(Tr2)의 소스에 전해지고, 트랜지스터(Tr2)의 소스 전압(신호(St))이, 전압(VH)보다도 높은 전압(V6)으로 변화한다(도 8(G)). 이 전압(V6)은 다음 식으로 표시된다.
V6 = V4+(V5-VL)×Gain2
= VG1-Vth1-Vth2+(VH-VL)×Gain1
+(VH-VL-Vth3)×Gain2 … (6)
여기서, Gain2는, 용량 소자(C2)의 일단에서의 전압 변화와, 용량 소자(C2)의 타단에서의 전압 변화와의 비를 나타내는 게인이고, 용량 소자(C2)의 용량치나, 트랜지스터(Tr2, Tr4, Tr5)의 기생 용량 등에 의해 정해지는 것이다. 이 예에서는, 게인(Gain1, Gain2)은, 전압(V6)이 전압(VH)보다도 높은 전압이 되도록 설정되어 있다. 이와 같이 하여, 트랜지스터(Tr2)의 소스 전압이 높아짐에 의해, 트랜지스터(Tr2)의 게이트·소스 사이 전압(Vgs)은, 트랜지스터(Tr2)의 임계치 전압(Vth2)보다도 낮아지고, 트랜지스터(Tr2)는 오프 상태가 된다.
이와 같이 하여, 신호(St)가 전압(VH)보다도 높은 전압(V6)이 됨에 의해, 구동 회로(34)의 트랜지스터(Tr4)의 온 저항이 충분히 낮아지고, 전원 신호(DS)가 전압(Vccp)이 된다(도 8(H)).
다음에, 타이밍(t15)에서, 신호(SsR1)의 전압이 고레벨 전압(VH)으로부터 저레벨 전압(VL)으로 변화한다(도 8(A)). 이에 의해, 트랜지스터(Tr2)가 온 상태가 되고, 트랜지스터(Tr2)의 소스 전압(신호(St))이 전압(VL)으로 변화한다(도 8(G)).
또한, 이 신호(St)의 전압의 변화에 응하여, 전원 신호(DS)가 하강한다(도 8(H)). 구체적으로는, 구동 회로(34)에서, 트랜지스터(Tr4)가 오프 상태가 됨과 함께, 트랜지스터(Tr5)가 과도적으로 온 상태가 되고, 전원 신호(DS)가 전압(Vini)으로 변화한다. 여기서 전압(Vini)은 다음 식으로 표시된다.
Vini = VL+Vth5 … (7)
여기서, Vth5는, 트랜지스터(Tr5)의 임계치 전압이다. 즉, 전압(Vini)은, 트랜지스터(Tr5)의 소스 전압(전압(VL))보다도, 트랜지스터(Tr5)의 임계치 전압(Vth5)만큼 높은 전압이다. 즉, 트랜지스터(Tr5)의 게이트·소스 사이 전압(Vgs)은, 트랜지스터(Tr5)의 임계치 전압(Vth5)과 동등하게 된다.
다음에, 타이밍(t16)에 있어서, 신호(SsR2)의 전압이 고레벨 전압(VH)으로부터 저레벨 전압(VL)으로 변화한다(도 8(B)). 이에 의해, 트랜지스터(Tr1)가 온 상태가 되고, 트랜지스터(Tr1)의 소스 전압(노드 전압(VN1))이 전압(VL)으로 변화한다(도 8(E)).
다음에, 타이밍(t17)에서, 신호(SsR3)의 전압이 고레벨 전압(VH)으로부터 저레벨 전압(VL)으로 변화한다(도 8(C)). 이에 의해, 이 전압 변화가 용량 소자(C1)를 통하여 트랜지스터(Tr1)의 소스(노드 전압(VN1))에 전해짐에 의해, 노드 전압(VN1)이 전압(VL)으로부터 과도적으로 변화한다(도 8(E)). 그렇지만, 트랜지스터(Tr1)는 온 상태이기 위해, 이 노드 전압(VN1)은, 재차 전압(VL)으로 수속한다.
또한, 신호(SsR3)의 전압이 저레벨 전압(VL)으로 변화함에 의해, 트랜지스터(Tr3)가 오프 상태가 되고, 트랜지스터(Tr3)의 소스는 하이 임피던스가 된다. 이에 의해, 트랜지스터(Tr3)의 소스 전압(노드 전압(VN2))이 유지된다(도 8(F)).
다음에, 타이밍(t18)에서, 신호(SsR4)의 전압이 고레벨 전압(VH)으로부터 저레벨 전압(VL)으로 변화한다(도 8(D)). 이 때, 트랜지스터(Tr3)는 오프 상태를 유지하기 때문에, 트랜지스터(Tr3)의 소스 전압(노드 전압(VN2))이 유지되고(도 8(F)), 트랜지스터(Tr2)의 소스 전압(신호(St))도 또한 유지된다(도 8(G)).
차지 펌프 회로(32) 및 구동 회로(34)는, 이상의 동작을 반복함에 의해, 전원 신호(DS)를 계속해서 생성한다.
이와 같이, 표시 장치(1)에서는, 차지 펌프 회로(32)를 마련하도록 하였기 때문에, 신호(St)의 전압을 고레벨 전압(VH)보다도 높은 전압(V6)까지 승압할 수 있고, 구동 회로(34)에, 큰 진폭의 신호(St)를 공급할 수 있다. 이에 의해, 구동 회로(34)가 전압(Vccp)을 전원 신호(DS)로서 출력할 때, 전압(Vccp)이 높은 경우에도 트랜지스터(Tr4)의 온 저항을 충분히 낮게 할 수 있다. 즉, 구동 회로(34)는, 큰 진폭의 전원 신호(DS)를 생성할 수 있다.
또한, 이와 같이, 차지 펌프(32) 및 구동 회로(34)가, 진폭이 작은 주사 신호(Ss)에 의거하여, 진폭이 큰 전원 신호(DS)를 생성할 수 있기 때문에, 예를 들면, 시프트 레지스터(31) 등의 전원 전압을 내릴 수 있고, 표시 장치(1)의 소비 전력을 저감할 수 있다.
또한, 차지 펌프 회로(32)에서는, 2개의 용량 소자(C1, C2)를 마련하도록 하였기 때문에, 보다 큰 진폭의 신호(St)를 생성할 수 있다. 즉, 차지 펌프 회로(32)에서는, 타이밍(t13)에서, 용량 소자(C1)를 이용하여 신호(St)의 전압을 승압하고, 타이밍(14)에서, 용량 소자(C2)를 이용하여 신호(St)의 전압을 재차 승압하도록 하였기 때문에, 1회 승압하는 경우에 비하여, 신호(St)의 전압을 보다 높은 레벨까지 승압할 수 있고, 큰 진폭의 신호(St)를 생성할 수 있다.
또한, 차지 펌프 회로(32)에서는, 트랜지스터(Tr3)를 마련하고, 타이밍(t17)에서 트랜지스터(Tr3)를 오프 상태로 하였기 때문에, 타이밍(t18)에서의 신호(SsR4)의 하강에 기인하고 신호(St)가 변화하지 않도록 할 수 있다. 이에 의해, 전원 신호(DS)의 파형의 혼란을 저감할 수 있기 때문에, 표시 장치(1)의 화질이 저하될 우려를 저감할 수 있다.
[효과]
이상과 같이 본 실시의 형태에서는, 차지 펌프 회로를 마련하도록 하였기 때문에, 큰 진폭의 전원 신호(DS)를 생성할 수 있다.
본 실시의 형태에서는, 차지 펌프 회로에어서 2개의 용량 소자를 마련하도록 하였기 때문에, 큰 진폭의 신호(St)를 생성할 수 있다.
본 실시의 형태에서는, 차지 펌프 회로에서 트랜지스터(Tr3)를 마련하도록 하였기 때문에, 전원 신호의 파형의 혼란을 저감할 수 있고, 표시 장치의 화질이 저하될 우려를 저감할 수 있다.
[변형례 1]
상기 실시의 형태에서는, 차지 펌프 회로(32)에 트랜지스터(Tr3)를 마련하였지만, 이것으로 한정되는 것이 아니고, 이에 대신하여, 예를 들면, 도 9에 도시한 바와 같이, 트랜지스터(Tr3)를 생략하여도 좋다. 이 차지 펌프 회로(32B)에서는, 용량 소자(C1)의 타단은, 입력 단자(SR3)에 접속되어 있다. 또한, 용량 소자(C2)의 타단은, 입력 단자(SR4)에 접속되어 있다. 이 경우에는, 입력 단자(SR4)에 입력된 신호(SsR4)의 천이에 응하여, 신호(St)에 과도적 변화하고, 전원 신호(DS)도 또한 과도적으로 변화할 우려가 있지만, 그러한 변화가 허용된 경우에는, 이 구성을 적용할 수 있다.
[변형례 2]
상기 실시의 형태에서는, 차지 펌프 회로(32)는, 4개의 주사 신호(Ss)에 의거하여 신호(St)를 생성하였지만, 이것으로 한정되는 것이 아니고, 이에 대신하여, 3개 이하 또는 5개 이상의 주사 신호(Ss)에 의거하여 신호(St)를 생성하여도 좋다. 이하에, 한 예로서, 2개의 주사 신호(Ss)에 의거하여 신호(St)를 생성하는 경우에 관해 상세히 설명한다
도 10은, 본 변형례에 관한 전원선 구동부(26C)의 한 구성례를 도시하는 것이다. 전원선 구동부(26C)는, 시프트 레지스터(31C)와, 복수의 차지 펌프 회로(32C)를 갖고 있다. 시프트 레지스터(31C)는, 상기 실시의 형태에서의 시프트 레지스터(31)와 같은 기능을 갖는 것이다. 각 차지 펌프(32C)는, 2개의 주사 신호(Ss)에 의거하여, 이들의 주사 신호(Ss)의 진폭보다도 큰 진폭의 신호(St)를 생성하는 것이다. 구체적으로는, 예를 들면, 차지 펌프 회로(32C(k))는, 2개의 주사 신호(Ss(n), Ss(n+1))에 의거하여 신호(St(k))를 생성한다. 마찬가지로, 차지 펌프 회로(32C(k+1))는, 2개의 주사 신호(Ss(n+1), Ss(n+2))에 의거하여 신호(St(k+1))를 생성한다. 각 차지 펌프 회로(32C)는, 2개의 주사 신호(Ss)가 입력되는 입력 단자(SR1, SR2)와, 신호(St)를 출력하는 출력 단자(Out)를 갖는다. 예를 들면, 차지 펌프 회로(32C(k))의 입력 단자(SR1)에는 주사 신호(Ss(n))가 입력되고, 입력 단자(SR2)에는 주사 신호(Ss(n+1))가 입력된다.
도 11은, 차지 펌프 회로(32C)의 한 구성례를 도시하는 것이다. 차지 펌프 회로(32C)는, 트랜지스터(Tr7, Tr8)와, 용량 소자(C4)를 갖고 있다. 트랜지스터(Tr7, Tr8)는, 예를 들면, N채널 MOS형의 TFT에 의해 구성되는 것이다. 트랜지스터(Tr7)의 게이트에는, 직류의 전압(VG1)이 공급되고, 드레인은 입력 단자(SR1)가와 접속되고, 소스는 용량 소자(C4)의 일단에 접속됨과 함께 출력 단자(Out)에 접속되어 있다. 트랜지스터(Tr8)의 게이트는, 입력 단자(SR1)에 접속되고, 드레인은 입력 단자(SR2)에 접속되고, 소스는 용량 소자(C4)의 타단에 접속되어 있다. 용량 소자(C4)의 일단은, 트랜지스터(Tr7)의 소스에 접속됨과 함께 출력 단자(Out)에 접속되고, 타단은 트랜지스터(Tr8)의 소스에 접속되어 있다.
본 변형례에 관한 차지 펌프 회로(32C)로도, 상기 실시의 형태에 관한 차지 펌프 회로(32)와 마찬가지로, 큰 진폭의 신호(St)를 공급할 수 있다.
[변형례 3]
상기 실시의 형태에서는, 차지 펌프 회로(32)를 이용하여 전원선 구동부(26)를 구성하였지만, 이것으로 한정되는 것이 아니고, 이에 대신하여, 또는 이에 더하여, 차지 펌프 회로(32)를 이용하여 주사선 구동부(23)를 구성하여도 좋다.
[변형례 4]
상기 실시의 형태에서는, 본 기술을, 유기 EL 소자를 이용한 표시 장치에 적용하였지만, 이것으로 한정되는 것이 아니고, 이에 대신하여, 예를 들면, 액정 표시 소자를 이용한 표시 장치에 적용하여도 좋다. 구체적으로는, 예를 들면, 화소 전압을 기록하는 화소를 선택하는 회로(상기 실시의 형태에서의 주사 구동부(23)에 상당)에 적용할 수 있다.
<2. 적용례>
다음에, 상기 실시의 형태 및 변형례에서 설명한 표시 장치의 적용례에 관해 설명한다.
도 12는, 상기 실시의 형태 등의 표시 장치가 적용되는 텔레비전 장치의 외관을 도시하는 것이다. 이 텔레비전 장치는, 예를 들면, 프런트 패널(511) 및 필터 유리(512)를 포함하는 영상 표시 화면부(510)를 갖고 있고, 이 영상 표시 화면부(510)는, 상기 실시의 형태 등에 관한 표시 장치에 의해 구성되어 있다.
상기 실시의 형태 등의 표시 장치는, 이와 같은 텔레비전 장치 외에, 디지털 카메라, 노트형 퍼스널 컴퓨터, 휴대 전화 등의 휴대 단말 장치, 휴대형 게임기, 또는 비디오 카메라 등의 모든 분야의 전자 기기에 적용하는 것이 가능하다. 환언하면, 상기 실시의 형태 등의 표시 장치는, 영상을 표시하는 모든 분야의 전자 기기에 적용하는 것이 가능하다.
이상, 실시의 형태 및 변형례, 및 전자 기기에의 적용례를 들어 본 기술을 설명하였지만, 본 기술은 이들의 실시의 형태 등으로는 한정되지 않고, 여러가지의 변형이 가능하다.
예를 들면, 상기한 각 실시의 형태에서는, 서브화소(11)에서의 용량 소자(Csub)를 마련하였지만, 이것으로 한정되는 것이 아니고, 이에 대신하여, 예를 들면, 도 13에 도시한 바와 같이, 서브화소(11C)에서의 용량 소자(Csub)를 마련하지 않아도 좋다. 즉, 이 예에서는, 서브화소(11C)는, 2개의 트랜지스터(기록 트랜지스터(WSTr), 구동 트랜지스터(DRTr)) 및 하나의 용량 소자(Cs)를 이용하여 구성되는, 이른바 「2Tr1C」의 구성을 갖는 것이다.
또한, 본 기술은 이하와 같은 구성으로 할 수 있다.
(1) 게이트와, 드레인과, 소스를 갖는 제1의 트랜지스터와,
제1의 단자와, 상기 제1의 트랜지스터의 드레인 또는 소스에 접속된 제2의 단자를 갖는 제1의 용량 소자와,
상기 제2의 단자의 전압에 의거하여 구동되는 단위 화소를 구비한 표시 장치.
(2) 드레인 및 소스를 갖는 제2의 트랜지스터와,
제3의 단자와, 상기 제2의 트랜지스터의 드레인 또는 소스, 및 상기 제1의 트랜지스터의 게이트에 접속된 제4의 단자를 갖는 제2의 용량 소자를 또한 구비한 상기 (1)에 기재된 표시 장치.
(3) 드레인과, 소스와, 상기 제3의 단자에 접속된 게이트를 갖는 제3의 트랜지스터를 또한 구비한 상기 (2)에 기재된 표시 장치.
(4) 상기 제1의 트랜지스터의 드레인 및 소스 중의, 상기 제2의 단자에 접속된 단자와는 다른 단자에는 제1의 펄스 신호가 인가되고,
상기 제2의 트랜지스터의 드레인 및 소스 중의, 상기 제4의 단자에 접속된 단자와는 다른 단자에는 제2의 펄스 신호가 인가되고,
상기 제3의 단자에는 제3의 펄스 신호가 인가되고,
상기 제3의 트랜지스터의 드레인 및 소스 중의, 상기 제1의 단자에 접속된 단자와는 다른 단자에는 제4의 펄스 신호가 인가되는 상기 (3)에 기재된 표시 장치.
(5) 상기 제2의 펄스 신호는, 상기 제1의 펄스 신호가 제1의 극성의 천이를 한 후에 상기 제1의 극성의 천이를 하고,
상기 제3의 펄스 신호는, 상기 제2의 펄스 신호가 상기 제1의 극성의 천이를 한 후에 상기 제1의 극성의 천이를 하고,
상기 제4의 펄스 신호는, 상기 제3의 펄스 신호가 상기 제1의 극성의 천이를 한 후에 상기 제1의 극성의 천이를 하는 상기 (4)에 기재된 표시 장치.
(6) 상기 제1의 펄스 신호, 상기 제2의 펄스 신호, 상기 제3의 펄스 신호, 및 상기 제4의 펄스 신호를 생성하는 시프트 레지스터를 또한 구비한 상기 (4)에 기재된 표시 장치.
(7) 상기 제2의 단자의 전압에 의거하여, 직류 신호가 인가되는 제5의 단자와 상기 단위 화소에 접속된 제6의 단자와의 사이를 온 오프 제어하는 스위치와,
상기 제2의 단자와 상기 제6의 단자와의 사이에 삽설된 비선형 소자를 또한 구비한 상기 (1)부터 (6)의 어느 하나에 기재된 표시 장치.
(8) 상기 비선형성 소자는, 상기 제2의 단자에 접속된 소스와, 상기 제6의 단자에 접속된 드레인 및 게이트를 갖는 제4의 트랜지스터인 상기 (7)에 기재된 표시 장치.
(9) 상기 단위 화소는, 표시 소자와, 상기 표시 소자에 구동 전류를 공급하는 구동 트랜지스터를 가지며,
상기 스위치는, 상기 구동 트랜지스터에 상기 구동 전류를 공급하는 상기 (1)부터 (8)의 어느 하나에 기재된 표시 장치.
(10) 게이트와, 드레인과, 소스를 갖는 제1의 트랜지스터와,
제1의 단자와, 상기 제1의 트랜지스터의 드레인 또는 소스에 접속된 제2의 단자를 갖는 제1의 용량 소자를 구비한 표시 구동 장치.
(11) 제1의 트랜지스터의 드레인 또는 소스에 펄스 신호를 인가하고,
제1의 단자와, 상기 제1의 트랜지스터의 드레인 및 소스 중의 상기 펄스 신호가 인가된 단자와는 다른 단자에 접속된 제2의 단자를 갖는 제1의 용량 소자의, 상기 제1의 단자에 다른 펄스 신호를 인가하고,
상기 제2의 단자의 전압에 의거하여 단위 화소를 구동하는 구동 방법.
(12) 표시 장치와
상기 표시 장치에 대해 동작 제어를 행하는 제어부를 구비하고,
상기 표시 장치는,
게이트와, 드레인과, 소스를 갖는 제1의 트랜지스터와,
제1의 단자와, 상기 제1의 트랜지스터의 드레인 또는 소스에 접속된 제2의 단자를 갖는 제1의 용량 소자와,
상기 제2의 단자의 전압에 의거하여 구동된 단위 화소를 포함하는 전자 기기.
본 출원은, 일본 특허청에서 2013년 1월 15일에 출원된 일본 특허출원 번호 2013-4542호를 기초로 하여 우선권을 주장하는 것이고, 이 출원의 모든 내용을 참조에 의해 본 출원에 원용한다.
당업자라면, 설계상의 요건이나 다른 요인에 응하여, 여러가지의 수정, 콤비네이션, 서브 콤비네이션, 및 변경을 상도할 수 있는데, 그들은 첨부한 청구의 범위나 그 균등물의 범위에 포함되는 것으로 이해된다.

Claims (12)

  1. 게이트와, 드레인과, 소스를 갖는 제1의 트랜지스터와,
    제1의 단자와, 상기 제1의 트랜지스터의 드레인 또는 소스에 접속된 제2의 단자를 갖는 제1의 용량 소자와,
    상기 제2의 단자의 전압에 의거하여 구동된 단위 화소와,
    드레인 및 소스를 갖는 제2의 트랜지스터와,
    제3의 단자와, 상기 제2의 트랜지스터의 드레인 또는 소스, 및 상기 제1의 트랜지스터의 게이트에 접속된 제4의 단자를 갖는 제2의 용량 소자와,
    드레인과, 소스와, 상기 제3의 단자에 접속된 게이트를 갖는 제3의 트랜지스터를 구비한 것을 특징으로 하는 표시 장치.
  2. 제1항에 있어서,
    상기 제1의 트랜지스터의 드레인 및 소스 중의, 상기 제2의 단자에 접속된 단자와는 다른 단자에는 제1의 펄스 신호가 인가되고,
    상기 제2의 트랜지스터의 드레인 및 소스 중의, 상기 제4의 단자에 접속된 단자와는 다른 단자에는 제2의 펄스 신호가 인가되고,
    상기 제3의 단자에는 제3의 펄스 신호가 인가되고,
    상기 제3의 트랜지스터의 드레인 및 소스 중의, 상기 제1의 단자에 접속된 단자와는 다른 단자에는 제4의 펄스 신호가 인가되는 것을 특징으로 하는 표시 장치.
  3. 제2항에 있어서,
    상기 제2의 펄스 신호는, 상기 제1의 펄스 신호가 제1의 극성의 천이를 한 후에 상기 제1의 극성의 천이를 하고,
    상기 제3의 펄스 신호는, 상기 제2의 펄스 신호가 상기 제1의 극성의 천이를 한 후에 상기 제1의 극성의 천이를 하고,
    상기 제4의 펄스 신호는, 상기 제3의 펄스 신호가 상기 제1의 극성의 천이를 한 후에 상기 제1의 극성의 천이를 하는 것을 특징으로 하는 표시 장치.
  4. 제2항에 있어서,
    상기 제1의 펄스 신호, 상기 제2의 펄스 신호, 상기 제3의 펄스 신호, 및 상기 제4의 펄스 신호를 생성하는 시프트 레지스터를 또한 구비한 것을 특징으로 하는 표시 장치.
  5. 제1항에 있어서,
    상기 제2의 단자의 전압에 의거하여, 직류 신호가 인가되는 제5의 단자와 상기 단위 화소에 접속된 제6의 단자와의 사이를 온 오프 제어하는 스위치와,
    상기 제2의 단자와 상기 제6의 단자와의 사이에 삽설된 비선형 소자를 또한 구비한 것을 특징으로 하는 표시 장치.
  6. 제5항에 있어서,
    상기 비선형 소자는, 상기 제2의 단자에 접속된 소스와, 상기 제6의 단자에 접속된 드레인 및 게이트를 갖는 제4의 트랜지스터인 것을 특징으로 하는 표시 장치.
  7. 제5항에 있어서,
    상기 단위 화소는, 표시 소자와, 상기 표시 소자에 구동 전류를 공급하는 구동 트랜지스터를 가지며,
    상기 스위치는, 상기 구동 트랜지스터에 상기 구동 전류를 공급하는 것을 특징으로 하는 표시 장치.
  8. 제1의 트랜지스터의 드레인 또는 소스에 펄스 신호를 인가하고,
    제1의 단자와, 상기 제1의 트랜지스터의 드레인 및 소스 중의 상기 펄스 신호가 인가된 단자와는 다른 단자에 접속된 제2의 단자를 갖는 제1의 용량 소자의, 상기 제1의 단자에 다른 펄스 신호를 인가하고,
    상기 제2의 단자의 전압에 의거하여 단위 화소를 구동하는 것을 특징으로 하는 구동 방법.
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
KR1020157014332A 2013-01-15 2013-12-18 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기 KR102045210B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2013004542A JP2014137398A (ja) 2013-01-15 2013-01-15 表示装置、表示駆動装置、駆動方法、および電子機器
JPJP-P-2013-004542 2013-01-15
PCT/JP2013/083963 WO2014112278A1 (ja) 2013-01-15 2013-12-18 表示装置、表示駆動装置、駆動方法、および電子機器

Publications (2)

Publication Number Publication Date
KR20150107715A KR20150107715A (ko) 2015-09-23
KR102045210B1 true KR102045210B1 (ko) 2019-11-15

Family

ID=51209380

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020157014332A KR102045210B1 (ko) 2013-01-15 2013-12-18 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기

Country Status (6)

Country Link
US (1) US9633596B2 (ko)
JP (1) JP2014137398A (ko)
KR (1) KR102045210B1 (ko)
CN (1) CN104919516B (ko)
TW (1) TWI567715B (ko)
WO (1) WO2014112278A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI674671B (zh) * 2013-05-28 2019-10-11 日商新力股份有限公司 顯示裝置及電子機器
JP6663289B2 (ja) * 2016-04-26 2020-03-11 株式会社Joled アクティブマトリクス表示装置
KR102542980B1 (ko) * 2017-11-21 2023-06-15 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
CN110379393B (zh) * 2018-08-10 2022-01-11 友达光电股份有限公司 显示装置与栅极驱动器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005202372A (ja) * 2003-12-19 2005-07-28 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法
JP2005242323A (ja) * 2004-01-26 2005-09-08 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法
JP2011139309A (ja) * 2009-12-28 2011-07-14 Sony Corp レベルシフト回路、信号駆動回路、表示装置および電子機器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5903248A (en) * 1997-04-11 1999-05-11 Spatialight, Inc. Active matrix display having pixel driving circuits with integrated charge pumps
JP4641710B2 (ja) * 2003-06-18 2011-03-02 株式会社半導体エネルギー研究所 表示装置
US7268332B2 (en) * 2004-01-26 2007-09-11 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method of the same
CN101460989B (zh) * 2006-08-30 2011-04-27 夏普株式会社 显示装置
JP2008058853A (ja) 2006-09-04 2008-03-13 Sony Corp 表示装置及びその製造方法
JP5180510B2 (ja) * 2007-04-16 2013-04-10 長野計器株式会社 Led表示装置
JP2009258275A (ja) * 2008-04-15 2009-11-05 Sony Corp 表示装置および出力バッファ回路
JP5665299B2 (ja) * 2008-10-31 2015-02-04 三菱電機株式会社 シフトレジスタ回路
TWI673718B (zh) * 2011-05-13 2019-10-01 日商半導體能源研究所股份有限公司 半導體裝置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005202372A (ja) * 2003-12-19 2005-07-28 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法
JP2005242323A (ja) * 2004-01-26 2005-09-08 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法
JP2011139309A (ja) * 2009-12-28 2011-07-14 Sony Corp レベルシフト回路、信号駆動回路、表示装置および電子機器

Also Published As

Publication number Publication date
JP2014137398A (ja) 2014-07-28
CN104919516B (zh) 2017-03-08
US9633596B2 (en) 2017-04-25
TWI567715B (zh) 2017-01-21
KR20150107715A (ko) 2015-09-23
WO2014112278A1 (ja) 2014-07-24
US20150332626A1 (en) 2015-11-19
TW201428719A (zh) 2014-07-16
CN104919516A (zh) 2015-09-16

Similar Documents

Publication Publication Date Title
US10109237B2 (en) Pixel and organic light emitting display device having the same
JP2012185328A (ja) 画素回路、表示パネル、表示装置および電子機器
US8199081B2 (en) Display apparatus, display-apparatus driving method and electronic instrument
KR20060010791A (ko) 반도체 장치
WO2013073466A1 (ja) 表示装置およびその駆動方法
JP5726325B2 (ja) 表示装置およびその駆動方法
JP5780650B2 (ja) レベルシフタ回路、走査回路、表示装置、及び、電子機器
JP2008242489A (ja) 電流源回路
KR101880330B1 (ko) 구동 회로, 구동 방법, 표시 장치 및 전자 기기
KR102080188B1 (ko) 표시 장치, 구동 장치, 구동 방법, 및 전자 기기
KR102045210B1 (ko) 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기
JP2009128404A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2011229129A (ja) インバータ回路および表示装置
KR102604731B1 (ko) 표시 장치
JP2007108379A (ja) 画素回路、表示装置および表示装置の駆動方法
JP4687044B2 (ja) 表示装置および表示装置の駆動方法
JP2011107187A (ja) 表示装置、表示装置の駆動方法および電子機器
US20140218270A1 (en) Display device, driving method of display device, and electronic apparatus
JP2010263274A (ja) レベルシフト回路、表示装置および電子機器
JP2010276734A (ja) 表示装置、表示装置の駆動方法および電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant