KR100476816B1 - 트랜치 소스 콘택트를 갖는 측방 확산 mos 트랜지스터 - Google Patents

트랜치 소스 콘택트를 갖는 측방 확산 mos 트랜지스터 Download PDF

Info

Publication number
KR100476816B1
KR100476816B1 KR10-1999-7009498A KR19997009498A KR100476816B1 KR 100476816 B1 KR100476816 B1 KR 100476816B1 KR 19997009498 A KR19997009498 A KR 19997009498A KR 100476816 B1 KR100476816 B1 KR 100476816B1
Authority
KR
South Korea
Prior art keywords
region
trench
doped
source
delete delete
Prior art date
Application number
KR10-1999-7009498A
Other languages
English (en)
Other versions
KR20010006411A (ko
Inventor
프랭코 히버트
Original Assignee
크리 마이크로웨이브 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 크리 마이크로웨이브 인크. filed Critical 크리 마이크로웨이브 인크.
Publication of KR20010006411A publication Critical patent/KR20010006411A/ko
Application granted granted Critical
Publication of KR100476816B1 publication Critical patent/KR100476816B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66659Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1087Substrate region of field-effect devices of field-effect transistors with insulated gate characterised by the contact structure of the substrate region, e.g. for controlling or preventing bipolar effect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41766Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/66696Lateral DMOS transistors, i.e. LDMOS transistors with a step of recessing the source electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7835Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • H01L21/225Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
    • H01L21/2251Diffusion into or out of group IV semiconductors
    • H01L21/2254Diffusion into or out of group IV semiconductors from or through or into an applied layer, e.g. photoresist, nitrides
    • H01L21/2257Diffusion into or out of group IV semiconductors from or through or into an applied layer, e.g. photoresist, nitrides the applied layer being silicon or silicide or SIPOS, e.g. polysilicon, porous silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/4175Source or drain electrodes for field effect devices for lateral devices where the connection to the source or drain region is done through at least one part of the semiconductor substrate thickness, e.g. with connecting sink or with via-hole
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/456Ohmic electrodes on silicon

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

에피택셜층에 형성된 측방 확산 MOS 트랜지스터는 트랜치 소스 콘택트(30)를 포함한다. 상기 트랜지스터를 제조 방법이 또한 설명되며, 상기 트랜치를 에칭하는 단계가 포함되어 있다.

Description

트랜치 소스 콘택트를 갖는 측방 확산 MOS 트랜지스터{LATERAL DIFFUSED MOS TRANSISTOR WITH TRENCH SOURCE CONTACT}
본 발명은 일반적으로 금속 산화물 실리콘(MOS) 트랜지스터와 같은 절연 게이트 전계 효과 트랜지스터(IGFET)에 관한 것으로, 보다 상세하게는 감소된 레이아웃 면적과 피치를 가지며 전력 응용에서 감소된 접지 소스 저항과 커패시턴스를 갖는 측방 IGFET 및 MOS(LDMOS) 트랜지스터에 관한 것이다.
측방 확산 MOS 트랜지스터는 하부 측면 스위치와 RF/마이크로파 전력 증폭기용의 전력 응용에 사용된다. 상기 소자는 전형적으로 고농도로 도핑된 실리콘 기판(P+) 상의 에피텍셜 실리콘층(P-)에 형성된다. 접지 소스 구조는 소스 영역으로부터 접지된 P+ 기판으로 깊은 싱커(deep sinker) 확산에 의해 이루어진다.
그러나, 확산된 싱커는 소스 콘택트의 요구 폭을 증가시키는 측방 확산을 갖는다. 또한, 깊은 P+ 싱커는 제어된 문턱 전압을 얻기 위해서 게이트와 채널 영역으로부터 이격되도록 유지되어야 한다. 예를들어, 5㎛ 두께를 갖는 에피택셜 층에서, P+ 싱커는 깊이가 5㎛ 이상이어야 하며 모든 측면에서 4㎛ 이상의 측방 확산된다. 2㎛의 최소 패턴 사이즈에 대해, 공통 소스 또는 드레인을 갖는 두 개의 트랜지스터 셀의 피치는 30㎛ 정도가 된다. 또한, 확산된 싱커의 열 수지에 의해 도펀트가 고농도로 도핑된 기판으로부터 확산되어 소자의 기생 커패시턴스를 증가시킨다.
본 발명은 감소된 피치, 소스 저항 및 커패시턴스를 갖는 LDMOS 구조와 그 프로세스에 관한 것이다.
도 1은 종래의 측방 확산 MOS(LDMOS) 트랜지스터의 단면도이다.
도 2는 도 1의 트랜지스터의 평면도이다.
도 3은 본 발명의 일실시예에 따른 LDMOS 트랜지스터의 단면도이다.
도 4는 도 3의 LDMOS 트랜지스터의 평면도이다.
도 5A-5E는 본 발명의 일실시예에 따른 LDMOS 트랜지스터의 제조 공정을 설명하는 단면도이다.
도 6은 본 발명의 다른 실시예를 나타내는 단면도이다.
도 7은 본 발명의 또다른 실시예를 나타내는 단면도이다.
본 발명에 따르면, LDMOS의 확산된 싱커는 하부에 놓인 기판 쪽을 향해 또는 기판쪽으로 연장되는 에피택셜층의 소스 콘택트 영역 내의 트랜치로 치환된다. 얕게 도핑된 싱커는 하부에 놓인 기판과 접속되도록 트랜치의 하부 표면으로 확산될 수 있으며 또한 상기 트랜치는 에피택셜 층을 통하여 기판으로 연장될 수 있다. 다음 트랜치는 도전성 물질 또는 플러그로 충전된다. 감소된 P+ 확산은 셀 피치를 감소시키며, 확산된 싱커에 비하여 감소된 열 수지는 측방 확산 및 고농도로 도핑된 기판의 상향 확산(up-diffusion)을 감소시킨다. 따라서, 기생 커패시턴스가 감소되며 소스 콘택트 저항은 고도의 도전성 플러그로 인해 감소된다.
본 발명과 본 발명의 목적은 도면을 참조하여 설명되는 상세한 설명과 청구범위에 의해 명확해 질 것이다.
도 1은 종래 기술에 따른 측방 확산된 MOS 트랜지스터의 확산된 싱커를 나타내는 단면도이고, 도 2는 상기 트랜지스터의 평면도이다. 상기 소자는 동작시에 접지되는 P+ 실리콘 기판(12) 상에 성장된 P- 에피택셜층(10)에 만들어진다. 상기 트랜지스터는 N+ 소스 영역(14)과, N- 표류 영역(18)을 포함하는 N+ 드레인 영역(16)을 포함한다. 소스(14)와 드레인의 N- 표류 영역(18) 사이의 채널 영역(24) 상의 실리콘 산화물 절연층(22) 상에 게이트 콘택트(20)이 위치된다. 채널(24)은 소스 영역 및 N- 표류 영역이 확산되는 P- 에피택셜 층으로부터 형성된다.
접지된 소스 소자 동작을 위해, P+ 싱커 영역(26)은 에피택셜층(10) 표면으로부터 P+ 기판(12)을 향해 또는 기판(12)으로 확산되어, 도펀트를 확산시키고 소스로부터 기판으로의 도전성 경로를 제공하기 위해 가열된다. 약 5㎛의 두께를 갖는 에피택셜층에 대해, P+ 싱커는 깊이가 5㎛ 이상이어야 하며, 열 처리에 의한 측방 확산은 모든 면에서 4㎛ 이상이 된다. 2㎛의 최소 패턴 사이즈를 갖는 소자에서, 전체 셀 피치(셀 당 2개 트랜지스터)는 표면 콘택트 폭과 측방 확산의 두배를 포함하여 적어도 10㎛의 전체 상부 소스 콘택트 폭 상태에서 30㎛ 정도가 된다. 도 2는 1/2 셀 피치(1개 트랜지스터)에 대한 측방 치수를 나타내는 도 1의 소자의 평면도이다. 소스 및 드레인 콘택트 및 금속은 2㎛이고, 드레인 표류 영역은 4㎛ 정도이며, 실리콘 게이트는 3㎛이고, 게이트 스페이싱(spacing)에 대한 접지 콘택트는 2㎛이며, P+ 측방 확산은 4㎛이다.
본 발명에 따르면, 도 1 및 도 2에 도시된 P+ 싱커는 P+ 도펀트로 형성되는 에피택셜층을 통해 또는 에피택셜층에 형성된 얕은 도전성 트랜치로 치환되고 다음 트랜치는 도전성 물질로 충전된다. 이에 따른 소스 콘택트는 P+ 싱커 콘택트에 필요한 측방 치수를 현저히 감소시킨다. 또한, 트랜치의 도전성 물질 플러그는 콘택트의 수직 저항을 감소시키며, 감소된 열 수지의 요구가 측방 확산을 제한하여 P+ 기판으로부터의 상향 확산을 최소화시킨다.
본 발명의 2가지 실시예가 설명될 것인데, 첫째는 얕은(shallow) 도전성 트랜치에 관한 것이고 다른 하나는 깊은(deep) 도전성 트랜치에 관한 것이다. 도 3 및 도 4는 각각 얕은 도전성 트랜치 실시예의 단면도 및 평면도이고, 도 1 및 도 2에서의 부재와 동일하며, 도 3 및 도 4는 동일한 참조 번호를 갖는다. 도 1의 P+ 싱커(26)는 에피택셜층의 트랜치 내에 형성된 도전성 플러그(30)와 트랜치의 하부 및 측벽상에 형성된 P+ 얕은 싱커(32)로 치환된다. 본 실시예에서, 채널 영역과 게이트를 분리시키는 산화물(22)은 드레인의 N- 표류 영역(18) 상부에서 두께가 증가된다. 도 4의 평면도를 참조하면, 1/2 셀 피치는, 2㎛의 드레인 콘택트의 1/2, 4㎛의 표류 영역, 3㎛의 폴리실리콘 게이트, 2㎛의 게이트 스페이싱에 대한 접지 콘택트, 및 2㎛의 금속 소스 콘택트의 1/2을 포함하여 15㎛ 내지 11㎛로 감소된다. 얕은 도전성 트랜치는 P+ 싱커의 깊이를 최소화시켜 낮은 저항, 낮은 열수지, 감소된 P+ 기판의 상향 확산, 및 감소된 측방 확산 및 셀 피치를 달성한다. 도전성 트랜치의 사용은 접지된 소스 콘택트용 P+ 기판에 도달하는데 요구되는 P+ 확산 양을 최소화시키기 때문에, 보다 근접한 셀 피치가 달성된다. 도전성 플러그는 P+ 도핑된 실리콘 보다 낮은 저항력을 가지며, 기생 커패시턴스는 P+ 기판으로부터 상향 확산을 최소화시킴으로써 감소된다.
도5A-5E는 도3 및 도4의 소자를 제조하는 공정 단계를 나타내는 단면도이다. 채널 도핑 및 소자 동작 모드에 따라, 출발 물질은 P+ 기판상의 에피택셜층(도시되어 있음), P+ 기판상의 P- 에피택셜층 상의 N-에피택셜층이 될 수 있다. 실리콘 산화물층(40)은 에피택셜층(10)의 표면상에 성장되며 다음 트랜치 마스킹과 산화물 에칭 단계가 뒤따른다. 다음 트랜치는 포토레지스트 또는 하드 마스크 물질로서 산화물 중 하나와 건식 에칭용 불소, 붕소, 및/또는 염소계 화합물을 이용하여 에피택셜층 두께의 약 1/2 깊이로 에칭된다. P+ 얕은 싱커(44)는 바람직하게는 경사지지 않은 상태로 10-100 KeV에서, 1E15-1E16의 붕소 또는 BF2 도즈량을 이용하여 트랜치 하부에서 이온주입된다.
다음 도5B에 도시된 바와 같이, 임의의 자연 산화물이 트랜치 측벽으로부터 제거되며, 다음 컨포멀한 도전성 물질이 트랜치를 충전하도록 증착된다. 도전성 트랜치 충전 물질은 예를 들어 비도핑된 폴리실리콘, 인슈트(in-situ) 도핑된 폴리실리콘, 텅스텐(W), 또는 텅스텐 실리사이드(WSix)일 수 있다. 화학적 기상 증착 및 스퍼터링에 의해서도 막이 증착될 수 있다.
다음, 도 5C에 도시된 바와 같이, 도전성 트랜치 충전 물질의 이방성 에치백에 의해 트랜치 내에 도전성 트랜치 충전 물질만이 남게된다. 불소계 또는 염소계 화합물을 포함하는 반응성 이온 에칭이 이용될 수 있다. 특히 폴리실리콘이 도전성 트랜치 충전 물질로 이용되는 경우 선택적인 P+ 도핑이 사용될 수 있다. 단지 트랜치 충전 물질만이 실리콘 산화물층을 통해 노출되기 때문에, 도핑 마스크가 요구되지 않는다.
도 5D를 참조하면, 박형 산화물 성장(150-1500Å) 및 실리콘 질화물 증착(0.05 내지 0.2㎛)에 의해 질화물층(46)이 형성되며 P+ 얕은 싱커(44)가 트랜치의 도핑된 도전성 물질로부터의 제한된 측벽 확산을 갖도록 하부에 놓인 기판으로 확산된다. 20-500분 동안 900-1150℃에서 싱커 드라이브에 의해 P+ 기판과 교차하도록 확산되는 P+ 얕은 싱커를 갖는 0.5-3㎛의 필드 산화물 성장(48)이 얻어진다. 도 5E에서, 게이트 산화 및 게이트 물질 증착(폴리실리콘 또는 폴리사이드), 게이트 마스크 및 에칭 후에 채널 마스크, 채널 이온주입 및 채널 확산에 의해 소자가 완성된다. 다음, N- 표류 마스크 및 이온주입과 N+ 소스 및 드레인 콘택트 마스크 및 이온주입이 형성되고, 다음 유전체 증착, 콘택트 마스크 및 콘택트 에칭, 마지막으로 소스 및 드레인 콘택트(50, 52)의 금속공정이 이루어진다.
도 6은 깊은 도전성 트랜치를 채용한 본 발명의 다른 실시예를 나타내는 단면도이다. 다시, 도3 및 도6에서 동일한 부재에는 동일한 참조번호가 부여된다. 에피택셜층을 통해 트랜치를 형성하고 P+ 기판(12)에 접속시킴으로써, P+ 얕은 싱커(32)가 필요없거나 열적 드라이브가 필요가 없기 때문에 열 수지가 더욱 감소된다. P+ 얕은 또는 깊은 싱커 확산(32)이 요구되지 않기 때문에, 트랜치가 필드 산화 전후에 또는 채널 드라이브 전후에 형성될 수 있다. 트랜치로부터의 P+ 도펀트의 측방 확산이 요구되지 않기 때문에 셀 피치가 더욱 감소된다.
도 7은 트랜치 구조가 건식 에칭이 아닌 이방성 습식 화학적 에칭(KOH)에 의해 형성된 본 발명의 또다른 실시예의 단면도이다. 도전체(30)로 충전된 얕은 또는 깊은 V-홈이 도시되어 있다.
형성되는 LDMOS 구조의 피치를 감소시키면서 소스 콘택트 저항과 기생 커패시턴스를 감소시키는 측방 DMOS 트랜지스터를 위한 트랜치 소스 콘택트 구조의 몇가지 실시예에 대해 설명하였다. 본 발명은 특정 실시예를 참조로 설명하였으나, 이러한 설명은 본 발명에 대한 예시이며 본 발명을 제한하는 것으로 해석되어서는 안된다. 특허청구범위에 따른 본 발명의 사상 및 범주를 벗어나지 않고 다양한 변형 및 응용이 당업자에게 가능할 것이다.

Claims (21)

  1. a) 도핑된 반도체 기판;
    b) 상기 기판 상에 형성되며 표면을 갖는 도핑된 에피택셜 반도체층;
    c) 상기 에피택셜 반도체층에 형성되며, 사이에 채널 영역을 갖는 소스 영역 및 드레인 영역;
    d) 상기 채널 영역 상부의 절연체 상에 형성된 게이트 전극; 및
    e) 상기 에피택셜층의 표면으로부터 상기 에피택셜층으로 연장되며, 상기 에피택셜층내에 도전성 물질로 충전된 트랜치를 포함하는 소스 콘택트를 포함하며,
    상기 트랜치는 상기 에피텍셜층을 통해 단지 부분적으로 연장되며 도핑된 싱커 영역이 상기 콘택트를 상기 반도체 기판으로 연장시키는 것을 특징으로 하는 트랜지스터 구조.
  2. 제 1 항에 있어서, 상기 반도체 기판은 소자가 동작하는 동안 접지되며, 상기 소스 콘택트는 접지를 상기 소스 영역으로 연장시키는 것을 특징으로 하는 트렌지스터 구조.
  3. 제 1 항에 있어서, 상기 트랜지스터는 측방 확산 MOS 트랜지스터를 포함하는 것을 특징으로 하는 트랜지스터 구조.
  4. 제 3 항에 있어서, 상기 드레인 영역은 고농도로 도핑된 영역과 상기 채널 영역으로 연장되는 저농도로 도핑된 표류 영역을 포함하는 것을 특징으로 하는 트랜지스터 구조.
  5. 제 4 항에 있어서, 상기 게이트 전극 하부에 있는 상기 절연체는 상기 표류 영역 상부로 연장되며, 상기 절연체의 두께는 상기 채널 영역 상부에서 보다 상기 표류 영역 상부에서 더 큰 것을 특징으로 하는 트랜지스터 구조.
  6. 제 1 항에 있어서, 상기 도전성 물질은 폴리실리콘, 내화 금속, 및 내화 금속 실리사이드로 이루어진 그룹에서 선택되는 것을 특징으로 하는 트랜지스터 구조.
  7. 제 6 항에 있어서, 상기 게이트 전극은 도핑된 폴리실리콘을 포함하는 것을 특징으로 하는 트랜지스터 구조.
  8. 제 6 항에 있어서, 상기 드레인 영역, 상기 소스 영역 및 상기 소스 콘택트에 대한 금속 콘택트를 더 포함하는 것을 특징으로 하는 트랜지스터 구조.
  9. 제 8 항에 있어서, 하나의 금속 콘택트는 상기 소스 영역 및 상기 소스 콘택트에 형성되는 것을 특징으로 하는 반도체 구조.
  10. 제 1 항에 있어서, 상기 반도체 기판은 상기 에피택셜 반도체층 보다 고농도로 도핑되는 것을 특징으로 하는 트랜지스터 구조.
  11. 도핑된 반도체 기판상의 도핑된 에피택셜 반도체층에 형성된 측방 확산 MOS(LDMOS) 트랜지스터에서 소스 콘택 구조는,
    에피텍셜층의 표면으로부터 연장되는 에피텍셜 반도체층에 형성되며 상기 에피택셜층을 통해 부분적으로 연장되는 트랜치와, 상기 트랜치를 충전시키는 도전성 물질을 포함하며 도핑된 싱커 영역은 콘택을 상기 반도체 기판으로 연장시키는 것을 특징으로 하는 소스 콘택트 구조.
  12. 제 11 항에 있어서, 상기 도전성 물질은 폴리실리콘, 내화 금속, 및 내화 금속 실리사이드로 이루어진 그룹에서 선택되는 것을 특징으로 하는 소스 콘택트 구조.
  13. 삭제
  14. 삭제
  15. 삭제
  16. 삭제
  17. 삭제
  18. 삭제
  19. 삭제
  20. 삭제
  21. 삭제
KR10-1999-7009498A 1997-06-10 1998-06-10 트랜치 소스 콘택트를 갖는 측방 확산 mos 트랜지스터 KR100476816B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/872,589 1997-06-10
US08/872,589 US5869875A (en) 1997-06-10 1997-06-10 Lateral diffused MOS transistor with trench source contact
PCT/US1998/011885 WO1998057379A1 (en) 1997-06-10 1998-06-10 Lateral diffused mos transistor with trench source contact

Publications (2)

Publication Number Publication Date
KR20010006411A KR20010006411A (ko) 2001-01-26
KR100476816B1 true KR100476816B1 (ko) 2005-03-17

Family

ID=25359908

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-7009498A KR100476816B1 (ko) 1997-06-10 1998-06-10 트랜치 소스 콘택트를 갖는 측방 확산 mos 트랜지스터

Country Status (6)

Country Link
US (1) US5869875A (ko)
EP (1) EP0988651B1 (ko)
JP (1) JP4778127B2 (ko)
KR (1) KR100476816B1 (ko)
AU (1) AU7828898A (ko)
WO (1) WO1998057379A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102363442B1 (ko) 2021-08-13 2022-02-14 김태문 안경 케이스

Families Citing this family (80)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6001710A (en) * 1998-03-30 1999-12-14 Spectrian, Inc. MOSFET device having recessed gate-drain shield and method
US6506648B1 (en) * 1998-09-02 2003-01-14 Cree Microwave, Inc. Method of fabricating a high power RF field effect transistor with reduced hot electron injection and resulting structure
US6262459B1 (en) * 2000-01-18 2001-07-17 United Microelectronics Corp. High-voltage device and method for manufacturing high-voltage device
JP3723410B2 (ja) * 2000-04-13 2005-12-07 三洋電機株式会社 半導体装置とその製造方法
US6372557B1 (en) 2000-04-19 2002-04-16 Polyfet Rf Devices, Inc. Method of manufacturing a lateral fet having source contact to substrate with low resistance
US6479352B2 (en) * 2000-06-02 2002-11-12 General Semiconductor, Inc. Method of fabricating high voltage power MOSFET having low on-resistance
TW499757B (en) * 2000-06-02 2002-08-21 Gen Semiconductor Inc High voltage power MOSEFT having low on-resistance
KR100370957B1 (ko) * 2000-07-28 2003-02-06 주식회사 하이닉스반도체 트렌치구조의 폴리실리콘 영역을 구비하는 고전압소자 및그 제조방법
EP1187220A3 (en) * 2000-09-11 2007-10-10 Kabushiki Kaisha Toshiba MOS field effect transistor with reduced on-resistance
JP4322414B2 (ja) * 2000-09-19 2009-09-02 株式会社ルネサステクノロジ 半導体装置
US6768171B2 (en) * 2000-11-27 2004-07-27 Power Integrations, Inc. High-voltage transistor with JFET conduction channels
US6552389B2 (en) * 2000-12-14 2003-04-22 Kabushiki Kaisha Toshiba Offset-gate-type semiconductor device
US6489203B2 (en) 2001-05-07 2002-12-03 Institute Of Microelectronics Stacked LDD high frequency LDMOSFET
JP4070485B2 (ja) 2001-05-09 2008-04-02 株式会社東芝 半導体装置
JP2002353441A (ja) * 2001-05-22 2002-12-06 Denso Corp パワーmosトランジスタ
DE10131706B4 (de) * 2001-06-29 2005-10-06 Atmel Germany Gmbh Verfahren zur Herstellung eines DMOS-Transistors
DE10131705B4 (de) 2001-06-29 2010-03-18 Atmel Automotive Gmbh Verfahren zur Herstellung eines DMOS-Transistors
DE10131707B4 (de) * 2001-06-29 2009-12-03 Atmel Automotive Gmbh Verfahren zur Herstellung eines DMOS-Transistors und dessen Verwendung zur Herstellung einer integrierten Schaltung
US6555873B2 (en) * 2001-09-07 2003-04-29 Power Integrations, Inc. High-voltage lateral transistor with a multi-layered extended drain structure
US6635544B2 (en) * 2001-09-07 2003-10-21 Power Intergrations, Inc. Method of fabricating a high-voltage transistor with a multi-layered extended drain structure
US6573558B2 (en) * 2001-09-07 2003-06-03 Power Integrations, Inc. High-voltage vertical transistor with a multi-layered extended drain structure
US7221011B2 (en) * 2001-09-07 2007-05-22 Power Integrations, Inc. High-voltage vertical transistor with a multi-gradient drain doping profile
US7786533B2 (en) * 2001-09-07 2010-08-31 Power Integrations, Inc. High-voltage vertical transistor with edge termination structure
US6600182B2 (en) 2001-09-26 2003-07-29 Vladimir Rumennik High current field-effect transistor
US6555883B1 (en) 2001-10-29 2003-04-29 Power Integrations, Inc. Lateral power MOSFET for high switching speeds
US6724798B2 (en) * 2001-12-31 2004-04-20 Honeywell International Inc. Optoelectronic devices and method of production
JP3981028B2 (ja) * 2002-09-11 2007-09-26 株式会社東芝 半導体装置
DE10250832B4 (de) 2002-10-31 2010-02-11 Infineon Technologies Ag MOS-Transistor auf SOI-Substrat mit Source-Durchkontaktierung und Verfahren zur Herstellung eines solchen Transistors
US6727127B1 (en) 2002-11-21 2004-04-27 Cree, Inc. Laterally diffused MOS transistor (LDMOS) and method of making same
US6838731B1 (en) * 2003-04-09 2005-01-04 Sirenza Microdevices, Inc. Microwave transistor structure having step drain region
DE10345347A1 (de) * 2003-09-19 2005-04-14 Atmel Germany Gmbh Verfahren zur Herstellung eines DMOS-Transistors mit lateralem Driftregionen-Dotierstoffprofil
US7126193B2 (en) * 2003-09-29 2006-10-24 Ciclon Semiconductor Device Corp. Metal-oxide-semiconductor device with enhanced source electrode
US20050280085A1 (en) * 2004-06-16 2005-12-22 Cree Microwave, Inc. LDMOS transistor having gate shield and trench source capacitor
US7061057B2 (en) * 2004-06-16 2006-06-13 Cree Microwave, Llc Laterally diffused MOS transistor having N+ source contact to N-doped substrate
US7307314B2 (en) * 2004-06-16 2007-12-11 Cree Microwave Llc LDMOS transistor with improved gate shield
US20050280087A1 (en) * 2004-06-16 2005-12-22 Cree Microwave, Inc. Laterally diffused MOS transistor having source capacitor and gate shield
EP1635399B1 (en) 2004-09-08 2011-05-04 STMicroelectronics Srl Lateral MOS device and method of making the same
DE102004049246A1 (de) * 2004-10-01 2006-04-06 Atmel Germany Gmbh Lateraler DMOS-Transistor und Verfahren zu seiner Herstellung
JP2006245391A (ja) * 2005-03-04 2006-09-14 Toshiba Corp 半導体装置
US7768075B2 (en) * 2006-04-06 2010-08-03 Fairchild Semiconductor Corporation Semiconductor die packages using thin dies and metal substrates
JP2008198903A (ja) * 2007-02-15 2008-08-28 Fuji Electric Holdings Co Ltd 半導体装置
US7468536B2 (en) 2007-02-16 2008-12-23 Power Integrations, Inc. Gate metal routing for transistor with checkerboarded layout
US7557406B2 (en) * 2007-02-16 2009-07-07 Power Integrations, Inc. Segmented pillar layout for a high-voltage vertical transistor
US8653583B2 (en) * 2007-02-16 2014-02-18 Power Integrations, Inc. Sensing FET integrated with a high-voltage transistor
US7595523B2 (en) * 2007-02-16 2009-09-29 Power Integrations, Inc. Gate pullback at ends of high-voltage vertical transistor structure
US7859037B2 (en) * 2007-02-16 2010-12-28 Power Integrations, Inc. Checkerboarded high-voltage vertical transistor layout
US20100009507A1 (en) * 2008-07-10 2010-01-14 Krutsick Thomas J Method of constructing cmos device tubs
KR101578931B1 (ko) * 2008-12-05 2015-12-21 주식회사 동부하이텍 반도체 소자 및 반도체 소자의 제조 방법
US7829947B2 (en) * 2009-03-17 2010-11-09 Alpha & Omega Semiconductor Incorporated Bottom-drain LDMOS power MOSFET structure having a top drain strap
US9171726B2 (en) * 2009-11-06 2015-10-27 Infineon Technologies Ag Low noise semiconductor devices
CN101699630A (zh) * 2009-11-19 2010-04-28 苏州远创达科技有限公司 Ldmos功率器件
CN102237406A (zh) * 2010-04-22 2011-11-09 上海华虹Nec电子有限公司 射频ldmos器件及其制造方法
US8299527B2 (en) * 2010-05-06 2012-10-30 International Rectifier Corporation Vertical LDMOS device and method for fabricating same
WO2012015393A1 (en) * 2010-07-27 2012-02-02 Commissariat A L'energie Atomique Et Aux Energies Alternatives Transistor with counter-electrode connection amalgamated with the source/drain contact
CN102376618B (zh) * 2010-08-26 2013-10-23 上海华虹Nec电子有限公司 N型射频ldmos中多晶硅p型沉阱的制造方法
US9159828B2 (en) 2011-04-27 2015-10-13 Alpha And Omega Semiconductor Incorporated Top drain LDMOS
CN103367444A (zh) * 2012-03-30 2013-10-23 万国半导体股份有限公司 顶部漏极横向扩散金属氧化物半导体
US8928116B2 (en) 2012-07-31 2015-01-06 Silanna Semiconductor U.S.A., Inc. Power device integration on a common substrate
US8674440B2 (en) 2012-07-31 2014-03-18 Io Semiconductor Inc. Power device integration on a common substrate
US8847310B1 (en) 2012-07-31 2014-09-30 Azure Silicon LLC Power device integration on a common substrate
US8994105B2 (en) 2012-07-31 2015-03-31 Azure Silicon LLC Power device integration on a common substrate
US9412881B2 (en) 2012-07-31 2016-08-09 Silanna Asia Pte Ltd Power device integration on a common substrate
US10290702B2 (en) 2012-07-31 2019-05-14 Silanna Asia Pte Ltd Power device on bulk substrate
CN103871881B (zh) * 2012-12-14 2017-04-05 上海华虹宏力半导体制造有限公司 P型ldmos器件的沟槽及制作方法
US8981475B2 (en) 2013-06-18 2015-03-17 International Business Machines Corporation Lateral diffusion metal oxide semiconductor (LDMOS)
CN104576729B (zh) * 2013-10-14 2018-06-15 世界先进积体电路股份有限公司 横向双扩散金属氧化物半导体装置及其制造方法
US9634099B2 (en) 2013-10-15 2017-04-25 Vanguard International Semiconductor Corporation Lateral double diffused metal-oxide-semiconductor device and method for fabricating the same
US10325988B2 (en) 2013-12-13 2019-06-18 Power Integrations, Inc. Vertical transistor device structure with cylindrically-shaped field plates
US9543396B2 (en) 2013-12-13 2017-01-10 Power Integrations, Inc. Vertical transistor device structure with cylindrically-shaped regions
US9318601B2 (en) * 2014-06-10 2016-04-19 Vanguard International Semiconductor Corporation Semiconductor device and method for fabricating the same
TWI549302B (zh) * 2014-08-01 2016-09-11 世界先進積體電路股份有限公司 半導體裝置及其製造方法
TWI578537B (zh) * 2014-08-01 2017-04-11 旺宏電子股份有限公司 高壓半導體元件
CN104377137A (zh) * 2014-11-19 2015-02-25 上海华虹宏力半导体制造有限公司 Rfldmos器件的制造方法
US9431286B1 (en) * 2014-11-26 2016-08-30 Texas Instruments Incorporated Deep trench with self-aligned sinker
US9780189B2 (en) 2015-06-03 2017-10-03 Silanna Asia Pte Ltd Transistor with contacted deep well region
CN110521001B (zh) 2016-01-18 2022-05-24 德克萨斯仪器股份有限公司 具有金属填充的深源极触点的功率mosfet
JP6620889B2 (ja) * 2016-08-10 2019-12-18 日産自動車株式会社 半導体装置
US9923059B1 (en) 2017-02-20 2018-03-20 Silanna Asia Pte Ltd Connection arrangements for integrated lateral diffusion field effect transistors
US10083897B2 (en) 2017-02-20 2018-09-25 Silanna Asia Pte Ltd Connection arrangements for integrated lateral diffusion field effect transistors having a backside contact
CN114975609A (zh) 2021-02-24 2022-08-30 联华电子股份有限公司 横向双扩散的金属氧化物半导体场效晶体管及其制作方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55162270A (en) * 1979-06-02 1980-12-17 Sharp Corp Semiconductor device
JPS58122781A (ja) * 1982-01-16 1983-07-21 Sharp Corp 半導体装置
US4738936A (en) * 1983-07-01 1988-04-19 Acrian, Inc. Method of fabrication lateral FET structure having a substrate to source contact
JPS60103671A (ja) * 1983-11-11 1985-06-07 Toshiba Corp 半導体装置
JPS60136377A (ja) * 1983-12-26 1985-07-19 Hitachi Ltd 絶縁ゲ−ト半導体装置の製造法
JPS61172371A (ja) * 1985-01-28 1986-08-04 Matsushita Electric Ind Co Ltd 半導体装置
JPS61287120A (ja) * 1985-06-13 1986-12-17 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
US4682405A (en) * 1985-07-22 1987-07-28 Siliconix Incorporated Methods for forming lateral and vertical DMOS transistors
US4737486A (en) * 1986-11-10 1988-04-12 Eastman Kodak Company Inorganic polymer subbing layer for dye-donor element used in thermal dye transfer
JPH0246765A (ja) * 1988-08-08 1990-02-16 Nec Corp 半導体装置
JPH02222574A (ja) * 1989-02-23 1990-09-05 Nec Corp 半導体装置
JPH03203377A (ja) * 1989-12-29 1991-09-05 Nec Corp 半導体装置
JPH03256356A (ja) * 1990-03-06 1991-11-15 Mitsubishi Electric Corp 半導体装置
JPH0418762A (ja) * 1990-05-14 1992-01-22 Hitachi Ltd 絶縁ゲート形電界効果トランジスタ
US5155563A (en) * 1991-03-18 1992-10-13 Motorola, Inc. Semiconductor device having low source inductance
JPH05343682A (ja) * 1992-06-10 1993-12-24 Sony Corp Mosトランジスタの配線構造とその製造方法およびゲートアレイの配線構造
JPH0621445A (ja) * 1992-06-30 1994-01-28 Mitsubishi Electric Corp 半導体装置およびその製造方法
JPH06151846A (ja) * 1992-11-04 1994-05-31 Toshiba Corp 半導体装置
JPH07183251A (ja) * 1993-12-24 1995-07-21 Matsushita Electron Corp 半導体装置およびその製造方法
JPH07326742A (ja) * 1994-05-30 1995-12-12 Toshiba Corp 半導体装置およびその製造方法
JPH08241985A (ja) * 1995-03-06 1996-09-17 Nippon Motorola Ltd Ld−mosトランジスタ
DE19536753C1 (de) * 1995-10-02 1997-02-20 El Mos Elektronik In Mos Techn MOS-Transistor mit hoher Ausgangsspannungsfestigkeit
US5721146A (en) * 1996-04-29 1998-02-24 Taiwan Semiconductor Manufacturing Company Ltd Method of forming buried contact architecture within a trench

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102363442B1 (ko) 2021-08-13 2022-02-14 김태문 안경 케이스

Also Published As

Publication number Publication date
US5869875A (en) 1999-02-09
JP4778127B2 (ja) 2011-09-21
EP0988651A1 (en) 2000-03-29
JP2002504267A (ja) 2002-02-05
EP0988651B1 (en) 2013-09-25
WO1998057379A1 (en) 1998-12-17
WO1998057379A9 (en) 1999-04-08
AU7828898A (en) 1998-12-30
EP0988651A4 (en) 2007-10-17
KR20010006411A (ko) 2001-01-26

Similar Documents

Publication Publication Date Title
KR100476816B1 (ko) 트랜치 소스 콘택트를 갖는 측방 확산 mos 트랜지스터
US6852597B2 (en) Method for fabricating power semiconductor device having trench gate structure
KR100759937B1 (ko) 트렌치 mosfet 디바이스, 및 이러한 트렌치 mosfet 디바이스를 형성하는 방법
US6498071B2 (en) Manufacture of trench-gate semiconductor devices
US6368921B1 (en) Manufacture of trench-gate semiconductor devices
US6602768B2 (en) MOS-gated power device with doped polysilicon body and process for forming same
US6238981B1 (en) Process for forming MOS-gated devices having self-aligned trenches
US5937301A (en) Method of making a semiconductor device having sidewall spacers with improved profiles
US6580134B1 (en) Field effect transistors having elevated source/drain regions
US20050233513A1 (en) MOS transistor having a recessed gate electrode and fabrication method thereof
KR100289474B1 (ko) Dmos 트랜지스터를 제조하기 위한 방법
JP2005503023A (ja) トレンチ・ゲート半導体デバイスおよびその製造
KR20030023718A (ko) 종형 전력 트랜지스터 트렌치 게이트 반도체 디바이스제조 방법
US6087224A (en) Manufacture of trench-gate semiconductor devices
KR100589489B1 (ko) 횡형 디모스의 제조방법
JP2002026323A (ja) トレンチ底部に厚いポリシリコン絶縁層を有するトレンチゲート型misデバイスの製造方法
US6077748A (en) Advanced trench isolation fabrication scheme for precision polysilicon gate control
KR100488099B1 (ko) 쇼오트 채널 모오스 트랜지스터 및 그 제조 방법
KR100351447B1 (ko) 트렌치형 게이트전극 구조의 트랜지스터 및 그 제조방법
US5707721A (en) Methods of forming field effect transistors having oxidation-controlled gate lengths
US6110786A (en) Semiconductor device having elevated gate electrode and elevated active regions and method of manufacture thereof
JPH04306881A (ja) 半導体装置およびその製造方法
KR980012599A (ko) 샐리사이드 공정기술을 사용하는 트랜지스터 형성방법
KR19990081274A (ko) 트렌치 게이트 구조를 갖는 전력 반도체장치의제조방법
KR950005477B1 (ko) 반도체장치의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140227

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150227

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee