JP6487078B2 - 半導体装置の作製方法 - Google Patents

半導体装置の作製方法 Download PDF

Info

Publication number
JP6487078B2
JP6487078B2 JP2018006179A JP2018006179A JP6487078B2 JP 6487078 B2 JP6487078 B2 JP 6487078B2 JP 2018006179 A JP2018006179 A JP 2018006179A JP 2018006179 A JP2018006179 A JP 2018006179A JP 6487078 B2 JP6487078 B2 JP 6487078B2
Authority
JP
Japan
Prior art keywords
layer
insulating layer
transistor
oxide semiconductor
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018006179A
Other languages
English (en)
Other versions
JP2018082209A (ja
Inventor
佑太 遠藤
佑太 遠藤
俊成 佐々木
俊成 佐々木
耕生 野田
耕生 野田
瑞穂 佐藤
瑞穂 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2018082209A publication Critical patent/JP2018082209A/ja
Application granted granted Critical
Publication of JP6487078B2 publication Critical patent/JP6487078B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02266Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Electroluminescent Light Sources (AREA)

Description

半導体装置及び半導体装置の作製方法に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能し得る装
置全般をいい、電気光学装置、半導体回路及び電子機器は全て半導体装置である。
絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタを構成する技術
が注目されている。該トランジスタは集積回路(IC)や画像表示装置(表示装置)のよ
うな電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシ
リコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目され
ている。
例えば、トランジスタの活性層として、電子キャリア濃度が1018/cm未満であ
るインジウム(In)、ガリウム(Ga)、及び亜鉛(Zn)を含む非晶質酸化物を用い
たトランジスタが開示されている(特許文献1参照。)。
酸化物半導体を用いたトランジスタは、アモルファスシリコンを用いたトランジスタよ
りも動作が速く、多結晶シリコンを用いたトランジスタよりも製造が容易であるものの、
電気的特性が変動しやすく信頼性が低いという問題点が知られている。例えば、バイアス
−熱ストレス試験(BT試験)前後において、トランジスタのしきい値電圧は変動してし
まう。なお、本明細書において、しきい値電圧とは、トランジスタを「オン状態」にする
ために必要なゲート電圧をいう。そして、ゲート電圧とは、ソースの電位を基準としたゲ
ートの電位との電位差をいう。
特開2006−165528号公報
酸化物半導体を用いたトランジスタのBT試験によるしきい値電圧の変動は、酸化物半
導体を用いたトランジスタの信頼性を著しく低下させる。本発明の一態様は、酸化物半導
体を用いた半導体装置の信頼性を向上することを目的とする。
本発明の一態様は、酸化物半導体層の下地層である絶縁層(下地絶縁層ともいう。)と
して、加熱により酸素を放出する絶縁層を形成することを技術的思想とする半導体装置ま
たは半導体装置の作製方法である。
「加熱により酸素放出可能」とは、TDS(Thermal Desorption
Spectroscopy:昇温脱離ガス分光法)分析にて、酸素分子(Oともいう。
)の放出量が1×1018個/cm以上、好ましくは3×1020個/cm以上であ
ることを指す。
下地絶縁層から酸化物半導体層に酸素が供給されることで、酸化物半導体層と下地絶縁
層との界面準位を低減できる。この結果、半導体装置の動作などに起因して生じうる電荷
などが、上述の下地絶縁層と酸化物半導体層との界面に捕獲されることを十分に抑制する
ことができる。
さらに、酸化物半導体層の酸素欠損に起因して電荷が生じる場合がある。一般に酸化物
半導体層中の酸素欠損はドナーとなり、キャリアである電子を生じる。この結果、トラン
ジスタのしきい値電圧が負方向にシフトしてしまう。下地絶縁層から酸素が十分に放出す
ることにより、しきい値電圧が負方向へシフトする要因である酸化物半導体層中の酸素欠
損を下地絶縁層から供給される酸素で補うことができる。
即ち、酸化物半導体層に酸素欠損が生じるとき、下地絶縁層と酸化物半導体層との界面
における電荷の捕獲を抑制することが困難になるところ、下地絶縁層として加熱により酸
素を放出する絶縁層を設けることにより、酸化物半導体層における界面準位及び酸素欠損
を低減し、酸化物半導体層と下地絶縁層との界面における電荷の捕獲の影響を小さくする
ことができる。
このように、本発明の一態様による効果は、加熱により酸素を放出する下地絶縁層に起
因するものである。
上述した下地絶縁層と酸化物半導体層の界面における電荷の捕獲を抑制する効果により
、酸化物半導体を用いたトランジスタのオフ電流の増加、しきい値電圧の変動などの不具
合を抑制し、加えて半導体装置の信頼性を向上させることができる。
なお、加熱により酸素を放出する絶縁層は、酸化物半導体層に対して十分な厚みを有し
ていることが好ましい。加熱により酸素を放出する絶縁層が酸化物半導体層の厚みよりも
薄い場合には、酸化物半導体層への酸素供給が十分でなくなる場合があるためである。
本発明の一態様は、下地絶縁層と、下地絶縁層上の酸化物半導体層と、酸化物半導体層
と電気的に接続するソース電極及びドレイン電極と、酸化物半導体層と一部が接するゲー
ト絶縁層と、ゲート絶縁層上のゲート電極と、を有する半導体装置であり、下地絶縁層は
加熱により酸素を放出する絶縁層であることを特徴とする。より好ましくは、ゲート絶縁
層として、加熱により酸素を放出する絶縁層を用いる。
また、上記構成において、下地絶縁層は、酸化シリコン、酸化窒化シリコン、窒化酸化
シリコン、酸化アルミニウムを単層または積層して形成することができる。また、ゲート
絶縁層は、酸化シリコン、酸化窒化シリコン、酸化アルミニウムまたは酸化ハフニウムを
単層または積層して形成することができる。
ここで、酸化窒化シリコンとは、その組成において、窒素よりも酸素の含有量が多いも
のを示し、例えば、酸素が50原子%以上70原子%以下、窒素が0.5原子%以上15
原子%以下、シリコンが25原子%以上35原子%以下、水素が0原子%以上10原子%
以下の範囲で含まれるものをいう。また、窒化酸化シリコンとは、その組成において、酸
素よりも窒素の含有量が多いものを示し、例えば、酸素が5原子%以上30原子%以下、
窒素が20原子%以上55原子%以下、シリコンが25原子%以上35原子%以下、水素
が10原子%以上25原子%以下の範囲で含まれるものをいう。但し、上記範囲は、ラザ
フォード後方散乱法(RBS:Rutherford Backscattering
Spectrometry)や、水素前方散乱法(HFS:Hydrogen Forw
ard scattering Spectrometry)を用いて測定した場合のも
のである。また、構成元素の含有比率は、その合計が100原子%を超えない値をとる。
また、上記構成において、ゲート絶縁層及びゲート電極を覆う絶縁層(保護絶縁層とも
いう。)を有することがある。この保護絶縁層は、加熱により酸素を放出する絶縁層であ
ることが好ましい。また、酸化物半導体層の下方に導電層を有することがある。
なお、上記構成において、ソース電極とドレイン電極の最小の間隔によって決定される
トランジスタのチャネル長Lは、10nm以上10μm以下、例えば、0.1μmから0
.5μmとすることができる。もちろん、チャネル長Lは、1μm以上であっても構わな
い。また、チャネル幅Wについても、10μm以上とすることができる。
本発明の一態様により、酸化物半導体層の下地絶縁層として加熱により酸素を放出する
絶縁層を設けることで、オフ電流が小さく、しきい値電圧のばらつきの少ない、安定した
電気特性を有するトランジスタが提供される。
または、本発明の一態様により、電気特性が良好で信頼性の高いトランジスタを有する
半導体装置が提供される。
本発明の一態様である半導体装置の一例を示す上面図及び断面図。 本発明の一態様である半導体装置の一例を示す断面図。 本発明の一態様である半導体装置の作製工程の一例を示す断面図。 本発明の一態様である半導体装置の作製工程の一例を示す断面図。 本発明の一態様である半導体装置の作製工程の一例を示す断面図。 本発明の一態様である半導体装置の一形態を説明する図。 本発明の一態様である半導体装置の一形態を説明する断面図。 本発明の一態様である半導体装置の一形態を説明する断面図。 本発明の一態様である半導体装置の一形態を説明する断面図。 本発明の一態様である半導体装置としての電子機器を示す図。 本発明の一態様を用いて形成した酸化シリコン層のTDSスペクトルを示すグラフ。 本発明の一態様である半導体装置の一形態を説明する断面図。 本発明の一態様を用いて作製した半導体装置のドレイン電流(Ids)―ゲート電圧(Vgs)測定結果を示すグラフ。 本発明の一態様を用いて作製した半導体装置のBT試験前後のIds―Vgs測定結果を示すグラフ。
以下では、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明
は以下の説明に限定されず、その形態及び詳細を様々に変更し得ることは、当業者であれ
ば容易に理解される。また、本発明は以下に示す実施の形態の記載内容に限定して解釈さ
れるものではない。なお、図面を用いて発明の構成を説明するにあたり、同じものを指す
符号は異なる図面間でも共通して用いる。なお、同様のものを指す際にはハッチパターン
を同じくし、特に符号を付さない場合がある。
なお、第1、第2として付される序数詞は便宜上用いるものであり、工程順または積層
順を示すものではない。また、本明細書において発明を特定するための事項として固有の
名称を示すものではない。
(実施の形態1)
本実施の形態では、半導体装置及び半導体装置の作製方法の一形態を、図1乃至図5を
用いて説明する。
図1には、本発明の一態様の半導体装置の例として、トップゲートトップコンタクト型
であるトランジスタ151の上面図及び断面図を示す。ここで、図1(A)は上面図であ
り、図1(B)及び図1(C)はそれぞれ、図1(A)におけるA−B断面及びC−D断
面における断面図である。なお、図1(A)では、煩雑になることを避けるため、トラン
ジスタ151の構成要素の一部(例えば、ゲート絶縁層112など)を省略している。
図1に示すトランジスタ151は、基板100上の、絶縁層102、酸化物半導体層1
06、ソース電極108a、ドレイン電極108b、ゲート絶縁層112、ゲート電極1
14を含む。
絶縁層102の材料には、酸化シリコン、酸化窒化シリコン、酸化アルミニウムまたは
これらの混合材料などを用いればよい。また、絶縁層102には、前述の材料と酸化シリ
コン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、窒化ア
ルミニウムまたはこれらの混合材料などを積層して用いてもよい。例えば、絶縁層102
を窒化シリコン層、窒化酸化シリコン層、酸化アルミニウム層または窒化アルミニウム層
と酸化シリコン層の積層構造とすると、基板100などからトランジスタ151への水分
及び水素の混入を防ぐことができる。絶縁層102を積層構造で形成する場合、酸化物半
導体層106と接する側を酸化シリコン、酸化窒化シリコン、酸化アルミニウム、これら
の混合材料などの酸化物層とするとよい。なお、絶縁層102はトランジスタ151の下
地層として機能する。絶縁層102は加熱により酸素を放出する絶縁層であることを特徴
とする。「加熱により酸素を放出する」とは、TDS分析においてOの放出量が1×1
18個/cm以上、好ましくは3×1020個/cm以上であることを指す。
酸化物半導体層に用いる材料としては、四元系金属酸化物であるIn−Sn−Ga−Z
n−O系の材料や、三元系金属酸化物であるIn−Ga−Zn−O系の材料、In−Sn
−Zn−O系の材料、In−Al−Zn−O系の材料、Sn−Ga−Zn−O系の材料、
Al−Ga−Zn−O系の材料、Sn−Al−Zn−O系の材料や、二元系金属酸化物で
あるIn−Zn−O系の材料、Sn−Zn−O系の材料、Al−Zn−O系の材料、Zn
−Mg−O系の材料、Sn−Mg−O系の材料、In−Mg−O系の材料、In−Ga−
O系の材料や、In−O系の材料、Sn−O系の材料、Zn−O系の材料などを用いるこ
とができる。また、上記の材料に酸化シリコンを含ませてもよい。ここで、例えば、In
−Ga−Zn−O系の材料とは、インジウム(In)、ガリウム(Ga)、亜鉛(Zn)
を有する酸化物層、という意味であり、その組成比は特に問わない。また、InとGaと
Zn以外の元素を含んでいてもよい。なお、一例として、In−Zn−O系の材料を用い
る場合、原子数比で、In/Zn=0.5以上50以下、好ましくはIn/Zn=1以上
20以下、さらに好ましくはIn/Zn=1.5以上15以下とする。Znの原子数比を
前述の範囲とすることで、トランジスタの電界効果移動度を向上させることができる。こ
こで、化合物の原子数比がIn:Zn:O=X:Y:Zのとき、Z>1.5X+Yとする
と好ましい。
また、酸化物半導体層は、化学式InMO(ZnO)(m>0)で表記される材料
を用いた薄膜により形成することができる。ここで、Mは、Ga、Al、Mn及びCoか
ら選ばれた一または複数の金属元素を示す。例えば、Mとして、Ga、Ga及びAl、G
a及びMnまたはGa及びCoなどを用いることができる。
絶縁層102と酸化物半導体層106との界面準位及び酸化物半導体層106中の酸素
欠損を低減することができる。上記界面準位の低減により、BT試験前後のしきい値電圧
変動を小さくすることができる。
ゲート絶縁層112は、絶縁層102と同様の構成とすることができ、加熱により酸素
を放出する絶縁層であることが好ましい。このとき、トランジスタのゲート絶縁層として
機能することを考慮して、酸化ハフニウムや酸化アルミニウムなどの比誘電率が高い材料
を採用してもよい。また、ゲート耐圧や酸化物半導体層とゲート絶縁層112の間の界面
状態などを考慮し、酸化シリコン、酸化窒化シリコンまたは窒化シリコンに酸化ハフニウ
ムや酸化アルミニウムなどの比誘電率の高い材料を積層して用いてもよい。
トランジスタ151上には、さらに保護絶縁層が設けられていてもよい。保護絶縁層は
、絶縁層102と同様の構成とすることができる。また、ソース電極108aやドレイン
電極108bと配線とを電気的に接続させるために、絶縁層102、ゲート絶縁層112
などには開口部が形成されていてもよい。また、酸化物半導体層106の下方に、さらに
、第2のゲート電極を有していてもよい。なお、酸化物半導体層106は島状に加工され
ていることが好ましいが、島状に加工されていなくてもよい。
図2(A)及び図2(B)には、トランジスタ151とは異なる構成のトランジスタの
断面構造を示す。
図2(A)に示すトランジスタ152は、絶縁層102、酸化物半導体層106、ソー
ス電極108a、ドレイン電極108b、ゲート絶縁層112、ゲート電極114を含む
点で、トランジスタ151と共通している。トランジスタ152とトランジスタ151と
の相違は、酸化物半導体層106と、ソース電極108aやドレイン電極108bが接続
する位置である。即ち、トランジスタ152では、酸化物半導体層106の下部において
、酸化物半導体層106と、ソース電極108aやドレイン電極108bとが接している
。その他の構成要素については、図1のトランジスタ151と同様である。
図2(B)に示すトランジスタ153は、絶縁層102、ゲート絶縁層112、ゲート
電極114、ソース電極108a、ドレイン電極108bを含む点で、トランジスタ15
1及びトランジスタ152と共通している。トランジスタ153は、同一平面上の酸化物
半導体層中にチャネル領域126、ソース領域122a、ドレイン領域122bを形成す
る点でトランジスタ151及びトランジスタ152との相違がある。ソース領域122a
及びドレイン領域122bには、保護絶縁層124を介して、それぞれソース電極108
a及びドレイン電極108bが接続される。なお、図2(B)において、ゲート絶縁層1
12はゲート電極114の下部にのみ設けられているが、これに限定されない。例えば、
チャネル領域126、ソース領域122a、ドレイン領域122bからなる酸化物半導体
層を覆うように設けられていても構わない。
以下、図3及び図4を用いて、図1に示すトランジスタの作製工程の例について説明す
る。
まず、図3(A)乃至図3(E)を用いて、図1に示すトランジスタ151の作製工程
の一例について説明する。
まず、基板100上に絶縁層102を形成する(図3(A)参照。)。絶縁層102は
、加熱により酸素を放出する絶縁層であることを特徴とする。
基板100の材質などに大きな制限はないが、少なくとも、後の熱処理に耐えうる程度
の耐熱性を有している必要がある。例えば、ガラス基板、セラミック基板、石英基板、サ
ファイア基板などを、基板100として用いることができる。また、シリコンや炭化シリ
コンなどの単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半
導体基板、SOI基板などを適用することも可能であり、これらの基板上に半導体素子が
設けられたものを、基板100として用いてもよい。
また、基板100として、可撓性基板を用いてもよい。その場合は、可撓性基板上に直
接的にトランジスタを作製する。なお、可撓性基板上にトランジスタを設ける方法として
は、基板100として非可撓性のものを用いて、この上にトランジスタを作製した後、ト
ランジスタを剥離し、可撓性基板に転置する方法もある。その場合には、基板100とト
ランジスタとの間に剥離層を設けるとよい。
絶縁層102の形成方法は、例えば、プラズマCVD法やスパッタリング法などを用い
ることができる。加熱により酸素を放出する絶縁層の形成にはスパッタリング法を用いる
ことが好ましい。絶縁層102の材料には、酸化シリコン、酸化窒化シリコン、酸化アル
ミニウムまたはこれらの混合材料などを用いればよい。また、絶縁層102には、前述の
材料と酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミ
ニウム、窒化アルミニウムまたはこれらの混合材料などを積層して用いてもよい。絶縁層
102を積層構造で形成する場合、酸化物半導体層106と接する側を酸化シリコン、酸
化窒化シリコン、酸化アルミニウム、これらの混合材料などのような酸化物層とするとよ
い。絶縁層102の合計の膜厚は、好ましくは20nm以上、より好ましくは100nm
以上とする。絶縁層102を厚く形成することにより、絶縁層102からの酸素放出量を
増加することができる。
スパッタリング法を用いて加熱により酸素を放出する絶縁層を形成するには、成膜ガス
として、酸素または、酸素と希ガス(ヘリウム、ネオン、アルゴン、クリプトン及びキセ
ノンなど)の混合ガスを用いる場合、酸素と希ガスの混合割合を、酸素の割合を高めて形
成するとよい。例えば、全ガス中の酸素の濃度を6%以上100%未満にするとよい。
例えば、石英(好ましくは合成石英)をターゲットに用い、基板温度30℃以上450
℃以下(好ましくは70℃以上200℃以下)、基板とターゲットの間の距離(T−S間
距離)を20mm以上400mm以下(好ましくは40mm以上200mm以下)、圧力
を0.1Pa以上4Pa以下(好ましくは0.2Pa以上1.2Pa以下)、高周波電源
を0.5kW以上12kW以下(好ましくは1kW以上5kW以下)、成膜ガス中のO
/(O+Ar)割合を1%以上100%以下(好ましくは6%以上100%以下)とし
て、RFスパッタリング法により酸化シリコン膜を形成する。なお、石英(好ましくは合
成石英)ターゲットに代えてシリコンターゲットを用いることもできる。なお、成膜ガス
として酸素または酸素及びアルゴンの混合ガスを用いて行う。
次に、絶縁層102上に酸化物半導体層を形成し、当該酸化物半導体層を加工して島状
の酸化物半導体層106を形成する(図3(B)参照。)。
酸化物半導体層は、例えば、スパッタリング法、真空蒸着法、パルスレーザ堆積法、C
VD法などを用いて形成することができる。また、酸化物半導体層の厚さは、3nm以上
50nm以下とすることが好ましい。酸化物半導体層を厚くしすぎると(例えば、厚さを
100nm以上)、短チャネル効果の影響が大きくなり、サイズの小さなトランジスタで
ノーマリーオンになるおそれがあるためである。ここで、「ノーマリーオン」とは、ゲー
ト電極に電圧を印加しなくてもチャネルが存在し、トランジスタに電流が流れてしまう状
態のことである。なお、絶縁層102及び酸化物半導体層は、大気に触れさせることなく
連続して成膜すると好ましい。
例えば、酸化物半導体層を、In−Ga−Zn−O系の酸化物ターゲットを用いたスパ
ッタリング法により形成する。
In−Ga−Zn−O系の酸化物ターゲットとしては、例えば、組成比として、In
:Ga:ZnO=1:1:1[mol数比]の酸化物ターゲットを用いること
ができる。なお、ターゲットの材料及び組成を上述したものに限定する必要はない。例え
ば、In:Ga:ZnO=1:1:2[mol数比]の組成比の酸化物ター
ゲットを用いることもできる。
酸化物ターゲットの相対密度は、90%以上100%以下、好ましくは95%以上99
.9%以下とする。相対密度の高い酸化物ターゲットを用いることにより、成膜した酸化
物半導体層を緻密な層とすることができるためである。
成膜は、希ガス雰囲気下、酸素雰囲気下または希ガスと酸素の混合雰囲気下などで行え
ばよい。また、酸化物半導体層への水素、水、水酸基、水素化物などの混入を防ぐために
、水素、水、水酸基、水素化物などの不純物が十分に除去された高純度ガスを用いた雰囲
気とすることが好ましい。
例えば、酸化物半導体層は、次のように形成することができる。
成膜条件の一例として、基板とターゲットの間との距離を60mm、圧力を0.4Pa
、直流(DC)電源を0.5kW、成膜雰囲気をアルゴンと酸素の混合雰囲気(酸素流量
比率33%)とすることができる。なお、パルスDCスパッタリング法を用いると、成膜
時に発生する粉状物質(パーティクル、ごみともいう。)が軽減でき、厚さの分布も均一
となるため好ましい。
このとき、基板温度を100℃以上450℃以下、好ましくは150℃以上250℃以
下とすることで絶縁層102から酸素が放出され、酸化物半導体層中の酸素欠損及び絶縁
層102と酸化物半導体層との界面準位を低減することができる。
なお、酸化物半導体層106をスパッタリング法により形成する前には、希ガスを導入
してプラズマを発生させる逆スパッタを行い、形成表面(例えば絶縁層102の表面)の
付着物を除去してもよい。ここで、逆スパッタとは、通常のスパッタリングにおいては、
スパッタターゲットにイオンを衝突させるところを、逆に、処理表面にイオンを衝突させ
ることによってその表面を改質する方法のことをいう。処理表面にイオンを衝突させる方
法としては、例えば、アルゴン雰囲気下で処理表面側に高周波電圧を印加して、被処理物
付近にプラズマを生成する方法などがある。なお、アルゴン雰囲気に代えて窒素、ヘリウ
ム、酸素などによる雰囲気を適用してもよい。
酸化物半導体層106の加工は、所望の形状のマスクを酸化物半導体層上に形成した後
、当該酸化物半導体層をエッチングすることによって行うことができる。上述のマスクは
、フォトリソグラフィなどの方法を用いて形成することができる。または、インクジェッ
ト法などの方法を用いてマスクを形成してもよい。
なお、酸化物半導体層のエッチングは、ドライエッチングでもウェットエッチングでも
よい。もちろん、これらを組み合わせて用いてもよい。
その後、酸化物半導体層に対して、熱処理(第1の熱処理)を行うことが好ましい。こ
の第1の熱処理によって酸化物半導体層中の、過剰な水素(水や水酸基を含む)を除去し
、かつ酸化物半導体層の構造を整えることができる。第1の熱処理の温度は、100℃以
上650℃以下または基板の歪み点未満、好ましくは250℃以上600℃以下とする。
第1の熱処理の雰囲気は、酸化性ガス雰囲気下、もしくは不活性ガス雰囲気下とする。
なお、不活性ガス雰囲気とは、窒素または希ガスを主成分とする雰囲気であって、水、
水素などが含まれないことが好ましい。例えば、熱処理装置に導入する窒素や、ヘリウム
、ネオン、アルゴンなどの希ガスの純度を、6N(99.9999%)以上、好ましくは
7N(99.99999%)以上(即ち、不純物濃度が1ppm以下、好ましくは0.1
ppm以下)とする。不活性ガス雰囲気とは、不活性ガスを主成分とする雰囲気で、反応
性ガスが10ppm未満である雰囲気のことである。
なお、酸化性ガスとは、酸素、オゾンまたは亜酸化窒素などであって、水、水素などが
含まれないことが好ましい。例えば、熱処理装置に導入する酸素、オゾン、亜酸化窒素の
純度を、6N(99.9999%)以上、好ましくは7N(99.99999%)以上(
即ち、不純物濃度が1ppm以下、好ましくは0.1ppm以下)とする。酸化性ガス雰
囲気には、酸化性ガスを不活性ガスと混合して用いてもよく、酸化性ガスが少なくとも1
0ppm以上含まれるものとする。
この第1の熱処理によって、絶縁層102から酸素が放出され、絶縁層102と酸化物
半導体層106との界面準位及び酸化物半導体層106中の酸素欠損を低減することがで
きる。上記界面準位の低減により、BT試験前後のしきい値電圧変動を小さくすることが
できる。また、一般に、酸化物半導体層中の酸素欠損は、ドナーとなりキャリアである電
子の発生源となることが知られている。酸化物半導体層106中に電子が生じることで、
トランジスタ151のしきい値電圧が負方向へシフトし、ノーマリーオンになりやすい。
酸化物半導体層106中の酸素欠損が埋められることで、しきい値電圧が負方向へシフト
することを抑制できる。
熱処理は、例えば、抵抗発熱体などを用いた電気炉に被処理物を導入し、窒素雰囲気下
で、350℃、1時間の条件で行うことができる。この間、酸化物半導体層は大気に触れ
させず、水や水素の混入が生じないようにする。
熱処理装置は電気炉に限られず、加熱されたガスなどの媒体からの熱伝導または熱輻射
によって、被処理物を加熱する装置を用いてもよい。例えば、GRTA(Gas Rap
id Thermal Anneal)装置、LRTA(Lamp Rapid The
rmal Anneal)装置などのRTA(Rapid Thermal Annea
l)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドラン
プ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ラ
ンプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である
。GRTA装置は、高温のガスを用いて熱処理を行う装置である。ガスとしては、アルゴ
ンなどの希ガスまたは窒素のような、熱処理によって被処理物と反応しない不活性ガスが
用いられる。
例えば、第1の熱処理として、熱せられた不活性ガス雰囲気中に被処理物を投入し、数
分間熱した後、当該不活性ガス雰囲気から被処理物を取り出すGRTA処理を行ってもよ
い。GRTA処理を用いると短時間での高温熱処理が可能となる。また、被処理物の耐熱
温度を超える温度条件であっても適用が可能となる。なお、処理中に、不活性ガス雰囲気
を、酸化性ガスを含む雰囲気に切り替えてもよい。酸化性ガスを含む雰囲気において第1
の熱処理を行うことで、酸化物半導体層106中の酸素欠損を埋めることができるととも
に、酸素欠損に起因するエネルギーギャップ中の欠陥準位を低減することができるためで
ある。
ところで、上述の熱処理(第1の熱処理)には水素や水などを除去する効果があるため
、当該熱処理を、脱水化処理や、脱水素化処理などと呼ぶこともできる。また、絶縁層や
熱処理雰囲気などから酸素を供給する効果があることから、加酸素化処理と呼ぶこともで
きる。当該脱水化処理、脱水素化処理及び加酸素化処理は、例えば、酸化物半導体層を島
状に加工した後などのタイミングにおいて行うことが可能である。また、このような脱水
化処理、脱水素化処理及び加酸素化処理は、一回に限らず複数回行ってもよい。
なお、ここでは、酸化物半導体層106を島状に加工した後に、第1の熱処理を行う構
成について説明したが、これに限定されず、第1の熱処理を行った後に、酸化物半導体層
106を加工してもよい。
次いで、絶縁層102及び酸化物半導体層106上に、ソース電極及びドレイン電極(
同じ層で形成される配線を含む)を形成するための導電層を形成し、当該導電層を加工し
て、ソース電極108a及びドレイン電極108bを形成する(図3(C)参照。)。な
お、ここで形成されるソース電極108aの端部とドレイン電極108bの端部との最小
の間隔によって、トランジスタのチャネル長Lが決定されることになる。
ソース電極108a及びドレイン電極108bに用いる導電層としては、例えば、Al
、Cr、Cu、Ta、Ti、Mo、Wから選ばれた元素を含む金属層または上述した元素
を成分とする金属窒化物層(窒化チタン層、窒化モリブデン層、窒化タングステン層)な
どを用いることができる。また、Al、Cuなどの低融点かつ低抵抗の金属層の下側及び
上側の一方または双方に、Ti、Mo、Wなどの高融点金属層またはこれらの金属窒化物
層(窒化チタン層、窒化モリブデン層、窒化タングステン層)を積層させた構成を用いて
もよい。
また、ソース電極108a及びドレイン電極108bに用いる導電層は、導電性の金属
酸化物で形成してもよい。導電性の金属酸化物としては酸化インジウム(In等)
、酸化スズ(SnO等)、酸化亜鉛(ZnO等)、酸化インジウム酸化スズ合金(In
―SnO等、ITOと略記する。)、酸化インジウム酸化亜鉛合金(In
―ZnO等)またはこれらの金属酸化物材料に酸化シリコンを含ませたものを用いること
ができる。
導電層の加工は、レジストマスクを用いたエッチングによって行うことができる。当該
エッチングに用いるレジストマスク形成時の露光には、紫外線やKrFレーザ光やArF
レーザ光などを用いるとよい。
なお、チャネル長Lが25nm未満となるように露光を行う場合には、例えば、数nm
〜数10nmと極めて波長が短い超紫外線(Extreme Ultraviolet)
を用いて、レジストマスク形成時の露光を行うとよい。超紫外線による露光は、解像度が
高く焦点深度も大きい。したがって、後に形成されるトランジスタのチャネル長Lを短く
することが可能であり、回路の動作を速くすることができる。
また、いわゆる多階調マスクによって形成されたレジストマスクを用いてエッチングを
行ってもよい。多階調マスクを用いて形成されたレジストマスクは、複数の層厚を有する
形状となり、アッシングによってさらに形状を変形させることができるため、異なるパタ
ーンに加工する複数のエッチング工程に用いることが可能である。このため、一枚の多階
調マスクによって、少なくとも二種類以上の異なるパターンに対応するレジストマスクを
形成することができる。つまり、工程の簡略化が可能となる。
なお、導電層のエッチングの際に、酸化物半導体層106の一部がエッチングされ、溝
部(凹部)を有する酸化物半導体層となることもある。
その後、酸素、オゾン、亜酸化窒素などのガスを用いたプラズマ処理を行い、露出して
いる酸化物半導体層106の表面を酸化し、酸素欠損を埋めてもよい。プラズマ処理を行
った場合、当該プラズマ処理に続けて大気に触れさせることなく、酸化物半導体層106
の一部に接するゲート絶縁層112を形成することが好ましい。
次に、ソース電極108a及びドレイン電極108bを覆い、かつ、酸化物半導体層1
06の一部と接するように、ゲート絶縁層112を形成する(図3(D)参照。)。
ゲート絶縁層112は、絶縁層102と同様の構成とすることができる。ただし、トラ
ンジスタのゲート絶縁層として機能することを考慮して、酸化ハフニウムや酸化アルミニ
ウムなどの比誘電率が高い材料を採用してもよい。また、ゲート耐圧や酸化物半導体層と
ゲート絶縁層112の間の界面状態などを考慮し、酸化シリコン、酸化窒化シリコン、窒
化シリコンに酸化ハフニウムや酸化アルミニウムなどの比誘電率の高い材料を積層して用
いてもよい。ゲート絶縁層112の合計の膜厚は、好ましくは1nm以上300nm以下
、より好ましくは5nm以上50nm以下とする。ゲート絶縁層が厚いほど短チャネル効
果が顕著となり、しきい値電圧が負方向へシフトしやすい傾向となる。また、ゲート絶縁
層が5nm以下となるとトンネル電流によるリークが増大することがわかっている。
ゲート絶縁層112の形成後には、第2の熱処理を行うのが好ましい。第2の熱処理の
温度は、250℃以上700℃以下、好ましくは350℃以上600℃以下または基板の
歪み点未満とする。
第2の熱処理は、酸化性ガス雰囲気下または不活性ガス雰囲気下で行えばよいが、雰囲
気中に水、水素などが含まれないことが好ましい。また、熱処理装置に導入するガスの純
度を、6N(99.9999%)以上好ましくは7N(99.99999%)以上(即ち
不純物濃度を1ppm以下、好ましくは0.1ppm以下)とすることが好ましい。
第2の熱処理においては、酸化物半導体層106と、ゲート絶縁層112が接した状態
で加熱される。したがって、酸化物半導体を構成する主成分材料の一つである酸素を、酸
素を含むゲート絶縁層112より酸化物半導体層106へ供給することができる。これに
よって、酸化物半導体層106の酸素欠損及び酸化物半導体層とゲート絶縁層112との
界面準位を低減することができる。また、同時にゲート絶縁層112中の欠陥も低減する
ことができる。
なお、第2の熱処理のタイミングは、ゲート絶縁層112の形成後であれば特に限定さ
れない。例えば、ゲート電極114の形成後に第2の熱処理を行ってもよい。
その後、ゲート電極114を形成する(図3(E)参照。)。ゲート電極114は、モ
リブデン、チタン、タンタル、タングステン、アルミニウム、銅、ネオジム、スカンジウ
ムなどの金属材料、これらの窒化物、またはこれらを主成分とする合金材料を用いて形成
することができる。なお、ゲート電極114は、単層構造としてもよいし、積層構造とし
てもよい。
以上の工程でトランジスタ151が作製される。
次に、図4(A)乃至図4(E)を用いて、図2(A)に示すトランジスタ152の作
製工程の一例について説明する。
まず、基板100上に絶縁層102を形成する(図4(A)参照。)。絶縁層102は
トランジスタ151と同様に、加熱により酸素を放出する絶縁層であることを特徴とする
次に、絶縁層102上に、ソース電極及びドレイン電極(同じ層で形成される配線を含
む)を形成するための導電層を形成し、当該導電層を加工して、ソース電極108a及び
ドレイン電極108bを形成する(図4(B)参照。)。
次に、絶縁層102上に、ソース電極108a及びドレイン電極108bと接続する酸
化物半導体層を形成し、当該酸化物半導体層を加工して島状の酸化物半導体層106を形
成する(図4(C)参照。)。その後、トランジスタ151と同様に第1の熱処理を行っ
てもよい。
次に、ソース電極108a及びドレイン電極108b、酸化物半導体層106を覆い、
かつ、酸化物半導体層106、ソース電極108a及びドレイン電極108bの一部と接
するように、ゲート絶縁層112を形成する(図4(D)参照。)。その後、トランジス
タ151と同様に第2の熱処理を行ってもよい。
その後、ゲート電極114を形成する(図4(E)参照。)。
以上の工程でトランジスタ152が形成される。
なお、酸化物半導体層の界面に電荷がトラップされると、トランジスタのしきい値電圧
はシフトする。例えば、バックチャネル側に正電荷がトラップされると、トランジスタの
しきい値電圧は負方向にシフトする。このような電荷捕獲の要因の一つとして、陽イオン
(またはその原因たる原子)の移動及びトラップのモデルを仮定することができる。本発
明の一態様では、加熱により酸素を放出する絶縁層を用い、酸化物半導体層と、絶縁層1
02及びゲート絶縁層112と、の界面準位を低減することで、上述のモデルにおいて想
定される電荷捕獲を低減することができ、トランジスタのしきい値電圧のシフトを抑制す
ることができる。
図5(A)乃至図5(E)を用いて、図2(B)に示すトランジスタ153の作製工程
の一例について説明する。
まず、基板100上に絶縁層102を形成する(図5(A)参照。)。絶縁層102は
加熱により酸素を放出する絶縁層であることを特徴とする。
次に、絶縁層102上に、酸化物半導体層を形成し、当該酸化物半導体層を加工して島
状の酸化物半導体層106を形成する(図5(B)参照。)。その後、トランジスタ15
1と同様に第1の熱処理を行ってもよい。
次に、ゲート絶縁層112及びゲート電極114を形成し、フォトリソグラフィにより
同様のパターンに加工する(図5(C)参照。)。このとき、ゲート電極114を加工し
、その後、ゲート電極114をマスクにゲート絶縁層112を加工してもよい。その後、
トランジスタ151と同様に第2の熱処理を行ってもよい。
次に、ゲート電極114をマスクに用いて酸化物半導体層106を低抵抗化し、ソース
領域122a及びドレイン領域122bを形成する。低抵抗化されないゲート電極下の領
域はチャネル領域126となる(図5(D)参照。)。低抵抗化の方法としては、アルゴ
ンプラズマ処理、水素プラズマ処理またはアンモニアプラズマ処理などが挙げられる。こ
のとき、ゲート電極の幅によってトランジスタのチャネル長Lが決定されることになる。
このように、ゲート電極をマスクに用いてパターニングすることで、ゲート電極とソース
領域、ドレイン領域の重なりが生じず、この領域における寄生容量が生じないため、トラ
ンジスタ動作を速くすることができる。
次に、保護絶縁層124を形成し、ソース領域122a及びドレイン領域122bと重
畳する部分の保護絶縁層124に開口部を設ける。ソース電極及びドレイン電極(これと
同じ層で形成される配線を含む)を形成するための導電層を形成し、当該導電層を加工し
て、ソース電極108a及びドレイン電極108bを形成する(図5(E)参照。)。
以上の工程でトランジスタ153が作製される。
以上のように、安定した電気的特性を有する酸化物半導体を用いた半導体装置を提供す
ることができる。よって、信頼性の高い半導体装置を提供することができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと
適宜組み合わせて用いることができる。
(実施の形態2)
実施の形態1で例示したトランジスタを用いて表示機能を有する半導体装置(表示装置
ともいう。)を作製することができる。また、トランジスタを含む駆動回路の一部または
全体を、画素部と同じ基板上に一体形成し、システムオンパネルを形成することができる
図6(A)において、第1の基板201上に設けられた画素部202を囲むようにして
、シール材205が設けられ、第2の基板206によって封止されている。図6(A)に
おいては、第1の基板201上のシール材205によって囲まれている領域とは異なる領
域に、別途用意された基板上に単結晶半導体層または多結晶半導体層で形成された走査線
駆動回路204、信号線駆動回路203が実装されている。また別途形成された信号線駆
動回路203と、走査線駆動回路204または画素部202に与えられる各種信号及び電
位は、FPC(Flexible printed circuit)218a、218
bから供給されている。
図6(B)及び図6(C)において、第1の基板201上に設けられた画素部202と
、走査線駆動回路204とを囲むようにして、シール材205が設けられている。また画
素部202と、走査線駆動回路204の上に第2の基板206が設けられている。よって
画素部202と、走査線駆動回路204とは、第1の基板201とシール材205と第2
の基板206とによって、表示素子と共に封止されている。図6(B)及び図6(C)に
おいては、第1の基板201上のシール材205によって囲まれている領域とは異なる領
域に、別途用意された基板上に単結晶半導体層または多結晶半導体層で形成された信号線
駆動回路203が実装されている。図6(B)及び図6(C)においては、別途形成され
た信号線駆動回路203と、走査線駆動回路204または画素部202に与えられる各種
信号及び電位は、FPC218から供給されている。
また図6(B)及び図6(C)においては、信号線駆動回路203を別途形成し、第1
の基板201に実装している例を示しているが、この構成に限定されない。走査線駆動回
路を別途形成して実装してもよいし、信号線駆動回路の一部または走査線駆動回路の一部
のみを別途形成して実装してもよい。
なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG(C
hip On Glass)方法、ワイヤボンディング方法、或いはTAB(Tape
Automated Bonding)方法などを用いることができる。図6(A)は、
COG方法により信号線駆動回路203、走査線駆動回路204を実装する例であり、図
6(B)は、COG方法により信号線駆動回路203を実装する例であり、図6(C)は
、TAB方法により信号線駆動回路203を実装する例である。
また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントロー
ラを含むICなどを実装した状態にあるモジュールとを含む。
なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは
光源(照明装置含む)を指す。また、コネクター、例えばFPCもしくはTABテープも
しくはTCPが取り付けられたモジュール、TABテープやTCPの先にプリント配線板
が設けられたモジュールまたは表示素子にCOG方式によりICが直接実装されたモジュ
ールも全て表示装置に含むものとする。
また第1の基板上に設けられた画素部及び走査線駆動回路は、トランジスタを複数有し
ており、実施の形態1で一例を示したトランジスタを適用することができる。
表示装置に設けられる表示素子としては液晶素子(液晶表示素子ともいう。)、発光素
子(発光表示素子ともいう。)、を用いることができる。発光素子は、電流または電圧に
よって輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Elect
ro Luminescence)素子、有機EL素子などを含む。また、電子インクな
ど、電気的作用によりコントラストが変化する表示媒体も適用することができる。
半導体装置の一形態について、図7乃至図9を用いて説明する。図7乃至図9は、図6
(B)のM−Nにおける断面図に相当する。
図7乃至図9で示すように、半導体装置は接続端子電極215及び端子電極216を有
しており、接続端子電極215及び端子電極216はFPC218が有する端子と異方性
導電層219を介して、電気的に接続されている。
接続端子電極215は、第1の電極層230と同じ導電層から形成され、端子電極21
6は、トランジスタ210、トランジスタ211のソース電極及びドレイン電極と同じ導
電層で形成されている。
また第1の基板201上に設けられた画素部202と、走査線駆動回路204は、トラ
ンジスタを複数有しており、図7乃至図9では、画素部202に含まれるトランジスタ2
10と、走査線駆動回路204に含まれるトランジスタ211とを例示している。
本実施の形態では、トランジスタ210、トランジスタ211として、実施の形態1で
示したトランジスタを適用することができる。トランジスタ210、トランジスタ211
は、電気的特性変動が抑制されており、電気的に安定である。よって、図7乃至図9で示
す本実施の形態の半導体装置として信頼性の高い半導体装置を提供することができる。
画素部202に設けられたトランジスタ210は表示素子と電気的に接続し、表示パネ
ルを構成する。表示素子は表示を行うことができれば特に限定されず、様々な表示素子を
用いることができる。
図7に表示素子として液晶素子を用いた液晶表示装置の例を示す。図7において、表示
素子である液晶素子213は、第1の電極層230、第2の電極層231、及び液晶層2
08を含む。なお、液晶層208を挟持するように配向層として機能する絶縁層232、
233が設けられている。第2の電極層231は第2の基板206側に設けられ、第1の
電極層230と第2の電極層231とは液晶層208を介して積層する構成となっている
また、スペーサ235は絶縁層を選択的にエッチングすることで得られる柱状のスペー
サであり、液晶層208の厚さ(セルギャップ)を制御するために設けられている。なお
球状のスペーサを用いていてもよい。
表示素子として、液晶素子を用いる場合、サーモトロピック液晶、低分子液晶、高分子液
晶、高分子分散型液晶、強誘電性液晶、反強誘電性液晶などを用いることができる。これ
らの液晶材料は、条件により、コレステリック相、スメクチック相、キュービック相、カ
イラルネマチック相、等方相などを示す。
また、配向層を不要とすることができるブルー相を示す液晶を用いてもよい。ブルー相
は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリック相から等
方相へ転移する直前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため
、温度範囲を改善するためにカイラル剤を混合させた液晶組成物を用いて液晶層に用いる
。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が1msec以下と
短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい。また配向
層を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によって引き起
こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損を軽減
することができる。よって液晶表示装置の生産性を向上させることが可能となる。
また、液晶材料の固有抵抗率は、1×10Ω・cm以上であり、好ましくは1×10
11Ω・cm以上であり、さらに好ましくは1×1012Ω・cm以上である。なお、本
明細書における固有抵抗率の値は、20℃で測定した値とする。
液晶表示装置に設けられる保持容量の大きさは、画素部に配置されるトランジスタのリ
ーク電流などを考慮して、所定の期間の間電荷を保持できるように設定される。高純度の
酸化物半導体層を有するトランジスタを用いることにより、各画素における液晶容量に対
して1/3以下、好ましくは1/5以下の容量の大きさを有する保持容量を設ければ充分
である。
本実施の形態で用いる高純度化された酸化物半導体層を用いたトランジスタは、オフ電
流を小さくすることができる。よって、画像信号などの電気信号の保持時間を長くするこ
とができ、電源オン状態では書き込み間隔も長く設定できる。よって、リフレッシュ動作
の頻度を少なくすることができるため、消費電力を抑制する効果を奏する。
また、本実施の形態で用いる高純度化された酸化物半導体層を用いたトランジスタは、
高い電界効果移動度が得られるため、高速駆動が可能である。よって、液晶表示装置の画
素部に上記トランジスタを用いることで、高画質な画像を提供することができる。また、
上記トランジスタは、同一基板上に駆動回路部または画素部に作り分けて作製することが
できるため、液晶表示装置の部品点数を削減することができる。
液晶表示装置には、TN(Twisted Nematic)モード、IPS(In−
Plane−Switching)モード、FFS(Fringe Field Swi
tching)モード、ASM(Axially Symmetric aligned
Micro−cell)モード、OCB(Optical Compensated
Birefringence)モード、FLC(Ferroelectric Liqu
id Crystal)モード、AFLC(AntiFerroelectric Li
quid Crystal)モードなどを用いることができる。
また、ノーマリーブラック型の液晶表示装置、例えば垂直配向(VA)モードを採用し
た透過型の液晶表示装置としてもよい。ここで、垂直配向モードとは、液晶表示パネルの
液晶分子の配列を制御する方式の一種であり、電圧が印加されていないときにパネル面に
対して液晶分子が垂直方向を向く方式である。垂直配向モードとしては、いくつか挙げら
れるが、例えば、MVA(Multi−Domain Vertical Alignm
ent)モード、PVA(Patterned Vertical Alignment
)モード、ASVモードなどを用いることができる。また、画素(ピクセル)をいくつか
の領域(サブピクセル)に分け、それぞれ別の方向に分子を倒すよう工夫されているマル
チドメイン化あるいはマルチドメイン設計といわれる方法を用いることができる。
また、表示装置において、ブラックマトリクス(遮光層)、偏光部材、位相差部材、反
射防止部材などの光学部材(光学基板)などは適宜設ける。例えば、偏光基板及び位相差
基板による円偏光を用いてもよい。また、光源としてバックライト、サイドライトなどを
用いてもよい。
また、バックライトとして複数の発光ダイオード(LED)を用いて、時間分割表示方
式(フィールドシーケンシャル駆動方式)を行うことも可能である。フィールドシーケン
シャル駆動方式を適用することで、カラーフィルタを用いることなく、カラー表示を行う
ことができる。
また、画素部における表示方式は、プログレッシブ方式やインターレース方式などを用
いることができる。また、カラー表示する際に画素で制御する色要素としては、RGB(
Rは赤、Gは緑、Bは青を表す)の三色に限定されない。例えば、RGBW(Wは白を表
す)、またはRGBに、イエロー、シアン、マゼンタなどを一色以上追加したものがある
。なお、色要素のドット毎にその表示領域の大きさが異なっていてもよい。ただし、本発
明はカラー表示の表示装置に限定されるものではなく、モノクロ表示の表示装置に適用す
ることもできる。
また、表示装置に含まれる表示素子として、EL素子を利用する発光素子を適用するこ
とができる。
有機EL素子は、発光素子に電圧を印加することにより、一対の電極から電子及び正孔
がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、これらキャ
リア(電子及び正孔)が再結合することにより、発光性の有機化合物が励起状態を形成し
、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このような
発光素子は、電流励起型の発光素子と呼ばれる。
無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに
分類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を
有するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー−
アクセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み
、さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を
利用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明
する。
発光素子は発光を取り出すために少なくとも一対の電極の一方が透明であればよい。そ
して、基板上にトランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取り出
す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対側の
面から発光を取り出す両面射出構造の発光素子があり、どの射出構造の発光素子も適用す
ることができる。
図8に表示素子として発光素子を用いた発光装置の例を示す。表示素子である発光素子
243は、画素部202に設けられたトランジスタ210と電気的に接続している。なお
発光素子243の構成は、第1の電極層230、電界発光層241、第2の電極層231
の積層構造であるが、示した構成に限定されない。発光素子243から取り出す光の方向
などに合わせて、発光素子243の構成は適宜変えることができる。
隔壁240は、有機絶縁材料、または無機絶縁材料を用いて形成する。特に感光性の樹
脂材料を用い、第1の電極層230上に開口部を形成し、その開口部の側壁が連続した曲
率を持って形成される傾斜面となるように形成することが好ましい。
電界発光層241は、単数の層で構成されていても、複数の層が積層されるように構成
されていてもどちらでもよい。
発光素子243に酸素、水素、水分、二酸化炭素などが侵入しないように、第2の電極
層231及び隔壁240上に保護層を形成してもよい。保護層としては、窒化シリコン層
、窒化酸化シリコン層、DLC層(Diamond Like Carbon層)、酸化
アルミニウム層及び窒化アルミニウム層などを形成することができる。また、第1の基板
201、第2の基板206、及びシール材205によって封止された空間には充填材24
4が設けられ密封されている。このように外気に曝されないように気密性が高く、脱ガス
の少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィルムなど)やカバー材
でパッケージング(封入)することが好ましい。
充填材244としては窒素やアルゴンなどの不活性ガスの他に、紫外線硬化樹脂または
熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、ポリイミ
ド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEVA(エチ
レンビニルアセテート)を用いることができる。例えば充填材として窒素を用いればよい
また、必要であれば、発光素子の射出面に偏光板、または円偏光板(楕円偏光板を含む
。)、位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを適宜設け
てもよい。また、偏光板または円偏光板に反射防止層を設けてもよい。例えば、表面の凹
凸により反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。
また、表示装置として、電子インクを駆動させる電子ペーパーを提供することも可能で
ある。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)とも呼ばれており、
紙と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能
という利点を有している。
電気泳動表示装置は、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒子
と、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒または溶質に複
数分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロカ
プセル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示する
ものである。なお、第1の粒子または第2の粒子は染料を含み、電界がない場合において
移動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を含
む)とする。
このように、電気泳動表示装置は、誘電定数の高い物質が高い電界領域に移動する、い
わゆる誘電泳動的効果を利用したディスプレイである。
上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、
この電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。ま
た、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。
なお、マイクロカプセル中の第1の粒子及び第2の粒子は、導電体材料、絶縁体材料、
半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレク
トロクロミック材料、磁気泳動材料から選ばれた一種の材料またはこれらの複合材料を用
いればよい。
また、電子ペーパーとして、ツイストボール表示方式を用いる表示装置も適用すること
ができる。ツイストボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に
用いる電極層である第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2
の電極層に電位差を生じさせて球形粒子の向きを制御することにより、表示を行う方法で
ある。
図9に、半導体装置の一形態としてアクティブマトリクス型の電子ペーパーを示す。図
9の電子ペーパーは、ツイストボール表示方式を用いた表示装置の例である。
トランジスタ210と接続する第1の電極層230と、第2の基板206に設けられた
第2の電極層231との間には、黒色領域255a及び白色領域255bを有し、周りに
液体で満たされているキャビティ252を含む球形粒子253が設けられており、球形粒
子253の周囲は樹脂などの充填材254で充填されている。第2の電極層231が共通
電極(対向電極)に相当する。第2の電極層231は、共通電位線と電気的に接続される
なお、図7乃至図9において、第1の基板201、第2の基板206としては、ガラス
基板の他、可撓性を有する基板も用いることができ、例えば透光性を有するプラスチック
基板などを用いることができる。プラスチックとしては、FRP(Fiberglass
−Reinforced Plastics)板、PVF(ポリビニルフルオライド)フ
ィルム、ポリエステルフィルムまたはアクリル樹脂フィルムを用いることができる。また
、アルミニウムホイルをPVFフィルムやポリエステルフィルムで挟んだ構造のシートを
用いることもできる。
絶縁層221は、無機絶縁材料または有機絶縁材料を用いて形成することができる。な
お、アクリル樹脂、ポリイミド、ベンゾシクロブテン樹脂、ポリアミド、エポキシ樹脂な
どの、耐熱性を有する有機絶縁材料を用いると、平坦化絶縁層として好適である。また上
記有機絶縁材料の他に、低誘電率材料(low−k材料)、シロキサン系樹脂、PSG(
リンガラス)、BPSG(リンボロンガラス)などを用いることができる。なお、これら
の材料で形成される絶縁層を複数積層させることで、絶縁層221を形成してもよい。
絶縁層221の形成法は、特に限定されず、その材料に応じて、スパッタリング法、ス
ピンコート法、ディッピング法、スプレー塗布、液滴吐出法(インクジェット法、スクリ
ーン印刷、オフセット印刷など)、ロールコーティング、カーテンコーティング、ナイフ
コーティングなどを用いることができる。
表示装置は光源または表示素子からの光を透過させて表示を行う。よって光が透過する
画素部に設けられる基板、絶縁層、導電層などの薄膜はすべて可視光の波長領域の光に対
して透光性とする。
表示素子に電圧を印加する第1の電極層230及び第2の電極層231(画素電極層、
共通電極層、対向電極層などともいう)においては、取り出す光の方向、電極層が設けら
れる場所、及び電極層のパターン構造によって透光性、反射性を選択すればよい。
第1の電極層230、第2の電極層231には、酸化タングステンを含むインジウム酸
化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化
物、酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下、ITOと示す。
)、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透光性を有
する導電性材料を用いることができる。
また、第1の電極層230、第2の電極層231はタングステン(W)、モリブデン(
Mo)、ジルコニウム(Zr)、ハフニウム(Hf)、バナジウム(V)、ニオブ(Nb
)、タンタル(Ta)、クロム(Cr)、コバルト(Co)、ニッケル(Ni)、チタン
(Ti)、白金(Pt)、アルミニウム(Al)、銅(Cu)、銀(Ag)などの金属、
またはその合金、もしくはその窒化物から一つ、または複数種を用いて形成することがで
きる。
また、第1の電極層230、第2の電極層231は、導電性高分子(導電性ポリマーと
もいう。)を含む導電性組成物を用いて形成することができる。導電性高分子としては、
いわゆるπ電子共役系導電性高分子が用いることができる。例えば、ポリアニリンまたは
その誘導体、ポリピロールまたはその誘導体、ポリチオフェンまたはその誘導体、もしく
はアニリン、ピロール及びチオフェンの2種以上からなる共重合体またはその誘導体など
があげられる。
また、トランジスタは静電気などにより破壊されやすいため、駆動回路保護用の保護回
路を設けることが好ましい。保護回路は、非線形素子を用いて構成することが好ましい。
以上のように実施の形態1で例示したトランジスタを適用することで、信頼性の高い半
導体装置を提供することができる。なお、実施の形態1で例示したトランジスタは上述の
表示機能を有する半導体装置のみでなく、電源回路に搭載されるパワーデバイス、LSI
などの半導体集積回路、対象物の情報を読み取るイメージセンサ機能を有する半導体装置
など様々な機能を有する半導体装置に適用することが可能である。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと
適宜組み合わせて用いることができる。
(実施の形態3)
本発明の一態様である半導体装置は、さまざまな電子機器(遊技機も含む。)に適用す
ることができる。電子機器としては、例えば、テレビジョン装置(テレビまたはテレビジ
ョン受信機ともいう。)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデ
オカメラなどのカメラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置
ともいう。)、携帯型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲ
ーム機などが挙げられる。上記実施の形態で説明した半導体装置を具備する電子機器の例
について説明する。
図10(A)は、ノート型のパーソナルコンピュータであり、本体301、筐体302
、表示部303、キーボード304などによって構成されている。実施の形態1または2
で示した半導体装置を適用することにより、信頼性の高いノート型のパーソナルコンピュ
ータとすることができる。
図10(B)は、携帯情報端末(PDA)であり、本体311には表示部313と、外
部インターフェイス315と、操作ボタン314などが設けられている。また操作用の付
属品としてスタイラス312がある。実施の形態1または2で示した半導体装置を適用す
ることにより、より信頼性の高い携帯情報端末(PDA)とすることができる。
図10(C)は、電子書籍の一例を示している。例えば、電子書籍320は、筐体32
1及び筐体322の2つの筐体で構成されている。筐体321及び筐体322は、軸部3
25により一体とされており、該軸部325を軸として開閉動作を行うことができる。こ
のような構成により、紙の書籍のような動作を行うことが可能となる。
筐体321には表示部323が組み込まれ、筐体322には表示部324が組み込まれ
ている。表示部323及び表示部324は、続き画面を表示する構成としてもよいし、異
なる画面を表示する構成としてもよい。異なる画面を表示する構成とすることで、例えば
右側の表示部(図10(C)では表示部323)に文章を表示し、左側の表示部(図10
(C)では表示部324)に画像を表示することができる。実施の形態1または2で示し
た半導体装置を適用することにより、信頼性の高い電子書籍320とすることができる。
また、図10(C)では、筐体321に操作部などを備えた例を示している。例えば、
筐体321において、電源326、操作キー327、スピーカー328などを備えている
。操作キー327により、頁を送ることができる。なお、筐体の表示部と同一面にキーボ
ードやポインティングデバイスなどを備える構成としてもよい。また、筐体の裏面や側面
に、外部接続用端子(イヤホン端子、USB端子など)、記録媒体挿入部などを備える構
成としてもよい。さらに、電子書籍320は、電子辞書としての機能を持たせた構成とし
てもよい。
また、電子書籍320は、無線で情報を送受信できる構成としてもよい。無線により、
電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすること
も可能である。
図10(D)は、携帯電話であり、筐体330及び筐体331の二つの筐体で構成され
ている。筐体331には、表示パネル332、スピーカー333、マイクロフォン334
、ポインティングデバイス336、カメラ用レンズ337、外部接続端子338などを備
えている。また、筐体330には、携帯型情報端末の充電を行う太陽電池セル340、外
部メモリスロット341などを備えている。また、アンテナは筐体331内部に内蔵され
ている。実施の形態1または2で示した半導体装置を適用することにより、信頼性の高い
携帯電話とすることができる。
また、表示パネル332はタッチパネルを備えており、図10(D)には映像表示され
ている複数の操作キー335を点線で示している。なお、太陽電池セル340で出力され
る電圧を各回路に必要な電圧に昇圧するための昇圧回路も実装している。
表示パネル332は、使用形態に応じて表示の方向が適宜変化する。また、表示パネル
332と同一面上にカメラ用レンズ337を備えているため、テレビ電話が可能である。
スピーカー333及びマイクロフォン334は音声通話に限らず、テレビ電話、録音、再
生などが可能である。さらに、筐体330と筐体331は、スライドし、図10(D)の
ように展開している状態から重なり合った状態とすることができ、携帯に適した小型化が
可能である。
外部接続端子338はACアダプタ及びUSBケーブルなどの各種ケーブルと接続可能
であり、充電及びパーソナルコンピュータなどとのデータ通信が可能である。また、外部
メモリスロット341に記録媒体を挿入し、より大量のデータ保存及び移動に対応できる
また、上記機能に加えて、赤外線通信機能、テレビ受信機能などを備えたものであって
もよい。
図10(E)は、デジタルビデオカメラであり、本体351、表示部(A)357、接
眼部353、操作スイッチ354、表示部(B)355、バッテリー356などによって
構成されている。実施の形態1または2で示した半導体装置を適用することにより、信頼
性の高いデジタルビデオカメラとすることができる。
図10(F)は、テレビジョン装置の一例を示している。テレビジョン装置360は、
筐体361に表示部363が組み込まれている。表示部363により、映像を表示するこ
とが可能である。また、ここでは、スタンド365により筐体361を支持した構成を示
している。実施の形態1または2で示した半導体装置を適用することにより、信頼性の高
いテレビジョン装置360とすることができる。
テレビジョン装置360の操作は、筐体361が備える操作スイッチや、別体のリモコ
ン操作機により行うことができる。また、リモコン操作機に、当該リモコン操作機から出
力する情報を表示する表示部を設ける構成としてもよい。
なお、テレビジョン装置360は、受信機やモデムなどを備えた構成とする。受信機に
より一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線に
よる通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向
(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと
適宜組み合わせて用いることができる。
本実施例では、本発明の一態様を用いて形成した酸化シリコン層について説明する。
まず、試料としてガラス基板上に実施の形態1で説明した方法を用いて酸化シリコン層
を形成する。本実施例では、厚さ0.7mmのガラス基板上に、厚さ100nmの酸化シ
リコン層を形成した。
酸化シリコン層のその他の形成条件は以下の通りである。
・成膜法:RFスパッタリング法
・ターゲット:合成石英ターゲット
・成膜ガス:Ar(40sccm)、O(10sccm)
・電力:1.5kW(13.56MHz)
・圧力:0.4Pa
・T−S間距離:60mm
・基板温度:100℃
上記酸化シリコン層を形成した後、基板を1cm×1cmのサイズに分断し、TDS分
析によって脱ガス量を調査した。TDS分析には電子科学株式会社製の昇温脱離分析装置
EMD−WA1000S/Wを用いた。なお、TDS分析とは、試料を真空容器内で加熱
し、昇温中に試料から発生するガス成分を四重極質量分析計で検出する分析方法である。
検出されるガス成分はm/z(質量/電荷)で区別される。
作製した試料のTDS分析結果を図11(A)及び図11(B)に示す。
図11(A)はm/z=16におけるTDSスペクトルである。ここで、太線401は
成膜直後(as−depo)の試料におけるスペクトルを示し、細線403は成膜後に窒
素雰囲気中で250℃で1時間の熱処理を行った試料におけるスペクトルを示す。m/z
=16である成分には、OやCHなどがある。as−depoの試料では基板表面温度
200℃〜350℃にピークを持つが、窒素雰囲気中で250℃で1時間の熱処理を行っ
た試料では同様のピークは観測されなかった。また、図11(B)はm/z=32におけ
るTDSスペクトルである。ここで、太線405はas−depoの試料におけるスペク
トルを示し、細線407は成膜後に窒素雰囲気中で250℃で1時間の熱処理を行った試
料におけるスペクトルを示す。m/z=32である成分には、OやCHOHなどがあ
る。as−depoの試料では基板表面温度200℃〜350℃にピークを持つが、25
0℃で1時間の熱処理を行った試料では同様のピークは観測されなかった。上述した結果
より、as−depoの試料から酸素の放出が起こる。
本実施例で作製した試料のTDSスペクトルより、m/z=16である成分を全てOと
し、m/z=32である成分を全てOとした場合の酸素の放出量を、Oの放出量に換
算して示すと3×1020個/cmであった。なお、図示はしないが、成膜時のO
(O+Ar)割合を50%にすると、Oに換算した酸素の放出量は5×1020個/
cmであった。
本実施例では、本発明の一態様を用いて作製したトランジスタについて説明する。
本実施例におけるトランジスタの構造について図12に示す。
図12に示すトランジスタは、基板500上に設けられた絶縁層502と、酸化物半導
体層506と、ソース電極508a及びドレイン電極508bと、ソース電極508a及
びドレイン電極508b上に設けられたゲート絶縁層512と、ゲート絶縁層512上に
設けられたゲート電極514と、ゲート電極514上に設けられた保護絶縁層516と、
保護絶縁層516を介してソース電極508a及びドレイン電極508bにそれぞれ接続
されたソース配線518a及びドレイン配線518bと、を有する。
本実施例では、基板500として0.7mmのガラス基板を用い、絶縁層502として
酸化シリコン層を300nm形成し、酸化物半導体層506としてIn−Ga−Zn−O
系非単結晶層を30nm形成し、ソース電極508a及びドレイン電極508bとしてタ
ングステン層を100nm形成し、ゲート絶縁層512として酸化窒化シリコン層を20
nm形成し、ゲート電極514として窒化タンタル層とタングステン層をそれぞれ30n
mと370nm積層して形成し、保護絶縁層516として酸化シリコン層を300nm形
成し、ソース配線518a及びドレイン配線518bとしてチタン層とアルミニウム層と
チタン層をそれぞれ50nmと100nmと5nm積層して形成した。
本実施例のトランジスタは、しきい値電圧の変動及びBT試験前後のしきい値電圧の変
動を低減させるため、下地層である絶縁層502として加熱により酸素を放出する絶縁層
を用いる。本実施例では、加熱により酸素を放出する絶縁層として酸化シリコン層を用い
た。
酸化シリコン層のその他の形成条件は以下の通りである。
・成膜法:RFスパッタリング法
・ターゲット:合成石英ターゲット
・成膜ガス:Ar(25sccm)、O(25sccm)
・電力:1.5kW(13.56MHz)
・圧力:0.4Pa
・T−S間距離:60mm
・基板温度:100℃
本実施例のトランジスタにおける酸化物半導体層506の形成条件は以下の通りである

・成膜法:DCスパッタリング法
・ターゲット:In−Ga−Zn−O(In:Ga:ZnO=1:1:2[
mol数比])ターゲット
・成膜ガス:Ar(30sccm)、O(15sccm)
・電力:0.5kW(DC)
・圧力:0.4Pa
・T−S間距離:60mm
・基板温度:200℃
酸化物半導体層506を形成した後、抵抗加熱炉を用いて、窒素雰囲気下、350℃に
おいて1時間の熱処理を行った。
本実施例のトランジスタにおけるドレイン電流(Ids)−ゲート電圧(Vgs)測定
結果について図13に示す。測定は、基板面内で25点行っており、図13には重ねて表
示している。なお、チャネル長Lは2μmであり、チャネル幅Wは50μmである。トラ
ンジスタのソース電極とドレイン電極の間の電圧Vdsは3Vとした。
図13より、本実施例のトランジスタは基板面内でばらつきがないことがわかる。25
点の平均のしきい値電圧は0.27Vであった。
次に、本実施例におけるBT試験について説明する。BT試験を行うトランジスタのチ
ャネル長Lは3μmであり、チャネル幅は50μmである。本実施例では、まず基板温度
25℃とし、ソース電極とドレイン電極の電圧Vdsを3Vとし、トランジスタのIds
−Vgs測定を行った。
次に、基板ステージ温度を150℃とし、トランジスタのソース電極を0V、ドレイン
電極を0.1Vとした。次に、ゲート絶縁層に印加される電界強度が2MV/cmとなる
ようにゲート電極に負の電圧を印加し、そのまま1時間保持した。次に、ゲート電極の電
圧を0Vとした。次に、基板温度25℃とし、ソース電極とドレイン電極の電圧Vdsを
3Vとし、トランジスタのIds−Vgs測定を行った。BT試験前後のIds−Vgs
測定結果を図14(A)に示す。
図14(A)において、細線522はBT試験前のトランジスタのIds−Vgs測定
結果であり、太線524はBT試験後のトランジスタのIds−Vgs測定結果である。
BT試験前から比べ、BT試験後のしきい値電圧は負方向に0.07V変動していること
がわかる。
同様に、測定するトランジスタを替えて、基板温度25℃とし、ソース電極とドレイン
電極の電圧Vdsを3Vとし、トランジスタのIds−Vgs測定を行った。トランジス
タのチャネル長Lは3μmであり、チャネル幅は50μmである。
次に、基板ステージ温度を150℃とし、トランジスタのソース電極を0V、ドレイン
電極を0.1Vとした。次に、ゲート絶縁層に印加される電界強度が2MV/cmとなる
ようにゲート電極に正の電圧を印加し、そのまま1時間保持した。次に、ゲート電極の電
圧を0Vとした。次に、基板温度25℃とし、ソース電極とドレイン電極の電圧Vdsを
3Vとし、トランジスタのIds−Vgs測定を行った。BT試験前後のIds−Vgs
測定結果を図14(B)に示す。
図14(B)において、細線532はBT試験前のトランジスタのIds−Vgs測定
結果であり、太線534はBT試験後のトランジスタのIds−Vgs測定結果である。
BT試験前から比べ、BT試験後のしきい値電圧は正方向に0.19V変動していること
がわかる。
上述の通り、本実施例のトランジスタは、基板面内のしきい値電圧のばらつきが小さく
、また、BT試験前後におけるしきい値電圧の変動が小さいことがわかる。
100 基板
102 絶縁層
106 酸化物半導体層
108a ソース電極
108b ドレイン電極
112 ゲート絶縁層
114 ゲート電極
122a ソース領域
122b ドレイン領域
124 保護絶縁層
126 チャネル領域
151 トランジスタ
152 トランジスタ
153 トランジスタ
201 第1の基板
202 画素部
203 信号線駆動回路
204 走査線駆動回路
205 シール材
206 第2の基板
208 液晶層
210 トランジスタ
211 トランジスタ
213 液晶素子
215 接続端子電極
216 端子電極
218 FPC
218a FPC
218b FPC
219 異方性導電層
221 絶縁層
230 第1の電極層
231 第2の電極層
232 絶縁層
233 絶縁層
235 スペーサ
240 隔壁
241 電界発光層
243 発光素子
244 充填材
252 キャビティ
253 球形粒子
254 充填材
255a 黒色領域
255b 白色領域
301 本体
302 筐体
303 表示部
304 キーボード
311 本体
312 スタイラス
313 表示部
314 操作ボタン
315 外部インターフェイス
320 電子書籍
321 筐体
322 筐体
323 表示部
324 表示部
325 軸部
326 電源
327 操作キー
328 スピーカー
330 筐体
331 筐体
332 表示パネル
333 スピーカー
334 マイクロフォン
335 操作キー
336 ポインティングデバイス
337 カメラ用レンズ
338 外部接続端子
340 太陽電池セル
341 外部メモリスロット
351 本体
353 接眼部
354 操作スイッチ
355 表示部(B)
356 バッテリー
357 表示部(A)
360 テレビジョン装置
361 筐体
363 表示部
365 スタンド
401 太線
403 細線
405 太線
407 細線
500 基板
502 絶縁層
506 酸化物半導体層
508a ソース電極
508b ドレイン電極
512 ゲート絶縁層
514 ゲート電極
516 保護絶縁層
518a ソース配線
518b ドレイン配線
522 細線
524 太線
532 細線
534 太線

Claims (1)

  1. 第1の絶縁層上に、InとGaとZnとを有する酸化物半導体層を形成し、
    前記酸化物半導体層を形成後に第1の熱処理を行うことで、前記第1の絶縁層から酸素が放出され、
    前記第1の熱処理後に、前記酸化物半導体層上に第2の絶縁層を形成し、
    前記第2の絶縁層上にゲート電極を形成し、
    前記ゲート電極上に第3の絶縁層を形成し、
    前記第3の絶縁層を形成後に第2の熱処理を行うことで、前記第3の絶縁層から酸素が放出されることを特徴とする半導体装置の作製方法。
JP2018006179A 2010-05-21 2018-01-18 半導体装置の作製方法 Active JP6487078B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010116952 2010-05-21
JP2010116952 2010-05-21

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2017003569A Division JP6280247B2 (ja) 2010-05-21 2017-01-12 半導体装置の作製方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2019028022A Division JP2019080083A (ja) 2010-05-21 2019-02-20 半導体装置の作製方法

Publications (2)

Publication Number Publication Date
JP2018082209A JP2018082209A (ja) 2018-05-24
JP6487078B2 true JP6487078B2 (ja) 2019-03-20

Family

ID=44971754

Family Applications (5)

Application Number Title Priority Date Filing Date
JP2011110472A Expired - Fee Related JP5781828B2 (ja) 2010-05-21 2011-05-17 半導体装置の作製方法
JP2015141903A Active JP6077603B2 (ja) 2010-05-21 2015-07-16 半導体装置の作製方法
JP2017003569A Expired - Fee Related JP6280247B2 (ja) 2010-05-21 2017-01-12 半導体装置の作製方法
JP2018006179A Active JP6487078B2 (ja) 2010-05-21 2018-01-18 半導体装置の作製方法
JP2019028022A Withdrawn JP2019080083A (ja) 2010-05-21 2019-02-20 半導体装置の作製方法

Family Applications Before (3)

Application Number Title Priority Date Filing Date
JP2011110472A Expired - Fee Related JP5781828B2 (ja) 2010-05-21 2011-05-17 半導体装置の作製方法
JP2015141903A Active JP6077603B2 (ja) 2010-05-21 2015-07-16 半導体装置の作製方法
JP2017003569A Expired - Fee Related JP6280247B2 (ja) 2010-05-21 2017-01-12 半導体装置の作製方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2019028022A Withdrawn JP2019080083A (ja) 2010-05-21 2019-02-20 半導体装置の作製方法

Country Status (6)

Country Link
US (1) US9263589B2 (ja)
JP (5) JP5781828B2 (ja)
KR (1) KR101872927B1 (ja)
CN (1) CN102906881B (ja)
TW (1) TWI588994B (ja)
WO (1) WO2011145467A1 (ja)

Families Citing this family (62)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011145634A1 (en) 2010-05-21 2011-11-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN102906882B (zh) 2010-05-21 2015-11-25 株式会社半导体能源研究所 半导体装置及其制造方法
WO2011145633A1 (en) 2010-05-21 2011-11-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101938726B1 (ko) 2010-06-11 2019-01-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR102143469B1 (ko) 2010-07-27 2020-08-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
TWI555205B (zh) 2010-11-05 2016-10-21 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
KR102001577B1 (ko) 2010-12-17 2019-07-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 재료 및 반도체 장치
US9646829B2 (en) 2011-03-04 2017-05-09 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US9082860B2 (en) 2011-03-31 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9318506B2 (en) * 2011-07-08 2016-04-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI567985B (zh) * 2011-10-21 2017-01-21 半導體能源研究所股份有限公司 半導體裝置及其製造方法
US9006733B2 (en) * 2012-01-26 2015-04-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing thereof
JP6063757B2 (ja) * 2012-02-03 2017-01-18 株式会社半導体エネルギー研究所 トランジスタ及び半導体装置
US9735280B2 (en) * 2012-03-02 2017-08-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method for manufacturing semiconductor device, and method for forming oxide film
US8999773B2 (en) * 2012-04-05 2015-04-07 Semiconductor Energy Laboratory Co., Ltd. Processing method of stacked-layer film and manufacturing method of semiconductor device
JP6077382B2 (ja) * 2012-05-11 2017-02-08 株式会社半導体エネルギー研究所 半導体装置および半導体装置の作製方法
TWI709244B (zh) * 2012-09-24 2020-11-01 日商半導體能源研究所股份有限公司 半導體裝置
JP6021586B2 (ja) 2012-10-17 2016-11-09 株式会社半導体エネルギー研究所 半導体装置
JP2014082388A (ja) * 2012-10-17 2014-05-08 Semiconductor Energy Lab Co Ltd 半導体装置
JP6204145B2 (ja) 2012-10-23 2017-09-27 株式会社半導体エネルギー研究所 半導体装置
WO2014065343A1 (en) 2012-10-24 2014-05-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6401483B2 (ja) 2013-04-26 2018-10-10 株式会社半導体エネルギー研究所 半導体装置の作製方法
US9293599B2 (en) 2013-05-20 2016-03-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9887297B2 (en) 2013-09-17 2018-02-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor layer in which thickness of the oxide semiconductor layer is greater than or equal to width of the oxide semiconductor layer
TWI741298B (zh) 2013-10-10 2021-10-01 日商半導體能源研究所股份有限公司 半導體裝置
JP6446258B2 (ja) 2013-12-27 2018-12-26 株式会社半導体エネルギー研究所 トランジスタ
JP2015188062A (ja) 2014-02-07 2015-10-29 株式会社半導体エネルギー研究所 半導体装置
CN112233982A (zh) 2014-02-28 2021-01-15 株式会社半导体能源研究所 半导体装置的制造方法
US9564535B2 (en) 2014-02-28 2017-02-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including the semiconductor device, display module including the display device, and electronic appliance including the semiconductor device, the display device, and the display module
US9640669B2 (en) 2014-03-13 2017-05-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including the semiconductor device, display module including the display device, and electronic appliance including the semiconductor device, the display device, and the display module
JP6559444B2 (ja) 2014-03-14 2019-08-14 株式会社半導体エネルギー研究所 半導体装置の作製方法
US9887291B2 (en) 2014-03-19 2018-02-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including the semiconductor device, display module including the display device, and electronic device including the semiconductor device, the display device, or the display module
KR102318728B1 (ko) 2014-04-18 2021-10-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치와 이를 가지는 표시 장치
KR102333604B1 (ko) 2014-05-15 2021-11-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 이 반도체 장치를 포함하는 표시 장치
TWI669761B (zh) 2014-05-30 2019-08-21 日商半導體能源研究所股份有限公司 半導體裝置、包括該半導體裝置的顯示裝置
TWI666776B (zh) 2014-06-20 2019-07-21 日商半導體能源研究所股份有限公司 半導體裝置以及包括該半導體裝置的顯示裝置
US10002971B2 (en) 2014-07-03 2018-06-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the semiconductor device
US10032888B2 (en) 2014-08-22 2018-07-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method for manufacturing semiconductor device, and electronic appliance having semiconductor device
JP6676316B2 (ja) 2014-09-12 2020-04-08 株式会社半導体エネルギー研究所 半導体装置の作製方法
US9704704B2 (en) 2014-10-28 2017-07-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the same
US20160155759A1 (en) * 2014-11-28 2016-06-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the same
JP6613116B2 (ja) 2014-12-02 2019-11-27 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
WO2016092427A1 (en) 2014-12-10 2016-06-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN107408579B (zh) 2015-03-03 2021-04-02 株式会社半导体能源研究所 半导体装置、该半导体装置的制造方法或包括该半导体装置的显示装置
US10008609B2 (en) 2015-03-17 2018-06-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method for manufacturing the same, or display device including the same
US10002970B2 (en) 2015-04-30 2018-06-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, manufacturing method of the same, or display device including the same
CN114695562A (zh) 2015-05-22 2022-07-01 株式会社半导体能源研究所 半导体装置以及包括该半导体装置的显示装置
US9837547B2 (en) 2015-05-22 2017-12-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide conductor and display device including the semiconductor device
US11024725B2 (en) 2015-07-24 2021-06-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including metal oxide film
CN106409919A (zh) 2015-07-30 2017-02-15 株式会社半导体能源研究所 半导体装置以及包括该半导体装置的显示装置
US9893202B2 (en) 2015-08-19 2018-02-13 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
WO2017064590A1 (en) 2015-10-12 2017-04-20 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR102629293B1 (ko) 2015-11-20 2024-01-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 이 반도체 장치의 제작 방법, 또는 이 반도체 장치를 가지는 표시 장치
KR20180084819A (ko) 2015-11-20 2018-07-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 상기 반도체 장치를 가지는 표시 장치, 및 상기 반도체 장치를 가지는 전자 기기
US10083991B2 (en) 2015-12-28 2018-09-25 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
CN108738364B (zh) 2016-02-18 2022-06-28 株式会社半导体能源研究所 半导体装置、其制造方法、显示装置以及电子设备
US10411003B2 (en) 2016-10-14 2019-09-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US11257722B2 (en) 2017-07-31 2022-02-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide containing gallium indium and zinc
KR20210027366A (ko) * 2018-06-29 2021-03-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
US11069796B2 (en) 2018-08-09 2021-07-20 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US12009432B2 (en) 2021-03-05 2024-06-11 Semiconductor Energy Laboratory Co., Ltd. Transistor and display device
CN116743134B (zh) * 2023-06-13 2024-01-09 重庆大学 绝缘栅型半导体器件的阈值电压恢复方法及相关产品

Family Cites Families (151)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3291069B2 (ja) * 1992-04-17 2002-06-10 株式会社半導体エネルギー研究所 半導体装置とその作製方法
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3944367B2 (ja) * 2001-02-06 2007-07-11 松下電器産業株式会社 絶縁膜の形成方法及び半導体装置の製造方法
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) * 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
CN1806322A (zh) * 2003-06-20 2006-07-19 夏普株式会社 半导体装置及其制造方法以及电子设备
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
CN102354658B (zh) 2004-03-12 2015-04-01 独立行政法人科学技术振兴机构 薄膜晶体管的制造方法
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US8350466B2 (en) * 2004-09-17 2013-01-08 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
EP1810335B1 (en) 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
RU2358355C2 (ru) 2004-11-10 2009-06-10 Кэнон Кабусики Кайся Полевой транзистор
JP5126729B2 (ja) 2004-11-10 2013-01-23 キヤノン株式会社 画像表示装置
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
EP1812969B1 (en) 2004-11-10 2015-05-06 Canon Kabushiki Kaisha Field effect transistor comprising an amorphous oxide
JP5126730B2 (ja) * 2004-11-10 2013-01-23 キヤノン株式会社 電界効果型トランジスタの製造方法
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI505473B (zh) 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
JP4517358B2 (ja) * 2005-03-09 2010-08-04 日本ビクター株式会社 有機薄膜トランジスタ及びその製造方法
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
EP1998374A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
TWI292281B (en) * 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5110803B2 (ja) 2006-03-17 2012-12-26 キヤノン株式会社 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法
KR20070101595A (ko) * 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
KR101236427B1 (ko) * 2006-05-10 2013-02-22 삼성디스플레이 주식회사 박막 트랜지스터용 게이트 절연막의 제조방법 및 이를이용한 박막 트랜지스터의 제조방법
JP2007311404A (ja) * 2006-05-16 2007-11-29 Fuji Electric Holdings Co Ltd 薄膜トランジスタの製造方法
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
JP5105842B2 (ja) 2006-12-05 2012-12-26 キヤノン株式会社 酸化物半導体を用いた表示装置及びその製造方法
KR101146574B1 (ko) * 2006-12-05 2012-05-16 캐논 가부시끼가이샤 산화물 반도체를 이용한 박막 트랜지스터의 제조방법 및 표시장치
JP5305630B2 (ja) 2006-12-05 2013-10-02 キヤノン株式会社 ボトムゲート型薄膜トランジスタの製造方法及び表示装置の製造方法
WO2008069255A1 (en) 2006-12-05 2008-06-12 Canon Kabushiki Kaisha Method for manufacturing thin film transistor using oxide semiconductor and display apparatus
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
TWI478347B (zh) * 2007-02-09 2015-03-21 Idemitsu Kosan Co A thin film transistor, a thin film transistor substrate, and an image display device, and an image display device, and a semiconductor device
KR101509663B1 (ko) * 2007-02-16 2015-04-06 삼성전자주식회사 산화물 반도체층 형성 방법 및 이를 이용한 반도체 소자제조방법
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP2009065012A (ja) * 2007-09-07 2009-03-26 Konica Minolta Holdings Inc 薄膜トランジスタ
JP4759598B2 (ja) * 2007-09-28 2011-08-31 キヤノン株式会社 薄膜トランジスタ、その製造方法及びそれを用いた表示装置
JP2010103451A (ja) * 2007-11-26 2010-05-06 Fujifilm Corp 薄膜電界効果型トランジスタおよびそれを用いた電界発光装置
JP5213422B2 (ja) 2007-12-04 2013-06-19 キヤノン株式会社 絶縁層を有する酸化物半導体素子およびそれを用いた表示装置
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP5213458B2 (ja) * 2008-01-08 2013-06-19 キヤノン株式会社 アモルファス酸化物及び電界効果型トランジスタ
WO2009093625A1 (ja) * 2008-01-23 2009-07-30 Idemitsu Kosan Co., Ltd. 電界効果型トランジスタ及びその製造方法、それを用いた表示装置、並びに半導体装置
JP5264197B2 (ja) * 2008-01-23 2013-08-14 キヤノン株式会社 薄膜トランジスタ
KR101496148B1 (ko) 2008-05-15 2015-02-27 삼성전자주식회사 반도체소자 및 그 제조방법
JP5584960B2 (ja) * 2008-07-03 2014-09-10 ソニー株式会社 薄膜トランジスタおよび表示装置
JP5480554B2 (ja) 2008-08-08 2014-04-23 株式会社半導体エネルギー研究所 半導体装置
JP5608347B2 (ja) * 2008-08-08 2014-10-15 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法
JP5627071B2 (ja) 2008-09-01 2014-11-19 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5339825B2 (ja) 2008-09-09 2013-11-13 富士フイルム株式会社 薄膜電界効果型トランジスタおよびそれを用いた表示装置
KR101657957B1 (ko) * 2008-09-12 2016-09-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
JP4623179B2 (ja) * 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
KR101563527B1 (ko) * 2008-09-19 2015-10-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치
CN102881696A (zh) * 2008-09-19 2013-01-16 株式会社半导体能源研究所 显示装置
EP2421030B1 (en) * 2008-09-19 2020-10-21 Semiconductor Energy Laboratory Co., Ltd. Display device
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5484853B2 (ja) * 2008-10-10 2014-05-07 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5442234B2 (ja) * 2008-10-24 2014-03-12 株式会社半導体エネルギー研究所 半導体装置及び表示装置
KR101432764B1 (ko) * 2008-11-13 2014-08-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
KR101671660B1 (ko) * 2008-11-21 2016-11-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치 및 전자 기기
JPWO2011001715A1 (ja) * 2009-06-29 2012-12-13 シャープ株式会社 酸化物半導体、薄膜トランジスタアレイ基板及びその製造方法、並びに、表示装置
WO2011002046A1 (en) 2009-06-30 2011-01-06 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
WO2011004723A1 (en) 2009-07-10 2011-01-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method the same
JP5403464B2 (ja) * 2009-08-14 2014-01-29 Nltテクノロジー株式会社 薄膜デバイス及びその製造方法
KR101854421B1 (ko) 2010-04-23 2018-05-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
KR101540039B1 (ko) 2010-04-23 2015-07-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
WO2011132591A1 (en) 2010-04-23 2011-10-27 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
WO2011132625A1 (en) 2010-04-23 2011-10-27 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
KR20130054275A (ko) 2010-04-23 2013-05-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
CN106057907B (zh) 2010-04-23 2019-10-22 株式会社半导体能源研究所 半导体装置的制造方法
CN102906882B (zh) 2010-05-21 2015-11-25 株式会社半导体能源研究所 半导体装置及其制造方法
WO2011145633A1 (en) 2010-05-21 2011-11-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2011145634A1 (en) 2010-05-21 2011-11-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101938726B1 (ko) 2010-06-11 2019-01-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법

Also Published As

Publication number Publication date
CN102906881B (zh) 2016-02-10
TWI588994B (zh) 2017-06-21
JP2018082209A (ja) 2018-05-24
JP2015233147A (ja) 2015-12-24
CN102906881A (zh) 2013-01-30
JP2017085155A (ja) 2017-05-18
JP6077603B2 (ja) 2017-02-08
KR101872927B1 (ko) 2018-06-29
JP2012009836A (ja) 2012-01-12
TW201208074A (en) 2012-02-16
JP6280247B2 (ja) 2018-02-14
JP5781828B2 (ja) 2015-09-24
US20110284844A1 (en) 2011-11-24
WO2011145467A1 (en) 2011-11-24
US9263589B2 (en) 2016-02-16
KR20130111957A (ko) 2013-10-11
JP2019080083A (ja) 2019-05-23

Similar Documents

Publication Publication Date Title
JP6487078B2 (ja) 半導体装置の作製方法
JP6721751B2 (ja) 半導体装置
JP6240698B2 (ja) 半導体装置
JP6305581B2 (ja) 半導体装置
JP6595685B2 (ja) トランジスタ
JP6360224B2 (ja) 半導体装置
JP5235243B2 (ja) 半導体装置の作製方法
JP6055894B2 (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180219

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20181112

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20181120

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190111

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190122

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190220

R150 Certificate of patent or registration of utility model

Ref document number: 6487078

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250