ES2553887T3 - Sistema de comunicación, dispositivo de transmisión, dispositivo de recepción, método de comunicación, programa y cable de comunicación - Google Patents

Sistema de comunicación, dispositivo de transmisión, dispositivo de recepción, método de comunicación, programa y cable de comunicación Download PDF

Info

Publication number
ES2553887T3
ES2553887T3 ES07831331.9T ES07831331T ES2553887T3 ES 2553887 T3 ES2553887 T3 ES 2553887T3 ES 07831331 T ES07831331 T ES 07831331T ES 2553887 T3 ES2553887 T3 ES 2553887T3
Authority
ES
Spain
Prior art keywords
signal
hdmi
data
destination
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES07831331.9T
Other languages
English (en)
Inventor
Yasuhisa Nakajima
Hidekazu Kikuchi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Application granted granted Critical
Publication of ES2553887T3 publication Critical patent/ES2553887T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/43615Interfacing a Home Network, e.g. for connecting the client to a plurality of peripherals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/234Processing of video elementary streams, e.g. splicing of video streams or manipulating encoded video stream scene graphs
    • H04N21/2343Processing of video elementary streams, e.g. splicing of video streams or manipulating encoded video stream scene graphs involving reformatting operations of video signals for distribution or compliance with end-user requests or end-user device requirements
    • H04N21/234309Processing of video elementary streams, e.g. splicing of video streams or manipulating encoded video stream scene graphs involving reformatting operations of video signals for distribution or compliance with end-user requests or end-user device requirements by transcoding between formats or standards, e.g. from MPEG-2 to MPEG-4 or from Quicktime to Realvideo
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4122Peripherals receiving signals from specially adapted client devices additional display device, e.g. video projector
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4135Peripherals receiving signals from specially adapted client devices external recorder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video stream to a specific local network, e.g. a Bluetooth® network
    • H04N21/43632Adapting the video stream to a specific local network, e.g. a Bluetooth® network involving a wired protocol, e.g. IEEE 1394
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video stream to a specific local network, e.g. a Bluetooth® network
    • H04N21/43632Adapting the video stream to a specific local network, e.g. a Bluetooth® network involving a wired protocol, e.g. IEEE 1394
    • H04N21/43635HDMI
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems
    • H04N7/162Authorising the user terminal, e.g. by paying; Registering the use of a subscription channel, e.g. billing
    • H04N7/163Authorising the user terminal, e.g. by paying; Registering the use of a subscription channel, e.g. billing by receiver means only

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Engineering (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Television Systems (AREA)

Abstract

Un dispositivo de interfaz multimedia de alta definición, HDMI, origen (401) para transmitir unidireccionalmente, a un dispositivo de la interfaz HDMI destino (402) utilizando una primera señal diferencial, por intermedio de un cable de HDMI (403), datos de elementos de imagen de una imagen no comprimida de una pantalla durante un periodo de vídeo efectivo que representa un periodo desde una señal de sincronización vertical a la siguiente señal de sincronización vertical excluyendo los intervalos de borrado horizontal y un intervalo de borrado vertical, comprendiendo el dispositivo de HDMI origen (401): una unidad de transmisión de señales (411) configurada para transmitir, al dispositivo de HDMI de destino (402) por intermedio de dicho cable de HDMI (403), una segunda señal diferencial que representa datos de transmisión (SG411) diferentes de los datos de elementos de imagen por intermedio de líneas de transmisión diferenciales formadas a partir de un par constituido por la línea de señal reservada (501) del cable de HDMI (403) y la línea de señal HPD (502) del cable de HDMI (403); una unidad de recepción de señales (415) conectada a la unidad de transmisión de señales (411), recibiendo la unidad de recepción de señales (415) una señal que incluye dicha segunda señal diferencial y una tercera señal diferencial transmitida desde el dispositivo de HDMI de destino (402) por intermedio de la línea de señal reservada (501) y la línea de señal HPD (502) y convirtiendo la unidad de recepción de señales (415) dicha señal recibida en una señal de salida (SG412); un circuito restador (416) configurado para la sustracción de los datos de transmisión (SG411) de la unidad de transmisión (411) a partir de la señal de salida (SG412) de la unidad de recepción de señales (415), y una resistencia de terminación (412) en un circuito que conecta la unidad de transmisión de señales (411) a la unidad de recepción de señales (415), estando la resistencia de terminación eléctricamente conectada entre las líneas reservada y de señal HPD (501, 502) del cable de HDMI (403); en donde: la unidad de transmisión de señales (411) y la unidad de recepción de señales (415) están conectadas en paralelo a la resistencia de terminación (412).

Description

5
10
15
20
25
30
35
40
45
50
55
60
65
DESCRIPCION
Sistema de comunicacion, dispositivo de transmision, dispositivo de recepcion, metodo de comunicacion, programa y cable de comunicacion
CAMPO DE LA INVENCION
La presente invencion se refiere a un sistema de comunicacion, un transmisor, un receptor, un metodo de comunicacion, un programa y un cable de comunicacion y en particular, a un sistema de comunicacion, un transmisor, un receptor, un metodo de comunicacion, un programa y un cable de comunicacion que proporcionan una comunicacion de alta velocidad y que tienen compatibilidad con una interfaz de comunicaciones capaz de una transmision a alta velocidad unidireccional de datos de elementos de imagen (pixels) de imagenes no comprimidas, tales una Interfaz Multimedia de Alta Definicion HDMI (R).
ANTECEDENTES DE LA INVENCION
En los ultimos anos, la interfaz HDMI (R) ha tenido un amplio uso como una interfaz de comunicaciones de alta velocidad para transmitir, a alta velocidad, una senal de television digital, esto es, datos de elementos de imagen de imagenes no comprimidas (banda base) y datos de audio asociados con las imagenes, a modo de ejemplo, desde una unidad grabadora de disco versatil digital (DVD), una caja decodificadora u otras fuentes audiovisuales (AV) para un aparato de television, un proyector u otros medios de presentacion visual.
La especificacion de HDMI define un canal de Senalizacion Diferencial Minimizada de Transicion (TMDS) para la transmision unidireccional a alta velocidad de datos de elementos de imagen y datos de audio desde una HDMI (R) origen a una HDMI (R) destino y una lmea de Control de Productos Electronicos de Consumo (lmea CEC) para la comunicacion bidireccional entre una interfaz HDMI (R) origen y una interfaz HDMI (R) destino y dispositivos similares.
A modo de ejemplo, segun se ilustra en la Figura 1, datos de elementos de imagen y datos de audio pueden transmitirse a alta velocidad conectando un aparato de television digital 11 a un amplificador AV 12 utilizando un cable de HDMI (R) 13 que cumple la especificacion de HDMI (R).
El aparato de television digital 11 y el amplificador AV 12 y un aparato de reproduccion 14 se colocan en una sala de estar de una vivienda de usuario. En la Figura 1, la sala de estar esta situada en el lado izquierdo. El aparato de television digital 11 esta conectado al amplificador AV 12 utilizando el cable de HDMI (R) 13. El amplificador AV 12 esta conectado al aparato de reproduccion 14 utilizando un cable de HDMI (R) 15.
Ademas, un concentrador 16 se coloca en la sala de estar. El aparato de television digital 11 y el aparato de reproduccion 14 estan conectados al concentrador hub 16 utilizando cables de red de area local (LAN) 17 y 18, respectivamente. En un dormitorio situado a la derecha de la sala de estar en el dibujo, esta colocado un aparato de television digital 19. El aparato de television digital 19 esta conectado al concentrador 16 por intermedio de un cable de red LAN 20.
A modo de ejemplo, cuando se reproduce el contenido registrado en el aparato de reproduccion 14 y una imagen se visualiza en el aparato de television digital 11, el aparato de reproduccion 14 decodifica datos de elementos de imagen y datos de audio que sirve como el contenido de la reproduccion. En adelante, el aparato de reproduccion 14 suministra los datos de elementos de imagen no comprimidos decodificados y los datos de autorizacion al aparato de television digital 11 por intermedio del cable de hDmI (R) 15, el amplificador AV 12 y el cable de HDMI (R) 13. Sobre la base de los datos de elementos de imagen y los datos de audio suministrados desde el aparato de reproduccion 14, el aparato de television digital 11 visualiza imagenes y proporciona sonidos a la salida.
Cuando se reproduce el contenido registrado en el aparato de reproduccion 14 y las imagenes se visualizan en los aparatos de television digital 11 y 19 al mismo tiempo, el aparato de reproduccion 14 suministrado datos de elemento de imagen comprimidos y datos de audio que sirven como contenido a reproducirse para el aparato de television digital 11 por intermedio del cable de red LAN 18, el concentrador 16 y el cable de red LAN 17. Ademas, el aparato de reproduccion 14 suministra los datos de elementos de imagen comprimidos y los datos de audio al aparato de television digital 19 por intermedio del cable de red LAN 18, el concentrador 16 y el cable de red LAN 20.
Los aparatos de television digital 11 y 19 decodifican los datos de elementos de imagen y los datos de audio suministrados desde el aparato de reproduccion 14, visualizan imagenes y proporcionan sonidos a la salida, sobre la base de los datos de elementos de imagen no comprimidos decodificados y los datos de audio.
Cuando el aparato de television digital 11 recibe datos de elementos de imagen y datos de audio para reproducir un programa mediante la difusion televisiva y si los datos de audio recibidos son datos de audio de, a modo de ejemplo, sonidos circundantes de canal 5.1 que el aparato de television digital 11 es incapaz de decodificar, el aparato de television digital 11 convierte los datos de audio en una senal optica y transmite la senal optica al amplificador AV
5
10
15
20
25
30
35
40
45
50
55
60
65
A la recepcion de la senal optica transmitida desde el aparato de television digital 11, el amplificador AV 12 convierte, de forma fotoelectrica, la senal optica en datos de audio. En adelante, el amplificador AV 12 decodifica los datos de audio convertidos. Posteriormente, el amplificador AV 12 amplifica los datos de audio no comprimidos decodificados cuando sea necesario con el fin de proporcionar sonidos desde los altavoces circundantes que le estan conectados. De este modo, el aparato de television digital 11 puede reproducir un programa de television circundante del canal 5.1 decodificando los datos de elementos de imagen recibidos y visualizando imagenes utilizando los datos de elementos de imagen decodificados y proporcionando sonidos, a la salida, desde el amplificador AV 12 en conformidad con los datos de audio suministrados al amplificador AV 12.
Ademas, un aparato basado en HDMI (R) ha sido propuesto en el que, cuando datos de elementos de imagen y datos de audio se transmiten desde una HDMI (R) origen a una HDMI (R) destino, los datos innecesarios se silencian activando/desactivando la transmision de datos (hagase referencia, a modo de ejemplo, al documento de patente 1).
Ademas, un aparato basado en HDMI (R) ha sido propuesto en el que, utilizando un conmutador selector y seleccionando un terminal desde el que se proporcionan datos de elementos de imagen y datos de audio, una HDMI (R) origen puede proporcionar datos de elementos de imagen y datos de audio a una HDMI (R) destino deseada entre una pluralidad de interfaces HDMI (R) destino sin cambiar la conexion de cable entre la HDMI (R) origen y la HDMI (R) destino (hagase referencia, a modo de ejemplo, al documento de patente 2).
Documento de patente 1: Publicacion de la solicitud de patente no examinada japonesa n° 2005-57714.
Documento de patente 2: Publicacion de la solicitud de patente no examinada japonesa n° 2006-19948.
El documento US2004/0218598A1 da a conocer una realizacion, a modo de ejemplo, de un paquete de transmision eficiente sobre la base de la interfaz de presentacion visual dispuesta para acoplar un dispositivo multimedia origen a un dispositivo multimedia destino.
Problema tecnico
Segun se indico con anterioridad, utilizando HDMI (R), se pueden transmitir unidireccionalmente datos de elementos de imagen y datos de audio, a alta velocidad, desde una HDMI (R) origen a una HDMI (R) destino. Ademas, puede realizarse una comunicacion bidireccional entre una HDMI (R) origen y una HDMI (R) destino.
Sin embargo, una tasa de transmision de comunicacion bidireccional permitida por la HDMI (R) actual es aproximadamente de varios centenares de bits por segundo, bps. Por lo tanto, una comunicacion bidireccional de alta velocidad, tal como una comunicacion del Protocolo Internet (IP) bidireccional no puede realizarse entre una HDMI (R) origen y una HDMI (R) destino.
En consecuencia, cuando aparatos que incluyen los aparatos descritos en los documentos de patente 1 y 2 realizan una comunicacion IP bidireccional utilizando HDMI (R), una cantidad de datos transmitidos a traves de la comunicacion del protocolo IP esta limitada. Si se transmite una gran cantidad de datos por intermedio de la comunicacion IP, tiene lugar largos retardos con la comunicacion. Por lo tanto, es diffcil utilizar HDMI (R), a modo de ejemplo, en una aplicacion que requiera una transmision bidireccional de una gran cantidad de datos, tal como imagenes comprimidas o en una aplicacion que requiera una respuesta de alta velocidad.
En consecuencia, a modo de ejemplo, los terminales de conexion dedicados a la comunicacion IP bidireccional de alta velocidad pueden proporcionarse para conectores de una HDMI (R) origen y una HDMI (R) destino y una comunicacion IP bidireccional de alta velocidad puede realizarse utilizando los terminales de conexion dedicados.
Sin embargo, si los terminales de conexion dedicados se proporcionan para conectores basados en HDMI (R) actuales, no se puede mantener una compatibilidad con la HDMI (R) existente.
En consecuencia, la presente invencion da a conocer una interfaz de comunicacion bidireccional de alta velocidad que tiene compatibilidad con una interfaz de comunicaciones capaz de transmitir unidireccionalmente datos de elementos de imagen de imagenes no comprimidas a alta velocidad (p.e., HDMI (R)).
Un transmisor, un receptor, un metodo de transmision y un metodo de recepcion, en conformidad con la invencion, se definen en las reivindicaciones adjuntas.
Efectos ventajosos de la invencion
En conformidad con la presente invencion, se puede realizar una comunicacion bidireccional. En particular, se puede realizar una comunicacion bidireccional a alta velocidad en, a modo de ejemplo, una interfaz de comunicaciones que
5
10
15
20
25
30
35
40
45
50
55
60
65
puede transmits unidireccionalmente datos de una imagen no comprimida y datos de audio asociados con la imagen a alta velocidad al mismo tiempo que se mantiene la compatibilidad. Ademas, en conformidad con la presente invencion, un circuito utilizado para la comunicacion de red LAN puede formarse haciendo caso omiso de la especificacion electrica definida para el canal DDC. En consecuencia, puede realizarse una comunicacion de red LAN estable y fiable a bajo coste.
BREVE DESCRIPCION DE LOS DIBUJOS
La Figura 1 es un diagrama que ilustra la configuracion de un sistema de transmision de imagenes de amplio uso.
La Figura 2 es un diagrama que ilustra la configuracion de un sistema de transmision de imagenes en conformidad con una forma de realizacion de la presente invencion.
La Figura 3 es un diagrama que ilustra, a modo de ejemplo, la estructura de una HDMI (R) origen y una HDMI (R) destino.
La Figura 4 es un diagrama que ilustra la asignacion de terminales de conexion de un conector de tipo A de HDMI (R).
La Figura 5 es un diagrama que ilustra la asignacion de terminales de conexion de un conector de tipo C de HDMI (R).
La Figura 6 es un diagrama que ilustra, a modo de ejemplo, la configuracion de la HDMI (R) origen y de la HDMI (R) destino con mas detalle.
La Figura 7 es un diagrama que ilustra otra realizacion, a modo de ejemplo, de la configuracion de la HDMI (R) origen y la HDMI (R) destino en mas detalle.
La Figura 8 es un diagrama que ilustra la estructura de datos de E-EDID.
La Figura 9 es un diagrama que ilustra la estructura de datos del parametro Vender Specific (espedfico del Proveedor).
La Figura 10 es un diagrama de flujo que ilustra un proceso de comunicaciones realizado por la HDMI (R) origen.
La Figura 11 es un diagrama de flujo que ilustra un proceso de comunicaciones realizados por la HDMI (R) destino.
La Figura 12 es un diagrama de flujo que ilustra un proceso de comunicaciones realizado por la HDMI(R) origen.
La Figura 13 es un diagrama de flujo que ilustra un proceso de comunicaciones realizado por la HDMI (R) destino.
La Figura 14 es un diagrama que ilustra otra realizacion, a modo de ejemplo, de la configuracion de la HDMI (R) origen y la HDMI (R) destino con mas detalle.
La Figura 15 es un diagrama de flujo que ilustra un proceso de comunicaciones realizado por la HDMI (R) origen.
La Figura 16 es un diagrama de flujo que ilustra un proceso de comunicaciones realizado por la HDMI (R) destino.
La Figura 17 es un diagrama de bloques que ilustra a modo de ejemplo, la configuracion de un ordenador en conformidad con una forma de realizacion de la presente invencion.
La Figura 18 es un diagrama de circuito que ilustra una primera realizacion, a modo de ejemplo, de la configuracion de un sistema de comunicaciones en donde el estado de conexion de una interfaz se notifica utilizando un potencial de polarizacion de corriente continua DC de al menos una de dos lmeas de transmision.
La Figura 19 es un diagrama que ilustra, a modo de ejemplo, la configuracion de un sistema cuando el sistema esta conectado a Ethernet (marca comercial registrada).
La Figura 20 es un diagrama de circuito que ilustra una segunda realizacion, a modo de ejemplo, de la configuracion del sistema de comunicaciones en donde el estado de conexion de una interfaz se notifica utilizando un potencial de polarizacion de corriente continua DC de al menos una de dos lmeas de transmision.
La Figura 21 es un diagrama que ilustra formas de onda de comunicaciones bidireccionales en el sistema de comunicaciones que tiene los ejemplos de configuracion.
Explicacion de las referencias numericas
5
10
15
20
25
30
35
40
45
50
55
60
65
Cable de HDMI (R) 35, HDMI (R) origen, 72 HDMI (R) destino, 81 transmisor, 82 receptor, 83 DDC, 84 lmea CEC, 85 EDIDROM, 121 unidad de control de conmutacion, 124 unidad de control de conmutacion, 131 unidad de conversion, 132 unidad de decodificacion, 133 conmutador, 134 unidad de conversion, 135 conmutador, 136 unidad de decodificacion, 141 lmea de senales, 171 unidad de control de conmutacion, 172 unidad de control de conmutacion, 181 conmutador, 182 conmutador, 183 unidad de decodificacion, 184 unidad de conversion, 185 conmutador, 186 conmutador, 191 lmea SDA, 192 lmea SCL, 400 sistema de comunicaciones, 401 dispositivo de HDMI (EH) origen de expansion de funcion de red LAN, 411 circuito de transmisor de senales de red LAN, 412 resistencia de terminacion, 413, 414 condensador de acoplamiento de corriente alterna AC, 415 circuito de receptor de senales de red LAN, 416 circuito restador, 421 resistencia tipo pull-up, 422 resistencia, 423 condensador, 424 comparador, 431 resistencia de tipo pull-down, 432 resistencia, 433 condensador, 434 comparador, 402 dispositivo de Eh destino, 441 circuito transmisor de senales de red LAN, 442 resistencia de terminacion, 443, 444 condensador de acoplamiento de corriente alterna AC, 445 circuito receptor de senales de red LAN, 446 circuito restador, 451 resistencia de tipo pull-down, 452 resistencia, 453 condensador, 454 comparador, 461 bobina de inductancia, 462, 463 resistencia, 403 cable EH, 501 lmea reservada, 502 lmea HPD, 511, 512 terminal de lado origen, 521, 522 terminal de lado destino, 600 sistema de comunicacion, 601 dispositivo origen de HDMI (EH) de expansion de funciones de red LAN, 611 circuito transmisor de senales de red LAN, 612, 613 resistencia de terminacion, 614-617 condensador de acoplamiento de corriente alterna AC, 618 circuito receptor de senales de red LAN, 620 inversor, 621 resistencia, 622 resistencia, 623 condensador, 624 comparador, 631 resistencia pull-down, 632 resistencia, 633 condensador, 634 comparador, 640 puerta logica NOR, 641-644 conmutador analogico, 645 inversor, 646, 647 conmutador analogico, 651, 652 transceptor DDC, 653, 654 resistencia tipo pull-up, 602 dispositivo EH destino, 661 circuito transmisor de senales de red LAN, 662, 663 resistencia de terminacion, 664-667 condensador de acoplamiento de corriente alterna AC, 668 circuito receptor de senales de red LAN, 671 resistencia de tipo pull-down, 672 resistencia, 673 condensador, 674 comparador, 681 bobina de inductancia, 682, 683 resistencia, 691-694 conmutador analogico, 695 inversor, 696, 697 conmutador analogico, 701, 702 transceptor DDC, 703 resistencia de tipo pull-up, 603 cable EH, 801 lmea reservada, 802 lmea HPD, 803 lmea SCL, 804 lmea SDA, 811-814 terminal del lado origen, 821-824 terminal de lado destino.
Formas de realizacion preferidas de la invencion
Formas de realizacion, a modo de ejemplo, de la presente invencion se describen a continuacion haciendo referencia a los dibujos adjuntos.
La Figura 2 ilustra la configuracion de un sistema de transmision de imagenes en conformidad con una forma de realizacion de la presente invencion.
El sistema de transmision de imagenes incluye un aparato de television digital 31, un amplificador 32, un aparato de reproduccion 33 y un aparato de television digital 34. El aparato de television digital 31 esta conectado al amplificador 32 utilizando un cable de HDMI (R) 35 que cumple los requisitos de HDMI (R) y el amplificador 32 esta conectado al aparato de reproduccion 33 utilizando un cable de HDMI (R) 36 que cumple con los requisitos de HDMI (R). Ademas, el aparato de television digital 31 esta conectado al aparato de television digital 34 utilizando un cable de red LAN 37 para una red LAN, tal como Ethernet (marca comercial registrada).
En la realizacion, a modo de ejemplo, ilustrada en la Figura 2, el aparato de television digital 31, el amplificador 32 y el aparato de reproduccion 33 se colocan en una sala de estar situada a la izquierda de la Figura 2 y el aparato de television digital 34 esta instalado en un dormitorio situado a la derecha de la sala de estar.
El aparato de reproduccion 33 es, a modo de ejemplo, un reproductor de DVD, un dispositivo grabador de disco duro o dispositivo similar. El aparato de reproduccion 33 decodifica datos de elementos de imagen y datos de audio utilizados para reproducir el contenido y suministra los datos de elementos de imagen no comprimidos resultantes y los datos de audio al amplificador 32 por intermedio del cable de HDMI (R) 36.
El amplificador 32 puede estar constituido por un amplificador AV. El amplificador 32 recibe datos de elementos de imagen y datos de audio desde el aparato de reproduccion 33 y amplifica los datos de audio suministrados cuando sea necesario. Ademas, el amplificador 32 suministra los datos de audio suministrados desde el aparato de reproduccion 33 y los amplifica cuando sea necesario y los datos de elementos de imagen suministrados desde el aparato de reproduccion 33 al aparato de television digital 31 por intermedio del cable de HDMI (R) 35. Sobre la base de los datos de elementos de imagen y los datos de audio suministrados desde el amplificador 32, el aparato de television digital 31 visualiza imagenes y proporciona sonidos con el fin de reproducir el contenido.
Ademas, el aparato de television digital 31 y el amplificador 32 pueden realizar una comunicacion bidireccional de alta velocidad, tal como una comunicacion IP, utilizando el cable de HDMI (R) 35 y el amplificador 32 y el aparato de reproduccion 33 pueden realizar tambien una comunicacion bidireccional a alta velocidad, tal como una comunicacion IP, utilizando el cable de HDMI (R) 36.
Es decir, a modo de ejemplo, el aparato de reproduccion 33 puede transmitir, al amplificador 32, datos de elementos
5
10
15
20
25
30
35
40
45
50
55
60
65
de imagen y datos de audio comprimidos como datos que cumplen con las normas IP por intermedio del cable de HDMI (R) 36 realizando la comunicacion IP con el amplificador 32. El amplificador 32 puede recibir los datos de elementos de imagen comprimidos y los datos de audio compartidos desde el aparato de reproduccion 33.
Ademas, realizando la comunicacion IP con el aparato de television digital 31, el amplificador 32 puede transmitir, al aparato de television digital 31, datos de elementos de imagen comprimidos y datos de audio como datos que cumplen con IP por intermedio del cable de HDMI (R) 35. El aparato de television digital 31 puede recibir los datos de elementos de imagen comprimidos y los datos de audio compartidos desde el amplificador 32.
De este modo, el aparato de television digital 31 puede transmitir los datos de elementos de imagen recibidos y los datos de audio al aparato de television digital 34 por intermedio del cable de red LAN 37. Ademas, el aparato de television digital 31 decodifica los datos de elementos de imagen y los datos de audio recibidos. En adelante, sobre la base de los datos de elementos de imagen y de los datos de audio no comprimidos resultantes, el aparato de television digital 31 visualiza imagenes y proporciona sonidos con el fin de reproducir el contenido.
El aparato de television digital 34 recibe y decodifica los datos de elementos de imagen y los datos de audio transmitidos desde el aparato de television digital 31 por intermedio del cable de red LAN 37. En adelante, sobre la base de los datos de elementos de imagen y los datos de audio no comprimidos obtenidos mediante la decodificacion, el aparato de television digital 34 visualiza imagenes y proporciona sonidos con el fin de reproducir el contenido. De esta manera, los aparatos de television digital 31 y 34 pueden reproducir los mismos o diferentes elementos de contenidos al mismo tiempo.
Ademas, cuando el aparato de television digital 31 recibe datos de elementos de imagen y datos de audio para reproducir un programa de difusion televisiva que sirve como contenido y si los datos de audio recibidos son datos de audio, tales como sonido circundante de canal 5.1, que no puede decodificar el aparato de television digital 31, el aparato de television digital 31 transmite los datos de audio recibidos al amplificador 32 por intermedio del cable de HDMI (R) 35 realizando una comunicacion IP con el amplificador 32.
El amplificador 32 recibe y decodifica los datos de audio transmitidos desde el aparato de television digital 31. A continuacion, el amplificador 32 amplifica los datos de audio decodificados cuando sea necesario con el fin de reproducir el sonido circundante del canal 5.1 utilizando altavoces (no ilustrados) conectados al amplificador 32.
El aparato de television digital 31 transmite los datos de audio al amplificador 32 por intermedio del cable de HDMI (R) 35. Ademas, el aparato de television digital 31 decodifica los datos de elementos de imagen recibidos y reproduce el programa sobre los datos de elementos de imagen obtenidos mediante la decodificacion.
De este modo, en el sistema de transmision de imagenes ilustrado en la Figura 2, los aparatos electronicos, tales como el aparato de television digital 31, el amplificador 32 y el aparato de reproduccion 33 conectados utilizando los cables de HDMI (R) 35 y 36 pueden realizar una comunicacion IP utilizando los cables de HDMI (R). En consecuencia, un cable de red LAN correspondiente al cable de red LAN 17 ilustrado en la Figura 1 no es necesario.
Ademas, conectando el aparato de television digital 31 al aparato de television digital 34 utilizando el cable de red LAN 37, el aparato de television digital 31 puede transmitir, ademas, datos recibidos desde el aparato de reproduccion 33 por intermedio del cable de HDMi (R) 36, el amplificador 32 y el cable de HDMI (R) 35 al aparato de television digital 34 por intermedio del cable de red LAN 37. Por lo tanto, un cable de red LAN y un aparato electronico que corresponden, respectivamente al cable de red LAN 18 y al concentrador 16 que se ilustran en la Figura 1, no son necesarios.
Segun se ilustra en la Figura 1, en los sistemas de transmision de imagenes existentes, se requieren cables de diferentes tipos en conformidad con los datos de transmision/recepcion y los metodos de comunicaciones. Por lo tanto, se complica el cableado de los cables que interconectan aparatos electronicos. Por el contrario, en el sistema de transmision de imagenes ilustrado en la Figura 2, una comunicacion bidireccional de alta velocidad, tal como una comunicacion IP, pude realizarse entre aparatos electronicos conectados utilizando el cable de HDMI (R). En consecuencia, la conexion entre los aparatos electronicos puede simplificarse. Es decir, el cableado complicado existente de cables para conectar aparatos electronicos puede simplificarse todavfa mas.
A continuacion, la Figura 3 ilustra una realizacion, a modo de ejemplo, de la configuracion de una HDMI (R) origen y una HDMI (R) destino incorporadas en cada uno de los aparatos electronicos conectados entre sf utilizando el cable de HDMI (R), a modo de ejemplo, la configuracion de una HDMI (R) origen provista en el amplificador 32 y una HDMI (R) destino provista en el aparato de television digital 31 ilustrado en la Figura 2.
Una HDMI (R) origen 71 esta conectada a una HDMI (R) destino 72 utilizando el cable HDMI (R) unico 35. La comunicacion IP bidireccional de alta velocidad puede realizarse entre la HDMI (R) origen 71 y la HDMI (R) destino 72 utilizando el cable de HDMI (R) 35 al mismo que se mantiene la compatibilidad con la HDMI (R) actual.
Durante un periodo de video efectivo (en adelante referido como un “periodo de video activo” cuando sea
5
10
15
20
25
30
35
40
45
50
55
60
65
necesario), que es un periodo desde una senal de sincronizacion vertical a la siguiente senal de sincronizacion vertical excluyendo los intervalos de tiempo de borrado horizontal y un intervalo de borrado vertical, la HDMI (R) origen 71 transmite unidireccionalmente una senal diferencial correspondiente a datos de elementos de imagen de una imagen no comprimida para una pantalla a la HDMI (R) destino 72 por intermedio de una pluralidad de canales. Ademas, durante el intervalo de borrado horizontal o el intervalo de borrado vertical, la HDMI (R) origen 71 transmite unidireccionalmente senales diferenciales correspondientes a al menos datos de audio y datos de control asociados con la imagen, otros datos auxiliares y similares, a la HDMI (R) destino 72 por intermedio de una pluralidad de canales.
Es decir, la HDMI (R) origen 71 incluye un transmisor 81. El transmisor 81 convierte, a modo de ejemplo, datos de elementos de imagen de una imagen no comprimida en una senal diferencial correspondiente. Mas adelante, el transmisor 81 transmite, de forma unidireccional y en serie, la senal diferencial a la HDMI (R) destino 72 utilizando tres canales TMDS n° 0, n° 1 y n° 2 del cable de HDMI (R) 35.
Ademas, el transmisor 81 convierte los datos de audio asociados con las imagenes no comprimidas, los datos de control necesarios, otros datos auxiliares y similares, en senales diferenciales correspondientes y transmite, de forma unidireccional y en serie, las senales diferenciales convertidas a la HDMI (R) destino 72 conectada utilizando el cable de HDMI (R) 35 por intermedio de los tres canales TMDS n° 0, n° 1 y n° 2.
Ademas, el transmisor 81 transmite, por intermedio de un canal de reloj de TMDS, un reloj de elementos de imagen que estan sincronizados con los datos de elementos de imagen a transmitirse por intermedio de los tres canales TMDS n° 0, n° 1 y n° 2, a la HDMI (R) destino 72 que le esta conectada utilizando el cable de HDMI (R) 35. Los datos de elementos de imagen de 10 bits se transmiten por intermedio de cada canal TMDS n° 1 (i = 0, 1 o 2) durante una frecuencia de reloj de elemento de imagen.
La HDMI (R) destino 72 recibe la senal diferencial correspondiente a los datos de elementos de imagen transmitidos unidireccionalmente desde la HDMI (R) 71 por intermedio de la pluralidad de canales durante el periodo de video activo. Ademas, la HDMI (R) destino 72 recibe las senales diferenciales correspondientes a los datos de audio y los datos de control transmitidos unidireccionalmente desde la HDMI (R) origen 71 por intermedio de una pluralidad de canales durante el intervalo de borrado horizontal el intervalo de borrado vertical.
Es decir, la HDMI (R) destino 72 incluye un receptor 82. El receptor 82 recibe, por intermedio de los canales TMDS n° 0, n° 1 y n° 2, la senal diferencial correspondiente a los datos de elementos de imagen y las senales diferenciales correspondiente a los datos de audio y los datos de control, que se transmiten unidireccionalmente desde la HDMI (R) origen 71 que le esta conectada utilizando el cable de HDMI (R) 35, en sincronizacion con el reloj de elemento de imagen que se transmite tambien desde la HDMI (R) origen 71 por intermedio del canal de reloj TMDs.
Ademas de los tres canal TMDS n° 0 a n° 2 que sirve como canales de transmision utilizados para transmitir, de forma unidireccional y en serie, los datos de elementos de imagen y los datos de audio procedentes de la HDMI (R) origen 71 a la HDMI (R) destino 72 en sincronizacion con el reloj de elemento de imagen y el canal de reloj de TMDS que sirve como un canal de transmision utilizado para transmitir el reloj de elemento de imagen, los canales de transmision del sistema HDMI (R) que incluyen la HDMI (R) origen 71 y la HDMI (R) destino 72 comprendiendo los canales de transmision denominados un canal de datos de presentacion visual (DDC) 83 y una lmea CEC 84.
El canal DDC 83 incluye dos lmeas de senales (no ilustradas) contenidas en el cable de HDMI (R) 35. El canal DDC 83 se utiliza cuando la HDMI (R) origen 71 efectua la lectura de los datos de identificacion de presentacion visual extendida mejorada (E-EDID) desde la HDMI (R) destino 72 que le esta conectada el cable de HDMI (R) 35.
Es decir, ademas, del receptor 82, la HDMI (R) destino 72 incluye una memoria EDIDROM (EDID ROM (memoria de solamente lectura)) 85 que memoriza los datos E-EDID que representan informacion sobre los ajustes operativos y el rendimiento de la HDMI (R) destino 72. La HDMI (R) origen 71 efectua la lectura, por intermedio del canal DDC 83, de los datos E-EDID memorizados en la memoria EDIDROM 85 de la HDMI (R) destino 72 que le esta conectada utilizando el cable de HDMI (R) 35. A continuacion, sobre la base de los datos E-EDID, la HDMI (R) origen 71 reconoce los ajustes operativos y el rendimiento de la HDMI (R) destino 72, esto es, a modo de ejemplo, un formato de imagen (un perfil) soportado por la HDMI (R) destino 72 (un aparato electronico que incluye la HDMI (R) destino 72). Realizaciones, a modo de ejemplo, del formato de imagen incluyen RGB (rojo, verde, azul), YCbCr 4:4:4, e YCbCr 4:2:2.
Aunque no se ilustre, como la HDMI (R) destino 72, la HDMI (R) origen 71 puede memorizar los datos E-EDID y transmitir los datos E-EDID a la HDMI (R) destino 72 cuando sea necesario.
La lmea CEC 84 incluye una lmea de senal (no ilustrada) contenida en el cable de HDMI (R) 35. La lmea CEC 84 se utiliza para la comunicacion bidireccional de los datos de control entre la HDMI (R) origen 71 y la HDMI (R) destino 72.
La HDMI (R) origen 71 y la HDMI (R) destino 72 pueden realizar la comunicacion IP bidireccional transmitiendo una trama que cumple las normas del IEEE (Institute of Electrical and Electronics Engineers) 802.3 para la HDMI (R)
5
10
15
20
25
30
35
40
45
50
55
60
65
destino 72 y la HDMI (R) origen 71, por intermedio del canal DDC 83 o la lmea CEC 84.
Ademas, el cable de HDMI (R) 35 incluye una lmea de senal 86 conectada a un terminal de conexion denominado Hot Plug Detect (Deteccion de conector activo). Utilizando esta lmea de senal 86, la HDMI (R) origen 71 y la HDMI (R) destino 72 pueden detectar la conexion de un nuevo aparato electronico, es decir, la HDMI (R) destino 72 y la HDMI (R) origen 71, respectivamente.
A continuacion, las Figuras 4 y 5 ilustran la asignacion de terminales de conexion de un conector (no ilustrado) previsto para la HDMI (R) origen 71 y la HDMI (R) destino 72. El conector esta conectado al cable de hDmI (R) 35. Conviene senalar que, en las Figuras 4 y 5, un numero de terminal de conexion para identificar cada terminal de conexion del conector se ilustra en la columna izquierda (la columna denominada PIN) y el nombre de una senal asignada al terminal de conexion identificado por el numero de terminal de conexion indicado en la columna izquierda en la misma fila se muestra en la columna derecha (la columna de Asignacion de Senal).
La Figura 4 ilustra la asignacion de terminales de conexion de un conector que se denomina Type-A de HDMI (R).
Dos lmeas de senales diferenciales utilizadas para transmitir senales diferenciales TMDS Data#i+ y TMDS Data#i- de un canal TMDS #i estan conectadas a los terminales de conexion (terminales que tienen numeros 1, 4 y 7) a los que se asigna TMDS Data#i+ y los terminales de conexion (terminales que tienen los numeros 3, 6 y 9) a los que se asigna TMDS Data#i-.
Ademas, la lmea CEC 84 para transmitir una senal CEC de datos de control esta conectada a un terminal de conexion que tiene un numero de terminal 13 y un terminal de conexion que tiene un numero de terminal 14 es un terminal de conexion reservado. Si puede realizarse una comunicacion IP bidireccional, utilizando este terminal de conexion reservado, puede mantenerse la compatibilidad con la HDMI (R) actual. En consecuencia, con el fin de que las senales diferenciales sean transmitidas utilizados la lmea CEC 84 y una lmea de senal a conectarse al terminal que tiene el numero de terminal 14, la lmea de senal a conectarse al terminal que tiene el numero de terminal 14 y la lmea CEC 84 estan trenzadas juntas con el fin de formar un par diferencial de cables trenzados blindados. Ademas, la lmea de senal y la lmea cEc 84 estan puestas a una lmea de masa de la lmea CEC 84 y el canal DDC 83 conectado a un terminal de conexion que tiene un numero de terminal 17.
Ademas, una lmea de senal para transmitir una senal de datos en serie (SDA), tal como los datos E-EDID, esta conectada a un terminal que tiene un numero de terminal 16 y una lmea de senal para transmitir una senal de reloj en serie (SCL), que se utiliza para la sincronizacion de transmision/recepcion de la senal SDA, esta conectada a un terminal que tiene un numero de terminal 15. El canal DDC 83 ilustrado en la Figura 3 esta constituido por la lmea de senal para la transmision de la senal SDA y la lmea de senal para la transmision de la senal SCL.
Como la lmea CEC 84 y la lmea de senal a conectarse al terminal de conexion que tiene el numero de terminal 14, la lmea de senal para transmitir la senal SDA y la lmea de senal para transmitir la senal SCL estan trenzadas juntas con el fin de formar un par diferencial de cables trenzados blindado y permitir que pasen las senales diferenciales a traves de dicho par. La lmea de senal para transmitir la senal SDA y la lmea de senal para transmitir la senal SCL estan conectadas a una lmea de masa que esta conectada al terminal que tiene el numero de terminal 17.
Ademas, la lmea de senal 86 para transmitir una senal para detectar la conexion de un nuevo aparato electronico esta conectada a un terminal que tiene un numero de terminal 19.
La Figura 5 ilustra la asignacion de terminales de conexion de un conector que se denomina de tipo C o un minitipo de HDMI (R).
Dos lmeas de senales que sirven como lmeas de senales diferenciales para transmitir senales diferenciales TMDS Data#i+ y TMDS Data#i- de un canal TMDS #i que estan conectadas a terminales de conexion (terminales que tienen los numeros 2, 5 y 8) a los que se asignan TMDS Data#i+ y terminales de conexion (terminales que tienen numeros 3, 6 y 9) a los que se asignan los datos TMDS Data#i-.
Ademas, la lmea CEC 84 para transmitir una senal CEC esta conectada a un terminal de conexion que tiene un numero de terminal 14 y un terminal de conexion que tiene un numero de terminal 17 es un terminal reservado. Como en el caso del tipo A, la lmea de senal a conectarse al terminal que tiene el numero 17 y la lmea CEC 84 esta trenzadas juntas con el fin de formar un par diferencial de cables trenzados blindados. La lmea de senal y la lmea CEC 84 estan conectadas a la lmea de masa de la lmea CEC 84 y la lmea DDC 83 a conectarse a un terminal que tiene un numero de terminal 13.
Ademas, una lmea de senal para transmitir una senal SDA esta conectada a un terminal que tiene un numero de terminal 16, mientras que una lmea de senal para transmitir una senal SCL esta conectada a un terminal que tiene un numero de terminal 15. Como en el caso del tipo A, la lmea de senal para transmitir la senal SDA y la lmea de senal para transmitir la senal SCL estan trenzadas juntas con el fin de formar un par diferencial de cables trenzados blindados y permitir el paso de las senales diferenciales a traves de dicho par. La lmea de senal para transmitir la
5
10
15
20
25
30
35
40
45
50
55
60
65
senal SDA y la lmea de senal para transmitir la senal SCL estan conectadas a una lmea de masa que esta conectada al terminal que tiene el numero de terminal 13. Ademas, la lmea de senal 86 para transmitir una senal para detectar la conexion de un nuevo aparato electronico esta conectada a un terminal que tiene un numero de terminal 19.
A continuacion la Figura 6 es un diagrama que ilustra la configuracion de la HDMI (R) origen 71 y la HDMI (R) destino 72 para realizar la comunicacion IP utilizando un metodo de comunicacion semiduplex por intermedio de la lmea CEC 84 y la lmea de senal conectada al terminal reservado del conector de HDMI (R). Conviene senalar que la Figura 6 ilustra una realizacion, a modo de ejemplo, de la configuracion con respecto a la comunicacion semiduplex entre la HDMI (R) origen 71 y la HDMI (R) destino 72. Ademas, la misma numeracion se utilizara al describir la Figura 6 que la que se utilizo para describir la Figura 3 y por ello, su descripcion no se repite en donde sea adecuado.
La HDMI (R) origen 71 incluye el transmisor 81, una unidad de control de conmutacion 121 una unidad de control de temporizacion 122. Ademas, el transmisor 81 incluye una unidad de conversion 131, una unidad de decodificacion 132 y un conmutador 133.
La unidad de conversion 131 recibe datos de transmision Tx que se le suministran. Los datos de transmision Tx son datos a transmitirse desde la HDMI (R) origen 71 a la HDMI (R) destino 72 por intermedio de la comunicacion IP bidireccional entre la HDMI (R) origen 71 y la HDMI (R) destino 72. A modo de ejemplo, los datos de transmision Tx son datos de elementos de imagen comprimidos y datos de audio y similares.
La unidad de conversion 131 incluye, a modo de ejemplo, un amplificador diferencial. La unidad de conversion 131 convierte los datos de transmision Tx suministrados en una senal diferencial que tiene dos senales constituyentes. Ademas, la unidad de conversion 131 transmite la senal diferencial convertida al receptor 82 por intermedio de la lmea CEC 84 y una lmea de senal 141 conecta a un terminal reservado de un conector (no ilustrado) proporcionado al transceptor 81. Es decir, la unidad de conversion 131 suministra una de las senales constituyentes que forman la senal diferencial convertida al conmutador 133 por intermedio de la lmea CEC 84, mas concretamente, por intermedio de la lmea de senal del transmisor 81 conectado a la lmea CEC 84 del cable de HDMI (R) 35. La unidad de conversion 131 suministra, ademas, la otra senal constituyen de la senal diferencial convertida al receptor 82 por intermedio de la lmea de senal 141, mas concretamente, por intermedio de la lmea de senal del transmisor 81 conectada a la lmea de senal 141 del cable de HDMI (R) 35.
La unidad de decodificacion 132, incluye, a modo de ejemplo, un amplificador diferencial. Los terminales de entrada de la unidad de decodificacion 132 estan conectados a la lmea CEC 84 y a la lmea de senal 141. Bajo el control de la unidad de control de temporizacion 122, la unidad de decodificacion 132 recibe una senal diferencial transmitida desde el receptor 82 por intermedio de la lmea CEC 84 y la lmea de senal 141, es decir, la senal diferencial que incluye la senal constituyente en la lmea CEC 84 y la senal constituyente en la lmea de senal 141. La unidad de decodificacion 132 decodifica, entonces, la senal diferencial y proporciona datos de recepcion Rx originales a la salida. Tal como aqrn se utiliza, el termino “datos Rx” se refiere a los datos transmitidos desde la HDMI (R) origen 71 a la HDMI (R) destino 71 por intermedio de la comunicacion IP bidireccional entre la HDMI (R) origen 71 y la HDMI (R) destino 72. Un ejemplo de los datos Rx es una orden para demandar la transmision de datos de elementos de imagen y datos de audio o similares.
En un punto en el tiempo cuando se transmiten datos, el conmutador 133 es alimentado con la senal CEC desde la HDMI (R) origen 71 o la senal constituyente de la senal diferencial correspondiente a datos Tx desde la unidad de conversion 131, mientras que en un punto en el tiempo cuando se reciben datos, el conmutador 133 es alimentado con la senal CEC procedente del receptor 82 o la senal constituyente de la senal diferencial correspondiente a datos Rx procedentes del receptor 82. Bajo el control de la unidad de control de conmutacion 121, el conmutador 133 proporciona selectivamente, la senal CEC desde la HDMI (R) origen 71, la senal CEC procedente del receptor 82, la senal constituyente de la senal diferencial correspondiente a datos Tx o la senal constituyente de la senal diferencial correspondiente a datos Rx.
Es decir, en un punto en el tiempo cuando la HDMI (R) origen 71 transmite datos a la HDMI (R) destino 72, el conmutador 133 selecciona una de entre la senal CEC suministrada desde la HDMI (R) origen 71 y la senal constituyente suministrada desde la unidad de conversion 131 y transmite la senal seleccionada de la senal CEC y de la senal constituyente al receptor 82 por intermedio de la lmea CEC 84.
Ademas, en un punto en el tiempo cuando la HDMI (R) origen 71 recibe datos procedentes la HDMI (R) destino 72, el conmutador 133 recibe una de entre la senal CEC transmitida desde el receptor 82 por intermedio de la lmea CEC 84 y la senal constituyente de la senal diferencial correspondiente a los datos Rx. A continuacion, el conmutador 133 suministra la senal CEC recibida o la senal constituyente a la HDMI (R) origen 71 o a la unidad de decodificacion 132.
La unidad de control de conmutacion 121 controla el conmutador 133 de modo que el conmutador 133 se conmute para seleccionar una de las senales suministradas al conmutador 133. La unidad de control de temporizacion 122
5
10
15
20
25
30
35
40
45
50
55
60
65
controla un punto en el tiempo en el que la unidad de decodificacion 132 recibe la senal diferencial.
Ademas, la HDMI (R) destino 72 incluye el receptor 82, una unidad de control de temporizacion 123 y una unidad de control de conmutacion 124. Ademas, el receptor 82 incluye una unidad de conversion 134, un conmutador 135 y una unidad de decodificacion 136.
La unidad de conversion 134 esta constituida de, a modo de ejemplo, un amplificador diferencial. La unidad de conversion 134 recibe los datos Rx suministrados. Bajo el control de la unidad de control de temporizacion 123, la unidad de conversion 134 convierte los datos Rx suministrados en una senal diferencial que tiene dos senales constituyentes y transmite la senal diferencial convertida al transmisor 81 por intermedio de la lmea CEC 84 y la lmea de senal 141. Es decir, la unidad de conversion 134 suministra una de las senales constituyentes que forman la senal diferencial convertida al conmutador 135 por intermedio de la lmea CEC 84, mas concretamente, por intermedio de la lmea de senal proporcionada al receptor 82 conectado a la lmea CEC 84 del cable de HDMI (R) 35, mientras que la unidad de conversion 134 suministra la otra senal constituyente que forma la senal diferencial convertida al transmisor 81 por intermedio de la lmea de senal 141, mas concretamente, por intermedio de la lmea de senal proporciona al transmisor 81 conectado a la lmea de senal 141 del cable de HDMI (R) 35.
En un punto en el tiempo cuando se recibe datos, el conmutador 135 es alimentado con la senal CEC procedente del transmisor 81 o la senal constituyente que forma la senal diferencial correspondiente a datos Tx desde el transmisor 81, mientras que, en un punto el tiempo cuando se transmiten datos, el conmutador 135 es alimentado con la senal constituyente que forma la senal diferencial correspondiente a datos Rx desde la unidad de conversion 134 o la senal CEC procedente de la HDMI (R) destino 72. Bajo el control de la unidad de control de conmutacion 124, el conmutador 135 proporciona selectiva una de la senal CEC procedente del transmisor 81, la senal CEC procedente de la HDMI (R) destino 72, la senal constituyente que forma la senal diferencial correspondiente a los datos Tx y la senal constituyente que forma la senal diferencial correspondiente a datos Rx.
Es decir, en un punto en el tiempo cuando la HDMI (R) destino 72 transmite datos a la HDMI (R) origen 71, el conmutador 135 selecciona una de entre la senal CEC suministrada desde la HDMI (R) destino 72 y la senal constituyente suministrada desde la unidad de conversion 134. El conmutador 135 transmite, entonces, la senal CEC seleccionada o la senal constituyente al transmisor 81 por intermedio de la lmea CEC 84.
Ademas, en un punto en el tiempo cuando la HDMI (R) destino 72 recibe datos transmitidos desde la HDMI (R) origen 71, el conmutador 135 recibe una de entre la senal CEC transmitida desde el transmisor 81 por intermedio de la lmea CEC 84 y la senal constituyente de la senal diferencial correspondiente a datos Tx. El conmutador 135 suministra, entonces, la senal CEC recibida o la senal constituyente a la HDMI (R) destino 72 o a la unidad de decodificacion 136.
La unidad de decodificacion 136 esta constituida, a modo de ejemplo, por un amplificador diferencial. Los terminales de entrada de la unidad de decodificacion 136 estan conectados a la lmea CEC 84 y a la lmea de senal 141. La unidad de decodificacion 136 recibe una senal diferencial transmitida desde el transmisor 81 por intermedio de la lmea CEC 84 y la lmea de senal 141, es decir, la senal diferencial formada por la senal constituyente en la lmea CEC 84 y la senal constituyente en la lmea de senal 141. La unidad de decodificacion 136 decodifica, entonces, la senal diferencial en datos de transmision Tx originales y proporciona, a la salida, los datos Tx originales.
La unidad de control de conmutacion 124 controla el conmutador 135 de modo que el conmutador 135 sea conmutado para seleccionar una de las senales suministradas al conmutador 135. La unidad de control de temporizacion 123 controla un punto en el tiempo en el que la unidad de conversion 134 transmite la senal diferencial.
Ademas, con el fin de realizar la comunicacion IP de duplex completo utilizando la lmea CEC 84 y la lmea de senal 141 conectada al terminal de conexion reservado y la lmea de senal para transmitir la senal SDA y la lmea de senal para transmitir la senal SCL, la HDMI (R) origen 71 y la HDMI (R) destino 72 estan configuradas, a modo de ejemplo, segun se ilustra en la Figura 7. Conviene senalar que la misma numeracion se utilizara al describir la Figura 7 como la que se utilizo para describir la Figura 6 y su descripcion no se repite en donde sea adecuado.
La HDMI (R) origen 71 incluye un transmisor 81, una unidad de control de conmutacion 121 y una unidad de control de conmutacion 171. Ademas, el transmisor 81 incluye una unidad de conversion 131, un receptor 133, un conmutador 181, un conmutador 182 y una unidad de decodificacion 183.
En un punto en el tiempo donde se transmiten datos, el conmutador 181 se alimenta con la senal SDA procedente de la HDMI (R) origen 71, mientras que en un punto en el tiempo cuando se reciben datos, el conmutador es alimentado con la senal SDA procedente del receptor 82 con la senal constituyente que forma la senal diferencial correspondiente a datos Rx desde el receptor 82. Bajo el control de la unidad de control de conmutacion 171, el conmutador 181 proporciona selectivamente, una de entre la senal SDA procedente de la HDMI (R) origen 71, la senal SDA procedente del receptor 82 y la senal constituyente que forma la senal diferencial correspondiente a datos Rx.
5
10
15
20
25
30
35
40
45
50
55
60
65
Es dedr, en un punto en el tiempo cuando la HDMI (R) origen 71 recibe datos transmitidos desde la HDMI (R) destino 72, el conmutador 181 recibe la senal SDA transmitida desde el receptor 82 por intermedio de una lmea SDA 191 que es la lmea de senal para transmitir la senal SDA o la senal constituyente de la senal diferencial correspondiente a los datos Rx. El conmutador 181 suministra, entonces, la senal SDA o la senal constituyente a la HDMI (R) origen 71 o a la unidad de decodificacion 183.
Ademas, en un punto en el tiempo cuando la HDMI (R) origen 71 transmite datos a la HDMI (R) destino 72, el conmutador 181 transmite la senal SDA suministrada desde la HDMI (R) origen 71 al receptor 82 por intermedio de la lmea SDA 191. Como alternativa, el conmutador 181 no transmite senales al receptor 82.
En un punto en el tiempo cuando se transmiten datos, el conmutador 182 se alimenta con la senal SCL desde la HDMI (R) origen 71, mientras que, en un punto en el tiempo cuando se reciben datos, el conmutador se alimenta con la senal constituyente que forma la senal diferencial correspondiente a los datos Rx desde el receptor 82. Bajo el control de la unidad de control de conmutacion 171, el conmutador 182 proporciona, selectivamente una de entre la senal SCL y la senal constituyente que forma la senal diferencial correspondiente a los datos Rx.
Es decir, en un punto en el tiempo cuando la HDMI (R) origen 71 recibe datos transmitidos desde la HDMI (R) destino 72, el conmutador 182 recibe la senal constituyente de la senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82 por intermedio de una lmea SCL 192 que es una lmea de senal para transmitir la senal SCL y suministra la senal constituyente recibida a la unidad de decodificacion 183. Como alternativa, el conmutador 182 no recibe senales.
Ademas, en un punto en el tiempo cuando la HDMI (R) origen 71 transmite datos a la HDMI (R) destino 72, el conmutador 182 transmite la senal SCL suministrada desde la HDMI (R) origen 71 al receptor 82 por intermedio de la lmea SCL 192. Como alternativa, el conmutador 182 no transmite senales al receptor 82.
La unidad de decodificacion 183 incluye, a modo de ejemplo, un amplificador diferencial. Los terminales de entrada de la unidad de decodificacion 183 estan conectados a la lmea SDA 191 y a la lmea SCL 192. La unidad de decodificacion 183 recibe una senal diferencial transmitida desde el receptor 82 por intermedio de la lmea SDA 191 y la lmea SCL 192, es decir, la senal diferencial formada a partir de la senal constituyente en la lmea SDA 191 y la senal constituyente en la lmea SCL 192. La unidad de decodificacion 183 decodifica, entonces, la senal diferencial en datos Rx originales y proporciona, a la salida, los datos Rx originales.
La unidad de control de conmutacion 171 controla los conmutadores 181 y 182 de modo que cada uno de los conmutadores 181 y 182 sea conmutado para seleccionar una de las senales que se les suministran.
Ademas, la HDMI (R) destino 72 incluye un receptor 82, una unidad de control de conmutacion 124 y una unidad de control de conmutacion 172. Ademas, el receptor 82 incluye un conmutador 135, una unidad de decodificacion 136, una unidad de conversion 184, un conmutador 185 y un conmutador 186.
La unidad de conversion 184 esta constituida de, a modo de ejemplo, por un amplificador diferencial. La unidad de conversion 184 recibe datos Rx suministrados. La unidad de conversion 184 convierte los datos Rx suministrados en una senal diferencial constituida por dos senales constituyentes. La unidad de conversion 184 transmite, entonces, la senal diferencial convertida al transmisor 81 por intermedio de la lmea SDA 191 y la lmea SCL 192. Es decir, la unidad de conversion 184 transmite una de las senales constituyentes que forman la senal diferencial convertida al transmisor 81 por intermedio del conmutador 185. La unidad de conversion 184 transmite, ademas, la otra senal constituyente que forma la senal diferencial al transmisor 81 por intermedio del conmutador 186.
En un punto en el tiempo cuando se transmiten datos, el conmutador 185 se alimenta con la senal constituyente que forma la senal diferencial correspondiente a los datos Rx desde la unidad de conversion 184 o la senal SDA desde la HDMI (R) destino 72, mientras que, en un punto en el tiempo cuando se reciben datos, el conmutador 185 es alimentado con la senal SDA procedente del transmisor 81. Bajo el control de la unidad de control de conmutacion 172, el conmutador 185 proporciona selectivamente una de entre la senal SDA procedente de la HDMI (R) destino 72, la senal SDA procedente del transmisor 81 y la senal constituyente que forma la senal diferencial correspondiente a los datos de recepcion Rx.
Es decir, en un punto en el tiempo cuando la HDMI (R) destino 72 recibe datos transmitidos desde la HDMI (R) origen 71, el conmutador 185 recibe la senal SDA transmitida desde el transmisor 81 por intermedio de la lmea SDA 191. El conmutador 185 suministra, entonces, la senal SDA recibida a la HDMI (R) destino 72. Como alternativa, el conmutador 185 no recibe senales.
Ademas, en un punto en el tiempo cuando la HDMI (R) destino 72 transmite datos a la HDMI (R) origen 71, el conmutador 185 transmite la senal SDA suministrada desde la HDMI (R) destino 72 o la senal constituyente suministrada desde la unidad de conversion 184 al transmisor 81 por intermedio de la lmea SDA 191.
5
10
15
20
25
30
35
40
45
50
55
60
65
En un punto en el tiempo cuando se transmiten datos, el conmutador 186 se alimenta con la senal constituyente que forma la senal diferencial correspondiente a los datos Rx procedente de la unidad de conversion 184, mientras que, en un punto en el tiempo cuando se reciben datos, el conmutador es alimentado por la senal SCL procedente del transmisor 81. Bajo el control de la unidad de control de conmutacion 172, el conmutador 186 proporciona, selectivamente una de entre la senal SCL y la senal constituyente que forma la senal diferencial correspondiente a los datos Rx.
Es decir, en un punto en el tiempo cuando la HDMI (R) destino 72 recibe datos transmitidos desde la HDMI (R) origen 71, el conmutador 186 recibe la senal SCL transmitida desde el transmisor 81 por intermedio de la lmea SCL 192. El conmutador 186 suministra, entonces, la senal SCL recibida a la HDMI (R) destino 72. Como alternativa, el conmutador 186 no recibe ninguna senal.
Ademas, en un punto en el tiempo cuando la HDMI (R) destino 72 transmite datos a la HDMI (R) origen 71, el conmutador 186 transmite la senal constituyente suministrada desde la unidad de conversion 184 al transmisor 81 por intermedio de la lmea SCL 192. Como alternativa, el conmutador 186 no transmite ninguna senal.
La unidad de control de conmutacion 172 controla los conmutadores 185 y 186 de modo que cada uno de los conmutadores 185 y 186 se conmute para seleccionar una de las senales que se le suministran.
Ademas, cuando la HDMI (R) origen 71 y la HDMI (R) destino 72 realizan una comunicacion IP, si una comunicacion semiduplex o una comunicacion en duplex completo esta disponible, se determina por cada una de las configuraciones de la HDMI (R) origen 71 y de la HDMI (R) destino 72. Por lo tanto, haciendo referencia a los datos E-EDID recibidos desde la HDMI (R) destino 72, la HDMI (R) origen 71 determina si realiza una comunicacion semiduplex, una comunicacion en duplex completo o una comunicacion bidireccional mediante el intercambio de la senal CEC.
A modo de ejemplo, segun se ilustra en la Figura 8, los datos E-EDID recibidos por la HDMI (R) origen 71 incluyen un bloque base y un bloque de expansion.
Los datos definidos por la denominada “Estructura basica de E-EDID1.3” de la norma E-EDID1.3 se colocan en la cabecera del bloque base de datos E-EDID, seguidos por informacion de temporizacion identificada por el termino “temporizacion preferida” para mantener la compatibilidad con los datos EDID existentes y la informacion de temporizacion identificada por el termino “2a temporizacion” diferente de la “temporizacion preferida” para mantener la compatibilidad con los datos EDID existentes.
En el bloque base, la denominada “2a temporizacion” esta seguida por informacion que indica un dispositivo de presentacion visual identificado por “NOMBRE monitor” y la informacion identificada por “Lfmites operativos del monitor” que indica los numeros de elementos de imagen visualizables cuando las relaciones de aspecto son 4:3 y 16:9.
En la cabecera del bloque de expansion, se coloca informacion sobre los altavoces derecho e izquierdo representada por “Asignacion de altavoces”, seguida por: datos identificador por “VfDEO SHORT” que describen informacion sobre un tamano de imagen visualizable, una tasa de trama, entrelazada o progresiva y datos que describen una relacion de aspecto; datos identificados por “AUDIO SHORT” que describen informacion sobre un metodo de codificacion-decodificacion (codec) de audio reproducible, una frecuencia de muestreo, un margen de frecuencia de corte, el numero de bits de codificacion-decodificacion y elementos similares; y la informacion identificada por “Asignacion de altavoces” sobre los altavoces derecho e izquierdo.
Ademas, la “Asignacion de altavoces” va seguida por datos identificados por “Espedfico del proveedor” y definidos por cada proveedor, informacion de temporizacion identificada por “3a temporizacion” para mantener la compatibilidad con los datos EDID existentes y la informacion de temporizacion identificada por la “4a temporizacion” para mantener la compatibilidad con los datos EDID existentes.
Los datos identificados por “Espedficos del proveedor” tienen una estructura de datos ilustrada en la Figura 9. Es decir, los datos identificados por “espedficos del proveedor” incluyen 0 a N-esimo bloques de un solo byte.
En el bloque 0 situado en la cabecera de los datos identificados por “espedficos del proveedor”, se coloca la siguiente informacion: informacion identificada por el codigo de etiqueta “espedfico del proveedor” (=3) que sirve como una cabecera que indica el area de datos de los datos “espedficos del proveedor” e informacion identificada por “longitud (=N) representativa de la longitud de los datos “espedficos del proveedor”.
La informacion identificada por “identificador de registro IEEE de 24 bits (0x000C03) LSB primero” indica que el numero “0x000C03” registrado para HDMI (R) se coloca en los bloques 1° a 3°. La informacion representativa de la direccion ffsica de 24 bits (indicada por “A”, “B”, “C” y “D”) de un dispositivo de destino se coloca en los bloques 4° y 5°.
Ademas, la informacion siguiente se coloca en el 6° bloque: un identificador indicado por “Soporta-AI" que indica una
5
10
15
20
25
30
35
40
45
50
55
60
65
funcion que soporta el dispositivo de destino; informacion identificada por “DC-48bits”, “DC-36bits” y “DC-30bits” que indican cada una el numero de bits por elemento de imagen, denominado pixel; un identificador marcado por “DC- Y444” que indica si el dispositivo de destino soporta la transmision de una imagen de YCbCr 4:4:4; y un indicador denominado “DVI-Dual” que indica si el dispositivo de destino soporta una interfaz visual digital dual (DVI).
Ademas, la informacion identificada por “Max-TMDS-Clock” representativa de la mas alta frecuencia de un reloj de elemento de imagen de TMDS se coloca en el 7° bloque. Ademas, los indicadores siguientes se colocan en el 8° bloque: un indicador marcado por “Latencia” que indica la presencia/ausencia de informacion de retardo con respecto a la senal de video y sonido, un indicador de duplex completo que se identifica por “Full Duplex” que indica si la comunicacion en duplex completo esta disponible y un indicador de semiduplex identificado por “Half duplex” que indica si esta disponible la comunicacion en semiduplex.
En este caso, a modo de ejemplo, el indicador de duplex completo que se establece (p.e., establecido a “1”) indica que la HDMI (R) destino 72 tiene una capacidad de realizar una comunicacion en duplex completo, es decir, la HDMI (R) destino 72 tiene la configuracion ilustrada en la Figura 7, mientras que el indicador de duplex completo que es objeto de reposicion (p.e., establecido a “0”) indica que la HDMI (R) destino 72 no tiene una capacidad para realizar una comunicacion en duplex completo.
El indicador de duplex completo que se establece (p.e., establecido a “1”) indica que la HDMI (R) destino 72 tiene una capacidad de realizar una comunicacion en semiduplex, esto es, la HDMI (R) destino 72 tiene la configuracion ilustrada en la Figura 6, mientras que el indicador de semiduplex que es objeto de reposicion (p.e., establecido a “0”) indica que el HDMI (R) destino 72 no tiene una capacidad suficiente para realizar una comunicacion en semiduplex.
Los datos de retardos de una imagen progresiva identificada por “Latencia de video” se colocan en el 9° bloque de los datos identificados por “espedficos del proveedor”. Los datos de retardos, indicados por “Latencia de audio” de las senales de audio asociadas con la imagen progresiva se colocan en el 10° bloque. Ademas, los datos de retardo, identificados por “Latencia de video entrelazado” de una imagen entrelazada se colocan en el 11° bloque. Los de retardos, identificados por “Latencia de audio entrelazado” de las senales de audio asociadas con la imagen entrelazada se colocan en el 12° bloque.
En conformidad con el indicador de duplex completo y el indicador de semiduplex contenidos en los datos E-EDID recibidos desde la HDMI (R) destino 72, la HDMI (R) origen 71 determina si realiza, o no, la comunicacion en semiduplex, la comunicacion en duplex completo o la comunicacion bidireccional mediante el intercambio de la senal CEC. La HDMI (R) origen 71 realiza, entonces, una comunicacion bidireccional con la HDMI (R) destino 72 en conformidad con el resultado de la determinacion.
A modo de ejemplo, si la HDMI (R) origen 71 tiene la configuracion ilustrada en la Figura 6, la HDMI (R) origen 71 puede realizar la comunicacion en semiduplex con la HDMI (R) destino 72 ilustrada en la Figura 6. Sin embargo, la HDMI (R) origen 71 no puede realizar una comunicacion en semiduplex con la HDMI (R) destino 72 ilustrada en la Figura 7.
Por lo tanto, cuando el aparato electronico que incluye la HDMI (R) origen 71 es activado, la HDMI (R) origen 71 inicia un proceso de comunicacion y realiza una comunicacion bidireccional correspondiente a la capacidad de la HDMI (R) destino 72 conectada a la HDMI (R) origen 71.
El proceso de comunicacion realizado por la HDMI (R) origen 71 que se ilustra en la Figura 6 se describe a continuacion haciendo referencia al diagrama de flujo representado en la Figura 10.
En la etapa S11, la HDMI (R) origen 71 determina si un nuevo aparato electronico esta conectado, o no, a la HDMI (R) origen 71. A modo de ejemplo, la HDMI (R) origen 71 determina si un nuevo aparato que incluye la HDMI (R) destino 72 esta conectado sobre la base del nivel de un tension aplicada a un terminal de conexion denominado “Hot Plug Detect” al que se conecta la lmea de senal 86.
Si, en la etapa S11, se determina que un nuevo aparato electronico no esta conectado, no se realiza ninguna comunicacion. En consecuencia, el proceso de comunicacion esta terminado.
Sin embargo, si en la etapa S11, se determina que esta conectado un nuevo aparato electronico, la unidad de control de conmutacion 121, en la etapa S12, controla el conmutador 133 de modo que el conmutador 133 sea conmutado para seleccionar la senal CEC procedente de la HDMI (R) origen 71 y para seleccionar la senal CEC procedente del receptor 82 cuando se reciben datos.
En la etapa S13, la HDMI (R) origen 71 recibe datos E-EDID transmitidos desde la HDMI (R) destino 72 por intermedio del canal DDC 83. Es decir, a la deteccion de la conexion de la HDMI (R) origen 71, la HDMI (R) destino 72 efectua la lectura de los datos E-EDID desde la memoria EDIDROM 85 y transmite los datos E-EDID lefdos a la HDMI (R) origen 71 por intermedio del canal DDC 83. En consecuencia, la HDMI (R) origen 71 recibe los datos E- EDID transmitidos desde la HDMI (R) destino 72.
5
10
15
20
25
30
35
40
45
50
55
60
65
En la etapa S14, la HDMI (R) origen 71 determina si puede realizar, o no, la comunicacion en semiduplex con la HDMI (R) destino 72. Es decir, la HDMI (R) origen 71 se refiere a los datos E-EDID recibidos desde la HDMI (R) destino 72 y determina si se establece, o no, el indicador de semiduplex “Half Duplex” ilustrado en la Figura 9. A modo de ejemplo, si se establece el indicador de semiduplex, la HDMI (R) origen 7l determina que puede realizar una comunicacion IP bidireccional utilizando un metodo de comunicacion en semiduplex, esto es, una comunicacion en semiduplex.
Si, en la etapa S14, se determina que una comunicacion en semiduplex esta disponible, la HDMI (R) origen 71, en la etapa S15, transmite una senal que indica que una comunicacion IP basada en un metodo de comunicacion en semiduplex se realiza utilizando la lmea CEC 84 y la lmea de senal 141, como informacion de canal representativa de un canal a utilizarse para la comunicacion bidireccional, al receptor 82 por intermedio del conmutador 133 y de la lmea CEC 84.
Es decir, si se establece el indicador de semiduplex, la HDMI (R) origen 71 puede conocer que la HDMI (R) destino 72 tiene la configuracion que se ilustra en la Figura 6 y que puede realizar una comunicacion en semiduplex utilizando la lmea CEC 84 y la lmea de senal 141. La HDMI (R) origen 71 transmite la informacion de canal a la HDMI (R) destino 72, de modo que la HDMI (R) destino 72 sea informada de que ha de realizarse una comunicacion en semiduplex.
En la etapa S16, la unidad de control de conmutacion 121 controla al servidor 133 de modo que el conmutador 133 sea conmutado para seleccionar la senal diferencial correspondiente a los datos de transmision Tx procedentes de la unidad de conversion 131 cuando se transmiten datos y para seleccionar la senal diferencial correspondiente a los datos Rx procedentes del receptor 82 cuando se reciben datos.
En la etapa S17, cada componente de la HDMI (R) origen 71 realiza una comunicacion IP bidireccional con la HDMI (R) destino 72 utilizando el metodo de comunicacion en semiduplex. A continuacion se termina el proceso de comunicacion. Es decir, cuando se transmiten datos, la unidad de conversion 131 convierte los datos Rx suministrados desde la HDMI (R) origen 71 en una senal diferencial y suministra una de las senales constituyentes que forman la senal diferencial convertida al conmutador 133 y la otra senal constituyente al receptor 82 por intermedio de la lmea de senal 141. El conmutador 133 transmite la senal constituyente suministrada desde la unidad de conversion 131 al receptor 82 por intermedio de la lmea CEC 84. De esta manera, la senal diferencial correspondiente a los datos Tx se transmite desde la HDMI (R) origen 71 a la HDMI (R) destino 72.
Cuando se reciben datos, la unidad de decodificacion 132 recibe una senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82. Es decir, el conmutador 133 recibe la senal constituyente de la senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82 por intermedio de la lmea CEC 84 y suministra la senal constituyente recibida a la unidad de decodificacion 132. Bajo el control de la unidad de control de temporizacion 122, la unidad de decodificacion 132 decodifica la senal diferencial formada a partir de la senal constituyente suministrada desde el conmutador 133 y la senal constituyente suministrada desde el receptor 82 por intermedio de la lmea de senal 141 en los datos Rx originales. A continuacion, la unidad de decodificacion 132 proporciona los datos Rx originales a la HDMI (R) origen 71.
De esta manera, la HDMI (R) origen 71 intercambia varios datos, tales como datos de control, datos de elementos de imagen y datos de audio, con la HDMI (R) destino 72.
Sin embargo si, en la etapa S14, se determina que no puede realizarse la comunicacion semiduplex, cada componente de la HDMI (R) origen 71, en la etapa S18, realiza la comunicacion bidireccional con la HDMI (R) destino 72 recibiendo y transmitiendo la senal CEC desde y a la HDMI (R) destino 72. A continuacion, se termina el proceso de comunicacion.
Es decir, cuando se transmiten datos, la HDMI (R) origen 71 transmite la senal CEC al receptor 82 por intermedio del conmutador 133 y de la lmea CEC 84. Cuando se reciben datos, la HDMI (R) origen 71 recibe la senal CEC transmitida desde el receptor 82 por intermedio del conmutador 133 y de la lmea CEC 84. De este modo, la HDMI (R) origen 71 intercambia los datos de control con la HDMI (R) destino 72.
De este modo, la HDMI (R) origen 71 se refiere al indicador de semiduplex y realiza una comunicacion en semiduplex con la HDMI (R) destino 72 capaz de realizar una comunicacion semiduplex utilizando la lmea CEC 84 y la lmea de senal 141.
Segun se describio con anterioridad, al accionar el conmutador 133 para seleccionar entre los datos de transmision y los datos de recepcion y para realizar una comunicacion en semiduplex con la HDMI (R) destino 72 utilizando la lmea CEC 84 y la lmea de senal 141, es decir, una comunicacion IP utilizando un metodo de comunicacion en semiduplex, puede realizarse una comunicacion bidireccional a alta velocidad al mismo tiempo que se mantiene la compatibilidad con la HDMI (R) existente.
Ademas, de forma similar a la HDMI (R) origen 71, cuando se activa el aparato electronico que incluye la HDMI (R)
5
10
15
20
25
30
35
40
45
50
55
60
65
destino 72, la HDMI (R) destino 72 inicia un proceso de comunicacion y realiza una comunicacion bidireccional con la HDMI (R) origen 71.
Un proceso de comunicacion realizado por la HDMI (R) origen 72 ilustrado en la Figura 6 se describe a continuacion haciendo referencia al diagrama de flujo representado en la Figura 11.
En la etapa S41, la HDMI (R) destino 72 determina si un nuevo aparato electronico esta conectado, o no, la HDMI (R) destino 72. A modo de ejemplo, la HDMI (R) destino 72 determina si un nuevo aparato electronico incluyendo la HDMI (R) origen 71 esta conectado, o no, sobre la base del nivel de una tension aplicada al terminal denominado “Hot Plug Detect” y a la que se conecta la lmea de senal 86.
Si, en la etapa S41, se determina que no esta conectado un nuevo aparato electronico, no se realiza comunicacion alguna. A continuacion, se termina el proceso de comunicacion.
Sin embargo, si, en la etapa S41, se determina que esta conectado un nuevo aparato electronico, la unidad de control de conmutacion 124, en la etapa S42, controla el conmutador 135 de modo que el conmutador 135 se conmute para seleccionar la senal CEC desde la HDMI (R) destino 72 cuando se transmite datos y para seleccionar la senal CEC desde el transmisor 81 cuando se reciben datos.
En la etapa S43, la HDMI (R) destino 72 efectua la lectura de los datos E-EDID desde la memoria EDIDROM 85 y transmite los datos E-EDID objeto de lectura a la HDMI (R) origen 71 por intermedio del canal DDC 83.
En la etapa S44, la HDMI (R) destino 72 determina si se recibe, o no, informacion de canal transmitida desde la HDMI (R) origen 71.
Es decir, informacion de canal que indica un canal de comunicacion bidireccional se transmite desde la HDMI (R) origen 71 en conformidad con las capacidades de la HDMI (R) origen 71 y de la HDMI (R) destino 72. A modo de ejemplo, si la HDMI (R) origen 71 tiene la configuracion ilustrada en la Figura 6, la HDMI (R) origen 71 y la HDMI (R) destino 72 pueden realizar una comunicacion en semiduplex utilizando la lmea CEC 84 y la lmea de senal 141. Por lo tanto, la informacion de canal que indica que se realiza la comunicacion IP utilizando la lmea CEC 84 y la lmea de senal 141 se transmite desde la HDMI (R) origen 71 a la HDMI (R) destino 72. La HDMI (R) destino 72 recibe la informacion de canal transmitida desde la HDMI (R) origen 71 por intermedio del conmutador 135 y la lmea CEC 84 y determina que se recibe la informacion de canal.
Por el contrario, si la HDMI (R) origen 71 no tiene la capacidad de comunicacion en semiduplex, la informacion de canal no se transmite desde la HDMI (R) origen 71 a la HDMI (R) destino 72. En consecuencia, la HDMI (R) destino 72 determina que no se recibe la informacion de canal.
Si, en la etapa S44, se determina que la informacion de canal se recibe, el procesamiento prosigue con la etapa S45, en donde la unidad de control de conmutacion 124 controla al conmutador 135 de modo que el conmutador 135 se conmute para seleccionar la senal diferencial correspondiente a los datos Rx procedentes de la unidad de conversion 134 cuando se transmiten datos y para seleccionar la senal diferencial ascendente a los datos Tx desde el transmisor 81 cuando se reciben datos.
En la etapa S46, cada componente de la HDMI (R) destino 72 realiza una comunicacion IP bidireccional con la HDMI (R) origen 71 utilizando el metodo de comunicacion en semiduplex. A continuacion, se termina el proceso de comunicacion. Es decir, cuando se transmiten datos, bajo el control de la unidad de control de temporizacion 133, la unidad de conversion 134 convierte los datos Rx suministrados desde la HDMI (R) destino 72 en una senal diferencial. La unidad de conversion 134 suministra, entonces, una de las senales constituyentes que forman la senal diferencial convertida al conmutador 135 y la otra senal constituyente al transmisor 81 por intermedio de la lmea de senal 141. El conmutador 135 transmite la senal constituyente suministrada desde la unidad de conversion 134 al transmisor 81 por intermedio de la lmea CEC 84. De esta manera, la senal diferencial correspondiente a los datos Rx se transmite desde la HDMI (R) destino 72 a la HDMI (R) origen 71.
Ademas, cuando se reciben datos, la unidad de decodificacion 136 recibe una senal diferencial correspondiente a los datos Tx transmitidos desde el transmisor 81. Es decir, el conmutador 135 recibe la senal constituyente de la senal diferencial correspondiente a los datos Tx transmitidos desde el transmisor 81 por intermedio de la lmea CEC 84. El conmutador 135 suministra, entonces, la senal constituyente recibida a la unidad de decodificacion 136. La unidad de decodificacion 136 decodifica la senal diferencial formada a partir de la senal constituyente suministrada desde el conmutador 135 y la senal constituyente suministrada desde el transmisor 81 por intermedio de la lmea de senal 141 en los datos Tx originales. La unidad de decodificacion 136 proporciona, entonces, los datos Tx originales a la HDMI (R) destino 72.
De este modo, la HDMI (R) destino 72 intercambia varios datos, tales como datos de control, datos de elementos de imagen y datos de audio, con la HDMI (R) origen 71.
5
10
15
20
25
30
35
40
45
50
55
60
65
Sin embargo, si en la etapa S44, se determina que no se recibe la informacion de canal, cada componente de la HDMI (R) destino 72, en la etapa S47, realiza una comunicacion bidireccional con la HDMI (R) origen 71 recibiendo y transmitiendo la senal CEC desde y a la HDMI (R) origen 71. A continuacion, se termina el proceso de comunicacion.
Es decir, cuando se transmiten datos, la HDMI (R) destino 72 transmite la senal CEC al transmisor 81 por intermedio del conmutador 135 y de la lmea CEC 84. Cuando se reciben datos, la HDMI (R) destino 72 recibe la senal CEC transmitida desde el transmisor 81 por intermedio del conmutador 135 y de la lmea CEC 84. De este modo, la HDMI (R) destino 72 intercambia datos de control con la HDMI (R) origen 71.
De este modo, a la recepcion de la informacion de canal, la HDMI (R) destino 72 realiza una comunicacion en semiduplex con la HDMI (R) destino 72 utilizando la lmea CEC 84 y la lmea de senal 141.
Segun se describio con anterioridad, conmutando el conmutador 135 con el fin de seleccionar uno de entre los datos de transmision y los datos de recepcion y realizando una comunicacion en semiduplex con la HDMI (R) origen 71 utilizando la lmea CEC 84 y la lmea de senal 141, la HDMI (R) destino 72 puede realizar una comunicacion bidireccional de alta velocidad al mismo tiempo que se mantiene la compatibilidad con la HDMI (R) existente.
Ademas, cuando la HDMI (R) origen 71 tiene la configuracion ilustrada en la Figura 7 y la HDMI (R) origen 71 realiza un proceso de comunicacion, la HDMI (R) origen 71 determina si la HDMI (R) destino 72 tiene, o no, una capacidad de comunicacion en duplex completo sobre la base del indicador de duplex completo contenido en los datos E-EDID. La HDMI (R) origen 71 realiza entonces, una comunicacion bidireccional en conformidad con el resultado de la determinacion.
Un proceso de comunicacion realizado por la HDMI (R) origen 71 que se ilustra en la Figura 7 se describe a continuacion haciendo referencia al diagrama de flujo representado en la Figura 12.
En la etapa S71, la HDMI (R) origen 71 determina si un nuevo aparato electronico esta conectado, o no, a la HDMI (R) origen 71. Si, en la etapa S71, se determina que no esta conectado un nuevo aparato electronico, no se realiza ninguna comunicacion. Por lo tanto, se termina el proceso de comunicacion.
Por el contrario, si, en la etapa S71, se determina que esta conectado un nuevo aparato electronico, la unidad de control de conmutacion 171, en la etapa S72, controla los conmutadores 181 y 182 de modo que, cuando se transmitan datos, el conmutador 181 seleccione la senal SDA desde la HDMI (R) origen 71 y el conmutador 182 seleccione la senal SCL desde la HDMI (R) origen 71 y, cuando se reciben datos, el conmutador 181 selecciona la senal SDA desde el receptor 82.
En la etapa S73, la unidad de control de conmutacion 121 controla el conmutador 133 de modo que el conmutador 133 se conmute para seleccionar la senal CEC desde la HDMI (R) origen 71 cuando se transmiten datos y para seleccionar la senal CEC desde el receptor 82 cuando se reciben datos.
En la etapa S74, la HDMI (R) origen 71 recibe los datos E-EDID transmitidos desde la HDMI (R) destino 72 por intermedio de la lmea SDA 191 del canal DDC 83. Es decir, a la deteccion de la conexion de la HDMI (R) origen 71, la HDMI (R) destino 72 efectua la lectura de los datos E-EDID procedentes de la memoria EDIDROM 85 y transmite los datos E-EDID objeto de lectura a la HDMI (R) origen 71 por intermedio de la lmea SDA 191 del canal DDC 83. En consecuencia, la HDMI (R) origen 71 recibe los datos E-EDID transmitidos desde la HDMI (R) destino 72.
En la etapa S75, la HDMI (R) origen 71 determina si puede realizar, o no, una comunicacion en duplex completo con la HDMI (R) destino 72. Es decir, la HDMI (R) origen 71 se refiere a los datos E-EDID recibidos desde la HdMI (R) destino 72 y determina si se establece, o no, el indicador de duplex completo “Full Duplex” ilustrado en la Figura 9. A modo de ejemplo, si se establece el indicador de duplex completo, la HDMI (R) origen 71 determina que puede realizarse una comunicacion IP bidireccional utilizando un metodo de comunicacion en duplex completo, es decir, una comunicacion en duplex completo.
Si, en la etapa S75, se determina que puede realizarse una comunicacion en duplex completo, la unidad de control de conmutacion 171, en la etapa S76, controla los conmutadores 181 y 182 de modo que los conmutadores 181 y 182 se conmuten para seleccionar la senal diferencial correspondiente a los datos Rx procedentes del receptor 82 cuando se reciben datos.
Es decir, cuando se reciben datos, la unidad de control de comunicacion 171 controla la conmutacion de los conmutadores 181 y 182 de modo que, entre las senales constituyentes que forman la senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82, la senal constituyente transmitida por intermedio de la lmea SDA 191 se seleccione por el conmutador 181 y la senal constituyente transmitida por intermedio de la lmea SCL 192 se seleccione por el conmutador 182.
Despues de que se transmitan los datos E-EDID desde la HDMI (R) destino 72 a la HDMI (R) origen 71, la lmea SDA
5
10
15
20
25
30
35
40
45
50
55
60
65
191 y la lmea SCL 192 que forman el canal DDC 83 no se utilizan a este respecto, es dedr, no se realiza la transmision y la recepcion de las senales SDA y SCL por intermedio de la lmea SDA 191 y de la lmea SCL 192. Por lo tanto, conmutando los conmutadores 181 y 182, la lmea SDA 191 y la lmea SCL 192 pueden utilizarse como lmeas de transmision de los datos Rx para la comunicacion en duplex completo.
En la etapa S77, como informacion de canal que indica un canal a utilizarse para una comunicacion bidireccional, HDMI (R) origen 71 transmite, al receptor 82 por intermedio del conmutador 133 y la lmea CEC 84, una senal que indica que se realiza una comunicacion IP basada en un metodo de comunicacion en duplex completo utilizando un par constituido de la lmea CEC 84 y la lmea de senal 141 y un par constituido por la lmea SDA 191 y la lmea SCL 192.
Es decir, si se establece el contenido de duplex completo, la HDMI (R) origen 71 puede conocer que la HDMI (R) destino 72 tiene la configuracion ilustrada en la Figura 7 y que puede realizarse una comunicacion en duplex completo utilizando un par constituido por la lmea CEC 84 y la lmea de senal 141 y un par constituido por la lmea SDA 191 y la lmea SCL 192. En consecuencia, la HDMI (R) origen 71 transmite la informacion de canal a la HDMI (R) destino 72 con el fin de informar a la HDMI (R) destino 72 de que se realiza la comunicacion en duplex completo.
En la etapa S78, la unidad de control de conmutacion 121 controla el conmutador 133 de modo que el conmutador 133 sea conmutado para seleccionar la senal diferencial correspondiente a los datos Tx desde la unidad de conversion 131 cuando se transmiten datos. Es decir, la unidad de control de conmutacion 121 conmuta el conmutador 133 de modo que el conmutador 133 seleccione la senal constituyente de la senal diferencial suministrada desde la unidad de conversion 131 y correspondiente a los datos de transmision Tx.
En la etapa S79, cada componente de la HDMI (R) origen 71 realiza una comunicacion IP bidireccional con la HDMI (R) destino 72 utilizando el metodo de comunicacion en duplex completo. A continuacion, se termina el proceso de comunicacion. Es decir, cuando se transmiten datos, la unidad de conversion 131 convierte los datos Tx suministrados de la HDMI (R) origen 71 en una senal diferencial. La unidad de conversion 131 suministra, entonces, una de las senales constituyentes que forman la senal diferencial convertida al conmutador 133 y la otra senal constituyente al receptor 82 por intermedio de la lmea de senal 141. El conmutador 133 transmite la senal constituyente suministrada desde la unidad de conversion 131 al receptor 82 por intermedio de la lmea CEC 84. De este modo, la senal diferencial correspondiente a los datos Tx se transmite desde la HDMI (R) origen 71 a la HDMI (R) destino 72.
Ademas, cuando se reciben datos, la unidad de decodificacion 183 recibe una senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82. Es decir, el conmutador 181 recibe la senal constituyente de la senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82 por intermedio de la lmea SDA 191. El conmutador 181 suministra, entonces, la senal constituyente recibida a la unidad de decodificacion 183. Ademas, el conmutador 182 recibe la otra senal constituyente de la senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82 por intermedio de la lmea SCL 192. El conmutador 182 suministra, entonces, la senal constituyente recibida a la unidad de decodificacion 183. La unidad de decodificacion 183 decodifica la senal diferencial formada a partir de las senales constituyentes suministradas desde los conmutadores 181 y 182 en los datos Rx originales y proporciona, a la salida, los datos Rx originales a la HDMI (R) origen 71.
De esta manera, la HDMI (R) origen 71 intercambia varios datos, tales como datos de control, datos de elementos de imagen y datos de audio con la HDMI (R) destino 72.
Sin embargo si, en la etapa S75, se determina que no puede realizarse una comunicacion en duplex completo, cada componente de la HDMI (R) origen 71, en la etapa S80, realiza una comunicacion bidireccional con la HDMI (R) destino 72 recibiendo y transmitiendo la senal CEC desde y a la HDMI (R) destino 72. A continuacion, se termina el proceso de comunicacion.
Es decir, cuando se transmiten datos, la HDMI (R) origen 71 transmite la senal CEC al receptor 82 por intermedio del conmutador 133 y la lmea CEC 84 y cuando se reciben datos, la HDMI (R) origen 71 recibe la senal CEC transmitida desde el receptor 82 por intermedio del conmutador 133 y la lmea CEC 84. De este modo, la HDMI (R) origen 71 comunica los datos de control a la HDMI (R) destino 72.
De esta manera, la HDMI (R) origen 71 se refiere al indicador de duplex completo y realiza una comunicacion en duplex completo con la HDMI (R) destino 72 capaz de realizar una comunicacion en duplex completo utilizando el par constituido por la lmea CEC 84 y la lmea de senal 141 y el par constituido por la lmea SDA 191 y la lmea SCL 192.
Segun se describio con anterioridad, conmutando los conmutadores 133, 181 y 182, seleccionando los datos de transmision y los datos de recepcion y realizando una comunicacion en duplex completo con la HDMI (R) destino 72 utilizando el par constituido por la lmea CEC 84 y la lmea de senal 141 y el par constituido por la lmea SDA 191 y la lmea SCL 192, se realizar una comunicacion bidireccional a alta velocidad mientras se mantiene la compatibilidad con la HDMI (R) existente.
5
10
15
20
25
30
35
40
45
50
55
60
65
Como en el caso de la HDMI (R) destino 72 ilustrada en la Figura 6, cuando la HDMI (R) destino 72 tiene la configuracion ilustrada en la Figura 7, la HDMI (R) destino 72 realiza un proceso de comunicacion con el fin de realizar una comunicacion bidireccional con la HDMI (R) origen 71.
Un proceso de comunicacion realizado por la HDMI (R) destino 72, segun se ilustra en la Figura 7, se describe a continuacion haciendo referencia al diagrama de flujo de la Figura 13.
En la etapa S111, la HDMI (R) destino 72 determina si un nuevo aparato electronico esta conectado, o no, a la HDMI (R) destino 72. Si, en la etapa S111, se determina que no esta conectado un nuevo aparato electronico, no se realiza ninguna comunicacion. Por lo tanto, se termina el proceso de comunicacion.
Por el contrario si, en la etapa S111, se determina que un nuevo aparato electronico esta conectado, la unidad de control de conmutacion 172, en la etapa S112, controla la conmutacion de los conmutadores 185 y 186 de modo que, cuando se transmiten datos, el conmutador 185 selecciona la senal SDA desde la HDMI (R) destino 72, y cuando se reciben datos, el conmutador 185 selecciona la senal SDA desde el transmisor 81 y el conmutador 186 selecciona la senal SCL desde el transmisor 81.
En la etapa S113, la unidad de control de conmutacion 124 controla el conmutador 135 de modo que el conmutador 135 se conmute para seleccionar la senal CEC desde el HDMI (R) destino 72 cuando se transmiten datos y selecciona la senal CEC desde el transmisor 81 cuando se reciben datos.
En la etapa S114, la HDMI (R) destino 72 efectua la lectura de los datos E-EDID desde la memoria EDIDROM 85 y transmite los datos E-EDID objeto de lectura a la HDMI (R) origen 71 por intermedio del conmutador 185 y de la lmea SDA 191 del canal DDC 83.
En la etapa S115, la HDMI (R) destino 72 determina si se recibe, o no, la informacion de canal transmitida desde la HDMI (R) origen 71.
Es decir, la informacion de canal que indica un canal de comunicacion bidireccional se transmite descendente de la HDMI (R) origen 71 en conformidad con las capacidades de la HDMI (R) origen 71 y de la HDMI (R) destino 72. A modo de ejemplo, cuando la HDMI (R) origen 71 tiene la configuracion ilustrada en la Figura 7, la HDMI (R) origen
71 y la HDMI (R) destino 72 pueden realizar la comunicacion en duplex completo. En consecuencia, la HDMI (R) origen 71 transmite, a la HDMI (R) destino 72, informacion de canal que indica que se realiza una comunicacion IP mediante un metodo de comunicacion en duplex completo utilizando el par constituido por la lmea CEC 84 y la lmea de senal 141 y el par constituido por la lmea SDA 191 y la lmea SCL 192. En consecuencia, la HDMI (R) destino 72 recibe la informacion de canal transmitida desde la HDMI (R) origen 71 por intermedio del conmutador 135 y de la lmea CEC 84 y determina que la informacion de canal se recibe.
Sin embargo, si la HDMI (R) origen 71 no tiene la capacidad de composicion en duplex completo, la informacion de canal no se transmite desde la HDMI (R) origen 71 a la HDMI (R) destino 72. En consecuencia, la HDMI (R) destino
72 determina que no se ha recibido la informacion de canal.
Si, en la etapa S115, si se determina que la informacion de canal no se ha recibido el procesamiento prosigue con la etapa S116, en donde la unidad de control de conmutacion 172 controla la conmutacion de los conmutadores 185 y 186 de modo que los conmutadores 185 y 186 seleccionen la senal diferencial correspondiente a los datos Rx desde la unidad de conversion 184 cuando se transmitan datos.
En la etapa S117, la unidad de control de conmutacion 124 controla la conmutacion del conmutador 135 de modo que el conmutador 135 seleccione la senal diferencial correspondiente a los datos Tx desde el transmisor 81 cuando se reciben datos.
En la etapa S118, cada componente de la HDMI (R) destino 72 realiza una comunicacion IP bidireccional con la HDMI (R) origen 71 utilizando un metodo de comunicacion en duplex completo. A continuacion, se termina el proceso de comunicacion. Es decir, cuando se transmiten datos, la unidad de conversion 184 convierte los datos Rx suministrados desde la HDMI (R) destino 72 en una senal diferencial y suministra una de las senales constituyentes que forman la senal diferencial convertida al conmutador 185 y suministra la otra senal constituyente al conmutador 186. Los conmutadores 185 y 186 transmiten las senales constituyentes suministradas desde la unidad de conversion 184 al transmisor 81 por intermedio de la lmea SDA 191 y de la lmea SCL 192. De este modo, la senal diferencial correspondiente a los datos Rx se transmite desde la HDMI (R) destino 72 a la HDMI (R) origen 71.
Ademas, cuando se reciben datos, la unidad de decodificacion 136 recibe la senal diferencial correspondiente a los datos Tx transmitidos desde el transmisor 81. Es decir, el conmutador 135 recibe la senal constituyente de la senal diferencial correspondiente a los datos Tx transmitidos desde el transmisor 81 por intermedio de la lmea CEC 84. El conmutador 135 suministra, entonces, la senal constituyente recibida a la unidad de decodificacion 136. La unidad de decodificacion 136 decodifica la senal diferencial formada a partir de la senal constituyente suministrada desde el conmutador 135 y la senal constituyente suministrada desde el transmisor 81 por intermedio de la lmea de senal 141 en los datos Tx originales. La unidad de decodificacion 136 proporciona, entonces, los datos Tx originales a la salida
5
10
15
20
25
30
35
40
45
50
55
60
65
para la HDMI (R) destino 72.
De esta manera, la HDMI (R) destino 72 intercambia varios datos, tales como datos de control, datos de elementos de imagen y datos de audio con la HDMI (R) origen 71.
Sin embargo si, en la etapa S115, se determina que no se ha recibido la informacion de canal, cada componente de la HDMI (R) destino 72, en la etapa S119, realiza una comunicacion bidireccional con la HDMI (R) origen 71 recibiendo y transmitiendo la senal CEC desde y a la HDMI (R) origen 71. De este modo, se termina el proceso de comunicacion.
De esta manera, a la recepcion de la informacion de canal, la HDMI (R) destino 72 realiza una comunicacion en duplex completo con la HDMI (R) origen 72 utilizando el par constituido por la lmea CEC 84 y la lmea de senal 141 y el par constituido por la lmea SdA 191 y la lmea SCL 192.
Segun se describio con anterioridad, al conmutar los conmutadores 135, 185 y 186 con el fin de seleccionar datos de transmision y datos de recepcion y realizando una comunicacion en duplex completo con la HDMI (R) origen 71 con la utilizacion del par constituido por la lmea CEC 84 y la lmea de senal 141 y el par constituido por la lmea SDA 191 y la lmea SCL 192, la HDMI (R) destino 72 puede realizar una comunicacion bidireccional a alta velocidad al mismo tiempo que se mantiene la compatibilidad con las HDMI (R) existentes.
Aunque, en la configuracion de la HDMI (R) origen 71 ilustrada en la Figura 7, la unidad de conversion 131 esta conectada a la lmea CEC 84 y a la lmea de senal 141 y la unidad de decodificacion 183 esta conectada a la lmea SDA 191 y a la lmea SCL 192, puede utilizarse la configuracion en donde la unidad de decodificacion 183 esta conectada a la lmea CEC 84 y a la lmea de senal 141 y la unidad de conversion 131 esta conectada a la lmea SDA 191 y a la lmea SCL 192.
En tal caso, los conmutadores 181 y 182 estan conectados a la lmea CEC 84 y a la lmea de senal 141, respectivamente. Los conmutadores 181 y 182 estan conectados, ademas, a la unidad de decodificacion 183. El conmutador 133 esta conectado a la lmea SDA 191. El conmutador 133 esta conectado, ademas, a la unidad de conversion 131.
De forma similar, en la configuracion de la HDMI (R) destino 72 ilustrada en la Figura 7, la unidad de conversion 184 puede conectarse a la lmea CEC 84, y la lmea de senal 141 y la unidad de decodificacion 136 pueden conectarse a la lmea SDA 191 y a la lmea SCL 192. En este caso, los conmutadores 185 y 186 estan conectados a la lmea CEC 84 y a la lmea de senal 141, respectivamente. Los conmutadores 185 y 186 estan conectados, ademas, a la unidad de conversion 184. El conmutador 135 esta conectado a la lmea sDa 191. El conmutador 135 esta conectado, ademas, a la unidad de decodificacion 136.
Ademas, en la Figura 6, la lmea CEC 84 y la lmea de senal 141 pueden servir como la lmea SDA 191 y la lmea SCL 192. Es decir, la unidad de conversion 131 y la unidad de decodificacion 132 de la HDMI (R) origen 71 y la unidad de conversion 134 y la unidad de decodificacion 136 del HDMI (R) destino 72 pueden conectarse a la lmea SDA 191 y a la lmea SCL 192 con el fin de que la HDMI (R) origen 71 y la HDMI (R) destino 72 realicen una comunicacion IP utilizando un metodo de comunicacion semiduplex. Asimismo, en tal caso, la conexion de un aparato electronico puede detectarse utilizando un terminal de conexion reservado del conector al que esta conectada la lmea de senal 141.
Ademas, cada una de la HDMI (R) origen 71 y la HDMI (R) destino 72 pueden tener la capacidad de comunicacion en semiduplex y la capacidad de comunicacion en duplex completo. En tal caso, la HDMI (R) origen 71 y la HDMI (R) destino 72 pueden realizar una comunicacion IP utilizando un metodo de comunicacion en semiduplex o un metodo de comunicacion en duplex completo en conformidad con la capacidad del aparato electronico conectado.
Si cada una de la HDMI (R) origen 71 y la HDMI (R) destino 72 tiene la capacidad de comunicacion en semiduplex y la capacidad de comunicacion en duplex completo, la HDMI (R) origen 71 y la HDMI (R) destino 72 estan configuradas, a modo de ejemplo, segun se ilustra en la Figura 14. Conviene senalar que, en la Figura 14, se utiliza la misma numeracion al describir la Figura 14 como la que se utilizo al describir las Figuras 6 o 7 y su descripcion no se repite en donde sea adecuado.
Una HDMI (R) origen 71 ilustrada en la Figura 14 incluye un transmisor 81 una unidad de control de conmutacion 121, una unidad de control de temporizacion 122 y una unidad de control de conmutacion 171. El transmisor 81 incluye una unidad de conversion 131, una unidad de decodificacion 132, un conmutador 133, un conmutador 181, un conmutador 182 y una unidad de decodificacion 183. Es decir, la HDMI (R) origen 71 ilustrada en la Figura 14 tiene una configuracion en donde la unidad de control de temporizacion 122 y la unidad de decodificacion 132 ilustradas en la Figura 6 se proporcionan adicionalmente a la HDMI (R) origen 71 ilustrada en la Figura 7.
Ademas, la HDMI (R) destino 72 ilustrada en la Figura 14 incluye un receptor 82, una unidad de control de temporizacion 123, una unidad de control de conmutacion 124 y una unidad de control de conmutacion 172. El receptor 82 incluye una unidad de conversion 134, un conmutador 135, una unidad de decodificacion 136, una
5
10
15
20
25
30
35
40
45
50
55
60
65
unidad de conversion 184, un conmutador 185 y un conmutador 186. Es decir, la HDMI (R) destino 72 ilustrada en la Figura 14 tiene una configuracion en donde la unidad de control de temporizacion 123 y la unidad de conversion 134 ilustrada en la Figura 6 se proporcionan adicionalmente a la HDMI (R) destino 72 ilustrada en la Figura 7.
Un proceso de comunicacion realizado por la HDMI (R) origen 71 y la HDMI (R) destino 72, ilustradas en la Figura 14, se describe a continuacion.
En primer lugar, un proceso de comunicacion realizado por la HDMI (R) origen 71 ilustrada en la Figura 14 se describe haciendo referencia al diagrama de flujo ilustrado en la Figura 15. Puesto que los procesos realizados en las etapas S151 a S154 son los mismos que los procesos realizados en las etapas S71 a S74 ilustrados en la Figura 12, respectivamente, y por ello, sus descripciones no se repiten.
En la etapa S155, la HDMI (R) origen 71 determina si se puede realizar, o no, una comunicacion en duplex completo con la HDMI (R) destino 72. Es decir, la HDMI (R) origen 71 se refiere a los datos E-EDID recibidos desde la HDMI (R) destino 72 y determina si se establece el indicador de duplex completo “Full Duplex” ilustrado en la Figura 9.
Si, en la etapa S155, se determina que una comunicacion en duplex completo esta disponible, es decir, si la HDMI (R) destino 72 ilustrada en la Figura 14 o la Figura 7 esta conectada a la HDMI (R) origen 71, la unidad de control de conmutacion 171, en la etapa S156 controla los conmutadores 181 y 182 de modo que los conmutadores 181 y 182 se conmuten para seleccionar la senal diferencial correspondiente a los datos Rx procedentes del receptor 82 cuando se reciben datos.
Sin embargo si, en la etapa S155, se determina que no esta disponible una comunicacion en duplex completo, la HDMI (R) origen 71, en la etapa S157, determina si la comunicacion en semiduplex esta disponible. Es decir, la HDMI (R) origen 71 se refiere a los datos E-EDID recibidos y determina si se establece el indicador de semiduplex “Half Duplex” ilustrado en la Figura 9. Dicho de otro modo, la HDMI (R) origen 71 determina s la HDMI (R) destino 72 ilustrada en la Figura 6 esta conectada, o no, a la HDMI (R) origen 71.
Si, en la etapa S157, si se determina que la comunicacion en semiduplex esta disponible, o si, en la etapa S156, los conmutadores 181 y 182 estan conmutados, la HDMI (R) origen 71, en la etapa S158, transmite la informacion de canal al receptor 82 por intermedio del conmutador 133 y la lmea CEC 84.
En este caso, si, en la etapa S155, se determina que una comunicacion en duplex completo esta disponible, la HDMI (R) destino 72 tiene una capacidad de comunicacion de duplex completo. En consecuencia, la HDMI (R) origen 71 transmite, al receptor 82 por intermedio del conmutador 133 y de la lmea CEC 84, una senal que indica que se realiza una comunicacion IP utilizando un par constituido por la lmea CEC 84 y la lmea de senal 141 y un par constituido por la lmea SDA 191 y la lmea sCl 192 como la informacion de canal.
Sin embargo, si, en la etapa S157, se determina que la comunicacion en semiduplex esta disponible, la HDMI (R) destino 72 tiene una capacidad de comunicacion en semiduplex aunque no tenga una capacidad de comunicacion en duplex completo. En consecuencia, la HDMI (R) origen 71 transmite, al receptor 82 por intermedio del conmutador 133 y de la lmea CEC 84, una senal que indica que se realiza una comunicacion IP utilizando la lmea CEC 84 y la lmea de senal 141, como informacion de canal.
En la etapa S159, la unidad de control de conmutacion 121 controla el conmutador 133 de modo que el conmutador 133 se conmute para seleccionar la senal diferencial correspondiente a los datos Tx procedentes de la unidad de conversion 131 cuando se transmiten datos y para seleccionar la senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82 cuando se reciben datos. Cuando la HDMI (R) origen 71 y la HDMI (R) destino 72 realizan una comunicacion en duplex completo, la senal diferencial correspondiente a los datos Rx no se transmiten desde el receptor 82 por intermedio de la lmea CEC 84 y la lmea de senal 141 cuando el HDMI (R) origen 71 recibe datos. En consecuencia, la senal diferencial correspondiente a los datos Rx no se suministra a la unidad de decodificacion 132.
En la etapa S160, cada componente de la HDMI (R) origen 71 realiza una comunicacion IP bidireccional con la HDMI (R) destino 72. A continuacion, se termina el proceso de comunicacion.
Es decir, cuando la HDMI (R) origen 71 realiza una comunicacion en duplex completo y una comunicacion en semiduplex con la HDMI (R) destino 72, la unidad de conversion 131 convierte los datos Tx suministrados desde la HDMI (R) origen 71 en una senal diferencial cuando se transmiten datos. La unidad de conversion 131 transmite, entonces, una de las senales constituyentes que forman la senal diferencial convertida al receptor 82 por intermedio del conmutador 133 y de la lmea CEC 84 y transmite la otra senal constituyente al receptor 82 por intermedio de la lmea de senal 141.
Cuando la HDMI (R) origen 71 realiza una comunicacion en duplex completo con la HDMI (R) destino 72 y cuando se reciben datos, la unidad de decodificacion 183 recibe la senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82 y decodifica la senal diferencial recibida en los datos Rx originales. La unidad de
5
10
15
20
25
30
35
40
45
50
55
60
65
decodificacion 183 proporciona, entonces, los datos Rx originales a la HDMI (R) origen 71.
Por el contrario, cuando la HDMI (R) origen 71 realiza una comunicacion en semiduplex con la HDMI (R) destino 72 y cuando se reciben datos, la unidad de decodificacion 132 recibe la senal diferencial correspondiente a los datos Rx transmitidos desde el receptor 82 bajo el control de la unidad de control de temporizacion 122. La unidad de decodificacion 132 decodifica, entonces, la senal diferencial recibida en los datos Rx originales y proporciona, entonces, los datos Rx originales a la HDMI (R) origen 71.
De esta manera, la HDMI (R) origen 71 intercambia varios datos, tales como datos de control, datos de elementos de imagen y datos de audio con la HDMI (R) destino 72.
Sin embargo, si, en la etapa S157, se determina que no esta disponible una comunicacion en semiduplex, cada componente de la HDMI (R) origen 71, en la etapa S161, realiza una comunicacion bidireccional con la HDMI (R) destino 72 recibiendo y transmitiendo la senal CEC por intermedio de la lmea CEC 84. A continuacion, se termina el proceso de comunicacion.
De esta manera, la HDMI (R) origen 71 se refiere al indicador de duplex completo y al indicador de semiduplex y realiza una comunicacion en duplex completo o en semiduplex con la HDMI (R) destino 72 en conformidad con la capacidad de la HDMI (R) destino 72, que es un dispositivo de comunicacion asociado.
Segun se describio con anterioridad, al conmutador los conmutadores 133, 181 y 182 en conformidad con la capacidad de la HDMI (R) destino 72 que sirve como un dispositivo de comunicacion asociado con el fin de seleccionar datos de transmision y datos de recepcion y que realiza una comunicacion en duplex completo o en semiduplex con la HDMI (R) destino 72, puede realizarse una comunicacion bidireccional en alta velocidad al mismo tiempo que se mantiene la compatibilidad con la HDMI (R) existente.
Un proceso de comunicacion realizado por la HDMI (R) destino 72 ilustrado en la Figura 14 se describe a continuacion haciendo referencia al diagrama de flujo ilustrado en la Figura 16. Los procesos realizados en las etapas S191 a S194 son los mismos que los procesos realizados en las etapas S111 a S114 que se ilustran en la Figura 13, respectivamente, y por lo tanto, sus descripciones no se repiten.
En la etapa S195, la HDMI (R) destino 72 recibe informacion de canal transmitida desde la HDMI (R) origen 71 por intermedio del conmutador 135 y la lmea CEC 84. Si la HDMI (R) origen 71 conectada a la HDMI (R) destino 72 no tiene ninguna capacidad de comunicacion en duplex completo ni la capacidad de comunicacion en semiduplex, la informacion de canal no se transmite desde la HDMI (R) origen 71 a la HDMI (R) destino 72. En consecuencia, la HDMI (R) destino 72 no recibe la informacion de canal.
En la etapa S196, la HDMI (R) destino 72 determina si se realiza, o no, una comunicacion en duplex completo sobre la base de la informacion de canal recibida. A modo de ejemplo, si la HDMI (R) destino recibe la informacion de canal que indica que se realiza una comunicacion IP utilizando el par constituido por la lmea CEC 84 y la lmea de senal 141 y el par constituido por la lmea SDA 191 y la lmea SCL 192, la HDMI (R) destino 72 determina que se realiza una comunicacion en duplex completo.
Si, en la etapa S196, se determina que se realiza una comunicacion en duplex completo, la unidad de control de conmutacion 172, en la etapa S197, controla los conmutadores 185 y 186 de modo que los conmutadores 185 y 186 se conmuten para seleccionar la senal diferencial correspondiente a los datos Rx procedentes de la unidad de conversion 184 cuando se transmiten datos.
Sin embargo, si, en la etapa S196, se determina que no se realiza una comunicacion en duplex completo, la HDMI (R) destino 72, en la etapa S198, determina si se realiza, o no, una comunicacion en semiduplex sobre la base de la informacion de canal recibida. A modo de ejemplo, si la HDMI (R) destino 72 recibe la informacion de canal que indica que se realiza una comunicacion IP utilizando la lmea CEC 84 y la lmea de senal 141, la HDMI (R) destino 72 determina que se realiza una comunicacion en semiduplex.
Si, en la etapa S198, se determina que se realiza una comunicacion en semiduplex o si, en la etapa S197, los conmutadores 185 y 186 estan conmutados, la unidad de control de conmutacion 124, en la etapa S199, controla el conmutador 135 de modo que el conmutador 135 se conmute para seleccionar la senal diferencial correspondiente a los datos Rx desde la unidad de conversion 134 cuando se transmiten datos y para seleccionar la senal diferencial correspondiente a datos Tx desde el transmisor 81 cuando se reciben datos.
Conviene senalar que, si la HDMI (R) origen 71 y la HDMI (R) destino 72 realizan una comunicacion en duplex completo, la senal diferencial correspondiente a los datos Rx no se transmiten desde la unidad de conversion 134 al transmisor 81 cuando se transmiten datos en la HDMI (R) destino 72. Por lo tanto, la senal diferencial correspondiente a los datos Rx no se suministra al conmutador 135.
En la etapa S200, cada componente de la HDMI (R) destino 72 realiza una comunicacion IP bidireccional con la
5
10
15
20
25
30
35
40
45
50
55
60
65
HDMI (R) origen 71. A continuacion, se termina el proceso de comunicacion.
Es decir, si la HDMI (R) destino 72 y la HDMI (R) origen 71 realizan una comunicacion en duplex completo y cuando se transmiten datos, la unidad de conversion 184 convierte los datos Rx suministrados desde la HDMI (R) destino 72 en una senal diferencial. La unidad de conversion 184 suministra, entonces, una de las senales constituyentes que forman la senal diferencial convertida al transmisor 81 por intermedio del conmutador 185 y la lmea SDA 191 y suministra la otra senal constituyente al transmisor 81 por intermedio del conmutador 186 y la lmea SCL 192.
Ademas, si la HDMI (R) destino 72 y la HDMI (R) origen 71 realizan una comunicacion en semiduplex y cuando se transmiten datos, la unidad de conversion 134 convierte los datos Rx suministrados de la HDMI (R) destino 72 en una senal diferencial. La unidad de conversion 134 transmite, entonces, una de las senales constituyentes que forman la senal diferencial convertida al transmisor 81 por intermedio del conmutador 135 y la lmea CEC 84 y transmite la otra senal constituyente al transmisor 81 por intermedio de la lmea de senal 141.
Ademas, si la HDMI (R) destino 72 y la HDMI (R) origen 71 realizan una comunicacion en duplex completo y una comunicacion en semiduplex y cuando se transmiten datos, la unidad de decodificacion 136 recibe la senal diferencial correspondiente a los datos Tx transmitidos desde el transmisor 81. La unidad de decodificacion 136 decodifica, entonces, la senal diferencial recibida en los datos Tx originales y proporciona, a la salida, los datos Tx originales a la HDMI (R) destino 72.
Sin embargo, si, en la etapa S198, se determina que no se realiza una comunicacion en semiduplex, es decir, si, a modo de ejemplo, la informacion de canal no se transmite, cada componente de la HDMI (R) destino 72, en la etapa S201, realiza una comunicacion bidireccional con la HDMI (R) origen 71 recibiendo y transmitiendo la senal cEc desde y a la HDMI (R) origen 71. A continuacion, se termina el proceso de comunicacion.
De esta manera, la HDMI (R) destino 72 realiza una comunicacion en duplex completo o una comunicacion en semiduplex en conformidad con la informacion de canal recibida, es decir, en conformidad con la capacidad de la HDMI (R) origen 71, que es el dispositivo de comunicacion asociado.
Segun se describio con anterioridad, conmutando los conmutadores 135, 185 y 186 con el fin de seleccionar datos de transmision y datos de recepcion en conformidad con la capacidad de la HDMI (R) origen 71 como dispositivo de comunicacion asociado y realizando una comunicacion en duplex completo una comunicacion en semiduplex, se puede seleccionar un metodo de comunicacion mas adecuado y se puede realizar una comunicacion bidireccional a alta velocidad al mismo tiempo que se mantiene la compatibilidad con la HDMI (R) existente.
Ademas, conectado la HDMI (R) origen 71 a la HDMI (R) destino 72 utilizando el cable de HDMI (R) 35 que contiene la lmea CEC 84 y la lmea de senal 141 de forma trenzada juntas para formar un par diferencial blindado y que se conecta a la lmea de puesta a masa y a la lmea SDA 191 y la lmea SCL 192 trenzadas juntas para formar un par diferencial blindado y que se conecta a la lmea de masa, puede realizarse una comunicacion IP bidireccional a alta velocidad basada en un metodo de comunicacion en semiduplex o en un metodo de comunicacion en duplex completo al mismo tiempo que se mantiene la compatibilidad con un cable de HDMI (R) existente.
Segun se describio con anterioridad, cualquiera de uno o mas elementos de datos se seleccionan como datos de transmision. Los datos seleccionados se transmiten a un dispositivo de comunicacion asociado por intermedio de una lmea de senal predeterminada. Cualquiera de uno o mas elementos de datos transmitidos desde el dispositivo de comunicacion asociado se selecciona como datos de recepcion y los datos seleccionados son objeto de recepcion. En consecuencia, se puede realizar una comunicacion IP bidireccional a alta velocidad entre la HDMI (R) origen 71 y la HDMI (R) destino 72 por intermedio del cable de HDMI (R) 35 al mismo tiempo que se mantiene la compatibilidad con la HDMI (R), es decir, mientras se permite la transmision unidireccional a alta velocidad de datos de elementos de imagen no comprimidos de una imagen desde la HDMI (R) origen 71 a la HDMI (R) destino 72.
En consecuencia, si un dispositivo origen (p.e., un aparato electronico, tal como el aparato de reproduccion 33 ilustrado en la Figura 2), incorpore la HDMI (R) origen 71 tiene, a modo de ejemplo, una funcion de servidor DLNA (Alianza de Redes Digitales Vivas) y un dispositivo destino (p.e., un aparato electronico, tal como el aparato de television digital 31 ilustrado en la Figura 2) que incorpore la HDMI (R) destino 72 incluye una interfaz de comunicaciones de red LAN, tal como Ethernet (marca comercial registrada), pudiendose transferir el contenido desde el dispositivo origen al dispositivo destino por intermedio del cable de HDMI (R) mediante una comunicacion IP bidireccional utilizando un aparato electronico (p.e., el amplificador 32) conectado directamente o por intermedio de un cable de HDMI (R). Ademas, el contenido desde el dispositivo origen puede transferirse desde el dispositivo destino a otro dispositivo (p.e., el aparato de television digital 34 ilustrado en la Figura 2) conectado a la interfaz de comunicaciones de red LAN del dispositivo destino.
Ademas, con la comunicacion IP bidireccional entre la HDMI (R) origen 71 y la HDMI (R) destino 72, ordenes de control y respuestas pueden intercambiarse a alta velocidad entre un aparato origen que incorpore la HDMI (R) origen 71 y un aparato destino que incorpore HDMI (R) destino 72 interconectados por el cable de HDMI (R) 35. Por lo tanto, puede realizarse un control de respuesta con rapidez entre los aparatos.
5
10
15
20
25
30
35
40
45
50
55
60
65
Segun se describe a continuacion, la serie anteriormente descrita de procesos puede realizarse por hardware o software dedicado. Cuando la serie de procesos se realizan mediante software, el programa que forma el software esta instalado en, a modo de ejemplo, un microordenador que controla la HDMI (R) origen 71 y la HDMI (R) destino 72.
La Figura 17 ilustra una realizacion, a modo de ejemplo, la configuracion de un ordenador que tiene el programa para ejecutar las series anteriormente descritas de procesos allf instalados, en conformidad con una forma de realizacion de la invencion.
El programa puede registrarse previamente en un soporte de registro, tal como una memoria de solamente lectura programable y electricamente borrable (EEPROM) 305 o una memoria ROM 303, incorporada en el ordenador.
Como alternativa, el programa puede memorizarse (registrarse) de forma temporal o perpetua en un soporte de registro extrafble, tal como una memoria de solamente lectura-disco compacto (CD-ROM), un disco magneto-optico (MO), un disco versatil digital (DVD), un disco magnetico o una memoria de semiconductores. Este soporte de registro extrafble puede proporcionarse en la forma del asf denominado software en paquete.
Conviene senalar que, ademas de instalarse el soporte de registro extrafble anteriormente descrito en el ordenador, el programa puede transferirse de forma inalambrica desde una instalacion de descarga al ordenador por intermedio de un satelite artificial para la difusion por satelite digital o puede transferirse de forma cableada al ordenador por intermedio de una red, tal como una red LAN o Internet. Posteriormente, el ordenador puede recibir el programa transferido utilizando un interfaz de entrada/salida 306 e instalar el programa en una memoria EEPROM 305 incorporada.
El ordenador incorpora una unidad central de procesamiento (CPU) 302. La interfaz de entrada/salida 306 esta conectada a la unidad CPU 302 por intermedio de un bus de conexion 301. La unidad CPU 302 carga el programa memorizado en una memoria de lectura solamente (ROM) 303 o una memoria EEPROM 305 en una memoria de acceso aleatorio (RAM) 304. La unidad CPU 302 ejecuta, entonces, el programa. De esta manera, la unidad CPU 302 ejecuta los procesos en conformidad con los diagramas de flujo anteriormente descritos o los procesos realizados en las configuraciones ilustradas en los diagramas de bloques anteriormente descritos.
En esta especificacion, las etapas de procesamiento que describen el programa para hacer que un ordenador ejecute varios procesos no necesitan ejecutarse en la secuencia descrita en los diagramas de flujo, pero pueden contener procesos para ejecutarse en paralelo o de forma independiente (p.e., procesamiento en paralelo o un proceso mediante un objeto).
Ademas, el programa puede ejecutarse por un ordenador o ejecutarse por una pluralidad de ordenadores en una manera distribuida.
La presente invencion es aplicable a una interfaz de comunicaciones que incluye un transmisor y un receptor, en donde el transmisor transmite unidireccionalmente una senal diferencial correspondiente a datos de elementos de imagen de una imagen no comprimida de una pantalla a un receptor por intermedio de una pluralidad de canales en un periodo de video efectivo que es un periodo desde una senal de sincronizacion vertical a la siguiente senal de sincronizacion vertical excluyendo los intervalos de borrado horizontales y un intervalo de borrado vertical y el receptor recibe la senal diferencial transmitida por intermedio de la pluralidad de canales.
En la presente forma de realizacion, se realiza una comunicacion IP bidireccional controlando, cuando sea necesario, una temporizacion de seleccion de datos, una temporizacion de recepcion de senal diferencial y una temporizacion de transmision de senal diferencial entre la HDMI (R) origen 71 y la HDMI (R) destino 72. Sin embargo, la comunicacion bidireccional puede realizarse utilizando un protocolo distinto del protocolo IP.
La forma de realizacion de la presente invencion no esta limitada a la forma de realizacion anteriormente descrita, sino que varias modificaciones pueden realizarse sin desviarse por ello del espmtu de la idea inventiva y del alcance de la invencion.
En conformidad con la forma de realizacion anteriormente descrita, se puede realizar una comunicacion bidireccional. En particular, se puede realizar una comunicacion bidireccional a alta velocidad en una interfaz de comunicaciones capaz de transmitir datos de elementos de imagen de una imagen no comprimida y datos de audio asociados con los datos de elementos de imagen al mismo que se mantiene la compatibilidad.
Ademas, numerosos aparatos de audioMdeo tienen una capacidad de comunicacion de red LAN con el fin de proporcionar programas de TV interactivos, control a distancia muy operativamente avanzado, una grna de programas electronica y dispositivos similares para los usuarios, aunque algunas de sus tecnicas sean las mismas que las tecnicas ya descritas.
5
10
15
20
25
30
35
40
45
50
55
60
65
Como medios para formar una red entre aparatos de audioMdeo, pueden proporcionarse las siguientes alternativas, a modo de ejemplo: instalacion de un cable dedicado, tal como cAT5, comunicacion inalambrica y comunicacion de lmeas de alimentacion de ene^a electrica.
Sin embargo, un cable dedicado establece la conexion entre los aparatos operativamente complicados. La comunicacion inalambrica y la comunicacion de lmea de alimentacion de energfa tienen inconvenientes por cuanto que un circuito de modulacion y un transceptor complicados requeridos son de alto coste.
En consecuencia, la forma de realizacion anteriormente descrita describe las tecnicas de adicion de una capacidad de comunicacion de red LAN sin anadir un nuevo electrodo de conector a HDMI.
HDMI es una interfaz para realizar la transmision de datos de datos de video y de audio, el intercambio de informacion de dispositivos conectados, la autenticacion de la informacion de dispositivos conectados y la comunicacion de datos de control de dispositivos utilizando un cable unico. Por lo tanto, la HDMI tiene una ventaja importante si se anade una capacidad de comunicacion de red LAN a la HDMI y, por lo tanto, se puede realizar una comunicacion de red LAN sin utilizar un cable dedicado y una comunicacion inalambrica o similar.
Conviene senalar que, en las tecnicas descritas en la forma de realizacion anteriormente descrita, las lmeas de transmision diferenciales utilizadas para la comunicacion de red LAN se utilizan tambien para el intercambio y la autenticacion de informacion de dispositivos conectados y la comunicacion de datos de control de dispositivos.
En HDMI, una capacitancia parasita y una impedancia de las caractensticas electricas de un dispositivo conectado estan estrictamente restringidas para el canal DDC que realiza el intercambio y la autenticacion de la informacion de dispositivos conectados y el canal CEC que realiza la comunicacion de datos de control de dispositivos.
Mas concretamente, una capacitancia parasita de terminal de canal DDC de un dispositivo se requiere que sea de 50 pF o inferior. El terminal de canal DDC se requiere que se ponga a masa GND con una impedancia de 200 Q o inferior cuando se proporciona a la salida un nivel bajo LOW y que se conecte a una fuente de suministro de energfa electrica con una impedancia de aproximadamente 2 kQ en un estado de nivel alto HIGH.
Ademas, los terminales de transmision/recepcion han de terminarse al menos en una impedancia aproximada de 100 Q en un margen de alta frecuencia con el fin de estabilizar la comunicacion de red LAN que transmite una senal de alta velocidad.
La Figura 19 ilustra el estado en el que un transmisor 404 y un receptor 405 estan constantemente acoplados en corriente alterna AC a lmeas de canal DDC de un dispositivo de HDMI origen 401 y a un dispositivo de HDMi destino 402 existente.
Con el fin de satisfacer las restricciones de capacitancia parasita del canal DDC, un circuito transmisor y receptor de red LAN anadido a las lmeas del canal DDC necesita tener un acoplamiento de corriente alterna AC por intermedio de una capacitancia suficientemente pequena. Por lo tanto, una senal de red LAN se atenua notablemente y por lo tanto, se distorsiona. En consecuencia, un circuito de transmision y de recepcion, para corregir la distorsion, puede hacerse complicado y de alto coste.
Ademas, la transicion entre los estados de nivel alto HIGH y de nivel bajo LOW durante la comunicacion de canales DDC puede interferir con la comunicacion de red LAN. Es decir, la red LAN no puede funcionar durante la comunicacion de canal DDC.
En consecuencia, se describe a continuacion un sistema de comunicaciones en conformidad con una forma de realizacion mas preferida. El sistema de comunicaciones se caracteriza por cuanto que, en una interfaz que realiza basicamente la transmision de datos de datos de video y datos de audio, el intercambio y la autenticacion de informacion de dispositivos conectados, la comunicacion de datos de control de dispositivos y la comunicacion de red LAN utilizando un cable unico, se realiza la comunicacion de red LAN por intermedio de la comunicacion bidireccional mediante un par de lmeas de transmision diferenciales y un estado de conexion de la interfaz se notifica utilizando el potencial de polarizacion de corriente continua DC de al menos una de las lmeas de transmision.
A diferencia de la forma de realizacion anteriormente descrita, en la tecnica descrita a continuacion, no se requiere necesariamente una unidad de seleccion.
La Figura 18 es un diagrama de circuito que ilustra una primera realizacion, a modo de ejemplo, de la configuracion de un sistema de comunicaciones en donde un estado de conexion de la interfaz se notifica utilizando el potencial de polarizacion de corriente continua DC de al menos una de las lmeas de transmision.
La Figura 19 ilustra, a modo de ejemplo, un sistema provisto de Ethernet (marca comercial registrada).
5
10
15
20
25
30
35
40
45
50
55
60
65
Segun se ilustra en la Figura 18, este sistema de comunicaciones 400 incluye un dispositivo de HDMI (en adelante referido como “EH”) origen de expansion de la funcion de red LAN 401, un dispositivo EH de destino 402, un cable de EH 403 para conectar el dispositivo EH origen al dispositivo EH destino, un transmisor de Ethernet 404 (marca comercial registrada) y un receptor Ethernet (marca comercial registrada) 405.
El dispositivo EH origen 401 incluye un circuito de transmision de senal de red LAN 411, una resistencia de terminacion 412, los condensadores de acoplamiento de corriente alterna AC 413 y 414, un circuito receptor de senal de red LAN 415, un circuito restador 416, una resistencia de tipo pull-up 421, una resistencia 422 y un condensador 423 que forman un filtro de paso bajo, un comparador 424, una resultado de tipo pull-down 431, una resistencia 432 y un condensador 433 que forman un filtro de paso bajo y un comparador 434.
El dispositivo EH destino 402 incluye un circuito transmisor de senal de red LAN 441, una resistencia de terminacion 442, condensadores de acoplamiento de corriente alterna AC 443 y 444, un circuito receptor de senal de red LAN 445, un circuito restador 446, una resistencia de tipo pull-down 451, una resistencia 452 y un condensador 453 que forman un filtro de paso bajo, un comparador 454, una bobina de inductancia 461 y resistencias 462 y 63 conectadas en serie entre un potencial de fuente de alimentacion de energfa electrica y un potencial de referencia.
El cable EH 403 contiene lmeas de transmision diferenciales constituidas por una lmea reservada 501 y una lmea HPD 502. De este modo, un terminal del lado origen 511 de la lmea reservada 501, un terminal del lado origen 512 de la lmea HPD 502, un terminal del lado destino 521 de la lmea reservada 501 y un terminal del lado de destino 522 de la lmea HPD son constituidos. La lmea reservada 501 y la lmea HPD 502 estan trenzadas juntas para constituir un par diferencial de cables trenzados.
En el dispositivo origen 401 del sistema de comunicaciones 400 que tiene dicha configuracion, los terminales 511 y 512 estan conectados a la resistencia de terminacion 412, el circuito transmisor de senal de red LAN 411 y el circuito receptor de senales de red LAN 415 por intermedio de los condensadores de acoplamiento de corriente alterna AC 413 y 414.
El circuito restador 416 recibe una senal suma SG412 de una tension de senal de transmision generada por una salida de corriente electrica procedente del circuito de transmision de senales de red LAN 411 con la utilizacion de la resistencia de terminacion 412 y las lmeas de transmision 501 y 502 como cargas y una tension de senal de recepcion de una senal transmitida desde el dispositivo EH destino 402.
En el circuito restador 416, una senal SG413 obtenida mediante la sustraccion de la senal de transmision SG411 desde la senal suma SG412 es una senal neta transmitida desde el lado de destino.
El dispositivo de destino 402 tiene una red de circuito similar. Con estos circuitos, el dispositivo origen 401 y el dispositivo de destino 402 realizan una comunicacion de red LAN bidireccional.
Ademas de realizar la comunicacion de red LAN anteriormente descrita, utilizando un nivel de polarizacion de corriente continua DC, la lmea HPD 502 envfa, al dispositivo origen 401, informacion que indica que el cable 403 esta conectado al dispositivo de destino 402.
Cuando el cable 403 esta conectado al dispositivo de destino 402, las resistencias 462 y 463 y la bobina de inductancia 461 en el dispositivo de destino 402 aplican una polarizacion a la lmea HPD 502 por intermedio del terminal 522 de modo que la lmea HPD 502 sea polarizada a una tension aproximada de 4 V.
El dispositivo origen 401 extrae una polarizacion de corriente continua DC de la lmea HPD 502 utilizando el filtro de paso bajo constituido por la resistencia 432 y el condensador 433. A continuacion, el dispositivo origen 401 compara la polarizacion de corriente continua DC con el potencial de referencia Vref2 (p.e., 1.4 V) utilizando el comparador 434.
Si el cable 403 no esta conectado al dispositivo origen 402, un potencial del terminal 512 es mas bajo que el potencial de referencia Vref2 debido a la resistencia de tipo pull-down 431. Sin embargo, si el cable 403 esta conectado al dispositivo origen 402, el potencial es mas alto que el potencial de referencia.
Por lo tanto, una senal de salida SG415 del comparador 434 que es de nivel alto HIGH indica que el cable 403 esta conectado al dispositivo de destino 402.
Por el contrario, la senal de salida SG415 del comparador 434 que es de nivel bajo LOW indica que el cable 403 no esta conectado al dispositivo de destino 402.
La primera realizacion, a modo de ejemplo, de la configuracion tiene, ademas, una funcion de reconocimiento mutuo, utilizando el potencial de polarizacion de corriente continua DC de la lmea reservada 501, si los dispositivos conectados a uno u otro extremo del cable 403 son aparatos compatibles de EH o aparatos HDMI que no son compatibles con EH.
5
10
15
20
25
30
35
40
45
50
55
60
65
El dispositivo EH origen 401 extrae una tension (+5 V) de la lmea reservada 501 utilizando una resistencia de tipo pull-up 421, mientras que el dispositivo EH de destino 402 extrae una tension, en sentido descendente, de la lmea reservada 501 utilizando una resistencia de tipo pull-down 451.
Estas resistencias 421 y 451 no estan incluidas en un aparato que no soporte EH.
Utilizando el comparador 424, el dispositivo EH origen 401 compara un potencial de corriente continua DC de la lmea reservada 501 que ha pasado a traves del filtro de paso bajo constituido por la resistencia 422 y el condensador 423 con una tension de referencia Vrefl.
Cuando el dispositivo de destino 402 es compatible con EH y se extrae en sentido descendente, el potencial de la lmea reservada 501 es 2.5 V. Sin embargo, cuando el dispositivo de destino 402 no es compatible con EH y esta abierto, el potencial de la lmea reservada es 5 V. Por lo tanto, si el potencial de referencia Vref1 se establece a 3.75 V puede determinarse si el dispositivo de destino es EH compatible o EH incompatible.
Utilizando el comparador 454, el dispositivo de destino 402 compara el potencial de corriente continua DC de la lmea reservada 501 que ha pasado a traves del filtro de paso constituido por la resistencia 452 y el condensador 453 con una tension de referencia Vref3.
Si el dispositivo origen 401 es compatible con EH y tiene una funcion de pull-up, el potencial de la lmea reservada 501 es 2.5 V. Sin embargo, si el dispositivo origen 401 no es EH compatible, el potencial de la lmea reservada 501 es 0 V. Por lo tanto, si el potencial de referencia se establece a 1.25 V, puede determinarse si el dispositivo origen es EH compatible o EH incompatible.
Segun se describio con anterioridad, en conformidad con la primera configuracion a modo de ejemplo, en la interfaz que realiza la transmision de datos de datos de video y datos de audio, el intercambio y la autenticacion de informacion de dispositivo conectados, la comunicacion de datos de control de dispositivos y la comunicacion de red LAN utilizando el cable unico 403, la comunicacion de red LAN se realiza mediante una comunicacion bidireccional por intermedio de un par de lmeas de transmision diferenciales y el estado de conexion de la interfaz se notifica utilizando el potencial de polarizacion de corriente continua DC de al menos una de las lmeas de transmision. Por lo tanto, se puede realizan una separacion espacial sin utilizar ffsicamente la lmea SCL y la lmea SDA para la comunicacion red LAN.
En consecuencia, esta division permite que se forme un circuito de comunicacion de red LAN con independencia de las especificaciones electricas definidas para el canal DDC. De este modo, se puede realizar, a bajo coste, una comunicacion de red LAN establece y fiable.
Conviene senalar que, la resistencia de tipo pull-up 421 ilustra en la Figura 18 puede proporcionarse en el cable EH 403, y no en el dispositivo origen 401. En tal caso, los terminales de la resistencia de tipo pull-up 421 estan conectados a la lmea reservada 501 y una lmea (una lmea de senal) conectada a la fuente de suministro de energfa electrica del potencial de la fuente de alimentacion de energfa de las lmeas proporcionadas en el cable EH 403.
Ademas, la resistencia de tipo pull-down 451 y la resistencia 463 ilustradas en la Figura 18 pueden proporcionarse en el cable EH 403 y no en el dispositivo EH de destino 402. En tal caso, los terminales de la resistencia pull-down 451 estan conectados a la lmea reservada 501 y una lmea (una lmea de conexion a masa) conectada a masa (el potencial de referencia) de las lmeas proporcionadas en el cable EH 403. Ademas, los terminales de la resistencia 463 estan conectados a la lmea HPD 502 y la lmea (la lmea de conexion a masa) conectada a masa (potencial de referencia) de las lmeas proporcionadas en el cable EH 403.
La Figura 20 es un diagrama de circuitos que ilustra una segunda realizacion, a modo de ejemplo, de la configuracion del sistema de comunicaciones en donde un estado de conexion de la interfaz se notifica utilizando el potencial de polarizacion de corriente continua DC de al menos una de las lmeas de transmision.
De forma similar a la primera realizacion, a modo de ejemplo, de la estructura, este sistema de comunicaciones 600 esta caracterizado basicamente por cuanto que, en la interfaz que realiza la transmision de datos de datos de video y datos de audio, el intercambio y la autenticacion de informacion de dispositivos conectados, la comunicacion de datos de control de dispositivos y la comunicacion de red LAN utilizando un cable unico, se realiza en la comunicacion de red LAN por intermedio de una comunicacion unidireccional mediante dos pares de lmeas de transmision diferenciales y el estado de conexion de la interfaz se notifica utilizando el potencial de polarizacion de corriente continua DC de al menos una de las lmeas de transmision y por cuanto que al menos dos lmeas de transmision se utilizan para la comunicacion de intercambio y autenticacion de informacion de dispositivos conectados en una manera multiplexada en el tiempo con la comunicacion de red LAN.
Segun se ilustra en la Figura 20, este sistema de comunicaciones 600 incluye un dispositivo de HDMI de expansion de funcion de red LAN (en adelante referido como “EH”) origen 601, un dispositivo eH de destino 602 y un cable EH 603 para conectar el dispositivo EH origen al dispositivo EH de destino.
5
10
15
20
25
30
35
40
45
50
55
60
65
El dispositivo EH origen 601 incluye un circuito transmisor de senales de red LAN 611, resistencias de terminaciones 612 y 613, condensadores de acoplamiento de corriente alterna AC 614 a 617, un circuito receptor de senales de red LAN 618, un inversor 620, una resistencia 621, una resistencia 622 y un condensador 623 que forman un filtro de paso bajo, un comparador 624, una resistencia de tipo pull-down 631, una resultado 632 y un condensador 633 que forman un filtro de paso bajo, un comparador 634, una puerta logica NOR 640, conmutadores analogicos 641 a 644, un inversor 635, conmutadores analogicos 646 y 747, transceptores de canal DDC 651 y 652 y resistencias de tipo pull-up 653 y 654.
El dispositivo EH de destino 602 incluye un circuito transmisor de senales de red LAN 661, resistencias de terminacion 662 y 663, condensadores de acoplamiento de corriente alterna AC 664 a 667, un circuito receptor de senales de red LAN 668, una resistencia de tipo pull-down 671, una resistencia 672 y un condensador 673 que forman un filtro de paso bajo, un comparador 674, una bobina de inductancia 681, resistencias 682 y 683 conectadas en serie entre un potencial de fuente de alimentacion de energfa electrica y un potencial de referencia, conmutadores analogicos 691 a 694, un inversor 695, conmutadores analogicos 696 y 697, transceptores de canal DDC 701 y 702 una resistencia de tipo pull-up 703.
El cable de AH 603 contiene lmeas de transmision diferenciales constituidas por una lmea reservada 801 y una lmea SCL 803 y las lmeas de transmision diferenciales constituidas por una lmea SDA 804 y una lmea HPD 802. De este modo, se forman terminales del lado origen 811 a 814 y terminales del lado de destino 821 a 824.
La lmea reservada 801 y la lmea SCL 803 son trenzadas juntas con el fin de formar un par diferencial de cables trenzados y la lmea SDA 804 y la lmea HPD 802 son trenzadas juntas con el fin de formar un par diferencial de cables trenzados.
En el dispositivo de destino 601 del sistema de comunicaciones 600 que tiene dicha configuracion, los terminales 811 y 813 estan conectados al circuito transmisor 611 para transmitir una senal de transmision de red LAN SG611 al dispositivo de destino por intermedio de los condensadores de acoplamiento de corriente alterna AC 614 y 615 y los conmutadores analogicos 641 y 642 y a la resistencia de terminacion 612.
Los terminales 814 y 812 estan conectados, por intermedio de los condensadores de corriente alterna AC 616 y 617 y los conmutadores analogicos 643 y 644, al circuito receptor 618 para recibir una senal de red LAN desde el dispositivo de destino 602 y a la resistencia de terminacion 613.
En el dispositivo de destino 602, los terminales 821 a 824 estan conectados, por intermedio de los condensadores de acoplamiento de corriente alterna AC 664, 665, 666 y 667 y los conmutadores analogicos 691 a 694, a los circuitos transmisor y receptor 668 y 661 a la resistencia de terminacion 662 y 663.
Los conmutadores analogicos 641 a 644 y los conmutadores analogicos 691 a 694 se hacen conductores cuando se realiza la comunicacion de red LAN y se hacen abiertos cuando se realiza la comunicacion de canal DDC.
El dispositivo origen 601 conecta los terminales 813 y 814 a los transceptores de canal DDC 651 y 652 y la resistencia de tipo pull-up 653 y 654 por intermedio de los conmutadores analogicos 646 y 647, respectivamente.
El dispositivo de destino 602 conecta los terminales 823 y 824 a los transceptores de canal DDC 701 y 702 y a la resistencia de tipo pull-up 703 por intermedio de los conmutadores analogicos 696 y 697, respectivamente.
Los conmutadores analogicos 646, 647, 696 y 697 se hacen conductores cuando se realiza la comunicacion de canal DDC y se hacen abiertos cuando se realiza la comunicacion de red DLAN.
El mecanismo de reconocimiento de un aparato EH compatible utilizando el potencial de la lmea reservada 801 es basicamente el mismo que el aplicado en la primera configuracion, a modo de ejemplo, con la excepcion de que la resistencia 62 del dispositivo origen 601 es controlada por el inversor 620.
Cuando una entrada al inversor 620 es de nivel alto HIGH, la resistencia 621 funciona como una resistencia de tipo pull-down que proporciona un modo de 0 V desde el punto de vista del dispositivo de destino 602, como en el caso en donde esta conectado un aparato EH compatible.
En consecuencia, una senal SG623 que indica un resultado de identificacion de compatibilidad con EH del dispositivo de destino 602 se hace de nivel bajo LOW, de modo que los conmutadores analogicos 691 a 694 controlados por la senal SG623 se hacen abiertos, mientras que los conmutadores analogicos 696 y 697 controlados por una senal obtenida invirtiendo la senal SG623 que utiliza el inversor 695 se hacen conductores.
En consecuencia, el dispositivo de destino 602 introduce un modo operativo en el que la lmea SCL 803 y la lmea SDA 804 estan desconectadas del transceptor de red LAN y estan conectadas al transceptor de canal DDC.
Por otro lado, en el dispositivo origen 601, una entrada al inversor 620 es tambien entrada a la puerta logica NOR
5
10
15
20
25
30
35
40
45
50
55
60
65
640 de modo que la salida SG614 de la puerta logica NOR 640 se hace nivel bajo LOW.
Los conmutadores analogicos 641 a 644 controlados por la senal de entrada SG614 de la puerta logica NOR 640 se hacen abiertos, mientras que los conmutadores analogicos 646 y 647 controlados por una senal obtenida invirtiendo la senal SG614 utilizando el inversor 645 se hacen conductores.
En consecuencia, el dispositivo origen 601 introduce tambien un modo operativo en el que la lmea SCL 803 y la lmea SDA 804 estan desconectadas del transceptor de red LAN y estan conectadas al transceptor de canal DDC.
Por el contrario, cuando una entrada al inversor 620 es de nivel bajo LOW, cada uno del dispositivo origen 601 y del dispositivo de destino 602 introducen un modo operativo en el que la lmea SCL 803 y la lmea SDA 804 esta descontada del transceptor de canal DDC y estan conectadas al transceptor de red LAN.
Los circuitos 631 a 634 y los circuitos 681 a 683 utilizados para examinar la conexion que utiliza el potencial de polarizacion de corriente continua DC de la lmea HPD 802 tienen las mismas funciones que las de la primera configuracion a modo de ejemplo.
Es decir, ademas de realizar la comunicacion de red LAN anteriormente descrita, utilizando el nivel de polarizacion de corriente continua DC, la lmea HPD 802 envfa, al dispositivo origen 601, informacion que indica que el cable 803 esta conectado al dispositivo de destino 802.
Cuando el cable 803 esta conectado al dispositivo de destino 602, las resistencias 682 y 683 y las bobinas de inductancia 681 en el dispositivo de destino 602 aplican una polarizacion a la lmea HPD 802 por intermedio del terminal 822 de modo que la lmea HPD 802 sea polarizada a la tension aproximada de 4 V.
El dispositivo origen 601 extrae la polarizacion de corriente continua DC de la lmea HPD 802 utilizando el filtro de paso bajo constituido por la resistencia 632 y el condensador 633 y compara la polarizacion de corriente continua DC con el potencial de referencia Vref2 (p.e., 1.4 V) utilizando el comparador 634.
Si el cable 603 no esta conectado al dispositivo origen 602, el potencial del terminal 812 es inferior al potencial de referencia Vref2 debido a la resistencia de tipo pull-down 631. Sin embargo, si el cable 803 esta conectado al dispositivo origen 602, el potencial es superior al potencial de referencia Vref2.
Por lo tanto, una senal de salida SG613 del comparador 634 que sea de nivel alto HIGH indica que el cable 603 esta conectado al dispositivo de destino 602.
Por el contrario, la senal de salida SG613 del comparador 634 que sea de nivel bajo LOW indica que el cable 603 no esta conectado al dispositivo de destino 602.
Segun se describio con anterioridad, en conformidad con la segunda configuracion, a modo de ejemplo, en la interfaz que realiza la transmision de datos de datos de video y datos de audio, el intercambio y la autenticacion de informacion de dispositivos conectados, la comunicacion de datos de control de dispositivos y la comunicacion de red LAN utilizando un cable unico, la comunicacion de red LAN se realiza mediante una comunicacion unidireccional por intermedio de dos pares de lmeas de transmision diferenciales y un estado de conexion de la interfaz se notifica por el potencial de polarizacion de corriente continua DC de al menos una de las lmeas de transmision. Ademas, al menos dos lmeas de transmision se utilizan para la comunicacion de intercambio y autenticacion de informacion de dispositivos conectados en una manera multiplexada en el tiempo con la comunicacion de red LAN. En consecuencia, la multiplexacion en el tiempo en donde el tiempo durante el que la lmea SCL y la lmea SDA estan conectadas al circuito de comunicacion de red LAN esta separado del tiempo durante el que la lmea SCL y la lmea SDA estan conectadas al circuito de canal DDC que esta disponible. Esta division permite que se forme un circuito de comunicacion de red LAN con independencia de las especificaciones electricas definidas para el canal DDC y por lo tanto, puede realizarse una comunicacion de red LAN fiable a bajo coste.
Conviene senalar que, la resistencia 621 ilustrada en la Figura 20 puede proporcionarse en el cable EH 603 y no en el dispositivo origen EH 601. En tal caso, los terminales de la resistencia 621 estan conectados a la lmea reservada 801 y una lmea (una lmea de senal) conectada a la fuente de alimentacion de energfa electrica (el potencial de la fuente de alimentacion) de las lmeas proporcionadas en el cable EH 603.
Ademas, la resistencia de tipo pull-down 671 y la resistencia 683 ilustradas en la Figura 20 pueden proporcionarse en el cable EH 603 y no en el dispositivo de destino EH 602. En tal caso, los terminales de la resistencia de tipo pulldown 671 estan conectados a la lmea reservada 801 y una lmea (una lmea de masa) conectada a masa (el potencial de referencia) de las lmeas proporcionadas en el cable EH 603. Ademas, los terminales de la resistencia 683 estan conectados a la lmea HPD 802 y la lmea (la lmea de masa) conectada a masa (el potencial de referencia) de las lmeas proporcionadas en el cable EH 603.
Segun se describio con anterioridad, en la forma de realizacion ilustrada en las Figuras 2 a 17, de diecinueve polos
5
10
15
20
25
30
35
40
45
50
55
60
65
de HDMI, se utilizan las lmeas SDA y SCL como un primer par diferencial y las lmeas CEC y la lmea reservada se utilizan como un segundo par de modo que se realice una comunicacion en duplex completo en donde se efectua una comunicacion unidireccional en cada par.
Sin embargo, en SDA y SCL, la comunicacion se realiza en el modo de pull-up de 1.5 kQ para el nivel alto H y a una baja impedancia para el nivel bajo L. Ademas, en CEC, se realiza la comunicacion en el modo de pull-up de 27 kQ para el nivel alto H y a una baja impedancia para el nivel bajo L.
Si estas funciones se mantienen con el fin de mantener la compatibilidad con las HDMI existentes, la utilizacion compartida de una funcion de red LAN para comunicacion de datos a alta velocidad que requiere una adaptacion de impedancias en los extremos de terminacion de una lmea de transmision puede resultar diffcil de conseguir.
Por lo tanto, en la primera configuracion a modo de ejemplo, se realiza una comunicacion en duplex completo utilizando una comunicacion bidireccional de pares con el uso de un par diferencial de lmea HPD y lmea reservada sin necesidad de utilizar las lmeas SDA, SCL y CEC.
Puesto que HPD es una senal de indicador de nivel de corriente continua DC, la inyeccion de una senal de red LAN utilizando el acoplamiento de corriente alterna AC y la transmision de informacion de conexion de nivel de corriente continua DC puede realizarse al mismo tiempo. Una nueva funcion se proporciona a la lmea reservada de modo que ambas partes puedan reconocer mutuamente que el terminal tiene una funcion de red LAN utilizando un nivel de corriente continua DC y un metodo similar al de la lmea HPD.
En la segunda configuracion, a modo de ejemplo, se forman dos pares diferenciales utilizando las lmeas HPD, SDA, SCL y reservada. Se realiza una comunicacion unidireccional por cada uno de los pares de modo que se efectue una comunicacion en duplex completo de dos pares.
En HDMI, el transmisor sirve como un dispositivo maestro en todo momento y la temporizacion de la comunicacion del canal DDC utilizando las lmeas SDA y SCL se controla por el transmisor.
En esta realizacion, a modo de ejemplo, los conmutadores analogicos se utilizan de modo que, cuando el transmisor realice una comunicacion de canal DDC, las lmeas SDA y SCL esten conectadas al transceptor de canal DDC y cuando el transmisor no realice una comunicacion de canal DDC, las lmeas esten conectadas al transceptor de red LAN.
Estas senales de control de conmutacion se transmiten tambien al receptor utilizando un nivel de corriente continua DC de la lmea reservada. Operaciones de conmutacion similares se realizan en el lado del receptor.
Utilizando las configuraciones anteriormente descritas, una primera ventaja operativa puede proporcionarse en el sentido de que la comunicacion de las lmeas SCL, SDA y CEC no estan sujetas a interferencia por ruido de la comunicacion de red LAN y por lo tanto, una comunicacion del canal DDC y de CEC puede asegurarse en todo momento.
Lo que antecede tiene lugar, en la primera configuracion, a modo de ejemplo, porque una red LAN esta ffsicamente desconectada de estas lmeas y, en la segunda configuracion, a modo de ejemplo, una senal de red LAN esta desconectada de estas lmeas utilizando conmutadores durante la comunicacion de canal DDC.
Una segunda ventaja operativa se proporciona por cuanto que se realiza una comunicacion estable que tiene un amplio margen efectuando una comunicacion de red LAN con la utilizacion de las lmeas que tienen extremos de terminacion ideales a este respecto.
Lo que antecede es asf porque, en la primera configuracion a modo de ejemplo, una senal de red LAN se superpone en las lmeas HPD y reservada que transmiten solamente senal de nivel de corriente continua DC y por lo tanto, una impedancia de terminacion que tenga un valor ideal puede mantenerse en un margen de frecuencia suficientemente amplio necesario para la comunicacion de red LAN y en la segunda configuracion, a modo de ejemplo, los circuitos de terminacion de red LAN que no estan permitidos para utilizarse para la comunicacion de canal DDC estan conectados utilizando los conmutadores solamente durante la comunicacion de red LAN.
Las Figuras 21A a 21E son diagramas que ilustran las formas de onda de comunicacion bidireccional en el sistema de comunicaciones de las primera y segunda configuraciones a modo de ejemplo.
La Figura 21A ilustra la forma de onda de una senal transmitida desde un dispositivo EH de destino. La Figura 21B ilustra la forma de onda de una senal recibida por el dispositivo EH de destino. La Figura 21C ilustra la forma de onda de una senal que pasa a traves del cable. La Figura 21D ilustra la forma de onda de una senal recibida por un dispositivo EH origen. La Figura 21E ilustra la forma de onda de una senal transmitida desde el dispositivo EH origen.
Como puede deducirse de la Figura 21, en conformidad con las configuraciones a modo de ejemplo, se puede obtener una comunicacion bidireccional de calidad excelente.

Claims (9)

  1. 5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    55
    60
    65
    REIVINDICACIONES
    1. Un dispositivo de interfaz multimedia de alta definicion, HDMI, origen (401) para transmitir unidireccionalmente, a un dispositivo de la interfaz HDMI destino (402) utilizando una primera senal diferencial, por intermedio de un cable de HDMI (403), datos de elementos de imagen de una imagen no comprimida de una pantalla durante un periodo de video efectivo que representa un periodo desde una senal de sincronizacion vertical a la siguiente senal de sincronizacion vertical excluyendo los intervalos de borrado horizontal y un intervalo de borrado vertical, comprendiendo el dispositivo de HDMI origen (401):
    una unidad de transmision de senales (411) configurada para transmitir, al dispositivo de HDMI de destino (402) por intermedio de dicho cable de HDMI (403), una segunda senal diferencial que representa datos de transmision (SG411) diferentes de los datos de elementos de imagen por intermedio de lmeas de transmision diferenciales formadas a partir de un par constituido por la lmea de senal reservada (501) del cable de HDMI (403) y la lmea de senal HPD (502) del cable de HDMI (403);
    una unidad de recepcion de senales (415) conectada a la unidad de transmision de senales (411), recibiendo la unidad de recepcion de senales (415) una senal que incluye dicha segunda senal diferencial y una tercera senal diferencial transmitida desde el dispositivo de HDMI de destino (402) por intermedio de la lmea de senal reservada
    (501) y la lmea de senal HPD (502) y convirtiendo la unidad de recepcion de senales (415) dicha senal recibida en una senal de salida (SG412);
    un circuito restador (416) configurado para la sustraccion de los datos de transmision (SG411) de la unidad de transmision (411) a partir de la senal de salida (SG412) de la unidad de recepcion de senales (415), y
    una resistencia de terminacion (412) en un circuito que conecta la unidad de transmision de senales (411) a la unidad de recepcion de senales (415), estando la resistencia de terminacion electricamente conectada entre las lmeas reservada y de senal HPD (501, 502) del cable de HDMI (403);
    en donde:
    la unidad de transmision de senales (411) y la unidad de recepcion de senales (415) estan conectadas en paralelo a la resistencia de terminacion (412).
  2. 2. El dispositivo de HDMI origen segun la reivindicacion 1 que comprende, ademas:
    una unidad de deteccion de conexion de dispositivos configurada para detectar si el receptor (402) esta conectado, o no, al cable de HDMI (403), utilizando un potencial de polarizacion de corriente continua DC de la lmea de senal HPD (502).
  3. 3. El dispositivo de HDMI origen segun la reivindicacion 1 que comprende, ademas:
    un comparador (424) configurado para comparar un potencial de polarizacion de corriente continua DC de la lmea de senal reservada (501) con una tension de referencia predeterminada.
  4. 4. Un metodo de transmision para uso en un dispositivo de HDMI origen (401), en donde el dispositivo de HDMI origen (401) transmite unidireccionalmente, a un dispositivo de HDMI de destino (402) utilizando una primera senal diferencial, por intermedio de un cable de HDMI (403), datos de elementos de imagen de una imagen no comprimida de una pantalla durante un periodo de video efectivo que representa un periodo desde una senal de sincronizacion vertical a la siguiente senal de sincronizacion vertical excluyendo los intervalos de borrado horizontales y un intervalo de borrado vertical, comprendiendo dicho metodo las etapas de:
    transmitir por una unidad de transmision de senales (411), al dispositivo de HDMI de destino (402), por intermedio del cable de HDMI (403), una segunda senal diferencial que representa datos de transmision (SG411) diferentes de los datos de elementos de imagen por intermedio de lmeas de transmision diferenciales formadas a partir de un par constituido por la lmea de senal reservada (501) del cable de HDMI y la lmea de senal HPD (502) del cable de HDMI;
    recibir, por una unidad de recepcion de senales (415) conectada a la unidad de transmision de senales (411), una senal que comprende dicha segunda senal diferencial y una tercera senal diferencial (SG412) transmitida desde el dispositivo de HDMI de destino (402) por intermedio de la lmea de senal reservada (501) y la lmea de senal HPD
    (502) ;
    convertir, por la unidad de recepcion de senales (415), dicha senal recibida a una senal de salida (SG412);
    sustraer, por un circuito restador (416), los datos de transmision (SG411) de la unidad de transmision de senales (411) a partir de la senal de salida (SG412) de la unidad de recepcion de senales (415), y
    5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    55
    60
    65
    conectar por intermedio de una resistencia de terminacion (412) la unidad de transmision de senales (411) a la unidad de recepcion de senales (415); estando la resistencia de terminacion (412) electricamente conectada entre las lmeas de senales reservada y HPD (501, 502) del cable de HDMI;
    en donde:
    la unidad de transmision de senales (411) y la unidad de recepcion de senales (415) estan conectadas en paralelo a la resistencia de terminacion (412).
  5. 5. Un dispositivo de HDMI de destino (402) para la recepcion, utilizando una primera senal diferencial, por intermedio de un cable de HDMI (403), datos de elementos de imagen unidireccionalmente transmitidos desde un dispositivo de HDMI origen (401), siendo los datos de elementos de imagen datos procedentes de una imagen no comprimida de una pantalla durante un periodo de video efectivo que representa un periodo desde una senal de sincronizacion vertical a la siguiente senal de sincronizacion vertical excluyendo los intervalos de borrado horizontales y un intervalo de borrado vertical, comprendiendo el dispositivo de HDMI de destino (402):
    una unidad de transmision de senales (441) configurada para transmitir, al dispositivo de HDMI origen (401), una tercera senal diferencial que representa los datos de transmision (SG417) diferentes de los datos de elementos de imagen por intermedio de lmeas de transmision diferenciales (403) formadas a partir de un par constituido por la lmea de senal reservada (501) del cable de HDMI (403) y la lmea de senal HPD (502) del cable de HDMI (403);
    una unidad de recepcion de senales (445) conectada a la unidad de transmision de senales (441), recibiendo la unidad de recepcion de senales (445) una senal constituida por la tercera senal diferencial y una segunda senal diferencial transmitida desde el transmisor (401) por intermedio de la lmea de senal reservada (501) y la lmea de senal HPD (502) del cable de HDMI (403) y convirtiendo la unidad de recepcion de senales (445) dicha senal recibida a una senal de salida (SG418);
    un circuito restador (446) configurado para la sustraccion de los datos de transmision (SG417) de la unidad de transmision de senales (441) a partir de la senal de salida (SG418) de la unidad de recepcion de senales (445), y
    una resistencia de terminacion (442) en un circuito que conecta la unidad de transmision de senales (441) a la unidad de recepcion de senales (445), estando la resistencia de terminacion electricamente conectada entre las lmeas de senal reservada y HPD (501, 502) del cable de HDMI (403);
    en donde:
    la unidad de transmision de senales (441) y la unidad de recepcion de senales (445) estan conectadas en paralelo con la resistencia de terminacion (442).
  6. 6. El dispositivo de HDMI de destino segun la reivindicacion 5 que comprende, ademas:
    una unidad de notificacion de conexion de dispositivos configurada para notificar, utilizando un potencial de polarizacion de corriente continua DC de la lmea de senal HPD (502), al transmisor (401) informacion en cuanto a si el receptor (402) esta conectado, o no, por intermedio del cable de HDMI (403).
  7. 7. El dispositivo de HDMI de destino segun la reivindicacion 5, que comprende, ademas:
    un comparador configurado para comparar un potencial de polarizacion de corriente continua DC de la lmea de senal reservada (501) con una tension de referencia predeterminada.
  8. 8. El dispositivo de HDMI de destino segun la reivindicacion 5, en donde el receptor (402) tiene informacion respecto a un rendimiento operativo del dispositivo de HDMI de destino (402) a transmitirse al dispositivo de HDMI origen (401).
  9. 9. Un metodo de recepcion para uso en un dispositivo de HDMI de destino (402), recibiendo el dispositivo de HDMI de destino (402), con la utilizacion de una primera senal diferencial, por intermedio de un cable de HDMI (403), datos de elementos de imagen unidireccionalmente transmitidos desde un dispositivo de HDMI origen (401), siendo los datos de elementos de imagen procedentes de una imagen no comprimida de una pantalla durante un periodo de video efectivo que representa un periodo desde una senal de sincronizacion vertical a la siguiente senal de sincronizacion vertical excluyendo los intervalos de borrado horizontales y un intervalo de borrado vertical, comprendiendo dicho metodo las etapas de:
    transmitir, al dispositivo de HDMI origen (401), por intermedio de una unidad de transmision de senales (441), mediante el cable de HDMI (403), una tercera senal diferencial que representa los datos de transmision (SG417) diferentes de los datos de elementos de imagen por intermedio de lmeas de transmision diferenciales formadas a
    partir de un par constituido por la lmea de senal reservada (501) del cable de HDMI y la lmea de senal HPD (502) del cable de HDMI;
    recibir, por una unidad de recepcion de senales (445) conectada a la unidad de transmision de senales (441), una 5 senal que comprende dicha tercera senal diferencial y una segunda senal diferencial transmitida desde el transmisor (401) por intermedio de la lmea de senal reservada (501) y la lmea de senal HPD (502);
    convertir, por la unidad de recepcion de senales (445), dicha senal recibida a una senal de salida (SG418);
    10 sustraer los datos de transmision (SG417) de la unidad de transmision de senales (441) a partir de la senal de salida (SG418) de la unidad de recepcion de senales (445), y
    conectar, por intermedio de una resistencia de terminacion (442), la unidad de transmision de senales (441) a la unidad de recepcion de senales (445), estando la resistencia de terminacion (412) electricamente conectada entre 15 las lmeas de senales reservada y de HPD (501, 502) del cable de HDMI;
    en donde:
    la unidad de transmision de senales (441) y la unidad de recepcion de senales (445) estan conectadas en paralelo 20 con la resistencia de terminacion (442).
ES07831331.9T 2006-11-07 2007-11-07 Sistema de comunicación, dispositivo de transmisión, dispositivo de recepción, método de comunicación, programa y cable de comunicación Active ES2553887T3 (es)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2006301486 2006-11-07
JP2006301486 2006-11-07
JP2007050426 2007-02-28
JP2007050426 2007-02-28
PCT/JP2007/071600 WO2008056686A1 (en) 2006-11-07 2007-11-07 Communication system, transmitting device, receiving device, communication method, program and communication cable

Publications (1)

Publication Number Publication Date
ES2553887T3 true ES2553887T3 (es) 2015-12-14

Family

ID=39364500

Family Applications (1)

Application Number Title Priority Date Filing Date
ES07831331.9T Active ES2553887T3 (es) 2006-11-07 2007-11-07 Sistema de comunicación, dispositivo de transmisión, dispositivo de recepción, método de comunicación, programa y cable de comunicación

Country Status (12)

Country Link
US (8) US8456188B2 (es)
EP (2) EP2091252B1 (es)
JP (2) JP5218845B2 (es)
KR (2) KR101432846B1 (es)
CN (1) CN102111599B (es)
AU (1) AU2007318585A1 (es)
BR (1) BRPI0718563A2 (es)
CA (1) CA2668980A1 (es)
ES (1) ES2553887T3 (es)
RU (1) RU2414090C2 (es)
TW (3) TWI513264B (es)
WO (2) WO2008056686A1 (es)

Families Citing this family (72)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2427733A (en) * 2005-06-29 2007-01-03 Symbian Software Ltd Remote control
CN103533282B (zh) 2006-11-07 2017-01-04 索尼株式会社 发送设备、发送方法、接收设备以及接收方法
CN102065262B (zh) * 2006-11-07 2013-04-03 索尼株式会社 电子装置和控制信息接收方法
US8456188B2 (en) 2006-11-07 2013-06-04 Sony Corporation Electronic apparatus and cable device
JP5240492B2 (ja) * 2007-06-26 2013-07-17 ソニー株式会社 通信システム、および、通信方法
JP5240491B2 (ja) 2007-06-26 2013-07-17 ソニー株式会社 送信装置および受信装置
US8463881B1 (en) 2007-10-01 2013-06-11 Apple Inc. Bridging mechanism for peer-to-peer communication
JP5242111B2 (ja) * 2007-10-02 2013-07-24 株式会社ソニー・コンピュータエンタテインメント 送信装置、画像データ送信方法、受信装置および受信装置における画像表示方法
JP4434267B2 (ja) 2007-11-22 2010-03-17 ソニー株式会社 インターフェース回路
JP5358931B2 (ja) * 2007-11-28 2013-12-04 ソニー株式会社 送信装置及び受信装置
CN101466009B (zh) * 2007-12-17 2010-10-06 佛山普立华科技有限公司 电子设备及其音频/视频信号共用同一传输接口的方法
JP2009171351A (ja) * 2008-01-17 2009-07-30 Toshiba Corp データ伝送装置及びデータ伝送回路
US20110043707A1 (en) * 2008-03-27 2011-02-24 Pioneer Corporation Content transmitting device
US8253860B2 (en) * 2008-04-07 2012-08-28 Mediatek Inc. System, method and devices for HDMI transmission using a commonly supported media format
JP5338166B2 (ja) 2008-07-16 2013-11-13 ソニー株式会社 送信装置、立体画像データ送信方法、受信装置および立体画像データ受信方法
CN105704366B (zh) * 2009-01-30 2019-01-08 英特赛尔美国有限公司 混合格式媒体传输系统和方法
US8300114B2 (en) 2009-01-30 2012-10-30 Intersil Americas, Inc. Mixed format media transmission systems and methods
EP2419818A2 (en) * 2009-04-17 2012-02-22 St-Ericsson (Grenoble) SAS Enhanced power in hdmi systems
EP2506514B1 (en) 2009-04-30 2014-07-23 EqcoLogic NV Asymmetric full duplex communication including device power communication
JP5604827B2 (ja) * 2009-08-21 2014-10-15 ソニー株式会社 送信装置、受信装置、プログラム、及び通信システム
KR20110023441A (ko) * 2009-08-31 2011-03-08 삼성전자주식회사 이더넷 지원하는 디지털 인터페이스 시스템 및 그 케이블 연결 상태 표시 방법
KR101624904B1 (ko) 2009-11-09 2016-05-27 삼성전자주식회사 휴대용 단말기에서 디엔엘에이를 이용하여 멀티 사운드 채널 컨텐츠를 재생하기 위한 장치 및 방법
TWI469636B (zh) * 2009-12-02 2015-01-11 Novatek Microelectronics Corp 多媒體裝置及多媒體系統
JP5429552B2 (ja) * 2009-12-03 2014-02-26 ソニー株式会社 制御装置及び制御方法、並びに、制御システム
CN102714745B (zh) 2010-02-10 2015-06-17 松下电器产业株式会社 数字视频信号输出装置及显示装置、数字视频信号输出方法及接收方法
TWI419545B (zh) * 2010-03-05 2013-12-11 Aten Int Co Ltd 發送器、接收器及訊號延伸器系統
US8601173B2 (en) * 2010-06-30 2013-12-03 Silicon Image, Inc. Detection of cable connections for electronic devices
US9112310B2 (en) 2010-06-30 2015-08-18 Apple Inc. Spark gap for high-speed cable connectors
US8327536B2 (en) 2010-06-30 2012-12-11 Apple Inc. Method of manufacturing high-speed connector inserts and cables
JP5553695B2 (ja) 2010-06-30 2014-07-16 キヤノン株式会社 通信装置、及びその制御方法
JP5283787B1 (ja) 2010-06-30 2013-09-04 アップル インコーポレイテッド ケーブル内の配電
JP5598220B2 (ja) * 2010-09-30 2014-10-01 ソニー株式会社 送信装置、送信方法、受信装置、受信方法および送受信システム
JP5655562B2 (ja) * 2010-12-28 2015-01-21 ソニー株式会社 電子機器、電子機器の制御方法、送信装置および受信装置
US8966134B2 (en) 2011-02-23 2015-02-24 Apple Inc. Cross-over and bypass configurations for high-speed data transmission
US20130104182A1 (en) * 2011-04-12 2013-04-25 Jupiter Systems Method and Apparatus for Fast Data Delivery on a Digital Pixel Cable
JP2012222801A (ja) * 2011-04-14 2012-11-12 Funai Electric Co Ltd 電子機器
US9344669B2 (en) 2011-06-21 2016-05-17 Arris Enterprises, Inc. HDMI source/sink interoperable configuration determination process
CN103620519B (zh) * 2011-07-01 2017-06-09 索尼公司 电子设备、用于传输线缆的类别确定方法和传输线缆
JP2013046123A (ja) * 2011-08-23 2013-03-04 Sony Corp 信号変換装置、信号変換方法および端末装置
US8856744B2 (en) * 2011-08-31 2014-10-07 Nvidia Corporation HDMI-muxed debug cable methods and apparatuses
US8787571B2 (en) * 2011-10-19 2014-07-22 General Electric Company Wired communications systems with improved capacity and security
US9449500B2 (en) * 2012-08-08 2016-09-20 Universal Electronics Inc. System and method for optimized appliance control
CN102572352B (zh) * 2011-12-26 2014-12-10 中兴通讯股份有限公司 Hdmi复用方法、hdmi、以及带有hdmi的设备
JP5571243B2 (ja) 2011-12-27 2014-08-13 パナソニック株式会社 通信ケーブル
EP2665055A1 (en) * 2012-05-16 2013-11-20 Nxp B.V. Protection circuit for HDMI interface
JP5330574B1 (ja) * 2012-06-29 2013-10-30 株式会社東芝 伝送装置及び伝送方法
KR20140007698A (ko) * 2012-07-10 2014-01-20 삼성전자주식회사 Hdmi 신호 보정 방법, hdmi 신호 수신장치, hdmi 신호 전송장치 및 hdmi 신호 처리 시스템
TWI523531B (zh) * 2012-08-29 2016-02-21 瑞軒科技股份有限公司 訊號輸入控制系統與方法及其影音裝置
WO2014097500A1 (ja) 2012-12-17 2014-06-26 パナソニック株式会社 情報処理装置および制御方法
DE102013206723B4 (de) * 2013-04-15 2022-07-07 Marco Systemanalyse Und Entwicklung Gmbh Steuersystem
TWI556650B (zh) * 2014-02-25 2016-11-01 宏正自動科技股份有限公司 雙向傳輸裝置
JP2015162753A (ja) * 2014-02-26 2015-09-07 ソニー株式会社 回路、送受信機および通信システム
US9215491B1 (en) 2014-07-10 2015-12-15 Google Inc. Methods, systems, and media for controlling a bi-directional HDMI port
US10313720B2 (en) 2014-07-18 2019-06-04 Sony Corporation Insertion of metadata in an audio stream
US20160127771A1 (en) * 2014-10-30 2016-05-05 Broadcom Corporation System and method for transporting hd video over hdmi with a reduced link rate
US9934188B2 (en) * 2015-08-27 2018-04-03 Kabushiki Kaisha Toshiba Electronic device with connector for video signal interface
US10198232B2 (en) 2015-08-30 2019-02-05 EVA Automation, Inc. User interface based on system-state information
US10390080B2 (en) 2015-08-30 2019-08-20 EVA Automation, Inc. User interface based on device-state information
US10387095B2 (en) 2015-08-30 2019-08-20 EVA Automation, Inc. User interface based on system-state information
US10296275B2 (en) 2015-08-30 2019-05-21 EVA Automation, Inc. User interface based on device-state information
US10521177B2 (en) 2015-08-30 2019-12-31 EVA Automation, Inc. User interface based on system-state information
US10198231B2 (en) 2015-08-30 2019-02-05 EVA Automation, Inc. User interface based on system-state information
US10296276B2 (en) 2015-08-30 2019-05-21 EVA Automation, Inc. User interface based on device-state information
US10387094B2 (en) 2015-08-30 2019-08-20 EVA Automation, Inc. User interface based on device-state information
US10198230B2 (en) 2015-08-30 2019-02-05 EVA Automation, Inc. User interface based on device-state information
US10200737B2 (en) 2015-08-30 2019-02-05 EVA Automation, Inc. User interface based on device-state information
EP4270203A1 (en) * 2015-08-30 2023-11-01 B & W Group Ltd Determining device state using a state-detection circuit
US10452332B2 (en) 2015-08-30 2019-10-22 EVA Automation, Inc. User interface based on device-state information
KR102609515B1 (ko) * 2016-03-21 2023-12-04 삼성전자주식회사 커넥터 장치 및 이를 구비한 디스플레이 장치
JP7136125B2 (ja) * 2017-12-21 2022-09-13 ソニーグループ株式会社 送信制御装置、送信制御方法、受信制御装置、受信制御方法および信号伝送システム
US11146269B1 (en) 2018-02-05 2021-10-12 Rambus Inc. Low power cryogenic switch
JP7003079B2 (ja) 2019-03-14 2022-01-20 株式会社東芝 電子機器

Family Cites Families (83)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6275653U (es) * 1985-10-30 1987-05-14
US4697099A (en) * 1986-10-30 1987-09-29 International Business Machines Corporation Open line detector circuit
JP2660422B2 (ja) * 1988-05-31 1997-10-08 株式会社日立製作所 動作モード設定可能なlan間結合装置
JPH02206249A (ja) * 1989-02-06 1990-08-16 Sharp Corp ホームバスケーブルの検査装置
IT1229151B (it) * 1989-04-07 1991-07-22 Hesa Spa Dispositivo di allarme o di segnalazione il cui elemento sensore e' costituito da un cavo coassiale schermato polarizzato in corrente continua
JPH04245817A (ja) * 1991-01-31 1992-09-02 Fujitsu Ltd データ受信回路
JPH0750657A (ja) 1993-08-05 1995-02-21 Tokimec Inc 全二重伝送システム
JPH0823354A (ja) * 1994-07-06 1996-01-23 Hitachi Ltd 信号入出力装置
US5719856A (en) * 1995-04-07 1998-02-17 Motorola, Inc. Transmitter/receiver interface apparatus and method for a bi-directional transmission path
JPH09153886A (ja) * 1995-11-30 1997-06-10 Kenwood Corp シリアル通信回路
US6628303B1 (en) 1996-07-29 2003-09-30 Avid Technology, Inc. Graphical user interface for a motion video planning and editing system for a computer
JP2907279B2 (ja) 1996-11-26 1999-06-21 日本電気株式会社 ビデオ会議システムの音声配信方式
US6169475B1 (en) * 1998-03-30 2001-01-02 Xircom, Inc. System and method for active detection of connection to a network
JPH11338590A (ja) * 1998-05-25 1999-12-10 Fujitsu Takamisawa Component Ltd インジケータ付ターミネータ
GB2350039B (en) * 1999-03-17 2004-06-23 Adder Tech Ltd Computer signal transmission system
US6378025B1 (en) * 1999-03-22 2002-04-23 Adaptec, Inc. Automatic multi-mode termination
US6956826B1 (en) * 1999-07-07 2005-10-18 Serconet Ltd. Local area network for distributing data communication, sensing and control signals
JP3412688B2 (ja) 1999-08-18 2003-06-03 日本電気株式会社 伝送路間のブリッジシステム及び方法
US6320406B1 (en) * 1999-10-04 2001-11-20 Texas Instruments Incorporated Methods and apparatus for a terminated fail-safe circuit
US7574494B1 (en) * 1999-10-15 2009-08-11 Thomson Licensing User interface for a bi-directional communication system
MXPA02003710A (es) * 1999-10-15 2002-08-30 Thomson Licensing Sa Una interfase de usuario para un sistema de comunicacion bi-direccional.
JP2001320479A (ja) * 2000-05-10 2001-11-16 Nec Niigata Ltd 携帯電話機の接続装置及び接続方法、コンピュータ、並びに接続ケーブル
JP2002204272A (ja) 2000-12-28 2002-07-19 Matsushita Electric Ind Co Ltd 信号伝送装置および信号伝送システム
JP4245817B2 (ja) 2001-02-22 2009-04-02 アルパイン株式会社 車載用ナビゲーション装置
US7631064B1 (en) * 2001-04-13 2009-12-08 Sun Microsystems, Inc. Method and apparatus for determining interconnections of network devices
JP2002319855A (ja) * 2001-04-24 2002-10-31 Sony Corp 電子機器の出力信号制御回路
TW512232B (en) * 2001-05-08 2002-12-01 Prolific Technology Inc USB connection-detection circuitry and operation methods of the same
US7218635B2 (en) 2001-08-31 2007-05-15 Stmicroelectronics, Inc. Apparatus and method for indexing MPEG video data to perform special mode playback in a digital video recorder and indexed signal associated therewith
US7558326B1 (en) 2001-09-12 2009-07-07 Silicon Image, Inc. Method and apparatus for sending auxiliary data on a TMDS-like link
JP3745279B2 (ja) 2002-01-16 2006-02-15 日本航空電子工業株式会社 Dvi光延長ケーブル接続および外部電源入力確認システム
US8605623B2 (en) * 2002-05-31 2013-12-10 Koninklijke Philips N.V. Determining and configuring a communication path in a network
JP2004005283A (ja) * 2002-06-03 2004-01-08 Matsushita Electric Ind Co Ltd Usbホスト/デバイス接続機構
JP3942986B2 (ja) * 2002-08-09 2007-07-11 Necディスプレイソリューションズ株式会社 表示装置、表示システム及びケーブル
JP2004254027A (ja) 2003-02-19 2004-09-09 Toshiba Corp サーバ装置、鍵管理装置、暗号通信方法及びプログラム
US6891378B2 (en) * 2003-03-25 2005-05-10 Midtronics, Inc. Electronic battery tester
US7068686B2 (en) * 2003-05-01 2006-06-27 Genesis Microchip Inc. Method and apparatus for efficient transmission of multimedia data packets
JP2004356752A (ja) 2003-05-27 2004-12-16 Sony Corp 撮像装置、撮像システム
JP2005018312A (ja) 2003-06-25 2005-01-20 Sony Corp 信号伝送装置および方法、ならびに情報機器
JP2005051558A (ja) * 2003-07-29 2005-02-24 Matsushita Electric Ind Co Ltd 送信装置、受信装置、及び送受信システム
JP2005057714A (ja) 2003-07-31 2005-03-03 Toshiba Corp 送信機器及び送信方法
JP4448315B2 (ja) 2003-11-10 2010-04-07 富士通株式会社 燃料電池を備えた携帯端末装置用クレイドル及び携帯端末システム
US7562379B2 (en) * 2003-12-22 2009-07-14 Sony Corporation Method and system for wireless digital multimedia presentation
JP4463767B2 (ja) 2003-12-26 2010-05-19 パナソニック株式会社 制御信号受信装置
BRPI0506994A (pt) * 2004-01-22 2007-07-03 Pfizer derivados de triazol que inibem a atividade antagonista da vasopressina
US7269673B2 (en) * 2004-02-18 2007-09-11 Silicon Image, Inc. Cable with circuitry for asserting stored cable data or other information to an external device or user
US7502411B2 (en) * 2004-03-05 2009-03-10 Silicon Image, Inc. Method and circuit for adaptive equalization of multiple signals in response to a control signal generated from one of the equalized signals
JP2005284672A (ja) * 2004-03-29 2005-10-13 Kawasaki Microelectronics Kk 通信装置
JP4357356B2 (ja) * 2004-05-10 2009-11-04 株式会社東芝 映像信号受信装置及び映像信号受信方法
US7647614B2 (en) * 2004-06-07 2010-01-12 Sling Media, Inc. Fast-start streaming and buffering of streaming content for personal media player
JP2006019948A (ja) 2004-06-30 2006-01-19 Toshiba Corp 映像信号出力機器
JP3962735B2 (ja) * 2004-09-07 2007-08-22 Tdk株式会社 信号伝送回路、電子機器、ケーブル、及びコネクタ
JP2006107292A (ja) * 2004-10-07 2006-04-20 Sharp Corp データ送信器、通信端末装置、データ通信システムおよびデータ通信方法
US20060089735A1 (en) 2004-10-21 2006-04-27 Atkinson Lee W Method and apparatus for configuring the audio outputs of an electronic device
JP4357406B2 (ja) 2004-11-12 2009-11-04 シャープ株式会社 通信システム
WO2006057324A1 (ja) 2004-11-25 2006-06-01 Matsushita Electric Industrial Co., Ltd. リピータ装置およびその制御方法
JP2006163585A (ja) 2004-12-03 2006-06-22 Fujitsu General Ltd 再生方法および装置
US20060209880A1 (en) * 2004-12-10 2006-09-21 Mediatek Incorporation Method of audio data transmission and system thereof
JP2005135433A (ja) 2004-12-13 2005-05-26 Fujitsu Ltd 鍵認証方法
JP2006186580A (ja) 2004-12-27 2006-07-13 Toshiba Corp 再生装置およびデコード制御方法
JP4660184B2 (ja) * 2004-12-27 2011-03-30 株式会社東芝 信号中継装置及び信号中継方法
JP2006191161A (ja) 2004-12-28 2006-07-20 Sony Corp 光伝送システム
JP2006203800A (ja) 2005-01-24 2006-08-03 Sumitomo Electric Ind Ltd 通信方法、通信システム及び通信装置
JP2006245949A (ja) 2005-03-02 2006-09-14 Fuji Xerox Co Ltd 画像形成装置
US20060209892A1 (en) * 2005-03-15 2006-09-21 Radiospire Networks, Inc. System, method and apparatus for wirelessly providing a display data channel between a generalized content source and a generalized content sink
JP2006295822A (ja) 2005-04-14 2006-10-26 Toshiba Corp 放送受信装置及び放送受信方法
EP1891807A2 (en) 2005-04-19 2008-02-27 Panasonic Avionics Corporation System and method for presenting high-quality video
JP3112392U (ja) * 2005-05-10 2005-08-11 船井電機株式会社 Hdtv
US7106235B1 (en) * 2005-05-31 2006-09-12 Semiconductor Co., Ltd. Active hybrid circuit for a full duplex channel
TWM289946U (en) * 2005-08-18 2006-04-21 Cwin Technology Inc Signal processing device
TWM289945U (en) * 2005-08-18 2006-04-21 Cwin Technology Inc Multiplexing switch device
US7259589B1 (en) * 2005-09-16 2007-08-21 Pericom Semiconductor Corp. Visual or multimedia interface bus switch with level-shifted ground and input protection against non-compliant transmission-minimized differential signaling (TMDS) transmitter
WO2007037379A1 (ja) 2005-09-30 2007-04-05 Matsushita Electric Industrial Co., Ltd. 無線伝送システム
WO2007049556A1 (ja) 2005-10-26 2007-05-03 Matsushita Electric Industrial Co., Ltd. 映像音声出力装置
JP4794983B2 (ja) 2005-10-31 2011-10-19 パナソニック株式会社 音声出力システムの制御方法及び音声出力システム
JP4575324B2 (ja) 2006-03-29 2010-11-04 株式会社東芝 Av装置及びその制御方法
US7540746B2 (en) * 2006-04-06 2009-06-02 Hewlett-Packard Development Company, L.P. Electrical encoding of cable types and configurations
JP4844230B2 (ja) 2006-05-16 2011-12-28 ソニー株式会社 通信システム、送信装置及び受信装置、通信方法、並びにプログラム
JP4172498B2 (ja) 2006-05-16 2008-10-29 ソニー株式会社 伝送システム、伝送方法、映像出力装置及び映像入力装置
US7861277B2 (en) * 2006-11-02 2010-12-28 Redmere Technology Ltd. High-speed cable with embedded power control
CN103533282B (zh) 2006-11-07 2017-01-04 索尼株式会社 发送设备、发送方法、接收设备以及接收方法
US8456188B2 (en) * 2006-11-07 2013-06-04 Sony Corporation Electronic apparatus and cable device
CN102065262B (zh) 2006-11-07 2013-04-03 索尼株式会社 电子装置和控制信息接收方法
JP5337370B2 (ja) * 2007-11-13 2013-11-06 ソニー エスパナ,エス.エー. 表示装置、表示装置における映像信号送信方法、送信装置および映像信号の送信方法

Also Published As

Publication number Publication date
WO2008056719A1 (en) 2008-05-15
EP2090955A4 (en) 2010-12-22
US20150181284A1 (en) 2015-06-25
EP2090955A1 (en) 2009-08-19
TW200830828A (en) 2008-07-16
US9013636B2 (en) 2015-04-21
WO2008056686A1 (en) 2008-05-15
JP5239867B2 (ja) 2013-07-17
US8243204B2 (en) 2012-08-14
TWI363548B (es) 2012-05-01
US8271698B2 (en) 2012-09-18
US20160021422A1 (en) 2016-01-21
US20100253841A1 (en) 2010-10-07
KR20090079879A (ko) 2009-07-22
US20100289530A1 (en) 2010-11-18
CN102111599A (zh) 2011-06-29
JP5218845B2 (ja) 2013-06-26
KR101333846B1 (ko) 2013-12-19
AU2007318585A1 (en) 2008-05-15
JPWO2008056719A1 (ja) 2010-02-25
EP2091252B1 (en) 2015-11-04
EP2091252A4 (en) 2011-03-09
US8456188B2 (en) 2013-06-04
CA2668980A1 (en) 2008-05-15
US20100118188A1 (en) 2010-05-13
US20120278832A1 (en) 2012-11-01
CN102111599B (zh) 2015-08-19
TW201415850A (zh) 2014-04-16
RU2009117330A (ru) 2010-11-20
US7936401B2 (en) 2011-05-03
US20110085473A1 (en) 2011-04-14
JPWO2008056686A1 (ja) 2010-02-25
KR20090084924A (ko) 2009-08-05
TWI513264B (zh) 2015-12-11
BRPI0718563A2 (pt) 2014-03-11
TWI423640B (zh) 2014-01-11
RU2414090C2 (ru) 2011-03-10
KR101432846B1 (ko) 2014-08-26
US20140325573A1 (en) 2014-10-30
EP2090955B1 (en) 2016-01-27
US9210465B2 (en) 2015-12-08
TW201212610A (en) 2012-03-16
US8860887B2 (en) 2014-10-14
EP2091252A1 (en) 2009-08-19

Similar Documents

Publication Publication Date Title
ES2553887T3 (es) Sistema de comunicación, dispositivo de transmisión, dispositivo de recepción, método de comunicación, programa y cable de comunicación
RU2451422C2 (ru) Система передачи данных, передатчик, приемник, способ передачи данных, программа и кабель для передачи данных
KR101394776B1 (ko) 송신 장치 및 통신 방법
CN101563921B (zh) 通信系统、发送器、接收器和通信方法
AU2011202956B2 (en) Communication system, transmitter, receiver, communication method, program and communication cable
AU2012201754B2 (en) Communication system, transmitting device, receiving device, communication method, program and communication cable