DE4426841A1 - Signalübertragungseinrichtung, Schaltungsblock und integrierte Schaltung für schnelle Signalübertragung - Google Patents
Signalübertragungseinrichtung, Schaltungsblock und integrierte Schaltung für schnelle SignalübertragungInfo
- Publication number
- DE4426841A1 DE4426841A1 DE4426841A DE4426841A DE4426841A1 DE 4426841 A1 DE4426841 A1 DE 4426841A1 DE 4426841 A DE4426841 A DE 4426841A DE 4426841 A DE4426841 A DE 4426841A DE 4426841 A1 DE4426841 A1 DE 4426841A1
- Authority
- DE
- Germany
- Prior art keywords
- transmission line
- circuit
- signal
- block
- impedance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0298—Arrangement for terminating transmission lines
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4072—Drivers or receivers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4086—Bus impedance matching, e.g. termination
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0278—Arrangements for impedance matching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/028—Arrangements specific to the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0292—Arrangements specific to the receiver end
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Power Engineering (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Dc Digital Transmission (AREA)
- Logic Circuits (AREA)
- Dram (AREA)
- Memory System (AREA)
- Small-Scale Networks (AREA)
Description
- (1) Die Sendeschaltung 21 gibt ein Signal mit logisch hohem Pegel aus.
- (2) 10 ns später als (1) wird die Sendeschaltung 21 in einen Zustand mit hoher Impedanz umgeschaltet. In diesem Zeitpunkt gibt die Sendeschaltung 24 ein Si gnal mit logisch hohem Pegel aus.
- (1) Definieren der Impedanz einer Übertragungsleitung einer zu montierenden Karte.
- (2) Definieren der Impedanz einer Übertragungsleitung auf einer Karte, an die eine Übertragungsleitung wie etwa ein Leitungsrahmen für eine zu entwerfende integrier te Schaltung angeschlossen werden soll. (Zunächst wird für jeden Leitungsrahmen eine Impedanz defi niert; wenn die Übertragungsleitung auf der Karte konstant ist, wird der Prozeß fortgesetzt.)
- (3) Der Übertragungsbus wird entsprechend der Impedanz der entworfenen Übertragungsleitung hergestellt und dann unter Verwendung beispielsweise einer Drahtkon taktierungstechnik an einen integrierten Schaltungs chip angeschlossen.
- (4) Anbringen der Übertragungsleitung am vorgesehenen Ort auf der Karte.
Claims (32)
eine Hauptübertragungsleitung (100), die durch Elemente (50, 51) abgeschlossen ist, wovon jedes einen Widerstandswert in der Nähe eines Impedanzwertes der Hauptübertragungsleitung (100) besitzt;
einen ersten Schaltungsblock (1), der an die Hauptübertragungsleitung (100) angeschlossen ist und eine Sendeschaltung (21) zum Senden eines Signals sowie eine erste blockinterne Übertragungsleitung (11) für die Über tragung des von der Sendeschaltung (21) ausgegebenen Signals an die Hauptübertragungsleitung (100) enthält, wobei die erste blockinterne Übertragungsleitung (11) mit einem Element (80) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtra hieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der ersten blockinternen Übertra gungsleitung (11) erhalten wird; und
wenigstens einen zweiten Schaltungsblock (2), der an die Hauptübertragungsleitung (100) angeschlossen ist und eine Empfangsschaltung (32) für den Empfang eines Signals sowie eine zweite blockinterne Übertragungslei tung (12) für die Übertragung eines von der Hauptübertra gungsleitung (100) eingegebenen Signals an die Empfangs schaltung (32) enthält, wobei die zweite blockinterne Übertragungsleitung (12) mit einem Element (81) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der zwei ten blockinternen Übertragungsleitung (12) erhalten wird.
eine Hauptplatine (180), auf der die Hauptüber tragungsleitung (240) ausgebildet ist;
eine erste Unterplatine (190), die an die Haupt platine (180) angeschlossen ist und die erste blockinter ne Übertragungsleitung (230) sowie die Sendeschaltung (152), die darauf montiert sind, enthält; und
eine zweite Unterplatine (191), die an die Haupt platine (180) angeschlossen ist und die zweite blockin terne Übertragungsleitung (231) sowie die Empfangsschal tung (153), die darauf montiert sind, enthält.
die Empfangsschaltung (32) eine differentielle Empfangsschaltung vom NMOS-Typ ist,
die Sendeschaltung (21) an die Leistungsversor gung und an Masse über ein Element mit Schaltfunktion angeschlossen ist und
der minimale Widerstandswert des die Schaltfunk tion besitzenden Elements 50 Ω oder weniger besitzt.
eine Hauptübertragungsleitung (100), die durch Elemente (50, 51) abgeschlossen ist, wovon jedes einen Widerstandswert besitzt, der im wesentlichen gleich einem Impedanzwert der Hauptübertragungsleitung (100) ist; und
einen ersten und einen zweiten Schaltungsblock (1, 2), die an die Hauptübertragungsleitung (100) ange schlossen sind, wobei jeder der Blöcke (1, 2) eine Sende schaltung (21, 22) zum Senden eines Signals, eine Emp fangsschaltung (31, 32) zum Empfangen eines Signals sowie eine blockinterne Übertragungsleitung (11, 12) zum Über tragen eines von der Hauptübertragungsleitung (100) ein gegebenen Signals an die Empfangsschaltung (31, 32) ent hält, wobei die blockinterne Übertragungsleitung (11, 12) ein Element (80, 81) enthält, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahie ren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der blockinternen Übertragungslei tung (11, 12) erhalten wird.
eine Hauptplatine (180), auf der die Hauptüber tragungsleitung (240) ausgebildet ist; und
eine erste und eine zweite Unterplatine (190, 191), die an die Hauptplatine (180) angeschlossen sind, wobei in jeder der Unterplatinen (190, 191) die blockin terne Übertragungsleitung (11, 12) als gedruckte Leiter bahn (230, 231) ausgebildet ist und die Sendeschaltung (21, 22) sowie die Empfangsschaltung (31, 32) den Unter platinen (190, 191) montiert sind.
eine Hauptübertragungsleitung (100), die durch Elemente (50, 51) abgeschlossen ist, wovon jedes einen Widerstandswert besitzt, der im wesentlichen gleich einem Impedanzwert der Hauptübertragungsleitung (100) ist;
einen ersten Schaltungsblock (1), der mit der Hauptübertragungsleitung (100) verbunden ist und eine erste blockinterne Übertragungsleitung (11) des ersten Schaltungsblocks (1), die mit einem Element (80) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der er sten blockinternen Übertragungsleitung (11) des ersten Schaltungsblocks (1) erhalten wird, und einen Sendeschal tungsblock (5) enthält, der aus einer Schaltung (21) zum Senden eines Signals und aus einer zweiten blockinternen Übertragungsleitung (41) des ersten Schaltungsblocks (1) aufgebaut ist, mit der das Signal übertragen wird, wobei die zweite blockinterne Übertragungsleitung (41) des ersten Schaltungsblocks (1) im wesentlichen die gleiche Impedanz wie die erste blockinterne Übertragungsleitung (11) des ersten Schaltungsblocks (1) besitzt;
einen zweiten Schaltungsblock (2), der mit der Hauptübertragungsleitung (100) verbunden ist und eine erste blockinterne Übertragungsleitung (11) des zweiten Schaltungsblocks (2), die mit einem Element (81) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der er sten blockinternen Übertragungsleitung (12) des zweiten Schaltungsblocks (2) erhalten wird, und einen Empfangs schaltungsblock (6) enthält, der aus einer Empfangsschal tung (32) zum Empfangen des Signals und aus einer zweiten blockinternen Übertragungsleitung (42) des zweiten Schal tungsblocks (2) aufgebaut ist, die das Signal von der ersten blockinternen Übertragungsleitung (12) des zweiten Schaltungsblocks (2) überträgt, wobei die zweite blockin terne Übertragungsleitung (42) des zweiten Schaltungs blocks (2) im wesentlichen die gleiche Impedanz wie die erste blockinterne Übertragungsleitung (12) des zweiten Schaltungsblocks (2) besitzt.
eine Hauptplatine (180), auf der die Hauptüber tragungsleitung (240) ausgebildet ist;
eine erste Unterplatine (190), die an die Haupt platine (180) angeschlossen ist und auf der die erste blockinterne Übertragungsleitung (230) des ersten Schal tungsblocks (1) auf einer gedruckten Schaltungskarte ausgebildet ist;
ein Gehäuse (152) mit einer integrierten Schal tung, das auf der gedruckten Schaltungskarte montiert werden soll, wobei das Gehäuse (152) die Sendeschaltung (21) und die blockinterne Übertragungsleitung (41) des ersten Schaltungsblocks (1) enthält, die das Signal von der Sendeschaltung (21) zu der als gehäuseinterne Leitung dienenden gedruckten Verdrahtung überträgt;
eine zweite Unterplatine (191), die an die Haupt platine (180) angeschlossen ist und auf der die zweite blockinterne Übertragungsleitung (231) des zweiten Schal tungsblocks (2) auf der gedruckten Schaltungskarte ausge bildet ist;
ein auf der zweiten Unterplatine (191) montiertes Gehäuse (153) mit einer integrierten Schaltung, wobei das Gehäuse (153) die Empfangsschaltung (32) sowie die auf der gedruckten Schaltungskarte gebildete zweite blockin terne Übertragungsleitung (42) des zweiten Schaltungs blocks (2) enthält.
eine Hauptübertragungsleitung (100), die durch ein oder zwei Elemente (51, 52) abgeschlossen ist, wovon jedes einen Widerstandswert besitzt, der im wesentlichen gleich dem Impedanzwert der Hauptübertragungsleitung (100) ist;
einen ersten und einen zweiten Schaltungsblock (1, 2), die an die Hauptübertragungsleitung (100) ange schlossen sind und jeweils eine erste blockinterne Über tragungsleitung (11, 12), die mit einem Element (80, 81) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impe danz der blockinternen Übertragungsleitung (11, 12) er halten wird, sowie eine Signalsende- und Signalempfangs schaltung enthalten, die ihrerseits eine Sendeschaltung (21, 22) zum Senden eines Signals, eine Empfangsschaltung (31, 32) zum Empfangen eines Signals und eine zweite blockinterne Übertragungsleitung (41, 42) zum Übertragen des von der Sendeschaltung (21, 22) ausgegebenen Signals zur Empfangsschaltung (31, 32), wobei die zweite blockin terne Übertragungsleitung (41, 42) im wesentlichen die gleiche Impedanz wie die erste blockinterne Übertragungs leitung (11, 12) besitzt.
eine Hauptplatine (180), auf der die Hauptüber tragungsleitung (240) ausgebildet ist;
eine erste und eine zweite Unterplatine (190, 191), die an die Hauptübertragungsleitung (240) ange schlossen sind und jeweils in Form von gedruckten Ver drahtungen (230, 231) erste blockinterne Übertragungslei tungen (11, 12) besitzen; und
ein auf der gedruckten Schaltungskarte montiertes Gehäuse (152, 153) mit einer integrierten Schaltung, das die Sendeschaltung (21, 22) und die Empfangsschaltung (31, 32) sowie die zweite blockinterne Übertragungslei tung (41, 42) als gehäuseinterne Leitung enthält.
eine Hauptübertragungsleitung (100), die durch Elemente (50, 51) abgeschlossen ist, deren Widerstands wert jeweils im wesentlichen gleich der Impedanz der Hauptübertragungsleitung (100) ist;
einen Schaltungsblock (1), der an die Hauptüber tragungsleitung (100) angeschlossen ist und eine Sende schaltung (21) zum Senden eines Signals zur Hauptübertra gungsleitung (100) enthält; und
eine blockinterne Übertragungsleitung (11), die das von der Sendeschaltung (21) ausgegebene Signal zur Hauptübertragungsleitung (100) überträgt und mit einem Element (80) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahie ren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der blockinternen Übertragungslei tung (11) erhalten wird.
eine Sendeschaltung (21) zum Senden eines Si gnals; und
eine blockinterne Übertragungsleitung (11), die das Signal zwischen der Sendeschaltung (21) und der Hauptübertragungsleitung (100) überträgt und mit einem Element (80) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahie ren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der blockinternen Übertragungslei tung (11) erhalten wird.
eine integrierte Schaltung (152), die eine Sende schaltung (21) zum Senden eines Signals enthält;
eine Substratleitung (230), die ein Signal zwi schen der integrierten Schaltung (152) und der Hauptüber tragungsleitung (240) überträgt und mit einem Element (210) versehen ist, dessen Widerstandswert im wesentli chen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (240) von der Impedanz der gedruckten Verdrahtung (230) erhalten wird; und
eine Karte (190), auf der die integrierte Schal tung (152) und die Substratleitung (230) montiert sind.
eine Hauptplatine (180), die eine Hauptübertra gungsleitung (240) enthält, die durch ein oder zwei Ele mente (220, 221) abgeschlossen ist, deren Widerstandswert jeweils im wesentlichen gleich der Impedanz der Haupt übertragungsleitung (240) ist;
zwei oder mehr Unterplatinen (190, 191, 192, 193), die mit der Hauptplatine (180) verbunden sind und darauf angebrachte Substratleitungen (230, 231, 232, 233) besitzen, wobei jede der gedruckten Verdrahtungen mit einem Element (210, 211, 212, 213) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptüber tragungsleitung (240) von der Impedanz einer Substratlei tung (230, 231, 232, 233) erhalten wird; und
integrierte Schaltungen (152, 153, 154, 155), die auf den Unterplatinen (190, 191, 192, 193) angebracht sind, mit den gedruckten Verdrahtungen (230, 231, 232, 233) verbunden sind und aus einem Satz von Schaltungen aufgebaut sind, die Signale senden und empfangen.
eine Sendeschaltung (21), die ein Signal sendet; und
eine gehäuseinterne Leitung (41), die ein von der Sendeschaltung (21) ausgegebenes Signal zur gedruckten Verdrahtung (230) überträgt, wobei die gehäuseinterne Leitung (41) im wesentlichen die gleiche Impedanz wie die gedruckte Verdrahtung (230) besitzt.
Entwerfen eines Leitungsrahmens (120, 121) oder einer gehäuseinternen Leitung (170, 171), dessen/deren Impedanz im wesentlichen gleich der Impedanz einer auf einem Substrat angebrachten Übertragungsleitung ist; und
Herstellen des Leitungsrahmens (120, 121) oder der gehäuseinternen Leitung (170, 171) in der Weise, daß sie den entworfenen Impedanzwert erhalten.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE4447755A DE4447755B4 (de) | 1993-12-28 | 1994-07-28 | Signalübertragungseinrichtung |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5334631A JP2882266B2 (ja) | 1993-12-28 | 1993-12-28 | 信号伝送装置及び回路ブロック |
JP05-334631 | 1993-12-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE4426841A1 true DE4426841A1 (de) | 1995-06-29 |
DE4426841B4 DE4426841B4 (de) | 2005-12-22 |
Family
ID=18279543
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE4447755A Expired - Lifetime DE4447755B4 (de) | 1993-12-28 | 1994-07-28 | Signalübertragungseinrichtung |
DE4426841A Expired - Lifetime DE4426841B4 (de) | 1993-12-28 | 1994-07-28 | Signalübertragungseinrichtung |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE4447755A Expired - Lifetime DE4447755B4 (de) | 1993-12-28 | 1994-07-28 | Signalübertragungseinrichtung |
Country Status (6)
Country | Link |
---|---|
US (14) | US5548226A (de) |
JP (1) | JP2882266B2 (de) |
KR (1) | KR970009693B1 (de) |
CN (6) | CN1076558C (de) |
DE (2) | DE4447755B4 (de) |
TW (2) | TW444447B (de) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19504877A1 (de) * | 1994-02-15 | 1995-08-17 | Hitachi Ltd | Signalübertragungsvorrichtung für schnelle Signalübertragung |
EP0805577A2 (de) * | 1996-04-30 | 1997-11-05 | Sun Microsystems, Inc. | Verfahren zur Verringerung von verdrahteten logischen ODER-Störungsimpulsen in einem Hochleistungsbusdesign |
DE10130156A1 (de) * | 2001-06-22 | 2003-01-23 | Infineon Technologies Ag | Verfahren und System zur bidirektionalen Signalübertragung |
Families Citing this family (72)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5408146A (en) * | 1992-01-31 | 1995-04-18 | Lsi Logic Corporation | High performance backplane driver circuit |
JP2882266B2 (ja) | 1993-12-28 | 1999-04-12 | 株式会社日立製作所 | 信号伝送装置及び回路ブロック |
US5668834A (en) * | 1993-12-28 | 1997-09-16 | Hitachi, Ltd. | Signal transmitting device suitable for fast signal transmission including an arrangement to reduce signal amplitude in a second stage transmission line |
US5955889A (en) | 1994-05-20 | 1999-09-21 | Fujitsu Limited | Electronic circuit apparatus for transmitting signals through a bus and semiconductor device for generating a predetermined stable voltage |
FR2726708B1 (fr) * | 1994-11-09 | 1997-01-31 | Peugeot | Dispositif d'adaptation d'une interface de ligne d'une station raccordee a un reseau de transmission d'informations multiplexees |
JP3407469B2 (ja) * | 1995-04-17 | 2003-05-19 | 株式会社日立製作所 | 情報処置装置 |
US5857118A (en) * | 1995-08-04 | 1999-01-05 | Apple Computer, Inc. | shared video display in a multiple processor computer system |
US5926032A (en) * | 1995-08-14 | 1999-07-20 | Compaq Computer Corporation | Accommodating components |
US6035407A (en) * | 1995-08-14 | 2000-03-07 | Compaq Computer Corporation | Accomodating components |
US5933623A (en) * | 1995-10-26 | 1999-08-03 | Hitachi, Ltd. | Synchronous data transfer system |
US5650757A (en) * | 1996-03-27 | 1997-07-22 | Hewlett-Packard Company | Impedance stepping for increasing the operating speed of computer backplane busses |
US6211703B1 (en) | 1996-06-07 | 2001-04-03 | Hitachi, Ltd. | Signal transmission system |
US6125419A (en) * | 1996-06-13 | 2000-09-26 | Hitachi, Ltd. | Bus system, printed circuit board, signal transmission line, series circuit and memory module |
JP3698828B2 (ja) * | 1996-08-29 | 2005-09-21 | 富士通株式会社 | 信号伝送システム、半導体装置モジュール、入力バッファ回路、及び半導体装置 |
JP3712476B2 (ja) * | 1996-10-02 | 2005-11-02 | 富士通株式会社 | 信号伝送システム及び半導体装置 |
KR100447217B1 (ko) * | 1997-05-10 | 2005-04-06 | 주식회사 하이닉스반도체 | 새로운배선시스템용신호전송및수신장치 |
US6323672B1 (en) | 1997-06-25 | 2001-11-27 | Sun Microsystems, Inc. | Apparatus for reducing reflections when using dynamic termination logic signaling |
US6265912B1 (en) | 1997-08-06 | 2001-07-24 | Nec Corporation | High-speed bus capable of effectively suppressing a noise on a bus line |
US6058444A (en) * | 1997-10-02 | 2000-05-02 | Micron Technology, Inc. | Self-terminating electrical socket |
US6142830A (en) * | 1998-03-06 | 2000-11-07 | Siemens Aktiengesellschaft | Signaling improvement using extended transmission lines on high speed DIMMS |
US6195395B1 (en) * | 1998-03-18 | 2001-02-27 | Intel Corporation | Multi-agent pseudo-differential signaling scheme |
US6510503B2 (en) * | 1998-07-27 | 2003-01-21 | Mosaid Technologies Incorporated | High bandwidth memory interface |
US6198307B1 (en) * | 1998-10-26 | 2001-03-06 | Rambus Inc. | Output driver circuit with well-controlled output impedance |
US6222389B1 (en) | 1999-03-25 | 2001-04-24 | International Business Machines Corporation | Assisted gunning transceiver logic (AGTL) bus driver |
JP3755338B2 (ja) * | 1999-05-13 | 2006-03-15 | 株式会社日立製作所 | 無反射分岐バスシステム |
US20070162248A1 (en) * | 1999-07-06 | 2007-07-12 | Hardin Larry C | Optical system for detecting intruders |
JP3621608B2 (ja) * | 1999-07-28 | 2005-02-16 | ケル株式会社 | マザーボード |
US6552564B1 (en) * | 1999-08-30 | 2003-04-22 | Micron Technology, Inc. | Technique to reduce reflections and ringing on CMOS interconnections |
US6621155B1 (en) * | 1999-12-23 | 2003-09-16 | Rambus Inc. | Integrated circuit device having stacked dies and impedance balanced transmission lines |
US6407609B1 (en) * | 2000-10-06 | 2002-06-18 | Agere Systems Guardian Corp. | Distortion precompensator and method of compensating for distortion in a transmission medium |
US6910089B2 (en) * | 2001-06-01 | 2005-06-21 | Hewlett-Packard Development Company, L.P. | Fault tolerant bus for highly available storage enclosure |
JP3571013B2 (ja) * | 2001-08-23 | 2004-09-29 | エルピーダメモリ株式会社 | 半導体装置、その駆動方法及びその設定方法 |
US6737926B2 (en) * | 2001-08-30 | 2004-05-18 | Micron Technology, Inc. | Method and apparatus for providing clock signals at different locations with minimal clock skew |
JP2004254155A (ja) * | 2003-02-21 | 2004-09-09 | Kanji Otsuka | 信号伝送装置および配線構造 |
JP4233360B2 (ja) * | 2003-03-07 | 2009-03-04 | 三菱電機株式会社 | 高速通信用プリント配線基板 |
US7599524B2 (en) * | 2003-04-04 | 2009-10-06 | Sarnoff Corporation | Method and apparatus for providing a robust object finder |
JP4162630B2 (ja) * | 2004-06-08 | 2008-10-08 | Tdk株式会社 | 信号伝送回路並びに同回路を備えた電子機器及びケーブル |
US7224595B2 (en) * | 2004-07-30 | 2007-05-29 | International Business Machines Corporation | 276-Pin buffered memory module with enhanced fault tolerance |
JP4387917B2 (ja) * | 2004-10-06 | 2009-12-24 | 矢崎総業株式会社 | 車両用通信装置 |
US7095250B1 (en) * | 2004-12-21 | 2006-08-22 | Analog Devices, Inc. | Single wire bus communication system with method for handling simultaneous responses from multiple clients |
ATE494584T1 (de) * | 2005-08-10 | 2011-01-15 | Koninkl Philips Electronics Nv | Verfahren zur bestimmung von kabelanschlusswiderständen in kommunikationsnetzwerken und entsprechendes kommunikationsnetzwerk |
JP2007081821A (ja) * | 2005-09-14 | 2007-03-29 | Toshiba Corp | 伝送線路装置とその終端処理方法 |
JPWO2007032079A1 (ja) * | 2005-09-15 | 2009-03-19 | 富士通株式会社 | 抵抗を用いたハイブリッド回路 |
JP4819639B2 (ja) * | 2005-10-12 | 2011-11-24 | キヤノン株式会社 | プリント回路板 |
US8213894B2 (en) * | 2005-12-29 | 2012-07-03 | Intel Corporation | Integrated circuit passive signal distribution |
CN101047404A (zh) * | 2006-03-31 | 2007-10-03 | 鸿富锦精密工业(深圳)有限公司 | 高速信号传输架构 |
JP4631825B2 (ja) * | 2006-07-31 | 2011-02-16 | 株式会社デンソー | 通信システム |
TW200921595A (en) * | 2007-11-14 | 2009-05-16 | Darfon Electronics Corp | Multi-lamp backlight apparatus |
KR100968419B1 (ko) * | 2008-06-30 | 2010-07-07 | 주식회사 하이닉스반도체 | 병렬 저항 회로 및 이를 포함하는 온 다이 터미네이션장치, 반도체 메모리 장치 |
US8390316B2 (en) * | 2008-09-09 | 2013-03-05 | Airmar Technology Corporation | Termination resistor scheme |
US7915912B2 (en) | 2008-09-24 | 2011-03-29 | Rambus Inc. | Signal lines with internal and external termination |
JP4692656B2 (ja) | 2009-02-27 | 2011-06-01 | 株式会社デンソー | 通信システム、及びノード |
JP5418208B2 (ja) | 2009-12-24 | 2014-02-19 | 株式会社デンソー | 通信信号処理装置及び通信装置 |
US8599155B2 (en) * | 2010-04-30 | 2013-12-03 | Microchip Technology Incorporated | Touch sense using time domain reflectometry |
US8415986B2 (en) * | 2010-12-28 | 2013-04-09 | Texas Instruments Incorporated | Voltage-mode driver with pre-emphasis |
WO2013171790A1 (en) * | 2012-05-16 | 2013-11-21 | Hitachi, Ltd. | Semiconductor device |
JP5694445B2 (ja) | 2012-08-03 | 2015-04-01 | アンリツ株式会社 | 差動信号伝送線路 |
CN103927286B (zh) * | 2013-01-16 | 2018-05-15 | 森富科技股份有限公司 | 降低反射讯号的内存结构 |
JP6091239B2 (ja) * | 2013-02-13 | 2017-03-08 | キヤノン株式会社 | プリント回路板、プリント配線板および電子機器 |
KR102412290B1 (ko) | 2014-09-24 | 2022-06-22 | 프린스톤 아이덴티티, 인크. | 생체측정 키를 이용한 모바일 장치에서의 무선 통신 장치 기능의 제어 |
JP2018506872A (ja) | 2014-12-03 | 2018-03-08 | プリンストン・アイデンティティー・インコーポレーテッド | モバイルデバイス生体アドオンのためのシステムおよび方法 |
CN204496889U (zh) * | 2015-04-07 | 2015-07-22 | 京东方科技集团股份有限公司 | 一种电路、显示基板以及显示装置 |
EP3403217A4 (de) | 2016-01-12 | 2019-08-21 | Princeton Identity, Inc. | Systeme und verfahren für biometrische analyse |
WO2017172695A1 (en) | 2016-03-31 | 2017-10-05 | Princeton Identity, Inc. | Systems and methods of biometric anaysis with adaptive trigger |
WO2017173228A1 (en) | 2016-03-31 | 2017-10-05 | Princeton Identity, Inc. | Biometric enrollment systems and methods |
WO2018187337A1 (en) | 2017-04-04 | 2018-10-11 | Princeton Identity, Inc. | Z-dimension user feedback biometric system |
CN107122322A (zh) * | 2017-05-05 | 2017-09-01 | 吉林瑞科汉斯电气股份有限公司 | 一种改进二线制rs‑485的通信方法 |
WO2019023032A1 (en) | 2017-07-26 | 2019-01-31 | Princeton Identity, Inc. | METHODS AND SYSTEMS FOR BIOMETRIC SECURITY |
CN109270369B (zh) * | 2018-09-10 | 2021-04-23 | 北京新能源汽车股份有限公司 | 一种电池管理系统的子板识别模组及编号处理方法 |
CN112467317B (zh) * | 2020-11-18 | 2021-11-23 | 上海微波技术研究所(中国电子科技集团公司第五十研究所) | 新型小型化低插损微波开关装置 |
JP2022088984A (ja) * | 2020-12-03 | 2022-06-15 | 株式会社日立製作所 | 制御装置 |
CN116782766A (zh) | 2021-01-04 | 2023-09-19 | 喷雾系统公司 | 农业工具吊杆调平控制器及方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3694665A (en) * | 1970-11-05 | 1972-09-26 | Sanders Associates Inc | Wired or circuit |
US3832575A (en) * | 1972-12-27 | 1974-08-27 | Ibm | Data bus transmission line termination circuit |
US4987318A (en) * | 1989-09-18 | 1991-01-22 | International Business Machines Corporation | High level clamp driver for wire-or buses |
US5003467A (en) * | 1987-05-01 | 1991-03-26 | Digital Equipment Corporation | Node adapted for backplane bus with default control |
US5019728A (en) * | 1990-09-10 | 1991-05-28 | Ncr Corporation | High speed CMOS backpanel transceiver |
US5046072A (en) * | 1989-03-14 | 1991-09-03 | Kabushiki Kaisha Toshiba | Signal distribution system |
US5227677A (en) * | 1992-06-10 | 1993-07-13 | International Business Machines Corporation | Zero power transmission line terminator |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2023503C3 (de) * | 1970-05-13 | 1980-04-17 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Anordnung zur Verminderung von Reflexionsstörungen innerhalb von Netzwerken zur Impulsübertragung |
JPS545929B2 (de) * | 1972-12-25 | 1979-03-23 | ||
JPS6026780B2 (ja) * | 1977-06-15 | 1985-06-25 | 三菱油化薬品株式会社 | 1−(4−イソプロピルチオフエニル)−2−アミノプロパン誘導体およびその製造法 |
JPS57120147A (en) | 1981-01-20 | 1982-07-27 | Nippon Telegr & Teleph Corp <Ntt> | Signal transmission system |
US4677321A (en) * | 1985-09-10 | 1987-06-30 | Harris Corporation | TTL compatible input buffer |
DE3675727D1 (de) * | 1985-09-23 | 1991-01-03 | Siemens Ag | Schaltungsanordnung zur echokompensation. |
US4744076A (en) * | 1986-08-06 | 1988-05-10 | E. I. Du Pont De Nemours And Company | Bus structure having constant electrical characteristics |
JPS6346009A (ja) * | 1986-08-13 | 1988-02-26 | Canon Inc | インピ−ダンス整合用抵抗内蔵ic装置 |
US4814981A (en) * | 1986-09-18 | 1989-03-21 | Digital Equipment Corporation | Cache invalidate protocol for digital data processing system |
JPH01502626A (ja) * | 1987-05-01 | 1989-09-07 | ディジタル イクイプメント コーポレーション | バックプレーンバス |
CN1020387C (zh) * | 1987-10-05 | 1993-04-28 | 中国科学院自动化所 | 通用接口总线与std总线的连接方法与线路 |
JPH01161944A (ja) | 1987-12-18 | 1989-06-26 | Nec Corp | パルス伝送回路 |
DE58909214D1 (de) | 1988-10-18 | 1995-06-08 | Ant Nachrichtentech | Buskoppelschaltung. |
GB8924229D0 (en) * | 1989-10-27 | 1989-12-13 | Bicc Plc | An improved circuit board |
JP2902016B2 (ja) * | 1989-11-21 | 1999-06-07 | 株式会社日立製作所 | 信号伝送方法および回路 |
JPH0498932A (ja) * | 1990-08-16 | 1992-03-31 | Nippondenso Co Ltd | 伝送用コネクタ |
JP3062225B2 (ja) * | 1990-08-18 | 2000-07-10 | 株式会社日立製作所 | 信号伝送方法及び回路 |
US5239214A (en) * | 1990-09-03 | 1993-08-24 | Matsushita Electric Industrial Co., Ltd. | Output circuit and data transfer device employing the same |
US5122064A (en) * | 1991-05-23 | 1992-06-16 | Amp Incorporated | Solderless surface-mount electrical connector |
US5274671A (en) | 1991-08-14 | 1993-12-28 | Hewlett Packard Company | Use of output impedance control to eliminate mastership change-over delays in a data communication network |
US5220211A (en) | 1991-10-28 | 1993-06-15 | International Business Machines Corporation | High speed bus transceiver with fault tolerant design for hot pluggable applications |
JPH05129924A (ja) * | 1991-10-31 | 1993-05-25 | Nec Corp | 半導体集積回路 |
US5355391A (en) | 1992-03-06 | 1994-10-11 | Rambus, Inc. | High speed bus system |
JPH05259942A (ja) * | 1992-03-09 | 1993-10-08 | Toshiba Corp | 送信システム |
US5296756A (en) * | 1993-02-08 | 1994-03-22 | Patel Hitesh N | Self adjusting CMOS transmission line driver |
JPH07131471A (ja) | 1993-03-19 | 1995-05-19 | Hitachi Ltd | 信号伝送方法と信号伝送回路及びそれを用いた情報処理システム |
JP3237968B2 (ja) | 1993-08-18 | 2001-12-10 | 富士通株式会社 | 半導体素子モジュール |
JP2882266B2 (ja) * | 1993-12-28 | 1999-04-12 | 株式会社日立製作所 | 信号伝送装置及び回路ブロック |
DE19523446A1 (de) * | 1995-06-28 | 1997-01-02 | Bayer Ag | Benzotriazole |
JP4249945B2 (ja) | 2002-06-04 | 2009-04-08 | 株式会社リコー | 電界効果トランジスタを用いた基準電圧源回路 |
-
1993
- 1993-12-28 JP JP5334631A patent/JP2882266B2/ja not_active Expired - Lifetime
-
1994
- 1994-06-30 US US08/269,352 patent/US5548226A/en not_active Expired - Lifetime
- 1994-07-19 TW TW086100719A patent/TW444447B/zh not_active IP Right Cessation
- 1994-07-19 TW TW083106590A patent/TW318299B/zh not_active IP Right Cessation
- 1994-07-28 DE DE4447755A patent/DE4447755B4/de not_active Expired - Lifetime
- 1994-07-28 DE DE4426841A patent/DE4426841B4/de not_active Expired - Lifetime
- 1994-07-28 KR KR1019940018428A patent/KR970009693B1/ko not_active IP Right Cessation
- 1994-07-29 CN CN94114924A patent/CN1076558C/zh not_active Expired - Lifetime
- 1994-07-29 CN CNB2006100943913A patent/CN100514317C/zh not_active Expired - Lifetime
- 1994-07-29 CN CNB2004100039741A patent/CN100422971C/zh not_active Expired - Lifetime
- 1994-07-29 CN CNA2004100397690A patent/CN1527212A/zh active Pending
- 1994-07-29 CN CN2006100943909A patent/CN101127024B/zh not_active Expired - Lifetime
-
1995
- 1995-06-07 US US08/476,576 patent/US5568063A/en not_active Expired - Lifetime
-
1996
- 1996-02-05 US US08/596,724 patent/US5627481A/en not_active Expired - Lifetime
- 1996-12-24 US US08/773,753 patent/US5818253A/en not_active Expired - Lifetime
-
1998
- 1998-05-26 US US09/084,017 patent/US6172517B1/en not_active Expired - Lifetime
-
2000
- 2000-11-21 US US09/716,251 patent/US6441639B1/en not_active Expired - Lifetime
-
2001
- 2001-06-27 US US09/891,322 patent/US6420900B2/en not_active Expired - Lifetime
- 2001-08-09 CN CNB011255501A patent/CN1193556C/zh not_active Expired - Lifetime
-
2002
- 2002-07-15 US US10/194,310 patent/US7372292B2/en not_active Expired - Fee Related
- 2002-09-12 US US10/241,477 patent/US6873179B2/en not_active Expired - Fee Related
-
2004
- 2004-11-17 US US10/989,279 patent/US7015717B2/en not_active Expired - Fee Related
-
2005
- 2005-02-04 US US11/049,663 patent/US7123048B2/en not_active Expired - Fee Related
-
2006
- 2006-09-20 US US11/523,558 patent/US7295034B2/en not_active Expired - Fee Related
-
2008
- 2008-05-07 US US12/116,541 patent/US7911224B2/en not_active Expired - Fee Related
-
2010
- 2010-07-27 US US12/844,048 patent/US8106677B2/en not_active Expired - Fee Related
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3694665A (en) * | 1970-11-05 | 1972-09-26 | Sanders Associates Inc | Wired or circuit |
US3832575A (en) * | 1972-12-27 | 1974-08-27 | Ibm | Data bus transmission line termination circuit |
US5003467A (en) * | 1987-05-01 | 1991-03-26 | Digital Equipment Corporation | Node adapted for backplane bus with default control |
US5046072A (en) * | 1989-03-14 | 1991-09-03 | Kabushiki Kaisha Toshiba | Signal distribution system |
US4987318A (en) * | 1989-09-18 | 1991-01-22 | International Business Machines Corporation | High level clamp driver for wire-or buses |
US5019728A (en) * | 1990-09-10 | 1991-05-28 | Ncr Corporation | High speed CMOS backpanel transceiver |
US5227677A (en) * | 1992-06-10 | 1993-07-13 | International Business Machines Corporation | Zero power transmission line terminator |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19504877A1 (de) * | 1994-02-15 | 1995-08-17 | Hitachi Ltd | Signalübertragungsvorrichtung für schnelle Signalübertragung |
EP0805577A2 (de) * | 1996-04-30 | 1997-11-05 | Sun Microsystems, Inc. | Verfahren zur Verringerung von verdrahteten logischen ODER-Störungsimpulsen in einem Hochleistungsbusdesign |
EP0805577A3 (de) * | 1996-04-30 | 2002-06-26 | Sun Microsystems, Inc. | Verfahren zur Verringerung von verdrahteten logischen ODER-Störungsimpulsen in einem Hochleistungsbusdesign |
DE10130156A1 (de) * | 2001-06-22 | 2003-01-23 | Infineon Technologies Ag | Verfahren und System zur bidirektionalen Signalübertragung |
US6794894B2 (en) | 2001-06-22 | 2004-09-21 | Infineon Technologies Ag | Method and system for bidirectional signal transmission |
DE10130156B4 (de) * | 2001-06-22 | 2013-08-08 | Qimonda Ag | Verfahren und System zur bidirektionalen Signalübertragung |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE4426841A1 (de) | Signalübertragungseinrichtung, Schaltungsblock und integrierte Schaltung für schnelle Signalübertragung | |
DE69412652T2 (de) | Übermittlung von logischen Signalen sehr niedriger Spannung zwischen CMOS-Chips für eine grosse Anzahl Hochgeschwindigkeitsausgangsleitungen mit jeweils grosser kapazitiver Last | |
DE69930314T2 (de) | On-chip abschluss | |
DE10201890B4 (de) | Schaltung und Verfahren zur Kompensation eines Hochfrequenzsignalverlustes auf einer Übertragungsleitung | |
DE69434903T2 (de) | Elektronisches System zum Abschluss von Busleitungen | |
DE3712178C2 (de) | ||
EP0275941B1 (de) | ECL-kompatible Eingangs-/Ausgangsschaltungen in CMOS-Technik | |
DE69602650T2 (de) | Treiberschaltung zur Schnittstellenbildung zwischen integrierten Schaltungen und Übertragungsleitungen | |
DE10101066A1 (de) | Treiberschaltung, Empfangsschaltung und Signalübertragungs-Bussystem | |
DE19637444C2 (de) | Eingabeschaltung | |
DE19712840A1 (de) | Schnittstellenschaltung und Verfahren zum Übertragen binärer logischer Signale mit reduzierter Verlustleistung | |
DE69515407T2 (de) | Ausgangspufferschaltung | |
DE19540647A1 (de) | Integrierte Halbleiterschaltungseinrichtung | |
DE69717893T2 (de) | Ausgangpufferschaltung | |
EP0953936B1 (de) | Datenträger sowohl für den kontaktlosen als auch den kontaktbehafteten Betrieb | |
DE19651548C2 (de) | CMOS-Ausgangsschaltung mit einer Ladevorspannungsschaltung | |
DE69725829T2 (de) | Halbleiterausgangpufferschaltung | |
DE19757959A1 (de) | Integrierte Halbleiterschaltungseinrichtung | |
DE3883160T2 (de) | Eingangs-/Ausgangs-Puffer für eine integrierte Schaltung. | |
DE10062728B4 (de) | Pegelumsetzerschaltung | |
DE19545904C2 (de) | Integrierte Schaltung mit programmierbarem Pad-Treiber | |
DE69312939T2 (de) | Integrierte Schaltung mit bidirektionnellem Anschlussstift | |
EP0823148B1 (de) | Gtl-ausgangsverstärker zum einkoppeln eines am eingang anliegenden eingangssignales in eine am ausgang anliegende übertragungsleitung | |
DE19811591C2 (de) | Taktsignal modellierende Schaltung mit negativer Verzögerung | |
DE69803911T2 (de) | Integrierte Schaltung mit anwendungsspezifischen Ausgangsanschlussstellen und Operationsverfahren |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8181 | Inventor (new situation) |
Free format text: TAKEKUMA, TOSHITSUGU, EBINA, JP KURIHARA, RYOICHI, HADANO, JP YAMAGIWA, AKIRA, HADANO, JP KASHIWAGI, KENJI, MINAMIASHIGARA, JP INOUE, MASAO, SAGAMIHARA, JP |
|
8172 | Supplementary division/partition in: |
Ref document number: 4447733 Country of ref document: DE |
|
Q171 | Divided out to: |
Ref document number: 4447733 Country of ref document: DE |
|
8172 | Supplementary division/partition in: |
Ref document number: 4447755 Country of ref document: DE |
|
Q171 | Divided out to: |
Ref document number: 4447755 Country of ref document: DE |
|
8172 | Supplementary division/partition in: |
Ref document number: 4447994 Country of ref document: DE Kind code of ref document: P |
|
Q171 | Divided out to: |
Ref document number: 4447994 Country of ref document: DE Kind code of ref document: P |
|
8364 | No opposition during term of opposition | ||
R082 | Change of representative |
Representative=s name: BEETZ & PARTNER PATENT- UND RECHTSANWAELTE, DE Representative=s name: BEETZ & PARTNER PATENT- UND RECHTSANWAELTE, 80538 |
|
R081 | Change of applicant/patentee |
Owner name: LG ELECTRONICS INC., KR Free format text: FORMER OWNER: HITACHI, LTD., TOKYO, JP Effective date: 20110812 |
|
R082 | Change of representative |
Representative=s name: VOSSIUS & PARTNER PATENTANWAELTE RECHTSANWAELT, DE Effective date: 20110812 |
|
R081 | Change of applicant/patentee |
Owner name: LG ELECTRONICS INC., KR Free format text: FORMER OWNER: HITACHI CONSUMER ELECTRONICS CO., LTD., TOKIO/TOKYO, JP Effective date: 20120209 |
|
R082 | Change of representative |
Representative=s name: VOSSIUS & PARTNER PATENTANWAELTE RECHTSANWAELT, DE Effective date: 20120209 |
|
R071 | Expiry of right | ||
R071 | Expiry of right |