TW444447B - Signal transmitting device, circuit block and integrated circuit suited to fast signal transmission - Google Patents

Signal transmitting device, circuit block and integrated circuit suited to fast signal transmission Download PDF

Info

Publication number
TW444447B
TW444447B TW086100719A TW86100719A TW444447B TW 444447 B TW444447 B TW 444447B TW 086100719 A TW086100719 A TW 086100719A TW 86100719 A TW86100719 A TW 86100719A TW 444447 B TW444447 B TW 444447B
Authority
TW
Taiwan
Prior art keywords
signal
transmission line
circuit
impedance
group
Prior art date
Application number
TW086100719A
Other languages
English (en)
Inventor
Toshitsugu Takekuma
Ryoichi Kurihara
Akira Yamagiwa
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TW444447B publication Critical patent/TW444447B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0298Arrangement for terminating transmission lines
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4086Bus impedance matching, e.g. termination
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0278Arrangements for impedance matching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Dc Digital Transmission (AREA)
  • Logic Circuits (AREA)
  • Small-Scale Networks (AREA)
  • Dram (AREA)
  • Memory System (AREA)

Description

^4444 7 A7 B7 五、發明説明(〗) 發明背景 - 本發明係有關用以傅送信號於諸如c P U及記憶裝置 或記億器I C等元件之間(例如,各由c Μ 0 S元件或 CMOS元件之功能組所構成之數位電路之間)之信號之 技術*且更明確言之,係有關用以快速傳送信號通過匯流 排之技術,其中,一主傳輸線具有多個元件連接於其上。 作爲迅速傅送信號於各由半導體積體電路所構成之數 位電路之間之一技術|有提出一種低幅度介面之技術,用 以播送具有信號幅度低至約1伏之信號。 作爲此一低幅度介面之一代表性實例,前此已提出一 GTL 〔射撃收發邐輯電路)介面或一CTT(中心分接 端)介面。此等低幅度介面詳細討論於日經電子, 1993年9月27日板,第269至290頁。 圖1顯示先行技藝之此種低幅度介面之安排,其中, 一主傳輸線具有多條支線。 經濟部中央標準局負工消費合作社印裂 (請先閲讀背面之注意事項再填寫本頁) 號碼1 0 0標示一傳輸線,由終端電源6 0及6 1及 終端電阻器5 0及5 1終接。傳輸線1 0 0連接至一驅動 電路組1及接受電路組2,3,及4。 傳輸線1 0 0具有阻抗5 0Ω。支線1 1至1 4各具 有阻抗5 0 Ω。終接電阻器5 0及5 1各具有阻抗5 0Ω 。終接電源6 0及6 1之電壓各爲0 . 5V。發送或驅動 電路2 1具有通電阻1 0Ω。 當驅動電路2 1在邏輯"高'輸出時,電路2 1作用 ,以連接傳輸線1 1至1伏電源(未顯示)•當驅動電路 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 444 44 7 A7 B7 五、發明説明(2 ) 2 1在邏輯"低"輸出時,電路2 1作用,以連接傳輸線 至地,即0伏電源(未顯示)。號碼3 2至3 4標示接受 電路,分別包含於一接受電路組中。接受電路比較所接受 之信威及參考電壓*以決定所接受之信號爲高或低 位準。在本安排中vref設定於〇 . 5V。 其次,說明當驅動電路2 1自低输出轉換至高輸出時 ,信號如何傅送至圖1中此匯流排上各點處。首先,當驅 動電路2 1在低輸出時,獲得傳輸匯流排1 0 〇之一電位 。此時,在傳輸線上點A處之電壓等於由終接電阻5 0及 5 1及發送電路2 1之通電阻除終接電源0 .5伏所獲得 之電壓。即是,該電壓如下獲得 0.5VX10Q / (l〇Q+50〇/2) = 0.14( V) 經濟部中央標準扃員工消費合作社印裝 ^n- ^^1 K el l> ^ t^— - -I ^^1 I -· (請先閲讀背面之注意事項再填寫本頁) 其次,當發送電路2 1自低輸出轉換至高輸出時,故 信號傳送至圖1之一點A,獲得傳輸線之電位如下。在發 送電路2 1之輸出轉換後,電源電壓即時由發送電路之通 電阻及傳輸線1 1之阻抗5 0 Ω除。故此,由如下獲得點 A處之電位升高: lVx5〇Q/x (5〇Ω+ΐ〇Ω) = 0.83( V) 原先電壓Ο . 14V及電壓升高之相加,即是, 0 . 9 7V等於在點A處之電位3 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公釐) -5 - 44444? A7 B7 五、發明説明(3 ) {請先閱讀背面之注意事項再填寫本頁) 當〇 . 83 V幅度之波形到達分支點B時所發生之電 位如下獲得。如自傳輸線1 1上來看傳輸線1 00,由於 傳輸線1 0 0分爲二,即左及右部,如自傳輸線1 1上觀 之,傳輸線1 0 0之實在阻抗變爲其阻抗5 0 Ω之一半, 即2 5Ω *另一方面,由於傳輸線1 1之阻抗爲5 0Ω, 阻抗之失配導致點B處之信號反射。 反射係數如下獲得。 〆 (5 0 Ω - 25Ω)/(50Ω + 25Ω) = 〇 · 33 此意爲0 . 8 3 V之信號幅度之三分之一傳送至點A,即 是,幅度0 . 2 8V之信號反射回至發送電路方面。留下 之幅度0 . 5 5V之信號發送至傳輸線1 〇 0,作爲第一 傅送波=故此,傳送之信號之電位等於0 . 5 5 V及原先 電位之和,即0 . 69V» 經濟部中夬標隼局負工消費合作社印製 當具有還回至發猞電路之〇.28V之幅度之信號到 達發送電路時,信號成鏡影反射,並再度到達點B。信號 之三分之二通過傳輸線1 0 0,而信號之其餘三分之一則 回至傳輸線1 1 。依據此行動,信號重覆往回於傳輸線 11上。每次信號波形到達點B時,波形之三分之二輸出 至傳輸線1 〇〇。由此作用,原在點A處之0 . 8 3V之 幅度逐塊分割傳送至傳輸線1 0 0。 通過點B並傳送至傳輸線1 0 0之0 . 6 9 V之信號 到達點C。在此點,在信號通過之前,二傳輸線各製成具 本纸張尺度適用中國國家標準(CNS ) A4規格(2丨0X 297公釐) -6 - 4444 7 A7 B7 五、發明説明(4 ) 有5 0 Ω之阻抗。故此,向前合成之阻抗2 5 Ω與傳輸線 (信號已通過其上)之5 0Ω之阻抗之失配引起信號反射 下 如. 數 係 射 反 Ω 5 2 I Ω ο 3 3 ο II Ω 5 2 + Ω ο 之位 V 電 5 先 5 原 •加 0 並 之’ 處} Β 3 點 \ 由 1 於 一 等 1 , 位 if 是 電 C 即 之 3 。 形 \ 位 波 2 電 之導之 C 互獲 點乘所 過度積 通幅乘. 號此 信於 (請先閱讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 Ο . 55VX2/3 + 0 14V = 0 . 50 (V) 相似之反射發生於點Ε或點G。在點Ε處之電位爲 0 . 3 8V,及在點G處之電位爲〇 . 30V。 此結果顯示於圖2Α至2C。圖2Α顯示進出於點C 上之信號,即是,往向點C之點Β上之信號,及自點C出 來之點D及點Ε之信號。爲清楚說明起見,亦顯示在點A 上之信號。同樣•圖2 B顯示進出點E之信號》圖2 C顯 示進出點G之信號。在圖2A至2 C中,號碼20 1標示 在圖1中點A處之信號波形。號碼2 0 2標示在點B處之 波形。號碼2 0 3標示在點C處之波形。號碼2 0 4標示 在點D處之波形。號碼2 0 5標示在點Ε處之波形。號碼 2 0 6標示在點F處之波形。號碼2 0 7標示在點G處之 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐)
^ 44 4 4 J .經濟部中央榇準局貞工消费合作社印製 Α7 Β7 五、發明説明(5 ) 波形《>號碼2 0 8標示在點Η處之波形。當信號下降時, 發生相同之情形。信號下降時之波形顯示於圖3 Α至3 C β在圖3中,號碼2 0 1至2 0 8分別標示圖1中所示之 點Α至點Η處之信號波形》 自上述之情形’知道使用普通信號傳送電路不能使點 Α上之來自驅動電路21之指示一高位準之第一信號在所 有接受電路組處均超過參考電壓Vref (在以上情形中爲 0.5V) ’以確定該信號係在高位準上。換言之,由於 在各點B,C ’ E ’及G處之大量反射,在A點處之第一 信號之原先高位準電壓衰減至非常低位準之電壓,致不超 過在接受器處之參考電壓»故此,即使發送單位 21指示一高位準,接受器32 ,33 ,及34並不能辨 認該第一信號爲高位準。最後,在重覆之信號後,在點B ’ C ’及D處之電壓位準將增加至非常接近點a處之位準 ,但在此之前,接受器不能認出此高位準。 在分支點C,E,或G處進入每一支線(如傳输線 11)之信號在該支線內一再反射。當反射之波形回至分 支點時,信號之三分之二進入傳輸線1 0 0。此引起傳輸 線100上波形失真。 如上述,在以上之先行技藝中,在每一分支點上發生 反射。由反射所引起之電位降相互重疊。信號電位之上升 受延遲於驅動電路之遠處β此導致不利之延遲時間增加, 從而阻止迅速傳輸信號。 而且,進入接受電路組中之信號在接受電路部份中被 本紙悵尺ϋ用中國國家&孪(CNS ) Α4規格(2ι7χ 297公釐)~"" ~ ~ 8 - (請先閱讀背面之注f項再填寫本頁) 訂 A7 B7 五、發明説明(6 ) 反射,然後進入傳輸線1 0 0,此亦導致不利之信號波形 失真,從而降低信號傳輸之可靠性" (請先閲讀背面之注意事項再填寫本頁) 爲加速信號傳輸,並減小線1 0 0上之信號幅度,以 上之先行技藝經安排,俾電源電壓爲1 V。在上述文件所 討論之電路中,爲在普通使用之3 . 3 V電源中達成IV 之幅度,驅動電路經安排,俾其通電阻具有1 〇 〇 Ω之特 定值,以達成小幅度。 然而,如該文件中所述之通電阻之特定值使具有約 1 Ο Ω之通電阻之多量供應之電晶體不能使用。換言之, 需要特殊設計之電晶體。 而且,訂定給發送電路2 1之此種較高之通電阻導致 增加驅動電路之功率消耗,從從增加整個不利之功率消耗 〇 經濟部中央標準局員工消費合作社印製 作爲有關本發明之已知之另一先行技藝裝置,可提出 發給唐納遜等之美專利4,922,449號》此美國利 發表一種技術,在具有多個電路組(包含驅動電路及接受 電路)及組間信號傳輸線(用以播送信號於各電路組之間 )之一電路線結構中|設置電阻器於電路組及組間信號傳 輸線之間。設置電阻器於其間之目的在降低由電源轉換操 作在信號碰撞時所出現之通過電流,即降低組間信號傳輸 匯流排上之信號幅度-電阻設定於2 Ο Ω至4 Ο Ω。此電 阻引起信號在電路組內之傳輸線及組間傳輸線間之一分支 點上反射。信號反射會抑制快速信號傳输之達成。即是’ 此技術並未依據組間信號傳输線及組內信號傳輸線間之阻 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) Α7 Β7 444447 五、發明説明(7 ) 抗關係來設定任一電阻。 - (請先閎讀背面之注意事項再填寫本頁} 而且J P — B — 5 4 — 5 9 2 9發表另一先行技藝之 安排,此在組間信號傳輸線及電路組內之信號傳輸線之間 設置一電阻器》在此先行技藝之安排中,僅在電路組之接 受電路側及組間信號傳輸線之間設置一電阻器,發送電路 及組間信號傳輸匯流排之間則無電阻器》與美專利 4,922,4 49同樣,當發送電路輸出之信號傳送於 組間信號匯流排上時,發生信號反射。與前述之安排同樣 ,此信號反射會抑制快速信號傳輸之達成。 發明概要 本發明之目的在提供一信號傳輸裝置,一電路組,及 一積體電路,其安排在克服以上缺點,抑制具有支線之傳 輸線上之信號電位下降,防止支線中之重覆反射1並保持 線上之信號幅度小,俾可迅速傳送信號。 經濟部中央標隼局I工消費合作社印製 爲達成該目的,在一較宜之模式,一信號傳輸裝〜置包 含一第一電路組,含有一驅動電路用以驅動信號,及一組 內傳輸線用以傳輸信號自驅動電路至電路組外:一第二電 路組,包含一接受電路用以接受信號,及一組內傳輸線用 以傳送欲輸入之信號至接受電路;及一組間傳輸線,用以 傳送信號於各電路組之間:其中,組間傳输線由一或二元 件終接,元件各具有一電阻等於或接近於組間傳輸線之特 定阻抗值》而且,電阻器8 0至8 3各具有電阻等於或接 近於由組內傳輸線之阻抗減組間傳輸線之阻抗之一半所獲 本紙張尺度適用中國國家標準(CNS ) Λ4規格(210X297公澄) " -10 - 經濟部中央標準局ΐ工消費合作社印裝 444447 B7 五、發明説明(8 ) 得之值。 - 同樣,在具有多個組且每組具有驅動電路及接受電路 二者之電路裝置中,組間傳輸線由一或元件終接,元件各 具有電阻等於或接近於組間傳輸線之特性阻抗。設有組內 傳輸線,具有電阻等於或接近於由組內傳輸線之阻抗減組 間傳輸線之特性阻抗之一半所獲得之值》 在具有長引線框之一電路包,諸如方平包(Q F P ) 或銷柵行列(P G A )使用於具有驅動或接受電路整合於 其上之一積體電路中之情形,組間傳輸線有終接,設有電 阻器,以匹配組間傳輸線及組內傳輸線間之阻抗,且引線 框之阻抗及組內傳輸線之阻抗相匹配。 依據本發明,由插入具有電阻接近於由支線之阻抗減 該線之阻抗之一半所獲得之值*則可防止支線內之重覆反 射,及由插入電阻及終接電阻分除之傳輸線之幅度衰減, 從而能迅速傳送信號。 在有大量之分支點存在於組間-傳輸線之情形,由於電 阻器之存在而引起電路,組間傳輸線不能直接看到分支線 (即傳輸線負荷電容及驅動及接受電路之電容之和)。此 可有效抑制線阻抗降低。而且,可抑制由於現插入所引起 之波形失真。 附圖簡述 圖1顯示普通單向傳輸線; 圖2 A至2 C爲曲線圖,顯示在使用普通傳輸線之情 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X 297公釐) (諳先閲绩背面之注意事項再填寫本頁) 訂 11 44444 7 A7 B7 五、發明説明(9 ) 形中所呈現之信號波形(前緣波形); . 圖3 A至3 C爲曲線圖,顯示在使用普通傳輸線之情 形中所呈現之信號波形(後緣波形); 圖4爲方塊圖,顯示本發明之一實施例1; 圖5爲電路圖,顯示驅動電路之一例; 圖6爲電路圖,顯示差壓接受電路之一例; 圖7A至7 C爲曲線圖,顯示本發明之實施例1中之 信號波形(前緣波形); , 圖8 A至8 C爲曲線圖,顯示本發明之實施例1中之 信號波形(後緣波形); 圖9爲曲線圖,顯示在使用普通傅输線之情形中,當 執行現插入時所發生之波形失真; 圖1 0爲曲線圖,顯示在使用本發明之實施例1之電 路之情形中,由於現插入所引起之波形失真; 圖1 1爲方塊圖,顯示本發明之一實施例2 ; 圖1 2至1 2 B爲曲線圖,顯示使用普通傳輸線轉換 發送電路時所發生之波形; 經濟部中央標準局員工消费合作社印製 (諳先閣讀背面之注意事頃再填寫未頁} 圖1 3 A至1 3 B爲曲線圖,顯示由實施例2之驅動 電路進行轉換操作之波形; 圖1 4爲方塊圖,顯示本發明之一實施例3 ; 圖1 5爲方塊圖,顯示實施例3之一修改; 圖1 6A至1 6 C爲曲線圖,顯示本發明之實施例3 之電路之情形中所發生之信號波形(前緣波形); 圖1 7A至1 7 C爲曲線圖,顯示本發明之實施例3 本紙張乂度適用中國國家橾準(CNS ) A4規格(2丨0X 297公煃) — ~—— ^44 4 4 y 經濟部中央標华局員工消费合作社印製 A7 B7 五、發明説明(10 ) 之電路之情形中所發生之信號波形(後緣波形)_ ; 圖1 8A至1 8 C爲曲線圖,顯示在改變本發明之實 施例1之傳輸線之阻抗之情形中所發生之信號波形(前緣 波形); 圖1 9 A至1 9 C;g曲線圖,顯示在改變本發明之實 施例1之傳输線之阻抗之情形中所發生之信號波形(後緣 波形); 圖2 0爲電路圖,顯示本發明之實施例3之一安排, 其中使用一電容器來取代電阻器; 圖2 1爲電路圖,顯示本發明之實施例3之另一安排 ,其中使用一電容器來取代電阻器; 圖2 2 A至2 2 C爲曲線圖’顯τκ使用圖2 0中所示 之安排之情形中所發生之信號波形(前綠波形); 圖2 3 A至2 3, C爲曲線圖,顯示使用用圖2 0中所 示之安排之情形中所發生之信號波形(後緣波形); 圖2 4爲曲線圖*顯;ίκ圖4所之電路安排中所'發生 之信號波形; 圖2 5爲曲線圖,顯示圖4所示之電路安排中之電阻 器8 0至8 3具有較小之值之情形中所發生之信號波形; 圖2 6爲曲線圖,顯示圖4所示之電路安排中之電阻 器8 0至8 3具有較大之值之情形中所發生之信號波形; 圖2 7爲方塊圖,顯示本發明之一實施例4 ; 圖28爲斷面圖,顯示一QFP包; 圖2 9爲斷面圖,顯示一 PGA包;及 本紙張尺度適用Ί7國國家標準(CNS ) A4规格(210X 297公釐) (請先閔讀背面之注意事項再填寫本頁) 訂 -13 - 44444 ? A7 B7 五、發明説明(U ) 圓3 0顯示其上背有Q F P包之一裝置之例。 (請先閱讀背面之注意事項再填寫本頁) 較宜實施例之說明 參考附圖,詳細說明本發明之實施例β 圖4以基本方塊圖顯示應用本發明之單向傳輸線之第 —實施例。 在圖4中,號碼1標示一驅動電路組(單位)’具有 驅動電路2 1。號碼2至4標示接受電路組》•設有各別之 接受電路3 2至3 4。電路組分別包含電阻器8 0至8 3 ’及傳輸線1 1至1 4。一傳輸線1 00連接至電路組1 至4,及傳輸匯流排1 0 0之二端由竃阻器5 0及5 1終 接,各具有電阻等於或接近於傳輸線1 0 0之特性阻抗。 在圖4中,傳輸線1 0 0具有阻抗5 0Ω。支線1 1 至1 4各具有阻抗1, 0 0Ω >終接電阻器5 0及5 1各具 有電阻50Ω。終接電源60及61用以供應1.5V之 電壓。驅費Τ電路2 1具有通電阻爲1 0Ω。 經濟部中央標準局員工消費合作社印製 驅動電路21在驅動電路21保持高輸出時作用而連 接一傳输線至3V電源(諸如圖5中之6 2),或當驅動 電路2 1保持低輸出時連接傳輸線至地電位(諸如圖5巾 之63)。在圖4中,號碼32至34標示接受電路。 電阻器8 0至8 3各界定具有電阻7 5 Ω 〇界胃電| 阻之方法以後述之。 注意在本實施例中,傳輸線1 0 0在二端處終接。然 而,如喜愛•亦可在一端僅由一電阻器終接。而且,本實 本紙張尺度適用中國國家標準< CNS ) A4規格(210X297公釐) ' ~~~~--- 4 44 44 7 A7 B7 五、發明説明(12 ) (請先閱讀背面之注意事項再填寫本頁} 施例設有三接受電路組,各具有一接受電路。然而,本發 明適用於包含至少一電路組(具有接受電路)之信號傳輸 裝置。 圖5顯示圖4之裝置中所用之發送或驅動電路21· 此驅動電路2 1爲一推挽式驅動電路,由一拉上電晶體 7 0及一拉下電晶體7 1構成。 圖5所示之拉上電晶體7 0爲一 N通道MO S場效電 晶體(NMOS)。電晶髖70之材料不限於NMOS。 例如,可使用P通道MOS場效電晶體(PMOS)來製 造電晶體7 0。 具有推挽式驅動電路之低幅度驅動電路詳細討論於曰 經電子文件中,前指爲先行技藝之裝置。然而,在此文件 中,驅動電路使用具有約1 0 0 Ω之高逋電阻之一電晶體 。反之,本發明使用具有約1 0 Ω之通電阻之一電晶體, 此現廣泛供應。本發明可使用普通之驅動電路,因爲本實 施例中所加之電阻器8 0至8 3之通電阻及約1 〇 Ω之電 晶體通電适之和接近先行技藝裝置之1 0 0 Ω之通電阻’ 經濟部中央標隼局員工消費合作社印策 數傳输匯流排100上之幅度約與先行技藝者之幅度相同 〇 例如,假設傳輸線1 0 〇之阻抗及終接電阻器爲5 0 Ω,支線之阻抗爲10 0Ω ’終接電源饋送1 5V之電 壓,及驅動電路之電源饋送3 V之電壓。由此等假設’在 指示使用具有通電阻1 〇 〇 Ω之電晶體之上述文件中所用 之傳輸線上之信號幅度成爲〇 . 6V ’該幅度大致等於圖 本纸張尺度適用中國國家標準(CNS ) A4規格(2丨〇X2y7公釐) -15 - 444447 Α7 Β7 五、發明説明(13 ) 4所示之傳輸線100之0.68V之幅度。- (請先閲讀背面之注意事項再填寫本頁) 由降低驅動電路21之通電阻自100Ω至10Ω, 則可降低驅動電路中之功率消耗。例如,在以上之情形中 ,安排使用通電阻爲1 0 0 Ω之先行技藝裝置消耗功率 1 4 . 4mw,而本發明則可大爲降低功率消耗至1 . 9 mw。而且|本實施例可使用具有通電阻1 〇 Ω或以上, 具體言之,約5 0 Ω之通電阻》此驅動電路可具有與以上 相同之效果。 - 經濟部中央標準局員工消f合作社印製 其次,圖4之接受電路之一例顯示於圖6,此接受電 路爲一差壓接受電路,用以根據輸入電壓是高於或低於參 考電壓,決定輸入信號爲邏輯高或低位準。此處所 用之參考電壓可在積體電路內產生=然而,如雜訊呈現於 積體電路內,或已自外部進入之雜訊使電源波動,則參考 電壓會隨之波動。故此,由外部饋送參考電壓較佳β而且 ,接受電路宜爲NMO S式差壓接受電路,用以經由 NMO S之作用接受輸入·信號。如此式接受電路用作參考 電壓,則使用終接電源之電壓。故此,可接受在參考電壓 周圍1 V或以下之小幅度波形。 例如,在以下之情形下,接受電路上之幅度爲 0 . 68V。明確言之,如終接電阻器50 ,51之電阻 各爲50歐,匹配電阻器80,81 ,82 ,及83之電
阻各爲7 5歐,及驅動電路之通電阻爲1 〇歐,驅動電路 之電源電壓爲3V,及終接電源電壓爲1. 5V,則當驅 動電路在低輸出時每一接受電路上之電壓爲1 . 16V 本紙張尺度適用中國國家標準(CNS ) Λ4规格(210Χ297公釐) -16 - ^44-44 7 Α7 Β7 經濟部中央標準局—工消費合作社印製 五、發明説明(14 ) (=1 . 5V - (1. 5V-0) X (50Ω/2) / ( 500/2 + 75Q+10) =1 · 5-0 34) ’及 當驅動電路在高輸出時,每一接受電路上之電壓爲 1 . 84V( = 1 · 5V+C3-1 5) X (50/2 )/(50/2 + 7 5 + 10)=1.5 + 0.34)。 故此,在每一接受電路上之幅度爲0 . 6 8V ( = 1.84 — 1.16)。 在圖4中,僅說明一電路組之一接受電路3 2至3 4 ,作爲實例。然而,本發明不受接受電路數之限制。 在上述安排之信號傳輸電路中,電阻器8 0至8 3之 電阻各等於由組內傳輸線11之阻抗減線100之阻抗之 一半所獲得之一值。線1 0 0之阻抗需要減半,因爲來自 驅動電路組之信號在與匯流排1 0 0接觸之點B處分爲二 路》即是•以下表示式成立: ' R m = Z s — Z 〇 / 2 ( 1 ) 其中Z S表示傳输線1 1之阻抗,Z0表示線1 00之阻 抗,及Rm表示電阻器8 0之阻抗。 自此表示式可以明瞭,如自傳輸線1 1上觀之,電阻 器8 0及線1 0 0之總阻抗等於傅輸線1 1本身之阻抗。 如此可防止支線內重覆反射。 電阻器8 1至8 3可由相似之方式界定。如此,另一 組可具有與上述組1相同之作用。 (請先閲讀背面之注意事項再填寫本買) *-ιτ 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) 17 - 4 44-44 7 A7 B7 五、發明説明(15 ) 其次,說明由表示式(1 )所獲得之電阻器之作用, 以下參考圖4之電路圖,說明當驅動電路2 1自低輸出轉 換至高輸出時,發送至圖4之每一點上之波形。 (請先間請背面之注$項再填寫本頁) 首先,需獲得在驅動電路2 1饋送一低輸出時所發生 之傳輸線1 0 0之電位。使傳輸匯流排之電壓等於以終接 電阻器50及51 ,電阻器80,及驅動電路21之通電 阻除終接電源電壓1.5V所獲得之電壓。具體言之,當 驅動電路2 1提供一低輸出時,在傳输線上點B處之電壓 如下: 1.5VX (75Ω +1〇Ω )/(1〇Ω + 75Ω +25Ω ) = 1.16 (V) 在圖4之電路中,由驅動電路2 1所驅動之信號並不 反射於B點。故此,,整個信號傳送至傳輸線1 0 0。當驅 動電路之輸出自低轉換至高位準時,傳送至點B之信號之 電位等於由終接電阻器5 0及5 1,電阻器8 ·0,及驅動 電路2 1之通電阻除終接電源電壓1 . 5 V及驅動電路 經濟部中央橾準局員工消費合作杜印聚 2 1之電源電壓3 V所獲得之電壓《故此,當驅動電路 2 1提供高輸出時,B點處之信號電位如下獲得=
1.5V + (3V-1.5V)x 25Ω / (1〇Ω -f75〇 +25Ω ) = 1. 84V 即是,傳送至點B之信號之幅度爲: 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 18- 4 4 4 經濟部中央標準局貝工消費合作社印製 ____B7__五、發明説明(16 ·) 1.84V~l.i6V=〇.68V 當傳送至傳輸線100之Ο68V幅度之信號到達 點C時’雖50Ω之傳輸線,75Ω之電阻器,及10Q Ω之傳輸匯流排呈現於前方,但阻抗之先配引起反射,因 爲此二線之總阻抗38 · 9Ω不等於信號逋過之傳输線之 阻抗50Ω。互導係數爲:1—反射係數=1 一 1一( 50-38. 9)/(50 + 38. 9)=0. 875。 通過點C之信號之電位等於以互導係數0.875乘 點B寧之信號幅度〇.68V並加一原先電位於該乘積值 所獲得之值/即是,該信號電位爲: 0 .68x0.875 + 1 . 16V=1 .76V 同樣之反射發生於點E或點G。e或G點處之電位分別爲 1 · 6. 8 V 及 1 . 6 1 V » 此等結果顯示於圖7Α至7 C。圖7Α顯示進出點C 之信號波形|即是,進入點C之點Β處之信號波形|及自 點C出來之點D及Ε處之信號波形。同樣,圖7 Β顯示進 出點Ε之信號波形。圖7 C顯示進出點G之信號波形。在 圖7Α — 7 C中,號碼7 0 2表示在圖4中點Β處之信號 波形。號碼70 3表示在點C處之信號波形。號碼704 表示在點D處之信號波形。號碼7 0 5表示在點Ε處之信 號波形。號碼7 0 6表示在點F處之信號波形。號碼 {請先閱讀背面之注意事項再填寫本頁) 訂 本紙張尺度適用t國國家標準(CNS ) Λ4現格(210Χ297公釐) Α7 Β7 五、發明説明(17 ) 7 0 7表示在點G處之信號波形。號碼7 0 8表示在點Η 處之信號波形。當信號下降時,發生相同情形。此時之各 信號波形顯示於圖8Α至8 C。在圖8Α至8 C中,號碼 70 2至708表示自點Β至點Η之信號波形,如在圖4 中。 在使用本實施例中清楚說明之信號傳輸電路之情形, 應明瞭在每一分支點處之來自驅動電路21之指示高位準 之任一第一信號可超過參考電壓(以上情況中之1 * 5V )。故此,每一接受電路能辨認正送出中之高位準。 本發明之此作用由表示式(1 )所獲得之電阻器8 0 至8 3之電阻以及接近由表示式(1 )所獲得之電阻之任 一值充分引起。 此參考圖2 4至2 6加以說明。圖2 4顯示當圖4所 示之電路安排中之發送電路2 1不斷輸出一脉波波形時, 在圖4中點A,C,D,G,及Η處之波形在時間及電壓 間之關係在該電路安排中,組間傳輸線(主傳輸線) 經濟部中央標準局員工消費合作社印製 (讀先聞讀背面之注意事項再填寫本頁) 1 0 0具有阻抗5 0Ω,組內傳輸線1 1至1 4各具有阻 抗1 00Ω,終接電阻器50及5 1各具有電阻50Ω ’ 終接電源電壓爲1 . 65V,及電阻器80至83各具有 由表示式(1 )所獲得之電阻7 5Ω。 在圖2 4中,號碼7 0 1表示在點Α處之信號波形。 號碼7 0 3表示在點C處之信號波形。號碼7 0 4表示在 點D處之信號波形。號碼7 0 7表示在點G處之信號波形 。號碼7 0 8表示在點Η處之信號波形°甚難目視區分由 本紙浪尺度適用中國國家標準(CNS ) Λ4規格(2ΙΟΧ297公逄) -20 - 4 4444 7 at Β7 五、發明説明(18 ) 7 0 7所示之曲線及7 0 8所示之曲線,因爲二曲線相互 重疊。 另一方面’另一情形顯示於圖2 5。圖2 5顯示當電 阻器8 0至8 3之電阻各改變爲5 Ο Ω,以獲得較大幅度 時之波形》如在圖25中,號碼701 ,703,704 ,707,及708分別顯示在圖4中點A,C,D,G ,及Η處之波形》此處所用之電阻5 〇 ω僅爲由表示式( 1)所獲得之電阻75Ω之6 6%。如自圖g 5中可見, 可使用此等電阻值而無任何麻煩。 印組內線之阻抗爲7 5 Ω,則電阻器8 0.至8 3之電 阻可各個定於7 5 Ω,以保持信號幅度與圖2 4之值相同 β此情形之波形顯示於圖2 6。在此情形中,電阻器8. 0 至8 3之電阻各較表示式(1 )所獲得之5 0 Ω之電阻大 5 0%倍。關於此點,應注意如電阻器8 0至8 3之電阻 各對表示式(1 )所獲得之值上下移動約5 0%,則本申 請書之作用仍可達成。 而且,爲提高本發明之作用,宜設定電阻器8 0至 經濟部中央標準局員工消費合作社印製 (請先鬩讀背面之注意事項再填寫本頁) 8 3之電阻高於主傳輸線1 〇 〇之阻抗之一值。而且,當 傳輸線1 0 0具有許多支線時,來自驅動電路2 1之信號 不能超過參考電壓,即使通過本實施例中所用之信號傳送 電路之作用亦然。應付此缺點之一方法在實施例3中澄清 〇 在點C 1 Ε,及G上進入傳輸線1 2至1 4中之信號 成鏡影反射於對應之接受電路上,然後返回至分支點。由 本紙張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) -21 - 444447 A7 B7 五、發明説明(19 ) 於此電路保持阻抗適當匹配,故整個信.號—次傳送至傳輸 線1 0 0上,而不反射信號於分支點上。 (請先閱讀背面之注意事項再填寫本頁) 自此圖可見,插於本發明中之電阻器可大爲降低由反 射所引起之電位降*而且,此等電阻器使遠離驅動電路之 接受電路中之信號電位降可微不足道β 由插入具有預定電阻之一電阻器於電路組內之傳輸線 及組間傳輸線間之一接觸點附近,則可保持傳輸匯流排上 之信號幅度較小,並在高速上傳送信號。幅度小多少可由 改變傳輸線1 0 0及每一組內傳輸線之阻抗而自由設計" 例如,如發送電路2 1具有通電阻爲1 Ο Ω,假設組內傅 輸線具有阻抗100Ω,及傳輸線1〇〇具有阻抗25Ω ,則傳輸匯流排之信號幅度計算如下: 1 . 5VX12 · 5Ω/(12 . 5Ω + 87 . 5Ω + 10Ω) X2 = 0 34V,其中,電阻器80至83各 具有電阻爲8 7 . 5Ω '在此情形之波形顯示於圖1 8Α 至18C及19Α至19C。在此等圖中,號碼702至 經濟部中央標準局貝工消費合作社印製 瞭 阻,間線抑 明 之是之輸可 可 ο 即 5 傳, 圖 ο 。 至即此 此 1 用 1 ί 故 由 線作組容。 。 輸之路電 } 形 * 傳降電之和 波形制下 一中總 號波抑之每組之 信之有起及路容 之降具引 ο 電電 點下 3 所 ο 見之 Η 幅 8 容 1 看路 至小至電線接電 。 Β 及 ο 荷輸直受降 中度 8 負傳能接下 4 幅器之於不及之 圖小阻中器線動抗 在較電組阻輸驅阻 示有,路電傳及之 標具且電一 間容線 8 得而於入組電輸 ο 獲 由插則荷傳 7 抗由,負制 本紙張尺度適用中國國家標孪(CNS ) Λ4規格(210Χ297公釐) 22 - ^4444 7 A7 B7 五、發明説明(20 ) (請先鬩讀背面之注意事項再填寫本頁) 而且,在一新板加進使用中之傳輸匯流排或已裝之一 板拉出之情形,即是,如執行一所謂現插入行動,本發明 之信號傳送系統具有另一有利作用》例如,考慮充電至高 位準之一板插進接受低信號傳送之傳輸線中》在此情形, 由於板中電容之電位與傳輸線之電位不同,電流自板流至 傳輸線。電流傳送至傅输線。電流成失真之波形進一步傳 送至支線內之接受電路。如該波形失真上升至較參考電壓 爲高之電位,則接受電路認係傳送之高信號β且因而不適 當作用。 爲說明波形失真之作用,圖9顯示當普逋傳輸線中執 行現插入時所發生之波形,及圖1 0顯示當本發明所提供 之傳送電路中執行現插入時所發生之波形。如圖9及1 0 所示,本發明降低由現插入所引起之波形失真。 實施例2 以下說明實施例2,其中___,應用本發明於雙向傳輸線 α 娌濟部中央標準局員工消費合作社印製 圖1 1爲顯示第二實施例之基本方塊圖。電路組1至 4提供驅動電路2 1至24,接受電路3 1至3 4,電阻 器8 0至8 3,及傳輸線1 1至1 4。一傳输線1 00連 接至電路組1至4 ,並由電阻器50及5 1終接,各具有 電阻等於傳輸線1 0 0之特性阻抗值* 圖1 1顯示傳輸線在二端處由電阻器終接。然而,如 需要’該傳输匯流排可在一端處由一電阻器終接。而且, 本紙張尺度適用中國國家標準(CNS_Ya4規格(210X297公;f ) ' ^4444 7 A7 B7 五、發明説明(21 ) 圖1 1顯示四組。在實際上,本發明可應用於接有二或更 多組之任何傳輸線上。· {請先閲讀背面之注意事項再填寫本頁) 圖1 1中所示之電路組中所含之驅動電路2 1至2 4 及接受電路3 1至3 4之安排與參考圖5及6時所述者相 同。電阻器8 0至8 3之值可由圖4中所示之實施例1之' 方式界定。而且,假設電路組1工作而發送信號,則在點 A至Η上之信號波形與實施例1中者相同。 在具有實施例2中所示之一電路組中驅動電路及接受 電路之安排中,由使電阻等於或接近由前表示式(1 )所 獲得之電阻,則可降低驅動電路轉換所隨帶之等待時間·» 以後,在圖1 1所示之電路安排中,以下說明當驅動電路 轉換時所發生之信號波形之改變。 首先,驅動電路依以下程序轉換。 (1) 驅動電路21輸出一高信號。 (2) 在(1)後10ms ,驅動電路21轉換至高 阻抗狀態。此時,驅動電路2 1輸出一高信號。 經濟部中央標準局員工消費合作社印製 在驅動電路2 1轉換後,終接電位下降於驅動電路 2 1附近之傳輸線上之信號電位,直至來自驅動電略2 4 之高信號到達傳輸線之該部份爲止。下降之波形自此傳送 通過傳輸線而至各支線。 在無電阻器之普通傳輸線之情形中發生於各點上之下 降之波形顯示於圖1 2A及1 2 B,而在本發明之傳輸線 之各點上之下降之波形則顯示於圖1 3 A及1 3 B。此等 圖中之波形在電路組2中所含之接受電路3 2之輸入電路 本纸張尺度適用中國國家標準(CNS } Λ4规格(210Χ 297公釐) 24 - 444 4 4 A7 B7 五、發明説明(22 ) 上,鄰近具有驅動電路21之電路組1° - 自圖1 2A及1 2B可見,在普通傳輸線中,支線中 重覆反射之重疊之不利影響及由轉換驅動電路所引起之下 降之信號導致延遲接受電路讀岀輸入信號之時間’即較驅 動電路轉換之時間慢2 T d。T d表τκ一信號自傳输線之 一端傳送至另一端之時間。在此’ T d約爲6 m s。 另一方面,本發明之傳輸線在驅動電路轉換後及接受 電路讀出輸入信號之前,僅需一 T d之延遲*即是,本發 明能減少在驅動電路轉換後讀出輸入信號所需之等待時間 自2Td至一Td。 以上以高至高轉換之情形說明該實施例。此作用對所 有各種轉換,諸如低至低,低至高,高至低均係如此a而 且,此效果作用於任何組合上,而不受欲轉換之驅動電路 之影響》 實施例3 經濟部中央標準局員工消費合作社印製 (請先閎讀背面之注意事頃再填寫本頁) 以下說明第三實施例,此在有許多支線之情形中,在 支線之末端上有大電容之情形特別有效。圖1 4爲用以說 明本實施例之單向傳輸匯流排之一基本方塊圖。圖1 5爲 用以說明本實施例之雙向傳輸匯流排之一基本方塊圖。在 圖1 4中,一電路組1包含一驅動電路2 1 ,及電路組2 至4分別包含接受電路3 2至3 4。而且,電路組分別具 有電阻器80至8 3及傳輸線1 1至1 4 =在圖1 5中, 電路組1至4提供發送電路2 1至2 4,接受電路3 1至 本紙張尺度遥用中國國家標隼(CNS >八4規格(210X297公釐) -25 - ^44447 A 7 B7 五、發明説明(23 ) (請先閱讀背面之注意事項再填寫本頁) 34,電阻器80至83,及傳輸線11至14»在圖 14及15中,傳输線100連接至電路組1至4,並由 電阻器5 0及5 1終接,二電阻器各具有電阻等於傳輸線 1 0 0之特性阻抗值。 在圖1 4及1 5中,傳輸線在二端處由電阻器終接。 然而,如喜愛,傳輸線可在一端上由一電阻器終接。而且 ,在圖1 4及1 5中,電路組之數爲4 =在實際上,本發 明亦適用於僅設置二或更多之組。 < 偶言之,在此等圖中,號數9 0至9 3標示開關<*號 數至113標示電阻器。. 在本實施例中,參考圖1 4及1 5之基本方塊圖,說 明開關之作用及效果。本第三實施例之其他部份與實施例 1及2相同。故此,此等其他部份不在此處說明,以免重 凄。 如在支線之末端處之電容大1或如設有大量之支線, 則在傳嘴線之分支點處之信號電位之下降大至不可接受。 即使實施例1及2亦不能抑制此電位降 經濟部中央螵準局員工消費合作社印裝 例如,考慮實施例1所示之情況,即是,電路安排使 圖4中之傳輸線1 〇 〇具有阻抗爲5 0Ω,支線1 1至 1 4各具有阻抗爲1 〇 0Ω,終接電阻器5 0及5 1各具 有電阻爲50Ω,終接電源各具有電壓爲1 . 5V *電阻 器_8 0至83各具有電阻爲75Ω,發送電路21之通電 阻爲1 0Ω,驅動電路2 1在該電路2 1饋送一高信號時 作用而連接傳輸匯流排至一 3 V電源,及當該電路饋送一 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -26 - 444447 A7 __B7_^_ 五、發明説明(24 ) 低信號時作用而連接傳輸匯流排至地或〇 V電源。在此時 刻,如設有t或或多之支線,則來自發送電路2 1之指示 高位準之第一信號在第六分支點後不超過參考電壓( V ref ) « 爲克服此缺點,說明該第三實施例,作爲消除去由降 落之信號電位所引起之延遲時間。此由通過較之用以補償 在分支點上之信號電位降所需之電流量爲多之電流來達成 先參考圖1 4,當驅動電路2 1工作時,電路1中之 開關9 0閉合,以降低傳輸線1 0 0及組內信號傳輸線 1 1間之電阻。此可增加匯流排1 0 0上之信號幅度》在 圖1 5中之驅動電路2 1至2 4及其對應之開關9 0至 9 3工作時,情形亦如此。 例如,在終接電阻器5 0及5 1各具有5 0Ω之值, 匹配電阻器8 0至8 3各具有7 5Ω之值,發送電路2 1 至2 5各具有通電阻爲1 0Ω,及開關電阻器8 0至8 3 各具有1 0Ω之值之情形,由閉合開關9 0 ,傳輸線 經濟部中夬標準局員工消资合作社印製 (請先閱讀背面之注意事項再填寫本頁) 10 0及支線11間之電阻自75Ω降至8 - 8Ω,及傳 輸匯流排100上之幅度自0·68V增加至1.3V。 此導致消除去由分支點上之下降信號電位所引起之延遲時 間。 如信號在次週期中反向,爲在高速上轉移該信號,開 關受激發,較開始時間後0 . 3週期開斷,以輸出驅動電 路之信號。由此,使信號幅度可回至預定值,即是,一適 本紙張尺度適用令國國家標準(CNS ) Λ4規格(210X29?公釐) A7 B7 五、發明説明(25 ) 當小之幅度,俾能快速轉移β當然,如適當,該延遲可設 定於與0.3週期不同之值。 圖1 6Α至1 6 C及1 7Α至1 7 C用以說明本發明 之效果。此等圖中所示之波形係當驅動電路2 1由圖1 4 及15中所示之電路激發時所發生者。圖16Α至16C 顯示上升中之波形。圖1 7Α至1 7 C顯示下例中之波形 °在該例中,電阻器1 1 0至1 1 3之電阻設定於2 0Ω 上,各供此等波形之來到。 " 圖1 6Α及1 7Α顯示進出圖1 4中所示之點C之信 號波形,即是,在點Β上進行至點C之波形,自點C出來 之在點Β及Ε上之波形。同樣,圖16Β及17Β顯示進 出點Ε之信號波形。圖1 6 C及1 7 C顯示進出點G之信 號波形。號碼1 4 0 2表示在圖1 4中所示之點Β處之信 號波形。號碼1 4 0.3表示在點C處之信號波形。號碼 1 4 0 4表示在點D處之信號波形。號碼1 4 0 5表示在 點Ε處之信號波形。號碼1 4 0 6表示在點G處之信號波 形。號碼1 4 0 8表示在點Η處之信號波形》 經濟部中央標準局員工消費合作社印製 (請先聞讀背面之注意事項再填寫本頁) 開關之使用可增加傳輸線1 0 0上之信號幅度,並消 除由分支點上之降落之信號電位所引起之延遲時間。如上 述,開關控制可在快速之速度上轉移小幅度之信號,即使 在具有大負荷容量及大量之支線之傳輸線中亦然》雖未繪 出開關控制器,但開關可由一控制單位控制,該控制單位 包含於電路組中,具有依普通開關技術所製之驅動電路。 取代電阻器1 1 0至1 1 3者,使用電容器可達成相 本紙張尺度適用中國國家標準(CNS ) /W規格(2I0X 297公釐) -28 - A7 B7 五、發明説明(26 ) {請先閱讀背面之注意事項再填寫本頁) 同之效果。安排使用電容器之實施例顯示於圖2 0及2 1 。圖2 0顯示與圖1 4中所示相同之安排,其中使用電容 器1 20來取代_阻器1 1 〇。圖2 1顯示與圖1 5中所 示相同之安排,其中使用電容器1 2 0至1 2 3來取代電 .阻器1 1 0至1 1 3_。電容器普通宜約爲數十微微法。 如電容器驅動側上之電位在來自發送電路之信號上改 變•則在傳輸線1 0 0上之電容器之電位亦依電荷貯存律 上升。故此,可獲得較之僅通過電阻器8 0至8 3之改變 幅度爲大之一幅度。 至於該等開關,宜閉合驅動電路工作中之單位所含之 開關,並開斷其他之開關。而且,在傳輸匯流排1 〇 〇上 之信號幅度經由電容器線之作用而增加,並在約數毫微秒 中經由終接電陧器5 0及5 1之作用而回至原先幅度。故 此,在驅動電路在工作之期間中,開關可保持閉合》 經濟部中央標準局員工消費合作社印製 圖22A至22C及23A至23C顯示當圖20之 電路組中之驅動電路2 1工作時,.在各點處之上升波形及 下降波形。在圖22A至22C及23A至23C中,圖 2 2 A及2 3 A顯示進出圖2 0之點C處之信號波形,即 是,在點B上欲進入點C之信號波形,及自點C出來之在 點D及E上之信號波形。同樣,圖2 2B及2 3 B顯示進 出點E之信號波形。圖2 2 C及2 3 C顯示進出點G之信 號波形。在此等圖中,號碼2 0 0 2標示在圖2 0之點B 處之信號波形。號碼2 ◦ 0 3標示在點C處之信號波形。 號碼2 0 0 4標示在點D處之信號波形。號碼2 0 0 5標 本紙張尺度逍用中國國家標準(CNS )八4規格(210 X 297公釐) 4 44 4 4 7 Α7 Β7 五、發明説明(27 ) 示在點E處之信號波形。號碼2 0 0 6標示在點F處之信 號波形。號碼2 0 0 7標τκ在點G處之信號波形。號碼 2 0 0 8標示在點Η處之信號波形。 如上述,傳輸線1 0 0上之信號幅度可經由電容器之 作用而提高,從而消除去由分支點上之下降之信號電位所 引起之延遲時間。 實施例4 - 圖2 7顯示一實施例,其中,驅動電路及接受電路整 合,俾一電路組間傳輸線經一傳輸匯流排(像積體電路之 引線)連接至一電路組內傳輸線。 在圖2 7中,號碼5標示一內電路組(一內單位,例 如一積體電路),此裝於一電路組1 (例如一板,其上裝 經濟部中央標準局員工消費合作社印敢 (請先閱讀背面之注意事項再填寫本頁) 一積體電路)上。號碼6至8標示內電路組,分別具有接 受電路3 2至3 4,內電路組分別裝於電路組2至4內。 電路組1至4分別具有電阻器8 0至8 3,及傳輸線1 1 至1 4及4 1至44 »傳輸線1 1至1 4設計具有與傳输 線4 1至4 4相同或幾乎相同之特性阻抗。而且,傳輸線 1 〇 〇具有電路組1至4連接於其上,並在二端處由電阻 器5 0及5 1終接,電阻器具有電阻等於或接近於傳輸線 1 0 0之特性阻抗。 且在本實施例中,傳輸線可在一端處由一電阻器終接 。所需之接受電路組數爲一或更多。 圖2 8顯示一 qfp (方平包)包之一節段。圖2 9 +本紙浪尺度適用中國國家標準(CNS ) Λ4規格(210Χ 297公旋) -30 - 444 4 4 Α7 Β7 五、發明説明(28 ) (請先鬩讀背面之注意事項再填寫本頁) 顯示一PGA (銷柵行列)包之一節段在圖28中,當 欲提供一驅動電路時,用作驅動電路之—晶方1 3 0工作 ’依次經結合線140,141及引線框120,121 輸出信號。當接受信號時,晶方1 3 0依次經由引線框 120,121及結合線140,141接受信號。在圖 2 9中,當提供驅動信號時,晶方1 3 1工作*依次經結 合線142 ’ 143,包中線圖案170 ,171 ,及I /〇銷160 ,161輸出信號。當接受信號時,晶方 13 1依次經I/O銷160 ,16 1 ,包中線圖案 17Q ’ 171 ,及結合線142,143接受信號^在 圖28及29中,引線框120,121 ,包中線圖案 170 ’ 171及I/O銷160,161需具有本發明 所述之特性阻抗匹配》 —般言之,板之特性阻抗常採用6 0至1 0 0 Ω之值 。故此,最宜之方法爲引線框120,121 ,及包中線 圖案1 7+0,1 71設計各具有在6 0至1 0 0Ω範圍中 之特性阻抗值》 Μ濟部中夬標隼局員工消费合作社印製 說明以上組成件如何相當於圖2 7所示之部份,發送 電路2 1及接受電路3 2至3 4相當於晶方1 3 0及 131 。傳輸線41至44相當於引線框120,121 ,包中線圖案170 ,171 ,及I/O銷160 , 1 6 1 。內電路組5至8相當於QF Ρ包及PGA包本身 。除圖2 8及2 9所示之包形狀外·任何包形狀均可採用 ,只要有大致相同之組成件整合即可。 本紙張尺度適用中國國家標準(CMS ) Α4規格(210Χ297公釐) 4 44 4 4 7 Α7 Β7 五、發明説明(29 ) (請先閱讀背面之注意事項再填寫本頁) 圖3 0顯示一模型,其上安裝圖2 8之QF P包。圖 3 0之模型之安排情形爲:四板1 9 0至1 9 3經由連接 線200至203裝於母板180上口作爲與圖27所示 相當之部份,傳輸線1 1至1 4相當於傳輸線2 3 0至 2 3 3 ,匹配電阻器8 0至8 3相當於匹配電阻器2 1 0 至2 1 3。電路組間傳輸線1 0 0相當於資料匯流排 240。終接電阻器50,51相當於終接電阻器220 ,221。而且,在圖30中,傳輸線230至233延 伸於該板之外層上。,另一方面,此等線可構製於內層上 。在圖3 0所示之安排中,安裝之板數並無限制。而且, 相似之電路可裝於僅一板上,無需母板。 依據本實施例,爲相互匹配阻抗,具有較大包裝電容 及電感之組成件(諸如邏輯L S I )較爲有效。 在本實施例中,.內電路組各僅具有一驅動電路或接受 電路。另一方面,與實施例2同樣,一內電路組可具有驅 動電路及接受電路二者。 經濟部中央標準局員工消費合作社印製 在諸如I C或L S I等積體電路或諸如記憶器等模組 之設計或製造方法上,本發明提供新觀念。先前,在設計 或製造此等裝置之過程中,欲安排之板上之傳輸線之阻抗 全未加以考慮。依據本發明,在設計或製造此等裝置之過 程中,採取以下新設計及製造方法: (Γ)界定欲安裝之板之傳輸線之阻抗。 (2 )界定欲安裝之板上之傳輸線之阻抗’諸如欲設 計之積體電路之引線框等傳輸線欲連接於該板上。(界定 本紙張尺度適用中國國家標準(CNS〉Λ4規格(21〇Χ297公釐) 32 - 44444 7 A7 B7 五、發明説明(30 ) 每一引線框上之阻抗。如板上之傳輸線不變’則遵照之。 ) (3 )依據所設計之傳輸阻抗製造傳输匯流排’然後 使用線結合法連接至積體電路晶方,例如。 (4 )安裝傳输線於板之正確位置。 根據此製造方法,可製出適於快速傳輸之積體電路或 信號傳送電路》 應明瞭上述安排僅爲例解本發明原理之應用。精於本 藝之人士可容易設計出具體表現本發明原理及在其精神及 範圍內之許多其他安排。 (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) Λ4規格(21 〇 X 297公釐) 33 -

Claims (1)

  1. A8 B8 CS D8 4 44 4 六、申請專利範園 (請先閱讀背面之注意事項再填寫本頁) 1 ·—種信號傳輸裝置包含一主傳輸線(.1 〇 0 ), 傳輸一信號,一第一信號驅動電路(21),用以驅動一 信號,一第一短截線(11),用以傳輸一信號於該第一 信號驅動電路及該主傳輸線之間,一第一信號接收電路( 3 2 - 3 4 ),用以接收一信號,及一第二短截線(8 1 -83) ’用以傳輸一信號於該主傳輸線及該第一信號接 收電路之間,其特徵在於: 該主傳輸線是爲一第一元件(5 0、5/1 )所終結, 該第一元件具有一電阻值實質等於該主傳輸線之阻抗值; .一第二元件(8 0 )係提供於該主傳輸線及該第一短 截線之間,及該第二元件於該第一短截線及該主傳输線間 之阻抗匹配,以抑制於主傳輸線與第一短截線間分支點上 之反射,及 一電路係提供以改變輸出自第一信號驅動電路(9 〇 —93 ,110、120)之信號之振幅,以及, 經濟部中央標準局員工消費合作社印製 一第三元件(8 1 _ 8 3 )係提供於該主傳輸線及該 第二短截線之間,用以提供於該主傳輸線及該第二短截線. 間之阻抗匹配,以抑制於該主傳輸線及該第二短截線間# 支點之信號反射》 2 .如申請專利範圍第1項所述之信號傳輸裝置,# 中,該用以改變該信號振幅之電路係由另一電阻性元件( 110),一開關元件(90)及該第二元件(80)所 組成,以建立另一電阻性元件之並聯電路,於一電路之驅 動及使該另一電阻性元件在該信號驅動後於某一時間後_ 本纳冗尺度適用中國國家標準(CNS ) A4規格(210X297公釐) '~~~ -~~~~ -34 - 經濟部中夬標準局員工消費合作社印製 A8 B8 C8 D8 六、申請專利範圍 啓。 - 3 ,,如申請專利範圍第1項所述之信號傳輸裝置,其 中,該用以改變該信號振幅之電路包含一電容性元件( 12 0),一開關元件(90),及該第二元件(80) 所組成,該開關元件創造該另一電容性元件之並聯電路, 當一信號驅動時,及使得該電容性元件在某一時間後,於 .信號驅動後開啓。 4 . 一種信號傅输裝置,包含一主傳輸r線(1 0 0 ) 傳輸一信號,第一及第二信號驅動及接收電路(2 1、 3 1、2.2、32),用以驅動及接收一信號,第一及第 二短截線(1 1 、1 2 ),用以傳輸一信號於該第一及第 二信號驅動及接收電路及該主傳輸線之間,其特徵在於: 該主傳輸線是由一第一元件(50、51)所終結, 該元件具有一實質等於該主傳输線之阻抗值之電阻值; 第二元件(80、90'110;81、91、 1 1 1 )是提供於該主傳輸線及該第一及第二短截線之間 ,及該第二元件提供該第一及第二短截線及主傳輸線間之 阻抗匹配,以抑制於主傳輸線及第一及第二短截線間之分 支點之反射,及 電路係提供以分別改變輸出自該第一及第二信號驅動 電路之信號之振幅。 5 .如申請專利範圍第.4項所述之信號傳輸裝置,其 中,該用以改變信號振幅之電路是包含另一電阻性元件( 110),及一開關元件(90)建立該另一電阻性元件 ^紙張尺度適用中國國家標準(CNS ) A4現格(2i〇X2i>7公釐) - -35 - (請先閱讀背面之注意事項再填寫本頁) 訂 Α8 Β8 C8 D8 ^4444 7 々、申請專利範圍 及該第二元件(8 0 )之並聯電路’於一信號之驅動及使 得該另一電阻性元件在該信號被驅動後,開啓一段時間。 6 .如申請專利範圍第4項所述之信號傳輸裝置,其 中,該用以改變該信號振幅之電路包含一電容性元件( 120),及一開關元件(90)建立該電容性元件及該 第二元件(8 0 )間之並聯電路,於一信號之驅動及使得 該另一電容性元件在該信號被驅動後’開啓—段時間β 7. —種信號傳輸裝置,.包含: - 一主傳輸線,由元件終接於一端或另一端,元件各具 有電_阻實質等於該主傳輸線本身之阻抗值; 一第一電路組,連接至該主傳输線,第一電路組具有 —第一組內傳輸線,設有一預定阻抗及—元件,該元件具 有電阻實質等於由該第一組內傳輸線之預定阻抗減去主傳 輸線之阻抗之一半所獲得之一值;及一信號驅動電路單元 ,由用以播放信號之一電路及用以傳送該信號之第一組內 傳输線構成1該組內傳輸線具有與第一組內傳輸線相同之 阻抗; 一第二電路組,連接至主傳輸線,該第二電路組具有 一第二組內傳輸線,設有一預定阻抗及一元件,具有電阻 實質等於由該組內傳輸線之阻抗減主傳輸線之阻抗之一半 所獲得之一值;及一信號接受電路單元,包含用以接受信 號之一接受電路及用以傳送來自第二組內傳輸線之信號至 該接收電路之一第二組內傳輸線構成,該組內傳輸線具有 與第二組內傳輸線相同之阻抗。 本紙張尺度逍用中國國家標率(CNS ) Α4規格(210X297公釐) (請先閱讀背面之注意事項再填寫衣頁) 訂_ 經濟部中夬標準局負工消費合作社印製 444447 ABCD 經濟部中央梯準局員工消費合作社印製 六、申請專利範圍 8 ·如申請專利範圍第7項所述之信號傳输裝置’另 包含: 一母板,其上安裝主傳輸線; 一第一子板,連接至母板,其上構製第一組內傳輸線 於印刷電路板(P C B )上; 一積體電路封裝,被安裝於P C B上’該封裝具有驅 動電路裝於其上,及用以傳送發自驅動電路之信號至該印 刷線路之組內傳輸線作爲一封裝體內線:^ —第二子板,連接至母板,其有該第二組中傳輸線構 製於P C B上; 一積體電路封裝,裝於第二子板上,該包具有接受竈 路及單元內傳輸線構製於P c B上。 9 .如申請專利範圍第8項所述之信號傳輸裝置,另 包含連接裝置,用以連接各別之母板及子板。 10.—種信號傳輸裝置,包含: —主傳输線,由一或二元件終接,元件各具有電阻實 質等於主傳輸線之阻抗值; 第一及第二電路組,連接至主傳輸線,第一及第二電 路組各具有一組內傳輸線,設有一預定阻抗及一元件,具 有電阻實質等於由組中傳輸線之阻抗減傳輸線之阻抗之一 半所獲得之值;及一信號驅動及接受單元 > 具有一驅動接 收電路用以播放信號,及接受信號,及一組內傳輸線用以 傳送信號於該組間傳輸線及該信號驅動及接收電路之間, 該單元內傳输線具有與組中傳輸線相同之阻抗。 本紙張尺度逍用中國國家標準(CNS ) Λ4規格(210X297公釐) (請先閲請背面之注意事項再填寫本貧) 訂 "! -37 - 經濟部中央標準局員工消費合作社印裝 44444? A8 B8 C8 I----—-- D8 六、申請專利範圍 11.如申請專利範圍第1〇項所述之信號傳輸裝置 ,另包含: —母板,其上置主傳輸線; 第—及第二子板,連接至主傳輸線,並具有組內傳輸 線1成爲印刷線路;及 一積體電路封裝,裝於P C B上,並具有驅動電路及 接受電路,及該組內傳輸線作爲封裝內線。 1 2 如申請專利範圍第1 1項所述之/信號傳輸裝置 ,另包含: 連接裝置,用以連接各別之母板及子板。 1 3 .—種積體電路封裝體,連接至具有印刷線路之 —子板,包含: 1 —驅動電路,驅動一信號;及 一封裝中線,用以傳送自驅動電路輸出之信號至組內 傳輸線,該封裝中線具有與印刷線.路大致相同之阻抗。 1 4 .如申請專种範圍第1 3項所述之積體電路封裝 體,其中,該封裝內線具有阻抗自60至1 00Ω範圍* 15·如申請專利範圍第7或10項所述之信號傳輸 裝置,其中,諸元件均具由該值〇 _ 5至1 . 5倍之電阻 範圍。 本紙承尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閲讀背面之注意事項再填寫本頁) -、1T " -38 -
TW086100719A 1993-12-28 1994-07-19 Signal transmitting device, circuit block and integrated circuit suited to fast signal transmission TW444447B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5334631A JP2882266B2 (ja) 1993-12-28 1993-12-28 信号伝送装置及び回路ブロック

Publications (1)

Publication Number Publication Date
TW444447B true TW444447B (en) 2001-07-01

Family

ID=18279543

Family Applications (2)

Application Number Title Priority Date Filing Date
TW086100719A TW444447B (en) 1993-12-28 1994-07-19 Signal transmitting device, circuit block and integrated circuit suited to fast signal transmission
TW083106590A TW318299B (zh) 1993-12-28 1994-07-19

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW083106590A TW318299B (zh) 1993-12-28 1994-07-19

Country Status (6)

Country Link
US (14) US5548226A (zh)
JP (1) JP2882266B2 (zh)
KR (1) KR970009693B1 (zh)
CN (6) CN1076558C (zh)
DE (2) DE4447755B4 (zh)
TW (2) TW444447B (zh)

Families Citing this family (75)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5408146A (en) * 1992-01-31 1995-04-18 Lsi Logic Corporation High performance backplane driver circuit
JP2882266B2 (ja) * 1993-12-28 1999-04-12 株式会社日立製作所 信号伝送装置及び回路ブロック
US5668834A (en) * 1993-12-28 1997-09-16 Hitachi, Ltd. Signal transmitting device suitable for fast signal transmission including an arrangement to reduce signal amplitude in a second stage transmission line
DE19504877C2 (de) * 1994-02-15 1997-06-05 Hitachi Ltd Signalübertragungsvorrichtung für schnelle Signalübertragung
IT1274537B (it) * 1994-05-20 1997-07-17 Fujitsu Ltd Apparato a circuito elettronico per trasmettere segnali attraverso un bus e dispositivo a semiconduttore per generare una predeterminata tensione stabile
FR2726708B1 (fr) * 1994-11-09 1997-01-31 Peugeot Dispositif d'adaptation d'une interface de ligne d'une station raccordee a un reseau de transmission d'informations multiplexees
JP3407469B2 (ja) * 1995-04-17 2003-05-19 株式会社日立製作所 情報処置装置
US5857118A (en) * 1995-08-04 1999-01-05 Apple Computer, Inc. shared video display in a multiple processor computer system
US5926032A (en) * 1995-08-14 1999-07-20 Compaq Computer Corporation Accommodating components
US6035407A (en) * 1995-08-14 2000-03-07 Compaq Computer Corporation Accomodating components
US5933623A (en) * 1995-10-26 1999-08-03 Hitachi, Ltd. Synchronous data transfer system
US5650757A (en) * 1996-03-27 1997-07-22 Hewlett-Packard Company Impedance stepping for increasing the operating speed of computer backplane busses
US6310489B1 (en) * 1996-04-30 2001-10-30 Sun Microsystems, Inc. Method to reduce wire-or glitch in high performance bus design to improve bus performance
US6211703B1 (en) 1996-06-07 2001-04-03 Hitachi, Ltd. Signal transmission system
US6125419A (en) * 1996-06-13 2000-09-26 Hitachi, Ltd. Bus system, printed circuit board, signal transmission line, series circuit and memory module
JP3698828B2 (ja) 1996-08-29 2005-09-21 富士通株式会社 信号伝送システム、半導体装置モジュール、入力バッファ回路、及び半導体装置
JP3712476B2 (ja) * 1996-10-02 2005-11-02 富士通株式会社 信号伝送システム及び半導体装置
KR100447217B1 (ko) * 1997-05-10 2005-04-06 주식회사 하이닉스반도체 새로운배선시스템용신호전송및수신장치
US6323672B1 (en) * 1997-06-25 2001-11-27 Sun Microsystems, Inc. Apparatus for reducing reflections when using dynamic termination logic signaling
US6265912B1 (en) 1997-08-06 2001-07-24 Nec Corporation High-speed bus capable of effectively suppressing a noise on a bus line
US6058444A (en) * 1997-10-02 2000-05-02 Micron Technology, Inc. Self-terminating electrical socket
US6142830A (en) * 1998-03-06 2000-11-07 Siemens Aktiengesellschaft Signaling improvement using extended transmission lines on high speed DIMMS
US6195395B1 (en) * 1998-03-18 2001-02-27 Intel Corporation Multi-agent pseudo-differential signaling scheme
US6510503B2 (en) * 1998-07-27 2003-01-21 Mosaid Technologies Incorporated High bandwidth memory interface
US6198307B1 (en) * 1998-10-26 2001-03-06 Rambus Inc. Output driver circuit with well-controlled output impedance
US6222389B1 (en) 1999-03-25 2001-04-24 International Business Machines Corporation Assisted gunning transceiver logic (AGTL) bus driver
JP3755338B2 (ja) * 1999-05-13 2006-03-15 株式会社日立製作所 無反射分岐バスシステム
US20070162248A1 (en) * 1999-07-06 2007-07-12 Hardin Larry C Optical system for detecting intruders
JP3621608B2 (ja) * 1999-07-28 2005-02-16 ケル株式会社 マザーボード
US6552564B1 (en) * 1999-08-30 2003-04-22 Micron Technology, Inc. Technique to reduce reflections and ringing on CMOS interconnections
US6621155B1 (en) * 1999-12-23 2003-09-16 Rambus Inc. Integrated circuit device having stacked dies and impedance balanced transmission lines
US6407609B1 (en) * 2000-10-06 2002-06-18 Agere Systems Guardian Corp. Distortion precompensator and method of compensating for distortion in a transmission medium
US6910089B2 (en) * 2001-06-01 2005-06-21 Hewlett-Packard Development Company, L.P. Fault tolerant bus for highly available storage enclosure
DE10130156B4 (de) 2001-06-22 2013-08-08 Qimonda Ag Verfahren und System zur bidirektionalen Signalübertragung
JP3571013B2 (ja) * 2001-08-23 2004-09-29 エルピーダメモリ株式会社 半導体装置、その駆動方法及びその設定方法
US6737926B2 (en) * 2001-08-30 2004-05-18 Micron Technology, Inc. Method and apparatus for providing clock signals at different locations with minimal clock skew
JP2004254155A (ja) * 2003-02-21 2004-09-09 Kanji Otsuka 信号伝送装置および配線構造
JP4233360B2 (ja) * 2003-03-07 2009-03-04 三菱電機株式会社 高速通信用プリント配線基板
US7599524B2 (en) * 2003-04-04 2009-10-06 Sarnoff Corporation Method and apparatus for providing a robust object finder
JP4162630B2 (ja) * 2004-06-08 2008-10-08 Tdk株式会社 信号伝送回路並びに同回路を備えた電子機器及びケーブル
US7224595B2 (en) * 2004-07-30 2007-05-29 International Business Machines Corporation 276-Pin buffered memory module with enhanced fault tolerance
JP4387917B2 (ja) * 2004-10-06 2009-12-24 矢崎総業株式会社 車両用通信装置
US7095250B1 (en) * 2004-12-21 2006-08-22 Analog Devices, Inc. Single wire bus communication system with method for handling simultaneous responses from multiple clients
CN101238451B (zh) * 2005-08-10 2011-03-30 Nxp股份有限公司 用于确定通信网络中的电缆端接阻抗的方法以及相应的通信网络
JP2007081821A (ja) * 2005-09-14 2007-03-29 Toshiba Corp 伝送線路装置とその終端処理方法
WO2007032079A1 (ja) * 2005-09-15 2007-03-22 Fujitsu Limited 抵抗を用いたハイブリッド回路
JP4819639B2 (ja) * 2005-10-12 2011-11-24 キヤノン株式会社 プリント回路板
US8213894B2 (en) * 2005-12-29 2012-07-03 Intel Corporation Integrated circuit passive signal distribution
CN101047404A (zh) * 2006-03-31 2007-10-03 鸿富锦精密工业(深圳)有限公司 高速信号传输架构
JP4631825B2 (ja) * 2006-07-31 2011-02-16 株式会社デンソー 通信システム
TW200921595A (en) * 2007-11-14 2009-05-16 Darfon Electronics Corp Multi-lamp backlight apparatus
KR100968419B1 (ko) * 2008-06-30 2010-07-07 주식회사 하이닉스반도체 병렬 저항 회로 및 이를 포함하는 온 다이 터미네이션장치, 반도체 메모리 장치
US8390316B2 (en) * 2008-09-09 2013-03-05 Airmar Technology Corporation Termination resistor scheme
US7915912B2 (en) 2008-09-24 2011-03-29 Rambus Inc. Signal lines with internal and external termination
JP4692656B2 (ja) 2009-02-27 2011-06-01 株式会社デンソー 通信システム、及びノード
JP5418208B2 (ja) 2009-12-24 2014-02-19 株式会社デンソー 通信信号処理装置及び通信装置
US8599155B2 (en) * 2010-04-30 2013-12-03 Microchip Technology Incorporated Touch sense using time domain reflectometry
US8415986B2 (en) * 2010-12-28 2013-04-09 Texas Instruments Incorporated Voltage-mode driver with pre-emphasis
WO2013171790A1 (en) * 2012-05-16 2013-11-21 Hitachi, Ltd. Semiconductor device
JP5694445B2 (ja) 2012-08-03 2015-04-01 アンリツ株式会社 差動信号伝送線路
CN103927286B (zh) * 2013-01-16 2018-05-15 森富科技股份有限公司 降低反射讯号的内存结构
JP6091239B2 (ja) * 2013-02-13 2017-03-08 キヤノン株式会社 プリント回路板、プリント配線板および電子機器
WO2016049273A1 (en) 2014-09-24 2016-03-31 Sri International Control of wireless communication device capability in a mobile device with a biometric key
WO2016089592A1 (en) 2014-12-03 2016-06-09 Sri Internaitonal System and method for mobile device biometric add-on
CN204496889U (zh) * 2015-04-07 2015-07-22 京东方科技集团股份有限公司 一种电路、显示基板以及显示装置
WO2017123702A1 (en) 2016-01-12 2017-07-20 Princeton Identity, Inc. Systems and methods biometric analysis
WO2017173228A1 (en) 2016-03-31 2017-10-05 Princeton Identity, Inc. Biometric enrollment systems and methods
WO2017172695A1 (en) 2016-03-31 2017-10-05 Princeton Identity, Inc. Systems and methods of biometric anaysis with adaptive trigger
US10607096B2 (en) 2017-04-04 2020-03-31 Princeton Identity, Inc. Z-dimension user feedback biometric system
CN107122322A (zh) * 2017-05-05 2017-09-01 吉林瑞科汉斯电气股份有限公司 一种改进二线制rs‑485的通信方法
KR102573482B1 (ko) 2017-07-26 2023-08-31 프린스톤 아이덴티티, 인크. 생체 보안 시스템 및 방법
CN109270369B (zh) * 2018-09-10 2021-04-23 北京新能源汽车股份有限公司 一种电池管理系统的子板识别模组及编号处理方法
CN112467317B (zh) * 2020-11-18 2021-11-23 上海微波技术研究所(中国电子科技集团公司第五十研究所) 新型小型化低插损微波开关装置
JP2022088984A (ja) * 2020-12-03 2022-06-15 株式会社日立製作所 制御装置
CN116782766A (zh) 2021-01-04 2023-09-19 喷雾系统公司 农业工具吊杆调平控制器及方法

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2023503C3 (de) * 1970-05-13 1980-04-17 Siemens Ag, 1000 Berlin Und 8000 Muenchen Anordnung zur Verminderung von Reflexionsstörungen innerhalb von Netzwerken zur Impulsübertragung
US3694665A (en) * 1970-11-05 1972-09-26 Sanders Associates Inc Wired or circuit
JPS545929B2 (zh) * 1972-12-25 1979-03-23
US3832575A (en) * 1972-12-27 1974-08-27 Ibm Data bus transmission line termination circuit
JPS6026780B2 (ja) * 1977-06-15 1985-06-25 三菱油化薬品株式会社 1−(4−イソプロピルチオフエニル)−2−アミノプロパン誘導体およびその製造法
JPS57120147A (en) 1981-01-20 1982-07-27 Nippon Telegr & Teleph Corp <Ntt> Signal transmission system
US4677321A (en) * 1985-09-10 1987-06-30 Harris Corporation TTL compatible input buffer
ATE58617T1 (de) * 1985-09-23 1990-12-15 Siemens Ag Schaltungsanordnung zur echokompensation.
US4744076A (en) * 1986-08-06 1988-05-10 E. I. Du Pont De Nemours And Company Bus structure having constant electrical characteristics
JPS6346009A (ja) * 1986-08-13 1988-02-26 Canon Inc インピ−ダンス整合用抵抗内蔵ic装置
US4814981A (en) * 1986-09-18 1989-03-21 Digital Equipment Corporation Cache invalidate protocol for digital data processing system
US5003467A (en) * 1987-05-01 1991-03-26 Digital Equipment Corporation Node adapted for backplane bus with default control
KR910007646B1 (ko) * 1987-05-01 1991-09-28 디지탈 이큅먼트 코오포레이숀 백플레인 버스
CN1020387C (zh) * 1987-10-05 1993-04-28 中国科学院自动化所 通用接口总线与std总线的连接方法与线路
JPH01161944A (ja) 1987-12-18 1989-06-26 Nec Corp パルス伝送回路
DE58909214D1 (de) * 1988-10-18 1995-06-08 Ant Nachrichtentech Buskoppelschaltung.
JP2845480B2 (ja) * 1989-03-14 1999-01-13 株式会社東芝 信号分配方式
US4987318A (en) * 1989-09-18 1991-01-22 International Business Machines Corporation High level clamp driver for wire-or buses
GB8924229D0 (en) * 1989-10-27 1989-12-13 Bicc Plc An improved circuit board
JP2902016B2 (ja) * 1989-11-21 1999-06-07 株式会社日立製作所 信号伝送方法および回路
JPH0498932A (ja) * 1990-08-16 1992-03-31 Nippondenso Co Ltd 伝送用コネクタ
JP3062225B2 (ja) * 1990-08-18 2000-07-10 株式会社日立製作所 信号伝送方法及び回路
US5239214A (en) * 1990-09-03 1993-08-24 Matsushita Electric Industrial Co., Ltd. Output circuit and data transfer device employing the same
US5019728A (en) * 1990-09-10 1991-05-28 Ncr Corporation High speed CMOS backpanel transceiver
US5122064A (en) * 1991-05-23 1992-06-16 Amp Incorporated Solderless surface-mount electrical connector
US5274671A (en) * 1991-08-14 1993-12-28 Hewlett Packard Company Use of output impedance control to eliminate mastership change-over delays in a data communication network
US5220211A (en) * 1991-10-28 1993-06-15 International Business Machines Corporation High speed bus transceiver with fault tolerant design for hot pluggable applications
JPH05129924A (ja) * 1991-10-31 1993-05-25 Nec Corp 半導体集積回路
US5355391A (en) * 1992-03-06 1994-10-11 Rambus, Inc. High speed bus system
JPH05259942A (ja) * 1992-03-09 1993-10-08 Toshiba Corp 送信システム
US5227677A (en) * 1992-06-10 1993-07-13 International Business Machines Corporation Zero power transmission line terminator
US5296756A (en) * 1993-02-08 1994-03-22 Patel Hitesh N Self adjusting CMOS transmission line driver
JPH07131471A (ja) * 1993-03-19 1995-05-19 Hitachi Ltd 信号伝送方法と信号伝送回路及びそれを用いた情報処理システム
JP3237968B2 (ja) * 1993-08-18 2001-12-10 富士通株式会社 半導体素子モジュール
JP2882266B2 (ja) * 1993-12-28 1999-04-12 株式会社日立製作所 信号伝送装置及び回路ブロック
DE19523446A1 (de) * 1995-06-28 1997-01-02 Bayer Ag Benzotriazole
JP4249945B2 (ja) 2002-06-04 2009-04-08 株式会社リコー 電界効果トランジスタを用いた基準電圧源回路

Also Published As

Publication number Publication date
CN1527212A (zh) 2004-09-08
KR950022515A (ko) 1995-07-28
TW318299B (zh) 1997-10-21
CN101127024B (zh) 2012-03-14
US6172517B1 (en) 2001-01-09
US6873179B2 (en) 2005-03-29
US7295034B2 (en) 2007-11-13
CN1525347A (zh) 2004-09-01
US8106677B2 (en) 2012-01-31
US7911224B2 (en) 2011-03-22
DE4447755B4 (de) 2006-06-01
US20090015289A1 (en) 2009-01-15
JPH07202947A (ja) 1995-08-04
US5568063A (en) 1996-10-22
JP2882266B2 (ja) 1999-04-12
US7015717B2 (en) 2006-03-21
US20030016050A1 (en) 2003-01-23
CN1122078A (zh) 1996-05-08
CN101127024A (zh) 2008-02-20
CN101127025A (zh) 2008-02-20
DE4426841B4 (de) 2005-12-22
CN100514317C (zh) 2009-07-15
US5627481A (en) 1997-05-06
US20020175701A1 (en) 2002-11-28
US7123048B2 (en) 2006-10-17
CN100422971C (zh) 2008-10-01
CN1076558C (zh) 2001-12-19
US6441639B1 (en) 2002-08-27
US6420900B2 (en) 2002-07-16
US5818253A (en) 1998-10-06
CN1354580A (zh) 2002-06-19
US20050127940A1 (en) 2005-06-16
US20050088200A1 (en) 2005-04-28
CN1193556C (zh) 2005-03-16
KR970009693B1 (ko) 1997-06-17
DE4426841A1 (de) 1995-06-29
US5548226A (en) 1996-08-20
US7372292B2 (en) 2008-05-13
US20070018683A1 (en) 2007-01-25
US20100289522A1 (en) 2010-11-18
US20010035769A1 (en) 2001-11-01

Similar Documents

Publication Publication Date Title
TW444447B (en) Signal transmitting device, circuit block and integrated circuit suited to fast signal transmission
CN101105695B (zh) 用于减少和/或消除终端失配的参考电压发生器
JP3407469B2 (ja) 情報処置装置
US5668834A (en) Signal transmitting device suitable for fast signal transmission including an arrangement to reduce signal amplitude in a second stage transmission line
US5767695A (en) Fast transmission line implemented with receiver, driver, terminator and IC arrangements
US5485107A (en) Backplane driver circuit
JPH07302144A (ja) インタフェース回路
JP3438375B2 (ja) 信号伝送装置及び信号受信モジュール
JP3008873B2 (ja) 信号伝送装置
JP3666497B2 (ja) 信号伝送装置及び回路ブロック
JP3613265B2 (ja) ボード
JPH07250104A (ja) 信号伝送回路
JP2001358574A (ja) 信号伝送装置
JP2002319985A (ja) メモリ等の素子間の信号伝送システムに接続する回路ブロック

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent