CN204496889U - 一种电路、显示基板以及显示装置 - Google Patents

一种电路、显示基板以及显示装置 Download PDF

Info

Publication number
CN204496889U
CN204496889U CN201520205678.3U CN201520205678U CN204496889U CN 204496889 U CN204496889 U CN 204496889U CN 201520205678 U CN201520205678 U CN 201520205678U CN 204496889 U CN204496889 U CN 204496889U
Authority
CN
China
Prior art keywords
distance
cof
circuit
adjacent
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201520205678.3U
Other languages
English (en)
Inventor
上官星辰
李盼
徐健
马永达
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201520205678.3U priority Critical patent/CN204496889U/zh
Application granted granted Critical
Publication of CN204496889U publication Critical patent/CN204496889U/zh
Priority to US14/908,815 priority patent/US9763318B2/en
Priority to MX2017000372A priority patent/MX358702B/es
Priority to PCT/CN2015/087643 priority patent/WO2016161743A1/zh
Priority to RU2016146516A priority patent/RU2696213C2/ru
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0242Structural details of individual signal conductors, e.g. related to the skin effect
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/117Pads along the edge of rigid circuit boards, e.g. for pluggable connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/147Structural association of two or more printed circuits at least one of the printed circuits being bent or folded, e.g. by using a flexible printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10128Display
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10681Tape Carrier Package [TCP]; Flexible sheet connector

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Structure Of Printed Boards (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本实用新型公开了一种电路、显示基板以及显示装置,所述电路包括至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍。本实施例提供的至少一电路模块与相邻的电路模块的距离满足特定的条件,避免至少一电路模块位于相邻两个电路模块之间的中间位置,从而减少驻波对传输信号的干扰,避免出现信号失真和信号衰减。

Description

一种电路、显示基板以及显示装置
技术领域
本实用新型涉及显示技术领域,尤其涉及一种电路、显示基板以及显示装置。
背景技术
电磁波的传导和反射是高速电路的基本现象,信号在信号线上传播时,如果遇到阻碍就会产生强烈的反射。不合理的阻抗匹配甚至会引起电路中的信号产生驻波。所述驻波导致固定区域的信号偏大或者偏小,从而使得信号的接收变得困难。最恶劣的情况下,信号严重失真,接收器甚至不能锁存信号,而且随着信号频率增加越发严重。
在液晶显示面板中,需要将大量数据从时序控制器传输至源极驱动器中。传输过程一般使用差分信号对,信号在差分信号线中以电磁波的形式传播。随着液晶显示面板的分辨率进一步提升,传输数据的频率也进一步加快,目前某些高分辨率的液晶显示器的传输信号线已经进入了微波波段(300MHZ-300GHZ)。高频电路的特性开始制约传输信号线的设计,由于信号从所述时序控制器传输至所述源极驱动器的过程中不可避免会有信号发射端、信号接受端以及终端。在每一个端都有可能会发生阻抗不匹配的情况,如果发生阻抗不匹配就会产生驻波。信号由于驻波干扰而出现信号失真和信号衰减。
实用新型内容
为解决上述问题,本实用新型提供一种电路、显示基板以及显示装置,用于解决现有技术中驻波干扰导致信号失真和信号衰减的问题。
为此,本实用新型提供一种电路,包括多个电路模块,至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍。
可选的,所述第一距离与所述第二距离之差的绝对值和所述第一距离与所述第二距离之和的比值大于预定值。
可选的,所述预定值为0.1048。
可选的,所述电路模块包括COF,多个所述COF与时序控制电路连接。
可选的,所述电路模块包括COG,多个所述COG与时序控制电路连接。
可选的,还包括第一印刷电路板,所述第一印刷电路板上设置有与所述COF对应的绑定区域,所述绑定区域内设置有多个第一金手指。
可选的,所述第一距离或者所述第二距离为所有相邻的COF之间的距离,所述第一距离与所述第二距离间隔排列。
可选的,所述电路模块包括COF,多个所述COF组成第一COF组,其它多个所述COF组成第二COF组,所述第一COF组与所述第二COF组分别与时序控制电路连接。
可选的,所述电路模块包括COG,多个所述COG组成第一COG组,其它多个所述COG组成第二COG组,所述第一COG组与所述第二COG组分别与时序控制电路连接。
可选的,还包括第二印刷电路板,所述第二印刷电路板上设置有与所述COF对应的绑定区域,所述绑定区域内设置有多个第一金手指。
可选的,所述第一距离或者所述第二距离为所有相邻的COF之间的距离,所述第一距离与所述第二距离间隔排列。
可选的,所述第一COF组的第一COF与所述第二COF组的第二COF相邻,所述第一COF与所述第一COF组内相邻的第三COF之间的距离和所述第二COF与所述第二COF组内相邻的第四COF之间的距离相同或者不同。
可选的,相邻的绑定区域之间的距离分别为第一绑定间距和第二绑定间距,所述第一绑定间距与所述第一距离对应,所述第二绑定间距与所述第二距离对应,所述第一绑定间距为所述第一距离的K1倍,所述第二绑定间距为所述第二距离的K2倍,K1和K2大于1。
可选的,相邻的绑定区域之间设置有多个第二金手指,所述第二金手指与所述第一金手指同时形成。
本实用新型还提供一种显示基板,包括上述任一电路。
本实用新型还提供一种显示装置,包括上述显示基板。
本实用新型具有下述有益效果:
本实用新型提供的电路、显示基板以及显示装置中,至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍。本实施例提供的至少一电路模块与相邻的电路模块的距离满足特定的条件,避免至少一电路模块位于相邻两个电路模块之间的中间位置,从而减少驻波对传输信号的干扰,避免出现信号失真和信号衰减。。
附图说明
图1为本实用新型实施例一提供的一种电路的结构示意图;
图2为实施例一中的第一印刷电路板的结构示意图;
图3为实施例一中的第一印刷电路板与COF连接的示意图;
图4为实施例一中的驻波的波形图;
图5为实施例一中的传输信号的波形图;
图6为本实用新型实施例二提供的一种电路的结构示意图;
图7为实施例二中的第二印刷电路板的结构示意图;
图8为实施例二中的第二印刷电路板与COF连接的示意图。
具体实施方式
为使本领域的技术人员更好地理解本实用新型的技术方案,下面结合附图对本实用新型提供的电路、显示基板以及显示装置进行详细描述。
实施例一
图1为本实用新型实施例一提供的一种电路的结构示意图。如图1所示,所述电路包括多个电路模块,至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍,以避免至少一电路模块位于相邻两个电路模块之间的中间位置,从而减少驻波对传输信号的干扰,避免出现信号失真和信号衰减。
本实施例中,所述电路模块为COF(Chip On Film,覆晶薄膜)101,多个所述COF101与时序控制电路102连接,所述连接方式可以为串联连接,也可以为并联连接。在实际应用中,所述电路模块也可以为COG(Chip On Glass,玻璃芯片),多个所述COG与时序控制电路连接,所述连接方式可以为串联连接,也可以为并联连接。
需要说明的是,COF之间可能存在其他电子元件,而且COF或COG与时序控制电路的连接线之间还可以存在电阻或其他电子元件,为了简化和便于描述,本实用新型并未示出。
图2为实施例一中的第一印刷电路板的结构示意图,图3为实施例一中的第一印刷电路板与COF连接的示意图。如图2和图3所示,所述电路还包括第一印刷电路板103,所述第一印刷电路板103上设置有与所述COF对应的绑定区域104,所述绑定区域104内设置有多个第一金手指,所述绑定区域104连接与所述绑定区域104对应的COF。
所述绑定区域104宽度与对应绑定的所述COF的宽度相互配合。可选的,所述绑定区域104的宽度大于、小于或等于所述COF的宽度。在实际应用中,由于COF上设置有非布线区域,COF通过绑定区域104绑定在所述第一印刷电路板103上时,所述绑定区域104的宽度略小于COF的宽度,或者所述绑定区域104的宽度略小于COF最大宽度。因此,相邻的绑定区域104之间的距离分别为第一绑定间距和第二绑定间距,所述第一绑定间距与所述第一距离对应,所述第二绑定间距与所述第二距离对应,所述第一绑定间距为所述第一距离的K1倍,所述第二绑定间距为所述第二距离的K2倍,K1和K2大于0。
优选的,K1的范围包括1.01至1.10,K2的范围包括1.01至1.10,也就是说,K1和K2略大于1。
可选的,K1等于K2。例如:K1=K2=1.05。
本实施例中,相邻的绑定区域104之间设置有多个第二金手指。所述第二金手指与所述第一金手指可以同时形成。所述第二金手指与所述第一金手指的构成材料可以相同。通常情况,所述第二金手指与所述第一金手指之间是断开的,可以避免信号从所述第二金手指误输入,还可避免COF之间明显断差。
另外,所述第二金手指与COF之间可以具有交叠区域,使得所述第二金手指在COF的边界处形成支撑,从而避免COF与印刷电路板的边界处由于断差而发生破损。
可选的,所述第一距离或者所述第二距离为所有相邻的COF之间的距离,所述第一距离与所述第二距离间隔排列。
本实用新型的原理是至少一电路模块与相邻的电路模块的距离满足特定的条件,避免至少一电路模块位于相邻的两个电路模块之间的中间位置,从而减少驻波对传输信号的干扰,避免出现信号失真和信号衰减。下面对本实用新型的原理进行详细描述。
图4为实施例一中的驻波的波形图。如图4所示,驻波具有两个特殊的地方:波腹和波节。所述驻波在所述波节处的振幅最小,所述驻波在所述波腹处的振幅最大。由于所述波腹是驻波场中振幅最大,因此干扰也最大。将电路模块设置在所述波腹附近,会导致严重的干扰,因此最好的方法是所述电路模块避免靠近所述波腹。
参见图4,当驻波场的长度是驻波的半波长的整数倍的时候,所述驻波最明显。当驻波场的长度是驻波的半波长的奇数倍的时候,所述波腹出现在所述驻波场的中间位置。可以看出,所述驻波场的中间位置出现波腹的概率极大,因此发射源与反射源之间的中间位置应当避免设置电路模块。另外,在多次反射过程中,反射源也可能成为发射源,因此在考虑驻波干扰时不仅要考虑时序控制器作为信号发生端,还要考虑源极驱动器作为信号发生端。
根据上述分析,当驻波场的长度是驻波的半波长的整数倍时驻波会发生,而且波节点的振幅为零,波腹点的振幅为原来的两倍。因此,传输信号的波长必须远离所述驻波的半波长的整数倍。
驻波场的长度为:
L=n×λ/2,n=1,2,3,……(1)
波腹的位置为:
x=(2k+1)λ/2n,k=0,1,2,3……(2)
将(1)代入(2)得出
x=(2k+1)L/2n
可知当n为奇数时,x=L/2必为波腹,此时驻波干扰最为严重。
以目前主流的全高清(Full High Definition,FHD)为例:
在V-total=2100,H-total=1200,刷新率为120HZ,输出为1port的情况下。Mini-LVDS信号的频率为303MHz,其波长约为0.98米,半波长为0.48米。现有的COF之间的间距为0.1米,无法满足发生驻波的条件。然后,随着像素密度的提高,频率的增加,所述波长逐渐缩短为可以与COF之间的间距比拟。
设定COF的间距为0.1米,当波长为0.2米时对应的频率为1.5GHz,一次驻波出现:
n=1,L=λ/2,此时波腹位置在x=L/2处。由此分析可知,驻波干扰的情况即将出现,而且以一次驻波干扰为主,波腹出现在反射源与发射源之间的中间位置。
图5为本实用新型实施例一中的传输信号的波形图。如图5所示,LVDS信号仅仅在CLK信号的上升沿和下降沿时触发读取数据,对于LVDS信号如果持续一定的时间的高信号或者低信号即可将LVDS信号识别为高信号或者低信号。考虑到信号必须高于数字电压最高的90%以上才能被识别为高信号,同理,信号必须低于数字电压最高的10%以下才能被识别为低信号。处于数字电压最高的10%至数字电压最高的90%之间的信号无法识别。具体来说,如果在CLK信号的上升沿和下降沿触发读取数据时发现LVDS信号处于数字电压最高的10%至90%之间,那么此点LVDS信号被认为丢失。但是信号都会有上升沿和下降沿,而且高速信号的上升沿和下降沿占到整个周期的比例会更大,如果CLK信号上升沿或者下降沿与LVDS信号的上升沿或下降对齐,将会发生信号丢失的现象。
预先设定如下典型值:
COF间距为0.1米,当波长为0.2米时频率1.5GHz,CLK信号的振幅为A,反射系数为0.3。
根据上述预设值,可以得出:
入射波为:
y=Acos(wt-2xπ/λ)
反射波为:
y’=-A’cos(wt+2xπ/λ)
可以推导出y+y’=Acos(wt-2xπ/λ)+A’cos(wt+2xπ/λ)
=(A-A’)cos(wt-2xπ/λ)+2A’cos(wt)cos(2xπ/λ)
当A’=A时信号为驻波,当A’=0时信号为行波,当0<A’<A时,信号为驻波与行波的叠加。受到驻波的干扰,正常的行波信号会有一定的提前或者延迟,当y+y’=0时触发读取数据。
下面计算当x=0(即处于中间)时,信号的情况:
y+y’=(A-A’)cos(wt)+2A’cos(wt)=(A+A’)cos(wt),此时中间位置的振幅异常增大,而上述异常增大的噪声将会干扰信号的传输。
下面计算任意时间、任意位置的波幅:
y+y’=(A-A’)cos(wt-2xπ/λ)+2A’cos(wt)cos(2xπ/λ)
第一项为行波项,所述行波项的振幅与位置无关,第二项为驻波项,所述驻波项的振幅与位置有关,而所述驻波项的振幅项为:
|2A’cos(2xπ/λ)|
判定数字信号为高信号或低信号的判定标准为:高于90%的振幅为高信号,低于10%的振幅为低信号。因此,想要保证信号不受干扰,至少满足:
|2A’cos(2xπ/λ)|<10%A,即|cos(2xπ/λ)|<5%A/A’,而A/A’=0.3,可得出:
x/λ<-0.0262或者x/λ>0.0262,而一次驻波条件满足条件为λ=2L,可以得出:
x<-0.0524L或者x>0.0524L,因此不能在中间区域0.0524L内设置COF。
参见图1,一个COF与其它任意两个COF的距离分别为第一距离L1和第二距离L2,而且L1≠L2,如果L1与L2满足特定的条件:
|L1-L2|/2>0.0524×(L1+L2)
那么电路就能够避免任一COF位于其它任何两个COF之间的中间位置,从而减少驻波对传输信号的干扰,避免出现信号失真和信号衰减。
需要说明的是,上述COF间距为0.1米,当波长为0.2米时频率1.5GHz,CLK信号的振幅为A,反射系数为0.3等的任一取值均是举例说明,可以根据实际情况和所述的工作原理进行相应设定。
本实施例提供的电路中,至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍。本实施例提供的至少一电路模块与相邻的电路模块的距离满足特定的条件,避免至少一电路模块位于相邻两个电路模块之间的中间位置,从而减少驻波对传输信号的干扰,避免出现信号失真和信号衰减。
需要说明的是,所述电路也可以包括多个所述第一印刷电路板103,所述第一印刷电路板103上分别设置有与所述COF对应的绑定区域104,所述绑定区域104内设置有多个第一金手指。
可选的,相邻所述第一印刷电路板之间最近的COF的间距大于所述第一距离或者所述第二距离。
实施例二
图6为本实用新型实施例二提供的一种电路的结构示意图。如图6所示,所述电路包括多个电路模块,至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍。
可选的,所述第一距离与所述第二距离之差的绝对值和所述第一距离与所述第二距离之和的比值大于预定值。
优选的,所述预定值为0.1048。
本实施例中,所述电路模块包括COF101,多个所述COF101组成第一COF组106,其它多个所述COF101组成第二COF组107,所述第一COF组106与所述第二COF组107分别与时序控制电路102连接。
可选的,所述电路模块包括COG,多个所述COG组成第一COG组,其它多个所述COG组成第二COG组,所述第一COG组与所述第二COG组分别与时序控制电路连接。
图7为实施例二中的第二印刷电路板的结构示意图,图8为实施例二中的第二印刷电路板与COF连接的示意图。如图7和图8所示,所述电路还包括第二印刷电路板105,所述第二印刷电路板105上设置有与所述COF对应的绑定区域104,所述绑定区域104内设置有多个第一金手指。
参见图6和图8,即所述第一COF组106和所述第二COF组107设置在同一块或相互电连接第二印刷电路板105。所述第一COF组106的第一COF108与所述第二COF组107的第二COF109相邻,所述第一COF108与第三COF201之间为第一距离或第二距离,所述第二COF109与第四COF202之间的距离为第一距离或第二距离。所述第一COF108与所述第一COF组106内相邻的第三COF201之间的距离和所述第二COF109与所述第二COF组107内相邻的第四COF202之间的距离相同或者不同。
可选的,所述第一COF组106的第一COF108与所述第二COF组107的第二COF109之间的距离大于所述第一距离或所述第二距离。
可选的,所述第一距离或者所述第二距离为所有相邻的COF之间的距离,所述第一距离与所述第二距离间隔排列。
在实际应用中,由于COF上设置有非布线区域,COF通过绑定区域104绑定在所述第一印刷电路板103上时,所述绑定区域104的宽度略小于COF,或者所述绑定区域104的宽度略小于COF最大宽度。因此,相邻的绑定区域104之间的距离分别为第一绑定间距和第二绑定间距,所述第一绑定间距与所述第一距离对应,所述第二绑定间距与所述第二距离对应,所述第一绑定间距为所述第一距离的K1倍,所述第二绑定间距为所述第二距离的K2倍,K1和K2大于1。
优选的,K1的范围包括1.01至1.10,K2的范围包括1.01至1.10,也就是说,K1和K2略大于1。例如:K1=K2=1.05。当然,K1和K2也可以是大于0,小于等于1。
本实施例中,相邻的绑定区域104之间设置有多个第二金手指,所述第二金手指与所述第一金手指同时形成。而且,所述第二金手指与所述第一金手指的构成材料相同。所述第二金手指与所述第一金手指之间是断开的,从而避免COF之间明显断差。另外,所述第二金手指与COF之间具有交叠区域,使得所述第二金手指在COF的边界处形成支撑,从而避免COF由于断差而发生破损。
本实施例提供的电路的具体内容可参照上述实施例一的描述,此处不再赘述。
本实施例提供的电路中,至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍。本实施例提供的至少一电路模块与相邻的电路模块的距离满足特定的条件,避免至少一电路模块位于相邻两个电路模块之间的中间位置,从而减少驻波对传输信号的干扰,避免出现信号失真和信号衰减。
实施例三
本实施例提供一种显示基板,包括上述实施例一或实施例二提供的电路,具体内容可参照上述实施例一或实施例二的描述,此处不再赘述。
本实施例提供的显示基板中,至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍。本实施例提供的至少一电路模块与相邻的电路模块的距离满足特定的条件,避免至少一电路模块位于相邻两个电路模块之间的中间位置,从而减少驻波对传输信号的干扰,避免出现信号失真和信号衰减。
实施例四
本实施例提供一种显示装置,包括上述实施例三提供的显示基板,具体内容可参照上述实施例三的描述,此处不再赘述。
本实施例提供的显示装置中,至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍。本实施例提供的至少一电路模块与相邻的电路模块的距离满足特定的条件,避免至少一电路模块位于相邻两个电路模块之间的中间位置,从而减少驻波对传输信号的干扰,避免出现信号失真和信号衰减。
可以理解的是,以上实施方式仅仅是为了说明本实用新型的原理而采用的示例性实施方式,然而本实用新型并不局限于此。对于本领域内的普通技术人员而言,在不脱离本实用新型的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本实用新型的保护范围。

Claims (16)

1.一种电路,其特征在于,包括多个电路模块,至少一所述电路模块与相邻的两个电路模块的距离分别为第一距离和第二距离,所述第一距离小于所述第二距离,所述第二距离与所述第一距离之差的绝对值不等于所述第一距离的整数倍。
2.根据权利要求1所述的电路,其特征在于,所述第一距离与所述第二距离之差的绝对值和所述第一距离与所述第二距离之和的比值大于预定值。
3.根据权利要求2所述的电路,其特征在于,所述预定值为0.1048。
4.根据权利要求3所述的电路,其特征在于,所述电路模块包括COF,所述COF与时序控制电路连接。
5.根据权利要求3所述的电路,其特征在于,所述电路模块包括COG,所述COG与时序控制电路连接。
6.根据权利要求4所述的电路,其特征在于,还包括第一印刷电路板,所述第一印刷电路板上设置有与所述COF对应的绑定区域,所述绑定区域内设置有多个第一金手指。
7.根据权利要求6所述的电路,其特征在于,所述第一距离与所述第二距离间隔排列。
8.根据权利要求3所述的电路,其特征在于,所述电路模块包括COF,多个所述COF组成第一COF组,其它多个所述COF组成第二COF组,所述第一COF组与所述第二COF组分别与时序控制电路连接。
9.根据权利要求3所述的电路,其特征在于,所述电路模块包括COG,多个所述COG组成第一COG组,其它多个所述COG组成第二COG组,所述第一COG组与所述第二COG组分别与时序控制电路连接。
10.根据权利要求8所述的电路,其特征在于,还包括第二印刷电路板,所述第二印刷电路板上设置有与所述COF对应的绑定区域,所述绑定区域内设置有多个第一金手指。
11.根据权利要求10所述的电路,其特征在于,所述第一距离或者所述第二距离为所有相邻的COF之间的距离,所述第一距离与所述第二距离间隔排列。
12.根据权利要求11所述的电路,其特征在于,所述第一COF组的第一COF与所述第二COF组的第二COF相邻,所述第一COF与所述第一COF组内相邻的第三COF之间的距离和所述第二COF与所述第二COF组内相邻的第四COF之间的距离相同或者不同。
13.根据权利要求6或10所述的电路,其特征在于,相邻的绑定区域之间的距离分别为第一绑定间距和第二绑定间距,所述第一绑定间距与所述第一距离对应,所述第二绑定间距与所述第二距离对应,所述第一绑定间距为所述第一距离的K1倍,所述第二绑定间距为所述第二距离的K2倍,K1和K2大于0。
14.根据权利要求13所述的电路,其特征在于,相邻的绑定区域之间设置有多个第二金手指。
15.一种显示基板,其特征在于,包括权利要求1-14任一所述的电路。
16.一种显示装置,其特征在于,包括权利要求15所述的显示基板。
CN201520205678.3U 2015-04-07 2015-04-07 一种电路、显示基板以及显示装置 Active CN204496889U (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201520205678.3U CN204496889U (zh) 2015-04-07 2015-04-07 一种电路、显示基板以及显示装置
US14/908,815 US9763318B2 (en) 2015-04-07 2015-08-20 Circuit, display substrate and display device
MX2017000372A MX358702B (es) 2015-04-07 2015-08-20 Circuito, sustrato de pantalla, y dispositivo visualizador.
PCT/CN2015/087643 WO2016161743A1 (zh) 2015-04-07 2015-08-20 电路、显示基板以及显示装置
RU2016146516A RU2696213C2 (ru) 2015-04-07 2015-08-20 Схема, подложка отображения и устройство отображения

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520205678.3U CN204496889U (zh) 2015-04-07 2015-04-07 一种电路、显示基板以及显示装置

Publications (1)

Publication Number Publication Date
CN204496889U true CN204496889U (zh) 2015-07-22

Family

ID=53576185

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520205678.3U Active CN204496889U (zh) 2015-04-07 2015-04-07 一种电路、显示基板以及显示装置

Country Status (5)

Country Link
US (1) US9763318B2 (zh)
CN (1) CN204496889U (zh)
MX (1) MX358702B (zh)
RU (1) RU2696213C2 (zh)
WO (1) WO2016161743A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016161743A1 (zh) * 2015-04-07 2016-10-13 京东方科技集团股份有限公司 电路、显示基板以及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2882266B2 (ja) * 1993-12-28 1999-04-12 株式会社日立製作所 信号伝送装置及び回路ブロック
US5668834A (en) * 1993-12-28 1997-09-16 Hitachi, Ltd. Signal transmitting device suitable for fast signal transmission including an arrangement to reduce signal amplitude in a second stage transmission line
JP2000200114A (ja) * 1999-01-07 2000-07-18 Nec Corp クロック分配回路
US6710675B2 (en) * 2000-10-04 2004-03-23 Hewlett-Packard Development Company, L.P. Transmission line parasitic element discontinuity cancellation
JP5285842B2 (ja) * 2006-04-13 2013-09-11 パナソニック株式会社 集積回路実装基板および電力線通信装置
WO2008105149A1 (ja) * 2007-02-26 2008-09-04 Nec Corporation 回路モジュール
CN101645246B (zh) 2009-09-01 2012-01-25 广州视景显示技术研发有限公司 一种正反显示的液晶显示系统及播放控制方法
US8803861B2 (en) * 2012-02-23 2014-08-12 Qualcomm Mems Technologies, Inc. Electromechanical systems device
CN204496889U (zh) * 2015-04-07 2015-07-22 京东方科技集团股份有限公司 一种电路、显示基板以及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016161743A1 (zh) * 2015-04-07 2016-10-13 京东方科技集团股份有限公司 电路、显示基板以及显示装置
US9763318B2 (en) 2015-04-07 2017-09-12 Boe Technology Group Co., Ltd. Circuit, display substrate and display device

Also Published As

Publication number Publication date
MX358702B (es) 2018-08-31
US9763318B2 (en) 2017-09-12
US20170042022A1 (en) 2017-02-09
RU2696213C2 (ru) 2019-07-31
RU2016146516A3 (zh) 2019-05-07
RU2016146516A (ru) 2019-05-07
WO2016161743A1 (zh) 2016-10-13
MX2017000372A (es) 2017-04-27

Similar Documents

Publication Publication Date Title
US9024196B2 (en) Different signal transmission line for printed circuit board
CN103188861B (zh) 布设了差分对的印刷电路板
US20100096167A1 (en) Flexible printed circuit board for large capacity signal transmission medium
CN204496889U (zh) 一种电路、显示基板以及显示装置
US9595217B2 (en) Trace structure for improved electrical signaling
US7791429B2 (en) Equalizer and connector including the same
CN107768791A (zh) 一种基于共面波导的磁感应波产生结构
US20140011402A1 (en) Transmission system and method for constructing backplane system
US7598823B2 (en) High-speed digital transmission signal line for providing a desired dynamic resistance
CN102998868B (zh) 一种阵列基板及显示装置
Shang et al. Signal integrity analysis for high speed digital circuit
CN108735179A (zh) 显示驱动装置、显示驱动组件和显示装置
CN103997335B (zh) 时序控制器的信号频率的设定装置、方法以及显示设备
WO2021031564A1 (zh) 一种校准网络装置及天线
CN209402828U (zh) 印刷线路板、印刷线路板组件及显示面板
CN109756222A (zh) 一种电平转换电路以及芯片系统
CN202523834U (zh) 开回路天线结构
CN102855850A (zh) 电子装置和液晶显示模组
CN105391661A (zh) 包括图案孔隙的电通道、电路板以及电子设备
CN202906123U (zh) 用于信号传输的连接装置
Cao et al. Rise-time filter design for transmission-line pulse measurement systems
US9069913B2 (en) Circuit topology for multiple loads
CN104934003A (zh) 源极驱动系统及使用其的显示装置
CN218448437U (zh) 一种近场通信天线
CN206948709U (zh) 一种柔性电路板

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant