CN1393995A - 半导体集成电路 - Google Patents

半导体集成电路 Download PDF

Info

Publication number
CN1393995A
CN1393995A CN02120622A CN02120622A CN1393995A CN 1393995 A CN1393995 A CN 1393995A CN 02120622 A CN02120622 A CN 02120622A CN 02120622 A CN02120622 A CN 02120622A CN 1393995 A CN1393995 A CN 1393995A
Authority
CN
China
Prior art keywords
mentioned
level
node
change
constantly
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN02120622A
Other languages
English (en)
Other versions
CN1232039C (zh
Inventor
内木英喜
近藤晴房
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of CN1393995A publication Critical patent/CN1393995A/zh
Application granted granted Critical
Publication of CN1232039C publication Critical patent/CN1232039C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
    • H03K17/6872Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/162Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit

Abstract

本发明的课题是提供在根据输入的信号使输出信号的逻辑电平变化时可抑制该输出信号的信号波形的紊乱的半导体集成电路。驱动电路12生成按照输入信号X的从H至L的变化分别从L至H变化、按照输入信号X的从L至H的变化分别从H至L变化的控制信号A1、A2以及按照输入信号X的从H至L的变化分别从H至L变化、按照输入信号X的从L至H的变化分别从L至H变化的控制信号B1、B2,分别供给MOS晶体管MA1、MA2、MB1、MB2的栅端子。调整这4个控制信号A1~B2的逻辑电平的变化时序,以便产生4个MOS晶体管MA1~MB2同时导通或关断的期间。

Description

半导体集成电路
(一)技术领域
本发明涉及构成向其它的半导体集成电路输出信号的差分型的输出电路的半导体集成电路。
(二)背景技术
图1示出现有技术的差分输出电路。差分输出电路具备:n沟道型MOS晶体管(以下,称为nMOS晶体管)M1、M3;p沟道型MOS晶体管(以下,称为pMOS晶体管)M2、M4;恒流源J1、J2;以及驱动器IN1、IN2、BU1、BU2。驱动器IN1、IN2、BU1、BU2接受共同的输入信号X,分别生成应供给MOS晶体管M1~M4的栅电极的控制信号A1、A2、B1、B2。在输入信号X为低电平(以下,称为L电平)时,晶体管M1、M4导通,晶体管M2、M3关断。在输入信号X为高电平(以下,称为H电平)时,相反,晶体管M1、M4关断,晶体管M2、M3导通。于是,分别从节点N1、N2输出互为反相的逻辑信号Y1、Y2。
输出信号Y1、Y2分别经传送路径1、2传送给另外的半导体芯片的电路。电阻R连接在节点N1、N2之间,具有对于传送路径1、2的终端电阻的功能。
驱动器IN1、IN2分别是输出输入信号X的反转逻辑的1个CMOS倒相电路。驱动器BU1、BU2由串联连接的2个CMOS倒相电路构成,是输出与输入信号X相同的逻辑的缓冲电路。
在图2中示出表示控制信号A1、A2、B1、B2和输出信号Y1、Y2各自的波形的波形图。伴随输入信号X的从L电平至H电平的变化,假定驱动器IN1、IN2在时刻s1处从H电平变化为L电平。在驱动器BU1、BU2和驱动器IN1、IN2的结构方面,如图2中所示,信号B1、B2在比时刻s1晚的时刻s2处从L电平变化为H电平。
响应于时刻s1的信号A1、A2的电平变化,MOS晶体管M1从导通状态变化为关断状态,MOS晶体管M2从关断状态变化为导通状态,节点N1的电压从L电平上升。另一方面,在成为时刻s2之前,因为MOS晶体管M3维持原有的关断状态且MOS晶体管M4维持原有的导通状态,故伴随节点N1的电压上升,节点N2的电压经电阻R也上升。其后,响应于时刻s2的信号B1、B2的电平变化,MOS晶体管M3、M4分别变化为导通状态、关断状态,节点N2的电压下降。伴随于此,节点N1的电压经电阻R在一瞬间下降,但被MOS晶体管N2驱动而再次上升。
此外,伴随输入信号X的从H电平向L电平的变化,在信号A1、A2在时刻s3处从L电平变化为H电平时,信号B1、B2在比时刻s3晚的时刻s4处处从H电平变化为L电平。响应于时刻s3的信号A1、A2的电平变化,MOS晶体管M1从关断状态变化为导通状态,MOS晶体管M2从导通状态变化为关断状态,节点N1的电压从H电平下降。另一方面,在成为时刻s4之前,因为MOS晶体管M3维持原有的导通状态且MOS晶体管M4维持原有的关断状态,故伴随节点N1的电压下降,节点N2的电压经电阻R也下降。其后,响应于时刻s4的信号B1、B2的电平变化,MOS晶体管M3、M4分别变化为关断状态、导通状态,节点N2的电压上升。伴随于此,节点N1的电压经电阻R在一瞬间上升,但被MOS晶体管N1驱动而再次下降。
(三)发明内容
这样,以对于输入信号X的信号B1、B2的响应比信号A1、A2的响应晚的方式来生成控制信号A1、A2、B1、B2。其结果是,如果输入信号X的逻辑电平发生变化,则如图2中所示,在输出信号Y2中产生瞬间地超过H电平的电压的上冲(overshoot)和瞬间地比L电平的电压低的下冲(undershoot)。此外,在输出信号Y1中也产生瞬间地使波形下降的部分D1和瞬间地使波形上升的部分D2。引起这些波形的紊乱的原因是,伴随输入信号X的电平变化,产生与MOS晶体管M3、M4一起导通的同时、MOS晶体管M1、M2一起关断的期间或与MOS晶体管M1、M2一起导通的同时、MOS晶体管M3、M4一起关断的期间。
这样的输出信号Y1、Y2的输出波形的紊乱不单是表观方面的问题,而且从信号传送性的观点来看也成问题。譬如说,如果存在终端电阻R,则信号Y1、Y2在传送路径1、2的终端以某种程度被反射。该波形的紊乱部分的反射使输出信号Y1、Y2的波形进一步紊乱,其结果是,存在不能将正确的波形的信号传送给传送目的地的可能性。此外,如果存在与传送路径1、2邻接的其它的传送路径,则也成为因与邻接于传送路径1、2的传送路径之间的布线电容的缘故、该波形的紊乱在其邻接的其它的传送路径中产生噪声的所谓的交扰噪声的原因。
因而,本发明的目的在于提供在根据输入的信号使输出信号的逻辑电平改变时可抑制该输出信号的波形的紊乱的半导体集成电路。
本发明的半导体集成电路具备:第1导电型的第1MOS晶体管,具有连接到第1节点上的漏端子;与第1导电型不同的第2导电型的第2MOS晶体管,具有连接到第1节点上的漏端子;第1导电型的第3MOS晶体管,具有连接到第2节点上的漏端子和连接到第1MOS晶体管的源端子上的源端子;第2导电型的第4MOS晶体管,具有连接到第2节点上的漏端子和连接到第2MOS晶体管的源端子上的源端子;以及驱动电路,生成其逻辑电平伴随输入信号的逻辑电平的变化而变化的第1至第4控制信号,分别供给第1至第4MOS晶体管的栅端子。
这里,第1控制信号响应于输入信号的从高电平向低电平的第1电平变化,在第1时刻处开始从低电平向高电平变化,响应于输入信号的从低电平向高电平的第2电平变化,在第2时刻处开始从高电平向低电平变化。第2控制信号响应于输入信号的第1电平变化,在比第1时刻晚的第3时刻处开始从低电平向高电平变化,响应于输入信号的上述第2电平变化,在比第2时刻早的第4时刻处开始从高电平向低电平变化。
第3控制信号响应于输入信号的第1电平变化,在第5时刻处开始从高电平向低电平变化,响应于输入信号的第2电平变化,在第6时刻处开始从低电平向高电平变化。还有,第4控制信号响应于输入信号的上述第1电平变化,在比第5时刻早的第7时刻处开始从高电平向低电平变化,响应于输入信号的上述第2电平变化,在比第6时刻晚的第8时刻处开始从低电平向高电平变化。
而且,通过使第1时刻和第2时刻之间的期间的至少一部分与第5时刻和第6时刻之间的期间的至少一部分重复,使第3时刻和第4时刻之间的期间的至少一部分与第7时刻和第8时刻之间的期间的至少一部分重复,伴随输入信号的逻辑电平变化,第1至第4控制信号可使第1至第4 MOS晶体管全部导通或全部关断的期间产生。这一点可起到下述的作用:即使经电阻元件等的阻抗来连接第1和第2节点之间,也可抑制从第1和第2节点输出的信号的上冲和下冲等。
最好使第1、第2、第3和第4时刻分别与第7、第8、第5和第6时刻大体一致。例如在第1和第4MOS晶体管导通、第2和第3MOS晶体管关断时,伴随输入信号的电平变化,第2和第3MOS晶体管可同时变化为导通或第1和第4MOS晶体管可同时变化为关断,可进一步抑制从第1和第2节点输出的信号的波形的紊乱。
特别是,如果将第1和第2MOS晶体管定为n沟道型MOS晶体管,将第3和第4MOS晶体管定为p沟道型MOS晶体管,则可得到第1至第4MOS晶体管同时导通的期间。换言之,因为在第1和第2节点上不形成浮置状态,故可抑制因外部的原因引起的噪声的发生。
具体地说,驱动电路分别至少具备下述1个电路:第1逻辑电路,由第1延迟电路和NAND(“与非”)逻辑门构成,其中,上述第1延迟电路的输入端连接到其电压随上述输入信号的电压变化而变化的节点上,上述第1延迟电路使其输入端的电压的变化延迟后输出,上述NAND逻辑门的第1输入端连接到上述第1延迟电路的输入端上,第2输入端连接到上述第1延迟电路的输出端上,输出NAND逻辑;以及第2逻辑电路,由第2延迟电路和NOR(“或非”)逻辑门构成,其中,上述第2延迟电路的输入端连接到其电压随上述输入信号的电压变化而变化的节点上,上述第2延迟电路使其输入端的电压的变化延迟后输出,上述NOR逻辑门的第1输入端连接到上述第2延迟电路的输入端上,第2输入端连接到上述第2延迟电路的输出端上,输出NOR逻辑。根据从该至少1个第1逻辑电路输出的NAND逻辑和从至少1个第2逻辑电路输出的NOR逻辑,生成第1至第4控制信号。
较为理想的是,驱动电路中设置2个第1逻辑电路和第2逻辑电路,这样来构成:接受输入信号并输出其反转信号的倒相电路的输出端连接到一方的第1逻辑电路的第1延迟电路的输入端和一方的第2逻辑电路的第2延迟电路上,接受上述输入信号并输出的传输门连接到另一方的第1逻辑电路的第1延迟电路的输入端和另一方的第2逻辑电路的第2延迟电路上。
(四)附图说明
图1是示出现有技术的差分输出电路的电路结构图。
图2是说明图1的电路的工作用的信号波形图。
图3是示出本发明的实施例1的半导体集成电路(差分输出电路)的电路结构图。
图4是示出图3中驱动电路12的电路结构图。
图5是说明驱动电路12的工作用的信号波形图。
图6是说明图1的差分输出电路的工作用的信号波形图。
图7是示出本发明的实施例2的驱动电路40的电路结构图。
具体实施方式
图3示出作为本发明的一个实施例的半导体集成电路10的结构。在单一半导体芯片上形成的半导体集成电路10是分别从节点N1、N2输出具有互为反相的逻辑电平的2个逻辑信号、经传送路径1、2传送给另外的半导体芯片的电路的差分输出电路。半导体集成电路10具备:nMOS晶体管MA1、MB1;pMOS晶体管MA2、MB2;恒流源M5、M6;及电阻元件R。
nMOS晶体管MA1具有连接到节点N3上的源端子和连接到节点N1上的漏端子。nMOS晶体管MB1具有连接到节点N3上的源端子和连接到节点N2上的漏端子。pMOS晶体管MA2具有连接到节点N4上的源端子和连接到节点N1上的漏端子。pMOS晶体管MB2具有连接到节点N4上的源端子和连接到节点N2上的漏端子。
恒流源M5由具有接受电源电压VDD的源端子、连接到节点N4上的漏端子和接受规定的偏置电压的栅端子的pMOS晶体管构成,对节点N4供给恒定电流。恒流源M6由具有接受接地电压GND(=0V)的源端子、连接到节点N3上的漏端子和接受规定的偏置电压的栅端子的nMOS晶体管构成,对节点N3供给恒定电流。恒流源M5、M6调节流过节点N3、N4间的电流的量,有助于降低功耗。也可只设置恒流源M5、M6的某一方,对未设置恒流源的节点N3、N4的一方直接供给电源电压或接地电位。
电阻元件R作为传送路径1、2的终端电阻,连接在节点N1与节点N2之间。再有,也可在芯片的外部设置电阻元件R。
半导体集成电路10具备按照输入信号X生成分别对MOS晶体管MA1、MA2、MB1、MB2的栅端子供给控制信号A1、A2、B1、B2的驱动电路12。在驱动电路12中,随着输入信号X的从H电平向L电平的变化,控制信号A1、A2的逻辑电平从L电平向H电平变化,另一方面,控制信号B1、B2的逻辑电平从H电平向L电平变化。相反,随着输入信号X的从L电平向H电平的变化,控制信号A1、A2的逻辑电平从H电平向L电平变化,另一方面,控制信号B1、B2的逻辑电平从L电平向H电平变化。在此,H电平相当于电源电压VDD,L电平相当于接地电压GND(以下也相同)。
在本实施例中,伴随输入信号X的从H电平向L电平和从L电平向H电平的各自的变化,利用驱动电路12调整了控制信号A1、A2、B1、B2的的逻辑电平的变化时序,以便产生MOS晶体管MA1、MA2、MB1、MB2全部为导通的期间。
图4是驱动电路12的电路结构图。驱动电路12具备逻辑电路21~24、传输门15和CMOS倒相器16。
倒相器16由在源端子上接受电源电压VDD、在漏端子上连接节点N6、在栅端子上接受节点N7上的输入信号X的pMOS晶体管和在源端子上接受接地电压GND、在漏端子上连接节点N6、在栅端子上接受节点N7上的输入信号X的nMOS晶体管构成,对节点N6输出反转了输入信号X的逻辑的信号。传输门15由在栅端子上接受电源电压VDD常时地导通的nMOS晶体管和在栅端子上接受接地电压GND常时地导通的pMOS晶体管构成,该nMOS晶体管和pMOS晶体管并列地连接在节点N5、N7间。传输门15接受输入信号X,对节点N5输出原有的逻辑电平。但是,相对于输入信号X中的逻辑电平的变化,延迟地产生节点N5的逻辑电平的变化。
逻辑电路21是按照节点N5的信号来输出控制信号A1的电路,具体地说,由使节点N5的信号延迟的延迟电路30和输出节点N5的信号与延迟电路30输出的信号的NAND(“与非”)逻辑的NAND逻辑门31构成。逻辑电路22是按照节点N5的信号来输出控制信号A2的电路,具体地说,由使节点N5的信号延迟的延迟电路32和输出节点N5的信号与延迟电路32输出的信号的NOR(“或非”)逻辑的NOR逻辑门33构成。
逻辑电路23是按照节点N6的信号来输出控制信号B1的电路,其电路结构与逻辑电路21的电路结构相同。具体地说,逻辑电路23由使节点N6的信号延迟的延迟电路34和输出节点N6的信号与延迟电路34输出的信号的NAND逻辑的NAND逻辑门35构成。
逻辑电路24是按照节点N6的信号来输出控制信号B2的电路,其电路结构与逻辑电路22的电路结构相同。具体地说,逻辑电路24由使节点N6的信号延迟的延迟电路36和输出节点N6的信号与延迟电路36输出的信号的NOR逻辑的NOR逻辑门37构成。
延迟电路30、32、34、36的各自的电路结构相同,是将与倒相器16为同一的偶数个CMOS倒相器(在图中,是2个)进行了级联连接的电路。因而,倒相器的级数越多,各延迟电路的延迟时间就越长。
此外,为了设计上的方便,也可将输入端连接到逻辑门31、33、35、37的各自的输出端上并连接对各逻辑门的输出信号进行缓冲的缓冲电路、将该缓冲电路的输出分别作为控制信号A1、A2、B1、B2。
图5是示出了对于输入信号X的节点N5、N6的信号、控制信号A1、A2、B1、B2的波形的时序图。在此,假定在时刻t0处从H电平变化为L电平、在时刻t4处从L电平变化为H电平的输入信号X。
响应于输入信号X的从H电平向L电平的变化,节点N6上的信号因倒相器16而从L电平变化为H电平。由于倒相器16的响应延迟,节点N6的信号在时刻t1(>t0)处从L电平开始变化为H电平。另一方面,节点N5上呈现因传输门15而使输入信号X延迟的信号。
这样来构成传输门15,使得因传输门15引起的信号延迟大体与倒相器16的响应延迟相等,节点N5的信号在时刻t1处从H电平开始向L电平变化。
在时刻t1之前,控制信号A1、A2显示了L电平,控制信号B1、B2显示了H电平,但响应于在节点N5上的从H电平向L电平的变化,NAND逻辑门31使控制信号A1从L电平变化为H电平,但由于NAND逻辑门31的响应延迟,在时刻t2(>t1)处开始该电平变化。另一方面,因为延迟电路32使节点N5中的信号的从H电平向L电平的变化延迟后供给NOR逻辑门33,故在时刻t2处控制信号A2为原有的L电平。
此外,响应于在节点N6上的从L电平向H电平的变化,由于NOR逻辑门37的缘故,控制信号B2从H电平变化为L电平,但由于NOR逻辑门37的响应延迟,在时刻t2处开始该电平变化。另一方面,由于延迟电路34使节点N6上的信号的从L电平向H电平的变化延迟后供给NAND逻辑门35,故在时刻t2处控制信号B1为原有的H电平。
而且,如果延迟电路32、34分别将节点N5、N6的电平变化供给NOR逻辑门33、NAND逻辑门35,则控制信号A2的逻辑电平从L电平向H电平变化,控制信号B1的逻辑电平从H电平向L电平变化。由于延迟电路32、34的信号延迟的缘故,该控制信号A2、B1的逻辑电平都在时刻t3(>t2)处开始变化。时刻(t3-t2)相当于因延迟电路32、34产生的延迟时间。
相反,响应于时刻t4的输入信号X的从L电平向H电平的变化,节点N6上的信号因倒相器16而从H电平变化为L电平,但由于倒相器16的响应延迟,开始该电平变化的时刻是在时刻t5(>时刻t4)处。另一方面,由于因传输门15引起的信号延迟,节点N5的信号在相同的时刻t5处开始从L电平向H电平变化。
在时刻t5之前,控制信号A1、A2为H电平,控制信号B1、B2为L电平。响应于在节点N5上的从L电平向H电平的变化,NOR逻辑门33使控制信号A2从H电平变化为L电平,但由于NOR逻辑门33的响应延迟,在时刻t6(>时刻t5)处开始该电平变化。另一方面,由于延迟电路30使节点N5上的从L电平向H电平的变化延迟后供给NAND逻辑门31,故在时刻t6处控制信号A1为原有的H电平。
此外,响应于在节点N6上的从H电平向L电平的变化,NAND逻辑门35使控制信号B1从L电平变化为H电平,但由于NAND逻辑门35的响应延迟,在时刻t6处开始该电平变化。另一方面,由于延迟电路36使节点N6上的从H电平向L电平的变化延迟后供给NOR逻辑门37,故在时刻t6处控制信号B2为原有的H电平。
而且,如果延迟电路30、36分别将节点N5、N6的电平变化供给NAND逻辑门31、NOR逻辑门37,则控制信号A1的逻辑电平从H电平向L电平变化,控制信号B2的逻辑电平从L电平向H电平变化。由于延迟电路30、36的信号延迟的缘故,该控制信号A1、B2的逻辑电平都在时刻t7(>t6)处开始变化。时间(t7-t6)相当于因延迟电路32、34产生的延迟时间,与(t3-t2)为相同的长度。
图6是示出图1中的MOS晶体管MA1、MA2、MB1、MB2的各自的导通、关断的转移和输出信号Y1、Y2的波形的时序图。
在控制信号A1、A2为L电平、控制信号B1、B2为H电平时,MOS晶体管MA1、MB2为关断状态,MOS晶体管MA2、MB1为导通状态。此时,输出信号Y1为H电平,输出信号Y2为L电平。
如图5中已说明的那样,利用驱动电路12,在时刻t2处控制信号A1开始从L电平向H电平变化,与此同时,控制信号B2从H电平向L电平变化。然后,在比时刻t2晚的时刻t3处,控制信号A2开始从L电平向H电平变化,与此同时,控制信号B1从H电平向L电平变化。响应于控制信号A1、B2,在时刻t10(>t2)处,MOS晶体管MA1、MB2同时从关断状态切换为导通状态。时刻t10相当于MOS晶体管MA1的栅端子的电压成为比接地电压高出一个阈值电压的时刻、而且相当于MOS晶体管MB2的栅端子的电压成为比电源电压低了一个阈值电压的时刻。
虽然MOS晶体管MA2、MB1为原有的导通状态,但在时刻t10处,已导通的MOS晶体管MA1使节点N1的电压从H电平下降,与此同时,已导通的MOS晶体管MB2使节点N2的电压从L电平上升。
响应于控制信号A2、B1,在时刻t11(>t3>t10)处,MOS晶体管MA2、MB1同时从导通状态切换为关断状态。时刻t11相当于MOS晶体管MA2的栅端子的电压成为比电源电压低了一个阈值电压的时刻、而且相当于MOS晶体管MB1的栅端子的电压成为比接地电压高出一个阈值电压的时刻。利用MOS晶体管MA2、MB1的关断,已导通的MOS晶体管MA1使节点N1的电压下降到L电平,与此同时,已导通的MOS晶体管MB2使节点N2的电压上升到H电平。
在输入信号的从H电平向L电平的变化中,在时刻t10处,由于MOS晶体管MA1、MA2、MB1、MB2全部导通,故即使节点N2的电位上升,也不会经电阻R使节点N1的电位从H电平进一步上升,相反,即使节点N1的电位下降,也不会经电阻R使节点N2的电位从L电平进一步下降。
因而,按照输入信号X从H电平向L电平的变化,输出信号Y1从H电平向L电平变化而不产生上冲,输出信号Y2从L电平向H电平变化而不产生下冲。于是,可抑制输出信号Y1、Y2的信号波形的紊乱。
其次,在时刻t6处控制信号A2开始从H电平向L电平变化,与此同时,控制信号B1从L电平向H电平变化。在比时刻t6晚的时刻t7处,控制信号A1开始从H电平向L电平变化,与此同时,控制信号B2从L电平向H电平变化。响应于控制信号A2、B1,在时刻t12(>t6)处,MOS晶体管MA2、MB1同时从关断状态切换为导通状态。时刻t12相当于MOS晶体管MA2的栅端子的电压成为比接地电压高出一个阈值电压的时刻、而且相当于MOS晶体管MB1的栅端子的电压成为比电源电压低了一个阈值电压的时刻。
虽然MOS晶体管MA1、MB2为原有的导通状态,但在时刻t12处,已导通的MOS晶体管MA2使节点N1的电压从L电平上升,与此同时,已导通的MOS晶体管MB1使节点N2的电压从H电平下降。
响应于控制信号A1、B2,在时刻t13(>t7>t12)处,MOS晶体管MA1、MB2同时从导通状态切换为关断状态。时刻t13相当于MOS晶体管相当于MB2的栅端子的电压成为比电源电压低了一个阈值电压的时刻、而且相当于MOS晶体管MA1的栅端子的电压成为比接地电压高出一个阈值电压的时刻。利用MOS晶体管MA1、MB2的关断,已导通的MOS晶体管MA2使节点N1的电压上升到H电平,与此同时,已导通的MOS晶体管MB1使节点N2的电压下降到L电平。
在输入信号的从L电平向H电平的变化中,在时刻t12处,由于MOS晶体管MA1、MA2、MB1、MB2全部导通,故即使节点N2的电位下降,也不会经电阻R使节点N1的电位从L电平进一步下降,相反,即使节点N1的电位上升,也不会经电阻R使节点N2的电位从H电平进一步上升。
因而,按照输入信号X的从L电平向H电平的变化,输出信号Y1从L电平向H电平变化而不产生下冲,输出信号Y2从H电平向L电平变化而不产生上冲。于是,可抑制输出信号Y1、Y2的信号波形的紊乱。
如上所述,按照本实施例,这样来生成控制信号A1、A2、B1、B2,使得MOS晶体管MA1、MA2、MB1、MB2伴随信号X的电平变化而全部导通。这样就起到下述的作用:此时,不会产生只有MOS晶体管MA1、MB1导通或只有MOS晶体管MA2、MB2导通的期间,可抑制输出信号Y1、Y2所产生的上冲和下冲。可避免在现有技术中看到的上冲和下冲等的波形的紊乱。
再有,在本实施例中,也可变更为将图4的逻辑电路21、22、23、24的输出信号分别供给MOS晶体管MA2、MA1、MB2、MB1的栅端子。此时,即使对于信号X的从L电平向H电平的变化和从H电平向L电平的变化的任一变化,也产生MOS晶体管MA1、MA2、MB1、MB2全部关断的期间。例如,假定MOS晶体管MA1、MB2导通,MOS晶体管MA2、MB1导通,节点N1、N2为L电平、H电平。如果输入信号X的逻辑电平变化,则这4个MOS晶体管全部关断。由此,不产生只有MOS晶体管MB1、MB2导通或只有MOS晶体管MA1、MA2导通的状态,可避免在现有技术中看到的波形的紊乱。但是,如果MOS晶体管MA1、MA2、MB1、MB2全部导通,则使节点N1、N2为浮置状态。此时,需要注意,存在因外部的原因而产生噪声的可能性。
此外,最好使由传输门15产生的延迟与倒相器16的响应延迟一致。但是,在不一致的情况下,控制信号A1、B2的电平变化的时序与控制信号A2、B1的电平变化的时序也分别不一致。但是,在保证以下的2点的情况下,由传输门15产生的延迟也可与倒相器16的响应延迟不同:(1)使从控制信号A1从L电平向H电平开始变化的时刻到控制信号A2从L电平向H电平开始变化的时刻为止的期间的一部分与从控制信号B2从H电平向L电平开始变化的时刻到控制信号B1从H电平向L电平开始变化的时刻为止的期间的一部分在时间上重复,(2)使从控制信号A2从H电平向L电平开始变化的时刻到控制信号A1从H电平向L电平开始变化的时刻为止的期间的一部分与从控制信号B1从L电平向H电平开始变化的时刻到控制信号B2从L电平向H电平开始变化的时刻为止的期间的一部分在时间上重复。
此时,伴随输入信号X的逻辑电平的变化,也产生MOS晶体管MA1、MA2、MB1、MB2同时导通的期间。可避免如现有技术那样只有MOS晶体管MA1、MA2导通或只有MOS晶体管MB1、MB2导通的状态。于是,与现有技术相比,可在某种程度上抑制输出信号Y1、Y2上的上冲和下冲等,可改善输出信号的波形的紊乱。
实施例2.
图7示出了被用来代替图3的驱动电路12的另外的驱动电路40的电路结构。驱动电路40具备:与图4相同的逻辑电路21、22(但是,对节点N5供给输入信号X);传输门41,在其输入端接受NAND逻辑门31的输出的信号,从其输出端输出控制信号A1;传输门42,在其输入端接受NOR逻辑门33的输出的信号,从其输出端输出控制信号A2;CMOS倒相器44,在其输入端接受NAND逻辑门31的输出的信号,从其输出端输出控制信号B2;以及CMOS倒相器43,在其输入端接受NOR逻辑门33的输出的信号,从其输出端输出控制信号B1。
CMOS倒相器43、44的结构与图4的倒相器16的结构相同,传输门41、42的结构与图4的传输门15的结构相同。
驱动电路40与图4的电路相同,响应于输入信号X的从H电平向L电平的变化,控制信号A1在第1时刻处从L电平变化为H电平,控制信号A2在比第1时刻晚的第2时刻处从L电平变化为H电平,控制信号B2在与第1时刻为相同的时刻的第3时刻处从H电平变化为L电平,控制信号B1在与第2时刻为相同的时刻、比第3时刻晚的第4时刻处从H电平变化为L电平。而且,第1时刻与第2时刻之间的期间和第3时刻与第4时刻之间的期间在时间上重复。
此外,响应于输入信号X的从L电平向H电平的变化,控制信号A2在第5时刻处从H电平变化为L电平,控制信号A1在比第5时刻晚的第6时刻处从H电平变化为L电平,控制信号B1在与第5时刻为相同的时刻的第7时刻处从L电平变化为H电平,控制信号B2在与第6时刻为相同的时刻、比第7时刻晚的第8时刻处从L电平变化为H电平。而且,第5时刻与第6时刻之间的期间和第7时刻与第8时刻之间的期间在时间上重复。
此外,为了设计上的方便,也可将输入端连接到传输门41、42、倒相器43、44的各自的输出端上并连接对各门、倒相器输出的信号进行缓冲的缓冲电路、将该缓冲电路的输出分别作为控制信号A1、A2、B1、B2。
驱动电路40与实施例1相同,即使输入信号X的逻辑电平变化,输出信号Y1、Y2也不会引起上冲和下冲。此外,驱动电路40用比驱动电路12少的晶体管的数目来构成。因为NAND逻辑门、NOR逻辑门的每一个通常分别用各2个nMOS晶体管和pMOS晶体管来构成,故驱动电路40与驱动电路12相比,用pMOS晶体管、nMOS晶体管各为12个的合计为24个的少的晶体管的数目来构成。
本发明是一种半导体集成电路,具备:第1导电型的第1MOS晶体管,具有连接到第1节点上的漏端子;与第1导电型不同的第2导电型的第2MOS晶体管,具有连接到第1节点上的漏端子;第1导电型的第3MOS晶体管,具有连接到第2节点上的漏端子和连接到第1MOS晶体管的源端子上的源端子;以及第2导电型的第4MOS晶体管,具有连接到第2节点上的漏端子和连接到第2MOS晶体管的源端子上的源端子,其中,由于供给第1至第4MOS晶体管的栅端子的控制信号伴随输入信号的逻辑电平的变化而产生使第1至第4MOS晶体管全部导通或全部关断的期间,故在第1和第2节点上可抑制上冲和下冲等的发生,因而,可抑制从第1和第2节点输出的信号的波形的紊乱。

Claims (6)

1.一种半导体集成电路,其特征在于:
具备:
第1导电型的第1MOS晶体管,具有连接到第1节点上的漏端子;
与上述第1导电型不同的第2导电型的第2MOS晶体管,具有连接到上述第1节点上的漏端子;
上述第1导电型的第3MOS晶体管,具有连接到第2节点上的漏端子和连接到上述第1MOS晶体管的源端子上的源端子;
上述第2导电型的第4MOS晶体管,具有连接到上述第2节点上的漏端子和连接到上述第2MOS晶体管的源端子上的源端子;以及
驱动电路,生成其逻辑电平响应于共同的输入信号而变化的第1至第4控制信号,分别供给上述第1至第4MOS晶体管的栅端子,
上述第1控制信号响应于上述输入信号的从高电平向低电平的第1电平变化,在第1时刻处开始从低电平向高电平变化,响应于上述输入信号的从低电平向高电平的第2电平变化,在第2时刻处开始从高电平向低电平变化,
上述第2控制信号响应于上述输入信号的上述第1电平变化,在比上述第1时刻晚的第3时刻处开始从低电平向高电平变化,响应于上述输入信号的上述第2电平变化,在比上述第2时刻早的第4时刻处开始从高电平向低电平变化,
上述第3控制信号响应于上述输入信号的上述第1电平变化,在第5时刻处开始从高电平向低电平变化,响应于上述输入信号的上述第2电平变化,在第6时刻处开始从低电平向高电平变化,
上述第4控制信号响应于上述输入信号的上述第1电平变化,在比上述第5时刻早的第7时刻处开始从高电平向低电平变化,响应于上述输入信号的上述第2电平变化,在比上述第6时刻晚的第8时刻处开始从低电平向高电平变化,
上述第1时刻和第2时刻之间的期间的至少一部分与上述第5时刻和第6时刻之间的期间的至少一部分重复,上述第3时刻和第4时刻之间的期间的至少一部分与上述第7时刻和第8时刻之间的期间的至少一部分重复。
2.如权利要求1中所述的半导体集成电路,其特征在于:
上述第1、第2、第3和第4时刻分别与上述第7、第8、第5和第6时刻大体一致。
3.如权利要求1中所述的半导体集成电路,其特征在于:
上述第1和第2MOS晶体管是n沟道型MOS晶体管,上述第3和第4MOS晶体管是p沟道型MOS晶体管。
4.一种半导体集成电路,其特征在于:
具备:
第1导电型的第1MOS晶体管,具有连接到第1节点上的漏端子;
与上述第1导电型不同的第2导电型的第2MOS晶体管,具有连接到上述第1节点上的漏端子;
上述第1导电型的第3MOS晶体管,具有连接到第2节点上的漏端子和连接到上述第1MOS晶体管的源端子上的源端子;
上述第2导电型的第4MOS晶体管,具有连接到上述第2节点上的漏端子和连接到上述第2MOS晶体管的源端子上的源端子;以及
驱动电路,生成第1至第4控制信号,分别将上述第1至第4控制信号供给上述第1至第4MOS晶体管的栅端子,其中,
上述第1和第2控制信号分别响应于输入信号的从高电平向低电平的第1电平变化,从低电平向高电平变化,响应于上述输入信号的从低电平向高电平的第2电平变化,从高电平向低电平变化,
上述第3和第4控制信号分别响应于上述输入信号的上述第1电平变化,从高电平向低电平变化,响应于上述输入信号的上述第2电平变化,从低电平向高电平变化,
上述驱动电路分别至少具备下述1个电路:
第1逻辑电路,由第1延迟电路和NAND逻辑门构成,其中,上述第1延迟电路的输入端连接到其电压随上述输入信号的电压变化而变化的节点上,上述第1延迟电路使其输入端的电压的变化延迟后输出,上述NAND逻辑门的第1输入端连接到上述第1延迟电路的输入端上,第2输入端连接到上述第1延迟电路的输出端上,输出NAND逻辑;以及
第2逻辑电路,由第2延迟电路和NOR逻辑门构成,其中,上述第2延迟电路的输入端连接到其电压随上述输入信号的电压变化而变化的节点上,上述第2延迟电路使其输入端的电压的变化延迟后输出,上述NOR逻辑门的第1输入端连接到上述第2延迟电路的输入端上,第2输入端连接到上述第2延迟电路的输出端上,输出NOR逻辑,
根据从上述至少1个第1逻辑电路输出的NAND逻辑和从上述至少1个第2逻辑电路输出的NOR逻辑,生成上述第1至第4控制信号。
5.如权利要求4中所述的半导体集成电路,其特征在于:
上述驱动电路还具有接受上述输入信号并输出其反转信号的倒相电路和接受上述输入信号并输出的传输门,而且具备各2个上述第1逻辑电路和第2逻辑电路,再者,
上述倒相电路的输出连接到上述2个第1逻辑电路的一方的第1延迟电路的输入端和上述2个第2逻辑电路的一方的第2延迟电路上,
上述传输门的输出连接到上述2个第1逻辑电路的另一方的第1延迟电路的输入端和上述2个第2逻辑电路的另一方的第2延迟电路上。
6.如权利要求1至权利要求5的任一项中所述的半导体集成电路,其特征在于:
在上述第1节点与第2节点之间连接电阻元件。
CNB021206228A 2001-06-28 2002-05-27 半导体集成电路 Expired - Fee Related CN1232039C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2001196425A JP4627928B2 (ja) 2001-06-28 2001-06-28 半導体集積回路
JP196425/2001 2001-06-28
JP196425/01 2001-06-28

Publications (2)

Publication Number Publication Date
CN1393995A true CN1393995A (zh) 2003-01-29
CN1232039C CN1232039C (zh) 2005-12-14

Family

ID=19034241

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB021206228A Expired - Fee Related CN1232039C (zh) 2001-06-28 2002-05-27 半导体集成电路

Country Status (6)

Country Link
US (1) US6617881B2 (zh)
JP (1) JP4627928B2 (zh)
KR (1) KR100454796B1 (zh)
CN (1) CN1232039C (zh)
DE (1) DE10223760B4 (zh)
TW (1) TW513858B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101567684B (zh) * 2004-07-27 2011-11-23 松下电器产业株式会社 半导体集成电路
CN101924549B (zh) * 2004-07-07 2012-07-04 理查德·高 高速集成电路
CN105429627A (zh) * 2014-09-16 2016-03-23 瑞昱半导体股份有限公司 高速反相器及其方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7034574B1 (en) * 2004-08-17 2006-04-25 Ami Semiconductor, Inc. Low-voltage differential signal (LVDS) transmitter with high signal integrity
JP4509737B2 (ja) * 2004-10-28 2010-07-21 株式会社東芝 差動信号生成回路および差動信号送信回路
US7368950B2 (en) * 2005-11-16 2008-05-06 Montage Technology Group Limited High speed transceiver with low power consumption
JP2007158677A (ja) * 2005-12-05 2007-06-21 Ricoh Co Ltd 電気信号出力装置および半導体レーザ変調駆動装置および画像形成装置
JP2007158513A (ja) * 2005-12-01 2007-06-21 Ricoh Co Ltd 電気信号出力装置および半導体レーザ変調駆動装置および画像形成装置
JP4795805B2 (ja) * 2006-02-06 2011-10-19 株式会社リコー 差動信号制御回路
KR100810328B1 (ko) * 2006-09-21 2008-03-04 삼성전자주식회사 전류 구동형 광원 구동 회로
US7956645B2 (en) * 2008-03-17 2011-06-07 Broadcom Corporation Low power high-speed output driver
JP2011228762A (ja) * 2010-04-15 2011-11-10 Panasonic Corp 差動出力回路
US11816412B2 (en) * 2021-04-16 2023-11-14 Taiwan Semiconductor Manufacturing Company Ltd. Logic cell structures and related methods
US20230058343A1 (en) * 2021-08-19 2023-02-23 Nxp Usa, Inc. Nmos low swing voltage mode tx driver

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62231521A (ja) 1986-03-31 1987-10-12 Nec Corp 半導体集積回路
JPS6362413A (ja) 1986-09-02 1988-03-18 Mitsubishi Electric Corp 半導体集積回路装置
JPH01202916A (ja) * 1988-02-09 1989-08-15 Nec Corp パルス幅調整回路
JPH02254816A (ja) * 1989-03-28 1990-10-15 Nec Ic Microcomput Syst Ltd 貫通電流防止型出力回路
JP2902016B2 (ja) * 1989-11-21 1999-06-07 株式会社日立製作所 信号伝送方法および回路
US5471498A (en) * 1993-04-15 1995-11-28 National Semiconductor Corporation High-speed low-voltage differential swing transmission line transceiver
JP3699764B2 (ja) * 1996-01-31 2005-09-28 株式会社東芝 ドライバ回路装置及びインターフェース
US6025742A (en) * 1997-12-31 2000-02-15 International Business Machines Corporation Low voltage differential swing driver circuit
US6111433A (en) * 1998-06-03 2000-08-29 Exar Corporation Differential output driver with monotonic output transitions
JP2000031810A (ja) * 1998-07-10 2000-01-28 Fujitsu Ltd ドライバ回路
JP3171175B2 (ja) * 1998-12-08 2001-05-28 日本電気株式会社 差動トライステート発生方法及び差動トライステート回路
JP2002314397A (ja) * 2001-04-17 2002-10-25 Seiko Epson Corp 差動信号出力回路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101924549B (zh) * 2004-07-07 2012-07-04 理查德·高 高速集成电路
CN101567684B (zh) * 2004-07-27 2011-11-23 松下电器产业株式会社 半导体集成电路
CN105429627A (zh) * 2014-09-16 2016-03-23 瑞昱半导体股份有限公司 高速反相器及其方法
CN105429627B (zh) * 2014-09-16 2018-09-18 瑞昱半导体股份有限公司 高速反相器及其方法

Also Published As

Publication number Publication date
JP4627928B2 (ja) 2011-02-09
US6617881B2 (en) 2003-09-09
CN1232039C (zh) 2005-12-14
TW513858B (en) 2002-12-11
KR20030002305A (ko) 2003-01-08
US20030001619A1 (en) 2003-01-02
DE10223760B4 (de) 2009-04-09
JP2003017994A (ja) 2003-01-17
DE10223760A1 (de) 2003-01-16
KR100454796B1 (ko) 2004-11-03

Similar Documents

Publication Publication Date Title
CN1232039C (zh) 半导体集成电路
CN1109405C (zh) 具有低击穿电压的输出缓冲电路
CN1160861C (zh) 使用参考电压产生负电压
CN1232022C (zh) 驱动控制装置、功率变换装置及其控制方法和使用方法
CN1909371A (zh) 具有保持的转换速率的输出驱动器
CN1114991C (zh) 振荡电路及延迟电路
US5068548A (en) Bicmos logic circuit for basic applications
CN101047378A (zh) 输出缓冲电路以及包括该输出缓冲电路的系统
CN1841933A (zh) 电压电平变换电路及半导体集成电路装置
CN1100388C (zh) 输入/输出电压检测型衬底电压发生电路
CN1674443A (zh) 电平变换电路
CN1260888C (zh) 电平漂移电路和有源矩阵驱动器
CN1285173C (zh) 一种用于小供应电压的低电压差动信号驱动器
CN1855724A (zh) 缓冲电路
CN1244986C (zh) 驱动电路
CN1268057C (zh) 触发器电路
CN1707949A (zh) 半导体集成电路
CN1266838C (zh) 低电源电压下亦可产生稳定恒流的半导体集成电路器件
CN1909232A (zh) 半导体集成电路
CN1881797A (zh) 同步电路和方法
CN1236558C (zh) 脉冲信号转变延迟调节电路
CN1146920C (zh) 半导体集成电路
CN1753309A (zh) 变换信号的电压振幅的电平变换电路
CN1898870A (zh) 电平转换电路及具有该电平转换电路的半导体集成电路
CN1240186C (zh) 动态电路

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20051214

Termination date: 20100527