WO2005114730A1 - 半導体装置の製造方法および半導体装置 - Google Patents

半導体装置の製造方法および半導体装置 Download PDF

Info

Publication number
WO2005114730A1
WO2005114730A1 PCT/JP2004/006845 JP2004006845W WO2005114730A1 WO 2005114730 A1 WO2005114730 A1 WO 2005114730A1 JP 2004006845 W JP2004006845 W JP 2004006845W WO 2005114730 A1 WO2005114730 A1 WO 2005114730A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor device
heat
resistant sheet
sealing material
relay board
Prior art date
Application number
PCT/JP2004/006845
Other languages
English (en)
French (fr)
Inventor
Yasuhiro Shinma
Junichi Kasai
Kouichi Meguro
Masanori Onodera
Junji Tanaka
Original Assignee
Spansion Llc
Spansion Japan Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Spansion Llc, Spansion Japan Limited filed Critical Spansion Llc
Priority to JP2006513655A priority Critical patent/JPWO2005114730A1/ja
Priority to DE112004002862T priority patent/DE112004002862T5/de
Priority to CN2004800436284A priority patent/CN1998077B/zh
Priority to PCT/JP2004/006845 priority patent/WO2005114730A1/ja
Priority to GB0622783A priority patent/GB2429842B/en
Priority to US11/133,966 priority patent/US9368424B2/en
Publication of WO2005114730A1 publication Critical patent/WO2005114730A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1023All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Definitions

  • the present invention relates to a method for manufacturing a semiconductor device having a structure in which only one surface of a substrate is sealed with a resin, and a semiconductor device manufactured by the method. More specifically, the present invention relates to a method for manufacturing a semiconductor device used for a stacked semiconductor device in which a plurality of packages are stacked. Background art
  • Patent Documents 13 to 13 disclose a method for manufacturing a stacked package.
  • FIG. 1 shows an example of the structure of a stacked package.
  • a second semiconductor device 120 is stacked on one semiconductor device 110.
  • the first semiconductor device 110 has a semiconductor element (not shown) mounted on a relay board 111, and the semiconductor element is sealed with a sealing material 112. Further, on the back side of the relay board 111, solder balls 113 for establishing electrical connection with another board are provided.
  • the semiconductor element mounted on the relay substrate 121 is sealed with the mold resin 122, and a solder ball 123 is provided on the back surface of the relay substrate 121.
  • FIG. 2A shows a top view and a cross-sectional view illustrating a first conventional configuration of the first semiconductor device 110
  • FIG. 2B shows a second conventional configuration of the first semiconductor device 110.
  • the configuration is shown.
  • an electrode pad 114 for electrically connecting to the solder ball 123 of the second semiconductor device 120 is provided on the relay substrate 111 of the first semiconductor device 110. Is formed.
  • the second semiconductor device When laminating the second semiconductor device 120 on the first semiconductor device 110, the second semiconductor device The first semiconductor device 110 and the second semiconductor device 120 are electrically connected by aligning and abutting the solder ball 123 of the device 120 on the electrode pad 114 of the first semiconductor device.
  • the first and second semiconductor devices 110 and 120 are sealed with sealing materials 112 and 122 for protecting the semiconductor element from impact and flaws.
  • the molding of the resin is generally performed by a transfer molding method.
  • the transfer mold method when the sealing material 112 is molded on a rigid relay substrate 111 typified by a glass epoxy substrate, the relay substrate 111 is placed in a mold 130 as shown in FIG. Clamp with a mold 130.
  • the mold 130 has a gate 131 serving as a passage for the resin to be injected, and a cavity 132 for injecting and molding the resin, and the resin is supplied into the cavity 132 through the gate 131. Then, the resin is filled around the semiconductor element.
  • one corner portion of the relay board 111 on which a gate serving as a resin passage is overlapped is provided with a metalized portion having poor adhesion to a sealing material. 115 is formed. After the resin is molded, such a metal-attached portion 115 is provided on the relay board 111 in order to remove the resin from the gate portion.
  • the formation area may be large, and the gate 116 may be located outside the relay board 111.
  • the formation area of the sealing material 112 is reduced in order to increase the number of electrode pads 114, and as shown in FIG.
  • the electrode pad 114 is formed so as to surround the sealing material 112 as described above, the gate is overlaid on the relay substrate 111. For this reason, the corner portion of the relay substrate 111 on which the gate is overlapped is provided with a gold-plated portion 115 which is not as fast as the electrode pad 114.
  • Patent Document 1 Japanese Patent Publication JP-A-8-236694
  • Patent Document 2 Japanese Patent Publication JP-A-2003-218273
  • Patent Document 3 Japanese Patent Publication JP-A-6-13541 Disclosure of the invention
  • the present invention has been made in view of the above circumstances, and a method of manufacturing a semiconductor device and a semiconductor device, which prevent contamination of a resin burr or an electrode pad generated on a relay substrate and improve a manufacturing yield, are provided.
  • the purpose is to provide.
  • a method of manufacturing a semiconductor device includes a step of disposing a heat-resistant sheet so as to cover an electrode terminal formed on a relay substrate; Sealing the semiconductor element mounted on the substrate with a sealing material.
  • Electrode terminals By protecting the electrode terminals by covering the electrode terminals with a heat-resistant sheet and sealing the semiconductor element with a sealing material, the electrode terminals are not stained.
  • the sealing material is made of resin, resin burrs and contamination of electrode pads generated on the relay board can be prevented, and the production yield can be improved.
  • the heat-resistant sheet is interposed between the relay substrate and the sealing material to be sealed, the sealing material can be easily peeled off from the relay substrate after molding. Therefore, there is no need to provide a metal fitting for peeling off the sealing material, and Electrode terminals can be arranged in a region corresponding to the gate of the substrate, and the semiconductor device can be reduced in size.
  • the heat-resistant sheet may be bonded to the relay substrate.
  • the side in contact with the relay board has flexibility.
  • the heat-resistant sheet has an opening for disposing the heat-resistant sheet on the relay board so as not to overlap the semiconductor element sealed with the sealing material. Good to be.
  • the heat-resistant sheet Since the heat-resistant sheet is removed from the relay board after molding the sealing material, the heat-resistant sheet can be easily removed by arranging the heat-resistant sheet so as not to overlap the sealing material portion.
  • the method further includes a step of attaching a ball terminal to a back surface side of the relay substrate on which the heat-resistant sheet is arranged.
  • the electrode terminals of the relay board may be contaminated by flux application or flux cleaning using a chemical solution when mounting the ball terminals. Absent.
  • the relay substrate and the heat-resistant sheet each have a guide hole that fits into a guide pin provided in the mold, and the guide pin is connected to the guide hole.
  • the relay board and the heat-resistant sheet are preferably positioned in the mold.
  • the guide pins provided on the mold are used for positioning the relay board. By using it also for the positioning of the sheet, the relay board and the heat-resistant sheet can be reliably arranged in the mold without impairing the positional relationship between the relay board and the heat-resistant sheet.
  • the mold may have a cross-sectional area of an entrance at a boundary between the passage and the cavity smaller than a cross-sectional area of a passage for injecting the sealing material into the cavity. Good to do.
  • the internal pressure of the gate portion where the heat-resistant sheet is disposed can be made higher than the internal pressure near the cavity entrance, and the heat-resistant sheet can be held down by the internal pressure. Therefore, it is possible to prevent the resin as the sealing material from entering between the heat-resistant sheet and the relay board.
  • the method further includes a step of removing the heat-resistant sheet from above the relay board.
  • the electrode terminals may be formed in all regions of the relay substrate other than the arrangement region of the semiconductor element.
  • the electrode terminal can be arranged also in a region corresponding to the gate on the relay substrate. Therefore, the size of the semiconductor device can be reduced.
  • the above-described method for manufacturing a semiconductor device may include a step of laminating another semiconductor device on the semiconductor element sealed with the sealing material.
  • the stacked semiconductor device enables efficient packaging of the semiconductor element.
  • the sealing material may be made of a resin.
  • the semiconductor element By packaging the semiconductor element with resin, the semiconductor element can be protected from impacts and scratches.
  • the semiconductor device of the present invention covers a semiconductor element sealed with a sealing material, a relay substrate on which the semiconductor element sealed with the sealing material is mounted, and an electrode terminal on the relay substrate. And a sealing material whose outer shape is formed by sealing the semiconductor element using a heat-resistant sheet.
  • the electrode terminals By protecting the electrode terminals by covering the electrode terminals with a heat-resistant sheet and then sealing the semiconductor element with a sealing material, the electrode terminals are not stained. Therefore, if the sealing material is resin In this case, it is possible to prevent resin burrs and contamination of the electrode pads generated on the relay board, thereby improving the production yield.
  • the present invention can prevent resin burrs and electrode pads from being contaminated on the relay board, and can improve the production yield.
  • FIG. 1 is a cross-sectional view showing a configuration of a conventional stacked semiconductor device.
  • FIG. 2 (A) is a top view and a cross-sectional view showing a first conventional configuration of the first semiconductor device
  • FIG. 2 (B) shows a second conventional configuration of the first semiconductor device. It is a top view and a sectional view.
  • FIG. 3 is a view showing a state in which a conventional first semiconductor device is clamped by a mold.
  • FIG. 4 is a cross-sectional view illustrating a configuration of a stacked semiconductor device of the present invention.
  • FIG. 5 is a top view and a cross-sectional view illustrating a configuration of a first semiconductor device.
  • FIG. 6 is a flowchart showing a procedure for manufacturing the first semiconductor device.
  • FIG. 7 (A) is a view showing a state in which the semiconductor element 14 is mounted on the relay board 11
  • FIG. 7 (B) is a view showing a state in which the relay board 11 is mounted on a lower mold 42.
  • FIG. 4C is a view showing a state in which a heat-resistant sheet 31 is arranged on the relay substrate 11
  • FIG. 4D is a diagram showing the relay substrate 11 on which the semiconductor element 14 is mounted, clamped by dies 41 and 42
  • E) is a diagram showing a state in which the resin is sealed in the cavity via the gate 50
  • (F) is a diagram showing the upper mold after the resin is formed.
  • FIG. 2 is a diagram illustrating a configuration of the device
  • (I) is a diagram illustrating a configuration of a first semiconductor device after removing a heat-resistant sheet 31.
  • FIG. 8 is a view showing a heat-resistant sheet arranged on a relay board.
  • FIG. 9 is a sectional view showing a configuration of a mold.
  • FIG. 10 is a flowchart showing another manufacturing procedure of the first semiconductor device.
  • FIG. 11 (A) is a diagram showing a state in which the heat-resistant sheet 31 is left on the relay board 11, (B) is a diagram showing a state where a test is being performed by the probe 60, and (C) is a diagram showing FIG. 4 is a diagram showing a state where the heat-resistant sheet 31 is removed after the test is completed.
  • FIG. 12 is a view illustrating a manufacturing procedure of the semiconductor device of the second embodiment, and is a view illustrating a state in which a second heat-resistant sheet is disposed on a first heat-resistant sheet.
  • the semiconductor device manufactured according to the present invention is not limited to a stacked semiconductor device.
  • the present invention can be applied to a technique for preventing contamination of a signal pattern due to resin sealing of a semiconductor element.
  • the stacked semiconductor device 1 shown in FIG. 4 has a two-stage configuration in which a second semiconductor device 20 is stacked on a first semiconductor device 10.
  • a semiconductor element 14 is mounted on the surface side of a relay board 11, and the semiconductor element 14 is sealed with a sealing material 12.
  • a sealing material 12 By sealing the semiconductor element 14 with the sealing material 12, it is possible to prevent the semiconductor element 14 from being shocked or damaged.
  • a resin such as epoxy, silicone, or polyimide is used.
  • Solder balls 13 are provided on the back side of the relay board 11, and are used for connection with test pins of a test probe and other boards.
  • the second semiconductor device 20 also has a semiconductor element (not shown) mounted on the surface side of the relay board 21 and seals the entire substrate surface of the relay board 21 with a sealing material. Solder balls 23 are provided on the back side of the relay board 21 to establish electrical connection between the first semiconductor device 10 and the second semiconductor device 20. Further, as shown in FIG. 4, the first semiconductor device 10 and the second semiconductor device 20 are adhered and fixed by the adhesive 2.
  • FIG. 5 shows a top view of the first semiconductor device 10 as viewed from above and a side view as viewed from the side.
  • electrode pads (terminals) 17 are formed as shown in the top view of FIG.
  • the electrode pads (terminals) 17 are formed in a region on the relay substrate 11 excluding a region where the semiconductor element is formed. That is, as shown in Fig. 2 (A) Therefore, the electrode pad (terminal) 17 can be formed on the relay substrate 11 by removing the region where the semiconductor element is formed.
  • the second semiconductor device 20 and the first semiconductor device 10 are electrically connected. You.
  • the sealing material 12 sealing the semiconductor element will be described with reference to the side view of FIG.
  • the sealing material 12 is composed of a first sealing material 3 (12) formed on the relay board 11 and a first truncated pyramid formed on the first sealing material 3 (12). And 2 sealing materials 4 (12). That is, the first sealing material 3 (12) surrounds the outer periphery of the second sealing material 4 (12), and the first sealing material 3 (12) serves as a flange of the second sealing material 4 (12). ing.
  • the shape of the sealing material 12 is such that a heat-resistant sheet is formed so as to cover the electrode pads (terminals) 17 formed on the relay board 11 in the process of forming the sealing material 12 for sealing the semiconductor element.
  • the brim portion is formed on the sealing material 12 in order to dispose the heat-resistant sheet 31 at a predetermined distance with respect to the disposition area of the sealing material 12 (see FIGS. 7C and 7D).
  • the resin as the sealing material that has flowed between the region and the heat-resistant sheet 31 remains on the relay board 11 as a brim portion.
  • the sealing material 22 can be formed in the second semiconductor device 20 in the same procedure.
  • a procedure for using a resin as the sealing material 12 and sealing the semiconductor element with the resin will be described.
  • the first semiconductor device 10 is mounted on the lower mold 42 (Step Sl).
  • a semiconductor element 14 is mounted on a relay board 11 as shown in FIG. 7A, and the semiconductor element 14 and the relay board 11 are electrically connected by wires 15.
  • the lower mold 42 is provided with guide pins 43 as shown in FIG. 7 (B), and the relay board 11 of the first semiconductor device 10 is provided with the guide holes 16 to be fitted with the guide pins 43. Is provided.
  • a heat-resistant sheet 31 for preventing the electrode pads (terminals) 17 from being stained by resin sealing is set on the relay substrate 11 of the first semiconductor device 10 (step S 2).
  • Guide holes 32 are also formed in the heat-resistant sheet 31, and the heat-resistant sheet 31 is positioned on the relay board 11 by inserting the guide pins 43 of the lower mold 42 into the guide holes 32.
  • FIG. 7C shows a state in which the heat-resistant sheet 31 is arranged on the relay substrate 11, and
  • FIG. 8 shows a top view of the first semiconductor device 10 in which the heat-resistant sheet 31 is arranged. As shown in FIG.
  • the heat-resistant sheet 31 has a central portion hollowed out to form an opening, and is arranged so as to cover the electrode pad (terminal) 17 around the cavity for molding the sealing material 12. .
  • the heat-resistant sheet 31 may be coated with an adhesive so that the heat-resistant sheet 31 is not peeled off from the relay board 11 when the heat-resistant sheet 31 is disposed on the relay board 11.
  • the I heat sheet 31 For the I heat sheet 31, PET (Polyethylene Terephthalate) resin, fluorine-based resin, metal sheet, pulp-based resin, or the like is used.
  • PET Polyethylene Terephthalate
  • fluorine-based resin fluorine-based resin
  • metal sheet metal sheet
  • pulp-based resin or the like is used.
  • the upper and lower dies 41 and 42 are kept at around 170 ° C. Therefore, it is preferable to select the heat-resistant sheet 31 that hardly deforms or changes its dimensions even at a temperature of about 175 ° C. The dimensional change does not occur even at a high temperature, so that the resin as the sealing material 12 can be prevented from flowing between the heat-resistant sheet 31 and the relay board 11.
  • FIG. 7 shows only one semiconductor element 14 mounted on the relay substrate 11.
  • the packaging of the force semiconductor element is performed by mounting a plurality of semiconductor elements on the relay substrate 11 and performing resin sealing or predetermined sealing. Since the relay substrate 11 is cut into the respective semiconductor devices after the above processing, the heat-resistant sheet 31 does not have to be independent for each semiconductor element.
  • the upper mold 41 and the lower mold 42 are clamped (step S3), and the sealing material is placed in the cavity as shown in FIG. 7 (E). Twelve resins are sealed (Step S4).
  • the guide holes 44 are also provided in the upper mold 41 as shown in FIG. 7D, so that the guide pins 43 provided in the lower mold 42 are provided.
  • the upper mold 41 is arranged at a predetermined position on the first semiconductor device 10 by fitting the guide hole 44 into the guide hole 44.
  • Injection of the resin of the sealing material 12 into the cavity is performed from a gate portion 50 that serves as a resin passage.
  • the heat-resistant sheet 31 is arranged below the gate 50 as shown in FIG. Therefore, even if the resin is injected from the gate portion 50, the resin does not adhere to the electrode pads (terminals) 17.
  • the surface of the relay board 11 can be kept clean by generating resin burrs and resin burrs on the heat-resistant sheet 31 that are easily generated on the end surface of the sealing material on the relay board 11 and removing the heat-resistant sheet 31.
  • the dies 41 and 42 are formed such that the cross-sectional area of the cavity entrance 51 is smaller than the cross-sectional area of the resin passage of the gate portion 50. That is, the cross-sectional area a of the passage of the gate portion 50 shown in FIG. 9 is formed to be larger than the cross-sectional area b of the cavity entrance 51.
  • the internal pressure of the gate portion 50 where the heat-resistant sheet 31 is disposed can be made higher than the internal pressure near the cavity inlet 51, and the heat-resistant sheet 31 is pressed down by the internal pressure. Can be. Therefore, it is possible to prevent the sealing material 12 from entering between the heat-resistant sheet 31 and the relay board 11.
  • Step S4 When the sealing of the resin of the sealing material 12 is completed (Step S4), the upper mold 41 is removed from the first semiconductor device 10 as shown in FIG. 7F (Step S5), The first semiconductor device 10 is removed from the lower mold 42 (step S6).
  • Step S6 When the first semiconductor device 10 is removed from the lower mold 42 (Step S6), a gate break process for separating the sealing material 12 and the resin of the gate unit 50 is performed (Step S7).
  • Step S7 When the resin of the gate portion 50 is removed by the gate break process, the heat-resistant sheet 31 is removed from the relay board 11 and a series of processes is completed (step S8).
  • the heat-resistant sheet 31 is arranged in advance, and the gate portion 50 where the resin of the sealing material 12 is injected onto the heat-resistant sheet 31.
  • the electrode pads (terminals) 17 are not contaminated by overlapping. Therefore, the electrode pad (terminal) 17 provided under the gate portion 50 can be used for electrical connection with a semiconductor device stacked thereon. For this reason, it is possible to improve the production yield without having to increase the size of the relay board.
  • the heat-resistant sheet 31 is removed after the gate break processing. However, the heat-resistant sheet 31 may be left as it is on the relay board 11 and used in a subsequent process. Guess. This procedure will be described with reference to the flowchart shown in FIG.
  • FIG. 11A shows a state in which the solder balls 13 are attached to the back surface of the relay board 11.
  • step S18 a test is performed by connecting the probe 60 shown in FIG. 11B to the solder ball 13 (step S18).
  • a power or test signal is supplied from the probe 60 to test whether the first semiconductor device 10 operates normally.
  • the heat-resistant sheet 31 is peeled off from the relay substrate 11 as shown in FIG. 11C, and the first semiconductor device 10 is completed (Step S19).
  • the heat-resistant sheet 31 used at the time of molding the sealing material is stuck on the relay board 11 as it is, and the mounting and testing of the solder balls 13 are performed.
  • the electrode pads (terminals) 17 of the relay board 11 are easily contaminated because flux is applied or flux cleaning is performed using a chemical solution. Therefore, by covering the electrode pads (terminals) 17 with the heat-resistant sheet 31, the surface of the relay substrate 11 can be kept clean, and the production yield can be improved.
  • the first heat-resistant sheet 71 disposed on the relay board 11 is a flexible sheet made of paper, a chemical sheet, or the like
  • the second heat-resistant sheet 72 disposed on the first heat-resistant sheet 71 is formed of metal or the like. This is a rigid sheet consisting of That is, the first heat-resistant sheet 71 having flexibility is interposed between the relay board 11 and the second heat-resistant sheet 72.
  • the first heat-resistant sheet 71 By giving flexibility (buffering property) to the first heat-resistant sheet 71 opposed to the rigid relay board 11 such as a glass epoxy board, the failure of the relay board 11 due to the pressure at the time of mold clamping can be prevented. Can be prevented.
  • the first heat-resistant sheet 71 has flexibility on the surface of the relay board 11 due to the unevenness caused by metal wiring such as copper, so that the first heat-resistant sheet 71 corresponds to the unevenness of the relay board 11. 71 deforms, sealing material becomes uneven It is possible to prevent intrusion.
  • the first heat-resistant sheet 71 and the second heat-resistant sheet 72 also have almost no deformation or dimensional change even at a temperature of about 175 ° C, similarly to the heat-resistant sheet 31 of the first embodiment described above.
  • FIG. 12 illustrates a case where the heat-resistant sheet is composed of two sheets, a first heat-resistant sheet 71 and a second heat-resistant sheet 72.
  • One heat-resistant sheet is divided into two layers, and a lower layer is formed. It is also possible to give flexibility to the upper layer and to give rigidity to the upper layer.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

 本発明の半導体装置の製造方法は、中継基板11上に形成した電極パッド(端子)17を覆うように耐熱シート31を配置する工程と、中継基板と耐熱シート31とを金型41、42で挟み込み、樹脂封止を行う工程とを有している。電極パッド(端子)17を耐熱シートで覆って電極パッド(端子)17を保護した上で、半導体素子14を樹脂で封止することで、電極パッド(端子)17に汚れが付着する不具合を生じることがない。このため、中継基板11上に発生する樹脂バリや電極パッドの汚染を防止し、製造歩留まりを向上させることができる。

Description

明 細 書
半導体装置の製造方法および半導体装置
技術分野
[0001] 本発明は基板の片面のみを樹脂封止した構造を持つ半導体装置の製造方法およ びその製造方法により製造された半導体装置に関する。より詳細には複数のパッケ 一ジを積層した積層型半導体装置に使用される半導体装置の製造方法に関する。 背景技術
[0002] 近年、移動体電話機のような携帯型電子機器や ICメモリカードのような不揮発性記 憶媒体等はより小型化されており、これらの機器や媒体の部品点数の削減及び部品 の小型化が要求されている。
[0003] 従って、これらの機器を構成する部品のうち主要部品である半導体素子を効率的 にパッケージングする技術の開発が望まれている。そのような要求を満たすパッケ一 ジの 1つとして、複数のパッケージ、例えばメモリ用パッケージとロジック用パッケージ とを積層して 1つにした積層型パッケージが知られている。積層型パッケージの製造 方法に関して特許文献 1一 3に開示がある。
[0004] 積層型パッケージの構造の一例を図 1に示す。図 1に示す積層型パッケージは、第
1の半導体装置 110の上に第 2の半導体装置 120を積層して構成している。第 1の半 導体装置 110は、中継基板 111上に図示しない半導体素子が搭載され、この半導 体素子をシーリング材 112で封止している。また中継基板 111の裏面側には、他の 基板との電気的な接続を取るためのはんだボール 113が設けられている。同様に第 2の半導体装置 120も中継基板 121上に搭載された半導体素子をモールド樹脂 12 2で封止し、中継基板 121の裏面側にははんだボール 123を設けている。
[0005] 図 2 (A)に、第 1の半導体装置 110の従来の第 1の構成を示す上面図と断面図を 示し、 (B)に、第 1の半導体装置 110の従来の第 2の構成を示す。図 2 (A)及び (B) に示すように第 1の半導体装置 110の中継基板 111上には、第 2の半導体装置 120 のはんだボール 123と電気的な接続を取るための電極パッド 114が形成されている。 第 2の半導体装置 120を第 1の半導体装置 110上に積層する時に、第 2の半導体装 置 120のはんだボール 123を第 1の半導体装置の電極パッド 114に位置合わせして 当接させることで、第 1の半導体装置 110と第 2の半導体装置 120とが電気的に接続 される。
[0006] ここで、第 1の半導体装置 110の半導体素子をシーリング材 112で封止する方法に ついて説明する。図 1に示すように第 1及び第 2の半導体装置 110、 120は、半導体 素子を衝撃ゃキズ力 保護するためのシーリング材 112、 122によって封止している 。樹脂の成形は一般的にトランスファモールド法によって行われる。トランスファモー ルド法では、ガラスエポキシ基板に代表されるリジットな中継基板 111上にシーリング 材 112を成形する際に、図 3に示すように中継基板 111をそのまま金型 130内に配 置して上下の金型 130でクランプする。金型 130には、注入する樹脂の通路となるゲ ート 131や、樹脂を注入して成形するキヤビティ 132が形成されており、ゲート 131を 通ってキヤビティ 132内に樹脂が供給されることで、半導体素子の周りに樹脂が充て んされる。
[0007] また、樹脂の通路となるゲートが重ねられる中継基板 111の 1コーナ部には、図 2 ( A)に示すようにシーリング材と密着性の悪い金めつきを施した金めつき部 115が形 成される。樹脂の成形後、ゲート部分の樹脂を取り除くため、このような金めつき部 11 5を中継基板 111上に設けている。
[0008] 中継基板 111上に形成する電極パッド 114の数が少なレ、場合には、図 2 (B)の第 1 の半導体装置 110の従来の第 2の構成に示すようにシーリング材 112の形成エリアを 大きくとり、中継基板 111の外側にゲート 116が来るようにすることもできる。しかし図 2 (A)の第 1の半導体装置 110の従来の第 1の構成に示すように電極パッド 114の数 を増やすためにシーリング材 112の形成エリアを小さくし、図 2 (A)に示すようにシー リング材 112を取り囲むように電極パッド 114を形成した場合、中継基板 111上にゲ ートが重ねられることになる。このためゲートが重ねられる中継基板 111のコーナ部に は電極パッド 114ではなぐ金めつき部 115が設けられる。
[0009] 特許文献 1 :日本国特許公開公報 特開平 8 - 236694号公報
特許文献 2 :日本国特許公開公報 特開 2003-218273号公報
特許文献 3 :日本国特許公開公報 特開平 6 - 13541号公報 発明の開示
発明が解決しょうとする課題
[0010] 上述した従来のトランスファモールド法では、中継基板 111をそのまま金型 130内 に配置してシーリング材による封止を行っていたため、中継基板 111上に油脂ゃ樹 脂バリなどの粉じんが貼りつき、電極パッド 114を汚染してしまうという問題が発生す る。このため半導体装置同士を接合する際の接合性に悪影響を及ぼし、製造歩留ま りの原因となってしまう。
[0011] さらに図 2 (A)に示すように金めつき部 115を設けると、中継基板 111上のそのエリ ァには電極パッド 114を設けることができなくなる。このため、その分中継基板のサイ ズを大きくする必要があり、半導体装置の小型化を阻害する要因となっている。
[0012] またこのような問題を解決するために半導体素子の上からシーリング材を注入する トップゲート方式のモールド方法も提案されているが、樹脂の成形後に残ったゲート 部とランナ部の樹脂の除去が困難となる、樹脂の注入口が小さいため金型を使用す る度にクリーニングが必要になる、金型が複雑なため高価になるといった問題が生じ る。
[0013] 本発明は上記事情に鑑みてなされたものであり、中継基板上に発生する樹脂バリ や電極パッドの汚染を防止し、製造歩留まりを向上させた半導体装置の製造方法お よび半導体装置を提供することを目的とする。 課題を解決するための手段
[0014] 力かる目的を達成するために本発明の半導体装置の製造方法は、中継基板上に 形成した電極端子を覆うように耐熱シートを配置する工程と、金型で挟み込み前記中 継基板上に搭載した半導体素子をシーリング材で封止する工程とを有している。
[0015] 電極端子を耐熱シートで覆って電極端子を保護した上で、半導体素子をシーリン グ材で封止することで、電極端子に汚れが付着しない。シーリング材を樹脂とした場 合に中継基板上に発生する樹脂バリや電極パッドの汚染を防止し、製造歩留まりを 向上させることができる。また、中継基板と封止するシーリング材との間に耐熱シート を挟み込んだことで、成形後にシーリング材を中継基板から容易に剥離することがで きる。従って、シーリング材を剥離するための金めつきを設ける必要がなくなり、中継 基板のゲートに該当する領域にも電極端子を配置することができ、半導体装置を小 型ィ匕すること力 Sできる。
[0016] また上述した半導体装置の製造方法において、前記耐熱シートは、前記中継基板 に接着されるとよい。
[0017] 耐熱シートを中継基板に接着したことで、耐熱シートの位置ずれや剥がれを防止を すること力 Sできる。
[0018] また上述した半導体装置の製造方法において、前記耐熱シートは、複数積層され
、前記中継基板に当接する側が柔軟性を有しているとよい。
[0019] 耐熱シートが、複数積層され、中継基板に当接する側が柔軟性を有しているので、 金型のクランプ時に生じる圧力により中継基板を破損してしまう不具合を生じない。ま た金属配線等によって中継基板の表面に凹凸が生じる場合には、柔軟性を有する 耐熱シートを当接させることで凹凸にシーリング材が入り込むことがない。
[0020] また上述した半導体装置の製造方法において、前記耐熱シートは、前記シーリング 材に封止された半導体素子に重ならないように前記耐熱シートを前記中継基板上に 配置するための開口を有しているとよい。
[0021] 耐熱シートはシーリング材の成形後に中継基板から除去するため、耐熱シートをシ 一リング材部に重ならないように配置することで、耐熱シートを容易に除去することが できる。
[0022] また上述した半導体装置の製造方法において、前記耐熱シートを配置した前記中 継基板の裏面側にボール端子を取り付ける工程を有しているとよい。
[0023] 耐熱シートを付けたまま中継基板の裏面側のボール端子を取り付けることで、ボー ル端子の取り付け時にフラックス塗布や薬液を用いたフラックス洗浄で中継基板の電 極端子が汚染されることがない。
[0024] また上述した半導体装置の製造方法において、前記中継基板と前記耐熱シートと は、前記金型に設けたガイドピンに嵌合するガイドホールを有し、前記ガイドピンを前 記ガイドホールに揷入することで前記中継基板と前記耐熱シートが前記金型に位置 決めされるとよい。
[0025] 金型に配設されたガイドピンは、中継基板の位置決めに用いられるが、これを耐熱 シートの位置決めにも用いることで、中継基板と耐熱シートの位置関係を損なうことな く確実に金型内に中継基板と耐熱シートとを配置することができる。
[0026] また上述した半導体装置の製造方法において、前記金型は、前記シーリング材を キヤビティ内に注入する通路の断面積よりも前記通路と前記キヤビティとの境界の入 口の断面積を小さく形成するとよい。
[0027] 耐熱シートが配置されたゲート部の内部圧力をキヤビティ入口付近の内部圧力より も高くすることができ、耐熱シートを内部圧力で押さえつけることができる。従って、シ 一リング材としての樹脂が耐熱シートと中継基板の間に入り込むのを防止することが できる。
[0028] 上述した半導体装置の製造方法において、前記耐熱シートを前記中継基板上から 取り除く工程を有しているとよい。
[0029] また上述した半導体装置の製造方法において、前記電極端子は、前記中継基板 上の前記半導体素子の配置領域以外のすべての領域に形成されているとよい。
[0030] この半導体装置の製造方法によれば、中継基板上のゲートに該当する領域にも電 極端子を配置することができる。従って、半導体装置を小型化することができる。
[0031] また上述した半導体装置の製造方法において、前記シーリング材で封止された前 記半導体素子上に他の半導体装置を積層する工程を有しているとよい。
[0032] 積層型半導体装置とすることで、半導体素子の効率的なパッケージングが可能とな る。
[0033] また上述した半導体装置の製造方法において、前記シーリング材は、樹脂からなる とよい。樹脂で半導体素子をパッケージングすることで、半導体素子を衝撃やキズか ら守ることができる。
[0034] 本発明の半導体装置は、シーリング材により封止された半導体素子と、前記シーリ ング材に封止された前記半導体素子を搭載した中継基板と、前記中継基板上の電 極端子を覆う耐熱シートを使用して、前記半導体素子の封止を行うことで外形が成形 される前記シーリング材とを有している。
[0035] 電極端子を耐熱シートで覆って電極端子を保護した上で、半導体素子をシーリン グ材で封止することで、電極端子に汚れが付着しない。従って、シーリング材を樹脂 とした場合に中継基板上に発生する樹脂バリや電極パッドの汚染を防止し、製造歩 留まりを向上させることができる。
発明の効果
[0036] 本発明は、中継基板上に発生する樹脂バリや電極パッドの汚染を防止し、製造歩 留まりを向上させることができる。
図面の簡単な説明
[0037] [図 1]従来の積層型半導体装置の構成を示す断面図である。
[図 2] (A)は、第 1の半導体装置の従来の第 1の構成を示す上面図と断面図であり、 ( B)は、第 1の半導体装置の従来の第 2の構成を示す上面図と断面図である。
[図 3]従来の第 1の半導体装置を金型でクランプした状態を示す図である。
[図 4]本発明の積層型半導体装置の構成を示す断面図である。
[図 5]第 1の半導体装置の構成を示す上面図と断面図である。
[図 6]第 1の半導体装置の製造手順を示すフローチャートである。
[図 7] (A)は、中継基板 11上に半導体素子 14を搭載した状態を示す図であり、 (B) は、中継基板 11を下側の金型 42上に載置した状態を示す図であり、(C)は、中継基 板 11上に耐熱シート 31を配置した状態を示す図であり、(D)は、半導体素子 14を 搭載した中継基板 11を金型 41、 42でクランプした状態を示す図であり、(E)は、ゲ ート 50を介してキヤビティ内に樹脂を封止した状態を示す図であり、(F)は、樹脂成 形後、上側の金型 41を取り除いた状態を示す図であり、(G)は、下側の金型 42を中 継基板 11から取り除いた状態を示す図であり、(H)は、ゲートブレイク処理後の第 1 の半導体装置の構成を示す図であり、 (I)は、耐熱シート 31を除去した後の第 1の半 導体装置の構成を示す図である。
[図 8]中継基板上に配置された耐熱シートを示す図である。
[図 9]金型の構成を示す断面図である。
[図 10]第 1の半導体装置の他の製造手順を示すフローチャートである。
[図 11] (A)は、耐熱シート 31を中継基板 11上に残した状態を示す図であり、(B)は、 プローブ 60によるテストを行っている状態を示す図であり、(C)は、テスト終了後に耐 熱シート 31を除去した状態を示す図である。 [図 12]第 2実施例の半導体装置の製造手順を示す図であり、第 1の耐熱シート上に 第 2の耐熱シートを配置した状態を示す図である。
発明を実施するための最良の形態
[0038] 次に、添付図面を参照しながら本発明を実施するための最良の形態について説明 する。なお、以下では積層型半導体装置の製造方法を例に説明するが、本発明によ り製造される半導体装置は、積層型半導体装置に限定されるものではない。例えば 、半導体素子の樹脂封止による信号パターンの汚れを防止する技術としても適用す ること力 Sできる。
実施例 1
[0039] まず、本発明によって製造される積層型半導体装置の一例を図 4を参照しながら説 明する。図 4に示す積層型半導体装置 1は、第 1の半導体装置 10上に第 2の半導体 装置 20を積層した 2段構成を取っている。
[0040] 第 1の半導体装置 10は、図 4に示すように中継基板 11の表面側に半導体素子 14 を搭載し、この半導体素子 14をシーリング材 12によって封止している。半導体素子 1 4をシーリング材 12によって封止することで、半導体素子 14に生じる衝撃やキズを防 止すること力 Sできる。シーリング材 12には、エポキシ、シリコーン、ポリイミドなどの樹脂 が使用される。また中継基板 11の裏面側には、はんだボール 13が設けられ、試験用 のプローブの試験ピンや、他の基板との接続に使用される。
[0041] 第 2の半導体装置 20も、図 4に示すように中継基板 21の表面側に図示しない半導 体素子を搭載し、中継基板 21の基板全面をシーリング材によって封止している。中 継基板 21の裏面側には、はんだボール 23が設けられ、第 1の半導体装置 10と第 2 の半導体装置 20との電気的な接続が取られている。また図 4に示すように第 1の半 導体装置 10と第 2の半導体装置 20とは接着剤 2によって接着され固定されている。
[0042] ここで、図 5を参照しながら第 1の半導体装置 10の構成を説明する。図 5には、第 1 の半導体装置 10を上から見た上面図と側方から見た側面図とが示されている。第 1 の半導体装置 10の中継基板 11上には、図 5の上面図に示すように電極パッド(端子 ) 17が形成されている。本実施例では、電極パッド(端子) 17は、半導体素子の形成 領域を除く中継基板 11上の領域に形成されている。すなわち、図 2 (A)に示すような 金めつき部 115を形成する必要がなレ、ため、半導体素子の形成領域を除レ、た中継 基板 11上に電極パッド (端子) 17を形成することができる。電極パッド (端子) 17と、 第 2の半導体装置 20の裏面側に設けたはんだボール 23とを接触させることで、第 2 の半導体装置 20と第 1の半導体装置 10とが電気的に接続される。
[0043] 次に、図 5の側面図を参照しながら半導体素子を封止しているシーリング材 12につ いて説明する。シーリング材 12は、図 5に示すように中継基板 11上に形成された第 1 のシーリング材 3 (12)と、この第 1のシーリング材 3 (12)上に形成された四角錐台の 第 2のシーリング材 4 (12)とからなる。すなわち、第 1のシーリング材 3 (12)が第 2の シーリング材 4 (12)の外周を取り囲み、第 1のシーリング材 3 (12)が第 2のシーリング 材 4 (12)のつば部となっている。シーリング材 12がこのような形状となるのは、半導 体素子を封止するシーリング材 12の形成工程で、中継基板 11上に形成した電極パ ッド (端子) 17を覆うように耐熱シート 31を配置して、シーリング材を形成するためで ある。つまり、シーリング材 12につば部ができるのは、耐熱シート 31をシーリング材 1 2の配置領域力も所定距離だけ離して配置する(図 7 (C)、 (D)参照)ためであり、形 成領域と耐熱シート 31との間に流入したシーリング材としての樹脂がそのまま中継基 板 11上に残りつば部になる。
[0044] ここで、図 6に示すフローチャートを参照しながら第 1の半導体装置 10の半導体素 子 14をシーリング材 12で封止する手順について説明する。なお、ここでは第 1の半 導体装置 10を例に説明するが、第 2の半導体装置 20についても同様の手順でシー リング材 22を成形することができる。また、以下の手順では、シーリング材 12として樹 脂を用い、樹脂によって半導体素子を封止する手順を説明する。
[0045] まず、第 1の半導体装置 10を下側の金型 42上に搭載する(ステップ Sl)。第 1の半 導体装置 10は、図 7 (A)に示すように中継基板 11上に半導体素子 14が搭載され、 半導体素子 14と中継基板 11とがワイヤ 15によって電気的に接続されている。また下 側金型 42には、図 7 (B)に示すようにガイドピン 43が設けられ、第 1の半導体装置 10 の中継基板 11には、このガイドピン 43と嵌合するガイドホール 16が設けられている。 第 1の半導体装置 10のガイドホール 16を下側金型 42のガイドピン 43に嵌合させるこ とで、図 7 (B)に示すように第 1の半導体装置 10が下側金型 42に位置決めされる。 [0046] 次に、樹脂封止による電極パッド (端子) 17の汚れを防止する耐熱シート 31を第 1 の半導体装置 10の中継基板 11上に設置する (ステップ S 2)。耐熱シート 31にもガイ ドホール 32が形成されており、このガイドホール 32に下側金型 42のガイドピン 43を 揷入することで、耐熱シート 31が中継基板 11上に位置決めされる。図 7 (C)に中継 基板 11上に耐熱シート 31を配置した状態を示し、図 8に耐熱シート 31を配置した第 1の半導体装置 10の上面図を示す。耐熱シート 31は、図 8に示すように中央部分が くり抜かれ開口となっており、シーリング材 12を成形するキヤビティの周囲で、電極パ ッド (端子) 17上を覆うように配置されている。なお、耐熱シート 31には、接着剤を塗 布しておき、中継基板 11上に配置した時に中継基板 11から剥がれないようにしても よい。
[0047] I熱シート 31には、 PET (Polyethylene Terephthalate)樹脂、フッ素系樹脂、 金属性シート、パルプ系樹脂などが用いられる。またシーリング材 12の成形時には 上下の金型 41、 42は 170°C前後に保たれる。このため耐熱シート 31は、約 175°C の温度でも変形や寸法変化がほとんど起こらないものを選択するとよい。高温でも寸 法変化を起こさなレ、ことで耐熱シート 31と中継基板 11との間にシーリング材 12として の樹脂が流れ込むのを防止することができる。なお、図 7には中継基板 11上に搭載 された 1つの半導体素子 14だけを図示している力 半導体素子のパッケージングは 、中継基板 11上に複数の半導体素子を乗せ、樹脂封止や所定の処理後に中継基 板 11をカットして各半導体装置に切りわけられるので、耐熱シート 31は半導体素子 ごとに独立していなくてもよい。
[0048] 次に、図 7 (D)に示すように上側の金型 41と下側の金型 42とをクランプし (ステップ S3)、図 7 (E)に示すようにキヤビティ内にシーリング材 12の樹脂を封止する (ステツ プ S4)。上側の金型 41の取り付けの際には、図 7 (D)に示すように上側の金型 41に もガイドホール 44が設けられているので、下側の金型 42に設けたガイドピン 43にガ イドホール 44を嵌合させることで上側の金型 41が第 1の半導体装置 10上の所定位 置に配置される。
[0049] キヤビティ内へのシーリング材 12の樹脂の注入は、樹脂の通路となるゲート部 50か ら行われる。この時、ゲート部 50の下には図 7 (D)に示すように耐熱シート 31が配置 されているため、ゲート部 50から樹脂を注入しても樹脂が電極パッド (端子) 17に付 着することがなレ、。このため中継基板 11上のシーリング材端面に発生しやすレ、樹脂 バリを耐熱シート 31上で発生させて、耐熱シート 31を除去することで中継基板 11の 表面を清浄に保つことができる。また、中継基板 11上のゲート部 50が重ねられる領 域に金めつき部を設ける必要がなくなり、中継基板 11のすベてのコーナに無駄なく 電極を配置することができる。
[0050] また金型 41、 42は、ゲート部 50の樹脂の通路の断面積よりもキヤビティ入口 51の 断面積が小さくなるように形成されている。すなわち、図 9に示すゲート部 50の通路 の断面積 aが、キヤビティ入口 51の断面積 bよりも大きくなるように形成されている。こ のような構成を取ることで耐熱シート 31が配置されたゲート部 50の内部圧力をキヤビ ティ入口 51付近の内部圧力よりも高くすることができ、耐熱シート 31を内部圧力で押 さえつけることができる。従って、シーリング材 12が耐熱シート 31と中継基板 11の間 に入り込むのを防止することができる。
[0051] シーリング材 12の樹脂の封止が終了すると (ステップ S4)、図 7 (F)に示すように上 側の金型 41を第 1の半導体装置 10上から取り外し (ステップ S5)、第 1の半導体装置 10を下側の金型 42から取り出す(ステップ S6)。
[0052] 下側の金型 42から第 1の半導体装置 10を取り外すと(ステップ S6)、シーリング材 1 2とゲート部 50の樹脂とを分離するゲートブレイク処理を行う(ステップ S7)。ゲートブ レイク処理によりゲート部 50の樹脂を取り除くと、耐熱シート 31を中継基板 11上から 除去して一連の処理が終了する(ステップ S8)。
[0053] このように本製造手順では、半導体素子 14をシーリング材によって封止する際に、 予め耐熱シート 31を配置しておき、耐熱シート 31上にシーリング材 12の樹脂を注入 するゲート部 50を重ねるようにしたことで電極パッド(端子) 17に汚れが生じない。従 つて、ゲート部 50の下に設けた電極パッド (端子) 17を上に積層する半導体装置との 電気的な接続に使用することができる。このため、中継基板の大きさを大きくする必 要がなぐ製造歩留まりを向上させることができる。
[0054] なお、上述した製造手順では、ゲートブレイク処理の後に耐熱シート 31を除去して いたが、耐熱シート 31を中継基板 11上にそのまま配しておき、後工程に使用しても よレ、。この手順について図 10に示すフローチャートを参照しながら説明する。
[0055] 本手順では、ゲート部 50の樹脂をゲートブレイク処理で取り除くと(ステップ S16)、 耐熱シート 31を中継基板 11上に乗せたままではんだボール 13を取り付ける(ステツ プ S17)。図 11 (A)には、中継基板 11の裏面側にはんだボール 13を取り付けた状 態が示されている。はんだボール 13を取り付けると、このはんだボール 13に図 11 (B )に示すプローブ 60を接続してテストを行う(ステップ S18)。プローブ 60から電源や テスト信号を供給して第 1の半導体装置 10が正常に動作するか否カ^テストする。テ ストが終了すると、図 11 (C)に示すように耐熱シート 31を中継基板 11上から剥離し、 第 1の半導体装置 10が完成する(ステップ S19)。
[0056] このように本製造手順では、シーリング材の成形時に使用した耐熱シート 31をその まま中継基板 11上に貼り付けておき、はんだボール 13の搭載とテストを実施する。 はんだボール 13の取り付けでは、フラック塗布や薬液を用いたフラックス洗浄を行う ため、中継基板 11の電極パッド(端子) 17が汚染されやすい。このため、耐熱シート 31で電極パッド (端子) 17を覆っておくことで中継基板 11の表面を清浄な状態に保 つことができ、製造歩留まりの向上を図ることができる。
実施例 2
[0057] 次に、添付図面を参照しながら本発明の第 2実施例について説明する。本実施例 は、図 12に示すように中継基板 11上に 2種類の耐熱シートを配置し、これを金型 41 、 42で挟み込んでシーリング材 12の樹脂封止を行っている。中継基板 11上に配置 する第 1の耐熱シート 71は、紙やケミカルシートなどからなる柔軟性を有するシートで あり、第 1の耐熱シート 71上に配置する第 2の耐熱シート 72は、金属などからなる剛 性を有するシートである。すなわち、中継基板 11と第 2の耐熱シート 72との間に柔軟 性を有する第 1の耐熱シート 71を挟み込んでいる。
[0058] ガラスエポキシ基板などのリジットな中継基板 11に対向する第 1の耐熱シート 71に 柔軟性 (緩衝性)を持たせることで、金型クランプ時の圧力によって中継基板 11が破 損する不具合を防止することができる。また中継基板 11の表面には、銅などの金属 配線によって凹凸が生じている力 第 1の耐熱シート 71が柔軟性を備えていることで 中継基板 11の凹凸に対応して第 1の耐熱シート 71が変形し、シーリング材が凹凸に 入り込む不具合を防止することができる。
[0059] なお、この第 1の耐熱シート 71と第 2の耐熱シート 72も、上述した第 1実施例の耐熱 シート 31と同様に約 175°Cの温度でも変形や寸法変化がほとんど起こらないものを 選択するとよい。さらに図 12では、耐熱シートが第 1の耐熱シート 71と第 2の耐熱シ ート 72の 2枚からなる場合を例示している力 1枚の耐熱シートが 2層に分かれ、下側 の層に柔軟性を持たせ、上側の層に剛性を持たせてもよレ、。
[0060] 上述した実施例は本発明の好適な実施例である。但しこれに限定されるものではな ぐ本発明の要旨を逸脱しなレ、範囲内にぉレ、て種々変形実施可能である。

Claims

請求の範囲
[I] 中継基板上に形成した電極端子を覆うように耐熱シートを配置する工程と、
金型で挟み込み前記中継基板上に搭載した半導体素子をシーリング材で封止す る工程とを有する半導体装置の製造方法。
[2] 前記耐熱シートは、前記中継基板に接着される請求項 1記載の半導体装置の製造 方法。
[3] 前記耐熱シートは、複数積層され、前記中継基板に当接する側が柔軟性を有してい る請求項 1又は 2記載の半導体装置の製造方法。
[4] 前記耐熱シートは、前記シーリング材に封止された半導体素子に重ならないように前 記耐熱シートを前記中継基板上に配置するための開口を有する請求項 1から 3のい ずれかに記載の半導体装置の製造方法。
[5] 前記耐熱シートを配置した前記中継基板の裏面側にボール端子を取り付ける工程を 有する請求項 1から 4のいずれかに記載の半導体装置の製造方法。
[6] 前記中継基板と前記耐熱シートとは、前記金型に設けたガイドピンに嵌合するガイド ホールを有し、前記ガイドピンを前記ガイドホールに挿入することで前記中継基板と 前記耐熱シートが前記金型に位置決めされる請求項 1から 5に記載の半導体装置の 製造方法。
[7] 前記金型は、前記シーリング材をキヤビティ内に注入する通路の断面積よりも前記通 路と前記キヤビティとの境界の入口の断面積を小さく形成した請求項 1から 6のいず れかに記載の半導体装置の製造方法。
[8] 前記耐熱シートを前記中継基板上から取り除く工程を有する請求項 1又は 5記載の 半導体装置の製造方法。
[9] 前記電極端子は、前記中継基板上の前記半導体素子の配置領域以外のすべての 領域に形成されていることを特徴とする請求項 1から 8のいずれかに記載の半導体装 置の製造方法。
[10] 前記シーリング材で封止された前記半導体素子上に他の半導体装置を積層するェ 程を有する請求項 1から 9に記載の半導体装置の製造方法。
[II] 前記シーリング材は、樹脂からなることを特徴とする請求項 1から 10のいずれかに記 載の半導体装置の製造方法。
シーリング材により封止された半導体素子と、
前記シーリング材に封止された前記半導体素子を搭載した中継基板と、 前記中継基板上の電極端子を覆う耐熱シートを使用して、前記半導体素子の封止 を行うことで外形が成形される前記シーリング材とを有する半導体装置。
PCT/JP2004/006845 2004-05-20 2004-05-20 半導体装置の製造方法および半導体装置 WO2005114730A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2006513655A JPWO2005114730A1 (ja) 2004-05-20 2004-05-20 半導体装置の製造方法および半導体装置
DE112004002862T DE112004002862T5 (de) 2004-05-20 2004-05-20 Verfahren zum Herstellen einer Halbleitervorrichtung und Halbleitervorrichtung
CN2004800436284A CN1998077B (zh) 2004-05-20 2004-05-20 半导体装置的制造方法及半导体装置
PCT/JP2004/006845 WO2005114730A1 (ja) 2004-05-20 2004-05-20 半導体装置の製造方法および半導体装置
GB0622783A GB2429842B (en) 2004-05-20 2004-05-20 Method of fabricating semiconductor device and semiconductor device
US11/133,966 US9368424B2 (en) 2004-05-20 2005-05-20 Method of fabricating a semiconductor device used in a stacked-type semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2004/006845 WO2005114730A1 (ja) 2004-05-20 2004-05-20 半導体装置の製造方法および半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/133,966 Continuation US9368424B2 (en) 2004-05-20 2005-05-20 Method of fabricating a semiconductor device used in a stacked-type semiconductor device

Publications (1)

Publication Number Publication Date
WO2005114730A1 true WO2005114730A1 (ja) 2005-12-01

Family

ID=35428620

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/006845 WO2005114730A1 (ja) 2004-05-20 2004-05-20 半導体装置の製造方法および半導体装置

Country Status (6)

Country Link
US (1) US9368424B2 (ja)
JP (1) JPWO2005114730A1 (ja)
CN (1) CN1998077B (ja)
DE (1) DE112004002862T5 (ja)
GB (1) GB2429842B (ja)
WO (1) WO2005114730A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014196172A1 (ja) * 2013-06-03 2014-12-11 株式会社デンソー モールドパッケージおよびその製造方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2429842B (en) 2004-05-20 2009-01-28 Spansion Llc Method of fabricating semiconductor device and semiconductor device
WO2006129343A1 (ja) * 2005-05-30 2006-12-07 Spansion Llc 半導体装置の製造装置及び半導体装置の製造方法
JP4855026B2 (ja) * 2005-09-27 2012-01-18 Towa株式会社 電子部品の樹脂封止成形方法及び装置
JP6252302B2 (ja) * 2014-03-28 2017-12-27 日亜化学工業株式会社 発光装置の製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60242017A (ja) * 1984-05-17 1985-12-02 Fuji Plant Kogyo Kk パリ発生のない樹脂モ−ルド方法
JPH10256288A (ja) * 1997-03-07 1998-09-25 Towa Kk 電子部品の樹脂封止成形方法及び樹脂封止成形用シート 部材
JP2001326238A (ja) * 2000-05-17 2001-11-22 Toshiba Corp 半導体装置、半導体装置の製造方法、樹脂封止金型及び半導体製造システム

Family Cites Families (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55175249U (ja) * 1979-06-04 1980-12-16
US5293072A (en) * 1990-06-25 1994-03-08 Fujitsu Limited Semiconductor device having spherical terminals attached to the lead frame embedded within the package body
US5222014A (en) * 1992-03-02 1993-06-22 Motorola, Inc. Three-dimensional multi-chip pad array carrier
US5474958A (en) * 1993-05-04 1995-12-12 Motorola, Inc. Method for making semiconductor device having no die supporting surface
KR970000214B1 (ko) * 1993-11-18 1997-01-06 삼성전자 주식회사 반도체 장치 및 그 제조방법
US5991156A (en) * 1993-12-20 1999-11-23 Stmicroelectronics, Inc. Ball grid array integrated circuit package with high thermal conductivity
US6359335B1 (en) * 1994-05-19 2002-03-19 Tessera, Inc. Method of manufacturing a plurality of semiconductor packages and the resulting semiconductor package structures
US5656550A (en) * 1994-08-24 1997-08-12 Fujitsu Limited Method of producing a semicondutor device having a lead portion with outer connecting terminal
JP2944449B2 (ja) 1995-02-24 1999-09-06 日本電気株式会社 半導体パッケージとその製造方法
JPH0922929A (ja) * 1995-07-04 1997-01-21 Ricoh Co Ltd Bgaパッケージ半導体素子及びその検査方法
US5859475A (en) * 1996-04-24 1999-01-12 Amkor Technology, Inc. Carrier strip and molded flex circuit ball grid array
US5852870A (en) * 1996-04-24 1998-12-29 Amkor Technology, Inc. Method of making grid array assembly
CN1171298C (zh) * 1996-11-21 2004-10-13 株式会社日立制作所 半导体器件
JP3003624B2 (ja) * 1997-05-27 2000-01-31 ソニー株式会社 半導体装置
JP3134815B2 (ja) * 1997-06-27 2001-02-13 日本電気株式会社 半導体装置
JPH1154658A (ja) * 1997-07-30 1999-02-26 Hitachi Ltd 半導体装置及びその製造方法並びにフレーム構造体
US6117382A (en) * 1998-02-05 2000-09-12 Micron Technology, Inc. Method for encasing array packages
TW432550B (en) * 1998-02-07 2001-05-01 Siliconware Precision Industries Co Ltd Method of encapsulating a chip
US6365979B1 (en) * 1998-03-06 2002-04-02 Kabushiki Kaisha Toshiba Semiconductor device and manufacturing method thereof
JP3846094B2 (ja) * 1998-03-17 2006-11-15 株式会社デンソー 半導体装置の製造方法
US5889324A (en) * 1998-03-30 1999-03-30 Nec Corporation Package for a semiconductor device
JP2997746B2 (ja) * 1998-05-27 2000-01-11 亜南半導体株式会社 印刷回路基板
FR2793069B1 (fr) * 1999-04-28 2003-02-14 Gemplus Card Int Procede de fabrication de dispositif electronique portable a circuit integre protege par resine photosensible
JP3575001B2 (ja) * 1999-05-07 2004-10-06 アムコー テクノロジー コリア インコーポレーティド 半導体パッケージ及びその製造方法
TWI289338B (en) * 2000-01-19 2007-11-01 Hitachi Chemical Co Ltd Lead frame attached with adhesive film and semiconductor device using the same
JP2001210761A (ja) * 2000-01-24 2001-08-03 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
JP3406270B2 (ja) * 2000-02-17 2003-05-12 沖電気工業株式会社 半導体装置及びその製造方法
JP3883784B2 (ja) * 2000-05-24 2007-02-21 三洋電機株式会社 板状体および半導体装置の製造方法
JP3664045B2 (ja) * 2000-06-01 2005-06-22 セイコーエプソン株式会社 半導体装置の製造方法
JP2002009097A (ja) * 2000-06-22 2002-01-11 Oki Electric Ind Co Ltd 半導体装置とその製造方法
JP4669166B2 (ja) * 2000-08-31 2011-04-13 エルピーダメモリ株式会社 半導体装置
TW497371B (en) * 2000-10-05 2002-08-01 Sanyo Electric Co Semiconductor device and semiconductor module
JP4451559B2 (ja) * 2000-10-26 2010-04-14 パナソニック株式会社 半導体装置およびその製造方法
TWI249712B (en) * 2001-02-28 2006-02-21 Hitachi Ltd Memory card and its manufacturing method
JP2002299523A (ja) * 2001-03-30 2002-10-11 Toshiba Corp 半導体パッケージ
JP4149377B2 (ja) * 2001-06-07 2008-09-10 株式会社ルネサステクノロジ 半導体装置の製造方法
KR100426330B1 (ko) * 2001-07-16 2004-04-08 삼성전자주식회사 지지 테이프를 이용한 초박형 반도체 패키지 소자
JP4761662B2 (ja) * 2001-07-17 2011-08-31 三洋電機株式会社 回路装置の製造方法
JP4023159B2 (ja) * 2001-07-31 2007-12-19 ソニー株式会社 半導体装置の製造方法及び積層半導体装置の製造方法
JP3418385B2 (ja) * 2001-08-10 2003-06-23 沖電気工業株式会社 半導体集積回路パッケージの形成方法およびその製造方法
JP4663184B2 (ja) * 2001-09-26 2011-03-30 パナソニック株式会社 半導体装置の製造方法
JP4022405B2 (ja) 2002-01-23 2007-12-19 イビデン株式会社 半導体チップ実装用回路基板
JP4401070B2 (ja) * 2002-02-05 2010-01-20 ソニー株式会社 半導体装置内蔵多層配線基板及びその製造方法
JP2003243577A (ja) * 2002-02-18 2003-08-29 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
JP3893301B2 (ja) * 2002-03-25 2007-03-14 沖電気工業株式会社 半導体装置の製造方法および半導体モジュールの製造方法
TW582100B (en) * 2002-05-30 2004-04-01 Fujitsu Ltd Semiconductor device having a heat spreader exposed from a seal resin
JP2004071801A (ja) * 2002-08-06 2004-03-04 Shinko Electric Ind Co Ltd リードフレーム及びその製造方法
JP4085788B2 (ja) * 2002-08-30 2008-05-14 日本電気株式会社 半導体装置及びその製造方法、回路基板、電子機器
JP2004119699A (ja) * 2002-09-26 2004-04-15 Seiko Epson Corp 半導体装置及びその製造方法、回路基板並びに電子機器
EP2085204A3 (en) * 2002-12-25 2010-01-06 Honda Motor Co., Ltd. Injection-molding method and apparatus
JP4131935B2 (ja) * 2003-02-18 2008-08-13 株式会社東芝 インターフェイスモジュールとインターフェイスモジュール付lsiパッケージ及びその実装方法
JP4408636B2 (ja) * 2003-02-28 2010-02-03 三洋電機株式会社 回路装置およびその製造方法
EP1603170B1 (en) * 2003-03-10 2018-08-01 Toyoda Gosei Co., Ltd. Method for manufacturing a solid-state optical element device
US7023078B2 (en) * 2003-05-06 2006-04-04 Seiko Instruments Inc. Packages for communication devices
US6933602B1 (en) * 2003-07-14 2005-08-23 Lsi Logic Corporation Semiconductor package having a thermally and electrically connected heatspreader
US7154185B2 (en) * 2003-11-20 2006-12-26 Taiwan Semiconductor Manufacturing Co., Ltd. Encapsulation method for SBGA
JP4243177B2 (ja) * 2003-12-22 2009-03-25 株式会社ルネサステクノロジ 半導体装置の製造方法
TWI245430B (en) * 2004-02-04 2005-12-11 Siliconware Precision Industries Co Ltd Fabrication method of semiconductor package with photosensitive chip
JP2005244035A (ja) * 2004-02-27 2005-09-08 Renesas Technology Corp 半導体装置の実装方法、並びに半導体装置
GB2429842B (en) 2004-05-20 2009-01-28 Spansion Llc Method of fabricating semiconductor device and semiconductor device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60242017A (ja) * 1984-05-17 1985-12-02 Fuji Plant Kogyo Kk パリ発生のない樹脂モ−ルド方法
JPH10256288A (ja) * 1997-03-07 1998-09-25 Towa Kk 電子部品の樹脂封止成形方法及び樹脂封止成形用シート 部材
JP2001326238A (ja) * 2000-05-17 2001-11-22 Toshiba Corp 半導体装置、半導体装置の製造方法、樹脂封止金型及び半導体製造システム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014196172A1 (ja) * 2013-06-03 2014-12-11 株式会社デンソー モールドパッケージおよびその製造方法
JP2014236114A (ja) * 2013-06-03 2014-12-15 株式会社デンソー モールドパッケージおよびその製造方法

Also Published As

Publication number Publication date
US9368424B2 (en) 2016-06-14
GB2429842A (en) 2007-03-07
JPWO2005114730A1 (ja) 2008-03-27
US20050263871A1 (en) 2005-12-01
CN1998077B (zh) 2010-06-16
CN1998077A (zh) 2007-07-11
DE112004002862T5 (de) 2007-04-19
GB0622783D0 (en) 2006-12-27
GB2429842B (en) 2009-01-28

Similar Documents

Publication Publication Date Title
US9165870B2 (en) Semiconductor storage device and manufacturing method thereof
KR100859624B1 (ko) 반도체 장치의 제조 방법
TWI249712B (en) Memory card and its manufacturing method
US20080079105A1 (en) Sensor-type package and fabrication method thereof
TWI395316B (zh) 多晶片模組封裝件
KR20140141474A (ko) 반도체 장치
US8384202B2 (en) Semiconductor device, and communication apparatus and electronic apparatus having the same
US8603865B2 (en) Semiconductor storage device and manufacturing method thereof
US9368424B2 (en) Method of fabricating a semiconductor device used in a stacked-type semiconductor device
JPH09286187A (ja) Icカード、icカード製造用中間体およびicカードの製造方法
JPH0789280A (ja) Icモジュール
JP4692719B2 (ja) 配線基板、半導体装置及びその製造方法
US20040159924A1 (en) Semiconductor device
WO2008069135A1 (ja) Icチップ実装パッケージ
KR20070051780A (ko) 반도체 장치의 제조 방법 및 반도체 장치
JP4692720B2 (ja) 配線基板、半導体装置及びその製造方法
JPH09263082A (ja) Icモジュールの製造方法、icカードの製造方法及びicモジュール
JP3729992B2 (ja) 半導体装置の製造方法およびそれに使用されるテープキャリア
JP3580244B2 (ja) 半導体装置および半導体装置の製造方法
JP4527105B2 (ja) 半導体装置
JP4141941B2 (ja) 半導体装置
JP2008004650A (ja) 半導体装置及びその製造方法
JP2000307034A (ja) 半導体装置モジュール
JPH11330130A (ja) 半導体装置
JP2002299506A (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 11133966

Country of ref document: US

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006513655

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 0622783.9

Country of ref document: GB

Ref document number: 0622783

Country of ref document: GB

WWE Wipo information: entry into national phase

Ref document number: 1120040028620

Country of ref document: DE

WWE Wipo information: entry into national phase

Ref document number: 1020067024940

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 200480043628.4

Country of ref document: CN

RET De translation (de og part 6b)

Ref document number: 112004002862

Country of ref document: DE

Date of ref document: 20070419

Kind code of ref document: P

WWE Wipo information: entry into national phase

Ref document number: 112004002862

Country of ref document: DE

122 Ep: pct application non-entry in european phase
REG Reference to national code

Ref country code: DE

Ref legal event code: 8607

REG Reference to national code

Ref country code: DE

Ref legal event code: 8607