TWI738202B - 三維快閃記憶體及其陣列佈局 - Google Patents

三維快閃記憶體及其陣列佈局 Download PDF

Info

Publication number
TWI738202B
TWI738202B TW109103612A TW109103612A TWI738202B TW I738202 B TWI738202 B TW I738202B TW 109103612 A TW109103612 A TW 109103612A TW 109103612 A TW109103612 A TW 109103612A TW I738202 B TWI738202 B TW I738202B
Authority
TW
Taiwan
Prior art keywords
source
flash memory
drain
dimensional flash
layer
Prior art date
Application number
TW109103612A
Other languages
English (en)
Other versions
TW202114181A (zh
Inventor
呂函庭
陳威臣
葉騰豪
李冠儒
Original Assignee
旺宏電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旺宏電子股份有限公司 filed Critical 旺宏電子股份有限公司
Publication of TW202114181A publication Critical patent/TW202114181A/zh
Application granted granted Critical
Publication of TWI738202B publication Critical patent/TWI738202B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02595Microstructure polycrystalline
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/518Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Manufacturing & Machinery (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種三維快閃記憶體及其陣列佈局。所述三維快閃記憶體包括閘極堆疊結構、環狀的通道柱、第一源極/汲極柱、第二源極/汲極柱以及電荷儲存結構。所述閘極堆疊結構設置於介電基底上,且包括彼此電性絕緣的多個閘極層。所述環狀的通道柱設置所述介電基底上,且貫穿所述閘極堆疊結構。所述第一源極/汲極柱與所述第二源極/汲極柱設置所述介電基底上,且位於所述通道柱中並貫穿所述閘極堆疊結構,其中所述第一源極/汲極柱與所述第二源極/汲極柱彼此分隔開且各自與所述通道柱連接。所述電荷儲存結構設置於所述多個閘極層中的每一者與所述通道柱之間。

Description

三維快閃記憶體及其陣列佈局
本發明是有關於一種三維快閃記憶體及其陣列佈局,且特別是有關於一種三維快閃記憶體及其陣列佈局。
非揮發性記憶體(例如快閃記憶體)由於具有使存入的資料在斷電後也不會消失的優點,因此成為個人電腦和其他電子設備所廣泛採用的一種記憶體。
目前業界較常使用的三維快閃記憶體包括反或式(NOR)快閃記憶體以及反及式(NAND)快閃記憶體。此外,另一種三維快閃記憶體為及式(AND)快閃記憶體,其可應用在多維度的快閃記憶體陣列中而具有高積集度與高面積利用率,且具有操作速度快的優點。因此,三維快閃記憶體的發展已逐漸成為目前的趨勢。
本發明提供一種三維快閃記憶體,其中環狀的通道柱設置於閘極堆疊結構中,且兩個源極/汲極柱設置通道柱中並與通道柱連接。
本發明提供一種三維快閃記憶體陣列佈局,其包括上述的三維快閃記憶體。
本發明的三維快閃記憶體包括閘極堆疊結構、環狀的通道柱、第一源極/汲極柱、第二源極/汲極柱以及電荷儲存結構。所述閘極堆疊結構設置於介電基底上,且包括彼此電性絕緣的多個閘極層。所述環狀的通道柱設置所述介電基底上,且貫穿所述閘極堆疊結構。所述第一源極/汲極柱與所述第二源極/汲極柱設置所述介電基底上,且位於所述通道柱中並貫穿所述閘極堆疊結構,其中所述第一源極/汲極柱與所述第二源極/汲極柱彼此分隔開且各自與所述通道柱連接。所述電荷儲存結構設置於所述多個閘極層中的每一者與所述通道柱之間。
在本發明的三維快閃記憶體的一實施例中,所述第一源極/汲極柱與所述第二源極/汲極柱之間設置有絕緣柱。
在本發明的三維快閃記憶體的一實施例中,所述第一源極/汲極柱與所述第二源極/汲極柱各自包括中央部分以及圍繞所述中央部分的周邊部分,且所述中央部分的摻雜濃度大於所述周邊部分的摻雜濃度。
在本發明的三維快閃記憶體的一實施例中,所述第一源極/汲極柱與所述第二源極/汲極柱各自包括中央部分以及圍繞所 述中央部分的周邊部分,且所述中央部分包括金屬矽化物(metal silicide)層。
在本發明的三維快閃記憶體的一實施例中,更包括設置於所述介電基底中的第一內埋柱與第二內埋柱,其中所述第一內埋柱與所述第一源極/汲極柱連接,且所述第二內埋柱與所述第二源極/汲極柱連接。
在本發明的三維快閃記憶體的一實施例中,所述電荷儲存結構覆蓋所述多個閘極層中的每一者的上表面與下表面。
在本發明的三維快閃記憶體的一實施例中,所述電荷儲存結構覆蓋所述通道柱的外表面。
在本發明的三維快閃記憶體的一實施例中,所述通道柱在其延伸方向上為連續的。
在本發明的三維快閃記憶體的一實施例中,所述通道柱在其延伸方向上為不連續的,且所述通道柱僅與所述多個閘極層中的每一者的位置對應。
在本發明的三維快閃記憶體的一實施例中,所述通道柱包括多個部分,所述多個部分在所述通道柱的延伸方向上依序排列且彼此不接觸,且所述多個部分各自與所述多個閘極層中的一個的位置對應。
在本發明的三維快閃記憶體的一實施例中,更包括第一電晶體與第二電晶體,其中所述第一電晶體與所述第一源極/汲極柱電性連接,且所述第二電晶體與所述第二源極/汲極柱電性連 接。
在本發明的三維快閃記憶體的一實施例中,所述第一電晶體與所述第二電晶體由電晶體閘極層、第一電晶體通道柱、第二電晶體通道柱、第一閘絕緣層以及第二閘絕緣層構成。所述電晶體閘極層堆疊於所述閘極堆疊結構上,且與所述閘極堆疊結構電性絕緣。所述第一電晶體通道柱貫穿所述電晶體閘極層,且與所述第一源極/汲極柱連接。所述第二電晶體通道柱貫穿所述電晶體閘極層,且與所述第二源極/汲極柱連接。所述第一閘絕緣層設置於所述第一電晶體通道柱與所述電晶體閘極層之間。所述第二閘絕緣層設置於所述第二電晶體通道柱與所述電晶體閘極層之間。所述第一電晶體通道柱的相對於所述第一源極/汲極柱的一端具有第一摻雜區。所述第二電晶體通道柱的相對於所述第二源極/汲極柱的一端具有第二摻雜區。
在本發明的三維快閃記憶體的一實施例中,電荷被局部地捕捉在鄰近所述第一源極/汲極柱及/或鄰近所述第二源極/汲極柱的所述電荷儲存結構中。
在本發明的三維快閃記憶體的一實施例中,多個所述三維快閃記憶體彼此堆疊,且上層的所述三維快閃記憶體的所述第一源極/汲極柱與下層的所述三維快閃記憶體的所述第一源極/汲極柱連接,上層的所述三維快閃記憶體的所述第二源極/汲極柱與下層的所述三維快閃記憶體的所述第二源極/汲極柱連接。
在本發明的三維快閃記憶體的一實施例中,所述閘極堆 疊結構的相對兩側處具有平行設置的溝槽,且自上視方向來看,所述第一源極/汲極柱與所述第二源極/汲極柱的連線與所述溝槽的延伸方向平行或垂直。
在本發明的三維快閃記憶體的一實施例中,所述閘極堆疊結構的相對兩側處具有平行設置的溝槽,且自上視方向來看,所述第一源極/汲極柱與所述第二源極/汲極柱的連線與所述溝槽的延伸方向之間具有成銳角的夾角。
在本發明的三維快閃記憶體的一實施例中,更包括設置於所述介電基底上且鄰近所述閘極堆疊結構的至少一側壁的導電層,其中所述導電層沿所述閘極堆疊結構的所述至少一側壁延伸,且所述導電層在其延伸方向上的相對的兩個末端部分各自具有電性連接點。
本發明的三維快閃記憶體陣列佈局包括多個上述的三維快閃記憶體、多個線路圖案以及多條導電線。所述多個三維快閃記憶體以陣列的方式排列於所述介電基底上。所述多個線路圖案各自與所述多個三維快閃記憶體的所述第一源極/汲極柱與所述第二源極/汲極柱中的一者電性連接。所述多條導電線各自藉由接觸窗(contact)而與所述多個線路圖案中的對應者電性連接,其中所述多條導電線彼此平行排列。
在本發明的三維快閃記憶體陣列佈局的一實施例中,所述多個線路圖案中的每一者包括沿所述陣列的列方向延伸的第一部分以及沿所述陣列的行方向延伸的第二部分。所述第一部分與 所述第一源極/汲極柱與所述第二源極/汲極柱中的一者連接。所述接觸窗設置於所述第二部分上,且所述多條導電線沿所述行方向延伸。
在本發明的三維快閃記憶體陣列佈局的一實施例中,所述多條導電線包括源極線或位元線。
基於上述,在本發明的三維快閃記憶體中,將環狀的通道柱設置於閘極堆疊結構中,且將兩個源極/汲極柱設置通道柱中並與其連接。如此一來,本發明的三維快閃記憶體可具有高積集度與高面積利用率,且符合操作速度快的需求。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
10、40、50、60、70、80、90:三維快閃記憶體
12:記憶單元
100:介電基底
101a、101b:溝槽
102:堆疊結構
103a、103b:延伸方向
104、114、116、806、810:絕緣層
105:連線
106:犧牲層
107:導電層
108、118、120:開孔
109a、109b:電性連接點
110、902:電荷儲存結構
112:通道層
112a、112b、112c:部分
122、402、502:第一源極/汲極柱
124、404、504:第二源極/汲極柱
126:閘極層
300:線路圖案
302:第一部分
304:第二部分
306:位元線
402a、404a、502a、504a:中央部分
402b、404b、502b、504b:周邊部分
602:第一內埋柱
604:第二內埋柱
802:第一電晶體
804:第二電晶體
808:電晶體閘極層
812:閘絕緣層
814:電晶體通道柱
816:摻雜區
圖1A至圖1E為依據本發明第一實施例所繪示的三維快閃記憶體的製造流程上視示意圖。
圖2A至圖2E為依據圖1A至圖1E中的A-A’剖線所三維快閃記憶體的製造流程剖面示意圖。
圖3為依據本發明第一實施例的三維快閃記憶體的陣列佈局示意圖。
圖4為依據本發明第二實施例的三維快閃記憶體的剖面示意圖。
圖5為依據本發明第三實施例的三維快閃記憶體的剖面示意圖。
圖6為依據本發明第四實施例的三維快閃記憶體的剖面示意圖。
圖7為依據本發明第五實施例的三維快閃記憶體的剖面示意圖。
圖8為依據本發明第六實施例的三維快閃記憶體的剖面示意圖。
圖9為依據本發明第七實施例的三維快閃記憶體的剖面示意圖。
圖10為依據本發明另一實施例的三維快閃記憶體的上視示意圖。
圖11為依據本發明另一實施例的三維快閃記憶體的上視示意圖。
圖12為依據本發明另一實施例的三維快閃記憶體的剖面示意圖。
圖13為依據本發明另一實施例的三維快閃記憶體的上視示意圖。
圖1A至圖1E為依據本發明第一實施例所繪示的三維快閃記憶體的製造流程上視示意圖。圖2A至圖2E為依據圖1A至 圖1E中的A-A’剖線所三維快閃記憶體的製造流程剖面示意圖。
首先,同時參照圖1A與圖2A,於介電基底100上形成堆疊結構102。介電基底100例如是形成於矽基板上的介電層,例如氧化矽層。在本實施例中,堆疊結構102由依序交錯堆疊於介電基底100上的絕緣層104與犧牲層106所構成。在其他實施例中,堆疊結構102可由依序交錯堆疊於介電基底100上的犧牲層106與絕緣層104所構成。此外,在本實施例中,堆疊結構102的最上層為絕緣層104。絕緣層104例如為氧化矽層。犧牲層106例如為氮化矽層。在本實施例中,堆疊結構102具有4層絕緣層104與3層犧牲層106,但本發明不限於此。在其他實施例中,可視實際需求來形成更多層的絕緣層104與更多層的犧牲層106。
接著,於堆疊結構102中形成開孔108。在本實施例中,開孔108暴露出介電基底100,但本發明不限於此。在其他實施例中,在堆疊結構102的最下層為絕緣層104的情況下,開孔108的底部可位於最下層的絕緣層104中,亦即開孔108未暴露出介電基底100。或者,在其他實施例中,開孔108的底部可位於介電基底100中。在本實施例中,以上視角度來看,開孔108具有圓形的輪廓,但本發明不限於此。在其他實施例中,開孔108可具有其他形狀的輪廓,例如多邊形。
然後,同時參照圖1B與圖2B,於開孔108的內表面上形成電荷儲存結構110。在本實施例中,電荷儲存結構110例如是由依序堆疊的氧化矽層、氮化矽層與氧化矽層構成。電荷儲存結 構110的形成方法例如是於最上層的絕緣層104的頂面上以及開孔108的內表面與底部上依序形成氧化矽層、氮化矽層與氧化矽層,然後進行非等向性蝕刻製程,移除絕緣層104上以及開孔108的底部上的氧化矽層與氮化矽層。接著,於電荷儲存結構110上形成通道層112。通道層112例如為未經摻雜的多晶矽層。通道層112的形成方法例如是於最上層的絕緣層104的頂面上以及開孔108的內表面與底部上形成通道材料層,然後進行非等向性蝕刻製程,移除絕緣層104上以及開孔108的底部上的通道材料層。在本實施例中,由於通道層112形成於開孔108的內表面上,因此通道層112可視為環狀的通道柱,且通道層112在其延伸方向上(在開孔108的頂部與底部之間)為連續的。「通道層112在其延伸方向上為連續的」表示,通道層112在其延伸方向上是整體的,並未分成多個不相連的部分。在本實施例中,由於以上視角度來看開孔108具有圓形的輪廓,因此以上視角度來看通道柱也具有圓形的輪廓,但本發明不限於此。在其他實施例中,取決於開孔108的形狀,以上視角度來看通道柱也可具有其他形狀(例如多邊形)的輪廓。此外,電荷儲存結構110位於通道層112與開孔108的內表面之間,且因此覆蓋通道柱(通道層112)的外表面。
接著,於開孔108中形成絕緣層114。絕緣層114例如為氧化矽層。絕緣層114的形成方法例如是進行化氣相沉積製程。重要的是,絕緣層114並未將開孔108填滿,而是保留開孔108的中央部分。之後,於開孔108中形成絕緣層116,以將開孔108 的中央部分填滿。在本實施例中,絕緣層116可視為絕緣柱。絕緣層116例如為氮化矽層。絕緣層116的形成方法例如是進行化氣相沉積製程。在其他實施例中,也可以是先以絕緣層114將開孔108填滿,然後再於絕緣層114中形成暴露出介電基底100的開孔並以絕緣層116將開孔填滿。
然後,同時參照圖1C與圖2C,於絕緣層114中形成開孔118與開孔120。開孔118與開孔120暴露出介電基底100。在本實施例中,以上視角度來看,開孔118與開孔120具有圓形的輪廓,但本發明不限於此。在其他實施例中,開孔118與開孔120可具有其他形狀的輪廓,例如多邊形。在本實施例中,開孔118與開孔120分別形成於絕緣層116的相對兩側,且不與絕緣層116以及通道層112接觸,但本發明不限於此。在其他實施例中,開孔118與開孔120可與絕緣層116及/或通道層112接觸。開孔118與開孔120用以界定本實施例的三維快閃記憶體的源極/汲極的位置。
接著,同時參照圖1D與圖2D,將開孔118與開孔120的尺寸擴大,以使開孔118與開孔120各自與絕緣層116以及通道層112接觸。在本實施例中,將開孔118與開孔120的尺寸擴大的方法例如是對開孔118與開孔120進行非等項性蝕刻製程。詳細地說,在進行非等向性蝕刻製程時,開孔118與開孔120周圍的絕緣層114(氧化矽層)會被移除,且可利用絕緣層116(氮化矽層)以及通道層112(多晶矽層)作為蝕刻停止層。如此一來, 經擴大尺寸的開孔118與開孔120即可與絕緣層116與通道層112接觸。然後,於經擴大尺寸的開孔118與開孔120中形成經摻雜的多晶矽層,以形成本實施例的三維快閃記憶體的第一源極/汲極柱122與第二源極/汲極柱124。如此一來,第一源極/汲極柱122與第二源極/汲極柱124可位於環狀的通道柱(通道層112)中,且藉由絕緣柱(絕緣層116)彼此分隔開,並與通道柱(通道層112)連接。
之後,同時參照圖1E與圖2E,移除堆疊結構102中的犧牲層106,以於相鄰的絕緣層104之間形成溝槽。移除犧牲層106的方法為本領域技術人員所熟知,於此不再另行說明。在移除犧牲層106之後,於所形成的溝槽中形成閘極層126。閘極層126的材料例如為多晶矽、非晶矽、鎢(W)、鈷(Co)、鋁(Al)、矽化鎢(WSix)或矽化鈷(CoSix)。此外,在其他實施例中,在形成閘極層126之前,可於溝槽中依序形成緩衝層以及阻障層。緩衝層的材料例如為介電常數大於7的高介電常數的材料,例如氧化鋁(Al2O3)、氧化鉿(HfO2)、氧化鑭(La2O5)、過渡金屬氧化物、鑭系元素氧化物或其組合。阻障層的材料例如為鈦(Ti)、氮化鈦(TiN)、鉭(Ta)、氮化鉭(TaN)或其組合。
如此一來,完成了本實施例的三維快閃記憶體10的製造。在本實施例的三維快閃記憶體10中,由3層閘極層126構成的閘極堆疊結構設置於介電基底100上,環狀的通道柱(通道層112)設置介電基底100上且貫穿閘極堆疊結構,第一源極/汲極柱122 與第二源極/汲極柱124設置介電基底100上且位於通道柱中並貫穿閘極堆疊結構,電荷儲存結構110設置於每一個閘極層126與通道柱之間。此外,在環狀的通道柱中,第一源極/汲極柱122與第二源極/汲極柱124各自與通道柱連接,且彼此之間藉由絕緣柱分隔開。
在本實施例中,如圖1E所示,閘極堆疊結構的左側處具有溝槽101a,閘極堆疊結構的右側處具有溝槽101b,且溝槽101a的延伸方向103a與溝槽101b的延伸方向103b平行。此外,第一源極/汲極柱122與第二源極/汲極柱124的連線105與延伸方向103a、103b垂直,但本發明不限於此。在其他實施例中,第一源極/汲極柱122與第二源極/汲極柱124的連線105可與延伸方向103a、103b平行(如圖10所示)。或者,第一源極/汲極柱122與第二源極/汲極柱124的連線105可與延伸方向103a、103b之間具有成銳角的夾角(如圖11所示)。上述的夾角較佳為45°。
此外,在本實施例中,三維快閃記憶體10具有多個記憶單元12,且多個三維快閃記憶體10可以陣列的方式排列。詳細地說,如圖1E與圖2E所示,在三維快閃記憶體10中,具有彼此堆疊的3個記憶單元12,且18個三維快閃記憶體10以陣列的方式排列,其中第一列與第三列的三維快閃記憶體10彼此對準,第二列與第四列的三維快閃記憶體10彼此對準,且相鄰兩列的三維快閃記憶體10彼此交錯開。此外,這些三維快閃記憶體10的數量、位置、定向、間距等並不限於圖1E所示。
另外,在另一實施例中,本發明的三維快閃記憶體還可包括作為加熱器的導電層,以對閘極堆疊結構進行加熱。如圖13所示,導電層107設置於介電基底100上,且鄰近閘極堆疊結構的側壁並沿著閘極堆疊結構的側壁延伸。此外,在本實施例中,閘極堆疊結構的相對兩個側壁旁皆設置有導電層107,但本發明不限於此。在其他實施例中,可視實際需求而僅於閘極堆疊結構的一個側壁旁設置導電層107,或者可於閘極堆疊結構的四周皆設置導電層107。在本實施例中,將導電層107作為加熱器的方法是對導電層107的相對二末端處的電性連接點109a、109b分別施加相對高電壓與相對低電壓電壓而形成電壓差。如此一來,可產生電流。當電流通過導電層107時,導電層107產生熱,進而可對鄰近的閘極堆疊結構進行加熱。
一般來說,隨著電子裝置尺寸微型化的趨勢,元件之間的間距也隨之縮小。對於由本實施例的三維快閃記憶體10所構成的陣列來說,為了避免因相鄰的三維快閃記憶體10之間的間距過小而導致電性連接至這些三維快閃記憶體10的位元線的配置不易,本發明提出一種三維快閃記憶體陣列佈局。以下將以圖1E所示的結構為例來對此進行說明。
圖3為依據本發明第一實施例的三維快閃記憶體的陣列佈局示意圖。在圖3中,將以圖1E所示的結構為例來說明本發明的三維快閃記憶體陣列佈局。在下文中,當第一源極/汲極柱122作為源極時,則第二源極/汲極柱124作為汲極,且與第一源極/ 汲極柱122連接的導電線稱為源極線(source line),而與第二源極/汲極柱124連接的導電線稱為位元線(bit line)。
請參照圖3,為了對三維快閃記憶體10進行操作,在製造三維快閃記憶體10之後,會於三維快閃記憶體10上方形成與其電性連接的導電線。在本實施例中,於作為源極的第一源極/汲極柱122上方形成與其電性連接的導電線作為源極線,於作為汲極的第二源極/汲極柱124上方形成與其電性連接的導電線作為位元線,且這些源極線與位元線彼此平行排列而彼此不接觸。然而,對於彼此對準的第一列與第三列的三維快閃記憶體10或彼此對準的第二列與第四列的三維快閃記憶體10來說,若元件之間的間距過小,則後續所形成的導電線將無法以彼此平行排列而彼此不接觸的方式來設置。
因此,在本實施例中,在形成這些導電線之前,先於每一個三維快閃記憶體10上形成各自與第一源極/汲極柱122與第二源極/汲極柱124電性連接的線路圖案300。在本實施例中,這些線路圖案300彼此相同,但本發明不限於此。在其他實施例中,這些線路圖案300彼此不同。在本實施例中,線路圖案300具有「L」型的圖案,但本發明不限於此。詳細地說,線路圖案300包括第一部分302與第二部分304,其中第一部分302沿三維快閃記憶體10的陣列的列方向延伸,第二部分304沿三維快閃記憶體10的陣列的行方向延伸。此外,第一部分302與第一源極/汲極柱122或第二源極/汲極柱124連接。在形成線路圖案300之後,可進行 一般熟知的製程步驟,形成藉由位於第二部分304上的接觸窗(未繪示)而與線路圖案300電性連接的導電線306。
在本實施例的三維快閃記憶體陣列佈局中,藉由使用線路圖案300並調整線路圖案300的位置,使得與第一源極/汲極柱122以及第二源極/汲極柱124電性連接的這些導電線306能夠彼此平行排列而彼此不接觸。如此一來,可在元件之間的間距過小的情況下簡單地設置導電線(源極線與位元線),且降低了佈局設計的困難度。
此外,在本實施例中,源極線與位元線彼此平行設置,但本發明不限於此。在其他實施例中,上述的架構也可應用於源極線與位元線彼此交錯的三維快閃記憶體陣列佈局中。
以下對三維快閃記憶體10中的記憶單元12的操作進行說明。
對於三維快閃記憶體10來說,可個別地對每一個記憶單元12進行操作。可對記憶單元12的第一源極/汲極柱122、第二源極/汲極柱124與閘極層126施加操作電壓,來進行程式化、讀取或抹除操作。在對第一源極/汲極柱122與第二源極/汲極柱124施加電壓時,由於第一源極/汲極柱122與第二源極/汲極柱124與通道柱(通道層112)連接,因此電子可沿著通道柱傳送並儲存在整個電荷儲存結構110中,亦即可對記憶單元12進行1位元的操作。此外,對於利用通道熱電子(channel-hot-electron)注入或帶對帶穿隧熱載子(band-to-band tunneling hot carrier)注入的操作 來說,可使電子或電洞被局部地捕捉在鄰近第一源極/汲極柱122或是鄰近第二源極/汲極柱124的電荷儲存結構110中。如此一來,可對記憶單元12進行2位元的操作。
特別一提的是,本發明的三維快閃記憶體並不限於三維快閃記憶體10的結構,以下將對其他各種結構作說明。在以下各實施例中,與第一實施例相同的元件將以相同的元件符號表示,不再對其作說明。
圖4為依據本發明第二實施例的三維快閃記憶體的剖面示意圖。本實施例與第一實施例的差異處如下所述。請參照圖4,在本實施例中,三維快閃記憶體40包括由閘極層126構成的閘極堆疊結構、環狀的通道柱(通道層112)、第一源極/汲極柱402、第二源極/汲極柱404以及電荷儲存結構110。第一源極/汲極柱402與第二源極/汲極柱404例如為經摻雜的多晶矽層。第一源極/汲極柱402包括中央部分402a以及圍繞中央部分402a的周邊部分402b,且中央部分402a的摻雜濃度大於周邊部分404b的摻雜濃度。第二源極/汲極柱404包括中央部分404a以及圍繞中央部分404a的周邊部分404b,且中央部分404a的摻雜濃度大於周邊部分404b的摻雜濃度,此濃度差異可用於進行接面的電性調整(junction tuning)。
圖5為依據本發明第三實施例的三維快閃記憶體的剖面示意圖。本實施例與第一實施例的差異處如下所述。請參照圖5,在本實施例中,三維快閃記憶體50包括由閘極層126構成的閘極 堆疊結構、環狀的通道柱(通道層112)、第一源極/汲極柱502、第二源極/汲極柱504以及電荷儲存結構110。第一源極/汲極柱502包括中央部分502a以及圍繞中央部分502a的周邊部分502b第二源極/汲極柱504包括中央部分504a以及圍繞中央部分504a的周邊部分504b。周邊部分502b與周邊部分504b例如為經摻雜的多晶矽層。中央部分502a與中央部分504a例如為金屬矽化物層,其材料可以是矽化鈦(TiSix)、矽化鈷(CoSix)、矽化鎳(NiSix)或矽化鎢(WSix)。如此一來,第一源極/汲極柱502、第二源極/汲極柱504可具有較低的電阻值,以利於三維快閃記憶體的效能表現。
圖6為依據本發明第四實施例的三維快閃記憶體的剖面示意圖。本實施例與第一實施例的差異處如下所述。請參照圖6,在本實施例中,三維快閃記憶體60包括由閘極層126構成的閘極堆疊結構、環狀的通道柱(通道層112)、第一源極/汲極柱122、第二源極/汲極柱124、電荷儲存結構110、第一內埋柱602以及第二內埋柱604。第一內埋柱602與第二內埋柱604設置於介電基底100中,且不穿透介電基底100。第一內埋柱602與第一源極/汲極柱122連接,且例如與第一源極/汲極柱122的位置對準,亦即第一內埋柱602的寬度例如與第一源極/汲極柱122相同。第二內埋柱604與第二源極/汲極柱124連接,且例如與第二源極/汲極柱124的位置對準,亦即第二內埋柱604的寬度例如與第二源極/汲極柱124相同。第一內埋柱602與第二內埋柱604例如為多晶矽 層。
在本實施例中,於介電基底100上形成堆疊結構102之前,先於介電基底100中形成第一內埋柱602與第二內埋柱604。如此一來,在圖1C與圖2C所述的的步驟中,在利用非等向性蝕刻製程來形成開孔118與開孔120時,第一內埋柱602與第二內埋柱604可作為蝕刻停止層,以避免過度蝕刻的情況發生。此外,在形成第一內埋柱602與第二內埋柱604時,可使用與形成開孔118與開孔120時相同的光罩,因而不會造成製造成本的增加。
圖7為依據本發明第五實施例的三維快閃記憶體的剖面示意圖。本實施例與第一實施例的差異處如下所述。請參照圖7,在本實施例中,三維快閃記憶體70包括由閘極層126構成的閘極堆疊結構、環狀的通道柱(通道層112)、第一源極/汲極柱122、第二源極/汲極柱124以及電荷儲存結構110。此外,通道柱(通道層112)在其延伸方向上為不連續的,且通道柱僅與每一個閘極層126的位置對應。「通道層112在其延伸方向上為不連續的」表示,通道層112在其延伸方向上不為整體的,而是分成多個不相連的部分。
詳細地說,在本實施例中,在如圖1A與圖2A所述的形成開孔108之後,進行回蝕刻製程,移除部分的犧牲層106,使得犧牲層106的側壁不與絕緣層104的側壁齊平,亦即於相鄰的絕緣層104之間形成溝槽。然後,在如圖1B與圖2B所述的步驟中,形成電荷儲存結構110。此時,電荷儲存結構110除了形成於開孔 108的內表面上之外,還形成於溝槽的側壁上。接著,於電荷儲存結構110上形成通道層112,且通道層112將溝槽填滿。之後,進行蝕刻製程,移除溝槽外的通道層112。如此一來,通道層112設置於相鄰的絕緣層104之間的溝槽中。換句話說,所形成的通道柱包括多個部分(通道柱段112a、通道柱段112b、通道柱段112c),這些通道柱段各自位於相鄰的絕緣層104之間的溝槽中,且與一個閘極層126的位置對應。也就是說,通道柱段112a、通道柱段112b、通道柱段112c在通道柱112的延伸方向上依序排列且彼此不接觸。因此,在本實施例中,通道柱在其延伸方向上可視為不連續的。
圖8為依據本發明第六實施例的三維快閃記憶體的剖面示意圖。本實施例與第一實施例的差異處如下所述。請參照圖8,在本實施例中,三維快閃記憶體80包括由閘極層126構成的閘極堆疊結構、環狀的通道柱(通道層112)、第一源極/汲極柱122、第二源極/汲極柱124、電荷儲存結構110、第一電晶體802以及第二電晶體804。第一電晶體802與第一源極/汲極柱122電性連接,且第二電晶體804與第二源極/汲極柱124電性連接。在本實施例中,最上層的記憶單元12的上方設置有第一電晶體802以及第二電晶體804,且第一電晶體802與第一源極/汲極柱122連接,第二電晶體804與第二源極/汲極柱124連接。第一電晶體802與第二電晶體804各自包括電晶體閘極層808、閘絕緣層812、電晶體通道柱814以及摻雜區816。
詳細地說,在本實施例中,在形成如圖1E與圖2E的結構之後,於最上層的絕緣層104上依序形成絕緣層806、電晶體閘極層808與絕緣層810。絕緣層806與電晶體閘極層808例如為氧化矽層。電晶體閘極層808例如為經摻雜的多晶矽層。然後,於絕緣層806、電晶體閘極層808與絕緣層810中形成暴露出第一源極/汲極柱122與第二源極/汲極柱124的開孔。接著,於開孔的內表面上形成閘絕緣層812。閘絕緣層812例如為氧化矽層。然後,以電晶體通道柱814將開孔填滿。電晶體通道柱814例如為未經摻雜的多晶矽層。之後,於電晶體通道柱814的頂部處形成摻雜區816,以作為第一電晶體802與第二電晶體804的源極/汲極。
在本實施例中,藉由與第一源極/汲極柱122連接的第一電晶體802以及與第二源極/汲極柱124連接的第二電晶體804,可達成對於本實施例的三維快閃記憶體的更佳控制,特別是對於具有更多層堆疊結構的三維快閃記憶體來說能夠更準確地控制每一個記憶單元。
此外,對於本發明實施例的三維快閃記憶體的陣列佈局來說,由於三維快閃記憶體的上方設置有電晶體,且這些電晶體各自與三維快閃記憶體的第一源極/汲極柱122或第二源極/汲極柱124連接,因此如圖3所述的多個線路圖案以及彼此平行排列而彼此不接觸的多條導電線會設置於這些電晶體上方。詳細地說,這些線路圖案(例如圖3中的線路圖案300,其包括第一部分302與第二部分304)設置於這些電晶體上且各自與電晶體的摻雜區 816連接(例如以第一部分302與摻雜區816連接)。此外,如同圖3所述,這些線路圖案可藉由設置於其上的接觸窗(例如設置於第二部分304上)而與導電線(例如導電線306)電性連接。
在上述的第二實施例至第六實施例中,電荷儲存結構110是在形成開孔108之後以及在形成通道層112之前形成於開孔108的內表面上,但本發明不限於此。在其他實施例中,也可以在移除犧牲層106之後以及在形成閘極層126之前形成電荷儲存結構110。以下將對此進行說明。
圖9為依據本發明第七實施例的三維快閃記憶體的剖面示意圖。本實施例與第一實施例的差異處如下所述。請參照圖9,在本實施例中,三維快閃記憶體90包括由閘極層126構成的閘極堆疊結構、環狀的通道柱(通道層112)、第一源極/汲極柱122、第二源極/汲極柱124以及電荷儲存結構902。電荷儲存結構902除了位於閘極層126與通道柱(通道層112)之間之外,還覆蓋閘極層126的上表面與下表面,亦即位於閘極層126與絕緣層104之間。
詳細地說,在本實施例中,在如圖1A與圖2A所述的形成開孔108之後,不於開孔108的內表面上形成電荷儲存結構110,而是於開孔108的內表面上形成通道層112。此外,在如圖1E與圖2E所述的移除犧牲層106之後,在形成閘極層126之前,於相鄰的絕緣層104之間的溝槽的側壁與底部上共形地形成電荷儲存結構902。之後,形成閘極層126以將溝槽填滿。如此一來,電荷 儲存結構902即設置於閘極層126與通道柱(通道層112)之間,且覆蓋閘極層126的上表面與下表面。
在上述的第一實施例至第七實施例中,描述了本發明的三維快閃記憶體的各種結構,但本發明不限於此。在其他實施例中,三維快閃記憶體的結構也可以藉由結合上述的第一實施例至第七實施例中的二種或更多種來達成。
此外,當為了高積集度與高面積利用率而需要更多層的記憶單元堆疊結構,可將多個本發明的三維快閃記憶體堆疊形成於基板上。舉例來說,在形成如圖1E與圖2E所示的三維快閃記憶體10之後,可再次重複一次或多次三維快閃記憶體10的製造步驟,以於三維快閃記憶體10上堆疊另一個或更多個三維快閃記憶體10。如此一來,可有效地降低多層三維快閃記憶體的製程複雜度。在此情況下,上層的三維快閃記憶體與下層的三維快閃記憶體之間的連接可藉由將上層的三維快閃記憶體的源極/汲極柱與下層的三維快閃記憶體的源極/汲極柱接觸來達成(如圖12所示)。由於在本發明的三維快閃記憶體中源極/汲極柱相較於其他元件具有較大的尺寸,因此上層的三維快閃記憶體與下層的三維快閃記憶體可容易地對準而不易有對準失誤(mismatch)的問題發生,且上層的三維快閃記憶體的通道柱與下層的三維快閃記憶體的通道柱可因此不須完全對準。
綜上所述,在本發明的三維快閃記憶體中,將環狀的通道柱設置於閘極堆疊結構中,且將兩個源極/汲極柱設置通道柱中 並與其連接。如此一來,藉由不同的操作方法,可使本發明的三維快閃記憶體產生1位元操作或2位元操作。此外,本發明的三維快閃記憶體可因此具有高積集度與高面積利用率,且符合操作速度快的需求。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10:三維快閃記憶體
12:記憶單元
100:介電基底
104、116:絕緣層
110:電荷儲存結構
112:通道層
122:第一源極/汲極柱
124:第二源極/汲極柱
126:閘極層

Claims (20)

  1. 一種三維快閃記憶體,包括: 閘極堆疊結構,設置於介電基底上,且包括彼此電性絕緣的多個閘極層; 環狀的通道柱,設置所述介電基底上,且貫穿所述閘極堆疊結構; 第一源極/汲極柱與第二源極/汲極柱,設置所述介電基底上,且位於所述通道柱中並貫穿所述閘極堆疊結構,其中所述第一源極/汲極柱與所述第二源極/汲極柱彼此分隔開且各自與所述通道柱連接;以及 電荷儲存結構,設置於所述多個閘極層中的每一者與所述通道柱之間。
  2. 如請求項1所述的三維快閃記憶體,其中所述第一源極/汲極柱與所述第二源極/汲極柱之間設置有絕緣柱。
  3. 如請求項1所述的三維快閃記憶體,其中所述第一源極/汲極柱與所述第二源極/汲極柱各自包括中央部分以及圍繞所述中央部分的周邊部分,且所述中央部分的摻雜濃度大於所述周邊部分的摻雜濃度。
  4. 如請求項1所述的三維快閃記憶體,其中所述第一源極/汲極柱與所述第二源極/汲極柱各自包括中央部分以及圍繞所述中央部分的周邊部分,且所述中央部分包括金屬矽化物層。
  5. 如請求項1所述的三維快閃記憶體,更包括第一內埋柱與第二內埋柱,設置於所述介電基底中,其中所述第一內埋柱與所述第一源極/汲極柱連接,且所述第二內埋柱與所述第二源極/汲極柱連接。
  6. 如請求項1所述的三維快閃記憶體,其中所述電荷儲存結構覆蓋所述多個閘極層中的每一者的上表面與下表面。
  7. 如請求項1所述的三維快閃記憶體,其中所述電荷儲存結構覆蓋所述通道柱的外表面。
  8. 如請求項1所述的三維快閃記憶體,其中所述通道柱在其延伸方向上為連續的。
  9. 如請求項1所述的三維快閃記憶體,其中所述通道柱在其延伸方向上為不連續的,且所述通道柱僅與所述多個閘極層中的每一者的位置對應。
  10. 如請求項9所述的三維快閃記憶體,其中所述通道柱包括多個通道柱段,所述多個通道柱段在所述通道柱的延伸方向上依序排列且彼此不接觸,且所述多個通道柱段各自與所述多個閘極層中的一個的位置對應。
  11. 如請求項1所述的三維快閃記憶體,更包括第一電晶體與第二電晶體,其中所述第一電晶體與所述第一源極/汲極柱電性連接,且所述第二電晶體與所述第二源極/汲極柱電性連接。
  12. 如請求項11所述的三維快閃記憶體,其中所述第一電晶體與所述第二電晶體由電晶體閘極層、第一電晶體通道柱、第二電晶體通道柱、第一閘絕緣層以及第二閘絕緣層構成,其中: 所述電晶體閘極層堆疊於所述閘極堆疊結構上,且與所述閘極堆疊結構電性絕緣, 所述第一電晶體通道柱貫穿所述電晶體閘極層,且與所述第一源極/汲極柱連接, 所述第二電晶體通道柱貫穿所述電晶體閘極層,且與所述第二源極/汲極柱連接, 所述第一閘絕緣層設置於所述第一電晶體通道柱與所述電晶體閘極層之間, 所述第二閘絕緣層設置於所述第二電晶體通道柱與所述電晶體閘極層之間, 所述第一電晶體通道柱的相對於所述第一源極/汲極柱的一端具有第一摻雜區,以及 所述第二電晶體通道柱的相對於所述第二源極/汲極柱的一端具有第二摻雜區。
  13. 如請求項1所述的三維快閃記憶體,其中電荷被局部地捕捉在鄰近所述第一源極/汲極柱及/或鄰近所述第二源極/汲極柱的所述電荷儲存結構中。
  14. 如請求項1所述的三維快閃記憶體,其中多個所述三維快閃記憶體彼此堆疊,且上層的所述三維快閃記憶體的所述第一源極/汲極柱與下層的所述三維快閃記憶體的所述第一源極/汲極柱連接,上層的所述三維快閃記憶體的所述第二源極/汲極柱與下層的所述三維快閃記憶體的所述第二源極/汲極柱連接。
  15. 如請求項1所述的三維快閃記憶體,其中所述閘極堆疊結構的相對兩側處具有平行設置的溝槽,且自上視方向來看,所述第一源極/汲極柱與所述第二源極/汲極柱的連線與所述溝槽的延伸方向平行或垂直。
  16. 如請求項1所述的三維快閃記憶體,其中所述閘極堆疊結構的相對兩側處具有平行設置的溝槽,且自上視方向來看,所述第一源極/汲極柱與所述第二源極/汲極柱的連線與所述溝槽的延伸方向之間具有成銳角的夾角。
  17. 如請求項1所述的三維快閃記憶體,更包括導電層,設置於所述介電基底上且鄰近所述閘極堆疊結構的至少一側壁,其中所述導電層沿所述閘極堆疊結構的所述至少一側壁延伸,且所述導電層在其延伸方向上的相對的兩個末端部分各自具有電性連接點。
  18. 一種三維快閃記憶體陣列佈局,包括: 多個如請求項1所述的三維快閃記憶體,以陣列的方式排列於所述介電基底上; 多個線路圖案,各自與所述多個三維快閃記憶體的所述第一源極/汲極柱與所述第二源極/汲極柱中的一者電性連接;以及 多條導電線,各自藉由接觸窗而與所述多個線路圖案中的對應者電性連接,其中所述多條導電線彼此平行排列。
  19. 如請求項18所述的三維快閃記憶體陣列佈局,其中所述多個線路圖案中的每一者包括: 沿所述陣列的列方向延伸的第一部分,且所述第一部分與所述第一源極/汲極柱與所述第二源極/汲極柱中的一者連接;以及 沿所述陣列的行方向延伸的第二部分, 其中所述接觸窗設置於所述第二部分上,且所述多條導電線沿所述行方向延伸。
  20. 如請求項18所述的三維快閃記憶體陣列佈局,其中所述多條導電線包括源極線或位元線。
TW109103612A 2019-06-03 2020-02-06 三維快閃記憶體及其陣列佈局 TWI738202B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201962856158P 2019-06-03 2019-06-03
US62/856,158 2019-06-03

Publications (2)

Publication Number Publication Date
TW202114181A TW202114181A (zh) 2021-04-01
TWI738202B true TWI738202B (zh) 2021-09-01

Family

ID=73550823

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109103612A TWI738202B (zh) 2019-06-03 2020-02-06 三維快閃記憶體及其陣列佈局

Country Status (3)

Country Link
US (2) US11678486B2 (zh)
CN (1) CN112038345A (zh)
TW (1) TWI738202B (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI738202B (zh) 2019-06-03 2021-09-01 旺宏電子股份有限公司 三維快閃記憶體及其陣列佈局
US11133329B2 (en) 2019-09-09 2021-09-28 Macronix International Co., Ltd. 3D and flash memory architecture with FeFET
US11251199B2 (en) * 2019-12-09 2022-02-15 Sandisk Technologies Llc Three-dimensional NOR array including active region pillars and method of making the same
US11963363B2 (en) * 2020-07-14 2024-04-16 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device and method for fabricating the same
US11985822B2 (en) * 2020-09-02 2024-05-14 Macronix International Co., Ltd. Memory device
US11417683B2 (en) * 2020-10-22 2022-08-16 Macronix International Co., Ltd. Flash memory and method of fabricating the same
US20220157848A1 (en) * 2020-11-17 2022-05-19 Macronix International Co., Ltd. Memory device and method of manufacturing the same
US11476276B2 (en) * 2020-11-24 2022-10-18 Macronix International Co., Ltd. Semiconductor device and method for fabricating the same
US11778823B2 (en) 2020-12-17 2023-10-03 Macronix International Co., Ltd. Three-dimensional memory device and method for manufacturing the same
TWI759015B (zh) * 2020-12-17 2022-03-21 旺宏電子股份有限公司 三維記憶體元件及其製造方法
US11968833B2 (en) * 2021-01-15 2024-04-23 Macronix International Co., Ltd. Memory device with vertically separated channels
US11737274B2 (en) 2021-02-08 2023-08-22 Macronix International Co., Ltd. Curved channel 3D memory device
US11916011B2 (en) 2021-04-14 2024-02-27 Macronix International Co., Ltd. 3D virtual ground memory and manufacturing methods for same
US11430527B1 (en) 2021-04-19 2022-08-30 Macronix International Co., Ltd. Method for performing operation in memory device
US20220384470A1 (en) * 2021-05-27 2022-12-01 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory device and method for making the same
US11710519B2 (en) 2021-07-06 2023-07-25 Macronix International Co., Ltd. High density memory with reference memory using grouped cells and corresponding operations
US11901311B2 (en) 2021-07-30 2024-02-13 Macronix International Co., Ltd. Memory device and manufacturing method thereof
US20230053623A1 (en) * 2021-08-20 2023-02-23 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices and methods of manufacturing thereof
US20230060819A1 (en) * 2021-08-30 2023-03-02 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor memory structure and method for forming the same
TWI785764B (zh) * 2021-08-30 2022-12-01 旺宏電子股份有限公司 三維and快閃記憶體元件及其製造方法
CN115942754A (zh) * 2021-08-30 2023-04-07 长鑫存储技术有限公司 存储器件及其制备方法
US11818886B2 (en) 2021-09-29 2023-11-14 International Business Machines Corporation Low program voltage flash memory cells with embedded heater in the control gate
TWI802207B (zh) * 2022-01-06 2023-05-11 旺宏電子股份有限公司 三維and快閃記憶體元件及其製造方法
TWI817369B (zh) * 2022-03-01 2023-10-01 旺宏電子股份有限公司 三維and快閃記憶體元件及其製造方法
TWI804272B (zh) * 2022-04-13 2023-06-01 旺宏電子股份有限公司 三維記憶體元件
TWI812164B (zh) * 2022-04-14 2023-08-11 旺宏電子股份有限公司 三維and快閃記憶體元件及其製造方法
CN117199114A (zh) * 2022-05-31 2023-12-08 长鑫存储技术有限公司 晶体管及其制作方法、存储器
CN117199115A (zh) * 2022-05-31 2023-12-08 长鑫存储技术有限公司 晶体管及其制作方法、存储器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170263629A1 (en) * 2016-03-08 2017-09-14 Kabushiki Kaisha Toshiba Semiconductor memory device
TWI624007B (zh) * 2016-04-25 2018-05-11 東芝記憶體股份有限公司 半導體記憶裝置及製造其之方法
CN109309097A (zh) * 2017-07-27 2019-02-05 三星电子株式会社 垂直型存储器装置及其制造方法
US20190067318A1 (en) * 2017-08-28 2019-02-28 Toshiba Memory Corporation Semiconductor device and method for manufacturing same
US20190088675A1 (en) * 2017-09-15 2019-03-21 Toshiba Memory Corporation Semiconductor memory device and method of fabricating the same
US20190157295A1 (en) * 2017-11-20 2019-05-23 Toshiba Memory Corporation Semiconductor memory device

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6680257B2 (en) * 2001-07-30 2004-01-20 Eon Silicon Devices, Inc. Alternative related to SAS in flash EEPROM
JP2005294791A (ja) * 2004-03-09 2005-10-20 Nec Corp 不揮発性メモリ及び不揮発性メモリの製造方法
JP4745108B2 (ja) 2006-04-06 2011-08-10 株式会社東芝 不揮発性半導体記憶装置
KR101342476B1 (ko) 2007-05-24 2013-12-17 도꾸리쯔교세이호진 상교기쥬쯔 소고겡뀨죠 기억 소자 및 그 프로그램 전압의 저감 방법과 판독 방법
JP4897009B2 (ja) * 2009-03-24 2012-03-14 株式会社東芝 不揮発性半導体記憶装置の製造方法
KR101660432B1 (ko) * 2010-06-07 2016-09-27 삼성전자 주식회사 수직 구조의 반도체 메모리 소자
US8432719B2 (en) 2011-01-18 2013-04-30 Macronix International Co., Ltd. Three-dimensional stacked and-type flash memory structure and methods of manufacturing and operating the same hydride
US8630114B2 (en) 2011-01-19 2014-01-14 Macronix International Co., Ltd. Memory architecture of 3D NOR array
US8824212B2 (en) 2011-05-02 2014-09-02 Macronix International Co., Ltd. Thermally assisted flash memory with segmented word lines
US8488387B2 (en) 2011-05-02 2013-07-16 Macronix International Co., Ltd. Thermally assisted dielectric charge trapping flash
US9281044B2 (en) 2013-05-17 2016-03-08 Micron Technology, Inc. Apparatuses having a ferroelectric field-effect transistor memory array and related method
US9337210B2 (en) 2013-08-12 2016-05-10 Micron Technology, Inc. Vertical ferroelectric field effect transistor constructions, constructions comprising a pair of vertical ferroelectric field effect transistors, vertical strings of ferroelectric field effect transistors, and vertical strings of laterally opposing pairs of vertical ferroelectric field effect transistors
JP2015056485A (ja) 2013-09-11 2015-03-23 株式会社東芝 半導体記憶装置およびその動作方法
JP6096902B2 (ja) 2014-03-17 2017-03-15 株式会社東芝 半導体装置及び半導体装置の製造方法
KR102190350B1 (ko) 2014-05-02 2020-12-11 삼성전자주식회사 반도체 메모리 장치 및 그 제조 방법
US9425324B2 (en) 2014-09-30 2016-08-23 Taiwan Semiconductor Manufacturing Company Limited Semiconductor device and channel structure thereof
TWI627747B (zh) 2015-04-27 2018-06-21 美光科技公司 場效電晶體結構及將場效電晶體程式化為至少三種不同程式化狀態之一者的方法
US9842651B2 (en) * 2015-11-25 2017-12-12 Sunrise Memory Corporation Three-dimensional vertical NOR flash thin film transistor strings
US9748264B1 (en) 2016-03-30 2017-08-29 Macronix International Co., Ltd. Semiconductor structure and manufacturing method thereof
TWI605575B (zh) 2017-01-20 2017-11-11 群聯電子股份有限公司 三維非揮發性記憶體結構及其製造方法
CN109003987B (zh) * 2017-06-06 2020-10-16 旺宏电子股份有限公司 存储器元件及其制作方法
KR20180134122A (ko) 2017-06-08 2018-12-18 에스케이하이닉스 주식회사 강유전층을 구비하는 반도체 장치 및 그 제조 방법
KR20190008676A (ko) 2017-07-17 2019-01-25 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
US10157671B1 (en) 2017-09-12 2018-12-18 Macronix International Co., Ltd. Fast switching 3D cross-point array
US10403631B1 (en) 2018-08-13 2019-09-03 Wuxi Petabyte Technologies Co., Ltd. Three-dimensional ferroelectric memory devices
CN109712983B (zh) 2018-12-05 2021-02-12 长江存储科技有限责任公司 3d存储器件及其制造方法
US11177284B2 (en) 2018-12-20 2021-11-16 Sandisk Technologies Llc Ferroelectric memory devices containing a two-dimensional charge carrier gas channel and methods of making the same
CN110071117B (zh) 2019-04-28 2021-05-11 中国科学院微电子研究所 一种三维nand型铁电存储器、制作方法及操作方法
TWI738202B (zh) 2019-06-03 2021-09-01 旺宏電子股份有限公司 三維快閃記憶體及其陣列佈局
US11825653B2 (en) 2019-12-23 2023-11-21 Macronix International Co., Ltd. Semiconductor device and array layout thereof and package structure comprising the same
US11569264B2 (en) 2020-05-28 2023-01-31 Taiwan Semiconductor Manufacturing Company, Ltd. 3D RAM SL/BL contact modulation

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170263629A1 (en) * 2016-03-08 2017-09-14 Kabushiki Kaisha Toshiba Semiconductor memory device
TWI624007B (zh) * 2016-04-25 2018-05-11 東芝記憶體股份有限公司 半導體記憶裝置及製造其之方法
CN109309097A (zh) * 2017-07-27 2019-02-05 三星电子株式会社 垂直型存储器装置及其制造方法
US20190067318A1 (en) * 2017-08-28 2019-02-28 Toshiba Memory Corporation Semiconductor device and method for manufacturing same
US20190088675A1 (en) * 2017-09-15 2019-03-21 Toshiba Memory Corporation Semiconductor memory device and method of fabricating the same
US20190157295A1 (en) * 2017-11-20 2019-05-23 Toshiba Memory Corporation Semiconductor memory device

Also Published As

Publication number Publication date
US11678486B2 (en) 2023-06-13
TW202114181A (zh) 2021-04-01
CN112038345A (zh) 2020-12-04
US20230269944A1 (en) 2023-08-24
US20200381450A1 (en) 2020-12-03

Similar Documents

Publication Publication Date Title
TWI738202B (zh) 三維快閃記憶體及其陣列佈局
CN109698200B (zh) 晶体管、半导体组件及形成闪存组件的方法
US11114459B2 (en) Three-dimensional memory device containing width-modulated connection strips and methods of forming the same
US7432160B2 (en) Semiconductor devices including transistors having three dimensional channels and methods of fabricating the same
US20110284946A1 (en) Semiconductor memory and method for manufacturing same
US8877587B2 (en) Nonvolatile memory device and method for fabricating the same
JP2006108688A (ja) 不揮発性記憶素子及びその形成方法
JP6629142B2 (ja) 半導体装置およびその製造方法
CN107768373B (zh) 存储元件及其制造方法
CN112534576B (zh) 用于三维存储设备中的中心阶梯结构的底部选择栅极触点
KR20210075214A (ko) 접촉 레벨 비트 라인 접속 구조물들을 포함하는 3차원 메모리 디바이스 및 이를 제조하는 방법들
US11778823B2 (en) Three-dimensional memory device and method for manufacturing the same
US8035150B2 (en) Nonvolatile semiconductor memory device and method for manufacturing the same
JP4822792B2 (ja) 半導体装置およびその製造方法
TWI759015B (zh) 三維記憶體元件及其製造方法
TWI773208B (zh) 三維記憶體裝置及其形成方法
TWI745132B (zh) 快閃記憶體
CN113471211A (zh) 半导体器件及用于制造其的方法
TWI602281B (zh) 三維電容及其製造方法
TWI717063B (zh) 三維及式快閃記憶體及其製造方法
TWI593086B (zh) 記憶元件及其製造方法
CN108807408B (zh) 半导体结构的制造方法
JP2009267107A (ja) 不揮発性半導体記憶装置およびその製造方法
JP5352084B2 (ja) 半導体装置およびその製造方法
JP2008034820A (ja) 不揮発性メモリ素子及びその製造方法