TW480399B - Receiver, transceiver circuit, signal transmission method, and signal transmission system - Google Patents

Receiver, transceiver circuit, signal transmission method, and signal transmission system Download PDF

Info

Publication number
TW480399B
TW480399B TW089113976A TW89113976A TW480399B TW 480399 B TW480399 B TW 480399B TW 089113976 A TW089113976 A TW 089113976A TW 89113976 A TW89113976 A TW 89113976A TW 480399 B TW480399 B TW 480399B
Authority
TW
Taiwan
Prior art keywords
circuit
receiver
signal
driver
voltage
Prior art date
Application number
TW089113976A
Other languages
English (en)
Inventor
Hirotaka Tamura
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP20055099A external-priority patent/JP3986214B2/ja
Priority claimed from JP27458799A external-priority patent/JP3948864B2/ja
Priority claimed from JP27469399A external-priority patent/JP3955166B2/ja
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of TW480399B publication Critical patent/TW480399B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • H03F3/45744Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction
    • H03F3/45757Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction by using a feedforward circuit
    • H03F3/45762Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction by using a feedforward circuit using switching means, e.g. sample and hold
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45928Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
    • H03F3/45968Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
    • H03F3/45982Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedforward circuit
    • H03F3/45986Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedforward circuit using switching means, e.g. sample and hold
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • H04L25/0274Arrangements for ensuring balanced coupling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1461Suppression of signals in the return path, i.e. bidirectional control circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dc Digital Transmission (AREA)
  • Bidirectional Digital Transmission (AREA)

Description

經濟部智慧財產局員工消費合作社印製 A7 ' -----—---___ 五、發明說明(1 ) 發明背景 1·發明領域 本發明係驗—種錢傳輸麟,且制是_種接收号 收發器電路、信號傳老方法、及在LSI晶#間或容納於相同晶 片上之多數個元件或電路塊間、或板間或封殼間進行高速信號 傳輸的系統。 2 ·相關技藝說明 近年來,用來建構電腦及其它資訊處理裝置的元件的性能 已有大幅改善;例如,諸如DRAM (動態隨機存取記憶體)及 處理器等等半導體記憶體元件的性能改善已非常卓越。半導體 記憶體元件、處理器等性能的改善已到達除非組成或元件間信 號傳輸的速度增加,否則系統性能無法有更進一步的改善的地 步〇 例如,在一諸如DRAM的主要儲存元件與一處理器間的信 號傳輸漸達到會阻礙電腦整體性能改良方面的瓶頸。改良信號 傳輸速度的需求不僅要增加封殼間或板(印刷電路板)間的信 號傳輸,諸如一伺服器與與一主要儲存元件間或透過網路連結 的伺服器間,亦要因為提高整合及提高半導體晶片尺寸、降低 供應電壓準位(信號大小準位)等等而增加LSI (大型積體電 路)晶片間或或容納於同一晶片上之元件或電路塊間的信號傳 輸。 特別疋’有增加每接腳信號傳輸速度的需要以便能應付 LSI間或電路板間或封殼間之資料傳輸重方面的增加。此乃為 避免由於接腳數的增加所造成封裝成本等方面的增加。因此, 本紙張尺度適用中國國家標準(CNS)A4規格(21〇x 297公釐) I Φ ------— ^--------- /請先1¾讀背面之;1意事項再填寫本頁) -4- 系 電 五、發明說明(2) 近年來LSI間的信號傳輸速率已超過工Gbps,且未來預期會達 到像4 Gbps或甚至10Gbps 一個相當高的值(非常高信號傳轸 速率)。 ~ 因此需要提供一能評估或判斷信號傳輸系統、最佳化傳輸 、/接收參數、及得到增加接收器敏感度,並獲得能免除使用於 L號傳輸之電路中大量共模電壓的收發器。 對於電路板或封殼間、LSI晶片間、或數個容納於同一晶 片上之元件或電路塊間的彳§號傳輸而言,有必要藉減少信號 線、佈線模式等來增加傳輸線的使用效能,且有鑑於此,亦有 必要提供一種能提供較高準確度及較高速度之雙向信號傳輸 的#號傳輸系統、一信號傳輸方法、及一收發器電路。 習知技術及其所伴隨的問題將參照附圖予詳述如后。 發明簡述 本發明之第一目的在於提供能評估並判斷信號傳輸 統、最佳化傳輸/接收參數,並增強接收器靈敏度的收發器% 路。本發明之另一個目的在於提供一種能消除使用於信號傳輸 之電路中較大共模電壓的接收器。 本發明之第二目的在於提供一種足以藉允許一供決策電 路之運作之較大時間容限而達到較高準確度及較高速度之信 號傳輸的接收器。 本發明之第三目的在於提供一種能達到更效利用信號傳 輸線並並利用較少信號線精確執行高速信號傳輸,且能延長最 大t號長度的信號傳輸系統'信號傳輸方法、及收發器電路。 根據本發明,提供一種包含一用以施加一已知偏移給一輸 表紙張尺度刺中國國家標準(CNS)A4規格(210 X 297 ^----------訂------II f 先閱tt背面之注意事項再填寫本頁} 經濟部智慧財產A員工湞費合作社印製 4i 經濟部智慧財產局員工消費合作社印製 480399 A7 --------B7 五、發明說明(3) 入信號的偏移施加電路;以及一用以比較偏移施加輸入信號與 一參考電壓之決策電路,其中該輸入信號之準位係基於已知的 偏移及決策電路之結果輸出來決定。 偏移施加電路可以包括一用以以一數位信號控制偏移之 準位的控制電路。接收器可以進一步包含一輸入信號準位檢測 電路,其用以利用偏移準位控制電路來增加或降低偏移之準 位,並藉得到來自決策電路改變之結果輸出之偏移準位來檢測 輸入彳§號的準位。接收器可以進一步包含一時序控制電路,其 用以以此一方式控制一決策電路中之決策時序以便改變關於 接收器内内部時鐘的決策時序,且其中偏移之準位係藉判斷在 時序控制電路之輸出時序的外部供應、預先判定的測試模式來 調整,且關於輸入信號之資訊需要使用輸入信號準位檢測電 路。 偏移電壓施加電路可以將固定電流傳至於接收器之輸入 端平行設置的終端電阻器。偏壓電壓施加電路可以包括數個電 容器及開關,且藉改變各個電容器之預先充電電壓來改變偏移 的準位。偏移電壓施加電路藉將一固定電流傳進接收器内一内 部節點來改變偏移之準位。輸入信號之接收到的信號品質可以 被判斷,或接收器或驅動器的特性可以藉利用取自已知偏移之 輸入信號的波形以及來自決策電路之結果輸出來調整。 再者’根據本發明,提供一種收發器電路,其具有一用以 接收輸入進之信號的接收器、以及一用以輸出一信號的驅動 器,其中該接收器包含一用以施加一已知偏移給輸入信號的偏 移施加電路;以及一用以比較該偏移施加輸入信號與一來考電 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1 — ----l·------------ --V請先閱讀背面之;i意事項再填寫本頁) -6 - A7 B7 五 經濟部智慧財產局員工消費合作社印製 發明說明(4) 壓的決策電路’其中該輸入信號準位之決定乃基於已知偏移及 一決策電路的結果輸出。 丨 -------------裝— (請先閱請背面之注意事項再填寫本頁> 根據本發明,亦提供一種信號傳輸系統,其具有一第一收 發器電路、一第二收發器電路、及一在第一與第二收發器電路 間連接的#號傳輸線,其中該等收發器電路各包含一用以接收 輸入#號之接收器、及一用以輸出一信號之驅動器;以及該 接收裔包括一用以將一已知偏移施加於該輸入信號上之偏移 施加電路及一用以比較該偏移施加輸入信號與一參考電壓之 決策電路,其中該輸入信號之準位乃取決於已知偏移及一來自 該決策電路之結果輸出。 一預先決定的測試模式可以自第一收發器電路中之驅動 器發送,έ玄測試模式可以在預先決定的時序上利用第二收發器 電路中的接收器來判斷;且該測試模式的準位可以藉調整第二 收發器電路中偏移的準位來檢測出,藉以調整第二收發器中接 收器之一等化參數。一個應該被判定在資料“ 〇,,與“ 1,,間 的邊界的邊界信號可以第一收發器中的驅動器發送至第二收 發器中的接收器;該邊界信號可以被第二收發器電路中之接收 器接收且此一邊界偏移可以被視為接收器之決策電路中一決 策的結果符合資料“ 0 ”與“丄,,間的邊界;且第二收發器中 的接收器的零調整可以藉於通常的輸入信號接收時候將邊界 偏移施加至接收器來進行。 預先決又之測試模式可以藉第一收發器電路中的驅動 器發送至第一收發器中的接收器;且該測試模式可以藉相繼改 變接收器中的接收時序而被第二收發器電路中的接收器所接 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公髮) 480399 A7 B7 五、發明說明( 收且相桓式的準位可以被檢測出,藉以調整第二收發器電路 的參數。 此外,根據本發明,提供一種接收器2其具有多數條信號 線及一具有與該等信麟連接之電容器及用以控制諸電容哭 之連接的開關的電容器網路’其中該接收器包括_共模電麼去 除電路,用以藉著將至少一個含共模電麼之成份的電容器節點 與-保持在—特定電壓值的節點連接來消除在多數條信號線 上的一共模電壓。 根據本發明,提供一種接收器,其包含多數條信號線及一 具有與該等^號線連接之電容器及用以控制諸電容器之連接 的開關的電容器網路,纟中該接收器包括一共模電壓去除電 路,用以藉著將至少-個含共模電壓之成份的電容器節點與一 預先充電至一特定電壓值的節點連接來消除在多數條信號線 上的一共模電壓。 ▲ 經濟部智慧財產局員工消費合作社印製 該共模電壓去除電路可以包括一用以產生一對應共模電 壓之電壓值的對應電壓產生電路,以及一用以以對應電壓產生 電路之輸出電壓對電容一端充電的電容器充電電绛。共模電壓 去除電路可以包括一用以藉一在多數條信號線上之差電壓對 一輸入電容器充電的差分電壓電容器充電電路、及一用以繼一 充電週期之後將輸入電容器一端連接至一決策電路輸入端的 連接控制電路。'差電壓電容器充電電路可以藉將電容器其中一 節點連接至一固定電壓而與差動對單一端的轉換同時進行共 模電壓的消除。差電壓電容器充電電路可以將電容器之二個節 點分別與諸單一端式放大器耦合。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A7 ---------B7 五、發明說明(6) 電谷器網路可以進行P R D。接收器可以把供消除共模電 壓的回授把加至二個單一端放大器之輸出,來自電容器網路之 ^號係輸入至該等單一端放大器。電容器網路可包括二或多個 耦合電容器,且該等耦合電容器係於一預先充電期間並聯,而 於一決策期間串聯連接。 根據本發明,提供一種接收器,其包含一輸入線,一輸入 信號透過該輸入線供應;多數個取樣與保持電路,用以以一多 相週期時鐘相繼地鎖定輸入信號並用以保持被鎖定之輸入信 號;以及一決策電路,用以藉產生一對應於該取樣與保持電路 諸輸出的一加權總和的信號而對輸入信號作出一決策,其中讓 各取樣與保持,路的一個輸出有效週期較長於輸入信號的一 個位元時間,且決策電路係藉利用於一週期期間產生之加權總 和來運作,其中取樣與保持電路的輸出有效值與另一個在該取 樣與保持電路之前或之㈣作的取樣與保持電路的輸出有效 值部分重疊。 決策電路可產生-對應於取樣與保持電路之輸出的加權 總和的電壓、電流、或充電信號。取樣與保持電路的一個工作 週期可或疋成等於輸入信號的二個位元時間;且可使取樣與保 持電路的-個取樣週期較長於其—個保持週期,藉以使取樣與 保持電路的輸出有效週期與在該取樣與保持電路玉作之前或 之後的輸出有效週期部分重巷。取樣與保持電路的工作週期可 以設定成等於輸入信號之三或多個位元時間且取樣與保持電 路的輸出有效週期設定成等於或較長於該輸人信號的一個位 元時間。 本紙張尺度適用中関家標準(CNS)A4規格(210 X 297公餐) ------------裝—— (請先¾讀背面之;i意事項再填寫本頁) 幻: --線· 經濟部智慧財產局員工消費合作社印製 -9- 480399
經濟部智慧財產局員工消費合作社印製 取樣與保持電路之輸出的加權總和可以藉使吊電晶體以 互導器將取樣與保持電路之輸出信號轉換成電流,並藉::該 等電流至一共同負載元件而產生。該加權總和可以藉改變待並 聯於一互導器内之數個電晶體的數目而加以調整。加權總和中 的加權可以藉改變在互導器内之電流偏壓值而調整。 決策電路可藉互連各充電至一俤持電壓的電容器而產生 對應於該等取樣與保持電路之輸出的加權總和的信號。決策電 路可基於儲存於諸電容器内之電荷差產生'加權的總和。決策電 路可藉透過一充電轉換電路將對應於取樣與保持電路之輸出 的電荷移送入一共同電容器,而產生對應於取樣與保持電路之 輸出的加權總和的信號。該加權的總和可以藉改變待並聯於該 充電轉換電路中之數個電晶體數目而得以調整。 再者,根據本發明,提供一種收發器電路、其包含一用以 輸出一發射信號至一信號傳輸線的驅動器;一用以接收來自信 號傳輸線之接收信號的接收器;以及一用以產生用來補償驅動 器造成之干擾電壓的一補償電壓,及用以供應該補償電壓至接 收裔的補償電壓產生電路,其中藉依發射信號與接收信號間相 位關係來控制該補償電壓產生(電路的一輸出準位。 該驅動器可以是一種固定電流式驅動器。驅動器可以包括 一具多數個固定電流式驅動器單元之第一驅動器單元陣列;及 一具多數個定電流式驅動器單元的第二驅動器單元,發射信號 藉在第一與第二驅動器單元陣列間切換而被相繼輸出。各驅動 器單元陣列可以控制該等多數個驅動器單元陣列中的囪定電 流驅動器單元的工作條件並藉以可以調整發射信號之暫態特 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) •10- 1 I · I I I Γ--I I t 1111111_ *^^^. (請先閱讀背面之注意事項再填寫本頁0 :. 480399 五、發明說明(8) 性。收發器電路可進一步包含一用以驅動各該等黯動器單元陣 .列之前置驅動器,其.中該前置驅動器可以被一週期為位元時 間丁的二倍長的4 n相時鐘所驅動,其n代表各驅動器單 列中之驅動器單元的數目。 …補償產生電路可以是—具有與驅動器相同電路組態 並被該驅動器之相同資料所驅動之複製凝動器,且可包括一用 以控制該複製驅场器之輸出振幅與暫態時間的單元。該驅動器 可包含多數個驅動器單元,且該複製驅動器可以在組態方^面類 似於其中-構成該驅動器的驅動器單元。補償電壓產生電路可 以進-步包括-用以基於一過去輸出位元,於決策時間產生一 改善接收器中補償電壓之精確度的校正信號。 訂 經濟部智慧財產局員工消費合作社印製 補償電壓產生電路可基於由驅動器輸出之傳送信號之目 前位元與過去位元構成之一資料序列並根據傳送信號與接收 信號間相位關係產生一補償電壓。收發器電路可進一步包含一 個單元,用以於確實的信號傳輸之前,藉著傳輸在一端一來自 驅動器之測試模 <,而設定在另一端驅動器中之將輸出電流準 位設定在零,決定一供一邊界的補償電壓,穿過邊界,接收器 中之判定結果由資料“ 〇 ”改變成資料“ 1,,或由資料 “1”改變成資料;及一用以儲存該被決定出之補償電 壓的單元,且其中確實的信號輸出可以利用被儲存的補償電壓 來進行。 補償電壓產生電路可包括多數個各產生一電壓準位的補 償電壓校正電路,該電壓準位依據由驅動器輸出之傳送信號之 目前位元與過去位元組成之一資料序列並依據傳送信號與接 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -11- 經濟部智慧財產局員工消費合作社印制农 480399 A7 ----—_ B:______ 五、發明說明(9 ) 收信號間之相位差;以及一根據該資料序列選擇該多數補償電 壓校正電路的其中一個的選擇電路。 一補償偏移值可基於包括目前位元之η個過去位元的一 個位元序列的值而決定,且其中收發器電路可包括2η個對應 於2種補彳員電壓之接收器及一選擇一對應於一實際位元序列 之接收器輸出的選擇電路。收發器電路可進一步包含一等化電 路,其係供驅動器或接收器或驅動器及接收器二者而設置,用 以補償信號傳輸線的一個特性,且其中該補償電壓產生電路可 包括接收一測模模式並調整以便將一在相同端驅動器之干 擾值引入從相對端驅動器所傳送來之一信號内的符號間干擾 最小化。收發器電路可進一步包含一用以將驅動器之一輸出阻 抗保持在一固定值的阻抗保持電路。從咢動器輸出的傳'送信號 的暫態時間可以設定成大體上等於位元時間丁。 根據本發明,亦提供一信號傳輸系統,其包含一第一收發 器電路、一第一收發器電路、及一在第一與第二收發器電路間 連接的信號傳輸線,其中第一及第二收發器電路的至少其中一 個係包含一將一傳送信號輸出至一傳輸信號線上的驅動器 的收發器電路;一接收來自信號傳輸線之接收信號的接收器; 以及產生一用以補償驅動器造成之一干擾電壓之補償電 壓,並供應該補償電壓給接收器的補償電壓產生電路,其中雙 向[號傳輸係藉根據傳送信號與接收信號間的相位關係控制 補償電壓產生電路的一輸出準位。 再者,根據本發明,亦提供一信號傳輸方法,具有一輸出 傳送L號至-信號傳輸線上的驅動器以及一接收來自信號
λ---1 ---------訂---------線· 7請先閱讀背面之注意事項再填寫本頁W
-12- 480399 五、發明說明(10) 傳輸線之接收器,其中一用以補償由驅動器造成之干擾電壓的 補償電壓被產生並供至該接收器,其中雙向信號傳輸乃藉根據 傳送信號與接收信號間的相位關係來控制補償電壓的準位。 補償電壓可基於由從驅動器輸出之發射信號的目前位元 ΙΑί 經卷部智慧財產局員工消費合作社印製 與過去位元組成之一資料序列並根據發射信號與接收信號間 之相位關係來產生。一供一邊界的補償電壓可在確實的信號傳 輸之前藉著傳輸來自在一端驅動器之測試模式,而將在另一端 驅動器中之輸出電流準位設定成零來決定,拿過邊界,接收器 中之判定結果由資料“ 〇 ”改變成資料“ 1,,或由資料 “1”改變成資料“〇’,,決定出的補償電壓可以儲存於記憶 體中,且可以利用儲存的補償電壓進行確實的信號傳輸。驅動 器輸出之發射信號的暫態時間可設定成大體上等於位元時間 T。 '圖式簡述 藉由下述參照附圖之較佳實施例的說明,將可更清楚了解 本發明,其中: 第1圖係一方塊圖,顯示根據習知技藝之信號傳輸的一個 例子; 第2圖係一波形圖,顯示由第1圖所示之信號傳輸系統傳 輸之信號資料之一例; 第3圖係一電路圖,顯示根據習知技藝之一接收器之一 例; 第4圖係一方塊電路圖,顯示根據本發明之第一模式之接 收的基本組態, 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) •13- 480399 經濟部智慧財產局員工消費合作社印製 之 A7 五、發明說明(U) 第5A及5B圖,說明第4圖之接收器之運作: -第6圖係一方塊電路圖,圖示應用本發明之信號傳輸系統 之一例; ' 第7圖係一電路圖,顯示根據本發明之第一模式作為一第 一實施例的接收器; 第8圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第二實施例的接收器; 第9圖係一電路圖,顯示第8圖之接收器内之D/N轉換 器之一例; ' 第10圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第三實施例的接收器; 第11圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第四實施例的接收器; 第12圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第五實施例的接收器; 第13圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第六實施例的接收器; 第14圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第七實施例的接收器; 第15圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第八實施例的接收器; 第16圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第九實施例的接收器; 第17A、17B、及17C圖係說明根據本發明之一第二模式 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------ίιιφιφ^----l·---訂------丨!線參!ιί, (請先閱讀背面之注意事項再填寫本頁) -14- 480399 經濟部智慧財產局員工消費合作社印?衣 發明說明( 接收Is之原理的圖(第1部分); 第18A及18BI1係說明根據本發明之一第二模式之接收器 原理的圖(第2部分); °° 第19圖係-電路圖,顯示根據本發明之第二模式作為一第 一實施例的接收器(一取樣週期内); 第20圖係-電路圖,顯示根據本發明之第二模式作為一第 一實施例的接收器(一決策週期内); 第21圖係-電路圖’顯示第19及2〇圖之一開關之一例的電 路圖; 第22圖係一電路圖,顯示根據本發明之第二模式作為一第 二實施例的接收器(一取樣週期内); 第23圖係一電路圖,顯示根據本發明之第二模式作為一第 二貫施例的接收器(一決策週期内); 第24圖係一電路圖,顯示根據本發明之第二模式作為一第 三實施例的接收器(一取樣週期内); 第25圖係一電路圖,顯示根據本發明之第二模式作為一第 三實施例的接收器(一決策週期内); 第26圖係一電路圖,顯示根據本發明之第二模式作為一第 四實施例的接收器(一取樣週期内); 第27圖係一電路圖,顯示根據本發明之第二模式作為一第 四實施例的接收器(一決策週期内); 第28圖係一電路圖,顯示根據本發明之第二模式作為一第 五實施例的接收器(一取樣週期内); 第29圖係一電路圖,顯示根據本發明之第二模式作為一 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公餐) ^----------^---------^ (請先閱讀背面之注意事項再填寫本頁) •15- 480399
五、發明說明( 五實施例的接收器(一決策週期内); 第30圖係一電路圖,顯示根據本發明之第二模式作為一第 六實施例的接收器(一取樣週期内); 第31圖係一電路圖,顯示根據本發明之第二模式作為一第 六實施例的接收器(一決策週期内); 第32圖係一電路圖,顯示根據本發明之第二模式作為一第 七實施例的接收器(一取樣週期内); 第33圖係一電路圖,顯示根據本發明之第二模式作為一第 七實施例的接收器(一決策週期内); 第34圖係一電路圖,顯示第32及33圖之第七實施例之一共 模回授電路之一例的電路圖; 第35圖係一電路圖,顯示根據本發明之第二模式作為一第 八實施例的接收器(一取樣週期内); 第36圖係一電路圖,顯示根據本發明之第二模式作為一第 八實施例的接收器(一決策週期内); 第3 7圖係·一方塊電路圖,圖不·一習知技藝之接收号之一 例; 第38圖係一說明與第37圖之接收器有關之問題的圖; 第39圖係一方塊電路圖,顯示根據本發明之一第三模式之 一接收器的基本組態; 第40圖係一時序圖,說明第39圖之接收器之運作; 第41圖係一方塊電路圖,顯示根據本發明之一第三模式之 接收器之一第一實施例; 第42圖係一時序圖,說明第41圖之接收器之運作; 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) I -----^----訂---------線 · 經濟部智慧財產局員工消費合作社印製 -16- 卿399
經濟部智慧財產局員工消費合作社印製 第43圖係-電路方塊圖,顯示第41圖之接收器内_決策電 路之一組態例; 第44圖係一電路方塊圖,顯示第41圖之接收器内一取樣與 保持電路之一修改例; 第45圖係一方塊電路圖,顯示根據本發明之一第三模式之 接收器之一第二實施例; 第46圖係一時序圖,說明第45圖之接收器之運作; 第47圖係-電路圖,顯示根據本發明之第三模式作為一第 三實施例的接收器之一實質部分(決策電路); 第48圖係-電路圖,顯示根據本發明之第三模式作為一第 四實施例的接收器; 第49圖係-電路圖,顯示根據本發明之第三模式作為一第 五實施例的接收器; 第5〇圖係-電路圖,顯示根據本發明之第三模式作為一第 六實施例的接收器之一實質部分(決策電路); 第51圖係-電路圖,顯示根據本發明之第三模式作為一第 七實施例的接收器一實質部分(決策電路); 第52圖係-電路圖,圖示習知技藝的信號傳輸系統之一 例; 第53圖係-電路圖,圖示習知技藝的信號傳輸系統之另一 例; 第54圖係-方塊電路圖’顯示根據本發明之收發器之基本 組態; 第55圖係-電路方塊圖,顯示根據本發明之一第四模 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) -----I ί I--I--· I I I l· I I I ·11111111 {請先閱讀背面之注意事項再填寫本頁) -17- 480399 經濟部智慧財產局員工消費合作社印制衣 A: 五、發明說明(15) 為一第一實施例之收發器電路之一驅動器; 第56圖係一電路方塊圖,顯示根據本發明之一苐四模式作 為^ 一第—貫化例之收發β電路之一驅動· 第57圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第三實施例之收發器電路之一驅動器; 第58圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第四實施例之收發器電路之一驅動器; 第59圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第五實施例之收發器電路之一驅動器; 第60圖係一說明顯示於第59圖之驅動器之運作的圖; 第61圖係-方塊電路圖,顯示與第59圖所示之驅動器共用 之一前置驅動器之一例; 第62圖係一電路圖,顯示第61圖所示之前置驅動器中之多 工器之一例; 第63Α及63Β圖係說明應用於第61圖所示之前置驅動器之 多相時鐘; 第64圖係-電路圖,顯示根據本發明之一第四模式作為一 第六實施例之收發器電路; 第65圖係-電路圖,顯示根據本發明之一第四模式作為一 第七貫施例之收發器電路中一補償電壓產生電路; 第66圖係-電路方塊圖,圖示根據本發明之一第四模 為-第八實施例之收發器電路中_補償電壓產生電路;; 第67圖係-電路方塊圖,圖示根據本發明之一第四 為-第九實施例之收發器電路中—補償電壓產生電路·,、工 本紙張尺度適用中國國家標準(CNS)A4規格公釐) (請先闓諌背面之注意事項再填寫本頁) — 0^i!l· —— 訂-------- -18- 480399 A7 五、發明說明( 第68圖係一電路方塊圖,圖示根據本發明之一第四模式作 為一第十實施例之收發器電路; 第69圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第十一實施例之收發器電路中一接收器;以及 4 第70圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第十二實施例之收發器電路中一補償電壓產生電路; 較佳實施例說明 進行根據本發明之接收器、收發器電路、信號傳輸方法、 及仏號傳輸系統之詳細說明前,首先將先說明習知技術及與習 知技術相關之問題。 第1圖係一方塊圖,圖示根據習知技藝之信號傳輸的一個 例子。第1圖中,參考標號21〇丨係一差動驅動器,21〇2係一信 號傳輸線(纜線),而21〇3係一差動接收器(一種接收器)。 經濟部智慧財產局員工消費合作社印製 一般而言,諸如第1圖所示者,差動信號傳輸被採用來進 行高速信號傳輪,例如,電路板間或封殼間(例如,一伺服器 與一主儲存裝置)。例如,此處,差動驅動器21〇1設在信號傳 送端的词服器(主健存裝置)上,而接收器2103則設在信號接 收端的主儲存裝置(伺服器)上。利用差動信號(互補信號) 的#號傳輸不僅用於板與板間或封殼與封殼間的信號傳輸,亦 .用於例如晶片上之元件與元件間或電路塊與電路塊間的信號 傳輸。 第2圖係一波形圖,顯示由第1圖所示之信號傳輸系統傳 輸之信號資料之一例。 當在LSI間或板間或封殼間傳輸一資料信號時,倘若沿著 巧氏張尺㈣时目_鮮(⑶)---- 17、480399 A7 B7 五、發明說明( 傳輸線(纜線2102)等的傳輸距離相當長,或是倘若例如傳送 線的導體尺寸小,則由於㈣效應或其它高頻損失所產生的符 號間的干擾,會使得難以精確地區分信號資料“ 〇,,與 “ 1 ”,且因而限制了信號傳輸的速度。舉例來說,當資料 101001011···從第1圖所示之信號傳輸系統的傳送端的差 動驅動器2101傳送至在接收端的差動接收器21〇3時,在接收端 (差動接收器2103)接收到之信號資料的波形失真如第2圖所 示;這種情況下,由於差動信號的電壓值並未在它們通常會交 叉的諸點(EP)處交叉,使用傳統差動放大器構成的差動接收 器2103會將接收到的資料錯誤地判定成例如為 “100001111…,,。 相同的現象亦會發生,例如,在一個數Gbps的高速信號透 過印刷電路板執跡或銅電纜傳送時;同樣於該情況中,接收到 的波形變成取0與1中間之值的類似類比的波形,如第2圖所 示’而非表示二進位的〇與1之類似數位的信號波形。結果, 為使高速信號傳送/接收電路(收發器電路)適當地工作,有 必要取得有關確實由接收器接收之波形的資料並基於該取得 的資料來調整收發器電路。 在習知技術中,由於並未設有像例如以安裝於印刷電路板 上的LSI之用以觀察確實波形的裝置,僅可能判定信號是否能 在接收器接收(一種go/no-go判定)。 通常,差動信號傳輸用於例如,當傳輸距離相當長時之LSI 間或板間或封殼間的信號傳輸。其原因在於當信號傳輸期間傳 輸線(信號線)引起的雜訊常常變成有關該信號的共模雜訊, 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 請 先 閱 讀 背 面 -V 意 事 項 再 填 寫 本 頁 I I 訂 經濟部智慧財產局員工消費合作社印製 •20- 480399
經濟部智慧財產局員工消費合作社印制农 而且於差動傳輸的情況裡,此種共模雜訊可以被抵制。 第3圖係一電路圖,顯示根據習知技藝之一接收器之一 例;如所示,此處的接收器構造為一差動接收器。第3圖中, 多考私號2131及2132為卩通道1^05電晶體(卩]\4〇5電晶體), 而2133至2135是N通道MOS電晶體(NMOS電晶體)。 如第3圖所示,習知技術的接收器以例如利用一電晶體差 動對的差動放大器級構成,以便接收差動信號(v +、v —)。 然而,該差動對僅在差動放大器級作為一主動元件時才會適當 地工作。再者,例如當施加一大的共模電壓時,差動放大器級 的特性在共模電壓小時改變,且可能無法達到設計特性。 換a之,利用諸如差動放大器級的主動元件的共模電壓去 除電路裝置,有一個待解決的問題,即無法讓可以操作處理的 共模電壓的範圍變得夠大。再者,其傳統上一直是利用變壓器 進行一廣大範圍共模電壓的移除,但此需要在LSI外面加上不 會傳遞DC信號的一外部被動元件(變壓器),且會成為增加 成本的一主要因素。 接下來,將參照第4至36圖說明根據本發明的數種實施 例。 第4圖係一方塊電路圖,顯示根據本發明之第一模式之接 收器的基本組態,以及第5A及5 3圖,說明第4圖之接收器 之運作。 如第4圖所示,本發明之第一模式包括一種用以施加一已 知偏移電M (V0ff+、V0ff-)至接收器2〇〇3的裝置。施加有偏 移電壓的波形由接收器2003中的決策電路與參考電壓作—比
本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公复 ^ ^ ^---------線 (請先閱讀背面之注意事項再填寫本頁) 480399
發明說明( 較’並基於比較結果轉換成一類似數位的信號(0或1 )。更 詳細而言,決策電路於輸入大於參考電壓時輸出一個1,於小 於參考電壓時輸出一個〇。 亦即’如第5 A及5 B圖所示,當差動(互補)輸入信號 的電壓準位標為V +及V 一時,有效輸入v a為Va= {(V+) 一 (V…+ {(Voff+) 一(Voff·)},而決策電路的輸出〇變成1或是 當有效輸入V a的符號相反時反之亦然。因此,接收器的決策 輸出於0與1之間切換所跨過的邊界位於{(v+) 一(v_)}= {(Voff+卜(Voff-)}處。當{(V+) - (v.)} > {(v〇ff+) 一(Vc)ff)} 時,接收器的決策輸出為1 ;相反地,當{(V+) 一(ν·)} < {(Voff+) -(Voff-)}時,接收器的決策輸出為〇。 在根據本發明之第一模式的接收器中,接收器中之決策電 路的輸出於0與1之間切換時穿越之邊界找得到,例如,藉於 利用一 D /A轉換器以一類數位的方式控制偏移電壓值 (Voff+、Voff-)之際,參照週期性的測試模式重複作出決策 而找到;藉此方式,輸入信號(V+、V·)的類似類比值能以 當於D/A轉換器之解答的精確度找到。再者,藉遞增地相對 於測試模式位移決策時序之際作出決策,可精確地找到輸入至 接收器之信號的類比值。 換吕之’固定決朿時序’藉著於依序改變偏移電壓值之際 尋找接收器中之決策電路之輸出於〇與1間切換所穿越之邊 界,可以找到在該固定時序之信號的準位;再者,藉著依序改 變決策時序之際重複相同步驟,可決定出在不同決策時序之信 號的準位(因而一似類比信號波形)。 本纸張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) (請先閱讀背面《iri意事項再填寫本頁) -------.線赢 經濟部智慧財產局員工消費合作社印製 •22· 抑0399 經濟部智慧財產局員工消費合作社印製 發明說明(2G) 以此方式,根據本發明之第一棋式,可收集到輸入接收器 之信號的似類比值,㈣使於於高速度進行信號傳輸時(例 如’以數Gbps的速度),錢的傳送波形、該波形之品質等, 可於晶片保持安裝於定位時被評估出。再者,根據本發明之第 -模式,收發器參數(用於等化之參數等)能基於似類比的資 料加以調整,且至接收器的輸人偏移電壓可調整電晶趙之臨界 電壓(Vth )的變化。 因此,根據本發明之第一模式,使用以一似數位方式工作 的接收器’能精確地找到施加於接收器諸輸人端之信號波形的 類比值,因而允許對收發器電路的評估及判斷、參數的調整 等。結果’可降低測試成本,且可實現優異性能的高速信號傳 輸。 第6圖係一方塊電路圖,圖示應用本發明之信號傳輸系統 之一例。第6圖中,參考標號2001為驅動器(差動驅動器), 2021及2022為信號傳輸線(纜線),2〇〇3為接收器,而2〇41 及2042為終端電阻器。 驅動器2001以一例如1 25Gbps的資料傳輸速率傳送!^1^2 信號至信號傳輸(纜線)2021及2022。驅動器2001的信號輸出 透過纜線2021及2022遞送而以終端電阻器2〇41及2〇42結束,而 接著施加至接收器2003的輸入端(V+及V-)。 第7圖係一電路圖,顯示根據本發明之第一模式作為一第 一實施例的接收器;此處顯示第6圖之接收器2003。第7圖 中,參考標號2031及2032為P通道MOS電晶體(PMOS電晶 體)’2033至2038為N通道MOS電晶體(NMOS電晶體),而 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -23- ^-----=----^---------線 (請先閱|*背面之;±意事項再填寫本頁) ^δϋ399 五、 發明說明(21) 2039為一決策電路(閂鎖電路)。此處,參考符號Vcn表示一 施加至電晶體2035及2038之閘極的偏壓電壓。 如第7圖所示,接收器2003包含一前置放大器,其包括施 加輸入信號(輸入電壓V+及V·)的差動對電晶體2033及2034 及施加偏移信號(偏移電壓Voff+及Voff-)的差動對電晶體 2036及2037,以及決定前置放大器之輸出的決策電路(再生閂 鎖電路)2039。尤其是,正邏輯輸入信號V+施加於第一差動 對中的電晶體2033的閘極,而負邏輯輸入信號ν·施加於另一個 電晶體2034的閘極。同樣地,正邏輯偏移信號v〇ff+施加於第 一差動對中的電晶體2036的閘極,而負邏輯偏移信號v〇ff-施 加於另一個電晶體2037的閘極。接著,具第一與第二差動對的 前置放大器的輸出被一鎖定信號L AT鎖入再生閂鎖電路(決策 電路)2039,再生閂鎖電路(決策電路)2〇39對輸出作出決定 以判定資料是否為〇或1。此處,施加至第二差動對(偏移電 壓施用差動對)的偏移信號(偏移差動電壓v〇ff+及v〇ff_)具 有一已知電壓準位。 根據第一實施例,可作出在決策電路2〇39工作的時序接收 到之電壓準位(輸入電壓v+與V_)是否超過參考電壓準位(偏 移電壓Voff+與Voff_)的決策,更具體而言,{(v+) — (乂屮是 否較大於-{(Voff+) 一(Voff)},以及因而能評估驅動器至接收 器的佗號傳輸系統的品質。再者,由於決策的結果(決策輸出) 係以代表0或1的數位資料的形態輸出,數位資料被轉換成邏 輯電路或負貝收發ϋ之控制的處理器以便該數位資料能供特 性之評估、調整等之用。舉例來說,當裝置發生一錯誤情況時, ------^---f 丨-----Γ-- 丨訂---------線· (請先i^t»背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -24- 480399
經濟部智慧財產局員工消費合作社印製 根據本發明第-實施例在晶片及纜線仍保持安裝於定位的情 況下,使用一測試模式可能知道接收到之波形在值方面是否大 於參考值。此使得提供快速的校正方法成為可能。 第8圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第二實施例的接收器。第8圖中,參考標號2〇〇4係一用以將 數位偏移碼轉換成類比形式之輸出的D/A轉換器。 如第8圖所示,第二實施例與第7圖所示之第一實施例有 別之處在於前者包括一用以增加或降低偏移準位(偏移值:偏 移電壓)的裝置。更具體而言,例如以一週期性方式重複施加 一測試模式時,利用D / A轉換器2005,偏移值以增加的等級 方式從一最小值朝向一最大值改變,以觀察決策值在哪裡由〇 變化至1或反之亦然。以此架構,能以對等於D/a轉換器 2005之結果的精確度找到施加於接收器(決策電路)2〇〇3的信 號值(V+、V-),且能判定出接收到之信號的似類比值(輸 入信號之準位),例如LSI安裝於一印刷電路板的情況下。此 處,施加於D/A轉換器2005的偏移碼,舉例而言,為6位元 或7位元碼。 第9圖係一電路圖,顯示第8圖之接收器内之D/N轉換 裔2 0 0 5之一例。
如第9圖所示,D/A轉換器2005包含,例如,數個PMOS 電晶體2511至2513、2521至2523 ..... 25nl至25n3、及負、載電 阻器2501及2502。一偏壓電壓Vcp施加於電晶體2511、 252卜…、25nl,而電晶體2512、2522、…、25n2及 2513、2523、… 25n3之閘極則分別供以偏壓碼b 1、b2、…、bn、及/bl、/b2、…、 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ^----------^---------^ (請先閲讀背面之江意事項再填寫本頁) -25 - 經濟部智慧財產局員工消費合作社印製 480399 A7 ______ B7 五、發明說明(23) /bn。流經電晶體2512、2522、…、之5n2及2513、2523、…、 25n3的電流分別結合並分別流進負載電阻器25〇2及25〇1,而偏 移電壓Voff·與Voff+為輸出。換言之,d / A轉換器2005產生 與偏移碼(bl、/bl ; b2、/b2 ;、…、bn、/bn)之準位成比例 的偏移電壓Voff+與Voff-。 第10圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第三實施例的接收器。於第1〇圖中,參考標號2006係一相位 内插器,而2007為一控制器。 由第8與10圖之比較清楚可知,第三實施例除了第二實施 例上述架構以外尚包括一用以相對於接收到之信號(輸入信 號)位移接收時序(決策時序)的裝置(相位内插器2〇〇6 )。 相位内插器2006可採用多種已知的架構。 接收器2003 (決策電路2ί)39 )例如在相位内插器2006提供 之時序脈衝LAT的上升緣的時候工作。施加至相位内插器2〇〇6 的相位碼於一般信號接收期間受到,例如,一來自一時鐘回復 電路(不顯示)之一 6位元的數位信號所控制,但於波形判斷 期間受到一供應自不同的控制電路(控制器2007 )的控制。控 制器2007接收接收器2003的輸出不僅產生施加至d / Α轉換 器2005的偏移碼,還產生施加至相位内插器2006的相位碼。 根據第三實施例,藉加一小量的電路(亦即,藉只加一簡 單電路至時序產生電路),不僅接收到之信號(輸入信號)的 準位,還有接收到之信號亦能取得高度暫時的解析度的的波 形。為說明此點,譬如說,當相位内插器2006的時鐘頻率為 625MHz (—週期為1.6ns )且相位碼為6位元的信號時,接收 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----i—«—-----„— ^-------- f請先閱讀背面之注意事項再填寫本頁) -26- 經濟部智慧財產局員工消費合作社印製 A7 ^----------- 五、發明說明(24) 到之信號的波形可得到25ps的暫時解析度。接收到之信號的準 位,如上述第二實施例,由D/A轉換器2005的解析度(例如, 6位元或7位元偏移碼)來定義。 第11圖係一方塊電路圖,顯示根據本發明之第一森式作為 一第四實施例的接收器。於第11圖中,參考標號23〇〇代表接收 器(差動接收器)’而2500表示一電流d / A轉換器。 如第11圖所示,於第四實施例中,接收器23〇〇係一傳統式 差動接收器,偏移係施加於此接收器2300的前級(輸入級)。 亦即,電流值受控於偏移碼的D/A轉換器2500的設置為設於 信號傳輸線2021及2022上之終端電阻器2041及2042之用,藉將 來自D / A轉換器2Ϊ500内之固定電壓源的電流射進接收器 2300的輸入端,偏移電壓(voff+、v〇ff·)施加至在接收器23〇〇 之輸入級接收到之信號(V+、V-)上。此處,d/Α轉換器 2500被例如,由約六位元組成的偏移碼所控制。 以此方式,根據第四實施例,偏移(V〇ff+、Voff-)倘若 在接收端結東,不管此接收器採用何種電路組態,則能被施加 到接收器。另一個優點在於,由於無需增加一額外電路到接收 器2300的一個外部節點,但額外的電路可插在低阻抗的輸入側 (因為終端電阻器的平行插入),不會損害電路的高速運作。 於第四實施例中,一再生閂鎖電路當作接收器2300來使用。 第12圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第五實施例的接收器。於第12圖中,參考標號2311及2312 為終端電阻器,2313至2316為電容器,而2321及2326為開關 於第五實施例中,首先,於預先充電期間,開關2321與2324 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) •27· ^ ----------^---------^ (請先閱讀背面之;±意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印制衣 480399 ( A7 ___B7 ____ 五、發明說明(25) , 被關閉而開關2322、2323、2325、及2326被打開,且施加一代 表預先充電電壓Vpr與基點電壓Vo ( Vo-、Vo+)間之差的差電 壓以便儲存電荷於電容器2314及2315。接下來,當再生閂鎖電 路2300對接收到之信號作出決策時,開關2321與2324被打開而
I 開關2322、2323、2325、及2326被關閉,如第12圖所示,藉以 將電容器2313及2316與電容器2314及2315並聯連接。 為對此更具體說明,接收器(再生閂鎖電路4〇〇)電容耦 合至諸輸入。於預先充電期間,閂鎖電路2300的諸輸入節點被 預先充電至預先充電電壓Vpr;另一方面,由於開關2322與2323 為打開狀態’電容器2314與2315之信號線側諸節點被供以基點 電壓Vo ( Vo-與Vo+)。此處,偏移電壓(v〇ff+、Voff-)能 利用,例如,一 6位元的D / A轉換器控制預先充電電壓Vpr 的值的方式加以調整。其理由在於,跨各個電容器23 14及23 1 5 的電壓是(Vpr-Vo),且此電壓於決策週期期間被加到各個 輸入0 倘若諸輸入端與閘電極連接,則第五實施例能施用任何電 路組態的接收器。再者,由於用以施加偏移電壓的機構實質上 為線性的,一額外的利益在於不會發生非線性造成的失真。 第13圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第六實施例的接收器。 如第13圖所示,於第六實施例中,決策電路(再生電路 2039)之輸入級係一具作為固定電流之尾電流的差動對。具體 而言,除了通常的輸入差動對(電晶體2323及2324)外,還設 有一用以通過固定差動電流(1〇+與1〇·)之固定電流電路(電 -----W---r I -----r---訂---------線 (4T先閱tt背面之注意事項再填寫本頁)
-28- 480399 經濟部智慧財產局員工消費合作社印制衣 A7 B7 五、發明說明(2ό) 晶體2327及2328 )。此等電流流入PMOS電晶體(負載元件) 2321及2322,且結果輸出由再生閂鎖電路(決策電路)來判斷。 此處,流入以電流鏡結構分別與電晶體2 3 2 7與2 3 2 8連接的電晶 體2326與2329的電流1〇+及Ι〇-在值方面(偏移準位)可以利用 如先前顯示於第9圖的2005的D/Α轉換器而加以改變。 由於,不像第五實施例,第六實施例由於偏移不被一電壓 而是由一電流來施加,故能應用於較高速的信號傳輸。此外, 由於偏壓能利用一類似的較小控制電流來改變,電流的消耗亦 可降低。 第14圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第七實施例的接收器。於第14圖中,參考標號2331與2332 為終端電阻器,2333、2334、2341至2343、及2351至2353為電 容器,而2335至2340、2344至2346、及2354至2356為開關。此 處,電容器2341至2343及2351至2353以及開關2344至2346及 2354至2356設置供以控制等化參數;於第14圖中,諸電容器及 開關以三組來顯示,但設置並不限此特例。 於第七實施例中,首先,於預先充電期間,開關2335至2338 為打開而開關2339與2340為關閉,如第14圖所示,且代表基點 電壓Vo ( Vo-、Vo+ )與參考電壓Vref間之差的差電壓被用來 將電荷儲存於電容器2333與2334上。接著,當接收器(再生閂 鎖電路2300 )對接收到之信號作出決策時,開關2335至2338 被關閉,而開關2339與2340被打開。 換言之,第七實施例除了第五實施例的架構外尚包括其耦 合至接收器2300諸輸入的電容器進行PRD (部分嚮應檢測)的 本紙張尺度適用中國國家標準(CNS)A4規格(2〗0 X 297公釐) ^---------^---------^ (請先閱讀背面之注意事項再填寫本頁) -29- 480399 經濟部智慧財產局員工消費合作社印製 A7 _______E7^_ 五、發明說明(27) 架構。PRD對輸入信號波形進行等化,等化參數以藉切換電容 器值加以控制。更具體來說,開關2344至2346以及2354至2356 的開/關狀態,於例如啟動初始化等時候決定,故能以高靈敏 度接收輸入信號;開關狀態一旦決定,就會維持下去,而不管 工作是否是接收之信號的決致工作或其它方面。亦即,第七實 施例達到最佳等化乃藉接收二位元的連續信號及藉以此一種 方式選擇等化參數(控制開關2344至2346及2354至2356之開關 狀態)以便最小化取決於先前位元之目前信號的接收準位的程 度。 第15圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第八實施例的接收器。此處,施加於終端電阻器2041及2042 的終端電壓Vtt係設定在接收器2003的一最佳化值上。 第八實施例具輸出信號的功能,該等輸出信號將驅動器 2001輸出級保持於一高阻抗狀態使信號對(互補信號γ+與) 的差電壓等於零。亦即,如第15圖所示,信號Hiz (高準位 “H”)及/Hiz (低準位“L”)施加於PMOS電晶體2011及 NMOS電晶體2012的閘極,前者插於反相器2013與一高電壓電 源線Vdd之間,而後者插於驅動器2〇〇1之輸出級上之反相器 2014與低電壓電源線Vss之間,以防止電流流入反相器2013及 2014 ;此情況下,接收器2003中的決策電路(2039)被運作,且 得到使決策(決策輸出)改變至〇或1的結果的偏移電壓 (Voff+、Voff〇 〇 藉著在通常信號接收期間利用此偏移電壓,決策電路能以 被補償的輸入偏對接收到之信號作出一決策。根據第八實施 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) (請先閱讀背面之注意事項再填寫本頁) k..
I ----l· I I I ^ · I---I I I I \ -30- 480399 A7 X- 經濟部智慧財產局員工消費合作社印製 ----—_________ 發明說明(28) 例,若-偏移電壓由於電晶體特性的變化而在決策電路之輸出 處產生-偏移電壓,則高靈敏度接收是可能的,因為偏移可以 被補償。 (請先閱t»背面之注意事項再填寫本頁) 第16圖係一方塊電路圖,顯示根據本發明之第一模式作為 一第九實施例的接收器。於第16圖中,參考標號2〇〇8表示參照 4圖說明的PRD電容器網路。 於第九實施例中,於-收發器特性調整週期期間(例如, 啟動初始化期間),測試模式(例如諸如“ 1〇〇〇 ‘‘的資料模式) 週期性地自另一個收發器電路中的驅動器送出,以及於依序透 過相位内插器2006的決策時序之際,透過D/A轉換器2〇〇5 改變偏移電壓(Vofff、Voff-),接收器2〇〇3 (決策電路)接 收測試模式並取得接收到之波形的類比值。取得的值被送至控 制器(控制處理器)2070,其接著將自接收到之資料計算出偏 移電壓的最佳值(最佳偏移碼)、接收時序的最佳值(最佳相 位碼)、以及最小化符號間干擾的等化參數(最佳電容器碼), 並將此等接收器控制碼值設進接收器内。供至pRD電容器網路 2008的電容器碼係用來控制第14圖中之開關2344至2346及 2354至2356的開/關狀態。這裡,取得接收到之波形的類比值 的控制器2070亦能施加回授控制至其它收發器電路中的測試 模式傳送驅動器以便調整,例如,信號的振幅準位^ 以此方式,根據第九實施例,由於輸入信號能利用將接收 到之k號最大化的偏移電壓及接收時序以及將符號間干擾最 小化的等化參數加以接收,能獲得高靈敏度信號接收。 如上述,根據本發明第一模式中第一至九實施例,由於信 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) •31 - 29, 480399 A7 ________B7 五、發明說明( 號波形σσ質能在板上評估,且由於等化參數能在板上被最佳 化,使得有可旎提供具優良服務能力及良好靈敏度的接收器、 收發器電路、及信號傳輸系統。 如前述,差動信號傳輸通常用於]LSI間或板間或封殼間的 信號傳輸,舉例來說,當傳輸距離相當長時。然而,例如示於 第3圖之習知技術差動接收器,可以處理之共模電壓範圍無法 變得夠大。 本文提及之接收器係一種能移除較大共模電壓者。 第17A、17B、及17C圖係說明根據本發明之一第二模式之 接收器之原理的圖(第1部分):第17A圖顯示信號儿〇至81^, 第17B圖顯示於一取樣週期内的一電容器網路。此處,信號線 SLO ’例如說,被設為一共用線,且諸信號於該共同信號線 及信號線SL1至SLn的各個信號線上傳送。參考特性V0至Vn表 不出在各對應之信號線SLO至SLn上之信號準位(電壓),且 CO、Cl、C2…表示電容器。 首先,假設於取樣週期間,電容器網路之節點(n+1個節 點)分別被充電至電壓vo、V1、···%,如第17B圖所示。 接下來,於決策週期期間,當供以電壓v〇的節點連接至 零電位時,如第17C圖所示,在其它節點上的電壓分別為乂丨― V10 ’ V2 — V0 ’…、VN — V10。亦即,從每個節點減去電壓 V0 〇 此處,如果電壓V0為一共模電壓,則必定該共模電壓自 其它每個節點電壓減去。a此,當此_電壓連接至接收器輸入 時,減去共模電壓之後的電壓(信號)被輸人至接收器,且該 ---------1-------^----訂--------·線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 •32- 480399
五、發明說明(30) 共模電壓可以被去除。 裝-----Γ---訂· (請先閱讀背面之;!.意事項再填寫本頁) 第18A及18B圖係說明根據本發明之一第二模式之接收器 之原理的圖(第2部分):第18A圖顯示於一取樣週期中諸電 容器與接收器間的連接,且第18B圖顯示於一決策週期中諸電 容器與接收器間的連接。 如第18A圖所示,於一取樣週期中,電容器c卜C2、C3、... 分別在信號線SL0與信號線SL1、SL2、SL3、…連接,且施加 以各代表相對於信號線SL0上之電壓V0之差的差電壓(V1 一 V10、V2 —V0、V3 — V0、···)。於此時,至決策電路DT1至 DTN的輸入各個被預先充電至預先充電電壓vpr。 如第18B圖所示,於決策週期中,電容器ci、C2、C3、… 從k號線SL0至SLn斷開,而連接至對應的決策電路dti至 DTn。 換言之,於第18A與18B圖中,不是將參考信號sL0的節點 (V0)接地至零電位,如第17A至17C圖,反而是參考信號SL〇 與各對應的信號線SL1至SLn間的差電壓跨對應電容器c 1至cn 施加,且此等電容器連接至預先充電至一預先充電電壓的接收 器(DT1至DTn)的輸入節點上,藉以除移共模電壓k 經濟部智慧財產局員工消費合作社印製 參照第17A至17C圖及第18A與18B說明之諸接收器各使 用一包含多數個用以連接諸輸入信號與接收器諸輸入端開關 及電谷器的電谷器網路,该電容器網路被架構故在該網路之一 個節點上產生共模電壓,且此節點連接至一指定的電位或至一 預先充電至一預先充電電壓的節點以便在移除共模電壓之後 僅有差電壓輸入。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -33- 480399 A7 B7 經濟部智慧財產局員工消費合作社印制衣 五、發明說明( 以此方式,根據本發明之第二模式,由於共模電壓去除^ 置藉切換被動元件(電容器)來實施,倘若電晶體特性有變p 時’共模電壓去除特性不會受影響。再者,倘若共模電壓有大 幅變化,去除能力不受影響且幾乎沒有共模電壓會傳至在後_ 級的接收器。由是,一種具有優越共模抗擾性的接收器得以實 現。 第19圖係一電路圖,顯示根據本發明之第二模式作為—第 一實施例的接收器(一取樣週期内),以及第20圖係一電路圖, 顯示根據本發明之第二模式作為一第一實施例的接收器(_半 策週期内)。於第19及20圖中,參考標號2040為接收器(再生 閂鎖電路),R11及R12為終端電阻器,C11及C12為耦合電容 器,且SW11至SW16為開關。再者,SL0與SL1代表差動(互補) 信號線。 如第19圖所示,再生閂鎖電路2040包含PMOS電晶體2411 至2416及NMOS電晶體2421至2425,且一閂鎖信號LAT被供至 電晶體2411、2416、及2423的閘極。亦即,當閂鎖信號LAT於 一低準位“L” (預先充電週期)時,NMOS電晶體2423為關 斷而PMOS電晶體2411與2416為開通,且至閂鎖電路2040的輸 入(至電晶體2422及2425之閘極的輸入)被預先充電至預先充 電電壓Vpr。當閂鎖信號LAT達到高“H”時,預先充電電壓 Vpr被切斷而NMOS電晶體2423為開通,且輸入信號因而被鎖 定。 首先,如第19圖所示,於取樣週期内(預先充電週期), 開關SW11至SW13被開通而開關SW14至SW16關斷,因而連接 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公爱) -34- -------Λ---*--------Γ---訂---------$· f請先閔tt背面之注意事項再填寫本頁) 480399 Α7
電谷器C11至C12與信號線SL0及SL1。此等電容器C11及C12的 其它節點與一節點NC連接,共模電壓在節點Nc處產生。節點 ^--- 請乇閱讀背面之注意事項再填寫本頁) NC藉在開通狀態的開關SW12與連接終端電阻器R11及R12之 間的一節點連接。如稍早所說明者,於預先充電週期期間(取 樣週期),閂鎖電路2040之輸入節點預先充電至預先充電電壓 Vpr 〇 接下來,如第20圖所示,於決策週期内,開關swi 1至SW13 被關斷而開關SW14至SW16開通,由於這樣,耦合電容器cn 及C12從信號線SL0及SL1及終端電阻器尺11與尺12間的節點分 離,反而取而代之的是,在參考電壓Vrel^^閂鎖電路2〇4〇之輸 入節點間連接。以此方式,信號線SL〇與SL1上的共模電壓完 全被移除,去除在閂鎖電路2〇4〇諸輸入節點上有共模電壓的可 能性。 •線· 亦即,於預先充電週期内,二電容器C1丨及^丨〕藉著連接 於共模電壓節點NC與各對應信號線SL〇與SL1之間而被充電, 且於決策週期中,施加以共模電壓的節點NC連接至參考電壓 Vref,而施加信號線電壓(v〇&vl)的節點與至閂鎖電路(差 經濟部智慧財產局員工消費合作社印製 動接收器)2040的諸輸入。此種配置乃為去除在對閂鎖電路 2040諸輸入上的共模電壓。 於此實施例中(且於本文所述之實施例中),由於共模電 壓去除裝置係藉切換被動元件(電容器)加以實施,若電晶體 特ϋ有改^纟除特性不會被影響;再者,若共模雜訊大幅變 化,去除能力不受影響且幾乎不會有共模電壓傳遞至在下一級 的接收器。因此,可實現具優異共模抗擾性的接收器。
-35- 經濟部智慧財產局員工消費合作社印製 480399 A7 ____ B7 I五、發明說明(33) ! 第21圖係一電路圖,顯示第19及20圖之一開關之一例的電 j 路圖。 如第21圖所示,各開關SW ( SW11至SW16)例如,係以 一包含一PMOS電晶體2401及一 NMOS電晶體2402之轉換閘所 構成,如此架構以至於一控制信號SS直接被施加至電晶體2402 的閘極以及被反相器2403反相之後施加至電晶體2401的閘 極。亦即,轉換閘於控制信號SS於一高準位“ Η,,時開通,而 於一低準位“ L,’時關斷。 第22圖係一電路圖,顯示根據本發明之第二模式作為一第 二實施例的接收器(一取樣週期内),以及第23圖係一電路圖, 顯示根據本發明之第二模式作為一第二實施例的接收器(一決 策週期内)。 首先,如第22圖所示,於取樣週期内(預先充電週期), 開關SW21及SW24被關斷,而開關SW22、SW23、SW25、及 SW26被開通。亦即,共模電壓係經開關(SW22或SW23 )及 終端電阻器(R11或R12)施加至電容器C11及C22各其中一節 點’以及其它節點係透過閂鎖電路2040之輸入節點預先充電至 預先充電電壓Vpr。此處的共模電壓係在終端電阻器R11與尺12 間之節點上的電壓。 接下來,如第23圖所示,於一決策週期内,開關SW21及 SW24被開通,而開關SW22、SW23、SW25、及SW26被關斷。 亦即,被施加共模電壓的電容器C21及C22各個的其中一個節 點’現透過開關(SW21或SW22)連接至信號線SL0或SL1 ;在 此時,預先充電開關(SW25及SW26)關斷。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------r---’-------^----訂--------·線^^ f請先閱讀背面之;i意事項再填騖本頁) -36- 經濟部智慧財產局員工消費合作社印製 480399 A7 B7 五、發明說明(34) 以此方式,於第二實施例中,當閂鎖電路2040諸輸入節點 於預先充電週期結束時自預先充電電壓Vpr分離時,由於在各 輸入節點上的電壓一直保持在一固定值(預先充電電壓Vpr ), 注入諸輸入節點的通道電荷不會取決於信號電荷,而可達到具 較高精確度的信號位元決策。 第24圖係一電路圖,顯示根據本發明之第二模式作為一第 三實施例的接收器(一取樣週期内),以及第25圖係一電路圖, 顯示根據本發明之第二模式作為一第三實施例的接收器(一決 策週期内)。於第三實施例中,第一實施例中參照第19及20 圖說明的二個耦合電容器C11及C12被合併成一單一電容器 C30,且如第二實施例參照第22及23圖說明者,閂鎖電路2040 的輸入節點於取樣週期期間(預先充電週期)被預先充電至預 先充電電壓Vpr。 換言之,如第24圖所示,於取樣週期内,開關SW3 1、 SW32、SW35、及SW36被開通而開關SW33及SW34被關斷,因 而將耦合電容器C30的相對端分別連接至信號線SL0及SL1。於 此時,閂鎖電路2040的諸輸入節點被預先充電至預先充電電壓 Vpr 〇 接下來,如第25圖所示,於決策週期内,開關SW3 1、 SW32、SW35、及SW36被關斷而開關SW33及SW34被開通,由 於耦合電容器C30的相對端自信號線SL0及SL1分離,且取而代 之地連接至閂鎖電路2040諸輸入節點。 第三實施例利用一單一耦合電容器C30 (所謂的浮動電容 器)移除共模電壓,並提供能夠減少必要之電容器與開關(關 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------裝-----Γ---訂---------線 (請先閱ti背面之注意事項再填寫本頁) -37- 480399 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(35) 關電晶體)之數目的優點。 第26圖係一電路圖,顯示根據本發明之第二模式作為一第 四實施例的接收器(一取樣週期内),以及第27圖係一電路圖, 顯示根據本發明之第二模式作為一第四實施例的接收器(一決 策週期内)。第四實施例將二個額外的耦合電容器含括於參照 第22及23圖所述第二實施例的架構中來實施pRD (部分響應檢 測)。 首先,如第26圖所述,於取樣週期期間,開關SW42、 SW43、SW45、及SW46被開通,而開關SW41&SW44被關斷: 於此條件下,共模電壓透過開關(SW42、SW43)及終端電阻 器(Rll、R12)被施加至耦合電容器C42及C43各個的其中一 卽點上。輕合電容器C42及C43的其它節點經由過閂鎖電路 2040諸輸入郎點預先充電至預先充電電壓γρΓ。另一方面,轉 合電谷器C41及C44的一端與信號線SL0及SL1永遠連接,另一 端與閂鎖電路2040諸輸入節點連接。 接著,如第27圖所示,於決策週期内,開關sW42、S W43、 SW45、及SW46被關斷,而開關SW41及SW44被開通,因而使 耦合電容器C42及C43分別與耦合電容器C41及C44並聯。於此 時,預先充電開關(SW45及SW46 )被關斷。傳統的prd中, 在信號線側上的耦合電各器節點在充電至一預先充電電壓與 連接至信號線之間循環;在第四實施例中,不是前述的電壓而 是共模電壓被施加於此等節點上。 根據第四實施例,共模電壓可於實施PRD的電容器網路中 去除;此使得與符號間干擾同時一起去除共模電壓變得可能, 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------* I I I I · I I I l· I I I ^ . I 丨 — — — — — — f請先閱讀背面之注t事項再填寫本ΐ) .、 -38- 480399 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(36) 而且因而達到較高的傳輸速率。 第28圖係一電路圖,顯示根據本發明之第二模式作為一第 五實施例的接收器(一取樣週期内),以及第29圖係一電路圖, 顯不根據本發明之第二模式作為一第五實施例的接收器(一決 策週期内)。第五實施例中,電容器網路進行同時消除共模電 壓與一差動信瓿轉至一單一端信號的轉換。, 首先’如第28®而示,於取樣週期内,開關sw51、SW52、 及SW53被開通而開關5貿53及3貿54被關斷,因而將耦合電容 裔(浮動電容器)C50二相對端分別與信號線SL〇及SL1連接。 此時,CMOS反相器IN50的輸入節點藉一起連接輸入及輸出而 預先充電。 接著,如第29圖所示,於決策週期内,開關SW51、SW52、 及SW55被關斷而開關SW53及SW54被開通,因此電容器C5〇 一袓對端從信號SL0及SL1分離,其中一端連接至反相器IN5〇 的輸入而另一端則連接至參考電壓Vref。, 以此方式,於第五實施例中,由於於電容器網路中,不僅 消除共模電壓,亦同時將信號進行差動至單一端形式的轉換, 接收器第一級僅僅利用一高速度、高靈敏度反相器(IN5〇)即 能建構。 第30圖係一電路圖,顯示根據本發明之第二模式作為一第 六實施例的接收器(一取樣週期内),以及第31圖係一電路圖, 顯示根據本發明之第二模式作為一第六實施例的接收器(一決 策週期内)。第六實施例與前述第五實施例不同之處在於一共 二個反相器,其中一供信號線者用作為接收器的第一 -------------裝.---------訂---------線 (請先閱讀背面之;i意事項再填寫本頁)
經濟部智慧財產局員工消費合作社印製 480399 A7 ____ B7 五、發明說明(37) 首先,如第30圖所示,於取樣週期内,開關sW61、SW62、 SW65、及SW66被開通而開關SW63及SW64被關斷,因而將轉 合電容器(浮動電容器)C60之相對端分別連接至信號線Sl〇 及SL1。此時,CMOS反相器IN61與IN62的輸入節點藉著將其 個別對應的輸入與輸出一起連接而預先充電。 接著,如第31圖所示,於決策週期内,開關sw61、SW62、 SW65、及SW66被關斷而開關SW63及SW64被開通,因此轉合 電容器C60之相對端自信號線SL0及SL1分離,且反而分別與反 产 相器IN61及IN62的輸入節點連接。 此處’如第六實施例所示之反相器的配置通常不作為一差 動放大器,但,由於共模電壓已被電容器網路消除,其整體而 言功能為一差動放大器。以此種高度電路對稱性,第六實施例 具有抗電源變化並能提供穩定作業的^點。 第32圖係一電路圖,顯示根據本發明之第二模式作為一第 七實施例的接收器(一取樣遒期内),以及第33圖係一電路圖, 顯示根據本發明之第二模式作為一第七實施例的接收器(一決 策週期内)。於第七實施例中,共模電壓去除率因在前述第30 及31圖所示之第六實施例的反相器IN61及IN62的輸出側提供 一共模回授電路2600而增加。取樣週期及決策週期中接收器内 的開關作業與第六實施例的相同。 第34圖係一電路圓,顯示第32及33圖之第七實施例之一共 模回授電路2600之一例的電路圖。 如第34圖所示’共模回授電路2600包含PMOS電晶體2601 與2602、NMOS電晶體2603至2608、及反相器IN601與IN602。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -40- ------fm—>—-----^—訂---------線^^ t面之注意事項再填寫本頁)
4m99-— ; A 對稱 A7 B7 五、發明說明(3δ) 共模回授電路26〇0檢測在反相器對1Ν61、ΙΝ62諸輸出處的 π共權 電壓,並回授一固定電流,故共模電壓與參考電壓vrefr 、 Vdd/2 )間的差異變成零。 以此方式,根據第七實施例,不僅能得到一較高的共匕 除能力,亦能因第一級反相器(IN61、IN62)的優良輪出、去 性得到穩务的操作。 第35圖係一電路圖,顯示根據本發明之第二模式作 八實施例的接收器(一取樣週期内),以及第36圖係〜φ 聲路圖, 顯示根據本發明之第二模式作為一第八實施例的接收器彳_、 策週期内)。於第八實施例中,提供二浮動電容器f ' ° 、七71與 C72);於預先充電週期内,二電容器C71與C72並聯於作說線 SLO與SL1間,而於決策週期内,二電容器C71與C72與問鎖電 路2040的輸入節點串聯連接。 更具體而言,如第35圖所示,於取樣週期(預先充電週期) 内,開關SW71至SW74被導通而開關SW75至SW78被關斷,因 而將二電容器C71與C72並聯於二信號線SL〇及SL1之間。 接下來,如第36圖所示,於決策週期内,開關5冒7〗至3冒74 被關斷而開關SW75至SW78被導通,因而串聯二電容器C71與 C72而與問鎖電路2040的輸入節點連接。以此、己置,第八實施 例不僅旎去除共模電壓,亦能使在閂鎖電路2〇4〇諸輸出處產生 的信號電壓加倍;因此,能建構—具較高靈敏度的接收器。 如上述,根據本發明第二模式中的第一至第八實施例,共 模電壓的去除、信號從-差動至—單—端形式的轉換、信號電 壓的放大等能僅僅利用被動元件即能達成,如利用 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 29^57 ^ i I I l· ϊ — I ----I I _ 線 (ti先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印制农 -41 ·
五、發明說明(39) 再者’不像變壓器的情形,大量的元件可以集積於CMOS電路 内因此不而利用外部元件即可建構一具高共模抗擾性 收器。 經濟部智慧財產局員工消*f合作社印製 ▲如上所詳述者,根據本發明,能提供—種收發器電路,其 能對信號傳輸线評估並_、最佳化純/傳輸參數、並增 強接收a的21敏度。再者,根據本發明,亦提供_種能夠去除 一較大共模電壓的接收器。 如先前參照第1及2圖所述者,-傳統差動放大器用來接 收高速傳送的差動錢,其因為符號料擾之故無法正確區分 ㈣資料Q”肖“1”而有產生錯誤判斷的風險。 因而有使用PRD (部分響應檢測)作為解決此一問題的技 術的提議。 第37圖係一方塊電路圖,圖示一習知技藝之接收器之一 例,以及第38圖係一說明與第37圖之接收器有關之問題的圖。 如第37圖所示,接收器包含一電容器網路及一決策電路 (閂鎖器4020 )。電容器網路由開關4〇 1〇至4〇 15及電容器4016 至4019所組成,接收器(4103)的一個輸入(信號)ν+經電 容器4016及開關4010與電容器4017的串聯連接與閂鎖器4〇2〇 的個輸入連接’而同樣地’接收的另一個輸入V -經電容器 4019及開關4013與電容器4018的串聯連接與閂鎖器4020的另 一個輸入連接。 參考電壓Vref經開關4011施加於開關4010與電容器4017 間的節點上,以及經開關4012施加於開關4013與電容器4018 間的節點上,而預先充電電壓Vpr分別經開關4014與4015施加 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -42- (請先¾讀背面之;it事項再填寫本頁)
Lm, i. 訂---------線ί
五、發明說明(4〇) % 經 濟 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 至問鎖器4020輸入上。電容器網路(4〇1〇至4〇19)與信號位元 決策作業交替進行一種包含於評估差動信號的符號間干擾成 份的作業,以便對資料作出決策。 具體而言’於符號間干擾成份作業中,第38圖中時鐘CLK 的下降時序tf時,開關4〇11、4〇12、4〇14、及4〇15被開通而開 關4010及4013關斷,藉以儲存前一位元時間的電壓於電容器 中。另一方面’信號決策作業係藉第38圖之時鐘CLK的上升時 序tr時關斷開關4011、4012、4014、及4015而開通開關4010及 4013來進行,並藉著在目前的位元時間作一位元決策時將前一 位7C時間儲於電容器中部分的電壓值自信號值減去,亦即,藉 將儲存前一位元之信號電壓的電容器4〇17及4〇18與連接輸入 線與決策電路的耦合電容器4016及4019並聯連接。由於接收器 利用PRD,藉降低符號間干擾的影響對信號資料作出正確的決 策。接收器不限於第3 7圖所示的結構,但可以使用其它不同的 結構。 然而,由於接收器利用上述之PRD,可僅在稍晚於前一位 元之信號值被儲存的時序上正確達成減少符號間干擾,而在該 時間之後,閂鎖器4020 (決策電路)的信號值隨信號電壓而改 變。換言之,決策電路必須要在正確時序、非常高速下工作, 這代表決策電路的工作時序的容限小。 接著,將參照第39至51圖說明根據本發明第三模式的不同 實施例。 第39圖係一方塊電路圖,顯示根據本發明之一第三模式之 一接收器的基本iT態,以及第40圖係一時序圖,說明第%圖之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ^----------^---------^ (請先閱讀背面之;i意事項再填寫本頁) -43- 經濟部智慧財產局員工消費合作社印別农 A7 ----^— _B7__ 五、發明說明(41) 接收器之運作。第39圖中,參考標號i及2為輸入線,3 一工 至3 — η為取樣與保持電路,而4一丄至4 — n為決策電路 (閂鎖器)。此處,輸入線不需為互補線(二條線),但是可 以採用一單一端輸入線(一條線)。 ! 本發明第三模式中的接收器電路應用包含電容器與開關 的取樣與保持電路3 一1至3 - η,但不同型式的取樣與保持 電路亦可。此後所給的實施例將以自信號線的電壓(ν+及ν_) 經一電阻器開關各自與一電容器連接的此種型式作為例子說 明。 首先,假設電阻器開關於時鐘0的高準位“H”期間導 通。於此導通期間,電容器被信號電壓充電。若開關與取樣電 容的ON電阻的乘積充分小於時鐘0的高準位“η”期間的長 度則取樣電谷器上的電壓幾乎準確地產生信號電壓。 接著,當開關關斷時,取樣電容器上的電壓即刻於開關被 關斷之際保持在信號值。”代表被保持之㈣的有效期間, Ts及Th之和等於時鐘0 ( 0 k)週期Τρ。 此處,當多數個取樣與保持電路3 一 i至3 一 η依多相時 釦0 1至</) η工作時,工作時鐘用二個連續的工作取樣與保持電 路3-k及3-(k,的位元時間τ來以時間位移。因此,倘若各取 樣與保持電路的輸出有效週期Thfe長於位元時間τ,則會於峨 鄰的取樣與保持電路⑽及^㈣)之間發生一部分重$週期 Top ’其中-個有效週期與下一個有效週期部分重昼。於此部 分重疊期間,此二取樣與保持電路(3^3·^+))的輸出保持 固定,而允許一對等於該週期的時序容限。 本紙張尺度適用中國國豕仏準(CNS)A4規格do X 9g7公爱) ^ ---------tr---------線· (請先閱讀背面之沒意事項再填寫本頁) -44- 五、發明說明(α) 請 η 背 面 -V 意 事 項 再 填 寫 本 頁 因而,利用多相時鐘,根據本發明第三模 各個取樣與保持電路的時鐘週期恤減少取樣週期Ts,藉以曰Γ 加部分重叠週期Top並允許決策電路的工作有一相關較長㈣ 間亦即’供決策電路工作的時序容限得以增加;再者,採用 根據本發明削的接收器中,藉著允許其中一個取樣與保持電 =有效輸出與下—個取樣與料祕时效輸出週期 部分^疊’可允許決策電路的工作有一對應較長的時間’增加 時序谷限,且因而達到高速的運作。 第41圖係一方塊電路圖,顯示根據本發明之一第三模式之 接收器之—第—實施例,以及第42圖係-時序圖,說明第41 圖之接收器之運作。第41圖中,參考標號侧及侧為信號 、’友〇31及4032為取樣與保持電路,且4〇41及4〇42為決策電路 (閂鎖器)。 如第41圖所示,第一實施例的接收器包含二個取樣與保持 電路4031與4032、以及二個決策電路細與彻。取樣與保持 經濟部智慧財產局員工消費合作社印製 電路4031與4032各包括電容器4311與4312、或4321與4322,及 開關4313與4314、或彻與彻,且傳送輸於信號線侧與 4002的信號經各個對應的開關4313與4314、或4323與4324輸入 至電谷器4311與4312、或4321與4322。 開關4313與4314依時鐘$ !工作,且於時鐘必1的高準位H 週期期間導通而於其它週期關斷。同樣地,關4323與4324 依時鐘0 2工作,且於時鐘0 2的高準位η週期期間導通 而於其 匕週期期間關斷。該二取樣與保持電路4〇31與4〇32因而分別依 時鐘0 1及0 2工作,如第42圖所示,其等具有相同週期2 τ但 本紙張尺度適用中ϋ國家標準(CNS)A4規格(21G χ 297公爱) -45- 480399
五、發明說明(43) 經濟部智慧財產局員工消費合作社印製 彼此以時間τ(T為位元時間)互相位移,而有其中一時鐘的 低準位L週期(Top )、部分重疊入另一個時鐘的低準位週期。 第42圖中,參考符號s為丨取樣時序,D為檢測(決策)時序,
Ts為時鐘01的高準位圬週期,而Th為被保持之信號的有效週 期。 決策電路4041與4042為再生閂鎖電路。再生閂鎖電路4〇41 與4042各包含二個下文,敘述的輸入電晶體對。 第43圖係一電路方媿圖,顯示第41圖之接收器内_決策電 路之一組態例。 如第43醫所示,決策電路4041 ( 4042 )包含P通道M〇s 電晶體4401至4404、、N通道M0S電晶體4405至4412、以及 NAND閘4413與4414 ;電晶體4405與4406構成接收信號v+與 V·的第一電晶體對,而電晶體4407與44〇8構成接收信號v〇+與 Vo-的第二電晶體對。此處,電晶體44〇5與44〇6的閘寬(2W) 與電晶體4411的閘寬(2Wt)挑選為分別是電晶體44〇7與44〇8 的閘見(W )及電晶體4412的閘寬(Wt )的二倍。舉例說明, 決策電路4041中,其中一取樣與保持電路4〇31在前級的輸出 (v+及V-)被供至第一電晶體對中電晶體44〇5與44〇6的閘 極,且另一個取樣與保持電路仞32的輸出(v〇+及v〇-)被供 至與第一電晶體對相反極性的第二電晶體對中電晶體44〇7與 4408的閘極。此處,電晶體4405、4406、及4411的閘極寬度對 電晶體4407、4408、及4412的閘極寬度比並不限於2 : 1,但 可能考量在緊接在前之位元時間之信號(ν〇+、ν〇·)對目前 位元時間之信號(V+、V-)的影響而有所變化。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) ------*—4* —-----^—^訂-------•線 (請先閱讀背面之注意事項再填寫本頁) / •46· 經濟部智慧財產局員工消費合作社印製 480399 A7 —9^-----—B7 五、發明說明(44) 以上述的配置,決策電路4〇41基於自目前位元時間的信號 ( V-)減去在緊接在前之位元時間的信號 (\ 〇卞、Vo-) 的50〇/〇所得之值作出一決策。 決策電路4042進行與決策電路4〇41相同的工作,但具有位 , 元時間丁的相位延遲。 , 第一實施例中,由於決策電路4041與4042於二個取樣與保 持電路4031與4032的輸出皆保持固定的週期期間内進行決策 工作,右決策時序替代以部分重疊週期(τ〇ρ),其對決策的 結果/又有影響,提供高速作業一個相較於習知技術電路較大的 容限。 第44圖係一電路方塊圖,顯示第41圖之接收器内一取樣與 保持電路4031、4032之一修改例。 如第44圖所示,此一修改例中的取樣與保持電路4〇3〇包含 電容器(保持電容器)4031與4032及開關4303至4308。於取樣 週期期間,開關4303、4306、4307、及4308為導通而開關4304 及4305為關斷,所以保持電容器43〇1與43〇2一端與信號線43〇1 與4302連接,而另一端與決策電路4〇4〇的輪入連接,且決策電 路4040的輸入端被充電至預先充電電壓Vpr。另一方面,於保 持週期期間,開關4303、4306、4307、及4308為關斷且開關43〇4 及4305為導通,故保持電容器4301及4302各其中一端分別自作 號線4001或4002分離。而與參考電位Vref連接。以 一般而言,取樣與保持電路中,於切斷電晶體時產生的通 道電荷流進保持電容器内,造成一錯誤,但於此處所示的修改 例中,由於電荷固定且與信號大小無關,優點在於,只要差動 I! — — — — — — — — — ··.·· · ϋ n n ml· I n n ϋ n I n ϋ a— n I (請先閱讀背面之注音事項再填寫本頁)
-47· 480399 五、發明說明(45) 信號被處理,其中一個被另一個偏移且輸出不受影響。 第45圖係一方塊電路圖,顯示根據本發明之一第三模式之 接收器之一第二實施例,以及第46圖係一時序圖,說明第45 圖之接收器之運作。第45圖中,參考標號3 一丄至3 一 4為取 樣與保持電路,而4 一 1至4- 4為決策電路⑺鎖器) 如第45圖所示,第二實施例包含四個取樣與保持電路3 一 1至3-4及四個決策電路4-1至4-4,且信號(時鐘) 0 1至0 4提供驅動各個對應的取樣與保持電路3 一丄至3 — 4。此處,驅動信號$丨至至取樣電路3一工至3 一 4為四 相位日〇里,週期丁?等於4位元時間(4丁),如第私圖所示, 用以控制決策電路4 一 — M問鎖時序的閃鎖信號 LAT1至LAT4被產生,有—稍微相對於信號^至“的延遲。 各時鐘“ (M至0 4)的高準位η週期丁s等於2位元時間(2 丁),且被保持的信號的有效週期Th亦等於2個位元時間(2 丁)。一個位元時間(丁)的部分重叠週期丁叩出現時,有一 個輸出有效週期部分重疊到以毗連相位工作的二個取樣與保 持電路之間(例如,在取樣與保持電路3一 1與3一2間)的 下個輸出有效週#月,因而能提供一個等於位元時間丁的時序容 限供各個決策電路(閃鎖器)4 - 1至4 - 4工作。更具體而 言,於第二實施例中,由於供各個決策電路工作的時序容限能 认疋充分大到允許-等於位元時間(丁)的時間,即使是,例 如,力l〇Gb/s的超面速信號傳輸的情況,決策電路能以充分 限工作。 ^ 第 線 第47圖係-電路圖’顯示根據本發明之第三模式作為 巧張尺度適財關家標準(CNS)A4規格⑵q ·48· 經濟部智慧財產局員工消費合作社印製 480399 Α7 Β7 五、發明說明(4ό) 三實施例的接收器之一實質部分(決策電路)。 如第47圖所示,第三實施例的決策電路包含一閂鎖器 4420、Ρ通道MOS電晶體4421與4422、及Ν通道MOS電晶體 4423至4428,且在前置級的取樣與保持電路的輸出電壓(Vt、 V-及Vo+、Vo-)與各具有一電壓至電流轉換功能的差動互導 器連接。各差動互導利用一具有一作為固定電流的尾電流的差 動對( 4423與4424或4425與4426),且此等差動對分別與以P 通道電晶體( 4421與4422)形成之負載元件連接。換言之,第 三實施例中,取樣與保持電路諸輸出的加權總和以在決策電路 級處諸電流之和的形式產生,且一個決策根據該值作出。以此 方式,第三實施例,相較於直接連接的閂鎖組態,在產生加權 總和方面提供了優良的線性並獲得高精確度的決策。 此處,電晶體4423與4424的閘極寬(2 W)及電晶體4427 的閘極寬(2Wt)被挑選,例如,分別為電晶體4425與4426的 閘極寬度(W)及電晶體4428的閘極寬度(Wt)的二倍,且 一個決策乃根據由目前的位元時間的信號(V+、V-)減去緊 鄰的前一位元時間之信號(Vo+、Vo-)的50%並對此減算的結 果加權所得到的值而作出。如前述,電晶體4423、4424、及4427 的閘極寬度對電晶體4425、4426、及4428的閘極寬度的比值並 不限於2 : 1,但可以考量到在緊鄰的前一位元時間處之信號 對在目前的位元時間處之信號的影響而改變。 第48圖係一電路圖,顯示根據本發明之第三模式作為一第 四實施例的接收器;此處僅顯示一取樣與保持電路(3 — η ) 及一決策電路(4 — η)。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------裝-----:----訂---------線 (請先閱讀背面之注意事項再填寫本頁) •49- 480399 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(47) 如第48圖所示,取樣與保持電路(3 — η )包含電容器4331 與4332及開關4335至4342,且此二保持電容器4331至4332的連 接受開關4335至4342控制,其等依序以第η及第(η — 1 )個 控制信號0η及0η-1控制。決策電路(4 一 η )包含一電容器 4333、一反相器4334、及開關4343與4344。此處,參考符號φ op為一個於控制信號/ 0 η·1及/ 0 η之部分重疊週期期間所輸出 的信號,而/0 op為一個準位相對信號0 op被反相的信號。 第四實施例中的接收器中,於決策週期内,保持目前的位 元時間處的信號的電容器4332與保持前一位元時間處的信號 的電容器4331串聯連接,其等依序與另一個耦合電容4333並 聯。結果,輸入閃鎖器的信號值等於在目前的位元時間的信號 值減掉WWx (在前一位元時間的信號值)^這裡,當電容器 43 31的值以C1表示’電容器4332的值以C2表示時,且電容器 4333的值以C3表示時,WW取決於並聯的電容4331與4333的 比,亦即,WW = C1/(C1 + C3)。第四實施例中,由於加權總 和取決於電容器4331至4333的電容比(ci、C2、C3),在功 效方面可增加線性。 第49圖係一電路圖,顯示根據本發明之第三模式作為一第 五實施例的接收器。於第49圖中,參考標號4〇31及4〇32為取 樣與保持電路,其等,例如,與參照第41圖說明的第一實施例 有相同的組態,4430為一閂鎖器(決策電路),4431至4434 為N通道M0S電晶體,而4435與4436為開關。 如第49圖所示,第五實施例中,決策週期内取樣與保持電 路中諸電容器(示於第41圖中之電容器4311、4312、4321、及 本紙張尺度適用中國國家標準(cns)a4規格(2】〇χ 297公釐) ------*—,—-----^—訂---------線^^ (請先閱讀背面,之;1-意事項再填寫本頁) -50- 經濟部智慧財產局員工消費合作社印製 480399 A7 _B7 _ 五、發明說明(48) 4322 )乃與閘極被偏壓至一固定電位(所謂的閘極接地型)的 N通道MOS電晶體4431至4434的源極連接。由於電晶體4431 至4434以固定電流模式操作,從保持電容器(4311、4312、 4321、4322 )進入該源極的電荷流以一固定電流對汲極側的節 點放電,且對等於被放電之電荷量的電荷方面的變化在汲極側 產生。此表示於汲極側發生一個對目前位元時間的信號電荷與 與前一位元時間的信號電荷的加權總和在電荷方面的變化。此 操作模式與所謂的電荷轉換放大器的工作原理相同。 根據第五實施例,諸信號的加權總和及信號放大同時發 生。再者,由於各個供電荷轉換之電晶體的閘對源極電壓自動 偏壓至接近臨界電壓(Vth),電晶體中Vth的變化被補償,用 以達到不受Vth影響變化的高靈敏度放大。因此,根據第五實 施例,可輕易獲致一具高靈敏度的接收器。 第50圖係一電路圖,顯示根據本發明之第三模式作為一第 六實施例的接收器之一實質部分(決策電路)。 如第50圖所示,第六實施例的決策電路包含一閂鎖器 4440、P通道MOS電晶體4441與4442、及N通道MOS電晶體 4443 至 4445、4446-1 至 4446-n、4447-1 至 4447-n、4448-1 至 4448-n、及 4449-1 至 4449-n。 於第六實施例的決策電路中,不似第47圖所示之第三實施 例的決策電路,用以將前一位元時間之信號轉換成一電流的互 導器係由多數個互導器(4446-1、4447-1、4448-1及4449·1至 4446-n、4447-n、4448-n、及4449-n)並聯所構成,且藉切換 其尾電流來操作的各該等互導器的數目可利用一加權控制碼 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ----------^---裝·----^----訂·--------線 (請先閱讀背面之注意事項再填寫本頁) -51 - 經濟部智慧財產局員工消費合作社印製
480399 Α7 I-—---------- 五、發明說明(49) 來控制。相同的加權控制碼施加至所有的決策電路。 於第六實施例中,控制,例如,PRE^等化參數是可能的, i可選取符合傳輸線之品質的等化參數。吾人可領會到,不僅 纟利用互導器的組態方面,亦在利用如第四或第五實施例中之 ㈣容性耦合或電荷轉換的組態方面,同樣可調整等化參數。 第51圖係一電路圖,顯示根據本發明之第三模式作。一第 七實施例的接收器之一實質部分(決策電路)、 如第51圖所示,第七實施例的決策電路包含一閂鎖器 4450、P通道M0S電晶體4451與4452、N通道m〇s電晶體44兄 至4459、及一電流輸出d/A轉換器4460。 第七實施例的決策電路中,不似第47圖所示之第三實施例 的決策電路,轉換被取樣的信號成一電流的互導器的尾電流由 例如,6個位元的電流輸出d / A轉換器4460所控制,以調整 加權的總和。 根據第七實施例,由於加權的總和可以對等於a轉換 器析出的精確度加以控制,容易增加控制的析出,且因此,能 達到進-步的最佳等化,且因而可獲得具高靈敏度的接收器。 如上所詳述者,根據本發明,由於能增加供pRD接收器中 決策電路操作之時序容限,可建構一個能夠較高精確度及較高 速之信號傳輸的接收器。 接著,將說明本發明第四模式,但在那之前,將先說明對 應於第四模式的習知技術與隨該習知技術產生的問題。 第52圖係一電路圖,圖示習知技藝的信號傳輸系統之一 例於第52圖中’參考標號8〇1及8〇3為收發器電路,而隨為 本纸張尺度義中國國家標準(CNS)A4規& (21〇 X 297公爱) .ΓΙΦΚ.----l·---訂---------線· (請先閱讀背面之;i意事項再填寫本頁) -52- 經濟部智慧財產局員工消費合作社印制π A7 -------- 發明說明(50) 一信號傳輸線(纜線)。 如第52圖所示,習知技術的信號傳輸系統包含收發器電路 8〇1與803及在收發器電路間連接的信號傳輸線8〇2 。收發器電 路801係安裝於一電路板上或於其中一端的一封殼内(例如, 一伺服器),而收發器電路8〇3係安裝於一電路板上或於另一 端的一封殼内(例如,一主要儲存裝置)。此處,此信號傳輸 系統應用於收納於,例如,一LSI晶片上之電路塊間的信號傳 輸時,收發器電路801與803包含在不同的電路塊内。信號線 (821、822及824、823 )顯示於此,作為互補信號線,但採用 所謂的單一端信號線組態。 各收發器電路801、803包括一驅動器811、831及一接收器 812、832。收發器電路8〇1内的驅動器811經信號線(互補信號 線)821與822與收發器電路803内的接收器832連接,而收發器 電路803内的驅動器831經互補信號線823與824與收發器電路 801内岛接收器812連接。 近年來,LSI晶片間或板或封殼間的資料傳輸量已快速增 加,且為處理這些增加的資料量,有需要增加每個端子(接腳) 的信號傳輸速度。增加信號傳輸速度是必要的,例如,為避免 由於增加的接腳數而產生的封裝成本的增加。結果,近年來Lsi 專之間的信號傳輸速度已達超過1 Gbps,且來年(距今三至八 年)可預期到達一個約4 Gbps至lOGbps的非常高的值。 然而,例如以此種超過1 Gbps的高速信號傳輸中,伺服器 與主要儲存裝置間的信號傳輸中,每信號傳輸線的頻寬被諸如 由於傳輸線的趨膚效應造成的高頻成份損失以及由於寄生電 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ^-----^----^---------線 (請先閉請背面之注意事項再填寫本頁) -53- 480399
感及電容造成的高頻成份反射等等的此類因數所限制。此等信 號傳輸頻寬的限制可例如,藉利用大芯境線來減少,但舉例 來=若要達到大容量信號(資料)傳輸,可藉平行地拥紫許 八號線’應注意到的是因為瘦線紮的直捏有限制,瘦線的直 徑亦受限。 換言之,若欲以像第52圖所示之習知技術的信號傳輸系統 達到大容量信號傳輸’不僅需要許多接腳與信號線,還有由於 種種在各信號線厚度方面等等限制,信號傳輸線的最大長度亦 受到限制。 雙向傳輸技術已為習知認知為一種信號傳輸方式,其能減 號線的數目。以藉採用此種雙向信號傳輸技術達到精確信 號傳輸(決策)的一種信號傳輸系統為例,其已由“ ·海克等 人於 1997年 8 月 21 至23 日的 Hot Interconnects Symposium V 中 在“一種2.5Gb/s雙向信號技術,,第149至156頁裡提出。 第53圖係一電路圖,圖示習知技藝的信號傳輸系統之另一 例,此特別顯示Μ ·海克等人提出的信號傳輸系統。 第53圖中,參考標號9〇1與9〇3為收發器電路,而9〇2為一 信號傳輸線(㈣)。如第53圖所示,f知技術的信號傳輸系 統包含收發器電路901與903及在收發器電路間連接的信號傳 輸線902。 收發器電路90卜903各包括一驅動器(固定電壓式驅動器) 912、931、一接收器(差動放大器)912、932、一選擇器913、 933、以及多數個用以產生二個參考電壓(1/4^化與3/4^加) 的電阻器對R1/R2。驅動器911與931經一信號線921連接供雙向 本紙張尺度過用中國國家標準(CNS)A4規格(210 X 297公爱 (Η先閔讀背面之;i.t事項再填寫本頁) ------ I!訂---------線一 經濟部智慧財產局員工消費合作社印剩取 54. 480399 經 濟 部 智' 慧 財 產 局 消 f 合 作 社 印 製 A: B7 五、發明說明(52) 信號傳輸。信號線(參考電壓線)922與923的二側皆供以由前 述電壓劃分(例如,l/4-Vdd給參考電壓線922而3/4-Vdd給參 考電壓線923 )的電阻器,並且以此二參考電壓(1/4_¥北與 3/4-Vdd)供至各個選擇器933。 於第53圖所示之信號傳輸系統中,當在其中一端的收發器 電路901中驅動器911輸出一低準位“L” (Vss: 〇伏特), l/4-Vdd的參考電壓被選擇器933選取並施加至接收器(差動放 大器)912。接收器912對照1 /4-Vdd的參考電壓判斷從另一端 之收發器電路903經信號線921提供的驅動器931的輸出。更具 體而言,當在其中一端之驅動器911的輸出為低“L” ,若另 一端之驅動器931的輸出亦為低“L”時,則邏輯上在信號線 921的電壓(至接收器912的輸入電壓)為低“ L ” (Vss: 〇 伏特);另一方面,若在另一端的驅動器931之輸出為高“ Η” (vdd),則邏輯上在信號線921上的電壓為1/2_Vdd。以此方 式,於第53圖之信號傳輸系統中,當驅動器911之輸出為低 L時,至接收器912的輸入在〇至ι/2-Vdd的範圍内變化; 因此,藉與l/4-Vdd的中間參考電壓比較,來自另一端之驅動 器931 (另一端之收發器電路9〇3)的信號準位可正確地判定出 來。 進一步而言,當在其中一端之收發器電路9〇1中的驅動器 911輸出一高準位“H” (Vdd)時,3/4-Vdd的參考電壓被選 擇器913選取並加到接收器912。接收器912對照3/4_vdd的參考 電壓判斷從另一端之收發器電路9〇3經信號線921提供的驅動 裔931的輸出。更具體而言,當其中一端之驅動器今丨丨的輸出為 ^-----:----^---------線 (請先閱讀背面之注意事項再填寫本頁) -55- 480399 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(53) 高“H” ,若另一端之驅動器931的輸出為低“L” ,則邏輯 上信號線921上的電壓為ι/2-Vdd;另一方面,若另一端之驅動 器931的輸出亦為高“η” (Vdd),則邏輯上信號線921上的 電壓為Vdd。以此方式,於第53圖中之信號傳輸系統中,於驅 動器911之輸出為高“H”時,至接收器912的輸入在l/2-Vdd 至Vdd的範圍内變化;因此,藉與3/4-Vdd的中間參考電壓比 較’來自另一端之驅動器931的信號準位可正確地被判斷出。 然而,於上述習知雙向信號傳輸系統中,舉例來說,對在 另一端之收發器電路903中驅動器931的輸出信號的判定,無法 由在其中一端之收發器903中之接收器912作出,直到由驅動器 931之輸出#號造成之電壓改變已在接收器912的輸入出現,以 及對被選取之參考電壓的差電壓已變得夠大之後,亦即,於信 號準位已被判定出之後。再者,於此一習知雙向信號傳輸系統 中,接收到的信號實質上必定不能對被傳送之信號在相位上有 所位移(在被傳送與接收信號間必須維持同步化),且此一限 制對信號線(配線)的最大長度(例如,於1 OGbps的情形中到 約10cm )已增加一嚴重的限制。 現參照第54至70圖’將洋細說明本發明第四模式的多種實 施例。 第54圖係一方塊電路圖,顯示根據本發明之收發器之基本 組態。第54圖中’參考標號1及3為收發器電路,而2為一信 號傳輸線(規線)。如第5 4圖所示,根據本發明第四模式的作 號傳輸系統包含收發器電路1與3及在收發器電路間連接的 信號傳輸線2。 ------Λ---f-------------訂- --------線^^· (請先閱讀背面之;4!#:;事項再填寫本頁)
-56- 480399 經濟部智慧財產局員工消費合作社印製 五、發明說明(54) 收發器電路U各包括—驅動器u、31、—接收印 32、以及-補償電壓產生電路13、33。第54圖及其它描述^ 所給之實施例的圖中’顯示出信號傳輸以透過互補信號線’ 與22來實施’但可領會到信號傳輸亦可利用所謂的單一端& 線加以實現。 ° ’ 可由第54圖中見到,根據本發明第四模式的收發器電路 (該信號傳輸系統及信號傳輸方法)中,制雙向傳輸來抑加 信號傳輸線的使用效能。亦即,在其中一端之收發器電路^中 的驅動器η的諸互補信號輸出(v^v-)與相同端的收發器 電路1的接收器12的諸輸入連接,且亦經信號線2⑵D 與另一端的收發器電路3中的驅動器31的互補信號輸出連接。 通常,點對點式信號傳輪中,信號一次只能單向傳送,且 於利用單-傳輸線(信號傳輸線)雙向傳輸信號時,可藉在驅 動器與接收器間切換來達成傳輸。倘若雙向信號傳輸不需在驅 動器與接收器之間切換而有可能性,則每傳輸線的信號傳輸率 可以增加。此係因為信號傳輸線固有能夠同時於單—方向傳送 :個信號而於相反方向傳送另—個信號的性質。在傳輸線兩端 :置用以劃分在-方向傳輸的信號與在相反方向傳輸的那些 :號的裝i Μ諸k號—次可經__單—傳輸線以雙向傳輸,且 每傳輸線的傳輸速率於是可二倍於以前可行的傳輸速率。 本發明中,當看著傳輸線的其中一端(例如收發器電路1 ) 時’輸入接收器12的信號(v+、V-)由來自相反端的驅動器 31傳送的仏號所構成,與在一端的驅動器u導致的電壓加在一 起。有鑑於此,根據本發明第四模式的收發器電路(例如,收 I I I I — I — — — 111* · 1 I I l· . (請先閱讀背面之注意事項再填寫本頁) 訂--- -線-
-n I I · •57- 480399 A7
發器電路1 )中,補償電壓產生電路13產生對應於相同端之驅 動器11造成的電壓(干擾電壓)的一偏移電壓(v〇ff+、v〇ff〇, 並將其供至接收器12,其於是接著將驅動器丨丨造成的干擾電壓 自被接收到的波形移除,故即使當信號同時雙向傳送時,信號 (自相對端驅動器31傳送者)仍可以正確地接收。 更具體而言,舉例來說,於其中一端的收發器電路丄中, 由於正在相同端的驅動器11傳送的信號(vin)是已知的,補 償電壓產生電路13 (基本上與驅動器的組態相同)產生與驅動 器11之輸出有關的干擾電壓(偏移電壓voff+、v〇ff_);藉著 自接收到的波形(V+、V-)移除此干擾電壓(voff+、v〇ff-), 接收器12能對相對端之收發器電路3中的驅動器31的輸出作 出正確的決策。在相對端收發器電路3中的驅動器32的信號決 策亦以相同方式進行。 再者,於本發明中,不像第53圖所示之習知技術的雙向信 號傳輸,若被接收到與傳送的信號間存在有一任意的相位位 移,仍能作出正確的信號決策。此乃因為信號接收可以任何時 序利用會在k號決策時序產生正確補償偏移電壓的電路而進 行,如以下將說明者。 以此方式,根據本發明,被傳送與被接收到之信號間的相 位關係可以允許取任何仕意值,且該相位值亦可隨時間變化; 此提供的優點在於在信號傳輸線的長度方面沒有限制,以及無 需精確地將接收到之信號同步化成被傳送的信號。 第55圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第一實施例之收發器電路之一驅動器;此處所示之驅動器 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公釐) ί請先閱讀背面之;i意事項再填寫本頁) 訂---------線赢 經濟部智慧財產局員工消費合作社印制衣 -58- 經濟部智慧財產局員工消費合作社印製 A7 ---------Β:__ 五、發明說明(56) 對應於第54圖所示之收發器電路1 ( 3 )中的驅動器11(31)。 第55圖中,輸入至驅動器η的信號亦以互補信號(νΊη^與Vin-) 顯示。第55圖中,參考標號hi及in為反相器,η3與115為Ρ 通道MOS電晶體(PMOS電晶體),而114與116為N通道電晶 體(NMOS電晶體)。 第一實施例的驅動器中,輸出級的組態為推挽式反相器 級《亦即,正邏輯輸入信號Vin+經反相器111饋至推挽式反相 器(由PMOS電晶體113及NMOS電晶體114構成)且在信號傳 輸線21上傳送出去,而負邏輯輸入信號Vin-經反相器n2饋至 推挽式反相器(由PMOS電晶體115及NMOS電晶體116組成) 且在信號傳輸線22傳送出去。 載送來自其中一端收發器電路(1 )之驅動器11之正邏輯 輸出信號的信號線21與另一端收發器電路(3 )之驅動器31 之正邏輯輸出相連接,且同樣地,載送來自驅動器丨丨之負邏輯 輸出信號的信號線22係與驅動器31的負邏輯輸出連接。再者, 在其中一端的收發器電路(1 )中,驅動器丨丨的輸出(信號線 21與22)係與接收器(12)的輸入連接,而於另一端之收發器 電路(3 )中’驅動器31的輸出(信號線21與22)係與接收器 (32)的輸入連接。具體而言,驅動器丨丨以一例如125Gbps 的資料傳輸速率在信號線上傳送NRZ (不歸零)的信號。 第56圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第一實施例之收發器電路之一驅動器;此處所示之驅動器 對應於第54圖所示之收發器電路丄(3 )中之接收器12(32)。 於第56圖中,參考標號121與122為PMOS電晶體,123至128為 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) ^-----„----^---------線 (請先閱讀背面之注意事項再填寫本頁) -59- 480399 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(57) NM0S電晶體,而120與129為NAND閘。此外,參考符號Vcn 代表施加到NMOS電晶體124與127之閘極的偏壓電壓。 如第56圖所示,接收器12係由二個差動放大器電路所構 成’且作為除了正常輸入信號(Vin+、Vin·)以外,來自補償 電壓產生電路(13)偏移電壓(Voff+、Voff-)之一個輸入。 換言之,於接收器12中,偏移電壓v〇ff+、Voff-自正常輸入信 號Vin+、Vin-減去,且對於信號是否為一高準位“H”信號(a 1 )或一低準位“ L ” ( a 〇 )的決策乃利用由一對交叉耦合 的NAND閘120與129構成之再生閂鎖器而作出。 接收器12因而自接收器輸入消去與驅動器丨丨之輸出信號 有關的干擾電壓(偏移電壓),並正確地接收(鑑別)經信號 線21及22從另一端收發器電路(3 )供給之驅動器(31)的輸 出信號。此處的補償電壓產生電路(丨3 )的電路組態,例如, 係與驅動器11的組態相同。與收發器電路(1 )相同的電路包 含驅動器11、接收器12,且補償電壓產生電路13係設於信號線 21與22的相對端處。 上述實施例已藉利用差動信號(互補信號)進行所有信號 傳輸的情形為例加以說明,但如之前注意到的,本發明亦能應 用於所謂的早一端信號傳輸。 如上述’僅有純粹基於驅動gi (11)而非包含來自相反端 之驅動器(31)的信號輸入的影響的電壓,在補償電壓產生電 路(13 :具有與驅動器相同組態的複製驅動器)的輸出(偏移 電壓Voff+、Voff-)產生;因此,藉著自輸入信號(Vin+、vin·) 減去偏移電壓(Voff+、Voff-),雙向傳輸的信號接收變為可 本紙張尺度過用中國國家標準(CNS)A4規格(210 X 297公釐) -----V--------------- 丨訂---------線· (七先閱讀背面之江意事項再填寫本頁) 60- 經濟部智慧財產局員工消費合作社印製 480399 _____________B7__ 五、發明說明(58) 倘若,例如,驅動器由多數個驅動器單元(例如,4、8、 或16個驅動器單元)所構成,如後來參照第爛說明的第五實 施例中’複製驅動器可以利用與構成驅動器之驅動器單元相同 的組態建構。 第57圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第二實施例之收發器電路中之一驅動器丨丨:)〗)。第W 圖所示之第三實施例的驅動器與先前顯示於第55圖中之驅動 器不同,其中一 PM0S電晶體117及NMOS電晶體118係分別設 於最終級反相器(113、114及115、116)與高及低電壓源線 (Vdd與Vss )之間,用以固定電流驅動,且於被拉至一中間 電壓(l/2-Vdd)的該等電阻器(終端電阻器:阻抗提供裝置) 23與24設於驅動器輸出(信號線)21與22。此處,參考符號 Vcp及Vcn代表分別施加至pM〇s電晶體U7&nm〇s電晶體 118之閘極的偏壓電壓。 第三實施例的驅動器係如此建構以致於驅器的輸出阻抗 保持固定而於輸出狀態無關(不管輸出是否為一高“H”或一 低‘‘ L ’’準位’或不管其是否於一低到高的暫態期間或於一高 到低的暫態期間);更具體而言,最終狀態係由一固定電流式 驅動器(固定電流式反相器)所構成,且其輸出係以平行的終 端電阻器23及24來結束以維持固定的輸出阻抗。此處,電阻器 23及24的電阻值被選擇匹配信號線21及22的特性阻抗。 以此方式,根據第三實施例,由於在其中一端的驅動器 (11)作為從一另一端(相對端)驅動器(31)傳送之信號的 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ^----------^---------^ (請先閱讀背面之注意事項再填寫本頁) -61 - 480399 A7 經濟部智慧財產局員工消費合作社印制衣 五、發明說明( 一終端電阻器,由於信號反射造成的波形擾動可被抑制,且因 而可達到高速的信號傳輸。 第58圖係一電路方塊圖,顯示根據本發明之_第四模式作 為一第四實施例之收發器電路之一驅動器11 (31)。第58圖所 不之第四實施例的驅動器與上述第57圖的驅動器不同之處在 於,電容器1111與1112及電容器1121與1122係設於各別對應的 最終級反相器的輸入以緩和待來自驅動器輸出之信號的銳度 並精以使上升時間(暫態時間)大體上等於(對等於)位元時 間丁。這裡,電容器1U1與1112為MOS電容器,各由一 PMQS 電晶體與一NMOS電晶體組成,而電容器1112與1122為^1〇8電 岐各由一個NMOS電晶體組成。從驅動器輸出的傳送信號 的暫態時間可以以設定於約位元時間丁的5〇%來取而代之。 以此方式,第四實施例的驅動器中,驅動器的輸出上升時 間可藉在分別在輸出正邏輯的最終級反相器(丨13、1 M)與高 及低電壓源線(Vdd及Vss)之間設置電容器nn與U12,以 及分別在輸出負邏輯的最終級反相器(115、116)與高及低電 壓源線(Vdd及Vss)之間設置電容器1121及1122而加以延長。 原因在於倘若驅動器的輸出信號突然地上升(驅動器輸出 的上升時間短),#收到的信號的決策週期會部分重叠到上升 (或下降)週期’於移除補償程序中驅動器造成的電壓時會引 進個實質上的錯誤。換言之,若在補償電壓產生電路彳⑴ 產生之補償電壓與確實驅動器電壓之間有一歪斜,則會發生一 個對等於〔歪斜〕X〔變化率〕的錯誤(由於時間位移造 成的錯誤)’且錯誤電壓於該週期(上升或下降週期)期間增
本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱 ----- L---rl.^w----l·---訂---------線· 二 9 f請先閱tt背面之注意事項再填寫本頁) -62- 480399 A7
請 先 閱 讀 背 面 -V $ 意 事 項 再 填 寫 本 頁 k 訂 480399 經濟部智慧財產局員工消費合作社印?衣 A7 --------B7 —____ 五、發明制(61) " ' 係輸入至第一驅動器單元陣列1〇1而 叩㈢刖的位兀資料係供至第 二驅動器單元陣列102。此例中’下—個位元資料被供至第一 驅動器單元陣列101。 第60圖係一說明顯示於第59圖之驅動器之運作的圖。於第 6〇圖中,輸出電流的驅動器單元的數目係沿著縱座標而時間係 沿著橫座標繪製。第侧假設的情況為,職器單元陣列ι〇ι 與102各由四個固定電流式驅動器組成,但吾人可領會到組成 各個陣列之驅動器單元的數目可以依需要改變。 如第60圖所示,第一驅動器單元陣列I。〗中的主動驅動器 的數目隨時間消逝由四減至零,而第二驅動器單元陣列1〇2中 的主動驅動器的數目隨時間誚逝由零遞增至四;此處,控制被 進行以致於於第一與第二驅動器單元陣列間,輸出電流之驅動 為單元的總數目在任一瞬間為四。因而,第一驅動器單元陣列 1 〇 1使知=貝料D(n· 1)的波形的下降部分被變得較不陡崎,第二 驅動器單元陣列1 〇2使得資料D(n)的波形的上升部分被變得較 不陡ώ肖。 第61圖係一方塊電路圖,顯示與第59圖所示之驅動器共用 之一前置驅動器之一例,以及第62圖係一電路圖,顯示第61 圖所示之前置驅動器中之多工器之一例。第60及62圖顯示用以 處理四位元(Ν == 4 )的平行資料的前置驅動動器之一例;四 位元的差動資料(互補信號)〇〇、/D〇 ; Dl、/Dl ; D2、/D2 ; D3、/D3中,負責正邏輯信號DO、D1、D2、及D3之處理的電 路顯示於此。 如第61圖所示,前置放大器400包含多數個用以鎖定的閂 本紙張尺度適用中國國家標準(CNS)A4規格(210 >: 297公釐) • I ί I I I I Γ I · I I I . (請先閱請背面之注音心事項再填寫本頁) 訂---------豫▲ -64- 經濟部智慧財產局員工消費合作社印製 480399 A7 1 R/_ 五、發明說明(62) 鎖電路(411至416),例如,四位元的平行資料D〇、m、、 及D3,以及多工器(401至404),其等各以前述之時鐘補捉 各對應閂鎖電路之輸出,並輸出補捉到之資料。更精確而言, 例如,藉著時鐘CK44的上升邊緣,資料加至⑴供應至鎖定資 料的閂鎖電路411至414,以及藉時鐘CK24的上升邊緣,閂鎖 電路413及414的輸出分別被鎖定入閂鎖電路415及416 ;接著, 閂鎖電路41卜412、415、及416的閂鎖電路被供至多工器4〇1。 多工器401包含多數個轉換閘411至418,其等的切換作業 係由前置時鐘所控制,且閂鎖電路41〗的輸出(D〇 ),舉例來 說,係經轉換閘411及轉換閘415供應至一反相器(固定電流式 驅動反相器)419,轉換閘411係由一時鐘CKll ( fl )所控制, 而轉換閘415係由一時鐘/CK21 (/f2)所控制。同樣地,閃鎖 電路412的輸出(D1),係經轉換閘412及轉換閘416供應至一 反相器419,轉換閘412係由一時鐘CK21 ( f2 )所控制,而轉 換閘416係由一時鐘/CK31 (/f3)所控制。 各個多工器401及404中,不同的轉換閘411至418係由不同 的時鐘所控制。此外,於第62圖中,處理負邏輯資料/D0至/D3 , 以及具有與用以處理正邏輯資料D0至D3的組態相同的前置驅 動器段410之諸輸出,係分別供應至一反相器419,,且互補(差 動)信號DD1及/DD1分別自反相器419與419,輸出。多工器401 至 404 的輸出信號 DD0、/DD0 ; DD1、/DD1 ; DD2、/DD2 ; DD3、 以及/DD3係結合成被供應至各驅動器單元(1〇11至l〇ln)的 輸出 DD及/DD(D(n-l)。 第63A及63B圖係說明應用於第61圖所示之前置驅動器之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) . 裝-----:----訂---------線 f請先閱讀背面之注意事項再填寫本頁) 480399 Α7 Β7 經濟部智慧財產局員工消費合作社印?π 五、發明說明(63) 多相時鐘。第63A圖係-多相時鐘產生電路的方塊圖,其用以 提供多相時鐘(4η-相時鐘:CKU至CKU;CK21至CK24:ck3i 至K34,以及CK41至CK44)給前置驅動器4〇〇,而第63B圖係 顯示多相時鐘(4ιι-相時鐘)之時序波形的圖。 以此方式,於第五實施例中,各驅動器單元陣列(ι〇ι) 中的多數個驅動器單元1〇11、1012、…、HHn係由,例如,受 控於多相時鐘CK1、/CK1、CK2、/CK2、…、CKn、/CKn的前 置驅動器所驅動,且於驅動器級内的電流被相繼切換。此處, 前置驅動器400 (各個驅動器單元1〇11至1〇11〇係由4心相時鐘 CKHCK14; CK21 至CK24; CK31 至CK34;以及CK41SCK44 所控制;且時鐘週期於,例如,在二倍於位元時間丁被設定好 的CK41至CK44 ,以及於驅動器級中的電流被相繼切換。 第64圖係一電路圖’顯示根據本發明之一第四模式作為一 第六實施例之收發器電路之一驅動器η (31)。於第64圖中, 參考標號103 1至103η為固定電流式驅動器單元,而1 ο〕〕至1 〇3η 為延遲級。吾人應注意,第64圖中,資料D(n)係以所謂的單一 端信號而非一互補信號顯示。 如第64圖所示,於第六實施例中,驅動器輸出的上升(或 下降)時間藉相繼地經一連串直接且串聯連接的反相器所形成 的延遲級1032、…、103η延遲資料D(n)而增加,以及藉供應因 而被延遲的資料至多數個固定電流式驅動器單元1〇31、 1032、…、l〇3n而加以施行。 根據第五及第六實施例,相較於利用電容器而定義上升 (下降)時間的第五實施例,上升(下降)時間能以較高精確 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ^ ^-------------tr---------線· (請先¾¾背面之;i意事項再填寫本頁) -66 - 480399 五、發明說明(64) 度加以控制,且,由於不需要大的電容,可以減少電路佔用的 面積。 -裝 (請先閔^背面之注*事項再填寫本頁) 第65圖係一電路圖,顯示根據本發明之一第四模式作為— 第七實施例之收發器電路中一補償電壓產生電路13 ( 33)。 如第65圖所示,補償電壓產生電路13基本上係建構成一種 類似於第57圖所示之固定電流式驅動器u的複製驅動器。第七 實施例的補償電壓產生電路13不僅建構來對於驅動器(主要驅 動器)11的信號輸出信號(補償電壓)v〇ff+及v〇ff•,亦能夠 藉由一 PMOS電晶體139及一 NMOS電晶體140利用控制信號 Vcont及Wcont來增加或減少輸出信號。此外,第七實施例中, 各由多數個電容器與開關所組成的電容器開關段141及142,係 設在補償電塵產生電路的各對應輸出處,故輸出(補償電壓 Voff+、Voff+ )的上升時間可以藉由切換諸電容器而得以調 整。這裡,可能於,例如,電源啟動初始期間,在電容器開關 段141及142中自動進行電容器切換。 --線- 經濟部智慧財產局員工消費合作社印製 複製驅動器(補償電壓產生電路)13能利用比主要驅動器 11所使用的電晶體較小的電晶體建構,例如,以便減少電源消 耗,但這種情形裡,由於驅動能力、輸出負載電容等等的差異, 被產生來補償驅動器11之輸出有關的干擾電壓的補償電壓(偏 移電壓Voff+、Voff-)中會造成一錯誤(位移)。為解決此問 題,第七實施例的補償電壓產生電路利用電容器開關段丨4丨及 142調整補償電壓的上升時間,藉以加強補償電壓的精確度並 增加接收器12 (32)的信號接收靈敏度。 第66圖係一電路方塊圖,圖示根據本發明之一第四模式作 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -67- 經濟部智慧財產局員工消費合作社印制衣 480399 A7 ________ B7 五、發明說明(65) 為一第八實施例之收發器電路中一補償電壓產生電路13 (33)。第66圖中,參考標號330為一相位資料參考段,3311 至3314為D/A轉換器(補償電壓產生器),而3321至3324 為開關。為方便起見,在另一端的補償電壓產生器33描述於第 66圖中(以及於第67及68圖中),但將可領會到,在其中一端 的補償電壓產生電路13係與此處所示者相同。 如第66圖所示,第八實施例之補償電壓產生電路包括,例 如’四個補償電壓產生器(D/a轉換器)3311至3314。冬- 田 -— 位π的輸出序列為[〇,〇]時(亦即,當驅動器丨丨的目前的輸出資 料係位於一低準位L ” ,且緊臨的前一輸出資料亦位於一低 準位“乙’’時),第二補償電壓產生器3311被開關3321選取; 當二位元的輸出序列為[〇,1]時(亦即,當驅動器η的目前的輸 出資料係位於一低準位“L” ,且緊臨的前一輸出資料亦位於 一尚準位“H”時),第二補償電壓產生器3312被開關3322 選取;當二位元的輸出序列為[!,〇]時(亦即,當驅動器u的目 前的輸出資料係位於一高準位“H” ,且緊臨的前一輸出資料 亦位於一低準位“L”時),第三補償電壓產生器3313被開關 3323選取,且當二位元的輸出序列為[丨⑴時(亦即,當驅動器 11的目前的輸出資料係位於一高準位“H” ,且緊臨的前一輸 出=貝料亦位於一南準位“ Η ”時),第四補償電壓產生器3314 被開關3324選取。 由,例如,一RAM (隨機存取記憶體)所構成的相位資 料參考段330接收一個代表接收器32之信號決策時序(接收時 鐘的相位)的接收器相位碼(例如,一 6位元的信號),並 (請先¾¾背面之注意事項再填寫本頁) ------„----訂---------線-
IL •68· 經濟部\曰慧財產局員工消費合作社印製 480399 A7 " ------------ 五、發明說明(66) 應對應於接收器相位的資料給補償電壓產生器(d/a轉換 器)33U至3314供驅動之用。_RA则於相位資料參考段33〇 的原因在於,對應於各接收器相位碼的資料,例如,於電源啟 動時,被寫下供操作之用。 一般而言,傳送時鐘與接收時鐘之間的差真不再大於晶體 振!器的頻率偏差,且二時鐘間的相位差緩慢地一個週期一個 週期地變化。此表示,四個補償電壓產生器3311至33〗4僅需要 在低頻操作。接著於是,跟在目前的資料之後的2位元的傳送 :貝料([0,0]、[〇,1]、[1,0]、或[1,⑴的值,四個補償電壓產生 器3311至3314的其中之一對應者被選取,且因而得到必要的補 償電壓(偏移電壓)Voff+、Voff_。補償電壓供應至接收器U 並用來消除與驅動器11之輸出有關的干擾電壓;結果,接收器 32可正確地鑑別自相對端之驅動器n傳送的信號。此處,驅動 器輸出序列中位元的數目基於其充分足以相對於緊臨的前一 位兀的輸出準位考量目前位元之輸出準位的假設,被設定成 2 ’但驅動器輸出序列中位元的數目可以增加,例如,至3咬 更多,即使該情況中,補償電壓產生器等的數目必須要增加。 以此方式,根據第八實施例,補償電壓可以以較高精確度 產生而毋需一高速運作的複製驅動器。 第67圖係一電路方塊圖,圖示根據本發明之一第四模式作 為一第九實施例之收發器電路中一補償電壓產生電路,其說明 對應於前述第八實施例中初始期間相位資料段(RAM) 3〇〇之 寫入作業的處理動作。 第67圖所示之第九實施例中,確實的信號接收以前,例 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ---------t - ----I I I « (請先閱讀背面之注意事項再填寫本頁) -69- A: 五、發明說明(67) 如,於電源啟動初始期門甘士 功間其中一端之驅動器11被設定為零準 位(輸出電流為零),且一咖巧γ A σ ^ 測试板式自另一端的驅動器3 1傳送。 接著’補償電壓(偏蔣雷阪4走 神移電壓)根據一特定的接收時鐘的相位增 大或減小’以判定邊界的補償電壓,穿過該邊界,接收器^ 内決策從0變到1岑怂Ί媒不,丨n D ^ w J丄次從1變到ο,且結果值被寫入補償電壓產 生電路33内的RAM。各收發器電路以安裝於板土的晶片進行 此初始化’因而達成各收發器電路所需之補償電壓的寫入動 作。 此處,瞬時析出,例如,為被64除的一個位元時間,且補 償電壓析出係以,例如,6.位元的資料來定義。於是,每兩個 連續位元便得到這些資料,即2位元的輸出序列[〇, 〇]、[〇, ^、 [1,〇]、及[1,1]的各個,且被寫到RAM (13〇)。瞬時及補償 電壓析出可依需要改變,且此外,驅動器輸出序刿中位元的數 目可設定為3或更多,而非2。 以此方式,根據第九實施例,可以達成包含所有諸如驅動 器之驅動能力、負載值等之變動的因數的正確的偏移補償(補 償電壓的產生),且較高靈敏度的信號接收變得有可能。 第68圖係一電路方塊圖,圖示根據本發明之一第四模式作 為一第十實施例之收發器電路3。 第1〇實施例中,第66圖所示之第八實施例中的補償電壓產 生器(D/A轉換器)3311至3314係分別直接與四個驅動器321 至324耦合,而無需開關3321至3324等的介入,且驅動器321 至324其中之一的輸出係根據2位元的輸出序列(資料序列) 選取。亦即,供資料序列[〇, 〇]用之補償電壓產生器3311的輸 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 請 先 讀 面、_ 意 事 項 再- 填 寫 本 頁 I I 訂 經濟部智慧財產局員工消費合作社印製 -70· A7 A7 五、 Φ 經 濟 部 智' 慧 財 產 局 員 工 消 費 合 作 社 印 製. 發明說明(68) (請先閱讀背面之注意事項再填寫本頁) 出係直接饋進驅動器321 ;同樣地,分別供資料序列[〇,1 ]、[ ^ 〇]、及[1,1]用的補償電壓產生器3312、3313、及33 14的輸岀分 別饋進分別供資料序列[0, 1]、[丨,0]、及[丨,丨]的驅動器322、 323、及324,且對應於確實由驅動器31輸出的資料序列之驅動 器的輸出被一選擇器320選來輸出。此處,四個驅動器321至3 24 接收來自對應的補彳負電壓產生器3311至3314的補償電壓,並同 時進行對自相對端驅動器11接收之信號的決策作業。資料序列 (驅動器輸出序列)中位元的數目可以設定為3或更多,而非 2,以增加處理動作的精確性,雖然該情形中,補償電壓產生 器與驅動器的數目必須要增加。 以此方式’根據第十實施例,由於供應至各個驅動器的補 償電壓(偏移電壓)會隨著低頻改變,由於寄生電容器等的錯 誤鮮少發生,而能得到較高精確度的信號接收(信號決策)。 第69圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第Η--實施例之收發器電路中一接收器。 如第69圖所示,第十一實施例利用接收器的pRD (部分響 應檢測)’且信號決策的作出係利用一電容器網路與一決策電 路(閃鎖器1200)對符號間干擾評估。此處,第56圖所示之驅 動器能供決策電路1200之用。鎖定信號LAT係一用以控制第兄 圖之驅動器之運作的信號;舉例來說,PM〇s電晶體可以分別 插入高壓電源線(vdd)與電晶體121及122之間,且鎖定信號 LAT可以被施加至PMOS電晶體的閘極。 電谷器網路包含開關1201至1206、1211至1213、及1221 至 1223,以及電容器 1207、1208、1214至1216、及1224至 1226。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) -71 - 480399 經濟部智慧財產局員工消費合作社印?衣 Α7 Β7 五、發明說明(69) 與傳統PRD電路比較,此電容器網路額外還包括一調整由開關 1211至1213及1221至1223以及電容器1214至1216及1224至 1226所組成之電路的參數,且藉利用開關1211至1213及11221 至1223控制電容器1214至1216及1224至1226的連接來調整等 化參數。 於第十一實施例的接收器中,為判定等化參數,一個測試 模式自相對端的驅動器31送出,且供接收器12用的補償電壓 V〇ff+、Voff-(供閂鎖器1200用之補償電壓)被增加或減少藉 以尋找決策電路之輸出自一低準位“L”改變至一高準位 Η ’’的點。於此時,在相同端的驅動器丨丨的輸出電流保持至 零。以此方式,於是得到待被補償的符號間干擾,且藉控制處 理器判定出最佳的等化參數(亦即,開關1211至1213及1221 至1223的開/關狀態被控制)。開關1211至1213及1221至1223 及電容器1214至1216及1224至1226係顯示為被設置三個供決 策電路1200的各個輸入,但此數目可以依需求改變,且各個電 容器的值亦可改變。 以此方式’根據第Η--實施例,由於信號線(信號傳輸線) 上的高頻損失造成的符號間干擾亦能被補償,故能達到較高速 的信號傳輸。 第70圖係一電路方塊圖,顯示根據本發明之一第四模式作 為一第十二實施例之收發器電路中一補償電壓產生電路13 (33) 〇 如第70圖所示,第十二實施例的補償電壓產生電路係對等 於’例如,第57圖所示之第三施實例之驅動器與第66圖所示之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -72- {請先閔讀背面之注意事項再填寫本頁) 訂---------線一
-------------i. 請先閱讀背面之注意事項再填寫本頁) · -線· 經濟部V慧財產局員工消費合作社印製 480399 A7 ---------- 57___ 五、發明說明(70) 第八實施例之補償電壓產生電路的組合。更具體而言,第十二 實施例中之複製驅動器11〇〇對應於第57圖所示之驅動器。於第 十一貫施例中複製驅動器1 1〇〇係,例如,第57圖之驅動器的八 分之一大小(電晶體大小),且終端電阻器11〇1與11〇2被選擇 具有一個,例如,第57圖之終端電阻器23與24之八倍的電阻值。 此外,第十二實施例中的RAM (相位資料參考段)13〇、 D/A轉換器(補償電壓產生器)1311至1314、及選擇器132 分別對應於相位資料參考段33〇、補償電壓產生器3311至 3314、及開關3321 至3324。 第十二實施例中,藉利用根據接收器相位碼輸出一數位信 號的RAM 130、各將由RAM 13〇供應之信號轉換並輸出一校正 信號(一用以校正補償電壓的電壓)轉換器1311至 1314、以及選取D/A轉換器1311至1314其中之_的輸出的選 擇器132,可對補償電壓(v〇ff+、v〇ff〇實施進一步的校正, 以便進#增力σ在接收器之決策時序時的補償電壓的精確 度。第70圖所示之電路中,例如,根據,接著目前的位元之後 的〇〇、〇ι、ίο、或η的2位元的輸出序列,d/a轉換器ΐ3ιι 至1314各產生-校正信號(校正電壓),且該信號被選擇器⑶ 選取供應用於補償電壓上。於第十二實施例中,由於具某一程 度之精確性的補償以複製驅動器11〇〇達成,校正電路(MM 130、D/A轉換器1311至1314等)能以二個位^左右的的簡 單電路構成。以此方式,根據第十二實_,因 路,複製驅動器進行的補償的精確性能進一步增加,達到較高 靈敏度的信號接收。 μ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) •73-
480399 五、發明說明(71) 因此,根據本發明第四模式的實施例,由於能夠有效地利 用傳輸線之頻寬的雙向傳輸變成可能,且由於被傳送之信號與 被接收之七號間的相位關係允許隨時間消逝而改變,可以延長 傳輸線的長度。 如上所詳述者,根據本發明第四模式,能提供可以達到更 有效利用信號傳輸線、並利用較少的信號線精確地進行高速信 號傳輸、且能延長最大信號線長度的一種信號傳輸系統、信號 傳輸方法、以及收發器電路。 本發明的許多不同實施例可以無需背離本發明之精神與 範脅而建構’且應了解到除了附加之中請專㈣圍所界定者以 外,本發明不受限於本說明書中的特定實施例。 λ ------— ^--------- ftt先闓沭背面之,;i意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNtS)a4規格(210 x 297公釐) •74· 480399 A7 B7 五、發明說明(, 經 部一 財 產 局 消 費 合 社 印 製 元件標號列表 21012102, 21,22 2103 2031,2032, 2132, 2132, 2511〜2513, 2521〜2523〜25nl〜25n3, 2321,2322, 2011,2411〜2416, 2401,4401〜4404, 4421,4422, 4441,4442, 4451,4452, 113, 115, 121,122, 117, 139 2033^2038,2133^2135,2012, 2421〜2425,2402,2603〜2608,4405〜 4412,4423 〜4428,4431〜4434,4443〜 4445, 4446-1 〜4446-n,4447-l〜4447-n, 4448-1 〜4448-n,4449-l 〜4449-n,4453 〜44 59, 114,116, 123 〜128, 118,140 2003, 812, 832, 32 20012021, 2022 2041,2042, 2311,2312, 2331,2332 2039 2501,2502, 23, 24 2005, 2500, 4460, 3311〜3314, 1311〜1314 2006 2507, 2070 2313〜2316, 2333, 2334, 2351 〜2353, C0〜C3,···, 232卜2326, 2335〜2340, 2354〜2356 2323, 2324, 2327, 2328, 2300 2013, 2014, 2403, 4334, 111,112 差動驅動器 信號傳輸線 差動接收器 PMOS電晶體 NMOS電晶體 2341〜2343, 2344〜2346,開關 接收器 驅動器 纜線 終端電阻器 決策電路(再生閂鎖 電路) 電阻器 D/A轉換器 相位内插器 控制器 電容器 電晶體 再生閂鎖電路 反相器 -------------裝-----··----訂---------線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -75- 480399 B7 五、發明說明( 2008 SL0〜SLn 2040 73) 經濟部智慧財產局員工消費合作社印制农 R11,R12 C11,C12 SW11 〜SW16,SW21 〜SW26,SW3 卜 SW36 ,SW41 〜SW46, SW5 卜SW56, SW61 〜SW66, SW71 〜SW78 IN50, IN61,IN62, IN601,IN602 2600 4010〜4015, 4313, 4314, 4323, 4324, 4303〜4308, 4335〜4344 4016〜4019, 4311, 4312, 4321, 4322, 4331〜4333 4020 1,2 3- 1〜3-n 4- 1 〜4-n 4031,4032 4041,4042, 4040, 1200 4001,4002, 4301,4302, 921 〜923 4413, 4414, 120, 129 4446- 1,4447-1,4448-1,4449·η〜4446-n, 4447- n,4448-n,4449-n 4450 801, 803, 901, 903 802, 821〜824, 902 811,831,912, 931,911,931,11,31 912,932 913, 933, 132 922,923 921 PRD電容器網路 信號線 接收器(再生閂鎖電 路) 終端電阻器 耦合電容器 開關 反相器 回授電路 開關 電容器 閂鎖器 輸入線 取樣與保持電路 決策電路(閂鎖器) 取樣與保持電路 決策電路 信號線 NAND 閘 互導器 閂鎖器 收發器電路 信號傳輸線(纜線) 驅動器 接收器(差動放大器) 選擇器 參考電壓線 信號線 f請乇閱讀背面之注意事項再填寫本頁) ----- 幻--------線爲 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -76· ^«U399 五 Α7 __ Β7 發明說明(、 12, 32 13, 33 113〜116 1111, 1112, 1121, 1122 101 102 400 411〜416 401〜404, 413〜416 1011〜101η, 1031〜103η 141, 142 330 321〜324, 3321〜3324 1201〜1206, 1211〜1213, 1221〜1223 1207, 1208, 1214〜1216, 1224〜1226 1100 1101,1102, 23, 24 130
接收器 補償電壓產生電路 最終級反相器 MOS電容器 第一驅動器單元陣列 第二驅動器單元陣列 前置放大器 閂鎖電路 多工器 驅動器單元 電容器開關段 相位資料參考段 驅動器 開關 電容器 複製驅動器 終端電阻器 RAM --------------裝--- (請先閱讀背面之;i咅?事項再填寫本頁} 鲁 經 濟 ?· 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 -77- -線- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. AS BS I_____ C8 ;------— D8 卜' 巾請專利範® — " ' I K 一種接收f,其包含: 一偏移施加電路,用以施加一已知偏移給一輸入 k號,以及 決策電路,其用以將該偏移施加的輸入信號與 一參考電壓比較,其中該輸入信號的準位係取決於該 已知偏移及來自該決策電路之結果輸出。 2·如申請專利範11第!項所述之接收器,其中該偏移施加 電路包括一用以藉一數位信號控制該偏移之準位的偏 移準位控制電路。 3.如申請專利範圍第2項所述之接收器,其進一步包含: 一輸入信號準位檢測電路,用以利用該偏移準位控 制電路藉增加或降低該偏移之準位,並藉找到自該檢測 電路輸出之結果改變的偏移準位來檢測該輸入信號之 準位。 ° 4·如申請專利範圍第3項所述之接收器,其進一步包含: 一時序制電路,用以以此一種方式控制該決策電路 内之決策時序以便相對於該接收器内之一内部時鐘改 變決策時序,且其中該偏移之準位係藉在該時序控制電 路之輸出時序一時,判斷外部供應、預定的測試模式而 加以調整,且關於該輸入信號之資訊係利用該輸入信號 準位檢測電路取得。 5·如申請專利範圍第1項所述之接收器,其中該偏移電壓 施加電路傳送一固定電流至一與該接收器之一輸入端 平行設置之終端電阻器。 K/t ιί用中g國家縣(CNS ) Α4規格2】G x 2辦〒)- -- .IK讀IK;\ /注意事項再堉寫本頁) n I I- - i ---訂---------^s -I - II — 1-- I · 480399 BS CS ____ DS 六、申請專利範圍 ~ — 6·如申請專利範圍第1項所述之接收器,其中該偏移電壓 施加電路包括多數個電容器及開關,且藉改變該等電容 器之各預先充電電壓而改變該偏移之準位3 7·如申請專利範圍第1項所述之接收器,其中該偏移電壓 施加電路藉傳送一固定電流進入該接收器内一内部節 點而改變該偏移之準位。 8·如申請專利範圍第1項所述之接收器,其中該偏移電壓 施加電路藉傳送一固定電流進入該接收器内一内部節 點而改變該偏移之準位。 9·如申請專利範圍第1項所述之接收器,其中該輸入信號 之接收到的信號品質之判斷,或該接收器或驅動器之特 性之調整,係藉利用該得自該已知偏移之輸入信號的波 形及自該決策電路輸出之結果。 10. —種收發器電路,其具有用以接收一由其輸入之信號的 接收器,及一用以輸出一信號的驅動器,其中該接收器 包含: 一偏移施加電路,用以施加一已知偏移至該輸入信 號;及 一檢測電路,用以比較該偏移施加輸入信號與一參 考電壓的,其中該輸入信號之準位係取決於該已知偏移 及一自該決策電路輸出之結果。 11 ·如申請專利範圍第10項所述之收發器電路,其中該偏 移施加電路包括一以一數位信號控制該偏移之準位的 偏移準位控制電路。 …、’(逆用中國國家標蕈(CNS ; Α4規格(210x2y#釐) U------、玎------^ (^^^:^$面之;'1*事項再靖、巧本頁) A8 B8 CS DS 六、申請專利範圍 12·如申請專利範圍第11項所述之收發器電路,其中該接 收器進一步包含: 一輸入信號準位檢測電路,用以利用該偏移準位控 制電路藉增加或降低該偏移之準位’並藉找到自該檢測 電路輸出之結果改變的偏移準位來檢測該輸入信號之 準位。 13·如申請專利範圍第12項所述之收發器電路,其中該接 收器進一步包含: 訂 一時序控制電路,用以以此一種方式控制該決策電 路内之決策時序以便相對於該接收器内一内部時鐘改 變決策時序,其中該偏移之準位係藉在該時序控制電路 之輸出時序時,判斷外部供應、預定的測試模式而加以 調整’且關於該輸入信號之資訊係利用該輸入信號準位 檢測電路取得。 14·如申請專利範圍第10項所述之收發器電路,其中該偏 移電壓施加電路傳送一固定電流至一與該接收器之一 輸入端平行設置之終端電阻器。 15·如申請專利範圍第10項所述之收發器電路,其中該偏 移電壓施加電路包括多數個電容器及開關,且藉改變該 等電容器之各預先充電電壓而改變該偏移之準位。 16·如申請專利範圍第10項所述之收發器電路,其中該偏 移電壓施加電路藉傳送一固定電流進入該接收器内一 内部節點而改變該偏移之準位。 17·如申請專利範圍第10項所述之收發器電路,其中該偏 度這用中國國ii^7CNS) A4規格(210>q·釐) 一 yy ν^;^·部—u^sn^p'H^'/)^合作社rp.t.''^ Λ 5 BS C8 D8 中請專利範圍 移用壓轭加電路藉傳送一固定電流進入該接收器内一 内部節點而改變該偏移之準位。 18.如申叫專利範圍第1〇項所述之收發器電路,其中該輸 入信號之接收到之信號品質之判斷,或該接收器或驅動 器之特II之調整,係藉利用該得自該已知偏移之輸入信 號的波形及自該決策電路輸出之結果。 9·如申叫專利範圍第項所述之收發器電路,其進一步 包含: ' 一測試模式傳送電路,用以傳送一來自該驅動器之 預定測試模式至另一收發器電路内之接收器; 一測試模式判斷電路,用以藉該接收器接收一自另 -收發器電路内《驅動器傳送來之測式模式,並用以利 用該決策電路判斷一預定時序時之該接收到之測試模 式;以及 測試模式準位檢測電路,用以藉調該偏移之準位 檢測該測試模式之準位,且其中該接收器之_等化參數 利用該測試模式準位檢測電路之輸出被調整。 20·如申請專利範圍帛1()項所述之收發器電路,進一步包 含: 一邊界信號傳輸電路,用以自該驅動器傳送一邊界 信號至另一收發器電路内之接收器,該邊界信號判斷庫 在資料“0”與“1”間的-邊界上;以及 一邊界偏移尋查電路’用以藉該接收器接收自另一 收發益電路内之驅動II傳送之—邊界信號,並用以尋查 (210 X (咚;.1間諫$面之注*事項再坺寫本頁)
    480399 AS B8 C8 D8
    於該決策電路内之決策的結果符合在資料“ n ” U 與 經^-部智总5:>吃^3(工消骨合作社印K ‘‘ 1 ”間之邊界上的此一邊界偏移,且其中該接收器的 零調整係藉在通常的輸入信號接收時間施加該邊界偽 移至該接收器來進行。 21·如申請專利範圍第1〇項所述之收發器電路,其進_步 包含: 一測試模式傳輸電路,用以將一預定測試模式從該 驅動器傳送至另一收發器電路内之接收器; 一接收時序改變測試模式準位檢測電路,用以藉該 接收器連續地改變該接收器内之一接收時序來接收_ 來自另一收發器電路内之驅動器傳送來之測試模式,並 用以檢測該測試模式之準位;以及 一操作電路,用以利用該接收時序改變測試模式準 位檢測電路調整該收發器電路的參數。 22·—種信號傳輸系統,其具有一第一收發器電路、_第二 收發器電路、及一連接於該第一與第二收發器電路間的 信號傳輸線,其中: 該等收發器電路各包含一用以接收一自其輸入之 信號的接收器、及一用以輸出一信號的驅動器;以及 該接收器包括一用以施加一已知偏移至該輸入信 號的偏移施加電路,及一用以比較該偏移施加輸入信號 與一參考電壓的決策電路,其中該輸入信號的準位係取 決於該已知偏移與該決策電路的輸出結果。 23 ·如申請專利範圍第22項所述之信號傳輸系統,其中該 农<泛<度述用中國國家標聱(CNS ) A4規格(2丨0X?衫p釐) {許讀$面之注意事項再填寫本頁)
    ϊ ,*^^-部%^財>^-^吕工消費合作社印复 中請專利範圍 AS B8 CS D8 偏移施加電路包括一用以以一數位信號控制該偏移之 準位的偏移準位控制電路。 24.如申請專利範圍第22項所述之信號傳輸系統,其中該 接收器進一步包括: 一輸入信號準位檢測電路,用以利用該偏移準位控 制電路藉增加或降低該偏移之準位,並藉找到自該檢測 電路輸出之結果改變的偏移準位來檢測該輸入信號之 準位。 2文如申請專利範圍第24項所述之信號傳輸系統,其中該 接收器進一步包含·· 一時序制電路,用以以此一種方式控制該決策電路 内之決策時序以便相對於該接收器内一内部時鐘改變 決策時序,且其中該偏移之準位係藉在該時序控制電路 之輸出時序時,判斷一外部供應、預定的測試模式而加 以調整’且關於該輸入信號之資訊係利用該輸入信號準 位檢測電路取得。 26·如申請專利範圍第22項所述之信號傳輸系統,其中該 偏移電壓施加電路傳送一固定電流至一與該接收器之 輸入端平行設置之終端電阻器。 27·如申請專利範圍第22項所述之信號傳輸系統,其中該 偏移電壓施加電路包括多數個電容器及開關,且藉改變 該等電容器之各預先充電電壓而改變該偏移之準位。 28·如申請專利範圍第22項所述之信號傳輸系統,其中該 偏移電壓施加電路藉傳送一固定電流進入該接收器内
    渺* ) ^讀$面.>;-1&事項再填巧本頁) 裝 訂 線
    申請專利範圍 經濟部智^时4 α:ΓΡ£消費合作社印製 一内部節點而改變該偏移之準位。 29.如申請專利範圍第22項所述之信號傳輸线,其中該 偏移電壓施加電路藉傳送一固定電流進入該接收器内 一内部節點而改變該偏移之準位。 地如申請專利範圍第22項所述之信號傳輸系統,其中該 輸入信號之接收到的信號品質之判斷,或該接收器或驅 動森之特性之調整,係藉利用該得自該已知偏移之輪入 k號的波形及自該決策電路輸出之結果。 31. 如申請專利範圍第22項所述之信號傳輸系統,其中·· 一預定的測試模式係由該第一收發器電路中之驅 動器傳送,該測試模式於預定的時序時利賴第二收發 器電路中之該接收器加以判斷;以及 該測試模式的準位係藉調整該第二收發器電路中 之該偏移的準位加以檢測,藉以調整該第二收發器電路 中之該接收器的一等化參數。 32. 如申請專利範圍第22項所述之信號傳輸系統,其中: 一應被判定為在資料“ 〇,,與“工,,間之一邊界 上的邊界信號被該第-收發器電路中的該驅動器傳送 至該第二收發器電路中的該接收器; 該邊界信號係被該第二收發器電路中的該接收器 接收,且此-邊界偏移被尋查以便該接收器之該決策電 路中的決策結果符合在資料“ 〇,,與“ ^,,間的邊 界;以及 該第二收發器電路中的該接收器的零調整係藉在 .u、 本 再 頁 4 I t 訂 m度適用中國國家標鼕(CNS ) A4坭格 :¾今 * )
    甲請專利範圍 二常的輸入信號接收的時間施加該邊界偏 态來進行。 m
    33·如申請專利範圍第22項所述之信號傳輸系統,其中: 一預定的測試模式係被該第-收發器電路中的該 驅動器傳送至該第一收發器電路中的該接收器;以及 該測試模式係藉相繼地改變該接收器中的接收時 序被該第二收發器電路中的該接收器接收,且該測試模 式的準位被檢測’藉以調整該第二收發器電路中的一參 數。 4二種接收器,其具有多數條信號線及一具有與該等信號 線連接之電容器與用以控制該等電容器之連接之開關 的電容器網路,其中·· 該接收器包括一共模電壓去除電路,用以藉將包含 該共模電壓之成份的諸電容器節點的至少其中一節點 連接至保持於一特定電壓值的節點來去除在該等多條 k號線上的一共模電壓。 35 ·如申請專利範圍第34項所述之接收器,其中該共模電 壓去除電路包括一用以產生對應於該共模電壓之一電 壓值的對應電壓產生電路,以及一用以藉該對應電壓產 生電路之輸出電壓對該電容器其中一端充電的電容器 充電電路。 36·如申請專利範圍第34項所述之接收器,其中該共模電 壓去除電路包括一用以藉在該多數條信號線上出現之 一差電壓對一輸入電容器充電的差電壓電容器充電電 度適用中國國家標輋(CNS ) A4現格(210X2$兮釐) ^II ΙΓ-* ’^^^Al&-cf.i&-f:?、再續寫本頁) .1 -I I - 線 ^ί-Γ部智总时¾工垆費合作社印製 Λδ BS C8 D8 申請專利範圍 路’以及一用以相繼一充電週期連接該輸入電容器之一 端與該決策電路之一輸入端的連接控制電路。 ί^ν,^.諫I1;面之注意事項再續、寫本頁) 37.如申請專利範圍第36項所述之接收器,其中該差電髮 電容器充電電路藉將該電容器之一端連接至一固定電 壓同時與一差動對單一端的轉換進行該共模電壓的去 除。 38·如申請專利範圍第36項所述之接收器,其中該差電壓 電容器充電電路將該電容器之二節點分別與單一端式 放大裔耗合。 39·如申請專利範圍第34項所述之接收器,其中其中該電 容器網路實施PRD。 40·如申請專利範圍第34項所述之接收器,其中該接收器 將去除該共模電壓用的回授施加至二個單一端式放大 器的輸出,來自該電容器網路的信號被輸入至該等放大 器。 經濟部智慧时4 工消費合作社印絜 41.如申請專利範圍第34項所述之接收器,其中該電容器 網路包括二或多個耦合電容器,且該等耦合電容器於一 預先充電週期期間並聯而於一決策週期期間串聯連接。 42 ·種接收器一’其具有多數條信號線及一具有與該等信號 線連接之電容器與用以控制該等電容器之連接之開關 的電容器網路,其中: 點 ai^— I ϋϋ 該接收器包括一共模電壓去除電路,用以藉將包含 該共模電壓之成份的諸電容器節點的至少其中一節 連接至保持於一特定電壓值的節點來去除在該等多 條
    3 &度適用中國國家標聿(CNS ) A4規格(210X ) A 8 B8 C8 D8 '中請專利範圍 信號線上的一共模電壓。 43·如申請專利範圍第42項所述之接收器,其中該共模電 壓去除電路包括一用以產生對應於該共模電壓之一電 壓值的對應電壓產生電路,以及一用以藉該對應電壓產 生電路之輸出電壓對該電容器其中一端充電的電容器 充電電路。 44·如申請專利範圍第42項所述之接收器,其中該共模電 壓去除電路包括一用以藉在該多數條信號線上出現之 一差電壓對一輸入電容器充電的差電壓電容器充電電 路’以及一用以相繼一充電週期連接該輸入電容器之一 端與該決策電路之一輸入端的連接控制電路。 45·如申請專利範圍第44項所述之接收器,其中該差電壓 電容器充電電路藉將該電容器之一端連接至一固定電 壓同時與一差動對單一端的轉換進行該共模電壓的去 除。 46·如申請專利範圍第36項所述之接收器,其中該差電壓 電容器充電電路將該電容器之二節點分別與單一端式 放大?§輕合。 47·如申請專利範圍第42項所述之接收器,其中其中該電 容器網路實施PRD。 48·如申請專利範圍第42項所述之接收器,其中該接收器 將去除該共模電壓用的回授施加至二個單一端式放大 器的輸出,來自該電容器網路的信號被輸入至該等放大 器〇
    ¾.^部t总时工消費合作社印% AS BS CS ___ κ、申請專利範圍 49·如申請專利範圍第42項所述之接收器,其中該電容器 網路包括二或多個耦合電容器,且該等耦合電容器於一 預先充電週期期間並聯而於一決策週期期間串聯連接。 5〇·—種接收器,其包含: 一輸入線,一輸入信號經該輸入線供應; 多數個取樣與保持電路,用以藉一多相週期時鐘相 繼鎖定該輸入信號,並用以保持該被鎖定之輸入信號; 以及 一決策電路,用以藉產生一對應於該等取樣與保持 電路諸輸出的一加權總和的信號而對該輸入信號作出 一決策,其中: 各取樣與保持電路的一輸出有效週期係較長於該 輸入信號的一個位元時間;以及 該決策電路係利用在該取樣與保持電路的輸出有 效週期與該取樣與保持電路之前或之後操作的另一取 樣與保持電路的輸出有效週期部分重疊的一個週期期 間所產生的加權總和來操作。 51·如申請專利範圍第5〇項所述之接收器,其中該決策電 路對應於該等取樣與保持電路諸輸出的加權總和產生 一電壓、電流、或充電信號。 52·如申請專利範圍第5〇項所述之接收器,其中: 該取樣與保持電路的一工作週期係設定成等於該 輸入信號的二個位元時間;、以及 該取樣與保持電路的一取樣週期係較長於其一個 Λ法反用士國國家標乘(CNS , Α4規格(:! 〇 χ 2沾公着)------ f許讀十·:面之;1&事項再續寫本頁j
    y Λδ B8 〜_ C8 ^^-一 _^___ 「、巾請專概® ^ I j ! 保持週期,藉以使該取樣與保持電路的輸出有效週期部 j 分重疊入在該取樣與保持電路之前或之後操作之取樣 I 〃保持電路的另一取樣與保持電路的輸出有效週期。 丨如申叫專利範圍第50項所述之接收器,其中該取樣與 保持電路的一工作週期係設定成等於該輸入信號的三 或多個位元時間,且該取樣與保持電路的輸出有效週期 係設定成等於或較長於該輸入信號的一個位元時間。 54·如申請專利範圍第50項所述之接收器,其中該等取樣 與保持電路諸輸出的加權總和係藉利用電晶體以一互 導器將該等取樣與保持電路諸輸出信號轉換成電流,並 藉將該等電流傳入一共同負載元件而產生。 55·如申請專利範圍第54項所述之接收器,其中該加權總 和的一個加權係藉改變待與該互導器並聯連接之諸電 晶體的數目來調整。 56·如申清專利範圍第54項所述之接收器,其中該加權總 和的一個加權係藉改變該互導器内之一電流偏壓值來 調整。 57.如申請專利範圍第50項所述之接收器,其中該決策電 路藉互連各充電至一保持電壓的諸電容器來產生對應 於該等取樣與保持電路諸輸出之加權總和的信號。 58·如申請專利範圍第57項所述之接收器,其中該決策電 路基於儲存於該等電容器中之電荷的差產生該加權總 和〇 59 ·如申請專利範圍第50項所述之接收器,其中該決策電 巧張叉度適用由1;國家標象(CNS ) A4規格 ¾------、玎------0 (t/lK讀力面5;'-1-&事項再頊寫本頁) A8 BS CS —-------------DS '申請專利範圍^ " ' " ^~' 路藉將對應於該等取樣與保持電路諸輸出的電荷透過 -電荷轉換電路移入一共同電容器來產生對應於該等 取樣與保持電路諸輪出之加權總和的信號。 6〇·如申請專利範圍第59項所述之接收器,其中該加權總 和中的一加權係藉改變待並聯連接於該電荷轉換電路 中諸電晶體的數目來調整。 61_ —種收發器電路,其包含·· 驅動器,用以輸出一發射信號至一信號傳輸線 上; 接^:器’用以接收來自該信號傳輸線的一接收信 號;以及 一補償電壓產生電路,用以產生一用以補償該驅動 器造成之一干擾電壓的補償電壓,以及用以供應該補償 電壓至該接收器,其中雙向信號傳輸係藉根據該發射信 號與接收信號間相位關係控制該補償電壓產生電路之 一輸出準位來進行。 62·如申請專利範圍第61項所述之收發器電路,其中該驅 動器係一固定電流式驅動器。 63·如申請專利範圍第62所述之收發器電路,其中該驅動 器包括: 一第一驅動器單元陣列,其具有多數個固定電流式 驅動器單元;以及 一第二驅動器單元陣列,其具有多數個固定電流式 驅動器單元,發射信號藉在該第一與第二驅動器單元陣 :u、、又1適用中國國家標笮(CNS ) A4規格(21〇χ2糾公釐) ----71.1 II -- . m I 請1^讀背而之>1*事^、再填寫本頁) 訂 經泠部智总时4_/«73(工消骨合作社印製 .LTI ιΐΓ5^总財4-局3工消#合作社印I AS BS 〜cs ^^___^__ ^、申請專利範圍 列之間切換而相繼輸出。 64·如申請專利範圍第63項所述之收發器電路,其中該驅 動器單元陣列各控制各該驅動器單元陣列中之該多數 個固定電流式驅動器單元的工作條件並藉以調整該發 射信號的暫態特性。 65·如申請專利範圍第64項所述之收發器電路,其進一步 包含: 一前置驅動器,用以驅動各該驅動器單元陣列,其 中該前置驅動器係以週期為位元時間丁的二倍長的4卜 相位時鐘驅動,其中η表示各該驅動器單元陣列中驅動 器的數目。 66·如申凊專利範圍第ό 1項所述之收發器電路,其中該補 償電壓產生電路係一具有與該驅動器相同之電路組態 的複製驅動器,且由與供給該驅動器相同的資料驅動, 並包括一用以控制該複製驅動器之輸出大小與暫態時 間的單元。 67. 如申請專利範圍第66項所述之收發器電路,其中該驅 動器包含多數個驅動器單元,且該複製驅動器在組態上 類似構成該驅動器的該等驅動器單元的其中一個。 68. 如申請專利範圍第67項所述之收發器電路,其中該補 償電壓產生電路進一步包括·· 一杈正電路,用以基於前一位元時間,產生一用以 改進於該接收器中在決策時序時該補償電壓之準確性 的校正信號。 :·、’、又適用中國國家標聲(C\!s ) Α4規格ί 210 X 2以公着)" ----- 裝------、订------^ (請1闓讀$&之注*事項再填寫本頁) BS
    ^;f;·—部智总S: >r-/«7p、工消費合作社印% 69.如申請專利範圍第61項所述之收發器電路,其中該補 4貝電壓產生電路基於由該驅動器輸出之該發射信號的 目前位元與前一位元所構成的一資料序列,以及依據該 發射信號與該接收信號間的相位關係來產生該補償電 壓。 7〇·如申請專利範圍第69項所述之收發器電路,其進一步 包含: 一單元,用以於確實的信號傳輸之前藉從一端的驅 動器傳送一測試模式而將另一端的驅動器内的輸出電 流準位設定在零,判定一供邊界的補償電壓,穿過該邊 界該接收器中的一決策由資料“ 〇,,改變成資料 ‘‘ 1 ”或由資料“ 1 ”改變成資料“ 0,,;以及 一單元,用以儲存該判定的補償電壓,且其中確實 的信號傳輸係利用該儲存的補償電壓進行。 71 ·如申請專利範圍第61項所述之收發器電路,其中該補 償電壓產生電路包括·· 多數個補償電壓校正電路,各用以產生取決於由該 驅動器之該發送信號輸出的目前位元與前一位元所構 成之一資料序列,及取決於該發射信號與接收信號間相 位差的電壓準位;以及 一選擇電路,用以根據該資料序列選取該多數個補 償電壓校正電路其中一個的輸出。 72.如申請專利範圍第71項所述之收發器,其進一步包含·· 一單元,用以於確實的信號傳輸之前藉從一端的驅 太乂汰尺度述用中國國家標輋(CNS ) A4規格(2丨0X2gp釐) ^.1^讀背而之注*事項再填寫本頁) 、τσ ----I - • II - HI in i_n ί%:ΐΓ部%总时4局3(工消費合作社印复 AS B8 s—~ 甲請專利範圍 ' —— =傳运-測試模式而將另一端的驅動器内的輸出電 準位,又定在零,判定一供邊界的補償電壓,穿過該邊 界該接收15中的-決策由資料“ 0,,改變成資料 “1”或由資料“ i,,改變成資料“〇” ;以及、’ 單元,用以儲存該判定的補償電壓,且其中確實 的^號傳輸係利用該健存的補償電壓進行。 73·如申凊專利範圍帛61項所述之收發器電路,其中一補 ^貝偏移值係基於包括目前位元之n個過去位元的—位 兀序列的值而決定,且其中該收發器電路包括2n個對 應於2n種補償電壓的接收器,及一用以根據一確實的 位7°序列選取一接收器輸出的選擇電路。 74·如申請專利範圍第61項所述之收發器電路,其進一步 包含: 一等化電路,其設置供該驅動器或該接收器或該驅 動器及該接收器二者,用以補償該信號傳輸線的一特 性’且其中該補償電壓產生電路包括一用以接收一測試 模式及調整的單元以便使來自同一端驅動器的一干擾 值及導入一從另一端驅動器發射之信號的符號間干擾 最小化。 75·如申請專利範圍第61項所述之收發器電路,其進一步 包含: 一阻抗保持電路,用以將該驅動器之一輸出阻抗保 持在一固定值。 76·如申請專利範圍第61項所述之收發器電路,其中自該 度適用中國國家標聿(CNs ) μ規格(2丨〇>户釐) ----------^------、玎------線 f許1閲讀^'面之':1>5:事^再填寫本頁) AS BS ____ C8 ^-___D8 六、申請專利範圍 驅動器輸出的發射信號的暫態時間被設定成大體上等 於位元時間丁。 77· —種仏號傳輸系統,其包含一第一收發器電路、一第二 收發器電路、及一連接於該第一與第二收發器電路間的 k號傳輸線,其中該第一與第二收發器電路的至少其中 一個係一收發器電路,其包含: 一驅動器’用以輸出一發射信號至一信號傳輸線 上; 一接收器,用以接收來自該信號傳輸線的一接收信 號;以及 一補償電壓產生電路,用以產生一用以補償該驅動 器造成之一干擾電壓的補償電壓,以及用以供應該補償 電壓至該接收器,其中雙向信號傳輸係藉根據該發射信 號與接收信號間相位關係控制該補償電壓產生電路之 一輸出準位來進行。 78·如申請專利範圍第77項所述之信號傳輸系統,其中該 驅動器係一固定電流式驅動器。 79·如申請專利範圍第78所述之信號傳輸系統,其中該驅 動器包括: 一第一驅動器單元陣列,其具有多數個固定電流式 驅動器單元;以及 一第二驅動器單元陣列,其具有多數個固定電流式 驅動器單元,發射信號藉在該第一與第二驅動器單元陣 列之間切換而相繼輸出。 {、仏’:度逆用中國國家標聲(CNS) A4規格(21〇χ公着) .n Η - _ 5 1 -I li I --I n 訂 經濟部智总5Γ4·/»7β'工消费合作社印 k; %^部^义时屹局員工消費合作社" 480399 AS BS C8 ____D8 六、申請專利範圍 " " ~ ^ 80·如申請專利範圍第79項所述之信號傳輸系統,其中該 驅動器單元陣列各控制各該驅動器單元陣列中之該多 數個固定電流式驅動器單元的工作條件並藉以調整該 發射信號的暫態時特性。 81.如申請專利範圍第80項所述之信號傳輸系統,其中該 收發器電路進一步包含: 一前置驅動器,用以驅動各該驅動器單元陣列,其 中該前置驅動器係以週期為位元時間丁的二倍長的4卜 相位時鐘驅動,其中n表示各該驅動器單元陣列中驅動 器的數目。 82·如申請專利範圍第77項所述之信號傳輸系統,其中該 補償電壓產生電路係一具有與該驅動器相同之電路組 態的複製驅動器,且由與供給該驅動器相同的資料驅 動’並包括一用以控制該複製驅動器之輸出大小與暫態 時間的單元。 & 83·如申請專利範圍第82項所述之信號傳輸系統,其中該 驅動器包含多數個驅動器單元,且該複製驅動器在組態 上類似構成該驅動器的該等驅動器單元的其中一個。 84·如申請專利範圍第83項所述之信號傳輸系統,其中該 補償電壓產生電路進一步包括·· 一才父正電路,用以基於前一位元時間,產生一用以 改進於該接收器中在決策時序時該補償電壓之準確性 的校正信號。 85·如申請專利範圍第77項所述之信號傳輸系統,其中該 W尺'1追财_冢標以CNS ) Α4規格(21〇^^------- ^------1T------0 (詩1閒讀背面之注念事項再硪寫本頁) AS BS C8 D8 .張义度適用中國國家標嚷(CNS ) A4規格 (210x2 申請專利範圍 補償電壓產生電路基於由該驅動器輸出之該發射信號 的目前位元與前一位元所構成的一資料序列,以及依據 該發射信號與該接收信號間的相位關係來產生該補償 電壓。 86·如申請專利範圍第85項所述之信號傳輸系統,其中該 收發器電路進一步包含·· 一單元,用以於確實的信號傳輸之前藉從一端的驅 動器傳送一測試模式而將另一端的驅動器内之一輸出 電流準位設定在零,判定一供邊界的補償電壓,穿過該 邊界該接收器中的一決策由資料“ 〇,,改變成資料 “ 1 ”或由資料“ 1,’改變成資料“ 〇,,:以及 一單元,用以儲存該判定的補償電壓,且其中確實 的信號傳輸係利用該儲存的補償電壓進行。 87·如申請專利範圍第77項所述之信號傳輸系統,其中該 補償電壓產生電路包括: 多數個補償電壓校正電路,各用以產生取決於由該 驅動器之該發送信號輸出的目前位元與前一位元所構 成之一資料序列,及取決於該發射信號與接收信號間相 位差的電壓準位;以及 一選擇電路,用以根據該資料序列選取該多數個補 償電壓校正電路其中一個的輸出。 88·如申請專利範圍第87項所述之信號傳輸系統,其中該 收發器電路進一步包含: 一單元’用以於確實的信號傳輸之前藉從一端的驅 ] ^背而之;x;e事項再M寫本頁} --0---i±!if__________
    甲請專利範圍 動器傳送一測試模式 流準位設定在零,判Ί—端的驅動器内的輸出電 界該接收器中的―::供邊界的補償電壓,穿過該邊 “r或由資料“二由資料“0,,改變成資料 抑 丄改變成資料“ 〇,,:以及 …用以餘存該判定的補償電壓,且其中確實 的信號傳輸係利用該儲存的補償電壓進行。 炚如申請專利範圍第77項所述之信號傳輸系統,其中一 補仏偏移值係基於包括目前位元之η個過去位元的一 位π序列的值而決定,且其中該收發器電路包括^個 對應於”種補償電壓的接收器,及-用以根據一確實 的位元序列選取_接收^輸出的選擇電路。 〇·如申5月專利範圍第77項所述之信號傳輸系統,其中該 收發器電路進一步包含: 一等化電路,其設置供該驅動器或該接收器或該驅 動器及該接收器二者,用以補償該信號傳輸線的一特 性,且其中該補償電壓產生電路包括一用以接收一測試 模式及調整的單元以便使來自同一端驅動器的一干擾 值及導入一從另一端驅動器發射之信號的符號間干擾 最小化。 91·如申請專利範圍第77項所述之信號傳輸系統,其中該 收發器電路進一步包含: 一阻抗柘持電路,用以將該驅動器之一輸出阻抗保 持在一固定值。 92·如申請專利範圍第77項所述之信號傳輸系統,其中自 二又义度適用中國國家標辈(CNs ) Α4規格(21〇x这子户釐) (諸1闍讀背而之注*事項再硪寫本頁) -裝· 線 i^^^^A^t^^CHx4費合作社印製 Λ8 BS CS _____ κ、申請專利範圍 該驅動器輸出的發射信號的暫態時間被設定成大體上 等於位元時間τ。 , 93.—種信號傳輸方法,其具有—用以輸出_發射信號至— 信號傳輸線上_動器,及—心接收來自該信號傳輪 線之一接收信號的接收器,其中一用以補償該驅動器造 成之_干擾電壓的補償電壓被產生並供至該接收器,其 中雙向仏號傳輸係藉根據該發射信號與接收信號間相 位關係控制該補償電壓的準位來進行。 94·如申請專利範圍第93項所述之信號傳輸方法,其中該 補償電壓基於由該驅動器輸出之該發射信號的目前位 元與前一位元所構成的一資料序列並依據該發射信號 與該接收信號間的相位關係來產生。 95·如申請專利範圍第94項所述之信號傳輸方法,其中一 供邊界的補償電壓係於確實的信號傳輸之前藉從一端 的驅動器傳送一測試模式而將另一端驅動器内之一輸 出電流準位設定在零而判定,穿過該邊界該接收器中的 一決策由資料“ 〇,,改變成資料“ 1,,或由資料 1 ’’改變成資料“ 〇 ”,該判定的補償電壓係儲存於 記憶體内,且確實的信號傳輸係利用該儲存的補償電壓 進行。 96·如申請專利範圍第93項所述之傳輸方法,其中自該驅 動器輸出的發射信號的暫態時間被設定成大體上等於 位元時間T。 適用中國國家樣浪(rNS ) A4規格(2ι〇χ2益公楚) I---喇 I (ΐ;·ν!^·諫背lfc-c;.ift事項再 Μ 寫夂頁) 訂-----------J!^----------
TW089113976A 1999-07-14 2000-07-13 Receiver, transceiver circuit, signal transmission method, and signal transmission system TW480399B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP20055099A JP3986214B2 (ja) 1999-07-14 1999-07-14 レシーバ回路
JP27458799A JP3948864B2 (ja) 1999-09-28 1999-09-28 レシーバ、トランシーバ回路および信号伝送システム
JP27469399A JP3955166B2 (ja) 1999-09-28 1999-09-28 信号伝送システム、信号伝送方法、および、トランシーバ回路

Publications (1)

Publication Number Publication Date
TW480399B true TW480399B (en) 2002-03-21

Family

ID=27327834

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089113976A TW480399B (en) 1999-07-14 2000-07-13 Receiver, transceiver circuit, signal transmission method, and signal transmission system

Country Status (5)

Country Link
US (4) US6826390B1 (zh)
EP (4) EP1594273B1 (zh)
KR (1) KR100713784B1 (zh)
DE (2) DE60036425T2 (zh)
TW (1) TW480399B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI385531B (zh) * 2006-12-22 2013-02-11 Intel Corp 反相器式歸零加不歸零發訊技術
TWI393349B (zh) * 2008-12-17 2013-04-11 Ind Tech Res Inst 信號傳收裝置及系統
TWI824682B (zh) * 2022-07-04 2023-12-01 聯詠科技股份有限公司 資料接收器

Families Citing this family (79)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6721544B1 (en) * 2000-11-09 2004-04-13 Intel Corporation Duplexer structure for coupling a transmitter and a receiver to a common antenna
US7490275B2 (en) 2001-02-02 2009-02-10 Rambus Inc. Method and apparatus for evaluating and optimizing a signaling system
DE10119202B4 (de) * 2001-04-19 2007-09-06 Siemens Ag Vorrichtung und elektronisches System zum Ausgleich von Laufzeitschwankungen
JP3939122B2 (ja) * 2001-07-19 2007-07-04 富士通株式会社 レシーバ回路
US20030058604A1 (en) * 2001-09-13 2003-03-27 Canagasaby Karthisha S. Method and apparatus to emulate external IO interconnection
US7409021B2 (en) * 2002-01-02 2008-08-05 Intel Corporation Voltage controller for a highly linear phase interpolator
US7197101B2 (en) * 2002-01-02 2007-03-27 Intel Corporation Phase interpolator based clock recovering
US7231152B2 (en) * 2002-04-08 2007-06-12 Silicon Communications Technology Co., Ltd. Infrared remote control receiver (IRCR) having semiconductor signal processing device therein
GB0212000D0 (en) * 2002-05-24 2002-07-03 Koninkl Philips Electronics Nv Analogue mixer
US8861667B1 (en) 2002-07-12 2014-10-14 Rambus Inc. Clock data recovery circuit with equalizer clock calibration
US7292629B2 (en) 2002-07-12 2007-11-06 Rambus Inc. Selectable-tap equalizer
US7106188B2 (en) * 2002-12-11 2006-09-12 Goggin Christopher M Method and system for providing an activation signal based on a received RF signal
JP4593915B2 (ja) * 2002-12-31 2010-12-08 三星電子株式会社 同時両方向入出力回路及び方法
US7292637B2 (en) * 2003-12-17 2007-11-06 Rambus Inc. Noise-tolerant signaling schemes supporting simplified timing and data recovery
US7330514B1 (en) 2004-03-30 2008-02-12 Cisco Technology, Inc. Methods and apparatus to mitigate cross-talk interference
US7289374B2 (en) * 2004-07-01 2007-10-30 Infineon Technologies Ag Circuit and method for adjusting threshold drift over temperature in a CMOS receiver
JP4261432B2 (ja) * 2004-07-09 2009-04-30 株式会社アドバンテスト 半導体試験装置および半導体試験方法
JP4282658B2 (ja) * 2004-12-09 2009-06-24 エルピーダメモリ株式会社 半導体装置
US8035977B1 (en) * 2005-04-04 2011-10-11 Oracle America, Inc. Apparatus for reducing power consumption by using capacitive coupling to perform majority detection
US7345528B2 (en) * 2005-05-10 2008-03-18 Texas Instruments Incorporated Method and apparatus for improved clock preamplifier with low jitter
US7711939B2 (en) * 2005-06-30 2010-05-04 Intel Corporation Serial link apparatus, method, and system
KR100674993B1 (ko) * 2005-09-09 2007-01-29 삼성전자주식회사 차동데이터 수신기
US7813460B2 (en) * 2005-09-30 2010-10-12 Slt Logic, Llc High-speed data sampler with input threshold adjustment
US7366966B2 (en) * 2005-10-11 2008-04-29 Micron Technology, Inc. System and method for varying test signal durations and assert times for testing memory devices
US7439773B2 (en) * 2005-10-11 2008-10-21 Casic Corporation Integrated circuit communication techniques
US7379382B2 (en) * 2005-10-28 2008-05-27 Micron Technology, Inc. System and method for controlling timing of output signals
US7710184B2 (en) * 2006-02-08 2010-05-04 Broadcom Corporation ISI reduction technique
US7567094B2 (en) * 2006-06-14 2009-07-28 Lightwire Inc. Tri-stated driver for bandwidth-limited load
US7933606B2 (en) * 2006-06-30 2011-04-26 Nokia Corporation Multi-level control for measurement reports
KR100801058B1 (ko) * 2006-07-29 2008-02-04 삼성전자주식회사 스큐를 감소시키는 신호 전달 회로, 신호 전달 방법 및상기 회로를 구비하는 시스템
DE102006038870A1 (de) * 2006-08-18 2008-02-28 Texas Instruments Deutschland Gmbh Integrierter CMOS-Schaltkreis mit einem differenziellen Open-Drain-Ausgangstreiber
CN101622789B (zh) * 2007-01-30 2015-04-15 英特赛尔美国有限公司 共模不灵敏采样器
US7595676B2 (en) * 2007-07-23 2009-09-29 Texas Instruments Incorporated Comparator and method with controllable threshold and hysteresis
US7733179B2 (en) * 2007-10-31 2010-06-08 Texas Instruments Incorporated Combination trim and CMFB circuit and method for differential amplifiers
US20090116597A1 (en) * 2007-11-06 2009-05-07 Jordi Cortadella Variability-Aware Asynchronous Scheme for High-Performance Communication Between an Asynchronous Circuit and a Synchronous Circuit
US8422590B2 (en) * 2007-12-06 2013-04-16 Rambus Inc. Apparatus and methods for differential signal receiving
US8193915B2 (en) * 2008-03-06 2012-06-05 GM Global Technology Operations LLC Multiple transceiver synchronous communication system
JP5029467B2 (ja) * 2008-03-31 2012-09-19 ソニー株式会社 電子機器、電子機器のic内部構成部のばらつき調整方法およびic
US8326255B2 (en) * 2008-09-24 2012-12-04 Sony Ericsson Mobile Communications Ab Biasing arrangement, electronic apparatus, biasing method, and computer program
KR20100037427A (ko) * 2008-10-01 2010-04-09 삼성전자주식회사 Ac 커플링 위상 보간기 및 이 장치를 이용하는 지연 고정루프
US8199905B1 (en) * 2009-07-02 2012-06-12 Adtran, Inc. Systems and methods for identifying subscriber lines
US8279697B2 (en) * 2009-09-11 2012-10-02 Avago Technologies Enterprise IP (Singapore) Pte. Ltd. Circuits and methods for reducing noise in the power supply of circuits coupled to a bidirectional bus
US8234422B2 (en) * 2009-09-11 2012-07-31 Avago Technologies Enterprise IP (Singapore) Pte. Ltd Interfaces, circuits, and methods for communicating with a double data rate memory device
US9887014B2 (en) * 2009-12-18 2018-02-06 Aeroflex Colorado Springs Inc. Radiation tolerant circuit for minimizing the dependence of a precision voltage reference from ground bounce and signal glitch
US8634766B2 (en) 2010-02-16 2014-01-21 Andrew Llc Gain measurement and monitoring for wireless communication systems
US8248107B2 (en) * 2010-03-11 2012-08-21 Altera Corporation High-speed differential comparator circuitry with accurately adjustable threshold
US8283946B2 (en) * 2010-04-15 2012-10-09 Micron Technology, Inc. Signaling systems, preamplifiers, memory devices and methods
US8427216B1 (en) * 2010-09-10 2013-04-23 Marvell International Ltd. Ser tolerant flip flop having a redundant latch
KR101727719B1 (ko) * 2010-10-11 2017-04-18 삼성전자주식회사 위상 보간기 및 그를 포함하는 반도체 장치 및 위상 보간 방법
EP2442443B8 (en) * 2010-10-15 2018-02-07 IMEC vzw Multi-channel biopotential signal acquisition systems
TWI443969B (zh) * 2010-11-17 2014-07-01 Ind Tech Res Inst 以動態比較器為基礎的比較系統
JP5695439B2 (ja) 2011-02-18 2015-04-08 ルネサスエレクトロニクス株式会社 半導体装置
US8760188B2 (en) * 2011-06-30 2014-06-24 Silicon Image, Inc. Configurable multi-dimensional driver and receiver
US9071243B2 (en) 2011-06-30 2015-06-30 Silicon Image, Inc. Single ended configurable multi-mode driver
JP5860772B2 (ja) * 2012-06-27 2016-02-16 ルネサスエレクトロニクス株式会社 通信回路及び半導体装置
TWI489778B (zh) * 2012-09-19 2015-06-21 Novatek Microelectronics Corp 介面電路
JP6088201B2 (ja) * 2012-10-24 2017-03-01 ルネサスエレクトロニクス株式会社 半導体装置
US8837229B1 (en) * 2013-03-15 2014-09-16 Synopsys, Inc. Circuit for generating negative bitline voltage
TW201502930A (zh) * 2013-07-08 2015-01-16 Anapex Technology Inc 排除寄生電容影響之電容感測電路
US9281030B2 (en) 2013-12-16 2016-03-08 Synopsys, Inc. Controlling timing of negative charge injection to generate reliable negative bitline voltage
RU2544783C1 (ru) * 2014-03-27 2015-03-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Уфимский государственный авиационный технический университет" Управляемое прецизионное регенеративное пороговое устройство
WO2016035192A1 (ja) * 2014-09-04 2016-03-10 株式会社ソシオネクスト 送信回路及び半導体集積回路
US9660848B2 (en) 2014-09-15 2017-05-23 Analog Devices Global Methods and structures to generate on/off keyed carrier signals for signal isolators
US10270630B2 (en) * 2014-09-15 2019-04-23 Analog Devices, Inc. Demodulation of on-off-key modulated signals in signal isolator systems
US10536309B2 (en) 2014-09-15 2020-01-14 Analog Devices, Inc. Demodulation of on-off-key modulated signals in signal isolator systems
US9998301B2 (en) 2014-11-03 2018-06-12 Analog Devices, Inc. Signal isolator system with protection for common mode transients
US20160216317A1 (en) * 2015-01-22 2016-07-28 Qualcomm, Incorporated Built-in test structure for a receiver
JP6471619B2 (ja) * 2015-06-12 2019-02-20 株式会社デンソー 電子装置
JP6481765B2 (ja) * 2015-09-25 2019-03-20 日産自動車株式会社 車両用電源制御方法、車両用電源制御装置
CN107104648B (zh) * 2016-02-19 2019-12-17 深圳市汇顶科技股份有限公司 一种放大电路
US10720933B2 (en) * 2017-11-02 2020-07-21 Analog Devices, Inc. Comparator error suppression
CN108132906B (zh) * 2017-11-30 2020-02-14 西安空间无线电技术研究所 一种同步串口总线接收端抗干扰设计方法
US10187094B1 (en) 2018-01-26 2019-01-22 Nvidia Corporation System and method for reference noise compensation for single-ended serial links
US10326625B1 (en) * 2018-01-26 2019-06-18 Nvidia Corporation System and method for reference noise compensation for single-ended serial links
KR102530011B1 (ko) * 2018-10-11 2023-05-10 삼성디스플레이 주식회사 비교기 및 이를 포함하는 수신기
KR102583820B1 (ko) * 2018-12-26 2023-09-27 에스케이하이닉스 주식회사 데이터 송신 회로
KR102171065B1 (ko) * 2019-03-27 2020-10-29 연세대학교 산학협력단 반도체 장치의 인터페이스 회로 및 그 동작 방법
US10972815B2 (en) 2019-05-01 2021-04-06 Semtech Corporation Signal detection for GPON optical line terminal
US11830535B2 (en) * 2021-10-01 2023-11-28 Nanya Technology Corporation Receiver circuit, memory device and operation method using the same

Family Cites Families (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2333902A (en) * 1939-05-31 1943-11-09 Cons Water Power And Paper Com Paper coating device
JPS51117503A (en) 1975-04-07 1976-10-15 Nec Corp Pulse transmitting-and-receiving circuit
JPS54127217A (en) * 1978-03-27 1979-10-03 Sony Corp Load driver circuit
US4242741A (en) * 1979-01-19 1980-12-30 Shell Oil Company Floating shunt seismic amplifier
JPS5698052A (en) 1980-01-08 1981-08-07 Fuji Facom Corp Base band two-way simultaneous transmission circuit
JPS5817744A (ja) 1981-07-23 1983-02-02 Nec Corp 双方向性ドライバ/レシ−バ
US4672637A (en) 1985-07-31 1987-06-09 Halpern Peter H Adaptive bit synchronizer
US4697152A (en) 1986-04-11 1987-09-29 Motorola, Inc. Fully differential switched capacitor amplifier having autozeroed common-mode feedback
JPS62298255A (ja) * 1986-06-18 1987-12-25 Fujitsu Ltd 識別装置
US4728953A (en) * 1986-10-03 1988-03-01 Motorola, Inc. Closed loop control of receiver turn-on to increase radar sensitivity
JP2726413B2 (ja) 1986-12-25 1998-03-11 株式会社東芝 振幅比較回路
US4924412A (en) * 1987-06-25 1990-05-08 Schlumberger Industries, Inc. Integrated poly-phase power meter
US4786877A (en) * 1987-06-25 1988-11-22 Sangamo-Weston Incorporated Amplifier for voltage or current to frequency converter
FR2629293A1 (fr) 1988-03-25 1989-09-29 Trt Telecom Radio Electr Annuleur d'echo pour signal d'echo a phase variable
US4873702A (en) 1988-10-20 1989-10-10 Chiu Ran Fun Method and apparatus for DC restoration in digital receivers
JPH02305148A (ja) 1989-05-19 1990-12-18 Toshiba Corp ディジタル信号復号回路
US5001725A (en) 1989-05-19 1991-03-19 Teknekron Communications Systems, Inc. Differential switched-capacitor sigma-delta modulator
US5053770A (en) * 1990-05-18 1991-10-01 Analogic Corporation Digital autozero circuit operable in a plurality of modes with separate storage for offset corrections for each mode
US5097157A (en) * 1990-11-01 1992-03-17 Hewlett-Packard Company Fast cmos bus receiver for detecting low voltage swings
WO1993001060A1 (en) 1991-07-04 1993-01-21 Gunze Limited Device for arranging printed paper sheets
US5319636A (en) * 1991-11-14 1994-06-07 Codex Corporation Device and method for linear listener echo cancellation
JP3159331B2 (ja) 1992-03-31 2001-04-23 ソニー株式会社 信号入力判定装置及び比較回路
EP0594894B1 (en) * 1992-10-28 1999-03-31 Alcatel DC offset correction for direct-conversion TDMA receiver
JPH07131471A (ja) * 1993-03-19 1995-05-19 Hitachi Ltd 信号伝送方法と信号伝送回路及びそれを用いた情報処理システム
JPH0744473A (ja) * 1993-07-30 1995-02-14 Oki Electric Ind Co Ltd 信号授受回路
GB2284317B (en) 1993-11-11 1997-12-24 Motorola Inc A differential switched capacitor circuit
US5652541A (en) 1993-11-23 1997-07-29 Motorola, Inc. Data demodulator employing decision feedback for reference parameter recovery and method used therin
US5517134A (en) * 1994-09-16 1996-05-14 Texas Instruments Incorporated Offset comparator with common mode voltage stability
US5471665A (en) * 1994-10-18 1995-11-28 Motorola, Inc. Differential DC offset compensation circuit
US5581454A (en) * 1994-11-22 1996-12-03 Collins; Hansel High power switched capacitor voltage conversion and regulation apparatus
US5528166A (en) * 1995-03-14 1996-06-18 Intel Corporation Pulse controlled impedance compensated output buffer
JP3167608B2 (ja) * 1995-12-18 2001-05-21 日本マランツ株式会社 無線装置
FR2750549B1 (fr) * 1996-06-28 1998-09-18 Thomson Csf Convertisseur analogique-numerique
JPH1032834A (ja) * 1996-07-15 1998-02-03 Nec Corp 輪郭補償方法ならびに,輪郭補償回路
JP3173386B2 (ja) * 1996-09-18 2001-06-04 日本電気株式会社 ノイズ除去バスレシーバ
JPH10126230A (ja) * 1996-10-13 1998-05-15 Nippon Steel Corp 信号入力回路
AU5694298A (en) 1996-12-19 1998-07-15 Thomson Consumer Electronics, Inc Return channel processing for a digital data communications system
US5892800A (en) * 1997-03-20 1999-04-06 Sigmatel, Inc. Data detection circuit having a pre-amplifier circuit
US5877718A (en) * 1997-03-24 1999-03-02 International Business Machines Corporation Differential analog-to-digital converter with low power consumption
US6442213B1 (en) * 1997-04-22 2002-08-27 Silicon Laboratories Inc. Digital isolation system with hybrid circuit in ADC calibration loop
JP3125717B2 (ja) * 1997-05-30 2001-01-22 日本電気株式会社 直交変復調回路を用いた無線通信装置
WO1999003241A2 (en) 1997-07-11 1999-01-21 Cambridge Consultants Limited Data slicing using n previously decoded symbols
JP3042608B2 (ja) 1997-07-23 2000-05-15 日本電気株式会社 バースト光受信回路
KR100300998B1 (ko) * 1998-04-17 2001-09-06 윤종용 랜드/그루브 절환 신호 발생방법 및 장치
GB2341963B (en) * 1998-09-24 2003-07-02 Nokia Mobile Phones Ltd Paging
US6064187A (en) * 1999-02-12 2000-05-16 Analog Devices, Inc. Voltage regulator compensation circuit and method
US6211716B1 (en) * 1999-05-28 2001-04-03 Kendin Communications, Inc. Baseline wander compensation circuit and method
US6396329B1 (en) * 1999-10-19 2002-05-28 Rambus, Inc Method and apparatus for receiving high speed signals with low latency
US6376933B1 (en) * 1999-12-31 2002-04-23 Honeywell International Inc. Magneto-resistive signal isolator
JP2003070016A (ja) * 2001-08-23 2003-03-07 Matsushita Electric Ind Co Ltd オートカットオフシステム

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI385531B (zh) * 2006-12-22 2013-02-11 Intel Corp 反相器式歸零加不歸零發訊技術
TWI393349B (zh) * 2008-12-17 2013-04-11 Ind Tech Res Inst 信號傳收裝置及系統
TWI824682B (zh) * 2022-07-04 2023-12-01 聯詠科技股份有限公司 資料接收器

Also Published As

Publication number Publication date
EP1594273A2 (en) 2005-11-09
DE60036425T2 (de) 2008-01-03
EP1594272A2 (en) 2005-11-09
EP1594273A3 (en) 2005-11-16
US7991359B2 (en) 2011-08-02
EP1594274A3 (en) 2005-11-16
KR100713784B1 (ko) 2007-05-07
EP1594274B1 (en) 2011-09-14
US6826390B1 (en) 2004-11-30
US7389097B2 (en) 2008-06-17
US7822403B2 (en) 2010-10-26
EP1594273B1 (en) 2007-09-12
EP1069739A3 (en) 2004-04-21
US20110012639A1 (en) 2011-01-20
EP1069739B1 (en) 2008-12-17
DE60041105D1 (de) 2009-01-29
DE60036425D1 (de) 2007-10-25
EP1069739A2 (en) 2001-01-17
US20080242255A1 (en) 2008-10-02
US20050033902A1 (en) 2005-02-10
KR20010015326A (ko) 2001-02-26
EP1594274A2 (en) 2005-11-09
EP1594272B1 (en) 2011-09-14
EP1594272A3 (en) 2005-11-16

Similar Documents

Publication Publication Date Title
TW480399B (en) Receiver, transceiver circuit, signal transmission method, and signal transmission system
US7199728B2 (en) Communication system with low power, DC-balanced serial link
KR100676424B1 (ko) 수신기, 하이브리드 회로, 드라이버 회로 및 동시에 양방향으로 신호 전송을 실행하는 양방향 신호 전송용 신호 전송 시스템
US7268706B2 (en) Low power, DC-balanced serial link transmitter
US7167527B1 (en) System and method for multi-symbol interfacing
US7038502B2 (en) LVDS driver circuit and driver circuit
US7088270B1 (en) Low power, DC-balanced serial link
JP3948864B2 (ja) レシーバ、トランシーバ回路および信号伝送システム
JP4685813B2 (ja) レシーバ
CN113852367A (zh) 用于消除共模偏移和串扰的接收器
US7816949B2 (en) Signal transmission circuit and signal transmission system using the same
EP1410588B1 (en) Communication system, multilevel signal and mulitlevel signal driver using equalization or crosstalk cancellation
JPH11345054A (ja) 信号伝送用ドライバ回路
JP2023505821A (ja) デューティサイクル補正回路とその応用
US6937664B1 (en) System and method for multi-symbol interfacing
JP3986214B2 (ja) レシーバ回路
US7826497B2 (en) Data receiving circuit that can correctly receive data, even when high-speed data transmission is performed, using small amplitude clock
Drost Architecture and design of a simultaneously bidirectional single-ended high-speed chip-to-chip interface
EP1847033A2 (en) Communication system with low power, dc-balanced serial link
JP3955166B2 (ja) 信号伝送システム、信号伝送方法、および、トランシーバ回路
Chiu Digital Intensive Transceivers for High-Speed Serial Links
JPH11163712A (ja) 信号伝送回路
Kim et al. A 4-Gbps/pin transceiver with a multi-level simultaneous bi-directional scheme for serial link applications

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees