TW425539B - Liquid crystal display device - Google Patents

Liquid crystal display device Download PDF

Info

Publication number
TW425539B
TW425539B TW088102991A TW88102991A TW425539B TW 425539 B TW425539 B TW 425539B TW 088102991 A TW088102991 A TW 088102991A TW 88102991 A TW88102991 A TW 88102991A TW 425539 B TW425539 B TW 425539B
Authority
TW
Taiwan
Prior art keywords
voltage
circuit
input terminal
video signal
liquid crystal
Prior art date
Application number
TW088102991A
Other languages
English (en)
Inventor
Mitsuru Goto
Hiroshi Katayanagi
Yukihide Ote
Yoshiyuki Saito
Koichi Kodera
Original Assignee
Hitachi Ltd
Hitachi Device Eng
Hitachi Ulsi Sys Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Device Eng, Hitachi Ulsi Sys Co Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TW425539B publication Critical patent/TW425539B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

經濟部智慧財產局員工消費合作社印製 4 2b539 - A7 ____B7_ 五、發明説明(彳) 發明背景 本發明關於一種液晶顯示裝置,且尤其關於一種有效 地供應至可以執行多灰度顯示的液晶顯示裝置之視訊信號 線驅動器電路(汲極驅動器)的技術。 具有一活性元素(例如,薄膜電晶體)給每個像素且 轉換該活性元素之活性矩陣型式的一種液晶裝置被廣泛地 使用爲筆記型個人電腦等之顯示裝置。 在活性矩陣型式之液晶顯示裝置中,一視訊信號線電 壓(相應於顯示資料之一灰度電壓;在下文中被稱爲一灰 色刻度電壓)經由一活性元素而被供應至一像素電極,並 且因此,於個別像素間無漏話產生,而無需使用特別的驅 動方法來預防如單一矩陣型式液晶顯示裝置中之漏話而可 實現多灰度顯示。 已知有.一種活性矩陣型式之液晶顯示裝置,其爲具有 TFT型式之液晶顯示板(TFT - LCD)的一種 TFT (薄膜電晶體)型式液晶顯示模組,以其汲極驅動 器排列於液晶顯示板之頂邊上而閘極驅動器及介面電路排 列於液晶顯示板之側邊上。 在T F T型式之液晶顯示模組中,於其汲極驅動器之 中’有提供一多層灰度電壓產生電路,一灰度電壓選擇器 以依據來自多數由該多灰度電壓產生電路所產生之灰色刻 度電壓中的顯示資料來選擇一灰色刻度電_,及一放大器 電路以接收由該灰度電壓選擇器所選擇之一灰度電壓。 於此狀況下,該灰度電壓選擇器經由一位準移置電路 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁)
4 J * i 4 J * i 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(2 ) 而被供應以顯示資料之個別位元値。 此外,此一技術被描述於’例如’日本專利公開編號 H e i 9-281930( H. Isami之美國之待審申請 序號08/826973,1997年4月9日申請)。 消除放大器中之補償電壓的觀念被揭露於下列專利申 請案或專利中:日本專利公開編號Sh〇55—1702 (申請編號Sho53 - 72691,公開於198 ◦年 1月8日);Sho59 -149408 (申請編號 Sh〇59-17278,公開於 1984 年 8 月 27 日 );Hei 1-202909 (申請編號 Sh〇63 — 26572,公開於 1989 年 8 月 15 日);Hei4 一 38004 (申請編號He i 2-145827 ;公開 於1992年2月7曰);美國專利編號 4,9 0』,9 8 1 (申請編號283’ 149,公佈於 1990年2月2 ◦日);美國專利Re · 34,428 (申請編號846,442,再公佈於1993年11月 2曰):以及美國專利5,334,944 (申請編號 168,399,公佈於1994年8月2日)。 近年來,在T F T型式等之液晶顯示模組的液晶顯示 裝置中,其灰度刻度之節距數目被增加自6 4至2 5 6, 而由多層灰度刻度電壓產生電路所產生之多數灰度電壓中 之每個灰度的電壓節距(介於兩個接續的灰度電壓之間的 電壓差)變爲很小》 一補償電壓被產生於放大器電路中,藉由構成放大器 本紙張尺度適用中國國家揉準(CNS ) A4规格(210X297公釐) ^ ' (請先閱讀背面之注意事項再填寫本頁)
A7 經濟部智慧財產局員工消費合作杜印製 425539 B7 五、發明説明(3 ) 電路之活性元素的性質之變化*而當補償電壓產生於放大 器電路中時,一誤差被引發於來自放大器電路之一輸出電 壓中且來自放大器電路之輸出電壓變爲不同於一特定灰度 之一電壓。 因此,有出現一問題,其中黑或白色垂直線被產生於 液晶顯示板(TFT-LCD)中所顯示之一顯示螢幕上 ,而且顯示品質顯著地惡化。 T F T型式等之液晶顯示模組的液晶顯示裝置具有朝 向較大螢幕尺寸與較高顯示解析度(較多數目像素)之液 晶顯示板(TFT - L CD)發展的傾向,也有一種減少 邊界區域之需求以致其除了液晶顯示板顯示區域以外之區 域被製成儘可能地小來消除無用的區域並達到當作顯示裝 置之美觀品質。 此外二安裝於灰度電壓選擇器之第一階上的位準移置 電路被建構以具有一高壓擊穿電容介於其源極與汲極之間 的電晶體》 然而,當具有高壓額定値之電晶體被使用爲位準移置 電路之電晶體時,有出現一問題,其中構成汲極驅動器之 半導體積體電路(I C晶片)中的位準移置電路之一區域 變得很大’其構成汲極驅動器之半導體積體電路的晶片尺 寸變得很大,故其晶片之單位成本無法降低而邊界區域之 減少無法達成。 此外,傳統上,在一液晶顯示裝置之中,已被需求一 較高解析度之液晶顯示板,其液晶顯示板之解析度已從 本紙張尺度遙用中國國家捸準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填氣本頁)
-6- 經濟部智慧財產局員工消費合作社印製 425539 A7 B7 五、發明説明(4 ) V G A (視訊圖形陣列)顯示模式之6 4 Ο X 4 8 0像素 被放大至SVGA (超級VGA)顯示模式之80〇x 6 0 0像素。近年來,於一液晶顯示裝置中,依據對於較 大螢幕尺寸之液晶顯示板的需求,其液晶顯示板之解析度 已被求要爲進一步更高解析度之XGA (延伸視訊圖形陣 列)顯示模式的1024X768像素,SXGA (超延 伸視訊圖形陣列)顯示模式的1 2 8 0 X 1 0 2 4像素或 U X G A (極延伸視訊圖形陣列)顯示模式的1 6 0 0 X 1 2 0 0像素。 依據液晶板之此一較高解析度,則顯示控制電路,汲 極驅動器及閘極驅動器被迫使執行高速之操作,而尤其, 已經有需求一種用以鎖定從顯示控制電路輸出至汲極驅動 器之顯示資料(C L 2 )之時鐘及顯示資料之操作頻率的 高速操作' 因此,出現一個問題,其中時序邊緣被減少於當顯示 資料被鎖定在構成汲極驅動器之半導體積體電路內部時。 發明槪要 本發明已被執行以解決上述之傳統科技的問題,並且 本發明之一目標是提供一種可以改良液晶顯示元件上所顯 示之顯示螢幕的顯示品質,藉由避免因一補償電壓所引發 之黑色或白色垂直線產生於液晶顯示裝置中之視訊信號線 驅動器電路的一個放大器中之液晶顯不兀件的顯不蛮幕中 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐〉 (請先閲讀背面之注意事項再填寫本頁)
經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(5 ) 本發明之另一目標是提供一種可以減少構成視訊信號 線驅動器電路之一半導體積體電路的晶片尺寸之技術,藉 由使用液晶顯示裝置中之視訊信號線驅動器電路的位準移 置電路中之較低源極-汲極電壓額定値的電晶體。 本發明之另一目標是提供一種可以確認一時序邊緣之 技術,在當顯示資料被鎖定於構成視訊信號線驅動器電路 之一半導體積體電路內時,即使執行高速時鐘操作於液晶 顯示裝置中之鎖定顯示資料以及顯示資料之一操作頻率。 本發明之上述目標及新穎特徵將因說明書中之解釋及 附圖而變得明白。 依據本發明之一實施例,有提供一種液晶顯示裝置, 其包括具有多數像素之一液晶顯示元素,其每個像素被操 用以被供應以依據經由多數視訊信號線的相應之一條線的 視訊信號^;壓,以及一視訊信號線驅動器電路以供應視訊 信號電壓至每個多數視訊信號線,該視訊信號線驅動器電 路包含:多數差動放大器,其每個具有一對第一輸入終端 與第二輸入終端且放大所輸入之一視訊信號,並供應放大 之視訊信號至多數視訊信號線中之對應的一線;多數對之 反相輸入終端與非反相輸入終端,其每對相應於多數差動 放大器之每個,該多數差動放大器每個均具有一轉換電路 以轉換於每一狀態與第二狀態之間,該第一狀態爲其第一 輸入終端被耦合至反相輸入終端且第二輸入終端被耦合至 非反相輸入終端的一種狀態,而第二狀態爲其第一輸入終 端被耦合至非反相輸入終端且第二輸入終端被耦合至反相 本紙張尺度適用中國固家揉準(CNS ) A4规格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
8
經濟部智慧財產局員工消費合作社印製 五、發明説明(6 ) 輸入終端的一種狀態:以及一轉換控制電路以提供一轉換 控制信號至轉換電路以致某介於第一狀態與第二狀態之間 的轉換被執行於—特定的週期。 圖示簡單說明 於伴隨之圖形中,其中類似之參考數目標出所有圖形 中之類似的元件,而其中: 圖1爲顯示依據本發明之實施例1的T F T型液晶顯 示模組之圖解結構的一個方塊圖; 圖2爲顯示圖1中所顯示之液晶板的一個範例之相等 電路圖; 圖3爲顯示圖1中所顯示之液晶板的另一範例之相等 電路圖; 圖4_A,4 B顯示圖形以解釋從一汲極驅動器輸出至 一汲極信號線(D )之一液晶驅動電壓的極性在當一點轉 換驅動方法被使用爲一種驅動液晶顯示模組之方法時,其 中圖4A顯示奇數框之範例而圖4B顯示偶數框之範例; 圖5爲顯示圖1中所顯示之一汲極驅動器範例的圖解 結構之一方塊圖; 圖6爲用以解釋圖5中所顯示之汲極驅動器結構的一 .個方塊圖,主要爲輸出電路之結構; 圖7爲顯示圖6中所顯示之一轉換電路(2 )之電路 結構的一個電路圖: 圖8爲顯示使用於圖6中所顯示之一高壓放大器電路 本紙張尺度適用中國國家棣準(CNS ) A4規格(210X297公釐) (請先聞讀背面之注意事項再填寫本頁)
425539 A7 B7_ 五、發明説明(7 ) 及一低壓放大器電路的電壓追隨器電路之一電路圖; (請先閲讀背面之注意事項再填寫本頁) 圖9爲顯示使用於圖6中所顯示之低壓放大器電路而 構成一操作放大器之一差動放大器範例的一個電路圖; 圖10爲顯示使用於圖6中所顯示之高壓放大器電路 而構成一操作放大器之一差動放大器範例的一個電路圖: 圖11爲顯示考慮一補償電壓(V off)之操作放 大器的一個相等電路之一圖形; 圖1 2爲一個圖以解釋被供應至一汲極信號線(D ) 之一液晶驅動電壓,在當有補償電壓(Vo f f )或當無 補償電壓(Voff)時: 圖1 3A,1 3 B是圖形以解釋其由於補償電壓( V ο ί ί )而被引發於液晶顯示板中之垂直線的原因,其 中圖1 3 Α顯示垂直線被引發於其中之一狀況而圖1 3 Β 顯示它們未被引發於其中之一狀況; 圖14爲顯示依據實施例1的低壓放大器電路之電路 結構的電路圖; 經濟部智慧財產局員工消費合作社印製 圖15爲顯示依據實施例1之高壓放大器電路的電路 結構之一電路圖: 圖1 6 A爲顯示電路結構之一電路圖,當一控制信號 (A )是在依據實施例1之低壓放大器電路中的Η位準上 時,而圖1 6 Β爲顯示由操作放大器之一符號所表示的電 路之一圖形; 圖1 7 Α爲顯示電路結構之一電路圖,當一控制信號 (B )是在依據實施例1之低壓放大器電路中的Η位準上 本紙张尺度適用中國固家揉準(CNS ) Α4規格(210Χ297公釐> _ 1〇: 425539 B7 經濟部智慧財產局貝工消費合作杜印製 五 、發明説明 (8 ) 1 I 時 而 圖 1 7 B顯示操作放大器之- -符號的電路: 1 1 I 圖 1 8 爲顯示 依據 實施 例1之 -汲 極驅動 器 的 輸 出 級 1 1 I 之 結 構 的 圖 形; 1 I 請 1 I 圖 1 9 爲顯示 時序 圖以 解釋依 捸實 施例 1 之 汲 極 驅 動 先 閲 1 I 讀 1 器 的 操 作 » 背 1 I fBFt [flfl 2 0 爲一圖 形以 解釋 爲何因 補償 電壓 ( V 0 f f ) 之 注 畫 1 1 I 所 引 發 於 —r 液晶顯 示板 中的 水平線依實 施例 1 而被 變 得 不 事 項 直 1 1 顯 眼 丹 填 寫 本 1 I - 圖 2 1 爲一圖 形以 解釋 爲何由 補償 電壓 ( V 0 -1- f ) 頁 1 1 所 引 發 於 一 液晶顯 示板 中的 水平線依實 施例 1 而 被 變 得 不 1 I 顯 眼 \ 1 1 圖 2 2 爲一圖 形以 解釋 爲何由 補償 電壓 ( V 0 f f ) 1 訂 所 引 發 於 一 液晶顯 示板 中的 水平線 依實 施例 1 而 被 變 得 不 1 1 顯 眼 、 1 I 圖 2 3 爲顯示 依據 實施例1之 汲極 驅動 器 中 的 控 制 電. I I 路 之 基 本 電 路結構的一個方塊圖; 1 .卜 圖 2 4 爲顯不 圖2 3中 所顯示 之一 控制 信 號 產 生 電 路 1 1 的 電 路結 構 之一電』 洛圖 1 ! 圖 2 5 顯示時 序圖 以解 釋圖2 4中 所顯 示 之控制信 號 1 I 產 生 電 路之操作: 1 I 圖 2 6 爲顯示 圖2 3中 所顯示 之一 畫面 識 別 信 號 產 生 I 1 電 路的 電 路結構之- 一電路圖 * 1 1 圖 2 7 A,2 7 B 顯示 時序圖 以解釋圖 2 6 中 所 顯 示 1 1 之 畫 面 辨. 識 信號產 生電 路的 操作, 其中 圖2 7 A 解 釋 由 — 1 1 1 本紙張尺度逋用中國國家標準(CNS ) A4規格(210X297公釐.).1 _ 533 Λ 2〇 Α7 Β7 經濟部智慧財產局員工消費合作社印製 五 、發明説明( 9 ) 1 1 畫 面 開 始脈衝 所 輸出 之一 F L Μ N 的產 生而 1 rai 圖 2 7 Β 解 釋 1 I 由 —. 進 入畫面 開 始脈 衝所輸出之] F ] 。Μ N的產生: 1 I 圖 2 8顯 示 時序 圖以解釋 依 據 實施 例1 之 — 控 制 電 路 V 請 1 1 I 之 操 作 1 先 閱 讀 1 1 圖 2 9爲 顯 示圖 2 8中所 顯 示 之一 時鐘 產 生 電 路 之 背 I I 之 1 I 範 例的 電路圖 1 注 1 1 1 圖 3 0爲 顯 示用 以構成依 據 實 施例 1之 汲 極 驅 動 器 之 項 再 1 填 1 半 導 體積體 電 路中 的個別部 分 排 列之 基本 部 分 的 輪 廓 圖 1 \ Vw-· 1 t 圖 3 1爲 顯 示一 傳統位準 移 置 電路 之電 路 結 構 的 電 路 1 1 1 圖 1 1 圖 3 2爲 顯 示依 據實施例 1 之 一位 準移 置 電 路 的 電 路 訂 | 結 構 之 一電路 圖 > 1 | 圖 3 、爲 顯 示圖 3 2中所 顯 示 之個 別部 分 的 電 壓 波形 _ 1 1 的 圖 > 1 1 圖 3 4 A 3 4 B爲圖形 以 解 釋由 構成依 實 施 例 1 之 汲 極 驅 動器之 半導 體積體電 路 中 之位 準移 置 電 路 所 佔 據 1 1 之 — 區 域,其 中 圖3 4 A解釋傳統的位準移置電路而 •圖 1 1 3 4 B 解釋依 據 實施 例1之位準移置電路: 1 I 圖 3 5爲 顯 示圖 3 2中所 顯 示 之Ρ Μ 0 S ( P 通 道 金 1 1 氧 半 導 體)電 晶 體( P S A 1 P S A 3 ) 及 N Μ 0 S ( ί 1 N 通 道 金氧半 導 體) 電晶體( N S A 1 ,Ν S A 3 ) 之 斷 1 I 面結 構 的構本部分之 一斷面圖 ♦ t 1 1 1 圖 3.6爲 顯 示依 據實施例 1 之 汲極 驅動 器 中 之 高 壓 1 1 1 本紙張尺度適用中國國家揉车(CNS ) Μ現格(210X297公釐} -12- A7 B7 經 部 智 慧 財 產 局 消 費 合 作 杜 印 製 五 、發明説明(10) 1 1 解 碼 器 電 路及 一低壓解碼 器電路的電路結構之- -電路圖; I 圖 3 7爲 顯示依據實 施例2之一汲極驅動 器 中 之 — 高 J 壓 解 碼 器 電路 的一個範例' 電路結構之一電路圖; 請 1 1 圖 先 1 3 8 A ,3 8 B, 38C,38D 及 3 8 E 屍r 圖 形 閲 讀 1 以 解 釋 圖 3 7 中所顯示之 一副屬灰度電壓產生 雷 路 的 操 作 背 面 之 1 I > 其 中 圖 3 8 B,3 8 C ,38D 及 38E 顯 示 依 據 顯 示 注 意 1 事 1 資 料 之 較 低階 兩位元的副j 屬灰度電壓產生電路之結構: 項 再 4 1 圖 3 9爲 顯示依據實 施例2之汲極驅動器 的 輸 出 級 結 寫、 本 I 構之 圖 形; S 1 1 I 圖 4 0爲 顯示依據實 施例2之汲極驅動器 中 之 — 高 壓 1 1 解 碼 器 電 路的 其他範例之- 一電路結構的電路圖; i 1 Fat 圖 4 1爲 顯示依據實 施例2之汲極驅動器 中 之 一 低 壓 訂 1 解 碼 器 電 路的 其他範例之- 一電路結構的電路圖; 1 I 圖 4、 』.爲 顯示使用於 圖4 0中所顯不之闻 壓 解 碼 器 電 - \ 1 I 路 或 圖 4 1中 所顯示之低 壓解碼器電路的副屬 灰度 電 壓 產 1 1 生 電 路 範 例之 一圖形: 身 ΓΒ1 圖 4 3爲 顯示依據實 施例3之汲極驅動器 的 輸 出 級 1 I 構之 *** 圖 形; 1 I 圖 4 4爲 顯示在圖4 3中所顯示的高壓或低 壓 放 大 器 1 ί I 電 路 之 — 以及 被連接至其 一輸入級之一轉換電 容 的 —* 個 圖 1 形 1 ran 圖 4 5爲 顯示依據實 施例4之一汲極驅動 器 的 輸 出 級 I | 結 構 之 — 圖形 * * 1 I 圖 4 6爲 顯示依據實 施例5之一汲極驅動 器 的 輸 出 級 1 1 1 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) -13- A7 B7 ^25539 五、發明説明(11 ) 結構之一圖形; 圖4 7爲一方塊圖以解釋依據實施例5而著重於輸出 電路之結構的汲極驅動器結構; 圖4 8爲顯示使用於圖4 7之一放大器電路中的差動 放大器範例之一電路結構的一個電路圖: 圖4 9爲一方塊圖以解釋依據實施例6而著重於輸出 電路之結構的汲極驅動器1 3 0之結構; 圖5 0爲顯示圖4 9中所顯示之一事先鎖定電路 1 6 0的電路結構之一圖形: 圖5 1爲一圖形以解釋匯流排線(1 6 1 a, 1 6 1 b)上之顯示資料以及一時鐘(CL2)之一操作 頻Φ, 圖5 2爲一方塊圖來解釋以輸出電路之結構爲中心之 —汲極驅身器結構,當顯示資料被鎖定於時鐘C L 2之正 向傳輸及負向傳輸上時,其中只有一匯流排線之一路徑被 提供於汲極驅動器中: 圖5 3爲一圖形以解釋圖5 2中所顯示之匯流排線上 的顯示資料以及時鐘C L 2之一操作頻率; 圖5 4爲顯示構成由圖5 2所顯示之汲極驅動器的半 導體積體電路中之匯流排線的輪廓圖;以及 圖5 5爲顯示一平面中轉換型式液晶板之一相等電路 的圖形。 主要元件對照表 本紙張尺度適用中國固家樣準(CNS ) A4規格(210X297公釐) (請先W讀背面之注意事項再填寫本頁)
.1T 經濟部智慧財走局員工消費合作社印製 -14- 4 k; b 5 3 9 ", A7 B7 五、發明説明(12 ) 1 0 :液晶顯示板 2 0 : Ρ型半導體基底 (請先閱讀背面之注意事項再填寫本頁) 2 1 : η井區域 2 2 : Ρ井區域 2 4 b : η型半導體區域 25a ,25b,25c : ρ型半導體區域 26a,26b,27a,27b:閘極電極 1 Ο 0 :介面電路 1 1 0 :顯示控制電路 120:電力供應電路 1 2 1 :正極電壓產生電路 1 2 2 :負極電壓產生電路 123:共同電極電壓產生電路 1 2 閘極電極電壓產'生電路 1 3 0 :汲極驅動器 131,132,134,141,142:信號線 1 3 3 :匯流排線 經濟部智慧財產局具工消f合作社印製 1 4 0 :閘極驅動器 1 5 1 a :正極灰度電壓產生電路 151b :負極灰度電壓產生電路 1 5 2 :控制電路 153:偏移記錄器電路 154:輸入記錄器電路 155:儲存記錄器電路 本紙張尺度適用中國国家標準(CNS ) A4規格(2I0X297公釐) -15- 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(13 ) 156:位準偏移電路 1 5 7 :輸出電路 1 5 8 a ,1 5 8 b :電壓匯流排線 1 6 0 :事先鎖定電路 1 6 1 a ,1 6 1 b :匯流排線 2 6 1 :解碼器部分 2 6 2 :開關電路(1 ) 2 6 3 :放大器對 2 6 4 :開關電路(2 ) 265:資料鎖定電路 266 :開關電路(3) 2 7 1 :高壓放大器電路 272:低壓放大器電路 2 7 J3:單一放大器電路 2 7 8 :高壓解碼器電路 2 7 9 :低壓解碼器電.路 3 0 1 :解碼器電路 3 0 2 :多工器 3 0 3 :副灰度電壓產生電路 3 1 1 :第一解碼器 3 1 2 :第二解碼器 4 0 0 :控制信號產生電路 40 1 : P0RN信號產生電路 4 0 2 :電壓分離電路 本紙張尺度速用中國國家標準(CNS ) A4規格(210X297公釐) -16- (請先閱讀背面之注意事項再填寫本頁)
經濟部智慧財產局員工消貧合作钍印製 4 255 3 9 a? _B7_五、發明説明(14 ) 403:反相器電路 4 1 0 :畫面辨識信號產生電路 4 3 0 :偏移時鐘產生電路 4 4 0 :脈衝產生電路 450:時鐘產生電路 較佳實施例之詳細說明 本發明之實施例的說明將參考圖例而被提供。 更明確地,所有用以解釋本發明之實施例的圖形中’ 具有相同功用之部分被附加以相同之注解且其重複之解釋 將被省略。 實施例1 圖1!顯示依據本發明之實施例1的一種TFT型液 晶顯示模組之槪略構造之一方塊圖。 於一液晶顯示模組中(L CM),汲極驅動器130 被排列於一液晶顯示板(TFT — LCD) 10之上側上 ,此外,閘極驅動器1 4 0及一介面電路1 0 0被排列於 液晶顯示板1 0之側邊上。 該介面電路1 0 0被安裝至一介面板,此外,汲極驅 動器1 3 0及閘極驅動器1 4 0也個別被安裝至特別的 TCPs (磁帶載體包裝),或直接於液晶顯示板上。 圖2爲顯示液晶顯示板1〇之一範例的一個相等電路 之圖形,如圖2中所顯示,液晶顯示板1 0被提供以多數 本紙張尺度適用申國國家標準(CNS ) A4规格(210X297公釐) -17- 4 2 5 5 3 9 A7 B7 五、發明説明(15 ) 排列於一矩陣中之像素。 每個像素被排列於一區域中,該區域被與兩條汲極信 號線交錯之兩條鄰接汲極信號線(D )及兩條鄰接閘極信 號線(G )所圍繞。每個像素被提供以兩個薄膜電晶體( TFT1,TFT2),而每個像素之該薄膜電晶體( TFT1 ,TFT2)的源電極被連接至一像素電極( I T 0 1 )。一液晶層被提供於像素電極(IT01)與 一共同電極(I TO 2 )之間,而因此該液晶層之靜電電 容(CLL)被相等地連接於像素電極(I TO 1 )與共 同電極(I T 0 2 )之間。 此外,額外的電容(CADD )被連接於薄膜電晶體 (TFT1 ,TFT2)的源電極與先前的一條閘極信號 線(G )之間。 圖顯示圖1中所顯示之液晶顯示板1 0的另一範 例之一相等電路的圖形。 雖然,在圖2所顯示之範例中,額外的電容( CADD)被形成介於先前一條閘極信號線(G)與源電 極之間,但在圖3所顯示之範例的相等電路中,一保持電 容(L STG)被形成介於一共同信號線(COM)與源 電極之間,其爲它們的一項差異。 雖然本發明被應用於圖2及圖3之兩種型式’但於前 —型式中,其閘極信號線(G )之先前級之一脈衝被經由 額外的電容(CADD)而引入至像素電極(I TO 1 ) ’於後一系統中,該脈衝未被引入至像素電極’而因此, 本紙張尺度適用中國國家標準(CNS ) A4规格(2丨0X297公釐) {請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作钍印製 -18- 4 255 3 9 經濟部智慧財產局員工消费合作社印製 A8 B8 C8 D8六、申請專利範辑 可達成更優異之顯示。 圖2及圖3顯示一垂直場型液晶顯示板之相等電路, 其中一電場被施加於其液晶層的厚度方向上,如同於,例 如,扭絞向列型液晶顯示板中,而在圖2及圖3中,注解 AR指示一顯示區域。 在圖2及圖3所顯示之液晶顯示板1 0中,每個排列 於縱列方向上之薄膜電晶體(T F T )的汲極電極被個別 連接至汲極信號線(D ),而其個別之汲極信號線(D ) 被連接至汲極驅動器1 3 0以供應灰度電壓至縱列方向上 之個別像素的液晶。 此外,在排列於一橫排方向上之每個像素之薄膜電晶 體(TFT)的閘電極被個別連接至閘極信號線(G), 而其個別之閘極信號線(G)被連接至閘極驅動器1 4 0 以供應掃驅動電壓(正偏壓電壓或負偏壓電壓)至橫排 方向上之每個像素之薄膜電晶體(TFT)的閘電極,於 —水平掃描時間中。 圖1中所顯示之介面電路1 0 0被構成以一顯示控制 電路1 1 0及一電源供應電路1 2 0。 顯示控制電路1 1 0被構成以一片半導體積體電路( L S I )來控制並驅動汲極信號線1 3 0及閘極驅動器 1 4 0 ’根據一時鐘信號,一顯示時序信號,一水平/垂 直掃描同步信號’等等,以及傳送自一主電腦側之顯示的 資料(R,G,B)之個別顯示控制信號β 當一顯示時序信號被輸入時,顯示控制電路1 1 〇決 (請先W讀背面之注意事項再填寫本I) 4. Λ 本纸*尺度適用中國國家揉準(CNS ) Α4規格(210X297公釐) -19- 4 255 3 A7 B7 五、發明説明(17 ) 定它爲顯示之開始並輸出一開始脈衝(一顯示資料輸入之 一開始信號)至第一汲極驅動器1 3 0,經由一信號線 1 3 5。顯示控制電路1 1 〇輸出一列顯示資料至多數汲 極驅動器1 3 0,經由顯示資料之一匯流排線1 3 3。 於此'Ir況中’顯不控制電路1 1 〇輸出一顯示資料鎖 定時鐘(C L 2 )(於下文中只被稱爲一時鐘C L 2 ), 其爲一顯示控制信號以鎖定顯示資料至每個汲極驅動器 1 3 0之一資料鎖定電路,經由一信號線i 3 1 ^ 由主電腦所供應之6位元顯示資料被傳送於一像素單 元’其包含用於紅(R) ’綠(G)及藍(B)三色副像 素之一組三個的顯示資料,個別於每個時間之單元週期。 於第一汲極驅動器1 3 0上之資料鎗定電路的鎖定操 作由輸入至其之開始脈衝所控制。 當第二汲極驅動器1 3 0上之資料鎖定電路的鎖定操 作已被完成時,一開始脈衝從第一汲極驅動器1 3 0被輸 入至第二汲極驅動器1 3 0,且第二汲極驅動器之資料鎖 定電路的鎖定操作被控制。 於下文中,同樣地,每個汲極驅動器1 3 0中之資料 鎖定電路的鎖定操作被成功地寫入至資料鎖定電路。 當顯示時序信號之輸入已完成或一預定之恆定的時間 週期已經過,在顯示時序信號之輸入被執行之後時,顯示 控制電路1 1 0便決定其相應於一水平掃描線之資料輸入 已被完成。而接著,顯示控制電路11 0經由一信號線 1 3 2來輸出一時鐘(CL 1 )至個別的汲極驅動器 本紙張尺度適用中國國家榡準(CNS > A4規格(210X297公釐} -----------赛— (請先閲讀背面之注意Ϋ項再填寫本頁)
•1T 經濟部智慧財產局員工消費合作社印製 -20- 經濟部智慧財產局員工消費合作社印製 4 2 55 3 9 A7 A 7 _*__B7_ 五、發明説明(18 ) 1 3 0以控制一輸出時序(於下文中只被稱爲時鐘C L 1 ),其爲一顯示控制信號以輸出儲存於個別汲極驅動器 1 3 0之資料鎖定電路中的顯示資料至液晶顯示板1 0之 汲極信號線(D )。 _ 當第一顯示時序被輸入於接收垂直掃描同步信號之輸 入之後時,顯示控制電路1 1 0便決定其是用於顯示第一 線且輸出一畫面開始信號至閘極驅動器1 4 0 *經由一信 號線1 4 2。 接著,顯示控制電路110輸出一時鐘(CL3), 其爲具有一水平掃描時間之週期的偏移時鐘,至閘極驅動 器1 4 0,經由一信號線1 4 1以成功地施加一正偏壓電 壓於液晶顯示板10之個別閘極信號線(G),以水平掃 描時間之一週期。 因此二連接至液晶顯示板1 0之個閘極信號線(G ) 的多數薄膜電晶體(TFT)變爲導通一段時間以執行一 水平掃描。 藉由上述之操作,一圖形影像被顯示於液晶顯不板 1 0上。 圖1中所顯示之電源供應電路1 2 0被建構以一正極 電壓產生電路1 2 1 ,一負極電壓產生電路1 2 2,一共 同電極(相反電極)電壓產生電路1 2 3及一閘電極電壓 產生電路1 2 4。 兩個正極電壓產生電路121與負極電壓產生電路 1 2 2被建構以一串連電阻電壓分配器。正極電壓產生電 本k張尺度通用中國國家標準(CNS〉A4规格(210X297公釐) Γ! " " (請先閲讀背面之注意事項再填寫本頁)
425539 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(19 ) 路12 1輸出五個正極灰度產考電壓(V” 0直至V” 4 )而負極電壓產生電路1 2 2輸出五個負極灰度參考電壓 (V” 5直至V” 9)。正極灰度參考電壓(V” 〇至 V” 4)及負極灰度參考電壓(V” 5直至V” 9)被供 應至每個汲極驅動器1 3 0。 •此外,個別的汲極驅動器1 3 0被供應以來自顯示控 制電路1 1 0之AC驅動的控制信號(AC驅動時序信號 Μ ),經由一信號線1 3 4。 共同電極電壓產生電路1 2 3產生被供應至共同電極 (I Τ02 )之一驅動電壓,而閘極電極電壓產生電路 1 2 4產生被供應至薄膜電晶體(TFT)的閘極電極之 一驅動電壓(正偏壓電壓及負偏壓電壓)。 通常,當一液晶層被供應以相同電壓(直流電壓)一 段長時間身,液晶分子之傾斜被逐漸固定,結果,影像保 留被引發而液晶層之生命被縮短。 爲了避免地狀況,在TFT型液晶顯示模組中,施加 跨過液晶層之電壓的極性被週期性地反轉,即,供應至像 素電極之電壓被交替自正至負,相關於週期性地供應至共 同電極電壓之電壓。 作爲用以供應交流電壓至液晶層之驅動方法,已知有 兩種方法:一種固定的共同電極電壓方法及一共同電極電 壓轉換方法。共同電極電壓轉換方法爲週期地轉換被供應 至一共同電極及一像素電極之兩個電壓之電極的一種方法 。此外,固定的共同電極電壓方法爲一種方法,其使得被 (請先閲讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家樣準(CNS ) A4規格(210X297公釐) -22- 經濟部智慧財產局員工消費合作社印製 4 * : O h 3 9 *' Α7 Β7五、發明説明(20 ) 供應至像素電極之電壓週期性地交替變爲正與負。 雖然固定的共同電極電壓方法具有一缺點,其中供應 至像素電極(I TO 1 )之電壓的振幅變爲其共同電極電 壓轉換方法中的兩倍,而因此低壓額定値驅動器無法被使 用,除非發展出一種低臨界電壓液晶材料。也可以使用一 種點轉換驅動方法或一種每第N條線轉換方法,其爲優良 的方法,鑑於低能量損耗及顯示品質。 於本實施例之液晶顯示模組中,點轉換驅動方法被使 用爲其一種驅動方法。 圖4A及4 B爲圖形以解釋從汲極驅動器1 3 ◦輸出 及汲極驅動器(D )之液晶驅動電壓的極性(即,供應至 像素電極(I TO 1 )之液晶驅動電壓(參考圖2及圖3 ),當點轉換驅動方法被使用爲一種驅動液晶顯示模組之 方法時s __ ’ 一解釋將被提供以一實例,其使用點轉換驅動方法爲 一種驅動液晶顯示模組之方法。首先,圖4A顯示奇數畫 片之範例。於奇數的水平線中,從汲極驅動器130,其 奇數汲極信號線被供應以液晶驅動電壓,其爲負相關於供 應至共同電極I T02之液晶驅動電壓VC0M (被指定 以圖4 A中之·),而偶數汲極信號線被供應以液晶驅動 電壓,其爲正相關於供應至共同電極I T02之液晶驅動 電壓VC0M (被指定以圖4A中之〇)。於偶數之水平 線中,從汲極驅動器1 3 0,其奇數汲極信號線(D)被 供應以正極液晶驅動電壓而偶數汲極信號線(D )被供應 (讀先閱讀背面之注意事項再填寫本頁)
本纸張尺度遄用中國國家標準(CNS > A4規格(210X297公釐) -23- 經濟部智慧財產局員工消費合作社印製 4 2B5 3 9 a? B7 五、發明説明(21 ) 以負極液晶驅動電壓。 接下來,圖4 B顯示偶數畫面之一範例。每條水平線 上之電壓極性被轉換自畫面至畫面,而因此’從汲極驅動 器1 3 0,其奇數汲極信號線(D)被供應以正極液晶驅 動電壓而偶數汲極信號線(D )被供應以負極液晶驅動電 壓。於偶數的水平線中’從汲極驅動器1 3 0 ’其奇數信 號線被供應以負極液晶驅動電鼯而偶數的汲極信號線(D )被供應以正極液晶驅動電壓。 藉使用點轉換驅動方法,其個別被供應至兩條鄰接汲 極信號線(D )之電壓極性爲彼此相反,而因此,流入薄 膜電晶體(TFT)之共同電極(I T02)及閘電極的 電流被鄰接之汲極信號線所取消且電源損耗可被減少。 此外,流入共同電極(I T02 )之電流是不足道的 且壓降不..貪變得很大,而因此,共同電極(I 丁 02 )之 電壓位準被穩定且顯示品質之惡化可被限制至最小値。 圖5爲一方塊圖以顯示圖1中所顯示之汲極驅動器 1 3 0的實例之一總結構。於圖形中,汲極驅動器1 3 0 被構成以半導體積體電路(LS I)之一片 於圖5中,一正極灰度電壓產生電路1 5 1 a根據五 個輸入自正電壓產生電路1 2 1 (參考圖1 )之正極灰度 參考電壓(V” 〇直至v” 4)來產生正極灰度電壓之 6 4個位準,並經由一電壓匯流排線1 5 8 a來輸出它們 至一輸出電路1 5 7 » 一負極灰度電壓產生電路151b根據五個輸入自負 本紙張尺度適用中囷國家標準(CNS ) A4規格(210X297公复) (請先閲讀背面之注意事項再填寫本頁)
-24- 4 2553 9 A7 B7 五、發明説明(22 ) 電壓產生電路12 2之負極灰度參考電壓(V” 5直至 V” 9)來產生負極灰度電壓之64個位準,並經由一電 壓匯流排線1 5 8 b來輸出它們至輸出電路1 5 7。 此外,於汲極驅動器1 3 0之一控制電路1 5 2中的 偏移登記電路1 5 3,根據輸入自顯示控制電路1 1 〇之 時鐘(C L 2 )來產生一資料輸入控制信號並將它輸出至 一輸入登記電路1 5 4。 輸入登記電路1 5 4根據輸出自偏移登記電路1 5 3 之資料輸入控制信號來鎖定每個顏色6位元之顯示資料, 該偏移登記電路1 5 3與輸入自顯示控制電路1 1 〇之時 鐘(c L 2 )同步。 一儲存登記電路1 5 5依據輸入自顯示控制電路 1 1 0之時鐘(CL 1 )來鎖定輸入登記電路15 4中之 顯示資料_。 ' ' 輸入至儲存登記電路1 5 5之顯示資料接著經由一位 準偏移電路1 5 6而被輸入至輸出電路1 5 7。 輸出電路1 5 7依據來自正極灰度電壓之6 4個位準 或負極灰度電壓之6 4個位準中的顯示資料來選擇一個灰 度電壓(6 4個灰度位準中之一灰度電壓),並將它輸出 至每條汲極信號線(D)。 圖6爲一方塊圖以解釋圖5中所顯示之汲極驅動器 1 3 0之結構而著重於輸出電路1 5 7之結構。 於圖6中,參考數目15 3指定圖5中所顯示之控制電 路1 5 2中的偏移登記電路,參考數目1 5 6指定圖5中 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X 297公釐) (請先閲讀背面之注意事項再填寫本頁) τ 經濟部智慧財產局員工消費合作社印製 25 4 2553 9 B7 經濟部智慧財產局員工消贲合作社印製 五、 發明説明 (23 ) 1 1 所 顯 示 之 位 準 偏 移 電路, 一 資 料 鎖 定 電 路 2 6 5 代 表 圖 5 1 1 中 所 顯 示 之 輸 入 登 記電路 1 5 4 及 儲 存 登 記 電 路 1 5 5 〇 1 1 而 圖 5 中 所 顯 示 之 輸出電 路 1 5 7 被 建 構 以 一 解 碼 器 部 分 S· 請 1 1 | ( 灰度 電 壓 選 擇 電 路)2 6 1 7 放 大 器 對 2 6 3 及 — 轉 換 先 閲 讀 1 1 電 路 ( 2 ) 2 6 4 以轉換; 來 自放大器對2 6 3之輸出。 背 面 之 1 1 於 此 例 中 一 轉換電 路 ( 1 ) 2 6 2 與 轉 換 電 路 ( 2 注 意 1 I 事 1 ) 2 6 4 根 據 用 於 A C驅 動 ( Μ ) 之 一 控 制 信 號 而 被 控 制 項 再 ! 填 1 0 % 1 標 示 Y 1 Y 2,Y 3 Υ 4 Y 5 及 Y 6 個 別 指 疋 1 I 第 〇 — 9 第 二 > 第 二 ,第四 y 第 五 及 第 六 汲 極 信 號 線 ( D ) 1 i 1 於 圖 6 所 顯 示 之汲極 驅 動 器 1 3 0 中 轉 換 電 路 ( 1 1 訂 1 ) 2 6 2 轉 換 資 料 輸入控制 信 號 以 致 其 用 以 顯 示 相 同 色 1 1 I 彩 之 兩 條- 個 別 鄰 接汲極 線 的 兩 個 信 號 之 一 被 輸 入 至 預 定 1 1 1 的 一 對 A/K 鎖 定 電 路 2 6 5之 —* ( 更 明 確 地 在 圖 5 所 顯 示 之 1 1 輸 入 記 錄 器 1 5 4 中), 而 兩 個 信 Μ 之 另 一 個 被 輸 入 至 另 .泉 一 鎖 定 電 路 2 6 5 ,且接 著 兩 個 信 之 — 被 輸 入 至 另 — m 1 1 定 電 路 2 6 5 而兩個信號之另- -個被輸入至鎖定電路 J 1 | 2 6 5 之 —* 1 1 解 碼 器 部 分 2 6 1被 建 構 以 一 高 壓 解 碼 器 電 路 2 7 8 i 1 來 選 擇 —- 正 極 灰 度 電壓, 其 依 據 輸 出 白 每 個 資 料 鎖 定 電 路 1 2 •6 5 之 顯 示 資 料 (更明 確 地 rm 圖 5 中 所 顯 示 之 儲 存 記 錄 1 I 器 ) 從 輸 出 白 灰 度電壓 產 生 電 路 1 5 1 a 之 正 極 灰 度 電 1 1 I 壓 的 6 4 個 位 準 之 中,經 由 電 壓 Up 瞧 流 排 線 1 5 8 S 以 及 一 1 1 1 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 4 2553 9 ; 五、發明説明(24 ) 低壓解碼器電路2 7 9來選擇一負極灰度電壓,其依據輸 出自每個資料鎖定電路2 6 5之顯示資料,從輸出自灰度 電壓產生電路1 5 1 b之負極灰度電壓的6 4個位準之中 ,經由電壓匯流排線1 5 8 b。 高壓解碼器電路2 7 8或低壓解碼器電路2 7 9被安 裝於資料鎖定電路2 6 5之一片。 放大器電路對2 6 3被建構以一高壓放大器電路 271及一低壓放大器電路272。 高壓放大器電路2 7 1被供應以由高壓解碼器電路 2 7 8所產生之一正極灰度電壓,而該高壓放大器電路 2 7 1輸出一正極灰度電壓。 低壓放大器電路2 7 2被供應以由低壓解碼器電路 2 7 9所產生之一負極灰度電壓,而該低壓放大器電路 2 7 2輸出一負極灰度電壓。、 於點轉換驅動方法中,被供應至兩個臨接汲極信號線 (D )(例如,Y 1 ,Y 4 )以個別顯示相同色彩之灰度 電壓的極性是彼此相反的。 此外,放大器對2 6 3之高壓放大器電路2 7 1與低 壓放大器電路2 7 2的排列次序爲高壓放大器電路2 7 1 —低壓放大器電路2 7 2 —高壓放大器電路2 7 1—低壓 放大器電路272。因此,藉由轉換電路(1) 262來 轉換輸入至資料鎖定電路2 6 5之資料輸入控制信號,其 個別用以顯示相同色彩而被輸入至鄰接汲極線(例如Y 1 * Y4)的兩個顯示資料之一,例如,汲極線Y1之資料 本紙張尺度逋用中國國家揉準(CNS ) A4規格(210x297公着) ---------裝— (請先W讀背面之注意事項再填寫本頁) 訂 線」 經濟部智慧財產局負工消費合作社印製 27- 4 2553 9 A7 B7 五、發明説明(25 ) 被輸入至其被連接至高壓放大器電路2 7 1之資料鎖定電 路2 6 5。同時,例如,其另一汲極線Y4之資料被輸入 至其被連接至低壓放大器電路2 7 2之資料鎖定電路 2 6 '5,以容許輸出自資料鎖定電路2 6 5之輸出電壓被 轉換以轉換電路(2 ) 2 6 4且被輸出至汲極信號線(D )·,依據兩個顯示資料或第一汲極信號線(Y 1 )與第四 汲極信號線(Y4),藉此其一正極或一負極灰度電壓可 被輸出至個別的汲極信號線(D )。 圖7爲顯示圖6中之轉換電路(2 ) 2 6 4之一轉換 電路的電路結構之一電路圖。 如圖7中所顯示,圖6中所顯示之轉換電路(2 ) 2 6 4的一個轉換電路包含連接於高壓放大器電路2 7 1 與一第N汲極信號(Yn)之間的一個PMOS電晶體( Ρ Μ 1 )_:連接於高壓放大器電路271與一第(η + 3 )汲極信號(Υ η + 3 )之間的一個Ρ Μ 0 S電晶體( ΡΜ2),連接於低壓放大器電路272與第(η + 3) 汲極信號(Υ η + 3 )之間的一個Ν Μ 0 S電晶體( ΝΜ1 )以及連接於低壓放大器電路2 7 2與第Ν汲極信 號(Yn)之間的一個NMOS電晶體(ΝΜ2) » PMO S電晶體(PM1 )之閘電極被供應以來自由 —反相器(I NV)所轉換之一NOR電路(NOR 1 ) 的一個輸出,而PMO S電晶體(PM2 )之閘電極被烘 應以來自由一反相器所轉換之一 NOR電路(NOR 2 ) 的一個輸出,在已由位準偏移電路(L S )所個別位準偏 本紙法尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印焚 -28- 425539 A7 B7 五、發明説明(26 ) 經濟部智慧財產局員工消費合作社印製 移之後。 同樣的,N Μ 0 S電晶體(Ν Μ 1 )之閘電極被供應 以來自由一反相器(I NV)所轉換之一 NAND電路( NAND2)的一個輸出,而NMOS電晶體(ΝΜ2) 之閘電極被供應以來自由一相反器(I NV)所轉換之一 NAND電路(NAND 1 )的一個輸出,在已由位準偏 移電路(L S )所個別位準偏移之後。 於此例中,NAND電路(NAND 1 )及NOR電 路(NOR 1 )被供應以AC驅動(M)之控制信號,而 NAND 電路(NAND2)及 NOR 電路(N0R2 ) 被供應以A C驅動之控制信號,該A C驅動(Μ )被反相 器(INV)所轉換。此外,NAND電路(NAND1 ,NAND 2 )被供應以一輸出致能信號(ΕΝΒ )而 Ν 0 R電(N0R1 ,N0R2)被供應以由反相器( INV)所轉換之輸出致能信號(ENB)。 表 1 顯示 NAND 電路(NANDI ,NAND2) 及NOR電路(N0R1,N0R2)之一真値表,以及 個別 MOS 電晶體(PM1,PM2,NM1 ,NM2) 於其狀況下之ΟΝ/OFF狀態。 請 先 閲 面 之 注 項 再 填 本 頁 本紙張尺度適用中國國家揉率(CNS ) A4规格(210X297公釐) -29- A7 B7 I 2 5 b 3 - 五、發明説明(27 (表1 )
ENB Μ nori PM1 NAND2 NM1 NANDI PM2 N0R2 NM2 L 本 L OFF H OFF H OFF L OFF Η Η L OFF H OFF L ON H ON L H ON L ON H OFF L OFF 注意:*表示其AC驅動之控制信號(Μ)是無關的 如從表1所得知,當輸出致能信號(Ε Ν Β )於一低 位準(在下文中,L位準)時,其NAND電路( NANDI ,NAND2)變爲一高位準(在下文中,Η 位準),其NOR電路(N0R1,N0R2)被帶至L 位準,而其個別之M〇S電晶體(PM1,PM2, Ν Μ 1,、N . Μ 2 )被置於0 Γ F狀態。 在從一掃描線轉換至其先前掃描線之時刻,兩個高壓 放大器電路2 7 1及低壓放大器電路2 7 2被帶入至一不 穩定狀態。 輸出致能信號(Ε ΝΒ )被提供以避免來自個別放大 器電路之輸出被輸出至個別的汲極信號線(D )於從一水 平掃描線轉換至其接續線期間。 應注意到其,雖然於此實施例中,時鐘(CL 1 )之 —反相信號被使用爲輸出致能信號(ΕΝΒ) ,ΕΝΒ亦 可被產生於內部,藉由計數該時鐘(CL 2 )等等。 如從表1所得知,當輸出致能信號(ΕΝΒ )於Η位 本紙張尺度適用中國國家橾準(CMS ) A4规格(2I0X297公釐) (請先閲讀背面之注意Ϋ項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 -30- 經濟部智慧財產局員工消費合作社印製 4 255ί·^ at ____Β7 _ 五、發明说明(28 ) 準時,依據AC驅動(Μ)之控制信號的Η位準或L位準 ,其個別的NAND電路(NANDI ,NAND2)被 帶至Η位準或L位準,而個別的NOR電路(NOR 1 ) 被帶至Η位準或L位準。 因此,PMOS電晶體(ΡΜ1 )及NMOS電晶體 (ΝΜ1 )變爲OFF或ON,而PMOS電晶體( PM2 )及NMOS電晶體(NM2)變爲ON或OFF ,其來自高壓放大器電路2 7 1之輸出被輸出至汲極信號 線(Yn + 3) ’來自低壓放大器電路2 7 2之輸出被輸 出至汲極信號線(Υη),或者其來自高壓放大器電路 2 7 1之輸出被輸出至汲極信號線(Υ η )而來自低壓放 大器電路2 7 2之輸出被輸出至汲極信號線(Υη + 3 ) 〇 於本實施例之液晶顯示模組(LCM)中,其供應至 個別像素之液晶層的灰度電壓是在負極之0至5伏特範圍 內,而因此,0至5伏特之一負極灰度電壓被輸出自低壓 放大器電路2 7 2,而5至1 0伏特之一正極灰度電壓被 輸出自高壓放大器電路2 7 1。 於此例中,例如,當PMOS電晶體(ΡΜ1 )被轉 爲OFF而NMOS電晶體(ΝΜ2)被轉爲QN時,於 最大値之1 0V電壓被供應於PMOS電晶體(PM1 ) 的源極與汲極之間。 因此,具有介於源極與汲極間之一 1 〇伏特崩潰電壓 的高崩潰電壓MO S電晶體被使用於個別的MO S電晶體 本紙張尺度適用中國國家標準(CNS > A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
-31 - 4 255 3 9 A7 B7___. 五、發明説明(29 ) (PM1,PM2,NM1,NM2)。 請 先 閲 讀 背 之 注 意 事 項 再 本 頁 近年來,於一種T F T型式等之液晶顯示模組的液晶 顯示裝置中,其液晶顯示板1 0之一較大螢幕尺寸及一較 高顯示解析度正進步中,液晶顯示板1 〇之顯示螢幕尺寸 傾向變大,而同時灰度節距數目之增加也從6 4灰度顯示 進步至2 5 6灰度顯示。 依據其上,關於薄膜電晶體(TFT)之高速充電性 質被需求於汲極驅動器1 3 0中,而欲藉由一種只是選擇 灰度電壓並將它直接輸出至汲極信號(D )的方法來滿足 汲極驅動器1 3 0之需求變爲很困難。 因此,一種安裝放大器電路於最後級上並經由放大器 電路來輸出灰度電壓至汲極信號線(D )的方法已變爲主 流。 經濟部智慧財產局員工消費合作社印製 圖6^所顯示之高壓放大器電路2 7 1及低壓放大器 電路2 7 2爲了上述理由而被安裝,而在相關的技術結構 中,每個高壓放大器電路2 7 1及低壓放大器電路2 7 2 被建構以一電壓追隨器電路,其中一操作放大器(Ο Ρ )_ 之一反相輸入終端(-)與一輸出終端被直接連接,而其 一輸入終端被建構以其一非反相輸入終端,如圖8中所顯 示。此外,使用於低壓放大器電路2 7 2之一操作放大器 (0Ρ )被建構以一差動放大器,其被顯示於,例如,圖 9·中,而使用於高壓放大器電路2 7 1之一操作放大器( 0Ρ )被建構以一差動放大器,其被器示於,例如,圖 1 0中。 本紙張尺度適用中國國家樣準(CNS ) Α4规格(210X297公釐) -32- 經濟部智慧財產局員工消费合作社印製 4 2 5 5 3 9 A7 B7 五、發明説明(30 ) 然而,通常,上述之操作放大器(〇 p )包含補償電 壓(v 〇 f f )。 當上述操作放大器(0 P )之一基本放大器電路被建 構以差動放大器,其被顯示於,例如,圖9或圖1 0中, 其補償電壓(Vo f f )被產生,由於些微的偏差自完美 的對稱於輸入級之一對PMOS電晶體(PM5 1, PM52)或一對 NM0S 電晶體(NM61,NM62 )中,或是於一對NM0S電晶體(NM63,NM64 )或一對PM0S電晶體(PM53,PM54)中,其 構成顯示於圖9或圖10中之差動放大器的活性負載電路 〇 該完美對稱之些微偏差的起因是由於MO S電晶體之 臨界値電壓(Vth),或M0S電晶體之(閘寬度W) (閘長度上)比率(W/L >等等之中的變異,因爲製造 步驟中之一離子植入步驟或一照相平版印刷步驟中的變異 。然而,即使程序控制執行得更爲嚴謹,仍不可能取消補 償電壓(V 〇 f ί )。 假使其操作放大器(ο ρ )是一種無補償電壓(
Vo ί f )之理想的操作放大器,則輸入電壓(V i η) 變爲等於輸出電壓(Vout) ( V i n = V 〇 u t )。 此外,當操作放大器(OP)無法避免補償電壓(
Vof f)時,則輸入電壓不等於輸出電壓(Vout) 而輸出電壓(Vo u t )變爲等於輸入電壓(V i η)與 補償電壓(Vo f f )之相加(Vou t=Vi η + 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 、11 象· -33- 經濟部智慧財產局員工消費合作社印製 4 2bo 〇 u A7 _B7 五、發明説明(31 ) V o f f )。 圖1 1爲顯示顧及補償電壓(Vo f f )之操作放大 器之一等效電路的圖,而在圖1 1中,參考文字ROP指 示不引發任何補償電壓(Vo f f )之理想的操作放大器 而參考文字VOS指示用以產生等於補償電壓(Vo f f )·之一電壓値的電壓供應。 因此,在相關技術中,使用圖8中所顯示之電壓追隨 器電路爲汲極驅動器之輸出電路(圖5中所顯示之1 5 7 )的高壓放大器電路〔圖6中所顯示之2 7 1 )或低壓放 大器電路(圖6中所顯示之2 7 2 )之液晶顯示模組,電 壓追隨器電路之輸入電壓與輸出電壓彼此不一致,而從電 壓追隨器電路輸出至汲極信號線(D)之液晶驅動電壓變 爲輸入至電壓追隨器電路之灰度電壓,其被加入以操作放 大器之補j賞電壓。 … 因此,出現一問題,於習知技術液晶顯示模組中,黑 色或白色虛假信號垂直線出現於一顯示螢幕上,於是顯著 地降低顯示於液晶板中之一顯示螢幕的顯示品質。 於下文中,產生黑色或白色垂直線之原因將被提供以 詳細的解釋。 圖12爲一視圖以解釋供應至汲極信號線(D)(或 者像素電極(I TO 1 ))之液晶驅動電壓,當補償電壓 (Vo f f )出現以及當補償電壓(Vo f ί )未出現時 〇 於圖1 2所顯示之狀態Α中,其供應至汲極信號線( 本紙張尺度適用中國國家搮準(CNS ) A4#14S· ( 210X297公釐) ~ ' -34 - (請先閱讀背面之注意事項再填寫本頁)
^ ^ ^ V" 〇 ^ ^ ^ V" 〇 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(32 ) D)之一正極與一負極液晶驅動電壓被顯示在當補償電壓 (V 〇 f f )未出現時,而於此例中,像素之亮度變爲依 據灰度電壓之一特定的亮度。 此外,於圖1 2所顯示之狀態B中,有顯示一種狀況 ,'其中來自高壓放大器電路之一輸出是在一理想輸出之負 側上而來自低壓放大器電路之輸出是在一理想輸出之正側 上。於此例中,供應至像素之一驅動電壓被降低以補償電 壓(Vof f)之量,而因此,當液晶顯示板是一普通白 色型式液晶顯示板時,其像素之亮度變爲比依據一灰度電 * 壓之特定亮度更亮"此外,於圖1 2所顯示之狀態C中, 有顯示一狀況,其中來自高壓放大器電路之輸出是在理想 輸出之正側上,而來自低壓放大器電路之輸出是在理想輸 出之負側上。於此例中,供應至像素之驅動電壓變爲較高 ,以補償_電壓(Vo f f)之量,而因此,當液晶顯示板 是普通白色型式液晶顯示板時,其像素之亮度變爲比依據 灰度電壓之特定亮度更暗。 於此狀況下,假設一情形,其中在圖6所顯示之汲極 驅動器130中,其連接至汲極信號線(D) Y1及Y4 之高壓放大器電路2 7 1有一正補償電壓(V 〇 f h), 連接至汲極信號線(D) Y1及Y4之低壓放大器電路 2 7 2具有一負補償電壓(Vo f 1 ),而連接至汲極信 號線(D) Y2與Y5之高壓放大器電路27 1及低壓放 大器電路2 7 2以及連接至汲極信號線(D) Y3與Y6 之高壓放大器電路2 7 1及低壓放大器電路2 7 2則無補 (請先閲讀背面之注意事項再填寫本頁)
本紙浪尺度適用中國困家標牟(匚奶)六4現格(2丨0父297公釐) -35- 經濟部智慧財產局員工消費合作社印製 4 2 5 5 3 9 *' A7 _B7 五、發明説明(33 ) 償電壓V 〇 ί f 。此外,假設其相同的灰度電壓被供應至 Y1直至Y4之汲極信號線(D),則連接至Y1直至 Y4之汲極信號線(D)的像素亮度變爲如圖1 3A中所 顯示,而在正常白色型式之液晶顯示板中的狀況中,黑色 垂直線出現在液晶顯示板之顯示影像中。 此外,如其所容易了解,於上述之狀況下,當連接至 汲極信號線(D) Y1及Y4之高壓放大器電路271具 有負(-)補償電壓(Vo i h)而連接至汲極信號線( D) Y 1及Y4之低壓放大器電路2 7 2具有正(+ )補 償電壓(V 〇 f 1 )時,則白色垂直線出現在液晶顯示板 之顯示影像中。 於此狀況下,當連接至汲極信號線(D) Y 1及Y4 之高壓放大器電路2 7 1與低壓放大器電路2 7 2具有極 性相同且麗相同的補償電壓(V 〇 f h,V 〇 f 1 )時, 則如圖1 3 B中所顯示,於第一個畫面中,其連接至汲極 信號線(D) Y1及Y4之像素變得比依據灰度電壓之特 定亮度更暗,而於第二個畫面中,它們變得比依據灰度電 壓之特定亮度更白=因此,連接至汲極信號線(D) Y1 及Y 4之像素的特定亮度之偏差被補償於兩個畫面週期之 間隙,而因此,白色或黑色垂直線變得不顯眼在液晶顯示 板之顯示影像中。 然而,因一操作放大器之補償電壓(V 〇 f f )被隨 機產生於每個操作放大器,故其兩個操作放大器之補償電 壓(Vo f h,Vo f 1)變爲相同的狀況是很少見的, (請先閱讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家搮準(CNS ) A4规格(210X297公釐) -36- 4 2553 9 at _B7____ 五、發明説明(34 ) 而兩個操作放大器之補償電壓(ν〇 ί h,Vo f 1 )通 常不會是相同的。 以此方式,於習知技術液晶顯示模組中,已經有提出 一問題,其白色或黑色垂直線被產生於液晶顯示板之顯示 螢幕中,藉由連接至每條汲極信號線(D )之一操作放大 器電路的補償電壓(Voff)。 此外,雖然已知有一種補償取消器電路,但是補償取 消器電路使用一種轉換電容電路,而因此,有出現饋通誤 差於灰度電壓中之問題,由於電容之形成所導致之晶片尺 寸增加以及由於電容充電時間週期增加所導致之高速操作 上的限制。 圖14爲一電路圖以顯示依據本實施例之汲極驅動器 1 3 0中之低壓放大器電路2 7 2的基本電路結構,而圖 1 5爲一_g_路圖以顯示依據本實施例之汲極驅動器1 3 0 中之高壓放大器電路2 7 1的基本電路結構。 在圖1 4中所顯示之實施例的低壓放大器電路2 7 2 中,有加入轉換電晶體(ΝΑΙ ,NB1)至圖9中所顯 示之差動放大器以連接輸入級上之PMOS電晶體( PM5 1 )的閘電極(控制電極)至一正輸入終端(+ ) 或一負輸入終端,加入轉換電晶體(NA2,NB2)以 連接輸入級上之PMO S電晶體(PM5 2 )的閘電極至 正輸入終端(+ )或負輸入終端(―),加入轉換電晶體 (NA3,NB3)以連接輸出級上之NMOS電晶體的 閘電極至輸入級上之PMOS電晶體(PM5 1)的汲極 請 先 閲 背 Φ 之 注
I 貪 經濟部智慧財產局員工消費合作社印製 本紙承尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -37- 4 2 5 5 3 9 -i a7 ‘_B7__ 五、發明説明(35 ) (請先閱讀背面之注意事項再填寫本頁) 電極或輸入級上之PMOS電晶體(PM5 2 )的汲極電 極,以及加入轉換電晶體(NA4 ’NB4)以連接構成 活性負載電路之NMOS電晶體(NM6 3,NM6 4 ) 的閘電極至輸入級上之PMO S電晶體(PM5 1 )的汲 極電極或輸入級上之PMOS電晶體(PM5 2 )的汲極 電極。 在圖1 5所顯示之本實施例的高壓放大器電路2 7 1 中,類似其圖1 4中所顯示之低壓放大器電路2 7 2,被 加入至圖1 0中所顯示之差動放大器者是轉換電晶體( PA1 直至 PA4,PB1 直至 PB4)。 於此例中,轉換電晶體(NA1直到NA4,PA1 直到P A 4 )之閘電極被供應以一控制信號A,而轉換電 晶體(N B 1直到N B 4 * P B 1直到P B 4 )之閘電極 被供應以:^控制信號B。 ' 泉 經濟部智慧財產局員工消費合作社印製 在圖1 4所顯示依據本實施例之低壓放大器電路 2 7 2中,於此例中之一電路結構,其中控制信號(A) 爲Η位準而控制信號(B )爲L位準被顯示於圖1 6 A及 1 6 B中,以及於此例中之一電路結構,其中控制信號( A)爲L位準而控制信號(B )爲Η位準被顯示於圖 1 7 Α 及 1 7 Β 中。 此外,圖1 6 B及圖1 7 B顯示電路構成,當圖 1‘6 A及圖1 7 A中所顯示之放大器電路藉使用一般操作 放_大器符號而被表示時β 如從圖16Α及16Β與圖17Α及17Β中所可以 本紙張尺度適用中國國家樣準(CNS ) Α4规格(210X297公釐) -38- 4 2 5 5 3 9 - A7 B7 五、發明説明(36 ) 了解,在本實施例之低壓放大器電路2 7 2中,一輸入電 壓V i η及一輸出電壓回饋被個別供應至兩個輸入級 MO S電晶體之輪流的一個。 因此,在圖1 6 Α及1 6 Β之電路結構中,如下列方 程式(1 )所顯示,其輸出電壓(V 〇 u t )等於加入補 償電壓(Vo ff)後之輸入電壓(Vi η)。 (方程式1 )
Vout=Vin + Voff (1) 此外,在圖1 7A及1 7 B之電路結構中,如下列方 程式(2)所顯示,其輸出電壓(Vo u t )等於輸入電 壓(Vi η)減去補償電壓(Vo ff)。 (方程式2 )
Vout=Vin— Vof f (2) 圖1 J8爲一圖形以顯示依據本實施例之汲極驅動器 1 3 0的輸出級結構,而圖1 9顯示時序圖以解釋依據本 實施例之汲極驅動器1 3 0的操作。 圖1 9中所顯示之輸出電壓指示其從髙壓放大器電路 2 7 1及低壓放大器電路2 7 2輸出至汲極信號線(D) 的輸出電壓,該汲極信號線(D )被連接至具有補償電壓 V 〇 f h之高壓放大器電路2 7 1及具有補償電壓 V 〇 f 1之低壓放大器電路2 7 2,而在輸出電壓中,注 釋VH指示輸出自高壓放大器電路2 7 1之一特定的灰度 電壓,當放大器電路2 7 1無補償電壓時,且注釋VL指 示輸出自低壓放大器電路2 7 2之一特定的灰度電壓,當 本紙張尺度適用中國國家標準(CNS ) A4规格(21〇Χ:297公釐) (請先閲讀背面之注意事項再填寫本頁) Γ 經濟部智慧財1局負工消资合作杜印製 39- 經濟部智慧財產局員工消費合作社印製 Α7 Β7 五、發明説明(37 ) 低壓放大器電路2 7 2無補償電壓時。 此外,如圖1 9之時序圖中所顯示,依據輸出自圖 1 8中所顯示之控制電路1 5 2的控制信號(A )及控制 信號(B),它們的相位被反轉於兩個畫面週期之間隔。 因此|如圖1 9中所顯示,雖然在第一畫面之第一條 線上,一電壓(VH + Vo ί ίι)從高壓放大器電路 2 7 1被輸出至汲極信號線(D),其被連接至具有補償 電壓V 〇 f h之高壓放大器電路2 7 1也被連接至具有補 償電壓V〇 f 1之低壓放大器電路2 7 2,在第三畫面之 第一條線上,一電壓(VH — Vo fh)被輸出自高壓放 大器電路2 7 1 ,而因此,在一相應之像素中,由高壓放 大器電路2 7 1之補償電壓(Vo f h)所引發之亮度的 增加及減少被相互補償》 此外_,雖然在第二畫面之第一條線上,一電壓(V L + V〇 f 1 )被輸出自低壓放大器電路2 7 2,在第四畫 面之第一條線上,一電壓(VL— Vo f 1 )被輸出自低 壓放大器電路2 7 2 因此,在一相應之像素中,由低壓 放大器電路272之補償電壓(Vof 1)所引發之亮度 的增加及減少被相互抵消。 因此,如圖2 0所顯示,個別由髙壓放大器電路 2 7 1及低壓放大器電路2 7 2之補償電壓所引發的亮度 增加與減少被相互補償於第四畫面週期之間隔上,且因而 ,如圖1 9中所顯示,被供應以輸出電壓之像素的亮度變 爲依據灰度電壓之特定的亮度。 (請先聞讀背面之注意事項再填寫本頁)
本紙浪尺度遙用中國國家標率(CNS ) A4規格(210X297公釐} -40- 4 2 0 b 3 9 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(38 ) 雖然在圖1 9所顯示之時序圖中,控制信號(A)與 (B )之相位被反轉於兩個畫面週期之間隔,但它們控制 信號(A)與(B)之相位可被反轉於每個畫面週期中之 兩條水平掃描線的間隔以及於兩個畫面週期之間隔,在同 一時刻。於此例中之一像素的亮度被顯示於圖21及圖 2 2中。 圖2 1顯示一範例,其中當控制信號(A)爲Η位準 時,則高壓放大器電路2 7 1具有正(+ )補償電壓( Vo f h )而低壓放大器電路2 7 2具有正(+ )補償電 壓(Vofl),而圖22顯示一範例,其中當控制信號 (A)爲Η位準時,則高壓放大器電路2 7 1具有正(+ )補償電壓(Vo f h)而低壓放大器電路2 7 2具有負 (—)補償電壓(V 〇 f 1 ) ^ 於兩煩範例中,由高壓放大器電路2 7 1及低壓放大 器電路272之補償電壓(V〇fh,V〇f 1)所引發 之亮度的增加與減少被相互補償於第四畫面週期的間隔, 而因此,一像素之亮度變爲依據灰度電壓之一特定亮度。 藉由反轉控制信號(A)與(B)之相位於每個畫面 中之兩條線的間隔,如圖2 1及圖2 2中所顯示,則於直 行方向上之一像素的亮度被改變爲黑色—白色(或白色^ 黑色)於兩條線之間隔。因此,垂直線被變爲不顯眼於由 液晶顯示板1 0所顯示之顯示螢幕中。 圖2 4爲一電路圖以顯示圖2 3中所顯示之控制信號 產生電路4 0 0的電路結構,而圖2 5顯示時序圖以解釋 (請先閲讀背面之注意事項再填寫本頁)
T -β ί -1 —-r.
I 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公釐) -41 - 4255 3 9 - ^ A7 B7 經濟部智慧財產局員工消費合作社印製 五、 發明説明 (39 ) 1 1 圖 2 4 中 所 顯示之控制1 ft 號產生電路4 0 0的操作。 1 1 控 制 信 號產生 電 路 4 0 0被 供 應 以 時 鐘 ( C L 1 ) 〇 i I 如 圖 2 4 中 所顯示 其 時 鐘 (C L 1 ) 被 一 D 交 互 接 續 式 請 1 外 先 1 電 路 ( F 1 )分離 爲 二 以 構 成一 時 鐘 ( Η C L 1 ) t 此 閱 讀 1 1 時 鐘 ( Η C L 1 ) 被 ιΐι· D 交互 接 續 式 電 路 ( F 2 ) 分 誠 離 背 A 1 I 之 1 I 爲 二 以 構 成 由分離 時 鐘 ( C L 1 ) 爲 四 所 產 生 之 —► 時 鐘 ( 注 意 1 1 事 1 Q C L 1 ) 〇 項 再 1 填 1 此 外 控制信 號 產 生 電 路4 0 0 被 供 應 以 -— 畫 面 識 別 本 1 信 號 ( F L Μ Ν ) 來 識 別 每 個畫 面 〇 附 帶 地 9 產 生 辨 識 信 頁 1 1 號 ( F L Μ Ν )之 畫 面的 一種方法之說明將被提供於後 〇 1 1 畫 面 辨 識信號 ( F L Μ N ) 被 — 反 相 器 ( I Ν V ) 所 1 1 反 轉 以 趨 稱 成 一信號 ( F L Μ IP ) 0 如 圖 2 4 中 所 顯 示 訂 I 信 號 ( F L Μ I Ρ ). 被 一 D 交互 接 續 式 電 路 ( F 3 ) 分 離 1 1 I 爲 二 以 構 —信號 ( Η C L 1 ) 此 外 信 號 ( Η C L 1 1 1 ) 被 一 D 交 互接續 電 路 ( F 4 ) 分離 爲 二 以 構 成 由 分 離 畫 1 1 面 Λ 識 別 信 號 (F L Μ Ν ) 爲 四所 產 生 之 —' 信 號 ( Q F L Μ I ) 此 外 時鐘( Q C L 1 )及 信 號 ( Q F L Μ ) 被 輸 入 1 1 1 至 一 異 —. 或 邏輯電1 珞 ( E X D R L ) — -信號( 1 C Η 0 Ρ A )被輸出 白 異 — 或邏 輯 電 路 ( Ε X 0 R 1 ) 而 1 1 —* 信 號 ( C HOP Β ) 藉 由 以一 反 相 器 ( I N V ) 反 轉 信 1 | 號 ( C Η 0 PA) 而被產: 0 1 I 信 號 ( C Η 0 Ρ A c Η 0 P B ) 之 位 準 被 移 置 以 —* 1 1 I 位 準移 置 電 路來因 而構成控 制信 號 ( A ) 及 控 制 信 號 ( Β 1 1 1 本紙張尺鼻適用中國國家標準(CNS > A4規格(210X297公釐) 42- 4 0 B ·; Α7 _r__Β7 五、發明説明(40 ) )0 因此,控制信號(A )及控制信號(B )之相位可被 反轉於每個畫面中之兩條線的間隔,以及於兩個畫面週期 的間隔。 此外,當控制信號(A)及控制信號(B)之相位被 反轉於兩個畫面週期之間隔時,其信號(CHOPA)被 構成以由分離畫面辨識信號(F LMN )爲二所產生之信 號(QFLM),而信號(CHOPB)可以被構成以藉 由反相器(INV)來反轉信號(CHOPA)。 於此例中,在圖2 4所顯示之控制信號產生電路 4〇〇中,其D交互接續式電路(FI ,F2)及異—或 邏緝電路(EXOR1 )是不需要的。 此外,在控制信號產生電路4 0 0中,其D交互接續 式電路(_F 1 ,F 2 )被啓動以畫面辨識信號(F L Μ N )0 同時,D交互接續式電路(F3 ,F4)被啓動以來 自一PORN信號產生電路40 1之一信號(PORN) 〇 該PORN信號產生電路401被建構以一電壓分離 電路402以分離一高供應電壓(VDD)及一群反相器 電路4 0 3 *其被供應以來自電壓分離電路4 0 2之輸出 〇 電源供應電壓(VDD)是由圖1所顯示之電源供應 電路1 2 0之DC/ DC變換器(未_示)所產生之一電 (請先閲讀背面之注意事項再填寫本頁)
,1T 經濟部智慧財產局員工消費合作社印製 本紙張尺度逋用中國國家標準(CNS) Α4规格(2〗〇Χ2ί»7公釐) -43- * Q Q U ] A7 B7 4 c ^ ^ ^ y , 4 2553 9 - 五、發明説明(41 ) 壓,而電源電壓(VD D )在其液晶顯示模組被打開之時 刻後一會兒後會升高。 請 先 閱 讀 背 面 之 注 意 事 項 再 填 本 頁 於是,因爲,在打開液晶顯示模組之電源後, PORN信號產生電路4 0 1之信號(PORN)保持於 L位準一會兒,故D交互接續式電路(F3,F4)被穩 定地啓動,當電力被輸入至液晶顯示模組時。 接下來,將解釋依據本實施例之產生畫面辨識信號( F L Μ N )的方法。 用以辨識介於畫面之間的轉換之一信號是需要的,來 產生畫面辨識信號(FLMN)。 此外,因一畫面開始指示信號從顯示控制電路1 1 ◦ 被輸出至閘驅動器1 4 0,當畫面開始指示信號也被輸入 至汲極驅動器130,故畫面辨識信號(FLMN)可被 輕易地產_生。 ' 然而,以此方法,其用以構成汲極驅動器1 3 0之一 半導體積體電路(半導體晶片)之輸入針腳數目需被增加 ,因而一印刷線路板之布線型態需被改變。 經濟部智慧財產局員工消費合作社印製 此外,依據印刷線路板之布線型態的改變,其由液晶 顯示模組所發射之高頻雜訊的特性可能被改變,而且對於 電磁干擾之免除性可能被降低。 此外,一半導體積體電路之輸入針腳數目之增加取消 了.輸入針腳之一致性。 因此,依據本實施例,從顯示控制電路1 1 0被輸出 至汲極驅動器1 3 0之一開始脈衝的脈衝寬度被形成不同 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -44- 經濟部智慧財產局員工消费合作社印製 4 2553 9 A7 B7 五、發明説明(42 ) 於每個畫面中’以致其在一畫面中之第一開始脈衝(於下 文中被稱爲一畫面開始脈衝)不同於其除了第一開始脈衝 之外的開始脈衝(在下文中被稱爲畫面中開始脈衝),因 而其介於畫面之間的轉換被辨識且畫面辨識信號( F L Μ N )被產生。 圖2 6爲一電路圖以顯示圖2 3中所顯示之畫面辨識 信號產生電路4 1 0的電路結構,圖2 7Α及2 7 Β顯示 時序圖以解釋圖2 6中所顯示之畫面辨識信號產生電路 4 1 0的操作,圖2 7Α解釋由畫面開始脈衝所輸出之 • F LMN的產生而圖2 7 Β解釋由畫面中開始脈衝所輸出 之F LMN的產生。 依據本實施例,其畫面開始脈衝具有時鐘信號( C L 2 )之四個週期的脈衝寬度,而畫面中開始脈衝具有 時鐘信號丄.C L 2 )之一個週'期的脈衝寬度。 於圖26中,D交互接續式電路(FI 1至F13) 被供應以時鐘(CL2),在時鐘信號輸入終端上。 因此,開始脈衝藉由與時鐘(CL2)同步之D交互 接續式電路(F 1 1 )而被鎖定,以構成一信號( 5 Τ Ε 10)。 該信號(STE I 0)藉由與時鐘(CL2)同步之 D交互接續電路(F 1 2 )而被鎖定,以構成一信號( Q 1 ),此外,信號(Q1)藉由與時鐘(CL2)同步 之D交互接續式電路(F 1 3 )而被鎖定,以構成一信號 (Q 2 ) ° 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
-45- 4 2 5 5 3 9 a? _B7__ 五、發明説明(43 ) 請 先 閲 背 之 注 意 事 項 再 信號(Q2)被輸入至D交互接續式電路(F 1 4) 之時鐘信號輸入終端,此外,D交互接續式電路(F 1 4 )之一資料輸入終端(D)被供應以信號(S TE I ◦) 因此,當開始脈衝爲具有四個時鐘信號(C L 2 )時 間週期之脈衝寬度的畫面開始脈衝時,則D交互接續式電 路(F 1 4)之Q輸出變爲Η位準。 於此例中,因來自D交互接續式電路(F 1 4)之Q 輸出變爲一接續汲極驅動器之一開始脈衝選擇信號( FSTENBP),故開始脈衝選擇信號( FSTENBP)變爲Η位準。 此外,來自D交互接續式電路(F 1 4)之Q輸出及 信號(STE I 0)被輸入至一 NAND電路( NAND11),而來自 NAND 電路(NAND11) 之輸出變爲畫面辨識信號(FLMN),因此,畫面辨識 信號(FLMN)變爲時鐘(CL2)之兩個週期的L位 準。 經濟部智慧財產局員工消費合作社印製 同時,當開始脈衝爲具有時鐘信號(C L 2 )之一個 週期之脈衝寬度的畫面中開始脈衝時,則來自D交互接續 電路(F 1 4)之Q輸出變爲L位準》 因此,開始脈衝選擇信號(FSTENBP)變爲L 位準,而畫面辨識信號(F LMN).保持Η位準。 此外,每個D交互接續式電路(F 1 1至F 1 4)被 啓動以一信號(RESETN)。 本紙張尺度適用中國國家榡準(CNS ) A4規格(2丨0X297公嫠> -46- 4 255 3 ^ a? _B7 _ 五、發明说明(44 ) 依據本實施例,做爲信號(RESETN),藉由反 轉時鐘(C L 1 )所產生之一信號被使用。 此外,雖然於此實施例中,一解釋已被提供於一實例 ,其中畫面開始脈衝具有時鐘信號(c L 2 )之四個週期 的脈衝寬度,但本發明未被限定於此,而其畫面開始脈衝 之脈衝寬度可自由地被設定,以致其構成—預定時間週期 之L位準的畫面辨識信號(FLMN)可被產生,只有當 畫面開始脈衝被輸入時。 依據本實施例,汲極驅動器1 3 0之第一個被供應以 來自顯示控制電路1 1 0之畫面開始脈衝及畫面中開始脈 衝,並且上述之操作被執行。 然而*在汲極驅動器1 3 0之第二個與接續的幾個中 ,因畫面開始脈衝及畫面中開始脈衝未被輸入自顯示控制 電路1 1立,故爲了執行上述、操作,即使在汲極驅動器 1 3 0之第二個與接續的幾個中,具有與其輸入開始脈衝 相同脈衝寬度之一脈衝需被輸出至接續的汲極驅動器 130作爲一開始脈衝》 因此,依據本實施例,在圖2 3所顯示之脈衝產生電 路440中,其具有時鐘信號(CL2)之四個週期之脈 衝寬度的畫面開始脈衝被產生,而當輸入之開始脈衝爲畫 面開始脈衝時,其中脈衝產生電路4 4 0所產生之畫面開 始脈衝被傳輸至接續的汲極驅動器13 0。 將提供一解釋於汲極驅動器1 3 0中產生畫面開始脈 衝及畫面中開始脈衝之方法β 本紙張尺度適用中國國家標準(CNS > Α4规格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) ,^ -、·=β 經濟部智慧財產局員工消費合作社印製 -47- A7 B7 425539 五、發明説明(45 ) 圖2 8顯示時序圖以解釋依據圖2 3中所顯示之實施 例之汲極驅動器1 3 0中的控制電路1 5 2之操作。 (請先閲讀背面之注意事項再填寫本頁) 如圖2 8中所顯示,當開始脈衝被輸入時,其偏移時 鐘致能信號產生電路4 2 0輸出Η位準上之致能信號( ΕΕΝΒ)至偏移時鐘產生電路430。 因此,偏移時鐘產生電路4 3 0產生與時鐘(C L 2 )同步之偏移時鐘,並將它輸出至偏移登記電路1 5 3。 偏移登記電路1 5 3中之每個交互接續式電路接續地 輸出資料輸入控制信號(SFT1至SFTn + 3),顯 示資料藉其而被鎖定至輸入記錄器1 5 4。 此外,資料輸入控制信號S F Τ η構成具有時鐘( C L 2 )之一個週期之脈衝寬度的汲極驅動器1 3 0之一 接續級的畫面中開始脈衝。 於此i中,雖然S F Τ 1'至S F Τ η之資料輸入控制 信號被用於鎖定第一個至第Ν個顯示資料至輸入記錄器 154,但SFTn + Ι至SFTn + 3之資料輸入控制 信號不被用於鎖定顯示資料至輸入記錄器154。 經濟部智慧財產局員工消費合作社印製 S FTn + 1至SFTn + 3之資料輸入控制信號被 用於產生汲極驅動器1 3 0之接續級的畫面開始脈衝》 即,如圖2 8中所顯示,其時鐘產生電路4 5 0根據 S F Τ η至S F Τ η + 3之資料輸入信號來產生具有時鐘 (C L 2 )之四個週期之脈衝寬度的畫面開始脈衝。 如以上所述,當開始脈衝爲畫面中開始脈衝時,其開 始脈衝產生信號(FSTENBP)變爲L位準,而因此 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) -48- 425539 A7 B7 五、發明説明(46 ) ,脈衝選擇電路4 5 0選擇畫面中開始脈衝(即,資料輸 入控制信號S F Τ η )且將它輸出至接續的汲極驅動器 13 0° 同時’當開始脈衝爲畫面開始脈衝時,其開始脈衝選 擇信號(FSTENB Ρ)變爲Η位準,而因此,脈衝選 擇電路4 5 0選擇畫面開始脈衝並且將它輸出至接續的汲 極驅動器1 3 0。 於此例中,作爲時鐘產生電路4 5 0,由,例如,圖 2 9所顯示之一電路可被使用。 圖2 9中所顯示之時鐘產生電路4 5 0根據資料輸入 控制信號S FTn以反轉來自D交互接續式電路(F 2 1 )之Q輸出,且根據由一反相器(I NV)所反轉之資料 輸入信號S F Τ η + 3以反轉來自一D交互接續式電路( F 2 2 )名Q輸出。 、 此外,來自交互接續式電路F 2 1及F 2 2之Q輸出 被輸入至一異一或電路(EXOR2 ),而具有時鐘( C L 2 )之四個週期之脈衝寬度的畫面開始脈衝被產生自 異一或電路(EXOR2)。 以此方式,依據本實施例,於每個汲極驅動器1 3 0 中’畫面開始脈衝及畫面中開始脈衝被產生,因此,構成 汲極驅動器1 3 0之半導體積體電路的輸入針腳數目未被 增加,而當保持輸入針腳之一致性時,於個別的汲極驅動 器1 3 0中,介於畫面之間的轉換可被辨識。 圖3 0爲顯示構成依據本實施例之汲極驅動器1 3 0 (請先閲讀背面之注意事項再填寫本頁) -δ r 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國固家揉準(CNS ) A4规格(210X297公釐) 49 Α7 Β7 五、發明説明(47 ) 之半導體積體電路中的個別部分之排列的基本部分之一配 置圖。 如圖3 0中所顯示,構成依據本實施例之汲極驅動器 1 3 0的半導體積體電路,被提供以連接至汲極信號線( D )之一終端部分於一半導體I C晶片之長側邊上,且被 提供以資料鎖定部分2 6 5,位準偏移電路1 5 6,解碼 器電路2 6 1及放大器對2 6 3於其側邊上。 於位準偏移電路1 56中,傳統上,如圖3. 1中所顯 示之一電路結構已被使用。 於此例中,在位準偏移電路1 56中,0V至5V之 輸入電壓需被轉換爲0 V至1 〇 V之電壓且被輸出,因此 ,在圖3 1所顯示之位準偏移電路中,具有1 〇伏特之汲 極崩潰電壓的高壓額定値MO S電晶體(P S B 1, P S B 2」N SB1,NSB’2)需被使用。 經濟部智慧財產局員工消費合作社印製 在高壓額定値M〇 S信號線中,與具有5伏特之一源 極-汲極崩潰電壓的低壓額定値MO S電晶體比較下,其 閘極長度是較長的且閘極寬度也被放大,因電流値需被增 加。 因此,當使用具有1 0伏特源極一汲極崩潰電壓之高 壓額定値MOS電晶體(PSB1,PSB2,NSB1 ,N S B 2 )的位準偏移電路被使用爲位準偏移電路 1-5 6時,有出現一個問題,其中構成汲極驅動器1 3 〇 之半導體積體電路中的位準偏移電路1 5 6之一部分的一 個區域被放大,同時,構成汲極驅動器1 3 0之半導體 本紙張尺度適用中國國家標準(CNS ) A4规格(21〇Χ297公釐) -50- 經濟部智慧財產局員工消费合作社印製 ., '' „ ί · > ΟΌ U Α7 _Β7__五、發明説明(48 ) I C晶片之短側邊的晶片尺寸被放大’故其晶片單元成本 無法被降低且液晶顯示板之邊緣區域的減少無法被達成。 圖3 2爲一電路圖以顯示依據本實施例之位準偏移器 1 5 6中所使用之位準偏移電路的構造。 圖3 2中所顯示之位準偏移電路與圖3 1中所顯示之 位準偏移電路的不同在於其用以產生一壓降之PMO S電 晶體(PSA3)與NMOS電晶體(NSA3)的串聯 電路被插入於PMOS電晶體(P SA 1 )與NMOS電 晶體(NSA 1 )之間,而用以產生一壓降之PMOS電 晶體(PSA4)與NMOS電晶體(NSA4)的串聯 電路於插入於PMOS電晶體(P SA4 )與NMOS電 晶體(N S A 4 )之間。 於此例中,PMOS電晶體(PSA3 ,PSA4) 與N M 0 _S電晶體(N S A 3,N S A 4 )之閘電極被供 應以一偏壓電位(Vb i s ),其爲介於電源供應電壓與 一參考電壓(GND)之間的一個中間電壓。 圖3 3爲一圖形以顯示圖3 2中所顯示之位準偏移電 路的個別部分之電壓波形,而圖3 3爲一圖形以顯示本例 中之個別部分的波形,其中電源供應電位(VDD)爲 8V,偏壓電位(Vb i s )爲4V而一輸入電壓爲〇V 至4 V。 參考圖3 3之圖3 2中所顯示的位準偏移電路之操作 將被解釋。 如今,於此例中,其中輸入電壓爲4V之Η位準, (請先閲讀背面之注意事項再填寫本頁) ,?τ 本紙張尺度適用中國國家揉準(CNS ) Α4規格(2丨0Χ297公釐) -51- 經濟部智慧財產局員工消费合作钍印製 4 2553 9 A7 _ _B7___五、發明説明(49 ) 4V被供應至NMOS電晶體(NSA 1 )之閘電極’而 0V (由一反相器所反轉之輸入電壓)被供應至NMOS 電晶體(NSA2)之閘電極,而因此,NMOS電晶體 (NSA1 )被變爲ON且NMOS電晶體(NSA2 ) 被變爲0 F F。 -因此,圖32中所顯示之點(a)的電位變爲0V’ 且因爲NMOS電晶體(NSA3)之閘電極被供應以 4V之偏壓電位(Vb i s ),所以NMOS電晶體( NSA3 )被變爲ON而圖3 2中所顯示之點(C)上之 電位也變爲0 V。 此外,當圖3 2中所顯示之點(C)的電位變爲0V 時,因P Μ 0 S電晶體(P S A 3 )之閘電極被供應以偏 壓電位(Vbis),故PMOS電晶體(PSA3)之 一源極電極的源極電位被降低'。 P Μ 0 S電晶體(P S A 3 )之源極電位被供應至一 PMOS電晶體(PSA2)之閘電極,PMOS電晶體 (PSA2)被變爲ON而圖32中所顯示之點(b,) 的電位變爲8 V » 當圖3 2中所顯示之點(f )的電位變爲8V時, 則以其閘電極被供應以點(b’ )之電位的PMO S電晶 體(PSA1)被變爲OFF。 此外’當PMOS電晶體(PSA1)被變爲OFF 時,因無電流流通於包括PMOS電晶體(p SA 1 , PSA3)及 NMOS 電晶體(NSAl,NSA3)之 (請先閲讀背面之注項再填寫本頁) .j· 本紙張尺度適用中國國家標準(CNS > Λ4规格(210X297公釐) -52- 4 2 B b 3 9 a7 B7 五、發明説明(50 ) 電晶體的串聯電路中,故PMOS電晶體(p SA3 )之 源極電極的源極電位(V P S )被表示以下列方式(3 ) 〇 (方程式3 ) VPGS+VPth = 〇 VPG-VPS+YP t h = 〇 VPS=VPG + VP t h (3) 其中VPGS指示介於PMOS電晶體(PSA3) 的閘極與源極之間的電壓,VP G指示Pm〇 S電晶體( P SA 3 )之閘極電位而VP t h指示一臨界電壓 因此,圖3 2中所顯示之點(b )上的電位,即, PMO S電晶體(P S A 3 )之源極電位變爲以臨界電壓 (VP t h)加入閘極電位(VPG)之電壓,而 P Μ 0 S—零晶體(P S A 3 ')之源極電位(V P S )變爲 基本上等於閘極電位(VPG) ( = 4V)。 經濟部智慧財產局員工消費合作社印製 PMOS電晶體(PSA3)之源極電壓(UPS) 等於PMOS電晶體(PSA1 )之汲極電極的汲極電壓 (V P D ),而因此,作爲PMOS電晶體(PSA1) 及PMOS電晶體(PSA3),其具有5伏特源極—汲 極崩潰電壓之低壓額定値PMO S電晶體可被使用。 此外,藉由把PMOS電晶體(PSA2)變爲ON ,其PMOS電晶體(PSA4)被變爲ON且圖3 2中 所顯示之點(C ’ )的電位變爲8 V.。 此外,NM0S電晶體(NSA2)被變爲OFF, 本紙張尺度適用中國國家橾準(CNS ) A4規格(210X297公嫠) -53- 經濟部智慧財產局員工消費合作社印製 /ί Ο _B7_五、發明説明(51 ) 無電流流通於包括PMOS電晶體(PSA2,PSA4 )與NMOS電晶體(NSA2,NSA4)之電晶體的 串聯電路中,而因此,NMOS電晶體(NSA4)之源 極電極的源極電位(VN S )被表示以下列方程式(4 ) Q VNES-VNth = 〇 VNG-VMS-VNt h = 〇 VNS = VNG-VNt h (4) 其中VNGS指示介於NMOS電晶體(NSA4) 的閘極與源極之間的電壓,VNG指示NMOS電晶體( NSA4)之鬧極電壓而VN t h指示一臨界電壓 因此,圖32中所顯示之點(a’ )的電位,即, NMOS電晶體(N.SA4)之源極電位變爲閘極電位( VNG ),減掉臨界値電位('VN t h)之電壓,而 NMOS電晶體(NSA4)之源極電位(VNS)變爲 基本上等於閘極電位(VNG) ( = 4V)。 NMOS電晶體(NSA4)之源極電壓等於 NMOS電晶體(NSA2)之汲極電極的汲極電位( V N D ),而因此,作爲NMOS電晶體(NSA2)及 NMOS電晶體(NSA4),其具有5伏特源極—汲極 崩潰電壓之低壓額定値NMO S電晶體可被使用。 此外,當圖3 2中所顯示之一點(a )爲0V而一點 (b )爲4 V時,則一反相器電路(I N V P )之 PMOS電晶體(PBP 1 )被變爲ON而一NMOS電 (請先閱讀背面之注意事項再填寫本I) 訂 本紙張尺度逋用中國國家揉準(CNS ) A4規格(210X297公釐) -54- 經濟部智慧財產局員工消費合作社印製 4 2 5 5 3 9 1 a7 _B7_五、發明説明(52 ) 晶體(NBP1)被變爲OFF。 此外,一 PMOS電晶體(PBP2)與一NMO S 電晶體(NB P 2 )之一串聯電路被插入於一反相器電路 (I NVP)的 PMOS 電晶體(PBP 1 )與 NMOS 電晶體(N B P 1 )之間,而p Μ 0 S電晶體(P B P 2 ,NB Ρ 2 )之閘極電極被供應以4V之偏壓電位( Vbis),而因此,一輸出(Q)變爲8V。 於此例中,如上所述,N Μ ◦ S電晶體(N B P 2 ) 之源極電位變爲基本上等於閘極電位,而因此,作爲 NMOS電晶體(ΝΒΡ 1 )及NMOS電晶體( ΝΒΡ2),其具有5V源極-汲極崩潰電壓之低壓額定 値NMO S電晶體可被使用。 類似地,當反相器電路(INVP)之PMOS電晶 體(P 1 )被變爲0 F F'而Ν Μ 0 S電晶體( ΝΒΡ 1 )被變爲ON時,則PMOS電晶體(ΡΒΡ2 )之源極電位變爲基本上等於其閘極電位,而因此,作爲 PMOS電晶體(PBP1)及NMOS電晶體( PBP2),其具有5V源極一汲極崩潰電壓之低壓額定 値PMOS電晶體可被使用。 因此,依據本實施例,由位準偏移電路1 5 6所佔據 之一區域可被減少於包括汲極驅動器1 3 0之半導體積體 電路中,而半導體I C晶片之短側邊的長度可被變小。 圖3 4 A解釋傳統的位準偏移電路而圖3 4及解釋依 據本實施例之位準偏移電路。 (請先閎讀背面之注#^項再填寫本頁) 訂 -涞- 本紙張尺度適用中國國家揉率(CNS ) A4规格(210X297公釐) -55- 經濟部智慧財產局負工消費合作社印製 4 2 5 5 3 9 1 A7 __ B7____ 五、發明説明(53 ) 圖3 4 B爲一槪圖以解釋由包括依據本實施例之汲極 驅動器1 3 0之半導體積體電路中的位準偏移電路1 5 6 所佔據之區域β 於圖34Β中,注釋D(0)至D(5)指示資料鎖 定部分2 6 5中之鎖定電路以鎖定顯示資料之個別位元値 ,而注釋LS (0)至LS (5)指示安裝於個別鎖定電 路(D (〇)至D (5))之位準偏移電路156中的位 準偏移電路。 如圖3 4 Α中所顯示*當傳統的位準偏移電路被採用 時,其具有8 V源極-汲極崩潰電壓之高壓額定値MO S 電晶體需被使用,位準偏移電路之區域被放大而位準偏移 電路之兩個需被安排以被重疊於資料鎖定部分2 6 5中之 每兩個鎖定電路。 然而」u於本實施例之位準偏移電路中,具有5伏特源 極-汲極崩潰電壓之低壓額定値MO S電晶體可被使用* 而因此,位準偏移電路之區域可被減少以致其兩個位準偏 移電路可被安排於由半導體積體電路中之一傳統位準偏移 電路所佔據之一區域中》 因此,如圖3 4 B中所顯示,一位位準偏移電路可被 安排於依據本實施例之資料鎖定部分2 6 5中的每個鎖定 電路。 •因此,依據本實施例,與傳統之範例比較下,其包括 汲極驅動器1 3 0之半導體I C晶片的短側邊長度可被縮 短以圖34A中所顯示之一長度(L1),而邊緣區域之 (請先W讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公釐) -56- 經濟部智慧財產局員工消費合作社印製 乂Ί。J '·*' A 7 _B7____五、發明説明(54 ) 減少可被處理- 圖3 5爲顯示圖3 2中所顯示之PMOS電晶體( PSA1 ,PSA3)及NM〇S 電晶體(NSA1 , N S A 3 )的斷面結構之基本部分的一個斷面圖。 如圖3 5中所顯示,一 η井區域2 1被形成於一 p型 半導體基底20中,而PMOS電晶體(PSA1, PSA3)被構成以η井區域21中所形成之個別ρ型半 導體區域(25a,25b,25c)及閘極電極( 2 7 a,2 7 b )。 於此例中,P型半導體區域(25b)被當作 PMO S電晶體(P S A 1 )之汲極區域及PMO S電晶 體(PSA3)之源極區域。 此外,一 P井區域2 2被形成於ρ型半導體基底2 0 中,而N,M ◦ S電晶體(N S A 1,N S A 3 )被構成以 P井區域2 2中所形成之個別η型半導體區域(2 4 a, 24b,24c)及閘極電極(26a,26b)。 於此例中,η型半導體區域(24b)被當作 NMOS電晶體(NSA 1 )之汲極區域及NMOS電晶 體(NSA3)之閘極區域。 於此例中,一 0V之電壓被供應至P型半導體基底 2 0,一 0V之電壓被供應至ρ井區域2 2而8V之一電 壓被供應至η井區域21。 因此,反轉電壓之8 V最大値被供應於η型半導體區 域(2 4 c )與ρ井區域2 2之間以及於Ρ型半導體區域 (請先閱讀背面之注意事項再填寫本頁) -訂 本紙張尺度速用中國圉家標準(CNS ) A4規格(210X297公釐) -57- 4: . W. . A7 __B7__ 五、發明説明(55 ) (2 5 c )與η井區域2 1之間,而因此’當某部分上之 一崩潰電壓不夠高時,則該部分之崩潰電壓需被提升以一 雙汲極結構(DDD)等等。 實施例2 •依據本發明之實施例2的一種液晶顯示模組與依據實 施例1之液晶顯示模組不同者在於其用以構成汲極驅動器 1 3 0中之高壓解碼器電路2 7 8或低壓解碼器電路 2 7 9的電晶體數目被減少了。 依據本實施例之汲極驅動器1 3 0被提供一解釋’而 著重於其與實施例1之不同點。 圖3 6爲一電路圖以顯示依據實施例1之汲極驅動器 1 3 0中之高壓解碼器電路2 7 8及低壓解碼器電路 2 7 9的!路結構。 、 應注意到其圖3 6亦顯示正極灰度電壓產生電路 1 5 1 a及負極灰度電壓產生電路1 5 1 b之一槪略電路 結構》 高壓解碼器電路2 7 8被提供以6 4列之電晶體( TRP2),其每個被構成以串聯六個高壓額定値 PMO S電晶體與六個高壓額定値耗盡型PMO S電晶體 且被連接至輸出終端,而與電晶體(TRP 2 )之個別列 的輸出終端相反之終端被供應以6 4位準之正極灰度電壓 ,其經由匯流排線1 5 8 a而被輸出自正極灰度電壓產生 (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作杜印製 5 圖 考 參 /tv 3 一—ί 5 一—I 路 電 本紙張尺度適用中國國家標準(CNS > Α4说格(以以四7公釐) -58 - 經濟部智慧財產局員工消費合作社印製 4 2 5 5 3 9 A7 _B7_五、發明説明(56 ) 此外,構成每列電晶體(TRP 2 )之六個高壓額定 値PMO S電晶體及六個高壓額定値耗盡型PMO S電晶 體的個別閘極電極,被選擇性地供應以其輸出自位準偏移 電路1 5 6之六位元顯示資料的個別位元値(τ )或反相 位元値(B),根據預定的組合。 低壓解碼器電路2 7 9被供應以6 4列之電晶體( TRP3),其每個被構成以串聯六個高壓額定値 NMO S電晶體與六個高壓額定値耗盡型NMO S電晶體 且被連接至輸出終端,而與電晶體(TRP 3 )之個別列 的輸出終端相反之終端被供應以6 4位準之負極灰度電壓 ,其經由匯流排線1 5 8 b而被輸出自灰度電壓產生電路 151b(參考圖5)。 此外,構成每列電晶體(TRP 3 )之六個高壓額定 値N Μ 0!電晶體及六個高壓額定値耗盡型NMO S電晶 體的個別閘極電極,被選擇性地供應以其輸出自位準偏移 電路1 5 6之六位元顯示資料的個別位元値(Τ)或反相 位元値(Β),根據預定的組合》 以此方式,依據實施例1之高壓解碼器電路2 7 8及 低壓解碼器電路2 7 9,被提供以結構,其中1 2個 MO S電晶體被連續地連接於每個灰度。 因此,每個汲極信號線(D)之MOS電晶體的總數 爲 768 (64x12) ° 近年來,於一種液晶顯示裝置中,灰度間距之數目的 增加是從6 4灰度顯示進步至2 5 6灰度顯示。然而,當 (請先閱讀背面之注意事項再填寫本頁) ^ 本紙張尺度適用中國國家揉準(CNS > A4規格(210X297公釐) -59- 425539 A7 __B7_ 五、發明説明(57 ) 2 5 6灰度顯示藉使用傳統的高壓解碼器電路2 7 8及低 壓解碼器電路2 7 9而被執行時,則每個汲極信號線(D )之MOS電晶體的總數爲4096 (256x16)。 因此,有出現一個問題在於其由解碼器部分2 6 1所 佔據之一區域被增加而構成汲極驅動器1 3 0之半導體積 體電路(I C晶片)的晶片尺寸被放大。 圖3 7爲一電路圖以顯示依據實施例2之汲極驅動器 1 3 0中之高壓解碼器電路2 7 8與正極灰度電壓產生電 路1 5 1 a的電路結構。 如圖3 7中所顯示,正極灰度電壓產生電路1 5 1 a 不會產生如實施例1中之6 4位準灰度電壓(參考圖3 6 )而是產生主要的1 7位準正極灰度電壓,根據輸入自正 電壓產生電路121之5位準正極參考灰度電壓(V” 〇 -V,,4 } ‘。 , 於此例中,電壓分離電阻電路中之每個電阻被加重以 反射介於經由液晶層的光傅輸與被供應跨越它的電壓之間 的關係》 高壓解碼器電路2 7 8包含一解碼器電路3 0 1以選 擇兩個接續之位準於1 7位準的主要灰度電壓之中,並且 個別將它們輸出爲主要灰度電壓VOUTA及VOUTB ,一多工器3 0 2以輸出主要灰度電壓VOUTA至終端 P1與主要灰度電壓VOUTB至終端P2,或者輸出主 要灰度電壓VOUTA至終端P 2與主要灰度電壓 VOUTB至終端P1,以及一副灰度電壓產生電路 (請先閲讀背面之注項再填寫本頁) ^ <17 經濟部智慧財產局Η工消費合作社印製 本紙張尺度適用中國國家標準(CNS) Α4洗格(210Χ297公釐) -60- 4 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明説明(58 ) 3 0 3以分離介於主要灰度電壓VOUTA與VOUTB 之間的電壓差△而產生Va ,Va + (1/4)Δ,Va + (2/4)A,Va + (3/4) △及 Va + (1/4 )△。 解碼器電路3 Ο 1被構成以一第一解碼器3 1 1以選 擇相應於6位元顯示資料之較高階四位元(D2 — D5) 的主要灰度電壓於奇數主要灰度電壓之中,及一第二解碼 器3 1 2以選擇相應於6位元顯示資料之較高階三位元( D 3 _D 5 )的主要灰度電壓於奇數主要灰度電壓之中。 第一解碼器3 1 1被建構以致其六位元顯示資料之較 高階四位元(D 2 - D 5 )選擇第一與第十七主要灰度電 壓V 1與V 1 7 —次,並選擇第三至第十五主要灰度電壓 3至V 1 5兩次》 第二^鮮碼器3 1 2被建構以致其六位元顯示資料之較 高階三位元(D3-D 5)選擇第二主要灰度電壓(V2 )至第十六主要灰度電壓(V 1 6 ) —次。 應注意到其圖3 7中,注釋〇指示一轉換元件(例如 ’PMOS電晶體),其被變爲ON以資料位元於l位準 時,而注釋•指示一轉換元件(例如,NMO S電晶體) ,其被變爲ON以資料位元於Η位準時。 於此例中,V” 〇<V” 1<V” 2<V” 3< V 4而因此’當顯不資料之第三位元(d 2 )的位元値 爲L位準時,作爲灰度電壓VOUTA,則低於其 V〇U_T B之灰度電.壓之一電位上的灰度電壓被輸出,此 本纸張尺度適用中國國家揉準(CNS ) A4規格(210X 297公釐) (請先閲讀背面之注意事項再填寫本頁)
-61- , A7 B7 經濟部智慧財產局員工消費合作社印製 五 、發明説明 (! 59 ) 1 I 外 掌顯 示 資 料 之 第三位 元 (D 2 ) 的 位 元 値 爲 Η 位 準 時 1 1 | 作 爲灰 度 電 壓 V OUT A ,則 高 於 其 V 0 U T Β 之 灰 度 1 電 壓 之一 電 位上的灰度電j 堅被輸出 〇 1 I 請 1 I 因此 多 工 器 3 0 2 被 轉換 依 據 顯 示 資 料 之 第 三 位 先 聞 1 1 元 的 位元 値 之 Η 位 準與L 位 準, 當 顯 示 資 料 之 第 三 位 元 ( 背 1 | D 2 )的 位 元 値 爲 L位準 時 ,其 V 〇 U T A 之 灰 度 電 壓 被 注 意 1 I 輸 出 至終 端 ( Ρ 1 ),其 V 0 U T A 之 灰 度 電 壓 被 輸 出 至 事 項 再 1 ] I 終 端 (P 2 ) 9 此 外,當 顯 示資 料 之 第 三 位 元 ( D 2 ) 的 填 寫 本 1 位 元 値爲 Η 位 準 時 ,其V 0 U T B 之 灰度 電 壓 被 輸 出 至 終 頁 1 1 端 ( P 1 ) 而其 V OUT A之灰度電壓被輸出至終端( 1 1 P 2 )。 1 1 因此 > 當 終 端 (P 1 ) 之灰 度 電 壓 被 指 示 以 ( V a ) 1 訂 I 而 終 端( Ρ 2 ) 之 灰度電 壓 被指 示 以 (. V b ) 時 則 V a 1 1 I < V b .總- 是 可 被 建 立且第 二 灰度 電 壓 產 生 電 路 3 0 3 之 設 1 1 計被 簡化 〇 1 1 副灰度 電 m 產 生電路 3 0 3被構成以連接於終端( P 1 ), 與 高 壓 放 大器電 路 2 7 1 的 一 個 輸 入 終 端 之 間 之 1 I — 開 關元 件 ( S 1 ),一 電 容器 ( C 1 ) 其 —' 端 被 連 接 1 1 I 至 高 壓放 大 器 電 路 2 7 1 之 輸入 終 端 而 其 另 —' 端 被 連 接 至 1 1 終 端 (P 1 ) 經 由一開 關 元件 ( S 2 ) 且 被 連 接 至 終 1 1 端 ( P 2 ) 經 由 一開關 電 路( S 5 ) 1—* 電 容 器 ( C 2 1 I )· 其一 端 被 連 接 至高壓 放 大器 電 路 2 7 1 之輸 入 終 端 而 1 1 I 其另 一端 被 連 接至 終端( P 1 ) 經 由 — 開 關 元 件 ( S 3 1 1 ) 且被 連 接 至 終 端(P 2 ), 經 由 開 關 元 件 ( S 4 ) 1 1 1 本紙張尺度適用中國國家橾準{ CNS ) A4规格(2丨0X297公釐) 62- 4 255 3 9 A7 _B7__ 五、發明説明(60 ) ,以及一電容器(C3) ’其被連接於終端(P2)與高 壓放大器電路2 7 1的輸入終端之間。 於此例中,電容器(C 1 )與電容器(C 3)之電容 値被設定至相同値而電容器(C 2 )之一電容値被設定至 一電容値,其爲電容容器(C 1 )與電容器(C 3 )之電 容値的兩倍多。 此外,個別的開關元件(s 1 - S 5 )依據顯示資料 之較低階兩位元(DO,D 1 )的位元値而被變爲ON及 OFF,如圖38A中所顯示。 圖3 8A顯示輸出自副灰度電壓產生電路3 0 3之灰 度電壓的値,依據顯示資料之較低階兩位元(DO,D1 )的位元値,而圖3 8B — 38E顯示副灰度電壓產生電 路3 0 3之電路結構,依據顯示資料之較低兩位元(D 〇 ,D 1 )的位元値。 、 應注意到其低壓解碼器電路2 7 9亦可被構成類似於 高壓解碼器電路2 7 8,而於此例中,低壓解碼器電路 2 7 9選擇由負極灰度電壓產生電路1 5 1 b所產生之主 要17位準的負極灰度電壓。 此外,負極灰度電壓產生電路1 5 1 b產生1 7位準 的負極灰度電壓,根據輸入自負電壓產生電路1 2 2之5 位準的負極參考灰度電壓(V” 5_V” 9),此外,構 成負極灰度電壓產生電路151b之電壓分離電阻電路之 電壓分離電阻器中的每個電阻被加重以反射介於經電液晶 層的光傳輸與被供應跨越它的一個電壓之間。 {請先閱讀背面之注意事項再填寫本頁) 4
,1T 經濟部智慧財產局員工消費合作社印製 本紙張尺度逍用中國國家標準(CNS ) Α4规格(210X297公釐) -63- 4 255 3 9 A7 _B7____ 五、發明説明(61 ) 於低壓解碼器電路279中’V” 5>V” 6> V" 7>V” 8>V" 9而因此,當終端(P1)之灰度 電壓被指定以(V a )而終端(P 2 )之灰度電壓被指定 以(V b )時,則V a > V b總是被建立。 圖3 9爲一圖形以顯示依據實施例2之液晶顯示模組 中.的汲極驅動器1 3 0之一輸出級的槪略結構’於使用圖 3 7中所顯示之高壓解碼器電路2 7 8以及低壓解碼器電 路2 7 9之狀況中,該低壓解碼器電路2 7 9具有類似於 其圖3 7中所顯示之高壓解碼器電路2 7 8的電路結構。 於圖3 9中,具有圖1 5中所顯示之電路結構的一個 放大器電路被使用於高壓放大器電路2 7 1中,而具有圖 14中所顯示之電路結構的一個放大器電路被使用於低壓 放大器電路272中。 以此„方式,依據本實施例,關於構成解碼器電路之轉 換元件的數目,第一解碼器電路3 1 1中之數目爲6 4 ( =(9 + 7 ) X 4 ),第二解碼器電路3 12中之數目爲 24 ( = 3x8)而因此,每個汲極信號線(D)之中構 成解碼器電路的轉換元件(MOS電晶體)之總數目爲 8 8,而該數目可被相當地減少,相較於實施例1中之每 個汲極信號線(D)的MOS電晶體總數76 8。 此外,藉由減少轉換元件之數目,汲極驅動器1 3 0 之內電流可被減小,而因此,液晶顯示模組(L CM)之 總電力損耗可被減少,故其液晶顯示模組(L CM)之可 靠性可被提升。 本紙張尺度適用中國國家樣準(CNS ) A4规格(210X 297公釐) (請先閲讀背面之注意事項再填寫本頁) "* 經濟部智慧財產局S工消費合作社印製 -64- 4 255 3 9 ' A7 ___B7_ 五、發明説明(62 ) {請先閲讀背面之注意事項再填寫本頁) 圖4 0爲一電路圖以顯示依據本實施例之汲極驅動器 1 3 0中的高壓解碼器電路2 7 8之另一範例的電路結構 ,而於圖40中,注釋〇指示一 PMO S電晶體且♦指示 一 N Μ 0 S電晶體。 應注意到其圖4 0顯示一電路結構之一範例,於產生 256灰度電壓的狀況下,而因此,(DO — D7)之8 位元顯示資料的個別位元値以及反相値被供應至個別 PMO S電晶體之閘極電極,根據預定的組合。 於圖3 7所顯示之高壓解碼器電路2 7 8中,關於 MO S電晶體,其閘極電極被供應以相同電壓於每個解碼 器列,其顯示資料之位階愈高,則電晶體被排列的更爲連 接。 因此,即使當MO S電晶體,其閘極電極被供應以相 同電壓於#個數元且其爲連續的於每個解碼器列,被取代 以一 Μ 0 S電晶體時,仍不會有任何問題於其功能上。 t.. 於圖4 0中所顯示之高壓解碼器電路2 7 8中, 經濟部智慧財產局員工消費合作社印製 MO S電晶體,其電極被供應以相同電壓於每個數元且其 爲連續的於每個解碼器列,被取代以一MO S電晶體。 此外,於圖4 0所顯示之高壓解碼器電路2 7 8中’ 當一最小尺寸MO S電晶體之閘極電極的閘寬度被指示以 注釋W時,則最小尺寸MO S電晶體之下一個較高階之一 第二MO S電晶體被設定爲2W,此外,第二MO S電晶 體之下一個較高階之一第三MO S電晶體的閘極電極之閘 寬度爲4 W,而以此方式,相應於顯示資料之一較高階位 本紙張尺度適用中國國家橾準(CNS ) A4規格(210X297公釐) -65- 4 2 5 5 3 9 a? B7 五、發明説明(63 ) 元的MO S電晶體之閘極電極的閘寬度爲最小尺寸 MOS電晶體之閘極電極的閘寬度乘以2的(m — j )次 方’其中注釋m指示顯示資料之位元數目而注釋j指示於 由最小尺寸MO S電晶體所構成之位元中的最高階位元之 位元數目》 於圖4 0所顯示之高壓解碼器電路2 7 8中,當最小 尺寸MO S電晶體之電阻被指示以注釋R時,其每個解碼 列上之MOS電晶體的合成電阻是大約2尺(与R+ R/2+R/4+R/8+R/16)於解碼器電路 3 1 1中,以及大約2R (与R + R/ 2 + R/ 4 + R/8)於解碼器電路312中。 應被注意到其圖4 0亦顯示個別數元上之MO S電晶 體的電阻,當最小尺寸Μ 0 S電晶體之電阻被指示以注釋 R時。 、 因此,個別解碼列上之MO S電晶體的合成電阻可被 減少於圖4 0所顯示之高壓解碼器電路2 7 8中,於重新 分配電荷至構成副灰度電壓產生電路3 0 3之個別電容器 中’大電流可被充電及放電,而因此,不知解碼器電路之 高速操作可被達成,同時解碼器電路3 1 1與解碼器電路 3 1 2之合成電阻値可被變爲彼此相等,而因此,可以減 小所產生的兩個灰度的速度之間的差異。 此外,通常,於一MOS電晶體中,藉由—基底一源 極電壓(VBS),其臨界電壓(V t h)被改變於正方向 上,故其汲極電流(I ds)被減小。即,MO S電晶體之 本紙張尺度逋用中國國家橾準(CNS ) Α4規格(210Χ297公釐) (請先閱讀背面之注意ί項再填寫本I) 訂 經濟部智慧財產局員工消費合作社印製 -66- 4 255 3 9 A7 B7 五、發明説明(64 ) 電阻被增加。 因此,於圖4 0所顯示之高壓解碼器電路2 7 8中, 電路被分離爲一 PMO S電晶體區域與一 NMO S電晶體 區域,以灰度電壓之一邊界,其中基底一源極電壓(VBS )'變爲相等的(於圖40中,V16(或V18), V15(或V17)之灰度電壓)。 因此,於圖4 0所顯示之高壓解碼器電路2 7 8中, 由構成解碼器電路之MO S電晶體中的基底偏壓效應所引 發之電阻增加可被抑制。 圖4 1爲一電路圖以顯示依據本實施例之汲極驅動器 1 3 0中之低壓解碼器電路2 7 9的另一範例之電路結構 〇 圖4 1中所顯示之低壓解碼器電路2 7 9被提供以一 電路結構,其類似於圖4 0中所顯示之高壓解碼器電路 ·—··〜· 278的電路結構。 然而,於低壓解碼器電路2 7 9中,於分離一 PMO S電晶體區域與一 NMO S電晶體區域,以灰度電 壓之邊界,其中基底一源極電壓(VBS)爲相等的(於圖 40中,V16 (或V18) ,V15 (或V17)之灰 度電歷),其PMOS電晶體區域與NMOS電晶體區域 之位置被反轉至那些於高壓解碼器電路2 7 8中者》 應被注意到其個別電壓被設定爲V 1 > V 2 > V 3… ......> V 3 2 > V 3 3 a ’ 於上述實施例中,構成解碼器電路3 0 1之每個 (請先聞讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 本紙張尺度逋用中國國家橾率(CMS ) A4規格(210X297公釐) -67- 1 2 ^t:: 3 ; a? B7 五、發明説明(65 ) (請先閲讀背面之注意事項再填寫本頁) MO S電晶體被構成以一高壓額定値MO S電晶體或一 MO S電晶體,其中只有閘極電極部分被構成以一種高壓 額定値結構。 此外,作爲解碼器電路3 0 1之較低階位元的MO S 電晶體,可使用較低的源極-汲極電壓額定値MO S電晶 體,而於此例中,解碼器電路3 0 1之尺寸可進一步被減 小0 圖4 2爲一電路圖以顯示使用於圖4。所顯示之高壓 解碼器電路2 7 8中之副灰度電壓產生電路3 0 3的電路 結構之一範例。 於圖4 2所顯示之副灰度電壓產生電路3 0 3中,一 電容器(C ο 1 )與一電容器(C 〇 2 )之電容値是相同 的,一電容器(C 〇 3)之電容値爲電容器(Co 1 )之 電容値的Μ倍之一電容値,而一電容器(C 〇 4 )之電容 値爲電容器(C ο 1 )之電容値的四倍之一電容値。 經濟部智慧財產局員工消費合作社印製 此外,個別的開關控制電路(SGI — SG3)各被 提供以一NAND電路(NAND) ,一 AND電路( AND)及一 NOR 電路(NOR)。表 2 顯示 NAND 電路(NAND) ,AND電路(AND)及NOR電路 (NOR)之一真値表。 本紙張尺度通用中國國家標準(CNS ) A4规格(210X297公釐) -68- 425539 A7 B7 五、發明説明(66 ) 表2
/CR /TCK /D NAND AND NOR Snl Sn2 L Η 本 H L L OFF ON Η Η 伞 H L H OFF OFF L Η L L H ON OFF L H H L OFF ON (請先聞讀背面之注意事項#填寫本貫) *指示其顯示資料是不相關的。 當重置脈衝(/CR)爲L位準時,一開關元件( SS1)被變爲ON,而來自NOR電路(NOR)之一 輸出變爲L位準且個別的開關元件(s〇2,S12, S22)被變爲ON。 經濟部智慧財產局員工消費合作杜印製 於此例中,一時序脈衝(/TCK)爲Η位準,來自 N A N D〜電路(NAND)之一輸出變爲Η位準,而個別 的開關元件(S〇l ,Sll ,S21)被變爲OFF。 因此’個別電容器(C 〇 1 - c 〇 4)之兩個終端被連接 至終端(P2),而因此,個別的電容器(C01-C 〇 4 )被充電或放電且電位差被帶至〇伏特之狀態》 接下來,當重置脈衝(/CR)變爲Η位準而時序脈 衝(/TCK)變爲L位準時,其個別的開關元> ( S01,S02,S11,S12,S21,S22)被 變爲ON或OFF,依據顯示資料之較低階3位元(DO 一 D 2 )的個別位元値。 因此,當終端(P 1 )之灰度電壓被指定以(V a ) 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -69- 4 2 553 9 A7 B7 經濟部智慧財產局員工消f合作社印製 五、發明说明(67 ) 而終端(P 2 )之灰度電壓被指定爲(Vb )時,則V a + ( 1 / 8 ) △,V a + ( 2 / 8 ) △.......... V b { Va + (8/8) △}之灰度電壓被輸出自副灰度產生電 路 3 0 2。 此外,雖然電阻可被使用以取代副灰度電壓產生電路 3.0 3中之電容器,於此例中,具有高電阻値之電阻需被 使用且介於電阻値之間的比率是與介於電容之間的比率相 反的。 例如,當電阻被使用以取代圖3 7所顯示之副電壓產 生電路中的電容器時,用以取代電容器(C 1 )與電容器 (C 3 )之電阻的電阻値需爲用以取代電容器(C 2 )之 電阻的電阻値兩倍之一電阻値。 實施例3…、 依據本發明之實施例3的一種液晶顯示模組再依據實 施例2之液晶顯示模組的不同點在於其反相的放大器被使 用爲汲極驅動器1 3 0中之高壓差動放大器2 7 1及低壓 放大器電路2 7 2 依據本實施例之汲極驅動器1 3 0將被提供一解釋, 而著重於與實施例2之差異。 圖4 3爲一圖形以顯示依據實施例3之液晶顯示模組 的汲極驅動器1 3 0之輸出級的槪略結構,當圖3 7中所 顯示之高壓解碼器電路2 7 8及低壓解碼器電路2 7 9被 使用時’該低壓解碼器電路2 7 9具有類似於其圖3 7中 (請先閲讀背面之注意事項再填寫本頁) 訂 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐) -70- A7 B7 5539 五、發明説明(68 ) 所顯示之高壓解碼器電路2 7 8的電路結構。 於圖4 3中,其圖1 5中所顯示之差動放大器被使用 於高壓放大器電路2 7 1中,而圖1 4中所顯示之差動放 大器被使用於低壓放大器電路2 7 2中。 圖4 4爲一圖形以顯示高壓放大器電路2 7 1與低壓 放大器電路2 7 2之一|以及被連接至圖4 3中所顯示者 之一輸入級的一開關電容3 1 3 » 如圖4 4中所顯示,一開關電路(SWAO 1 )與一 電容器(CA 1 )之一平行電路被連接於一操作放大器( 0P 2 )的反相輸入終端(一)與輸出終端之間,而操作 放大器(0P2)之反相輸入終端(―)被連接以每個個 別電容器(CA2,CA3,CA4)之一終端。 個別電容器(CA2,CA3,CA4)之另一終端 被供應以JE .要灰度電壓之兩個接續位準之一,即,主要灰 度電壓(Va )被輸出至圖3 7中所顯示之終端(P 1 ) ,經由個別的開關電路(SWA11,SWA2 1, SWA31)。主要灰度電壓之兩個接續位準的另一個, 即,被輸出至圖3 7中所顯示之終端(P 2 )的主要灰度 電壓(Vb )被供應至操作放大器(0P 2 )之一非反相 終端(+ )及個別電容器(CA2,CA3,CA4)之 另一終端,經由個別的開關電路(S W A 1 2, SWA22,SWA32)。 於此例中,電容器(CA2)與電容器(CA4)之 電容値是相同的,電容器(CA 3 )之一電容値爲電容器 本紙張尺度適用中國國家揉準(CNS > A4规格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) *·*6 經濟部智慧財產局員工消費合作社印製 -71 - A7 B7 255 3 9 五、發明説明(69 ) (CA 2 )之電容値的兩倍而電容器(CA 1 )之一電容 値爲電容器(CA 2 )之電容値的四倍。 於反相放大器中,於一重疊操作中,開關電路( SWA01)及開關電路(SWA11,SWA21, SWA31)被置於ON而開關電路(SWA12, SWA22,SWA32)被置於OFF。 於此狀態中,電容器(CA 1 )被重置,操作放大器 (0P2)構成一電壓追隨器電路,操作放大器(〇P2 )之輸出終端及反相輸入終端(一)變爲主要灰度電壓( Vb )之一電位,而因此,個別的電容器(CA 2 — 請 先 閲 讀 背 Λ 之 注 項 再 填 寫 本 頁 CA4)被充電至(Vb
V △ V )之一電壓 經濟部智慧財產局員工消費合作社印软 此外,於一正常狀態下,開關電路(SWA 0 1 )被 置於OFF,而開關電路(SWA1 1,SWA21, S W A 31 )及開關電路(S、WA12,SWA22, SWA3 2)被置於ON或OFF,如所預定的。 因此,V a之主要灰度電壓被反相且放大以主要灰度 電壓(Vb)當作一參考,而電壓V b + V a,V b +
Va + (l/4)AV,Vb+Va + (1/2)AV, Vb+Va + (3/4) Δν被輸出自操作放大器( 0 P 2 )之输出終端。 實施例4 依據本發明之實施例4的一種液晶顯示模組與依據實 施例1之液晶顯示模組的不同點在其負極灰度參考電壓( 本纸法尺度逋用中國國家揉牟(CNS ) Α4規格(210Χ297公釐) -72- 經濟部智慧財產局員工消费合作社印製 4 2 55 3 9 A7 B7 五、發明説明(70 ) V” 5 — V” 9)從電力供應電路12 0被輸出至汲極驅 動器130,而在汲極驅動器130中,32位準之負極 灰度電壓被產生自負極灰度參考電壓(V” 5 — V” 9) ,此外,一反相放大器被使用爲高壓放大器電路2 7 1而 負極灰度電壓被反相且放大以反相放大器,而正極灰度電 壓被供應至汲極信號線(D)。 依擄本實施例之汲極驅動器將被提供一解釋,而著重 於其與實施例1之差異。 圖4 5爲一圖形以顯示依據實施例4之液晶顯示模組 的汲極驅動器1 3 0之輸出級的槪略結構。 於圖4 5中,圖1 5所顯示之差動放大器被使用爲高 壓放大器電路2 7 1而圖1 4所顯示之差動放大器被使用 爲低壓放大器電路2 7 2。 於依^本實施例之高壓放大器電路2 7 1中,一操作 放大器(OP 3 )構成一反相放大器< 因此,操作放大器(OP 3 )之輪入級被連接以圖6 中所顯示之低壓解碼器電路2 7 9來取代圖6中所顯示之 高壓解碼器電路2 7 8。 即,依據此實施例,低壓解碼器電路2 7 9被使用於 圖6中所顯示之所有解碼器部分2 6 1。 結果,依據此實施例,正電壓產生電路1 2 1及正極 灰度電壓產生電路1 5 1 a個別於電力供應電路1 2 0 ( 未顯示)及汲極驅動器1 3 0 (未顯示)中是不需要的。 如圖4 5中所顯示,一開關電路(SWB 1 )與一電 本紙張尺度適用中國國家標準(CNS ) A4规^ 210X297公釐) 一 (請先閲讀背面之注意事項再填寫本頁)
4 25b3 9 - A7 B7 五、發明説明(71 ) 容器(C B 1 )之一平行電路被連接於操作放大器( (請先閱讀背面之注意事項再填寫本頁) 0P 3 )的一個反相輸入終端(_)與一個輸出終端之間 ,而操作放大器(0P 3 )之反相輸入終端(_)被連接 以一電容器(CB2)之一終端。 電容器(C B 2 )之另一終端被供應以來自低壓解碼 器電路272之一灰度電壓,經由一開關(SWB3)且 被供應以一參考電壓(V r e f ),經由一開關( S W B 2 )。 此外,參考電壓(V r e ί )被供應至操作放大器( 0Ρ3)之一非反相輸入終端(+ )。 於此例中,參考電壓(V r e f )也是被供應至共同 電極(I T02)之液晶驅動電壓(V c om)的一個電 於此!相放大器中,於一重置操作中’開關電路( SWB 1 )及開關電路(SWB 2 )被置於ON而轉換電 路(SWB3)被置於OFF。 經濟部智慧財產局貝工消費合作社印製 於此狀態下,操作放大器(OP 3 )構成一電壓追隨 器電路,操作放大器(0P 3 )之輸出終端與反相終端變 爲參考電壓(Vr e f )之一電位,參考電壓(V r e f )也被供應至電容器(C B 2 )之另一終端’而因此’電 容器(CB1)及電容器(CB2)被重置。 此外,於一正常狀態下,開關電路(SWB 1 )及開 關電路(SWB 2 )被置於〇 F F,開關電路(SWB 3 )被置於ON,經由電容器(CA2)而被輸入之一負極 本紙張尺度適用中國國家橾準(CNS >八4規格(210X297公釐) _74_ A7 B7 425539 五、發明説明(72 ) 灰度電壓被反相且放大以參考電壓(V r e f )當作一參 考,而正極灰度電壓被輸出自操作放大器(〇 P3 )之輸 出終端。 依據此實施例,取代圖6中所顯示之高壓解碼器電路 2 7 1,其圖6中所顯示低壓解碼器電路2 7 2被使用’ 此外,電源供應電路1 2 0中之正電壓產生電路1 2 1及 汲極驅動器1 3 0中之正極灰度電壓產生電路1 5 1 a是 不需要的,而因此,其結構可被簡化。 實施例5 依據本發明之實施例5的一種液晶顯示模組與實施例 1之不同點在於其一單一放大器電路2 7 3作用爲高壓放 大器電路271及低壓放大器電路272。 依據實施例之汲極驅動器1 3 0的解釋將被提供, 而著重於其與實施例1之差異》 圖4 6爲一圖形以顯示依據實施例5之液晶顯示模組 的汲極驅動器130之輸出級的槪略結構。 於圖4 6中,參考數字2 7 3指示一單一放大器電路 以輸出負極與正極灰度電壓,而依據此實施例,負極與正 極灰度電壓被輸出自放大器電路2 7 3。 因此,放大器電路2 7 3需被供應以由高壓解碼器電 路2 7 8所選擇之一正極灰度電壓或由負極電壓解碼器電 路2 7 9所選擇之一負極灰度電壓。 如圖47中所顯示,開關部分(2) 264需被安裝 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作杜印製 -75- 4 2^^39 A7 B7 五、發明説明(73 ) 於解碼器部分2 6 1與放大器電路2 7 3之間。 圖4 8爲一圖形以顯示使用於圖4 6所顯示之放大器 電路2 7 3中的差動放大器之一範例的電路結構。 於圖4 8所顯示之放大器電路2 7 3 ’注釋·指示轉 換電晶體,圖形中標示爲“A”之指示參被一控制信號( A)置於ON之轉換電晶體,而標示爲“B"之參指示被 一控制信號(B )置於ON之轉換電晶體。 於此放大器電路2 7 3中1輸出級中一推一拉結構所 建構以輸出負極與正極灰度電壓’以單一放大器電路° 此外,放大器電路2 7 3提供一寬的動態範圍,因電 流(II’ ,12’)可被流通,即使當電流(II, 12)被變爲OFF時。 依據此實施例,一單一放大器電路被建構以輸出負極 與正極灰_®電壓至一相應的汲極信號線(D),每個像素 之亮度被決定以關於被供應至共同電極(I TO 2 )之共 同電位(V c om)之其電位。 沒有垂虚假線發生於一顯示影像上之問題,假如介於 正極灰度電壓(VH)與共同電極(I T02 )的電位( Vcom)之間的電壓差(|VH — Vcoml )等於介 於負極灰度電壓(VL)與共同電極(I T02 )的電位 (Vc om)之間的電壓差(丨VL — Vc om丨)時, 但是於許多狀況下,有發生一差異於正極灰度電壓(VH )與負極灰度電壓(VL)之間,因爲關於被供應横越它 之一電壓之極性的液晶層之不對稱特性,或閘極驅動器 (請先閎讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4规格(210X297公釐) -76- a 2563 9 A7 B7 五、發明説明(74 ) (請先閲讀背面之注意事項再填寫本頁) 1 4 0中之不想要的耦合,而因此,此實施例是有利的。 實施例6 如上所述,一種較高解析度之液晶板被需求於一液晶 顯示裝置中。 對於此種較高解析度的液晶板,其顯示控制電路 1 1 0,汲極驅動器1 3 0及閘極驅動器1 4 0必須執行 高速操作,尤其,從顯示控制電路1 1 0輸出至汲極驅動 器1 3 0之時鐘(C L 2 )及顯示資料之操作頻率經歷了 高速操作之可観的影響。 例如,於一種XGA顯示模式之具有1 0 2 4x 7 6 8像素的液晶顯示板中,時鐘(CL 2 )頻率爲6 5 MHz而顯示資料頻率爲32.5MHz (65MHz之 —半)。〜 ' 經濟部智慧財產局員工消費合作社印製 因此,例如,於XGA顯示模式之例中,在本實施例 之液晶顯示模組中,介於顯示控制電路1 1 〇與汲極驅動 器130之間的時鐘(CL2)頻率爲32 . 5MHz ( 65MHz之一半),而顯示資料被鎖定於汲極驅動器 1 3 0中之時鐘C L 2的正向傳輸及負向傳輸上。 圖4 9爲一方塊圖以解釋依據實施例6之汲極驅動器 1 3 0的結構,而著重於一输出電路之結構。 圖4 9之結構相應於圖6之結構,但是與圖6有些許 不同,且偏移記錄器電路(由圖6中之數字1 5 6所表示 )被省略。 -77- 本紙張尺度通用中國國家揉準(CNS ) A4规格(210X297公釐} 425539 五、發明説明(75 ) 依據此實施例之驅動器1 3 0的解釋將被提供,而著 重於與實施例1之差異。 如圖4 9中所顯示,一事先鎖定電路1 6 0被安裝於 依據本實施例之驅動器1 3 0中。 圖5 0爲一圖形以顯示圖4 9中所顯示之事先鎖定電 路1 6 0的一個斷面。 如圖5 0中所顯示,其傳送自顯示控制電路1 1 0之 一顯示資料被時鐘C L 2之正向傳輸上之一交互接續式電 路(F 3 1 )鎖定,接著被時鐘C L 2之負向傳輸上之一 交互接續式電路(F 3 2 )鎖定,且被輸出至一開關部分 (3)266° 此外,另一接續的顯示資料被時鐘C L 2之負向傳輸 上之一交互接續式電路(F 3 3 )鎖定,接著被時鐘 C L 2之___正向傳輸上之一交互接續式電路(F 3 4 )鎖定 ,且被輸出至開關電路(3) 266。 由事先鎖定電路1 6 0鎖定之顯示資料被開關部分( 3)所選擇,且被交替地輸出至顯示資料之匯流排線 161a與匯流排線161b。 匯流排線(161a,161b)之兩條路徑上的顯 示資料被輸入至資料鎖定部分2 6 5 ’根據來自偏移記錄 器1 5 3之資料輸入的一個控制信號 於此例中,2像素之資料(六條汲極信號線(D)之 資料)被輸入至資料鎖定部分2 6 5於同一時刻》 依據顯示資料之一灰度電壓從汲極驅動器1 3 0之放 本紙張尺度遒用中國國家榇準(CNS ) A4规格(210X297公釐) ί請先閲讀背面之注意事項再填寫本頁)
,1T 經濟部智慧財產局員工消費合作社印製 -78- 425539 Α7 Β7 ---- 五、發明説明(76 ) 大器對2 6 3被輸出至每條汲極信號線(D),根據鎖定 於資料鎖定部分2 6 5上之顯示資料。 其操作與實施例1相同,而因此其解釋將被省略。 圖5 1爲一圖形以解釋圖4 9中所顯示之匯流排線( 161a,161b)上的顯示資料及時鐘(C2)之操 作頻率^ —解釋將被提供於一範例,其中資料之一片斷之顯示 資料的頻率爲60MHz (資料之兩片斷爲30MHz) ’而圖51中之時鐘(CL2)的頻率爲30MHz。 如圖5 0及5 1中所顯示,於6 ΟΜΗ z之頻率傳送 且顯示控制電路1 1 0的顯示資料,被鎖定以一對交互接 續式電路(F3 1 )與(F32)及一對交互接續式電路 (F3 3)與(F34)且被傳送至匯流排線(1 6 1 a ’ 1 6 1 _b ),而因此,匯流排線(1 6 1 a,1 6 1 b )上之顯示資料的頻率爲3 ΟΜΗ z於資料之一片斷( 1 5 Μ Η z於資料之二片斷)。 圖5 2爲一方塊圖以解釋汲極驅動器之結構,而著重 於一輸出電路,當顯示資料被鎖定於時鐘C L 2之正向傳 輸與負向傳輸上且當只有匯流排線161之一條路徑被安 裝於汲極驅動器中時。 圖5 3爲一圖形以解釋圖5 2中所顯示之匯流排線 1 6 1上的顯示資料及時鐘(CL 2)之操作頻率。 如從圖5 3所得知,當汲極驅動器中只有匯流排線 1 6 1之一條路徑時,則匯流排線1 6 1之一條路徑上的 本紙張尺度逋用中國國家標準(CNS ) Α4規格(210X297公釐) (锖先閱讀背面之注意事項存填寫本育)
tT 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 .12 5 5 3 1;^ A7 _____ B7_ 五、發明説明(77 ) 顯不資料頻率變爲6 OMH z ,其與傳送自顯T控制電路 1 1 0之顯示資料的頻率是相同的。 圖5 4顯示圖5 2所顯示之汲極驅動器的半導體積體 電路中之匯流排線161的佈局圖。 如圖5 4中所顯示,匯流排線1 6 1於長向上被形成 至構成汲極驅動器之半導體積體電路的兩端上,而因此’ 離開事先鎖定電路1 6 0愈遙遠,則延遲時間愈被增加。 因此,當匯流排線1 6 1之一條路徑上的顯示資料頻 率與傳送自顯示控制電路110之顯示資料頻率相同時( 例如,6 ΟΜΗ z ),則鎖定顯示資料之一時序邊限被減 少於遠離事先鎖定電路1 6 0之終端上。 然而·依據此實施例,匯流排線(161a ,161 b)之兩條路徑被安裝,故匯流排線(161 a ,161 b )之兩路徑上的顯示資料頻率可被變爲傳送自顯示控 制電路1 1 0之頻率(例如,6 Ο Μ Η Z )的一半(例如 ’30MHz),而因此,與圖52中所顯示之汲極驅動 器的範例比較之下,於遠離事先鎖定電路1 6 0之終端上 的鎖定顯示資料範例中之時序邊限可變爲兩倍。 因此,依據此實施例,汲極驅動器1 3 0之高速作可 被達成。 ' 此外,圖5 2中所顯示之汲極驅動器需要偏移記錄器 15 3之一交互接續式電路於每三條汲極驅動器(D)( 例如,86當汲極信號線(D)之總數爲258時)。 然而,於此實施例之汲極驅動器1 3 0中,兩個像素 本紙張尺度逋用中®國家標率(CNS > A4規格(210X297公釐) (請先閲讀背面之注$項再填寫本頁)
4 2553 9 經濟部智慧財產局員工消費合作杜印製 五、發明説明(78 ) 之資料(六條汲極信號線(D)之資料)被一次輸入至資 料鎖定部分2 6 5,而因此,偏移記錄器1 5 3之一交互 接續式電路可被安裝於每六條汲極信號線(D)(例如, 43當汲極信號線(D)之總數爲258時),而偏移記 錄器1 5 3之交互接續式電路的數目可被變爲那些圖5 2 中所顯示之汲極驅動器1 3 0中之數目的一半。 此外,於此實施例之汲極驅動器1 3 0中,來自事先 鎖定電路1 6 0之顯示資料被交替地輸出至匯流排線( 161a ,161b)之兩條路徑的每條,藉使用開關部 分(3) 266 ,而因此,圖52中所顯示之開關部分( 1)262是不需要的。 一開關部分(1 ) 2 6 2被需求於每六條汲極信號線 (D)(例如,43當汲極信號線(D)之總數爲258 時)。— ' 然而,汲極驅動器130之開關部分(3) 266的 數目是不多於顯示資料之位元數目(於圖4 9中,1 8因 顯示資料是六位元的)。 以此方式,於本實施例之汲極驅動器1 3 0中,與圖 5 2中所顯示之汲極驅動器比較下,其偏移記錄器1 5 3 與開關部分之交互接續式電路的數目可被相當地減少,而 汲極驅動器1 3 0之內部結構的組成可被簡化。 雖然,於上述之個別實施例中,已解釋本發明被應用 至一種垂直場型液晶顯示板之實施例,但本發明並不限定 於此,而本發明亦可被應用至水平場型液晶顯示板,其中 ί請先閲讀背面之注^K項再填寫本頁) 丁 良 本紙張尺度適用中國國家摞準(CNS } A4規格(210X297公釐) 經濟部智慧財產局員工消費合作社印製 ά 2 5 5 3 9 Α7 _Β7_五、發明説明(79 ) 一電場被施加在平行於其液晶層之方向上,且其一般被稱 爲平面中轉換型液晶顯示板,如圖4 9中所顯示。 圖5 5爲一圖形以顯示平面中轉換型液晶顯示板之一 等效電路。 於圖2或圖3所顯示之一種垂直場型液晶顯示板中, 其共同電極(I TO 2 )被配置於一色彩過濾器基底上, 但於平面中轉換型之液晶顯示板中,一 T F T基底被提供 以一計數器電極(CT)及計數器電極(CL )之信號線 以施加一驅動電壓(VCOM)至計數器電極(CT)。 因此,液晶層之電容(Cp i X)被相等地連接於一 像素電極(PX)與計數器電極(CT)之間。此外,維 持電容(Cs tg)亦被形成於像素電極(PX)與計數 器電極(C T )之間。 此外雖然,於上述之實施例中,雖已解釋點轉換驅 動方法被使用之實施例,但本發明不被限定於此,而本發 明可被應用至一共同電極電壓轉換驅動方法,其反轉被供 應至接續線上或接續畫面上之共同電極(I TO 2 )與像 素電極(I TO 1 )之兩個驅動電壓的特性》 雖然一特定之解釋已被提供於由本發明者根據發明實 施例所執行之本發明,但是本發明不被限定於以上所解釋 之發明的實施例,而不同的改變及修改可被執行於那些實 施例卻不會背離本發明之真正精神與範圍* 由本發明之個別實施例所提供之優點可被槪述如下: (1)藉由避免因視訊信號線驅動器電路之放大器電 (請先閎讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) -82- A7 B7 2 5 5 3 9 五、發明说明(80 ) 路中之補償電壓而引發黑或白色虛假信號垂直線出現於顯 示影像中來改進顯不品質; (2 )減少由視訊信號線驅動器電路之一晶片中的位 準偏移電路所佔據之區域,藉使用位準偏移電路中之低源 極-汲極電壓額定値電晶體,相較於使用較高源極-汲極 電壓額定値電晶體之例; (3 )減小液晶顯示板之邊緣區域,藉由上述視訊信 號線驅動器電路之晶片尺寸的減小來減少成本並增進可靠 性;以及 (4 )於視訊信號線驅動器電路之半導體I C中之鎖 定顯示資料中之足夠的時序邊限,即使當顯示資料之顯示 資料鎖定時鐘頻率及操作頻率被增加時。 (請先閲讀背面之注意事項再填寫本頁)
•1T 經濟部智慧財產局員工消費合作杜印製 本紙張尺度適用中國國家梂準(CNS ) A4規格(210X297公釐) -83·

Claims (1)

  1. 4 2553 9 ' Bd D8 夂、申請專利範圍 1 . 一種液晶顯示裝置,包括具有多數像素之液晶顯 示元件,每個被採用而供應以依據一顯示資料之一視訊信 號電壓,經由多數視訊信號線之相應的一條,及一視訊信 號線驅動器電路以供應該信號線電壓制每條該多數視訊信 號線, 該視訊信號線驅動器電路包含: 多數差動放大器,每個具有一第一輸入終端與第二輸 入終端並放大其所被輸入至一視訊信號,且供應該放大之 視訊信號至該多數視訊信號線之相應的一條: 多數對之反相輸入終端及非反相輸入終端,每對均相 應於每個該多數差動放大器, 該多數差動放大器各具有一轉換電路以轉換介於第一 狀態與第二狀態之間, *該第_一狀態爲一種狀態、,其中該第一輸入終端被耦合 至該反相輸入終端且該第二輸入終端被耦合至該非反相輸 入終端,而該第二狀態爲一種狀態,其中該第一輸入終端 被耦合至該非反相輸入終端且該第二輸入終端被耦合至該 反相輸入終端;以及 —轉換控制電路以提供一轉換控制信號至該轉換電路 以致其介於第一狀態與第二狀態之間的轉換被執行以一特 定之周期。 2.如申請專利範圍第1項之一種液晶顯示裝置,其 中該第一狀態爲一種狀態,其中該視訊信號被輸入至該第 二輸入終端且該放大之視訊信號被回饋至該第一輸入終端 (請先W讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 本紙張尺度逋用中困國家揉準(CNS ) A4規格(210X297公釐) _ 84 - 經濟部智慧財產局員工消費合作社印製 4 2 5 5 3 9 ®| D8六、申請專利範圍 ,而該第二狀態爲一種狀態,其中該視訊信號被輸入至該 第一輸入終端且該放大之視訊信號被回饋至該第二輸入終 端。 3 .如申請專利範圍第1項之一種液晶顯示裝置,其 中每個該多數差動放大器包括一對輸入級三終端電晶體, 一輸出級電晶體,及一對活性負載形成電晶體; 該對輸入級三終端電晶體之第一電極被耦合至一電流 源, 該對输入級三終端電晶體之一的一個控制電極被耦合 至該第一輸入終端, 該對輸入級三終端電晶體之另一個的一個控制電極被 耦合至該第二輸入終端| 該第一輸入終端經由一第一轉換元件而被耦合至該非 反相輸入_終端且經由一第二轉換元件而被耦合至該反相輸 入終端, 該第二輸入終端經由一第三轉換元件而被耦合至該反 相輸入終端且經由一第四轉換元件而被耦合至該非反相輸 入終端, 該輸出級電晶體之一控制電極經由一第五轉換元件而 被耦合至該對輸入級三終端電晶體之另一個的一個第二電 極’且經由一第六轉換元件而被耦合至該對輸入級三終端 電晶體之該一個的一個第二電極, 該對活性負載形成電晶體控制電極之經由一第七轉換 元件而被耦合至該對輸入級三終端電晶體之該一個的該第 (請先聞讀背面之注意事項再填寫本頁) 本紙沬尺度適用中國國家梯準(CNS ) A4规格(210X297公釐) · 85 - AX 4 2553 9 II D8 六、申請專利範圍 二電極’且經由一第八轉換元件而被耦合至該對輸入級三 終端電晶體之該另一個的該第二電極:以及 第—群之該第一,第三,第六及第八開關與第二群之 該第二’第四,第五及第七開關被交替地打開,根據該轉 換控制信號。 4 ·如申請專利範圍第1項之一種液晶顯示裝置,其 中介於該第一狀態與該第二狀態之間的該轉換被執行以該 液晶顯示裝置之一畫面週期的倍數。 5 *如申請專利範圍第1項之一種液晶顯示裝置,其 中介於該第一狀態與該第二狀態之間的該轉換被執行於該 液晶顯示裝置之一水平顯示線週期的倍數之間隔》 6 .如申請專利範圔第1項之一種液晶顯示裝置,其 中介於該第一狀態與該第二狀態之間的該轉換被執行於該 液晶顯卞裝置之一水平顯示線週期的倍數與一畫面週期的 倍數之間隔》 7 _如申請專利範圍第2項之一種液晶顯示裝置,其 中介於該第一狀態與該第二狀態之間的該轉換被執行以該 液晶顯示裝置之一畫面週期的倍數。 8 . —種液晶顯示裝置包括多數像素,每個被採用以 被供應以一視訊信號,及多數視訊信號驅動器電路以放大 其所被輸入至之一資料並供應其一輸出電壓至每個該多數 像素爲該視訊信號電壓, 該視訊信號線驅動器電路各包含: 一第一輸入終端及一第二輸入終端, {請先閲讀背面之注項再填寫本頁) " 訂 經濟部智慧財產局員工消費合作社印製 本紙張尺度逋用中國«家#準(CNS ) A4规格(210X297公釐) -86- ABCD Δ25539 々、申請專利範圍 一輸出終端, 一第一連接以從該輸出終端饋送一輸出電壓至該第一 輸入終端成爲一參考電壓, 一第二連接以饋送該輸出電壓至該第二輸入終端成爲 一參考電壓,以及 —轉換電路以轉換於該第一與第二連接之間。 9.如申請專利範圍第8項之一種液晶顯示裝置’其 中該一第一連接包含一第一轉換元件以轉換於該第一輸入 終端與該輸出終端之間,而該第二連接包含一第二轉換元 件以轉換於該第二輸入終端與該輸出終端之間。 1 0 .如申請專利範圍第8項之一種液晶顯示裝置’ 其中該轉換電路轉換於一第一狀態與一第二狀態之間,該 第一狀態爲一種狀態,其中該輸出電壓被饋送至該第一輸 入終端成_爲一參考電壓且被供應至該多數像素之一個’而 該第二狀態爲一種狀態,其中該輸出電壓被饋送至該第二 輸入終端成爲一參考電壓且被供應至該多數像素之該一個 〇 1 1 ·—種液晶顯示裝置包括多數像素,每個被採用 以被供應以一視訊信號,及多數視訊信號線驅動器電路以 放大其所被輸入至之一資料並供應其一輸出電壓至每個該 多數像素爲該視訊信號電壓。 該多數視訊信號線驅動器電路各包含一轉換電路以轉 換介於一第一狀態與一第二狀態之間’ 該第一狀態爲一種狀態,其中被供應至該多數像素之 {請先閲讀背面之注意事項再填寫本頁) 、νβ 經濟部智慧財產局员工消費合作社印製 本紙張尺度逍用中國國家梯準(CNS ) Α4洗格(210X297公釐) -87- 8 8 8 8 ABCD 425539 六、申請專利範圍 —的該視訊信號含有產生於該視訊信號驅動器電路中之一 第一補償電壓,而該第二狀態爲一種狀態,其中被供應至 該多數像素之該一個的該視訊信號含有產生於該視訊信號 線驅動器電路中之一第二補償電壓。 1 2 .如申請專利範圍第1 1項之一種液晶顯示裝置 ,其中該多數視訊信號線驅動器電路各進一步包括一輸入 終端以接收該轉換中之開始信號。 1 3 .如申請專利範圍第1 1項之一種液晶顯示裝置 ,其中該多數視訊信號線驅動器電路輸出相應於其所被輸 入至之該資料之一灰度電壓,而該第一與第二狀態中之該 視訊信號爲該灰度電壓。 1 4 . 一種液晶顯示裝置包括多數像素,每個被採用 以被供應以一視訊信號,及多數視訊信號驅動器電路以放 大其所被輸入之一資料並供應其一輸出電壓至每個該多數 像素爲該視訊信號電壓; 該多數視訊信號線驅動器電路各包含 一對第一放大器電路與第二放大器電路以供應該視訊 信號至該多數像素之一, 該第一放大器電路具有一第一輸出終端,一第一輸入 終端及一第二輸入終端, 該第二放大器電路具有一第二輸出終端,一第三輸入 終端及一第四輸入終端, 一第一連接可以轉換介於用以從該第一輸出終端饋送 該輸出電壓至該第一輸入終端成爲一參考電壓的一個連接 本紙涞尺度適用中國國家揉準(CNS ) A4规格(210X297公釐) (請先聞讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 -88 - 經濟部智慧財產局員工消費合作社印製 4 ::ί^5 3 9 ___’ D8 六、申請專利範園 與用以從該第一輸出終端饋送該輸出電壓至該第二輸入終 端成爲一參考電壓的一個連接之間,以及 一第二連接可以轉換介於用以從該第二輸出終端饋送 該輸出電壓至該第三輸入終端成爲一參考電壓的一個連接 與用以從該第二輸出終端饋送該輸出電壓至該第四輸入終 端成爲一參考電壓的一個連接之間。 1 5 .如申請專利範圍第1 4項之一種液晶顯示裝置 ’其中該液晶顯示裝置進一步包括一第一電壓產生電路以 供應其一輸出電壓至該第一放大器電路,及一第二電壓產 生電路以供應其一輸出電壓至該第二放大器電路。 1 6 .如申請專利範圍第1 4項之一種液晶顯示裝置 ’其中該液晶顯示裝置進一步包括一第一電壓產生電路, 一第二電壓產生電路,一第一轉換電路以選擇性地供應該 第一電壓_產生電路之一輸出電壓至該第一與第二輸入終端 之一,及一第二轉換電路以選擇性地供應該第二電壓產生 電路之一輸出電壓至該第三與第四輸入終端之一 ^ 1 7 .如申請專利範圍第1 4項之一種液晶顯示裝置 ,其中該液晶顯示裝置進一步包括一第一電壓產生電路, 一第二電壓產生電路,一第一轉換元件以轉換於該第一電 壓產生電路與該第一輸入終端之間及一第二轉換元件以轉 換於該第一電壓產生電路與該第二輸入終端之間,以致其 來自該第一電壓產生電路之一輸入電壓被選擇性地輸入至 該第一與第二輸入終端之一, 一第三轉換元件以轉換於該第二電壓產生電路與該第 H. —...... .—I I - - n ^^1 ___ ——.I - .. -- (請先w讀背面之注意事項再填寫本頁) 本紙張尺度逋用中S因家揉準(CNS ) A4洗格(210X297公釐) -89- A8 4 2 5539 S _ D8 申請專利範圍 (請先閱讀背面之注項再填寫本頁) 三輸入終端之間及一第四轉換元件以轉換於該第二電壓產 生電路與該第四輸入終端之間,以致其來自該第二電壓產 生電路之一輸出電壓被選擇性地輸入至該第三與第四輸入 終端之一。 1 8 .如申請專利範圍第1 4項之一種液晶顯示裝置 ,其中該第一放大器供應含有一第一補償電壓之該視訊信 號電壓至該多數像素之該一個,當來自該第一輸出終端之 一輸出電壓被饋送至該第一輸入終端成爲一參考電壓時, 該第一放大器供應含有一第二補償電壓之該視訊信號電壓 至該多數像素之該一個,當來自該第一輸出終端之一輸出 電壓被饋送至該第二輸入終端成爲一參考電壓時,該第二 放大器供應含有一第三補償電壓之該視訊信號電壓至該多 數像素之該一個,當來自該第二輸出終端之一輸出電壓被 饋送至該第三輸入終端成爲f參考電壓時,該第二放大器 供應含有一第四補償電壓之該視訊信號電壓至該多數像素 之該一個,當來自該第二輸出終端之一輸出電壓被饋送至 該第四輸入終端成爲一參考電壓時》 經濟部智慧財產局員工消費合作社印製 1 9 .如申請專利範圍第1 4項之一種液晶顯示裝置 ,其中該液晶顯示裝置進一步包括一輸入終端給介於來自 含有一第一補償電壓的該第一放大器電路的該視訊信號電 壓與來自含有一第二補償電壓的該第一放大器電路的該視 訊信號之間的轉換之一第一控制信號,以及一第二控制信 號之一輸入終端以轉換介於來自含有一第三補償電壓的該 第二放大器電路的該視訊信號電壓與來自含有一第四補償 -90- 本紙張尺度適用中困國家揉率(CNS > A4規格(210X297公釐) A8 BS C8 D8 4 2553 9 六、申請專利範圍 電壓的該第二放大器電路的該視訊信號之間。 2 〇 .如申請專利範圍第1 4項之一種液晶顯示裝置 ,其中該液晶顯示裝置進一步包括一輸入終端給介於來自 含有一第一補償電壓的該第一放大器電路的該視訊信號電 壓與來自含有一第二補償電壓的該第一放大器電路的該視 訊信號之間的轉換之一第一控制信號,並且用以轉換介於 來自含有一第三補償電壓的該第二放大器電路的該視訊信 號電壓與來自含有一第四補償電壓的該第二放大器電路的 該視訊信號之間。 n n ·I I I I b^— I I I I I 訂 (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度逋用中國國家楳準(CNS) A4规格(210x297公釐) -91 -
TW088102991A 1998-03-03 1999-02-26 Liquid crystal display device TW425539B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5069998A JP3595153B2 (ja) 1998-03-03 1998-03-03 液晶表示装置および映像信号線駆動手段

Publications (1)

Publication Number Publication Date
TW425539B true TW425539B (en) 2001-03-11

Family

ID=12866161

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088102991A TW425539B (en) 1998-03-03 1999-02-26 Liquid crystal display device

Country Status (4)

Country Link
US (8) US6388653B1 (zh)
JP (1) JP3595153B2 (zh)
KR (1) KR100331773B1 (zh)
TW (1) TW425539B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8018475B2 (en) 2005-06-22 2011-09-13 Samsung Electronics Co., Ltd. Circuits, displays and apparatus for providing opposing offsets in amplifier output voltages and methods of operating same
US8217882B2 (en) 2007-10-22 2012-07-10 Au Optronics Corp. Liquid crystal display with data compensation function and method for compensating data utilizing isolated coupling lines
TWI450245B (zh) * 2010-12-28 2014-08-21 Japan Display Inc Drive circuit

Families Citing this family (120)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3595153B2 (ja) * 1998-03-03 2004-12-02 株式会社 日立ディスプレイズ 液晶表示装置および映像信号線駆動手段
JP3437489B2 (ja) * 1999-05-14 2003-08-18 シャープ株式会社 信号線駆動回路および画像表示装置
US6563482B1 (en) * 1999-07-21 2003-05-13 Semiconductor Energy Laboratory Co., Ltd. Display device
JP4183222B2 (ja) * 2000-06-02 2008-11-19 日本電気株式会社 携帯電話機の省電力駆動方法
TW502236B (en) * 2000-06-06 2002-09-11 Semiconductor Energy Lab Display device
JP4449189B2 (ja) * 2000-07-21 2010-04-14 株式会社日立製作所 画像表示装置およびその駆動方法
US7098901B2 (en) * 2000-07-24 2006-08-29 Sharp Kabushiki Kaisha Display device and driver
JP3892650B2 (ja) * 2000-07-25 2007-03-14 株式会社日立製作所 液晶表示装置
KR100339021B1 (ko) * 2000-07-27 2002-06-03 윤종용 평판 디스플레이 장치
KR100357690B1 (ko) * 2000-08-04 2002-10-19 삼성전자 주식회사 차동 신호의 전압 값을 변조하는 디지털 데이터 전송 장치
JP3506235B2 (ja) 2000-08-18 2004-03-15 シャープ株式会社 液晶表示装置の駆動装置および駆動方法
JP3519355B2 (ja) 2000-09-29 2004-04-12 シャープ株式会社 液晶表示装置の駆動装置および駆動方法
JP4757388B2 (ja) * 2001-01-15 2011-08-24 株式会社 日立ディスプレイズ 画像表示装置およびその駆動方法
JP3533185B2 (ja) * 2001-01-16 2004-05-31 Necエレクトロニクス株式会社 液晶ディスプレイの駆動回路
KR100815897B1 (ko) * 2001-10-13 2008-03-21 엘지.필립스 엘시디 주식회사 액정표시장치의 데이터 구동 장치 및 방법
KR20030064467A (ko) * 2002-01-28 2003-08-02 일진다이아몬드(주) 평판표시장치
DE10303427A1 (de) 2002-02-06 2003-10-16 Nec Corp Tokio Tokyo Verstärker-Schaltung, Treiber-Schaltung für ein Anzeigegerät , tragbares Telefon und tragbares elektronisches Gerät
KR100848090B1 (ko) * 2002-02-19 2008-07-24 삼성전자주식회사 레벨 시프터 및 이를 이용한 액정 표시 장치
JP2004012872A (ja) * 2002-06-07 2004-01-15 Nec Electronics Corp 表示装置及びその駆動方法
JP4050100B2 (ja) * 2002-06-19 2008-02-20 シャープ株式会社 アクティブマトリクス基板および表示装置
JP3799307B2 (ja) * 2002-07-25 2006-07-19 Nec液晶テクノロジー株式会社 液晶表示装置及びその駆動方法
JP4637467B2 (ja) * 2002-09-02 2011-02-23 株式会社半導体エネルギー研究所 液晶表示装置および液晶表示装置の駆動方法
US8179385B2 (en) * 2002-09-17 2012-05-15 Samsung Electronics Co., Ltd. Liquid crystal display
TW575961B (en) * 2002-12-03 2004-02-11 Quanta Display Inc Pixel structure
KR100510500B1 (ko) * 2002-12-05 2005-08-26 삼성전자주식회사 박막 트랜지스터-액정표시장치 구동용 소오스 드라이버집적회로 및 출력 증폭기의 오프셋 제거 방법
KR100506005B1 (ko) * 2002-12-31 2005-08-04 엘지.필립스 엘시디 주식회사 평판표시장치
KR100498489B1 (ko) * 2003-02-22 2005-07-01 삼성전자주식회사 면적을 감소시키는 구조를 가지는 lcd의 소스 구동 회로
JP3904524B2 (ja) * 2003-03-20 2007-04-11 シャープ株式会社 液晶表示装置およびその駆動方法
TW591595B (en) * 2003-05-23 2004-06-11 Toppoly Optoelectronics Corp LCD driving circuit
WO2005006544A1 (en) * 2003-07-10 2005-01-20 Koninklijke Philips Electronics N. V. Operational amplifier with constant offset and apparatus comprising such an operational amplifier
JP3726910B2 (ja) * 2003-07-18 2005-12-14 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
JP2005070673A (ja) * 2003-08-27 2005-03-17 Renesas Technology Corp 半導体回路
JP4407903B2 (ja) * 2004-02-05 2010-02-03 Okiセミコンダクタ株式会社 液晶表示器駆動回路
JP2005331900A (ja) * 2004-06-30 2005-12-02 Eastman Kodak Co 表示装置
JP2005331709A (ja) * 2004-05-20 2005-12-02 Renesas Technology Corp 液晶表示駆動装置および液晶表示システム
JP4397291B2 (ja) * 2004-06-29 2010-01-13 Okiセミコンダクタ株式会社 表示装置の駆動回路、及び表示装置の駆動方法
KR100708838B1 (ko) * 2004-06-30 2007-04-17 삼성에스디아이 주식회사 입체 영상 표시 장치 및 그 구동 방법
JP4678755B2 (ja) * 2004-08-06 2011-04-27 ルネサスエレクトロニクス株式会社 液晶表示装置,ソースドライバ,及びソースドライバ動作方法
CA2490858A1 (en) 2004-12-07 2006-06-07 Ignis Innovation Inc. Driving method for compensated voltage-programming of amoled displays
JP2006208517A (ja) * 2005-01-26 2006-08-10 Renesas Technology Corp 半導体回路
JP2006285018A (ja) * 2005-04-01 2006-10-19 Matsushita Electric Ind Co Ltd 液晶駆動装置および液晶表示装置,液晶駆動方法
JP4887657B2 (ja) 2005-04-27 2012-02-29 日本電気株式会社 アクティブマトリクス型表示装置及びその駆動方法
CN102663977B (zh) 2005-06-08 2015-11-18 伊格尼斯创新有限公司 用于驱动发光器件显示器的方法和系统
JP4838550B2 (ja) * 2005-08-09 2011-12-14 ラピスセミコンダクタ株式会社 表示駆動回路
JP2007124084A (ja) * 2005-10-26 2007-05-17 Sanyo Electric Co Ltd 3値パルス発生回路
KR100712541B1 (ko) * 2005-12-13 2007-04-30 삼성전자주식회사 디스플레이용 구동 집적회로
US9269322B2 (en) 2006-01-09 2016-02-23 Ignis Innovation Inc. Method and system for driving an active matrix display circuit
US9489891B2 (en) 2006-01-09 2016-11-08 Ignis Innovation Inc. Method and system for driving an active matrix display circuit
EP1971975B1 (en) 2006-01-09 2015-10-21 Ignis Innovation Inc. Method and system for driving an active matrix display circuit
KR100790977B1 (ko) * 2006-01-13 2008-01-03 삼성전자주식회사 출력편차가 개선된 출력버퍼 및 이를 구비한평판표시장치용 소오스 드라이버
JP4797734B2 (ja) 2006-03-23 2011-10-19 日本電気株式会社 差動増幅器とデジタル・アナログ変換器、並びに表示装置
TW200743085A (en) * 2006-05-05 2007-11-16 Denmos Technology Inc Cancelable offset driver apparatus and cancelable offset amplifier apparatus thereof
US7782287B2 (en) * 2006-10-24 2010-08-24 Ili Technology Corporation Data accessing interface having multiplex output module and sequential input module between memory and source to save routing space and power and related method thereof
KR20080047088A (ko) * 2006-11-24 2008-05-28 삼성전자주식회사 데이터 드라이버 및 그것을 이용하는 액정 표시 장치
JP2008152076A (ja) * 2006-12-19 2008-07-03 Nec Electronics Corp 液晶表示装置、ソースドライバ及び液晶表示パネル駆動方法
KR100866603B1 (ko) * 2007-01-03 2008-11-03 삼성전자주식회사 디시리얼라이징과 시리얼라이징을 수행하는 데이터 처리 방법 및 데이터 처리 장치
JP2008185915A (ja) * 2007-01-31 2008-08-14 Nec Electronics Corp 液晶表示装置、ソースドライバ及び液晶表示パネル駆動方法
KR100883030B1 (ko) * 2007-02-28 2009-02-09 매그나칩 반도체 유한회사 평판 디스플레이의 구동 회로 및 방법
JP2008256811A (ja) * 2007-04-03 2008-10-23 Hitachi Displays Ltd 液晶表示装置
KR100830123B1 (ko) 2007-04-27 2008-05-19 주식회사 실리콘웍스 액정 패널의 채널들 간 오프셋 제거 방법
KR100829777B1 (ko) * 2007-05-21 2008-05-16 삼성전자주식회사 표시 장치의 계조 전압 디코더 및 이를 포함한 디지털아날로그 변환기
US20090033589A1 (en) * 2007-08-01 2009-02-05 Toshifumi Ozaki Image Display Device
KR100891220B1 (ko) * 2007-09-12 2009-04-01 주식회사 동부하이텍 드라이버 옵셋을 제거하기 위한 제어 신호 발생 장치
JP5085268B2 (ja) * 2007-10-19 2012-11-28 ルネサスエレクトロニクス株式会社 液晶表示装置とその駆動方法
JP2009103794A (ja) * 2007-10-22 2009-05-14 Nec Electronics Corp 表示装置の駆動回路
KR100918698B1 (ko) * 2007-11-20 2009-09-22 주식회사 실리콘웍스 오프셋 보상 감마 버퍼 및 이를 이용하는 계조 전압 발생회로
JP2009139441A (ja) * 2007-12-03 2009-06-25 Casio Comput Co Ltd 表示駆動装置及び表示装置
KR101413650B1 (ko) * 2008-01-16 2014-07-01 삼성전자주식회사 오프셋 특성이 저하되지 않으며 적은 동적 전력을 소비하는버퍼 증폭기 및 그 버퍼 증폭기를 구비하는 디스플레이드라이버
GB2457683A (en) * 2008-02-21 2009-08-26 Toumaz Technology Ltd A CMOS operational amplifier with chopper stabilization and a switched output
KR100918065B1 (ko) * 2008-03-31 2009-09-18 삼성모바일디스플레이주식회사 표시 장치 및 그의 구동 방법
WO2009127065A1 (en) 2008-04-18 2009-10-22 Ignis Innovation Inc. System and driving method for light emitting device display
KR100964865B1 (ko) 2008-05-16 2010-06-23 웰메이트 주식회사 용접장치의 대전류 방전장치
JP5376723B2 (ja) * 2008-06-09 2013-12-25 株式会社半導体エネルギー研究所 液晶表示装置
CA2637343A1 (en) * 2008-07-29 2010-01-29 Ignis Innovation Inc. Improving the display source driver
KR100980347B1 (ko) 2008-09-05 2010-09-06 주식회사 실리콘웍스 디더링 스위치를 구비하는 증폭기 및 그 증폭기를 사용하는 디스플레이 구동회로
US9370075B2 (en) 2008-12-09 2016-06-14 Ignis Innovation Inc. System and method for fast compensation programming of pixels in a display
JP5465916B2 (ja) * 2009-04-17 2014-04-09 株式会社ジャパンディスプレイ 表示装置
DE102009032273A1 (de) * 2009-07-08 2011-01-13 Aeg Gesellschaft für Moderne Informationssysteme mbH LCD-Anzeigeelement und LCD-Anzeigetafel
JP5611552B2 (ja) * 2009-07-24 2014-10-22 株式会社メガチップス 表示装置
JP5493540B2 (ja) * 2009-07-24 2014-05-14 凸版印刷株式会社 半導体装置
JP5148751B2 (ja) * 2009-10-22 2013-02-20 パナソニック株式会社 表示パネル駆動用の半導体集積回路、表示パネルの駆動モジュールおよび表示装置
US8633873B2 (en) 2009-11-12 2014-01-21 Ignis Innovation Inc. Stable fast programming scheme for displays
CA2687631A1 (en) 2009-12-06 2011-06-06 Ignis Innovation Inc Low power driving scheme for display applications
JP2011166555A (ja) * 2010-02-12 2011-08-25 Renesas Electronics Corp ソースドライバ及び液晶表示装置
CA2696778A1 (en) 2010-03-17 2011-09-17 Ignis Innovation Inc. Lifetime, uniformity, parameter extraction methods
KR101107962B1 (ko) 2010-08-26 2012-01-31 주식회사 티엘아이 전류 소모를 저감시키는 디스플레이 시스템의 연산증폭회로
KR101872993B1 (ko) 2011-03-28 2018-07-03 삼성디스플레이 주식회사 액정 표시 장치
US9886899B2 (en) 2011-05-17 2018-02-06 Ignis Innovation Inc. Pixel Circuits for AMOLED displays
US20140368491A1 (en) 2013-03-08 2014-12-18 Ignis Innovation Inc. Pixel circuits for amoled displays
US9351368B2 (en) 2013-03-08 2016-05-24 Ignis Innovation Inc. Pixel circuits for AMOLED displays
JP2011209744A (ja) * 2011-05-27 2011-10-20 Renesas Electronics Corp 液晶駆動装置
CN106898307B (zh) 2011-05-28 2021-04-27 伊格尼斯创新公司 在以交错模式实施的显示器上显示图像的方法
JP2012022324A (ja) * 2011-08-01 2012-02-02 Hitachi Displays Ltd ドライバ
WO2013021873A1 (ja) * 2011-08-05 2013-02-14 シャープ株式会社 表示駆動回路、表示装置及び表示駆動回路の駆動方法
TWI451379B (zh) * 2011-09-30 2014-09-01 E Ink Holdings Inc 顯示器、顯示器中之源極驅動器及其驅動方法
DE102011055932A1 (de) * 2011-12-01 2013-06-06 Vorwerk & Co. Interholding Gmbh Verfahren zur Generierung eines Display-Anzeigewertes
US8896513B2 (en) 2012-02-01 2014-11-25 Apple Inc. Gamma bus amplifier offset cancellation
JP5827905B2 (ja) * 2012-02-10 2015-12-02 株式会社ジャパンディスプレイ 表示装置、表示駆動方法、電子機器
US9747834B2 (en) 2012-05-11 2017-08-29 Ignis Innovation Inc. Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore
US9171514B2 (en) * 2012-09-03 2015-10-27 Samsung Electronics Co., Ltd. Source driver, method thereof, and apparatuses having the same
US9336717B2 (en) 2012-12-11 2016-05-10 Ignis Innovation Inc. Pixel circuits for AMOLED displays
US9786223B2 (en) 2012-12-11 2017-10-10 Ignis Innovation Inc. Pixel circuits for AMOLED displays
US9721505B2 (en) 2013-03-08 2017-08-01 Ignis Innovation Inc. Pixel circuits for AMOLED displays
CA2894717A1 (en) 2015-06-19 2016-12-19 Ignis Innovation Inc. Optoelectronic device characterization in array with shared sense line
CA2873476A1 (en) 2014-12-08 2016-06-08 Ignis Innovation Inc. Smart-pixel display architecture
CA2886862A1 (en) 2015-04-01 2016-10-01 Ignis Innovation Inc. Adjusting display brightness for avoiding overheating and/or accelerated aging
CA2898282A1 (en) 2015-07-24 2017-01-24 Ignis Innovation Inc. Hybrid calibration of current sources for current biased voltage progra mmed (cbvp) displays
US10373554B2 (en) 2015-07-24 2019-08-06 Ignis Innovation Inc. Pixels and reference circuits and timing techniques
US10657895B2 (en) 2015-07-24 2020-05-19 Ignis Innovation Inc. Pixels and reference circuits and timing techniques
CA2908285A1 (en) 2015-10-14 2017-04-14 Ignis Innovation Inc. Driver with multiple color pixel structure
KR102496120B1 (ko) * 2016-02-26 2023-02-06 주식회사 엘엑스세미콘 디스플레이 구동 장치
CN106157908B (zh) * 2016-06-30 2018-12-21 京东方科技集团股份有限公司 参考电压产生电路及参考电压产生方法、控制芯片
US20190317350A1 (en) * 2016-10-26 2019-10-17 Sakai Display Products Corporation Liquid crystal display device and method for driving liquid crystal display device
CN106486086B (zh) * 2017-01-05 2019-07-30 京东方科技集团股份有限公司 一种源极驱动装置、其极性反转控制方法及液晶显示装置
JP6707477B2 (ja) * 2017-02-07 2020-06-10 株式会社東芝 コンパレータ
KR102513173B1 (ko) * 2017-11-15 2023-03-24 삼성전자주식회사 픽셀 그룹별 독립적 제어가 가능한 디스플레이 장치 및 방법
US10796651B2 (en) * 2018-09-13 2020-10-06 Chongqing Hkc Optoelectronics Technology Co., Ltd. Driving method and device of display panel, and display device
US11196397B2 (en) * 2019-12-31 2021-12-07 Novatek Microelectronics Corp. Current integrator for OLED panel
JP6795714B1 (ja) * 2020-01-27 2020-12-02 ラピスセミコンダクタ株式会社 出力回路、表示ドライバ及び表示装置
CN112259038B (zh) * 2020-11-16 2023-07-14 武汉天马微电子有限公司 移位寄存器及驱动方法、栅极驱动电路、显示面板及装置

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4138649A (en) 1977-03-25 1979-02-06 Emerson Electric Co. Amplifier system
JPS551702A (en) 1978-06-15 1980-01-08 Emerson Electric Co Arithmetic amplifier unit
JPS5914908A (ja) 1982-07-15 1984-01-25 松下電工株式会社 化粧単板の製造方法
DE3304814C2 (de) 1983-02-11 1985-06-27 SGS-ATES Deutschland Halbleiter-Bauelemente GmbH, 8018 Grafing Differenzverstärker
JPH01202909A (ja) 1988-02-09 1989-08-15 Casio Comput Co Ltd 増幅器
USRE34428E (en) 1988-12-02 1993-11-02 John Fluke Mfg. Co., Inc. Analog-to-digital converter with offset voltage polarity inversion
US4902981A (en) 1988-12-09 1990-02-20 Atlantic Richfield Company Well casing potential measurement tool with compensated DC errors
US5066914A (en) * 1990-03-26 1991-11-19 General Electric Company Gradient amplifier system with flexible amplifier allocation
US5334944A (en) 1990-06-04 1994-08-02 Sumitomo Electric Industries, Ltd. Differential amplifier circuit for enhancing small voltage signals
JPH0438004A (ja) 1990-06-04 1992-02-07 Sumitomo Electric Ind Ltd 差動増幅回路
JPH0769350B2 (ja) * 1990-10-18 1995-07-26 菊水電子工業株式会社 オシロスコープの垂直増幅器
US6320568B1 (en) * 1990-12-31 2001-11-20 Kopin Corporation Control system for display panels
DE69212690T2 (de) * 1991-04-24 1997-02-27 Philips Electronics Nv Anzeigevorrichtung
JPH05232898A (ja) 1992-02-21 1993-09-10 Nec Corp 画像信号処理回路
KR0140041B1 (ko) * 1993-02-09 1998-06-15 쯔지 하루오 표시 장치용 전압 발생 회로, 공통 전극 구동 회로, 신호선 구동 회로 및 계조 전압 발생 회로
GB9314849D0 (en) * 1993-07-16 1993-09-01 Philips Electronics Uk Ltd Electronic devices
JPH07129127A (ja) * 1993-11-05 1995-05-19 Internatl Business Mach Corp <Ibm> 液晶表示装置の駆動方法及び装置
US5467009A (en) * 1994-05-16 1995-11-14 Analog Devices, Inc. Voltage regulator with multiple fixed plus user-selected outputs
TW270198B (zh) * 1994-06-21 1996-02-11 Hitachi Seisakusyo Kk
US6184855B1 (en) * 1995-06-09 2001-02-06 International Business Machines Corportion Liquid crystal display panel driving device
JP3433337B2 (ja) * 1995-07-11 2003-08-04 日本テキサス・インスツルメンツ株式会社 液晶ディスプレイ用信号線駆動回路
US5706024A (en) * 1995-08-02 1998-01-06 Lg Semicon, Co., Ltd. Driving circuit for liquid crystal display
JP3518086B2 (ja) * 1995-09-07 2004-04-12 ソニー株式会社 映像信号処理装置
JPH09152847A (ja) * 1995-09-29 1997-06-10 Sharp Corp 液晶表示パネルの駆動方法及びその駆動回路
US6040876A (en) * 1995-10-13 2000-03-21 Texas Instruments Incorporated Low intensity contouring and color shift reduction using dither
JP3922736B2 (ja) 1995-10-18 2007-05-30 富士通株式会社 液晶表示装置
JPH09218388A (ja) * 1996-02-09 1997-08-19 Hosiden Corp 液晶表示装置
JP3171091B2 (ja) * 1996-02-14 2001-05-28 日本電気株式会社 液晶画像信号制御方法及び制御回路
JP3417514B2 (ja) * 1996-04-09 2003-06-16 株式会社日立製作所 液晶表示装置
GB9704149D0 (en) * 1996-08-16 1997-04-16 Philips Electronics Nv Active matrix display devices and methods of driving such
JP3435292B2 (ja) * 1996-08-29 2003-08-11 富士通株式会社 オペアンプ回路
US6157360A (en) * 1997-03-11 2000-12-05 Silicon Image, Inc. System and method for driving columns of an active matrix display
KR100326878B1 (ko) * 1997-08-05 2002-05-09 니시무로 타이죠 증폭회로
FR2770947B1 (fr) * 1997-11-07 1999-12-24 Sgs Thomson Microelectronics Amplificateur differentiel a transistor mos
US6107980A (en) * 1998-02-27 2000-08-22 Geo-Centers, Inc. Cell circuit for active matrix liquid crystal displays using high polarization, analog response liquid crystals
JP3595153B2 (ja) * 1998-03-03 2004-12-02 株式会社 日立ディスプレイズ 液晶表示装置および映像信号線駆動手段
US6046736A (en) * 1998-08-17 2000-04-04 Sarnoff Corporation Self scanned amorphous silicon integrated display having active bus and reduced stress column drivers

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8018475B2 (en) 2005-06-22 2011-09-13 Samsung Electronics Co., Ltd. Circuits, displays and apparatus for providing opposing offsets in amplifier output voltages and methods of operating same
US8217882B2 (en) 2007-10-22 2012-07-10 Au Optronics Corp. Liquid crystal display with data compensation function and method for compensating data utilizing isolated coupling lines
TWI450245B (zh) * 2010-12-28 2014-08-21 Japan Display Inc Drive circuit

Also Published As

Publication number Publication date
KR19990077568A (ko) 1999-10-25
US20040196231A1 (en) 2004-10-07
US20080024419A1 (en) 2008-01-31
KR100331773B1 (ko) 2002-04-09
US6731263B2 (en) 2004-05-04
US20020171613A1 (en) 2002-11-21
US8633882B2 (en) 2014-01-21
US7417614B2 (en) 2008-08-26
US20140132645A1 (en) 2014-05-15
US8159437B2 (en) 2012-04-17
US20110261092A1 (en) 2011-10-27
JP3595153B2 (ja) 2004-12-02
US7830347B2 (en) 2010-11-09
US20120194574A1 (en) 2012-08-02
US20110043550A1 (en) 2011-02-24
JPH11249624A (ja) 1999-09-17
US7990355B2 (en) 2011-08-02
US6388653B1 (en) 2002-05-14
US8922468B2 (en) 2014-12-30

Similar Documents

Publication Publication Date Title
TW425539B (en) Liquid crystal display device
US8125432B2 (en) Common voltage generation circuit employing a charge-pump operation to generate low-potential-side voltage
JP3519355B2 (ja) 液晶表示装置の駆動装置および駆動方法
US8035593B2 (en) Display device
JP3861860B2 (ja) 電源回路、表示ドライバ及び電圧供給方法
TW504598B (en) Flat display apparatus
JP3550016B2 (ja) 液晶表示装置の駆動方法および映像信号電圧の出力方法
JP2004184840A (ja) 電源供給方法及び電源回路
KR20120072465A (ko) 게이트 구동회로 및 이를 구비한 표시 장치
TW554208B (en) Image display apparatus and driving method thereof
JP2005284271A (ja) コモン電圧生成回路、電源回路、表示ドライバ及びコモン電圧生成方法
TWI450245B (zh) Drive circuit
JP4858250B2 (ja) コモン電圧生成回路、電源回路、表示ドライバ及びコモン電圧生成方法
JP2006154855A (ja) 液晶表示装置
JP2012212046A (ja) 液晶駆動用のソースドライバのオフセット低減出力回路
JP3795503B2 (ja) 液晶表示装置
JP3754695B2 (ja) 液晶表示装置および映像信号線駆動装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees