JP2012212046A - 液晶駆動用のソースドライバのオフセット低減出力回路 - Google Patents

液晶駆動用のソースドライバのオフセット低減出力回路 Download PDF

Info

Publication number
JP2012212046A
JP2012212046A JP2011078010A JP2011078010A JP2012212046A JP 2012212046 A JP2012212046 A JP 2012212046A JP 2011078010 A JP2011078010 A JP 2011078010A JP 2011078010 A JP2011078010 A JP 2011078010A JP 2012212046 A JP2012212046 A JP 2012212046A
Authority
JP
Japan
Prior art keywords
output
switch element
capacitor
connection point
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011078010A
Other languages
English (en)
Other versions
JP5738041B2 (ja
Inventor
Hiroyoshi Ichikura
宏嘉 一倉
Koji Yamazaki
厚司 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Lapis Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lapis Semiconductor Co Ltd filed Critical Lapis Semiconductor Co Ltd
Priority to JP2011078010A priority Critical patent/JP5738041B2/ja
Priority to US13/418,719 priority patent/US8736642B2/en
Publication of JP2012212046A publication Critical patent/JP2012212046A/ja
Application granted granted Critical
Publication of JP5738041B2 publication Critical patent/JP5738041B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Amplifiers (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Analogue/Digital Conversion (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】 出力アンプのオフセット電圧を適切に低減して表示品質の悪化を防止することができる液晶駆動用のソースドライバのオフセット低減出力回路を提供する。
【解決手段】 基準電圧がオペアンプの非反転入力端に印加されたオペアンプと、少なくとも通常出力動作時にオペアンプの反転入力端に接続される第1の接続点に各々の一端が接続された第1の入力コンデンサ及び第1の出力コンデンサと、リセット動作時に第1の入力コンデンサ及び第1の出力コンデンサ各々の両端を短絡してその両端に基準電圧を印加し、リセット動作後の通常出力動作時に第1の入力コンデンサの他端に階調電圧を印加しかつ第1の出力コンデンサの他端をオペアンプの出力端に接続する第1のスイッチ素子回路と、を備え、第1のスイッチ素子回路は、第1の接続点とオペアンプの出力端との間に接続され、リセット動作時にオンとなり、通常出力動作時にオフとなる直列接続の第1及び第2のスイッチ素子を有し、通常出力動作時には第1及び第2のスイッチ素子の直列接続点に基準電圧を印加する。
【選択図】 図5

Description

本発明は、液晶駆動用のソースドライバのオフセット低減出力回路に関する。
液晶表示パネルを駆動するソースドライバにおいてはオペアンプからなる出力回路から出力される駆動電圧のオフセット成分をキャンセルする機能が備えられている(特許文献1及び2参照)。図1は特許文献2に示された従来のオフセット低減出力回路の構成を示している。このオフセット低減回路はキャパシタカップリング方式のオペアンプ回路であり、出力アンプ1、入力コンデンサCin、出力コンデンサCout、スイッチ素子SW1〜SW6、及び抵抗R1を備えている。また、このオフセット低減出力回路には入力電圧として基準電圧VOPと、電圧VDACとが供給される。電圧VDACはソースドライバに供給される画素毎の階調を示すディジタルデータがソースドライバ内のD/A(ディジタル/アナログ)コンバータ(図示せず)によってアナログ電圧に変換されて得られた電圧(階調電圧)である。基準電圧VOPの印加端子はオペアンプからなる出力アンプ1の非反転入力端に接続されている。出力アンプ1の反転入力端は入力コンデンサCin及び出力コンデンサCout各々の一端に接続されている。スイッチ素子SW1は電圧VDACの印加端子と入力コンデンサCinの他端との間に接続されている。スイッチ素子SW2は基準電圧VOPの印加端子と入力コンデンサCinの他端との間に接続されている。スイッチ素子SW3は出力アンプ1の非反転入力端と反転入力端との間に接続されている。スイッチ素子SW4は出力アンプ1の反転入力端と出力端OUTとの間に接続されている。スイッチ素子SW5は出力コンデンサCoutの他端と出力アンプ1の出力端OUTとの間に接続されている。スイッチ素子SW6は出力コンデンサCoutの他端と基準電圧VOPの印加端子との間に接続されている。抵抗R1の一端は出力アンプ1の出力端OUTに接続され、出力アンプ1の出力電圧が抵抗R1を介して端子PADから駆動電圧として出力されるようになっている。
かかる従来のオフセット低減出力回路の動作としてはリセット動作と通常出力動作とがある。リセット動作は映像信号の垂直同期信号に同期した外部リセット信号に応じて生じる。電圧VDACは通常出力動作において水平同期信号に同期して生成される。
先ず、リセット動作では、図2に示すように、スイッチ素子SW1,SW5がオフとなり、スイッチ素子SW2,SW3,SW4,SW6がオンとなる。よって、図2において黒丸で示された全ての接続点(ノード)の電圧が基準電圧VOPに等しくされることによりリセットが行われる。すなわち、基準電圧VOPがスイッチ素子SW2を介して入力コンデンサCinの他端に印加され、同時にスイッチ素子SW6を介して出力コンデンサCoutの他端に印加される。更に、出力アンプ1の反転入力端と非反転入力端とがスイッチ素子SW3によって短絡されるので、出力アンプ1の出力端にはオフセット電圧ΔVが生成される。このオフセット電圧ΔVはスイッチ素子SW4を介して接続点FBに供給される。これにより、入力コンデンサCin及び出力コンデンサCout各々にはオフセット電圧ΔVが蓄電された状態となり、この状態で本出力回路の動作が安定する。
次に、リセット動作から通常出力動作に移行すると、図3に示すように、スイッチ素子SW1,SW5がオンとなり、スイッチ素子SW2,SW3,SW4,SW6がオフとなる。反転入力端の接続点FBはフローティング状態となり、接続点FBの電圧が基準電圧VOPで維持されるように出力アンプ1は動作する。すなわち、入力コンデンサCinには基準電圧VOPと電圧VDACとの差電圧に応じて電荷が流れ、出力コンデンサCoutには出力アンプ1の出力電圧と基準電圧VOPとの差電圧に応じて電荷が流れ、これにより、出力アンプ1からはオフセット電圧ΔV分がキャンセルされて出力電圧が生成される。また、反転入力端には電圧VDACに応じて入力コンデンサCinを介して電圧が印加されるので、基準電圧VOPと反転入力端の電圧との差に応じた電圧が出力される。この通常出力動作では、出力アンプ1の出力電圧が駆動電圧として1水平期間毎の書き込み信号に応じて書き込み期間に液晶表示パネルの画素に出力される。
特開平11−044872号公報 特開2001−67047号公報
かかる従来のオフセット低減出力回路においては、図4に示すように、上記したリセット信号と書き込み信号とが生成され、リセット動作においてリセット信号の発生に応じて出力アンプ1の反転入力端の接続点FBの電圧がほぼ基準電圧VOP(ΔVを含む)に等しくなり、リセット動作から通常出力動作に移行すると、その接続点FBの電圧は基準電圧VOPから徐々に低下していく。これはFET(電界効果トランジスタ)からなるスイッチ素子SW4における基盤(サブストレート部分)へのリーク電流やソース・ドレイン間のリーク電流の存在によって生じる。よって、出力アンプ1の反転入力端の接続点FBにおいて基準電圧VOPを長時間に亘って維持できないために出力アンプ1の出力電圧中のオフセット電圧分が増加して表示品質の悪化をもたらすという問題があった。
そこで、本発明の目的は、かかる点を鑑みてなされたものであり、出力アンプのオフセット電圧を適切に低減して表示品質の悪化を防止することができる液晶駆動用のソースドライバのオフセット低減出力回路を提供することである。
本発明のオフセット低減出力回路は、ディジタルデータが示す階調に対応した階調電圧を入力して液晶表示パネルに駆動電圧を出力するソースドライバのオフセット低減出力回路であって、基準電圧がオペアンプの非反転入力端に印加されたオペアンプと、少なくとも通常出力動作時に前記オペアンプの反転入力端に接続される第1の接続点に各々の一端が接続された第1の入力コンデンサ及び第1の出力コンデンサと、リセット動作時に前記第1の入力コンデンサ及び前記第1の出力コンデンサ各々の両端を短絡してその両端に前記基準電圧を印加し、前記リセット動作後の前記通常出力動作時に前記第1の入力コンデンサの他端に前記階調電圧を印加しかつ前記第1の出力コンデンサの他端を前記オペアンプの出力端に接続する第1のスイッチ素子回路と、を備え、前記第1のスイッチ素子回路は、前記第1の接続点と前記オペアンプの出力端との間に接続され、前記リセット動作時にオンとなり、前記通常出力動作時にオフとなる直列接続の第1及び第2のスイッチ素子を有し、前記通常出力動作時には前記第1及び第2のスイッチ素子の直列接続点に前記基準電圧を印加することを特徴としている。
本発明のオフセット低減出力回路によれば、通常出力動作時に、第1のスイッチ素子と第2のスイッチ素子との直列接続点には基準電圧が印加されるので、その直列接続点の電圧が基準電圧で固定される。これにより、例えば、第1の接続点側の第1のスイッチ素子の両端(例えば、ソース及びドレイン)各々の電圧が共に基準電圧に等しくされるので、第1のスイッチ素子の両端間をリークする電流を低減させることができる。また、同時に、オペアンプの出力端から第1のスイッチ素子の両端間を介して第1の接続点にリークしてくる電流も低減させることができる。これによりオペアンプのオフセット電圧が適切に低減されて表示品質の悪化を防止する
従来のオフセット低減出力回路の構成を示すブロック図である。 図1の回路のリセット動作時のスイッチ素子のオンオフを示す図である。 図1の回路の通常出力動作時のスイッチ素子のオンオフを示す図である。 図1の回路の外部リセット信号、書き込み信号及び接続点FBの電圧変化を示す図である。 本発明の第1の実施例としてオフセット低減出力回路の構成を示すブロック図である。 図5の回路のリセット動作時のスイッチ素子のオンオフを示す図である。 図5の回路の通常出力動作時のスイッチ素子のオンオフを示す図である。 図5の回路の外部リセット信号、書き込み信号及び接続点FBの電圧変化を示す図である。 本発明の第2の実施例としてオフセット低減出力回路の構成を示すブロック図である。 図9の回路のブロックA,Bの動作の変化を示す図である。 図9の回路のブロックAがリセット動作時にありブロックBが通常出力動作時にあるときのスイッチ素子のオンオフを示す図である。 図9の回路のブロックAが通常出力動作時にありブロックBがリセット動作時にあるときのスイッチ素子のオンオフを示す図である。
以下、本発明の実施例を図面を参照しつつ詳細に説明する。
図5は本発明の第1の実施例としてオフセット低減出力回路の構成を示している。このオフセット低減出力回路においては、図1の従来のオフセット低減出力回路の構成に、更に、スイッチ素子SW7,SW8が追加されている。スイッチ素子SW7はスイッチ素子SW4と直列に接続されている。その直列接続のスイッチ素子SW4側の一端は出力アンプ1の反転入力端に接続され、スイッチ素子SW7側の他端は出力アンプ1の出力端OUTに接続されている。また、そのスイッチ素子SW4とスイッチ素子SW7との接続点FB3と基準電圧VOPの印加端子との間にスイッチ素子SW8が接続されている。その他の構成は図1に示した構成の通りであるので、ここでの繰り返しの説明は省略される。
スイッチ素子SW1〜SW8はスイッチ素子回路を構成し、各々がPチャンネルのFETからなり、ゲートへの制御信号に応じてソース・ドレイン間がオンオフする。また、そのFETの基盤(サブストレート又はバックゲート)には電源電圧VDDが印加される。スイッチ素子SW4が第1のスイッチ素子に相当し、スイッチ素子SW7が第2のスイッチ素子に相当し、スイッチ素子SW8が第3のスイッチ素子に相当する。
なお、この実施例において、電源電圧VDDは18Vであり、基準電圧VOPは3Vであり、アース電位VSSは0Vであり、電圧VDACは0〜18Vであるが、これに限定されることはない。
かかる構成のオフセット低減出力回路の動作としては従来の回路と同様に、リセット動作と通常出力動作とがある。リセット動作は映像信号の垂直同期信号に同期した外部リセット信号に応じて生じる。
先ず、リセット動作では、図6に示すように、スイッチ素子SW1,SW5,SW8がオフとなり、スイッチ素子SW2,SW3,SW4,SW6,SW7がオンとなる。よって、基準電圧VOPがスイッチ素子SW2を介して入力コンデンサCinの他端に印加され、同時にスイッチ素子SW6を介して出力コンデンサCoutの他端に印加される。更に、出力アンプ1の反転入力端と非反転入力端とがスイッチ素子SW3によって短絡されるので、出力アンプ1の出力端にはオフセット電圧ΔVが生成される。このオフセット電圧ΔVはスイッチ素子SW7及びSW4を介して接続点FBに供給される。これにより、入力コンデンサCin及び出力コンデンサCout各々にはオフセット電圧ΔVが蓄電された状態となり、この状態で本出力回路の動作が安定する。
次に、リセット動作から通常出力動作に移行すると、図7に示すように、スイッチ素子SW1,SW5,SW8がオンとなり、スイッチ素子SW2,SW3,SW4,SW6,SW7がオフとなる。反転入力端の接続点FBはフローティング状態となり、接続点FBの電圧が基準電圧VOPで維持されるように出力アンプ1は動作する。すなわち、入力コンデンサCinには基準電圧VOPと電圧VDACとの差電圧に応じて電荷が流れ、出力コンデンサCoutには出力アンプ1の出力電圧と基準電圧VOPとの差電圧に応じて電荷が流れ、これにより、出力アンプ1からはオフセット電圧ΔV分がキャンセルされて出力電圧が生成される。通常出力動作では、1水平期間毎の書き込み信号に応じて書き込み期間にオンとなるスイッチ素子(図示せず)によって出力アンプ1の出力電圧が駆動電圧として液晶表示パネルに出力される。
一方、スイッチ素子SW4とスイッチ素子SW7との接続点FB3にはスイッチ素子SW8を介して基準電圧VOPが印加されるので、接続点FB3の電圧が基準電圧VOPで固定される。これによりスイッチ素子SW4の両端、すなわちソース及びドレイン各々の電圧が共に基準電圧VOPに等しくされるので、スイッチ素子SW4のソース・ドレイン間をリークする電流を低減させることができる。また、同時に、出力アンプ1の出力端OUTからスイッチ素子SW4のソース・ドレイン間を介して接続点FBにリークしてくる電流も低減させることができる。
この結果、図8に示すように、リセット動作においてリセット信号の発生に応じて出力アンプ1の反転入力端の接続点FBの電圧が基準電圧VOPに等しくなり、そのリセット動作から通常出力動作に移行しても、その接続点FBの電圧は基準電圧VOPを長時間に亘ってほぼ維持することができる。言い換えると、上記したようにリーク電流が低減させることができるので、接続点FBの基準電圧VOPの低下を非常に小さく抑えることができる。よって、出力アンプ1のオフセット電圧が適切にキャンセルされて表示品質の悪化を防止することができる。
図9は本発明の第2の実施例としてオフセット低減出力回路の構成を示している。このオフセット低減出力回路はブロックAとブロックBとからなる。ブロックAは図1の従来のオフセット低減出力回路の構成に、更に、スイッチ素子SW3,SW7〜SW9が追加されている。なお、入力コンデンサの参照符号はCinからCin1(第1の入力コンデンサ)に代えられ、出力コンデンサの参照符号はCoutからCout1(第1の出力コンデンサ)に代えられている。基準電圧VOPの印加端子は出力アンプ1の非反転入力端に接続されている。スイッチ素子SW1は電圧VDACの印加端子と入力コンデンサCin1の他端との間に接続されている。スイッチ素子SW2は基準電圧VOPの印加端子と入力コンデンサCin1の他端との間に接続されている。スイッチ素子SW3は基準電圧VOPの印加端子と入力コンデンサCin1の一端、すなわち接続点FB1との間に接続され、また、その接続点FB1には出力コンデンサCout1の一端が接続されている。スイッチ素子SW4はスイッチ素子SW9と直列に接続されている。その直列接続のスイッチ素子SW4側の一端は接続点FB1に接続され、スイッチ素子SW9側の他端は出力アンプ1の出力端OUTに接続されている。スイッチ素子SW5は出力コンデンサCout1の他端と、スイッチ素子SW4とスイッチ素子SW9との接続点との間に接続されている。スイッチ素子SW6は出力コンデンサCout1の他端と、基準電圧VOPの印加端子との間に接続されている。スイッチ素子SW7は出力アンプ1の反転入力端の接続点FBと接続点FB1との間に接続されている。スイッチ素子SW8は基準電圧VOPの印加端子と、スイッチ素子SW4とスイッチ素子SW9との接続点との間に接続されている。
ブロックBはスイッチ素子SW10〜SWSW18と、入力コンデンサCin2(第2の入力コンデンサ)と、出力コンデンサCout2(第2の出力コンデンサ)とからなる。ブロックBの構成はブロックAの出力アンプ1以外の構成と同じである。対応関係で示すと、入力コンデンサCin2が入力コンデンサCin1に対応し、出力コンデンサCout2が出力コンデンサCout1に対応し、スイッチ素子SW10がスイッチ素子SW1に対応し、スイッチ素子SW11がスイッチ素子SW2に対応し、スイッチ素子SW12がスイッチ素子SW3に対応し、以下、同様に参照符号の番号順に対応するので記載が省略される。入力コンデンサCin2の他端が接続点FB2とされている。
なお、ブロックAが第1のブロックに相当し、ブロックBが第2のブロックに相当する。また、スイッチ素子SW13が第4のスイッチ素子に相当し、スイッチ素子SW18が第5のスイッチ素子に相当し、スイッチ素子SW17が第6のスイッチ素子に相当する。
かかる構成の図9のオフセット低減出力回路においては、図10に示すように、1水平期間毎の書き込み信号に応じてブロックA及びブロックBの動作状態が通常出力動作とリセット動作とを交互に繰り返す。ブロックAが通常出力動作であるときブロックBはリセット動作となり、ブロックAがリセット動作であるときブロックBは通常出力動作となる。
各フレームの開始においてブロックAは例えば、外部リセット信号に応じてリセット動作となってから最初の書き込み信号に応じて通常出力動作になる。一方、ブロックBは最初の書き込み信号に応じてリセット動作となる。その後は図10に示す通りである。
ブロックAが通常出力動作となり、ブロックBはリセット動作となるときには、図11に示すように、ブロックAのスイッチ素子SW1,SW5,SW7,SW9がオンとなり、スイッチ素子SW2〜SW4,SW6,SW8がオフとなる。ブロックBのスイッチ素子SW10,SW14,SW16,SW18がオフとなり、スイッチ素子SW11〜SW13,SW15,SW17がオンとなる。
ブロックAがリセット動作となり、ブロックBは通常出力動作となるときには、図12に示すように、ブロックAのスイッチ素子SW1,SW5,SW7,SW9がオフとなり、スイッチ素子SW2〜SW4,SW6,SW8がオンとなる。ブロックBのスイッチ素子SW10,SW14,SW16,SW18がオンとなり、スイッチ素子SW11〜SW13,SW15,SW17がオフとなる。
各フレームの開始においてブロックAは例えば、外部リセット信号に応じてリセット動作となってから最初の書き込み信号に応じて通常出力動作になる。一方、ブロックBは最初の書き込み信号に応じてリセット動作となる。その後は図10に示す通りである。
ブロックAのリセット動作においては、スイッチSW2〜SW4,SW6,SW8各々のオンにより入力コンデンサCin1及び出力コンデンサCout1各々の両端が基準電圧VOPの印加状態で短絡される。すなわち、入力コンデンサCin1及び出力コンデンサCout1各々の両端に基準電圧VOPが印加される。接続点FB1の電圧が基準電圧VOPに等しくされる。また、このブロックAのリセット動作においては、スイッチSW7のオフにより接続点FB1は出力アンプ1の反転入力端から電気的に遮断され、スイッチSW9のオフにより出力アンプ1の出力端OUTはブロックAの他の回路部分(抵抗R1を除く)から独立している。
次に、ブロックAがリセット動作から通常出力動作に移行すると、接続点FB1はフローティング状態となり、接続点FB1の電圧が基準電圧VOPで維持されるように出力アンプ1は動作する。すなわち、入力コンデンサCin1には基準電圧VOPと電圧VDACとの差電圧に応じて電荷が流れ、出力コンデンサCout1には出力アンプ1の出力電圧と基準電圧VOPとの差電圧に応じて電荷が流れ、これにより、出力電圧が生成される。
ブロックAが通常出力動作にあるときブロックBはリセット動作にある。ブロックBのリセット動作おいては、スイッチ素子SW11〜SW13,SW15,SW17各々のオンにより入力コンデンサCin2及び出力コンデンサCout2各々の両端が基準電圧VOPの印加状態で短絡される。すなわち、入力コンデンサCin2及び出力コンデンサCout2各々の両端に基準電圧VOPが印加される。接続点FB2の電圧が基準電圧VOPに等しくされる。また、このブロックAのリセット動作においては、スイッチSW16のオフにより接続点FB2は出力アンプ1の反転入力端から電気的に遮断され、スイッチSW18のオフにより出力アンプ1の出力端OUTはブロックBの他の回路部分から独立している。
次に、ブロックBがリセット動作から通常出力動作に移行すると、接続点FB2はフローティング状態となり、接続点FB2の電圧が基準電圧VOPで維持されるように出力アンプ1は動作する。すなわち、入力コンデンサCin2には基準電圧VOPと電圧VDACとの差電圧に応じて電荷が流れ、出力コンデンサCout2には出力アンプ1の出力電圧と基準電圧VOPとの差電圧に応じて電荷が流れ、これにより、出力電圧が生成される。
ブロックBが通常出力動作にあるときブロックAはリセット動作にあり、上記したように動作する。
ブロックAにおいては、スイッチ素子SW4とスイッチ素子SW9との接続点FB3にはスイッチ素子SW8を介して基準電圧VOPが印加されるので、接続点FB3の電圧が基準電圧VOPで固定される。これによりスイッチ素子SW4の両端、すなわちソース及びドレイン各々の電圧が共に基準電圧VOPに等しくされるので、スイッチ素子SW4のソース・ドレイン間をリークする電流を低減させることができる。また、同時に、出力アンプ1の出力端OUTからスイッチ素子SW4のソース・ドレイン間を介して接続点FBにリークしてくる電流も低減させることができる。
同様に、ブロックBにおいては、スイッチ素子SW13とスイッチ素子SW18との接続点FB4にはスイッチ素子SW17を介して基準電圧VOPが印加されるので、接続点FB4の電圧が基準電圧VOPで固定される。これによりスイッチ素子SW13の両端、すなわちソース及びドレイン各々の電圧が共に基準電圧VOPに等しくされるので、スイッチ素子SW13のソース・ドレイン間をリークする電流を低減させることができる。また、同時に、出力アンプ1の出力端OUTからスイッチ素子SW13のソース・ドレイン間を介して接続点FBにリークしてくる電流も低減させることができる。
更に、ブロックAとブロックBとが互いに異なる動作となるように通常出力動作とリセット動作とを水平同期信号に同期したタイミングで交互に実行するので、リーク電流による基準電圧の変動を1水平期間ごとに元の電圧に復帰させることができる。よって、スイッチ素子(FET)の基盤へのリーク電流分を補うことができるので、より効果的に出力アンプのオフセットの影響を最小に留めることができる。
なお、図9のオフセットキャンセル出力回路においては、ブロックAには出力アンプ1が含まれているが、出力アンプ1はブロックBに含まれていても良いし、ブロックA,B外に備えられても良い。また、スイッチ素子としてはPチャンネルのFETに限らず、NチャンネルのFETでも良い。
1 出力アンプ
Cin,Cin1,Cin2 入力コンデンサ
Cout,Cout1,Cout2 出力コンデンサ
SW1〜SW18 スイッチ素子

Claims (4)

  1. ディジタルデータが示す階調に対応した階調電圧を入力して液晶表示パネルに駆動電圧を出力するソースドライバのオフセット低減出力回路であって、
    基準電圧がオペアンプの非反転入力端に印加されたオペアンプと、
    少なくとも通常出力動作時に前記オペアンプの反転入力端に接続される第1の接続点に各々の一端が接続された第1の入力コンデンサ及び第1の出力コンデンサと、
    リセット動作時に前記第1の入力コンデンサ及び前記第1の出力コンデンサ各々の両端を短絡してその両端に前記基準電圧を印加し、前記リセット動作後の前記通常出力動作時に前記第1の入力コンデンサの他端に前記階調電圧を印加しかつ前記第1の出力コンデンサの他端を前記オペアンプの出力端に接続する第1のスイッチ素子回路と、を備え、
    前記第1のスイッチ素子回路は、前記第1の接続点と前記オペアンプの出力端との間に接続され、前記リセット動作時にオンとなり、前記通常出力動作時にオフとなる直列接続の第1及び第2のスイッチ素子を有し、前記通常出力動作時には前記第1及び第2のスイッチ素子の直列接続点に前記基準電圧を印加することを特徴とするオフセット低減出力回路。
  2. 前記第1のスイッチ素子回路は、前記第1及び第2のスイッチ素子の直列接続点と前記基準電圧の印加端子との間に接続された第3のスイッチ素子を有し、前記第3のスイッチ素子は前記リセット動作時にオフとなり、前記通常出力動作時にオンとなって前記第1及び第2のスイッチ素子の直列接続点に前記基準電圧を印加することを特徴とする請求項1記載のオフセット低減出力回路。
  3. 少なくとも前記第1の入力コンデンサと、前記第1の出力コンデンサと、前記第1のスイッチ素子回路とは第1のブロックを構成し、
    前記オフセット低減出力回路は、
    少なくとも通常出力動作時に前記オペアンプの反転入力端に接続される第2の接続点に各々の一端が接続された第2の入力コンデンサ及び第2の出力コンデンサと、
    リセット動作時に前記第2の入力コンデンサ及び前記第2の出力コンデンサ各々の両端を短絡してその両端に前記基準電圧を印加し、前記リセット動作後の前記通常出力動作時に前記第2の入力コンデンサの一端に前記階調電圧を印加しかつ前記第2の出力コンデンサの他端を前記オペアンプの出力端に接続する第2のスイッチ素子回路と、を少なくとも有する第2のブロックを更に備え、
    前記第1のブロックと前記第2のブロックとは互いに異なる動作となるように前記リセット動作と前記通常出力動作とを水平同期信号に同期したタイミングで交互に実行することを特徴とする請求項1記載のオフセット低減出力回路。
  4. 前記第2のスイッチ素子回路は、前記第2の接続点と前記オペアンプの出力端との間に接続され、前記リセット動作時にオンとなり、前記通常出力動作時にオフとなる直列接続の第4及び第5のスイッチ素子を有し、前記通常出力動作時には前記第4及び第5のスイッチ素子の直列接続点に第6のスイッチ素子を介して前記基準電圧を印加することを特徴とする請求項3記載のオフセット低減出力回路。
JP2011078010A 2011-03-31 2011-03-31 液晶駆動用のソースドライバのオフセット低減出力回路 Active JP5738041B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2011078010A JP5738041B2 (ja) 2011-03-31 2011-03-31 液晶駆動用のソースドライバのオフセット低減出力回路
US13/418,719 US8736642B2 (en) 2011-03-31 2012-03-13 Output circuit for reducing offset for use in source driver adapted to drive liquid crystal device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011078010A JP5738041B2 (ja) 2011-03-31 2011-03-31 液晶駆動用のソースドライバのオフセット低減出力回路

Publications (2)

Publication Number Publication Date
JP2012212046A true JP2012212046A (ja) 2012-11-01
JP5738041B2 JP5738041B2 (ja) 2015-06-17

Family

ID=46926624

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011078010A Active JP5738041B2 (ja) 2011-03-31 2011-03-31 液晶駆動用のソースドライバのオフセット低減出力回路

Country Status (2)

Country Link
US (1) US8736642B2 (ja)
JP (1) JP5738041B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10043454B2 (en) 2014-09-12 2018-08-07 Joled Inc. Source driver circuit, and display device

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102508446B1 (ko) * 2015-12-31 2023-03-10 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US10083668B2 (en) 2016-03-09 2018-09-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09146500A (ja) * 1995-11-22 1997-06-06 Fujitsu Ltd ボルテージホロワ回路並びにこれを用いたサンプルホールド回路及びフラットパネル型表示装置
JPH11298329A (ja) * 1998-04-13 1999-10-29 Texas Instr Japan Ltd ディジタル/アナログ変換回路
JP2006324847A (ja) * 2005-05-18 2006-11-30 Sony Corp サンプルホールド回路、シリアル/パラレル変換回路および表示駆動装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3097612B2 (ja) 1997-07-25 2000-10-10 日本電気株式会社 液晶駆動用半導体装置
JP4510955B2 (ja) 1999-08-30 2010-07-28 日本テキサス・インスツルメンツ株式会社 液晶ディスプレイのデータ線駆動回路
DE10303427A1 (de) * 2002-02-06 2003-10-16 Nec Corp Tokio Tokyo Verstärker-Schaltung, Treiber-Schaltung für ein Anzeigegerät , tragbares Telefon und tragbares elektronisches Gerät
TWI419109B (zh) * 2010-01-29 2013-12-11 Novatek Microelectronics Corp 顯示器的源極驅動裝置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09146500A (ja) * 1995-11-22 1997-06-06 Fujitsu Ltd ボルテージホロワ回路並びにこれを用いたサンプルホールド回路及びフラットパネル型表示装置
JPH11298329A (ja) * 1998-04-13 1999-10-29 Texas Instr Japan Ltd ディジタル/アナログ変換回路
JP2006324847A (ja) * 2005-05-18 2006-11-30 Sony Corp サンプルホールド回路、シリアル/パラレル変換回路および表示駆動装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10043454B2 (en) 2014-09-12 2018-08-07 Joled Inc. Source driver circuit, and display device

Also Published As

Publication number Publication date
JP5738041B2 (ja) 2015-06-17
US20120249607A1 (en) 2012-10-04
US8736642B2 (en) 2014-05-27

Similar Documents

Publication Publication Date Title
JP4502207B2 (ja) 差動増幅器とデータドライバ及び表示装置
JP5260462B2 (ja) 出力増幅回路及びそれを用いた表示装置のデータドライバ
JP5713616B2 (ja) 液晶駆動用のソースドライバのオフセットキャンセル出力回路
US7443239B2 (en) Differential amplifier, data driver and display device
TWI398692B (zh) 顯示裝置、其驅動方法及電子設備
JP3520418B2 (ja) 演算増幅回路、駆動回路及び演算増幅回路の制御方法
US8009134B2 (en) Display device
TWI595471B (zh) 放大電路、源極驅動器、光電裝置及電子機器
JP5138490B2 (ja) サンプル・ホールド回路及びデジタルアナログ変換回路
US20120032939A1 (en) Output circuit, data driver and display device
JP2009103794A (ja) 表示装置の駆動回路
JP2007208694A (ja) 差動増幅器及びデジタルアナログ変換器
JP5738041B2 (ja) 液晶駆動用のソースドライバのオフセット低減出力回路
JP2008295018A (ja) D/a変換回路、駆動回路及び表示装置
JP2002041003A (ja) 液晶表示装置、及び液晶駆動方法
JP4145988B2 (ja) アナログバッファおよび表示装置
JP4665525B2 (ja) レベルシフタ、レベルシフタの駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器
TWI450245B (zh) Drive circuit
TW200947864A (en) Analog buffer circuit capable of compensating threshold voltage variation of transistor
JP4455347B2 (ja) 電圧レベルシフト機能付きバッファ回路および液晶表示装置
JP4039414B2 (ja) 電圧供給回路、電源回路、表示ドライバ、電気光学装置及び電子機器
JP2005010697A (ja) 表示装置
JP4614218B2 (ja) 液晶ディスプレイの駆動装置
KR101658148B1 (ko) 저전압차동신호방식의 인터페이스
JP2006197142A (ja) 電圧レベル増幅機能付きバッファ回路および液晶表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140305

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20141217

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20141224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150220

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150407

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150421

R150 Certificate of patent or registration of utility model

Ref document number: 5738041

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150