JP2012212046A - 液晶駆動用のソースドライバのオフセット低減出力回路 - Google Patents
液晶駆動用のソースドライバのオフセット低減出力回路 Download PDFInfo
- Publication number
- JP2012212046A JP2012212046A JP2011078010A JP2011078010A JP2012212046A JP 2012212046 A JP2012212046 A JP 2012212046A JP 2011078010 A JP2011078010 A JP 2011078010A JP 2011078010 A JP2011078010 A JP 2011078010A JP 2012212046 A JP2012212046 A JP 2012212046A
- Authority
- JP
- Japan
- Prior art keywords
- output
- switch element
- capacitor
- connection point
- reference voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Amplifiers (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Analogue/Digital Conversion (AREA)
- Liquid Crystal (AREA)
Abstract
【解決手段】 基準電圧がオペアンプの非反転入力端に印加されたオペアンプと、少なくとも通常出力動作時にオペアンプの反転入力端に接続される第1の接続点に各々の一端が接続された第1の入力コンデンサ及び第1の出力コンデンサと、リセット動作時に第1の入力コンデンサ及び第1の出力コンデンサ各々の両端を短絡してその両端に基準電圧を印加し、リセット動作後の通常出力動作時に第1の入力コンデンサの他端に階調電圧を印加しかつ第1の出力コンデンサの他端をオペアンプの出力端に接続する第1のスイッチ素子回路と、を備え、第1のスイッチ素子回路は、第1の接続点とオペアンプの出力端との間に接続され、リセット動作時にオンとなり、通常出力動作時にオフとなる直列接続の第1及び第2のスイッチ素子を有し、通常出力動作時には第1及び第2のスイッチ素子の直列接続点に基準電圧を印加する。
【選択図】 図5
Description
Cin,Cin1,Cin2 入力コンデンサ
Cout,Cout1,Cout2 出力コンデンサ
SW1〜SW18 スイッチ素子
Claims (4)
- ディジタルデータが示す階調に対応した階調電圧を入力して液晶表示パネルに駆動電圧を出力するソースドライバのオフセット低減出力回路であって、
基準電圧がオペアンプの非反転入力端に印加されたオペアンプと、
少なくとも通常出力動作時に前記オペアンプの反転入力端に接続される第1の接続点に各々の一端が接続された第1の入力コンデンサ及び第1の出力コンデンサと、
リセット動作時に前記第1の入力コンデンサ及び前記第1の出力コンデンサ各々の両端を短絡してその両端に前記基準電圧を印加し、前記リセット動作後の前記通常出力動作時に前記第1の入力コンデンサの他端に前記階調電圧を印加しかつ前記第1の出力コンデンサの他端を前記オペアンプの出力端に接続する第1のスイッチ素子回路と、を備え、
前記第1のスイッチ素子回路は、前記第1の接続点と前記オペアンプの出力端との間に接続され、前記リセット動作時にオンとなり、前記通常出力動作時にオフとなる直列接続の第1及び第2のスイッチ素子を有し、前記通常出力動作時には前記第1及び第2のスイッチ素子の直列接続点に前記基準電圧を印加することを特徴とするオフセット低減出力回路。 - 前記第1のスイッチ素子回路は、前記第1及び第2のスイッチ素子の直列接続点と前記基準電圧の印加端子との間に接続された第3のスイッチ素子を有し、前記第3のスイッチ素子は前記リセット動作時にオフとなり、前記通常出力動作時にオンとなって前記第1及び第2のスイッチ素子の直列接続点に前記基準電圧を印加することを特徴とする請求項1記載のオフセット低減出力回路。
- 少なくとも前記第1の入力コンデンサと、前記第1の出力コンデンサと、前記第1のスイッチ素子回路とは第1のブロックを構成し、
前記オフセット低減出力回路は、
少なくとも通常出力動作時に前記オペアンプの反転入力端に接続される第2の接続点に各々の一端が接続された第2の入力コンデンサ及び第2の出力コンデンサと、
リセット動作時に前記第2の入力コンデンサ及び前記第2の出力コンデンサ各々の両端を短絡してその両端に前記基準電圧を印加し、前記リセット動作後の前記通常出力動作時に前記第2の入力コンデンサの一端に前記階調電圧を印加しかつ前記第2の出力コンデンサの他端を前記オペアンプの出力端に接続する第2のスイッチ素子回路と、を少なくとも有する第2のブロックを更に備え、
前記第1のブロックと前記第2のブロックとは互いに異なる動作となるように前記リセット動作と前記通常出力動作とを水平同期信号に同期したタイミングで交互に実行することを特徴とする請求項1記載のオフセット低減出力回路。 - 前記第2のスイッチ素子回路は、前記第2の接続点と前記オペアンプの出力端との間に接続され、前記リセット動作時にオンとなり、前記通常出力動作時にオフとなる直列接続の第4及び第5のスイッチ素子を有し、前記通常出力動作時には前記第4及び第5のスイッチ素子の直列接続点に第6のスイッチ素子を介して前記基準電圧を印加することを特徴とする請求項3記載のオフセット低減出力回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011078010A JP5738041B2 (ja) | 2011-03-31 | 2011-03-31 | 液晶駆動用のソースドライバのオフセット低減出力回路 |
US13/418,719 US8736642B2 (en) | 2011-03-31 | 2012-03-13 | Output circuit for reducing offset for use in source driver adapted to drive liquid crystal device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011078010A JP5738041B2 (ja) | 2011-03-31 | 2011-03-31 | 液晶駆動用のソースドライバのオフセット低減出力回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012212046A true JP2012212046A (ja) | 2012-11-01 |
JP5738041B2 JP5738041B2 (ja) | 2015-06-17 |
Family
ID=46926624
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011078010A Active JP5738041B2 (ja) | 2011-03-31 | 2011-03-31 | 液晶駆動用のソースドライバのオフセット低減出力回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8736642B2 (ja) |
JP (1) | JP5738041B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10043454B2 (en) | 2014-09-12 | 2018-08-07 | Joled Inc. | Source driver circuit, and display device |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102508446B1 (ko) * | 2015-12-31 | 2023-03-10 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
US10083668B2 (en) | 2016-03-09 | 2018-09-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display device, and electronic device |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09146500A (ja) * | 1995-11-22 | 1997-06-06 | Fujitsu Ltd | ボルテージホロワ回路並びにこれを用いたサンプルホールド回路及びフラットパネル型表示装置 |
JPH11298329A (ja) * | 1998-04-13 | 1999-10-29 | Texas Instr Japan Ltd | ディジタル/アナログ変換回路 |
JP2006324847A (ja) * | 2005-05-18 | 2006-11-30 | Sony Corp | サンプルホールド回路、シリアル/パラレル変換回路および表示駆動装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3097612B2 (ja) | 1997-07-25 | 2000-10-10 | 日本電気株式会社 | 液晶駆動用半導体装置 |
JP4510955B2 (ja) | 1999-08-30 | 2010-07-28 | 日本テキサス・インスツルメンツ株式会社 | 液晶ディスプレイのデータ線駆動回路 |
DE10303427A1 (de) * | 2002-02-06 | 2003-10-16 | Nec Corp Tokio Tokyo | Verstärker-Schaltung, Treiber-Schaltung für ein Anzeigegerät , tragbares Telefon und tragbares elektronisches Gerät |
TWI419109B (zh) * | 2010-01-29 | 2013-12-11 | Novatek Microelectronics Corp | 顯示器的源極驅動裝置 |
-
2011
- 2011-03-31 JP JP2011078010A patent/JP5738041B2/ja active Active
-
2012
- 2012-03-13 US US13/418,719 patent/US8736642B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09146500A (ja) * | 1995-11-22 | 1997-06-06 | Fujitsu Ltd | ボルテージホロワ回路並びにこれを用いたサンプルホールド回路及びフラットパネル型表示装置 |
JPH11298329A (ja) * | 1998-04-13 | 1999-10-29 | Texas Instr Japan Ltd | ディジタル/アナログ変換回路 |
JP2006324847A (ja) * | 2005-05-18 | 2006-11-30 | Sony Corp | サンプルホールド回路、シリアル/パラレル変換回路および表示駆動装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10043454B2 (en) | 2014-09-12 | 2018-08-07 | Joled Inc. | Source driver circuit, and display device |
Also Published As
Publication number | Publication date |
---|---|
JP5738041B2 (ja) | 2015-06-17 |
US20120249607A1 (en) | 2012-10-04 |
US8736642B2 (en) | 2014-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4502207B2 (ja) | 差動増幅器とデータドライバ及び表示装置 | |
JP5260462B2 (ja) | 出力増幅回路及びそれを用いた表示装置のデータドライバ | |
JP5713616B2 (ja) | 液晶駆動用のソースドライバのオフセットキャンセル出力回路 | |
US7443239B2 (en) | Differential amplifier, data driver and display device | |
TWI398692B (zh) | 顯示裝置、其驅動方法及電子設備 | |
JP3520418B2 (ja) | 演算増幅回路、駆動回路及び演算増幅回路の制御方法 | |
US8009134B2 (en) | Display device | |
TWI595471B (zh) | 放大電路、源極驅動器、光電裝置及電子機器 | |
JP5138490B2 (ja) | サンプル・ホールド回路及びデジタルアナログ変換回路 | |
US20120032939A1 (en) | Output circuit, data driver and display device | |
JP2009103794A (ja) | 表示装置の駆動回路 | |
JP2007208694A (ja) | 差動増幅器及びデジタルアナログ変換器 | |
JP5738041B2 (ja) | 液晶駆動用のソースドライバのオフセット低減出力回路 | |
JP2008295018A (ja) | D/a変換回路、駆動回路及び表示装置 | |
JP2002041003A (ja) | 液晶表示装置、及び液晶駆動方法 | |
JP4145988B2 (ja) | アナログバッファおよび表示装置 | |
JP4665525B2 (ja) | レベルシフタ、レベルシフタの駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器 | |
TWI450245B (zh) | Drive circuit | |
TW200947864A (en) | Analog buffer circuit capable of compensating threshold voltage variation of transistor | |
JP4455347B2 (ja) | 電圧レベルシフト機能付きバッファ回路および液晶表示装置 | |
JP4039414B2 (ja) | 電圧供給回路、電源回路、表示ドライバ、電気光学装置及び電子機器 | |
JP2005010697A (ja) | 表示装置 | |
JP4614218B2 (ja) | 液晶ディスプレイの駆動装置 | |
KR101658148B1 (ko) | 저전압차동신호방식의 인터페이스 | |
JP2006197142A (ja) | 電圧レベル増幅機能付きバッファ回路および液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140305 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141217 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141224 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150220 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150407 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150421 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5738041 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |