KR20160114553A - 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치 - Google Patents

주사 구동 회로 및 주사 구동 회로를 구비한 표시장치 Download PDF

Info

Publication number
KR20160114553A
KR20160114553A KR1020160120563A KR20160120563A KR20160114553A KR 20160114553 A KR20160114553 A KR 20160114553A KR 1020160120563 A KR1020160120563 A KR 1020160120563A KR 20160120563 A KR20160120563 A KR 20160120563A KR 20160114553 A KR20160114553 A KR 20160114553A
Authority
KR
South Korea
Prior art keywords
transistor
signal
period
circuit
control line
Prior art date
Application number
KR1020160120563A
Other languages
English (en)
Other versions
KR101840561B1 (ko
Inventor
다카오 다니카메
세이이치로 진타
Original Assignee
소니 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 주식회사 filed Critical 소니 주식회사
Publication of KR20160114553A publication Critical patent/KR20160114553A/ko
Application granted granted Critical
Publication of KR101840561B1 publication Critical patent/KR101840561B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/001Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
    • H05B37/02
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B47/00Circuit arrangements for operating light sources in general, i.e. where the type of light source is not relevant
    • H05B47/10Controlling the light source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

2차원 매트릭스형으로 배열된 표시소자와, 제1의 방향으로 뻗는 주사선, 초기화 제어선, 표시 제어선과, 제1의 방향과는 다른 제2의 방향으로 뻗는 데이터선과, 주사 구동 회로를 구비한 표시장치가 제공된다.

Description

주사 구동 회로 및 주사 구동 회로를 구비한 표시장치{SCANNIG DRIVE CIRCUIT AND DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치에 관한 것이다. 보다 자세하게는, 본 발명은 표시장치를 구성하는 각 표시소자에 있어서의 표시 기간과 비표시 기간의 비율을 용이하게 조정할 수 있는 주사 구동 회로, 및, 그 주사 구동 회로를 구비한 표시장치에 관한 것이다.
2차원 매트릭스형으로 배열된 표시소자를 구비한 표시장치로서, 전압구동되는 액정 셀로 이루어지는 액정표시장치 외에, 전류를 흘려보내는 것에 의해 발광하는 발광부 (예를 들면, 유기 일렉트로루미네선스 발광부)와, 이것을 구동하기 위한 구동 회로로 이루어지는 표시소자를 구비한 표시장치가 알려져 있다.
전류를 흘려보내는 것에 의해 발광하는 발광부를 구비한 표시소자의 휘도는, 발광부를 흐르는 전류값에 의해 제어된다. 그리고, 액정표시장치와 같이, 이러한 표시소자를 구비한 표시장치 (예를 들면, 유기 일렉트로루미네선스 표시장치)에 있어서도, 구동 방식으로서, 단순 매트릭스 방식, 및, 액티브 매트릭스 방식이 주지다. 액티브 매트릭스 방식은, 단순 매트릭스 방식과 비교해서 구조가 복잡한 결점은 있지만, 화상의 휘도를 높일 수 있는 등, 여러 가지 이점이 있다.
액티브 매트릭스 방식에 의해 발광부를 구동하기 위한 회로로서, 트랜지스터와 용량부로 구성된 여러 가지 구동 회로가 주지다. 예를 들면, 특개 2005-31630호 공보에는, 유기 일렉트로루미네선스 발광부와 구동 회로로 이루어지는 표시소자를 이용한 표시장치와, 그 구동 방법이 개시되어 있다. 이 구동 회로는, 6개의 트랜지스터와 1개의 용량부로 구성된 구동 회로 (이하, 6Tr/1C구동 회로라고 한다)이다. 도 19에, 표시소자가 2차원 매트릭스형으로 배열되어서 이루어지는 표시장치에 있어서, 제m행, 제n열째의 표시소자를 구성하는 구동 회로(6Tr/1C구동 회로)의 등가 회로도를 나타낸다. 이 때, 표시소자는 행마다 선 순차 주사되는 것으로 해서 설명한다.
6Tr/1C구동 회로는, 기록 트랜지스터TRW, 구동 트랜지스터TRD, 및, 용량부C1을 구비하고 있고, 제1트랜지스터TR1, 제2트랜지스터TR2, 제3트랜지스터TR3, 및, 제4트랜지스터TR4를 더 구비하고 있다.
기록 트랜지스터TRW에 있어서는, 한쪽의 소스/드레인 영역은, 데이터선DTLn에 접속되어 있고, 게이트 전극은, 주사선SCLm에 접속되어 있다. 구동 트랜지스터TRD에 있어서는, 한쪽의 소스/드레인 영역은, 기록 트랜지스터TRW의 다른 한쪽의 소스/드레인 영역에 접속되어 있고, 제1노드ND1을 구성한다. 용량부C1의 일단은 급전선PS1에 접속되어 있다. 용량부C1에 있어서는, 일단에는 소정의 기준전압(도 19에 나타내는 예에서는 후술하는 전압VCC)이 인가되고, 타단과 구동 트랜지스터TRD의 게이트 전극은 접속되어 있고, 제2노드ND2를 구성한다. 주사선SCLm은 도시하지 않는 주사 회로에 접속되고, 데이터선DTLn은 신호 출력 회로(100)에 접속되어 있다.
제1트랜지스터TR1에 있어서는, 한쪽의 소스/드레인 영역은, 제2노드ND2에 접속되어 있고, 다른 한쪽의 소스/드레인 영역은, 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역에 접속되어 있다. 제1트랜지스터TR1은, 제2노드ND2와 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역 사이에 접속된 스위치 회로부를 구성한다.
제2트랜지스터TR2에 있어서는, 한쪽의 소스/드레인 영역은, 제2노드ND2의 전위를 초기화하기 위한 소정의 초기화전압VIni (예를 들면 -4볼트)이 인가되는 급전선PS3에 접속되어 있고, 다른 한쪽의 소스/드레인 영역은, 제2노드ND2에 접속되어 있다. 제2트랜지스터TR2는, 제2노드ND2와 소정의 초기화전압VIni가 인가되는 급전선PS3 사이에 접속된 스위치 회로부를 구성한다.
제3트랜지스터TR3에 있어서는, 한쪽의 소스/드레인 영역은, 소정의 구동 전압 VCC (예를 들면 10볼트)이 인가되는 급전선PS1에 접속되어 있고, 다른 한쪽의 소스/드레인 영역은, 제1노드ND1에 접속되어 있다. 제3트랜지스터TR3은, 제1노드ND1과 구동 전압VCC이 인가되는 급전선PS1 사이에 접속된 스위치 회로부를 구성한다.
제4트랜지스터TR4에 있어서는, 한쪽의 소스/드레인 영역은, 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역에 접속되어 있고, 다른 한쪽의 소스/드레인 영역은, 발광부ELP의 일단 (보다 구체적으로는, 발광부ELP의 애노드 전극)에 접속되어 있다. 제4트랜지스터TR4는, 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역과 발광부ELP의 일단 사이에 접속된 스위치 회로부를 구성한다.
기록 트랜지스터TRW의 게이트 전극과 제1트랜지스터TR1의 게이트 전극은, 주사선SCLm에 접속되어 있다. 제2트랜지스터TR2의 게이트 전극은, 초기화 제어선A Zm에 접속되어 있다. 주사선SCLm의 직전에 주사되는 도시하지 않는 주사선SCLm-1에 공급되는 주사 신호가, 초기화 제어선AZm에도 공급된다. 제3트랜지스터TR3의 게이트 전극과 제4트랜지스터TR4의 게이트 전극은, 표시소자의 표시 상태/비표시 상태를 제어하기 위한 표시 제어선CLm에 접속되어 있다.
예를 들면, 각 트랜지스터는 p채널형의 박막 트랜지스터(TFT)로 이루어지고, 발광부ELP는, 구동 회로를 덮도록 형성된 층간 절연층 등 위에 구비되어 있다. 발광부ELP에 있어서는, 애노드 전극은 제4트랜지스터TR4의 다른 한쪽의 소스/드레인 영역에 접속되어 있고, 캐소드 전극은 급전선PS2에 접속되어 있다. 발광부ELP의 캐소드 전극에는, 전압VCat (예를 들면, -10볼트)이 인가된다. 부호CEL은 발광부ELP의 기생 용량을 의미한다.
트랜지스터를 TFT로 구성할 경우, 어느 정도 임계전압이 변동하는 것을 피할 수는 없다. 구동 트랜지스터TRD의 임계전압의 편차에 따라 발광부ELP에 흐르는 전류량이 변동하면, 표시장치에 있어서의 휘도의 균일성이 악화된다. 그 때문에, 구동 트랜지스터TRD의 임계전압이 변동해도, 발광부ELP에 흐르는 전류량이 그 영향을 받지 않도록 할 필요가 있다. 후술하는 것 같이, 발광부ELP는, 구동 트랜지스터T RD의 임계전압의 편차의 영향을 받지 않도록 구동된다.
도 20을 참조하여, N×M개의 표시소자가 2차원 매트릭스형으로 배열되어서 이루어지는 표시장치에 있어서의, 제m행, 제n열째의 표시소자의 구동 방법을 설명한다. 도 20a는, 초기화 제어선AZm, 주사선SCLm, 및, 표시 제어선CLm에 있어서의 신호의 모식적인 타이밍 차트를 나타낸다. 도 20b, 20c, 20d에, 6Tr/1C구동 회로의 각 트랜지스터의 온/오프 상태 등을 모식적으로 나타낸다. 설명의 편의를 위해, 초기화 제어선AZm이 주사되는 기간을 제(m-1)번째의 수평주사 기간이라고 부르고, 주사선SCLm이 주사되는 기간을 제m번째의 수평주사 기간이라고 부른다.
도 20a에 나타낸 것 같이, 제(m-1)번째의 수평주사 기간에 있어서 초기화공정을 행한다. 도 20b를 참조해서 상세히 설명한다. 제(m-1)번째의 수평주사 기간에 있어서, 초기화 제어선AZm은 하이 레벨로부터 로 레벨이 되고, 표시 제어선CLm은 로 레벨으로부터 하이 레벨이 된다. 한편, 주사선SCLm은 하이 레벨이다. 따라서, 제(m-1)번째의 수평주사 기간에 있어서, 기록 트랜지스터TRW, 제1트랜지스터TR1, 제3트랜지스터TR3, 및, 제4트랜지스터TR4는 오프 상태다. 한편, 제2트랜지스터TR2는 온 상태다.
제2노드ND2에는, 온 상태의 제2트랜지스터TR2를 통해, 제2노드ND2의 전위를 초기화하기 위한 소정의 초기화전압VIni가 인가된다. 이것에 의해, 제2노드ND2의 전위가 초기화된다.
다음에 도 20a에 나타내는 것 같이, 제m번째의 수평주사 기간에 있어서 영상신호VSig의 기록을 행한다. 이 때, 구동 트랜지스터TRD의 임계전압 캔슬 처리가 함께 행하여진다. 구체적으로는, 제2노드ND2와 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역을 전기적으로 접속하고, 주사선SCLm으로부터의 신호에 의해 온 상태로 한 기록 트랜지스터TRW를 통해서 데이터선DTLn으로부터 영상신호VSig을 제1노드ND1에 인가한다. 이로써, 영상신호VSig로부터 구동 트랜지스터TRD의 임계전압Vth를 감한 전위를 향해서 제2노드ND2의 전위를 변화시킨다.
도 20a, 20c를 참조해서 상세히 설명한다. 제m번째의 수평주사 기간에 있어서, 초기화 제어선AZm은 로 레벨으로부터 하이 레벨이 되고, 주사선SCLm은 하이 레벨로부터 로 레벨이 된다. 이 때, 표시 제어선CLm은 하이 레벨이다. 따라서, 제 m번째의 수평주사 기간에 있어서, 기록 트랜지스터TRW, 및, 제1트랜지스터TR1은 온 상태다. 한편 제2트랜지스터TR2, 제3트랜지스터TR3, 및, 제4트랜지스터TR4는 오프 상태다.
제2노드ND2와 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역이 온 상태의 제1트랜지스터TR1을 통해서 전기적으로 접속되어 있고, 주사선SCLm으로부터의 신호에 의해 온 상태로 한 기록 트랜지스터TRW를 통해서 데이터선DTLn으로부터 영상신호VSig이 제1노드ND1에 인가된다. 이것에 의해, 영상신호VSig로부터 구동 트랜지스터TRD의 임계전압Vth를 감한 전위를 향해서 제2노드ND2의 전위가 변화된다.
즉, 상술한 초기화공정에 의해, 제m번째의 수평주사 기간의 시기에 있어서 구동 트랜지스터TRD가 온 상태가 되도록 제2노드ND2의 전위가 초기화되어 있다고 하면, 제2노드ND2의 전위는, 제1노드ND1에 인가되는 영상신호VSig의 전위를 향해서 변화된다. 그러나, 구동 트랜지스터TRD의 게이트 전극과 한쪽의 소스/드레인 영역 사이의 전위차가 Vth에 달하면, 구동 트랜지스터TRD는 오프 상태가 된다. 이 상태에 있어서는, 제2노드ND2의 전위는, 대략 (VSig-Vth)이다.
이어서, 구동 트랜지스터TRD를 통해서 전류를 발광부ELP에 흐르게 하는 것에 의해, 발광부ELP을 구동한다.
도 20a, 20d를 참조해서 상세히 설명한다. 제m번째의 수평주사 기간의 종기에 있어서, 주사선SCLm은 로 레벨으로부터 하이 레벨이 된다. 또한, 표시 제어선CLm을 하이 레벨로부터 로 레벨로 한다. 한편, 초기화 제어선AZm은 하이 레벨을 유지한다. 제3트랜지스터TR3, 및, 제4트랜지스터TR4는 온 상태다. 기록 트랜지스터TRW, 제1트랜지스터TR1, 및, 제2트랜지스터TR2는 오프 상태다.
구동 트랜지스터TRD의 한쪽의 소스/드레인 영역에는, 온 상태의 제3트랜지스터TR3을 통해서 구동 전압VCC이 인가된다. 또한, 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역과, 발광부ELP의 일단은, 온 상태의 제4트랜지스터TR4를 통해서 접속된다.
발광부ELP을 흐르는 전류는, 구동 트랜지스터TRD의 소스 영역에서 드레인 영역에 흐르는 드레인 전류Ids이므로, 구동 트랜지스터TRD가 포화 영역에 있어서 이상적으로 동작한다고 하면, 이하의 식 (1)로 나타낼 수 있다.
Ids=k·μ·(Vgs-Vth)2 ...(1)
이 때 μ는 실효적인 이동도, Vth는 임계전압, Vgs는 구동 트랜지스터TRD의 소스 영역과 게이트 전극 사이의 전압, k는 상수이다.
여기에서 상수 k는 식 (2)로 주어진다.
k≡(1/2)·(W/L)·Cox ...(2)
이 때 L은 채널 길이, W는 채널 폭, Cox는 (게이트 절연층의 비유전율)×(진공의 유전율)/ (게이트 절연층의 두께)이다.
따라서 도 20d에 나타낸 것 같이, 발광부ELP에는 드레인 전류Ids가 흘러, 발광부ELP는 드레인 전류Ids의 값에 따른 휘도로 발광한다.
또한 전압 Vgs는 식 (3)으로 주어진다.
Vgs≒VCC-(VSig-Vth) ...(3)
따라서 식 (1)은 식 (4)로 변형할 수 있다.
Ids=k·μ·(VCC- (VSig-Vth)-Vth)2
=k·μ·(VCC-VSig)2
식 (4)로부터 명확한 것 같이, 구동 트랜지스터TRD의 임계전압Vth는, 드레인 전류Ids의 값과 상관없다. 바꾸어 말하면, 구동 트랜지스터TRD의 임계전압 Vth의 값에 영향을 받지 않고, 영상신호VSig에 대응한 드레인 전류Ids를 발광부ELP에 흐르게 할 수 있다. 상술한 구동 방법에 따르면, 구동 트랜지스터TRD의 임계전압Vth의 편차가 표시소자의 휘도에 영향을 주는 것을 방지한다.
상술한 표시소자를 구비한 표시장치를 동작시키기 위해서는, 주사선, 초기화 제어선, 및, 표시 제어선에 각각 신호를 공급하는 회로가 필요하다. 이들 회로가 차지하는 레이아웃 면적의 축소나, 회로 가격의 저감의 관점에서는, 이들 신호를 공급하는 회로는, 통합된 구조의 회로인 것이 바람직하다. 또한, 주사선이나 초기화 제어선에 공급되는 신호에 영향을 주지 않고, 표시 제어선에 공급하는 펄스의 폭의 설정을 용이하게 변경할 수 있는 구조인 것이, 비표시 기간의 비율을 늘리는 것에 의해 동화상 특성의 개선을 꾀하는 관점에서 바람직하다.
이러한 문제를 해결하기 위해, 본 발명의 목적은, 주사선, 초기화 제어선, 및, 표시 제어선에 신호를 공급할 수 있고, 표시 제어선에 공급하는 펄스의 폭의 설정을 용이하게 변경할 수 있는 주사 구동 회로, 및, 그 주사 구동 회로를 구비한 표시장치를 제공하는 것에 있다.
상기의 목적을 달성하기 위해 본 발명의 일 실시예에 따르면,
(1) 2차원 매트릭스형으로 배열된 표시소자,
(2) 제1의 방향으로 뻗는 주사선, 초기화 제어선, 표시 제어선,
(3) 제1의 방향과는 다른 제2의 방향으로 뻗는 데이터선, 및,
(4) 주사 구동 회로를 구비한 표시장치가 제공되고,
상기 주사 구동 회로는,
(A) 복수의 시프트 레지스터로 구성되어 있고, 입력된 스타트 펄스를 순차 시프트 하여, 상기 복수의 시프트 레지스터로부터 출력 신호를 출력하는 시프트 레지스터부,
(B) 복수의 논리회로로 구성되어 있고, 상기 시프트 레지스터부로부터 출력된 출력 신호, 및, 2종류 이상의 이네이블 신호에 근거해서 동작하는 논리회로부를 포함하고,
각각의 복수의 논리회로는,
(a) 시프트 레지스터들 중 대응하는 하나에 입력되는 입력 신호,
(b) 시프트 레지스터들 중 대응하는 하나로부터 출력되는 출력 신호,
(c) 적어도 하나의 이네이블 신호
에 근거해서 신호를 출력하고,
시프트 레지스터부의 시프트 레지스터의 해당하는 하나로부터 출력되는 출력 신호 중 해당하는 하나에 근거한 신호가 m번째 표시 제어선을 통해 m번째 표시소자에 공급되고,
논리회로들 중 해당하는 하나로부터 출력되는 출력 신호 중 해당하는 하나에 근거하는 신호가 m번째 주사선을 통해 m번째 표시소자에 공급되고,
(m-1)번째 주사선에 공급되는 신호는 m번째 초기화 제어선을 통해 m번째 표시소자에 공급된다.
본 발명의 일 실시예에 따른 주사 구동 회로를 포함하는 본 발명의 실시예의 표시장치에 있어서, 주사선, 초기화 제어선, 표시 제어선에 필요한 신호들이 주사 구동 회로로부터의 신호에 근거하여 공급된다. 그 결과, 신호를 공급하는 회로가 차지하는 배치 면적의 감소 및 회로 비용의 감소를 꾀할 수 있다. P나 Q의 값은, 주사 구동 회로나 표시장치의 사양 등에 따라서 적당히 설정하면 좋다.
또한, 본 발명의 표시장치에 있어서는, 표시 제어선에는, 주사 구동 회로를 구성하는 시프트 레지스터로부터의 출력 신호에 근거한 신호가 공급된다. 본 발명의 주사 구동 회로에 있어서는, 시프트 레지스터에 의해 순차시프트 되는 스타트 펄스의 종기의 위치는, 부정 논리곱 회로부의 동작에 특별히 영향을 주지 않는다. 따라서, 초단의 시프트 레지스터에 입력하는 스타트 펄스를 변경하는 용이한 수단에 의해, 주사선이나 초기화 제어선에 공급되는 신호에 영향을 주지 않고, 표시 제어선에 공급하는 펄스의 폭의 설정을 용이하게 변경할 수 있다.
이 때, 표시소자를 구성하는 트랜지스터의 극성 등에 따라서는, 부정 논리곱 회로로의 주사 신호나 시프트 레지스터로부터의 출력 신호를 적당히 반전해서 공급하면 좋다. 「주사 신호에 근거한 신호」란, 주사 신호 자체인 경우도 있고, 극성을 반전한 신호인 경우도 있다. 마찬가지로, 「시프트 레지스터로부터의 출력 신호에 근거한 신호」란, 시프트 레지스터로부터의 출력 신호 자체인 경우도 있고, 극성을 반전한 신호인 경우도 있다.
본 발명의 주사 구동 회로는, 널리 주지의 반도체장치제조 기술에 의해 제조할 수 있다. 시프트 레지스터부를 구성하는 시프트 레지스터, 논리회로부를 구성하는 부정 논리곱 회로나 부정 논리회로는, 널리 주지의 구성, 구조로 할 수 있다. 주사 구동 회로는, 단독의 회로로서 구성되어 있어도 좋고, 표시장치와 일체로서 구성되어 있어도 좋다. 예를 들면, 표시장치를 구성하는 표시소자가 트랜지스터를 구비하는 경우에, 그 표시소자의 제조 프로세스에 있어서 동시에 주사 구동 회로를 형성할 수도 있다.
상술한 각종 바람직한 구성을 포함하는 본 발명의 표시장치에 있어서는, 주사선들 중 해당하는 하나의 신호에 의해 주사되어, 초기화 제어선에서의 신호에 근거해서 초기화공정이 행하여지는 구성의 표시소자, 및, 표시 제어선에서의 신호에 의해 표시 기간과 비표시 기간이 전환되는 구성의 표시소자를, 널리 이용할 수 있다.
본 발명의 실시예에 따른 표시장치에 있어서, 바람직하게는, 표시소자는,
(1-1) 기록 트랜지스터, 구동 트랜지스터, 및, 용량부를 구비한 구동 회로,
(1-2) 구동 트랜지스터를 통해서 전류가 흘려지는 발광부를 구비한다.
발광부로서, 전류를 흘려보내는 것으로 의해 발광하는 발광부를 널리 채용할 수 있다. 예를 들면, 발광부로서, 유기 일렉트로루미네선스 발광부, 무기 일렉트로루미네선스 발광부, LED발광부, 반도체 레이저 발광부 등을 들 수 있다. 컬러 표시의 평면표시장치를 구성하는 관점에서는, 그 중에서도, 발광부가 유기 일렉트로루미네선스 발광부로 이루어지는 구성이 바람직하다. 그리고, 상술한 표시소자를 구성하는 구동 회로 (이하, 단순히, 본 발명의 표시소자를 구성하는 구동 회로라고 부르는 경우가 있다)에 있어서는,
기록 트랜지스터에 있어서는,
(a-1) 한쪽의 소스/드레인 영역은, 데이터선들 중 해당하는 하나에 접속되어 있고,
(a-2) 게이트 전극은, 주사선들 중 해당하는 하나에 접속되어 있고,
구동 트랜지스터에 있어서는,
(b-1) 한쪽의 소스/드레인 영역은, 기록 트랜지스터의 다른 한쪽의 소스/드레인 영역에 접속되어, 제1노드를 구성하고,
용량부에 있어서는,
(c-1) 일단에는 소정의 기준전압이 인가되고,
(c-2) 타단과 구동 트랜지스터의 게이트 전극이 접속되어, 제2노드를 구성하고,
기록 트랜지스터는, 주사선들 중 해당하는 하나로부터의 신호에 의해 제어된다.
또한, 본 발명의 실시예에 따른 표시소자를 구성하는 구동 회로에 있어서는,
(d) 제2노드와 구동 트랜지스터의 다른 한쪽의 소스/드레인 영역 사이에 접속된 제1스위치 회로부를 더 구비하고,
제1스위치 회로부는, 주사선들 중 해당하는 하나로부터의 신호에 의해 제어된다.
또한, 상술한 바람직한 구성을 포함하는 본 발명의 표시소자를 구성하는 구동 회로는,
(e) 제2노드와 소정의 초기화전압이 인가되는 급전선 사이에 접속된 제2스위치 회로부를 더 구비하고,
제2스위치 회로부는, 초기화 제어선들 중 하나로부터의 신호에 의해 제어된다.
또한, 상술한 바람직한 구성을 포함하는 본 발명의 표시소자를 구성하는 구동 회로는,
(f) 제1노드와 구동 전압이 인가되는 급전선 사이에 접속된 제3스위치 회로부를 더 구비하고,
제3스위치 회로부는, 표시 제어선들 중 해당하는 하나로부터의 신호에 의해 제어된다.
또한, 상술한 바람직한 구성을 포함하는 본 발명의 표시소자를 구성하는 구동 회로에 있어서는,
(g) 구동 트랜지스터의 다른 한쪽의 소스/드레인 영역과 발광부의 일단 사이에 접속된 제4스위치 회로부를 더 구비하고,
제4스위치 회로부는, 표시 제어선들 중 해당하는 하나로부터의 신호에 의해 제어된다.
본 발명의 또 다른 실시예에 따르면,
(A) 복수의 시프트 레지스터로 구성되어 있고, 입력된 스타트 펄스를 순차 시프트 하여, 상기 복수의 시프트 레지스터로부터 출력 신호를 출력하는 시프트 레지스터부,
(B) 복수의 논리회로로 구성되어 있고, 상기 시프트 레지스터부로부터 출력된 출력 신호, 및, 2종류 이상의 이네이블 신호에 근거해서 동작하는 논리회로부를 포함하는 주사 구동 회로가 제공되고,
각각의 복수의 논리회로는,
(a) 시프트 레지스터들 중 대응하는 하나에 입력되는 입력 신호,
(b) 시프트 레지스터들 중 대응하는 하나로부터 출력되는 출력 신호,
(c) 적어도 하나의 이네이블 신호
에 근거해서 신호를 출력하고,
시프트 레지스터부의 시프트 레지스터의 해당하는 하나로부터 출력되는 출력 신호 중 해당하는 하나에 근거한 신호가 m번째 표시 제어선을 통해 m번째 표시소자에 공급되고,
논리회로들 중 해당하는 하나로부터 출력되는 출력 신호 중 해당하는 하나에 근거하는 신호가 m번째 주사선을 통해 m번째 표시소자에 공급되고,
(m-1)번째 주사선에 공급되는 신호는 m번째 초기화 제어선을 통해 m번째 표시소자에 공급된다.
상술한 제1스위치 회로부 내지 제4스위치 회로부를 구비한 구동 회로를 갖는 표시소자에 있어서는,
(a) 온 상태로 한 제2스위치 회로부를 통해서 급전선에서 제2노드에 소정의 초기화전압을 인가한 후, 제2스위치 회로부를 오프 상태로 함으로써, 제2노드의 전위를 소정의 기준전위로 설정하는 초기화공정을 행한다.
(b) 이어서, 제2스위치 회로부, 제3스위치 회로부, 및, 제4스위치 회로부의 오프 상태를 유지하고, 제1스위치 회로부를 온 상태로 해서 온 상태로 한 제1스위치 회로부에 의해 제2노드와 구동 트랜지스터의 다른 한쪽의 소스/드레인 영역을 전기적으로 접속한 상태로, 주사선들 중 해당하는 하나의 신호에 의해 온 상태로 한 기록 트랜지스터를 통해, 데이터선에서 제1노드에 영상신호를 인가함으로써, 영상신호로부터 구동 트랜지스터의 임계전압을 감한 전위를 향해서 제2노드의 전위를 변화시키는 기록 공정을 행한다.
(c) 그 후, 주사선들 중 해당하는 하나의 신호에 의해 기록 트랜지스터를 오프 상태로 한다.
(d) 이어서, 제1스위치 회로부와 제2스위치 회로부의 오프 상태를 유지하고, 온 상태로 된 제4스위치 회로부를 통해서 구동 트랜지스터의 다른 한쪽의 소스/드레인 영역과 발광부의 일단을 전기적으로 접속하고, 온 상태로 한 제3스위치 회로부를 통해서 급전선에서 제1노드에 소정의 구동 전압을 인가함으로써, 구동 트랜지스터를 통해서 전류를 발광부에 흐르게 한다.
이상과 같이 하여, 발광부를 구동할 수 있다.
본 발명의 실시예에 따른 표시소자를 구성하는 구동 회로에 있어서는, 용량부의 일단에는 소정의 기준전압이 인가된다. 이것에 의해, 표시장치의 동작시에 용량부의 일단의 전위가 유지된다. 소정의 기준전압의 값은 특별히 한정하는 것이 아니다. 예를 들면, 용량부의 일단이, 발광부의 타단에 소정의 전압을 인가하기 위한 급전선에 접속되어 있고, 기준전압으로서 소정의 전압이 인가되는 구성으로 할 수도 있다.
이상 설명한 각종 바람직한 구성을 포함하는 본 발명의 실시예에 따른 표시장치에 있어서, 주사선, 초기화 제어선, 표시 제어선, 데이터선, 급전선 등의 각종의 배선의 구성, 구조는, 주지의 구성, 구조로 할 수 있다. 또한, 발광부의 구성, 구조도, 주지의 구성, 구조로 할 수 있다. 구체적으로는, 발광부를 유기 일렉트로루미네선스 발광부로 할 경우에는, 예를 들면, 애노드 전극, 정공수송층, 발광층, 전자수송층, 캐소드 전극 등으로 구성할 수 있다. 데이터선에 접속되는 신호 출력 회로 등의 구성, 구조도, 주지의 구성, 구조로 할 수 있다.
본 발명의 표시장치는, 소위 모노크롬 표시의 구성이어도 좋고, 1개의 화소는 복수의 부화소로 구성되어 있는 구성, 구체적으로는, 1개의 화소는, 적색발광 부화소, 녹색발광 부화소, 청색발광 부화소의 3개의 부화소로 이루어지는 구성으로 할 수도 있다. 또한, 이들 3종의 부화소에 1종류 혹은 복수 종류의 부화소를 더한 1조 (예를 들면, 휘도향상을 위해 백색광을 발광하는 부화소를 더한 1조, 색재현 범위를 확대하기 위해서 보색을 발광하는 부화소를 더한 1조, 색재현 범위를 확대하기 위해서 옐로우를 발광하는 부화소를 더한 1조, 색재현 범위를 확대하기 위해서 옐로우 및 시안을 발광하는 부화소를 더한 1조)로 구성할 수도 있다.
표시장치의 화소(픽셀)의 값으로서, VGA(640,480), S-VGA(800,600), XGA(1024,768), APRC(1152,900), S-XGA(1280,1024), U-XGA(1600,1200), HD-TV(1920,1080), Q-XGA(2048,1536)의 기타, (1920,1035), (720,480), (1280,960) 등, 화상표시용 해상도의 몇인가를 예시할 수 있지만, 이것들의 값에 한정하는 것이 아니다. 모노크롬 표시장치의 경우에는, 기본적으로는 화소수와 같은 수의 표시소자가 매트릭스형으로 형성된다. 컬러 표시장치의 경우에는, 기본적으로는 화소수의 3배의 수의 표시소자가 매트릭스형으로 형성된다. 표시소자는, 예를 들면 스트라이프형으로 배열되어 있어도 좋고, 델타형으로 배열되어 있어도 좋다. 표시소자의 배열은, 표시장치의 설계에 따라서 적당히 설정하면 좋다.
본 발명의 표시소자를 구성하는 구동 회로에 있어서는, 기록 트랜지스터나 구동 트랜지스터는, 예를 들면, p채널형의 박막 트랜지스터(TFT)로 구성할 수 있다. 이 때, 기록 트랜지스터를 n채널형으로 해도 좋다. 제1스위치 회로부, 제2스위치 회로부, 제3스위치 회로부 및 제4스위치 회로부는, TFT 등의 주지의 스위칭 소자로 구성할 수 있다. 예를 들면, p채널형의 TFT로 구성되어 있어도 좋고, n채널형의 TFT로 구성되어 있어도 좋다.
본 발명의 표시소자를 구성하는 구동 회로에 있어서는, 구동 회로를 구성하는 용량부는, 예를 들면, 한쪽의 전극, 다른 한쪽의 전극, 및, 이들 전극에 끼워진 유전체층 (절연층)으로 구성할 수 있다. 구동 회로를 구성하는 트랜지스터 및 용량부는, 어떤 평면 내에 형성되는데, 예를 들면, 지지체 위에 형성된다. 발광부를 유기 일렉트로루미네선스 발광부로 할 경우, 발광부는, 예를 들면, 층간 절연층을 통해, 구동 회로를 구성하는 트랜지스터 및 용량부의 위쪽에 형성되어 있다. 또한, 구동 트랜지스터의 다른 한쪽의 소스/드레인 영역은, 예를 들면 다른 트랜지스터 등을 통해, 발광부의 일단(발광부에 구비할 수 있었던 애노드 전극등)에 접속되어 있다. 한편, 반도체기판 등에 트랜지스터를 형성한 구성이어도 좋다.
1개의 트랜지스터가 갖는 2개의 소스/드레인 영역에 있어서, 「한쪽의 소스/드레인 영역」이라고 하는 용어를, 전원측에 접속된 측의 소스/드레인 영역의 의미로 사용할 경우가 있다. 또한, 트랜지스터가 온 상태에 있다는 것은, 소스/드레인 영역 간에 채널이 형성되어 있는 상태를 의미한다. 그 트랜지스터의 한쪽의 소스/드레인 영역에서 다른 한쪽의 소스/드레인 영역에 전류가 흐르고 있는지 여부는 상관없다. 한편, 트랜지스터가 오프 상태에 있다는 것은, 소스/드레인 영역간에 채널이 형성되지 않고 있는 상태를 의미한다. 또한, 어떤 트랜지스터의 소스/드레인 영역이 다른 트랜지스터의 소스/드레인 영역에 접속되어 있다는 것은, 어떤 트랜지스터의 소스/드레인 영역과 다른 트랜지스터의 소스/드레인 영역이 같은 영역을 차지하고 있는 형태를 포함한다. 또한, 소스/드레인 영역은, 불순물을 함유한 포리 실리콘이나 어모퍼스실리콘 등의 전기 전도성 물질로 구성할 수 있을 뿐 아니라, 금속, 합금, 전기 전도성 입자, 이것들의 적층구조, 유기재료(전기 전도성 고분자)로 이루어지는 층으로 구성할 수 있다. 또한, 이하의 설명에서 사용하는 타이밍 차트에 있어서, 각 기간을 나타내는 횡축의 길이(시간길이)는 모식적인 것이며, 각 기간의 시간길이의 비율을 나타내는 것이 아니다.
본 발명의 표시장치에 있어서는, 주사 구동 회로로의 신호에 근거하여, 주사선, 초기화 제어선, 및, 표시 제어선에 필요한 신호가 공급된다. 이것에 의해, 신호를 공급하기 위한 회로가 차지하는 레이아웃 면적의 축소나, 회로 가격의 저감을 꾀할 수 있다.
본 발명의 표시장치에 있어서는, 표시 제어선에는, 주사 구동 회로를 구성하는 시프트 레지스터로부터의 출력 신호에 근거한 신호가 공급된다. 본 발명의 주사 구동 회로에 있어서는, 시프트 레지스터에 의해 순차시프트 되는 스타트 펄스의 종기의 위치는, 부정 논리곱 회로부의 동작에 특별히 영향을 주지 않는다. 따라서, 초단의 시프트 레지스터에 입력하는 스타트 펄스를 변경하는 용이한 수단에 의해, 주사선이나 초기화 제어선에 공급되는 신호에 영향을 주지 않고, 표시 제어선에 공급하는 펄스의 폭의 설정을 용이하게 변경할 수 있다. 이것에 의해, 표시장치의 설계에 따라, 표시소자에 있어서의 비표시 기간을 호적하게 설정할 수 있다.
도 1은 본 발명의 실시예 1의 주사 구동 회로의 회로도다.
도 2는 도 1에 나타내는 주사 구동 회로를 구비한 본 발명의 실시예 1의 표시장치의 개념 블록도다.
도 3은 도 1에 나타내는 주사 구동 회로의 모식적인 타이밍 차트다.
도 4는 도 2에 나타내는 표시장치에 있어서, 제m행, 제n열째의 표시소자를 구성하는 구동 회로의 등가 회로도다.
도 5는 도 2에 나타내는 표시장치를 구성하는 표시소자의 일부분에 있어서의 모식적인 일부 단면도다.
도 6은 제m행, 제n열째의 표시소자의 모식적인 구동의 타이밍 차트다.
도 7은 제m행, 제n열째의 표시소자를 구성하는 구동 회로에 있어서의 각 트랜지스터의 온/오프 상태 등을 모식적으로 나타내는 등가 회로도다.
도 8은 스타트 펄스의 하강 타이밍을 변경했을 때의 실시예 1의 주사 구동 회로의 동작을 설명하는 모식적인 타이밍 차트다.
도 9는 스타트 펄스가 기간T9의 시기와 종기 사이에 상승한다고 가정할 때, 제m행, 제n열째의 표시소자의 모식적인 구동의 타이밍 차트다.
도 10은 실시예 1의 비교예에 따른 주사 구동 회로의 구성을 나타내는 회로도다.
도 11은 스타트 펄스가 기간T1의 시기와 종기 사이에 상승하고, 기간T5의 시기와 종기 사이에 하강할 때의, 도 101에 나타내는 주사 구동 회로의 동작을 설명하는 모식적인 타이밍 차트다.
도 12는 스타트 펄스가 기간T9의 시기와 종기 사이에 하강한다고 했을 때의, 도 10에 나타내는 비교예의 주사 구동 회로의 동작을 설명하는 모식적인 타이밍 차트다.
도 13은 본 발명의 실시예 2에 따른 주사 구동 회로의 구성을 나타내는 회로도다.
도 14는 도 13에 나타내는 실시예 2의 주사 구동 회로의 구성을 나타내는 모식적인 타이밍 차트다.
도 15는 스타트 펄스가 하강하는 타이밍이 변화될 때의 실시예 2의 주사 구동 회로의 동작을 설명하는 모식적인 타이밍 차트다.
도 16은 실시예 2의 비교예에 따른 주사 구동 회로의 구성을 나타내는 회로도다.
도 17은 스타트 펄스가 기간T1의 시기와 종기 사이에 상승하고, 기간T9의 시기와 종기 사이에 하강할 때의, 도 16에 나타내는 비교예의 주사 구동 회로의 동작을 설명하는 모식적인 타이밍 차트다.
도 18은 스타트 펄스가 기간T17의 시기와 종기 사이에 하강한다고 했을 때의, 도 16에 나타내는 비교예의 주사 구동 회로의 동작을 설명하는 모식적인 타이밍 차트다.
도 19는 표시소자가 2차원 매트릭스형으로 배열되어서 이루어지는 표시장치에 있어서, 제m행, 제n열째의 표시소자를 구성하는 구동 회로의 등가 회로도다.
도 20은 초기화 제어선, 주사선, 및, 표시 제어선에 있어서의 신호의 모식적인 타이밍 차트, 및 구동 회로를 구성하는 6개의 트랜지스터의 온/오프 상태 등을 모식적으로 나타내는 등가 회로도다.
이하, 도면을 참조하여, 본 발명의 바람직한 실시예를 설명한다.
[실시예 1]
실시예 1에 근거하여, 본 발명의 주사 구동 회로 및 이것을 구비한 표시장치에 관해 설명한다. 실시예 1의 표시장치는, 발광부와 그 구동 회로를 구비한 표시소자를 이용한 표시장치다.
도 1은, 실시예 1의 주사 구동 회로(110)의 회로도다. 도 2는, 도 1에 나타내는 주사 구동 회로(110)를 구비한 실시예 1의 표시장치(1)의 개념도다. 도 3은, 도 1에 나타내는 주사 구동 회로(110)의 모식적인 타이밍 차트다. 도 4는, 도 2에 나타내는 표시장치(1)에 있어서, 제m행 (단, m=1,2,3···,M), 제n열째 (단, n=1,2,3···,N)의 표시소자(10)를 구성하는 구동 회로(11)의 등가 회로도다. 우선, 표시장치(1)의 개요에 대해서 설명한다.
도 2에 나타내는 것 같이, 표시장치(1)는,
(1) 2차원 매트릭스형으로 배열된 표시소자(10),
(2) 제1의 방향으로 뻗는 주사선SCL, 표시소자(10)를 초기화하기 위한 초기화 제어선AZ, 및, 표시소자(10)의 표시 상태/비표시 상태를 제어하기 위한 표시 제어선CL,
(3) 제1의 방향과는 다른 제2의 방향으로 뻗는 데이터선DTL,
(4) 주사 구동 회로(110)를 구비한다.
주사선SCL, 초기화 제어선AZ, 및, 표시 제어선CL은 주사 구동 회로(110)에 접속되어 있다. 데이터선DTL은 신호 출력 회로(100)에 접속되어 있다. 이 때, 도 2에 있어서는, 제m행, 제n열째의 표시소자(10)를 중심으로 한 3×3개의 표시소자(10)를 도시하고 있지만, 이것은, 어디까지나 예시에 지나지 않는다. 또한, 도 2에 있어서는, 도 4에 나타내는 급전선PS1, PS2, PS3의 도시를 생략했다.
표시소자(10)는, 제1의 방향에 N개, 제1의 방향과는 다른 제2의 방향에 M개 배열되어 있다. 그리고, 표시장치(1)는, (N/3)×M개의 2차원 매트릭스형으로 배열된 화소로 구성되어 있다. 1개의 화소는, 3개의 부화소(적색을 발광하는 적색발광 부화소, 녹색을 발광하는 녹색발광 부화소, 청색을 발광하는 청색발광 부화소)로 구성되어 있다. 각 화소를 구성하는 표시소자(10)는, 선 순차 구동되고, 표시 프레임 레이트를 FR(회/초)로 한다. 다시 말해, 제m행째에 배열된 (N/3)개의 화소(N개의 부화소)를 각각 구성하는 표시소자(10)가 동시에 구동된다. 바꾸어 말하면, 1개의 행을 구성하는 각 표시소자(10)에 있어서는, 그 발광/비발광의 타이밍은, 그것들이 속하는 행단위로 제어된다.
도 4에 나타내는 것 같이, 각 표시소자(10)는, 기록 트랜지스터TRW, 구동 트랜지스터 TRD, 및, 용량부C1을 구비한 구동 회로(11)와, 구동 트랜지스터TRD를 통해서 전류가 흐르는 발광부ELP로 구성되어 있다. 발광부ELP는 유기 일렉트로루미네선스 발광부로 이루어진다. 표시소자(10)는, 구동 회로(11)와 발광부ELP가 적층된 구조를 갖는다. 구동 회로(11)는, 제1트랜지스터TR1, 제2트랜지스터TR2, 제3트랜지스터TR3, 및, 제4트랜지스터TR4를 더 구비하고 있지만, 이것들의 트랜지스터에 대해서는 후술한다.
제m행, 제n열째의 표시소자(10)에 있어서, 기록 트랜지스터TRW에 있어서는, 한쪽의 소스/드레인 영역은, 데이터선DTLn에 접속되어 있고, 게이트 전극은, 주사선SCLm에 접속되어 있다. 구동 트랜지스터TRD에 있어서는, 한쪽의 소스/드레인 영역은, 기록 트랜지스터TRW의 다른 한쪽의 소스/드레인 영역에 접속되어, 제1노드ND1을 구성한다. 용량부C1의 일단은 급전선PS1에 접속되어 있다. 용량부 C1에 있어서는, 일단에는 소정의 기준전압(실시예 1에 있어서는, 후술하는 소정의 구동 전압VCC)이 인가되고, 타단과 구동 트랜지스터TRD의 게이트 전극은 접속되어, 제2노드ND2를 구성한다. 기록 트랜지스터TRW는, 주사선SCLm으로부터의 신호에 의해 제어된다.
데이터선DTLn에는, 신호 출력 회로(100)로부터, 발광부ELP에 있어서의 휘도를 제어하기 위한 영상신호(구동 신호, 휘도신호)VSig이 인가된다. 상세에 대해서는 후술한다.
구동 회로(11)는, 제2노드ND2와 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역 사이에 접속된 제1스위치 회로부SW1을 더 구비하고 있다. 제1스위치 회로부SW1은 제1트랜지스터TR1로 구성되어 있다. 제1트랜지스터TR1에 있어서는, 한쪽의 소스/드레인 영역은, 제2노드ND2에 접속되어 있고, 다른 한쪽의 소스/드레인 영역은, 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역에 접속되어 있다. 제1트랜지스터TR1의 게이트 전극은, 주사선SCLm에 접속되어 있고, 제1트랜지스터TR1은, 주사선SCLm으로부터의 신호에 의해 제어된다.
구동 회로(11)는, 제2노드ND2와 후술하는 소정의 초기화전압VIni가 인가되는 급전선PS3 사이에 접속된 제2스위치 회로부SW2를 더 구비하고 있다. 제2스위치 회로부SW2는 제2트랜지스터TR2로 구성되어 있다. 제2트랜지스터TR2에 있어서는, 한쪽의 소스/드레인 영역은 급전선PS3에 접속되어 있고, 다른 한쪽의 소스/드레인 영역은 제2노드ND2에 접속되어 있다. 제2트랜지스터TR2의 게이트 전극은, 초기화 제어선AZm에 접속되어 있다. 제2트랜지스터TR2는, 초기화 제어선AZ m으로부터의 신호에 의해 제어된다.
구동 회로(11)는, 제1노드ND1과 구동 전압VCC이 인가되는 급전선PS1 사이에 접속된 제3스위치 회로부SW3을 더 구비하고 있다. 제3스위치 회로부SW3은 제3트랜지스터TR3으로 구성되어 있다. 제3트랜지스터TR3에 있어서는, 한쪽의 소스/드레인 영역은 급전선PS1에 접속되어 있고, 다른 한쪽의 소스/드레인 영역은 제1노드ND1에 접속되어 있다. 제3트랜지스터TR3의 게이트 전극은, 표시 제어선CLm에 접속되어 있다. 제3트랜지스터TR3은, 표시 제어선CLm으로부터의 신호에 의해 제어된다.
구동 회로(11)는, 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역과 발광부ELP의 일단 사이에 접속된 제4스위치 회로부SW4를 더 구비하고 있다. 제4스위치 회로부SW4는 제4트랜지스터TR4로 구성되어 있다. 제4트랜지스터TR4에 있어서는, 한쪽의 소스/드레인 영역은, 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역에 접속되어 있고, 다른 한쪽의 소스/드레인 영역은, 발광부ELP의 일단에 접속되어 있다. 제4트랜지스터TR4의 게이트 전극은, 표시 제어선CLm에 접속되어 있다. 제4트랜지스터TR4는, 표시 제어선CLm으로부터의 신호에 의해 제어된다. 발광부ELP의 타단(캐소드 전극)은, 급전선PS2에 접속되어 있고, 후술하는 전압VCat가 인가된다. 부호CEL은 발광부ELP의 기생 용량을 의미한다.
구동 트랜지스터TRD는 p채널형의 TFT로 이루어지고, 기록 트랜지스터TRW도 p채널형의 TFT로 이루어진다. 또한, 제1트랜지스터TR1, 제2트랜지스터TR2, 제3트랜지스터TR3, 및, 제4트랜지스터TR4도 p채널형의 TFT로 이루어진다. 이때, 기록 트랜지스터TRW 등을 n채널형으로 해도 좋다. 상기 각각의 트랜지스터는 디프레션형인 것으로 해서 설명하지만, 본 발명은 이것에 한정되는 것은 아니다.
신호 출력 회로(100), 주사선SCL, 초기화 제어선AZ, 표시 제어선CL, 및, 데이터선DTL의 구성, 구조는, 주지의 구성, 구조로 할 수 있다.
주사선SCL과 같이 제1의 방향으로 뻗는 급전선PS1, PS2, PS3은, 도시하지 않는 전원부에 접속되어 있다. 급전선PS1에는 구동 전압VCC가 인가되고, 급전선PS2에는 전압 VCat가 인가되고, 급전선PS3에는 초기화전압VIni가 인가된다. 급전선PS1, PS2, PS3의 구성, 구조도, 주지의 구성, 구조로 할 수 있다.
도 5는, 도 2에 나타내는 표시장치(1)를 구성하는 표시소자(10)의 일부분에 있어서의 모식적인 일부 단면도다. 후에 자세하게 설명하지만, 표시소자(10)의 구동 회로(11)를 구성하는 각 트랜지스터 및 용량부C1은 지지체(20) 위에 형성되어 있고, 발광부ELP는, 예를 들면, 층간 절연층(40)을 통해, 구동 회로(11)를 구성하는 각 트랜지스터 및 용량부C1의 위쪽에 형성되어 있다. 발광부ELP는, 예를 들면, 애노드 전극, 정공수송층, 발광층, 전자수송층, 캐소드 전극 등의 주지의 구성, 구조를 갖는다. 이 때, 도 5에 있어서는, 구동 트랜지스터TRD만을 도시한다. 다른 트랜지스터는 가려져서 보이지 않는다. 또한, 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역은, 도시하지 않는 제4트랜지스터TR4를 통해서 발광부ELP에 구비된 애노드 전극에 접속되어 있지만, 제4트랜지스터TR4와 발광부ELP의 애노드 전극과의 접속부도 가려져서 보이지 않는다.
구동 트랜지스터TRD는, 게이트 전극(31), 게이트 절연층(32), 반도체층(33)으로 구성되어 있다. 보다 구체적으로는, 구동 트랜지스터TRD는, 반도체층(33)에 설치된 한쪽의 소스/드레인 영역(35) 및 다른 한쪽의 소스/드레인 영역(36), 및, 한쪽의 소스/드레인 영역(35)과 다른 한쪽의 소스/드레인 영역(36)의 사이의 반도체층(33)의 부분이 해당하는 채널 형성 영역(34)을 구비하고 있다. 도시하지 않는 다른 트랜지스터들 TR1~TR4, 및 TRW도 구동 트랜지스터TRD와 마찬가지 구성이다.
용량부C1은, 전극(37), 게이트 절연층(32)의 연장부로 구성된 유전체층, 및, 전극(38)으로 이루어진다. 이 때, 전극(37)과 구동 트랜지스터TRD의 게이트 전극(31)과의 접속부, 및, 전극(38)과 급전선PS1과의 접속부는 가려져서 보이지 않는다.
게이트 전극(31), 게이트 절연층(32)의 일부, 및, 용량부C1을 구성하는 전극(37)은, 지지체(20) 위에 형성되어 있다. 구동 트랜지스터TRD 및 용량부C1 등은, 층간 절연층(40)으로 덮여 있고, 층간 절연층(40) 위에, 애노드 전극(51), 정공수송층, 발광층, 전자수송층, 및, 캐소드 전극(53)으로 이루어지는 발광부ELP이 구비되어 있다. 이 때, 도 5에 있어서는, 정공수송층, 발광층, 및, 전자수송층을 1층(52)으로 나타냈다. 발광부ELP이 구비되지 않은 층간 절연층(40)의 부분 위에는, 제2층간 절연층(54)이 구비되어 있고, 제2층간 절연층(54) 및 캐소드 전극(53) 위에는 투명한 기판(21)이 배치되어 있고, 발광층에서 발광한 빛은, 기판(21)을 통과해서 외부로 출사된다. 캐소드 전극(53)과 급전선PS2를 구성하는 배선(39)은, 제2층간 절연층(54), 층간 절연층(40)에 설치된 콘택홀(56, 55)을 통해서 접속되어 있다.
이하, 도 5에 나타내는 표시장치의 제조 방법을 설명한다. 우선, 지지체(20) 위에, 주사선 등의 각종 배선, 용량부를 구성하는 전극, 반도체층으로 이루어지는 트랜지스터, 층간 절연층, 콘택홀 등을, 주지의 방법에 의해 적당히 형성한다. 그 다음에, 주지의 방법에 의해 성막 및 패터닝을 행하고, 매트릭스형으로 배열된 발광부ELP을 형성한다. 그리고, 상기 공정을 거친 지지체(20)와, 기판(21)을 대향시켜 주위를 밀봉한다. 그리고, 신호 출력 회로(100), 주사 구동 회로(110)와의 접속을 행하여, 표시장치를 완성한다.
이어서, 주사 구동 회로(110)에 대해서 설명한다. 이 때, 주사 구동 회로(110)의 동작의 설명에 있어서는, 편의를 위해, 주사선SCL1 내지 SCL31에 공급하기 위한 주사 신호를 순차 생성하는 것으로 해서 설명한다. 다른 실시예에 있어서도 마찬가지다.
도 1에 나타내는 것 같이, 주사 구동 회로(110)는,
(A) 시프트 레지스터부(111)와,
(B) 논리회로부(112)를 구비한다.
이 경우, 시프트 레지스터부(111)는 P단(단, P은 3 이상의 자연수. 이하도 마찬가지다)의 시프트 레지스터SR1~SRp로 구성되어 있다. 시프트 레지스터부(111)에 입력된 스타트 펄스STP를 순차 시프트 하고, 각 단으로부터 출력 신호ST를 출력한다. 또한, 논리회로부(112)는 시프트 레지스터부(111)로부터의 출력 신호ST, 및, 이네이블 신호(실시예 1에 있어서는, 후술하는 제1이네이블 신호EN1 및 제2이네이블 신호EN2)에 근거해서 동작한다.
제p단째 (단, p=1,2, 3···,P-1. 이하도 마찬가지다)의 시프트 레지스터SRp의 출력 신호를 STp라고 나타낼 때, 도 3에 나타내는 것 같이, 출력 신호STp에 있어서의 스타트 펄스의 시기와 종기 사이에, 제(p+1)단째의 시프트 레지스터SRp+1의 출력 신호STp+1에 있어서의 스타트 펄스의 시기가 위치한다. 시프트 레지스터부(111)는, 상기의 조건을 만족하도록, 클록 신호CK과 스타트 펄스STP에 근거해서 동작한다.
구체적으로는, 초단의 시프트 레지스터SR1에 입력되는 스타트 펄스STP는, 도 3에 나타내는 기간T1의 시기와 종기 사이에 상승하고, 기간T29의 시기와 종기 사이에 하강하는 펄스다. 도 3이나 후술하는 다른 도면에 나타내는 T1 등의 각 기간은, 1수평주사 기간(소위 1H)에 대응한다. 클록 신호CK은, 2수평주사 기간(2H) 마다 극성이 반전하는 구형파상의 신호다. 시프트 레지스터SR1의 출력 신호ST1에 있어서의 스타트 펄스는, 기간T3의 시기에 상승하고, 기간T30의 종기에 하강하는 펄스다. 시프트 레지스터SR2 이후의 출력 신호ST2, ST3 등에 있어서의 스타트 펄스는, 순차 2수평주사 기간만큼 시프트한 펄스다.
또, 출력 신호STp에 있어서의 스타트 펄스의 시기와 출력 신호STp+1에 있어서의 스타트 펄스의 시기와의 사이에는, 제1이네이블 신호 내지 제Q이네이블 신호(단, Q는 2 이상의 자연수. 이하도 마찬가지다)가, 각각 1개, 순차 존재한다. 실시예 1에 있어서는 Q=2이며, 제1이네이블 신호EN1과 제2이네이블 신호EN2이, 각각 1개, 순차 존재한다. 바꾸어 말하면, 제1이네이블 신호EN1과 제2이네이블 신호EN2는, 상기의 조건을 만족하도록 생성된 신호이며, 기본적으로는, 동일한 주기의 구형파상의 신호이며, 위상을 달리하는 신호다.
구체적으로는, 제1이네이블 신호EN1과 제2이네이블 신호EN2는, 2수평주사 기간을 1주기로 하는 구형파상의 신호다. 실시예 1에서는, 이들 신호는 1수평주사 기간마다 극성이 반전하고, 제1이네이블 신호EN1과 제2이네이블 신호EN2과는 역위상의 관계에 있다. 이 때, 도 3에 있어서는, 이네이블 신호EN1, EN2의 하이 레벨이 1수평주사 기간 동안 연속되는 것으로 나타냈지만, 이것에 한정되는 것은 아니다. 하이 레벨이, 1수평주사 기간보다 짧은 기간이 되는 구형파상의 신호이어도 좋다.
예를 들면, 출력 신호ST1에 있어서의 스타트 펄스의 시기 (즉, 기간T3의 시기)와 출력 신호ST2에 있어서의 스타트 펄스의 시기 (즉, 기간T5의 시기)과의 사이에는, 기간T3에 있어서의 제1이네이블 신호EN1과, 기간T4에 있어서의 제2이네이블 신호EN2이, 각각 1개, 순차 존재한다. 출력 신호ST2에 있어서의 스타트 펄스의 시기와 출력 신호S T3에 있어서의 스타트 펄스의 시기와의 사이 등에 있어서도 마찬가지로, 제1이네이블 신호EN1과 제2이네이블 신호EN2가, 각각 1개, 순차 존재한다. 출력 신호ST4 이후에 있어서도 마찬가지다.
도 1에 나타내는 것 같이, 논리회로부(112)는, (P-2)×Q개의 부정 논리곱 회로(113)를 구비하고 있다. 구체적으로는, 제(1,1)번째 내지 제(P-2,2)번째까지의 부정 논리곱 회로(113)를 구비하고 있다.
제q이네이블 신호(단, q는 1로부터 Q까지의 임의인 자연수. 이하도 마찬가지다)를 ENq 이라고 나타낼 때, 도 1 및 도 3에 나타내는 것 같이, 제(p',q)번째의 부정 논리곱 회로(113)(단, p'은 1로부터 (P-2)까지의 임의인 자연수. 이하도 마찬가지다)는, 출력 신호STp', 출력 신호STp'+1을 반전한 신호, 및, 제q이네이블 신호ENq에 근거해서 주사 신호를 발생한다. 보다 구체적으로는, 도 1에 나타내는 부정 논리회로(114)에 의해, 출력 신호STp'+1이 반전되어 제(p',q)번째의 부정 논리곱 회로(113)의 입력측에 전달된다. 출력 신호STp'과 제q이네이블 신호ENq는, 직접, 제(p',q)번째의 부정 논리곱 회로(113)의 입력측에 전달된다.
도 1에 나타내는 것 같이, 제(1,2)번째의 부정 논리곱 회로(113)의 신호가, 첫째 행의 표시소자(10)에 접속되는 주사선SCL1에 공급되고, 제(2,1)번째의 부정 논리곱 회로(113)의 신호가, 제2줄째의 표시소자(10)에 접속되는 주사선SCL2에 공급된다. 다른 주사선SCL에 있어서도 마찬가지다. 다시 말해, 제(p',q)번째의 부정 논리곱 회로(113)(단, p'=1 또한 q=1의 경우를 제외한다)의 신호가, 제m행째 (단, m=Q×(p'-1)+q-1)의 표시소자(10)에 접속되는 주사선SCLm에 공급된다.
그리고, 제(p',q)번째의 부정 논리곱 회로(113)로부터의 주사 신호에 근거한 신호가 주사선SCLm을 통해서 공급되는 표시소자(10)에 있어서는, 그 표시소자(10)에 접속된 초기화 제어선AZm으로부터, q=1의 경우에 제(p'-1,q')번째의 부정 논리곱 회로(113)(단, q'은 1로부터 Q까지의 어느 쪽인가 1개의 자연수. 이하도 마찬가지다)로부터의 주사 신호에 근거한 신호가 공급되고, q>1의 경우에 제(p',q")번째의 부정 논리곱 회로(113)(단, q"은 1로부터 (q-1)까지의 어느 쪽인가 1개의 자연수. 이하도 마찬가지다)로부터의 주사 신호에 근거한 신호가 공급된다.
보다 구체적으로는, 실시예 1에 있어서는, 제(p',q)번째의 부정 논리곱 회로(113)로부터의 주사 신호에 근거한 신호가 주사선SCLm을 통해서 공급되는 표시소자(10)에 있어서는, 그 표시소자(10)에 접속된 초기화 제어선AZm으로부터, q=1의 경우에 제(p'-1,Q)번째의 부정 논리곱 회로(113)로부터의 주사 신호에 근거한 신호가 공급되고, q>1의 경우에 제(p',q-1)번째의 부정 논리곱 회로(113)로부터의 주사 신호에 근거한 신호가 공급된다.
또한, 그 표시소자(10)에 접속된 표시 제어선CLm에는, q=1의 경우에 제(p'+1)단째의 시프트 레지스터SRp'+1로부터의 출력 신호STp'+1에 근거한 신호가 공급되고, q>1의 경우에 제(p'+2)단째의 시프트 레지스터SRp'+2로부터의 출력 신호STp'+2에 근거한 신호가 공급된다. 이 때, 도 4에 나타내는 제3트랜지스터TR3 및 제4트랜지스터TR4가 p채널형이므로, 표시 제어선CLm에는, 부정 논리회로(115)를 통해서 신호가 공급된다.
도 1을 참조하여, 보다 구체적으로 설명한다. 예를 들면, 제(5,1)번째의 부정 논리곱 회로(113)로부터의 주사 신호에 근거한 신호가 주사선SCL8을 통해서 공급되는 표시소자(10)에 주목하면, 그 표시소자(10)에 접속된 초기화 제어선AZ8에는, 제(4,2)번째의 부정 논리곱 회로(113)로부터의 주사 신호에 근거한 신호가 공급된다. 그리고, 그 표시소자(10)에 접속된 표시 제어선CL8에는, 제6단째의 시프트 레지스터SR6로부터의 출력 신호ST6에 근거한 신호가 공급된다. 또한, 제(5,2)번째의 부정 논리곱 회로(113)로부터의 주사 신호에 근거한 신호가 주사선SCL9를 통해서 공급되는 표시소자(10)에 주목하면, 그 표시소자(10)에 접속된 초기화 제어선AZ9에는, 제(5,1)번째의 부정 논리곱 회로(113)로부터의 주사 신호에 근거한 신호가 공급된다. 그리고, 그 표시소자(10)에 접속된 표시 제어선CL9에는, 제7단째의 시프트 레지스터SR7로부터의 출력 신호ST 7에 근거한 신호가 공급된다.
이어서, 제(p',q)번째의 부정 논리곱 회로(113)의 신호가, 주사선SCLm으로부터 공급되는 제m행, 제n열째의 표시소자(10)의 동작에 관해서, 표시장치(1)의 동작을 설명한다. 그 표시소자(10)를, 이하, 제(n,m)번째의 표시소자(10) 혹은 제(n,m)번째의 부화소라고 한다. 또한, 제m행째에 배열된 각 표시소자(10)의 수평주사 기간 (보다 구체적으로는, 현 표시 프레임에 있어서의 제m번째의 수평주사 기간)을, 이하, 단지, 제m번째의 수평주사 기간이라고 부른다. 후술하는 다른 실시예에 있어서도 같다.
도 6은, 제m행, 제n열째의 표시소자(10)의 모식적인 구동의 타이밍 차트다. 도 7은, 제m행, 제n열째의 표시소자(10)를 구성하는 구동 회로(11)에 있어서의 각 트랜지스터의 온/오프 상태 등을 모식적으로 나타내는 등가회로도다.
이 때, 설명의 편의상, 도 6에 나타내는 타이밍 차트를 도 3과 대비할 때에는, 예를 들면, p'=5 및 q=1이며, m=8이라고 가정해서, 도 3에 나타내는 AZ8, SCL8, CL8의 타이밍 차트를 참조한다.
구동 트랜지스터TRD는, 표시소자(10)의 발광 상태에 있어서는, 이하의 식 (5)에 따라 드레인 전류Ids를 흘려보내도록 구동된다.
Ids=k·μ·(Vgs-Vth)2 ...(5)
이 때, μ는 실효적인 이동도, Vgs는 구동 트랜지스터TRD의 게이트 전극과 소스 영역 사이의 전위차, k는 상수이다.
여기에서, 상수 k는 식 (6)으로 주어진다.
k=(1/2)·(W/L)·Cox ...(6)
이 때, L은 채널 길이, W는 채널 폭, Cox는 (게이트 절연층의 비유전율)×(진공의 유전율)/ (게이트 절연층의 두께)이다.
표시소자(10)의 발광 상태에 있어서는, 구동 트랜지스터TRD의 한쪽의 소스/드레인 영역은 소스 영역으로서 작용하고, 다른 한쪽의 소스/드레인 영역은 드레인 영역으로서 작용한다. 설명의 편의를 위해, 이하의 설명에 있어서, 구동 트랜지스터TRD의 한쪽의 소스/드레인 영역을 단순히 소스 영역이라고 부르고, 다른 한쪽의 소스/드레인 영역을 단순히 드레인 영역이라고 부르는 경우가 있다.
실시예 1 및 후술하는 실시예 2의 설명에 있어서, 전압 혹은 전위의 값을 이하와 같이 하지만, 이것은, 어디까지나 설명을 위한 값이며, 이것들의 값에 한정되는 것은 아니다.
VSig:발광부ELP에 있어서의 휘도를 제어하기 위한 영상신호
···0볼트 (최고휘도)∼8볼트 (최저휘도)
VCC:구동 전압
···10볼트
VIni:제2노드ND2의 전위를 초기화하기 위한 초기화전압
···-4볼트
Vth:구동 트랜지스터TRD의 임계전압
···2볼트
VCat:급전선PS2에 인가되는 전압
···-10볼트
[기간-TP(1)-2](도 6, 7a 참조)
[기간-TP(1)-2]는, 종전에 기록된 영상신호VSig에 대응하여, 제(n,m)번째의 표시소자(10)가 발광 상태에 있는 기간이다. 예를 들면 m=8의 경우, 이 [기간-TP(1)-2]은, 도 3에 나타내는 기간T8의 종기까지의 기간에 대응한다. 초기화 제어선AZ8 및 주사선SCL8은 하이 레벨이며, 발광 제어선CL8은 로 레벨이다.
따라서, 기록 트랜지스터TRW, 제1트랜지스터TR1, 및, 제2트랜지스터 TR2는 오프 상태다. 제3트랜지스터TR3과 제4트랜지스터TR4는 온 상태다. 제(n,m)번째의 부화소를 구성하는 표시소자(10)에 있어서의 발광부ELP에는, 후술하는 식 (5)에 근거하는 드레인 전류I'ds가 흐르고, 제(n,m)번째의 부화소를 구성하는 표시소자(10)의 휘도는, 그 드레인 전류I'ds에 대응한 값이다.
[기간-TP(1)-1](도 6, 7b 참조)
[기간-TP(1)-1]로부터 후술하는 [기간-TP(1)2]까지, 제(n,m)번째의 표시소자(10)는 비발광 상태에 있다. [기간-TP(1)-1]의 종기는, 현 표시 프레임에 있어서의 제(m-2)번째의 수평주사 기간의 종기다. 예를 들면 m=8의 경우, 이 [기간-TP(1)-1]은, 도 3에 나타내는 기간T9에 대응한다. 초기화 제어선AZ8 및 주사선SCL8은 하이 레벨을 유지하고, 발광 제어선CL8은 하이 레벨이 된다.
따라서, 기록 트랜지스터TRW, 제1트랜지스터TR1, 및, 제2트랜지스터 TR2는 오프 상태를 유지한다. 제3트랜지스터TR3과 제4트랜지스터TR4는 온 상태로부터 오프 상태가 된다. 이것에 의해, 제1노드ND1은 급전선PS1로부터 분리되고, 발광부ELP과 구동 트랜지스터TRD는 분리된 상태가 된다. 따라서, 발광부ELP에 전류는 흐르지 않고 비발광 상태가 된다.
[기간-TP(1)0](도 6, 7c 참조)
[기간-TP(1)0]은, 현 표시 프레임에 있어서의 제(m-1)번째의 수평주사 기간이다. 예를 들면 m=8의 경우, 이 [기간-TP(1)0]은, 도 3에 나타내는 기간T10에 대응한다. 주사선SCL8과 발광 제어선CL8은 하이 레벨을 유지한다. 초기화 제어선AZ8은 로 레벨이 된 후 기간T10의 종기에 하이 레벨이 된다.
[기간-TP(1)0]에, 제1스위치 회로부SW1, 제3스위치 회로부SW3, 및, 제4스위치 회로부SW4를 오프 상태에 유지하고, 온 상태로 한 제2스위치 회로부SW2를 통해서 급전선PS3로부터 제2노드ND2에 소정의 초기화전압VIni를 인가한 후, 제2스위치 회로부SW2를 오프 상태로 한다. 이와 같이 하여, 제2노드ND2의 전위를 소정의 기준전위에 설정하는 초기화공정을 행한다.
즉, 기록 트랜지스터TRW, 제1트랜지스터TR1, 제3트랜지스터TR3 및 제4트랜지스터TR4는, 오프 상태를 유지한다. 제2트랜지스터TR2는 오프 상태로부터 온 상태가 되고, 제2노드ND2에 온 상태로 한 제2트랜지스터TR2를 통해서 급전선PS3으로부터 소정의 초기화전압VIni가 인가된다. 그리고, [기간-TP(1)0]의 종기에 있어서 제2트랜지스터TR2는 오프 상태가 된다. 용량부C1의 일단에는 구동 전압 VCC이 인가되고, 용량부C1의 일단의 전위는 유지된 상태에서, 제2노드ND2의 전위는 초기화전압VIni에 의해 소정의 기준전위(-4볼트)에 설정된다.
[기간-TP(1)1](도 6, 7d 참조)
[기간-TP(1)1]은, 현 표시 프레임에 있어서의 제m번째의 수평주사 기간이다. 예를 들면 m=8의 경우, 이 [기간-TP(1)1]은, 도 3에 나타내는 기간T11에 대응한다. 초기화 제어선AZ8과 발광 제어선CL8은 하이 레벨이며, 주사선SCL8은 로 레벨이 된다.
[기간-TP(1)1]에, 제2스위치 회로부SW2, 제3스위치 회로부SW3, 및, 제4스위치 회로부SW4의 오프 상태를 유지하고, 제1스위치 회로부SW1을 온 상태로 하고 온 상태로 한 제1스위치 회로부SW1에 의해 제2노드ND2와 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역을 전기적으로 접속한 상태에서, 주사선SC Lm으로부터의 신호에 의해 온 상태로 한 기록 트랜지스터TRW를 통해, 데이터선DTLn으로부터 제1노드ND1에 영상신호VSig을 인가함으로써, 영상신호VSig로부터 구동 트랜지스터TRD의 임계전압Vth를 감한 전위를 향해서 제2노드ND2의 전위를 변화시키는 기록 공정을 행한다.
즉, 제2트랜지스터TR2, 제3트랜지스터TR3, 및, 제4트랜지스터TR4의 오프 상태를 유지한다. 주사선SCLm으로부터의 신호에 의해 기록 트랜지스터TRW와 제1트랜지스터TR1을 온 상태로 한다. 그리고, 온 상태로 한 제1트랜지스터 TR1을 통해서 제2노드ND2와 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역과를 전기적으로 접속한 상태로 한다. 또한, 주사선SCLm으로부터의 신호에 의해 온 상태로 한 기록 트랜지스터TRW를 통해, 데이터선DTLn으로부터 제1노드ND1에 영상신호VSig을 인가 한다. 이것에 의해, 영상신호VSig으로부터 구동 트랜지스터TRD의 임계전압 Vth를 감한 전위를 향해서 제2노드ND2의 전위가 변화된다.
즉, 상술한 초기화공정에 의해, [기간-TP(1)1]의 시기에 있어서 구동 트랜지스터TRD가 온 상태가 되도록 제2노드ND2의 전위가 초기화되어 있으므로, 제2노드ND2의 전위는, 제1노드ND1에 인가되는 영상신호VSig의 전위를 향해서 변화된다. 그러나, 구동 트랜지스터TRD의 게이트 전극과 한쪽의 소스/드레인 영역과의 사이의 전위차가 Vth에 달하면, 구동 트랜지스터TRD는 오프 상태가 된다. 이 상태에 있어서는, 제2노드ND2의 전위는, 대략 (VSig-Vth)이다. 제2노드 ND2의 전위VND2는, 식 (7)로 표현된다.
VND2≒(VSig-Vth) ...(7)
제(m+1)번째의 수평주사 기간이 시작되기 전에, 주사선SCLm으로부터의 신호에 의해 기록 트랜지스터TRW 및 제1트랜지스터TR1을 오프 상태로 한다.
[기간-TP(1)2](도 6, 7e 참조)
[기간-TP(1)2]은, 기록 공정 후 발광 기간이 시작될 때까지의 기간이며, 제(n,m)번째의 표시소자(10)는 비발광 상태에 있다. 예를 들면 m=8의 경우, 이 [기간-TP(1)2]는, 도 3에 나타내는 기간T12에 대응한다. 주사선SCL8은 하이 레벨이 되고, 초기화 제어선AZ8과 발광 제어선CL8은 하이 레벨을 유지한다.
즉, 기록 트랜지스터TRW 및 제1트랜지스터TR1은 오프 상태가 되고, 제2트랜지스터TR2, 제3트랜지스터TR3, 및, 제4트랜지스터TR4는 오프 상태를 유지한다. 제1노드ND1은 급전선PS1로부터 분리된 상태를 유지하고, 발광부ELP과 구동 트랜지스터TRD는 분리된 상태를 유지한다. 또한 제2노드N D2의 전위VND2는 식 (7)을 만족한다.
[기간-TP(1)3](도 6, 7f 참조)
[기간-TP(1)3]에 있어서, 제1스위치 회로부SW1과 제2스위치 회로부 SW2의 오프 상태를 유지하고, 온 상태로 한 제4스위치 회로부SW4를 통해서 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역과 발광부ELP의 일단을 전기적으로 접속하고, 온 상태로 한 제3스위치 회로부SW3을 통해서 급전선PS1로부터 제1노드ND1에 소정의 구동 전압VCC을 인가함으로써, 구동 트랜지스터TRD를 통해서 전류를 발광부ELP에 흐르게 하는 것에 의해 발광부ELP을 구동하는 발광 공정을 행한다.
예를 들면 m=8의 경우, 이 [기간-TP(1)3]은, 도 3에 나타내는 기간T13의 시기로부터 다음 프레임에 있어서의 기간T8의 종기까지의 기간에 대응한다. 초기화 제어선AZ8과 주사선 SCL8은 하이 레벨을 유지하고, 표시 제어선CL8은 로 레벨이 된다.
즉, 제1트랜지스터TR1과 제2트랜지스터TR2의 오프 상태를 유지하고, 표시 제어선CLm으로부터의 신호에 의해, 제3트랜지스터TR3 및 제4트랜지스터TR4를 오프 상태로부터 온 상태로 한다. 온 상태로 한 제3트랜지스터TR3을 통해서 제1노드ND1에 소정의 구동 전압VCC을 인가한다. 또한, 온 상태로 한 제4트랜지스터TR4를 통해서 구동 트랜지스터TRD의 다른 한쪽의 소스/드레인 영역과 발광부ELP의 일단을 전기적으로 접속한다. 따라서, 구동 트랜지스터TRD를 통해서 전류를 발광부ELP에 흐르게 하는 것에 의해 발광부ELP을 구동한다.
또한 식 (7)로부터 다음의 식 (8)이 얻어진다.
Vgs≒VCC-(VSig-Vth) ...(8)
따라서 식 (5)를 식 (9)로 변형할 수 있다.
Ids=k·μ·(Vgs-Vth)2
=k·μ·(VCC-VSig)2 ...(9)
따라서 발광부ELP을 흐르는 전류Ids는, VCC과 VSig과의 전위차의 값의 2승에 비례한다. 말해 바꾸면, 발광부ELP을 흐르는 전류Ids는, 구동 트랜지스터TRD의 임계전압Vth에는 의존하지 않는다. 다시 말해, 발광부ELP의 발광량 (휘도)은, 구동 트랜지스터TRD의 임계전압Vth의 영향을 받지 않는다. 그리고, 제(n,m)번째의 표시소자(10)의 휘도는, 전류Ids에 대응한 값이다.
발광부ELP의 발광 상태를, 다음 프레임에 있어서의 [기간-TP(1)-2]의 종기에 상당하는 기간까지 계속한다.
이상에 의해, 제(n,m)번째의 부화소를 구성하는 표시소자(10)의 발광의 동작이 완료된다.
비발광 기간의 길이는, m의 값에 상관없이 동일해진다. 그러나 m의 값에 의해, 비발광 기간에 있어서의 [기간-TP(1)-1]과 [기간-TP(1)2]이 차지하는 비율은 변화된다. 후술하는 다른 실시예에 있어서도 같다. 예를 들면, 도 3에 있어서의 주사선SCL7 등의 타이밍 차트에 있어서는, [기간-TP(1)-1]은 존재하지 않는다. 이 때, [기간-TP(1)-1]이 없는 경우여도, 표시장치의 동작에 특별한 지장은 생기지 않는다.
실시예 1의 주사 구동 회로(110)는, 주사선SCL, 초기화 제어선AZ, 및, 표시 제어선CL에 신호를 공급하는 통합된 구조의 회로다. 이것에 의해, 회로가 차지하는 레이아웃 면적의 축소나, 회로 가격의 저감을 꾀할 수 있다.
실시예 1의 주사 구동 회로(110)를 구비한 표시장치(1)에 있어서는, 도 3에 나타내는 스타트 펄스STP의 종기를 바꾸어도, 초기화 제어선AZ와 주사선SCL에 인가되는 신호는 영향을 받지 않는다. 이하, 도 3, 도 8, 도 9를 참조해서 설명한다.
도 3에 있어서는, 스타트 펄스STP는 기간T1의 시기와 종기 사이에 상승하고, 기간T29의 시기와 종기 사이에 하강하는 펄스였다. 도 8은, 스타트 펄스STP의 하강하는 타이밍을 바꾸었을 때의 주사 구동 회로(110)의 모식적인 타이밍 차트다. 구체적으로는, 예를 들면 스타트 펄스STP이 기간T9의 시기와 종기 사이에 하강하는 것으로 했다.
상술한 것 같이, 주사 구동 회로(110)에 있어서는, 제(p',q)번째의 부정 논리곱 회로는, 출력 신호STp', 출력 신호STp'+1을 반전한 신호, 및, 제q이네이블 신호ENq에 근거해서 주사 신호를 발생한다. 따라서, 스타트 펄스STP의 하강을 바꾸어도, 초기화 제어선AZ와 주사선SCL에 인가되는 신호는 도 3과 같다. 도 3과 도 8을 비교함으로써 명확한 것 같이, 도 10에 있어서는, 표시 제어선CL에 공급되는 파형만이 변화되고 있다.
도 9는 도 6에 대응하며, 스타트 펄스STP이 기간T9의 시기와 종기 사이에 하강하는 것으로 했을 때의, 제m행, 제n열째의 표시소자(10)의 모식적인 구동의 타이밍 차트다. 표시장치(1)에 있어서는, 표시 제어선CL이 하이 레벨인 기간이, 도 6이나 도 8에 나타내는 비발광 기간이 된다. 예를 들면, m=8일 때에는, 도 6에 있어서 비발광 기간은 기간T9로부터 기간T12이었다. 이것에 대하여, 도 9에 있어서 비발광 기간은 앞의 기간T'21로부터 기간T12이 된다. 이렇게, 스타트 펄스STP의 폭을 변경하는 용이한 방법에 의해, 주사선SCL이나 초기화 제어선AZ에 공급되는 신호에 영향을 주지 않고, 표시 제어선CL로 공급하는 펄스의 폭의 설정을 용이하게 변경할 수 있다.
비교예와 대비해서 더욱 설명한다. 도 10은, 비교예의 주사 구동 회로(120)의 회로도다. 주사 구동 회로(120)에 있어서는, 논리회로부(122)의 구성이, 실시예 1의 주사 구동 회로(110)의 논리회로부(112)와 다르다. 주사 구동 회로(120)의 시프트 레지스터부(121)의 구성은, 주사 구동 회로(110)의 시프트 레지스터부(111)와 동일하다.
보다 구체적으로는, 비교예의 주사 구동 회로(120)에 있어서는, 도 1에 나타내는 부정 논리회로(114, 115)가 생략되어 있다. 또한, 제(p',q)번째의 부정 논리곱 회로(123)로부터의 주사 신호에 근거한 신호가 주사선SCL을 통해서 공급되는 표시소자(10)에 있어서는, 그 표시소자(10)에 접속된 표시 제어선CL로부터, q=1의 경우에 제p'단째의 시프트 레지스터SRp'로부터의 출력 신호STp'에 근거한 신호가 공급되고, q>1의 경우에 제(p'+1)단째의 시프트 레지스터SRp'+1로부터의 출력 신호STp'+1에 근거한 신호가 공급된다.
상술한 구성의 주사 구동 회로(120)에 있어서는, 제(p',q)번째의 부정 논리곱 회로(123)는, 출력 신호STp', 출력 신호STp'+1, 및, 제q이네이블 신호ENq에 근거해서 주사 신호를 발생한다. 따라서, 출력 신호STp'의 스타트 펄스와 출력 신호STp'+1의 스타트 펄스의 중복 기간에, 제q이네이블 신호ENq가 복수 존재하면, 상기 중복 기간에 주사 신호가 복수 발생해버린다. 이것 때문에, 스타트 펄스STP이 기간T1의 시기와 종기 사이에 상승하면, 스타트 펄스STP는, 기간T5의 시기와 종기 사이에 하강하도록 설정할 필요가 있다.
도 11은 스타트 펄스STP이 기간T1의 시기와 종기 사이에 상승하고, 기간T5의 시기와 종기 사이에 하강할 때의, 도 10에 나타내는 주사 구동 회로(120)의 타이밍 차트다. 도 3의 타이밍 차트와 비교해서 명확한 것 같이, 위상의 차이는 있지만, 초기화 제어선AZ, 주사선SCL, 표시 제어선CL에 도 3과 같은 신호가 공급된다.
이어서, 예를 들면 스타트 펄스STP이 기간T9의 시기와 종기 사이에 하강한고 했을 때의, 주사 구동 회로(120)의 타이밍 차트를 도 12에 나타낸다. 이 경우에는, 출력 신호STp'의 스타트 펄스와 출력 신호STp'+1의 스타트 펄스의 중복 기간에 주사 신호가 복수 발생해버린다. 이렇게, 비교예의 주사 구동 회로(120)에 있어서는, 스타트 펄스STP의 폭을 바꾸면 주사선SCL이나 초기화 제어선AZ에 공급되는 신호에 영향을 주고, 표시장치의 동작에 지장을 초래한다.
이렇게, 비교예의 주사 구동 회로(120)에 있어서는, 스타트 펄스STP의 폭을 변경하는 것에 의해, 표시 제어선CL에 공급하는 펄스의 폭을 변경할 수 없다. 실시예 1의 주사 구동 회로(110)에 있어서는 이러한 제한은 없다.
[실시예 2]
실시예 2도, 본 발명의 주사 구동 회로 및 이것을 구비한 표시장치에 관한다. 도 2에 나타내는 것 같이, 실시예 2의 표시장치(2)는, 주사 구동 회로(210)가 다른 것 외에는, 실시예 1의 표시장치(1)와 같은 구성이다. 따라서, 실시예 2에 있어서는 간략화를 위해 표시장치(2)의 설명을 생략한다.
도 13은, 실시예 2의 주사 구동 회로(210)의 회로도다. 도 14는, 도 13에 나타내는 주사 구동 회로(210)의 모식적인 타이밍 차트다.
실시예 1의 주사 구동 회로(110)에 있어서는, 제1이네이블 신호EN1과 제2이네이블 신호EN2를 사용한다. 실시예 2의 주사 구동 회로(210)에 있어서는, 이것들에 더해서 더욱 제3이네이블 신호EN3과 제4이네이블 신호EN4를 이용한다. 이것에 의해, 실시예 2의 주사 구동 회로(110)보다도, 주사 구동 회로를 구성하는 시프트 레지스터부의 구성단 수를 절감할 수 있다.
도 13에 나타내는 것 같이, 주사 구동 회로(210)도,
(A) 시프트 레지스터부(211)와,
(B) 논리회로부(212)를 구비한다.
이 경우, 시프트 레지스터부(211)는 P단의 시프트 레지스터SR로 구성되어 있다. 시프트 레지스터부(211)에 입력된 스타트 펄스STP를 순차 시프트 하고, 각 단으로부터 출력 신호ST를 출력한다. 또한, 논리회로부(212)는 시프트 레지스터부(211)로부터의 출력 신호ST, 및, 이네이블 신호(실시예 2에 있어서는, 후술하는 제1이네이블 신호EN1, 제2이네이블 신호EN2, 제3이네이블 신호EN3, 및, 제4이네이블 신호EN4)에 근거해서 동작한다.
제p단째의 시프트 레지스터SRp의 출력 신호를 STp로 표현할 때, 도 14에 나타내는 것 같이, 출력 신호STp에 있어서의 스타트 펄스의 시기와 종기 사이에, 제(p+1)단째의 시프트 레지스터SRp+1의 출력 신호STp+1에 있어서의 스타트 펄스의 시기가 위치한다. 시프트 레지스터부(211)는, 상기의 조건을 만족하도록, 클록 신호CK과 스타트 펄스S TP에 근거해서 동작한다.
스타트 펄스STP는, 도 14에 나타내는 기간T1의 시기와 종기 사이에 상승하고, 예를 들면 기간T24의 시기와 종기 사이에 하강하는 펄스다.
실시예 1에 있어서는, 클록 신호CK은, 2수평주사 기간마다 극성이 반전하는 구형파상의 신호이었다. 이것에 대하여, 실시예 2에 있어서는, 클록 신호CK은, 4수평주사 기간마다 극성이 반전하는 구형파상의 신호다. 시프트 레지스터SR1의 출력 신호ST1에 있어서의 스타트 펄스는, 기간T3의 시기에 상승하고, 기간T25의 종기에 하강하는 펄스다. 시프트 레지스터SR2이후의 출력 신호ST2, ST3 등에 있어서의 스타트 펄스는, 순차 4수평주사 기간만큼 시프트한 펄스가 된다.
또, 출력 신호STp에 있어서의 스타트 펄스의 시기와 출력 신호STp+1에 있어서의 스타트 펄스의 시기와의 사이에는, 제1이네이블 신호 내지 제Q이네이블 신호가, 각각 1개, 순차 존재한다. 실시예 2에 있어서는 Q=4이며, 제1이네이블 신호EN1, 제2이네이블 신호EN2, 제3이네이블 신호EN3, 및, 제4이네이블 신호EN4이, 각각 1개, 순차 존재한다. 바꾸어 말하면, 제1이네이블 신호EN1, 제2이네이블 신호EN2, 제3이네이블 신호EN3, 및, 제4이네이블 신호EN4는, 상기의 조건을 만족하도록 생성된 신호이며, 기본적으로는, 동일한 주기의 구형파상의 신호이며, 위상을 달리하는 신호다.
구체적으로는, 제1이네이블 신호EN1은, 4수평주사 기간을 1주기로 하는 구형파상의 신호다. 제2이네이블 신호EN2는, 제1이네이블 신호EN1에 대하여, 위상이 1수평주사 기간 늦은 신호다. 제3이네이블 신호EN3은, 제1이네이블 신호EN1에 대하여, 위상이 2수평주사 기간 늦은 신호다. 제4이네이블 신호EN4는, 제1이네이블 신호EN1에 대하여, 위상이 3수평주사 기간 늦은 신호다. 이 때, 도 14에 있어서도, 이네이블 신호EN1, EN2, EN3, EN4의 하이 레벨이 1수평주사 기간의 동안 계속되는 것으로 나타냈지만, 이것에 한정되는 것은 아니다. 하이 레벨이, 1수평주사 기간보다 짧은 기간이 되는 구형파상의 신호여도 좋다.
그리고, 예를 들면, 출력 신호ST1에 있어서의 스타트 펄스의 시기 (즉, 기간T2의 시기)와 출력 신호ST2에 있어서의 스타트 펄스의 시기 (즉, 기간T7의 시기) 사이에는, 기간T3에 있어서의 제1이네이블 신호EN1, 기간T4에 있어서의 제2이네이블 신호EN2, 기간T5에 있어서의 제3이네이블 신호EN3, 기간T6에 있어서의 제4이네이블 신호EN4가, 각각 1개, 순차 존재한다. 출력 신호ST2에 있어서의 스타트 펄스의 시기와 출력 신호ST3에 있어서의 스타트 펄스의 시기 사이 등에 있어서도 마찬가지로, 제1이네이블 신호 EN1, 제2이네이블 신호EN2, 제3이네이블 신호EN3, 제4이네이블 신호EN4가, 각각 1개, 순차 존재한다. 출력 신호ST4 이후에 있어서도 마찬가지다.
도 13에 나타내는 것 같이, 논리회로부(212)는, (P-2)×Q개의 부정 논리곱 회로(213)를 구비하고 있다. 구체적으로는, 제(1,1)번째 내지 제(P-2,4)번째까지의 부정 논리곱 회로(213)를 구비하고 있다.
제q이네이블 신호를 ENq라고 나타낼 때, 도 13 및 도 14에 나타내는 것 같이, 제(p', q)번째의 부정 논리곱 회로(213)는, 출력 신호STp', 출력 신호STp'+1을 반전한 신호, 및, 제q이네이블 신호ENq에 근거해서 주사 신호를 발생한다. 보다 구체적으로는, 도 13에 나타내는 부정 논리회로(214)에 의해, 출력 신호STp'+1이 반전되어 제(p',q)번째의 부정 논리곱 회로(213)의 입력측에 전달된다. 출력 신호STp'과 제q이네이블 신호 ENq는, 직접, 제(p',q)번째의 부정 논리곱 회로(213)의 입력측에 전달된다.
도 13에 나타내는 것 같이, 제(1,2)번째의 부정 논리곱 회로(213)의 신호가, 제1열째의 표시소자(10)에 접속되는 주사선SCL1에 공급되고, 제(1,3)번째의 부정 논리곱 회로(213)의 신호가, 제2열째의 표시소자(10)에 접속되는 주사선SCL2에 공급된다. 다른 주사선SCL에 있어서도 마찬가지다. 다시 말해, 실시예 1에 있어서 설명한 것 같이, 제(p',q)번째의 부정 논리곱 회로(213)(단, p'=1 또한 q=1의 경우를 제외한다)의 신호가, 제m행째 (단, m=Q×(p'-1)+q-1)의 표시소자(10)에 접속되는 주사선SCLm에 공급된다.
또한, 제(p',q)번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 주사선SCLm을 통해서 공급되는 표시소자(10)에 있어서는, 그 표시소자(10)에 접속된 초기화 제어선AZm으로부터, q=1의 경우에 제(p'- 1,q')번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 공급되고, q>1의 경우에 제(p',q")번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 공급된다.
보다 구체적으로는, 제(p',q)번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 주사선SCLm을 통해서 공급되는 표시소자(10)에 있어서는, 그 표시소자(10)에 접속된 초기화 제어선AZm으로부터, q=1의 경우에 제(p'-1,Q)번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 공급되고, q>1의 경우에 제(p',q-1)번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 공급된다.
또, 그 표시소자(10)에 접속된 표시 제어선CLm에는, q=1의 경우에 제(p'+1)단째의 시프트 레지스터SRp'+1로부터의 출력 신호STp'+1에 근거한 신호가 공급되고, q>1의 경우에 제(p'+2)단째의 시프트 레지스터SRp'+2로부터의 출력 신호STp'+2에 근거한 신호가 공급된다. 이 때, 실시예 1에 있어서도 설명했지만, 도 4에 나타내는 제3트랜지스터TR3 및 제4트랜지스터TR4가 p채널형이므로, 표시 제어선CLm에는, 부정 논리회로(215)를 통해서 신호가 공급된다.
도 13을 참조하여, 보다 구체적으로 설명한다. 예를 들면, 제(3,1)번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 주사선SCL8을 통해서 공급되는 표시소자(10)에 주목하면, 그 표시소자(10)에 접속된 초기화 제어선AZ8에는, 제(2,4)번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 공급된다. 그리고, 그 표시소자(10)에 접속된 표시 제어선CL8에는, 제4단째의 시프트 레지스터SR4로부터의 출력 신호ST4에 근거한 신호가 공급된다. 또한, 제(3,2)번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 주사선SCL9를 통해서 공급되는 표시소자(10)에 주목하면, 그 표시소자(10)에 접속된 초기화 제어선AZ9에는, 제(3,1)번째의 부정 논리곱 회로(213)로부터의 주사 신호에 근거한 신호가 공급된다. 그리고, 그 표시소자(10)에 접속된 표시 제어선CL9에는, 제5단째의 시프트 레지스터SR5로부터의 출력 신호ST5에 근거한 신호가 공급된다.
실시예 1에서 설명한 것 같이, 실시예 2의 주사 구동 회로(210)에 있어서, 도 14에 나타내는 스타트 펄스STP의 종기를 변화시켜도, 초기화 제어선AZ와 주사선SCL에 인가되는 신호는 영향을 받지 않는다. 도 15는, 스타트 펄스STP의 하강하는 타이밍을 변화시켰을 때의 주사 구동 회로(210)의 모식적인 타이밍 차트다. 구체적으로는, 예를 들면 스타트 펄스STP이 기간T9의 시기와 종기 사이에 하강하는 것으로 했다. 도 14와 도 15를 비교해서 명확한 것 같이, 도 15에 있어서는, 표시 제어선CL에 공급되는 파형만이 변화되고 있다.
도 16은 비교예의 주사 구동 회로(220)의 회로도다. 이 주사 구동 회로(220)는, 실시예 1에 있어서 설명한 비교예의 주사 구동 회로(120)에 대응한다. 주사 구동 회로(220)에 있어서는, 논리회로부(222)의 구성이, 실시예 2의 주사 구동 회로(210)의 논리회로부(212)와 다르다. 주사 구동 회로(220)의 시프트 레지스터부(221)의 구성은, 주사 구동 회로(210)의 시프트 레지스터부(211)와 같다.
실시예 1에서 설명한 것 같이, 비교예의 주사 구동 회로(220)에 있어서는, 도 13에 나타내는 부정 논리회로(214, 215)가 생략되어 있다. 또한, 제(p',q)번째의 부정 논리곱 회로(223)로부터의 주사 신호에 근거한 신호가 주사선SCL을 통해서 공급되는 표시소자(10)에 있어서는, 그 표시소자(10)에 접속된 표시 제어선CL로부터, q=1의 경우에 제p'단째의 시프트 레지스터SRp'로부터의 출력 신호STp'에 근거한 신호가 공급되고, q>1의 경우에 제(p'+1)단째의 시프트 레지스터SRp'+1로부터의 출력 신호STp'+1에 근거한 신호가 공급된다.
실시예 1에서 설명한 것 같이, 상술한 구성의 주사 구동 회로(220)에 있어서는, 제(p',q)번째의 부정 논리곱 회로(223)는, 출력 신호STp', 출력 신호STp'+1, 및, 제q이네이블 신호ENq에 근거해서 주사 신호를 발생한다. 따라서, 출력 신호STp'의 스타트 펄스와 출력 신호STp'+1의 스타트 펄스의 중복 기간에, 제q이네이블 신호ENq가 복수 존재하면, 상기중복 기간에 주사 신호가 복수 발생해버린다. 이것 때문에, 스타트 펄스STP이 기간T1의 시기와 종기 사이에 상승한다고 하면, 스타트 펄스STP는, 기간T9의 시기와 종기 사이에 하강하도록 설정할 필요가 있다.
도 17은, 스타트 펄스STP이 기간T1의 시기와 종기 사이에 상승하고, 기간T9의 시기와 종기 사이에 하강할 때의, 도 16에 나타내는 주사 구동 회로(220)의 타이밍 차트다. 도 14의 타이밍 차트와 비교해서 명확한 것 같이, 위상의 차이는 있지만, 초기화 제어선AZ, 주사선SCL, 표시 제어선CL에 도 3과 거의 같은 신호가 공급된다.
이어서, 예를 들면 스타트 펄스STP이 기간T17의 시기와 종기 사이에 하강한고 했을 때의, 주사 구동 회로(220)의 타이밍 차트를 도 18에 나타낸다. 이 경우에는, 출력 신호STp'의 스타트 펄스와 출력 신호STp'+1의 스타트 펄스의 중복 기간에 주사 신호가 복수 발생해버린다. 이렇게, 비교예의 주사 구동 회로(220)에 있어서는, 스타트 펄스STP의 폭을 바꾸면 주사선SCL이나 초기화 제어선AZ에 공급되는 신호에 영향을 주고, 표시장치의 동작에 지장을 초래한다.
이상, 본 발명을 바람직한 실시예에 근거해 설명했지만, 본 발명이 이들 실시예에 한정되는 것은 아니다. 실시예에 있어서 설명한 주사 구동 회로, 표시장치, 표시소자를 구성하는 각종의 구성 요소의 구성, 구조, 표시장치의 동작에 있어서의 공정은 예시이며, 적당히, 변경할 수 있다.
예를 들면, 도 4에 나타내는 표시소자(10)를 구성하는 구동 회로(11)에 있어서, 제3트랜지스터 TR3 및 제4트랜지스터TR4를 n채널형이라고 했을 경우에는, 도 1에 나타내는 부정 논리회로(115)나 도 13에 나타내는 부정 논리회로(215)는 필요하지 않다. 이렇게, 표시소자의 구성에 따라 주사 구동 회로로의 신호의 극성을 적당히 설정하여, 주사선, 초기화 제어선, 표시 제어선에 공급하면 된다.
본 발명은 2008년 6월 6일에 일본 특허청에 출원된 일본 특허 JP 2008-149171에 관한 주제를 포함하며, 그 모든 내용은 여기에 참조에 의해 인용된다.
첨부된 청구항이나 그와 동등 범위 내에 있는 한, 설계 요구나 다른 요소에 따라 다양한 변형, 조합, 하위 조합, 변경을 할 수 있다는 것은 당업자에게 당연하게 이해된다.
110: 주사 구동 회로
111: 시프트 레지스터부
112: 논리회로부

Claims (1)

  1. 표시 장치로서,
    기록 트랜지스터, 구동 트랜지스터, 제1 스위칭 트랜지스터, 용량부 및 발광부를 각각 포함하는 복수의 화소 회로; 및
    입력 펄스를 수신하고 제1 주사 신호 및 제2 주사 신호를 출력하도록 구성된 주변 회로
    를 포함하며,
    상기 주변 회로는 상기 복수의 화소 회로의 제1 측에 배치되고,
    상기 기록 트랜지스터는, 상기 기록 트랜지스터 및 상기 구동 트랜지스터를 통해 상기 용량부에 데이터 전위를 공급하도록 구성되며,
    상기 구동 트랜지스터는, 전압선으로부터 상기 구동 트랜지스터 및 상기 제1 스위칭 트랜지스터를 통해 상기 발광부로 구동 전류를 공급하도록 구성되고, 상기 구동 전류의 크기는 상기 데이터 전위에 대응하며,
    상기 제1 스위칭 트랜지스터는, 상기 제2 주사 신호에 따라, 표시 상태와 비표시 상태 간에 스위치하도록 구성되고,
    상기 기록 트랜지스터는, 상기 복수의 화소 회로의 상기 제1 측으로부터 공급되는 상기 제1 주사 신호에 의해 제어되도록 구성되며,
    상기 제1 스위칭 트랜지스터는, 상기 복수의 화소 회로의 상기 제1 측으로부터 공급되는 상기 제2 주사 신호에 의해 제어되도록 구성되고,
    상기 표시 상태의 지속 기간은 상기 입력 펄스의 폭을 변경함으로써 가변적으로 제어되며,
    상기 제2 주사 신호는 상기 복수의 화소 회로의 제1 행 및 상기 복수의 화소 회로의 제2 행에 인가되는, 표시 장치.
KR1020160120563A 2008-06-06 2016-09-21 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치 KR101840561B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2008-149171 2008-06-06
JP2008149171A JP4816686B2 (ja) 2008-06-06 2008-06-06 走査駆動回路

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020150164125A Division KR101660653B1 (ko) 2008-06-06 2015-11-23 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020180028986A Division KR20180030803A (ko) 2008-06-06 2018-03-13 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치

Publications (2)

Publication Number Publication Date
KR20160114553A true KR20160114553A (ko) 2016-10-05
KR101840561B1 KR101840561B1 (ko) 2018-03-20

Family

ID=41399861

Family Applications (7)

Application Number Title Priority Date Filing Date
KR1020090047955A KR101590637B1 (ko) 2008-06-06 2009-06-01 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치
KR1020140117542A KR101640663B1 (ko) 2008-06-06 2014-09-04 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치
KR1020150164125A KR101660653B1 (ko) 2008-06-06 2015-11-23 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치
KR1020160120563A KR101840561B1 (ko) 2008-06-06 2016-09-21 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치
KR1020180028986A KR20180030803A (ko) 2008-06-06 2018-03-13 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치
KR1020190023976A KR102045701B1 (ko) 2008-06-06 2019-02-28 주사 구동 회로를 구비한 표시장치
KR1020210095999A KR20210093833A (ko) 2008-06-06 2021-07-21 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치

Family Applications Before (3)

Application Number Title Priority Date Filing Date
KR1020090047955A KR101590637B1 (ko) 2008-06-06 2009-06-01 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치
KR1020140117542A KR101640663B1 (ko) 2008-06-06 2014-09-04 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치
KR1020150164125A KR101660653B1 (ko) 2008-06-06 2015-11-23 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치

Family Applications After (3)

Application Number Title Priority Date Filing Date
KR1020180028986A KR20180030803A (ko) 2008-06-06 2018-03-13 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치
KR1020190023976A KR102045701B1 (ko) 2008-06-06 2019-02-28 주사 구동 회로를 구비한 표시장치
KR1020210095999A KR20210093833A (ko) 2008-06-06 2021-07-21 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치

Country Status (5)

Country Link
US (6) US8411016B2 (ko)
JP (1) JP4816686B2 (ko)
KR (7) KR101590637B1 (ko)
CN (1) CN101599257B (ko)
TW (1) TW201003605A (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4844598B2 (ja) 2008-07-14 2011-12-28 ソニー株式会社 走査駆動回路
JP4816803B2 (ja) * 2010-07-30 2011-11-16 ソニー株式会社 走査駆動回路を備えた表示装置
KR101944465B1 (ko) * 2011-01-06 2019-02-07 삼성디스플레이 주식회사 발광 제어선 구동부 및 이를 이용한 유기전계발광 표시장치
WO2012157186A1 (en) 2011-05-13 2012-11-22 Semiconductor Energy Laboratory Co., Ltd. Display device
CN103137081B (zh) * 2011-11-22 2014-12-10 上海天马微电子有限公司 一种显示面板栅驱动电路及显示屏
JP6562608B2 (ja) * 2013-09-19 2019-08-21 株式会社半導体エネルギー研究所 電子機器、及び電子機器の駆動方法
JP6164059B2 (ja) 2013-11-15 2017-07-19 ソニー株式会社 表示装置、電子機器、及び表示装置の駆動方法
TWI595472B (zh) * 2014-06-23 2017-08-11 友達光電股份有限公司 顯示面板
TWI546786B (zh) * 2014-08-22 2016-08-21 友達光電股份有限公司 顯示面板
CN104269134B (zh) 2014-09-28 2016-05-04 京东方科技集团股份有限公司 一种栅极驱动器、显示装置及栅极驱动方法
CN105185304B (zh) * 2015-09-09 2017-09-22 京东方科技集团股份有限公司 一种像素电路、有机电致发光显示面板及显示装置
KR102446050B1 (ko) * 2016-01-19 2022-09-23 삼성디스플레이 주식회사 스캔 구동 회로 및 이를 포함하는 유기 발광 표시 장치
CN108169968A (zh) * 2016-12-08 2018-06-15 中华映管股份有限公司 显示装置
EP3669351A4 (en) * 2017-08-16 2021-03-10 BOE Technology Group Co., Ltd. NETWORK GRID DRIVER CIRCUIT, AMOLED DISPLAY PANEL PIXEL CIRCUIT, AMOLED DISPLAY PANEL AND AMOLED DISPLAY PANEL PIXEL CIRCUIT DRIVING METHOD
US10304378B2 (en) 2017-08-17 2019-05-28 Apple Inc. Electronic devices with low refresh rate display pixels
CN109215577B (zh) * 2018-09-11 2020-06-23 重庆惠科金渝光电科技有限公司 一种驱动电路、驱动方法和显示面板
US10916198B2 (en) 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
CN111489703B (zh) * 2019-01-29 2021-07-27 上海和辉光电股份有限公司 一种像素电路及其驱动方法和显示面板
CN113614824B (zh) * 2019-03-28 2024-01-09 夏普株式会社 显示装置及其驱动方法
KR20210050050A (ko) * 2019-10-25 2021-05-07 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치
KR20210114603A (ko) * 2020-03-10 2021-09-24 삼성디스플레이 주식회사 스테이지 회로 및 이를 포함하는 스캔 구동부
CN112382241B (zh) * 2020-11-10 2022-03-25 昆山龙腾光电股份有限公司 背光驱动电路、背光驱动控制方法及显示装置
WO2022118368A1 (ja) * 2020-12-01 2022-06-09 シャープ株式会社 表示装置
CN113053290B (zh) * 2021-03-10 2022-12-06 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN115398524A (zh) * 2021-03-22 2022-11-25 京东方科技集团股份有限公司 显示基板及显示装置

Family Cites Families (123)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5728586A (en) * 1980-06-13 1982-02-16 Katsudoritsutsu Suchiibun Method and device for controlling speed of motor
US4641626A (en) * 1984-11-26 1987-02-10 Nippondenso Co., Ltd. Electronic ignition device for interval combustion engines
NL8601347A (nl) * 1986-05-27 1987-12-16 Philips Nv Lijnafbuigschakeling in een beeldweergeefinrichting.
JPH0325600A (ja) 1989-06-22 1991-02-04 Shin Meiwa Ind Co Ltd 立体駐車設備管理システム
US5032772A (en) * 1989-12-04 1991-07-16 Gully Wilfred J Motor driver circuit for resonant linear cooler
JPH03250600A (ja) * 1990-02-28 1991-11-08 Toshiba Lighting & Technol Corp 放電灯点灯装置
US5148058A (en) * 1990-12-03 1992-09-15 Thomson, S.A. Logic circuits as for amorphous silicon self-scanned matrix arrays
WO1993007733A1 (en) * 1991-10-11 1993-04-15 Norand Corporation Drive circuit for electroluminescent panels and the like
JPH05216008A (ja) * 1992-02-04 1993-08-27 Fujitsu Ltd 液晶表示装置の走査ドライバ回路
JP3582082B2 (ja) * 1992-07-07 2004-10-27 セイコーエプソン株式会社 マトリクス型表示装置,マトリクス型表示制御装置及びマトリクス型表示駆動装置
US5900856A (en) * 1992-03-05 1999-05-04 Seiko Epson Corporation Matrix display apparatus, matrix display control apparatus, and matrix display drive apparatus
KR940009734A (ko) * 1992-10-29 1994-05-24 카나이 쯔또무 매트릭스형 표시장치 및 그 구동방법
CA2121297C (en) * 1994-04-14 2001-10-30 Bruce B. Reeder Apparatus and method for remotely controlled variable message display
US5951902A (en) * 1997-12-29 1999-09-14 Kerotest Manufacturing Corp. Method and apparatus for electrofusing thermoplastic
US6348906B1 (en) * 1998-09-03 2002-02-19 Sarnoff Corporation Line scanning circuit for a dual-mode display
JP3858486B2 (ja) * 1998-11-26 2006-12-13 セイコーエプソン株式会社 シフトレジスタ回路、電気光学装置および電子機器
TW591584B (en) * 1999-10-21 2004-06-11 Semiconductor Energy Lab Active matrix type display device
TW538400B (en) * 1999-11-01 2003-06-21 Sharp Kk Shift register and image display device
US6611108B2 (en) * 2000-04-26 2003-08-26 Semiconductor Energy Laboratory Co., Ltd. Electronic device and driving method thereof
CN100363807C (zh) * 2000-06-15 2008-01-23 夏普株式会社 液晶显示装置、照明装置和发光体及其驱动方法
CA2419604A1 (en) * 2000-08-17 2002-02-21 Bob & Andy's Crazy Enterprises Inc. Surround sound system
JP2003195815A (ja) * 2000-11-07 2003-07-09 Sony Corp アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置
JP3750548B2 (ja) * 2001-03-19 2006-03-01 セイコーエプソン株式会社 液晶表示装置、液晶表示装置の駆動方法、液晶表示装置の駆動回路および電子機器
JP3916986B2 (ja) * 2001-05-18 2007-05-23 シャープ株式会社 信号処理回路、低電圧信号発生器およびそれを備えた画像表示装置
US7227517B2 (en) * 2001-08-23 2007-06-05 Seiko Epson Corporation Electronic device driving method, electronic device, semiconductor integrated circuit, and electronic apparatus
JP2003150107A (ja) * 2001-11-09 2003-05-23 Sharp Corp 表示装置およびその駆動方法
US7050036B2 (en) * 2001-12-12 2006-05-23 Lg.Philips Lcd Co., Ltd. Shift register with a built in level shifter
SG110023A1 (en) * 2002-03-01 2005-04-28 Semiconductor Energy Lab Display device, light emitting device, and electronic eqipment
WO2003075256A1 (fr) * 2002-03-05 2003-09-12 Nec Corporation Affichage d'image et procede de commande
JP4218249B2 (ja) * 2002-03-07 2009-02-04 株式会社日立製作所 表示装置
KR100638304B1 (ko) * 2002-04-26 2006-10-26 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 El 표시 패널의 드라이버 회로
JP4217428B2 (ja) * 2002-05-31 2009-02-04 キヤノン株式会社 表示装置
JP4123832B2 (ja) * 2002-05-31 2008-07-23 セイコーエプソン株式会社 電気光学装置及び電子機器
JP4123084B2 (ja) * 2002-07-31 2008-07-23 セイコーエプソン株式会社 電子回路、電気光学装置、及び電子機器
US7573442B2 (en) * 2002-12-06 2009-08-11 Toshiba Matsushita Display Technology Co., Ltd. Display, active matrix substrate, and driving method
JP2004191752A (ja) * 2002-12-12 2004-07-08 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法および電子機器
KR100675244B1 (ko) * 2003-01-08 2007-01-30 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 표시 장치 및 그 제어 방법
US7151538B2 (en) * 2003-02-28 2006-12-19 Sony Corporation Display device and projection type display device
TWI228696B (en) * 2003-03-21 2005-03-01 Ind Tech Res Inst Pixel circuit for active matrix OLED and driving method
EP1626390A4 (en) * 2003-05-16 2008-05-21 Toshiba Matsushita Display Tec ACTIVE MATRIX DISPLAY DEVICE AND DIGITAL-ANALOG CONVERTER
JP4049018B2 (ja) * 2003-05-19 2008-02-20 ソニー株式会社 画素回路、表示装置、および画素回路の駆動方法
JP4049037B2 (ja) * 2003-06-30 2008-02-20 ソニー株式会社 表示装置およびその駆動方法
KR100560780B1 (ko) 2003-07-07 2006-03-13 삼성에스디아이 주식회사 유기전계 발광표시장치의 화소회로 및 그의 구동방법
KR100515305B1 (ko) * 2003-10-29 2005-09-15 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
JP3966270B2 (ja) * 2003-11-21 2007-08-29 セイコーエプソン株式会社 画素回路の駆動方法、電気光学装置及び電子機器
JP4890737B2 (ja) * 2003-12-01 2012-03-07 日本電気株式会社 電流駆動型デバイスの駆動回路、電流駆動型装置及びその駆動方法
KR100913452B1 (ko) * 2003-12-02 2009-08-25 도시바 모바일 디스플레이 가부시키가이샤 자기 발광형 표시 장치
JP4559091B2 (ja) * 2004-01-29 2010-10-06 ルネサスエレクトロニクス株式会社 表示装置用駆動回路
JP2005216008A (ja) 2004-01-29 2005-08-11 Sankyo Kk コンテンツデータ提供システム
EP1564715A3 (en) * 2004-02-12 2006-11-08 Seiko Epson Corporation Driving circuit and driving method for electro-optical device
US7474302B2 (en) * 2004-02-12 2009-01-06 Seiko Epson Corporation Electro-optical device, driving method of electro-optical device, driving circuit of electro-optical device and electronic apparatus
JP4691890B2 (ja) * 2004-03-19 2011-06-01 セイコーエプソン株式会社 電気光学装置および電子機器
US7499003B2 (en) * 2004-03-31 2009-03-03 Electrolux Home Products, Inc. Disappearing interface system
KR101121617B1 (ko) * 2004-04-29 2012-02-28 엘지디스플레이 주식회사 일렉트로-루미네센스 표시장치
TWI288900B (en) * 2004-04-30 2007-10-21 Fujifilm Corp Active matrix type display device
US8378930B2 (en) * 2004-05-28 2013-02-19 Sony Corporation Pixel circuit and display device having symmetric pixel circuits and shared voltage lines
KR100658616B1 (ko) * 2004-05-31 2006-12-15 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
US7173590B2 (en) * 2004-06-02 2007-02-06 Sony Corporation Pixel circuit, active matrix apparatus and display apparatus
JP4393980B2 (ja) * 2004-06-14 2010-01-06 シャープ株式会社 表示装置
KR101019416B1 (ko) * 2004-06-29 2011-03-07 엘지디스플레이 주식회사 쉬프트레지스터 및 이를 포함하는 평판표시장치
KR100578812B1 (ko) * 2004-06-29 2006-05-11 삼성에스디아이 주식회사 발광 표시 장치
KR100590042B1 (ko) * 2004-08-30 2006-06-14 삼성에스디아이 주식회사 발광 표시 장치, 그 구동방법 및 신호구동장치
KR101067041B1 (ko) * 2004-08-31 2011-09-22 엘지디스플레이 주식회사 백라이트 구동방법
JP4196924B2 (ja) * 2004-10-07 2008-12-17 セイコーエプソン株式会社 電気光学装置、その駆動方法および電子機器
KR100583519B1 (ko) * 2004-10-28 2006-05-25 삼성에스디아이 주식회사 주사 구동부 및 그를 이용한 발광표시장치
JP2006126525A (ja) * 2004-10-29 2006-05-18 Hitachi Ltd 表示装置
KR100688802B1 (ko) * 2004-11-22 2007-03-02 삼성에스디아이 주식회사 화소 및 발광 표시장치
JP4747565B2 (ja) * 2004-11-30 2011-08-17 ソニー株式会社 画素回路及びその駆動方法
KR100624317B1 (ko) * 2004-12-24 2006-09-19 삼성에스디아이 주식회사 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법
JP4475128B2 (ja) * 2005-02-01 2010-06-09 セイコーエプソン株式会社 シフトレジスタ、その制御方法、電気光学装置及び電子機器
JP4934964B2 (ja) * 2005-02-03 2012-05-23 ソニー株式会社 表示装置、画素駆動方法
JP4899327B2 (ja) * 2005-03-15 2012-03-21 カシオ計算機株式会社 シフトレジスタ回路及びその駆動制御方法並びに駆動制御装置
JP2006259573A (ja) * 2005-03-18 2006-09-28 Seiko Epson Corp 有機el装置及びその駆動方法並びに電子機器
JP5084111B2 (ja) * 2005-03-31 2012-11-28 三洋電機株式会社 表示装置及び表示装置の駆動方法
KR100645700B1 (ko) * 2005-04-28 2006-11-14 삼성에스디아이 주식회사 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법
EP1917656B1 (en) * 2005-07-29 2016-08-24 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
KR100698700B1 (ko) * 2005-08-01 2007-03-23 삼성에스디아이 주식회사 발광 표시장치
KR100703492B1 (ko) * 2005-08-01 2007-04-03 삼성에스디아이 주식회사 데이터 구동회로와 이를 이용한 유기 발광 표시장치
JP4838550B2 (ja) * 2005-08-09 2011-12-14 ラピスセミコンダクタ株式会社 表示駆動回路
KR100814877B1 (ko) 2005-08-31 2008-03-20 삼성에스디아이 주식회사 주사 구동부 및 이를 포함하는 표시 장치
KR101298969B1 (ko) * 2005-09-15 2013-08-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 이의 구동 방법
JP2007101900A (ja) * 2005-10-04 2007-04-19 Sanyo Electric Co Ltd 表示装置
JP2007108381A (ja) * 2005-10-13 2007-04-26 Sony Corp 表示装置および表示装置の駆動方法
EP1777690B1 (en) * 2005-10-18 2012-08-01 Semiconductor Energy Laboratory Co., Ltd. Display device
JP5160748B2 (ja) * 2005-11-09 2013-03-13 三星ディスプレイ株式會社 発光表示装置
US8004477B2 (en) * 2005-11-14 2011-08-23 Sony Corporation Display apparatus and driving method thereof
JP5121136B2 (ja) * 2005-11-28 2013-01-16 株式会社ジャパンディスプレイウェスト 画像表示装置、電子機器、携帯機器及び画像表示方法
US9922600B2 (en) * 2005-12-02 2018-03-20 Semiconductor Energy Laboratory Co., Ltd. Display device
US7683878B2 (en) * 2006-01-23 2010-03-23 Tpo Displays Corp. Systems for providing dual resolution control of display panels
KR100671669B1 (ko) * 2006-02-28 2007-01-19 삼성에스디아이 주식회사 데이터 구동부 및 이를 이용한 유기 발광 표시장치와 그의구동방법
JP4809087B2 (ja) * 2006-03-14 2011-11-02 セイコーエプソン株式会社 エレクトロルミネッセンス装置、電子機器、およびエレクトロルミネッセンス装置の製造方法
WO2007108177A1 (ja) * 2006-03-23 2007-09-27 Sharp Kabushiki Kaisha 表示装置およびその駆動方法
JP5058505B2 (ja) * 2006-03-31 2012-10-24 キヤノン株式会社 表示装置
US7746300B2 (en) * 2006-05-05 2010-06-29 Linear Technology Corporation Circuit and methodology for supplying pulsed current to a load, such as a light emitting diode
DE102006024507B4 (de) * 2006-05-23 2017-06-01 Infineon Technologies Ag Integrierte Schaltung und Verfahren zum Erkennen von Laufzeitfehlern in integrierten Schaltungen
JP4203770B2 (ja) * 2006-05-29 2009-01-07 ソニー株式会社 画像表示装置
JP4736954B2 (ja) * 2006-05-29 2011-07-27 セイコーエプソン株式会社 単位回路、電気光学装置、及び電子機器
JP5275551B2 (ja) * 2006-06-02 2013-08-28 富士フイルム株式会社 電流制御型駆動回路および表示装置
KR101286506B1 (ko) * 2006-06-19 2013-07-16 엘지디스플레이 주식회사 액정 표시장치와 그의 구동방법
JP2008019902A (ja) * 2006-07-11 2008-01-31 Mabuchi Motor Co Ltd 直動アクチュエータ
JP2008058940A (ja) * 2006-08-02 2008-03-13 Sony Corp 表示装置、表示装置の駆動方法および電子機器
US8739035B2 (en) * 2006-10-11 2014-05-27 Intel Corporation Controls and indicators with on-screen cognitive aids
JP4415983B2 (ja) * 2006-11-13 2010-02-17 ソニー株式会社 表示装置及びその駆動方法
KR100833753B1 (ko) * 2006-12-21 2008-05-30 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그 구동방법
CN101206318B (zh) * 2006-12-22 2010-05-19 群康科技(深圳)有限公司 移位寄存器与液晶显示装置
KR20100015447A (ko) * 2007-03-08 2010-02-12 마이크로스캔 시스템즈 인코포레이티드 2차원 코드의 검출 및 분할
JP2008250093A (ja) * 2007-03-30 2008-10-16 Sony Corp 表示装置およびその駆動方法
KR20080090789A (ko) * 2007-04-06 2008-10-09 삼성에스디아이 주식회사 유기전계발광 표시장치 및 그 구동방법
TWI425485B (zh) * 2007-04-12 2014-02-01 Au Optronics Corp 顯示面板的驅動方法
KR101222987B1 (ko) * 2007-05-11 2013-01-17 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
JP2009047746A (ja) * 2007-08-14 2009-03-05 Sony Corp 表示装置および電子機器
JP5141192B2 (ja) * 2007-11-02 2013-02-13 ソニー株式会社 有機エレクトロルミネッセンス発光部の駆動方法
TWI385633B (zh) * 2008-03-06 2013-02-11 Novatek Microelectronics Corp 用於一液晶顯示器之驅動裝置及其相關輸出致能訊號轉換裝置
JP5141363B2 (ja) * 2008-05-03 2013-02-13 ソニー株式会社 半導体デバイス、表示パネル及び電子機器
US7816943B2 (en) * 2008-06-16 2010-10-19 Microchip Technology Incorporated Programmable cycle state machine interface
JP4844598B2 (ja) * 2008-07-14 2011-12-28 ソニー株式会社 走査駆動回路
EP2559533B1 (en) * 2008-09-26 2020-04-15 United Technologies Corporation Casting
JP5197318B2 (ja) * 2008-11-19 2013-05-15 株式会社沖データ 駆動回路、記録ヘッド、画像形成装置および表示装置
JP4565043B1 (ja) * 2009-06-01 2010-10-20 シャープ株式会社 レベルシフタ回路、走査線駆動装置、および表示装置
CN201947234U (zh) * 2010-11-24 2011-08-24 新会康宇测控仪器仪表工程有限公司 一种压力控制的脉冲宽度调制式可变电阻器
KR101832409B1 (ko) * 2011-05-17 2018-02-27 삼성디스플레이 주식회사 게이트 구동부 및 이를 포함하는 액정 표시 장치
JP5842264B2 (ja) * 2011-06-08 2016-01-13 株式会社Joled 表示装置、及び、電子機器
JP5887973B2 (ja) * 2012-02-13 2016-03-16 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器

Also Published As

Publication number Publication date
US20180197483A1 (en) 2018-07-12
US9940876B2 (en) 2018-04-10
JP4816686B2 (ja) 2011-11-16
KR101590637B1 (ko) 2016-02-01
JP2009294510A (ja) 2009-12-17
US10741130B2 (en) 2020-08-11
KR20190025869A (ko) 2019-03-12
KR101640663B1 (ko) 2016-07-18
KR20090127224A (ko) 2009-12-10
US20090303169A1 (en) 2009-12-10
KR101840561B1 (ko) 2018-03-20
KR20140115288A (ko) 2014-09-30
KR102045701B1 (ko) 2019-11-15
KR20210093833A (ko) 2021-07-28
US9685110B2 (en) 2017-06-20
KR20150138146A (ko) 2015-12-09
US20130215098A1 (en) 2013-08-22
US8913054B2 (en) 2014-12-16
TW201003605A (en) 2010-01-16
KR20180030803A (ko) 2018-03-26
CN101599257B (zh) 2012-08-29
US20160253957A1 (en) 2016-09-01
US8411016B2 (en) 2013-04-02
CN101599257A (zh) 2009-12-09
US9373278B2 (en) 2016-06-21
US20150138051A1 (en) 2015-05-21
US20170249907A1 (en) 2017-08-31
KR101660653B1 (ko) 2016-09-27

Similar Documents

Publication Publication Date Title
KR101840561B1 (ko) 주사 구동 회로 및 주사 구동 회로를 구비한 표시장치
JP4844598B2 (ja) 走査駆動回路
JP7165707B2 (ja) 画素駆動回路を含んだ電界発光表示パネル
KR101529323B1 (ko) 표시장치 및 그 구동방법
KR101476961B1 (ko) 표시장치 및 표시장치의 구동방법
JP2006293293A (ja) 表示パネル、これを具備した表示装置及びその駆動方法
JP2011191726A (ja) 画素及びこれを備えた有機電界発光表示装置
JP2009271199A (ja) 表示装置及び表示装置の駆動方法
JP2010134313A (ja) 有機エレクトロルミネッセンス表示装置の駆動方法
JP2011090241A (ja) 表示装置、及び、表示装置の駆動方法
JP5157317B2 (ja) 有機エレクトロルミネッセンス発光部の駆動方法、及び、有機エレクトロルミネッセンス表示装置
JP4816803B2 (ja) 走査駆動回路を備えた表示装置
JP2011002846A (ja) 走査駆動回路を備えた表示装置

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant