JP5160748B2 - 発光表示装置 - Google Patents

発光表示装置 Download PDF

Info

Publication number
JP5160748B2
JP5160748B2 JP2006129197A JP2006129197A JP5160748B2 JP 5160748 B2 JP5160748 B2 JP 5160748B2 JP 2006129197 A JP2006129197 A JP 2006129197A JP 2006129197 A JP2006129197 A JP 2006129197A JP 5160748 B2 JP5160748 B2 JP 5160748B2
Authority
JP
Japan
Prior art keywords
signal
transistor
light emitting
data
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2006129197A
Other languages
English (en)
Other versions
JP2007133354A (ja
Inventor
陽 完 金
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020050107197A external-priority patent/KR100732842B1/ko
Priority claimed from KR1020050107198A external-priority patent/KR100732836B1/ko
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of JP2007133354A publication Critical patent/JP2007133354A/ja
Application granted granted Critical
Publication of JP5160748B2 publication Critical patent/JP5160748B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Description

本発明は発光表示装置に関し、特に、データ駆動部の出力線数を減少させることができるようにした発光表示装置に関する。
最近、陰極線管(Cathode Ray Tube)の短所である重さと体積を減らすことができる各種平板表示装置が開発されている。平板表示装置では、液晶表示装置(Liquid Crystal Display)、電界放出表示装置(Field Emission Display)、プラズマ表示パネル(Plasma Display Panel)、及び発光表示装置(Organic Light Emitting Display)などがある。
平板表示装置の中で発光表示装置は、電子と正孔の再結合によって光を発生する有機発光ダイオードを利用して映像を表示する。このような、発光表示装置は、早い応答速度を持つと同時に低い消費電力で駆動されるという長所がある。
図1は、従来の一般的な発光表示装置を示す図面である。
図1を参照すれば、従来の発光表示装置は、走査線S1ないしSn及びデータ線D1ないしDmの交差領域に形成された画素40を含む画素部30と、走査線S1ないしSnを駆動するための走査駆動部10と、データ線D1ないしDmを駆動するためのデータ駆動部20と、走査駆動部10及びデータ駆動部20を制御するためのタイミング制御部50を備える。
走査駆動部10は、タイミング制御部50からの走査駆動制御信号SCSに応答して走査信号を生成し、生成された走査信号を走査線S1ないしSnに順次供給する。また、走査駆動部10は、走査駆動制御信号SCSに応答して発光制御信号を生成し、生成された発光制御信号を発光制御線E1ないしEnに順次供給する。
データ駆動部20は、タイミング制御部50からのデータ駆動制御信号DCSに応答してデータ信号を生成し、生成されたデータ信号をデータ線D1ないしDmに供給する。この時、データ駆動部20は、走査信号と同期されるようにデータ線D1ないしDmにデータ信号を供給する。
タイミング制御部50は、外部から供給される同期信号に対応してデータ駆動制御信号DCS及び走査駆動制御信号SCSを生成する。タイミング制御部50から生成されたデータ駆動制御信号DCSは、データ駆動部20に供給され、走査駆動制御信号SCSは走査駆動部10に供給される。そして、タイミング制御部50は外部から供給されるデータを再整列してデータ駆動部20に供給する。
画素部30は、外部から第1電源ELVDD及び第2電源ELVSSの供給を受ける。ここで、第1電源ELVDD及び第2電源ELVSSは、それぞれの画素40に供給される。第1電源ELVDD及び第2電源ELVSSの供給を受ける画素40それぞれは、自分に供給されるデータ信号に対応する光を生成する。そして、画素40は発光制御信号に対応して発光時間が制御される。
このように駆動される従来の発光表示装置において、画素40それぞれは走査線S1ないしSn及びデータ線D1ないしDmの交差部に位置される。ここで、データ駆動部20はm本のデータ線D1ないしDmそれぞれにデータ信号を供給できるようにm本の出力線を備える。
すなわち、従来の発光表示装置において、データ駆動部20は、データ線D1ないしDmと同じ数の出力線を具備しなければならない。よって、データ駆動部20の内部にはm本の出力線が具備されるように複数のデータ駆動回路(Driving Circuit)が含まれ、これによって製造コストが上昇されるという問題点が発生される。特に、画素部30の解像度及びインチが大きくなるほどデータ駆動部20はさらに多くの出力線を含み、これによって製造コストがさらに上昇される。
一方、前記従来の走査駆動部及び発光表示装置に関する技術を記載した文献としては、下記特許文献1ないし7等がある。
韓国特許公開10−2005−0051070号明細書 韓国特許公開10−2004−0085653号明細書 韓国特許公開10−2004−0008684号明細書 韓国特許公開10−2003−0096900号明細書 特開2003−224437号公報 特開2005−43470号公報 特開2005−43882号公報
したがって、本発明の目的は、データ駆動部の出力線数を減少させることができるようにした発光表示装置を提供することである。
前記目的を果たすために、本発明による発光表示装置は、水平期間の第1期間及び第2期間の間第1走査線に第1走査信号を順次供給し、前記第1期間の間第2走査線に第2走査信号を順次供給し、前記第1期間及び第2期間と重畳されるように発光制御線に発光制御信号を順次供給するための走査駆動部と、前記第1期間の間それぞれの出力線に複数のデータ信号を順次供給するためのデータ駆動部と、前記それぞれの出力線ごとに設置されて前記出力線に供給されるデータ信号を複数のデータ線に供給するためのデマルチプレクサーと、有機発光ダイオードと、前記データ線に第1電極が接続され、第1ノードに第2電極が接続され、前記第1走査線にゲート電極が接続されていて、前記第1走査信号が供給される時ターンオンされて前記データ信号を前記第1ノードに供給するための第2トランジスタと、前記第1ノードに一側端子が接続されて他側端子が第2ノードに接続されるストレージキャパシタと、前記有機発光ダイオードに第2電極が接続され、前記発光制御線にゲート電極が接続されていて、前記発光制御信号が供給されない時ターンオンされる第6トランジスタと、第1電源に第1電極が接続され、前記第6トランジスタの第1電極に第2電極が接続され、前記第2ノードにゲート電極が接続されていて、前記第2ノードに印加される電圧値に対応される電流を前記第1電源から、前記第6トランジスタ及び前記有機発光ダイオードを経由して第2電源に供給するための第1トランジスタと、前記第1トランジスタの第2電極に第1電極が接続され、前記第1トランジスタのゲート電極に第電極が接続され、前記第1走査線にゲート電極が接続されていて、前記第1走査信号が供給される時ターンオンされて前記第1トランジスタをダイオード形態で接続させるための第3トランジスタと、前記第1トランジスタの第2電極に第1電極が接続され、初期化電源に第2電極が接続され、前記第2走査線にゲート電極が接続されていて、前記第2走査信号が供給される時ターンオンされる第4トランジスタと、前記第1ノードに第1電極が接続され、前記初期化電源に第2電極が接続され、前記発光制御線にゲート電極が接続されていて、前記発光制御信号が供給されない時ターンオンされる第5トランジスタと、を備えた画素回路と、を備える。
好ましくは、前記デマルチプレクサーそれぞれは、前記出力線と前記複数のデータ線それぞれのの間に接続される複数のスイッチング素子を備える。
前記第1期間の間前記複数のスイッチング素子を順次ターンオンさせるために制御信号を供給するデマルチプレクサー制御部をさらに備える。
前記データ駆動部は、前記第2期間の間輝度に寄与しないダミーデータ信号を供給する発光表示装置を備える。
上述したように、本発明による発光表示装置によれば、一つの出力線に供給されるデータ信号を複数のデータ線に分割して供給するので、出力線数を減少することができ、これによって製造コストを低減させることができる。
そして、本発明ではデータキャパシタにデータ信号を保存し、第1走査信号が供給される期間の間保存されたデータ信号を画素に供給するので、安定した駆動を確保することができる。
そして、本発明の画素は駆動トランジスタのゲート電極と初期化電源を供給するためのトランジスタが接続されないので、漏洩電流が発生されることを防止することができ、これによって所望の輝度の映像を表示することができる。
以下、本発明の実施形態を添付した図面を参照して説明する。
図2は、本発明の実施形態による発光表示装置を示す図面である。
図2を参照すれば、本発明の実施形態による発光表示装置は、走査駆動部110、データ駆動部120、画素部130、タイミング制御部150、デマルチプレクサーブロック部160、デマルチプレクサー制御部170及びデータキャパシタCを備える。ここで、走査駆動部110は、本発明に係る走査駆動装置を適用したものである。
画素部130は、第1走査線S11ないしS1n、第2走査線S21ないしS2n、発光制御線E1ないしEn及びデータ線DL1ないしDLmによって区画された領域に位置される複数の画素140を備える。画素140それぞれは、データ線DLから自分に供給されるデータ信号に対応される光を発生する。
走査駆動部110は、タイミング制御部150から走査駆動制御信号SCSの供給を受ける。走査駆動制御信号SCSの供給を受けた走査駆動部110は、第1走査線S11ないしS1nローゼ1走査信号を順次供給し、第2走査線S21ないしS2nローゼ2走査信号を順次供給する。ここで、同一画素140に供給される第1走査信号及び第2走査信号は、同一時点に供給され、第1走査信号の幅が第2走査信号の幅より広く設定される。
また、走査駆動部110は、走査駆動制御信号SCSに応答して発光制御信号を生成し、生成された発光制御信号を発光制御線E1ないしEnに順次供給する。ここで、発光制御信号は、第1走査信号と重畳されるように供給されて第1走査信号の幅より広い幅で設定される。
これを詳しく説明すれば、本実施形態において1水平期間1Hは、図4aに示されたように第1期間T1及び第2期間T2に分割される。走査駆動部110は、第1期間T1の間第1走査信号及び第2走査信号を供給し、第2期間T2の間第1走査信号のみを供給する。そして、走査駆動部110は、第1期間T1及び第2期間T2の間発光制御信号を供給する。言い換えると、走査駆動部110は、水平期間の第1期間及び第2期間の間は第1走査線に第1走査信号を順次供給し、前記第1期間の間はさらに第2走査線に第2走査信号も順次供給し、前記第1期間及び第2期間と重畳されるように発光制御線に発光制御信号を順次供給することになる。
データ駆動部120は、タイミング制御部150からデータ駆動制御信号DCSの供給を受ける。データ駆動制御信号DCSの供給を受けたデータ駆動部120は、データ信号を出力線D1ないしDm/iに供給する。ここで、データ駆動部120は、それぞれの出力線D1ないしDm/iごとに図4aまたは図4bのようにj(jは2以上の自然数)またはj+1個のデータ信号を順次供給する。
これを詳しく説明すれば、データ駆動部120は、1水平期間1H中第1期間T1の間、実際画素に供給されるデータ信号R、G、Bを順次供給する。すなわち、実際画素に供給されるデータ信号R、G、Bは、第1走査信号及び第2走査信号すべてが供給される第1期間T1の間のみに供給される。そして、データ駆動部120は、1水平期間1H中第2期間T2の間ダミーデータ信号DDを供給する。ここで、ダミーデータDDは、映像に寄与しないデータ信号として多様に設定されうる。実際に、ダミーデータ信号DDは、図4bのように第1期間T1に供給された最後のデータ信号Bに選択されうる。ダミーデータ信号DDが第1期間T1に供給された最後のデータ信号Bに選択されれば、データ駆動部120のスイッチング回数が低減されて消費電力が低減される。
タイミング制御部150は、外部から供給される同期信号に対応してデータ駆動制御信号DSC及び走査駆動制御信号SCSを生成する。タイミング制御部150から生成されたデータ駆動制御信号DCSは、データ駆動部120に供給され、走査駆動制御信号SCSは走査駆動部110に供給される。
デマルチプレクサーブロック部160は、m/i個のデマルチプレクサー162を備える。つまり、デマルチプレクサーブロック部160は、出力線D1ないしDm/iと同じ数のデマルチプレクサー162を具備し、それぞれのデマルチプレクサー162は、出力線D1ないしDm/iの中でいずれか一つとそれぞれ接続される。このようなデマルチプレクサー162は、第1期間T1に供給されるj個のデータ信号をj本のデータ線DLに供給する。
このように一つの出力線Dに供給されるデータ信号をj本のデータ線DLに供給すれば、データ駆動部120に含まれた出力線数が急激に減少される。例えば、jを3に仮定すれば、データ駆動部120に含まれた出力線数は従来の1/3水準に減少され、これによってデータ駆動部120内部に含まれたデータ駆動回路の数も減少されるようになる。すなわち、本実施形態ではデマルチプレクサー162を利用して一つの出力線Dに供給されるデータ信号をj本のデータ線DLに供給することで製造コストを低減することができるよいう長所がある。
デマルチプレクサー制御部170は、出力線Dに供給されるj個のデータ信号がj本のデータ線DLに分割されて供給されうるように1水平期間中第1期間T1の間j個の制御信号をデマルチプレクサー162それぞれに供給する。ここで、デマルチプレクサー制御部170に供給されるj個の制御信号は、図4a及び図4bに示したように、お互いに重畳されないように順次供給される。
一方、デマルチプレクサー制御部170がタイミング制御部150の外部に設置されたように示されたが、本発明の実施形態でデマルチプレクサー制御部170は、タイミング制御部150の内部に設置することも可能である。
データキャパシタCは、データ線DLごとに設置される。このようなデータキャパシタCは、データ線DLに供給されるデータ信号を臨時保存し、保存されたデータ信号を画素140に供給する。ここで、データキャパシタCは、データ線DLに等価的に形成される寄生キャパシタで利用されうる。また、データ線DLごとに外部キャパシタが追加的に設置されてデータキャパシタCで利用されうる。ただし、データキャパシタCの容量は、図5のようにそれぞれの画素ごとに含まれたストレージキャパシタCの容量より大きく設定される。
図3は、図2に示されたデマルチプレクサーの内部回路図を示す図面である。
図3では説明の便宜性のためにjを3に仮定する。そして、図3に示されたデマルチプレクサーは一番目出力線D1に接続されたと仮定する。
図3を参照すれば、デマルチプレクサー162それぞれは、第1スイッチング素子T11(またはトランジスタ)、第2スイッチング素子T12及び第3スイッチング素子T13を備える。
第1スイッチング素子T11は、第1出力線D1と第1データ線DL1の間に接続される。このような第1スイッチング素子T11は、第1制御信号CS1が供給される時ターンオンされて第1出力線D1に供給されるデータ信号を第1データ線DL1に供給する。第1データ線DL1に供給されたデータ信号は、画素140に供給されると同時に第1データキャパシタC1に保存される。
第2スイッチング素子T12は、第1出力線D1と第2データ線DL2の間に接続される。このような第2スイッチング素子T12は、第2制御信号CS2が供給される時ターンオンされて第1出力線D1に供給されるデータ信号を第2データ線DL2に供給する。第2データ線DL2に供給されたデータ信号は、画素140に供給されると同時に第2データキャパシタC2に保存される。
第3スイッチング素子T13は、第1出力線D1と第3データ線DL3の間に接続される。このような第3スイッチング素子T13は、第3制御信号CS3が供給される時ターンオンされて第1出力線D1に供給されるデータ信号を第3データ線DL3に供給する。第3データ線DL3に供給されたデータ信号は、画素140に供給されると同時に第3データキャパシタC3に保存される。このようなデマルチプレクサー162の詳細な動作過程を画素140の構造と結合して後述する。
図5は、図2に示された画素の構造を示す回路図である。図5では説明の便宜性のために第mデータ線Dm、第1n走査線S1n、第2n走査線S2n及び第n発光走査線Enと接続された画素を示する。
図5を参照すれば、本実施形態の画素140は有機発光ダイオードOLEDと、データ線Dm、走査線S1n、S2n及び発光制御線Enに接続されて有機発光ダイオードOLEDに供給される電流量を制御するための画素回路142を備える。
有機発光ダイオードOLEDのアノード電極は、画素回路142に接続され、カソード電極は第2電源ELVSSに接続される。ここで、第2電源ELVSSの電圧値は、第1電源ELVDDの電圧値より低く設定される。このような、有機発光ダイオードOLEDは、画素回路142から供給される電流量に対応して所定輝度の光を生成する。
画素回路142は、第1n走査線S1n及び第2n走査線S2nに走査信号が供給される時、データ線Dmからデータ信号の供給を受け、このデータ信号に対応されて有機発光ダイオードOLEDに供給される電流量を制御する。このために、画素回路142は、第1ないし第6トランジスタM1ないしM6とストレージキャパシタCを備える。
第2トランジスタM2の第1電極はデータ線Dmに接続され、第2電極は第1ノードN1に接続される。そして、第2トランジスタM2のゲート電極は第1n走査線S1nに接続される。このような第2トランジスタM2は、第1n走査線S1nに第1走査信号が供給される時ターンオンされてデータ線Dmまたはデータキャパシタに供給されるデータ信号を第1ノードN1に供給する。
第1トランジスタM1は駆動トランジスタであり、その第1電極は第1電源ELVDDに接続され、第2電極は第6トランジスタM6の第1電極に接続される。そして、第1トランジスタM1のゲート電極は第2ノードN2に接続される。このような第1トランジスタM1は第2ノードN2に印加される電圧に対応される電流を有機発光ダイオードOLEDに供給する。
第3トランジスタM3の第1電極は第1トランジスタM1の第2電極に接続され、第2電極は第1トランジスタM1のゲート電極に接続される。そして、第3トランジスタM3のゲート電極は第1n走査線S1nに接続される。このような第3トランジスタM3は第1n走査線S1nに第1走査信号が供給される時ターンオンされて第1トランジスタM1をダイオード形態で接続させる。
第4トランジスタM4の第1電極は第1トランジスタM1の第2電極に接続され、第2電極は初期化電源Vintに接続される。そして、第4トランジスタM4のゲート電極は第2n走査線S2nに接続される。このような第4トランジスタM4は第2n走査線S2nに第2走査信号が供給される時ターンオンされる。
第5トランジスタM5の第1電極は第1ノードN1に接続され、第2電極は初期化電源Vintに接続される。そして、第5トランジスタM5のゲート電極は発光制御線Enに接続される。このような第5トランジスタM5は発光制御線Enから発光制御信号が供給されない時ターンオンされて第1ノードN1の電圧値を初期化電源Vintの電圧値に変更する。
第6トランジスタM6の第1電極は第1トランジスタM1の第2電極に接続され、第2電極は有機発光ダイオードOLEDのアノード電極に接続される。そして、第6トランジスタM6のゲート電極は発光制御線Enに接続される。このような第6トランジスタM6は発光制御信号が供給されない時ターンオンされて第1トランジスタM1から供給される電流を有機発光ダイオードOLEDに供給する。
ストレージキャパシタCは、第1ノードN1と第2ノードN2の間に設置されて所定の電圧を充電する。
図6は、デマルチプレクサーと画素の連結構造を詳しく示す図面である。ここで、一つのデマルチプレクサーには、赤色R、緑色G及び青色Bの画素が接続されると仮定する(すなわち、j=3)
図4a及び図6を結付して動作過程を詳しく説明すれば、まず、1水平期間中第1期間T1の間第1n走査線S1nに第1走査信号が供給されると同時に第2n走査線S2nに第2走査信号が供給される。第1期間T1の間第1走査信号及び第2走査信号が供給されれば、画素140R、140G、140Bそれぞれに含まれた第2トランジスタM2、第3トランジスタM3及び第4トランジスタM4がターンオンされる。そして、第1期間T1の間順次供給される第1制御信号CS1ないし第3制御信号CS3によって第1スイッチング素子T11、第2スイッチング素子T12及び第3スイッチング素子T13が順次ターンオンされる。
第1制御信号CS1によって第1スイッチング素子T11がターンオンされれば、第1出力線D1に供給されたデータ信号Rが第1データ線DL1に供給される。この時、第1データ線DL1に供給されたデータ信号Rは、第1データキャパシタC1に保存されるこ同時に画素140Rの第1ノードN1に供給される。すると、画素140Rの第1ノードN1は、データ信号Rの電圧値で設定され、第2ノードN2は初期化電源Vintの電圧値で設定される。
第2制御信号CS2によって第2スイッチング素子T12がターンオンされれば、第1出力線D1に供給されたデータ信号Gが第2データ線DL2に供給される。この時、第2データ線DL2に供給されたデータ信号Gは、第2データキャパシタC2に保存されると同時に画素140Gの第1ノードN1に供給される。すると、画素140Gの第1ノードN1は、データ信号Gの電圧値で設定され、第2ノードN2は初期化電源Vintの電圧値で設定される。
第3制御信号CS3によって第3スイッチング素子T13がターンオンされれば、第1出力線D1に供給されたデータ信号Bが第3データ線DL3に供給される。この時、第3データ線DL3に供給されたデータ信号Bは第3データキャパシタC3に保存されると同時に画素140Bの第1ノードN1に供給される。すると、画素140Bの第1ノードN1は、データ信号Bの電圧値で設定され、第2ノードN2は初期化電源Vintの電圧値で設定される。
以後、第2期間T2の間第2走査信号の供給が中断される。すると、画素140R、140G、140Bそれぞれに含まれた第4トランジスタM4がターンオフされる。この時、画素140R、140G、140Bそれぞれに含まれた第1トランジスタM1がダイオード形態で接続されるので、第2ノードN2の電圧値は、第1電源ELVDDの電圧値から第1トランジスタM1の閾値電圧を差し引いた値で設定される(すなわち、第2期間T2は第1トランジスタM1の閾値電圧を補償する期間である)。そして、データキャパシタCdata1、Cdata2、Cdata3に保存された電圧値によって画素140R、140G、140Bそれぞれの第1ノードN1は、データ信号の電圧値を維持する。
以後、第1走査信号の供給が中断されて画素140R、140G、140Bそれぞれに含まれた第2トランジスタM2及び第3トランジスタM3がターンオフされる。そして、発光制御信号の供給が中断されて画素140R、140G、140Bそれぞれに含まれた第5トランジスタM5及び第6トランジスタM6がターンオンされる。
第5トランジスタM5がターンオンされれば、画素140R、140G、140Bそれぞれに含まれた第1ノードN1の電圧値が初期化電源Vintの電圧値に下降される。つまり、第1ノードN1の電圧値は、データ信号の電圧値から初期化電源Vintの電圧値に下降される。この場合、画素140R、140G、140Bそれぞれに含まれた第2ノードN2がフローティング状態で設定されるので、第2ノードN2の電圧値も第1ノードN1の電圧値に対応して下降される。例えば、第2ノードN2の電圧値は第1電源ELVDDから第1トランジスタM1の閾値電圧を差し引いた電圧値でデータ信号の電圧ほど下降される。
すると、画素140R、140G、140Bそれぞれに含まれた第1トランジスタM1は、第2ノードN2に印加された電圧値に対応される電流を、第6トランジスタM6を経由して有機発光ダイオードOLEDに供給し、これによって有機発光ダイオードOLEDから所定輝度の光が生成される。この場合、第1トランジスタM1に供給される電流量はデータ信号によって決定される。つまり、第2ノードN2から下降される電圧値がデータ信号の電圧値によって決定されるので、有機発光ダイオードOLEDに供給される電流量はデータ信号によって決定される。また、第2ノードN2の初期電圧値は、第1電源ELVDDから第1トランジスタM1の閾値電圧を差し引いた値で決定されるので、第1トランジスタM1の閾値電圧と無関係に画素部130で均一な画像を表示することができる。
このような本実施形態ではデマルチプレクサー162を利用して一つの出力線D1に供給されるデータ信号をj本のデータ線DLに供給することができるので、製造コストを低減することができるという長所がある。そして、本実施形態ではデータキャパシタCを利用して第1ノードN1の電圧値は、データ信号の電圧値に維持するので、安定的に画像を表示することができる。また、本発議画素140から初期化電源Vintを供給する第4トランジスタM4は第1トランジスタM1の第2電極に接続される。よって、第1トランジスタM1のゲート電極から初期化電源Vintで漏洩電流が流れず、これによって所望の輝度の映像を表示することができるという長所がある
図7は、図2に示された走査駆動部を詳しく示す図面である。また、図8は、図7に示された走査駆動部の動作過程を示す波形図である。
図7及び図8を参照すれば、本発明の実施形態による走査駆動部110は、サンプリングパルスSP1、SP2...を順次生成するためのシフトレジスター211a、211b...と、2個のサンプリングパルスを組み合わせて第1走査信号、第2走査信号、及び発光制御信号を生成するための信号生成部212a、212b...を備える。
シフトレジスター211a、211b...は、図8に示されたように順次サンプリングパルスSP1、SP2...を生成する。このために、クロック信号Clkの上昇エッジに駆動されるシフトレジスター211a、211c...とクロック信号Clkの下降エッジに駆動されるシフトレジスター211b、211d...が交互に配置される。
これを詳しく説明すれば、第1シフトレジスター211aは外部からスタートパルスSPの供給を受ける。スタートパルスSPの供給を受けた第1シフトレジスター211aは、クロック信号Clkの上昇エッジ及びクルロックバー信号/Clkの下降エッジに駆動されて第1サンプリングパルスSP1を生成する。ここで、第1サンプリングパルスSP1は、クロック信号Clkの一周期の間出力される(すなわち、スタートパルスSPの供給が中断されて次のクロック信号Clkが供給される期間)。
第1サンプリングパルスSP1の供給を受けた第2シフトレジスター211bは、クロック信号Clkの下降エッジ及びクルロックバー信号/Clkの上昇エッジに駆動されて第2サンプリングパルスSP2を生成する。ここで、第2サンプリングパルスSP2は、クロック信号Clkの一周期の間出力される。実際に、シフトレジスター211a、211b、211c...は、上述した過程を繰り返しながら図8のように順次サンプリングパルスSP1、SP2、SP3...を出力する。
信号生成部212a、212b、212c...は、シフトレジスター211a、211b、211c...のそれぞれの出力端ごとに設置される。このような信号生成部212a、212b、212c...は、お互いに隣接された2個のサンプリングパルスを組み合わせて第1走査信号、第2走査信号及び発光制御信号を生成する。このために、第1信号生成部212aは、第1ナンドゲートNAND1、第1ノアゲートNOR1、第2ノアゲートNOR2及びインバータIN1、IN2、IN3、IN4を備える。
第1ナンドゲートNAND1は、第1サンプリングパルスSP1及び第2サンプリングパルスSP2を否定論理積演算する。すると、図8に示されたように第1サンプリングパルスSP1及び第2サンプリングパルスSP2がハイ論理を持つ区間の間ロー信号が出力され、それ以外の期間の間にはハイ信号が出力される。ここで、第1ナンドゲートNAND1から出力された信号は、第1走査信号として第11走査線S11に直接供給されるか、または、少なくとも一つのインバータIN1、IN2を経由して第11走査線S11に供給される。
第1ノアゲートNOR1は、第1サンプリングパルスSP1及び第2サンプリングパルスSP2を否定論理合演算する。すると、図9に示されたように第1サンプリングパルスSP1及び第2サンプリングパルスSP2の中で少なくとも一つがハイ論理を持つ区間の間ロー信号が出力され、それ以外の期間の間にはハイ信号が出力される。ここで、第1ノアゲートNOR1から出力された信号は、インバータIN3を経由して発光制御信号として発光制御線E1に供給される。
第2ノアゲートNOR2は、第1ナンドゲートNAND1の出力とイネーブルEN信号を否定論理合蓮山する。ここで、イネーブルEN信号の一周期は、クロック信号Clkの1/2周期と同じく設定され、一部期間の間ハイ信号を持って残りの期間中ロー信号を持つ。実際に、イネーブルEN信号の一周期でハイ信号を持つ一部期間は、ロー信号を持つ残りの期間より狭く設定される。
実際に、第2ノアゲートNOR2は、図8に示されたように第1ナンドゲートNAND1の出力及びイネーブルEN信号がロー論理を持つ区間の間ハイ信号を出力し、それ以外の期間の間にはロー信号を出力する。ここで、第2ノアゲートNOR2から出力された信号は、インバータIN4を経由して第2走査信号として第21走査線S21に供給される。
本実施形態に含まれた信号生成部212a、212b、212c...は、上述した過程を繰り返しながら、すなわち隣接された2個のサンプリングパルスを組み合わせて第1走査信号、第2走査信号及び発光制御信号を生成する。つまり、本実施形態の走査駆動部110は、画素140が駆動されうるように第1走査信号、第2走査信号及び発光制御信号を安定的に生成することができる。そして、走査駆動部110のみで第1走査信号、第2走査信号及び発光制御信号を生成することができるので、回路を単純化することができるという長所がある。
以上添付した図面を参照して本発明の実施形態について詳細に説明したが、これは例示的なものに過ぎず、当該技術分野における通常の知識を有する者であれば、多様な変形及び均等な他の実施形態が可能であるということを理解することができる。
従来の発光表示装置を示す図面である。 本発明の実施形態による発光表示装置を示す図面である。 図2に示されたデマルチプレクサーを示す図面である。 図2に示された発光表示装置の駆動方法を示す波形図である。 図2に示された発光表示装置の駆動方法を示す波形図である。 図2に示された画素を詳しく示す回路図である。 図5に示された画素とデマルチプレクサーの接続を示す図面である。 図2に示された走査駆動部を示す図面である。 図7に示された走査駆動部の駆動方法を示す波形図である。
符号の説明
2、142、242…画素回路、
4、140、240…画素、
110、210…走査駆動部、
120、220…データ駆動部、
130、230…画素部、
150、250…タイミング制御部、
211a、211b、211c、211d…シフトレジスター、
212a、212b、212c、212d…信号生成部。

Claims (15)

  1. 水平期間の第1期間及び第2期間の間第1走査線に第1走査信号を順次供給し、前記第1期間の間第2走査線に第2走査信号を順次供給し、前記第1期間及び第2期間と重畳されるように発光制御線に発光制御信号を順次供給するための走査駆動部と、
    前記第1期間の間それぞれの出力線に複数のデータ信号を順次供給するためのデータ駆動部と、
    前記それぞれの出力線ごとに設置されて前記出力線に供給されるデータ信号を複数のデータ線に供給するためのデマルチプレクサーと、
    有機発光ダイオードと、
    前記データ線に第1電極が接続され、第1ノードに第2電極が接続され、前記第1走査線にゲート電極が接続されていて、前記第1走査信号が供給される時ターンオンされて前記データ信号を前記第1ノードに供給するための第2トランジスタと、
    前記第1ノードに一側端子が接続されて他側端子が第2ノードに接続されるストレージキャパシタと、
    前記有機発光ダイオードに第2電極が接続され、前記発光制御線にゲート電極が接続されていて、前記発光制御信号が供給されない時ターンオンされる第6トランジスタと、
    第1電源に第1電極が接続され、前記第6トランジスタの第1電極に第2電極が接続され、前記第2ノードにゲート電極が接続されていて、前記第2ノードに印加される電圧値に対応される電流を前記第1電源から、前記第6トランジスタ及び前記有機発光ダイオードを経由して第2電源に供給するための第1トランジスタと、
    前記第1トランジスタの第2電極に第1電極が接続され、前記第1トランジスタのゲート電極に第電極が接続され、前記第1走査線にゲート電極が接続されていて、前記第1走査信号が供給される時ターンオンされて前記第1トランジスタをダイオード形態で接続させるための第3トランジスタと、
    前記第1トランジスタの第2電極に第1電極が接続され、初期化電源に第2電極が接続され、前記第2走査線にゲート電極が接続されていて、前記第2走査信号が供給される時ターンオンされる第4トランジスタと、
    前記第1ノードに第1電極が接続され、前記初期化電源に第2電極が接続され、前記発光制御線にゲート電極が接続されていて、前記発光制御信号が供給されない時ターンオンされる第5トランジスタと、を備えた画素回路と、
    を備えることを特徴とする発光表示装置。
  2. 前記デマルチプレクサーそれぞれは、
    前記出力線と前記複数のデータ線それぞれの間に接続される複数のスイッチング素子を備えることを特徴とする請求項1に記載の発光表示装置。
  3. 前記第1期間の間前記複数のスイッチング素子を順次ターンオンさせるために制御信号を供給するデマルチプレクサー制御部をさらに備えることを特徴とする請求項2に記載の発光表示装置。
  4. 前記データ駆動部は、
    前記第2期間の間輝度に寄与しないダミーデータ信号を供給することを特徴とする請求項1〜3のいずれか一つに記載の発光表示装置。
  5. 前記ダミーデータ信号は、
    前記第1期間に供給される最後のデータ信号であることを特徴とする請求項4に記載の発光表示装置。
  6. 前記第2期間の間前記第2ノードの電圧値は、
    前記第1電源の電圧から前記第1トランジスタの閾値電圧を差し引いた値で設定されることを特徴とする請求項5に記載の発光表示装置。
  7. 前記第2期間以後に前記第5トランジスタがターンオンされて前記第1ノードの電圧値がデータ信号の電圧から前記初期化電源の電圧に下降されることを特徴とする請求項6に記載の発光表示装置。
  8. 前記第2期間以後にフローティング状態で設定された前記第2ノードの電圧値が前記第1ノードの電圧下降量に対応されて下降されることを特徴とする請求項7に記載の発光表示装置。
  9. 前記走査駆動部は、
    サンプリングパルスを順次生成するためのシフトレジスターと、
    隣接された二つのサンプリングパルスを組み合わせて前記第1走査信号、第2走査信号及び発光制御信号を生成するための信号生成部を具備し、
    前記信号生成部は、
    前記二つのサンプリングパルスを論理演算して前記第1走査信号を生成するための第1ナンドゲートと、
    前記二つのサンプリングパルスを論理演算して前記発光制御信号を生成するための第1ノアゲートと、
    前記第1ナンドゲートの出力と外部からのイネーブル信号を論理演算して前記第2走査信号を生成するための第2ノアゲートと、
    を備えることを特徴とする請求項1〜8のいずれか一つに記載の発光表示装置。
  10. 前記シフトレジスターは、
    クロック信号及びクロックバー信号によって駆動され、
    前記クロック信号の上昇エッジに駆動されるシフトレジスターと前記クロック信号の下降エッジに駆動されるシフトレジスターとが交互に配置されることを特徴とする請求項9に記載の発光表示装置。
  11. 前記イネーブル信号の一周期は、
    前記クロック信号の1/2周期と等しく設定されることを特徴とする請求項10に記載の発光表示装置。
  12. 前記イネーブル信号の一周期でハイ信号を持つ期間は、
    ロー信号を持つ期間より狭く設定されることを特徴とする請求項11に記載の発光表示装置。
  13. 前記第1ナンドゲートの出力端に接続される少なくとも一つのインバータをさらに備えることを特徴とする請求項9に記載の発光表示装置。
  14. 前記第1ノアゲートの出力端に接続される少なくとも一つのインバータをさらに備えることを特徴とする請求項9に記載の発光表示装置。
  15. 前記第2ノアゲートの出力端に接続される少なくとも一つのインバータをさらに備えることを特徴とする請求項9に記載の発光表示装置。
JP2006129197A 2005-11-09 2006-05-08 発光表示装置 Active JP5160748B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR1020050107197A KR100732842B1 (ko) 2005-11-09 2005-11-09 발광 표시장치
KR10-2005-0107198 2005-11-09
KR1020050107198A KR100732836B1 (ko) 2005-11-09 2005-11-09 주사 구동부 및 이를 이용한 발광 표시장치
KR10-2005-0107197 2005-11-09

Publications (2)

Publication Number Publication Date
JP2007133354A JP2007133354A (ja) 2007-05-31
JP5160748B2 true JP5160748B2 (ja) 2013-03-13

Family

ID=38088926

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006129197A Active JP5160748B2 (ja) 2005-11-09 2006-05-08 発光表示装置

Country Status (2)

Country Link
US (1) US8717272B2 (ja)
JP (1) JP5160748B2 (ja)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100732828B1 (ko) * 2005-11-09 2007-06-27 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
JP4946074B2 (ja) * 2006-01-26 2012-06-06 セイコーエプソン株式会社 表示装置、その駆動方法、および電子機器
KR101373736B1 (ko) * 2006-12-27 2014-03-14 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP2008250093A (ja) 2007-03-30 2008-10-16 Sony Corp 表示装置およびその駆動方法
WO2009050923A1 (ja) 2007-10-18 2009-04-23 Sharp Kabushiki Kaisha 電流駆動型表示装置
JP4816686B2 (ja) * 2008-06-06 2011-11-16 ソニー株式会社 走査駆動回路
JP5481805B2 (ja) * 2008-07-10 2014-04-23 セイコーエプソン株式会社 電気光学装置および電子機器
JP4844598B2 (ja) 2008-07-14 2011-12-28 ソニー株式会社 走査駆動回路
JP5412770B2 (ja) * 2008-09-04 2014-02-12 セイコーエプソン株式会社 画素回路の駆動方法、発光装置および電子機器
US8854343B2 (en) 2008-09-10 2014-10-07 Sharp Kabushiki Kaisha Display device and method for driving the same
KR101509113B1 (ko) * 2008-12-05 2015-04-08 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR101108172B1 (ko) * 2010-03-16 2012-01-31 삼성모바일디스플레이주식회사 스캔 드라이버 및 이를 이용한 유기 발광 표시 장치
KR101097353B1 (ko) 2010-05-07 2011-12-23 삼성모바일디스플레이주식회사 게이트 구동회로 및 이를 이용한 유기전계발광표시장치
KR102308441B1 (ko) 2011-05-13 2021-10-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
JP6064313B2 (ja) * 2011-10-18 2017-01-25 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器
DE112012004996T5 (de) * 2011-11-30 2014-09-11 Semiconductor Energy Laboratory Co., Ltd. Anzeigevorrichtung
CN103236236A (zh) * 2013-04-24 2013-08-07 京东方科技集团股份有限公司 像素驱动电路、阵列基板以及显示装置
KR20150016706A (ko) * 2013-08-05 2015-02-13 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR102061256B1 (ko) * 2013-08-29 2020-01-03 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR102193782B1 (ko) * 2014-06-10 2020-12-23 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN104123912B (zh) * 2014-07-03 2016-10-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
JP6535441B2 (ja) * 2014-08-06 2019-06-26 セイコーエプソン株式会社 電気光学装置、電子機器、及び電気光学装置の駆動方法
CN104361856B (zh) * 2014-10-27 2017-04-12 京东方科技集团股份有限公司 有源矩阵有机发光二极管像素电路的驱动电路及驱动方法
KR20160077475A (ko) * 2014-12-23 2016-07-04 삼성디스플레이 주식회사 표시장치
CN105788529A (zh) * 2016-05-10 2016-07-20 上海天马有机发光显示技术有限公司 一种有机发光显示面板及其驱动方法
KR102566085B1 (ko) * 2016-07-07 2023-08-14 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
CN107731167A (zh) * 2016-08-12 2018-02-23 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
CN106097964B (zh) 2016-08-22 2018-09-18 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
KR102559096B1 (ko) * 2016-11-29 2023-07-26 삼성디스플레이 주식회사 표시 장치
US20190371236A1 (en) * 2017-03-24 2019-12-05 Sharp Kabushiki Kaisha Display device, and driving method of pixel circuit of display device
CN110088826B (zh) * 2017-08-16 2022-01-07 京东方科技集团股份有限公司 Goa电路、amoled显示面板及驱动amoled显示面板的像素电路的方法
CN107331351B (zh) * 2017-08-24 2023-08-29 京东方科技集团股份有限公司 一种像素补偿电路、其驱动方法、显示面板及显示装置
KR20200070495A (ko) * 2018-12-07 2020-06-18 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US10997915B2 (en) * 2019-01-22 2021-05-04 Joled Inc. Pixel circuit, method for driving, and display device
CN110619840B (zh) * 2019-10-31 2022-12-20 武汉天马微电子有限公司 一种显示面板、其驱动方法及显示装置
CN111063295B (zh) * 2019-12-31 2021-05-07 深圳市华星光电半导体显示技术有限公司 一种发光二极管阵列面板的驱动装置及其驱动方法
CN112735503B (zh) * 2020-12-31 2023-04-21 视涯科技股份有限公司 一种移位寄存器、显示面板、驱动方法及显示装置
JP2022109450A (ja) * 2021-01-15 2022-07-28 株式会社Joled 表示装置、及び表示装置の駆動方法
WO2024096850A1 (en) * 2022-10-31 2024-05-10 Google Llc Display device with variable image resolution

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4498669B2 (ja) * 2001-10-30 2010-07-07 株式会社半導体エネルギー研究所 半導体装置、表示装置、及びそれらを具備する電子機器
JP2003224437A (ja) 2002-01-30 2003-08-08 Sanyo Electric Co Ltd 電流駆動回路および該電流駆動回路を備えた表示装置
KR100649243B1 (ko) 2002-03-21 2006-11-24 삼성에스디아이 주식회사 유기 전계발광 표시 장치 및 그 구동 방법
KR100432651B1 (ko) 2002-06-18 2004-05-22 삼성에스디아이 주식회사 화상 표시 장치
KR20040008684A (ko) 2002-07-19 2004-01-31 주식회사 하이닉스반도체 휘도가 개선된 유기전계 발광표시장치
KR100502912B1 (ko) 2003-04-01 2005-07-21 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100560780B1 (ko) * 2003-07-07 2006-03-13 삼성에스디아이 주식회사 유기전계 발광표시장치의 화소회로 및 그의 구동방법
JP4666963B2 (ja) 2003-07-10 2011-04-06 株式会社半導体エネルギー研究所 表示装置のエージング時の駆動方法
JP3722371B2 (ja) 2003-07-23 2005-11-30 シャープ株式会社 シフトレジスタおよび表示装置
KR100515318B1 (ko) 2003-07-30 2005-09-15 삼성에스디아이 주식회사 표시 장치와 그 구동 방법
JP4192802B2 (ja) * 2003-08-07 2008-12-10 セイコーエプソン株式会社 デジタル映像通信装置
KR100536235B1 (ko) * 2003-11-24 2005-12-12 삼성에스디아이 주식회사 화상 표시 장치 및 그 구동 방법
JP4297438B2 (ja) * 2003-11-24 2009-07-15 三星モバイルディスプレイ株式會社 発光表示装置,表示パネル,及び発光表示装置の駆動方法
KR100666549B1 (ko) 2003-11-27 2007-01-09 삼성에스디아이 주식회사 유기전계 발광표시장치 및 그의 구동방법
GB2411758A (en) * 2004-03-04 2005-09-07 Seiko Epson Corp Pixel circuit

Also Published As

Publication number Publication date
US20070124633A1 (en) 2007-05-31
US8717272B2 (en) 2014-05-06
JP2007133354A (ja) 2007-05-31

Similar Documents

Publication Publication Date Title
JP5160748B2 (ja) 発光表示装置
JP4887334B2 (ja) エミッション駆動部及び有機電界発光表示装置
US8134550B2 (en) Display device, driving method thereof and display driver therefor
US8780102B2 (en) Pixel, display device, and driving method thereof
JP4641896B2 (ja) 発光表示装置,デマルチプレキシング回路およびその駆動方法
KR100732842B1 (ko) 발광 표시장치
KR100645698B1 (ko) 화소 및 이를 이용한 발광 표시장치와 그의 구동방법
KR20130143318A (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
US8803562B2 (en) Stage circuit and scan driver using the same
KR101056213B1 (ko) 구동부 및 이를 이용한 유기전계발광 표시장치
KR100688800B1 (ko) 발광 표시장치와 그의 구동방법
JP4414354B2 (ja) 発光表示装置及びその駆動方法
JP2006133731A (ja) 発光表示装置及びその駆動方法
JP2006065286A (ja) 発光表示装置,及び発光表示装置の駆動方法
KR20140038148A (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR20150025539A (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR20150016706A (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR20130137860A (ko) 스테이지 회로 및 이를 이용한 발광제어선 구동부
KR20130003252A (ko) 스테이지 회로 및 이를 이용한 주사 구동부
KR20080090789A (ko) 유기전계발광 표시장치 및 그 구동방법
US20080055304A1 (en) Organic light emitting display and driving method thereof
KR102480481B1 (ko) 표시 장치 및 그 구동 방법
KR100732836B1 (ko) 주사 구동부 및 이를 이용한 발광 표시장치
KR20150142143A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR20110050303A (ko) 주사 구동 장치

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20081201

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100105

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100405

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101019

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110113

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110712

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111006

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20120912

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121107

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20121127

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121213

R150 Certificate of patent or registration of utility model

Ref document number: 5160748

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151221

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250