KR20050013925A - 구동 회로 및 그 보호 방법, 전기 광학 장치 및 전자기기 - Google Patents

구동 회로 및 그 보호 방법, 전기 광학 장치 및 전자기기

Info

Publication number
KR20050013925A
KR20050013925A KR1020040051443A KR20040051443A KR20050013925A KR 20050013925 A KR20050013925 A KR 20050013925A KR 1020040051443 A KR1020040051443 A KR 1020040051443A KR 20040051443 A KR20040051443 A KR 20040051443A KR 20050013925 A KR20050013925 A KR 20050013925A
Authority
KR
South Korea
Prior art keywords
power supply
side power
circuit
supply line
line
Prior art date
Application number
KR1020040051443A
Other languages
English (en)
Other versions
KR100686511B1 (ko
Inventor
후지따신
Original Assignee
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세이코 엡슨 가부시키가이샤 filed Critical 세이코 엡슨 가부시키가이샤
Publication of KR20050013925A publication Critical patent/KR20050013925A/ko
Application granted granted Critical
Publication of KR100686511B1 publication Critical patent/KR100686511B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

(과제) 액정 장치 등의 전기 광학 장치에 있어서, 정전기에 대한 내성을 향상시킨다.
(해결수단) 전기 광학 패널의 구동 회로는, 복수의 전원선, 신호선, 구동 수단 및 보호 회로를 구비한다. 구동 수단은, 전원 회로로부터 복수의 전원선을 통하여 전원이 공급되고, 신호선을 통하여 입력되는 다양한 신호에 기초하여 전기 광학 패널을 구동한다. 보호 회로는, 복수의 전원선 중 적어도 2 개의 상이한 전위가 공급되는 전원선 사이에 형성되어 있고, 그 2 개의 전원선 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로를 제공한다.

Description

구동 회로 및 그 보호 방법, 전기 광학 장치 및 전자기기{DRIVING CIRCUIT, METHOD FOR PROTECTING THE SAME, ELECTRO-OPTICAL APPARATUS, AND ELECTRONIC APPARATUS}
본 발명은, 예를 들어 액정 패널 등의 전기 광학 패널을 구동하는 구동 회로 및 그 보호 방법, 그 전기 광학 패널 및 구동 회로를 구비하여 이루어지는 예를 들면 액정 장치 등의 전기 광학 장치, 그리고 그 전기 광학 장치를 구비하여 이루어지는 예를 들면 액정 프로젝터 등의 전자기기의 기술 분야에 관한 것이다.
이러한 종류의 구동 회로는, 예를 들어 외부로부터 전원을 공급받아 주사선이나 데이터선을 구동하는 내장 회로로서 전기 광학 패널의 기판에 삽입 장착하거나, 또는 외부 부착 IC 회로로서 그 기판에 장착되기도 한다. 이러한 구동 회로의 열화 또는 파괴 요인으로는, 구동 회로 또는 이것을 구비하는 전기 광학 장치의 제조 공정에 있어서의 실장시 또는 조립시, 출하시나 보관시, 또는 출하 후의 제품 사용시 등에 있어서의 온도 및 습도, 기계적인 충격의 부가 등이 있고, 여기에 더하여 특히 전기 광학 장치의 조립시 또는 운반시에 문제가 되는 정전기 방전의 스트레스에 의한 파괴, 즉 정전 파괴를 들 수 있다. 조립시 등에 구동 회로 또는 전기 광학 장치의 주변에서 정전기가 발생하여 이것이 구동 회로에 접속된 배선에 인가되면 구동 회로가 열화 또는 파괴된다. 이 결과, 제조에 있어서의 양품률 저하 및 출하 후에 있어서의 장치 고장을 초래한다.
그래서, 이러한 정전기에 의한 구동 회로의 열화 또는 파괴를 방지하기 위해, 보호 회로가 구동 회로의 신호 입출력에 관계하는 신호 경로에 형성된다 (예를 들어, 일본공개특허공보 제1991-54475호, 일본공개특허공보 1999-231345호, 일본공개실용신안공보 소64-3827호, 일본공개특허공보 제1996-22024호, 일본공개특허공보 1998-303431호 참조). 보다 구체적으로는, 보호 회로는, 예를 들어 구동 회로 외부로부터 클럭 신호, 반전 클럭 신호, 스타트 펄스 등의 다양한 신호가 입력되는 입력 단자에 대하여 입력 보호 회로로서 형성된다. 또는, 주사 신호, 엔드 펄스 등의 구동 회로 외부로부터의 다양한 신호가 출력되는 출력 단자에 대하여 출력 보호 회로로서 형성된다.
상기 서술한 바와 같은 구동 회로는 전원 전압에 의해 구동되기 때문에, 구동 회로에는 상기 서술한 신호 경로 외에, 그 전원 전압을 공급하는 전원선이 전원 공급 경로로서 형성되어 있다. 그러나, 전술한 바와 같은 보호 회로는, 클럭 신호 등과 같은 다양한 신호의 입출력 단자에 대하여 형성되어 있지만, 전원 공급 경로에는 형성되어 있지 않다. 따라서, 이러한 구동 회로에 의하면, 전기 광학 장치의 조립시 또는 운반시에 전원 공급 경로에 인가된 정전기에 대한 내부 회로의 내성이 작다. 그 결과, 전원 공급 경로에 인가된 정전기에 의해 구동 회로가 열화 또는 파괴될 우려가 있다는 문제점이 있다.
특별히 전원선에서의 배선 용량이 크다면, 이러한 문제는 표면화되지 않을 가능성도 있다. 그러나, 근래 들어서의 화질 향상이라는 일반적인 요청하에 화소 피치의 미세화가 진행됨에 따라서 혹은 구동 주파수가 높아짐에 따라서 전원선에서의 배선 용량이 저하됨으로써, 이러한 문제가 심각성을 더해가고 있다.
본 발명은, 상기 문제점을 감안하여 이루어진 것으로, 정전기에 대한 내성이 우수한 전기 광학 패널의 구동 회로 및 그 보호 방법, 이들을 사용한 전기 광학 장치 및 그 전기 광학 장치를 구비하여 이루어지는 다양한 전자기기를 제공하는 것을 과제로 한다.
도 1 은 본 발명의 실시형태에 관한 액정 장치의 전체 구성을 나타내는 블록도이다.
도 2 는 본 발명의 실시형태에 관한 주사선 구동 회로의 구성을 나타내는 블록도이다.
도 3 은 본 발명의 실시형태에 관한 데이터선 구동 회로의 구성을 나타내는 블록도이다.
도 4 는 본 발명의 실시형태에 관한 구동 회로의 레이아웃을 개략적으로 나타내는 도면이다.
도 5(a) 는 본 발명의 실시형태에 관한 Y 측 입력 보호 회로 (133) 와, Y 측 출력 보호 회로 (134a 및 134b) 에서의 전기 경로의 구성의 일례를 나타내는 회로도이고, 도 5(b) 는 그 전기 경로의 다른 구성예를 나타내는 회로도이다.
도 6(a) 는 본 발명의 실시형태에 관한 Y 측 전원간 보호 회로 (135) 에서의 전기 경로의 구성의 일례를 나타내는 회로도이고, 도 6(b) 는 그 전기 경로의 다른 구성예를 나타내는 회로도이다.
도 7 은 본 발명의 실시형태에 관한 Y 측 전원간 보호 회로 (135) 에서의 단위 회로의 구성예를 나타내는 회로도이다.
도 8 은 본 발명의 실시형태에 관한 전원간 보호 회로에서의 단위 회로의 구성예를 나타내는 회로도이다.
도 9 는 도 7 에 나타내는 단위 회로의 변형예를 나타내는 회로도이다.
도 10 은 도 8 에 나타내는 단위 회로의 변형예를 나타내는 회로도이다.
도 11 은 액정 장치의 전체 구성을 나타내는 평면도이다.
도 12 는 도 11 의 H-H' 단면도이다.
도 13 은 액정 장치를 적용한 전자기기의 일례인 프로젝터의 구성을 나타내는 단면도이다.
도 14 는 액정 장치를 적용한 전자기기의 일례인 PC 의 구성을 나타내는 단면도이다.
도 15 는 액정 장치를 적용한 전자기기의 일례인 휴대전화의 구성을 나타내는 단면도이다.
※ 도면의 주요부분에 대한 부호의 설명※
131: Y 측 시프트 레지스터 132: Y 측 레벨 시프터
133: Y 측 입력 보호 회로 134a 및 134b: Y 측 출력 보호 회로
135: Y 측 전원간 보호 회로 510a: Y 측 전원선군
151: X 측 시프트 레지스터 152: X 측 레벨 시프터
153: X 측 입력 보호 회로 154a 및 154b: X 측 출력 보호 회로
155: X 측 전원간 보호 회로 510b: X 측 전원선군
본 발명의 구동 회로는 상기 과제를 해결하기 위해, 전원 회로로부터 복수 전위의 전원이 공급됨과 동시에, 그 공급되는 전원을 사용하여 화상 표시 영역에 복수의 화소부가 형성된 전기 광학 패널을 구동하는 구동 회로로서, 상기 전원 회로로부터 상기 전원이 공급되는 복수의 전원선과, 상기 전기 광학 패널을 구동하기 위해 다양한 신호가 공급되는 신호선과, 상기 복수의 전원선을 통하여 상기 전원이 공급되고, 상기 신호선을 통하여 입력되는 상기 다양한 신호에 기초하여 상기 전기 광학 패널을 구동하는 구동 수단과, 상기 복수의 전원선 중 적어도 2 개의 상이한 전위가 공급되는 전원선 사이에 형성되어 있고 그 2 개의 전원선 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로를 제공함으로써, 상기 구동 수단을 상기 정전기로부터 보호하는 보호 회로를 구비한다.
본 발명의 구동 회로에 의하면, 그 동작시에는 구동 수단이 전원 회로로부터 복수의 전원선을 통하여 공급되는 복수 전위의 전원에 의해 전기 광학 패널을 구동한다. 보다 구체적으로는, 신호선으로부터 공급되는 다양한 신호에 기초하여, 예를 들어 전기 광학 패널을 구동하기 위한 구동 신호를 생성하고, 생성된 구동 신호를 전기 광학 패널에 출력함으로써 전기 광학 패널을 구동한다.
또한, 본 발명의 구동 회로에서는, 예를 들어 조립시나 운반시 등에 또는 동작시에 구동 수단 주변에서 발생하는 정전기로부터 그 구동 수단을 보호하는 보호 회로가 전원 공급 경로인 복수의 전원선에 대하여 형성되어 있다. 따라서, 본 발명의 구동 회로에 의하면, 복수의 전원선 상에 인가된 정전기에 기인하고 있으며, 복수의 전원선끼리의 사이에 발생하는 뜻하지 않은 전압을, 보호 회로가 제공하는 전기 경로를 통하여 분산시켜 제거하는 것이 가능해진다. 따라서, 본 발명의 구동 회로에 의하면, 특히 조립시나 운반시 등에 또는 동작시에 발생하여 복수의 전원선 상에 인가된 정전기에 의한 구동 수단의 열화 또는 파괴를 방지하는 것이 가능해져, 정전기에 대한 내성을 향상시킬 수 있다.
본 발명의 구동 회로의 일 태양에서는, 상기 보호 회로는 상기 2 개의 전원선에 상기 정전기가 인가되었을 때에, 상기 2 개의 전원선 상에서의 복수의 전위의 고저 관계가 소정의 관계로 유지되도록 통전됨으로써, 상기 구동 수단을 보호한다.
이 태양에 의하면, 본 발명의 구동 회로의 구동시에도, 보호 회로는 그 보호 회로와 대응하는 전원선 상에서의 복수의 전위의 고저 관계가 소정의 관계로 유지되도록 통전된다. 따라서, 조립시 등의 비동작시 및 동작시의 쌍방에 있어서, 보호 회로에 의한 보호를 실시하면서 보호 회로에 의한 통전으로 인한 악영향을 거의 받지 않고 구동 수단에 의해 전기 광학 패널을 구동하는 것이 가능해진다.
보호 회로가 그 보호 회로와 대응하는 전원선 상에서의 복수의 전위의 고저 관계가 소정의 관계로 유지되도록 통전되는 상기 태양에서는, 상기 보호 회로는,상기 전기 경로의 적어도 일부로서 형성된 다이오드 또는 다이오드와 접속된 반도체 소자를 포함하도록 구성해도 된다.
이와 같이 구성하면, 보호 회로를 비교적 간단한 구성으로서 제공할 수 있다. 보다 구체적으로는, 보호 회로에 있어서 다이오드는 다음과 같이 해당 보호 회로와 대응하는 전원선 사이에 형성되는 것이 바람직하다. 해당 보호 회로와 대응하는 2 개의 전원선 중, 상대적으로 저전위측의 전원선에 다이오드의 애노드측이 전기적으로 접속됨과 동시에, 상대적으로 고전위측의 전원선에 다이오드의 캐소드측이 전기적으로 접속된다. 다이오드와 접속된 반도체 소자도, 다이오드와 동일하게 보호 회로와 대응하는 전원선 사이에 형성되는 것이 바람직하다.
그리고, 보호 회로와 대응하는 전원선 중, 조립시 등의 전원 공급을 받지 않는 비동작시에는, 한쪽의 저전위측 전원선에 통상적으로 부정 (inconstant) 또는 접지 전위인 고전위측 전원선의 전위보다 고전위의 정전기가 인가된 경우, 그 정전기는 다이오드 또는 반도체 소자에 의해서 고전위측의 전원선으로 방출된다. 또한, 보호 회로와 대응하는 전원선 중 다른 쪽의 고전위측 전원선에 통상적으로 부정 또는 접지 전위인 저전위측 전원선의 전위보다 저전위의 정전기가 인가된 경우, 그 정전기는 다이오드 또는 반도체 소자에 의해서 저전위측의 전원선으로 방출된다. 따라서, 조립시 등의 비동작시에 보호 회로와 대응하는 전원선 상에 인가된 정전기를 보호 회로의 전기 경로에 의해 효율적으로 흘려 보내는 것이 가능해진다. 또한, 해당 구동 회로의 동작시에는, 즉 전원이 공급되어 있는 상태에서는, 한쪽의 저전위측 전원선에 고전위측의 전원선에 공급되는 전원보다 고전위의정전기가 인가된 경우, 그 정전기는 다이오드 또는 반도체 소자에 의해서 고전위측의 전원선으로 방출된다. 또한, 보호 회로와 대응하는 전원선 중 다른 쪽의 고전위측 전원선에 저전위측의 전원선에 공급되는 전원보다 저전위의 정전기가 인가된 경우, 그 정전기는 다이오드 또는 반도체 소자에 의해서 저전위측의 전원선으로 방출된다. 따라서, 동작시에 보호 회로와 대응하는 전원선 상에 인가된 정전기를 보호 회로의 전기 경로에 의해 효율적으로 흘려 보내는 것이 가능해진다.
또는 상기 서술한 보호 회로가 그 보호 회로와 대응하는 전원선 상에서의 복수의 전위의 고저 관계가 소정의 관계로 유지되도록 통전되는 태양에서는, 상기 보호 회로는, N 형 트랜지스터 또는 P 형 트랜지스터 또는 PIN 접합형 트랜지스터를 포함하여 이루어지도록 구성해도 된다.
이와 같이 구성하면, 다이오드와 접속된 반도체 소자를 포함하는 보호 회로를 비교적 간단한 구성으로서 제공할 수 있다. 보다 구체적으로는, 보호 회로에 있어서, 해당 보호 회로와 대응하는 2 개의 전원선 중 상대적으로 저전위측의 전원선에 트랜지스터의 소스 전극 및 게이트 전극이 전기적으로 접속되는 동시에, 상대적으로 고전위측의 전원선에 트랜지스터의 드레인 전극이 전기적으로 접속된다.
또한, 본 발명의 구동 회로의 다른 태양에서는, 상기 보호 회로는, 상기 전기 경로의 적어도 일부로서 형성된 저항기를 포함한다.
이 태양에 의하면, 보호 회로에 있어서, 저항기는 해당 보호 회로와 대응하는 2 개의 전원선 사이에 전기적으로 접속된다. 그리고, 이들 중 한쪽 전원선에 인가된 정전기를 다른 쪽 전원선으로 분산시켜 방출시킨다. 따라서, 이 태양에 있어서도, 조립시 등과 같은 비동작시 및 동작시의 양쪽 모두에 있어서, 보호 회로와 대응하는 전원선 상에 인가된 정전기를 보호 회로가 제공하는 전기 경로에 의해 효율적으로 흘려 보낼 수 있다.
이 보호 회로를 저항기를 포함하는 구성으로 하는 태양에서는, 상기 저항기의 저항값은, 상기 2 개의 전원선 사이에 흐르는 전류값이 상기 공급되는 전원으로서 소비되는 전류값의 10% 이하가 되도록 설정하여 구성해도 된다.
이와 같이 구성하면, 보호 회로를 저항기를 포함하는 구성으로 하여도, 해당 구동 회로의 동작시에 있어서 구동 수단에서의 구동시의 동작에 방해가 되지 않는다. 구체적으로는, 전원선에서의 전압 변화 (예를 들어, 고전위측의 전압 강하, 저전위측의 전압 상승) 에 의해 구동 수단에 대한 전류 이상으로 되지 않는다.
또한, 본 발명의 구동 회로의 다른 태양에서는, 상기 2 개의 전원선은, 상기 복수의 전원선 중 최고 전위의 전원을 공급하는 최고 전원선 및 최저 전위의 전원을 공급하는 최저 전원선 중 적어도 한쪽을 포함하고, 상기 전기 경로는, 상기 최고 전원선으로 통하는 경로 및 상기 최저 전원선으로 통하는 경로 중 적어도 한쪽을 포함한다.
이 태양에 의하면, 보호 회로는, 대응하는 전원선 상에서의 전위를, 전원 회로로부터 공급되는 전원 중 최고 전위의 전원과 동등한 전위 이하 또는 최저 전위의 전원과 동등한 전위 이상으로서 유지한다. 따라서 이 태양에 의하면, 해당 구동 회로의 동작시에 있어서, 복수의 전원선 상에서의 전위를 최고 전위의 전원과동등한 전위 이하이고 최저 전위의 전원과 동등한 전위 이상으로 유지하는 것이 가능해진다.
또한, 본 발명의 구동 회로의 다른 태양에서는, 상기 보호 회로는, 상기 전기 경로를 제공함으로써, 상기 구동 수단에 추가하거나 또는 대신하여 상기 전기 광학 패널을 보호한다.
이 태양에 의하면, 전기 광학 패널은, 복수의 전원선을 통하여 전원 회로로부터 공급되는 전원에 의해 구동된다. 따라서, 보호 회로가 제공하는 전기 경로를 통하여 복수의 전원선 상에 인가된 정전기에 기인하는 그 복수의 전원선 사이에 발생하는 전압을 분산시켜 제거함으로써, 구동 수단과 마찬가지로, 그 구동 수단에 추가하거나 또는 대신하여 전기 광학 패널을 보호하는 것도 가능하다. 따라서, 이 태양에 의하면, 전기 광학 패널의 정전기에 대한 내성도 더욱 향상시키는 것이 가능해진다.
또한, 본 발명의 구동 회로의 다른 태양에서는, 상기 보호 회로는, 상기 구동 수단의 입력 단자측 및 출력 단자측 중 적어도 한쪽에 있어서 상기 신호선에 인가된 정전기를 흘려 보내는 다른 전기 경로를 제공함으로써, 상기 구동 수단을 상기 신호선에 인가된 정전기로부터 보호한다.
이 태양에 의하면, 다양한 신호가 공급되는 신호선 상에 인가된 정전기가 다시 구동 수단에 인가되는 것을 방지할 수 있다. 따라서, 복수의 전원선에 추가하여 신호선 상에 인가된 정전기에 의한 구동 수단의 열화 또는 파괴를 방지하는 것이 가능해진다.
본 발명의 구동 회로의 다른 태양에서는, 상기 보호 회로는 또한, 상기 복수의 전원선 중 적어도 하나와 상기 구동 수단 또는 상기 신호선 사이에 형성되어 있고, 그 적어도 하나와 상기 구동 수단 또는 상기 신호선 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로를 제공함으로써, 상기 구동 수단을 상기 정전기로부터 보호한다.
이 태양에 의하면, 복수의 전원선 중 적어도 하나의 전원선을 선택하고, 그 전원선 상에 인가된 정전기에 기인하여 그 전원선과 구동 수단 또는 신호선 사이에 발생하는 뜻하지 않은 전압을 보호 회로가 제공하는 전기 경로를 통하여 제거하는 것이 가능해진다. 따라서, 복수의 전원선 중 적어도 하나의 전원선을 선택하여, 그 전원선 상에 인가된 정전기에 의한 열화 또는 파괴를 방지하는 것이 가능해진다.
본 발명의 전기 광학 장치는 상기 과제를 해결하기 위해, 상기 서술한 본 발명의 구동 회로 (단, 그 다양한 태양도 포함한다) 및 전기 광학 패널을 구비한다.
본 발명의 전기 광학 장치에 의하면, 정전기에 대한 내성을 향상시킬 수 있기 때문에, 전기 광학 장치의 제조에 있어서의 양품률을 향상시키고, 출하 후에 있어서의 장치 고장을 방지할 수 있다.
본 발명의 전자기기는 상기 과제를 해결하기 위해, 상기 서술한 본 발명의 전기 광학 장치 (단, 그 다양한 태양도 포함한다) 를 구비하여 이루어진다.
본 발명의 전자기기는, 상기 서술한 본 발명의 전기 광학 장치를 구비하여 이루어지기 때문에, 제조에 있어서의 양품률을 향상시키고, 출하 후에 있어서의 장치 고장을 방지할 수 있는, 투사형 표시 장치, 액정 텔레비전, 휴대전화, 전자수첩, 워드 프로세서, 뷰파인더(view finder)형 또는 모니터 직시형의 비디오 테이프 레코더, 워크 스테이션, 텔레비전 전화, POS 단말기, 터치 패널 등의 다양한 전자기기를 실현할 수 있다. 또한, 본 발명의 전자기기로서, 예를 들면 전자 페이퍼 등의 전기 영동 장치를 실현하는 것도 가능하다.
본 발명의 구동 회로의 보호 방법은 상기 과제를 해결하기 위해, (ⅰ) 전원 회로로부터 전원이 공급되는 복수의 전원선과 (ⅱ) 화상 표시 영역에 복수의 화소부가 형성된 전기 광학 패널을 구동하기 위해 다양한 신호가 공급되는 신호선과 (ⅲ) 상기 복수의 전원선을 통하여 공급된 전원을 사용하여 상기 신호선을 통하여 입력된 상기 다양한 신호에 기초하여 상기 전기 광학 패널을 구동하는 구동 수단을 구비한 구동 회로를 보호하는 구동 회로의 보호 방법으로서, 상기 복수의 전원선 중 적어도 2 개의 상이한 전위가 공급되는 전원선 사이에, 그 2 개의 전원선 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로를 제공함으로써, 상기 구동 수단을 상기 정전기로부터 보호한다.
본 발명의 구동 회로의 보호 방법에 의하면, 전술한 본 발명의 구동 회로와 동일하게, 복수의 전원선 상에 인가된 정전기에 의한 구동 수단의 열화 또는 파괴를 방지하는 것이 가능해져, 정전기에 대한 내성을 향상시킬 수 있다.
본 발명의 이러한 작용 및 기타 이득은 다음에 설명하는 실시형태에 의해 분명해진다.
발명을 실시하기 위한 최선의 형태
이하, 본 발명의 실시형태를 도면에 기초하여 설명한다. 이하의 실시형태는, 본 발명의 전기 광학 장치를 TFT 액티브 매트릭스 구동형식의 액정 장치에 적용한 것이다.
<1: 액정 장치의 구성>
먼저 본 발명에 관한 전기 광학 장치의 전체 구성에 대해서, 도 1 을 참조하여 설명한다. 도 1 은 본 실시형태에 관한 액정 장치의 전체 구성을 나타내는 블록도이다.
도 1 에 나타낸 바와 같이, 액정 장치 (1) 는, 주요부로서, 본 발명에 관한 「전기 광학 패널」의 일례인 액정 패널 (100), 화상 신호 처리 회로 (300), 타이밍 제너레이터 (400) 및 전원 회로 (500) 를 구비한다.
액정 패널 (100) 은, 그 화상 표시 영역 (110) 에 화소 스위칭용의 스위칭 소자로서 TFT (116), 화소 전극 등을 형성한 소자 기판과, 대향 전극 등을 형성한 대향 기판을, 서로 전극 형성면을 대향시키고 또한 일정 간극을 유지시켜 부착하며, 이 간극에 액정을 사이에 끼움으로써 구성되어 있다.
타이밍 제너레이터 (400) 는, 각 부에서 사용되는 다양한 타이밍 신호를 출력하도록 구성되어 있다. 타이밍 제너레이터 (400) 의 일부인 타이밍 신호 출력 수단에 의해 최소 단위의 클럭이면서 각 화소를 주사하기 위한 도트 클럭이 작성되고, 이 도트 클럭에 기초하여, Y 클럭 신호 (YCK), 반전 Y 클럭 신호 (YCKB), X 클럭 신호 (XCK), 반전 X 클럭 신호 (XCKB), Y 전송 개시 펄스 (DY) 및 X 전송 개시 펄스 (DX) 가 생성된다.
화상 신호 처리 회로 (300) 는, 외부로부터 입력 화상 데이터가 입력되면, 이 입력 화상 데이터에 기초하여 화상 신호를 생성하고, 이 화상 신호를 화상 신호 공급선 (L1) 을 통하여 액정 패널에 공급한다. 한편, 이 예에서는 설명을 간략화하기 위해 화상 신호는 흑백의 계조를 나타내는 것으로 하지만, 본 발명은 이것에 한정되는 것이 아니라, 화상 신호를 RGB 각 컬러에 대응하는 R 신호, G 신호 및 B 신호로 구성해도 된다. 이 경우에는, 화상 신호 공급선을 3 개 형성하면 된다.
전원 회로 (500) 는, 복수 전위의 전원을 생성하여 액정 패널 (100) 에 공급한다. 전원 회로 (500) 에 대한 상세한 설명은 후술한다.
본 실시형태에서는 특히, 액정 패널 (100) 은 구동 회로 내장형이고, 그 소자 기판 상에 본 발명에 관한 「구동 회로」의 일례로서, 주사선 구동 회로 (130) 및 데이터선 구동 회로 (150) 를 포함하는 구동 회로 (120) 가 구축되어 있다. 이러한 구동 회로 (120) 는, 바람직하게는 화상 표시 영역 (110) 에 삽입 장착되는 각 화소에 관한 TFT (116) 등과 함께, 소자 기판의 주변 영역에 삽입 장착된다. 단, 이러한 구동 회로는, 적어도 부분적으로 외부 부착 IC 로서 구성되어, 주변 영역에 장착되어도 좋다.
액정 패널 (100) 은 또한, 그 소자 기판의 중앙을 차지하는 화상 표시 영역 (110) 에 종횡으로 배선된 데이터선 (114) 및 주사선 (112) 을 구비하고, 이들의 교점에 대응하는 각 화소에 매트릭스형상으로 배열된 화소 전극 (118) 및 화소 전극 (118) 을 스위칭 제어하기 위한 TFT (116) 를 구비한다. 또, 본 실시형태에서는 특히 주사선 (112) 의 총 개수를 m 개 (단, m 은 2 이상의 자연수) 로 하고, 데이터선 (114) 의 총 개수를 n 개 (단, n 은 2 이상의 자연수) 로 하여 설명한다.
데이터선 구동 회로 (150) 는, 화상 신호 공급선 (L1) 으로부터 공급되는 화상 신호를 각 데이터선 (114) 에 순차 공급한다. TFT (116) 의 소스 전극에는 데이터선 구동 회로 (150) 로부터 화상 신호가 공급되는 데이터선 (114) 이 전기적으로 접속되어 있는 한편, TFT (116) 의 게이트 전극에는 후술하는 주사 신호가 공급되는 주사선 (112) 이 전기적으로 접속되는 동시에, TFT (116) 의 드레인 전극에는 화소 전극 (118) 이 접속되어 있다. 그리고, 각 화소부는, 화소 전극 (118) 과, 대향 기판에 형성된 공통 전극과, 이들 양 전극사이에 끼워져 있는 액정에 의해 구성된 결과, 주사선 (112) 과 데이터선 (114) 의 각 교점에 대응하여 매트릭스형상으로 배열되게 된다.
유지된 화상 신호가 리크되는 것을 방지하기 위해, 축적 용량 (119) 이 화소 전극 (118) 과 대향 전극 사이에 형성되는 액정 용량과 병렬로 부가되어 있다. 예를 들면, 화소 전극 (118) 의 전압은 소스 전압이 인가된 시간보다도 3 자리수나 긴 시간만큼 축적 용량 (119) 에 의해 유지되기 때문에, 유지 특성이 개선되고, 그 결과 고(高)콘트라스트비가 실현되게 된다.
<2: 주사선 구동 회로의 구성>
다음으로 도 2 를 참조하여, 구동 회로 (120) 에서의 주사선 구동 회로 (130) 의 상세한 구성에 대해서 설명한다. 도 2 는, 주사선 구동 회로 (130) 의 구성을 나타내는 블록도이다. 주사선 구동 회로 (130) 의 주요부는, Y 측시프트 레지스터 (131) 및 Y 측 레벨 시프터 (132) 를 포함하는 구성으로 되어 있다. 또한, 주사선 구동 회로 (130) 에 있어서, Y 측 시프트 레지스터 (131) 및 Y 측 레벨 시프터 (132) 에 의해 본 발명에 관한 「구동 수단」이 구성된다.
Y 측 시프트 레지스터 (131) 에는, 타이밍 제너레이터 (400) 로부터 Y 클럭 신호 (YCK), 반전 Y 클럭 신호 (YCKB) 및 Y 전송 개시 펄스 (DY) 가 입력된다. Y 측 시프트 레지스터 (131) 는, Y 전송 개시 펄스 (DY) 가 입력되면 Y 클럭 신호 (YCK) 및 반전 Y 클럭 신호 (YCKB) 에 동기하여 Y 측 전송 펄스 (YP1, YP2, YP3, …, YPm-1, YPm) 를 순차 생성한다. 또한, 도 2 에는 도시하지 않았지만, Y 측 시프트 레지스터 (131) 는, m 개의 주사선 (112) 에 대응하여 m 단으로 구성되어 있고, 제 1 단째부터 제 m 단째로 향하는 방향에서 각 단으로부터 Y 측 전송 펄스 (YP1, YP2, YP3, …, YPm-1, YPm) 가 순차 출력된다. 그리고, Y 측 시프트 레지스터 (131) 의 최종단으로부터, Y 측 전송 펄스 (YPm) 가 해당 Y 측 시프트 레지스터 (131) 의 Y 측 엔드 펄스 (YEP) 로서도 출력된다.
또한, 도 2 에 나타내는 바와 같이 Y 측 레벨 시프터 (132) 는, m 개의 주사선 (112) 에 대응하여 m 단으로 구성되어 있고, 각 단은 증폭 회로 (132a(i)) (단, i = 1, 2, …, m) 를 포함하는 구성으로 되어 있다. Y 측 시프트 레지스터 (131) 로부터 순차 출력되는 Y 측 전송 펄스 (YP1, YP2, YP3, …, YPm-1, YPm) 는, Y 측 레벨 시프터 (132) 에 있어서 증폭 회로 (132a(1), 132a(2), 132a(3), …, 132a(m-1), 132a(m)) 에 입력된다. 그리고, Y 측 레벨 시프터 (132) 로부터, 각각 전압 레벨이 레벨 시프트된 Y 측 전송 펄스 (YP1, YP2, YP3, …, YPm-1,YPm) 가 Y 측 구동 신호 (Y1, Y2, Y3, …, Ym-1, Ym) 로서 순차 출력된다.
여기서, 주사선 구동 회로 (130) 에는, 도 1 에 나타내는 전원 회로 (500) 로부터, 제 1 Y 측 전원 (VDDY), 제 2 Y 측 전원 (VSSY), 제 3 Y 측 전원 (VHHY) 및 제 4 Y 측 전원 (VLLY) 이 공급된다. 즉, 도 2 에 나타내는 바와 같이, 주사선 구동 회로 (130) 에는, 제 1 Y 측 전원 (VDDY) 이 공급되는 제 1 Y 측 전원선 (501a), 제 2 Y 측 전원 (VSSY) 이 공급되는 제 2 Y 측 전원선 (502a), 제 3 Y 측 전원 (VHHY) 이 공급되는 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원 (VLLY) 이 공급되는 제 4 Y 측 전원선 (504a) 을 포함하는 Y 측 전원선군 (510a) 이 형성되어 있다.
Y 측 시프트 레지스터 (131) 는, 도 2 에 나타내는 바와 같이, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 에 전기적으로 접속되어 있다. 즉, Y 측 시프트 레지스터 (131) 는, 제 1 Y 측 전원 (VDDY) 및 제 2 Y 측 전원 (VSSY) 에 의해 구동되고, Y 측 전송 펄스 (YP1, YP2, YP3, …, YPm-1, YPm) 는, 각각 제 1 Y 측 전원 (VDDY) 의 전위 및 제 2 Y 측 전원 (VSSY) 의 전위 사이의 전압이 된다.
또한, Y 측 레벨 시프터 (132) 는, 도 2 에 나타내는 바와 같이, 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원선 (504a) 에 전기적으로 접속되어 있다. 그리고, Y 측 레벨 시프터 (132) 에 있어서, 각 증폭 회로 (132a(i)) 는, 제 3 Y 측 전원 (VHHY) 및 제 4 Y 측 전원 (VLLY) 에 의해 구동된다. 즉, Y 측 레벨 시프터 (132) 에 의해, Y 측 전송 펄스 (YP1, YP2, YP3, …, YPm-1, YPm) 는 각각 제 1Y 측 전원 (VDDY) 의 전위 및 제 2 Y 측 전원 (VSSY) 의 전위 사이의 전압에서, 제 3 Y 측 전원 (VHHY) 의 전위 및 제 4 Y 측 전원 (VLLY) 의 전위 사이의 전압으로 레벨 시프트된다.
액정 장치 (1) 에 있어서, 예를 들어 액정 패널 (100) 의 조립시 또는 운반시 등과 같은 비동작시 또는 전원 공급이 이루어지고 있는 동작시에, 특히 구동 회로 (120) 또는 이것에 접속된 다양한 배선에 정전기가 발생한 경우, 그 구동 회로 중 주사선 구동 회로 (130) 를 구성하는 Y 측 시프트 레지스터 (131) 및 Y 측 레벨 시프터 (132) 에 발생한 정전기가 인가되면, Y 측 시프트 레지스터 (131) 및 Y 측 레벨 시프터 (132) 의 일부 또는 전부가 파괴 또는 열화될 우려가 있다.
주사선 구동 회로 (130) 에는, 특히 해당 주사선 구동 회로 (130) 에 외부로부터 신호가 입력되는 입력 단자측 및 해당 주사선 구동 회로 (130) 로부터 외부로 신호가 출력되는 출력 단자측 중 적어도 한쪽에 대하여 보호 회로가 형성되는 한편, Y 측 전원선군 (510a) 에 대해서도 보호 회로가 형성된다. 도 2 에는, 입력 단자측에 대하여 형성되는 보호 회로를 Y 측 입력 보호 회로 (133) 로서 나타내고, 출력 단자측에 대하여 형성되는 보호 회로를 Y 측 출력 보호 회로 (134) 로서 나타내고, Y 측 전원선군 (510a) 에 대하여 형성되는 보호 회로를 Y 측 전원간 보호 회로 (135) 로서 나타내고 있다.
도 2 에 있어서, Y 측 입력 보호 회로 (133) 는, 예를 들어 Y 클럭 신호 (YCK), 반전 Y 클럭 신호 (YCKB) 및 Y 전송 개시 펄스 (DY) 가 입력되는 신호선에 대하여 형성되는 동시에, Y 측 엔드 펄스 (YEP) 가 출력되는 신호선에 대하여 Y 측출력 보호 회로 (134a) 가 형성되고, Y 측 구동 신호 (Y1, Y2, Y3, …, Ym-1, Ym) 가 출력되는 신호선에 대하여 Y 측 출력 보호 회로 (134b) 가 형성되어 있다.
또, 본 실시형태에서는, Y 측 전원선군 (510a) 및 후술하는 X 측 전원선군 (510b) 에 대하여 하나의 전원간 보호 회로가 형성되어도 된다. 이 경우의 전원간 보호 회로의 구성에 대해서 상세한 것은 후술한다.
<3: 데이터선 구동 회로의 구성>
다음에, 도 3 을 참조하여, 구동 회로 (120) 에서의 데이터선 구동 회로 (150) 의 상세한 구성에 대해서 설명한다. 도 3 은, 데이터선 구동 회로 (150) 의 구성을 나타내는 블록도이다. 데이터선 구동 회로 (150) 의 주요부는, X 측 시프트 레지스터 (151) 및 X 측 레벨 시프터 (152) 를 포함하는 구성으로 되어 있다. 또한, 데이터선 구동 회로 (150) 에 있어서, X 측 시프트 레지스터 (151) 및 X 측 레벨 시프터 (152) 에 의해 본 발명에 관한 「구동 수단」이 구성된다.
X 측 시프트 레지스터 (151) 는, 도 2 에 나타내는 Y 측 시프트 레지스터 (131) 와 동일한 구성을 가지고, 동일한 동작을 한다. X 측 시프트 레지스터 (151) 는, 도 3 에는 도시하지 않았지만, n 개의 데이터선 (114) 에 대응하여 n 단으로 구성되어 있다. 그리고, 타이밍 제너레이터 (400) 로부터 X 클럭 신호 (XCK), 반전 X 클럭 신호 (XCKB) 및 X 전송 개시 펄스 (DX) 가 입력되면, X 클럭 신호 (XCK) 및 반전 X 클럭 신호 (XCKB) 에 동기하여, 제 1 단째로부터 제 n 단째로 향하는 생성 방향에서 X 측 전송 펄스 (XP1, XP2, XP3, …, XPn-1, XPn) 를 순차 생성한다. 또한, X 측 시프트 레지스터 (151) 의 최종단으로부터, X 측 전송 펄스 (XPn) 가 X 측 엔드 펄스 (XEP) 로서도 출력된다.
또한, X 측 레벨 시프터 (152) 는 도 2 에 나타내는 Y 측 레벨 시프터 (132) 와 동일한 구성을 갖는다. X 측 레벨 시프터 (152) 는, n 개의 데이터선 (114) 에 대응하여 n 단으로 구성되어 있고, 각 단은 도 2 에 나타내는 증폭 회로 (132a(i)) 와 동일한 증폭 회로 (152a(j)) (단, j = 1, 2, …, n) 를 포함하는 구성으로 되어 있다. 그리고, X 측 레벨 시프터 (152) 로부터, 각각 전압 레벨이 레벨 시프트된 X 측 전송 펄스 (XP1, XP2, XP3, …, XPn-1, XPn) 가 X 측 구동 신호 (X1, X2, X3, …, Xn-1, Xn) 로서 순차 출력된다. 또한, 데이터선 구동 회로 (150) 로부터 화상 신호는, X 측 레벨 시프터 (152) 로부터 X 측 구동 신호 (X1, X2, X3, …, Xn-1, Xn) 가 각각 출력되는 타이밍으로, 순차 데이터선 (114) 에 공급된다.
여기서, 데이터선 구동 회로 (150) 에는, 도 2 에 나타내는 주사선 구동 회로 (130) 와 동일하게, 전원 회로 (500) 로부터 4 종의 전원이 공급되고, 그 4 종의 전원과 대응하는 4 종의 전원선을 포함하는 X 측 전원선군 (510b) 이 형성되어 있다.
X 측 시프트 레지스터 (151) 는, 전원 회로 (500) 로부터 제 1 X 측 전원선 (501b) 및 제 2 X 측 전원선 (502b) 을 통하여 공급되는 제 1 X 측 전원 (VDDX) 및 제 2 X 측 전원 (VSSX) 에 의해 구동된다. 따라서, X 측 전송 펄스 (XP1, XP2, XP3, …, XPn-1, XPn) 는, 각각 제 1 X 측 전원 (VDDX) 의 전위 및 제 2 X 측 전원 (VSSX) 의 전위 사이의 전압이 된다.
또한, X 측 레벨 시프터 (152) 는, 전원 회로 (500) 로부터 제 3 X 측 전원선 (503b) 및 제 4 X 측 전원선 (504b) 을 통하여 공급되는 제 3 X측 전원 (VHHX) 및 제 4 X 측 전원 (VLLX) 에 의해 구동된다. 즉, X 측 레벨 시프터 (152) 에 의해, X 측 전송 펄스 (XP1, XP2, XP3, …, XPn-1, XPn) 는 각각, 제 1 X 측 전원 (VDDX) 의 전위 및 제 2 X 측 전원 (VSSX) 의 전위 사이의 전압에서, 제 3 X 측 전원 (VHHX) 의 전위 및 제 4 X 측 전원 (VLLX) 의 전위 사이의 전압으로 레벨 시프트된다.
또한, 데이터선 구동 회로 (150) 에도, 주사선 구동 회로 (130) 와 동일하게, X 측 입력 보호 회로 (153), X 측 출력 보호 회로 (154) 및 X 측 전원간 보호 회로 (155) 가 형성된다. 도 3 에 있어서, X 측 입력 보호 회로 (153) 는, 예를 들어 X 클럭 신호 (XCK), 반전 X 클럭 신호 (XCKB) 및 X 전송 개시 펄스 (DX) 가 입력되는 신호선에 대하여 형성되는 동시에, X 측 엔드 펄스 (XEP) 가 출력되는 신호선에 대하여 X 측 출력 보호 회로 (154a) 가 형성되고, X 측 구동 신호 (X1, X2, X3, …, Xn-1, Xn) 가 출력되는 신호선에 대하여 X 측 출력 보호 회로 (154b) 가 형성되어 있다.
<4: 보호 회로의 구성 및 동작>
다음으로, 도 2 에 나타내는 Y 측 입력 보호 회로 (133) 와, Y 측 출력 보호 회로 (134a 및 134b) 와, Y 측 전원간 보호 회로 (135) 및 도 3 에 나타내는 X 측 입력 보호 회로 (153) 와, X 측 출력 보호 회로 (154a 및 154b) 와, X 측 전원간 보호 회로 (155) 에 대하여 각각의 구성 및 동작을 설명한다.
또한, 본 실시형태에서는, 전원 회로 (500) 로부터 주사선 구동 회로 (130) 에 공급되는 4 종의 전원의 전위는, 제 4 Y 측 전원 (VLLY), 제 2 Y 측 전원 (VSSY), 제 1 Y 측 전원 (VDDY) 및 제 3 Y 측 전원 (VHHY) 의 순으로 높아지는 것으로 한다. 또한, 전원 회로 (500) 로부터 데이터선 구동 회로 (150) 에 공급되는 4 종의 전원의 전위는, 제 4 X 측 전원 (VLLX), 제 2 X 측 전원 (VSSX), 제 1 X 측 전원 (VDDX) 및 제 3 X 측 전원 (VHHX) 의 순으로 높아지는 것으로 한다. 그리고, 전원 회로 (500) 로부터 주사선 구동 회로 (130) 및 데이터선 구동 회로 (150) 에 공급되는 8 종의 전원의 전위는, 제 2 Y 측 전원 (VSSY) 과 제 2 X 측 전원 (VSSX) 이 동등한 전위이고, 제 1 Y 측 전원 (VDDY) 과 제 1 X 측 전원 (VDDX) 이 동등한 전위인 동시에, 제 4 Y 측 전원 (VLLY), 제 4 X 측 전원 (VLLX), 제 2 Y 측 전원 (VSSY) (제 2 X 측 전원 (VSSX)), 제 1 Y 측 전원 (VDDY) (제 1 X 측 전원 (VDDX)), 제 3 X 측 전원 (VHHX) 및 제 3 Y 측 전원 (VHHY) 의 순으로 높아지는 것으로 한다.
여기서, 먼저 도 4 를 참조하여 구동 회로 (120) 의 외관적인 구성에 대해서 설명한다. 도 4 에는, 도 2 및 도 3 을 참조하여 설명한 각 보호 회로가 형성된 구동 회로 (120) 의 개략적인 레이아웃도를 나타내고 있다.
도 4 에는, 도 2 또는 도 3 을 참조하여 설명한, 본 발명의 구동 수단을 구성하는 각 회로에 부호 (602) 를 부기하여 나타내고 있으며, 또한, 도 2 또는 도 3 을 참조하여 설명한, 입력 보호 회로 및 출력 보호 회로를 하나의 입출력 보호 회로 (606a 및 606b) 로서 나타내고 있다. 도 4 에 나타내는 바와 같이, 입출력보호 회로 (606a 및 606b) 에는, 신호의 입력측 및 출력측에 후술하는 다이오드 또는 다이오드와 접속된 반도체 소자에 의해 구성되는 보호 저항 회로 (607a 및 607b) 가 형성된다.
또한, 도 4 에 나타내는 바와 같이, 전원간 보호 회로 (604) 와 입출력 보호 회로 (606a 및 606b) 는, 구동 회로 (120) 에 있어서 구동 수단 (602) 의 주변 영역에 형성되어 있다. 즉, 본 실시형태에 의하면, 전원간 보호 회로 (604) 와 입출력 보호 회로 (606a 및 606b) 를 구동 회로 (120) 의 주변 영역에 형성하는 것이 가능하기 때문에, 이들 각 보호 회로를 형성하기 위한 영역에 대하여 공간 절약을 꾀할 수 있다.
<4-1: 입력 보호 회로 및 출력 보호 회로>
먼저, 도 2 에 나타내는 Y 측 입력 보호 회로 (133) 와, Y 측 출력 보호 회로 (134a 및 134b) 에 대하여 각각의 구성 및 동작을, 도 2 와 함께 도 5 를 참조하여 설명한다.
도 2 에 있어서, Y 측 입력 보호 회로 (133) 는, Y 클럭 신호 (YCK), 반전 Y 클럭 신호 (YCKB) 및 Y 전송 개시 펄스 (DY) 가 입력되는 입력 단자에 전기적으로 접속되는 신호선에 대하여 형성되어 있고, 그 신호선에 인가된 정전기를 흘려 보내는 전기 경로를 제공함으로써 Y 측 시프트 레지스터 (131) 를 보호한다.
Y 측 출력 보호 회로 (134a) 는 Y 측 엔드 펄스 (YEP) 가 출력되는 출력 단자에 전기적으로 접속되는 신호선에 대하여 형성되어 있고, 그 신호선에 인가된 정전기를 흘려 보내는 전기 경로를 제공함으로써, Y 측 시프트 레지스터 (131) 를 보호한다. 또한, Y 측 출력 보호 회로 (134b) 는, Y 측 출력 보호 회로 (134a) 와 동일하게 Y 측 구동 신호 (Y1, Y2, Y13, …, Ym-1, Ym) 가 출력되는 신호선에 대하여 형성되어 있고, 그 신호선에 인가된 정전기를 흘려 보내는 전기 경로를 제공한다. Y 측 출력 보호 회로 (134b) 에 의해, 도 1 에 나타내는 화상 표시 영역 (110) 에서의 각 화소부를 보호한다.
본 실시형태에서는, Y 측 입력 보호 회로 (133) 와 Y 측 출력 보호 회로 (134a 및 134b) 에 있어서, 상기 서술한 전기 경로는 서로 동일한 구성으로 한다. 도 5(a) 에, Y 측 입력 보호 회로 (133) 와, Y 측 출력 보호 회로 (134a 및 134b) 에서의 전기 경로의 구성의 일례를 나타내고, 도 5(b) 에 그 전기 경로의 구성의 다른 예를 나타낸다.
도 5(a) 에는, 신호의 입력 단자 또는 신호의 출력 단자를 단자 (512) 로서 나타내고 있다.
또한, 단자 (512) 에 전기적으로 접속된 신호선 (513) 과 대응하는 Y 측 시프트 레지스터 (131) 의 내부 회로 또는 Y 측 레벨 시프터 (132) 에서의 증폭 회로 (132a(i)) 를 나타내는 구성 요소에 (515) 를 부기하여 나타내고 있다. 즉, 도 5(a) 에 나타내는 회로 (515) 는, Y 측 시프트 레지스터 (131) 의 내부 회로의 구성 및 Y 측 레벨 시프터 (132) 에서의 증폭 회로 (132a(i)) 의 구성을 나타내는 것이 아니라, 그 전기적인 접속 관계를 나타내는 것이다.
도 5(a) 에 있어서, 전기 경로 (514) 는 2 개의 다이오드 (514a 및 514b) 를 사용하여 구성되어 있다.
여기서, 도 2 에 있어서, Y 측 입력 보호 회로 (133) 및 Y 측 엔드 펄스 (YEP) 가 출력되는 신호선에 대응하는 Y 측 출력 보호 회로 (134a) 는, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 사이에 형성되어 있고, Y 측 구동 신호 (Y1, Y2, Y3, …, Ym-1, Ym) 가 출력되는 신호선에 대응하는 Y 측 출력 보호 회로 (134b) 는, 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원선 (504a) 사이에 형성되어 있다.
본 실시형태에서는, Y 측 입력 보호 회로 (133) 에 의해 제공되는 전기 경로 및 Y 측 출력 보호 회로 (134a) 에 의해 제공되는 전기 경로는, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 사이에 형성되어 있다. 또한, Y 측 출력 보호 회로 (134b) 에 의해 제공되는 전기 경로는, 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원선 (504a) 사이에 형성되어 있다.
도 5(a) 에는, 전기 경로 (514) 가 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 사이에 형성되는 구성을 나타내고 있다.
보다 구체적으로는, 전기 경로 (514) 에 있어서 2 개의 다이오드 (514a 및 514b) 중 한쪽 다이오드 (514a) 는, 애노드측이 신호선 (513) 에 전기적으로 접속되어 있고, 캐소드측이 제 1 Y 측 전원선 (501a) 에 전기적으로 접속된다. 또한, 전기 경로 (514) 에 있어서 다른 쪽 다이오드 (514b) 는, 애노드측이 제 2 Y 측 전원선 (502a) 에 전기적으로 접속되어 있고, 캐소드측이 신호선에 전기적으로 접속된다.
그리고, 단자 (512) 로부터 신호선 (513) 에 제 1 Y 측 전원 (VDDY) 의 전위보다 고전위의 정전기가 인가된 경우, 전기 경로 (514) 에 있어서, 화살표 (A1) 로 나타내는 바와 같이, 2 개의 다이오드 (514a 및 514b) 중 한쪽 다이오드 (514a) 에 의해서, 정전기는 신호선 (513) 으로부터 제 1 Y 측 전원선 (501a) 으로 방출된다. 또한, 단자 (512) 로부터 신호선 (513) 에 제 2 Y 측 전원 (VSSY) 의 전위보다 저전위의 정전기가 인가된 경우, 전기 경로 (514) 에 있어서, 화살표 (A2) 로 나타내는 바와 같이, 다른 쪽 다이오드 (514b) 에 의해서, 정전기는 신호선 (513) 으로부터 제 2 Y 측 전원선 (502a) 으로 방출된다. 따라서, 단자 (512) 로부터 신호선 (513) 에 정전기가 인가되어도, 그 정전기를 전기 경로 (514) 에 의해 신호선 (513) 으로부터 흘려 보내는 것이 가능해져, 그 정전기가 회로 (515) 에 인가되는 것을 방지할 수 있다.
또, 도 5(b) 에는, 전기 경로 (516) 가, 제 1 Y 측 전원선 (501a), 제 2 Y 측 전원선 (502a) 및 신호선 (513) 에 각각 다이오드와 접속된 2 개의 트랜지스터 (516a 및 516b) 를 사용하여 구성되는 예를 나타내고 있다. 보다 구체적으로는, 전기 경로 (516) 에 있어서, 2 개의 트랜지스터 (516a 및 516b) 중 한쪽 트랜지스터 (516a) 는, 소스 전극이 신호선 (513) 에 전기적으로 접속되고, 게이트 전극 및 드레인 전극이 제 1 Y 측 전원선 (501a) 에 전기적으로 접속되어 있다. 또한, 전기 경로 (516) 에 있어서, 다른 쪽 트랜지스터 (516b) 는, 드레인 전극이 신호선 (513) 에 전기적으로 접속되고, 게이트 전극 및 소스 전극이 제 2 Y 측 전원선 (502a) 에 전기적으로 접속되어 있다.
따라서, 도 5(b) 에 나타내는 전기 경로 (516) 에 대해서도, 도 5(a) 에 나타내는 전기 경로 (514) 와 동일한 작용 및 효과를 얻을 수 있다.
따라서, 본 실시형태에서는, 도 5(a) 에 나타내는 전기 경로 (514) 및 도 5(b) 에 나타내는 전기 경로 (516) 중 어느 한쪽을 제공하는 Y 측 입력 보호 회로 (133) 에 의해서, Y 측의 입력 신호선에 인가된 정전기가 다시 Y 측 시프트 레지스터 (131) 에 인가되는 것을 방지할 수 있다. 또한, 이와 같이 Y 측 시프트 레지스터 (131) 에 정전기가 인가되는 것을 방지함으로써, 간접적으로 Y 측 레벨 시프터 (132) 에 정전기가 인가되는 것도 방지할 수 있게 된다. 따라서, 주사선 구동 회로 (130) 에 있어서, Y 측의 입력 신호선에 인가된 정전기에 의한 Y 측 시프트 레지스터 (131) 및 Y 측 레벨 시프터의 열화 또는 파괴를 방지하는 것이 가능해진다. 또한, Y 측 엔드 펄스 (YEP) 가 출력되는 신호선에 대하여 형성된 Y 측 출력 보호 회로 (134a) 에 의해서도, Y 측 입력 보호 회로 (133) 와 동일하게, Y 측 엔드 펄스 (YEP) 가 출력되는 신호선에 인가된 정전기에 의한 Y 측 시프트 레지스터 (131) 및 Y 측 레벨 시프터의 열화 또는 파괴를 방지하는 것이 가능해진다.
또한, Y 측 입력 보호 회로 (133) 및 Y 측 출력 보호 회로 (134a) 와 동일하게, Y 측 구동 신호 (Y1, Y2, Y3, …, Ym-1, Ym) 가 출력되는 신호선에 대하여 형성된 Y 측 출력 보호 회로 (134b) 에 의해서, Y 측 구동 신호 (Y1, Y2, Y3, …, Ym-1, Ym) 가 출력되는 신호선에 인가된 정전기에 의한 화상 표시 영역 (110) 에서의 각 화소부의 열화 또는 파괴를 방지하는 것이 가능해진다.
또한, 본 실시형태에서는, 도 3 에 나타내는 X 측 입력 보호 회로 (153) 와, X 측 출력 보호 회로 (154a 및 154b) 도 각각, Y 측 입력 보호 회로 (133) 또는 Y측 출력 보호 회로 (134a 및 134b) 와 동일한 구성으로 할 수 있다. 따라서, Y 측과 동일하게, X 측에 대해서도, 입력 신호선 또는 출력 신호선에 인가된 정전기에 의한 X 측 시프트 레지스터 (151) 및 X 측 레벨 시프터 (152), 또는 화상 표시 영역 (110) 에서의 각 화소부의 열화 또는 파괴를 방지하는 것이 가능해진다.
<4-2: 전원간 보호 회로>
다음에, 도 2 에 나타내는 Y 측 전원간 보호 회로 (135) 에 대해서, 도 6, 도 7 및 도 8 을 참조하여 구성 및 동작을 설명한다.
먼저, 도 6 을 참조하여, 도 2 에 나타내는 Y 측 전원선군 (510a) 중 2 종의 전원선, 구체적으로는 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 에 전기적으로 접속된 Y 측 시프트 레지스터 (131), 또는 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원선 (504a) 에 전기적으로 접속된 Y 측 레벨 시프터 (132) 를 보호하는 Y 측 전원간 보호 회로 (135) 에 대해서 설명한다.
도 6(a) 는, 도 5(a) 에 나타내는 구성에 있어서, 다이오드 (520a) 를 포함하는 Y 측 전원간 보호 회로 (135) 를 형성한 구성을 나타내고 있다. 또, 도 6(b) 는, 도 5(b) 에 나타내는 구성에 있어서, 다이오드 (520a) 대신에 트랜지스터 (520b) 를 포함하는 Y 측 전원간 보호 회로 (135) 를 형성한 구성을 나타내고 있다. 따라서, 도 6(a) 및 도 6(b) 에 있어서, 도 5(a) 및 도 5(b) 와 동일한 구성에 대해서는 동일한 부호를 부기하여 나타내고, 그 설명을 생략한다.
도 6(a) 에 나타내는 Y 측 전원간 보호 회로 (135) 는, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 사이에 형성되어 있고, 제 1 Y 측 전원선(501a) 및 제 2 Y 측 전원선 (502a) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로 (520A) 를 제공한다. 이 전기 경로 (520A) 는, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 에 전기적으로 접속된 다이오드 (520a) 를 포함하는 구성으로 되어 있다.
도 6(a) 에 있어서, 다이오드 (520a) 의 캐소드측은 제 1 Y 측 전원선 (501a) 에 전기적으로 접속되고, 다이오드 (520a) 의 애노드측은 제 2 Y 측 전원선 (502a) 에 전기적으로 접속된다.
그리고, 제 2 Y 측 전원선 (502a) 에 제 1 Y 측 전원 (VDDY) 보다 고전위의 정전기가 인가된 경우, 다이오드 (520a) 에 의해서, 정전기는 제 2 Y 측 전원선 (502a) 으로부터 제 1 Y 측 전원선 (501a) 으로 방출된다. 또한, 제 1 Y 측 전원선 (501a) 에 제 2 Y 측 전원 (VSSY) 보다 저전위의 정전기가 인가된 경우, 다이오드 (520a) 에 의해서, 정전기는 제 1 Y 측 전원선 (501a) 으로부터 제 2 Y 측 전원선 (502a) 으로 방출된다. 따라서, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 에 정전기가 인가되어도, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 끼리의 사이에 발생하는 뜻하지 않은 전압을 전기 경로 (520A) 를 통하여 분산시켜 제거하는 것이 가능해진다.
따라서, Y 측 전원간 보호 회로 (135) 에 의해서, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 상에 인가된 정전기에 의한 Y 측 시프트 레지스터 (131) 의 열화 또는 파괴를 방지하는 것이 가능해져, 정전기에 대한 내성을 향상시킬 수 있다.
또한, Y 측 전원간 보호 회로 (135) 가 Y 측 레벨 시프터 (132) 를 보호하는 구성에 대해서는, 도 6(a) 에 나타내는 Y 측 전원간 보호 회로 (135) 와 동일하다. 따라서, Y 측 레벨 시프터 (132) 에 대해서도, 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원선 (504a) 상에 인가된 정전기에 의한 열화 또는 파괴를 방지하는 것이 가능해져, 정전기에 대한 내성을 향상시킬 수 있다.
그리고, Y 측 전원간 보호 회로 (135) 는, 액정 패널 (100) 의 구동시에도, Y 측 전원선군 (510a) 에서의 4 종의 전위의 고저 관계가 소정의 관계로 유지되도록, 전기 경로 (520A) 에 의해서 통전되는 것이 가능하다. 즉, 액정 패널 (100) 의 구동시에도, 주사선 구동 회로 (130) 는, Y 측 전원간 보호 회로 (135) 에 의한 통전의 영향을 거의 받지 않고 동작할 수 있다.
또한, 도 6(b) 에는, Y 측 시프트 레지스터 (131) 를 보호하는 Y 측 전원간 보호 회로 (135) 가 제공하는 전기 경로 (520B) 가, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 에 다이오드와 접속된 트랜지스터 (520b) 를 포함하는 구성을 나타내고 있다. 또, Y 측 전원간 보호 회로 (135) 가 Y 측 레벨 시프터 (132) 를 보호하는 구성에 대해서, 도 6(b) 에 나타내는 Y 측 전원간 보호 회로 (135) 와 동일한 구성으로 해도 된다.
도 6(b) 에 있어서, 트랜지스터 (520b) 의 드레인 전극은 제 1 Y 측 전원선 (501a) 에 전기적으로 접속되고, 트랜지스터 (520b) 의 소스 전극 및 게이트 전극은 제 2 Y 측 전원선 (502a) 에 전기적으로 접속된다. 그리고, 도 6(b) 에 나타내는 트랜지스터 (520b) 에 의해서도, 도 6(a) 에 나타내는 다이오드 (520a) 와동일한 동작을 하는 것이 가능하다. 따라서, 다이오드 (520a) 대신에 트랜지스터 (520b) 를 사용하여 전기 경로 (520B) 를 구성하더라도, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 상에 인가된 정전기에 의한 Y 측 시프트 레지스터 (131) 의 열화 또는 파괴를 방지하는 것이 가능해진다.
또한, 본 실시형태에서는, 도 3 에 나타내는 X 측 전원간 보호 회로 (155) 를, 도 6(a) 및 도 6(b) 를 참조하여 설명한 Y 측 전원간 보호 회로 (135) 와 동일한 구성으로 할 수 있다. 따라서, Y 측과 동일하게, X 측에 대해서도 X 측 전원간 보호 회로 (155) 에 의해서 X 측 시프트 레지스터 (151) 및 X 측 레벨 시프터 (152) 의 정전기에 대한 내성을 향상시킬 수 있는 것 외에, 액정 패널 (100) 의 구동시에도, 데이터선 구동 회로 (150) 는 X 측 전원간 보호 회로 (155) 에 의한 통전의 영향을 거의 받지 않고 동작할 수 있다.
또한, 액정 패널 (100) 은, Y 측 전원선군 (510a) 및 X 측 전원선군 (510b) 을 통하여 전원 회로 (500) 로부터 공급되는 전원에 의해 구동된다. 따라서, Y 측 전원간 보호 회로 (135) 및 X 측 전원간 보호 회로 (155) 를 사용하여, Y 측 전원선군 (510a) 및 X 측 전원선군 (510b) 상에 인가된 정전기에 의한 액정 패널 (100) 의 일부 또는 전부의 열화 또는 파괴를 방지하는 것이 가능해진다. 그 결과, 액정 패널 (100) 의 정전기에 대한 내성도 향상시킬 수 있게 된다.
다음으로, 도 7 을 참조하여, 도 2 에 나타내는 Y 측 전원선군 (510a) 중 4 종의 전원선에 대하여 형성된 Y 측 전원간 보호 회로 (135) 에 의해서, 제 1 Y 측 전원선 (501a) 및 제 2 Y 측 전원선 (502a) 에 전기적으로 접속된 Y 측 시프트 레지스터 (131) 를 보호하는 구성 및 그 동작에 대해서 설명한다.
도 7 에는, Y 측 전원간 보호 회로 (135) 가 4 종의 다이오드를 갖는 단위 회로를 포함하는 구성을 나타내고 있다. 또, 도 7 에는, 도 5(a) 와 동일한 구성을 동일한 부호를 부기하여 나타내고 있고, 이 구성에 대해서는 설명을 생략한다.
Y 측 전원간 보호 회로 (135) 는, 제 2 Y 측 전원선 (502a) 및 제 3 Y 측 전원선 (503a) 사이와, 제 1 Y 측 전원선 (501a) 및 제 3 Y 측 전원선 (503a) 사이와, 제 2 Y 측 전원선 (502a) 및 제 4 Y 측 전원선 (504a) 사이와, 제 1 Y 측 전원선 (501a) 및 제 4 Y 측 전원선 (504a) 사이에 형성되어 있다.
도 7 에 나타내는 단위 회로 (530A) 에 있어서, 제 2 Y 측 전원선 (502a) 및 제 3 Y 측 전원선 (503a) 사이에는 고전위측의 다이오드 (530aa) 가 형성되어 있다. 그리고, 이 다이오드 (530aa) 를 사용하여 제 2 Y 측 전원선 (502a) 및 제 3 Y 측 전원선 (503a) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
또한, 단위 회로 (530A) 에 있어서, 제 1 Y 측 전원선 (501a) 및 제 3 Y 측 전원선 (503a) 사이에는 고전위측의 다이오드 (530ab) 가 형성되어 있다. 그리고, 이 다이오드 (530ab) 를 사용하여 제 1 Y 측 전원선 (501a) 및 제 3 Y 측 전원선 (503a) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
또한, 단위 회로 (530A) 에 있어서, 제 2 Y 측 전원선 (502a) 및 제 4 Y 측전원선 (504a) 사이에는 저전위측의 다이오드 (530ba) 가 형성되어 있다. 그리고, 이 다이오드 (530ba) 를 사용하여 제 2 Y 측 전원선 (502a) 및 제 4 Y 측 전원선 (504a) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
또한, 단위 회로 (530A) 에 있어서, 제 1 Y 측 전원선 (501a) 및 제 4 Y 측 전원선 (504a) 사이에는 저전위측의 다이오드 (530bb) 가 형성되어 있다. 그리고, 이 다이오드 (530bb) 를 사용하여 제 1 Y 측 전원선 (501a) 및 제 4 Y 측 전원선 (504a) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
Y 측 전원간 보호 회로 (135) 의 단위 회로 (530A) 에 있어서, 2 종의 고전위측 다이오드 (530aa 및 530ab) 는 동일한 구성으로 되어 있다. 따라서, 도 7 에 있어서, 그 2 종의 고전위측 다이오드 (530aa 및 530ab) 중 한쪽 다이오드 (530aa) 에 대해서만 그 구성을 구체적으로 설명한다. 이 다이오드 (530aa) 는, 캐소드측이 고전위측의 제 3 Y 측 전원선 (503a) 에 전기적으로 접속되어 있고, 애노드측이 저전위측의 제 2 Y 측 전원선 (502a) 에 전기적으로 접속되어 있다.
또한, Y 측 전원간 보호 회로 (135) 의 단위 회로 (530A) 에 있어서, 2 종의 저전위측 다이오드 (530ba 및 530bb) 는 동일한 구성으로 되어 있다. 따라서, 도 7 에 있어서, 그 2 종의 저전위측 다이오드 (530ba 및 530bb) 중 한쪽 다이오드 (530ba) 에 대해서만 그 구성을 구체적으로 설명한다. 이 다이오드 (530ba)는, 캐소드측이 고전위측의 제 2 Y 측 전원선 (502a) 에 전기적으로 접속되어 있고, 애노드측이 저전위측의 제 4 Y 측 전원선 (504a) 에 전기적으로 접속되어 있다.
제 1 Y 측 전원선 (501a) 에 제 3 Y 측 전원 (VHHY) 보다 고전위의 정전기가 인가된 경우, 제 1 Y 측 전원선 (501a) 에 애노드측이 전기적으로 접속된 고전위측의 다이오드 (530ab) 에 의해서, 정전기는 제 3 Y 측 전원선 (503a) 으로 방출된다. 또한, 제 2 Y 측 전원선 (502a) 에 제 3 Y 측 전원 (VHHY) 보다 고전위의 정전기가 인가된 경우에 대해서도, 제 1 Y 측 전원선 (501a) 과 동일하게, 제 2 Y 측 전원선 (502a) 에 애노드측이 전기적으로 접속된 고전위측의 다이오드 (530aa) 에 의해서, 정전기는 제 3 Y 측 전원선 (503a) 으로 방출된다.
또한, 제 1 Y 측 전원선 (501a) 에 제 4 Y 측 전원 (VLLY) 보다 저전위의 정전기가 인가된 경우, 제 1 Y 측 전원선 (501a) 에 캐소드측이 전기적으로 접속된 저전위측의 다이오드 (530bb) 에 의해서, 정전기는 제 4 Y 측 전원선 (504a) 으로 방출된다. 또한, 제 2 Y 측 전원선 (502a) 에 제 4 Y 측 전원 (VLLY) 보다 저전위의 정전기가 인가된 경우에 대해서도, 제 1 Y 측 전원선 (501a) 과 동일하게, 제 2 Y 측 전원선 (502a) 에 캐소드측이 전기적으로 접속된 저전위측의 다이오드 (530ba) 에 의해서, 정전기는 제 4 Y 측 전원선 (504a) 으로 방출된다.
따라서, 도 7 에 나타내는 Y 측 전원간 보호 회로 (135) 에 의해서도, 도 6 에 나타내는 Y 측 전원간 보호 회로 (135) 와 동일하게, Y 측 시프트 레지스터 (131) 의 정전기에 대한 내성을 향상시킬 수 있는 것 외에, 액정 패널 (100) 의 구동시에도, 주사선 구동 회로 (130) 는 Y 측 전원간 보호 회로 (135) 에 의한 통전의 영향을 거의 받지 않고 동작할 수 있다.
또, 도 7 에 나타내는 단위 회로 (530A) 에 대해서도, 4 종의 다이오드를 각각 트랜지스터를 사용하여 구성할 수도 있다. 이 경우, 4 종의 트랜지스터는 각각, 도 6(b) 를 참조하여 설명한 트랜지스터와 동일하게, 대응하는 2 개의 전원선에 다이오드와 접속된다.
또한, 본 실시형태에서는, 도 3 에 나타내는 X 측 전원간 보호 회로 (155) 를, 도 7 을 참조하여 설명한 Y 측 전원간 보호 회로 (135) 와 동일한 구성으로 할 수 있다. 따라서, Y 측과 동일하게, X 측에 대해서도, X 측 전원간 보호 회로 (155) 에 의해서 X 측 시프트 레지스터 (151) 의 정전기에 대한 내성을 향상시킬 수 있는 것 외에, 액정 패널 (100) 의 구동시에도, 데이터선 구동 회로 (150) 는 X 측 전원간 보호 회로 (155) 에 의한 통전의 영향을 거의 받지 않고 동작할 수 있다.
또한, 도 7 을 참조하여 설명한 Y 측 전원간 보호 회로 (135) 및 X 측 전원간 보호 회로 (155) 에 의해서, 액정 패널 (100) 의 정전기에 대한 내성도 향상시키는 것이 가능해진다.
다음으로, 도 8 을 참조하여, 도 2 에 나타내는 Y 측 전원선군 (510a) 및 도 3 에 나타내는 X 측 전원선군 (510b) 에 대하여 형성된 전원간 보호 회로에 의해서, 주사선 구동 회로 (130) 에서의 Y 측 시프트 레지스터 (131) 및 Y 측 레벨 시프터 (132) 와, 데이터선 구동 회로 (150) 에서의 X 측 시프트 레지스터 (151) 및X 측 레벨 시프터 (152) 를 보호하는 구성 및 그 동작에 대해서 설명한다.
도 8 에는, 전원간 보호 회로가 8 종의 다이오드를 갖는 단위 회로를 포함하는 구성을 나타내고 있다. 또, 도 8 에는, 도 5(a) 와 동일한 구성을 동일한 부호를 부기하여 나타내고 있고, 이 구성에 대해서는 설명을 생략한다. 또한, 도 8 에 있어서, 공급되는 전원이 동등한 전위인 제 2 Y 측 전원선 (502a) 및 제 2 X 측 전원선 (502b) 을 하나의 전원선으로서 나타내고 있다. 그리고, 제 1 Y 측 전원선 (501a) 및 제 1 X 측 전원선 (501b) 에 대해서도, 제 2 Y 측 전원선 (502a) 및 제 2 X 측 전원선 (502b) 과 동일하게 나타내고 있다.
전원간 보호 회로는, Y 측 전원선군 (510a) 및 X 측 전원선군 (510b) 에서의 고전위측 전원선에 대하여 다음과 같이 형성되어 있다. 제 4 X 측 전원선 (504b) 및 제 3 Y 측 전원선 (503a) 사이와, 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)) 및 제 3 Y 측 전원선 (503a) 사이와, 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 및 제 3 Y 측 전원선 (503a) 사이와, 제 3 X 측 전원선 (503b) 및 제 3 Y 측 전원선 (503a) 사이에 형성되어 있다.
도 8 에 나타내는 단위 회로 (540A) 에 있어서, 제 4 X 측 전원선 (504b) 및 제 3 Y 측 전원선 (503a) 사이에는 고전위측의 다이오드 (540aa) 가 형성되어 있다. 그리고, 이 다이오드 (540aa) 를 사용하여 제 4 X 측 전원선 (504b) 및 제 3 Y 측 전원선 (503a) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
또한, 단위 회로 (540A) 에 있어서, 제 2 Y 측 전원선 (502a) (또는 제 2 X측 전원선 (502b)) 및 제 3 Y 측 전원선 (503a) 사이에는 고전위측의 다이오드 (540ab) 가 형성되어 있다. 그리고, 이 다이오드 (540ab) 를 사용하여 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)) 및 제 3 Y 측 전원선 (503a) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
또한, 단위 회로 (540A) 에 있어서, 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 및 제 3 Y 측 전원선 (503a) 사이에는 고전위측의 다이오드 (540ac) 가 형성되어 있다. 그리고, 이 다이오드 (540ac) 를 사용하여 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 및 제 3 Y 측 전원선 (503a) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
또, 단위 회로 (540A) 에 있어서, 제 3 X 측 전원선 (503b) 및 제 3 Y 측 전원선 (503a) 사이에는 고전위측의 다이오드 (540ad) 가 형성되어 있다. 그리고, 이 다이오드 (540ad) 를 사용하여 제 3 X 측 전원선 (503b) 및 제 3 Y 측 전원선 (503a) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
전원간 보호 회로는, Y 측 전원선군 (510a) 및 X 측 전원선군 (510b) 에서의 저전위측 전원선에 대하여 다음과 같이 형성되어 있다. 제 4 Y 측 전원선 (504a) 및 제 4 X 측 전원선 (504b) 사이와, 제 4 Y 측 전원선 (504a) 및 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)) 사이와, 제 4 Y 측 전원선 (504a) 및 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 사이와, 제 4 Y 측 전원선 (504a) 및 제 3 X 측 전원선 (503b) 사이에 형성되어 있다.
도 8 에 나타내는 단위 회로 (540A) 에 있어서, 제 4 Y 측 전원선 (504a) 및 제 4 X 측 전원선 (504b) 사이에는 저전위측의 다이오드 (540ba) 가 형성되어 있다. 그리고, 이 다이오드 (540ba) 를 사용하여 제 4 Y 측 전원선 (504a) 및 제 4 X 측 전원선 (504b) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
또, 단위 회로 (540A) 에 있어서, 제 4 Y 측 전원선 (504a) 및 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)) 사이에는 저전위측의 다이오드 (540bb) 가 형성되어 있다. 그리고, 이 다이오드 (540bb) 를 사용하여 제 4 Y 측 전원선 (504a) 및 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
또한, 단위 회로 (540A) 에 있어서, 제 4 Y 측 전원선 (504a) 및 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 사이에는 저전위측의 다이오드 (540bc) 가 형성되어 있다. 그리고, 이 다이오드 (540bc) 를 사용하여 제 4 Y 측 전원선 (504a) 및 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
또한, 단위 회로 (540A) 에 있어서, 제 4 Y 측 전원선 (504a) 및 제 3 X 측 전원선 (503b) 사이에는 저전위측의 다이오드 (540bd) 가 형성되어 있다. 그리고, 이 다이오드 (540bd) 를 사용하여 제 4 Y 측 전원선 (504a) 및 제 3 X 측 전원선 (503b) 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로가 제공된다.
단위 회로 (540A) 에 있어서, 고전위측의 4 종의 다이오드는 서로 동일한 구성으로 되어 있다. 따라서, 도 8 에 있어서, 그 4 종의 고전위측 다이오드 중 하나의 다이오드 (540aa) 에 대해서만 그 구성을 구체적으로 설명한다. 이 다이오드 (540aa) 는, 캐소드측이 고전위측의 제 3 Y 측 전원선 (503a) 에 전기적으로 접속되어 있고, 애노드측이 저전위측의 제 4 X 측 전원선 (504b) 에 전기적으로 접속되어 있다.
또한, 단위 회로 (540A) 에 있어서, 저전위측의 4 종의 다이오드도 서로 동일한 구성으로 되어 있다. 따라서, 도 8 에 있어서, 그 4 종의 저전위측 다이오드 중 하나의 다이오드 (540ba) 에 대해서만 그 구성을 구체적으로 설명한다. 이 다이오드 (540ba) 는, 캐소드측이 고전위측의 제 4 X 측 전원선 (504b) 에 전기적으로 접속되어 있고, 애노드측이 저전위측의 제 4 Y 측 전원선 (504a) 에 전기적으로 접속되어 있다.
그리고, 제 4 X 측 전원선 (504b) 에 제 3 Y 측 전원 (VHHY) 보다 고전위의 정전기가 인가된 경우, 제 4 X 측 전원선 (504b) 에 애노드측이 전기적으로 접속된 고전위측의 다이오드 (540aa) 에 의해서, 정전기는 제 3 Y 측 전원선 (503a) 으로 방출된다. 또한, 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)), 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 및 제 3 X 측 전원선 (503b) 에 각각 제 3 Y 측 전원 (VHHY) 보다 고전위의 정전기가 인가된 경우에 대해서도, 제 4 X 측 전원선 (504b) 과 동일하게, 대응하는 고전위측의 다이오드 (540ab, 540ac 및 540ad) 에 의해서, 정전기는 제 3 Y 측 전원선 (503a) 으로 방출된다.
또, 제 4 X 측 전원선 (504b) 에 제 4 Y 측 전원 (VLLY) 보다 저전압의 정전기가 인가된 경우, 제 4 X 측 전원선 (504b) 에 캐소드측이 전기적으로 접속된 저전위측의 다이오드 (540ba) 에 의해서, 정전기는 제 4 Y 측 전원선 (504a) 으로 방출된다. 또한, 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)), 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 및 제 3 X 측 전원선 (503b) 에 각각 제 4 Y 측 전원 (VLLY) 보다 저전위의 정전기가 인가된 경우에 대해서도, 제 4 X 측 전원선 (504b) 과 동일하게 대응하는 저전위측의 다이오드 (540bb, 540bc 및 540bd) 에 의해서, 정전기는 제 4 Y 측 전원선 (504a) 으로 방출된다.
따라서, 도 8 에 나타내는 전원간 보호 회로에 의해서도, 도 6 및 도 7 에 나타내는 Y 측 전원간 보호 회로 (135) 와 동일하게 주사선 구동 회로 (130) 에서의 Y 측 시프트 레지스터 (131) 및 Y 측 레벨 시프터 (132) 와, 데이터선 구동 회로 (150) 에서의 X 측 시프트 레지스터 (151) 및 X 측 레벨 시프터 (152) 의 정전기에 대한 내성을 향상시킬 수 있는 것 외에, 액정 패널 (100) 의 구동시에도, 주사선 구동 회로 (130) 및 데이터선 구동 회로 (150) 는 전원간 보호 회로에 의한 통전의 영향을 거의 받지 않고 동작할 수 있다.
또, 도 8 에 나타내는 단위 회로 (540A) 에 대해서도, 8 종의 다이오드를 각각 트랜지스터를 사용하여 구성하는 것도 가능하다. 이 경우, 8 종의 트랜지스터는 각각, 도 6(b) 를 참조하여 설명한 트랜지스터와 동일하게, 대응하는 2 개의전원선에 다이오드와 접속된다.
또한, 도 8 을 참조하여 설명한 전원간 보호 회로에 의해서, 액정 패널 (100) 의 정전기에 대한 내성도 향상시키는 것이 가능해진다.
이상 설명한 바와 같이, 본 실시형태에서는, 정전기에 대한 내성을 향상시키는 것이 가능해지기 때문에, 액정 장치 (1) 의 제조에 있어서의 양품률을 향상시키고, 출하 후에 있어서의 장치 고장을 방지할 수 있다.
<5: 변형예>
다음으로, 도 9 및 도 10 을 참조하여 전원간 보호 회로의 변형예에 대해서 설명한다. 도 9 에는, 도 7 을 참조하여 설명한 Y 측 전원간 보호 회로 (135) 에서의 단위 회로의 변형예의 구성을 나타내고 있고, 도 10 에는, 도 8 을 참조하여 설명한 전원간 보호 회로에서의 단위 회로의 변형예의 구성을 나타내고 있다. 그리고, 도 9 에 있어서, 도 7 과 동일한 구성에는 동일한 부호를 부기하여 나타내고, 이 구성에 대해서는 설명을 생략한다. 또한, 도 10 에 있어서도, 도 8 과 동일한 구성에는 동일한 부호를 부기하여 나타내고, 이 구성에 대해서는 설명을 생략한다.
도 9 에 있어서, Y 측 전원간 보호 회로 (135) 는, 도 7 에 나타내는 단위 회로 대신에 도 9 에 나타내는 단위 회로 (550) 를 포함하는 구성이어도 된다. 도 9 에 나타내는 단위 회로 (550) 는, 4 종의 다이오드 (530aa, 530ab, 530ba 및 530bb) 대신에 4 개의 저항기 (550aa, 550ab, 550ba 및 550bb) 를 사용하여 구성되어 있다.
보다 구체적으로는, 도 9 에 있어서 단위 회로 (550) 는, 제 2 Y 측 전원선 (502a) 및 제 3 Y 측 전원선 (503a) 에 전기적으로 접속된 고전위측의 저항기 (550aa) 와, 제 1 Y 측 전원선 (501a) 및 제 3 Y 측 전원선 (503a) 에 전기적으로 접속된 고전위측의 저항기 (550ab) 와, 제 2 Y 측 전원선 (502a) 및 제 4 Y 측 전원선 (504a) 에 전기적으로 접속된 저전위측의 저항기 (550ba) 와, 제 1 Y 측 전원선 (501a) 및 제 4 Y 측 전원선 (504a) 에 전기적으로 접속된 저전위측의 저항기 (550bb) 를 포함하는 구성으로 되어 있다.
또한, 단위 회로 (550) 에 있어서, 제 2 Y 측 전원선 (502a) 에 전기적으로 접속된 고전위측의 저항기 (550aa) 및 저전위측의 저항기 (550ba) 는 서로 전기적으로 접속되어 있고, 제 1 Y 측 전원선 (501a) 에 전기적으로 접속된 고전위측의 저항기 (550ab) 및 저전위측의 저항기 (550bb) 는 서로 전기적으로 접속되어 있다.
그리고, 제 1 Y 측 전원선 (501a) 에 제 3 Y 측 전원 (VHHY) 보다 고전위의 정전기가 인가된 경우, 제 1 Y 측 전원선 (501a) 에 전기적으로 접속된 고전위측의 저항기 (550ab) 에 의해서, 정전기는 제 3 Y 측 전원선 (503a) 및 저전위측의 저항기 (550bb) 를 통하여 제 4 Y 측 전원선 (504a) 으로 분산되어 방출된다. 또한, 제 2 Y 측 전원선 (502a) 에 제 3 Y 측 전원 (VHHY) 보다 고전위의 정전기가 인가된 경우에 대해서도, 제 1 Y 측 전원선 (501a) 과 동일하게, 제 2 Y 측 전원선 (502a) 에 전기적으로 접속된 고전위측의 저항기 (550aa) 에 의해서, 정전기는 제 3 Y 측 전원선 (503a) 및 저전위측의 저항기 (550ba) 를 통하여 제 4 Y 측 전원선 (504a) 으로 분산되어 방출된다.
그리고, 제 1 Y 측 전원선 (501a) 에 제 4 Y 측 전원 (VLLY) 보다 저전위의 정전기가 인가된 경우, 제 1 Y 측 전원선 (501a) 에 전기적으로 접속된 저전위측의 저항기 (550bb) 에 의해서, 정전기는 고전위측의 저항기 (550ab) 를 통하여 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원선 (504a) 으로 분산되어 방출된다. 또한, 제 2 Y 측 전원선 (502a) 에 제 4 Y 측 전원 (VLLY) 보다 저전위의 정전기가 인가된 경우에 대해서도, 제 1 Y 측 전원선 (501a) 과 동일하게, 정전기는 분산되어 방출된다.
따라서, Y 측 전원간 보호 회로 (135) 의 단위 회로를 4 종의 다이오드 (530aa, 530ab, 530ba 및 530bb) 대신에 4 개의 저항기 (550aa, 550ab, 550ba 및 550bb) 를 사용하여 구성하더라도, 도 7 에 나타내는 Y 측 전원간 보호 회로 (135) 와 동일한 효과를 얻을 수 있다. 또한, 본 실시형태에서는, 도 3 에 나타내는 X 측 전원간 보호 회로 (155) 를, 도 9 를 참조하여 설명한 Y 측 전원간 보호 회로 (135) 와 동일한 구성으로 하는 것이 가능하다.
또한, 전원간 보호 회로는 도 8 에 나타내는 단위 회로 대신에 도 10 에 나타내는 단위 회로 (552) 를 포함하는 구성이어도 된다. 도 10 에 나타내는 단위 회로 (552) 는, 8 종의 다이오드 대신에 8 개의 저항기를 사용하여 구성되어 있다.
도 10 에 나타내는 단위 회로 (552) 에 있어서, 고전위측의 4 종의 저항기는, 제 4 X 측 전원선 (504b) 및 제 3 Y 측 전원선 (503a) 에 전기적으로 접속된 고전위측의 저항기 (552aa) 와, 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선(502b)) 및 제 3 Y 측 전원선 (503a) 에 전기적으로 접속된 고전위측의 저항기 (552ab) 와, 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 및 제 3 Y 측 전원선 (503a) 에 전기적으로 접속된 고전위측의 저항기 (552ac) 와, 제 3 X 측 전원선 (503b) 및 제 3 Y 측 전원선 (503a) 에 전기적으로 접속된 고전위측의 저항기 (552ad) 로 구성되어 있다.
또한, 단위 회로 (540A) 에 있어서, 저전위측의 4 종의 저항기는, 제 4 Y 측 전원선 (504a) 및 제 4 X 측 전원선 (504b) 에 전기적으로 접속된 저전위측의 저항기 (552ba) 와, 제 4 Y 측 전원선 (504a) 및 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)) 에 전기적으로 접속된 저전위측의 저항기 (552bb) 와, 제 4 Y 측 전원선 (504a) 및 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 에 전기적으로 접속된 저전위측의 저항기 (552bc) 와, 제 4 Y 측 전원선 (504a) 및 제 3 X 측 전원선 (503b) 에 전기적으로 접속된 저전위측의 저항기 (552bd) 로 구성되어 있다.
또한, 제 4 X 측 전원선 (504b) 에 전기적으로 접속된 고전위측의 저항기 (552aa) 와 저전위측의 저항기 (552ba) 는 서로 전기적으로 접속되어 있고, 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)) 에 전기적으로 접속된 고전위측의 저항기 (552ab) 와 저전위측의 저항기 (552bb) 는 서로 전기적으로 접속되어 있고, 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 에 전기적으로 접속된 고전위측의 저항기 (552ac) 와 저전위측의 저항기 (552bc) 는 서로 전기적으로 접속되어 있고, 제 3 X 측 전원선 (503b) 에 전기적으로 접속된 고전위측의 저항기(552ad) 와 저전위측의 저항기 (552bd) 는 서로 전기적으로 접속되어 있다.
그리고, 제 4 X 측 전원선 (504b) 에 제 3 Y 측 전원 (VHHY) 보다 고전위의 정전기가 인가된 경우, 제 4 X 측 전원선 (504b) 에 전기적으로 접속된 고전위측의 저항기 (552aa) 에 의해서, 정전기는 제 3 Y 측 전원선 (503a) 및 저전위측의 저항기 (552ba) 를 통하여 제 4 Y 측 전원선 (504a) 으로 분산되어 방출된다. 또한, 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)), 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 및 제 3 X 측 전원선 (503b) 에 각각 제 3 Y 측 전원 (VHHY) 보다 고전위의 정전기가 인가된 경우에 대해서도, 제 4 X 측 전원선 (504b) 과 동일하게 대응하는 고전위측의 저항기 (552ab, 552ac 및 552ad) 에 의해서, 정전기는 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원선 (504a) 으로 분산되어 방출된다.
또한, 제 4 X 측 전원선 (504b) 에 제 4 Y 측 전원 (VLLY) 보다 저전위의 정전기가 인가된 경우, 제 4 X 측 전원선 (504b) 에 전기적으로 접속된 저전위측의 저항기 (552ba) 에 의해서, 정전기는 고전위측의 저항기 (552aa) 를 통하여 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원선 (504a) 으로 분산되어 방출된다. 또한, 제 2 Y 측 전원선 (502a) (또는 제 2 X 측 전원선 (502b)), 제 1 Y 측 전원선 (501a) (또는 제 1 X 측 전원선 (501b)) 및 제 3 X 측 전원선 (503b) 에 각각 제 4 Y 측 전원 (VLLY) 보다 저전위의 정전기가 인가된 경우에 대해서도, 제 4 X 측 전원선 (504b) 과 동일하게, 대응하는 저전위측의 저항기 (552bb, 552bc 및 552bd) 에 의해서, 정전기는 제 3 Y 측 전원선 (503a) 및 제 4 Y 측 전원선 (504a) 으로분산되어 방출된다.
따라서, 전원간 보호 회로의 단위 회로를 8 종의 다이오드 대신에 8 개의 저항기를 사용하여 구성하는 경우에 대해서도, 도 8 에 나타내는 전원간 보호 회로와 동일한 효과를 얻을 수 있다.
본 변형예에서는, 도 9 또는 도 10 에 나타내는 단위 회로를 구성하는 각 저항기의 저항값은 다음과 같은 값으로 조정되는 것이 바람직하다. 저항기와 대응하는 2 개의 전원선 사이에 흐르는 전류값이, 공급되는 전원으로서 소비되는 전류값의 10% 이하가 되도록 설정되어 있도록 구성해도 된다.
이와 같이 구성하면, 전원간 보호 회로를 저항기를 포함하는 구성으로 하여도, 구동 회로 (120) 에서의 구동시의 동작에 방해가 되지 않는다. 구체적으로는, 전원선에서의 전압 변화 (고전위측의 전압 강하, 저전위측의 전압 상승) 에 의해서, 주사선 구동 회로 (130) 에서의 Y 측 시프트 레지스터 (131) 및 Y 측 레벨 시프터 (132), 또는 데이터선 구동 회로 (150) 에서의 X 측 시프트 레지스터 (151) 및 X 측 레벨 시프터 (152) 에 대한 전류 이상으로 되지 않는다.
<6: 액정 장치의 전체 구성>
이상과 같이 구성된 액정 장치 (1) 의 전체 구성에 대해서 도 11 및 도 12 를 참조하여 설명한다. 여기에, 도 11 은, TFT 어레이 기판 (10) 을 그 위에 형성된 각 구성 요소와 함께 대향 기판 (20) 측에서 본 평면도이고, 도 12 는, 도 11 의 H-H' 단면도이다.
도 11 및 도 12 에 있어서, TFT 어레이 기판 (10) 상에는, 복수의 화소 전극(118) 에 의해 규정되는 화상 표시 영역 (즉, 실제로 액정층 (50) 의 배향 상태 변화에 의해 화상이 표시되는 액정 장치의 영역: 110) 의 주위에 있어서 양 기판을 접착하여 액정층 (50) 을 포위하는 광경화성 수지로 이루어지는 시일재 (52) 가 화상 표시 영역 (110) 을 따라서 형성되어 있다.
그리고, 대향 기판 (20) 상에서의 화상 표시 영역 (110) 과 시일재 (52) 사이에는, 차광성의 액자(額緣)형 차광막 (53) 이 형성되어 있다. 차광성의 액자형 차광막 (53) 이나 차광층 (23) 을 TFT 어레이 기판 (10) 상에 형성해도 된다.
화상 표시 영역 (110) 의 좌우 2 변을 따르는 부분에는, 주사선 구동 회로 (130) 가 양측에 형성되어 있다. 여기서, 주사선 (112) 의 구동 지연이 문제가 되지 않는 경우, 주사선 구동 회로 (130) 는 주사선 (112) 에 대하여 한쪽에만 형성해도 된다.
시일재 (52) 의 외측 영역에는, 화상 표시 영역 (110) 의 하변을 따라서, 데이터선 구동 회로 (150) 및 외부로부터 신호를 입력하거나 하는 외부 회로 접속용 단자 (102) 가 형성되어 있고, 화상 표시 영역 (110) 의 좌우 2 변을 따라서 주사선 구동 회로 (130) 가 화상 표시 영역 (110) 의 양측에 형성되어 있다. 여기서, 데이터선 구동 회로 (150) 를 화상 표시 영역 (110) 의 상하 2 변을 따라서 양측에 형성해도 된다. 이 때, 예를 들어 한쪽의 데이터선 구동 회로 (150) 에는 홀수열의 데이터선을 전기적으로 접속하고, 또 다른 한쪽의 데이터선 구동 회로 (150) 에는 짝수열의 데이터선을 전기적으로 접속함으로써, 상하로부터 빗살모양으로 구동하도록 해도 된다. 또, 화상 표시 영역 (110) 의 상변에는, 주사선 구동 회로 (130) 에 전원이나 구동 신호를 공급하기 위한 복수의 배선 (105) 이 형성되어 있다. 또한, 대향 기판 (20) 의 코너부의 적어도 한 곳에, TFT 어레이 기판 (10) 과 대향 기판 (20) 사이에서 전기적 도통을 취하기 위한 상하 도통재 (106) 가 형성되어 있다. 그리고, 시일재 (52) 와 거의 동일한 윤곽을 갖는 대향 기판 (20) 이 해당 시일재 (52) 에 의해 TFT 어레이 기판 (10) 에 고착되어 있다.
또한, 상술한 각 실시형태에 있어서는, 데이터선 구동 회로 (150) 및 주사선 구동 회로 (130) 에 대하여 클럭 신호 또는 화상 신호 등을 출력하는 외부 제어 회로를 액정 장치의 외부에 형성한 경우에 대해서 설명했지만, 본 발명은 이것에 한정되는 것이 아니라, 해당 제어 회로를 액정 장치내에 형성하도록 해도 된다.
특히, 클럭 신호에 대해서는, 클럭 신호만을 외부 제어 회로로부터 공급시키고, 액정 장치용 기판 상에서 역위상 클럭 신호를 생성하는 회로를 형성하도록 구성해도 된다.
이상에서 설명한 액정 장치 (1) 는, 컬러 액정 프로젝터 등에 적용할 수 있지만, 이 경우에는 3 개의 액정 장치 (1) 가 RGB 용의 라이트 벌브로서 각각 사용되고, 각 패널에는 각각 RGB 색 분해용의 다이크로익 미러를 통하여 분해된 각 색의 광이 입사광으로서 각각 입사되게 된다. 따라서, 상기 서술한 실시형태에서는, 대향 기판 (20) 에 컬러 필터가 형성되어 있지 않다. 그러나, 액정 장치 (1) 에 있어서도 차광층 (23) 이 형성되어 있지 않은 화소 전극 (118) 에 대향하는 소정 영역에 RGB 의 컬러 필터를 그 보호막과 함께 대향 기판 (20) 위에 형성해도된다. 이와 같이 하면, 액정 프로젝터 이외의 직시형이나 반사형의 컬러 액정 텔레비전 등의 컬러 액정 장치에 본 실시형태의 액정 장치를 적용할 수 있다.
또한, 액정 장치 (1) 에 사용하는 스위칭 소자는, 정(正)스태거형 또는 코플라나형 폴리 규소 TFT 여도 되고, 역(逆)스태거형의 TFT 나 아몰퍼스 규소 TFT 등과 같은 기타 형식의 TFT 에 대해서도 본 실시형태는 유효하다.
또, 액정 장치 (1) 에 있어서는, 일례로서 액정층 (50) 을 네마틱 액정으로 구성하였지만, 액정을 고분자 중에 미소 입자로서 분산시킨 고분자 분산형 액정을 사용하면, 배향막 및 전술한 편광 필름, 편광판 등이 불필요해져, 광이용 효율이 높아지는 것에 의한 액정 장치의 고휘도화나 저소비 전력화의 이점을 얻을 수 있다.
<7: 전자기기>
다음에, 상술한 액정 장치 (1) 를 다양한 전자기기에 적용하는 경우에 대해서 설명한다.
<7-1: 프로젝터>
우선, 이 액정 장치 (1) 를 라이트 벌브로서 사용한 프로젝터에 대해서 설명한다. 도 13 은, 프로젝터의 구성예를 나타내는 평면도이다. 이 도면에 나타낸 바와 같이, 프로젝터 (1100) 내부에는 할로겐 램프 등의 백색 광원으로 이루어지는 램프 유닛 (1102) 이 형성되어 있다. 이 램프 유닛 (1102) 으로부터 사출된 투사광은, 라이트 가이드 (1104) 내에 배치된 4 장의 미러 (1106) 및 2 장의 다이크로익 미러 (1108) 에 의해 RGB 의 3 원색으로 분리되고, 각 원색에 대응하는라이트 벌브로서의 액정 패널 (1110R, 1110B 및 1110G) 에 입사된다.
액정 패널 (1110R, 1110B 및 1110G) 의 구성은 상기 서술한 액정 패널 (100) 과 동등하며, 화상 신호 처리 회로 (300) 로부터 공급되는 R, G, B 의 원색 신호에 의해 각각 구동되는 것이다. 그리고, 이들 액정 패널에 의해 변조된 빛은, 다이크로익 프리즘 (1112) 에 3 방향으로부터 입사된다. 이 다이크로익 프리즘 (1112) 에서는, R 및 B 의 빛이 90 도 굴절되는 한편, G 의 빛은 직진한다. 따라서, 각 색의 화상이 합성되는 결과, 투사 렌즈 (1114) 를 통하여 스크린 등에 컬러 화상이 투사되게 된다.
여기서, 각 액정 패널 (1110R, 1110B 및 1110G) 에 의한 표시 이미지에 대해서 착안하면, 액정 패널 (1110G) 에 의한 표시 이미지는, 액정 패널 (1110R, 1110B) 에 의한 표시 이미지에 대하여 좌우 반전시킬 필요가 있다.
또, 액정 패널 (1110R, 1110B 및 1110G) 에는, 다이크로익 미러 (1108) 에 의해서 R, G, B 의 각 원색에 대응하는 빛이 입사되기 때문에, 컬러 필터를 형성할 필요가 없다.
<7-2: 모바일형 컴퓨터>
다음으로, 이 액정 패널을 모바일형의 PC (퍼스널 컴퓨터) 에 적용한 예에 대해서 설명한다. 도 14 는, 이 PC 의 구성을 나타내는 사시도이다. 도면에 있어서, 컴퓨터 (1200) 는, 키보드 (1202) 를 구비한 본체부 (1204) 와 액정 표시 유닛 (1206) 으로 구성되어 있다. 이 액정 표시 유닛 (1206) 은, 앞서 서술한 액정 패널 (1005) 의 배면에 백라이트를 부가함으로써 구성되어 있다.
<7-3: 휴대전화>
그리고, 이 액정 패널을 휴대전화에 적용한 예에 대해서 설명한다. 도 15 는, 이 휴대전화의 구성을 나타내는 사시도이다. 도면에 있어서, 휴대전화 (1300) 는, 복수의 조작 버튼 (1302) 과 함께 반사형의 액정 패널 (1005) 을 구비하는 것이다. 이 반사형의 액정 패널 (1005) 에 있어서는, 필요에 따라서 그 전면에 프론트 라이트가 형성된다.
또한, 도 13∼도 15 를 참조하여 설명한 전자기기 외에도, 액정 텔레비전이나, 뷰파인더형 또는 모니터 직시형의 비디오 테이프 레코더, 카 네비게이션 장치, 호출기, 전자수첩, 전자탁상 계산기, 워드 프로세서, 워크 스테이션, 텔레비전 전화, POS 단말기, 터치 패널 등을 구비한 장치 등을 들 수 있다. 그리고, 이들 다양한 전자기기에 적용 가능한 것은 물론이다.
본 발명은 상기 서술한 실시형태에 한정되는 것이 아니라, 청구의 범위 및 명세서 전체로부터 읽어낼 수 있는 발명의 요지 또는 사상에 반하지 않는 범위에서 적절히 변경이 가능하고, 그와 같은 변경을 동반하는 구동 회로 및 그 보호 방법, 그리고 그 구동 회로를 구비한 전기 광학 장치 및 전자기기도 또한 본 발명의 기술적 범위에 포함되는 것이다.
보호 회로는 복수의 전원선 중 적어도 2 개의 상이한 전위가 공급되는 전원선 사이에 형성되어 있고, 그 2 개의 전원선 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로를 제공하여, 구동수단 또는 전기광학패널 등의 열화 또는 파괴를 방지한다.

Claims (13)

  1. 전원 회로로부터 복수 전위의 전원이 공급됨과 동시에, 상기 공급되는 전원을 이용하여 화상 표시 영역에 복수의 화소부가 형성된 전기 광학 패널을 구동하는 구동 회로에 있어서,
    상기 전원 회로로부터 상기 전원이 공급되는 복수의 전원선;
    상기 전기 광학 패널을 구동하기 위해 다양한 신호가 공급되는 신호선;
    상기 복수의 전원선을 통하여 상기 전원이 공급되고, 상기 신호선을 통하여 입력되는 상기 다양한 신호에 기초하여 상기 전기 광학 패널을 구동하는 구동 수단; 및
    상기 복수의 전원선 중 적어도 2 개의 상이한 전위가 공급되는 전원선 사이에 형성되어 있고, 상기 2 개의 전원선 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로를 제공함으로써, 상기 구동 수단을 상기 정전기로부터 보호하는 보호 회로를 구비한 것을 특징으로 하는 구동 회로.
  2. 제 1 항에 있어서,
    상기 보호 회로는 상기 2 개의 전원선에 상기 정전기가 인가되었을 때에, 상기 2 개의 전원선 상에서의 복수의 전위의 고저 관계가 소정의 관계로 유지되도록 통전됨으로써 상기 구동 수단을 보호하는 것을 특징으로 하는 구동 회로.
  3. 제 2 항에 있어서,
    상기 보호 회로는 상기 전기 경로의 적어도 일부로서 형성된 다이오드 또는 다이오드와 접속된 반도체 소자를 포함하는 것을 특징으로 하는 구동 회로.
  4. 제 3 항에 있어서,
    상기 보호 회로는 N 형 트랜지스터 또는 P 형 트랜지스터 또는 PIN 접합형 트랜지스터를 포함하여 이루어지는 것을 특징으로 하는 구동 회로.
  5. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 보호 회로는 상기 전기 경로의 적어도 일부로서 형성된 저항기를 포함하는 것을 특징으로 하는 구동 회로.
  6. 제 5 항에 있어서,
    상기 저항기의 저항값은, 상기 2 개의 전원선 사이에 흐르는 전류값이 상기 공급되는 전원으로서 소비되는 전류값의 10 % 이하가 되도록 설정되어 있는 것을 특징으로 하는 구동 회로.
  7. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 2 개의 전원선은 상기 복수의 전원선 중 최고 전위의 전원을 공급하는 최고 전원선 및 최저 전위의 전원을 공급하는 최저 전원선 중 적어도 한쪽을 포함하고,
    상기 전기 경로는 상기 최고 전원선으로 통하는 경로 및 상기 최저 전원선으로 통하는 경로 중 적어도 한쪽을 포함하는 것을 특징으로 하는 구동 회로.
  8. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 보호 회로는 상기 전기 경로를 제공함으로써 상기 구동 수단 및/또는 상기 전기 광학 패널을 보호하는 것을 특징으로 하는 구동 회로.
  9. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 보호 회로는 상기 구동 수단의 입력 단자측 및 출력 단자측 중 적어도 한쪽에 있어서 상기 신호선에 인가된 정전기를 흘려 보내는 다른 전기 경로를 제공함으로써, 상기 구동 수단을 상기 신호선에 인가된 정전기로부터 보호하는 것을 특징으로 하는 구동 회로.
  10. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 보호 회로는 상기 복수의 전원선 중 적어도 하나와 상기 구동 수단 또는 상기 신호선 사이에 형성되어 있고, 상기 적어도 하나의 전원선과 상기 구동 수단 또는 상기 신호선 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로를 더 제공함으로써, 상기 구동 수단을 상기 정전기로부터 보호하는 것을 특징으로 하는 구동 회로.
  11. 제 1 항 내지 제 4 항 중 어느 한 항에 기재된 구동 회로와 상기 전기 광학 패널을 구비한 것을 특징으로 하는 전기 광학 장치.
  12. 제 11 항에 기재된 전기 광학 장치를 구비하는 것을 특징으로 하는 전자기기.
  13. (ⅰ) 전원 회로로부터 전원이 공급되는 복수의 전원선과, (ⅱ) 화상 표시 영역에 복수의 화소부가 형성된 전기 광학 패널을 구동하기 위해 다양한 신호가 공급되는 신호선과, (ⅲ) 상기 복수의 전원선을 통하여 공급된 전원을 이용하여 상기 신호선을 통하여 입력된 상기 다양한 신호에 기초하여 상기 전기 광학 패널을 구동하는 구동 수단을 구비한 구동 회로를 보호하는 구동 회로의 보호 방법으로서,
    상기 복수의 전원선 중 적어도 2 개의 상이한 전위가 공급되는 전원선 사이에, 상기 2 개의 전원선 중 한쪽에 인가된 정전기를 다른 쪽으로 흘려 보내는 전기 경로를 제공함으로써, 상기 구동 수단을 상기 정전기로부터 보호하는 것을 특징으로 하는 구동 회로의 보호 방법.
KR1020040051443A 2003-07-29 2004-07-02 구동 회로 및 그 보호 방법, 전기 광학 장치 및 전자기기 KR100686511B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2003-00281909 2003-07-29
JP2003281909A JP2005049637A (ja) 2003-07-29 2003-07-29 駆動回路及びその保護方法、電気光学装置並びに電子機器

Publications (2)

Publication Number Publication Date
KR20050013925A true KR20050013925A (ko) 2005-02-05
KR100686511B1 KR100686511B1 (ko) 2007-02-23

Family

ID=34225036

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040051443A KR100686511B1 (ko) 2003-07-29 2004-07-02 구동 회로 및 그 보호 방법, 전기 광학 장치 및 전자기기

Country Status (5)

Country Link
US (1) US7408535B2 (ko)
JP (1) JP2005049637A (ko)
KR (1) KR100686511B1 (ko)
CN (3) CN1332372C (ko)
TW (1) TWI264697B (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4207858B2 (ja) 2004-07-05 2009-01-14 セイコーエプソン株式会社 半導体装置、表示装置及び電子機器
US7876302B2 (en) * 2004-07-26 2011-01-25 Seiko Epson Corporation Driving circuit for electro-optical panel and driving method thereof, electro-optical device, and electronic apparatus having electro-optical device
KR20060112908A (ko) * 2005-04-28 2006-11-02 엘지.필립스 엘시디 주식회사 Cog 방식 액정표시소자
DE102005043955B4 (de) * 2005-07-06 2007-05-03 Preh Gmbh Solarsensor
KR101177573B1 (ko) 2005-08-31 2012-08-27 엘지디스플레이 주식회사 게이트 드라이버 및 이를 구비한 액정표시장치
EP1895545B1 (en) * 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP4301297B2 (ja) 2007-01-19 2009-07-22 エプソンイメージングデバイス株式会社 電気光学装置
JP4569836B2 (ja) * 2007-02-23 2010-10-27 ソニー株式会社 液晶装置
KR101722913B1 (ko) * 2008-09-12 2017-04-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
FR2954018B1 (fr) * 2009-12-16 2012-08-24 St Microelectronics Tours Sas Alimentation a decoupage multiniveaux
CN102929051B (zh) * 2012-11-02 2016-06-22 京东方科技集团股份有限公司 一种防静电液晶显示屏及其制造方法
CN105609138A (zh) * 2016-01-04 2016-05-25 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路、显示面板及显示装置
JP7316034B2 (ja) * 2018-11-14 2023-07-27 ローム株式会社 ドライバ回路

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4707692A (en) * 1984-11-30 1987-11-17 Hewlett-Packard Company Electroluminescent display drive system
JPH0693497B2 (ja) * 1986-07-30 1994-11-16 日本電気株式会社 相補型mis集積回路
JPS643827U (ko) 1987-06-17 1989-01-11
JPH0354475A (ja) 1989-07-24 1991-03-08 Tamagawa Seiki Co Ltd ガスレートセンサ
JPH04111350A (ja) * 1990-08-31 1992-04-13 Toshiba Corp 半導体装置
JPH04168476A (ja) * 1990-11-01 1992-06-16 Seiko Epson Corp 電源回路及び液晶表示装置
JP3107312B2 (ja) * 1990-11-28 2000-11-06 シャープ株式会社 アクティブマトリクス表示装置
US5424752A (en) * 1990-12-10 1995-06-13 Semiconductor Energy Laboratory Co., Ltd. Method of driving an electro-optical device
JP3154508B2 (ja) * 1991-04-16 2001-04-09 株式会社日立製作所 電源補強方法及び半導体装置
JP3348734B2 (ja) 1992-07-30 2002-11-20 ソニー株式会社 保護回路
KR940022124A (ko) * 1993-03-24 1994-10-20 이헌조 액정표시장치
JP3029531B2 (ja) 1994-03-02 2000-04-04 シャープ株式会社 液晶表示装置
JP3240829B2 (ja) * 1994-04-22 2001-12-25 ソニー株式会社 液晶表示パネル
JPH0822024A (ja) 1994-07-05 1996-01-23 Mitsubishi Electric Corp アクティブマトリクス基板およびその製法
JPH08136893A (ja) * 1994-11-14 1996-05-31 Sanyo Electric Co Ltd 液晶表示装置
US5760759A (en) * 1994-11-08 1998-06-02 Sanyo Electric Co., Ltd. Liquid crystal display
JPH08211854A (ja) * 1994-11-29 1996-08-20 Sanyo Electric Co Ltd 表示装置のドライバ回路および表示装置
JPH08262401A (ja) * 1995-03-22 1996-10-11 Hitachi Ltd 液晶表示装置
CN1221843C (zh) * 1995-10-03 2005-10-05 精工爱普生株式会社 有源矩阵基板、液晶显示装置及其防止静电破坏的方法
KR0166509B1 (ko) * 1995-12-29 1999-01-15 김주용 정전기 보호 회로
JP3359844B2 (ja) * 1996-07-22 2002-12-24 シャープ株式会社 マトリクス型画像表示装置
KR100252308B1 (ko) 1997-01-10 2000-04-15 구본준, 론 위라하디락사 박막트랜지스터 어레이
JP3082720B2 (ja) 1997-09-05 2000-08-28 日本電気株式会社 半導体集積回路の保護回路
JP4057127B2 (ja) 1998-02-19 2008-03-05 セイコーエプソン株式会社 アクティブマトリックス基板及びアクティブマトリックス基板の製造方法並びに液晶装置
KR100271093B1 (ko) 1998-07-20 2000-11-01 윤종용 박막 트랜지스터 액정 표시 장치의 구동회로
JP4057716B2 (ja) * 1998-09-25 2008-03-05 東芝松下ディスプレイテクノロジー株式会社 保護回路を具えた絶縁ゲート型トランジスタ回路装置
JP3426520B2 (ja) * 1998-12-08 2003-07-14 富士通株式会社 表示パネルの駆動方法及び表示装置
WO2000044049A1 (fr) * 1999-01-19 2000-07-27 Seiko Epson Corporation Circuit de protection contre l'electricite statique, et circuit integre
JP4180743B2 (ja) * 1999-07-08 2008-11-12 三菱電機株式会社 液晶表示装置
KR100598735B1 (ko) * 1999-09-21 2006-07-10 엘지.필립스 엘시디 주식회사 액정표시소자의 정전기 방지회로
JP3409768B2 (ja) * 2000-02-14 2003-05-26 Necエレクトロニクス株式会社 表示装置の回路
JP2001298157A (ja) * 2000-04-14 2001-10-26 Nec Corp 保護回路及びこれを搭載した半導体集積回路
JP2002090708A (ja) * 2000-05-31 2002-03-27 Toshiba Corp 回路基板および平面表示装置
JP3241708B2 (ja) 2000-08-07 2001-12-25 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置
JP3770061B2 (ja) * 2000-08-09 2006-04-26 セイコーエプソン株式会社 データ線駆動回路、走査線駆動回路、電気光学パネルおよび電子機器
US7315295B2 (en) * 2000-09-29 2008-01-01 Seiko Epson Corporation Driving method for electro-optical device, electro-optical device, and electronic apparatus
KR100363095B1 (ko) * 2000-12-06 2002-12-05 삼성전자 주식회사 정전기 방전 보호를 위한 액정 표시 장치 드라이버 회로
KR100400270B1 (ko) * 2001-10-15 2003-10-01 엘지전자 주식회사 이동통신단말기에서 액정표시화면의 록크 업 방지장치 및그 방법
JP2003149668A (ja) * 2001-11-16 2003-05-21 Matsushita Electric Ind Co Ltd 画像表示用信号駆動装置
JP2003298057A (ja) * 2002-03-29 2003-10-17 Advanced Lcd Technologies Development Center Co Ltd 液晶表示装置の入出力保護回路

Also Published As

Publication number Publication date
KR100686511B1 (ko) 2007-02-23
CN101017292A (zh) 2007-08-15
CN1332372C (zh) 2007-08-15
CN1577463A (zh) 2005-02-09
JP2005049637A (ja) 2005-02-24
CN100498484C (zh) 2009-06-10
US7408535B2 (en) 2008-08-05
CN101388198A (zh) 2009-03-18
US20050052384A1 (en) 2005-03-10
TW200509053A (en) 2005-03-01
TWI264697B (en) 2006-10-21
CN101388198B (zh) 2012-04-11

Similar Documents

Publication Publication Date Title
US11362081B2 (en) Semiconductor device, display device, and electronic apparatus
US6636194B2 (en) Electrooptic device and electronic equipment
JP5228424B2 (ja) 電気光学装置及び電子機器
KR100686511B1 (ko) 구동 회로 및 그 보호 방법, 전기 광학 장치 및 전자기기
US8542028B2 (en) Inspection circuit, electro-optic device, and electronic apparatus
US8988883B2 (en) Electro-optic device and electronic device
US7889189B2 (en) Electrooptic device
JP4200683B2 (ja) 駆動回路、電気光学パネル、及び電子機器
US7636146B2 (en) Electro-optical panel, system with terminals having different corresponding characteristics
US20070085805A1 (en) Electro-optical device and electronic apparatus
JP4547957B2 (ja) 電気光学装置および電子機器
CN101266344B (zh) 散热部件、电光装置以及电子设备
KR20070071705A (ko) 액정표시장치
US7480026B2 (en) Electro-optical device and electronic apparatus
JP2010108981A (ja) 半導体装置、電気光学装置及び電子機器
JP2010054857A (ja) 電気光学装置および電子機器
JP4513289B2 (ja) 電気光学装置、電子機器、及び電気光学装置の電源制御方法
JP4254427B2 (ja) 電気光学装置及び電子機器
JP2007212711A (ja) 保護回路、半導体回路基板、電気光学装置の駆動回路、電気光学装置及び電子機器
JP2008241831A (ja) 電気光学装置、アクティブマトリクス基板および電子機器
JP2015002497A (ja) 静電保護回路、電気光学装置および電子機器
JP2014206704A (ja) 電気光学装置および電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130118

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140117

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150120

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160119

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170119

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180202

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190212

Year of fee payment: 13