KR100271093B1 - 박막 트랜지스터 액정 표시 장치의 구동회로 - Google Patents

박막 트랜지스터 액정 표시 장치의 구동회로 Download PDF

Info

Publication number
KR100271093B1
KR100271093B1 KR1019980029086A KR19980029086A KR100271093B1 KR 100271093 B1 KR100271093 B1 KR 100271093B1 KR 1019980029086 A KR1019980029086 A KR 1019980029086A KR 19980029086 A KR19980029086 A KR 19980029086A KR 100271093 B1 KR100271093 B1 KR 100271093B1
Authority
KR
South Korea
Prior art keywords
signal
voltage
output
data
thin film
Prior art date
Application number
KR1019980029086A
Other languages
English (en)
Other versions
KR20000008960A (ko
Inventor
최민성
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019980029086A priority Critical patent/KR100271093B1/ko
Publication of KR20000008960A publication Critical patent/KR20000008960A/ko
Application granted granted Critical
Publication of KR100271093B1 publication Critical patent/KR100271093B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 박막 트랜지스터 액정 표시 장치의 구동 회로에 관한 것이며, 본 발명의 소스 구동 회로는 수평 시작 신호와 클럭신호와 STB신호를 입력받아 수평시작신호에 의해 데이터의 입력을 받고 클럭신호에 의해 입력데이터를 시프트 시키고 STB 신호에 의해 각 레지스터의 데이터를 동시에 출력하는 시프트 레지스터와, 상기한 시프트 레지스터의 신호를 입력받아 일정 기간 저장하는 래치부와, 상기한 래치부의 입력신호의 전압을 상승시켜 출력하는 레벨 시프트와, 상기한 레벨 시프트의 출력신호와 계조신호를 입력받아 화상신호에 맞춰 해당하는 전압을 선택하여 디지털 신호를 아날로그 신호로 변환하여 다수의 라인을 통해 출력하는 D/A 컨버터와, 상기한 D/A 컨버터의 다수의 출력신호를 비교하여 동일한 크기의 신호를 출력하는 비교 스위칭기와, 상기한 비교 스위칭기의 출력의 전류를 증폭하여 디스플레이 패널로 출력하는 전압 폴로워 출력기를 포함하며, 상기한 비교 스위칭기에 의해 소스 구동부의 출력편차에 따른 표시 품질의 저하를 개선할 수 있다.

Description

박막 트랜지스터 액정 표시 장치의 구동회로
본 발명은 박막 트랜지스터(thin film transistor, 이하 TFT라 약칭) 액정 표시 장치(liquid crystal display, 이하 LCD라 약칭)의 구동회로(driver integrated circuit)에 관한 것으로서, 특히 소스 구동 회로(source driver Integrated Circuit)의 출력편차를 줄인 박막트랜지스터 액정 표시 장치의 구동회로에 관한 것이다.
TFT LCD 구동회로는 도1에 도시되어 있다.
TFT LCD 구동회로는 게이트 구동 회로(2)와, 소스 구동 회로(3)와 , Von· Voff· Vcom 발생부(4)와 타이밍 제어부(5)로 구성되어 있다.
게이트 구동 회로(2)는, 소스 구동 회로에서 화소로 전달되는 데이터가 화소에 전달될 수 있도록 게이트를 열어주는 역할을 한다. LCD 패널(panel)의 각 화소는 온/오프 역할을 하는 일종의 스위치라고 할 수 있는 박막 트랜지스터에 의해 켜지고 꺼지고 하는데, 이 박막 트랜지스터의 온/오프는 게이트전극에 일정한 전압이 인가됨에 의하여 이루어진다. 게이트 구동 회로(2)는 이 게이트전극들을 한 라인씩 차례대로 켜는 역할을 한다.
소스 구동부(3)는, 게이트 구동부가 박막 트랜지스터(TFT)에 펄스를 인가해 TFT가 온(on)상태가 되면, 신호선을 통해 화소에 전압을 인가하는 역할을 한다. 즉, 소스 구동 회로는, 타이밍 제어부(5)로부터 넘어오는 디지털 데이터를 소스 구동부내의 시프트 레지스터(shift regste)내에 저장했다가 데이터를 패널에 내릴 것을 명령하는 신호가 오면, 각각의 데이터에 해당하는 전압을 선택하여 패널로 그 전압을 전달하는 역할을 한다.
이러한 소스 구동부는 예전에는 아날로그 비디오 신호 전압을 직접 액정에 인가하는 아날로그 구동방식을 사용하였으나, 최근에는 디지털 방식의 드라이버를 주로 사용한다.
도1은 디지털 방식의 소스 구동 회로의 내부 블록도이다.
디지털 방식의 소스 구동 회로는 시프트 레지스터(shift register, 1), 데이터 레지스터(data register, 2), 래치부(latch, 3), 레벨 시프터(level shifter, 4), D/A 컨버터(D/A converter, 5), 전압 폴로워 출력기(voltage follower output, 6)으로 구성되어 있다.
이하에서 각 구성요소의 동작을 살펴본다.
시프트 레지스터(1)는 도1에서의 스타트 수평 (STHR, Start Horizontal)신호에 의해 데이터의 입력을 시작한다. 각 레지스터 단은 시프트 클럭에 따라 입력된 신호를 한 클럭주기로 이동시키는 동작을 하고, 이러한 펄스에 맞추어 데이터 레지스터(2)에 입력 디지털 데이터를 하나씩 저장한다. 이러한 과정을 반복하여 1개의 수평라인 데이터의 저장이 모두 끝나면 STB 펄스에 의해 래치(3)로 한꺼번에 내려보내진다. 래치에 내려간 화상 데이터는 모두 5V 레벨이나 액정 구동 전압은 이보다 높은 전압을 사용한다. 레벨 시프터(4)는 5V 레벨의 데이터 전압을 액정 구동 전압 정도로 전압을 높인다. D/A 컨버터(5)는 외부에서 입력된 계조전압 중 화상 신호에 따라 해당 전압을 선택하여 전압 폴로워 출력단(6)에 전달한다. 전압 폴로워 출력단(6)은 D/A 컨버터로부터 입력된 아날로그 신호를 전류 증폭하여 패널로 보낸다.
상기한 소스 구동 회로의 동작에서, 전압 폴로워 출력단(6)의 전류 증폭동작 중에 전압 폴로워 출력단(6)의 출력신호가 모두 동일하지 못하고 서로 약간씩의 차이를 갖게될 수 있다. 이는 전압 폴로워 출력단(6)에서 전류 증폭과정에서 각각의 증폭기의 오차 때문에 발생하고, 이를 출력편차라 한다. 이 출력편차의 발생으로 인해 박막 트랜지스터 액정 표시 장치(TFT LCD)의 표시 품질이 떨어지는 문제점이 있다. 즉, 동일한 계조(gray) 신호를 입력받더라도 실제 패널에서는 서로 다른 계조 신호를 받은 것처럼 불균일하게 디스플레이되는 문제점이 발생한다.
따라서, 이 발명은 상기한 문제점을 해결하기 위한 것으로서, TFT LCD 소스 구동회로의 출력 편차를 감소시켜 TFT LCD의 표시품질을 개선하는 것을 목적으로 한다.
도1은 박막 트랜지스터 액정표시장치의 구동회로를 도시한 것이고,
도2는 종래의 박막 트랜지스터 액정 표시 장치의 소스 구동 회로를 도시한 것이고,
도3은 본 발명에 따른 박막 트랜지스터 액정 표시 장치의 소스 구동 회로를 도시한 것이다.
상기의 목적을 달성하기 위한 본 발명은, 다수의 박막 트랜지스터, 각각 상기 박막 트랜지스터의 게이트 전극에 연결되는 다수의 게이트선과, 각각 상기 박막 트랜지스터의 소스 전극에 연결되는 다수의 데이터선을 가지는 액정 표시 장치 패널과, 상기 박막 트랜지스터를 온 또는 오프시키기 위한 게이트 온/오프 전압을 상기 게이트선에 순차적으로 인가하기 위한 게이트 구동부와, 계조 전압을 상기 데이터선에 인가하는 소스 구동회로와, 상기 소스 및 게이트 구동부를 구동하기 위한 디지털 신호를 생성하는 타이밍 제어부와, 상기 소스 구동회로로 들어가는 계조 전압을 만들어 주는 계조 전압 발생부를 포함하며, 상기 소스 구동회로는 출력편차를 감소시키는 비교 스위칭기를 더 포함한다.
상기 소스 구동 회로는, 수평 시작 신호와 클럭신호와 STB신호를 입력받아 수평시작신호에 의해 데이터의 입력을 받고 클럭신호에 의해 입력데이터를 시프트 시키고 STB 신호에 의해 각 레지스터의 데이터를 동시에 출력하는 시프트 레지스터와, 상기한 시프트 레지스터의 신호를 입력받아 일정 기간 저장하는 래치부와, 상기한 래치부의 입력신호의 전압을 상승시켜 출력하는 레벨 시프트와, 상기한 레벨 시프트의 출력신호와 계조신호를 입력받아 화상신호에 맞춰 해당하는 전압을 선택하여 디지털 신호를 아날로그 신호로 변환하여 다수의 라인을 통해 출력하는 D/A 컨버터와, 상기한 D/A 컨버터의 다수의 출력신호를 비교하여 동일한 크기의 신호를 출력하는 비교 스위칭기와, 상기한 비교 스위칭기의 출력의 전류를 증폭하여 디스플레이 패널로 출력하는 전압 폴로워 출력기를 포함한다.
이하, 이 발명의 실시예를 첨부한 도면을 참조로하여 설명한다.
도2는 본 발명의 소스 구동 회로를 도시한 것이다.
본 발명의 소스 구동 회로는 시프트 레지스터(11)와, 데이터 레지스터(12)와, 래치(13)와, 레벨 시프터(14)와, D/A 컨버터(15)와, 비교 스위칭기(16)와, 전압 폴로워 출력기(17)를 포함하고 있다.
이하에서 본 발명의 소스 구동 회로의 동작에 대해 설명한다.
시프트 레지스터(11)는 도2에서의 스타트 수평 (STHR, Start Horizontal)신호에 의해 데이터의 입력을 시작한다. 각 레지스터 단은 시프트 클럭(CLK)에 따라 입력된 신호를 한 클럭주기로 이동시키는 동작을 하고, 이러한 펄스에 맞추어 데이터 레지스터(12)에 입력 디지털 데이터(D00-D05, D10-D15, D20-D25)를 하나씩 저장한다. 이러한 과정을 반복하여 1개의 수평라인 데이터의 저장이 모두 끝나면 STB 펄스에 의해 래치(13)로 한꺼번에 내려보내진다. 래치(13)에 내려간 화상 데이터는 모두 5V 레벨이나 액정 구동 전압은 이보다 높은 전압을 사용한다. 레벨 시프터(14)는 5V 레벨의 데이터 전압을 액정 구동 전압 정도로 전압을 높인다. D/A 컨버터(15)는 외부에서 입력된 계조전압(V1-V18)중 화상 신호에 따라 해당 전압을 선택하고 아날로그 전압으로 변환하고 변환된 신호를 다수의 출력라인을 통해 내보낸다.
본 발명의 새로운 구성요소인 비교 스위칭기(16)는 출력편차의 감소를 위해 다음과 같은 동작을 한다. 즉, 상기한 다수의 출력라인 중 인접하는 두 라인의 출력신호를 비교하여 같을 경우에는 두 라인을 단락(short)시키고 다를 경우에는 각 신호의 출력라인 그대로 출력한다. 출력 신호는 전압 폴로워 출력단(6)에 전달한다. 전압 폴로워 출력단(6)은 D/A 컨버터로부터 입력된 아날로그 신호를 전류 증폭하여 패널로 보낸다.
이와 같은 비교 스위칭기의 동작에 의해 디스플레이 패널의 세로줄 무늬의 불량을 개선할 수 있다.
본 발명에 따른 박막 트랜지스터 액정표시장치의 구동회로에 따르면, 소스 구동회로의 출력편차에 따른 표시 품질의 저하를 개선할 수 있다.

Claims (3)

  1. 다수의 박막 트랜지스터, 각각 상기 박막 트랜지스터의 게이트 전극에 연결되는 다수의 게이트선과, 각각 상기 박막 트랜지스터의 소스 전극에 연결되는 다수의 데이터선을 가지는 액정 표시 장치 패널과,
    상기 박막 트랜지스터를 온 또는 오프시키기 위한 게이트 온/오프 전압을 상기 게이트선에 순차적으로 인가하기 위한 게이트 구동부와,
    화상신호를 나타내는 계조 전압을 만들어 주는 계조 전압 발생부와,
    상기 계조 전압을 상기 데이터선에 인가하는 소스 구동회로와,
    상기 소스 및 게이트 구동부를 구동하기 위한 디지털 신호를 생성하는 타이밍 제어부와,
    상기 소스 구동회로는 출력편차를 감소시키는 비교 스위칭기를 더 포함하는 것을 특징으로 하는 박막 트랜지스터 액정 표시 장치.
  2. 제1항에서,
    상기 소스 구동 회로는,
    수평 시작 신호와 클럭신호와 STB신호를 입력받아 수평시작신호에 의해 데이터의 입력을 받고 클럭신호에 의해 입력데이터를 시프트 시키고 STB 신호에 의해 각 레지스터의 데이터를 동시에 출력하는 시프트 레지스터와,
    상기 시프트 레지스터의 데이터를 입력받아 일정 기간 저장하는 래치부와,
    상기 래치부의 출력전압을 상승시키는 레벨 시프트와,
    상기 레벨 시프터의 출력신호와 상기 계조전압을 입력받아 화상신호에 맞춰 해당하는 전압을 선택하여 디지털 신호를 아날로그 신호로 변환하여 다수의 라인을 통해 출력하는 디지털/아날로그 컨버터와,
    상기한 디지털/아날로그 컨버터의 다수의 출력신호를 비교하여 동일한 크기의 신호를 출력하는 비교 스위칭기와,
    상기한 비교 스위칭기의 출력의 전류를 증폭하여 디스플레이 패널로 출력하는 전압 폴로워 출력기를 포함하는 박막 트랜지스터 액정 표시 장치.
  3. 제2항에서,
    상기한 비교 스위칭기는,
    상기한 D/A 컨버터의 다수의 출력신호중 인접하는 두라인의 신호를 비교하여 동일할 때에는 두 라인을 단락시켜 출력하고 다를 때에는 그대로 출력하는 것을 특징으로 하는 박막 트랜지스터 액정 표시 장치.
KR1019980029086A 1998-07-20 1998-07-20 박막 트랜지스터 액정 표시 장치의 구동회로 KR100271093B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980029086A KR100271093B1 (ko) 1998-07-20 1998-07-20 박막 트랜지스터 액정 표시 장치의 구동회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980029086A KR100271093B1 (ko) 1998-07-20 1998-07-20 박막 트랜지스터 액정 표시 장치의 구동회로

Publications (2)

Publication Number Publication Date
KR20000008960A KR20000008960A (ko) 2000-02-15
KR100271093B1 true KR100271093B1 (ko) 2000-11-01

Family

ID=19544593

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980029086A KR100271093B1 (ko) 1998-07-20 1998-07-20 박막 트랜지스터 액정 표시 장치의 구동회로

Country Status (1)

Country Link
KR (1) KR100271093B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100688538B1 (ko) 2005-03-22 2007-03-02 삼성전자주식회사 디스플레이 패널에서 내부 메모리 스킴 변경을 통한 배치 면적을 최소화하는 디스플레이 패널 구동 회로 및 이를 이용한 디스플레이 패널 회로 구동 방법
US7408535B2 (en) 2003-07-29 2008-08-05 Seiko Epson Corporation Driving circuit, method for protecting the same, electro-optical apparatus, and electronic apparatus

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7102608B2 (en) 2002-06-21 2006-09-05 Himax Technologies, Inc. Method and related apparatus for driving pixels located in a row of an LCD panel toward the same average voltage value
KR101037084B1 (ko) * 2004-05-31 2011-05-26 엘지디스플레이 주식회사 액정표시장치의 데이터 구동장치 및 방법
JP4551712B2 (ja) * 2004-08-06 2010-09-29 東芝モバイルディスプレイ株式会社 ゲート線駆動回路
KR101143604B1 (ko) * 2010-02-23 2012-05-11 (주)엠씨테크놀로지 구동 장치, 이를 포함하는 액정 표시 장치 및 구동 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7408535B2 (en) 2003-07-29 2008-08-05 Seiko Epson Corporation Driving circuit, method for protecting the same, electro-optical apparatus, and electronic apparatus
KR100688538B1 (ko) 2005-03-22 2007-03-02 삼성전자주식회사 디스플레이 패널에서 내부 메모리 스킴 변경을 통한 배치 면적을 최소화하는 디스플레이 패널 구동 회로 및 이를 이용한 디스플레이 패널 회로 구동 방법

Also Published As

Publication number Publication date
KR20000008960A (ko) 2000-02-15

Similar Documents

Publication Publication Date Title
US8416173B2 (en) Display system with frame buffer and power saving sequence
KR100428698B1 (ko) 액티브매트릭스표시장치
US6977635B2 (en) Image display device
US8184079B2 (en) Display device having reduced flicker
US20070132698A1 (en) Display apparatus
EP0767449B1 (en) Method and circuit for driving active matrix liquid crystal panel with control of the average driving voltage
JP2006079092A (ja) 表示装置及びその駆動方法
US20120120044A1 (en) Liquid crystal display device and method for driving the same
US8243002B2 (en) Apparatus and method for controlling display of images
US20070236435A1 (en) Driver circuit, display apparatus, and method of driving the same
JP4824387B2 (ja) 液晶表示用駆動回路
US20060103619A1 (en) Driving unit and display apparatus having the same
US7002543B2 (en) Method for driving active matrix type liquid crystal display
US6417847B1 (en) Flat-panel display device, array substrate, and method for driving flat-panel display device
KR20030095311A (ko) 표시 장치
KR100271093B1 (ko) 박막 트랜지스터 액정 표시 장치의 구동회로
JP3424302B2 (ja) 液晶表示装置
JP4525343B2 (ja) 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法
JPH01107237A (ja) 液晶表示装置
KR20070028063A (ko) 액정 표시 장치
US20030112211A1 (en) Active matrix liquid crystal display devices
KR100853215B1 (ko) 액정 표시 장치
KR100864975B1 (ko) 액정표시장치의 구동장치 및 구동방법
JPH1144872A (ja) 液晶駆動用半導体装置
US20060044248A1 (en) Display panel driving circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120713

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20130731

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee