JP2017034251A - 半導体装置、該半導体装置を有する表示装置 - Google Patents

半導体装置、該半導体装置を有する表示装置 Download PDF

Info

Publication number
JP2017034251A
JP2017034251A JP2016149223A JP2016149223A JP2017034251A JP 2017034251 A JP2017034251 A JP 2017034251A JP 2016149223 A JP2016149223 A JP 2016149223A JP 2016149223 A JP2016149223 A JP 2016149223A JP 2017034251 A JP2017034251 A JP 2017034251A
Authority
JP
Japan
Prior art keywords
film
transistor
insulating film
oxide semiconductor
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2016149223A
Other languages
English (en)
Other versions
JP2017034251A5 (ja
Inventor
山崎 舜平
Shunpei Yamazaki
舜平 山崎
純一 肥塚
Junichi Hizuka
純一 肥塚
岡崎 健一
Kenichi Okazaki
健一 岡崎
正美 神長
Masami Kaminaga
正美 神長
貴弘 井口
Takahiro Iguchi
貴弘 井口
尚人 後藤
Naohito Goto
尚人 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2017034251A publication Critical patent/JP2017034251A/ja
Publication of JP2017034251A5 publication Critical patent/JP2017034251A5/ja
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • C23C14/086Oxides of zinc, germanium, cadmium, indium, tin, thallium or bismuth
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3407Cathode assembly for sputtering apparatus, e.g. Target
    • C23C14/3414Metallurgical or chemical aspects of target preparation, e.g. casting, powder metallurgy
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/1633Constructional details or arrangements of portable computers not specific to the type of enclosures covered by groups G06F1/1615 - G06F1/1626
    • G06F1/1637Details related to the display arrangement, including those related to the mounting of the display in the housing
    • G06F1/1643Details related to the display arrangement, including those related to the mounting of the display in the housing the display being associated to a digitizer, e.g. laptops that can be used as penpads
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/1633Constructional details or arrangements of portable computers not specific to the type of enclosures covered by groups G06F1/1615 - G06F1/1626
    • G06F1/1684Constructional details or arrangements related to integrated I/O peripherals not covered by groups G06F1/1635 - G06F1/1675
    • G06F1/169Constructional details or arrangements related to integrated I/O peripherals not covered by groups G06F1/1635 - G06F1/1675 the I/O peripheral being an integrated pointing device, e.g. trackball in the palm rest area, mini-joystick integrated between keyboard keys, touch pads or touch stripes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14616Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor characterised by the channel of the transistor, e.g. channel having a doping gradient
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78633Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • H01L29/78693Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate the semiconducting oxide being amorphous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B99/00Subject matter not provided for in other groups of this subclass
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04102Flexible digitiser, i.e. constructional details for allowing the whole digitising part of a device to be flexed or rolled like a sheet of paper
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04103Manufacturing, i.e. details related to manufacturing processes specially suited for touch sensitive devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0443Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Human Computer Interaction (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Semiconductor Memories (AREA)
  • General Chemical & Material Sciences (AREA)

Abstract

【課題】酸化物半導体を有するトランジスタにおいて、電気特性の変動を抑制すると共に、信頼性を向上させる。【解決手段】第1の絶縁膜上の酸化物半導体膜と、酸化物半導体膜上の第2の絶縁膜と、第2の絶縁膜上のゲート電極と、第2の絶縁膜の側面に接する金属酸化膜と、酸化物半導体膜、ゲート電極、及び金属酸化膜上の第3の絶縁膜と、を有し、酸化物半導体膜は、ゲート電極と重なるチャネル領域と、第3の絶縁膜と接するソース領域と、第3の絶縁膜と接するドレイン領域と、を有し、ソース領域及びドレイン領域は、水素、ホウ素、炭素、窒素、フッ素、リン、硫黄、塩素、チタン、または希ガスの1以上を有する。【選択図】図1

Description

本発明の一態様は、酸化物半導体膜を有する半導体装置及び該半導体装置を有する表示装置に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様の技術分野は、物、方法、または、製造方法に関する。または、本発明は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関する。特に、本発明の一態様は、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、それらの駆動方法、またはそれらの製造方法に関する。
なお、本明細書等において、半導体装置とは、半導体特性を利用することで機能しうる装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路、演算装置、記憶装置は、半導体装置の一態様である。撮像装置、表示装置、液晶表示装置、発光装置、電気光学装置、発電装置(薄膜太陽電池、有機薄膜太陽電池等を含む)、及び電子機器は、半導体装置を有している場合がある。
絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタ(電界効果トランジスタ(FET)、または薄膜トランジスタ(TFT)ともいう)を構成する技術が注目されている。該トランジスタは集積回路(IC)や画像表示装置(表示装置)のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコンを代表とする半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。
例えば、酸化物半導体として、In、Zn、Ga、Snなどを含む非晶質酸化物を用いてトランジスタを作製する技術が開示されている(特許文献1参照)。また、自己整列トップゲート構造を有する酸化物薄膜のトランジスタを作製する技術が開示されている(特許文献2参照)。
また、チャネルを形成する酸化物半導体層の下地絶縁層に、加熱により酸素を放出する絶縁層を用い、該酸化物半導体層の酸素欠損を低減する半導体装置が開示されている(特許文献3参照)。
特開2006−165529号公報 特開2009−278115号公報 特開2012−009836号公報
酸化物半導体膜を有するトランジスタとしては、例えば、逆スタガ型(ボトムゲート構造ともいう)またはスタガ型(トップゲート構造ともいう)等が挙げられる。酸化物半導体膜を有するトランジスタを表示装置に適用する場合、スタガ型のトランジスタよりも逆スタガ型のトランジスタの方が、作製工程が比較的簡単であり製造コストを抑えられるため、利用される場合が多い。しかしながら、表示装置の画面の大型化、または表示装置の画質の高精細化(例えば、4K×2K(水平方向画素数=3840画素、垂直方向画素数=2160画素)または8K×4K(水平方向画素数=7680画素、垂直方向画素数=4320画素)に代表される高精細な表示装置)が進むと、逆スタガ型のトランジスタでは、ゲート電極とソース電極及びドレイン電極との間の寄生容量が生じる場合がある。該寄生容量の大きさによっては、信号遅延等が大きくなり、表示装置の画質が劣化するという問題があった。そこで、酸化物半導体膜を有するスタガ型のトランジスタについて、安定した半導体特性及び高い信頼性を有する構造の開発が望まれている。
また、酸化物半導体膜をチャネル領域に用いてトランジスタを作製する場合、酸化物半導体膜のチャネル領域中に形成される酸素欠損は、トランジスタ特性に影響を与えるため問題となる。例えば、酸化物半導体膜のチャネル領域中に酸素欠損が形成されると、該酸素欠損に起因してキャリアが生成される。酸化物半導体膜のチャネル領域中にキャリアが生成されると、酸化物半導体膜をチャネル領域に有するトランジスタの電気特性の変動、代表的にはしきい値電圧のシフトが生じる。また、トランジスタごとに電気特性がばらつくという問題がある。したがって、酸化物半導体膜のチャネル領域においては、酸素欠損が少ないほど好ましい。一方で、酸化物半導体膜をチャネル領域に用いるトランジスタにおいて、ソース電極及びドレイン電極と接する酸化物半導体膜としては、ソース電極及びドレイン電極との接触抵抗を低減するために酸素欠損が多く、抵抗が低い方が好ましい。
上記問題に鑑み、本発明の一態様は、酸化物半導体を有するトランジスタにおいて、電気特性の変動を抑制すると共に、信頼性を向上させることを課題の1つとする。または、本発明の一態様は、酸化物半導体を有するスタガ型のトランジスタを提供することを課題の1つとする。または、本発明の一態様は、酸化物半導体を有するオン電流が大きいトランジスタを提供することを課題の1つとする。または、本発明の一態様は、酸化物半導体を有するオフ電流が小さいトランジスタを提供することを課題の1つとする。または、本発明の一態様は、消費電力が低減された半導体装置を提供することを課題の1つとする。または、本発明の一態様は、新規な半導体装置を提供することを課題の1つとする。
なお、上記の課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの課題の全てを解決する必要はない。上記以外の課題は、明細書等の記載から自ずと明らかになるものであり、明細書等の記載から上記以外の課題を抽出することが可能である。
本発明の一態様は、トランジスタを有する半導体装置であって、トランジスタは、第1の絶縁膜上の酸化物半導体膜と、酸化物半導体膜上の第2の絶縁膜と、第2の絶縁膜上のゲート電極と、第2の絶縁膜の側面に接する金属酸化膜と、酸化物半導体膜、ゲート電極、及び金属酸化膜上の第3の絶縁膜と、を有し、酸化物半導体膜は、ゲート電極と重なるチャネル領域と、第3の絶縁膜と接するソース領域と、第3の絶縁膜と接するドレイン領域と、を有し、ソース領域及びドレイン領域は、水素、ホウ素、炭素、窒素、フッ素、リン、硫黄、塩素、チタン、または希ガスの1以上を有する半導体装置である。
また、本発明の他の一態様は、トランジスタを有する半導体装置であって、トランジスタは、導電膜と、導電膜上の第1の絶縁膜と、第1の絶縁膜上の酸化物半導体膜と、酸化物半導体膜上の第2の絶縁膜と、第2の絶縁膜上のゲート電極と、第2の絶縁膜の側面に接する金属酸化膜と、酸化物半導体膜、ゲート電極、及び金属酸化膜上の第3の絶縁膜と、を有し、酸化物半導体膜は、ゲート電極と重なるチャネル領域と、第3の絶縁膜と接するソース領域と、第3の絶縁膜と接するドレイン領域と、を有し、ソース領域及びドレイン領域は、水素、ホウ素、炭素、窒素、フッ素、リン、硫黄、塩素、チタン、または希ガスの1以上を有する半導体装置である。
また、本発明の他の一態様は、トランジスタを有する半導体装置であって、トランジスタは、導電膜と、導電膜上の第1の絶縁膜と、第1の絶縁膜上の酸化物半導体膜と、酸化物半導体膜上の第2の絶縁膜と、第2の絶縁膜上のゲート電極と、第2の絶縁膜の側面に接する金属酸化膜と、酸化物半導体膜、ゲート電極、及び金属酸化膜上の第3の絶縁膜と、を有し、導電膜は、ゲート電極と電気的に接続され、酸化物半導体膜は、ゲート電極と重なるチャネル領域と、第3の絶縁膜と接するソース領域と、第3の絶縁膜と接するドレイン領域と、を有し、ソース領域及びドレイン領域は、水素、ホウ素、炭素、窒素、フッ素、リン、硫黄、塩素、チタン、または希ガスの1以上を有する半導体装置である。
上記態様において、トランジスタは、さらに、第3の絶縁膜上の第4の絶縁膜と、第3の絶縁膜、及び第4の絶縁膜に設けられた開口部を介して、ソース領域に接続するソース電極と、第3の絶縁膜、及び第4の絶縁膜に設けられた開口部を介して、ドレイン領域に接続するドレイン電極と、を有すると好ましい。
また、上記態様において、金属酸化膜は、ゲート電極の側面と接する領域を有すると好ましい。また、上記態様において、金属酸化膜は、Al、Ta、Y、またはHfの1以上を有すると好ましい。
また、上記態様において、希ガスは、ヘリウム、ネオン、アルゴン、クリプトン、キセノンの1以上を有すると好ましい。
また、上記態様において、第3の絶縁膜は、窒素、水素、フッ素の1以上を有すると好ましい。
また、上記態様において、酸化物半導体膜は、Inと、Znと、M(MはAl、Ga、Y、またはSn)と、を有すると好ましい。また、上記態様において、酸化物半導体膜は、結晶部を有し、結晶部は、c軸配向性を有すると好ましい。
また、本発明の他の一態様は、上記各態様にいずれか一つに記載の半導体装置と表示素子とを有する表示装置である。また、本発明の他の一態様は、該表示装置とタッチセンサとを有する表示モジュールである。また、本発明の他の一態様は、上記各態様にいずれか一つに記載の半導体装置、上記表示装置、または上記表示モジュールと、操作キーまたはバッテリとを有する電子機器である。
本発明の一態様により、酸化物半導体を有するトランジスタにおいて、電気特性の変動を抑制すると共に、信頼性を向上させることができる。または、本発明の一態様により、酸化物半導体を有するスタガ型のトランジスタを提供することができる。または、本発明の一態様により、酸化物半導体を有するオン電流が大きいトランジスタを提供することができる。または、本発明の一態様により、酸化物半導体を有するオフ電流が小さいトランジスタを提供することができる。または、本発明の一態様により、消費電力が低減された半導体装置を提供することができる。または、本発明の一態様により、新規な半導体装置を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
半導体装置を説明する上面図及び断面図。 半導体装置を説明する上面図及び断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 半導体装置を説明する断面図。 バンド構造を説明する図。 半導体装置の作製方法を説明する断面図。 半導体装置の作製方法を説明する断面図。 半導体装置の作製方法を説明する断面図。 半導体装置の作製方法を説明する断面図。 半導体装置の作製方法を説明する断面図。 半導体装置の作製方法を説明する断面図。 半導体装置の作製方法を説明する断面図。 半導体装置の作製方法を説明する断面図。 CAAC−OSおよび単結晶酸化物半導体のXRDによる構造解析を説明する図、ならびにCAAC−OSの制限視野電子回折パターンを示す図。 CAAC−OSの断面TEM像、ならびに平面TEM像およびその画像解析像。 nc−OSの電子回折パターンを示す図、およびnc−OSの断面TEM像。 a−like OSの断面TEM像。 In−Ga−Zn酸化物の電子照射による結晶部の変化を示す図。 表示装置の一態様を示す上面図。 表示装置の一態様を示す断面図。 表示装置の一態様を示す断面図。 半導体装置の一態様を示す上面図及び断面図。 半導体装置の一態様を示す上面図及び断面図。 半導体装置の一態様を示す上面図及び断面図。 半導体装置の一態様を示す上面図及び断面図。 半導体装置の一態様を示す断面図。 半導体装置の回路構成を説明する図。 画素回路の構成を説明する図、及び画素回路の動作を説明するタイミングチャート。 表示装置を説明するブロック図及び回路図。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するためのグラフおよび回路図。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するためのブロック図、回路図および波形図。 本発明の一態様を説明するための回路図およびタイミングチャート。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 本発明の一態様を説明するための回路図。 入出力装置の一例を示す断面図。 表示モジュールを説明する図。 電子機器を説明する図。 表示装置の斜視図。 成膜装置の構成を説明する図。 実施例における、絶縁膜の透過率を説明する図。 実施例における、TDS測定結果を説明する図。 実施例における、TDS測定結果を説明する図。
以下、実施の形態について図面を参照しながら説明する。ただし、実施の形態は多くの異なる態様で実施することが可能であり、趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
また、図面において、大きさ、層の厚さ、又は領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。なお図面は、理想的な例を模式的に示したものであり、図面に示す形状又は値などに限定されない。
また、本明細書にて用いる「第1」、「第2」、「第3」という序数詞は、構成要素の混同を避けるために付したものであり、数的に限定するものではないことを付記する。
また、本明細書において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。従って、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。
また、本明細書等において、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子を有する素子である。そして、ドレイン(ドレイン端子、ドレイン領域またはドレイン電極)とソース(ソース端子、ソース領域またはソース電極)の間にチャネル領域を有しており、ドレインとチャネル領域とソースとを介して電流を流すことができるものである。なお、本明細書等において、チャネル領域とは、電流が主として流れる領域をいう。
また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、ソースやドレインの用語は、入れ替えて用いることができるものとする。
また、本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。例えば、「何らかの電気的作用を有するもの」には、電極や配線をはじめ、トランジスタなどのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有する素子などが含まれる。
また、本明細書等において、「平行」とは、二つの直線が−10°以上10°以下の角度で配置されている状態をいう。したがって、−5°以上5°以下の場合も含まれる。また、「垂直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。したがって、85°以上95°以下の場合も含まれる。
また、本明細書等において、「膜」という用語と、「層」という用語とは、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合がある。または、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合がある。
また、本明細書等において、特に断りがない場合、オフ電流とは、トランジスタがオフ状態(非導通状態、遮断状態、ともいう)にあるときのドレイン電流をいう。オフ状態とは、特に断りがない場合、nチャネル型トランジスタでは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも低い状態、pチャネル型トランジスタでは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも高い状態をいう。例えば、nチャネル型のトランジスタのオフ電流とは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも低いときのドレイン電流を言う場合がある。
トランジスタのオフ電流は、Vgsに依存する場合がある。従って、トランジスタのオフ電流がI以下である、とは、トランジスタのオフ電流がI以下となるVgsの値が存在することを言う場合がある。トランジスタのオフ電流は、所定のVgsにおけるオフ状態、所定の範囲内のVgsにおけるオフ状態、または、十分に低減されたオフ電流が得られるVgsにおけるオフ状態、等におけるオフ電流を指す場合がある。
一例として、しきい値電圧Vthが0.5Vであり、Vgsが0.5Vにおけるドレイン電流が1×10−9Aであり、Vgsが0.1Vにおけるドレイン電流が1×10−13Aであり、Vgsがー0.5Vにおけるドレイン電流が1×10−19Aであり、Vgsがー0.8Vにおけるドレイン電流が1×10−22Aであるようなnチャネル型トランジスタを想定する。当該トランジスタのドレイン電流は、Vgsが−0.5Vにおいて、または、Vgsが−0.5V乃至−0.8Vの範囲において、1×10−19A以下であるから、当該トランジスタのオフ電流は1×10−19A以下である、と言う場合がある。当該トランジスタのドレイン電流が1×10−22A以下となるVgsが存在するため、当該トランジスタのオフ電流は1×10−22A以下である、と言う場合がある。
また、本明細書等では、チャネル幅Wを有するトランジスタのオフ電流を、チャネル幅Wあたりを流れる電流値で表す場合がある。また、所定のチャネル幅(例えば1μm)あたりを流れる電流値で表す場合がある。後者の場合、オフ電流の単位は、電流/長さの次元を持つ単位(例えば、A/μm)で表される場合がある。
トランジスタのオフ電流は、温度に依存する場合がある。本明細書において、オフ電流は、特に記載がない場合、室温、60℃、85℃、95℃、または125℃におけるオフ電流を表す場合がある。または、当該トランジスタが含まれる半導体装置等の信頼性が保証される温度、または、当該トランジスタが含まれる半導体装置等が使用される温度(例えば、5℃乃至35℃のいずれか一の温度)におけるオフ電流、を表す場合がある。トランジスタのオフ電流がI以下である、とは、室温、60℃、85℃、95℃、125℃、当該トランジスタが含まれる半導体装置等の信頼性が保証される温度、または、当該トランジスタが含まれる半導体装置等が使用される温度(例えば、5℃乃至35℃のいずれか一の温度)、におけるトランジスタのオフ電流がI以下となるVgsの値が存在することを指す場合がある。
トランジスタのオフ電流は、ドレインとソースの間の電圧Vdsに依存する場合がある。本明細書において、オフ電流は、特に記載がない場合、Vdsが0.1V、0.8V、1V、1.2V、1.8V、2.5V、3V、3.3V、10V、12V、16V、または20Vにおけるオフ電流を表す場合がある。または、当該トランジスタが含まれる半導体装置等の信頼性が保証されるVds、または、当該トランジスタが含まれる半導体装置等において使用されるVdsにおけるオフ電流、を表す場合がある。トランジスタのオフ電流がI以下である、とは、Vdsが0.1V、0.8V、1V、1.2V、1.8V、2.5V、3V、3.3V、10V、12V、16V、20V、当該トランジスタが含まれる半導体装置等の信頼性が保証されるVds、または、当該トランジスタが含まれる半導体装置等において使用されるVds、におけるトランジスタのオフ電流がI以下となるVgsの値が存在することを指す場合がある。
上記オフ電流の説明において、ドレインをソースと読み替えてもよい。つまり、オフ電流は、トランジスタがオフ状態にあるときのソースを流れる電流を言う場合もある。
また、本明細書等では、オフ電流と同じ意味で、リーク電流と記載する場合がある。また、本明細書等において、オフ電流とは、例えば、トランジスタがオフ状態にあるときに、ソースとドレインとの間に流れる電流を指す場合がある。
また、本明細書等において、「半導体」と表記した場合であっても、例えば、導電性が十分に低い場合は、「絶縁体」としての特性を有する場合がある。また、「半導体」と「絶縁体」とは境界が曖昧であり、厳密に区別できない場合がある。したがって、本明細書等に記載の「半導体」は、「絶縁体」に言い換えることが可能な場合がある。同様に、本明細書等に記載の「絶縁体」は、「半導体」に言い換えることが可能な場合がある。または、本明細書等に記載の「絶縁体」を「半絶縁体」に言い換えることが可能な場合がある。
また、本明細書等において、「半導体」と表記した場合であっても、例えば、導電性が十分に高い場合は、「導電体」としての特性を有する場合がある。また、「半導体」と「導電体」とは境界が曖昧であり、厳密に区別できない場合がある。したがって、本明細書等に記載の「半導体」は、「導電体」に言い換えることが可能な場合がある。同様に、本明細書等に記載の「導電体」は、「半導体」に言い換えることが可能な場合がある。
また、本明細書等において、半導体の不純物とは、半導体を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物である。不純物が含まれることにより、半導体にDOS(Density of State)が形成されることや、キャリア移動度が低下することや、結晶性が低下することなどが起こる場合がある。半導体が酸化物半導体を有する場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第14族元素、第15族元素、主成分以外の遷移金属などがあり、特に、水素(水にも含まれる)、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、窒素などがある。酸化物半導体の場合、例えば水素などの不純物の混入によって酸素欠損を形成する場合がある。また、半導体がシリコンを有する場合、半導体の特性を変化させる不純物としては、例えば、酸素、水素を除く第1族元素、第2族元素、第13族元素、第15族元素などがある。
(実施の形態1)
本実施の形態では、トランジスタを有する半導体装置、及び当該半導体装置の作製方法の一例について、図1乃至図22を用いて説明する。
<1−1.半導体装置の構成例1>
図1(A)(B)(C)に、トランジスタを有する半導体装置の一例を示す。なお、図1(A)(B)(C)に示すトランジスタは、スタガ型(トップゲート構造)である。
図1(A)は、トランジスタ100の上面図であり、図1(B)は図1(A)の一点鎖線X1−X2間の断面図であり、図1(C)は図1(A)の一点鎖線Y1−Y2間の断面図である。なお、図1(A)では、明瞭化のため、絶縁膜110などの構成要素を省略して図示している。なお、トランジスタの上面図においては、以降の図面においても図1(A)と同様に、構成要素の一部を省略して図示する場合がある。また、一点鎖線X1−X2方向をチャネル長(L)方向、一点鎖線Y1−Y2方向をチャネル幅(W)方向と呼称する場合がある。
図1(A)(B)(C)に示すトランジスタ100は、基板102上の絶縁膜104と、絶縁膜104上の酸化物半導体膜108と、酸化物半導体膜108上の絶縁膜110と、絶縁膜110上の導電膜112と、絶縁膜110の側面に接する金属酸化膜114と、絶縁膜104、酸化物半導体膜108、導電膜112、及び金属酸化膜114上の絶縁膜116と、を有する。なお、酸化物半導体膜108は、導電膜112と重なるチャネル領域108iと、絶縁膜116と接するソース領域108sと、絶縁膜116と接するドレイン領域108dと、を有する。
また、絶縁膜116は、窒素、水素、フッ素の1以上を有する。絶縁膜116と、ソース領域108s及びドレイン領域108dと、が接することで、絶縁膜116中の窒素、水素、またはフッ素の1以上がソース領域108s及びドレイン領域108d中に添加される。ソース領域108s及びドレイン領域108dは、上述の元素が添加されることで、キャリア密度が高くなる。
また、トランジスタ100は、絶縁膜116上の絶縁膜118と、絶縁膜116、118に設けられた開口部141aを介して、ソース領域108sに電気的に接続される導電膜120aと、絶縁膜116、118に設けられた開口部141bを介して、ドレイン領域108dに電気的に接続される導電膜120bと、を有していてもよい。
なお、本明細書等において、絶縁膜104を第1の絶縁膜と、絶縁膜110を第2の絶縁膜と、絶縁膜116を第3の絶縁膜と、絶縁膜118を第4の絶縁膜と、それぞれ呼称する場合がある。また、導電膜112は、ゲート電極としての機能を有し、導電膜120aは、ソース電極としての機能を有し、導電膜120bは、ドレイン電極としての機能を有する。
また、絶縁膜110は、過剰酸素領域を有する。絶縁膜110が過剰酸素領域を有することで、酸化物半導体膜108が有するチャネル領域108i中に過剰酸素を供給することができる。よって、チャネル領域108iに形成されうる酸素欠損を過剰酸素により補填することができるため、信頼性の高い半導体装置を提供することができる。
なお、酸化物半導体膜108中に過剰酸素を供給させるためには、酸化物半導体膜108の下方に形成される絶縁膜104に過剰酸素を供給してもよい。ただし、この場合、絶縁膜104中に含まれる過剰酸素は、酸化物半導体膜108が有するソース領域108s、及びドレイン領域108dにも供給されうる。ソース領域108s、及びドレイン領域108d中に過剰酸素が供給されると、ソース領域108s、及びドレイン領域108dの抵抗が高くなる場合がある。
一方で、酸化物半導体膜108の上方に形成される絶縁膜110に過剰酸素を有する構成とすることで、チャネル領域108iにのみ選択的に過剰酸素を供給させることが可能となる。あるいは、チャネル領域108i、ソース領域108s、及びドレイン領域108dに過剰酸素を供給させたのち、ソース領域108s及びドレイン領域108dのキャリア密度を選択的に高めることで、ソース領域108s、及びドレイン領域108dの抵抗が高くなることを抑制することができる。
また、金属酸化膜114は、絶縁膜110の側面を保護する機能を有する。金属酸化膜114としては、アルミニウム(Al)、ガリウム(Ga)、イットリウム(Y)、またはハフニウム(Hf)を有すると好ましい。金属酸化膜114に用いることのできる材料としては、例えば、酸化アルミニウム、酸化ガリウム、酸化イットリウム、酸化ハフニウム等が挙げられる。特に金属酸化膜114として、酸化アルミニウムを用いると好適である。また、金属酸化膜114として、酸化セリウム、酸化ランタン、または酸化タンタルを用いてもよい。
なお、金属酸化膜114が絶縁膜110の側面を保護する機能は、大きく分けて3つある。1つ目としては、金属酸化膜114によって、絶縁膜110中に含まれる過剰酸素を絶縁膜110の側面から外部に放出されるのを抑制する機能である。2つ目としては、金属酸化膜114によって、絶縁膜110中に外部から入り込む不純物を抑制する機能である。具体的には、絶縁膜116中に含まれる窒素、水素、またはフッ素が絶縁膜110中に入り込むのを抑制する。3つ目としては、金属酸化膜114によって、絶縁膜110の側面と絶縁膜116とを分離することで、絶縁膜116中に含まれる窒素、水素、またはフッ素と、絶縁膜110の構成元素とが反応するのを抑制する機能である。例えば、絶縁膜110が酸化膜(酸化シリコン膜など)、絶縁膜116が窒化膜(窒化シリコン膜など)の場合、絶縁膜110と絶縁膜116とが接することで、絶縁膜110と絶縁膜116との界面近傍には、窒素酸化物(NO、xは0を超えて2以下、好ましくは1以上2以下、代表的にはNOまたはNO)が生成されうる。そのため、金属酸化膜114を設けることで、絶縁膜110と絶縁膜116とを分離し、窒素酸化物(NO)の生成を抑制することができる。
窒素酸化物(NO)は、絶縁膜110中に準位を形成する。当該準位は、酸化物半導体膜108のエネルギーギャップ内に位置する。そのため、窒素酸化物(NO)が、絶縁膜110及び酸化物半導体膜108の界面に拡散すると、当該準位が絶縁膜110側において電子をトラップする場合がある。この結果、トラップされた電子が、絶縁膜110及び酸化物半導体膜108界面近傍に留まるため、トランジスタのしきい値電圧をプラス方向にシフトさせてしまう。したがって、絶縁膜110としては、窒素酸化物の含有量が少ない膜を用いると、トランジスタのしきい値電圧のシフトを低減することができる。
このように、本発明の一態様においては、絶縁膜110に窒素酸化物の含有量が少ない膜を用い、さらに金属酸化膜114によって、絶縁膜110と、絶縁膜116とを、分離することで窒素酸化物の生成を抑制することができる。したがって、酸化物半導体を有するトランジスタにおいて、電気特性の変動を抑制すると共に、信頼性を向上させることができる。
なお、図1(B)(C)に示すように、金属酸化膜114は、導電膜112の側面を覆っていてもよい。
また、酸化物半導体膜108が有するソース領域108s及びドレイン領域108dは、それぞれ、酸素欠損を形成する元素、または酸素欠損と結合する元素を有すると好ましい。当該酸素欠損を形成する元素、または酸素欠損と結合する元素としては、代表的には水素、ホウ素、炭素、窒素、フッ素、リン、硫黄、塩素、チタン、希ガス等が挙げられる。また、希ガスの代表例としては、ヘリウム、ネオン、アルゴン、クリプトン、及びキセノン等がある。上記酸素欠損を形成する元素が、絶縁膜116中に含まれる場合、絶縁膜116の構成元素がソース領域108s、及びドレイン領域108dに拡散する。または上記酸素欠損を形成する元素は、不純物添加処理によりソース領域108s、及びドレイン領域108d中に添加される。
不純物元素が酸化物半導体膜に添加されると、酸化物半導体膜中の金属元素と酸素の結合が切断され、酸素欠損が形成される。または、不純物元素が酸化物半導体膜に添加されると、酸化物半導体膜中の金属元素と結合していた酸素が不純物元素と結合し、金属元素から酸素が脱離され、酸素欠損が形成される。これらの結果、酸化物半導体膜においてキャリア密度が増加し、導電性が高くなる。
次に、図1(A)(B)(C)に示す半導体装置の構成要素の詳細について説明する。
[基板]
基板102としては、様々な基板を用いることができ、特定のものに限定されることはない。基板の一例としては、半導体基板(例えば単結晶基板またはシリコン基板)、SOI基板、ガラス基板、石英基板、プラスチック基板、金属基板、ステンレス・スチル基板、ステンレス・スチル・ホイルを有する基板、タングステン基板、タングステン・ホイルを有する基板、可撓性基板、貼り合わせフィルム、繊維状の材料を含む紙、または基材フィルムなどがある。ガラス基板の一例としては、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラス、またはソーダライムガラスなどがある。可撓性基板、貼り合わせフィルム、基材フィルムなどの一例としては、以下のものがあげられる。例えば、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)、ポリエーテルサルフォン(PES)に代表されるプラスチックがある。または、一例としては、アクリル等の合成樹脂などがある。または、一例としては、ポリプロピレン、ポリエステル、ポリフッ化ビニル、ポリ塩化ビニルなどがある。または、一例としては、ポリアミド、ポリイミド、アラミド、エポキシ、無機蒸着フィルム、または紙類などがある。特に、半導体基板、単結晶基板、またはSOI基板などを用いてトランジスタを製造することによって、特性、サイズ、または形状などのばらつきが少なく、電流能力が高く、サイズの小さいトランジスタを製造することができる。このようなトランジスタによって回路を構成すると、回路の低消費電力化、または回路の高集積化を図ることができる。
また、基板102として、可撓性基板を用い、可撓性基板上に直接、トランジスタを形成してもよい。または、基板102とトランジスタの間に剥離層を設けてもよい。剥離層は、その上に半導体装置を一部あるいは全部完成させた後、基板102より分離し、他の基板に転載するのに用いることができる。その際、トランジスタを耐熱性の劣る基板や可撓性の基板にも転載できる。なお、上述の剥離層には、例えば、タングステン膜と酸化シリコン膜との無機膜の積層構造の構成、または基板上にポリイミド等の有機樹脂膜が形成された構成等を用いることができる。
トランジスタが転載される基板の一例としては、上述したトランジスタを形成することが可能な基板に加え、紙基板、セロファン基板、アラミドフィルム基板、ポリイミドフィルム基板、石材基板、木材基板、布基板(天然繊維(絹、綿、麻)、合成繊維(ナイロン、ポリウレタン、ポリエステル)若しくは再生繊維(アセテート、キュプラ、レーヨン、再生ポリエステル)などを含む)、皮革基板、またはゴム基板などがある。これらの基板を用いることにより、特性のよいトランジスタの形成、消費電力の小さいトランジスタの形成、壊れにくい装置の製造、耐熱性の付与、軽量化、または薄型化を図ることができる。
[第1の絶縁膜]
絶縁膜104としては、スパッタリング法、CVD法、蒸着法、パルスレーザー堆積(PLD)法、印刷法、塗布法等を適宜用いて形成することができる。また、絶縁膜104としては、例えば、酸化物絶縁膜または窒化物絶縁膜を単層または積層して形成することができる。なお、酸化物半導体膜108との界面特性を向上させるため、絶縁膜104において少なくとも酸化物半導体膜108と接する領域は酸化物絶縁膜で形成することが好ましい。また、絶縁膜104として加熱により酸素を放出する酸化物絶縁膜を用いることで、加熱処理により絶縁膜104に含まれる酸素を、酸化物半導体膜108に移動させることが可能である。
絶縁膜104の厚さは、50nm以上、または100nm以上3000nm以下、または200nm以上1000nm以下とすることができる。絶縁膜104を厚くすることで、絶縁膜104の酸素放出量を増加させることができると共に、絶縁膜104と酸化物半導体膜108との界面における界面準位、並びに酸化物半導体膜108のチャネル領域108iに含まれる酸素欠損を低減することが可能である。
絶縁膜104として、例えば酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化ハフニウム、酸化ガリウムまたはGa−Zn酸化物などを用いればよく、単層または積層で設けることができる。本実施の形態では、絶縁膜104として、窒化シリコン膜と、酸化窒化シリコン膜との積層構造を用いる。このように、絶縁膜104を積層構造として、下層側に窒化シリコン膜を用い、上層側に酸化窒化シリコン膜を用いることで、酸化物半導体膜108中に効率よく酸素を導入することができる。
[酸化物半導体膜]
酸化物半導体膜108は、In−M−Zn酸化物(MはAl、Ga、Y、またはSn)等の金属酸化物で形成される。また、酸化物半導体膜108として、In−Ga酸化物、In−Zn酸化物を用いてもよい。
なお、酸化物半導体膜108がIn−M−Zn酸化物の場合、InとMの原子数比率は、In及びMの和を100atomic%としたときInが25atomic%より高く、Mが75atomic%未満、またはInが34atomic%より高く、Mが66atomic%未満とする。
また、酸化物半導体膜108は、エネルギーギャップが2eV以上、または2.5eV以上、または3eV以上であると好ましい。
酸化物半導体膜108の厚さは、3nm以上200nm以下、好ましくは3nm以上100nm以下、さらに好ましくは3nm以上60nm以下である。
酸化物半導体膜108がIn−M−Zn酸化物の場合、In−M−Zn酸化物を成膜するために用いるスパッタリングターゲットの金属元素の原子数比は、In≧M、Zn≧Mを満たすことが好ましい。このようなスパッタリングターゲットの金属元素の原子数比として、In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=2:1:1.5、In:M:Zn=2:1:2.3、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:4.1、In:M:Zn=5:1:7等が好ましい。なお、成膜される酸化物半導体膜108の原子数比はそれぞれ、上記のスパッタリングターゲットに含まれる金属元素の原子数比のプラスマイナス40%程度変動することがある。例えば、スパッタリングターゲットとして、原子数比がIn:Ga:Zn=4:2:4.1を用いる場合、成膜される酸化物半導体膜の原子数比は、In:Ga:Zn=4:2:3近傍となる場合がある。また、スパッタリングターゲットとして、原子数比がIn:Ga:Zn=5:1:7を用いる場合、成膜される酸化物半導体膜の原子数比は、In:Ga:Zn=5:1:6近傍となる場合がある。
また、酸化物半導体膜108において、第14族元素の一つであるシリコンや炭素が含まれると、酸素欠損が増加し、n型となる場合がある。このため、酸化物半導体膜108、特にチャネル領域108iにおいて、シリコンあるいは炭素の濃度を、2×1018atoms/cm以下、または2×1017atoms/cm以下とすることができる。この結果、トランジスタは、しきい値電圧がプラスとなる電気特性(ノーマリーオフ特性ともいう。)を有する。なお、上述のシリコンまたは炭素の濃度としては、例えば、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)により測定することができる。
また、チャネル領域108iにおいて、SIMSにより得られるアルカリ金属またはアルカリ土類金属の濃度を、1×1018atoms/cm以下、または2×1016atoms/cm以下とすることができる。アルカリ金属及びアルカリ土類金属は、酸化物半導体と結合するとキャリアを生成する場合があり、トランジスタのオフ電流が増大してしまうことがある。このため、チャネル領域108iのアルカリ金属またはアルカリ土類金属の濃度を低減することが好ましい。この結果、トランジスタは、しきい値電圧がプラスとなる電気特性(ノーマリーオフ特性ともいう。)を有する。
また、チャネル領域108iに窒素が含まれていると、キャリアである電子が生じ、キャリア密度が増加し、n型となる場合がある。この結果、窒素が含まれている酸化物半導体膜を用いたトランジスタはノーマリーオン特性となりやすい。従って、チャネル領域108iにおいて、窒素はできる限り低減されていることが好ましい。例えば、SIMSにより得られる窒素濃度を、5×1018atoms/cm以下とすればよい。
また、チャネル領域108iにおいて、不純物元素を低減することで、酸化物半導体膜のキャリア密度を低減することができる。このため、チャネル領域108iにおいては、キャリア密度を1×1017/cm以下、または1×1015/cm以下、または1×1013/cm以下、または1×1011/cm以下とすることができる。
チャネル領域108iとして、不純物濃度が低く、欠陥準位密度の低い酸化物半導体膜を用いることで、さらに優れた電気特性を有するトランジスタを作製することができる。ここでは、不純物濃度が低く、欠陥準位密度の低い(酸素欠損の少ない)ことを高純度真性または実質的に高純度真性と呼ぶ。あるいは、真性、または実質的に真性と呼ぶ。高純度真性または実質的に高純度真性である酸化物半導体は、キャリア発生源が少ないため、キャリア密度を低くすることができる場合がある。従って、当該酸化物半導体膜にチャネル領域が形成されるトランジスタは、しきい値電圧がプラスとなる電気特性(ノーマリーオフ特性ともいう。)になりやすい。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、オフ電流が著しく小さい特性を得ることができる。従って、当該酸化物半導体膜にチャネル領域が形成されるトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとなる場合がある。
一方で、ソース領域108s、及びドレイン領域108dは、絶縁膜116と接する。ソース領域108s、及びドレイン領域108dが絶縁膜116と接することで、絶縁膜116からソース領域108s、及びドレイン領域108dに水素、窒素、フッ素の1以上が添加されるため、キャリア密度が高くなる。
また、酸化物半導体膜108は、非単結晶構造でもよい。非単結晶構造は、例えば、後述するCAAC−OS(C Axis Aligned Crystalline Oxide Semiconductor)、多結晶構造、後述する微結晶構造、または非晶質構造を含む。非単結晶構造において、非晶質構造は最も欠陥準位密度が高く、CAAC−OSは最も欠陥準位密度が低い。
なお、酸化物半導体膜108が、非晶質構造の領域、微結晶構造の領域、多結晶構造の領域、CAAC−OSの領域、及び単結晶構造の領域の二種以上を有する単層膜、あるいはこの膜が積層された構造であってもよい。
なお、酸化物半導体膜108において、チャネル領域108iと、ソース領域108s及びドレイン領域108dとの結晶性が異なる場合がある。具体的には、酸化物半導体膜108において、チャネル領域108iよりもソース領域108s及びドレイン領域108dの方が、結晶性が低い場合がある。これは、ソース領域108s及びドレイン領域108dに不純物元素が添加された際に、ソース領域108s及びドレイン領域108dにダメージが入ってしまい、結晶性が低下するためである。
[第2の絶縁膜]
絶縁膜110は、トランジスタ100のゲート絶縁膜として機能する。また、絶縁膜110は、酸化物半導体膜108、特にチャネル領域108iに酸素を供給する機能を有する。例えば、絶縁膜110としては、酸化物絶縁膜または窒化物絶縁膜を単層または積層して形成することができる。なお、酸化物半導体膜108との界面特性を向上させるため、絶縁膜110において、酸化物半導体膜108と接する領域は、少なくとも酸化物絶縁膜を用いて形成することが好ましい。絶縁膜110として、例えば酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコンなどを用いればよい。
また、絶縁膜110の厚さは、5nm以上400nm以下、または5nm以上300nm以下、または10nm以上250nm以下とすることができる。
また、絶縁膜110は、欠陥が少ないことが好ましく、代表的には、電子スピン共鳴法(ESR:Electron Spin Resonance)で観察されるシグナルが少ない方が好ましい。例えば、上述のシグナルとしては、g値が2.001に観察されるE’センターに起因するシグナルが挙げられる。なお、E’センターは、シリコンのダングリングボンドに起因する。絶縁膜110としては、E’センター起因のシグナルのスピン密度が、3×1017spins/cm以下、好ましくは5×1016spins/cm以下である酸化シリコン膜、または酸化窒化シリコン膜を用いればよい。
また、絶縁膜110には、上述のシグナル以外に二酸化窒素(NO)に起因するシグナルが観察される場合がある。当該シグナルは、Nの核スピンにより3つのシグナルに分裂しており、それぞれのg値が2.037以上2.039以下(第1のシグナルとする)、g値が2.001以上2.003以下(第2のシグナルとする)、及びg値が1.964以上1.966以下(第3のシグナルとする)に観察される。
例えば、絶縁膜110として、二酸化窒素(NO)に起因するシグナルのスピン密度が、1×1017spins/cm以上1×1018spins/cm未満である絶縁膜を用いると好適である。
なお、先に説明したように、二酸化窒素(NO)などの窒素酸化物(NO)は、絶縁膜110中に準位を形成するため、絶縁膜110としては、窒素酸化物(NO)の含有量が少ない膜を用いる、別言すると絶縁膜110として窒素酸化物(NO)の放出量が少ない膜を用いると、トランジスタのしきい値電圧のシフトを低減することができる。
窒素酸化物(NO)の放出量が少ない絶縁膜としては、例えば、酸化窒化シリコン膜を用いることができる。当該酸化窒化シリコン膜は、昇温脱離ガス分析法(TDS:Thermal Desorption Spectroscopy)において、窒素酸化物(NO)の放出量よりアンモニアの放出量が多い膜であり、代表的にはアンモニアの放出量が1×1018個/cm以上5×1019個/cm以下である。なお、上記のアンモニアの放出量は、TDSにおける加熱処理の温度が50℃以上650℃以下、または50℃以上550℃以下の範囲での総量である。
窒素酸化物(NO)は、加熱処理においてアンモニア及び酸素と反応するため、アンモニアの放出量が多い絶縁膜を用いることで窒素酸化物(NO)が低減される。
なお、絶縁膜110をSIMSで分析した場合、膜中の窒素濃度が6×1020atoms/cm以下であると好ましい。
また、絶縁膜110として、ハフニウムシリケート(HfSiO)、窒素が添加されたハフニウムシリケート(HfSi)、窒素が添加されたハフニウムアルミネート(HfAl)、酸化ハフニウムなどのhigh−k材料を用いてもよい。当該high−k材料を用いることでトランジスタのゲートリークを低減できる。
[金属酸化膜]
金属酸化膜114としては、先に記載の材料を用いればよい。また、金属酸化膜114の形成方法としては、スパッタリング法またはALD(原子層成膜)法を用いると好ましい。また、金属酸化膜114の膜厚としては、1nm以上100nm以下、好ましくは3nm以上50nm未満、さらに好ましくは5nm以上20nm以下とすればよい。
[第3の絶縁膜]
絶縁膜116は、窒素、水素、フッ素の1以上を有する。絶縁膜116としては、例えば、窒化物絶縁膜が挙げられる。該窒化物絶縁膜としては、窒化シリコン、窒化酸化シリコン、窒化フッ化シリコン、フッ化窒化シリコン等を用いて形成することができる。絶縁膜116に含まれる水素濃度は、1×1022atoms/cm以上であると好ましい。また、絶縁膜116は、酸化物半導体膜108のソース領域108s、及びドレイン領域108dと接する。したがって、絶縁膜116と接するソース領域108s、及びドレイン領域108d中の不純物(窒素、水素、またはフッ素)濃度が高くなり、ソース領域108s、及びドレイン領域108dのキャリア密度を高めることができる。
[第4の絶縁膜]
絶縁膜118としては、酸化物絶縁膜または窒化物絶縁膜を単層または積層して形成することができる。絶縁膜118として、例えば酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化ハフニウム、酸化ガリウムまたはGa−Zn酸化物などを用いればよく、単層または積層で設けることができる。
また、絶縁膜118としては、外部からの水素、水等のバリア膜として機能する膜であることが好ましい。
絶縁膜118の厚さは、30nm以上500nm以下、または100nm以上400nm以下とすることができる。
[導電膜]
導電膜112、120a、120bとしては、スパッタリング法、真空蒸着法、パルスレーザー堆積(PLD)法、熱CVD法等を用いて形成することができる。また、導電膜112、120a、120bとしては、例えば、アルミニウム、クロム、銅、タンタル、チタン、モリブデン、ニッケル、鉄、コバルト、タングステンから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いて形成することができる。また、マンガン、ジルコニウムのいずれか一または複数から選択された金属元素を用いてもよい。また、導電膜112、120a、120bは、単層構造でも、二層以上の積層構造としてもよい。例えば、シリコンを含むアルミニウム膜の単層構造、マンガンを含む銅膜の単層構造、アルミニウム膜上にチタン膜を積層する二層構造、窒化チタン膜上にチタン膜を積層する二層構造、窒化チタン膜上にタングステン膜を積層する二層構造、窒化タンタル膜または窒化タングステン膜上にタングステン膜を積層する二層構造、マンガンを含む銅膜上に銅膜を積層する二層構造、チタン膜上に銅膜を積層する二層構造、チタン膜と、そのチタン膜上にアルミニウム膜を積層し、さらにその上にチタン膜を形成する三層構造、マンガンを含む銅膜上に銅膜を積層し、さらにその上にマンガンを含む銅膜を形成する三層構造等がある。また、アルミニウムに、チタン、タンタル、タングステン、モリブデン、クロム、ネオジム、スカンジウムから選ばれた一または複数を組み合わせた合金膜、もしくは窒化膜を用いてもよい。
特に、導電膜112、120a、120bとしては、銅を含む材料を用いると好適である。導電膜112、120a、120bに銅を含む材料を用いると、抵抗を低くすることができる。例えば、基板102として大面積基板を用いた場合においても信号の遅延等を抑制することができる。
また、導電膜112、120a、120bは、インジウム錫酸化物(Indium Tin Oxide:ITO)、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを含むインジウム錫酸化物(In−Sn−Si酸化物:ITSOともいう)等の透光性を有する導電性材料を適用することもできる。また、上記透光性を有する導電性材料と、上記金属元素の積層構造とすることもできる。
なお、導電膜112として、In−Ga−Zn酸化物に代表される酸化物半導体を用いてもよい。当該酸化物半導体は、絶縁膜116から窒素、水素、またはフッ素が供給されることで、キャリア密度が高くなる。別言すると、酸化物半導体は、酸化物導電体(OC:Oxide Conductor)として機能する。したがって、酸化物半導体は、ゲート電極として用いることができる。
例えば、導電膜112としては、酸化物導電体(OC)の単層構造、金属膜の単層構造、または酸化物導電体(OC)と、金属膜との積層構造等が挙げられる。
なお、導電膜112として、遮光性を有する金属膜の単層構造、または酸化物導電体(OC)と遮光性を有する金属膜との積層構造を用いる場合、導電膜112の下方に形成されるチャネル領域108iを遮光することができるため、好適である。また、導電膜112として、酸化物半導体または酸化物導電体(OC)と、遮光性を有する金属膜との積層構造を用いる場合、酸化物半導体または酸化物導電体(OC)上に、金属膜(例えば、チタン膜、タングステン膜など)を形成することで、金属膜中の構成元素が酸化物半導体または酸化物導電体(OC)側に拡散して低抵抗化する、金属膜の成膜時のダメージ(例えば、スパッタリングダメージなど)により低抵抗化する、あるいは金属膜中に酸化物半導体または酸化物導電体(OC)中の酸素が拡散することで、酸素欠損が形成されて低抵抗化する。
導電膜112、120a、120bの厚さとしては、30nm以上500nm以下、または100nm以上400nm以下とすることができる。
<1−2.半導体装置の構成例2>
次に、図1(A)(B)(C)に示す半導体装置と異なる構成について、図2(A)(B)(C)を用いて説明する。
図2(A)は、トランジスタ100Aの上面図であり、図2(B)は図2(A)の一点鎖線X1−X2間の断面図であり、図2(C)は図2(A)の一点鎖線Y1−Y2間の断面図である。
図2(A)(B)(C)に示すトランジスタ100Aは、基板102上に形成された導電膜106と、導電膜106上の絶縁膜104と、絶縁膜104上の酸化物半導体膜108と、酸化物半導体膜108上の絶縁膜110と、絶縁膜110上の導電膜112と、絶縁膜110の側面に接する金属酸化膜114と、絶縁膜104、酸化物半導体膜108、導電膜112、及び金属酸化膜114上の絶縁膜116と、を有する。なお、酸化物半導体膜108は、導電膜112と重なるチャネル領域108iと、絶縁膜116と接するソース領域108sと、絶縁膜116と接するドレイン領域108dと、を有する。
トランジスタ100Aは、先に示すトランジスタ100の構成に加え、導電膜106と、開口部143と、を有する。
なお、開口部143は、絶縁膜104、110に設けられる。また、導電膜106は、開口部143を介して、導電膜112と、電気的に接続される。よって、導電膜106と導電膜112には、同じ電位が与えられる。なお、開口部143を設けずに、導電膜106と、導電膜112と、に異なる電位を与えてもよい。または、開口部143を設けずに、導電膜106を遮光膜として用いてもよい。例えば、導電膜106を遮光性の材料により形成することで、チャネル領域108iに照射される下方からの光を抑制することができる。
また、トランジスタ100Aの構成とする場合、導電膜106は、第1のゲート電極(ボトムゲート電極ともいう)としての機能を有し、導電膜112は、第2のゲート電極(トップゲート電極ともいう)としての機能を有する。また、絶縁膜104は、第1のゲート絶縁膜としての機能を有し、絶縁膜110は、第2のゲート絶縁膜としての機能を有する。
導電膜106としては、先に記載の導電膜112、120a、120bと同様の材料を用いることができる。特に導電膜106として、銅を含む材料により形成することで抵抗を低くすることができるため好適である。例えば、導電膜106を窒化チタン膜、窒化タンタル膜、またはタングステン膜上に銅膜を設ける積層構造とし、導電膜120a、120bを窒化チタン膜、窒化タンタル膜、またはタングステン膜上に銅膜を設ける積層構造とすると好適である。この場合、トランジスタ100Aを表示装置の画素トランジスタ及び駆動トランジスタのいずれか一方または双方に用いることで、導電膜106と導電膜120aとの間に生じる寄生容量、及び導電膜106と導電膜120bとの間に生じる寄生容量を低くすることができる。したがって、導電膜106、導電膜120a、及び導電膜120bを、トランジスタ100Aの第1のゲート電極、ソース電極、及びドレイン電極として用いるのみならず、表示装置の電源供給用の配線、信号供給用の配線、または接続用の配線等に用いる事も可能となる。
このように、図2(A)(B)(C)に示すトランジスタ100Aは、先に説明したトランジスタ100と異なり、酸化物半導体膜108の上下にゲート電極として機能する導電膜を有する構造である。トランジスタ100Aに示すように、本発明の一態様の半導体装置には、複数のゲート電極を設けてもよい。
また、図2(C)に示すように、酸化物半導体膜108は、第1のゲート電極として機能する導電膜106と、第2のゲート電極として機能する導電膜112のそれぞれと対向するように位置し、2つのゲート電極として機能する導電膜に挟まれている。
また、導電膜112のチャネル幅方向の長さは、酸化物半導体膜108のチャネル幅方向の長さよりも長く、酸化物半導体膜108のチャネル幅方向全体は、絶縁膜110を介して導電膜112に覆われている。また、導電膜112と導電膜106とは、絶縁膜104、及び絶縁膜110に設けられる開口部143において接続されるため、酸化物半導体膜108のチャネル幅方向の側面の一方は、絶縁膜110を介して導電膜112と対向している。
別言すると、トランジスタ100Aのチャネル幅方向において、導電膜106及び導電膜112は、絶縁膜104、及び絶縁膜110に設けられる開口部143において接続すると共に、絶縁膜104、及び絶縁膜110を介して酸化物半導体膜108を取り囲む構成である。
このような構成を有することで、トランジスタ100Aに含まれる酸化物半導体膜108を、第1のゲート電極として機能する導電膜106及び第2のゲート電極として機能する導電膜112の電界によって電気的に取り囲むことができる。トランジスタ100Aのように、第1のゲート電極及び第2のゲート電極の電界によって、チャネル領域が形成される酸化物半導体膜を電気的に取り囲むトランジスタのデバイス構造をSurrounded channel(S−channel)構造と呼ぶことができる。
トランジスタ100Aは、S−channel構造を有するため、導電膜106または導電膜112によってチャネルを誘起させるための電界を効果的に酸化物半導体膜108に印加することができるため、トランジスタ100Aの電流駆動能力が向上し、高いオン電流特性を得ることが可能となる。また、オン電流を高くすることが可能であるため、トランジスタ100Aを微細化することが可能となる。また、トランジスタ100Aは、酸化物半導体膜108が導電膜106、及び導電膜112によって取り囲まれた構造を有するため、トランジスタ100Aの機械的強度を高めることができる。
なお、トランジスタ100Aのチャネル幅方向において、酸化物半導体膜108の開口部143が形成されていない側に、開口部143と異なる開口部を形成してもよい。
また、トランジスタ100Aに示すように、トランジスタが、半導体膜を間に挟んで存在する一対のゲート電極を有している場合、一方のゲート電極には信号Aが、他方のゲート電極には固定電位Vbが与えられてもよい。また、一方のゲート電極には信号Aが、他方のゲート電極には信号Bが与えられてもよい。また、一方のゲート電極には固定電位Vaが、他方のゲート電極には固定電位Vbが与えられてもよい。
信号Aは、例えば、導通状態または非導通状態を制御するための信号である。信号Aは、電位V1、または電位V2(V1>V2とする)の2種類の電位をとるデジタル信号であってもよい。例えば、電位V1を高電源電位とし、電位V2を低電源電位とすることができる。信号Aは、アナログ信号であってもよい。
固定電位Vbは、例えば、トランジスタのしきい値電圧VthAを制御するための電位である。固定電位Vbは、電位V1、または電位V2であってもよい。この場合、固定電位Vbを生成するための電位発生回路を別途設ける必要がなく好ましい。固定電位Vbは、電位V1、または電位V2と異なる電位であってもよい。固定電位Vbを低くすることで、しきい値電圧VthAを高くできる場合がある。その結果、ゲートーソース間電圧Vgsが0Vのときのドレイン電流を低減し、トランジスタを有する回路のリーク電流を低減できる場合がある。例えば、固定電位Vbを低電源電位よりも低くしてもよい。一方で、固定電位Vbを高くすることで、しきい値電圧VthAを低くできる場合がある。その結果、ゲート−ソース間電圧Vgsが高電源電位のときのドレイン電流を向上させ、トランジスタを有する回路の動作速度を向上できる場合がある。例えば、固定電位Vbを低電源電位よりも高くしてもよい。
信号Bは、例えば、導通状態または非導通状態を制御するための信号である。信号Bは、電位V3、または電位V4(V3>V4とする)の2種類の電位をとるデジタル信号であってもよい。例えば、電位V3を高電源電位とし、電位V4を低電源電位とすることができる。信号Bは、アナログ信号であってもよい。
信号Aと信号Bが共にデジタル信号である場合、信号Bは、信号Aと同じデジタル値を持つ信号であってもよい。この場合、トランジスタのオン電流を向上し、トランジスタを有する回路の動作速度を向上できる場合がある。このとき、信号Aにおける電位V1及び電位V2は、信号Bにおける電位V3及び電位V4と、異なっていても良い。例えば、信号Bが入力されるゲートに対応するゲート絶縁膜が、信号Aが入力されるゲートに対応するゲート絶縁膜よりも厚い場合、信号Bの電位振幅(V3−V4)を、信号Aの電位振幅(V1−V2)より大きくしても良い。そうすることで、トランジスタの導通状態または非導通状態に対して、信号Aが与える影響と、信号Bが与える影響と、を同程度とすることができる場合がある。
信号Aと信号Bが共にデジタル信号である場合、信号Bは、信号Aと異なるデジタル値を持つ信号であってもよい。この場合、トランジスタの制御を信号Aと信号Bによって別々に行うことができ、より高い機能を実現できる場合がある。例えば、トランジスタがnチャネル型である場合、信号Aが電位V1であり、かつ、信号Bが電位V3である場合のみ導通状態となる場合や、信号Aが電位V2であり、かつ、信号Bが電位V4である場合のみ非導通状態となる場合には、一つのトランジスタでNAND回路やNOR回路等の機能を実現できる場合がある。また、信号Bは、しきい値電圧VthAを制御するための信号であってもよい。例えば、信号Bは、トランジスタを有する回路が動作している期間と、当該回路が動作していない期間と、で電位が異なる信号であっても良い。信号Bは、回路の動作モードに合わせて電位が異なる信号であってもよい。この場合、信号Bは信号Aほど頻繁には電位が切り替わらない場合がある。
信号Aと信号Bが共にアナログ信号である場合、信号Bは、信号Aと同じ電位のアナログ信号、信号Aの電位を定数倍したアナログ信号、または、信号Aの電位を定数だけ加算もしくは減算したアナログ信号等であってもよい。この場合、トランジスタのオン電流が向上し、トランジスタを有する回路の動作速度を向上できる場合がある。信号Bは、信号Aと異なるアナログ信号であってもよい。この場合、トランジスタの制御を信号Aと信号Bによって別々に行うことができ、より高い機能を実現できる場合がある。
信号Aがデジタル信号であり、信号Bがアナログ信号であってもよい。または信号Aがアナログ信号であり、信号Bがデジタル信号であってもよい。
トランジスタの両方のゲート電極に固定電位を与える場合、トランジスタを、抵抗素子と同等の素子として機能させることができる場合がある。例えば、トランジスタがnチャネル型である場合、固定電位Vaまたは固定電位Vbを高く(低く)することで、トランジスタの実効抵抗を低く(高く)することができる場合がある。固定電位Va及び固定電位Vbを共に高く(低く)することで、一つのゲートしか有さないトランジスタによって得られる実効抵抗よりも低い(高い)実効抵抗が得られる場合がある。
なお、トランジスタ100Aのその他の構成は、先に示すトランジスタ100と同様であり、同様の効果を奏する。
<1−3.半導体装置の構成例3>
次に、図2(A)(B)(C)に示す半導体装置と異なる構成について、図3乃至図8を用いて説明する。
図3(A)(B)は、トランジスタ100Bの断面図であり、図4(A)(B)は、トランジスタ100Cの断面図であり、図5(A)(B)は、トランジスタ100Dの断面図であり、図6(A)(B)は、トランジスタ100Eの断面図であり、図7(A)(B)は、トランジスタ100Fの断面図であり、図8(A)(B)は、トランジスタ100Gの断面図である。なお、トランジスタ100B、トランジスタ100C、トランジスタ100D、トランジスタ100E、トランジスタ100F、及びトランジスタ100Gの上面図としては、図2(A)に示すトランジスタ100Aと同様であるため、ここでの説明は省略する。
図3(A)(B)に示すトランジスタ100Bは、先に示すトランジスタ100Aと絶縁膜110、導電膜112、及び金属酸化膜114の形状が異なる。具体的には、トランジスタのチャネル長(L)方向の断面において、トランジスタ100Aは、絶縁膜110、導電膜112、及び金属酸化膜114の形状が矩形状であるのに対し、トランジスタ100Bは、絶縁膜110、導電膜112、及び金属酸化膜114の形状がテーパー形状である。より詳しくは、トランジスタ100Aは、トランジスタのチャネル長(L)方向の断面において、導電膜112の上端部と、絶縁膜110の下端部とが概略同じ位置に形成される。一方で、トランジスタ100Bは、トランジスタのチャネル長(L)方向の断面において、導電膜112の上端部が絶縁膜110の下端部よりも内側に形成される。別言すると、絶縁膜110の側端部は、導電膜112の側端部よりも外側に位置する。
トランジスタ100Aとしては、導電膜112と、絶縁膜110と、を同じマスクで加工し、ドライエッチング法を用いて、一括して加工することで形成できる。トランジスタ100Bとしては、導電膜112と、絶縁膜110と、を同じマスクで加工し、ウエットエッチング法及びドライエッチング法を組み合わせて加工することで形成できる。
トランジスタ100Aのような構成とすることで、ソース領域108s及びドレイン領域108dと、導電膜112との端部が概略同じ位置に形成されるため好ましい。一方で、トランジスタ100Bのような構成とすることで、金属酸化膜114及び絶縁膜116の被覆性が向上するため好ましい。ただし、導電膜112、及び絶縁膜110の側面のテーパー角度を大きくすると、金属酸化膜114を形成し難くなる。
図4(A)(B)に示すトランジスタ100Cは、先に示すトランジスタ100Aと金属酸化膜114の形状が異なる。具体的には、トランジスタ100Aは、金属酸化膜114が絶縁膜110と、導電膜112の側面を覆う構造であったのに対し、トランジスタ100Cは、金属酸化膜114が絶縁膜110の側面を覆う構造である。このように、金属酸化膜114としては、少なくとも絶縁膜110の側面を覆う構成であればよい。
図5(A)(B)に示すトランジスタ100Dは、先に示すトランジスタ100Aと比較し、金属酸化膜114、導電膜112、及び絶縁膜110の形状が異なる。具体的には、トランジスタ100Dは、トランジスタのチャネル長(L)方向の断面において、導電膜112の下端部と、絶縁膜110の上端部との位置が異なる。導電膜112の下端部は、絶縁膜110の上端部よりも内側に形成される。
例えば、導電膜112と、絶縁膜110と、を同じマスクで加工し、導電膜112をウエットエッチング法で、絶縁膜110をドライエッチング法で、それぞれ加工することで、トランジスタ100Dの構造とすることができる。
なお、トランジスタ100Dにおいては、絶縁膜110の側面にのみ、金属酸化膜114が設けられる構造について例示したが、これに限定されず、絶縁膜110の側面と、導電膜112の側面との双方に金属酸化膜114が設けられる構造、または絶縁膜110の側面と、絶縁膜110の上面と、導電膜112の側面とに金属酸化膜114が設けられる構造としてもよい。
また、トランジスタ100Dの構造とすることで、酸化物半導体膜108中に、領域108fが形成される場合がある。領域108fは、チャネル領域108iとソース領域108sとの間、及びチャネル領域108iとドレイン領域108dとの間に形成される。
領域108fは、高抵抗領域あるいは低抵抗領域のいずれか一方として機能する。高抵抗領域とは、チャネル領域108iと同等の抵抗を有し、ゲート電極として機能する導電膜112が重畳しない領域である。領域108fが高抵抗領域の場合、領域108fは、所謂オフセット領域として機能する。領域108fがオフセット領域として機能する場合においては、トランジスタ100Dのオン電流の低下を抑制するために、チャネル長(L)方向の断面において、領域108fを1μm以下とすればよい。
また、低抵抗領域とは、チャネル領域108iよりも抵抗が低く、且つソース領域108s及びドレイン領域108dよりも抵抗が高い領域である。領域108fが低抵抗領域の場合、領域108fは、所謂、LDD(Lightly Doped Drain)領域として機能する。領域108fがLDD領域として機能する場合においては、ドレイン領域の電界緩和が可能となるため、ドレイン領域の電界に起因したトランジスタのしきい値電圧の変動を低減することができる。
なお、領域108fをLDD領域とする場合には、例えば、絶縁膜116から領域108fに窒素、水素、フッ素の1以上を供給する、あるいは、絶縁膜110及び金属酸化膜114をマスクとして、絶縁膜110及び金属酸化膜114の上方から不純物元素を添加することで、当該不純物元素が絶縁膜110及び金属酸化膜114を介し、酸化物半導体膜108に添加されることで領域108fが形成される。
また、金属酸化膜114が接する酸化物半導体膜108の領域は、上記の高抵抗領域または低抵抗領域となる。例えば、金属酸化膜114の膜厚が厚い(代表的には、50nm以上100nm以下)場合、酸化物半導体膜108の上面に接する金属酸化膜114の幅が長く(代表的には、50nm以上100nm以下)なる。一方で金属酸化膜114の膜厚が薄い(代表的には、5nm以上20nm以下)場合、酸化物半導体膜108の上面に接する金属酸化膜114の幅が短く(代表的には、5nm以上20nm以下)なる。酸化物半導体膜108の上面に接する金属酸化膜114の幅が長い場合、ソース領域108s、及びドレイン領域108dからの不純物(窒素、水素、またはフッ素)が横方向に拡散できる距離が長くなるため、高抵抗領域となりうる。一方で、酸化物半導体膜108の上面に接する金属酸化膜114の幅が短い場合、ソース領域108s、及びドレイン領域108dからの不純物(窒素、水素、またはフッ素)が横方向に拡散できる距離が短くなるため、低抵抗領域となりうる。なお、先に説明の他のトランジスタ(例えば、トランジスタ100、100Aなど)の金属酸化膜114が接する酸化物半導体膜108の領域についても、上述の構成と同じである。
図6(A)(B)に示すトランジスタ100Eは、先に示すトランジスタ100Aと比較し、金属酸化膜114、導電膜112、及び絶縁膜110の形状が異なる。具体的には、トランジスタ100Eは、トランジスタのチャネル長(L)方向の断面において、導電膜112の下端部と、絶縁膜110の上端部との位置が異なる。導電膜112の下端部は、絶縁膜110の上端部よりも外側に形成される。
例えば、導電膜112と、絶縁膜110と、を同じマスクで加工し、導電膜112をドライエッチング法で、絶縁膜110をウエットエッチング法で、それぞれ加工することで、トランジスタ100Eの構造とすることができる。
なお、トランジスタ100Eにおいては、絶縁膜110と、導電膜112との双方に金属酸化膜114が設けられる構造について例示したが、これに限定されず、絶縁膜110の側面にのみ金属酸化膜114を設ける構造としてもよい。この場合の一例を、図7(A)(B)に示す。図7(A)(B)に示すトランジスタ100Fは、トランジスタのチャネル長(L)方向の断面において、導電膜112の下端部と、絶縁膜110の上端部との位置が異なる。導電膜112の下端部は、絶縁膜110の上端部よりも外側に形成される。また、金属酸化膜114は、絶縁膜110の側面に設けられる構造である。
なお、トランジスタ100Fの構造とすることで、ゲート電極として機能する導電膜112よりも内側にソース領域108s及びドレイン領域108dの一部が設けられる。なお、導電膜112と、ソース領域108sとが重なる領域、及び導電膜112と、ドレイン領域108dとが重なる領域は、所謂オーバーラップ領域(Lov領域ともいう)として機能する。なお、Lov領域とは、ゲート電極として機能する導電膜112と重なり、且つチャネル領域108iよりも抵抗が低い領域である。Lov領域を有する構造とすることで、チャネル領域108iと、ソース領域108s及びドレイン領域108dとの間に高抵抗領域が形成されないため、トランジスタのオン電流を高めることが可能となる。
図8(A)(B)に示すトランジスタ100Gは、先に示すトランジスタ100Aと比較し、絶縁膜118上に平坦化膜として機能する絶縁膜122が設けられている点が異なる。それ以外の構成については、先に示すトランジスタ100Aと同様の構成であり、同様の効果を奏する。
絶縁膜122は、トランジスタ等に起因する凹凸等を平坦化させる機能を有する。絶縁膜122としては、絶縁性であればよく、無機材料または有機材料を用いて形成される。該無機材料としては、酸化シリコン膜、酸化窒化シリコン膜、窒化酸化シリコン膜、窒化シリコン膜、酸化アルミニウム膜、窒化アルミニウム膜等が挙げられる。該有機材料としては、例えば、アクリル樹脂、またはポリイミド樹脂等の感光性の樹脂材料が挙げられる。
なお、図8(A)(B)においては、絶縁膜122が有する開口部の形状は、開口部141a、141bよりも大きい形状としたが、これに限定されず、例えば、開口部141a、141bと同じ形状、または開口部141a、141bよりも小さい形状としてもよい。
また、図8(A)(B)においては、絶縁膜122上に導電膜120a、120bを設ける構成について例示したがこれに限定されず、例えば、絶縁膜118上に導電膜120a、120bを設け、導電膜120a、120b上に絶縁膜122を設ける構成としてもよい。
<1−4.半導体装置の構成例4>
次に、図2(A)(B)(C)に示す半導体装置と異なる構成について、図9乃至図14を用いて説明する。
図9(A)(B)は、トランジスタ100Hの断面図であり、図10(A)(B)は、トランジスタ100Jの断面図であり、図11(A)(B)は、トランジスタ100Kの断面図であり、図12(A)(B)は、トランジスタ100Lの断面図であり、図13(A)(B)は、トランジスタ100Mの断面図である。なお、トランジスタ100H、トランジスタ100J、トランジスタ100K、トランジスタ100L、及びトランジスタ100Mの上面図としては、図2(A)に示すトランジスタ100Aと同様であるため、ここでの説明は省略する。
トランジスタ100H、トランジスタ100J、トランジスタ100K、トランジスタ100L、及びトランジスタ100Mは、先に示すトランジスタ100Aと酸化物半導体膜108の構造が異なる。それ以外の構成については、先に示すトランジスタ100Aと同様の構成であり、同様の効果を奏する。
図9(A)(B)に示すトランジスタ100Hが有する酸化物半導体膜108は、絶縁膜104上の酸化物半導体膜108_1と、酸化物半導体膜108_1上の酸化物半導体膜108_2と、酸化物半導体膜108_2上の酸化物半導体膜108_3と、を有する。また、チャネル領域108i、ソース領域108s、及びドレイン領域108dは、それぞれ、酸化物半導体膜108_1、酸化物半導体膜108_2、及び酸化物半導体膜108_3の3層の積層構造である。
図10(A)(B)に示すトランジスタ100Jが有する酸化物半導体膜108は、絶縁膜104上の酸化物半導体膜108_2と、酸化物半導体膜108_2上の酸化物半導体膜108_3と、を有する。また、チャネル領域108i、ソース領域108s、及びドレイン領域108dは、それぞれ、酸化物半導体膜108_2、及び酸化物半導体膜108_3の2層の積層構造である。
図11(A)(B)に示すトランジスタ100Kが有する酸化物半導体膜108は、絶縁膜104上の酸化物半導体膜108_1と、酸化物半導体膜108_1上の酸化物半導体膜108_2と、を有する。また、チャネル領域108i、ソース領域108s、及びドレイン領域108dは、それぞれ、酸化物半導体膜108_1、及び酸化物半導体膜108_2の2層の積層構造である。
図12(A)(B)に示すトランジスタ100Lが有する酸化物半導体膜108は、絶縁膜104上の酸化物半導体膜108_1と、酸化物半導体膜108_1上の酸化物半導体膜108_2と、酸化物半導体膜108_2上の酸化物半導体膜108_3と、を有する。また、チャネル領域108iは、酸化物半導体膜108_1、酸化物半導体膜108_2、及び酸化物半導体膜108_3の3層の積層構造であり、ソース領域108s、及びドレイン領域108dは、それぞれ、酸化物半導体膜108_1、及び酸化物半導体膜108_2の2層の積層構造である。なお、トランジスタ100Lのチャネル幅(W)方向の断面において、酸化物半導体膜108_3が、酸化物半導体膜108_1及び酸化物半導体膜108_2の側面を覆う。
図13(A)(B)に示すトランジスタ100Mが有する酸化物半導体膜108は、絶縁膜104上の酸化物半導体膜108_2と、酸化物半導体膜108_2上の酸化物半導体膜108_3と、を有する。また、チャネル領域108iは、酸化物半導体膜108_2、及び酸化物半導体膜108_3の2層の積層構造であり、ソース領域108s、及びドレイン領域108dは、それぞれ、酸化物半導体膜108_2の単層構造である。なお、トランジスタ100Mのチャネル幅(W)方向の断面において、酸化物半導体膜108_3が、酸化物半導体膜108_2の側面を覆う。
チャネル領域108iのチャネル幅(W)方向の側面またはその近傍においては、加工におけるダメージにより欠陥(例えば、酸素欠損)が形成されやすい、あるいは不純物の付着により汚染されやすい。そのため、チャネル領域108iが実質的に真性であっても、電界などのストレスが印加されることによって、チャネル領域108iのチャネル幅(W)方向の側面またはその近傍が活性化され、低抵抗(n型)領域となりやすい。また、チャネル領域108iのチャネル幅(W)方向の側面またはその近傍がn型領域の場合、当該n型領域がキャリアのパスとなるため、寄生チャネルが形成される場合がある。
そこで、トランジスタ100L、及びトランジスタ100Mにおいては、チャネル領域108iを積層構造とし、チャネル領域108iのチャネル幅(W)方向の側面を、積層構造の一方の層で覆う構成とする。当該構成とすることで、チャネル領域108iの側面またはその近傍の欠陥を抑制する、あるいはチャネル領域108iの側面またはその近傍への不純物の付着を低減することが可能となる。
<1−5.バンド構造>
ここで、絶縁膜104、酸化物半導体膜108_1、108_2、108_3、及び絶縁膜110のバンド構造、絶縁膜104、酸化物半導体膜108_2、108_3、及び絶縁膜110のバンド構造、並びに絶縁膜104、酸化物半導体膜108_1、108_2、及び絶縁膜110のバンド構造について、図14を用いて説明する。なお、図14は、チャネル領域108iにおけるバンド構造である。
図14(A)は、絶縁膜104、酸化物半導体膜108_1、108_2、108_3、及び絶縁膜110を有する積層構造の膜厚方向のバンド構造の一例である。また、図14(B)は、絶縁膜104、酸化物半導体膜108_2、108_3、及び絶縁膜110を有する積層構造の膜厚方向のバンド構造の一例である。また、図14(C)は、絶縁膜104、酸化物半導体膜108_1、108_2、及び絶縁膜110を有する積層構造の膜厚方向のバンド構造の一例である。なお、バンド構造は、理解を容易にするため絶縁膜104、酸化物半導体膜108_1、108_2、108_3、及び絶縁膜110の伝導帯下端のエネルギー準位(Ec)を示す。
また、図14(A)は、絶縁膜104、110として酸化シリコン膜を用い、酸化物半導体膜108_1として金属元素の原子数比をIn:Ga:Zn=1:3:2の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用い、酸化物半導体膜108_2として金属元素の原子数比をIn:Ga:Zn=4:2:4.1の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用い、酸化物半導体膜108_3として金属元素の原子数比をIn:Ga:Zn=1:3:2の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用いる構成のバンド図である。
また、図14(B)は、絶縁膜104、110として酸化シリコン膜を用い、酸化物半導体膜108_2として金属元素の原子数比をIn:Ga:Zn=4:2:4.1の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用い、酸化物半導体膜108_3として金属元素の原子数比をIn:Ga:Zn=1:3:2の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用いる構成のバンド図である。
また、図14(C)は、絶縁膜104、110として酸化シリコン膜を用い、酸化物半導体膜108_1として金属元素の原子数比をIn:Ga:Zn=1:3:2の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用い、酸化物半導体膜108_2として金属元素の原子数比をIn:Ga:Zn=4:2:4.1の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用いて形成される酸化物半導体膜を用いる構成のバンド図である。
図14(A)に示すように、酸化物半導体膜108_1、108_2、108_3において、伝導帯下端のエネルギー準位はなだらかに変化する。また、図14(B)に示すように、酸化物半導体膜108_2、108_3において、伝導帯下端のエネルギー準位はなだらかに変化する。また、図14(C)に示すように、酸化物半導体膜108_1、108_2において、伝導帯下端のエネルギー準位はなだらかに変化する。換言すると、連続的に変化または連続接合するともいうことができる。このようなバンド構造を有するためには、酸化物半導体膜108_1と酸化物半導体膜108_2との界面、または酸化物半導体膜108_2と酸化物半導体膜108_3との界面において、トラップ中心や再結合中心のような欠陥準位を形成するような不純物が存在しないとする。
酸化物半導体膜108_1、108_2、108_3に連続接合を形成するためには、ロードロック室を備えたマルチチャンバー方式の成膜装置(スパッタリング装置)を用いて各膜を大気に触れさせることなく連続して積層することが必要となる。
図14(A)(B)(C)に示す構成とすることで酸化物半導体膜108_2がウェル(井戸)となり、上記積層構造を用いたトランジスタにおいて、チャネル領域が酸化物半導体膜108_2に形成されることがわかる。
なお、酸化物半導体膜108_1、108_3を設けることにより、トラップ準位を酸化物半導体膜108_2より遠ざけることができる。
また、トラップ準位がチャネル領域として機能する酸化物半導体膜108_2の伝導帯下端のエネルギー準位(Ec)より真空準位から遠くなることがあり、トラップ準位に電子が蓄積しやすくなってしまう。トラップ準位に電子が蓄積されることで、マイナスの固定電荷となり、トランジスタのしきい値電圧はプラス方向にシフトしてしまう。したがって、トラップ準位が酸化物半導体膜108_2の伝導帯下端のエネルギー準位(Ec)より真空準位に近くなるような構成にすると好ましい。このようにすることで、トラップ準位に電子が蓄積しにくくなり、トランジスタのオン電流を増大させることが可能であると共に、電界効果移動度を高めることができる。
また、酸化物半導体膜108_1、108_3は、酸化物半導体膜108_2よりも伝導帯下端のエネルギー準位が真空準位に近く、代表的には、酸化物半導体膜108_2の伝導帯下端のエネルギー準位と、酸化物半導体膜108_1、108_3の伝導帯下端のエネルギー準位との差が、0.15eV以上、または0.5eV以上、かつ2eV以下、または1eV以下である。すなわち、酸化物半導体膜108_1、108_3の電子親和力と、酸化物半導体膜108_2の電子親和力との差が、0.15eV以上、または0.5eV以上、かつ2eV以下、または1eV以下である。
このような構成を有することで、酸化物半導体膜108_2が主な電流経路となる。すなわち、酸化物半導体膜108_2は、チャネル領域としての機能を有し、酸化物半導体膜108_1、108_3は、酸化物絶縁膜としての機能を有する。また、酸化物半導体膜108_1、108_3は、チャネル領域が形成される酸化物半導体膜108_2を構成する金属元素の一種以上から構成される酸化物半導体膜を用いると好ましい。このような構成とすることで、酸化物半導体膜108_1と酸化物半導体膜108_2との界面、または酸化物半導体膜108_2と酸化物半導体膜108_3との界面において、界面散乱が起こりにくい。従って、該界面においてはキャリアの動きが阻害されないため、トランジスタの電界効果移動度が高くなる。
また、酸化物半導体膜108_1、108_3は、チャネル領域の一部として機能することを防止するため、導電率が十分に低い材料を用いるものとする。そのため、酸化物半導体膜108_1、108_3を、その物性及び/または機能から、それぞれ酸化物絶縁膜とも呼べる。または、酸化物半導体膜108_1、108_3には、電子親和力(真空準位と伝導帯下端のエネルギー準位との差)が酸化物半導体膜108_2よりも小さく、伝導帯下端のエネルギー準位が酸化物半導体膜108_2の伝導帯下端エネルギー準位と差分(バンドオフセット)を有する材料を用いるものとする。また、ドレイン電圧の大きさに依存したしきい値電圧の差が生じることを抑制するためには、酸化物半導体膜108_1、108_3の伝導帯下端のエネルギー準位が、酸化物半導体膜108_2の伝導帯下端のエネルギー準位よりも真空準位に近い材料を用いると好適である。例えば、酸化物半導体膜108_2の伝導帯下端のエネルギー準位と、酸化物半導体膜108_1、108_3の伝導帯下端のエネルギー準位との差が、0.2eV以上、好ましくは0.5eV以上とすることが好ましい。
また、酸化物半導体膜108_1、108_3は、膜中にスピネル型の結晶構造が含まれないことが好ましい。酸化物半導体膜108_1、108_3の膜中にスピネル型の結晶構造を含む場合、該スピネル型の結晶構造と他の領域との界面において、導電膜120a、120bの構成元素が酸化物半導体膜108_2へ拡散してしまう場合がある。なお、酸化物半導体膜108_1、108_3が後述するCAAC−OSである場合、導電膜120a、120bの構成元素、例えば、銅元素のブロッキング性が高くなり好ましい。
また、本実施の形態においては、酸化物半導体膜108_1、108_3として、金属元素の原子数比をIn:Ga:Zn=1:3:2の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用いる構成について例示したが、これに限定されない。例えば、酸化物半導体膜108_1、108_3として、In:Ga:Zn=1:1:1[原子数比]、In:Ga:Zn=1:1:1.2[原子数比]、In:Ga:Zn=1:3:4[原子数比]、In:Ga:Zn=1:3:6[原子数比]、In:Ga:Zn=1:4:5[原子数比]、In:Ga:Zn=1:5:6[原子数比]、またはIn:Ga:Zn=1:10:1[原子数比]の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用いてもよい。あるいは、酸化物半導体膜108_1、108_3として、金属元素の原子数比をGa:Zn=10:1の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用いてもよい。この場合、酸化物半導体膜108_2として金属元素の原子数比をIn:Ga:Zn=1:1:1の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用いると、酸化物半導体膜108_2の伝導帯下端のエネルギー準位と、酸化物半導体膜108_1、108_3の伝導帯下端のエネルギー準位との差を0.6eV以上とすることができるため好適である。また、酸化物半導体膜108_1、108_3として、金属元素の原子数比をIn:Ga=7:93の金属酸化物ターゲットを用いて形成される酸化物半導体膜を用いてもよい。
なお、酸化物半導体膜108_1、108_3として、In:Ga:Zn=1:1:1[原子数比]の金属酸化物ターゲットを用いる場合、酸化物半導体膜108_1、108_3は、In:Ga:Zn=1:β1(0<β1≦2):β2(0<β2≦2)となる場合がある。また、酸化物半導体膜108_1、108_3として、In:Ga:Zn=1:3:4[原子数比]の金属酸化物ターゲットを用いる場合、酸化物半導体膜108_1、108_3は、In:Ga:Zn=1:β3(1≦β3≦5):β4(2≦β4≦6)となる場合がある。また、酸化物半導体膜108_1、108_3として、In:Ga:Zn=1:3:6[原子数比]の金属酸化物ターゲットを用いる場合、酸化物半導体膜108_1、108_3は、In:Ga:Zn=1:β5(1≦β5≦5):β6(4≦β6≦8)となる場合がある。
<1−6.半導体装置の作製方法1>
次に、図1に示すトランジスタ100の作製方法の一例について、図15乃至図18を用いて説明する。なお、図15乃至図18は、トランジスタ100の作製方法を説明するチャネル長(L)方向及びチャネル幅(W)方向の断面図である。
まず、基板102上に絶縁膜104を形成する。続いて、絶縁膜104上に酸化物半導体膜を形成する。その後、当該酸化物半導体膜を島状に加工することで、酸化物半導体膜107を形成する(図15(A)参照)。
絶縁膜104としては、スパッタリング法、CVD法、蒸着法、パルスレーザー堆積(PLD)法、印刷法、塗布法等を適宜用いて形成することができる。本実施の形態においては、絶縁膜104として、PECVD装置を用い、厚さ400nmの窒化シリコン膜と、厚さ50nmの酸化窒化シリコン膜とを形成する。
また、絶縁膜104を形成した後、絶縁膜104に酸素を添加してもよい。絶縁膜104に添加する酸素としては、酸素ラジカル、酸素原子、酸素原子イオン、酸素分子イオン等がある。また、添加方法としては、イオンドーピング法、イオン注入法、プラズマ処理法等がある。また、絶縁膜上に酸素の脱離を抑制する膜を形成した後、該膜を介して絶縁膜104に酸素を添加してもよい。
上述の酸素の脱離を抑制する膜として、インジウム、亜鉛、ガリウム、錫、アルミニウム、クロム、タンタル、チタン、モリブデン、ニッケル、鉄、コバルト、またはタングステンの1以上を有する導電膜あるいは半導体膜を用いて形成することができる。
また、プラズマ処理で酸素の添加を行う場合、マイクロ波で酸素を励起し、高密度な酸素プラズマを発生させることで、絶縁膜104への酸素添加量を増加させることができる。
酸化物半導体膜107としては、スパッタリング法、塗布法、パルスレーザー蒸着法、レーザーアブレーション法、熱CVD法等により形成することができる。なお、酸化物半導体膜107への加工には、酸化物半導体膜上にリソグラフィ工程によりマスクを形成した後、該マスクを用いて酸化物半導体膜の一部をエッチングすることで形成することができる。また、印刷法を用いて、素子分離された酸化物半導体膜107を直接形成してもよい。
スパッタリング法で酸化物半導体膜を形成する場合、プラズマを発生させるための電源装置は、RF電源装置、AC電源装置、DC電源装置等を適宜用いることができる。また、酸化物半導体膜を形成する場合のスパッタリングガスは、希ガス(代表的にはアルゴン)、酸素、希ガス及び酸素の混合ガスを適宜用いる。なお、希ガス及び酸素の混合ガスの場合、希ガスに対して酸素のガス比を高めることが好ましい。
なお、酸化物半導体膜を形成する際に、例えば、スパッタリング法を用いる場合、基板温度を150℃以上750℃以下、または150℃以上450℃以下、または200℃以上350℃以下として、酸化物半導体膜を成膜することで、結晶性を高めることができるため好ましい。
なお、本実施の形態においては、酸化物半導体膜107として、スパッタリング装置を用い、スパッタリングターゲットとしてIn−Ga−Zn金属酸化物(In:Ga:Zn=4:2:4.1[原子数比])を用いて、膜厚35nmの酸化物半導体膜を成膜する。
また、酸化物半導体膜107を形成した後、加熱処理を行い、酸化物半導体膜107の脱水素化または脱水化をしてもよい。加熱処理の温度は、代表的には、150℃以上基板歪み点未満、または250℃以上450℃以下、または300℃以上450℃以下である。
加熱処理は、ヘリウム、ネオン、アルゴン、キセノン、クリプトン等の希ガス、または窒素を含む不活性ガス雰囲気で行うことができる。または、不活性ガス雰囲気で加熱した後、酸素雰囲気で加熱してもよい。なお、上記不活性雰囲気及び酸素雰囲気に水素、水などが含まれないことが好ましい。処理時間は3分以上24時間以下とすればよい。
該加熱処理は、電気炉、RTA装置等を用いることができる。RTA装置を用いることで、短時間に限り、基板の歪み点以上の温度で熱処理を行うことができる。そのため加熱処理時間を短縮することができる。
酸化物半導体膜を加熱しながら成膜する、または酸化物半導体膜を形成した後、加熱処理を行うことで、酸化物半導体膜において、SIMSにより得られる水素濃度を5×1019atoms/cm以下、または1×1019atoms/cm以下、5×1018atoms/cm以下、または1×1018atoms/cm以下、または5×1017atoms/cm以下、または1×1016atoms/cm以下とすることができる。
次に、絶縁膜104及び酸化物半導体膜107上に絶縁膜110_0を形成する(図15(B)参照)。
絶縁膜110_0としては、酸化シリコン膜または酸化窒化シリコン膜を、PECVD法を用いて形成することができる。この場合、原料ガスとしては、シリコンを含む堆積性気体及び酸化性気体を用いることが好ましい。シリコンを含む堆積性気体の代表例としては、シラン、ジシラン、トリシラン、フッ化シラン等がある。酸化性気体としては、酸素、オゾン、一酸化二窒素、二酸化窒素等がある。
また、絶縁膜110_0として、堆積性気体の流量に対する酸化性気体の流量を20倍より大きく100倍未満、または40倍以上80倍以下とし、処理室内の圧力を100Pa未満、または50Pa以下とするPECVD法を用いることで、欠陥量の少ない酸化窒化シリコン膜を形成することができる。
また、絶縁膜110_0として、PECVD装置の真空排気された処理室内に載置された基板を280℃以上400℃以下に保持し、処理室に原料ガスを導入して処理室内における圧力を20Pa以上250Pa以下、さらに好ましくは100Pa以上250Pa以下とし、処理室内に設けられる電極に高周波電力を供給する条件により、絶縁膜110_0として、緻密である酸化シリコン膜または酸化窒化シリコン膜を形成することができる。
また、絶縁膜110_0を、マイクロ波を用いたプラズマCVD法を用いて形成してもよい。マイクロ波とは300MHzから300GHzの周波数域を指す。マイクロ波は、電子温度が低く、電子エネルギーが小さい。また、供給された電力において、電子の加速に用いられる割合が少なく、より多くの分子の解離及び電離に用いられることが可能であり、密度の高いプラズマ(高密度プラズマ)を励起することができる。このため、被成膜面及び堆積物へのプラズマダメージが少なく、欠陥の少ない絶縁膜110_0を形成することができる。
また、絶縁膜110_0を、有機シランガスを用いたCVD法を用いて形成することができる。有機シランガスとしては、珪酸エチル(TEOS:化学式Si(OC)、テトラメチルシラン(TMS:化学式Si(CH)、テトラメチルシクロテトラシロキサン(TMCTS)、オクタメチルシクロテトラシロキサン(OMCTS)、ヘキサメチルジシラザン(HMDS)、トリエトキシシラン(SiH(OC)、トリスジメチルアミノシラン(SiH(N(CH)などのシリコン含有化合物を用いることができる。有機シランガスを用いたCVD法を用いることで、被覆性の高い絶縁膜110_0を形成することができる。
本実施の形態では絶縁膜110_0として、PECVD装置を用い、厚さ100nmの酸化窒化シリコン膜を形成する。
次に、絶縁膜110_0上に導電膜112_0を形成する。また、導電膜112_0として、例えば金属酸化膜を用いる場合、導電膜112_0の形成時に導電膜112_0から絶縁膜110_0中に酸素が添加される場合がある(図15(C)参照)。
なお、図15(C)において、絶縁膜110_0中に添加される酸素を矢印で模式的に表している。
導電膜112_0として、金属酸化膜を用いる場合、導電膜112_0の形成方法としては、スパッタリング法を用い、形成時に酸素ガスを含む雰囲気で形成することが好ましい。形成時に酸素ガスを含む雰囲気で導電膜112_0を形成することで、絶縁膜110_0中に酸素を好適に添加することができる。なお、導電膜112_0の形成方法としては、スパッタリング法に限定されず、その他の方法、例えばALD法を用いてもよい。
本実施の形態においては、導電膜112_0として、スパッタリング法を用いて、膜厚が100nmのIn−Ga−Zn酸化物であるIGZO膜(In:Ga:Zn=4:2:4.1(原子数比))を成膜する。また、導電膜112_0の形成前、または導電膜112_0の形成後に、絶縁膜110_0中に酸素添加処理を行ってもよい。当該酸素添加処理の方法としては、絶縁膜104の形成後に行うことのできる酸素の添加と同様とすればよい。
次に、導電膜112_0上の所望の位置に、リソグラフィ工程によりマスク140を形成する(図15(D)参照)。
次に、マスク140上からエッチングを行い、導電膜112_0と、絶縁膜110_0と、を加工する。その後、マスク140を除去することで、島状の導電膜112と、島状の絶縁膜110とを形成する(図16(A)参照)。
本実施の形態においては、導電膜112_0、及び絶縁膜110_0の加工としては、ドライエッチング法を用いて行う。
なお、導電膜112_0、及び絶縁膜110_0の加工の際に、導電膜112が重畳しない領域の酸化物半導体膜107の膜厚が薄くなる場合がある。または、導電膜112_0、及び絶縁膜110_0の加工の際に、酸化物半導体膜107が重畳しない領域の絶縁膜104の膜厚が薄くなる場合がある。また、導電膜112_0、及び絶縁膜110_0の加工の際に、エッチャントまたはエッチングガス(例えば、塩素など)が酸化物半導体膜107中に添加される、あるいは導電膜112_0、または絶縁膜110_0の構成元素が酸化物半導体膜107中に添加される場合がある。
次に、絶縁膜104、酸化物半導体膜107、及び導電膜112上、並びに絶縁膜110の側面に接する金属酸化膜114_0を形成する(図16(B)参照)。
金属酸化膜114_0の形成方法としては、スパッタリング法またはALD法が挙げられる。本実施の形態では、スパッタリング法にて、膜厚10nmの酸化アルミニウム膜を形成する。なお、酸化アルミニウム膜を形成する場合、アルミニウムターゲットに対し、成膜ガスとして酸素とアルゴンとを用い、反応性スパッタリング法により形成すればよい。または酸化アルミニウムターゲットに対し、成膜ガスとしてアルゴンを用いスパッタリング法により形成すればよい。
また、金属酸化膜114_0の形成時に成膜ガスとして酸素が含まれる場合、のちにソース領域108s及びドレイン領域108dとなる酸化物半導体膜107中に酸素が添加され、ソース領域108s及びドレイン領域108dの抵抗が高くなる場合がある。したがって、金属酸化膜114_0の形成時の成膜ガスとして酸素が含まれる場合には、全体の成膜ガスに対する酸素の割合を制御すると好ましい。具体的には、金属酸化膜114_0として、酸化アルミニウム膜を形成する場合、全体の成膜ガスに対する酸素の割合は、0%を超えて60%以下、好ましくは1%以上20%以下、さらに好ましくは5%以上10%以下である。ただし、金属酸化膜114_0の形成後にソース領域108s及びドレイン領域108dの抵抗を十分に下げることが可能であれば、上記の酸素の割合に限定されない。
次に、金属酸化膜114_0上から、不純物元素145の添加を行う(図16(C)参照)。
本実施の形態においては、不純物元素145としてアルゴンを、ドーピング装置を用いて酸化物半導体膜107に添加する。なお、当該アルゴンは、金属酸化膜114_0を介して酸化物半導体膜107に添加される。
不純物元素145の添加方法としては、イオンドーピング法、イオン注入法、プラズマ処理法等がある。プラズマ処理法の場合、添加する不純物元素を含むガス雰囲気にてプラズマを発生させて、プラズマ処理を行うことによって、不純物元素を添加することができる。上記プラズマを発生させる装置としては、ドライエッチング装置、アッシング装置、プラズマCVD装置、高密度プラズマCVD装置等を用いることができる。
なお、不純物元素145の原料ガスとして、B、PH、CH、N、NH、AlH、AlCl、SiH、Si、F、HF、H及び希ガスの一以上を用いることができる。または、希ガスで希釈されたB、PH、N、NH、AlH、AlCl、F、HF、及びHの一以上を用いることができる。希ガスで希釈されたB、PH、N、NH、AlH、AlCl、F、HF、及びHの一以上を用いて不純物元素145を酸化物半導体膜107に添加することで、希ガス、水素、ホウ素、炭素、窒素、フッ素、リン、硫黄、及び塩素の一以上を酸化物半導体膜107に添加することができる。なお、希ガス元素の代表例としては、ヘリウム、ネオン、アルゴン、クリプトン、及びキセノン等がある。
または、希ガスを添加した後、B、PH、CH、N、NH、AlH、AlCl、SiH、Si、F、HF、及びHの一以上を酸化物半導体膜107に添加してもよい。または、B、PH、CH、N、NH、AlH、AlCl、SiH、Si、F、HF、及びHの一以上を添加した後、希ガスを酸化物半導体膜107に添加してもよい。
不純物元素145の添加は、加速電圧、ドーズ量などの注入条件を適宜設定して制御すればよい。例えば、イオン注入法でアルゴンの添加を行う場合、加速電圧10kV以上100kV以下、ドーズ量は1×1013ions/cm以上1×1016ions/cm以下とすればよく、例えば、1×1014ions/cmとすればよい。また、イオン注入法でリンイオンの添加を行う場合、加速電圧30kV、ドーズ量は1×1013ions/cm以上5×1016ions/cm以下とすればよく、例えば、1×1015ions/cmとすればよい。
なお、本実施の形態においては、金属酸化膜114_0上から、不純物元素145を添加する構成について例示したが、これに限定されず、例えば、金属酸化膜114_0の形成前に不純物元素145を添加してもよい。あるいは、不純物元素145を添加する工程を行わなくてもよい。この場合、不純物元素145を添加する工程を行わないため、製造工程を簡略化することができる。
次に、金属酸化膜114_0を加工することで、島状の金属酸化膜114を形成する(図16(D)参照)。
金属酸化膜114_0の加工方法としては、ドライエッチング法を用いればよい。特に、ドライエッチング法を用い、異方性エッチングを行うことで、絶縁膜110及び導電膜112の側面に選択的に金属酸化膜114を形成することができる。
本実施の形態では、ドライエッチング装置を用い、エッチングガスとして、Cと、Hと、CFと、Arと、を用いる。
次に、絶縁膜104、酸化物半導体膜107、導電膜112、及び金属酸化膜114上に絶縁膜116を形成する。なお、絶縁膜116を形成することで、絶縁膜116と接する酸化物半導体膜107は、ソース領域108s及びドレイン領域108dとなる。また、絶縁膜110と接する酸化物半導体膜107はチャネル領域108iとなる。これにより、チャネル領域108i、ソース領域108s、及びドレイン領域108dを有する酸化物半導体膜108が形成される(図17(A)参照)。
絶縁膜116としては、先に記載の材料を選択することで形成できる。本実施の形態においては、絶縁膜116として、PECVD装置を用い、厚さ100nmの窒化酸化シリコン膜を形成する。
絶縁膜116として、窒化酸化シリコン膜を用いることで、絶縁膜116に接するソース領域108s、及びドレイン領域108dに窒化酸化シリコン膜中の窒素または水素を供給することができる。
次に、絶縁膜116上に絶縁膜118を形成する(図17(B)参照)。
絶縁膜118としては、先に記載の材料を選択することで形成できる。本実施の形態においては、絶縁膜118として、PECVD装置を用い、厚さ300nmの酸化窒化シリコン膜を形成する。
次に、絶縁膜118の所望の位置に、リソグラフィによりマスクを形成した後、絶縁膜118及び絶縁膜116の一部をエッチングすることで、ソース領域108sに達する開口部141aと、ドレイン領域108dに達する開口部141bと、を形成する(図17(C)参照)。
絶縁膜118及び絶縁膜116をエッチングする方法としては、ウエットエッチング法及びドライエッチング法のいずれか一方または双方を用いればよい。本実施の形態においては、ドライエッチング法を用い、絶縁膜118、及び絶縁膜116を加工する。
次に、開口部141a、141bを覆うように、ソース領域108s、ドレイン領域108d、及び絶縁膜118上に導電膜120を形成する(図18(A)参照)。
導電膜120としては、導電膜120a、120bに用いることのできる材料を選択することで形成できる。本実施の形態においては、導電膜120として、スパッタリング装置を用い、厚さ50nmのタングステン膜と、厚さ400nmの銅膜との積層膜を形成する。
次に、導電膜120上の所望の位置に、リソグラフィ工程によりマスクを形成した後、導電膜120の一部をエッチングすることで、導電膜120a、120bを形成する(図18(B)参照)。
導電膜120の加工方法としては、ウエットエッチング法及びドライエッチング法のいずれか一方または双方を用いればよい。本実施の形態では、ウエットエッチング法にて銅膜をエッチングしたのち、ドライエッチング法にてタングステン膜をエッチングすることで導電膜120を加工し、導電膜120a、120bを形成する。
以上の工程により、図1に示すトランジスタ100を作製することができる。
なお、トランジスタ100を構成する膜(絶縁膜、金属酸化膜、酸化物半導体膜、導電膜等)としては、上述の形成方法の他、スパッタリング法、化学気相堆積(CVD)法、真空蒸着法、パルスレーザー堆積(PLD)法、ALD法を用いて形成することができる。あるいは、塗布法や印刷法で形成することができる。成膜方法としては、スパッタリング法、プラズマ化学気相堆積(PECVD)法が代表的であるが、熱CVD法でもよい。熱CVD法の例として、MOCVD(有機金属化学気相堆積)法が挙げられる。
熱CVD法は、チャンバー内を大気圧または減圧下とし、原料ガスと酸化剤を同時にチャンバー内に送り、基板近傍または基板上で反応させて基板上に堆積させることで成膜を行う。このように、熱CVD法は、プラズマを発生させない成膜方法であるため、プラズマダメージにより欠陥が生成されることが無いという利点を有する。
MOCVD法などの熱CVD法は、上記記載の導電膜、絶縁膜、酸化物半導体膜、金属酸化膜などの膜を形成することができ、例えば、In−Ga−Zn−O膜を成膜する場合には、トリメチルインジウム(In(CH)、トリメチルガリウム(Ga(CH)、及びジメチル亜鉛(Zn(CH)を用いる。これらの組み合わせに限定されず、トリメチルガリウムに代えてトリエチルガリウム(Ga(C)を用いることもでき、ジメチル亜鉛に代えてジエチル亜鉛(Zn(C)を用いることもできる。
また、ALDを利用する成膜装置により酸化ハフニウム膜を形成する場合には、溶媒とハフニウム前駆体を含む液体(ハフニウムアルコキシドや、テトラキスジメチルアミドハフニウム(TDMAH、Hf[N(CH)やテトラキス(エチルメチルアミド)ハフニウムなどのハフニウムアミド)を気化させた原料ガスと、酸化剤としてオゾン(O)の2種類のガスを用いる。
また、ALDを利用する成膜装置により酸化アルミニウム膜を形成する場合には、溶媒とアルミニウム前駆体を含む液体(トリメチルアルミニウム(TMA、Al(CH)など)を気化させた原料ガスと、酸化剤としてHOの2種類のガスを用いる。他の材料としては、トリス(ジメチルアミド)アルミニウム、トリイソブチルアルミニウム、アルミニウムトリス(2,2,6,6−テトラメチル−3,5−ヘプタンジオナート)などがある。
また、ALDを利用する成膜装置により酸化シリコン膜を形成する場合には、ヘキサクロロジシランを被成膜面に吸着させ、酸化性ガス(O、一酸化二窒素)のラジカルを供給して吸着物と反応させる。
また、ALDを利用する成膜装置によりタングステン膜を成膜する場合には、WFガスとBガスを順次導入して初期タングステン膜を形成し、その後、WFガスとHガスとを用いてタングステン膜を形成する。なお、Bガスに代えてSiHガスを用いてもよい。
また、ALDを利用する成膜装置により酸化物半導体膜、例えばIn−Ga−Zn−O膜を成膜する場合には、In(CHガスとOガスを用いてIn−O層を形成し、その後、Ga(CHガスとOガスとを用いてGaO層を形成し、更にその後Zn(CHガスとOガスとを用いてZnO層を形成する。なお、これらの層の順番はこの例に限らない。また、これらのガスを用いてIn−Ga−O層やIn−Zn−O層、Ga−Zn−O層などの混合化合物層を形成しても良い。なお、Oガスに変えてAr等の不活性ガスで水をバブリングして得られたHOガスを用いても良いが、Hを含まないOガスを用いる方が好ましい。
<1−7.半導体装置の作製方法2>
次に、図2に示すトランジスタ100Aの作製方法の一例について、図19乃至図22を用いて説明する。なお、図19乃至図22は、トランジスタ100Aの作製方法を説明するチャネル長(L)方向、及びチャネル幅(W)方向の断面図である。
まず、基板102上に導電膜106を形成する。次に、基板102、及び導電膜106上に絶縁膜104を形成し、絶縁膜104上に酸化物半導体膜を形成する。その後、当該酸化物半導体膜を島状に加工することで、酸化物半導体膜107を形成する(図19(A)参照)。
導電膜106としては、導電膜120a、120bと同様の材料、及び同様の手法により形成することができる。本実施の形態においては、導電膜106として、厚さ50nmの窒化タンタル膜と、厚さ100nmの銅膜との積層膜をスパッタリング法により形成する。
次に、絶縁膜104及び酸化物半導体膜107上に絶縁膜110_0を形成する。(図19(B)参照)。
次に、絶縁膜110_0上の所望の位置に、リソグラフィによりマスクを形成した後、絶縁膜110_0、及び絶縁膜104の一部をエッチングすることで、導電膜106に達する開口部143を形成する(図19(C)参照)。
開口部143の形成方法としては、ウエットエッチング法及びドライエッチング法のいずれか一方または双方を用いればよい。本実施の形態においては、ドライエッチング法を用い、開口部143を形成する。
次に、開口部143を覆うように、導電膜106及び絶縁膜110_0上に導電膜112_0を形成する。また、導電膜112_0として、例えば金属酸化膜を用いる場合、導電膜112_0の形成時に導電膜112_0から絶縁膜110_0中に酸素が添加される場合がある(図19(D)参照)。
なお、図19(D)において、絶縁膜110_0中に添加される酸素を矢印で模式的に表している。また、開口部143を覆うように、導電膜112_0を形成することで、導電膜106と、導電膜112_0とが電気的に接続される。
次に、導電膜112_0上の所望の位置に、リソグラフィ工程によりマスク140を形成する(図20(A)参照)。
次に、マスク140上から、エッチングを行い、導電膜112_0、及び絶縁膜110_0を加工する。また、導電膜112_0及び絶縁膜110_0の加工後に、マスク140を除去する。導電膜112_0、及び絶縁膜110_0を加工することで、島状の導電膜112、及び島状の絶縁膜110が形成される(図20(B)参照)。
本実施の形態においては、ドライエッチング法を用い、導電膜112_0、及び絶縁膜110_0を加工する。
次に、絶縁膜104、酸化物半導体膜107、及び導電膜112上、並びに絶縁膜110の側面上に金属酸化膜114_0を形成する(図20(C)参照)。
次に、金属酸化膜114_0上から、不純物元素145の添加を行う(図21(A)参照)。
次に、金属酸化膜114_0を加工することで、島状の金属酸化膜114を形成する(図21(B)参照)。
次に、絶縁膜104、酸化物半導体膜107、導電膜112、及び金属酸化膜114上に絶縁膜116を形成する。なお、絶縁膜116を形成することで、絶縁膜116と接する酸化物半導体膜107は、ソース領域108s及びドレイン領域108dとなる。また、絶縁膜110と接する酸化物半導体膜107はチャネル領域108iとなる。これにより、チャネル領域108i、ソース領域108s、及びドレイン領域108dを有する酸化物半導体膜108が形成される(図21(C)参照)。
次に、絶縁膜116上に絶縁膜118を形成する(図21(D)参照)。
次に、絶縁膜118の所望の位置に、リソグラフィによりマスクを形成した後、絶縁膜118及び絶縁膜116の一部をエッチングすることで、ソース領域108sに達する開口部141aと、ドレイン領域108dに達する開口部141bと、を形成する(図22(A)参照)。
次に、開口部141a、141bを覆うように、ソース領域108s、ドレイン領域108d、及び絶縁膜118上に導電膜120を形成する(図22(B)参照)。
次に、導電膜120上の所望の位置に、リソグラフィ工程によりマスクを形成した後、導電膜120の一部をエッチングすることで、導電膜120a、120bを形成する(図22(C)参照)。
以上の工程により、図2に示すトランジスタ100Aを作製することができる。
また、本実施の形態において、トランジスタが酸化物半導体膜を有する場合の例を示したが、本発明の一態様は、これに限定されない。本発明の一態様では、トランジスタが酸化物半導体膜を有さなくてもよい。一例としては、トランジスタのチャネル領域、チャネル領域の近傍、ソース領域、またはドレイン領域において、Si(シリコン)、Ge(ゲルマニウム)、SiGe(シリコンゲルマニウム)、GaAs(ガリウムヒ素)、などを有する材料で形成してもよい。
以上、本実施の形態で示す構成、方法は、他の実施の形態または実施例で示す構成、方法と適宜組み合わせて用いることができる。
(実施の形態2)
本実施の形態においては、酸化物半導体の構造等について、図23乃至図27を参照して説明する。
<2−1.酸化物半導体の構造>
酸化物半導体は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、CAAC−OS(c−axis−aligned crystalline oxide semiconductor)、多結晶酸化物半導体、nc−OS(nanocrystalline oxide semiconductor)、擬似非晶質酸化物半導体(a−like OS:amorphous−like oxide semiconductor)および非晶質酸化物半導体などがある。
また別の観点では、酸化物半導体は、非晶質酸化物半導体と、それ以外の結晶性酸化物半導体と、に分けられる。結晶性酸化物半導体としては、単結晶酸化物半導体、CAAC−OS、多結晶酸化物半導体およびnc−OSなどがある。
非晶質構造は、一般に、等方的であって不均質構造を持たない、準安定状態で原子の配置が固定化していない、結合角度が柔軟である、短距離秩序は有するが長距離秩序を有さない、などといわれている。
すなわち、安定な酸化物半導体を完全な非晶質(completely amorphous)酸化物半導体とは呼べない。また、等方的でない(例えば、微小な領域において周期構造を有する)酸化物半導体を、完全な非晶質酸化物半導体とは呼べない。一方、a−like OSは、等方的でないが、鬆(ボイドともいう。)を有する不安定な構造である。不安定であるという点では、a−like OSは、物性的に非晶質酸化物半導体に近い。
<2−2.CAAC−OS>
まずは、CAAC−OSについて説明する。
CAAC−OSは、c軸配向した複数の結晶部(ペレットともいう。)を有する酸化物半導体の一種である。
CAAC−OSをX線回折(XRD:X−Ray Diffraction)によって解析した場合について説明する。例えば、空間群R−3mに分類されるInGaZnOの結晶を有するCAAC−OSに対し、out−of−plane法による構造解析を行うと、図23(A)に示すように回折角(2θ)が31°近傍にピークが現れる。このピークは、InGaZnOの結晶の(009)面に帰属されることから、CAAC−OSでは、結晶がc軸配向性を有し、c軸がCAAC−OSの膜を形成する面(被形成面ともいう。)、または上面に略垂直な方向を向いていることが確認できる。なお、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°近傍のピークは、空間群Fd−3mに分類される結晶構造に起因する。そのため、CAAC−OSは、該ピークを示さないことが好ましい。
一方、CAAC−OSに対し、被形成面に平行な方向からX線を入射させるin−plane法による構造解析を行うと、2θが56°近傍にピークが現れる。このピークは、InGaZnOの結晶の(110)面に帰属される。そして、2θを56°近傍に固定し、試料面の法線ベクトルを軸(φ軸)として試料を回転させながら分析(φスキャン)を行っても、図23(B)に示すように明瞭なピークは現れない。一方、単結晶InGaZnOに対し、2θを56°近傍に固定してφスキャンした場合、図23(C)に示すように(110)面と等価な結晶面に帰属されるピークが6本観察される。したがって、XRDを用いた構造解析から、CAAC−OSは、a軸およびb軸の配向が不規則であることが確認できる。
次に、電子回折によって解析したCAAC−OSについて説明する。例えば、InGaZnOの結晶を有するCAAC−OSに対し、CAAC−OSの被形成面に平行にプローブ径が300nmの電子線を入射させると、図23(D)に示すような回折パターン(制限視野電子回折パターンともいう。)が現れる場合がある。この回折パターンには、InGaZnOの結晶の(009)面に起因するスポットが含まれる。したがって、電子回折によっても、CAAC−OSに含まれるペレットがc軸配向性を有し、c軸が被形成面または上面に略垂直な方向を向いていることがわかる。一方、同じ試料に対し、試料面に垂直にプローブ径が300nmの電子線を入射させたときの回折パターンを図23(E)に示す。図23(E)より、リング状の回折パターンが確認される。したがって、プローブ径が300nmの電子線を用いた電子回折によっても、CAAC−OSに含まれるペレットのa軸およびb軸は配向性を有さないことがわかる。なお、図23(E)における第1リングは、InGaZnOの結晶の(010)面および(100)面などに起因する。また、図23(E)における第2リングは(110)面などに起因する。
また、透過型電子顕微鏡(TEM:Transmission Electron Microscope)によって、CAAC−OSの明視野像と回折パターンとの複合解析像(高分解能TEM像ともいう。)を観察すると、複数のペレットを確認することができる。一方、高分解能TEM像であってもペレット同士の境界、即ち結晶粒界(グレインバウンダリーともいう。)を明確に確認することができない場合がある。そのため、CAAC−OSは、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
図24(A)に、試料面と略平行な方向から観察したCAAC−OSの断面の高分解能TEM像を示す。高分解能TEM像の観察には、球面収差補正(Spherical Aberration Corrector)機能を用いた。球面収差補正機能を用いた高分解能TEM像を、特にCs補正高分解能TEM像と呼ぶ。Cs補正高分解能TEM像は、例えば、日本電子株式会社製原子分解能分析電子顕微鏡JEM−ARM200Fなどによって観察することができる。
図24(A)より、金属原子が層状に配列している領域であるペレットを確認することができる。ペレット一つの大きさは1nm以上のものや、3nm以上のものがあることがわかる。したがって、ペレットを、ナノ結晶(nc:nanocrystal)と呼ぶこともできる。また、CAAC−OSを、CANC(C−Axis Aligned nanocrystals)を有する酸化物半導体と呼ぶこともできる。ペレットは、CAAC−OSの被形成面または上面の凹凸を反映しており、CAAC−OSの被形成面または上面と平行となる。
また、図24(B)および図24(C)に、試料面と略垂直な方向から観察したCAAC−OSの平面のCs補正高分解能TEM像を示す。図24(D)および図24(E)は、それぞれ図24(B)および図24(C)を画像処理した像である。以下では、画像処理の方法について説明する。まず、図24(B)を高速フーリエ変換(FFT:Fast Fourier Transform)処理することでFFT像を取得する。次に、取得したFFT像において原点を基準に、2.8nm−1から5.0nm−1の間の範囲を残すマスク処理する。次に、マスク処理したFFT像を、逆高速フーリエ変換(IFFT:Inverse Fast Fourier Transform)処理することで画像処理した像を取得する。こうして取得した像をFFTフィルタリング像と呼ぶ。FFTフィルタリング像は、Cs補正高分解能TEM像から周期成分を抜き出した像であり、格子配列を示している。
図24(D)では、格子配列の乱れた箇所を破線で示している。破線で囲まれた領域が、一つのペレットである。そして、破線で示した箇所がペレットとペレットとの連結部である。破線は、六角形状であるため、ペレットが六角形状であることがわかる。なお、ペレットの形状は、正六角形状とは限らず、非正六角形状である場合が多い。
図24(E)では、格子配列の揃った領域と、別の格子配列の揃った領域と、の間で格子配列の向きが変化している箇所を点線で示し、格子配列の向きの変化を破線で示している。点線近傍においても、明確な結晶粒界を確認することはできない。点線近傍の格子点を中心に周囲の格子点を繋ぐと、歪んだ六角形、歪んだ五角形、または歪んだ七角形などが形成できる。即ち、格子配列を歪ませることによって結晶粒界の形成を抑制していることがわかる。これは、CAAC−OSが、a−b面方向において原子配列が稠密でないことや、金属元素が置換することで原子間の結合距離が変化することなどによって、歪みを許容することができるためと考えられる。
以上に示すように、CAAC−OSは、c軸配向性を有し、かつa−b面方向において複数のペレット(ナノ結晶)が連結し、歪みを有した結晶構造となっている。よって、CAAC−OSを、CAA crystal(c−axis−aligned a−b−plane−anchored crystal)を有する酸化物半導体と称することもできる。
CAAC−OSは結晶性の高い酸化物半導体である。酸化物半導体の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、CAAC−OSは不純物や欠陥(酸素欠損など)の少ない酸化物半導体ともいえる。
なお、不純物は、酸化物半導体の主成分以外の元素で、水素、炭素、シリコン、遷移金属元素などがある。例えば、シリコンなどの、酸化物半導体を構成する金属元素よりも酸素との結合力の強い元素は、酸化物半導体から酸素を奪うことで酸化物半導体の原子配列を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径(または分子半径)が大きいため、酸化物半導体の原子配列を乱し、結晶性を低下させる要因となる。
酸化物半導体が不純物や欠陥を有する場合、光や熱などによって特性が変動する場合がある。例えば、酸化物半導体に含まれる不純物は、キャリアトラップとなる場合や、キャリア発生源となる場合がある。例えば、酸化物半導体中の酸素欠損は、キャリアトラップとなる場合や、水素を捕獲することによってキャリア発生源となる場合がある。
不純物および酸素欠損の少ないCAAC−OSは、キャリア密度の低い酸化物半導体である。具体的には、8×1011/cm未満、好ましくは1×1011/cm未満、さらに好ましくは1×1010/cm未満であり、1×10−9/cm以上のキャリア密度の酸化物半導体とすることができる。そのような酸化物半導体を、高純度真性または実質的に高純度真性な酸化物半導体と呼ぶ。CAAC−OSは、不純物濃度が低く、欠陥準位密度が低い。即ち、安定な特性を有する酸化物半導体であるといえる。
<2−3.nc−OS>
次に、nc−OSについて説明する。
nc−OSをXRDによって解析した場合について説明する。例えば、nc−OSに対し、out−of−plane法による構造解析を行うと、配向性を示すピークが現れない。即ち、nc−OSの結晶は配向性を有さない。
また、例えば、InGaZnOの結晶を有するnc−OSを薄片化し、厚さが34nmの領域に対し、被形成面に平行にプローブ径が50nmの電子線を入射させると、図25(A)に示すようなリング状の回折パターン(ナノビーム電子回折パターン)が観測される。また、同じ試料にプローブ径が1nmの電子線を入射させたときの回折パターン(ナノビーム電子回折パターン)を図25(B)に示す。図25(B)より、リング状の領域内に複数のスポットが観測される。したがって、nc−OSは、プローブ径が50nmの電子線を入射させることでは秩序性が確認されないが、プローブ径が1nmの電子線を入射させることでは秩序性が確認される。
また、厚さが10nm未満の領域に対し、プローブ径が1nmの電子線を入射させると、図25(C)に示すように、スポットが略正六角状に配置された電子回折パターンを観測される場合がある。したがって、厚さが10nm未満の範囲において、nc−OSが秩序性の高い領域、即ち結晶を有することがわかる。なお、結晶が様々な方向を向いているため、規則的な電子回折パターンが観測されない領域もある。
図25(D)に、被形成面と略平行な方向から観察したnc−OSの断面のCs補正高分解能TEM像を示す。nc−OSは、高分解能TEM像において、補助線で示す箇所などのように結晶部を確認することのできる領域と、明確な結晶部を確認することのできない領域と、を有する。nc−OSに含まれる結晶部は、1nm以上10nm以下の大きさであり、特に1nm以上3nm以下の大きさであることが多い。なお、結晶部の大きさが10nmより大きく100nm以下である酸化物半導体を微結晶酸化物半導体(micro crystalline oxide semiconductor)と呼ぶことがある。nc−OSは、例えば、高分解能TEM像では、結晶粒界を明確に確認できない場合がある。なお、ナノ結晶は、CAAC−OSにおけるペレットと起源を同じくする可能性がある。そのため、以下ではnc−OSの結晶部をペレットと呼ぶ場合がある。
このように、nc−OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc−OSは、異なるペレット間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc−OSは、分析方法によっては、a−like OSや非晶質酸化物半導体と区別が付かない場合がある。
なお、ペレット(ナノ結晶)間で結晶方位が規則性を有さないことから、nc−OSを、RANC(Random Aligned nanocrystals)を有する酸化物半導体、またはNANC(Non−Aligned nanocrystals)を有する酸化物半導体と呼ぶこともできる。
nc−OSは、非晶質酸化物半導体よりも規則性の高い酸化物半導体である。そのため、nc−OSは、a−like OSや非晶質酸化物半導体よりも欠陥準位密度が低くなる。ただし、nc−OSは、異なるペレット間で結晶方位に規則性が見られない。そのため、nc−OSは、CAAC−OSと比べて欠陥準位密度が高くなる。
<2−4.a−like OS>
a−like OSは、nc−OSと非晶質酸化物半導体との間の構造を有する酸化物半導体である。
図26に、a−like OSの高分解能断面TEM像を示す。ここで、図26(A)は電子照射開始時におけるa−like OSの高分解能断面TEM像である。図26(B)は4.3×10/nmの電子(e)照射後におけるa−like OSの高分解能断面TEM像である。図26(A)および図26(B)より、a−like OSは電子照射開始時から、縦方向に延伸する縞状の明領域が観察されることがわかる。また、明領域は、電子照射後に形状が変化することがわかる。なお、明領域は、鬆または低密度領域と推測される。
鬆を有するため、a−like OSは、不安定な構造である。以下では、a−like OSが、CAAC−OSおよびnc−OSと比べて不安定な構造であることを示すため、電子照射による構造の変化を示す。
試料として、a−like OS、nc−OSおよびCAAC−OSを準備する。いずれの試料もIn−Ga−Zn酸化物である。
まず、各試料の高分解能断面TEM像を取得する。高分解能断面TEM像により、各試料は、いずれも結晶部を有する。
なお、InGaZnOの結晶の単位格子は、In−O層を3層有し、またGa−Zn−O層を6層有する、計9層がc軸方向に層状に重なった構造を有することが知られている。これらの近接する層同士の間隔は、(009)面の格子面間隔(d値ともいう。)と同程度であり、結晶構造解析からその値は0.29nmと求められている。したがって、以下では、格子縞の間隔が0.28nm以上0.30nm以下である箇所を、InGaZnOの結晶部と見なした。なお、格子縞は、InGaZnOの結晶のa−b面に対応する。
図27は、各試料の結晶部(22箇所から30箇所)の平均の大きさを調査した例である。なお、上述した格子縞の長さを結晶部の大きさとしている。図27より、a−like OSは、TEM像の取得などに係る電子の累積照射量に応じて結晶部が大きくなっていくことがわかる。図27より、TEMによる観察初期においては1.2nm程度の大きさだった結晶部(初期核ともいう。)が、電子(e)の累積照射量が4.2×10/nmにおいては1.9nm程度の大きさまで成長していることがわかる。一方、nc−OSおよびCAAC−OSは、電子照射開始時から電子の累積照射量が4.2×10/nmまでの範囲で、結晶部の大きさに変化が見られないことがわかる。図27より、電子の累積照射量によらず、nc−OSおよびCAAC−OSの結晶部の大きさは、それぞれ1.3nm程度および1.8nm程度であることがわかる。なお、電子線照射およびTEMの観察は、日立透過電子顕微鏡H−9000NARを用いた。電子線照射条件は、加速電圧を300kV、電流密度を6.7×10/(nm・s)、照射領域の直径を230nmとした。
このように、a−like OSは、電子照射によって結晶部の成長が見られる場合がある。一方、nc−OSおよびCAAC−OSは、電子照射による結晶部の成長がほとんど見られない。即ち、a−like OSは、nc−OSおよびCAAC−OSと比べて、不安定な構造であることがわかる。
また、鬆を有するため、a−like OSは、nc−OSおよびCAAC−OSと比べて密度の低い構造である。具体的には、a−like OSの密度は、同じ組成の単結晶の密度の78.6%以上92.3%未満である。また、nc−OSの密度およびCAAC−OSの密度は、同じ組成の単結晶の密度の92.3%以上100%未満である。単結晶の密度の78%未満である酸化物半導体は、成膜すること自体が困難である。
例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、菱面体晶構造を有する単結晶InGaZnOの密度は6.357g/cmである。よって、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、a−like OSの密度は5.0g/cm以上5.9g/cm未満である。また、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、nc−OSの密度およびCAAC−OSの密度は5.9g/cm以上6.3g/cm未満である。
なお、同じ組成の単結晶が存在しない場合、任意の割合で組成の異なる単結晶を組み合わせることにより、所望の組成における単結晶に相当する密度を見積もることができる。所望の組成の単結晶に相当する密度は、組成の異なる単結晶を組み合わせる割合に対して、加重平均を用いて見積もればよい。ただし、密度は、可能な限り少ない種類の単結晶を組み合わせて見積もることが好ましい。
以上のように、酸化物半導体は、様々な構造をとり、それぞれが様々な特性を有する。なお、酸化物半導体は、例えば、非晶質酸化物半導体、a−like OS、nc−OS、CAAC−OSのうち、二種以上を有する積層膜であってもよい。
以上、本実施の形態に示す構成は、他の実施の形態または実施例に示す構成と適宜、組み合わせて用いることができる。
(実施の形態3)
本実施の形態においては、先の実施の形態で例示したトランジスタを有する表示装置の一例について、図28乃至図30を用いて以下説明を行う。
図28は、表示装置の一例を示す上面図である。図28に示す表示装置700は、第1の基板701上に設けられた画素部702と、第1の基板701に設けられたソースドライバ回路部704及びゲートドライバ回路部706と、画素部702、ソースドライバ回路部704、及びゲートドライバ回路部706を囲むように配置されるシール材712と、第1の基板701に対向するように設けられる第2の基板705と、を有する。なお、第1の基板701と第2の基板705は、シール材712によって封止されている。すなわち、画素部702、ソースドライバ回路部704、及びゲートドライバ回路部706は、第1の基板701とシール材712と第2の基板705によって封止されている。なお、図28には図示しないが、第1の基板701と第2の基板705の間には表示素子が設けられる。
また、表示装置700は、第1の基板701上のシール材712によって囲まれている領域とは異なる領域に、画素部702、ソースドライバ回路部704、及びゲートドライバ回路部706と、それぞれ電気的に接続されるFPC端子部708(FPC:Flexible printed circuit)が設けられる。また、FPC端子部708には、FPC716が接続され、FPC716によって画素部702、ソースドライバ回路部704、及びゲートドライバ回路部706に各種信号等が供給される。また、画素部702、ソースドライバ回路部704、ゲートドライバ回路部706、及びFPC端子部708には、信号線710が各々接続されている。FPC716により供給される各種信号等は、信号線710を介して、画素部702、ソースドライバ回路部704、ゲートドライバ回路部706、及びFPC端子部708に与えられる。
また、表示装置700にゲートドライバ回路部706を複数設けてもよい。また、表示装置700としては、ソースドライバ回路部704、及びゲートドライバ回路部706を画素部702と同じ第1の基板701に形成している例を示しているが、この構成に限定されない。例えば、ゲートドライバ回路部706のみを第1の基板701に形成しても良い、またはソースドライバ回路部704のみを第1の基板701に形成しても良い。この場合、ソースドライバ回路またはゲートドライバ回路等が形成された基板(例えば、単結晶半導体膜、多結晶半導体膜で形成された駆動回路基板)を、第1の基板701に実装する構成としても良い。なお、別途形成した駆動回路基板の接続方法は、特に限定されるものではなく、COG(Chip On Glass)方法、ワイヤボンディング方法などを用いることができる。
また、表示装置700が有する画素部702、ソースドライバ回路部704及びゲートドライバ回路部706は、複数のトランジスタを有しており、本発明の一態様の半導体装置であるトランジスタを適用することができる。
また、表示装置700は、様々な素子を有することが出来る。該素子の一例としては、例えば、エレクトロルミネッセンス(EL)素子(有機物及び無機物を含むEL素子、有機EL素子、無機EL素子、LEDなど)、発光トランジスタ素子(電流に応じて発光するトランジスタ)、電子放出素子、液晶素子、電子インク素子、電気泳動素子、エレクトロウェッティング素子、プラズマディスプレイパネル(PDP)、MEMS(マイクロ・エレクトロ・メカニカル・システム)ディスプレイ(例えば、グレーティングライトバルブ(GLV)、デジタルマイクロミラーデバイス(DMD)、デジタル・マイクロ・シャッター(DMS)素子、インターフェロメトリック・モジュレーション(IMOD)素子など)、圧電セラミックディスプレイなどが挙げられる。
また、EL素子を用いた表示装置の一例としては、ELディスプレイなどがある。電子放出素子を用いた表示装置の一例としては、フィールドエミッションディスプレイ(FED)又はSED方式平面型ディスプレイ(SED:Surface−conduction Electron−emitter Display)などがある。液晶素子を用いた表示装置の一例としては、液晶ディスプレイ(透過型液晶ディスプレイ、半透過型液晶ディスプレイ、反射型液晶ディスプレイ、直視型液晶ディスプレイ、投射型液晶ディスプレイ)などがある。電子インク素子又は電気泳動素子を用いた表示装置の一例としては、電子ペーパーなどがある。なお、半透過型液晶ディスプレイや反射型液晶ディスプレイを実現する場合には、画素電極の一部、または、全部が、反射電極としての機能を有するようにすればよい。例えば、画素電極の一部、または、全部が、アルミニウム、銀、などを有するようにすればよい。さらに、その場合、反射電極の下に、SRAMなどの記憶回路を設けることも可能である。これにより、さらに、消費電力を低減することができる。
なお、表示装置700における表示方式は、プログレッシブ方式やインターレース方式等を用いることができる。また、カラー表示する際に画素で制御する色要素としては、RGB(Rは赤、Gは緑、Bは青を表す)の三色に限定されない。例えば、Rの画素とGの画素とBの画素とW(白)の画素の四画素から構成されてもよい。または、ペンタイル配列のように、RGBのうちの2色分で一つの色要素を構成し、色要素によって、異なる2色を選択して構成してもよい。またはRGBに、イエロー、シアン、マゼンタ等を一色以上追加してもよい。なお、色要素のドット毎にその表示領域の大きさが異なっていてもよい。ただし、開示する発明はカラー表示の表示装置に限定されるものではなく、モノクロ表示の表示装置に適用することもできる。
また、バックライト(有機EL素子、無機EL素子、LED、蛍光灯など)に白色発光(W)を用いて表示装置をフルカラー表示させるために、着色層(カラーフィルタともいう。)を用いてもよい。着色層は、例えば、レッド(R)、グリーン(G)、ブルー(B)、イエロー(Y)などを適宜組み合わせて用いることができる。着色層を用いることで、着色層を用いない場合と比べて色の再現性を高くすることができる。このとき、着色層を有する領域と、着色層を有さない領域と、を配置することによって、着色層を有さない領域における白色光を直接表示に利用しても構わない。一部に着色層を有さない領域を配置することで、明るい表示の際に、着色層による輝度の低下を少なくでき、消費電力を2割から3割程度低減できる場合がある。ただし、有機EL素子や無機EL素子などの自発光素子を用いてフルカラー表示する場合、R、G、B、Y、Wを、それぞれの発光色を有する素子から発光させても構わない。自発光素子を用いることで、着色層を用いた場合よりも、さらに消費電力を低減できる場合がある。
また、カラー化方式としては、上述の白色発光からの発光の一部をカラーフィルタを通すことで赤色、緑色、青色に変換する方式(カラーフィルタ方式)の他、赤色、緑色、青色の発光をそれぞれ用いる方式(3色方式)、または青色発光からの発光の一部を赤色や緑色に変換する方式(色変換方式、量子ドット方式)を適用してもよい。
本実施の形態においては、表示素子として液晶素子及びEL素子を用いる構成について、図29及び図30を用いて説明する。なお、図29は、図28に示す一点鎖線Q−Rにおける断面図であり、表示素子として液晶素子を用いた構成である。また、図30は、図28に示す一点鎖線Q−Rにおける断面図であり、表示素子としてEL素子を用いた構成である。
まず、図29及び図30に示す共通部分について最初に説明し、次に異なる部分について以下説明する。
<3−1.表示装置の共通部分に関する説明>
図29及び図30に示す表示装置700は、引き回し配線部711と、画素部702と、ソースドライバ回路部704と、FPC端子部708と、を有する。また、引き回し配線部711は、信号線710を有する。また、画素部702は、トランジスタ750及び容量素子790を有する。また、ソースドライバ回路部704は、トランジスタ752を有する。
トランジスタ750及びトランジスタ752は、先に示すトランジスタ100と同様の構成である。なお、トランジスタ750及びトランジスタ752の構成については、先の実施の形態に示す、その他のトランジスタを用いてもよい。
本実施の形態で用いるトランジスタは、高純度化し、酸素欠損の形成を抑制した酸化物半導体膜を有する。該トランジスタは、オフ電流を低くすることができる。よって、画像信号等の電気信号の保持時間を長くすることができ、電源オン状態では書き込み間隔も長く設定できる。よって、リフレッシュ動作の頻度を少なくすることができるため、消費電力を抑制する効果を奏する。
また、本実施の形態で用いるトランジスタは、比較的高い電界効果移動度が得られるため、高速駆動が可能である。例えば、このような高速駆動が可能なトランジスタを液晶表示装置に用いることで、画素部のスイッチングトランジスタと、駆動回路部に使用するドライバトランジスタを同一基板上に形成することができる。すなわち、別途駆動回路として、シリコンウェハ等により形成された半導体装置を用いる必要がないため、半導体装置の部品点数を削減することができる。また、画素部においても、高速駆動が可能なトランジスタを用いることで、高画質な画像を提供することができる。
容量素子790は、トランジスタ750が有する酸化物半導体膜と、同一の酸化物半導体膜を加工する工程を経て形成される下部電極と、トランジスタ750が有するソース電極及びドレイン電極として機能する導電膜と、同一の導電膜を加工する工程を経て形成される上部電極と、を有する。また、下部電極と上部電極との間には、トランジスタ750が有する第3の絶縁膜及び第4の絶縁膜と、同一の絶縁膜を形成する工程を経て形成される絶縁膜が設けられる。すなわち、容量素子790は、一対の電極間に誘電体として機能する絶縁膜が挟持された積層型の構造である。
また、図29及び図30において、トランジスタ750、トランジスタ752、及び容量素子790上に平坦化絶縁膜770が設けられている。
平坦化絶縁膜770としては、ポリイミド樹脂、アクリル樹脂、ポリイミドアミド樹脂、ベンゾシクロブテン樹脂、ポリアミド樹脂、エポキシ樹脂等の耐熱性を有する有機材料を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層させることで、平坦化絶縁膜770を形成してもよい。また、平坦化絶縁膜770を設けない構成としてもよい。
また、図29及び図30においては、画素部702が有するトランジスタ750と、ソースドライバ回路部704が有するトランジスタ752と、を同じ構造のトランジスタを用いる構成について例示したが、これに限定されない。例えば、画素部702と、ソースドライバ回路部704とは、異なるトランジスタを用いてもよい。
なお、画素部702と、ソースドライバ回路部704とに、異なるトランジスタを用いる場合においては、実施の形態1に示すスタガ型のトランジスタと、逆スタガ型のトランジスタとを組み合わせて用いてもよい。具体的には、画素部702にスタガ型のトランジスタを用い、ソースドライバ回路部704に逆スタガ型のトランジスタを用いる構成、あるいは画素部702に逆スタガ型のトランジスタを用い、ソースドライバ回路部704にスタガ型のトランジスタを用いる構成などが挙げられる。なお、上記のソースドライバ回路部704を、ゲートドライバ回路部と読み替えてもよい。
ここで、画素部702またはソースドライバ回路部704に用いることのできる、逆スタガ型のトランジスタを、図31乃至図35に示す。
図31(A)は、トランジスタ300Aの上面図であり、図31(B)は、図31(A)に示す一点鎖線X1−X2間における切断面の断面図に相当し、図31(C)は、図31(A)に示す一点鎖線Y1−Y2間における切断面の断面図に相当する。なお、図31(A)において、煩雑になることを避けるため、トランジスタ300Aの構成要素の一部(ゲート絶縁膜として機能する絶縁膜等)を省略して図示している。また、一点鎖線X1−X2方向をチャネル長方向、一点鎖線Y1−Y2方向をチャネル幅方向と呼称する場合がある。なお、トランジスタの上面図においては、以降の図面においても図31(A)と同様に、構成要素の一部を省略して図示する場合がある。
トランジスタ300Aは、基板302上のゲート電極として機能する導電膜304と、基板302及び導電膜304上の絶縁膜306と、絶縁膜306上の絶縁膜307と、絶縁膜307上の酸化物半導体膜308と、酸化物半導体膜308に電気的に接続されるソース電極として機能する導電膜312aと、酸化物半導体膜308に電気的に接続されるドレイン電極として機能する導電膜312bと、を有する。また、トランジスタ300A上、より詳しくは、導電膜312a、312b及び酸化物半導体膜308上には絶縁膜314、316、及び絶縁膜318が設けられる。絶縁膜314、316、318は、トランジスタ300Aの保護絶縁膜としての機能を有する。
図32(A)は、トランジスタ300Bの上面図であり、図32(B)は、図32(A)に示す一点鎖線X1−X2間における切断面の断面図に相当し、図32(C)は、図32(A)に示す一点鎖線Y1−Y2間における切断面の断面図に相当する。
トランジスタ300Bは、基板302上のゲート電極として機能する導電膜304と、基板302及び導電膜304上の絶縁膜306と、絶縁膜306上の絶縁膜307と、絶縁膜307上の酸化物半導体膜308と、酸化物半導体膜308上の絶縁膜314と、絶縁膜314上の絶縁膜316と、絶縁膜314及び絶縁膜316に設けられる開口部341aを介して酸化物半導体膜308に電気的に接続されるソース電極として機能する導電膜312aと、絶縁膜314及び絶縁膜316に設けられる開口部341bを介して酸化物半導体膜308に電気的に接続されるドレイン電極として機能する導電膜312bと、を有する。また、トランジスタ300B上、より詳しくは、導電膜312a、312b、及び絶縁膜316上には絶縁膜318が設けられる。絶縁膜314及び絶縁膜316は、酸化物半導体膜308の保護絶縁膜としての機能を有する。絶縁膜318は、トランジスタ300Bの保護絶縁膜としての機能を有する。
トランジスタ300Aにおいては、チャネルエッチ型の構造であったのに対し、図32(A)(B)(C)に示すトランジスタ300Bは、チャネル保護型の構造である。
図33(A)は、トランジスタ300Cの上面図であり、図33(B)は、図33(A)に示す一点鎖線X1−X2間における切断面の断面図に相当し、図33(C)は、図33(A)に示す一点鎖線Y1−Y2間における切断面の断面図に相当する。
トランジスタ300Cは、図32(A)(B)(C)に示すトランジスタ300Bと絶縁膜314、316の形状が相違する。具体的には、トランジスタ300Cの絶縁膜314、316は、酸化物半導体膜308のチャネル領域上に島状に設けられる。その他の構成は、トランジスタ300Bと同様である。
図34(A)は、トランジスタ300Dの上面図であり、図34(B)は、図34(A)に示す一点鎖線X1−X2間における切断面の断面図に相当し、図34(C)は、図34(A)に示す一点鎖線Y1−Y2間における切断面の断面図に相当する。
トランジスタ300Dは、基板302上の第1のゲート電極として機能する導電膜304と、基板302及び導電膜304上の絶縁膜306と、絶縁膜306上の絶縁膜307と、絶縁膜307上の酸化物半導体膜308と、酸化物半導体膜308上の絶縁膜314と、絶縁膜314上の絶縁膜316と、酸化物半導体膜308に電気的に接続されるソース電極として機能する導電膜312aと、酸化物半導体膜308に電気的に接続されるドレイン電極として機能する導電膜312bと、導電膜312a、312b及び絶縁膜316上の絶縁膜318と、絶縁膜318上の導電膜320a、320bと、を有する。
また、トランジスタ300Dにおいて、絶縁膜314、316、318は、トランジスタ300Dの第2のゲート絶縁膜としての機能を有する。また、トランジスタ300Dにおいて、導電膜320aは、表示装置に用いる画素電極としての機能を有する。また、導電膜320aは、絶縁膜314、316、318に設けられる開口部342cを介して、導電膜312bと接続される。また、トランジスタ300Dにおいて、導電膜320bは、第2のゲート電極(バックゲート電極ともいう)として機能する。
また、図34(C)に示すように導電膜320bは、絶縁膜306、307、314、316、318に設けられる開口部342a、342bにおいて、第1のゲート電極として機能する導電膜304に接続される。よって、導電膜320bと導電膜304とは、同じ電位が与えられる。
なお、トランジスタ300Dにおいては、開口部342a、342bを設け、導電膜320bと導電膜304を接続する構成について例示したが、これに限定されない。例えば、開口部342aまたは開口部342bのいずれか一方の開口部のみを形成し、導電膜320bと導電膜304を接続する構成、または開口部342a及び開口部342bを設けずに、導電膜320bと導電膜304を接続しない構成としてもよい。なお、導電膜320bと導電膜304とを接続しない構成の場合、導電膜320bと導電膜304には、それぞれ異なる電位を与えることができる。
なお、トランジスタ300Dは、先に説明のS−channel構造を有する。
また、図31(A)(B)(C)に示すトランジスタ300Aが有する酸化物半導体膜308を複数の積層構造としてもよい。その場合の一例を図35(A)(B)(C)(D)に示す。
図35(A)(B)は、トランジスタ300Eの断面図であり、図35(C)(D)は、トランジスタ300Fの断面図である。なお、トランジスタ300E、300Fの上面図としては、図31(A)に示すトランジスタ300Aと同様である。
図35(A)(B)に示すトランジスタ300Eが有する酸化物半導体膜308は、酸化物半導体膜308_1と、酸化物半導体膜308_2と、酸化物半導体膜308_3と、を有する。また、図35(C)(D)に示すトランジスタ300Fが有する酸化物半導体膜308は、酸化物半導体膜308_2と、酸化物半導体膜308_3と、を有する。
なお、導電膜304、絶縁膜306、絶縁膜307、酸化物半導体膜308、導電膜312a、導電膜312b、絶縁膜314、絶縁膜316、絶縁膜318、及び導電膜320a、320bとしては、それぞれ先の実施の形態1に記載の導電膜112、絶縁膜116、絶縁膜110、酸化物半導体膜108、導電膜120a、導電膜120b、絶縁膜104、絶縁膜118、絶縁膜116、導電膜112の材料及び形成方法を用いることで、形成することができる。
また、トランジスタ300A乃至トランジスタ300Fの構造を、それぞれ自由に組み合わせて用いてもよい。
再び、図28乃至図30に戻り、表示装置について説明を行う。信号線710は、トランジスタ750、752のソース電極及びドレイン電極として機能する導電膜と同じ工程を経て形成される。なお、信号線710は、トランジスタ750、752のソース電極及びドレイン電極と異なる工程を経て形成された導電膜、例えば、ゲート電極として機能する酸化物半導体膜と同じ工程を経て形成される酸化物半導体膜を用いてもよい。信号線710として、例えば、銅元素を含む材料を用いた場合、配線抵抗に起因する信号遅延等が少なく、大画面での表示が可能となる。
また、FPC端子部708は、接続電極760、異方性導電膜780、及びFPC716を有する。なお、接続電極760は、トランジスタ750、752のソース電極及びドレイン電極として機能する導電膜と同じ工程を経て形成される。また、接続電極760は、FPC716が有する端子と異方性導電膜780を介して、電気的に接続される。
また、第1の基板701及び第2の基板705としては、例えばガラス基板を用いることができる。また、第1の基板701及び第2の基板705として、可撓性を有する基板を用いてもよい。該可撓性を有する基板としては、例えばプラスチック基板等が挙げられる。
また、第1の基板701と第2の基板705の間には、構造体778が設けられる。構造体778は、絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、第1の基板701と第2の基板705の間の距離(セルギャップ)を制御するために設けられる。なお、構造体778として、球状のスペーサを用いていても良い。
また、第2の基板705側には、ブラックマトリクスとして機能する遮光膜738と、カラーフィルタとして機能する着色膜736と、遮光膜738及び着色膜736に接する絶縁膜734が設けられる。
<3−2.液晶素子を用いる表示装置の構成例>
図29に示す表示装置700は、液晶素子775を有する。液晶素子775は、導電膜772、導電膜774、及び液晶層776を有する。導電膜774は、第2の基板705側に設けられ、対向電極としての機能を有する。図29に示す表示装置700は、導電膜772と導電膜774に印加される電圧によって、液晶層776の配向状態が変わることによって光の透過、非透過が制御され画像を表示することができる。
また、導電膜772は、トランジスタ750が有するソース電極及びドレイン電極として機能する導電膜に接続される。導電膜772は、平坦化絶縁膜770上に形成され画素電極、すなわち表示素子の一方の電極として機能する。また、導電膜772は、反射電極としての機能を有する。図29に示す表示装置700は、外光を利用し導電膜772で光を反射して着色膜736を介して表示する、所謂反射型のカラー液晶表示装置である。
導電膜772としては、可視光において透光性のある導電膜、または可視光において反射性のある導電膜を用いることができる。可視光において透光性のある導電膜としては、例えば、インジウム(In)、亜鉛(Zn)、錫(Sn)の中から選ばれた一種を含む材料を用いるとよい。可視光において反射性のある導電膜としては、例えば、アルミニウム、または銀を含む材料を用いるとよい。本実施の形態においては、導電膜772として、可視光において、反射性のある導電膜を用いる。
また、図29に示す表示装置700においては、画素部702の平坦化絶縁膜770の一部に凹凸が設けられている。該凹凸は、例えば、平坦化絶縁膜770を樹脂膜で形成し、該樹脂膜の表面に凹凸を設けることで形成することができる。また、反射電極として機能する導電膜772は、上記凹凸に沿って形成される。したがって、外光が導電膜772に入射した場合において、導電膜772の表面で光を乱反射することが可能となり、視認性を向上させることができる。
なお、図29に示す表示装置700は、反射型のカラー液晶表示装置について例示したが、これに限定されない、例えば、導電膜772を可視光において、透光性のある導電膜を用いることで透過型のカラー液晶表示装置としてもよい。透過型のカラー液晶表示装置の場合、平坦化絶縁膜770に設けられる凹凸については、設けない構成としてもよい。
なお、図29において図示しないが、導電膜772、774の液晶層776と接する側に、それぞれ配向膜を設ける構成としてもよい。また、図29において図示しないが、偏光部材、位相差部材、反射防止部材などの光学部材(光学基板)などは適宜設けてもよい。例えば、偏光基板及び位相差基板による円偏光を用いてもよい。また、光源としてバックライト、サイドライトなどを用いてもよい。
表示素子として液晶素子を用いる場合、サーモトロピック液晶、低分子液晶、高分子液晶、高分子分散型液晶、強誘電性液晶、反強誘電性液晶等を用いることができる。これらの液晶材料は、条件により、コレステリック相、スメクチック相、キュービック相、カイラルネマチック相、等方相等を示す。
また、横電界方式を採用する場合、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善するために数重量%以上のカイラル剤を混合させた液晶組成物を液晶層に用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が短く、光学的等方性であるため配向処理が不要である。また配向膜を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によって引き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損を軽減することができる。また、ブルー相を示す液晶材料は、視野角依存性が小さい。
また、表示素子として液晶素子を用いる場合、TN(Twisted Nematic)モード、IPS(In−Plane−Switching)モード、FFS(Fringe Field Switching)モード、ASM(Axially Symmetric aligned Micro−cell)モード、OCB(Optical Compensated Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)モードなどを用いることができる。
また、ノーマリーブラック型の液晶表示装置、例えば垂直配向(VA)モードを採用した透過型の液晶表示装置としてもよい。垂直配向モードとしては、いくつか挙げられるが、例えば、MVA(Multi−Domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)モード、ASVモードなどを用いることができる。
<3−3.発光素子を用いる表示装置>
図30に示す表示装置700は、発光素子782を有する。発光素子782は、導電膜784、EL層786、及び導電膜788を有する。図30に示す表示装置700は、発光素子782が有するEL層786が発光することによって、画像を表示することができる。なお、EL層786は、有機化合物、または量子ドットなどの無機化合物を有する。
有機化合物に用いることのできる材料としては、蛍光性材料または燐光性材料などが挙げられる。また、量子ドットに用いることのできる材料としては、コロイド状量子ドット材料、合金型量子ドット材料、コア・シェル型量子ドット材料、コア型量子ドット材料、などが挙げられる。また、12族と16族、13族と15族、または14族と16族の元素グループを含む材料を用いてもよい。または、カドミウム(Cd)、セレン(Se)、亜鉛(Zn)、硫黄(S)、リン(P)、インジウム(In)、テルル(Te)、鉛(Pb)、ガリウム(Ga)、ヒ素(As)、アルミニウム(Al)、等の元素を有する量子ドット材料を用いてもよい。
また、導電膜784は、トランジスタ750が有するソース電極及びドレイン電極として機能する導電膜に接続される。導電膜784は、平坦化絶縁膜770上に形成され画素電極、すなわち表示素子の一方の電極として機能する。導電膜784としては、可視光において透光性のある導電膜、または可視光において反射性のある導電膜を用いることができる。可視光において透光性のある導電膜としては、例えば、インジウム(In)、亜鉛(Zn)、錫(Sn)の中から選ばれた一種を含む材料を用いるとよい。可視光において反射性のある導電膜としては、例えば、アルミニウム、または銀を含む材料を用いるとよい。
また、図30に示す表示装置700には、平坦化絶縁膜770及び導電膜784上に絶縁膜730が設けられる。絶縁膜730は、導電膜784の一部を覆う。なお、発光素子782はトップエミッション構造である。したがって、導電膜788は透光性を有し、EL層786が発する光を透過する。なお、本実施の形態においては、トップエミッション構造について、例示するが、これに限定されない。例えば、導電膜784側に光を射出するボトムエミッション構造や、導電膜784及び導電膜788の双方に光を射出するデュアルエミッション構造にも適用することができる。
また、発光素子782と重なる位置に、着色膜736が設けられ、絶縁膜730と重なる位置、引き回し配線部711、及びソースドライバ回路部704に遮光膜738が設けられている。また、着色膜736及び遮光膜738は、絶縁膜734で覆われている。また、発光素子782と絶縁膜734の間は封止膜732で充填されている。なお、図30に示す表示装置700においては、着色膜736を設ける構成について例示したが、これに限定されない。例えば、EL層786を塗り分けにより形成する場合においては、着色膜736を設けない構成としてもよい。
本実施の形態に示す構成は、他の実施の形態または実施例に示す構成と適宜組み合わせて用いることができる。
(実施の形態4)
本実施の形態では、電力が供給されない状況でも記憶内容の保持が可能で、且つ書き込み回数にも制限が無い半導体装置の回路構成の一例について図36を用いて説明する。
<4−1.回路構成>
図36は、半導体装置の回路構成を説明する図である。図36において、第1の配線(1st Line)と、p型トランジスタ1280aのソース電極またはドレイン電極の一方とは、電気的に接続されている。また、p型トランジスタ1280aのソース電極またはドレイン電極の他方と、n型トランジスタ1280bのソース電極またはドレイン電極の一方とは、電気的に接続されている。また、n型トランジスタ1280bのソース電極またはドレイン電極の他方と、n型トランジスタ1280cのソース電極またはドレイン電極の一方とは、電気的に接続されている。
また、第2の配線(2nd Line)と、トランジスタ1282のソース電極またはドレイン電極の一方とは、電気的に接続されている。また、トランジスタ1282のソース電極またはドレイン電極の他方と、容量素子1281の電極の一方及びn型トランジスタ1280cのゲート電極とは、電気的に接続されている。
また、第3の配線(3rd Line)と、p型トランジスタ1280a及びn型トランジスタ1280bのゲート電極とは、電気的に接続されている。また、第4の配線(4th Line)と、トランジスタ1282のゲート電極とは、電気的に接続されている。また、第5の配線(5th Line)と、容量素子1281の電極の他方及びn型トランジスタ1280cのソース電極またはドレイン電極の他方とは、電気的に接続されている。また、第6の配線(6th Line)と、p型トランジスタ1280aのソース電極またはドレイン電極の他方及びn型トランジスタ1280bのソース電極またはドレイン電極の一方とは、電気的に接続されている。
なお、トランジスタ1282は、酸化物半導体(OS:Oxide Semiconductor)により形成することができる。したがって、図36において、トランジスタ1282に「OS」の記号を付記してある。トランジスタ1282に先の実施の形態で説明したトランジスタを適用することができる。なお、トランジスタ1282を酸化物半導体以外の材料により形成してもよい。
また、図36において、トランジスタ1282のソース電極またはドレイン電極の他方と、容量素子1281の電極の一方と、n型トランジスタ1280cのゲート電極と、の接続箇所には、フローティングノード(FN)を付記してある。トランジスタ1282をオフ状態とすることで、フローティングノード、容量素子1281の電極の一方、及びn型トランジスタ1280cのゲート電極に与えられた電位を保持することができる。
図36に示す回路構成では、n型トランジスタ1280cのゲート電極の電位が保持可能という特徴を生かすことで、次のように、情報の書き込み、保持、読み出しが可能である。
<4−2.情報の書き込み及び保持>
まず、情報の書き込み及び保持について説明する。第4の配線の電位を、トランジスタ1282がオン状態となる電位にして、トランジスタ1282をオン状態とする。これにより、第2の配線の電位がn型トランジスタ1280cのゲート電極、及び容量素子1281に与えられる。すなわち、n型トランジスタ1280cのゲート電極には、所定の電荷が与えられる(書き込み)。その後、第4の配線の電位を、トランジスタ1282がオフ状態となる電位にして、トランジスタ1282をオフ状態とする。これにより、n型トランジスタ1280cのゲート電極に与えられた電荷が保持される(保持)。
トランジスタ1282のオフ電流は極めて小さいため、n型トランジスタ1280cのゲート電極の電荷は長時間にわたって保持される。
<4−3.情報の読み出し>
次に、情報の読み出しについて説明する。第3の配線の電位をLowレベル電位とした際、p型トランジスタ1280aがオン状態となり、n型トランジスタ1280bがオフ状態となる。この時、第1の配線の電位は第6の配線に与えられる。一方、第3の配線の電位をHighレベル電位とした際、p型トランジスタ1280aがオフ状態となり、n型トランジスタ1280bがオン状態となる。この時、フローティングノード(FN)に保持された電荷量に応じて、第6の配線は異なる電位をとる。このため、第6の配線の電位をみることで、保持されている情報を読み出すことができる(読み出し)。
また、トランジスタ1282は、酸化物半導体をチャネル形成領域に用いるため、極めてオフ電流が小さいトランジスタである。酸化物半導体を用いたトランジスタ1282のオフ電流は、シリコン半導体などで形成されるトランジスタの10万分の1以下のオフ電流であるため、トランジスタ1282のリークによる、フローティングノード(FN)に蓄積される電荷の消失を無視することが可能である。つまり、酸化物半導体を用いたトランジスタ1282により、電力の供給が無くても情報の保持が可能な不揮発性の記憶回路を実現することが可能である。
また、このような回路構成を用いた半導体装置を、レジスタやキャッシュメモリなどの記憶装置に用いることで、電源電圧の供給停止による記憶装置内のデータの消失を防ぐことができる。また、電源電圧の供給を再開した後、短時間で電源供給停止前の状態に復帰することができる。よって、記憶装置全体、もしくは記憶装置を構成する一または複数の論理回路において、待機状態のときに短い時間でも電源停止を行うことができるため、消費電力を抑えることができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態または実施例に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態5)
本実施の形態では、本発明の一態様の半導体装置に用いることのできる画素回路の構成について、図37(A)を用いて以下説明を行う。
<5−1.画素回路の構成>
図37(A)は、画素回路の構成を説明する図である。図37(A)に示す回路は、光電変換素子1360、トランジスタ1351、トランジスタ1352、トランジスタ1353、及びトランジスタ1354を有する。
光電変換素子1360のアノードは配線1316に接続され、カソードはトランジスタ1351のソース電極またはドレイン電極の一方と接続される。トランジスタ1351のソース電極またはドレイン電極の他方は電荷蓄積部(FD)と接続され、ゲート電極は配線1312(TX)と接続される。トランジスタ1352のソース電極またはドレイン電極の一方は配線1314(GND)と接続され、ソース電極またはドレイン電極の他方はトランジスタ1354のソース電極またはドレイン電極の一方と接続され、ゲート電極は電荷蓄積部(FD)と接続される。トランジスタ1353のソース電極またはドレイン電極の一方は電荷蓄積部(FD)と接続され、ソース電極またはドレイン電極の他方は配線1317と接続され、ゲート電極は配線1311(RS)と接続される。トランジスタ1354のソース電極またはドレイン電極の他方は配線1315(OUT)と接続され、ゲート電極は配線1313(SE)に接続される。なお、上記接続は全て電気的な接続とする。
なお、配線1314には、GND、VSS、VDDなどの電位が供給されていてもよい。ここで、電位や電圧は相対的なものである。そのため、GNDの電位の大きさは、必ずしも、0ボルトであるとは限らないものとする。
光電変換素子1360は受光素子であり、画素回路に入射した光に応じた電流を生成する機能を有する。トランジスタ1353は、光電変換素子1360による電荷蓄積部(FD)への電荷蓄積を制御する機能を有する。トランジスタ1354は、電荷蓄積部(FD)の電位に応じた信号を出力する機能を有する。トランジスタ1352は、電荷蓄積部(FD)の電位をリセットする機能を有する。トランジスタ1352は、読み出し時に画素回路の選択を制御する機能を有する。
なお、電荷蓄積部(FD)は、電荷保持ノードであり、光電変換素子1360が受ける光の量に応じて変化する電荷を保持する。
なお、トランジスタ1352とトランジスタ1354とは、配線1315と配線1314との間で、直列接続されていればよい。したがって、配線1314、トランジスタ1352、トランジスタ1354、配線1315の順で並んでもよいし、配線1314、トランジスタ1354、トランジスタ1352、配線1315の順で並んでもよい。
配線1311(RS)は、トランジスタ1353を制御するための信号線としての機能を有する。配線1312(TX)は、トランジスタ1351を制御するための信号線としての機能を有する。配線1313(SE)は、トランジスタ1354を制御するための信号線としての機能を有する。配線1314(GND)は、基準電位(例えばGND)を設定する信号線としての機能を有する。配線1315(OUT)は、トランジスタ1352から出力される信号を読み出すための信号線としての機能を有する。配線1316は電荷蓄積部(FD)から光電変換素子1360を介して電荷を出力するための信号線としての機能を有し、図37(A)の回路においては低電位線である。また、配線1317は電荷蓄積部(FD)の電位をリセットするための信号線としての機能を有し、図37(A)の回路においては高電位線である。
次に、図37(A)に示す各素子の構成について説明する。
<5−2.光電変換素子>
光電変換素子1360には、セレンまたはセレンを含む化合物(以下、セレン系材料とする)を有する素子、あるいはシリコンを有する素子(例えば、pin型の接合が形成された素子)を用いることができる。また、酸化物半導体を用いたトランジスタと、セレン系材料を用いた光電変換素子とを組み合わせることで信頼性を高くすることができるため好ましい。
<5−3.トランジスタ>
トランジスタ1351、トランジスタ1352、トランジスタ1353、およびトランジスタ1354は、非晶質シリコン、微結晶シリコン、多結晶シリコン、単結晶シリコンなどのシリコン半導体を用いて形成することも可能であるが、酸化物半導体を用いたトランジスタで形成することが好ましい。酸化物半導体でチャネル形成領域を形成したトランジスタは、極めてオフ電流が低い特性を示す特徴を有している。また、酸化物半導体でチャネル形成領域を形成したトランジスタとしては、実施の形態1に示すトランジスタを用いることができる。
特に、電荷蓄積部(FD)と接続されているトランジスタ1351、及びトランジスタ1353のリーク電流が大きいと、電荷蓄積部(FD)に蓄積された電荷が保持できる時間が十分でなくなる。したがって、少なくとも当該二つのトランジスタに酸化物半導体を用いたトランジスタを使用することで、電荷蓄積部(FD)からの不要な電荷の流出を防止することができる。
また、トランジスタ1352、及びトランジスタ1354においても、リーク電流が大きいと、配線1314または配線1315に不必要な電荷の出力が起こるため、これらのトランジスタとして、酸化物半導体でチャネル形成領域を形成したトランジスタを用いることが好ましい。
また、図37(A)において、ゲート電極が一つの構成のトランジスタについて例示したが、これに限定されず、例えば、複数のゲート電極を有する構成としてもよい。複数のゲート電極を有するトランジスタとしては、例えば、チャネル形成領域が形成される半導体膜と重なる、第1のゲート電極と、第2のゲート電極(バックゲート電極ともいう)と、を有する構成とすればよい。バックゲート電極としては、例えば、第1のゲート電極と同じ電位、フローティング、または第1のゲート電極と異なる電位を与えればよい。
<5−4.回路動作のタイミングチャート>
次に、図37(A)に示す回路の回路動作の一例について図37(B)に示すタイミングチャートを用いて説明する。
図37(B)では簡易に説明するため、各配線の電位は、二値変化する信号として与える。ただし、各電位はアナログ信号であるため、実際には状況に応じて二値に限らず種々の値を取り得る。なお、図37(B)に示す信号1401は配線1311(RS)の電位、信号1402は配線1312(TX)の電位、信号1403は配線1313(SE)の電位、信号1404は電荷蓄積部(FD)の電位、信号1405は配線1315(OUT)の電位に相当する。なお、配線1316の電位は常時”Low”、配線1317の電位は常時”High”とする。
時刻Aにおいて、配線1311の電位(信号1401)を”High”、配線1312の電位(信号1402)を”High”とすると、電荷蓄積部(FD)の電位(信号1404)は配線1317の電位(”High”)に初期化され、リセット動作が開始される。なお、配線1315の電位(信号1405)は、”High”にプリチャージしておく。
時刻Bにおいて、配線1311の電位(信号1401)を”Low”とするとリセット動作が終了し、蓄積動作が開始される。ここで、光電変換素子1360には逆方向バイアスが印加されるため、逆方向電流により、電荷蓄積部(FD)の電位(信号1404)が低下し始める。光電変換素子1360は、光が照射されると逆方向電流が増大するので、照射される光の量に応じて電荷蓄積部(FD)の電位(信号1404)の低下速度は変化する。すなわち、光電変換素子1360に照射する光の量に応じて、トランジスタ1354のソースとドレイン間のチャネル抵抗が変化する。
時刻Cにおいて、配線1312の電位(信号1402)を”Low”とすると蓄積動作が終了し、電荷蓄積部(FD)の電位(信号1404)は一定となる。ここで、当該電位は、蓄積動作中に光電変換素子1360が生成した電荷量により決まる。すなわち、光電変換素子1360に照射されていた光の量に応じて変化する。また、トランジスタ1351およびトランジスタ1353は、酸化膜半導体でチャネル形成領域を形成したオフ電流が極めて低いトランジスタで構成されているため、後の選択動作(読み出し動作)を行うまで、電荷蓄積部(FD)の電位を一定に保つことが可能である。
なお、配線1312の電位(信号1402)を”Low”とする際に、配線1312と電荷蓄積部(FD)との間における寄生容量により、電荷蓄積部(FD)の電位に変化が生じることがある。当該電位の変化量が大きい場合は、蓄積動作中に光電変換素子1360が生成した電荷量を正確に取得できないことになる。当該電位の変化量を低減するには、トランジスタ1351のゲート電極−ソース電極(もしくはゲート電極−ドレイン電極)間容量を低減する、トランジスタ1352のゲート容量を増大する、電荷蓄積部(FD)に保持容量を設ける、などの対策が有効である。なお、本実施の形態では、これらの対策により当該電位の変化を無視できるものとしている。
時刻Dに、配線1313の電位(信号1403)を”High”にすると、トランジスタ1354が導通して選択動作が開始され、配線1314と配線1315が、トランジスタ1352とトランジスタ1354とを介して導通する。そして、配線1315の電位(信号1405)は、低下していく。なお、配線1315のプリチャージは、時刻D以前に終了しておけばよい。ここで、配線1315の電位(信号1405)が低下する速さは、トランジスタ1352のソース電極とドレイン電極間の電流に依存する。すなわち、蓄積動作中に光電変換素子1360に照射されている光の量に応じて変化する。
時刻Eにおいて、配線1313の電位(信号1403)を”Low”にすると、トランジスタ1354が遮断されて選択動作は終了し、配線1315の電位(信号1405)は、一定値となる。ここで、一定値となる値は、光電変換素子1360に照射されていた光の量に応じて変化する。したがって、配線1315の電位を取得することで、蓄積動作中に光電変換素子1360に照射されていた光の量を知ることができる。
より具体的には、光電変換素子1360に照射されている光が強いと、電荷蓄積部(FD)の電位、すなわちトランジスタ1352のゲート電圧は低下する。そのため、トランジスタ1352のソース電極−ドレイン電極間に流れる電流は小さくなり、配線1315の電位(信号1405)はゆっくりと低下する。したがって、配線1315からは比較的高い電位を読み出すことができる。
逆に、光電変換素子1360に照射されている光が弱いと、電荷蓄積部(FD)の電位、すなわち、トランジスタ1352のゲート電圧は高くなる。そのため、トランジスタ1352のソース電極−ドレイン電極間に流れる電流は大きくなり、配線1315の電位(信号1405)は速く低下する。したがって、配線1315からは比較的低い電位を読み出すことができる。
本実施の形態は、他の実施の形態または実施例に記載した構成と適宜組み合わせて実施することが可能である。
(実施の形態6)
本実施の形態では、本発明の一態様の半導体装置を有する表示装置について、図38を用いて説明を行う。
<6.表示装置の回路構成>
図38(A)に示す表示装置は、表示素子の画素を有する領域(以下、画素部502という)と、画素部502の外側に配置され、画素を駆動するための回路を有する回路部(以下、駆動回路部504という)と、素子の保護機能を有する回路(以下、保護回路506という)と、端子部507と、を有する。なお、保護回路506は、設けない構成としてもよい。
駆動回路部504の一部、または全部は、画素部502と同一基板上に形成されていることが望ましい。これにより、部品数や端子数を減らすことが出来る。駆動回路部504の一部、または全部が、画素部502と同一基板上に形成されていない場合には、駆動回路部504の一部、または全部は、COGやTAB(Tape Automated Bonding)によって、実装することができる。
画素部502は、X行(Xは2以上の自然数)Y列(Yは2以上の自然数)に配置された複数の表示素子を駆動するための回路(以下、画素回路501という)を有し、駆動回路部504は、画素を選択する信号(走査信号)を出力する回路(以下、ゲートドライバ504aという)、画素の表示素子を駆動するための信号(データ信号)を供給するための回路(以下、ソースドライバ504b)などの駆動回路を有する。
ゲートドライバ504aは、シフトレジスタ等を有する。ゲートドライバ504aは、端子部507を介して、シフトレジスタを駆動するための信号が入力され、信号を出力する。例えば、ゲートドライバ504aは、スタートパルス信号、クロック信号等が入力され、パルス信号を出力する。ゲートドライバ504aは、走査信号が与えられる配線(以下、走査線GL_1乃至GL_Xという)の電位を制御する機能を有する。なお、ゲートドライバ504aを複数設け、複数のゲートドライバ504aにより、走査線GL_1乃至GL_Xを分割して制御してもよい。または、ゲートドライバ504aは、初期化信号を供給することができる機能を有する。ただし、これに限定されず、ゲートドライバ504aは、別の信号を供給することも可能である。
ソースドライバ504bは、シフトレジスタ等を有する。ソースドライバ504bは、端子部507を介して、シフトレジスタを駆動するための信号の他、データ信号の元となる信号(画像信号)が入力される。ソースドライバ504bは、画像信号を元に画素回路501に書き込むデータ信号を生成する機能を有する。また、ソースドライバ504bは、スタートパルス、クロック信号等が入力されて得られるパルス信号に従って、データ信号の出力を制御する機能を有する。また、ソースドライバ504bは、データ信号が与えられる配線(以下、データ線DL_1乃至DL_Yという)の電位を制御する機能を有する。または、ソースドライバ504bは、初期化信号を供給することができる機能を有する。ただし、これに限定されず、ソースドライバ504bは、別の信号を供給することも可能である。
ソースドライバ504bは、例えば複数のアナログスイッチなどを用いて構成される。ソースドライバ504bは、複数のアナログスイッチを順次オン状態にすることにより、画像信号を時分割した信号をデータ信号として出力できる。また、シフトレジスタなどを用いてソースドライバ504bを構成してもよい。
複数の画素回路501のそれぞれは、走査信号が与えられる複数の走査線GLの一つを介してパルス信号が入力され、データ信号が与えられる複数のデータ線DLの一つを介してデータ信号が入力される。また、複数の画素回路501のそれぞれは、ゲートドライバ504aによりデータ信号のデータの書き込み及び保持が制御される。例えば、m行n列目の画素回路501は、走査線GL_m(mはX以下の自然数)を介してゲートドライバ504aからパルス信号が入力され、走査線GL_mの電位に応じてデータ線DL_n(nはY以下の自然数)を介してソースドライバ504bからデータ信号が入力される。
図38(A)に示す保護回路506は、例えば、ゲートドライバ504aと画素回路501の間の配線である走査線GLに接続される。または、保護回路506は、ソースドライバ504bと画素回路501の間の配線であるデータ線DLに接続される。または、保護回路506は、ゲートドライバ504aと端子部507との間の配線に接続することができる。または、保護回路506は、ソースドライバ504bと端子部507との間の配線に接続することができる。なお、端子部507は、外部の回路から表示装置に電源及び制御信号、及び画像信号を入力するための端子が設けられた部分をいう。
保護回路506は、自身が接続する配線に一定の範囲外の電位が与えられたときに、該配線と別の配線とを導通状態にする回路である。
図38(A)に示すように、画素部502と駆動回路部504にそれぞれ保護回路506を設けることにより、ESD(Electro Static Discharge:静電気放電)などにより発生する過電流に対する表示装置の耐性を高めることができる。ただし、保護回路506の構成はこれに限定されず、例えば、ゲートドライバ504aに保護回路506を接続した構成、またはソースドライバ504bに保護回路506を接続した構成とすることもできる。あるいは、端子部507に保護回路506を接続した構成とすることもできる。
また、図38(A)においては、ゲートドライバ504aとソースドライバ504bによって駆動回路部504を形成している例を示しているが、この構成に限定されない。例えば、ゲートドライバ504aのみを形成し、別途用意されたソースドライバ回路が形成された基板(例えば、単結晶半導体膜、多結晶半導体膜で形成された駆動回路基板)を実装する構成としても良い。
また、図38(A)に示す複数の画素回路501は、例えば、図38(B)に示す構成とすることができる。
図38(B)に示す画素回路501は、液晶素子570と、トランジスタ550と、容量素子560と、を有する。トランジスタ550に先の実施の形態に示すトランジスタを適用することができる。
液晶素子570の一対の電極の一方の電位は、画素回路501の仕様に応じて適宜設定される。液晶素子570は、書き込まれるデータにより配向状態が設定される。なお、複数の画素回路501のそれぞれが有する液晶素子570の一対の電極の一方に共通の電位(コモン電位)を与えてもよい。また、各行の画素回路501の液晶素子570の一対の電極の一方に異なる電位を与えてもよい。
例えば、液晶素子570を備える表示装置の駆動方法としては、TNモード、STNモード、VAモード、ASM(Axially Symmetric Aligned Micro−cell)モード、OCB(Optically Compensated Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)モード、MVAモード、PVA(Patterned Vertical Alignment)モード、IPSモード、FFSモード、又はTBA(Transverse Bend Alignment)モードなどを用いてもよい。また、表示装置の駆動方法としては、上述した駆動方法の他、ECB(Electrically Controlled Birefringence)モード、PDLC(Polymer Dispersed Liquid Crystal)モード、PNLC(Polymer Network Liquid Crystal)モード、ゲストホストモードなどがある。ただし、これに限定されず、液晶素子及びその駆動方式として様々なものを用いることができる。
m行n列目の画素回路501において、トランジスタ550のソース電極またはドレイン電極の一方は、データ線DL_nに電気的に接続され、他方は液晶素子570の一対の電極の他方に電気的に接続される。また、トランジスタ550のゲート電極は、走査線GL_mに電気的に接続される。トランジスタ550は、オン状態またはオフ状態になることにより、データ信号のデータの書き込みを制御する機能を有する。
容量素子560の一対の電極の一方は、電位が供給される配線(以下、電位供給線VL)に電気的に接続され、他方は、液晶素子570の一対の電極の他方に電気的に接続される。なお、電位供給線VLの電位の値は、画素回路501の仕様に応じて適宜設定される。容量素子560は、書き込まれたデータを保持する保持容量としての機能を有する。
例えば、図38(B)の画素回路501を有する表示装置では、例えば、図38(A)に示すゲートドライバ504aにより各行の画素回路501を順次選択し、トランジスタ550をオン状態にしてデータ信号のデータを書き込む。
データが書き込まれた画素回路501は、トランジスタ550がオフ状態になることで保持状態になる。これを行毎に順次行うことにより、画像を表示できる。
また、図38(A)に示す複数の画素回路501は、例えば、図38(C)に示す構成とすることができる。
また、図38(C)に示す画素回路501は、トランジスタ552、554と、容量素子562と、発光素子572と、を有する。トランジスタ552及びトランジスタ554のいずれか一方または双方に先の実施の形態に示すトランジスタを適用することができる。
トランジスタ552のソース電極及びドレイン電極の一方は、データ信号が与えられる配線(以下、データ線DL_nという)に電気的に接続される。さらに、トランジスタ552のゲート電極は、ゲート信号が与えられる配線(以下、走査線GL_mという)に電気的に接続される。
トランジスタ552は、オン状態またはオフ状態になることにより、データ信号のデータの書き込みを制御する機能を有する。
容量素子562の一対の電極の一方は、電位が与えられる配線(以下、電位供給線VL_aという)に電気的に接続され、他方は、トランジスタ552のソース電極及びドレイン電極の他方に電気的に接続される。
容量素子562は、書き込まれたデータを保持する保持容量としての機能を有する。
トランジスタ554のソース電極及びドレイン電極の一方は、電位供給線VL_aに電気的に接続される。さらに、トランジスタ554のゲート電極は、トランジスタ552のソース電極及びドレイン電極の他方に電気的に接続される。
発光素子572のアノード及びカソードの一方は、電位供給線VL_bに電気的に接続され、他方は、トランジスタ554のソース電極及びドレイン電極の他方に電気的に接続される。
発光素子572としては、例えば有機エレクトロルミネセンス素子(有機EL素子ともいう)などを用いることができる。ただし、発光素子572としては、これに限定されず、無機材料からなる無機EL素子を用いても良い。
なお、電位供給線VL_a及び電位供給線VL_bの一方には、高電源電位VDDが与えられ、他方には、低電源電位VSSが与えられる。
図38(C)の画素回路501を有する表示装置では、例えば、図38(A)に示すゲートドライバ504aにより各行の画素回路501を順次選択し、トランジスタ552をオン状態にしてデータ信号のデータを書き込む。
データが書き込まれた画素回路501は、トランジスタ552がオフ状態になることで保持状態になる。さらに、書き込まれたデータ信号の電位に応じてトランジスタ554のソース電極とドレイン電極の間に流れる電流量が制御され、発光素子572は、流れる電流量に応じた輝度で発光する。これを行毎に順次行うことにより、画像を表示できる。
本実施の形態に示す構成は、他の実施の形態または実施例に示す構成と適宜組み合わせて用いることができる。
(実施の形態7)
本実施の形態では、上述の実施の形態で説明したトランジスタの適用可能な回路構成の一例について、図39乃至図42を用いて説明する。
なお、本実施の形態においては、先の実施の形態で説明した酸化物半導体を有するトランジスタを、OSトランジスタと呼称して以下説明を行う。
<7.インバータ回路の構成例>
図39(A)には、駆動回路が有するシフトレジスタやバッファ等に適用することができるインバータの回路図を示す。インバータ800は、入力端子INに与える信号の論理を反転した信号を出力端子OUTに出力する。インバータ800は、複数のOSトランジスタを有する。信号SBGは、OSトランジスタの電気特性を切り替えることができる信号である。
図39(B)は、インバータ800の一例である。インバータ800は、OSトランジスタ810、およびOSトランジスタ820を有する。インバータ800は、nチャネル型トランジスタのみで作製することができるため、CMOS(Complementary Metal Oxide Semiconductor)でインバータ(CMOSインバータ)を作製する場合と比較して、低コストで作製することが可能である。
なお、OSトランジスタを有するインバータ800は、Siトランジスタで構成されるCMOS上に配置することもできる。インバータ800は、CMOSの回路に重ねて配置できるため、インバータ800を追加する分の回路面積の増加を抑えることができる。
OSトランジスタ810、820は、フロントゲートとして機能する第1ゲートと、バックゲートとして機能する第2ゲートと、ソースまたはドレインの一方として機能する第1端子と、ソースまたはドレインの他方として機能する第2端子とを有する。
OSトランジスタ810の第1ゲートは、第2端子に接続される。OSトランジスタ810の第2ゲートは、信号SBGを供給する配線に接続される。OSトランジスタ810の第1端子は、電圧VDDを与える配線に接続される。OSトランジスタ810の第2端子は、出力端子OUTに接続される。
OSトランジスタ820の第1ゲートは、入力端子INに接続される。OSトランジスタ820の第2ゲートは、入力端子INに接続される。OSトランジスタ820の第1端子は、出力端子OUTに接続される。OSトランジスタ820の第2端子は、電圧VSSを与える配線に接続される。
図39(C)は、インバータ800の動作を説明するためのタイミングチャートである。図39(C)のタイミングチャートでは、入力端子INの信号波形、出力端子OUTの信号波形、信号SBGの信号波形、およびOSトランジスタ810のしきい値電圧の変化について示している。
信号SBGをOSトランジスタ810の第2ゲートに与えることで、OSトランジスタ810のしきい値電圧を制御することができる。
信号SBGは、しきい値電圧をマイナスシフトさせるための電圧VBG_A、しきい値電圧をプラスシフトさせるための電圧VBG_Bを有する。第2ゲートに電圧VBG_Aを与えることで、OSトランジスタ810はしきい値電圧VTH_Aにマイナスシフトさせることができる。また、第2ゲートに電圧VBG_Bを与えることで、OSトランジスタ810は、しきい値電圧VTH_Bにプラスシフトさせることができる。
前述の説明を可視化するために、図40(A)には、トランジスタの電気特性の一つである、Id−Vgカーブを示す。
上述したOSトランジスタ810の電気特性は、第2ゲートの電圧を電圧VBG_Aのように大きくすることで、図40(A)中の破線840で表される曲線にシフトさせることができる。また、上述したOSトランジスタ810の電気特性は、第2ゲートの電圧を電圧VBG_Bのように小さくすることで、図40(A)中の実線841で表される曲線にシフトさせることができる。図40(A)に示すように、OSトランジスタ810は、信号SBGを電圧VBG_Aあるいは電圧VBG_Bというように切り替えることで、しきい値電圧をプラスシフトあるいはマイナスシフトさせることができる。
しきい値電圧をしきい値電圧VTH_Bにプラスシフトさせることで、OSトランジスタ810は電流が流れにくい状態とすることができる。図40(B)には、この状態を可視化して示す。
図40(B)に図示するように、OSトランジスタ810に流れる電流Iを極めて小さくすることができる。そのため、入力端子INに与える信号がハイレベルでOSトランジスタ820はオン状態(ON)のとき、出力端子OUTの電圧を急峻に下降させることができる。
図40(B)に図示したように、OSトランジスタ810に流れる電流が流れにくい状態とすることができるため、図39(C)に示すタイミングチャートにおける出力端子の信号波形831を急峻に変化させることができる。電圧VDDを与える配線と、電圧VSSを与える配線との間に流れる貫通電流を少なくすることができるため、低消費電力での動作を行うことができる。
また、しきい値電圧をしきい値電圧VTH_Aにマイナスシフトさせることで、OSトランジスタ810は電流が流れやすい状態とすることができる。図40(C)には、この状態を可視化して示す。図40(C)に図示するように、このとき流れる電流Iを少なくとも電流Iよりも大きくすることができる。そのため、入力端子INに与える信号がローレベルでOSトランジスタ820はオフ状態(OFF)のとき、出力端子OUTの電圧を急峻に上昇させることができる。図40(C)に図示したように、OSトランジスタ810に流れる電流が流れやすい状態とすることができるため、図39(C)に示すタイミングチャートにおける出力端子の信号波形832を急峻に変化させることができる。
なお、信号SBGによるOSトランジスタ810のしきい値電圧の制御は、OSトランジスタ820の状態が切り替わる以前、すなわち時刻T1やT2よりも前に行うことが好ましい。例えば、図39(C)に図示するように、入力端子INに与える信号がハイレベルに切り替わる時刻T1よりも前に、しきい値電圧VTH_Aから、しきい値電圧VTH_BにOSトランジスタ810のしきい値電圧を切り替えることが好ましい。また、図39(C)に図示するように、入力端子INに与える信号がローレベルに切り替わる時刻T2よりも前に、しきい値電圧VTH_Bからしきい値電圧VTH_AにOSトランジスタ810のしきい値電圧を切り替えることが好ましい。
なお、図39(C)のタイミングチャートでは、入力端子INに与える信号に応じて信号SBGを切り替える構成を示したが、別の構成としてもよい。例えば、しきい値電圧を制御するための電圧は、フローティング状態としたOSトランジスタ810の第2ゲートに保持させる構成としてもよい。当該構成を実現可能な回路構成の一例について、図41(A)に示す。
図41(A)では、図39(B)で示した回路構成に加えて、OSトランジスタ850を有する。OSトランジスタ850の第1端子は、OSトランジスタ810の第2ゲートに接続される。またOSトランジスタ850の第2端子は、電圧VBG_B(あるいは電圧VBG_A)を与える配線に接続される。OSトランジスタ850の第1ゲートは、信号Sを与える配線に接続される。OSトランジスタ850の第2ゲートは、電圧VBG_B(あるいは電圧VBG_A)を与える配線に接続される。
図41(A)の動作について、図41(B)のタイミングチャートを用いて説明する。
OSトランジスタ810のしきい値電圧を制御するための電圧は、入力端子INに与える信号がハイレベルに切り替わる時刻T3よりも前に、OSトランジスタ810の第2ゲートに与える構成とする。信号SをハイレベルとしてOSトランジスタ850をオン状態とし、ノードNBGにしきい値電圧を制御するための電圧VBG_Bを与える。
ノードNBGが電圧VBG_Bとなった後は、OSトランジスタ850をオフ状態とする。OSトランジスタ850は、オフ電流が極めて小さいため、オフ状態にし続けることで、一旦ノードNBGに保持させた電圧VBG_Bを保持することができる。そのため、OSトランジスタ850の第2ゲートに電圧VBG_Bを与える動作の回数が減るため、電圧VBG_Bの書き換えに要する分の消費電力を小さくすることができる。
なお、図39(B)及び図41(A)の回路構成では、OSトランジスタ810の第2ゲートに与える電圧を外部からの制御によって与える構成について示したが、別の構成としてもよい。例えば、しきい値電圧を制御するための電圧を、入力端子INに与える信号を基に生成し、OSトランジスタ810の第2ゲートに与える構成としてもよい。当該構成を実現可能な回路構成の一例について、図42(A)に示す。
図42(A)では、図39(B)で示した回路構成において、入力端子INとOSトランジスタ810の第2ゲートとの間にCMOSインバータ860を有する。CMOSインバータ860の入力端子は、入力端子INに接続される。CMOSインバータ860の出力端子は、OSトランジスタ810の第2ゲートに接続される。
図42(A)の動作について、図42(B)のタイミングチャートを用いて説明する。図42(B)のタイミングチャートでは、入力端子INの信号波形、出力端子OUTの信号波形、CMOSインバータ860の出力波形IN_B、及びOSトランジスタ810のしきい値電圧の変化について示している。
入力端子INに与える信号の論理を反転した信号である出力波形IN_Bは、OSトランジスタ810のしきい値電圧を制御する信号とすることができる。したがって、図40(A)乃至図40(C)で説明したように、OSトランジスタ810のしきい値電圧を制御できる。例えば、図42(B)における時刻T4となるとき、入力端子INに与える信号がハイレベルでOSトランジスタ820はオン状態となる。このとき、出力波形IN_Bはローレベルとなる。そのため、OSトランジスタ810は電流が流れにくい状態とすることができ、出力端子OUTの電圧を急峻に下降させることができる。
また、図42(B)における時刻T5となるとき、入力端子INに与える信号がローレベルでOSトランジスタ820はオフ状態となる。このとき、出力波形IN_Bはハイレベルとなる。そのため、OSトランジスタ810は電流が流れやすい状態とすることができ、出力端子OUTの電圧を急峻に上昇させることができる。
以上説明したように本実施の形態の構成では、OSトランジスタを有するインバータにおける、バックゲートの電圧を入力端子INの信号の論理にしたがって切り替える。当該構成とすることで、OSトランジスタのしきい値電圧を制御することができる。入力端子INに与える信号によってOSトランジスタのしきい値電圧を制御することで、出力端子OUTの電圧を急峻に変化させることができる。また、電源電圧を与える配線間の貫通電流を小さくすることができる。そのため、低消費電力化を図ることができる。
本実施の形態に示す構成は、他の実施の形態または実施例に示す構成と適宜組み合わせて用いることができる。
(実施の形態8)
本実施の形態では、上述の実施の形態で説明した酸化物半導体を有するトランジスタ(OSトランジスタ)を、複数の回路に用いる半導体装置の一例について、図43乃至図49を用いて説明する。
<8.半導体装置の回路構成例>
図43(A)は、半導体装置900のブロック図である。半導体装置900は、電源回路901、回路902、電圧生成回路903、回路904、電圧生成回路905および回路906を有する。
電源回路901は、基準となる電圧VORGを生成する回路である。電圧VORGは、単一の電圧ではなく、複数の電圧でもよい。電圧VORGは、半導体装置900の外部から与えられる電圧Vを基に生成することができる。半導体装置900は、外部から与えられる単一の電源電圧を基に電圧VORGを生成できる。そのため半導体装置900は、外部から電源電圧を複数与えることなく動作することができる。
回路902、904および906は、異なる電源電圧で動作する回路である。例えば回路902の電源電圧は、電圧VORGと電圧VSS(VORG>VSS)とを基に印加される電圧である。また、例えば回路904の電源電圧は、電圧VPOGと電圧VSS(VPOG>VORG)とを基に印加される電圧である。また、例えば回路906の電源電圧は、電圧VORGと電圧VSSと電圧VNEG(VORG>VSS>VNEG)とを基に印加される電圧である。なお電圧VSSは、グラウンド電位(GND)と等電位とすれば、電源回路901で生成する電圧の種類を削減できる。
電圧生成回路903は、電圧VPOGを生成する回路である。電圧生成回路903は、電源回路901から与えられる電圧VORGを基に電圧VPOGを生成できる。そのため、回路904を有する半導体装置900は、外部から与えられる単一の電源電圧を基に動作することができる。
電圧生成回路905は、電圧VNEGを生成する回路である。電圧生成回路905は、電源回路901から与えられる電圧VORGを基に電圧VNEGを生成できる。そのため、回路906を有する半導体装置900は、外部から与えられる単一の電源電圧を基に動作することができる。
図43(B)は電圧VPOGで動作する回路904の一例、図43(C)は回路904を動作させるための信号の波形の一例である。
図43(B)では、トランジスタ911を示している。トランジスタ911のゲートに与える信号は、例えば、電圧VPOGと電圧VSSを基に生成される。当該信号は、トランジスタ911を導通状態とする動作時に電圧VPOG、非導通状態とする動作時に電圧VSSとする。電圧VPOGは、図43(C)に図示するように、電圧VORGより大きい。そのため、トランジスタ911は、ソース(S)とドレイン(D)との間をより確実に導通状態にできる。その結果、回路904は、誤動作が低減された回路とすることができる。
図43(D)は電圧VNEGで動作する回路906の一例、図43(E)は回路906を動作させるための信号の波形の一例である。
図43(D)では、バックゲートを有するトランジスタ912を示している。トランジスタ912のゲートに与える信号は、例えば、電圧VORGと電圧VSSを基にして生成される。当該信号は、トランジスタ912を導通状態とする動作時に電圧VORG、非導通状態とする動作時に電圧VSSを基に生成される。また、トランジスタ912のバックゲートに与える信号は、電圧VNEGを基に生成される。電圧VNEGは、図43(E)に図示するように、電圧VSS(GND)より小さい。そのため、トランジスタ912の閾値電圧は、プラスシフトするように制御することができる。そのため、トランジスタ912をより確実に非導通状態とすることができ、ソース(S)とドレイン(D)との間を流れる電流を小さくできる。その結果、回路906は、誤動作が低減され、且つ低消費電力化が図られた回路とすることができる。
なお、電圧VNEGは、トランジスタ912のバックゲートに直接与える構成としてもよい。あるいは、電圧VORGと電圧VNEGを基に、トランジスタ912のゲートに与える信号を生成し、当該信号をトランジスタ912のバックゲートに与える構成としてもよい。
また図44(A)(B)には、図43(D)(E)の変形例を示す。
図44(A)に示す回路図では、電圧生成回路905と、回路906と、の間に制御回路921によって導通状態が制御できるトランジスタ922を示す。トランジスタ922は、nチャネル型のOSトランジスタとする。制御回路921が出力する制御信号SBGは、トランジスタ922の導通状態を制御する信号である。また回路906が有するトランジスタ912A、912Bは、トランジスタ922と同じOSトランジスタである。
図44(B)のタイミングチャートには、制御信号SBGの電位の変化を示し、トランジスタ912A、912Bのバックゲートの電位の状態をノードNBGの電位の変化で示す。制御信号SBGがハイレベルのときにトランジスタ922が導通状態となり、ノードNBGが電圧VNEGとなる。その後、制御信号SBGがローレベルのときにノードNBGが電気的にフローティングとなる。トランジスタ922は、OSトランジスタであるため、オフ電流が小さい。そのため、ノードNBGが電気的にフローティングであっても、一旦与えた電圧VNEGを保持することができる。
また、図45(A)には、上述した電圧生成回路903に適用可能な回路構成の一例を示す。図45(A)に示す電圧生成回路903は、ダイオードD1乃至D5、キャパシタC1乃至C5、およびインバータINVを有する5段のチャージポンプである。クロック信号CLKは、キャパシタC1乃至C5に直接、あるいはインバータINVを介して与えられる。インバータINVの電源電圧を、電圧VORGと電圧VSSとを基に印加される電圧とすると、クロック信号CLKを与えることによって、電圧VORGの5倍の正電圧に昇圧された電圧VPOGを得ることができる。なお、ダイオードD1乃至D5の順方向電圧は0Vとしている。また、チャージポンプの段数を変更することで、所望の電圧VPOGを得ることができる。
また、図45(B)には、上述した電圧生成回路905に適用可能な回路構成の一例を示す。図45(B)に示す電圧生成回路905は、ダイオードD1乃至D5、キャパシタC1乃至C5、およびインバータINVを有する4段のチャージポンプである。クロック信号CLKは、キャパシタC1乃至C5に直接、あるいはインバータINVを介して与えられる。インバータINVの電源電圧を、電圧VORGと電圧VSSとを基に印加される電圧とすると、クロック信号CLKを与えることによって、グラウンド、すなわち電圧VSSから電圧VORGの4倍の負電圧に降圧された電圧VNEGを得ることができる。なお、ダイオードD1乃至D5の順方向電圧は0Vとしている。また、チャージポンプの段数を変更することで、所望の電圧VNEGを得ることができる。
なお、上述した電圧生成回路903の回路構成は、図45(A)で示す回路図の構成に限らない。電圧生成回路903の変形例を図46(A)乃至図46(C)、及び図47(A)(B)に示す。
図46(A)に示す電圧生成回路903Aは、トランジスタM1乃至M10、キャパシタC11乃至C14、およびインバータINV1を有する。クロック信号CLKは、トランジスタM1乃至M10のゲートに直接、あるいはインバータINV1を介して与えられる。クロック信号CLKを与えることによって、電圧VORGの4倍の正電圧に昇圧された電圧VPOGを得ることができる。なお、段数を変更することで、所望の電圧VPOGを得ることができる。図46(A)に示す電圧生成回路903Aは、トランジスタM1乃至M10をOSトランジスタとすることでオフ電流を小さくでき、キャパシタC11乃至C14に保持した電荷の漏れを抑制できる。そのため、効率的に電圧VORGから電圧VPOGへの昇圧を図ることができる。
また、図46(B)に示す電圧生成回路903Bは、トランジスタM11乃至M14、キャパシタC15、C16、およびインバータINV2を有する。クロック信号CLKは、トランジスタM11乃至M14のゲートに直接、あるいはインバータINV2を介して与えられる。クロック信号CLKを与えることによって、電圧VORGの2倍の正電圧に昇圧された電圧VPOGを得ることができる。図46(B)に示す電圧生成回路903Bは、トランジスタM11乃至M14をOSトランジスタとすることでオフ電流を小さくでき、キャパシタC15、C16に保持した電荷の漏れを抑制できる。そのため、効率的に電圧VORGから電圧VPOGへの昇圧を図ることができる。
また、図46(C)に示す電圧生成回路903Cは、インダクタI1、トランジスタM15、ダイオードD6、およびキャパシタC17を有する。トランジスタM15は、制御信号ENによって、導通状態が制御される。制御信号ENによって、電圧VORGが昇圧された電圧VPOGを得ることができる。図46(C)に示す電圧生成回路903Cは、インダクタI1を用いて電圧の昇圧を行うため、変換効率の高い電圧の昇圧を行うことができる。
また、図47(A)に示す電圧生成回路903Dは、図45(A)に示す電圧生成回路903のダイオードD1乃至D5をダイオード接続したトランジスタM16乃至M20に置き換えた構成に相当する。図47(A)に示す電圧生成回路903Dは、トランジスタM16乃至M20をOSトランジスタとすることでオフ電流を小さくでき、キャパシタC1乃至C5に保持した電荷の漏れを抑制できる。そのため、効率的に電圧VORGから電圧VPOGへの昇圧を図ることができる。
また、図47(B)に示す電圧生成回路903Eは、図47(A)に示す電圧生成回路903DのトランジスタM16乃至M20を、バックゲートを有するトランジスタM21乃至M25に置き換えた構成に相当する。図47(B)に示す電圧生成回路903Eは、バックゲートにゲートと同じ電圧を与えることができるため、トランジスタを流れる電流量を増やすことができる。そのため、効率的に電圧VORGから電圧VPOGへの昇圧を図ることができる。
なお、電圧生成回路903の変形例は、図45(B)に示した電圧生成回路905にも適用可能である。この場合の回路図の構成を図48(A)乃至(C)、図49(A)、(B)に示す。図48(A)に示す電圧生成回路905Aは、クロック信号CLKを与えることによって、電圧VSSから電圧VORGの3倍の負電圧に降圧された電圧VNEGを得ることができる。また図48(B)に示す電圧生成回路905Bは、クロック信号CLKを与えることによって、電圧VSSから電圧VORGの2倍の負電圧に降圧された電圧VNEGを得ることができる。
図48(A)乃至(C)、図49(A)、(B)に示す電圧生成回路905A乃至905Eでは、図46(A)乃至(C)、図47(A)、(B)に示す電圧生成回路903A乃至903Eにおいて、各配線に与える電圧を変更すること、あるいは素子の配置を変更した構成に相当する。図48(A)乃至(C)、図49(A)、(B)に示す電圧生成回路905A乃至905Eは、電圧生成回路903A乃至903Eと同様に、効率的に電圧VSSから電圧VNEGへの降圧を図ることができる。
以上説明したように本実施の形態の構成では、半導体装置が有する回路に必要な電圧を内部で生成することができる。そのため半導体装置は、外部から与える電源電圧の種類を削減できる。
以上、本実施の形態で示す構成等は、他の実施の形態または実施例で示す構成と適宜組み合わせて用いることができる。
(実施の形態9)
本実施の形態では、本発明の一態様の入出力装置について図50を用いて説明する。
<9.入出力装置の構成例>
本発明の一態様の入出力装置は、画像を表示する機能と、タッチセンサとしての機能と、を有する、インセル型のタッチパネルである。
本発明の一態様の入出力装置が有する表示素子に限定は無い。液晶素子、MEMS(Micro Electro Mechanical System)を利用した光学素子、有機EL(Electro Luminescence)素子や発光ダイオード(LED:Light Emitting Diode)等の発光素子、電気泳動素子など、様々な素子を、表示素子として適用することができる。
本実施の形態では、横電界方式の液晶素子を用いた透過型の液晶表示装置を例に挙げて説明する。
本発明の一態様の入出力装置が有する検知素子(センサ素子ともいう)に限定は無い。指やスタイラスなどの被検知体の近接又は接触を検知することのできる様々なセンサを、検知素子として適用することができる。
例えばセンサの方式としては、静電容量方式、抵抗膜方式、表面弾性波方式、赤外線方式、光学方式、感圧方式など様々な方式を用いることができる。
本実施の形態では、静電容量方式の検知素子を有する入出力装置を例に挙げて説明する。
静電容量方式としては、表面型静電容量方式、投影型静電容量方式等がある。また、投影型静電容量方式としては、自己容量方式、相互容量方式等がある。相互容量方式を用いると、同時多点検出が可能となるため好ましい。
インセル型のタッチパネルとしては、代表的にはハイブリッドインセル型と、フルインセル型とがある。ハイブリッドインセル型は、表示素子を支持する基板と対向基板の両方又は対向基板のみに、検知素子を構成する電極等が設けられた構成をいう。一方、フルインセル型は、表示素子を支持する基板のみに、検知素子を構成する電極等を設けた構成をいう。本発明の一態様の入出力装置は、フルインセル型のタッチパネルである。フルインセル型のタッチパネルは、対向基板の構成を簡略化できるため、好ましい。
また、本発明の一態様の入出力装置は、表示素子を構成する電極が、検知素子を構成する電極を兼ねるため、作製工程を簡略化でき、かつ、作製コストを低減でき、好ましい。
また、本発明の一態様を適用することで、別々に作製された表示パネルと検知素子とを貼り合わせる構成や、対向基板側に検知素子を作製する構成に比べて、入出力装置を薄型化もしくは軽量化することができる、又は、入出力装置の部品点数を少なくすることができる。
また、本発明の一態様の入出力装置は、画素を駆動する信号を供給するFPCと、検知素子を駆動する信号を供給するFPCの両方を、一方の基板側に配置する。これにより、電子機器に組み込みやすく、また、部品点数を削減することが可能となる。なお、一つのFPCにより、画素を駆動する信号と検知素子を駆動する信号が供給されてもよい。
以下では、本発明の一態様の入出力装置の構成について説明する。
[入出力装置の断面構成例1]
図50(A)に、入出力装置の隣り合う2つの副画素の断面図を示す。図50(A)に示す2つの副画素はそれぞれ異なる画素が有する副画素である。
図50(A)に示すように、入出力装置は、基板211上に、トランジスタ201、トランジスタ203、及び液晶素子207a等を有する。また基板211上には、絶縁膜212、絶縁膜213、絶縁膜215、絶縁膜217、絶縁膜219等の絶縁膜が設けられている。
例えば、赤色を呈する副画素、緑色を呈する副画素、及び青色を呈する副画素によって1つの画素が構成されることで、表示部ではフルカラーの表示を行うことができる。なお、副画素が呈する色は、赤、緑、及び青に限られない。画素には、例えば、白、黄、マゼンタ、又はシアン等の色を呈する副画素を用いてもよい。
副画素が有するトランジスタ201、203には、上記実施の形態で例示したトランジスタを適用することができる。
液晶素子207aは、FFS(Fringe Field Switching)モードが適用された液晶素子である。液晶素子207aは、導電膜251、導電膜252、及び液晶249を有する。導電膜251と導電膜252との間に生じる電界により、液晶249の配向を制御することができる。導電膜251は、画素電極として機能することができる。導電膜252は、共通電極として機能することができる。
導電膜251及び導電膜252に、可視光を透過する導電性材料を用いることで、入出力装置を、透過型の液晶表示装置として機能させることができる。また、導電膜251に、可視光を反射する導電性材料を用い、導電膜252に可視光を透過する導電性材料を用いることで、入出力装置を、反射型の液晶表示装置として機能させることができる。
可視光を透過する導電性材料としては、例えば、インジウム(In)、亜鉛(Zn)、錫(Sn)の中から選ばれた一種を含む材料を用いるとよい。具体的には、酸化インジウム、インジウム錫酸化物(ITO:Indium Tin Oxide)、インジウム亜鉛酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、酸化ケイ素を添加したインジウム錫酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛などが挙げられる。なお、グラフェンを含む膜を用いることもできる。グラフェンを含む膜は、例えば膜状に形成された酸化グラフェンを含む膜を還元して形成することができる。
導電膜251に酸化物導電膜を用いることが好ましい。また、導電膜252に酸化物導電膜を用いることが好ましい。酸化物導電膜は、酸化物半導体膜223に含まれる金属元素を一種類以上有することが好ましい。例えば、導電膜251は、インジウムを含むことが好ましく、In−M−Zn酸化物(MはAl、Ga、Y、またはSn)であることがさらに好ましい。同様に、導電膜252は、インジウムを含むことが好ましく、In−M−Zn酸化物であることがさらに好ましい。
なお、導電膜251と導電膜252のうち、少なくとも一方を、酸化物半導体を用いて形成してもよい。上述の通り、同一の金属元素を有する酸化物半導体を、入出力装置を構成する層のうち2層以上に用いることで、製造装置(例えば、成膜装置、加工装置等)を2以上の工程で共通で用いることが可能となるため、製造コストを抑制することができる。
例えば、絶縁膜253に水素を含む窒化シリコン膜を用い、導電膜251に酸化物半導体を用いると、絶縁膜253から供給される水素によって、酸化物半導体の導電率を高めることができる。
可視光を反射する導電性材料としては、例えば、アルミニウム、銀、又はこれらの金属材料を含む合金等が挙げられる。
画素電極として機能する導電膜251は、トランジスタ203のソース又はドレインと電気的に接続される。
導電膜252は、櫛歯状の上面形状(平面形状ともいう)、又はスリットが設けられた上面形状を有する。導電膜251と導電膜252の間には、絶縁膜253が設けられている。導電膜251は、絶縁膜253を介して導電膜252と重なる部分を有する。また、導電膜251と着色膜241とが重なる領域において、導電膜251上に導電膜252が配置されていない部分を有する。
絶縁膜253上には、導電膜255が設けられている。導電膜255は、導電膜252と電気的に接続されており、導電膜252の補助配線として機能することができる。共通電極と電気的に接続する補助配線を設けることで、共通電極の抵抗に起因する電圧降下を抑制することができる。また、このとき、金属酸化物を含む導電膜と、金属を含む導電膜の積層構造とする場合には、ハーフトーンマスクを用いたパターニング技術により形成すると、工程を簡略化できるため好ましい。
導電膜255は、導電膜252よりも抵抗値の低い膜とすればよい。導電膜255は、例えば、モリブデン、チタン、クロム、タンタル、タングステン、アルミニウム、銅、銀、ネオジム、スカンジウム等の金属材料又はこれらの元素を含む合金材料を用いて、単層で又は積層して形成することができる。
入出力装置の使用者から視認されないよう、導電膜255は、遮光膜243等と重なる位置に設けられることが好ましい。
着色膜241は、液晶素子207aと重なる部分を有する。遮光膜243は、トランジスタ201、203のうち、少なくとも一方と重なる部分を有する。
絶縁膜245は、着色膜241や遮光膜243等に含まれる不純物が液晶249に拡散することを防ぐオーバーコートとしての機能を有することが好ましい。絶縁膜245は、不要であれば設けなくてもよい。
なお、液晶249の上面及び下面のいずれか一方または双方には、配向膜が設けられていてもよい。配向膜は、液晶249の配向を制御することができる。例えば、図50(A)において、導電膜252を覆う配向膜を形成してもよい。また、図50(A)において、絶縁膜245と液晶249の間に、配向膜を有していてもよい。また、絶縁膜245が、配向膜としての機能と、オーバーコートとしての機能の双方を有していてもよい。
また、入出力装置は、スペーサ247を有する。スペーサ247は、基板211と基板261との距離が一定以上近づくことを防ぐ機能を有する。
図50(A)では、スペーサ247は、絶縁膜253上及び導電膜252上に設けられている例を示すが、本発明の一態様はこれに限られない。スペーサ247は、基板211側に設けられていてもよいし、基板261側に設けられていてもよい。例えば、絶縁膜245上にスペーサ247を形成してもよい。また、図50(A)では、スペーサ247が、絶縁膜253及び絶縁膜245と接する例を示すが、基板211側又は基板261側のいずれかに設けられた構造物と接していなくてもよい。
スペーサ247として粒状のスペーサを用いてもよい。粒状のスペーサとしては、シリカなどの材料を用いることもできるが、樹脂やゴムなどの弾性を有する材料を用いることが好ましい。このとき、粒状のスペーサは上下方向に潰れた形状となる場合がある。
基板211及び基板261は、図示しない接着層によって貼り合わされている。基板211、基板261、及び接着層に囲まれた領域に、液晶249が封止されている。
なお、入出力装置を、透過型の液晶表示装置として機能させる場合、偏光板を、表示部を挟むように2つ配置する。偏光板よりも外側に配置されたバックライトからの光は偏光板を介して入射される。このとき、導電膜251と導電膜252の間に与える電圧によって液晶249の配向を制御し、光の光学変調を制御することができる。すなわち、偏光板を介して射出される光の強度を制御することができる。また、入射光は着色膜241によって特定の波長領域以外の光が吸収されるため、射出される光は例えば赤色、青色、又は緑色を呈する光となる。
また、偏光板に加えて、例えば円偏光板を用いることができる。円偏光板としては、例えば直線偏光板と1/4波長位相差板を積層したものを用いることができる。円偏光板により、入出力装置の表示の視野角依存を低減することができる。
なお、ここでは液晶素子207aとしてFFSモードが適用された素子を用いたが、これに限られず様々なモードが適用された液晶素子を用いることができる。例えば、VA(Vertical Alignment)モード、TN(Twisted Nematic)モード、IPS(In−Plane−Switching)モード、ASM(Axially Symmetric aligned Micro−cell)モード、OCB(Optically Compensated Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)モード等が適用された液晶素子を用いることができる。
また、入出力装置にノーマリーブラック型の液晶表示装置、例えば垂直配向(VA)モードを採用した透過型の液晶表示装置を適用してもよい。垂直配向モードとしては、MVA(Multi−Domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)モード、ASVモードなどを用いることができる。
なお、液晶素子は、液晶の光学変調作用によって光の透過又は非透過を制御する素子である。なお、液晶の光学的変調作用は、液晶にかかる電界(横方向の電界、縦方向の電界又は斜め方向の電界を含む)によって制御される。なお、液晶素子に用いる液晶としては、サーモトロピック液晶、低分子液晶、高分子液晶、高分子分散型液晶(PDLC:Polymer Dispersed Liquid Crystal)、強誘電性液晶、反強誘電性液晶等を用いることができる。これらの液晶材料は、条件により、コレステリック相、スメクチック相、キュービック相、カイラルネマチック相、等方相等を示す。
また、液晶材料としては、ポジ型の液晶又はネガ型の液晶のいずれを用いてもよく、適用するモードや設計に応じて最適な液晶材料を用いればよい。
また、横電界方式を採用する場合、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善するために5重量%以上のカイラル剤を混合させた液晶組成物を液晶249に用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が短く、光学的等方性である。また、ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、配向処理が不要であり、視野角依存性が小さい。また配向膜を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によって引き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損を軽減することができる。
ここで、基板261よりも上部に、指又はスタイラスなどの被検知体が直接触れる基板を設けてもよい。またこのとき、基板261と当該基板との間に偏光板又は円偏光板を設けることが好ましい。その場合、当該基板上に保護層(セラミックコート等)を設けることが好ましい。保護層は、例えば酸化シリコン、酸化アルミニウム、酸化イットリウム、イットリア安定化ジルコニア(YSZ)などの無機絶縁材料を用いることができる。また、当該基板に強化ガラスを用いてもよい。強化ガラスは、イオン交換法や風冷強化法等により物理的、又は化学的な処理が施され、その表面に圧縮応力を加えたものを用いることができる。
図50(A)では、左の副画素が有する導電膜252と、右の副画素が有する導電膜252との間に形成される容量を利用して、被検知体の近接又は接触等を検知することができる。すなわち本発明の一態様の入出力装置において、導電膜252は、液晶素子の共通電極と、検知素子の電極と、の両方を兼ねる。
このように、本発明の一態様の入出力装置では、液晶素子を構成する電極が、検知素子を構成する電極を兼ねるため、作製工程を簡略化でき、かつ作製コストを低減できる。また、入出力装置の薄型化、軽量化を図ることができる。
導電膜252は、補助配線として機能する導電膜255と電気的に接続されている。導電膜255を設けることで、検知素子の電極の抵抗を低減させることができる。検知素子の電極の抵抗が低下することで、検知素子の電極の時定数を小さくすることができる。検知素子の電極の時定数が小さいほど、検出感度を高めることができ、さらには、検出の精度を高めることができる。
また、検知素子の電極と信号線との間の容量が大きすぎると、検知素子の電極の時定数が大きくなる場合がある。そのため、トランジスタと検知素子の電極との間に、平坦化機能を有する絶縁膜を設け、検知素子の電極と信号線との間の容量を削減することが好ましい。例えば、図50(A)では、平坦化機能を有する絶縁膜として絶縁膜219を有する。絶縁膜219を設けることで、導電膜252と信号線との容量を小さくすることができる。これにより、検知素子の電極の時定数を小さくすることができる。前述の通り、検知素子の電極の時定数が小さいほど、検出感度を高めることができ、さらには、検出の精度を高めることができる。
例えば、検知素子の電極の時定数は、0秒より大きく1×10−4秒以下、好ましくは0秒より大きく5×10−5秒以下、より好ましくは0秒より大きく5×10−6秒以下、より好ましくは0秒より大きく5×10−7秒以下、より好ましくは0秒より大きく2×10−7秒以下であるとよい。特に、時定数を1×10−6秒以下とすることで、ノイズの影響を抑制しつつ高い検出感度を実現することができる。
[入出力装置の断面構成例2]
図50(B)に、図50(A)とは異なる、隣り合う2つの画素の断面図を示す。図50(B)に示す2つの副画素はそれぞれ異なる画素が有する副画素である。
図50(B)に示す構成例2は、導電膜251、導電膜252、絶縁膜253、及び導電膜255の積層順が、図50(A)に示す構成例1と異なる。なお、構成例2において、構成例1と同様の部分に関しては、上記を参照することができる。
具体的には、構成例2は、絶縁膜219上に導電膜255を有し、導電膜255上に導電膜252を有し、導電膜252上に絶縁膜253を有し、絶縁膜253上に導電膜251を有する。
図50(B)に示す液晶素子207bのように、上層に設けられ、櫛歯状又はスリット状の上面形状を有する導電膜251を画素電極とし、下層に設けられる導電膜252を共通電極として用いることもできる。その場合にも、導電膜251がトランジスタ203のソース又はドレインと電気的に接続されればよい。
図50(B)では、左の副画素が有する導電膜252と、右の副画素が有する導電膜252との間に形成される容量を利用して、被検知体の近接又は接触等を検知することができる。すなわち本発明の一態様の入出力装置において、導電膜252は、液晶素子の共通電極と、検知素子の電極と、の両方を兼ねる。
なお、構成例1(図50(A))では、検知素子の電極と共通電極を兼ねる導電膜252が、画素電極として機能する導電膜251よりも表示面側(被検知体に近い側)に位置する。これにより、導電膜251が導電膜252よりも表示面側に位置する構成例2よりも、構成例1では、検出感度が向上する場合がある。
本実施の形態に示す構成は、他の実施の形態または実施例に示す構成と適宜組み合わせて用いることができる。
(実施の形態10)
本実施の形態では、本発明の一態様の半導体装置を有する表示モジュール及び電子機器について、図51乃至図53を用いて説明を行う。
<10−1.表示モジュール>
図51に示す表示モジュール8000は、上部カバー8001と下部カバー8002との間に、FPC8003に接続されたタッチパネル8004、FPC8005に接続された表示パネル8006、バックライト8007、フレーム8009、プリント基板8010、バッテリ8011を有する。
本発明の一態様の半導体装置は、例えば、表示パネル8006に用いることができる。
上部カバー8001及び下部カバー8002は、タッチパネル8004及び表示パネル8006のサイズに合わせて、形状や寸法を適宜変更することができる。
タッチパネル8004は、抵抗膜方式または静電容量方式のタッチパネルを表示パネル8006に重畳して用いることができる。また、表示パネル8006の対向基板(封止基板)に、タッチパネル機能を持たせるようにすることも可能である。また、表示パネル8006の各画素内に光センサを設け、光学式のタッチパネルとすることも可能である。
バックライト8007は、光源8008を有する。なお、図51において、バックライト8007上に光源8008を配置する構成について例示したが、これに限定さない。例えば、バックライト8007の端部に光源8008を配置し、さらに光拡散板を用いる構成としてもよい。なお、有機EL素子等の自発光型の発光素子を用いる場合、または反射型パネル等の場合においては、バックライト8007を設けない構成としてもよい。
フレーム8009は、表示パネル8006の保護機能の他、プリント基板8010の動作により発生する電磁波を遮断するための電磁シールドとしての機能を有する。またフレーム8009は、放熱板としての機能を有していてもよい。
プリント基板8010は、電源回路、ビデオ信号及びクロック信号を出力するための信号処理回路を有する。電源回路に電力を供給する電源としては、外部の商用電源であっても良いし、別途設けたバッテリ8011による電源であってもよい。バッテリ8011は、商用電源を用いる場合には、省略可能である。
また、表示モジュール8000は、偏光板、位相差板、プリズムシートなどの部材を追加して設けてもよい。
<10−2.電子機器>
図52(A)乃至図52(G)は、電子機器を示す図である。これらの電子機器は、筐体9000、表示部9001、スピーカ9003、操作キー9005(電源スイッチ、又は操作スイッチを含む)、接続端子9006、センサ9007(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9008、等を有することができる。
図52(A)乃至図52(G)に示す電子機器は、様々な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付または時刻などを表示する機能、様々なソフトウェア(プログラム)によって処理を制御する機能、無線通信機能、無線通信機能を用いて様々なコンピュータネットワークに接続する機能、無線通信機能を用いて様々なデータの送信または受信を行う機能、記録媒体に記録されているプログラムまたはデータを読み出して表示部に表示する機能、等を有することができる。なお、図52(A)乃至図52(G)に示す電子機器が有することのできる機能はこれらに限定されず、様々な機能を有することができる。また、図52(A)乃至図52(G)には図示していないが、電子機器には、複数の表示部を有する構成としてもよい。また、該電子機器にカメラ等を設け、静止画を撮影する機能、動画を撮影する機能、撮影した画像を記録媒体(外部またはカメラに内蔵)に保存する機能、撮影した画像を表示部に表示する機能、等を有していてもよい。
図52(A)乃至図52(G)に示す電子機器の詳細について、以下説明を行う。
図52(A)は、テレビジョン装置9100を示す斜視図である。テレビジョン装置9100は、表示部9001を大画面、例えば、50インチ以上、または100インチ以上の表示部9001を組み込むことが可能である。
図52(B)は、携帯情報端末9101を示す斜視図である。携帯情報端末9101は、例えば電話機、手帳又は情報閲覧装置等から選ばれた一つ又は複数の機能を有する。具体的には、スマートフォンとして用いることができる。なお、携帯情報端末9101は、スピーカ、接続端子、センサ等を設けてもよい。また、携帯情報端末9101は、文字や画像情報をその複数の面に表示することができる。例えば、3つの操作ボタン9050(操作アイコンまたは単にアイコンともいう)を表示部9001の一の面に表示することができる。また、破線の矩形で示す情報9051を表示部9001の他の面に表示することができる。なお、情報9051の一例としては、電子メールやSNS(ソーシャル・ネットワーキング・サービス)や電話などの着信を知らせる表示、電子メールやSNSなどの題名、電子メールやSNSなどの送信者名、日時、時刻、バッテリの残量、アンテナ受信の強度などがある。または、情報9051が表示されている位置に、情報9051の代わりに、操作ボタン9050などを表示してもよい。
図52(C)は、携帯情報端末9102を示す斜視図である。携帯情報端末9102は、表示部9001の3面以上に情報を表示する機能を有する。ここでは、情報9052、情報9053、情報9054がそれぞれ異なる面に表示されている例を示す。例えば、携帯情報端末9102の使用者は、洋服の胸ポケットに携帯情報端末9102を収納した状態で、その表示(ここでは情報9053)を確認することができる。具体的には、着信した電話の発信者の電話番号又は氏名等を、携帯情報端末9102の上方から観察できる位置に表示する。使用者は、携帯情報端末9102をポケットから取り出すことなく、表示を確認し、電話を受けるか否かを判断できる。
図52(D)は、腕時計型の携帯情報端末9200を示す斜視図である。携帯情報端末9200は、移動電話、電子メール、文章閲覧及び作成、音楽再生、インターネット通信、コンピュータゲームなどの種々のアプリケーションを実行することができる。また、表示部9001はその表示面が湾曲して設けられ、湾曲した表示面に沿って表示を行うことができる。また、携帯情報端末9200は、通信規格された近距離無線通信を実行することが可能である。例えば無線通信可能なヘッドセットと相互通信することによって、ハンズフリーで通話することもできる。また、携帯情報端末9200は、接続端子9006を有し、他の情報端末とコネクターを介して直接データのやりとりを行うことができる。また接続端子9006を介して充電を行うこともできる。なお、充電動作は接続端子9006を介さずに無線給電により行ってもよい。
図52(E)(F)(G)は、折り畳み可能な携帯情報端末9201を示す斜視図である。また、図52(E)が携帯情報端末9201を展開した状態の斜視図であり、図52(F)が携帯情報端末9201を展開した状態または折り畳んだ状態の一方から他方に変化する途中の状態の斜視図であり、図52(G)が携帯情報端末9201を折り畳んだ状態の斜視図である。携帯情報端末9201は、折り畳んだ状態では可搬性に優れ、展開した状態では、継ぎ目のない広い表示領域により表示の一覧性に優れる。携帯情報端末9201が有する表示部9001は、ヒンジ9055によって連結された3つの筐体9000に支持されている。ヒンジ9055を介して2つの筐体9000間を屈曲させることにより、携帯情報端末9201を展開した状態から折りたたんだ状態に可逆的に変形させることができる。例えば、携帯情報端末9201は、曲率半径1mm以上150mm以下で曲げることができる。
また、図53(A)(B)は、複数の表示パネルを有する表示装置の斜視図である。なお、図53(A)は、複数の表示パネルが巻き取られた形態の斜視図であり、図53(B)は、複数の表示パネルが展開された状態の斜視図である。
図53(A)(B)に示す表示装置9500は、複数の表示パネル9501と、軸部9511と、軸受部9512と、を有する。また、複数の表示パネル9501は、表示領域9502と、透光性を有する領域9503と、を有する。
また、複数の表示パネル9501は、可撓性を有する。また、隣接する2つの表示パネル9501は、それらの一部が互いに重なるように設けられる。例えば、隣接する2つの表示パネル9501の透光性を有する領域9503を重ね合わせることができる。複数の表示パネル9501を用いることで、大画面の表示装置とすることができる。また、使用状況に応じて、表示パネル9501を巻き取ることが可能であるため、汎用性に優れた表示装置とすることができる。
また、図53(A)(B)においては、表示領域9502が隣接する表示パネル9501で離間する状態を図示しているが、これに限定されず、例えば、隣接する表示パネル9501の表示領域9502を隙間なく重ねあわせることで、連続した表示領域9502としてもよい。
本実施の形態において述べた電子機器は、何らかの情報を表示するための表示部を有することを特徴とする。ただし、本発明の一態様の半導体装置は、表示部を有さない電子機器にも適用することができる。
本実施の形態に示す構成は、他の実施の形態または実施例に示す構成と適宜組み合わせて用いることができる。
(実施の形態11)
本実施の形態では、本発明の一態様の表示モジュールの作製に用いることができる成膜装置について、図54を用いて説明する。
<11.成膜装置の構成例>
図54は本発明の一態様の表示モジュールの作製に用いることができる成膜装置3000を説明する図である。なお、成膜装置3000は、バッチ式のALD装置の一例である。
本実施の形態で説明する成膜装置3000は、成膜室3180と、成膜室3180に接続される制御部3182と、を有する(図54参照)。
制御部3182は、制御信号を供給する制御装置(図示せず)ならびに制御信号を供給される流量制御器3182a、流量制御器3182b、及び流量制御器3182cを有する。例えば、高速バルブを流量制御器に用いることができる。具体的にはALD用バルブ等を用いることにより、精密に流量を制御することができる。また、流量制御器、及び配管の温度を制御する加熱機構3182hを有する。
流量制御器3182aは、制御信号ならびに第1の原料、及び不活性ガスを供給され、制御信号に基づいて第1の原料または不活性ガスを供給する機能を有する。
流量制御器3182bは、制御信号ならびに第2の原料、及び不活性ガスを供給され、制御信号に基づいて第2の原料または不活性ガスを供給する機能を有する。
流量制御器3182cは、制御信号を供給され、制御信号に基づいて排気装置3185に接続する機能を有する。
[原料供給部]
なお、原料供給部3181aは、第1の原料を供給する機能を有し、第1の流量制御器3182aに接続されている。
原料供給部3181bは、第2の原料を供給する機能を有し、第2の流量制御器3182bに接続されている。
気化器または加熱手段等を原料供給部に用いることができる。これにより、固体の原料や液体の原料から気体の原料を生成することができる。
なお、原料供給部は2つに限定されず、3つ以上の原料供給部を有することができる。
[原料]
さまざまな物質を第1の原料に用いることができる。例えば、揮発性の有機金属化合物、金属アルコキシド等を第1の原料に用いることができる。第1の原料と反応をするさまざまな物質を第2の原料に用いることができる。例えば、酸化反応に寄与する物質、還元反応に寄与する物質、付加反応に寄与する物質、分解反応に寄与する物質または加水分解反応に寄与する物質などを第2の原料に用いることができる。
また、ラジカル等を用いることができる。例えば、原料をプラズマ源に供給し、プラズマ等を用いることができる。具体的には酸素ラジカル、窒素ラジカル等を用いることができる。
ところで、第1の原料と組み合わせて用いる第2の原料は、室温に近い温度で反応する原料が好ましい。例えば、反応温度が室温以上200℃以下好ましくは50℃以上150℃以下である原料が好ましい。
[排気装置]
排気装置3185は、排気する機能を有し、第3の流量制御器3182cに接続されている。なお、排出される原料を捕捉するトラップを排出口3184と第3の流量制御器3182cの間に有してもよい。ところで、除害設備を用いて排気を除害する。
[制御部]
制御部3182は、流量制御器を制御する制御信号または加熱機構を制御する制御信号等を供給する。例えば、第1のステップにおいて、第1の原料を加工基材の表面に供給する。そして、第2のステップにおいて、第1の原料と反応する第2の原料を供給する。これにより第1の原料は第2の原料と反応し、反応生成物が加工部材3010の表面に堆積することができる。
なお、加工部材3010の表面に堆積させる反応生成物の量は、第1のステップと第2のステップを繰り返すことにより、制御することができる。
なお、加工部材3010に供給される第1の原料の量は、加工部材3010の表面が吸着することができる量により制限される。例えば、第1の原料の単分子層が加工部材3010の表面に形成される条件を選択し、形成された第1の原料の単分子層に第2の原料を反応させることにより、極めて均一な第1の原料と第2の原料の反応生成物を含む層を形成することができる。
その結果、入り組んだ構造を表面に有する加工部材3010の表面に、さまざまな材料を成膜することができる。例えば3nm以上200nm以下の厚さを有する膜を、加工部材3010に形成することができる。
例えば、加工部材3010の表面にピンホールと呼ばれる小さい穴等が形成されている場合、ピンホールの内部に回り込んで成膜材料を成膜し、ピンホールを埋めることができる。
また、余剰の第1の原料または第2の原料を、排気装置3185を用いて成膜室3180から排出する。例えば、アルゴンまたは窒素などの不活性ガスを導入しながら排気してもよい。
[成膜室]
成膜室3180は、第1の原料、第2の原料および不活性ガスを供給される導入口3183と、第1の原料、第2の原料および不活性ガスを排出する排出口3184とを有する。
成膜室3180は、単数または複数の加工部材3010を支持する機能を有する支持部3186と、加工部材を加熱する機能を有する加熱機構3187と、加工部材3010の搬入および搬出をする領域を開閉する機能を有する扉3188と、を有する。
例えば、抵抗加熱器または赤外線ランプ等を加熱機構3187に用いることができる。また、加熱機構3187は、例えば80℃以上、100℃以上または150℃以上に加熱する機能を有する。ところで、加熱機構3187は、例えば室温以上200℃以下好ましくは50℃以上150℃以下の温度になるように加工部材3010を加熱する。
また、成膜室3180は、圧力調整器および圧力検知器を有していてもよい。
[支持部]
支持部3186は、単数または複数の加工部材3010を支持する。これにより、一回の処理ごとに単数または複数の加工部材3010に例えば絶縁膜を形成できる。
[膜の例]
本実施の形態で説明する成膜装置3000を用いて、作製することができる膜について説明する。
例えば、酸化物、窒化物、フッ化物、硫化物、三元化合物、金属またはポリマーを含む膜を形成することができる。
例えば、酸化アルミニウム、酸化ハフニウム、アルミニウムシリケート、ハフニウムシリケート、酸化ランタン、酸化珪素、チタン酸ストロンチウム、酸化タンタル、酸化チタン、酸化亜鉛、酸化ニオブ、酸化ジルコニウム、酸化スズ、酸化イットリウム、酸化セリウム、酸化スカンジウム、酸化エルビウム、酸化バナジウムまたは酸化インジウム等を含む材料を成膜することができる。
例えば、窒化アルミニウム、窒化ハフニウム、窒化珪素、窒化タンタル、窒化チタン、窒化ニオブ、窒化モリブデン、窒化ジルコニウムまたは窒化ガリウム等を含む材料を成膜することができる。
例えば、銅、白金、ルテニウム、タングステン、イリジウム、パラジウム、鉄、コバルトまたはニッケル等を含む材料を成膜することができる。
例えば、硫化亜鉛、硫化ストロンチウム、硫化カルシウム、硫化鉛、フッ化カルシウム、フッ化ストロンチウムまたはフッ化亜鉛等を含む材料を成膜することができる。
例えば、チタンおよびアルミニウムを含む窒化物、チタンおよびアルミニウムを含む酸化物、アルミニウムおよび亜鉛を含む酸化物、マンガンおよび亜鉛を含む硫化物、セリウムおよびストロンチウムを含む硫化物、エルビウムおよびアルミニウムを含む酸化物、イットリウムおよびジルコニウムを含む酸化物等を含む材料を成膜することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
本実施例においては、本発明の一態様の半導体装置に用いることのできる金属酸化膜について、評価を行った。本実施例においては、以下の表1に示す試料A1乃至試料A4を作製し、各試料の透過率を評価した。
[1−1.各試料の作製方法]
まず、各試料の作製方法について説明する。
試料A1としては、金属酸化膜を形成する前のガラス基板とした。なお、当該ガラス基板の厚さは0.7mmとした。また、試料A2としては、ガラス基板上に膜厚が20nmの酸化アルミニウム膜をスパッタリング法により形成した。成膜条件としては、表1に示す通りである。なお、以下の説明において、試料A2の酸素の流量比を、全体のガスに対する酸素の流量比からO=10%と記載する場合がある。また、試料A3としては、ガラス基板上に膜厚が20nmの酸化アルミニウム膜をスパッタリング法により形成した。成膜条件としては、表1に示す通りである。なお、以下の説明において、試料A3の酸素の流量比を、全体のガスに対する酸素の流量比からO=30%と記載する場合がある。また、試料A4としては、ガラス基板上に膜厚が20nmの酸化アルミニウム膜をスパッタリング法により形成した。成膜条件としては、表1に示す通りである。なお、以下の説明において、試料A4の酸素の流量比を、全体のガスに対する酸素の流量比からO=60%と記載する場合がある。
なお、試料A2、A3、A4の酸化アルミニウム膜としては、アルミニウムターゲットを用いた反応性スパッタリング法とした。また、当該アルミニウムターゲットに印加する電力としては、DC電源を用いて供給した。
[1−2.各試料の透過率の測定結果]
上記作製した試料A1乃至A4の透過率の測定結果を図55に示す。
図55において、試料A1乃至A4の透過率の測定結果が、概略重なって示されている。すなわち、ガラス基板である試料A1と、ガラス基板上に厚さ20nmの酸化アルミニウム膜を形成した試料A2乃至A4とで透過率の違いがない、あるいは透過率の違いが極めて小さい。また、酸化アルミニウム膜の成膜条件の違いにおいても、透過率の違いがない、あるいは透過率の違いが極めて小さいことが分かった。
以上のように、本発明の一態様の半導体装置に用いることのできる金属酸化膜として、アルミニウムターゲットを用いた反応性スパッタリング法により形成した酸化アルミニウム膜は、高い透過率を有する。
以上、本実施例に示す構成は、他の実施例または実施の形態と適宜組み合わせて用いることができる。
本実施例においては、本発明の一態様の半導体装置に用いることのできる絶縁膜及び金属酸化膜について、評価を行った。本実施例においては、以下の表2に示す試料B1乃至試料B3、及び以下の表3に示す試料C1乃至試料C3を作製し、各試料のTDSを評価した。
[2−1.各試料の作製方法]
まず、各試料の作製方法について説明する。
試料B1としては、ガラス基板上に膜厚が100nmの窒化シリコン膜を、PECVD装置を用いて形成した。成膜条件としては、表2に示す通りである。なお、以下の説明において、水素を含む窒化シリコン膜を、SiN:Hと記載する場合がある。
試料B2としては、ガラス基板上に膜厚が20nmの酸化アルミニウム膜を、スパッタリング装置を用いて形成した。成膜条件としては、表2に示す通りである。なお、試料B2としては、実施例1に示す試料A2と同様の構造である。
試料B3としては、ガラス基板上に試料B1と同様の条件で、窒化シリコン膜を形成した。続いて、試料B2と同じ条件で、窒化シリコン膜上に酸化アルミニウム膜を形成した。
試料C1としては、ガラス基板上に膜厚が100nmの酸化窒化シリコン膜を、PECVD装置を用いて形成した。成膜条件としては、表3に示す通りである。
試料C2としては、ガラス基板上に膜厚が20nmの酸化アルミニウム膜を、スパッタリング装置を用いて形成した。成膜条件としては、表3に示す通りである。なお、試料C2としては、実施例1に示す試料A2、及び先に示す試料B2と同様の構造である。
試料C3としては、ガラス基板上に試料C1と同様の条件で、酸化窒化シリコン膜を形成した。続いて、当該酸化窒化シリコン膜上に、膜厚が50nmのIn−Ga−Zn酸化物を、スパッタリング装置を用いて形成した。当該In−Ga−Zn酸化物の成膜条件としては、基板温度を170℃とし、流量200sccmの酸素ガスをチャンバー内に導入し、圧力を0.2Paとし、スパッタリング装置内に設置された金属酸化物ターゲット(In:Ga:Zn=4:2:4.1[原子数比])に1500WのAC電力を供給して成膜した。続いて、当該In−Ga−Zn酸化物を除去した。続いて、酸化窒化シリコン膜上に表3に示す条件にて、酸化アルミニウム膜を形成した。なお、試料C3において、酸化窒化シリコン膜上に形成したIn−Ga−Zn酸化物は、酸化窒化シリコン膜中に過剰酸素を供給するために形成し、その後除去した酸化物である。
[2−2.各試料のTDSの測定結果]
上記作製した試料B1乃至B3のTDSの測定結果を図56(A)(B)(C)に、試料C1乃至C3のTDSの測定結果を図57(A)(B)(C)に、それぞれ示す。なお、図56(A)は試料B1の結果であり、図56(B)は試料B2の結果であり、図56(C)は試料B3の結果である。また、図57(A)は試料C1の結果であり、図57(B)は試料C2の結果であり、図57(C)は試料C3の結果である。また、TDSの温度範囲としては、80℃乃至550℃とした。
なお、図56(A)(B)(C)において、TDSの測定対象としては、質量電荷比がm/z=2、すなわち水素分子に相当するガスの放出量を測定した結果である。また、図57(A)(B)(C)において、TDSの測定対象としては、質量電荷比がm/z=32、すなわち酸素分子に相当するガスの放出量を測定した結果である。
図56(A)に示す結果より、試料B1として形成した窒化シリコン膜からは、300℃以上の温度で水素分子に相当するガスのピークが確認される。また、図56(B)に示す結果より、試料B2として形成した酸化アルミニウム膜からは、測定した範囲内の温度では顕著なピークが確認されない。また、図56(C)に示す結果より、試料B3として形成した窒化シリコン膜と酸化アルミニウム膜との積層膜からは、測定した範囲内の温度では顕著なピークが確認されない。
図56(A)(B)(C)に示す結果より、酸化アルミニウム膜自身からの水素分子に相当するガスの放出が少なく、且つ、当該酸化アルミニウム膜は、下方に形成した窒化シリコン膜から放出される水素分子に相当するガスの放出を抑制することがわかる。
また、図57(A)に示す結果より、試料C1として形成した酸化窒化シリコン膜からは、100℃乃至300℃の範囲内において、酸素分子に相当するガスのピークが確認される。また、図57(B)に示す結果より、試料C2として形成した酸化アルミニウム膜からは、100℃近傍に酸素分子に相当するガスのピークが確認されるが、試料C1と比較し、ピークの強度が小さいことが分かる。また、図57(C)に示す結果より、試料C3として形成した酸化窒化シリコン膜と窒化アルミニウム膜との積層膜からは、100℃近傍に酸素分子に相当するガスのピークが確認されるが、試料C1と比較し、ピークの強度が小さいことが分かる。
図57(A)(B)(C)に示す結果より、酸化アルミニウム膜は、酸化アルミニウム膜からの酸素分子に相当するガスの放出が少なく、且つ、下方に形成した酸化窒化シリコン膜から放出される酸素分子に相当するガスの放出を抑制する。
以上、本実施例に示す構成は、他の実施例または実施の形態と適宜組み合わせて用いることができる。
100 トランジスタ
100A トランジスタ
100B トランジスタ
100C トランジスタ
100D トランジスタ
100E トランジスタ
100F トランジスタ
100G トランジスタ
100H トランジスタ
100J トランジスタ
100K トランジスタ
100L トランジスタ
100M トランジスタ
102 基板
104 絶縁膜
106 導電膜
107 酸化物半導体膜
108 酸化物半導体膜
108_1 酸化物半導体膜
108_2 酸化物半導体膜
108_3 酸化物半導体膜
108d ドレイン領域
108f 領域
108i チャネル領域
108s ソース領域
110 絶縁膜
110_0 絶縁膜
112 導電膜
112_0 導電膜
114 金属酸化膜
114_0 金属酸化膜
116 絶縁膜
118 絶縁膜
120 導電膜
120a 導電膜
120b 導電膜
122 絶縁膜
140 マスク
141a 開口部
141b 開口部
143 開口部
145 不純物元素
201 トランジスタ
203 トランジスタ
207a 液晶素子
207b 液晶素子
211 基板
212 絶縁膜
213 絶縁膜
215 絶縁膜
217 絶縁膜
219 絶縁膜
223 酸化物半導体膜
241 着色膜
243 遮光膜
245 絶縁膜
247 スペーサ
249 液晶
251 導電膜
252 導電膜
253 絶縁膜
255 導電膜
261 基板
300A トランジスタ
300B トランジスタ
300C トランジスタ
300D トランジスタ
300E トランジスタ
300F トランジスタ
302 基板
304 導電膜
306 絶縁膜
307 絶縁膜
308 酸化物半導体膜
308_1 酸化物半導体膜
308_2 酸化物半導体膜
308_3 酸化物半導体膜
312a 導電膜
312b 導電膜
314 絶縁膜
316 絶縁膜
318 絶縁膜
320a 導電膜
320b 導電膜
341a 開口部
341b 開口部
342a 開口部
342b 開口部
342c 開口部
501 画素回路
502 画素部
504 駆動回路部
504a ゲートドライバ
504b ソースドライバ
506 保護回路
507 端子部
550 トランジスタ
552 トランジスタ
554 トランジスタ
560 容量素子
562 容量素子
570 液晶素子
572 発光素子
700 表示装置
701 基板
702 画素部
704 ソースドライバ回路部
705 基板
706 ゲートドライバ回路部
708 FPC端子部
710 信号線
711 配線部
712 シール材
716 FPC
730 絶縁膜
732 封止膜
734 絶縁膜
736 着色膜
738 遮光膜
750 トランジスタ
752 トランジスタ
760 接続電極
770 平坦化絶縁膜
772 導電膜
774 導電膜
775 液晶素子
776 液晶層
778 構造体
780 異方性導電膜
782 発光素子
784 導電膜
786 EL層
788 導電膜
790 容量素子
800 インバータ
810 OSトランジスタ
820 OSトランジスタ
831 信号波形
832 信号波形
840 破線
841 実線
850 OSトランジスタ
860 CMOSインバータ
900 半導体装置
901 電源回路
902 回路
903 電圧生成回路
903A 電圧生成回路
903B 電圧生成回路
903C 電圧生成回路
903D 電圧生成回路
903E 電圧生成回路
904 回路
905 電圧生成回路
905A 電圧生成回路
905E 電圧生成回路
906 回路
911 トランジスタ
912 トランジスタ
912A トランジスタ
912B トランジスタ
921 制御回路
922 トランジスタ
1280a p型トランジスタ
1280b n型トランジスタ
1280c n型トランジスタ
1281 容量素子
1282 トランジスタ
1311 配線
1312 配線
1313 配線
1314 配線
1315 配線
1316 配線
1317 配線
1351 トランジスタ
1352 トランジスタ
1353 トランジスタ
1354 トランジスタ
1360 光電変換素子
1401 信号
1402 信号
1403 信号
1404 信号
1405 信号
3000 成膜装置
3010 加工部材
3180 成膜室
3181a 原料供給部
3181b 原料供給部
3182 制御部
3182a 流量制御器
3182b 流量制御器
3182c 流量制御器
3182h 加熱機構
3183 導入口
3184 排出口
3185 排気装置
3186 支持部
3187 加熱機構
3188 扉
8000 表示モジュール
8001 上部カバー
8002 下部カバー
8003 FPC
8004 タッチパネル
8005 FPC
8006 表示パネル
8007 バックライト
8008 光源
8009 フレーム
8010 プリント基板
8011 バッテリ
9000 筐体
9001 表示部
9003 スピーカ
9005 操作キー
9006 接続端子
9007 センサ
9008 マイクロフォン
9050 操作ボタン
9051 情報
9052 情報
9053 情報
9054 情報
9055 ヒンジ
9100 テレビジョン装置
9101 携帯情報端末
9102 携帯情報端末
9200 携帯情報端末
9201 携帯情報端末
9500 表示装置
9501 表示パネル
9502 表示領域
9503 領域
9511 軸部
9512 軸受部

Claims (13)

  1. トランジスタを有する半導体装置であって、
    前記トランジスタは、
    第1の絶縁膜上の酸化物半導体膜と、
    前記酸化物半導体膜上の第2の絶縁膜と、
    前記第2の絶縁膜上のゲート電極と、
    前記第2の絶縁膜の側面に接する金属酸化膜と、
    前記酸化物半導体膜、前記ゲート電極、及び前記金属酸化膜上の第3の絶縁膜と、を有し、
    前記酸化物半導体膜は、
    前記ゲート電極と重なるチャネル領域と、
    前記第3の絶縁膜と接するソース領域と、
    前記第3の絶縁膜と接するドレイン領域と、を有し、
    前記ソース領域及び前記ドレイン領域は、
    水素、ホウ素、炭素、窒素、フッ素、リン、硫黄、塩素、チタン、または希ガスの1以上を有する、
    ことを特徴とする半導体装置。
  2. トランジスタを有する半導体装置であって、
    前記トランジスタは、
    導電膜と、
    前記導電膜上の第1の絶縁膜と、
    前記第1の絶縁膜上の酸化物半導体膜と、
    前記酸化物半導体膜上の第2の絶縁膜と、
    前記第2の絶縁膜上のゲート電極と、
    前記第2の絶縁膜の側面に接する金属酸化膜と、
    前記酸化物半導体膜、前記ゲート電極、及び前記金属酸化膜上の第3の絶縁膜と、を有し、
    前記酸化物半導体膜は、
    前記ゲート電極と重なるチャネル領域と、
    前記第3の絶縁膜と接するソース領域と、
    前記第3の絶縁膜と接するドレイン領域と、を有し、
    前記ソース領域及び前記ドレイン領域は、
    水素、ホウ素、炭素、窒素、フッ素、リン、硫黄、塩素、チタン、または希ガスの1以上を有する、
    ことを特徴とする半導体装置。
  3. トランジスタを有する半導体装置であって、
    前記トランジスタは、
    導電膜と、
    前記導電膜上の第1の絶縁膜と、
    前記第1の絶縁膜上の酸化物半導体膜と、
    前記酸化物半導体膜上の第2の絶縁膜と、
    前記第2の絶縁膜上のゲート電極と、
    前記第2の絶縁膜の側面に接する金属酸化膜と、
    前記酸化物半導体膜、前記ゲート電極、及び前記金属酸化膜上の第3の絶縁膜と、を有し、
    前記導電膜は、前記ゲート電極と電気的に接続され、
    前記酸化物半導体膜は、
    前記ゲート電極と重なるチャネル領域と、
    前記第3の絶縁膜と接するソース領域と、
    前記第3の絶縁膜と接するドレイン領域と、を有し、
    前記ソース領域及び前記ドレイン領域は、
    水素、ホウ素、炭素、窒素、フッ素、リン、硫黄、塩素、チタン、または希ガスの1以上を有する、
    ことを特徴とする半導体装置。
  4. 請求項1乃至請求項3のいずれか一項において、
    前記トランジスタは、さらに、
    前記第3の絶縁膜上の第4の絶縁膜と、
    前記第3の絶縁膜、及び前記第4の絶縁膜に設けられた開口部を介して、
    前記ソース領域に接続するソース電極と、
    前記第3の絶縁膜、及び前記第4の絶縁膜に設けられた開口部を介して、
    前記ドレイン領域に接続するドレイン電極と、を有する、
    ことを特徴とする半導体装置。
  5. 請求項1乃至請求項3のいずれか一項において、
    前記金属酸化膜は、
    前記ゲート電極の側面と接する領域を有する、
    ことを特徴とする半導体装置。
  6. 請求項1乃至請求項3のいずれか一項において、
    前記金属酸化膜は、
    Al、Ta、Y、またはHfの1以上を有する、
    ことを特徴とする半導体装置。
  7. 請求項1乃至請求項3のいずれか一項において、
    前記希ガスは、ヘリウム、ネオン、アルゴン、クリプトン、キセノンの1以上を有する、
    ことを特徴とする半導体装置。
  8. 請求項1乃至請求項3のいずれか一項において、
    前記第3の絶縁膜は、窒素、水素、フッ素の1以上を有する、
    ことを特徴とする半導体装置。
  9. 請求項1乃至請求項3のいずれか一項において、
    前記酸化物半導体膜は、
    Inと、Znと、M(MはAl、Ga、Y、またはSn)と、を有する、
    ことを特徴とする半導体装置。
  10. 請求項1乃至請求項3のいずれか一項において、
    前記酸化物半導体膜は、
    結晶部を有し、前記結晶部は、c軸配向性を有する、
    ことを特徴とする半導体装置。
  11. 請求項1乃至請求項10に記載のいずれか一つの半導体装置と、
    表示素子と、
    を有することを特徴とする表示装置。
  12. 請求項11に記載の表示装置と、
    タッチセンサと、
    を有することを特徴とする表示モジュール。
  13. 請求項1乃至請求項10に記載のいずれか一つの半導体装置、請求項11に記載の表示装置、または請求項12に記載の表示モジュールと、
    操作キーまたはバッテリと、を
    有することを特徴とする電子機器。
JP2016149223A 2015-07-30 2016-07-29 半導体装置、該半導体装置を有する表示装置 Withdrawn JP2017034251A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015150218 2015-07-30
JP2015150218 2015-07-30

Publications (2)

Publication Number Publication Date
JP2017034251A true JP2017034251A (ja) 2017-02-09
JP2017034251A5 JP2017034251A5 (ja) 2019-09-05

Family

ID=57886123

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016149223A Withdrawn JP2017034251A (ja) 2015-07-30 2016-07-29 半導体装置、該半導体装置を有する表示装置

Country Status (3)

Country Link
US (1) US10381486B2 (ja)
JP (1) JP2017034251A (ja)
CN (1) CN106409919A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190122819A (ko) * 2017-03-13 2019-10-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 복합 산화물 및 트랜지스터
WO2020089726A1 (ja) * 2018-11-02 2020-05-07 株式会社半導体エネルギー研究所 半導体装置

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160114510A (ko) * 2015-03-24 2016-10-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 터치 패널
US11024725B2 (en) 2015-07-24 2021-06-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including metal oxide film
EP3313129B1 (en) * 2016-10-21 2022-03-09 ASUSTek Computer Inc. Method and apparatus for power headroom report for beam operation in a wireless communication system
CN110462803B (zh) * 2017-03-31 2023-11-07 株式会社半导体能源研究所 半导体装置及半导体装置的制造方法
JP6887307B2 (ja) * 2017-05-19 2021-06-16 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US11152513B2 (en) * 2017-09-05 2021-10-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
CN107527927B (zh) * 2017-09-18 2019-08-30 深圳市华星光电半导体显示技术有限公司 一种阵列基板及其制备方法、显示装置
CN107689345B (zh) * 2017-10-09 2020-04-28 深圳市华星光电半导体显示技术有限公司 Tft基板及其制作方法与oled面板及其制作方法
CN107863354A (zh) 2017-10-20 2018-03-30 武汉华星光电技术有限公司 阵列基板及其制作方法
US10665622B2 (en) * 2018-07-17 2020-05-26 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Manufacturing method of array substrate and array substrate
CN113423857A (zh) * 2019-02-22 2021-09-21 株式会社半导体能源研究所 金属氧化物膜、半导体装置及金属氧化物膜的评价方法
US11107817B2 (en) 2019-03-11 2021-08-31 Micron Technology, Inc. Integrated assemblies comprising hydrogen diffused within two or more different semiconductor materials, and methods of forming integrated assemblies
CN111625122B (zh) * 2020-05-08 2024-01-12 武汉华星光电半导体显示技术有限公司 触控显示装置
CN112864280A (zh) * 2021-01-29 2021-05-28 通威太阳能(安徽)有限公司 一种高可靠性的双面电池及其制备方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009278115A (ja) * 2008-05-15 2009-11-26 Samsung Electronics Co Ltd トランジスタとこれを含む半導体素子及びそれらの製造方法
JP2012209543A (ja) * 2011-03-11 2012-10-25 Semiconductor Energy Lab Co Ltd 半導体装置
JP2013048217A (ja) * 2011-07-22 2013-03-07 Semiconductor Energy Lab Co Ltd 酸化物半導体膜の処理方法および半導体装置の作製方法
JP2013131740A (ja) * 2011-11-25 2013-07-04 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2015181151A (ja) * 2014-02-05 2015-10-15 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
JP2016027597A (ja) * 2013-12-06 2016-02-18 株式会社半導体エネルギー研究所 半導体装置

Family Cites Families (142)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5353277A (en) 1976-10-26 1978-05-15 Cho Lsi Gijutsu Kenkyu Kumiai Memory cell
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
US5289030A (en) 1991-03-06 1994-02-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with oxide layer
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
US7189997B2 (en) * 2001-03-27 2007-03-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP4306142B2 (ja) 2001-04-24 2009-07-29 株式会社日立製作所 画像表示装置及びその製造方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
CN102354658B (zh) 2004-03-12 2015-04-01 独立行政法人科学技术振兴机构 薄膜晶体管的制造方法
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
EP1810335B1 (en) 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
EP1812969B1 (en) 2004-11-10 2015-05-06 Canon Kabushiki Kaisha Field effect transistor comprising an amorphous oxide
RU2358355C2 (ru) 2004-11-10 2009-06-10 Кэнон Кабусики Кайся Полевой транзистор
JP5138163B2 (ja) 2004-11-10 2013-02-06 キヤノン株式会社 電界効果型トランジスタ
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI505473B (zh) 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
EP1998374A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US20080258225A1 (en) * 2007-04-20 2008-10-23 Advanced Micro Devices, Inc. Mos transistors having high-k offset spacers that reduce external resistance and methods for fabricating the same
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
TWI353063B (en) 2007-07-27 2011-11-21 Au Optronics Corp Photo detector and method for fabricating the same
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
KR101412761B1 (ko) 2008-01-18 2014-07-02 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
US8004871B2 (en) 2008-05-26 2011-08-23 Panasonic Corporation Semiconductor memory device including FET memory elements
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5781720B2 (ja) 2008-12-15 2015-09-24 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
US20100224878A1 (en) 2009-03-05 2010-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8461582B2 (en) 2009-03-05 2013-06-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN102473734B (zh) 2009-07-31 2015-08-12 株式会社半导体能源研究所 半导体装置及其制造方法
KR101772639B1 (ko) 2009-10-16 2017-08-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101787353B1 (ko) 2009-11-13 2017-10-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2011074407A1 (en) 2009-12-18 2011-06-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101781336B1 (ko) 2009-12-25 2017-09-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101791279B1 (ko) 2010-01-15 2017-10-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5520084B2 (ja) 2010-03-03 2014-06-11 富士フイルム株式会社 電界効果型トランジスタの製造方法
KR101872927B1 (ko) 2010-05-21 2018-06-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2012015436A (ja) 2010-07-05 2012-01-19 Sony Corp 薄膜トランジスタおよび表示装置
US8546892B2 (en) 2010-10-20 2013-10-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
US8941112B2 (en) * 2010-12-28 2015-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN102544098B (zh) * 2010-12-31 2014-10-01 中国科学院微电子研究所 Mos晶体管及其形成方法
KR20130007426A (ko) 2011-06-17 2013-01-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US9166055B2 (en) 2011-06-17 2015-10-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9012993B2 (en) 2011-07-22 2015-04-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6050662B2 (ja) 2011-12-02 2016-12-21 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法
US9653614B2 (en) * 2012-01-23 2017-05-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8916424B2 (en) * 2012-02-07 2014-12-23 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
CN103779222A (zh) * 2012-10-23 2014-05-07 中国科学院微电子研究所 Mosfet的制造方法
US8956928B2 (en) * 2012-11-30 2015-02-17 Globalfoundries Inc Contact structure for a semiconductor device and methods of making same
TWI651839B (zh) * 2013-02-27 2019-02-21 半導體能源研究所股份有限公司 半導體裝置、驅動電路及顯示裝置
KR102138037B1 (ko) * 2013-08-16 2020-08-14 삼성디스플레이 주식회사 박막트랜지스터, 이를 포함하는 표시패널 및 박막트랜지스터 제조방법
JP6433757B2 (ja) 2013-10-31 2018-12-05 株式会社半導体エネルギー研究所 半導体装置、表示装置、電子機器
US9577110B2 (en) 2013-12-27 2017-02-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including an oxide semiconductor and the display device including the semiconductor device
US9443876B2 (en) 2014-02-05 2016-09-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including the semiconductor device, display module including the display device, and electronic device including the semiconductor device, the display device, and the display module
US9640669B2 (en) 2014-03-13 2017-05-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including the semiconductor device, display module including the display device, and electronic appliance including the semiconductor device, the display device, and the display module
US10002971B2 (en) 2014-07-03 2018-06-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the semiconductor device
CN114695562A (zh) 2015-05-22 2022-07-01 株式会社半导体能源研究所 半导体装置以及包括该半导体装置的显示装置
US9837547B2 (en) 2015-05-22 2017-12-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide conductor and display device including the semiconductor device
US11024725B2 (en) 2015-07-24 2021-06-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including metal oxide film

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009278115A (ja) * 2008-05-15 2009-11-26 Samsung Electronics Co Ltd トランジスタとこれを含む半導体素子及びそれらの製造方法
JP2012209543A (ja) * 2011-03-11 2012-10-25 Semiconductor Energy Lab Co Ltd 半導体装置
JP2013048217A (ja) * 2011-07-22 2013-03-07 Semiconductor Energy Lab Co Ltd 酸化物半導体膜の処理方法および半導体装置の作製方法
JP2013131740A (ja) * 2011-11-25 2013-07-04 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2016027597A (ja) * 2013-12-06 2016-02-18 株式会社半導体エネルギー研究所 半導体装置
JP2015181151A (ja) * 2014-02-05 2015-10-15 株式会社半導体エネルギー研究所 半導体装置およびその作製方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190122819A (ko) * 2017-03-13 2019-10-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 복합 산화물 및 트랜지스터
KR102399365B1 (ko) 2017-03-13 2022-05-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 복합 산화물 및 트랜지스터
KR20220066434A (ko) * 2017-03-13 2022-05-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 복합 산화물 및 트랜지스터
KR102454587B1 (ko) 2017-03-13 2022-10-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 복합 산화물 및 트랜지스터
US11530134B2 (en) 2017-03-13 2022-12-20 Semiconductor Energy Laboratory Co., Ltd. Composite oxide comprising In and Zn, and transistor
US11845673B2 (en) 2017-03-13 2023-12-19 Semiconductor Energy Laboratory Co., Ltd. Composite oxide comprising In and Zn, and transistor
WO2020089726A1 (ja) * 2018-11-02 2020-05-07 株式会社半導体エネルギー研究所 半導体装置
JPWO2020089726A1 (ja) * 2018-11-02 2021-11-18 株式会社半導体エネルギー研究所 半導体装置

Also Published As

Publication number Publication date
US20170033233A1 (en) 2017-02-02
CN106409919A (zh) 2017-02-15
US10381486B2 (en) 2019-08-13

Similar Documents

Publication Publication Date Title
JP7410110B2 (ja) 半導体装置
JP7352607B2 (ja) 半導体装置
JP7254867B2 (ja) 半導体装置の作製方法
US10381486B2 (en) Semiconductor device and display device including the semiconductor device
JP6608633B2 (ja) 半導体装置
JP2022164695A (ja) 半導体装置
WO2017085591A1 (ja) 半導体装置、該半導体装置を有する表示装置、及び該半導体装置を有する電子機器
JP2017076787A (ja) 半導体装置の作製方法
JP2017076788A (ja) 半導体装置の作製方法
JP2017076785A (ja) 半導体装置、及び半導体装置の作製方法
JPWO2017085595A1 (ja) 半導体装置、該半導体装置の作製方法、または該半導体装置を有する表示装置
JP2017108065A (ja) 半導体装置の作製方法および該半導体装置を有する表示装置の作製方法
JP2017005064A (ja) 半導体装置、該半導体装置を有する表示装置
JP7026717B2 (ja) 半導体装置
WO2017122110A1 (ja) 表示装置、表示モジュール、および電子機器

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190726

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190726

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200630

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200714

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20200910

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20201110