CN108682398A - 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 - Google Patents

移位寄存器单元、栅极驱动电路、显示装置及驱动方法 Download PDF

Info

Publication number
CN108682398A
CN108682398A CN201810898493.3A CN201810898493A CN108682398A CN 108682398 A CN108682398 A CN 108682398A CN 201810898493 A CN201810898493 A CN 201810898493A CN 108682398 A CN108682398 A CN 108682398A
Authority
CN
China
Prior art keywords
transistor
node
connect
pole
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810898493.3A
Other languages
English (en)
Other versions
CN108682398B (zh
Inventor
冯雪欢
李永谦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201810898493.3A priority Critical patent/CN108682398B/zh
Publication of CN108682398A publication Critical patent/CN108682398A/zh
Priority to PCT/CN2019/095480 priority patent/WO2020029741A1/zh
Priority to US16/633,965 priority patent/US11361693B2/en
Priority to EP19832534.2A priority patent/EP3836133A4/en
Application granted granted Critical
Publication of CN108682398B publication Critical patent/CN108682398B/zh
Priority to US17/721,626 priority patent/US11749158B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/344Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

一种移位寄存器单元、栅极驱动电路、显示装置及驱动方法。该移位寄存器单元包括第一输入电路、输出控制电路和输出电路。第一输入电路与第一节点连接,且配置为响应于第一控制信号将第一输入信号输出至第一节点;输出控制电路与第一节点和第二节点连接,且配置为在第一节点的电平的控制下,将输出控制信号输出至第二节点;输出电路包括输出端,与第二节点连接,且配置为在第二节点的电平的控制下,将输出信号输出至输出端。该移位寄存器单元可以实现多输出,且避免了由于输出信号之间的相互影响产生的输出异常现象,增强了电路的信赖性。

Description

移位寄存器单元、栅极驱动电路、显示装置及驱动方法
技术领域
本发明的实施例涉及一种移位寄存器单元、栅极驱动电路、显示装置及驱动方法。
背景技术
在显示技术领域,例如液晶显示面板或有机发光二极管(Organic LightEmitting Diode,OLED)显示面板的像素阵列通常包括多行栅线和与之交错的多列数据线。对栅线的驱动可以通过栅极驱动电路实现。栅极驱动电路通常集成在栅极驱动芯片(GateIC)中。在IC设计中芯片的面积是影响芯片成本的主要因素,如何有效地减小芯片面积是技术开发人员需要着重考虑的问题。
发明内容
本公开至少一实施例提供一种移位寄存器单元,包括第一输入电路、输出控制电路和输出电路。所述第一输入电路与第一节点连接,且配置为响应于第一控制信号将第一输入信号输出至所述第一节点;所述输出控制电路与所述第一节点和所述第二节点连接,且配置为在所述第一节点的电平的控制下,将输出控制信号输出至所述第二节点;所述输出电路包括输出端,所述输出电路与所述第二节点连接,且配置为在所述第二节点的电平的控制下,将输出信号输出至所述输出端。
例如,在本公开一实施例提供的移位寄存器单元中,所述输出端包括移位输出端和至少一个扫描信号输出端。
例如,本公开一实施例提供的移位寄存器单元,还包括第三节点控制电路。所述第三节点控制电路与所述第一节点和第三节点连接,且配置为在所述第一节点的电平的控制下,对所述第三节点的电平进行控制。
例如,本公开一实施例提供的移位寄存器单元,还包括第一降噪电路。所述第一降噪电路与所述第一节点、所述第二节点以及所述第三节点连接,且配置为在所述第三节点的电平的控制下,对所述第一节点和所述第二节点进行降噪。
例如,本公开一实施例提供的移位寄存器单元,还包括第四节点控制电路。所述第四节点控制电路与所述第二节点和第四节点连接,且配置为在所述第二节点的电平的控制下,对所述第四节点的电平进行控制。
例如,本公开一实施例提供的移位寄存器单元,还包括第二降噪电路。所述第二降噪电路与所述第二节点、所述第四节点以及所述输出端连接,且配置为在所述第四节点的电平的控制下,对所述第二节点和所述输出端进行降噪。
例如,在本公开一实施例提供的移位寄存器单元中,所述第一输入电路包括第一晶体管。所述第一晶体管的栅极与显示控制端连接以接收所述第一控制信号,所述第一晶体管的第一极与第一电压端连接以接收第一电压作为所述第一输入信号,所述第一晶体管的第二极与所述第一节点连接。
例如,在本公开一实施例提供的移位寄存器单元中,所述第三节点控制电路包括第二晶体管、第三晶体管和第四晶体管。所述第二晶体管的栅极和第一极连接且与第一时钟信号端连接以接收第一时钟信号,所述第二晶体管的第二极与所述第三节点连接;所述第三晶体管的栅极和第一极连接且与第二时钟信号端连接以接收第二时钟信号,所述第三晶体管的第二极与所述第三节点连接;所述第四晶体管的栅极和所述第一节点连接,所述第四晶体管的第一极和所述第三节点连接,所述第四晶体管的第二极和第二电压端连接以接收第二电压。
例如,在本公开一实施例提供的移位寄存器单元中,所述第一降噪电路包括第五晶体管和第六晶体管。所述第五晶体管的栅极与所述第三节点连接,所述第五晶体管的第一极与所述第一节点连接,所述第五晶体管的第二极与第二电压端连接以接收第二电压;所述第六晶体管的栅极与所述第三节点连接,所述第六晶体管的第一极与所述第二节点连接,所述第六晶体管的第二极与所述第二电压端连接以接收所述第二电压。
例如,在本公开一实施例提供的移位寄存器单元中,所述输出控制电路包括第七晶体管和第一电容。所述第七晶体管的栅极与所述第一节点连接,所述第七晶体管的第一极与第三时钟信号端连接以接收第三时钟信号作为所述输出控制信号,所述第七晶体管的第二极与所述第二节点连接;所述第一电容的第一端与所述第一节点连接,所述第一电容的第二端与所述第二节点连接。
例如,在本公开一实施例提供的移位寄存器单元中,所述第四节点控制电路包括第八晶体管、第九晶体管和第十晶体管。所述第八晶体管的栅极与第一极连接,且与第一时钟信号端连接以接收第一时钟信号,所述第八晶体管的第二极与所述第四节点连接;所述第九晶体管的栅极与第一极连接,且与第二时钟信号端连接以接收第二时钟信号,所述第九晶体管的第二极与所述第四节点连接;所述第十晶体管的栅极与所述第二节点连接,所述第十晶体管的第一极与所述第四节点连接,所述第十晶体管的第二极与第二电压端连接以接收第二电压。
例如,在本公开一实施例提供的移位寄存器单元中,所述至少一个扫描信号输出端包括第一扫描信号输出端和第二扫描信号输出端,所述第二降噪电路包括第十一晶体管、第十二晶体管、第十三晶体管和第十四晶体管。所述第十一晶体管的栅极与所述第四节点连接,所述第十一晶体管的第一极与所述第二节点连接,所述第十一晶体管的第二极与第二电压端连接以接收第二电压;所述第十二晶体管的栅极与所述第四节点连接,所述第十二晶体管的第一极与所述移位输出端连接,所述第十二晶体管的第二极与所述第二电压端连接以接收第二电压;所述第十三晶体管的栅极与所述第四节点连接,所述第十三晶体管的第一极与所述第一扫描信号输出端连接,所述第十三晶体管的第二极与第三电压端连接以接收第三电压;所述第十四晶体管的栅极与所述第四节点连接,所述第十四晶体管的第一极与所述第二扫描信号输出端连接,所述第十四晶体管的第二极与所述第三电压端连接以接收所述第三电压。
例如,在本公开一实施例提供的移位寄存器单元中,所述输出电路包括第十五晶体管、第十六晶体管、第十七晶体管以及第二电容。所述第十五晶体管的栅极与所述第二节点连接,所述第十五晶体管的第一极与第四时钟信号端连接以接收第四时钟信号作为所述输出信号,所述第十五晶体管的第二极与所述移位输出端连接;所述第十六晶体管的栅极与所述第二节点连接,所述第十六晶体管的第一极与所述第四时钟信号端连接以接收所述第四时钟信号作为所述输出信号,所述第十六晶体管的第二极与所述第一扫描信号输出端连接;所述第十七晶体管的栅极与所述第二节点连接,所述第十七晶体管的第一极与第五时钟信号端连接以接收第五时钟信号作为所述输出信号,所述第十七晶体管的第二极与所述第二扫描信号输出端连接;所述第二电容的第一端与所述第二节点连接,所述第二电容的第二端与所述移位输出端连接。
例如,本公开一实施例提供的移位寄存器单元,还包括第二输入电路。所述第二输入电路与所述第一节点连接,且配置为根据第二控制信号将第二输入信号输入至所述第一节点。
例如,在本公开一实施例提供的移位寄存器单元中,所述第二输入电路包括充电子电路、存储子电路和隔离子电路。所述充电子电路与消隐节点连接,且配置为响应于第六时钟信号将所述第二控制信号输入至所述消隐节点;所述存储子电路与所述消隐节点连接,且配置为存储所述充电子电路输入的所述第二控制信号的电平;所述隔离子电路与所述消隐节点以及所述第一节点连接,且配置为在所述消隐节点的电平和第七时钟信号的控制下,将所述第二输入信号输入到所述第一节点。
例如,在本公开一实施例提供的移位寄存器单元中,所述充电子电路包括第十八晶体管,其中,所述第十八晶体管的栅极与第六时钟信号端连接以接收所述第六时钟信号,所述第十八晶体管的第一极与消隐控制端连接以接收所述第二控制信号,所述第十八晶体管的第二极与所述消隐节点连接;所述存储子电路包括第三电容,其中,所述第三电容的第一端与所述消隐节点连接,所述第三电容的第二端与第二电压端连接以接收第二电压;所述隔离子电路包括第十九晶体管和第二十晶体管,其中,所述第十九晶体管的栅极与所述消隐节点连接,所述第十九晶体管的第一极与第八时钟信号端连接以接收第八时钟信号作为所述第二输入信号,所述第十九晶体管的第二极与所述第二十晶体管的第一极连接,所述第二十晶体管的栅极与第七时钟信号端连接以接收所述第七时钟信号,所述第二十晶体管的第二极与所述第一节点连接。
例如,本公开一实施例提供的移位寄存器单元,还包括显示复位电路。所述显示复位电路与所述第一节点连接,且配置为响应于显示复位信号对所述第一节点进行复位。
例如,在本公开一实施例提供的移位寄存器单元中,所述显示复位电路包括第二十一晶体管。所述第二十一晶体管的栅极与显示复位端连接以接收所述显示复位信号,所述第二十一晶体管的第一极与所述第一节点连接,所述第二十一晶体管的第二极与第二电压端连接以接收第二电压。
例如,本公开一实施例提供的移位寄存器单元,还包括消隐复位电路。所述消隐复位电路与所述第一节点连接,且配置为响应于消隐复位信号对所述第一节点进行复位。
例如,在本公开一实施例提供的移位寄存器单元中,所述消隐复位电路包括第二十二晶体管。所述第二十二晶体管的栅极与第六时钟信号端连接以接收所述第六时钟信号作为所述消隐复位信号,所述第二十二晶体管的第一极与所述第一节点连接,所述第二十二晶体管的第二极与第二电压端连接以接收第二电压。
例如,本公开一实施例提供的移位寄存器单元,还包括第三节点控制电路、第一降噪电路、第四节点控制电路、第二降噪电路、第二输入电路、显示复位电路和消隐复位电路。所述第一输入电路包括第一晶体管;其中,所述第一晶体管的栅极与显示控制端连接以接收所述第一控制信号,所述第一晶体管的第一极与第一电压端连接以接收第一电压作为所述第一输入信号,所述第一晶体管的第二极与所述第一节点连接;所述第三节点控制电路包括第二晶体管、第三晶体管和第四晶体管;其中,所述第二晶体管的栅极和第一极连接且与第一时钟信号端连接以接收第一时钟信号,所述第二晶体管的第二极与所述第三节点连接;所述第三晶体管的栅极和第一极连接且与第二时钟信号端连接以接收第二时钟信号,所述第三晶体管的第二极与所述第三节点连接;所述第四晶体管的栅极和所述第一节点连接,所述第四晶体管的第一极和所述第三节点连接,所述第四晶体管的第二极和第二电压端连接以接收第二电压;所述第一降噪电路包括第五晶体管和第六晶体管;其中,所述第五晶体管的栅极与所述第三节点连接,所述第五晶体管的第一极与所述第一节点连接,所述第五晶体管的第二极与第二电压端连接以接收第二电压;所述第六晶体管的栅极与所述第三节点连接,所述第六晶体管的第一极与所述第二节点连接,所述第六晶体管的第二极与所述第二电压端连接以接收第二电压;所述输出控制电路包括第七晶体管和第一电容;其中,所述第七晶体管的栅极与所述第一节点连接,所述第七晶体管的第一极与第三时钟信号端连接以接收第三时钟信号作为所述输出控制信号,所述第七晶体管的第二极与所述第二节点连接;所述第一电容的第一端与所述第一节点连接,所述第一电容的第二端与所述第二节点连接;所述第四节点控制电路包括第八晶体管、第九晶体管和第十晶体管;其中,所述第八晶体管的栅极与第一极连接,且与第一时钟信号端连接以接收第一时钟信号,所述第八晶体管的第二极与所述第四节点连接;所述第九晶体管的栅极与第一极连接,且与第二时钟信号端连接以接收第二时钟信号,所述第九晶体管的第二极与所述第四节点连接;所述第十晶体管的栅极与所述第二节点连接,所述第十晶体管的第一极与所述第四节点连接,所述第十晶体管的第二极与第二电压端连接以接收第二电压;所述第二降噪电路包括第十一晶体管、第十二晶体管、第十三晶体管和第十四晶体管;其中,所述第十一晶体管的栅极与所述第四节点连接,所述第十一晶体管的第一极与所述第二节点连接,所述第十一晶体管的第二极与第二电压端连接以接收第二电压;所述第十二晶体管的栅极与所述第四节点连接,所述第十二晶体管的第一极与所述移位输出端连接,所述第十二晶体管的第二极与所述第二电压端连接以接收第二电压;所述第十三晶体管的栅极与所述第四节点连接,所述第十三晶体管的第一极与所述第一扫描信号输出端连接,所述第十三晶体管的第二极与第三电压端连接以接收第三电压;所述第十四晶体管的栅极与所述第四节点连接,所述第十四晶体管的第一极与所述第二扫描信号输出端连接,所述第十四晶体管的第二极与所述第三电压端连接以接收所述第三电压;所述输出电路包括第十五晶体管、第十六晶体管、第十七晶体管以及第二电容;其中,所述第十五晶体管的栅极与所述第二节点连接,所述第十五晶体管的第一极与第四时钟信号端连接以接收第四时钟信号,所述第十五晶体管的第二极与所述移位输出端连接;所述第十六晶体管的栅极与所述第二节点连接,所述第十六晶体管的第一极与所述第四时钟信号端连接以接收所述第四时钟信号,所述第十六晶体管的第二极与所述第一扫描信号输出端连接;所述第十七晶体管的栅极与所述第二节点连接,所述第十七晶体管的第一极与第五时钟信号端连接以接收第五时钟信号,所述第十五晶体管的第二极与所述第二扫描信号输出端连接;所述充电子电路包括第十八晶体管,其中,所述第十八晶体管的栅极与第六时钟信号端连接以接收所述第六时钟信号,所述第十八晶体管的第一极与消隐控制端连接以接收所述第二控制信号,所述第十八晶体管的第二极与所述消隐节点连接;所述存储子电路包括第三电容,其中,所述第三电容的第一端与所述消隐节点连接,所述第三电容的第二端与第二电压端连接以接收第二电压;所述隔离子电路包括第十九晶体管和第二十晶体管,其中,所述第十九晶体管的栅极与所述消隐节点连接,所述第十九晶体管的第一极与第八时钟信号端连接以接收第八时钟信号作为所述第二输入信号,所述第十九晶体管的第二极与所述第二十晶体管的第一极连接,所述第二十晶体管的栅极与第七时钟信号端连接以接收所述第七时钟信号,所述第二十晶体管的第二极与所述第一节点连接;所述显示复位电路包括第二十一晶体管;其中,所述第二十一晶体管的栅极与显示复位端连接以接收所述显示复位信号,所述第二十一晶体管的第一极与所述第一节点连接,所述第二十一晶体管的第二极与第二电压端连接以接收第二电压;所述消隐复位电路包括第二十二晶体管;其中,所述第二十二晶体管的栅极与第六时钟信号端连接以接收所述第六时钟信号作为所述消隐复位信号,所述第二十二晶体管的第一极与所述第一节点连接,所述第二十二晶体管的第二极与第二电压端连接以接收第二电压。
本公开至少一实施例还提供一种栅极驱动电路,包括多个级联的本公开任一实施例提供的移位寄存器单元。
例如,在本公开一实施例提供的栅极驱动电路中,第n+2级移位寄存器单元的显示控制端和第n级移位寄存器单元的移位输出端连接;第n+1级移位寄存器单元的消隐控制端和第n级移位寄存器单元的移位输出端连接,n为大于0的整数。
本公开至少一实施例还提供一种显示装置,包括本公开任一实施例提供的栅极驱动电路。
本公开至少一实施例还提供一种移位寄存器单元的驱动方法,包括:第一阶段,响应于所述第一控制信号,通过所述第一输入电路将所述第一输入信号输入到所述第一节点;第二阶段,在所述第一节点的电平的控制下,将所述输出控制信号输出至所述第二节点;第三阶段,在所述第二节点的电平的控制下,将所述输出信号输出至所述输出端。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本发明的一些实施例,而非对本发明的限制。
图1为本公开一实施例提供的一种移位寄存器单元的电路图;
图2为本公开一实施例提供的一种移位寄存器单元的示意图;
图3为本公开一实施例提供的另一种移位寄存器单元的示意图;
图4为本公开一实施例提供的又一种移位寄存器单元的示意图;
图5为本公开一实施例提供的一种示例性第二输入电路的示意图;
图6为本公开一实施例提供的再一种移位寄存器单元的示意图;
图7为图6中所示的移位寄存器单元的一种具体实现示例的电路示意图;
图8为图6中所示的移位寄存器单元的另一种具体实现示例的电路示意图;
图9为本公开一实施例提供的一种栅极驱动电路的示意图;
图10为本公开一实施例提供的一种对应于图9所示的栅极驱动电路工作时的信号时序图;以及
图11为本公开一实施例提供的一种显示装置的示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
下面通过几个具体的实施例对本公开进行说明。为了保持本发明实施例的以下说明清楚且简明,可省略已知功能和已知部件的详细说明。当本发明实施例的任一部件在一个以上的附图中出现时,该部件在每个附图中由相同的参考标号表示。
在通常的OLED显示面板中,需要通过补偿技术来提高显示质量。在对OLED显示面板中的子像素单元进行补偿时,除了在子像素单元中设置像素补偿电路进行内部补偿外,还可以通过设置感测晶体管进行外部补偿。在进行外部补偿时,由移位寄存器单元构成的栅极驱动电路需要向显示面板中的子像素单元分别提供用于扫描晶体管和感测晶体管的驱动信号,例如,在一帧的显示时段(Display)提供用于扫描晶体管的扫描驱动信号(即显示输出信号),在一帧的消隐时段(Blank)提供用于感测晶体管的感测驱动信号(即消隐输出信号)。
同样,在OLED显示面板中,根据实际情况的需要,可以设置多个输出端以实现同时输出多个扫描驱动信号或感测驱动信号。图1为本公开一实施例提供的一种移位寄存器单元的电路图。如图1所示,多个输出晶体管(例如输出晶体管M11、输出晶体管M13和输出晶体管M15)在上拉节点Q的控制下,控制多个输出端同时输出多个时钟信号,例如在第一输出端OUT1以及移位输出端CR输出时钟信号CLKD,在第二输出端OUT2输出时钟信号CLKE,作为扫描驱动信号或感测驱动信号。时钟信号CLKD和时钟信号CLKE的时序可以相同,也可以不同。当时钟信号CLKD和时钟信号CLKE的时序不同时,由于存储电容C2的自举效应,其中时钟信号CLKD的变化会影响上拉节点Q的电平的变化,从而也会影响第二输出端OUT2的输出晶体管M13的导通程度,可能使得其输出异常。
本公开一实施例提供了一种移位寄存器单元,包括第一输入电路、输出控制电路和输出电路。第一输入电路与第一节点连接,且配置为响应于第一控制信号将第一输入信号输出至第一节点;输出控制电路与第一节点和第二节点连接,且配置为在第一节点的电平的控制下,将输出控制信号输出至第二节点;输出电路包括输出端,与第二节点连接,且配置为在第二节点的电平的控制下,将输出信号输出至输出端。本公开的实施例还提供了对应于上述移位寄存器单元的栅极驱动电路、显示装置及驱动方法。
本公开上述实施例提供的移位寄存器单元的电路结构简单,可以满足高分辨率窄边框的要求,同时还可以实现无损无干扰的多输出,且避免了由于信号之间的相互影响产生的输出异常现象,增强了电路的信赖性。
下面结合附图对本公开的实施例及其示例进行详细说明。
图2为本公开一实施例提供的一种移位寄存器单元的示意图。如图2所示,该移位寄存器单元10可以包括第一输入电路100、输出控制电路200和输出电路300。通过级联多个该移位寄存器单元10可以得到栅极驱动电路,该栅极驱动电路用于驱动显示面板,为显示面板的多条栅线依序提供扫描信号,从而在显示面板显示一帧画面的期间进行逐行或隔行扫描等。
如图2所示,第一输入电路100与所述第一节点Q1(例如,这里为上拉节点)连接,且配置为响应于第一控制信号将第一输入信号输出至第一节点Q1。例如,在一些示例中,第一输入电路100与第一输入信号端INT1、显示控制端STU1和第一节点Q1连接,配置为在显示控制端STU1提供的第一控制信号的控制下导通,使第一输入信号端INT1和第一节点Q1连接,从而使第一输入信号端INT1提供的第一输入信号被输入到第一节点Q1,将第一节点Q1的电位上拉到工作电位。
输出控制电路200与第一节点Q1和第二节点Q2(例如,这里也为上拉节点)连接,且配置为在第一节点Q1的电平的控制下,将输出控制信号输出至第二节点Q2。例如,在一些示例中,输出控制电路200与第一节点Q1、第二节点Q2以及第三时钟信号端CLKD连接,且配置为第一节点Q1的电平的控制下导通,使得第三时钟信号端CLKD提供的第三时钟信号作为输出控制信号输出至第二节点Q2。
输出电路300包括输出端OUT,与第二节点Q2连接,且配置为在第二节点Q2的电平的控制下,将输出信号输出至输出端OUT。例如,输出端OUT包括移位输出端CR和至少一个扫描信号输出端,从而将输出信号例如第四时钟信号端CLKE提供的第四时钟信号和第五时钟信号端CLKF提供的第五时钟信号分别输出至移位输出端和扫描信号输出端,以提高该移位寄存器单元10的驱动能力。例如,至少一个扫描信号输出端包括第一扫描信号输出端OUT1和第二扫描信号输出端OUT2。例如,移位输出端CR用于为下一级移位寄存器单元10提供第一输入信号、第二输入信号以及复位信号,扫描信号输出端用于为显示面板中一行像素单元的像素电路提供驱动信号。例如,移位输出端CR和其中一个扫描信号输出端输出相同的输出信号,另一个扫描信号输出端输出另一输出信号。
例如,输出电路300与第四时钟信号端CLKE、第五时钟信号端CLKF、第二节点Q2以及输出端OUT连接,且配置为在第二节点Q2的电平的控制下导通,将第四时钟信号端CLKE提供的第四时钟信号输出至移位输出端CR和第一扫描信号输出端OUT1,将第五时钟信号端CLKF提供的第五时钟信号输出至第二扫描信号输出端OUT2,从而避免第一节点Q1和第二节点Q2的电平受各个时钟信号的影响,以产生输出异常现象。
本公开实施例提供的移位寄存器单元,通过第二节点Q2控制输出端的输出,避免了输出电路300中的各个时钟信号的变化对第一节点Q1的影响,使得第一节点Q1的电平保持稳定,从而在第一节点Q1的电平的控制下,使得第二节点Q2的电平保持稳定,从而在第二节点Q2的电平的控制下使得输出电路300的各个时钟信号可以稳定输出,从而实现了无损无干扰的多输出,避免了由于信号之间的相互影响产生的输出异常现象,增强了电路的信赖性。
图3为本公开一实施例提供的另一种移位寄存器单元的示意框图。如图3所示,该移位寄存器单元10还包括第三节点控制电路400和第四节点控制电路600、第一降噪电路500以及第二降噪电路700。需要说明的是,图3所示的移位寄存器单元10的其他电路结构与图2中所示的移位寄存器单元10基本上相同,重复之处不再赘述。
另需要注意的是,为了表述清楚、简洁,图3中未示出移位输出端CR、第一扫描信号输出端OUT1以及第二扫描信号输出端OUT2,仅示出了一个包括上述三个输出端的总输出端OUT。
如图3所示,第三节点控制电路400与第一节点Q1和第三节点Q3(例如,这里为下拉节点)连接,且配置为在第一节点Q1的电平的控制下,对第三节点Q3的电平进行控制。例如,第三节点控制电路400与第一时钟信号端CLKM、第二时钟信号端CLKN、第二电压端VGL1(例如,低电压端)、第一节点Q1以及第三节点Q3连接,且配置为在第一节点Q1例如为高电平时导通,使得第三节点Q3与第二电压端VGL1或另行提供的电压端(例如,低电压端)连接,从而将第三节点Q3下拉为低电平;在第一节点Q1为低电平时截止,使得第三节点Q3与第一时钟信号端CLKM和第二时钟信号端CLKN其中一个连接,从而将第三节点Q3上拉为高电平。例如,第三节点控制电路400可以为反相器。例如,第一时钟信号端CLKM提供的第一时钟信号和第二时钟信号端CLKN提供的第二时钟信号在时间上连续,连续控制第三节点Q3的电平,并使得与其相连的晶体管可以交替工作,延长这些晶体管的使用寿命。例如,在另一个示例中,该第一时钟信号端CLKM和第二时钟信号端CLKN也可以用提供直流高电平(在实现的晶体管为P型时,则为直流低电平)的电压端代替,本公开的实施例对此不作限制。
例如,第二电压端VGL1配置为提供直流低电平信号(例如低于或等于时钟信号的低电平部分),例如接地,这里将该直流低电平信号称为第二电压,以下各实施例与此相同,不再赘述。
第一降噪电路500与第一节点Q1、第二节点Q2以及第三节点Q3连接,且配置为在第三节点Q3的电平的控制下,对第一节点Q1和第二节点Q2进行降噪。例如,第一降噪电路500还与第二电压端VGL1连接,且配置为在第三节点Q3的电平的控制下,使第一节点Q1和第二节点Q2与第二电压端VGL1或另行提供的电压端(例如,低电压端)电连接,将第一节点Q1和第二节点Q2下拉为非工作电位,以实现降噪。在另一个示例中,对于第一节点Q1和第二节点Q2也可以分别提供降噪电路,以分别进行降噪操作。
第四节点控制电路600与第二节点Q2和第四节点Q4(例如,这里为下拉节点)连接,且配置为在第二节点Q2的电平的控制下,对第四节点Q4的电平进行控制。例如,第四节点控制电路600与第一时钟信号端CLKM、第二时钟信号端CLKN、第二电压端VGL1、第二节点Q2以及第四节点Q4连接,且配置为在第二节点Q2例如为高电平时导通,使得第四节点Q4与第二电压端VGL1或另行提供的电压端(例如,低电压端)连接,从而将第四节点Q4下拉为低电平;在第二节点Q2为低电平时截止,使得第四节点Q4与第一时钟信号端CLKM和第二时钟信号端CLKN其中一个连接,从而将第四节点Q4上拉为高电平。例如,第四节点控制电路600可以为反相器。
第二降噪电路700与第二节点Q2、第四节点Q4以及输出端OUT连接,且配置为在第四节点Q4的电平的控制下,对第二节点Q2和输出端OUT进行降噪。例如,第二降噪电路700还与第二电压端VGL1、第三电压端VGL2(例如,低电压端)连接,且配置为在第四节点Q4的电平的控制下,使第第二节点Q2与第二电压端VGL1或另行提供的电压端(例如,低电压端)电连接,使输出端OUT与第三电压端VGL2或另行提供的电压端(例如,低电压端)电连接,将第二节点Q2和输出端OUT下拉为非工作电位,以实现降噪。
图4为本公开一实施例提供的又一种移位寄存器单元的示意框图。如图4所示,该移位寄存器单元还包括第二输入电路800。需要说明的是,图4所示的移位寄存器单元10的其他电路结构与图3中所示的移位寄存器单元10基本上相同,重复之处不再赘述。
如图4所示,第二输入电路800与第一节点Q1连接,且配置为根据第二控制信号将第二输入信号输入至第一节点Q1。例如,第二输入电路800与消隐控制端STU2、第二输入信号端INT2和第一节点Q1电连接,配置为接收并存储消隐控制端STU2提供的第二控制信号,并在一帧的消隐时段,根据第二控制信号向第一节点Q1输出第二输入信号端INT2提供的第二输入信号,从而将第一节点Q1的电位上拉到工作电位。
例如,在一个示例中,第二输入电路800可以在一帧的显示时段接收并存储第二控制信号,并在这一帧的消隐时段根据存储的第二控制信号向第一节点Q1输出第二输入信号,从而将第一节点Q1的电位上拉到工作电位。例如,在另一个示例中,第二输入电路800可以在一帧的消隐时段接收并存储第二控制信号,并在下一帧的消隐时段根据存储的第二控制信号向第一节点Q1输出第二输入信号,从而将第一节点Q1的电位上拉到工作电位。
在本公开的实施例提供的移位寄存器单元10中,可以将第一输入电路100(实现为显示扫描子电路)、输出电路300和第二输入电路800(实现为检测子电路)进行整合,通过级联多个该移位寄存器单元10得到的栅极驱动电路来驱动显示面板时,则可以使一帧画面的消隐时段的消隐扫描信号和显示时段的显示扫描信号通过同一个输出电路输出,即第一输入电路100和第二输入电路800可以共用同一个输出电路300实现输出信号的输出,从而简化移位寄存器单元以及由此得到的栅极驱动电路的电路结构,减小移位寄存器单元以及包括移位寄存器单元的栅极驱动电路的尺寸,满足高分辨率、窄边框的要求。
例如,在该示例中,第三时钟信号端CLKD、第四时钟信号端CLKE以及第五时钟信号端CLKF提供的时钟信号均为复合信号,例如,第四时钟信号和第五时钟信号其分别可以包括显示时段输出的第一输出信号和消隐时段输出的是第二输出信号。例如,第一输出信号和第二输出信号可以是具有不同宽度和时序的相互独立的两个波形。例如,在一帧的显示时段,输出电路300在第一节点Q1的电平的控制下经由输出端OUT输出第一输出信号,以通过与之相连的栅线驱动对应像素单元中用于数据输入的扫描晶体管,从而进行显示;在一帧的消隐时段,输出电路300在第一节点Q1的电平的控制下经由输出端OUT输出第二输出信号,以驱动像素单元中用于补偿检测的感测晶体管,从而进行补偿检测。
图5为本公开一实施例提供的一种示例性第二输入电路的示意图。如图5所示,该第二输入电路800包括充电子电路810、存储子电路820以及隔离子电路830。
如图5所示,充电子电路810与消隐节点H连接,且配置为响应于第六时钟信号将第二控制信号输入至消隐节点H。例如,充电子电路810与第六时钟信号端CLKB、消隐控制端STU2以及消隐节点H连接,且配置为在第六时钟信号端CLKB提供的第六时钟信号的控制下导通,使消隐控制端STU2和消隐节点H电连接,从而将第二控制信号写入消隐节点H。例如,在一个示例中,充电子电路810在第六时钟信号的控制下导通,当第二控制信号此时为高电平时,对消隐节点H进行充电。
存储子电路820与消隐节点H连接,且配置为存储充电子电路810输入的第二控制信号的电平。例如,存储子电路820还与第二电压端VGL1连接,从而将第二控制信号的电平进行存储。
隔离子电路830与消隐节点H以及第一节点Q1连接,且配置为在消隐节点H的电平和第七时钟信号的控制下,将第二输入信号输入到第一节点Q1。例如,隔离子电路830与消隐节点H、第一节点Q1、第八时钟信号端CLKC(即第二输入信号端INT2)和第七时钟信号端CLKA连接,配置为在消隐节点H的电平和第七时钟信号端CLKA提供的第七时钟信号的共同控制下导通,使第八时钟信号端CLKC和第一节点Q1电连接,从而将第二输入信号输入到第一节点Q1。例如,在一个示例中,隔离子电路830在消隐节点H的电平和第七时钟信号的共同控制下导通,当第二输入信号为高电平时,可以对第一节点Q1充电。
需要说明的是,在本公开的实施例中,消隐输入电路800可以包括任意适用的子电路,不局限于上述充电子电路810、存储子电路820和隔离子电路830,只要能实现相应功能即可。
图6为本公开一实施例提供的再一种移位寄存器单元的示意框图。如图6所示,该实施例中移位寄存器单元10还包括显示复位电路910和消隐复位电路920,其他结构与图5中描述的移位寄存器单元10基本上相同,在此不再赘述。
如图6所示,显示复位电路910与第一节点Q1连接,且配置为响应于显示复位信号对第一节点Q1进行复位。例如,显示复位电路910与第一节点Q1、显示复位端STD以及第二电压端VGL1连接,且配置为在显示复位信号端STD提供的显示复位信号的控制下导通,使第一节点Q1与第二电压端VGL1或另行提供的电压端(例如,低电压端)电连接,从而对第一节点Q1复位。例如,在一帧的显示时段,当输出电路300完成信号输出后,通过显示复位电路910对第一节点Q1复位。
消隐复位电路920与第一节点Q1连接,且配置为响应于消隐复位信号对第一节点Q1进行复位。例如,消隐复位电路920与消隐复位信号端RE、第二电压端VGL1和第一节点Q1连接,且配置为在消隐复位信号端RE提供的消隐复位信号的控制下导通,使第一节点Q1与第二电压端VGL1或另行提供的电压端(例如,低电压端)电连接,从而对第一节点Q1复位。例如,在一帧的消隐时段,当输出电路300完成信号输出后,通过消隐复位电路920对第一节点Q1复位。
图7为图6中所示的移位寄存器单元的一种具体实现示例的电路图。如图7所示,该移位寄存器单元10包括第一晶体管至第二十二晶体管M1-M22,以及还包括第一电容C1至第三电容C3。需要注意的是,在下面的说明中以各晶体管为N型晶体管为例进行说明,但这并不构成对本公开实施例的限制。
如图7所示,在该示例中,更详细地,第一输入电路100可以实现为第一晶体管M1。在一个示例中,如图7所示,第一晶体管M1的栅极与显示控制端STU1连接以接收第一控制信号,第一晶体管M1的第一极与第一电压端VDD(即第一输入端INT1)连接以接收第一电压作为第一输入信号,第一晶体管M1的第二极与第一节点Q1连接。例如,第一电压端VDD配置为提供直流高电平信号(例如高于或等于时钟信号的高电平部分),将该直流高电平信号称为第一电压(例如,第一电压大于第二电压),以下各实施例与此相同,不再赘述。当第一控制信号为有效电平(例如,高电平)时,第一晶体管M1导通,使第一电压端VDD与第一节点Q1电连接,从而将第一电压写入第一节点Q1,将第一节点Q1的电位上拉到工作电位。在另一示例中,如图8所示,第一晶体管M1的栅极也可以和第一极连接,且与显示控制端STU1连接以接收第一控制信号,第一晶体管M1的第二极与第一节点Q1连接,本公开的实施例对此不作限制。
第三节点控制电路400可以实现为第二晶体管M2、第三晶体管M3和第四晶体管M4。例如,在一个示例中,第二晶体管M2的栅极和第一极连接且与第一时钟信号端CLKM连接以接收第一时钟信号,第二晶体管M2的第二极与第三节点Q3连接。第三晶体管M3的栅极和第一极连接且与第二时钟信号端CLKN连接以接收第二时钟信号,第三晶体管M3的第二极与第三节点Q3连接。第四晶体管M4的栅极和第一节点Q1连接,第四晶体管M4的第一极和第三节点Q3连接,第四晶体管M4的第二极和第二电压端VGL1连接以接收第二电压。例如,第一时钟信号端CLKM提供的第一时钟信号和第二时钟信号端CLKN提供的第二时钟信号在时间上连续,并使得第二晶体管M2和第三晶体管M3可以轮流工作,延长使用寿命。
例如,在另一个示例中,可以将第一时钟信号端CLKM和第二时钟信号端CLKN由两个提供高电平的电压端代替,例如,一个电压端为高电平时,另一个电压端提供低电平,从而使得第二晶体管M2和第三晶体管M3可以轮流工作,延长使用寿命。
第一降噪电路500可以实现为第五晶体管M5和第六晶体管M6。例如,第五晶体管M6的栅极与第三节点Q3连接,第五晶体管M5的第一极与第一节点Q1连接,第五晶体管M5的第二极与第二电压端VGL1连接以接收第二电压。第六晶体管M6的栅极与第三节点Q3连接,第六晶体管M6的第一极与第二节点Q2连接,第六晶体管M6的第二极与第二电压端VGL1连接以接收第二电压。
例如,当第三节点Q3为有效电平(例如,高电平)时,第五晶体管M5和第六晶体管M6均导通,使第一节点Q1和第二节点Q2与第二电压端VGL1电连接,从而对第一节点Q1和第二节点Q2降噪。
例如,当第一节点Q1为有效电平(例如,高电平)时,第四晶体管M4导通,通过设计第四晶体管M4与导通的第二晶体管M2或第三晶体管M3的沟道宽长比,可以将第三节点Q3的电位下拉到低电平。当第一节点Q1为低电平时,第四晶体管M4截止,此时,导通的第二晶体管M2或第三晶体管M3将第一时钟信号端CLKM或第二时钟信号端CLKN提供的高电平信号写入第三节点Q3,以将第三节点Q3的电位上拉至高电平。
输出控制电路200包括第七晶体管M7和第一电容C1。例如,第七晶体管M7的栅极与第一节点Q1连接,第七晶体管M7的第一极与第三时钟信号端CLKD连接以接收第三时钟信号作为输出控制信号(在包括第二输入电路的情况下,第三时钟信号为复合信号),第七晶体管M7的第二极与第二节点Q2连接。第一电容C1的第一端与第一节点Q1连接,第一电容C1的第二端与第二节点Q2连接。当第一节点Q1处于工作电位(例如,高电平)时,第七晶体管M7导通,从而将第三时钟信号输出到第二节点Q2。
例如,第四节点控制电路600可以实现为第八晶体管M8、第九晶体管M9和第十晶体管M10。例如,第八晶体管M8的栅极与第一极连接,且与第一时钟信号端CLKM连接以接收第一时钟信号,第八晶体管M8的第二极与第四节点Q4连接。第九晶体管M9的栅极与第一极连接,且与第二时钟信号端CLKN连接以接收第二时钟信号,第九晶体管M9的第二极与第四节点Q4连接。第十晶体管M10的栅极与第二节点Q2连接,第十晶体管M10的第一极与第四节点Q4连接,第十晶体管M10的第二极与第二电压端VGL1连接以接收第二电压。
例如,在至少一个扫描信号输出端包括第一扫描信号输出端OUT1<N>和第二扫描信号输出端OUT2<N>时,第二降噪电路700包括第十一晶体管M11、第十二晶体管M12、第十三晶体管M13和第十四晶体管M14。请注意,这里的后缀“<N>”表示栅极驱动电路中的第N级移位寄存器单元,后面将对其进行详述。第十一晶体管M11的栅极与第四节点Q4连接,第十一晶体管M11的第一极与第二节点Q2连接,第十一晶体管M11的第二极与第二电压端VGL1连接以接收第二电压。第十二晶体管M12的栅极与第四节点Q4连接,第十二晶体管M12的第一极与移位输出端CR<N>连接,第十二晶体管M12的第二极与第二电压端VGL1连接以接收第二电压。第十三晶体管M13的栅极与第四节点Q4连接,第十三晶体管M13的第一极与第一扫描信号OUT1<N>输出端连接,第十三晶体管M13的第二极与第三电压端VGL2连接以接收第三电压。第十四晶体管M14的栅极与第四节点Q4连接,第十四晶体管M14的第一极与第二扫描信号输出端OUT2<N>连接,第十四晶体管M14的第二极与第三电压端VGL2连接以接收第三电压。例如,该第四节点控制电路600和第二降噪电路700中的各个晶体管的工作原理与第三节点控制电路400和第一降噪电路500的工作原理相同,在此不再赘述。
例如,第三电压端VGL2配置为提供直流低电平信号(例如低于或等于时钟信号的低电平部分),例如接地,将该直流低电平信号称为第三电压,以下各实施例与此相同,不再赘述。例如,在一个示例中,第三电压端VGL2的第三电压高于第二电压端VGL1的第二电压;在另一个示例中,第三电压端VGL2的第三电压等于第二电压端VGL1的第二电压。第三电压和第二电压可以相同也可以不同,这可以根据实际需求而定。
当第四节点Q4为有效电平(例如,高电平)时,第十一晶体管M11、第十二晶体管M12、第十三晶体管M13和第十四晶体管M14均导通,使第二节点Q2和移位输出端CR<N>与第二电压端VGL1电连接,使第一扫描信号输出端OUT1<N>和第二扫描信号输出端OUT2<N>与第三电压端VGL2电连接,从而对第二节点Q2、移位输出端CR<N>、第一扫描信号输出端OUT1<N>和第二扫描信号输出端OUT2<N>降噪。需要说明的是,本公开的各实施例中,当移位输出端和扫描信号输出端分别包括更多个时,第二降噪电路700也相应地包括多个与移位输出端和/或扫描信号输出端对应连接的晶体管,以对其进行降噪。
例如,输出电路300可以实现为第十五晶体管M15、第十六晶体管M16、第十七晶体管M17以及第二电容C2。第十五晶体管M15的栅极与第二节点Q2连接,第十五晶体管M15的第一极与第四时钟信号端CLKE连接以接收第四时钟信号作为输出信号,第十五晶体管M15的第二极与移位输出端CR<N>连接。第十六晶体管M16的栅极与第二节点Q2连接,第十六晶体管M16的第一极与第四时钟信号端CLKE连接以接收第四时钟信号作为输出信号,第十六晶体管M16的第二极与第一扫描信号输出端OUT1<N>连接。第十七晶体管M17的栅极与第二节点Q2连接,第十七晶体管M17的第一极与第五时钟信号端CLKF连接以接收第五时钟信号作为输出信号,第十七晶体管M17的第二极与第二扫描信号输出端OUT2<N>连接。第二电容C2的第一端与第二节点Q2连接,第二电容C2的第二端与移位输出端CR<N>连接。例如,在该示例中,输出信号包括第四时钟信号和第五时钟信号。需要注意的是,不限于此,还可以包括更多的输出信号,以及与其对应的扫描信号输出端。
充电子电路810可以实现为第十八晶体管M18。例如,第十八晶体管M18的栅极与第六时钟信号端CLKB连接以接收第六时钟信号,第十八晶体管M18的第一极与消隐控制端STU2连接以接收第二控制信号,第十八晶体管M18的第二极与消隐节点H连接。当第六时钟信号为有效电平(例如,高电平)时,第十八晶体管M18导通,使消隐控制端STU2与消隐节点H电连接,从而将第二控制信号写入上消隐节点H。例如,当第二控制信号为高电平时,对消隐节点H充电。
存储子电路820可以实现为第三电容C3。第三电容C3的第一极配置为和消隐节点H连接,第三电容C3的第二极配置为和第二电压端VGL1连接以接收第二电压。当第二控制信号的高电平写入到消隐节点H后,消隐节点H被充电至高电平,第三电容C3存储该高电平并将消隐节点H维持在高电平,以在后续阶段使用。
需要说明的是,本公开的各实施例中,第三电容C3可以是通过工艺制程制作的电容器件,例如通过制作专门的电容电极来实现电容器件,该电容的各个电极可以通过金属层、半导体层(例如掺杂多晶硅)等实现,并且,第三电容C3也可以是各个器件之间的寄生电容,可以通过晶体管本身与其他器件、线路来实现。第三电容C3的连接方式不局限于上面描述的方式,也可以为其他适用的连接方式,只要能存储写入到消隐节点H的电平即可。例如,在其他示例中,第三电容C3的第一极连接到消隐节点H,第二极连接到隔离子电路830的一端(例如下述的第八时钟信号端CLKC);或者,第三电容C3的第一极连接到消隐节点H,第二极连接到隔离子电路830中的某个位置(例如下述的第十九晶体管M19第二极和第二十晶体管M20第一极的连接点)。
隔离子电路830可以实现为第十九晶体管M19和第二十晶体管M20。例如,第十九晶体管M19的栅极与消隐节点H连接,第十九晶体管M19的第一极与第八时钟信号端CLKC连接以接收第八时钟信号作为第二输入信号,第十九晶体管M19的第二极与第二十晶体管M20的第一极连接,第二十晶体管M20的栅极与第七时钟信号端CLKA连接以接收第七时钟信号,第二十晶体管M20的第二极与第一节点Q1连接。当消隐节点H为高电平且第七时钟信号也同时为高电平时,第十九晶体管M19和第二十晶体管M20均导通,使第七时钟信号端CLKC与第一节点Q1电连接,从而将第七时钟信号写入到第一节点Q1,将第一节点Q1的电位上拉到工作电位。
显示复位电路910可以实现为第二十一晶体管M21。第二十一晶体管M21的栅极与显示复位端STD连接以接收显示复位信号,第二十一晶体管M21的第一极与第一节点Q1连接,第二十一晶体管M21的第二极与第二电压端VGL1连接以接收第二电压。例如,在一帧的显示时段,当显示复位信号为有效电平(例如,高电平)时,第二十一晶体管M21导通,使第一节点Q1与第二电压端VGL1电连接,从而对第一节点Q1复位。
消隐复位电路920可以实现为第二十二晶体管M22。例如,第二十二晶体管M22的栅极与第六时钟信号端CLKB(即消隐复位端RE)连接以接收第六时钟信号作为消隐复位信号,第二十二晶体管M22的第一极与第一节点Q1连接,第二十二晶体管M22的第二极与第二电压端VGL1连接以接收第二电压。例如,在一帧的消隐时段,当第六时钟信号为有效电平(例如,高电平)时,第二十二晶体管M22导通,使第一节点Q1与第二电压端VGL1电连接,从而对第一节点Q1复位。
在本公开的实施例中,例如,当各个电路实现为N型晶体管时,术语“上拉”表示对一个节点或一个晶体管的一个电极进行充电,以使得该节点或该电极的电平的绝对值升高,从而实现相应晶体管的操作(例如导通);“下拉”表示对一个节点或一个晶体管的一个电极进行放电,以使得该节点或该电极的电平的绝对值降低,从而实现相应晶体管的操作(例如截止)。
又例如,当各个电路实现为P型晶体管时,术语“上拉”表示对一个节点或一个晶体管的一个电极进行放电,以使得该节点或该电极的电平的绝对值降低,从而实现相应晶体管的操作(例如导通);“下拉”表示对一个节点或一个晶体管的一个电极进行充电,以使得该节点或该电极的电平的绝对值升高,从而实现相应晶体管的操作(例如截止)。
需要注意的是,在本公开的各个实施例的说明中,第一节点Q1、第二节点Q2、第三节点Q3、第四节点Q4和消隐节点H并非表示实际存在的部件,而是表示电路图中相关电连接的汇合点。
需要说明的是,本公开的实施例中采用的晶体管均可以为薄膜晶体管、场效应晶体管或其他特性相同的开关器件,本公开的实施例中均以薄膜晶体管为例进行说明。这里采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除栅极之外的两极,直接描述了其中一极为第一极,另一极为第二极。
另外,本公开的实施例中的晶体管均以N型晶体管为例进行说明,此时,晶体管的第一极是漏极,第二极是源极。需要说明的是,本公开包括但不限于此。例如,本公开的实施例提供的移位寄存器单元10中的一个或多个晶体管也可以采用P型晶体管,此时,晶体管第一极是源极,第二极是漏极,只需将选定类型的晶体管的各极参照本公开的实施例中的相应晶体管的各极相应连接,并且使相应的电压端提供对应的高电压或低电压即可。当采用N型晶体管时,可以采用氧化铟镓锌(Indium GalliumZinc Oxide,IGZO)作为薄膜晶体管的有源层,相对于采用低温多晶硅(Low Temperature Poly Silicon,LTPS)或非晶硅(例如氢化非晶硅)作为薄膜晶体管的有源层,可以有效减小晶体管的尺寸以及防止漏电流。
本公开的一个实施例提供一种栅极驱动电路20,如图9所示,该栅极驱动电路20包括多个级联的移位寄存器单元10,其中任意一个或多个移位寄存器单元10可以采用本公开的实施例提供的移位寄存器单元10的结构或其变型。需要说明的是,图9中仅示意性的示出了栅极驱动电路20的前四级移位寄存器单元(A1、A2、A3和A4)。例如,该栅极驱动电路20可以采用与薄膜晶体管同样半导体制程的工艺直接集成在显示装置的阵列基板上,以实现逐行或隔行扫描驱动功能。
如图9所示,栅极驱动电路20还包括与第一时钟信号端CLKM连接的第一时钟信号线CLK1(为了表示清楚、简洁,图中未示出)、与第二时钟信号端CLKN连接的第二时钟信号线CLK2(图中未示出)、四条提供第三时钟信号的子时钟信号线CLK3_1-CLK3_4。在移位寄存器单元包括第三时钟信号端CLKD的情形下,第4n-3(n为大于0的整数)级移位寄存器单元的第三时钟信号端CLKD和第一子时钟信号线CLK3_1连接;第4n-2级移位寄存器单元的第三时钟信号端CLKD和第二子时钟信号线连接CLK3_2;第4n-1级移位寄存器单元的第三时钟信号端CLKD和第三子时钟信号线CLK3_3连接;第4n级移位寄存器单元的第三时钟信号端CLKD和第四子时钟信号线CLK3_4连接。
如图9所示,栅极驱动电路20还可以包括四条提供第四时钟信号的子时钟信号线CLK4_1-CLK4_4以及四条提供第五时钟信号的子时钟信号线CLK5_1-CLK5_4(为了表示清楚、简洁,图中未示出)。在移位寄存器单元包括第四时钟信号端CLKE的情形下,四条提供第四时钟信号的子时钟信号线CLK4_1-CLK4_4与第四时钟信号端CLKE的连接方式与四条提供第三时钟信号的子时钟信号线CLK3_1-CLK3_4与第三时钟信号端CLKD的连接方式类似,在此不再赘述。四条提供第五时钟信号的子时钟信号线CLK5_1-CLK5_4与第五时钟信号端CLKF的连接方式与四条提供第三时钟信号的子时钟信号线CLK3_1-CLK3_4与第三时钟信号端CLKD的连接方式也类似,在此不再赘述。需要注意的是,在不同的示例中,根据不同的配置,还可以提供更多的时钟信号线。例如,提供第三信号、第四信号和第五信号的子时钟信号线分别还可以包括六条、八条、十条等。
如图9所示,栅极驱动电路20还可以包括第六时钟信号线CLK6和第八时钟信号线CLK8。在移位寄存器单元包括第六时钟信号端CLKB和第八时钟信号端CLKC的情形下,第2n-1级移位寄存器单元的第六时钟信号端CLKB和第六时钟信号线CLK6连接,第八时钟信号端CLKC和第八时钟信号线CLK8连接;第2n级移位寄存器单元的第六时钟信号端CLKB和第八时钟信号线CLK8连接,第八时钟信号端CLKC和第六时钟信号线CLK6连接。
如图9所示,栅极驱动电路20还可以包括第七时钟信号线CLK7,每一级移位寄存器单元的第七时钟信号端CLKA均和第七时钟信号线CLK7连接。
如图9所示,每个移位寄存器单元包括显示控制端STU1、消隐控制端STU2、第一至第八时钟信号端CLKA-CLKF、CLKM、CLKN、显示复位端STD、移位输出端CR和第一扫描信号输出端OUT1、第二扫描信号输出端OUT2等。需要注意的是,为了表述清楚、简洁,图中未示出全部的时钟信号端和与其连接的时钟信号线。
第一级移位寄存器单元的显示控制端STU1、消隐控制端STU2以及第二级移位寄存器单元的显示控制端STU1均和触发信号线STU连接,例如接收触发信号STV。例如,除第一级移位寄存器单元以外,第n+1级移位寄存器单元的消隐控制端STU2和第n级移位寄存器单元的移位输出端CR连接。例如,除第一级和第二级移位寄存器单元以外,第n+2级移位寄存器单元的显示控制端STU1和第n级移位寄存器单元的移位输出端CR连接。例如,除最后两级移位寄存器单元以外,每一级移位寄存器单元的显示复位端STD和与其相隔一级的移位寄存器单元的移位输出端CR连接。例如,最后两级移位寄存器单元的显示复位端与复位线(图中未示出)连接以接收复位信号。
例如,该栅极驱动电路20还可以包括时序控制器201,时序控制器201例如配置为向各级移位寄存器单元提供上述各个时钟信号,时序控制器201还可以配置为提供触发信号和复位信号。需要说明的是,时序控制器201提供的多个时钟信号彼此之间的相位关系可以根据实际需求而定。
例如,该栅极驱动电路20还包括多条电压线,以向各级移位寄存器单元提供多个电压信号,例如包括相对的高电平信号VDD以及低电平信号VGL1、VGL2等。
例如,当采用该栅极驱动电路20驱动一显示面板时,可以将该栅极驱动电路20设置于显示面板的一侧。例如,该显示面板包括多行栅线,栅极驱动电路20中的各级移位寄存器单元的第一扫描信号输出端OUT1、第二扫描信号端OUT2可以配置为依序和多行栅线连接,以用于输出驱动信号。当然,还可以分别在显示面板的两侧设置该栅极驱动电路20,以实现双边驱动,本公开的实施例对栅极驱动电路20的设置方式不作限制。例如,可以在显示面板的一侧设置栅极驱动电路20以用于驱动奇数行栅线,而在显示面板的另一侧设置栅极驱动电路20以用于驱动偶数行栅线。
图10为本公开一实施例提供的一种栅极驱动电路的信号时序图。例如,图9中所示的栅极驱动电路的各条时钟信号线CLK1-CLK8提供的时钟信号时序可以采用图10中所示的信号时序,以实现栅极驱动电路20逐行输出栅极扫描信号的功能。
在图10中,Q1<1>和Q1<2>分别表示栅极驱动电路20中第一级和第二级移位寄存器单元中第一节点Q1。类似地,后缀“<N>”表示该栅极驱动电路20中的第N级移位寄存器单元,相应地OUT1<1>、OUT1<2>、OUT1<3>和OUT1<4>分别表示栅极驱动电路20中的第一级、第二级、第三级以及第四级移位寄存器单元中第一扫描信号输出端OUT1,OUT2<1>、OUT2<2>、OUT2<3>和OUT2<4>分别表示栅极驱动电路20中的第一级、第二级、第三级以及第四级移位寄存器单元中第二扫描信号输出端OUT2。1F、2F、3F和4F分别表示第一帧、第二帧、第三帧以及第四帧。需要说明的是,为了表述清楚、简洁,由于每一级移位寄存器单元中的移位输出端CR和第一扫描信号输出端OUT1的电位相同,所以在图10中未示出。
需要说明的是,图10所示的信号时序图中的信号电平只是示意性的,不代表真实电平值。
下面结合图10所示的信号时序图,对图9中所示的栅极驱动电路20的工作原理进行说明。
奇数行的移位寄存器单元10的第六时钟信号端CLKB和第六时钟信号线CLK6连接,偶数行的移位寄存器单元10的第六时钟信号端CLKB和第八时钟信号线CLK8连接。参考图10,第六时钟信号线CLK6和第八时钟信号线CLK8在每一帧的消隐时段的末段交替为高电平,从而向奇数行和偶数行的移位寄存器单元10的第六时钟信号端CLKB交替输入高电平,以交替对奇数行和偶数行的移位寄存器单元10的消隐节点H和第一节点Q1进行复位。在第n行移位寄存器单元10的第六时钟信号端CLKB为高电平时,第n+1行移位寄存器单元10的第八时钟信号端CLKC为高电平,此时第七时钟信号端CLKA为低电平,使第二十晶体管M20截止,使得第n+1行移位寄存器单元10的第一节点Q1的电平不会因为第八时钟信号端CLKC的高电平而变为高电平,从而避免产生异常输出。
在第一帧1F的显示时段中,对第一级的移位寄存器单元的工作过程描述如下。
在第一阶段1,第一级移位寄存器单元的显示控制端STU1和消隐控制端STU2都和触发信号线STU连接,所以开始时显示控制端STU1和消隐控制端STU2都输入高电平,同时由于第六时钟信号端CLKB(与第六时钟信号线CLK6连接)输入高电平,所以第十八晶体管M18导通,消隐节点H被充电至高电平并被第三电容C3存储。
同时,第一晶体管M1由于显示控制端STU1输入的高电平而导通,从而第一电压端VDD的高电平信号可以通过第一晶体管M1对第一节点Q1进行充电,使得第一节点Q1被上拉至高电位并被第一电容C1存储。第七晶体管M7在第一节点Q1的电平的控制下导通,但由于第三时钟信号端CLKD(与第一子时钟信号线CLK3_1连接)此时输入低电平信号,所以此时第二节点Q2的电位为低电平。
由于第二节点Q2为低电平,所以第十五晶体管M15、第十六晶体管M16以及第十七晶体管M17截止,所述移位输出端CR、第一扫描信号输出端OUT1<1>和第二扫描信号输出端OUT2<1>均为低电平。
在第二阶段2,第三时钟信号端CLKD、第四时钟信号端CLKE(与子时钟信号线CLK4_1连接)以及第五时钟信号端CLKF(与子时钟信号线CLK5_1连接)输入高电平信号,第一节点Q1的电位由于自举效应而进一步被拉高,所以第七晶体管M7保持导通,从而第三时钟信号端CLKD提供的高电平可以通过第七晶体管M7对第二节点Q2进行充电,使得第二节点Q2被上拉至高电位并被第二电容C2存储。第十五晶体管M15、第十六晶体管M16以及第十七晶体管M17在第二节点Q2的电平的控制下导通,所以,移位输出端CR、第一扫描信号输出端OUT1<1>和第二扫描信号输出端OUT2<1>均输出高电平信号。例如,从移位输出端CR输出的高电平信号可以用于上下级移位寄存器单元的扫描移位,而从第一扫描信号输出端OUT1<1>和第二扫描信号输出端OUT2<1>输出的高电平信号可以用于驱动显示面板中的子像素单元进行显示。
在第三阶段3,第三时钟信号端CLKD、第四时钟信号端CLKE以及第五时钟信号端CLKF输入低电平信号,移位输出端CR和第一扫描信号输出端OUT1<1>通过第四时钟信号端CLKE进行放电,第二扫描信号输出端OUT2<1>通过第五时钟信号端CLKF进行放电,从而完成对移位输出端CR、第一扫描信号输出端OUT1<1>和第二扫描信号输出端OUT2<1>的复位。由于移位输出端CR、第一扫描信号输出端OUT1<1>和第二扫描信号输出端OUT2<1>被复位至低电平,通过晶体管之间的耦合作用,第二节点Q2的电位发生变化,同样通过晶体管之间的耦合作用,第一节点Q1的电位下降一个幅度;同时由于第一级移位寄存器单元A1的显示复位端STD和第四级移位寄存器单元的移位输出端CR连接,此时第四级移位寄存器单元A4的移位输出端CR还未输出高电平信号,所以不会对第一节点Q1进行下拉,使得第一节点Q1可以保持在一个较高的电平。
在第四阶段4,第四级移位寄存器单元A4的移位输出端CR、第一扫描信号输出端OUT1<1>和第二扫描信号输出端OUT2<1>输出高电平,使得第一级移位寄存器单元A1的显示复位端STD输入高电平信号,第二十一晶体管M21导通,第一节点Q1被下拉至低电平,完成对第一节点Q1的复位。
通过上述过程,第一级移位寄存器单元A1的第一节点Q1的电位变化呈现“塔状”。移位输出端CR的输出信号的上拉和复位都通过第十五晶体管M15实现,第一扫描信号输出端OUT1的输出信号的上拉和复位都通过第十六晶体管M16实现,第二扫描信号输出端OUT2的输出信号的上拉和复位都通过第十七晶体管M17实现,第十二晶体管M12、第十三晶体管M13以及第十四晶体管M14对移位输出端CR、第一扫描信号输出端OUT1<1>和第二扫描信号输出端OUT2<1>的输出信号起辅助下拉的作用,因此可以减小第十二晶体管M12、第十三晶体管M13以及第十四晶体管M14的体积,有利于减小电路版图的面积。
在上述第一帧的显示时段中,由于第七时钟信号端CLKA(与第七子时钟信号线CLK7连接)一直保持低电平,所以第二十晶体管M20保持关闭状态,第二十晶体管M20隔离了消隐节点H处预存的高电平对显示时段的影响(例如,对第一节点Q1的电平的影响)。
第一级移位寄存器单元A1驱动显示面板中第一行的子像素完成显示后,依次类推,第二级、第三级等移位寄存器单元逐行驱动显示面板中的子像素单元完成一帧的显示驱动。至此,第一帧的显示时段结束。
在第一帧1F的消隐时段中,对第一级的移位寄存器单元A1的工作过程描述如下。
在第五阶段5中,消隐节点H由于第三电容C3的存储而保持显示时段的高电平,开始时第七时钟信号端CLKA(与第七子时钟信号线CLK7连接)和第八时钟信号端CLKC(与第八时钟信号线CLK6连接)输入高电平信号,第十九晶体管M19和第二十晶体管M20导通,从而第八时钟信号端CLKC的高电平可以对第一节点Q1进行充电,将第一节点Q1上拉至高电位。第四晶体管M4在第一节点Q1的控制下导通,第三节点Q3被下拉至低电平。
在第六阶段6,第七时钟信号端CLKA输入低电平信号,第二十晶体管M20关闭。第三时钟信号端CLKD(与第一子时钟信号线CLK3_1连接)输入高电平信号,第四时钟信号端CLKE(与子时钟信号线CLK4_1连接)输入低电平信号,第五时钟信号端CLKF(与子时钟信号线CLK5_1连接)输入高电平信号,第一节点Q1的电位由于第一电容C1的自举效应而进一步被拉高,第七晶体管M7导通,第二节点Q2为第三时钟信号的高电平,低十五晶体管M15-第十七晶体管M17导通,第五时钟信号端CLKF输入的高电平信号可以输出至第二扫描信号输出端OUT2<1>。例如,扫描信号输出端(第一扫描信号输出端OUT1<1>和第二扫描信号输出端OUT2<1>)输出的信号可以用于驱动显示面板中子像素单元中的感测晶体管,以实现外部补偿。
同时由于第二级移位寄存器单元A2的第六时钟信号端CLKB与第八时钟信号线CLK8连接,第二级移位寄存器单元A2的消隐控制端STU2与第一级移位寄存器单元A1的移位输出端CR连接,所以第二级移位寄存器单元中的第十八晶体管M18导通,从而使得第二级移位寄存器单元A2中的消隐节点H<2>被上拉至高电平。
在第七阶段7,当第二级移位寄存器单元A2中的消隐节点H<2>被充分写入高电位后,第八时钟信号线CLK8输入低电平信号。同时第三时钟信号端CLKD持续输入高电平,所以第二节点Q2保持为高电平,由于第四时钟信号端CLKE输入高电平,第五时钟信号端CLKF输入低电平,所以第一级移位寄存器单元A1的移位输出端CR和第一扫描信号输出端OUT1<1>输出高电平信号,第二扫描信号输出端OUT2<1>输出低电平。在此过程中,第二十晶体管M20一直保持关闭状态,所以可以避免第一节点Q1<1>通过第二十晶体管M20漏电。
在第八阶段8,第三时钟信号端CLKD持续输入高电平,所以第二节点Q2保持为高电平,由于第四时钟信号端CLKE输入低电平,第五时钟信号端CLKF输入高电平,所以第一级移位寄存器单元A1的移位输出端CR和第一扫描信号输出端OUT1<1>输出低电平信号,第二扫描信号输出端OUT2<1>输出高电平。
通过第七阶段7和第八阶段8可知,第一级移位寄存器单元A1可以在多个输出扫描信号输出端分别输出脉冲不同的输出信号,由于,该多个输出脉冲不同的输出信号由第二节点Q2的电平(即第三时钟信号)控制,因此不会出现输出异常的现象。
在第九阶段9,即在消隐时段的最后阶段,第六时钟信号线CLK6输入高电平信号,由于奇数级的移位寄存器单元的第六时钟信号端CLKB均和第六时钟信号线CLK6连接,所以可以完成对所有奇数级移位寄存器单元中的消隐节点H和第一节点Q1的复位,特别是对第一级和第三级的第一节点Q1以及第一级的消隐节点H进行复位。因为晶体管在被施加正电压时阈值电压可能会发生正漂,采用上述方式可以使得消隐节点H需要保持为正电压的时间较短,从而减少晶体管阈值电压发生正漂的时间,提高晶体管的信赖性。
至此,第一帧的驱动时序结束。
在第二帧的显示时段中,栅极驱动电路20重复和第一帧的显示时段相同的操作,这里不再赘述。
在第二帧的消隐时段中,对于第二级移位寄存器单元A2,由于第八时钟信号端CLKC与第六时钟信号线CLK6连接,所以在消隐时段开始时,第二级移位寄存器单元的第七时钟信号端CLKA和第八时钟信号端CLKC输入高电平信号,第十九晶体管M19和第二十晶体管M20导通,使得第八时钟信号端CLKC输入的高电平可以对第一节点Q1进行充电,将第一节点Q1上拉至高电位。然后在第二子时钟信号线CLK3_2输入高电平信号时,移位输出端CR、第一扫描信号输出端OUT1和第二扫描信号输出端输出高电平信号,同时对第三级移位寄存器单元A3中的消隐节点H进行充电。在第二帧消隐时段的最后阶段,第八时钟信号线CLK8输入高电平信号,由于偶数级的移位寄存器单元的第六时钟信号端CLKB均和第八时钟信号线CLK8连接,所以可以完成对所有偶数级移位寄存器单元中的消隐节点H和第一节点Q1的复位。
至此,第二帧的驱动时序结束。后续在第三帧、第四帧、第五帧等更多阶段中对栅极驱动电路的驱动可以参考上述描述,这里不再赘述。
如上所述,在每一帧的消隐时段,栅极驱动电路输出用于显示面板中子像素单元中的感测晶体管的驱动信号,且该驱动信号是逐行顺序提供的。例如,在第一帧的消隐时段,栅极驱动电路输出用于显示面板第一行子像素单元的驱动信号,在第二帧的消隐时段,栅极驱动电路输出用于显示面板第二行子像素单元的驱动信号,依次类推,完成逐行顺序补偿。
如图10所示,第一子时钟信号线CLK3_1、第二子时钟信号线CLK3_2、第三子时钟信号线CLK3_3和第四子时钟信号线CLK3_4在一帧的显示时段内的波形依次重叠有效脉宽的50%,在各帧的消隐时段内的波形依次移位。第一至第四级移位寄存器单元A1-A4的第一扫描信号输出端OUT1和第二扫描信号输出端OUT2的输出信号在一帧的显示时段内的波形依次重叠有效脉宽的50%,在各帧的消隐时段内的波形依次移位。该栅极驱动电路20在显示时段内的输出信号有重叠,因此可以实现预充电功能,可缩短像素电路的充电时间,有利于实现高刷新率。
需要说明的是,本公开的各实施例中,栅极驱动电路20不局限于图9中描述的级联方式,可以为任意适用的级联方式。当级联方式或时钟信号改变时,第一至第四级移位寄存器单元A1-A4的第一扫描信号输出端OUT1和第二扫描信号输出端OUT2的输出信号在显示时段内的波形重叠部分也会相应变化,例如重叠33%或0%(即不重叠),以满足多种应用需求。
本公开的实施例还提供一种显示装置1,如图11所示,该显示装置1包括本公开实施例提供的栅极驱动电路20。该显示装置1还包括显示面板40,显示面板40包括由多个子像素单元410构成的阵列。例如,该显示装置1还可以包括数据驱动电路30。数据驱动电路30用于提供数据信号给像素阵列;栅极驱动电路20用于提供驱动信号给像素阵列,例如该驱动信号可以驱动子像素单元410中的扫描晶体管和感测晶体管。数据驱动电路30通过数据线DL与子像素单元410电连接,栅极驱动电路20通过栅线GL与子像素单元410电连接。
需要说明的是,本实施例中的显示装置1可以为:液晶面板、液晶电视、显示器、OLED面板、OLED电视、电子纸显示装置、手机、平板电脑、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本公开的实施例提供的显示装置1的技术效果可以参考上述实施例中关于栅极驱动电路20的相应描述,这里不再赘述。
本公开的实施例还提供一种驱动方法,可以用于驱动本公开的实施例提供的移位寄存器单元10,该驱动方法包括如下操作。
第一阶段,响应于第一控制信号,通过第一输入电路100将第一输入信号输入到第一节点Q1。
第二阶段,在第一节点Q1的电平的控制下,将输出控制信号输出至第二节点Q2。
第三阶段,在第二节点Q2的电平的控制下,将输出信号输出至输出端OUT。
本公开的实施例提供的移位寄存器单元10的驱动方法的技术效果可以参考上述实施例中关于移位寄存器单元10的相应描述,这里不再赘述。
有以下几点需要说明:
(1)本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。
(2)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
以上所述仅是本发明的示范性实施方式,而非用于限制本发明的保护范围,本发明的保护范围由所附的权利要求确定。

Claims (25)

1.一种移位寄存器单元,包括第一输入电路、输出控制电路和输出电路;其中,
所述第一输入电路与第一节点连接,且配置为响应于第一控制信号将第一输入信号输出至所述第一节点;
所述输出控制电路与所述第一节点和第二节点连接,且配置为在所述第一节点的电平的控制下,将输出控制信号输出至所述第二节点;
所述输出电路包括输出端,所述输出电路与所述第二节点连接,且配置为在所述第二节点的电平的控制下,将输出信号输出至所述输出端。
2.根据权利要求1所述的移位寄存器单元,其中,所述输出端包括移位输出端和至少一个扫描信号输出端。
3.根据权利要求2所述的移位寄存器单元,还包括第三节点控制电路;其中,
所述第三节点控制电路与所述第一节点和第三节点连接,且配置为在所述第一节点的电平的控制下,对所述第三节点的电平进行控制。
4.根据权利要求3所述的移位寄存器单元,还包括第一降噪电路;其中,
所述第一降噪电路与所述第一节点、所述第二节点以及所述第三节点连接,且配置为在所述第三节点的电平的控制下,对所述第一节点和所述第二节点进行降噪。
5.根据权利要求2所述的移位寄存器单元,还包括第四节点控制电路;其中,
所述第四节点控制电路与所述第二节点和第四节点连接,且配置为在所述第二节点的电平的控制下,对所述第四节点的电平进行控制。
6.根据权利要求5所述的移位寄存器单元,还包括第二降噪电路;其中,
所述第二降噪电路与所述第二节点、所述第四节点以及所述输出端连接,且配置为在所述第四节点的电平的控制下,对所述第二节点和所述输出端进行降噪。
7.根据权利要求1-6任一所述的移位寄存器单元,其中,所述第一输入电路包括第一晶体管;其中,
所述第一晶体管的栅极与显示控制端连接以接收所述第一控制信号,所述第一晶体管的第一极与第一电压端连接以接收第一电压作为所述第一输入信号,所述第一晶体管的第二极与所述第一节点连接。
8.根据权利要求3所述的移位寄存器单元,其中,所述第三节点控制电路包括第二晶体管、第三晶体管和第四晶体管;其中,
所述第二晶体管的栅极和第一极连接且与第一时钟信号端连接以接收第一时钟信号,所述第二晶体管的第二极与所述第三节点连接;
所述第三晶体管的栅极和第一极连接且与第二时钟信号端连接以接收第二时钟信号,所述第三晶体管的第二极与所述第三节点连接;
所述第四晶体管的栅极和所述第一节点连接,所述第四晶体管的第一极和所述第三节点连接,所述第四晶体管的第二极和第二电压端连接以接收第二电压。
9.根据权利要求4所述的移位寄存器单元,其中,所述第一降噪电路包括第五晶体管和第六晶体管;其中,
所述第五晶体管的栅极与所述第三节点连接,所述第五晶体管的第一极与所述第一节点连接,所述第五晶体管的第二极与第二电压端连接以接收第二电压;
所述第六晶体管的栅极与所述第三节点连接,所述第六晶体管的第一极与所述第二节点连接,所述第六晶体管的第二极与所述第二电压端连接以接收所述第二电压。
10.根据权利要求1-6任一所述的移位寄存器单元,其中,所述输出控制电路包括第七晶体管和第一电容;其中,
所述第七晶体管的栅极与所述第一节点连接,所述第七晶体管的第一极与第三时钟信号端连接以接收第三时钟信号作为所述输出控制信号,所述第七晶体管的第二极与所述第二节点连接;
所述第一电容的第一端与所述第一节点连接,所述第一电容的第二端与所述第二节点连接。
11.根据权利要求5所述的移位寄存器单元,其中,所述第四节点控制电路包括第八晶体管、第九晶体管和第十晶体管;其中,
所述第八晶体管的栅极与第一极连接,且与第一时钟信号端连接以接收第一时钟信号,所述第八晶体管的第二极与所述第四节点连接;
所述第九晶体管的栅极与第一极连接,且与第二时钟信号端连接以接收第二时钟信号,所述第九晶体管的第二极与所述第四节点连接;
所述第十晶体管的栅极与所述第二节点连接,所述第十晶体管的第一极与所述第四节点连接,所述第十晶体管的第二极与第二电压端连接以接收第二电压。
12.根据权利要求6所述的移位寄存器单元,其中,所述至少一个扫描信号输出端包括第一扫描信号输出端和第二扫描信号输出端,所述第二降噪电路包括第十一晶体管、第十二晶体管、第十三晶体管和第十四晶体管;其中,
所述第十一晶体管的栅极与所述第四节点连接,所述第十一晶体管的第一极与所述第二节点连接,所述第十一晶体管的第二极与第二电压端连接以接收第二电压;
所述第十二晶体管的栅极与所述第四节点连接,所述第十二晶体管的第一极与所述移位输出端连接,所述第十二晶体管的第二极与所述第二电压端连接以接收第二电压;
所述第十三晶体管的栅极与所述第四节点连接,所述第十三晶体管的第一极与所述第一扫描信号输出端连接,所述第十三晶体管的第二极与第三电压端连接以接收第三电压;
所述第十四晶体管的栅极与所述第四节点连接,所述第十四晶体管的第一极与所述第二扫描信号输出端连接,所述第十四晶体管的第二极与所述第三电压端连接以接收所述第三电压。
13.根据权利要求2-6、8-9、11-12任一所述的移位寄存器单元,其中,所述输出电路包括第十五晶体管、第十六晶体管、第十七晶体管以及第二电容;其中,
所述第十五晶体管的栅极与所述第二节点连接,所述第十五晶体管的第一极与第四时钟信号端连接以接收第四时钟信号作为所述输出信号,所述第十五晶体管的第二极与所述移位输出端连接;
所述第十六晶体管的栅极与所述第二节点连接,所述第十六晶体管的第一极与所述第四时钟信号端连接以接收所述第四时钟信号作为所述输出信号,所述第十六晶体管的第二极与所述第一扫描信号输出端连接;
所述第十七晶体管的栅极与所述第二节点连接,所述第十七晶体管的第一极与第五时钟信号端连接以接收第五时钟信号作为所述输出信号,所述第十七晶体管的第二极与所述第二扫描信号输出端连接;
所述第二电容的第一端与所述第二节点连接,所述第二电容的第二端与所述移位输出端连接。
14.根据权利要求1所述的移位寄存器单元,还包括第二输入电路;其中
所述第二输入电路与所述第一节点连接,且配置为根据第二控制信号将第二输入信号输入至所述第一节点。
15.根据权利要求14所述的移位寄存器单元,其中,所述第二输入电路包括充电子电路、存储子电路和隔离子电路;其中,
所述充电子电路与消隐节点连接,且配置为响应于第六时钟信号将所述第二控制信号输入至所述消隐节点;
所述存储子电路与所述消隐节点连接,且配置为存储所述充电子电路输入的所述第二控制信号的电平;
所述隔离子电路与所述消隐节点以及所述第一节点连接,且配置为在所述消隐节点的电平和第七时钟信号的控制下,将所述第二输入信号输入到所述第一节点。
16.根据权利要求15所述的移位寄存器单元,其中,
所述充电子电路包括第十八晶体管,其中,所述第十八晶体管的栅极与第六时钟信号端连接以接收所述第六时钟信号,所述第十八晶体管的第一极与消隐控制端连接以接收所述第二控制信号,所述第十八晶体管的第二极与所述消隐节点连接;
所述存储子电路包括第三电容,其中,所述第三电容的第一端与所述消隐节点连接,所述第三电容的第二端与第二电压端连接以接收第二电压;
所述隔离子电路包括第十九晶体管和第二十晶体管,其中,所述第十九晶体管的栅极与所述消隐节点连接,所述第十九晶体管的第一极与第八时钟信号端连接以接收第八时钟信号作为所述第二输入信号,所述第十九晶体管的第二极与所述第二十晶体管的第一极连接,所述第二十晶体管的栅极与第七时钟信号端连接以接收所述第七时钟信号,所述第二十晶体管的第二极与所述第一节点连接。
17.根据权利要求1所述的移位寄存器单元,还包括显示复位电路;其中,
所述显示复位电路与所述第一节点连接,且配置为响应于显示复位信号对所述第一节点进行复位。
18.根据权利要求17所述的移位寄存器单元,其中,所述显示复位电路包括第二十一晶体管;其中,
所述第二十一晶体管的栅极与显示复位端连接以接收所述显示复位信号,所述第二十一晶体管的第一极与所述第一节点连接,所述第二十一晶体管的第二极与第二电压端连接以接收第二电压。
19.根据权利要求14-16任一所述的移位寄存器单元,还包括消隐复位电路;其中,
所述消隐复位电路与所述第一节点连接,且配置为响应于消隐复位信号对所述第一节点进行复位。
20.根据权利要求19所述的移位寄存器单元,其中,所述消隐复位电路包括第二十二晶体管;其中,
所述第二十二晶体管的栅极与第六时钟信号端连接以接收所述第六时钟信号作为所述消隐复位信号,所述第二十二晶体管的第一极与所述第一节点连接,所述第二十二晶体管的第二极与第二电压端连接以接收第二电压。
21.根据权利要求2-6、8-9、11-12、14-18、20任一所述的移位寄存器单元,还包括第三节点控制电路、第一降噪电路、第四节点控制电路、第二降噪电路、第二输入电路、显示复位电路和消隐复位电路;其中,
所述第一输入电路包括第一晶体管,其中,所述第一晶体管的栅极与显示控制端连接以接收所述第一控制信号,所述第一晶体管的第一极与第一电压端连接以接收第一电压作为所述第一输入信号,所述第一晶体管的第二极与所述第一节点连接;
所述第三节点控制电路包括第二晶体管、第三晶体管和第四晶体管,其中,所述第二晶体管的栅极和第一极连接且与第一时钟信号端连接以接收第一时钟信号,所述第二晶体管的第二极与所述第三节点连接,所述第三晶体管的栅极和第一极连接且与第二时钟信号端连接以接收第二时钟信号,所述第三晶体管的第二极与所述第三节点连接,所述第四晶体管的栅极和所述第一节点连接,所述第四晶体管的第一极和所述第三节点连接,所述第四晶体管的第二极和第二电压端连接以接收第二电压;
所述第一降噪电路包括第五晶体管和第六晶体管,其中,所述第五晶体管的栅极与所述第三节点连接,所述第五晶体管的第一极与所述第一节点连接,所述第五晶体管的第二极与第二电压端连接以接收第二电压,所述第六晶体管的栅极与所述第三节点连接,所述第六晶体管的第一极与所述第二节点连接,所述第六晶体管的第二极与所述第二电压端连接以接收第二电压;
所述输出控制电路包括第七晶体管和第一电容,其中,所述第七晶体管的栅极与所述第一节点连接,所述第七晶体管的第一极与第三时钟信号端连接以接收第三时钟信号作为所述输出控制信号,所述第七晶体管的第二极与所述第二节点连接,所述第一电容的第一端与所述第一节点连接,所述第一电容的第二端与所述第二节点连接;
所述第四节点控制电路包括第八晶体管、第九晶体管和第十晶体管,其中,所述第八晶体管的栅极与第一极连接,且与第一时钟信号端连接以接收第一时钟信号,所述第八晶体管的第二极与所述第四节点连接,所述第九晶体管的栅极与第一极连接,且与第二时钟信号端连接以接收第二时钟信号,所述第九晶体管的第二极与所述第四节点连接,所述第十晶体管的栅极与所述第二节点连接,所述第十晶体管的第一极与所述第四节点连接,所述第十晶体管的第二极与第二电压端连接以接收第二电压;
所述第二降噪电路包括第十一晶体管、第十二晶体管、第十三晶体管和第十四晶体管,其中,所述第十一晶体管的栅极与所述第四节点连接,所述第十一晶体管的第一极与所述第二节点连接,所述第十一晶体管的第二极与第二电压端连接以接收第二电压,所述第十二晶体管的栅极与所述第四节点连接,所述第十二晶体管的第一极与所述移位输出端连接,所述第十二晶体管的第二极与所述第二电压端连接以接收第二电压,所述第十三晶体管的栅极与所述第四节点连接,所述第十三晶体管的第一极与所述第一扫描信号输出端连接,所述第十三晶体管的第二极与第三电压端连接以接收第三电压,所述第十四晶体管的栅极与所述第四节点连接,所述第十四晶体管的第一极与所述第二扫描信号输出端连接,所述第十四晶体管的第二极与所述第三电压端连接以接收所述第三电压;
所述输出电路包括第十五晶体管、第十六晶体管、第十七晶体管以及第二电容,其中,所述第十五晶体管的栅极与所述第二节点连接,所述第十五晶体管的第一极与第四时钟信号端连接以接收第四时钟信号,所述第十五晶体管的第二极与所述移位输出端连接,所述第十六晶体管的栅极与所述第二节点连接,所述第十六晶体管的第一极与所述第四时钟信号端连接以接收所述第四时钟信号,所述第十六晶体管的第二极与所述第一扫描信号输出端连接,所述第十七晶体管的栅极与所述第二节点连接,所述第十七晶体管的第一极与第五时钟信号端连接以接收第五时钟信号,所述第十五晶体管的第二极与所述第二扫描信号输出端连接;
所述充电子电路包括第十八晶体管,其中,所述第十八晶体管的栅极与第六时钟信号端连接以接收所述第六时钟信号,所述第十八晶体管的第一极与消隐控制端连接以接收所述第二控制信号,所述第十八晶体管的第二极与所述消隐节点连接;
所述存储子电路包括第三电容,其中,所述第三电容的第一端与所述消隐节点连接,所述第三电容的第二端与第二电压端连接以接收第二电压;
所述隔离子电路包括第十九晶体管和第二十晶体管,其中,所述第十九晶体管的栅极与所述消隐节点连接,所述第十九晶体管的第一极与第八时钟信号端连接以接收第八时钟信号作为所述第二输入信号,所述第十九晶体管的第二极与所述第二十晶体管的第一极连接,所述第二十晶体管的栅极与第七时钟信号端连接以接收所述第七时钟信号,所述第二十晶体管的第二极与所述第一节点连接;
所述显示复位电路包括第二十一晶体管,其中,所述第二十一晶体管的栅极与显示复位端连接以接收所述显示复位信号,所述第二十一晶体管的第一极与所述第一节点连接,所述第二十一晶体管的第二极与第二电压端连接以接收第二电压;
所述消隐复位电路包括第二十二晶体管,其中,所述第二十二晶体管的栅极与第六时钟信号端连接以接收所述第六时钟信号作为所述消隐复位信号,所述第二十二晶体管的第一极与所述第一节点连接,所述第二十二晶体管的第二极与第二电压端连接以接收第二电压。
22.一种栅极驱动电路,包括多个级联的如权利要求1-21任一所述的移位寄存器单元。
23.根据权利要求22所述的栅极驱动电路,其中,
第n+2级移位寄存器单元的显示控制端和第n级移位寄存器单元的移位输出端连接;
第n+1级移位寄存器单元的消隐控制端和所述第n级移位寄存器单元的移位输出端连接,n为大于0的整数。
24.一种显示装置,包括如权利要求22或23所述的栅极驱动电路。
25.一种如权利要求1-21任一所述的移位寄存器单元的驱动方法,包括:
第一阶段,响应于所述第一控制信号,通过所述第一输入电路将所述第一输入信号输入到所述第一节点;
第二阶段,在所述第一节点的电平的控制下,将所述输出控制信号输出至所述第二节点;
第三阶段,在所述第二节点的电平的控制下,将所述输出信号输出至所述输出端。
CN201810898493.3A 2018-08-08 2018-08-08 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 Active CN108682398B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201810898493.3A CN108682398B (zh) 2018-08-08 2018-08-08 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
PCT/CN2019/095480 WO2020029741A1 (zh) 2018-08-08 2019-07-10 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
US16/633,965 US11361693B2 (en) 2018-08-08 2019-07-10 Shift register unit, gate driving circuit, display device, and driving method
EP19832534.2A EP3836133A4 (en) 2018-08-08 2019-07-10 SLIDER REGISTER UNIT, GATE DRIVER CIRCUIT, DISPLAY DEVICE AND DRIVE METHOD
US17/721,626 US11749158B2 (en) 2018-08-08 2022-04-15 Shift register unit, gate driving circuit, display device, and driving method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810898493.3A CN108682398B (zh) 2018-08-08 2018-08-08 移位寄存器单元、栅极驱动电路、显示装置及驱动方法

Publications (2)

Publication Number Publication Date
CN108682398A true CN108682398A (zh) 2018-10-19
CN108682398B CN108682398B (zh) 2020-05-29

Family

ID=63815399

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810898493.3A Active CN108682398B (zh) 2018-08-08 2018-08-08 移位寄存器单元、栅极驱动电路、显示装置及驱动方法

Country Status (4)

Country Link
US (2) US11361693B2 (zh)
EP (1) EP3836133A4 (zh)
CN (1) CN108682398B (zh)
WO (1) WO2020029741A1 (zh)

Cited By (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109166529A (zh) * 2018-10-24 2019-01-08 合肥京东方卓印科技有限公司 显示面板、显示装置及驱动方法
CN109166527A (zh) * 2018-10-24 2019-01-08 合肥京东方卓印科技有限公司 显示面板、显示装置及驱动方法
CN109192171A (zh) * 2018-10-24 2019-01-11 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN109448629A (zh) * 2019-01-10 2019-03-08 合肥京东方光电科技有限公司 移位寄存器单元、栅极驱动电路及其驱动方法
CN109616041A (zh) * 2019-02-13 2019-04-12 合肥京东方卓印科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN109658865A (zh) * 2019-02-25 2019-04-19 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN109920379A (zh) * 2018-10-25 2019-06-21 合肥鑫晟光电科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN109935192A (zh) * 2019-04-22 2019-06-25 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN110114817A (zh) * 2019-03-25 2019-08-09 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN110428772A (zh) * 2019-08-30 2019-11-08 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示面板
CN110648625A (zh) * 2019-10-31 2020-01-03 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路
CN110767256A (zh) * 2019-11-11 2020-02-07 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示设备
WO2020029741A1 (zh) * 2018-08-08 2020-02-13 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN110972504A (zh) * 2019-01-04 2020-04-07 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN111178334A (zh) * 2020-02-20 2020-05-19 武汉华星光电技术有限公司 一种驱动电路及显示面板
CN111179797A (zh) * 2018-11-13 2020-05-19 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及相关装置
CN111292664A (zh) * 2020-02-20 2020-06-16 合肥京东方卓印科技有限公司 栅极驱动电路、显示面板及其显示方法
CN111415624A (zh) * 2020-04-29 2020-07-14 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示装置
WO2020173262A1 (zh) * 2019-02-28 2020-09-03 京东方科技集团股份有限公司 显示面板、显示装置及驱动方法
CN111684528A (zh) * 2019-01-09 2020-09-18 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN111937067A (zh) * 2018-11-14 2020-11-13 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN112447136A (zh) * 2019-09-04 2021-03-05 三星显示有限公司 扫描驱动器和显示装置
CN113066432A (zh) * 2021-03-22 2021-07-02 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN113241034A (zh) * 2021-05-31 2021-08-10 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路及其控制方法
CN113314076A (zh) * 2021-05-31 2021-08-27 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路及其控制方法
WO2021184260A1 (zh) * 2020-03-18 2021-09-23 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
TWI757833B (zh) * 2020-08-17 2022-03-11 凌巨科技股份有限公司 閘極驅動電路之設置方法
CN114495785A (zh) * 2020-11-13 2022-05-13 合肥京东方光电科技有限公司 一种goa单元及其驱动方法、goa电路和显示装置
WO2022134114A1 (zh) * 2020-12-26 2022-06-30 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN114694577A (zh) * 2020-12-29 2022-07-01 乐金显示有限公司 栅极驱动电路以及使用栅极驱动电路的电致发光显示装置
EP3933822A4 (en) * 2019-03-01 2022-09-21 Boe Technology Group Co., Ltd. SHIFT REGISTER UNIT, GATE DRIVE CIRCUIT, DISPLAY DEVICE AND DRIVE METHOD

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11189217B2 (en) * 2020-03-12 2021-11-30 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Shift register unit, gate driving circuit and display panel
CN113035258A (zh) * 2021-03-09 2021-06-25 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示面板
GB2609870A (en) * 2021-03-24 2023-02-15 Boe Technology Group Co Ltd Display substrate and method for preparing same, and display apparatus

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101944322A (zh) * 2010-09-21 2011-01-12 友达光电股份有限公司 移位寄存电路
CN103035298A (zh) * 2012-12-14 2013-04-10 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
US20140241488A1 (en) * 2013-02-28 2014-08-28 Lg Display Co., Ltd. Shift register
CN104517575A (zh) * 2014-12-15 2015-04-15 深圳市华星光电技术有限公司 移位寄存器及级传栅极驱动电路
CN105096865A (zh) * 2015-08-06 2015-11-25 京东方科技集团股份有限公司 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
CN105845098A (zh) * 2016-06-20 2016-08-10 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN106531051A (zh) * 2017-01-03 2017-03-22 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN108154835A (zh) * 2018-01-02 2018-06-12 京东方科技集团股份有限公司 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5079301B2 (ja) * 2006-10-26 2012-11-21 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
US8957882B2 (en) * 2010-12-02 2015-02-17 Samsung Display Co., Ltd. Gate drive circuit and display apparatus having the same
JP2012150215A (ja) * 2011-01-18 2012-08-09 Japan Display East Co Ltd 表示装置
KR101756667B1 (ko) 2011-04-21 2017-07-11 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 포함하는 표시장치
KR101768485B1 (ko) * 2011-04-21 2017-08-31 엘지디스플레이 주식회사 쉬프트 레지스터
KR101848472B1 (ko) * 2011-07-25 2018-04-13 삼성디스플레이 주식회사 표시 패널 및 표시 패널에 집적된 구동 장치
KR101340197B1 (ko) * 2011-09-23 2013-12-10 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
CN102760406B (zh) * 2012-07-13 2015-01-28 京东方科技集团股份有限公司 发光控制电路、发光控制方法和移位寄存器
TWI490844B (zh) * 2013-01-15 2015-07-01 Giantplus Technology Co Ltd 具單ㄧ共用控制端之驅動模組
CN103927960B (zh) * 2013-12-30 2016-04-20 上海中航光电子有限公司 一种栅极驱动装置和显示装置
KR102126549B1 (ko) 2013-12-31 2020-07-08 엘지디스플레이 주식회사 평판 표시 장치 및 그의 구동 방법
CN103943054B (zh) * 2014-01-27 2016-07-13 上海中航光电子有限公司 栅极驱动电路、tft阵列基板、显示面板及显示装置
CN104537970B (zh) * 2014-11-27 2017-03-15 上海天马微电子有限公司 栅极驱动单元、栅极驱动电路及驱动方法、显示装置
CN104505044B (zh) * 2014-12-29 2017-07-28 上海天马微电子有限公司 一种栅极驱动电路、阵列基板、显示面板和显示装置
CN104575429A (zh) 2015-01-30 2015-04-29 合肥京东方光电科技有限公司 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN105185343B (zh) * 2015-10-15 2017-12-29 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
KR102407980B1 (ko) * 2015-10-27 2022-06-14 엘지디스플레이 주식회사 쉬프트레지스터 및 이를 포함하는 표시장치
CN106940987A (zh) * 2016-01-04 2017-07-11 中华映管股份有限公司 驱动器及其驱动方法
CN105895046B (zh) * 2016-06-22 2018-12-28 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路以及显示设备
US10810962B2 (en) * 2016-07-20 2020-10-20 Mitsubishi Electric Corporation Shift register circuit and display panel
CN109952607B (zh) * 2016-08-05 2021-08-24 堺显示器制品株式会社 驱动电路以及显示装置
CN106128403B (zh) 2016-09-05 2018-10-23 京东方科技集团股份有限公司 移位寄存器单元、栅极扫描电路
CN106531048B (zh) * 2016-11-29 2020-03-27 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板和驱动方法
CN106504722B (zh) 2017-01-12 2019-10-01 京东方科技集团股份有限公司 一种goa分区驱动方法和装置、goa单元
CN108320708B (zh) 2018-05-10 2021-01-26 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN108682398B (zh) * 2018-08-08 2020-05-29 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN108962330B (zh) * 2018-08-21 2020-12-11 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101944322A (zh) * 2010-09-21 2011-01-12 友达光电股份有限公司 移位寄存电路
CN103035298A (zh) * 2012-12-14 2013-04-10 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
US20140241488A1 (en) * 2013-02-28 2014-08-28 Lg Display Co., Ltd. Shift register
CN104517575A (zh) * 2014-12-15 2015-04-15 深圳市华星光电技术有限公司 移位寄存器及级传栅极驱动电路
CN105096865A (zh) * 2015-08-06 2015-11-25 京东方科技集团股份有限公司 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置
CN105845098A (zh) * 2016-06-20 2016-08-10 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN106531051A (zh) * 2017-01-03 2017-03-22 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN108154835A (zh) * 2018-01-02 2018-06-12 京东方科技集团股份有限公司 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置

Cited By (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11749158B2 (en) 2018-08-08 2023-09-05 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Shift register unit, gate driving circuit, display device, and driving method
WO2020029741A1 (zh) * 2018-08-08 2020-02-13 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
US11361693B2 (en) 2018-08-08 2022-06-14 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Shift register unit, gate driving circuit, display device, and driving method
WO2020082978A1 (zh) * 2018-10-24 2020-04-30 京东方科技集团股份有限公司 电子面板、显示装置及驱动方法
CN109166527A (zh) * 2018-10-24 2019-01-08 合肥京东方卓印科技有限公司 显示面板、显示装置及驱动方法
US11087855B2 (en) 2018-10-24 2021-08-10 Boe Technology Group Co., Ltd. Shift register unit and driving method, gate drive circuit and display device
US11107414B2 (en) 2018-10-24 2021-08-31 Hefei Boe Joint Technology Co., Ltd. Electronic panel, display device and driving method
WO2020082979A1 (zh) * 2018-10-24 2020-04-30 京东方科技集团股份有限公司 电子面板、显示装置及驱动方法
CN109192171A (zh) * 2018-10-24 2019-01-11 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
US11227550B2 (en) 2018-10-24 2022-01-18 Hefei Boejo Inttechnology Co., Ltd. Electronic panel, display device, and driving method
CN109166529A (zh) * 2018-10-24 2019-01-08 合肥京东方卓印科技有限公司 显示面板、显示装置及驱动方法
WO2020083275A1 (zh) * 2018-10-25 2020-04-30 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
US11410608B2 (en) 2018-10-25 2022-08-09 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Shift register circuitry, gate driving circuit, display device, and driving method thereof
CN109920379A (zh) * 2018-10-25 2019-06-21 合肥鑫晟光电科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN111179797B (zh) * 2018-11-13 2021-11-02 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及相关装置
CN111179797A (zh) * 2018-11-13 2020-05-19 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及相关装置
CN111937067A (zh) * 2018-11-14 2020-11-13 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN110972504B (zh) * 2019-01-04 2022-05-13 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN110972504A (zh) * 2019-01-04 2020-04-07 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN111684528A (zh) * 2019-01-09 2020-09-18 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN111684528B (zh) * 2019-01-09 2023-08-08 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN109448629A (zh) * 2019-01-10 2019-03-08 合肥京东方光电科技有限公司 移位寄存器单元、栅极驱动电路及其驱动方法
US11328675B2 (en) 2019-02-13 2022-05-10 Hefei Boe Joint Technology Co., Ltd. Shift register unit, driving method, gate driving circuit, and display device
CN109616041A (zh) * 2019-02-13 2019-04-12 合肥京东方卓印科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN109658865A (zh) * 2019-02-25 2019-04-19 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
WO2020173262A1 (zh) * 2019-02-28 2020-09-03 京东方科技集团股份有限公司 显示面板、显示装置及驱动方法
US11568820B2 (en) 2019-02-28 2023-01-31 Hefei Boe Joint Technology Co., Ltd. Display panel, display device, and drive method
EP3933822A4 (en) * 2019-03-01 2022-09-21 Boe Technology Group Co., Ltd. SHIFT REGISTER UNIT, GATE DRIVE CIRCUIT, DISPLAY DEVICE AND DRIVE METHOD
CN110114817B (zh) * 2019-03-25 2022-09-13 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN110114817A (zh) * 2019-03-25 2019-08-09 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US11232763B2 (en) 2019-03-25 2022-01-25 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Shift register and driving method for compensating for linear pattern appearing on display device
WO2020191571A1 (zh) * 2019-03-25 2020-10-01 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN109935192B (zh) * 2019-04-22 2022-04-26 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN109935192A (zh) * 2019-04-22 2019-06-25 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
US11436961B2 (en) 2019-08-30 2022-09-06 Hefei Boe Joint Technology Co., Ltd. Shift register and method of driving the same, gate driving circuit and display panel
CN110428772B (zh) * 2019-08-30 2021-09-24 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示面板
CN110428772A (zh) * 2019-08-30 2019-11-08 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示面板
CN112447136A (zh) * 2019-09-04 2021-03-05 三星显示有限公司 扫描驱动器和显示装置
CN110648625A (zh) * 2019-10-31 2020-01-03 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路
CN110767256A (zh) * 2019-11-11 2020-02-07 合肥京东方卓印科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示设备
CN111292664A (zh) * 2020-02-20 2020-06-16 合肥京东方卓印科技有限公司 栅极驱动电路、显示面板及其显示方法
CN111178334A (zh) * 2020-02-20 2020-05-19 武汉华星光电技术有限公司 一种驱动电路及显示面板
WO2021184260A1 (zh) * 2020-03-18 2021-09-23 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN111415624A (zh) * 2020-04-29 2020-07-14 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示装置
CN111415624B (zh) * 2020-04-29 2021-05-14 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示装置
TWI757833B (zh) * 2020-08-17 2022-03-11 凌巨科技股份有限公司 閘極驅動電路之設置方法
CN114495785A (zh) * 2020-11-13 2022-05-13 合肥京东方光电科技有限公司 一种goa单元及其驱动方法、goa电路和显示装置
WO2022134114A1 (zh) * 2020-12-26 2022-06-30 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN115244610A (zh) * 2020-12-26 2022-10-25 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN115244610B (zh) * 2020-12-26 2023-11-28 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN114694577A (zh) * 2020-12-29 2022-07-01 乐金显示有限公司 栅极驱动电路以及使用栅极驱动电路的电致发光显示装置
CN113066432A (zh) * 2021-03-22 2021-07-02 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN113241034B (zh) * 2021-05-31 2022-08-26 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路及其控制方法
CN113314076A (zh) * 2021-05-31 2021-08-27 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路及其控制方法
CN113241034A (zh) * 2021-05-31 2021-08-10 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路及其控制方法

Also Published As

Publication number Publication date
EP3836133A1 (en) 2021-06-16
US20210082328A1 (en) 2021-03-18
CN108682398B (zh) 2020-05-29
US11361693B2 (en) 2022-06-14
EP3836133A4 (en) 2022-05-04
US11749158B2 (en) 2023-09-05
WO2020029741A1 (zh) 2020-02-13
US20220238055A1 (en) 2022-07-28

Similar Documents

Publication Publication Date Title
CN108682398A (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN108711401A (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN109192171A (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN106057147B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN109935209B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN107256701B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN107068088B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN108648718A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN109658865A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN108806611A (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN108281124B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN109935199A (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN109935185A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN205282054U (zh) 一种移位寄存器单元、栅极驱动电路及显示面板
CN108648716A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103035218B (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
CN104575411B (zh) 液晶显示器及其双向移位暂存装置
CN108806597A (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN105632563B (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN109935198A (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN104732950B (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN110176217A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN108597438A (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN106887217A (zh) 移位寄存器单元及其控制方法、栅极驱动电路、显示装置
CN109920379A (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant