TWI757833B - 閘極驅動電路之設置方法 - Google Patents

閘極驅動電路之設置方法 Download PDF

Info

Publication number
TWI757833B
TWI757833B TW109127907A TW109127907A TWI757833B TW I757833 B TWI757833 B TW I757833B TW 109127907 A TW109127907 A TW 109127907A TW 109127907 A TW109127907 A TW 109127907A TW I757833 B TWI757833 B TW I757833B
Authority
TW
Taiwan
Prior art keywords
circuit
output
noise suppression
busbar
signals
Prior art date
Application number
TW109127907A
Other languages
English (en)
Other versions
TW202208950A (zh
Inventor
陳致豪
周凱茹
陳辰恩
鍾佩芳
呂宣毅
Original Assignee
凌巨科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 凌巨科技股份有限公司 filed Critical 凌巨科技股份有限公司
Priority to TW109127907A priority Critical patent/TWI757833B/zh
Publication of TW202208950A publication Critical patent/TW202208950A/zh
Application granted granted Critical
Publication of TWI757833B publication Critical patent/TWI757833B/zh

Links

Images

Abstract

本發明係有關一種閘極驅動電路之設置方法,其針對輸入訊號與輸出訊號對應之一線路規劃而將一匯流排電路、一輸出電路與一雜訊抑制電路設置於一基板之一非顯示區域上,以利於調整一非顯示區域上的一整體電路寬度與一線路匹配度。

Description

閘極驅動電路之設置方法
本發明係有關一種驅動電路之設置方法,尤其是一種閘極驅動電路之設置方法。
薄膜電晶體液晶顯示器(TFT-LCDs,Thin Film Transistor Liquid Crystal Displays)已廣泛應用於手機上,有輕巧、方便攜帶等特點。相對於多晶矽薄膜電晶體(Poly-Si TFT)而言,使用非晶矽薄膜電晶體(a-Si TFT)所製作的顯示器能夠降低生產成本,且能夠在低溫下製作在大面積的玻璃基板上,提高生產速率。隨著顯示面板技術的發展,窄邊框顯示螢幕已經成為目前的主流產品。
在配置與顯示面板分離的閘極驅動器和資料驅動器以及將它們耦合到顯示面板的方法中,需要安裝區域,並因此作為顯示面板的邊界區域的非顯示區域不可避免地佔據了一大部分。隨著對平板顯示裝置的需求的增加,與平板顯示裝置相關的技術已經開發出來,平面顯示裝置在美觀方面的外觀設計或各種要求也有所增加。現有的顯示面板可以利用一種閘極驅動電路基板技術(gate on array,GOA),藉由將驅動電路整合到顯示面板的玻璃基板上以減少面積。
藉此,當觀察液晶顯示裝置時,能夠使佔據液晶顯示裝置表面的四邊的黑色邊界,即顯示面板之非顯示區域最小化。
然而,隨著窄邊框概念的提出,會出現線路規劃的問題,且隨著輸入訊號與輸出訊號的疊加,複雜度呈現逐漸增加,因此需要針對線路規劃非顯示區域的電路布局。
基於上述之問題,本發明提供一種閘極驅動電路之設置方法,其藉由線路規劃,而將雜訊抑制電路、匯流排電路與輸出電路整合於非顯示區域,以讓非顯示區域的線路布局呈現較低的複雜度,且進一步讓整體電路寬度符合基板之區域規劃。
本發明之主要目的,提供一種閘極驅動電路之設置方法,其藉由輸入訊號與輸出訊號之線路規劃,將雜訊抑制電路、匯流排電路與輸出電路整合於非顯示區域,以讓非顯示區域的線路布局呈現較佳的線路匹配度,且進一步讓整體電路寬度符合基板之區域規劃。
本發明揭示了一種閘極驅動電路之設置方法,其先提供一基板,接續依據輸入訊號與輸出訊號之一線路規劃將一匯流排電路、一輸出電路與一雜訊抑制電路設置於該基板之一非顯示區域上並電性連接至輸入訊號與輸出訊號。藉此,透過該匯流排電路、該輸出電路與該雜訊抑制電路之設置順序調整該非顯示區域上之一整體電路寬度與一線路匹配度,且進一步讓整體電路寬度符合基板之區域規劃。
10:閘極驅動電路
12:匯流排電路
14:輸出電路
142:第一輸出單元
144:第二輸出單元
16:雜訊抑制電路
162:第一抗雜訊單元
164:第二抗雜訊單元
20:框膠
30:邊框
A:非顯示區域
AA:畫素結構區域
B:基板
CUT:切裂區域
SI1:第一輸入訊號
SI2:第二輸入訊號
SO1:第一輸出訊號
SO2:第二輸出訊號
SO3:第三輸出訊號
S10、S20、S22A、S22B、S22C、S24A、S24B、S24C、S26A、S26B、S26C、S30、S30A、S30B、S30C、S40、S40A、S40B、S40C:步驟
第一圖:其為本發明之一實施例之流程圖;第二A圖與第二B圖:其為本發明之一實施例之步驟示意圖;以及第三圖:其為本發明之一實施例之設置閘極驅動電路之流程圖;第四A圖:其為本發明之一實施例之設置閘極驅動電路之示意圖;第四B圖:其為本發明之一實施例之設置閘極驅動電路之示意圖;第五圖:其為本發明之一實施例之設置邊框之流程圖;第六A圖與第六B圖:其為本發明之一實施例之設置邊框之步驟示意圖; 第七圖:其為本發明之另一實施例之設置閘極驅動電路之流程圖;。
第八A圖:其為本發明之另一實施例之設置閘極驅動電路之示意圖;第八B圖:其為本發明之另一實施例之設置閘極驅動電路之示意圖;第九圖:其為本發明之另一實施例之設置邊框之流程圖;第十A圖與第十B圖:其為本發明之另一實施例之設置邊框之步驟示意圖;第十一圖:其為本發明之再一實施例之設置閘極驅動電路之流程圖;。
第十二A圖:其為本發明之再一實施例之設置閘極驅動電路之示意圖;第十二B圖:其為本發明之再一實施例之設置閘極驅動電路之示意圖;第十三圖:其為本發明之再一實施例之設置邊框之流程圖;以及第十四A圖與第十四B圖:其為本發明之再一實施例之設置邊框之步驟示意圖。
為使 貴審查委員對本發明之特徵及所達成之功效有更進一步之瞭解與認識,謹佐以實施例及配合說明,說明如後:有鑑於習知閘極驅動電路未針對窄邊框提供對應之線路規劃的問題,據此,本發明遂提出一種閘極驅動電路之設置方法,以解決習知閘極驅動電路的問題。
以下,將進一步說明本發明揭示一種閘極驅動電路之設置方法所包含之特性、所搭配之結構:首先,請參閱第一圖,其為本發明之一實施例之流程圖。如圖所示,本發明之閘極驅動電路之設置方法,其步驟包含:步驟S10:提供基板;以及步驟S20:依據輸入訊號與輸出訊號的線路規劃設置匯流排電路、輸出電路與雜訊抑制電路於基板之非顯示區域上並電性連接至輸入訊號與輸出訊號。
請一併參閱第二A圖至第二B圖,其為本發明之一實施例之步驟示意圖。如圖所示,閘極驅動電路10包含一匯流排電路12、一輸出電路14與一雜訊抑制電路16,閘極驅動電路10為設置於一基板B上。
於步驟S10中,如第二A圖所示,針對本實施例,藉由基板製程,將一玻璃基材形成該基板B;於步驟S20中,如第二B圖所示,依據複數個輸入訊號SI1、SI2與複數個輸出訊號SO1、SO2、SO3的線路規劃設置匯流排電路12、輸出電路14與雜訊抑制電路16於該基板B之一非顯示區域A上,其中,匯流排電路12、輸出電路14與雜訊抑制電路16之設置順序對應於該非顯示區域上之一整體電路寬度W與一線路匹配度,且線路匹配度對應於非顯示區域A上的橫向線路的分佈。其中,輸出電路14於輸出端的輸出線路數量小於輸出電路14於輸入端的輸入線路數量,即輸出電路14之第一輸入訊號SI1的數量大於輸出電路14之第二輸出訊號SO2,輸出電路14於輸入端的輸入線路數量小於匯流排電路12之線路數量,即輸出電路14之第一輸入訊號SI1的數量小於匯流排電路12之第一輸出訊號SO1的數量。此外,第一輸出訊號SO1相對電性連接至輸出電路14與雜訊抑制電路16,因而分別成為輸出電路14與雜訊抑制電路16之部分第一輸入訊號SI1(例如:時脈訊號、觸發訊號)與第二輸入訊號SI2(例如:輸入訊號、電壓訊號),輸出電路14與雜訊抑制電路16因而分別依據第一輸入訊號SI1(例如:時脈訊號、觸發訊號)與第二輸入訊號SI2(例如:輸入訊號、電壓訊號)分別對應產生第二輸出訊號SO2(例如:閘極驅動訊號)與第三輸出訊號SO3(例如:偏壓輸入訊號),且第三輸出訊號SO3亦為電性連接至輸出電路14而為另一部分第一輸入訊號SI1。
以下針對匯流排電路12、輸出電路14與雜訊抑制電路16之設置順序進一步說明:請進一步參閱第三圖,其為本發明之一實施例之設置閘極驅動電路之流程圖。如圖所示,於步驟S20中,進一步包含:步驟S22A:設置雜訊抑制電路於外側;步驟S24A:設置匯流排電路於雜訊抑制電路一側;以及步驟S26A:設置輸出電路位於輸出側。
於步驟S22A中,如第四A圖與第四B圖所示,雜訊抑制電路16位於外側,即位置對應於一切裂區域CUT的邊緣,以接收部分第一輸出訊號SO1作為第二輸入訊號SI2,並產生第三輸出訊號SO3,於步驟S24A中,如第四A圖與第四B圖所示,匯流排電路12位於雜訊抑制電路16之一側,以輸出第一輸出訊號SO1,接續於步驟S26A中,如第四A圖與第四B圖所示,輸出電路14位於一輸出側,輸出側之位置對應於一畫素結構區域AA,以接收部分第一輸出訊號與第三輸出訊號SO3而作為第一輸入訊號SI1,並產生第二輸出訊號SO2,如此雜訊抑制電路16設置於外側,輸出電路14設置於輸出側,且匯流排電路12設置於輸出電路14與雜訊抑制電路16之間。
如第五圖所示,於步驟S20後,步驟更包含:步驟S30A:設置框膠於雜訊抑制電路之上;以及步驟S40A:設置邊框於框膠之上並位於匯流排電路、輸出電路與該雜訊抑制電路之上方。
於步驟S30A中,如第六A圖所示,本實施例之閘極驅動電路10之外側為設置雜訊抑制電路16,因此,框膠20設置於雜訊抑制電路16上。於步驟S40A中,如第六B圖所示,邊框30於框膠20之上並位於匯流排電路12、輸出電路14與雜訊抑制電路16之上方,也就是針對非顯示區域A設置邊框30。
請進一步參閱第七圖,其為本發明之另一實施例之設置閘極驅動電路之流程圖。如圖所示,於步驟S20中,進一步包含:步驟S22B:設置匯流排電路於外側;步驟S24B:設置雜訊抑制電路於匯流排電路一側;以及步驟S26B:設置輸出電路位於輸出側。
於步驟S22B中,如第八A圖與第八B圖所示,匯流排電路12位於外側,即位置對應於一切裂區域CUT的邊緣,以提供第一輸出訊號SO1,於步驟S24B中,如第八A圖與第八B圖所示,雜訊抑制電路16位於匯流排電路12之一側,讓雜訊抑制電路16接收一部分第一輸出訊號SO1,而作為第二輸入訊號SI2,並產生第三輸出訊號SO3,接續於步驟S26B中,如第八A圖與第八B圖所示,輸出 電路14位於輸出側並銜接雜訊抑制電路16,輸出側之位置對應於一畫素結構區域AA,以接收另一部分第一輸出訊號SO1,而作為部分第一輸入訊號SI1,並輸出第二輸出訊號SO2,如此匯流排電路12設置於外側,輸出電路14設置於輸出側,且雜訊抑制電路16設置於輸出電路14與匯流排電路12之間。此外,由第八A圖與第八B圖可知,匯流排電路12之部分第一輸出訊號SO1須繞過第一抗雜訊單元162與第二抗雜訊號單元164,以分別連接至第一輸出單元142與第二輸出單元144。
如第九圖所示,於步驟S20後,步驟更包含:步驟S30B:設置框膠於匯流排電路之上;以及步驟S40B:設置邊框於框膠之上並位於匯流排電路、輸出電路與該雜訊抑制電路之上方。
於步驟S30B中,如第十A圖所示,本實施例之閘極驅動電路10之外側為設置匯流排電路12,因此,框膠20設置於匯流排電路12上。於步驟S40B中,如第十B圖所示,邊框30於框膠20之上並位於匯流排電路12、輸出電路14與雜訊抑制電路16之上方,也就是針對非顯示區域A設置邊框30。
請進一步參閱第十一圖,其為本發明之一實施例之設置閘極驅動電路之流程圖。如圖所示,於步驟S20中,進一步包含:步驟S22C:設置匯流排電路於外側;步驟S24C:設置輸出電路於匯流排電路一側;以及步驟S26C:設置雜訊抑制電路位於輸出側。
於步驟S22C中,如第十二A圖與第十二B圖所示,匯流排電路12位於外側,即位置對應於一切裂區域CUT的邊緣,以提供第一輸出訊號SO1,於步驟S24C中,如第十二A圖與第十二B圖所示,輸出電路14位於匯流排電路12之一側,以接收部分第一輸出訊號SO1,而作為部分第一輸入訊號SI1,並輸出第二輸出訊號SO2,接續於步驟S26C中,如第十二A圖與第十二B圖所示,雜訊抑制電路16位於輸出側並銜接輸出電路14,讓雜訊抑制電路16接收另一部分第一輸出訊號SO1,而作為第二輸入訊號SI2,並輸出第三輸出訊號SO3,輸出側之位置 對應於一畫素結構區域AA,如此匯流排電路12設置於外側,雜訊抑制電路16設置於輸出側,且輸出電路14設置於雜訊抑制電路16與匯流排電路12之間。此外,匯流排電路12之部分第一輸出訊號SO1為繞過第一輸出單元142與第二輸出單元144電性連接至第一雜訊單元162與第二雜訊單元164。
如第十三圖所示,於步驟S20後,步驟更包含:步驟S30C:設置框膠於匯流排電路之上;以及步驟S40C:設置邊框於框膠之上並位於匯流排電路、輸出電路與該雜訊抑制電路之上方。
於步驟S30C中,如第十四A圖所示,本實施例之閘極驅動電路10之外側為設置匯流排電路12,因此,框膠20設置於匯流排電路12上。於步驟S40C中,如第十四B圖所示,邊框30於框膠20之上並位於匯流排電路12、輸出電路14與雜訊抑制電路16之上方,也就是針對非顯示區域A設置邊框30,而第十A圖至第十B圖與第十四A圖至第十四B圖之差異在於輸出電路14與雜訊抑制電路16之設置位置不同。第三圖與第四圖之實施例相較於第七圖與第八圖之實施例與第十一圖與第十二圖之實施例具較窄的非顯示區域A的寬度,第十一圖與第十二圖之實施例相較於第三圖與第四圖之實施例與第七圖與第八圖之實施例具較低之線路匹配度,其在於匯流排電路12實為多條匯流排線路,而具較多數量之第一輸出訊號SO1,而輸出電路14之第二輸出訊號SO2少於第一輸入訊號SI1,而雜訊抑制電路16之第二輸入訊號SI2較少於第一輸入訊號SI1,因此輸出電路14之第一輸入訊號SI1的數量會較匹配於第一輸出訊號SO1的數量,因而減少匯流排電路12、輸出電路14與雜訊抑制電路16之線路匹配度,也就是匯流排電路12的第一輸出訊號SO1的數量接近於輸出電路14的第一輸入訊號SI1的數量,因而具較佳之線路匹配度,而輸出電路14之第二輸出訊號SO2的數量較接近於雜訊抑制電路16之第二輸入訊號SI2的數量,因而具較佳之線路匹配度,因此第六A圖與第六B圖的閘極驅動電路30具有較佳之線路匹配度。
綜上所述,本發明之閘極驅動電路之設置方法,其藉由匯流排電路、輸出電路與雜訊抑制電路之設置順序而調整非顯示區域之整體寬度,以及調 整體之線路匹配度,藉此因應於不同使用條件而設置對應之設置順序,因而達成不同效果(例如:改善線路匹配度、總寬度降低),因而讓非顯示區域的線路布局呈現較佳的線路匹配度,且進一步讓整體電路寬度符合基板之區域規劃。
故本發明實為一具有新穎性、進步性及可供產業上利用者,應符合我國專利法專利申請要件無疑,爰依法提出發明專利申請,祈 鈞局早日賜准專利,至感為禱。
惟以上所述者,僅為本發明之較佳實施例而已,並非用來限定本發明實施之範圍,舉凡依本發明申請專利範圍所述之形狀、構造、特徵及精神所為之均等變化與修飾,均應包括於本發明之申請專利範圍內。
步驟S10-S20

Claims (9)

  1. 一種閘極驅動電路之設置方法,其步驟包括:提供一基板;以及依據複數個輸入訊號與複數個輸出訊號的一線路規劃設置一匯流排電路、一輸出電路與一雜訊抑制電路於該基板之一非顯示區域上並電性連接該些個輸入訊號與該些個輸出訊號;其中,該匯流排電路、該輸出電路與該雜訊抑制電路之設置順序對應於該非顯示區域上之一整體電路寬度與一線路匹配度。
  2. 如請求項1所述的閘極驅動電路之設置方法,其中於依據複數個輸入訊號與複數個輸出訊號設置一匯流排電路、一輸出電路與一雜訊抑制電路於該基板上之步驟中,該雜訊抑制電路位於外側,該輸出電路位於一輸出側,該匯流排電路位於該雜訊抑制電路與該輸出電路之間。
  3. 如請求項2所述的閘極驅動電路之設置方法,其中於依據複數個輸入訊號與複數個輸出訊號設置一匯流排電路、一輸出電路與一雜訊抑制電路於該基板之一非顯示區域上之步驟後,更包含:設置一框膠於該雜訊抑制電路之上;以及設置一邊框於該框膠之上並位於該匯流排電路、該輸出電路與該雜訊抑制電路之上方。
  4. 如請求項1所述的閘極驅動電路之設置方法,其中於依據複數個輸入訊號與複數個輸出訊號設置一匯流排電路、一輸出電路與一雜訊抑制電路於該基板之一非顯示區域上之步驟中,該匯流排電路位於外側,該輸出電路位於一輸出側,該雜訊抑制電路位於該匯流排電路與該輸出電路之間。
  5. 如請求項4所述的閘極驅動電路之設置方法,其中於依據複數個輸入訊號與複數個輸出訊號設置一匯流排電路、一輸出電路與一雜訊抑制電路於該基板之一非顯示區域上之步驟後,更包含: 設置一框膠於該匯流排電路之上;以及設置一邊框於該框膠之上並位於該匯流排電路、該輸出電路與該雜訊抑制電路之上方。
  6. 如請求項1所述的閘極驅動電路之設置方法,其中於依據複數個輸入訊號與複數個輸出訊號設置一匯流排電路、一輸出電路與一雜訊抑制電路於該基板之一非顯示區域上之步驟中,該匯流排電路位於外側,該雜訊抑制電路位於一輸出側,該輸出電路位於該匯流排電路與該雜訊抑制電路之間。
  7. 如請求項6所述的閘極驅動電路之設置方法,其中於依據複數個輸入訊號與複數個輸出訊號端設置一匯流排電路、一輸出電路與一雜訊抑制電路於該基板之一非顯示區域上之步驟後,更包含:設置一框膠於該匯流排電路之上;以及設置一邊框於該框膠之上並位於該匯流排電路、該輸出電路與該雜訊抑制電路之上方。
  8. 如請求項1所述的閘極驅動電路之設置方法,其中該輸出電路之一輸出端的輸出線路數量小於該輸出電路之一輸入端的輸入線路數量,該輸出電路之該輸入端的輸入線路數量小於該匯流排電路之線路數量。
  9. 如請求項1所述的閘極驅動電路之設置方法,其中於依據複數個輸入訊號與複數個輸出訊號的一線路規劃設置一匯流排電路、一輸出電路與一雜訊抑制電路於該基板之一非顯示區域上並電性連接至該些個輸入訊號與該些個輸出訊號之步驟中,該些輸出訊號包含複數個第一輸出訊號、複數個第二輸出訊號與複數個第三輸出訊號,該些輸入訊號包含複數個第一輸入訊號與複數個第二輸入訊號,該匯流排電路輸出該些個第一輸出訊號,以分別電性連接至該輸出電路與該雜訊抑制電路,因而分別成為 該輸出電路與該雜訊抑制電路之部分該些個第一輸入訊號與該些個第二輸入訊號,該輸出電路與該雜訊抑制電路分別依據該些個第一輸入訊號與該些個第二輸入訊號分別對應產生該些個第二輸出訊號與該些個第三輸出訊號,且該些個第三輸出訊號亦為電性連接至該輸出電路而為該輸出電路之另一部分該些第一輸入訊號。
TW109127907A 2020-08-17 2020-08-17 閘極驅動電路之設置方法 TWI757833B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW109127907A TWI757833B (zh) 2020-08-17 2020-08-17 閘極驅動電路之設置方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109127907A TWI757833B (zh) 2020-08-17 2020-08-17 閘極驅動電路之設置方法

Publications (2)

Publication Number Publication Date
TW202208950A TW202208950A (zh) 2022-03-01
TWI757833B true TWI757833B (zh) 2022-03-11

Family

ID=81710578

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109127907A TWI757833B (zh) 2020-08-17 2020-08-17 閘極驅動電路之設置方法

Country Status (1)

Country Link
TW (1) TWI757833B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201635261A (zh) * 2015-03-25 2016-10-01 凌巨科技股份有限公司 抗雜訊之窄邊框顯示器
CN108648684A (zh) * 2018-07-03 2018-10-12 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN108682398A (zh) * 2018-08-08 2018-10-19 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN110264939A (zh) * 2019-06-27 2019-09-20 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示控制方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201635261A (zh) * 2015-03-25 2016-10-01 凌巨科技股份有限公司 抗雜訊之窄邊框顯示器
CN108648684A (zh) * 2018-07-03 2018-10-12 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN108682398A (zh) * 2018-08-08 2018-10-19 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN110264939A (zh) * 2019-06-27 2019-09-20 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示控制方法

Also Published As

Publication number Publication date
TW202208950A (zh) 2022-03-01

Similar Documents

Publication Publication Date Title
US8471981B2 (en) Display apparatus and display set having the same
EP2743765B1 (en) Liquid crystal display device
CN106952583B (zh) 柔性阵列基板的制作方法
JP2003207797A (ja) 液晶表示装置および画像表示装置
TW200516539A (en) Liquid crystal display panel and fabricating method thereof
CN101487962A (zh) 具窄型边框区结构的显示装置与其驱动方法
KR20060031660A (ko) 액정 표시 장치 제조 방법
WO2015032202A1 (zh) 一种阵列基板、柔性显示器件及阵列基板的制作方法
WO2020118759A1 (zh) 阵列基板
WO2020133794A1 (zh) 窄边框显示屏的制作方法及显示装置
JP6902110B2 (ja) アレイ基板構造及びアレイ基板の製造方法
WO2018112997A1 (zh) Goa电路结构
WO2022156131A1 (zh) 阵列基板、阵列基板的制作方法以及显示面板
US20190235303A1 (en) Method for producing curved display
US6757043B2 (en) Active matrix devices
TWI757833B (zh) 閘極驅動電路之設置方法
KR101604492B1 (ko) 액정표시장치
CN113568228A (zh) 显示面板、显示装置及布线方法
TWI310861B (en) Alternative thin film transistors for liquid crystal displays
KR102144278B1 (ko) 액정 디스플레이 장치와 이의 제조방법
WO2021227100A1 (zh) 液晶显示面板及显示装置
WO2011052258A1 (ja) 表示パネル及び表示装置
JP2006250984A (ja) 電気光学装置、その製造方法、及び電子機器
US20230114530A1 (en) Array substrate and display panel
TWM604953U (zh) 閘極驅動電路