CN105895046B - 移位寄存器、栅极驱动电路以及显示设备 - Google Patents
移位寄存器、栅极驱动电路以及显示设备 Download PDFInfo
- Publication number
- CN105895046B CN105895046B CN201610454724.2A CN201610454724A CN105895046B CN 105895046 B CN105895046 B CN 105895046B CN 201610454724 A CN201610454724 A CN 201610454724A CN 105895046 B CN105895046 B CN 105895046B
- Authority
- CN
- China
- Prior art keywords
- transistor
- node
- shift register
- clock signal
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
- G11C19/287—Organisation of a multiplicity of shift registers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明的实施例提供了一种移位寄存器、栅极驱动电路以及显示设备。该移位寄存器包括输入单元、第一控制单元、第二控制单元、电压选通单元、输出单元、储能单元以及复位单元。该移位寄存器可以较少的开关器件输出双路驱动信号,当其应用于栅极驱动电路时,可以减少栅极驱动电路所包括的开关器件的总数目并简化布线,降低栅极驱动电路的占用面积,有利于显示设备的边框窄化。
Description
技术领域
本发明涉及显示技术领域,更具体地,涉及一种移位寄存器、栅极驱动电路和显示设备。
背景技术
随着技术的发展,为了满足人们对诸如LCD的各类显示设备的审美和使用方面的要求,对这些显示设备的边框进行窄化设计已经成为一种潮流。对于诸如LCD之类的显示设备而言,栅极驱动电路(GOA)是影响显示设备的边框的大小的重要因素。现有的栅极驱动电路通常包括多个级联的移位寄存器,每个移位寄存器输出一行用于驱动像素开关的扫描信号。然而,这样的栅极驱动电路一般包括较大数量的移位寄存器,相应地,所包括的开关器件的总数目以及信号线的总数目也较大,不利于显示设备的边框的窄化。
发明内容
本发明的实施例提供一种移位寄存器、包括该移位寄存器的栅极驱动电路以及包括该栅极驱动电路的显示设备,以促进显示设备的边框的窄化。
本发明的一个实施例提供了一种移位寄存器。该移位寄存器包括:输入单元,所述输入单元分别与输入端和第一节点连接,所述输入单元通过所述输入端的输入信号控制第一节点的电位;第一控制单元,所述第一控制单元分别与第二节点和第一参考电压连接,所述第一控制单元用于将第一参考电压输出至第二节点;
第二控制单元,所述第二控制单元分别与第一节点、第二节点、以及第二参考电压连接,用于基于第一节点的电位而控制第二节点的电位;电压选通单元,所述电压选通单元分别与第一参考电压、第二参考电压、第一节点、第二节点和输出单元连接,所述电压选通单元基于第一节点的电位而向所述输出单元输出所述第一参考电压;储能单元,所述储能单元分别与电压选通单元的输出和第一节点连接;以及复位单元,所述复位单元分别与复位端和第一节点连接,所述复位单元通过复位端的复位信号而控制第一节点的电位。输出单元还分别与第一时钟信号输入端、第二时钟信号输入端、第一输出端和第二输出端连接,所述输出单元基于第一时钟信号和第二时钟信号而分别从第一输出端和第二输出端输出第一脉冲信号以及第二脉冲信号,
在一些实施例中,输入单元可包括第一晶体管,第一晶体管的栅极用于接收所述输入信号,第一晶体管的第一端连接至第一节点,第一晶体管的第二端用于接收第三电压信号。
在一些实施例中,复位单元可包括第二晶体管,第二晶体管的栅极用于接收复位信号,第二晶体管的第一端用于接收第四电压信号,第二晶体管的第二端连接至第一节点。
在一些实施例中,电压选通单元可包括第三晶体管和第四晶体管,第三晶体管的第二端连接至第一参考电压,第三晶体管的栅极连接至第一节点,第四晶体管的栅极连接至第二节点,第四晶体管的第一端连接至第二参考电压,第三晶体管的第一端和第四晶体管的第二端连接至所述输出单元。
在一些实施例中,储能单元可包括第一电容器,所述第一电容器的第一端连接至第一节点,所述第一电容器的第二端连接至电压选通单元的输出。
在一些实施例中,第一控制单元可包括第五晶体管,第五晶体管的第一端连接至第二节点,第五晶体管的第二端和栅极连接至第一参考电压。
在一些实施例中,第二控制单元可包括第六晶体管以及第二电容器,第二电容器的第一端以及第六晶体管的第一端连接至第二参考电压,第二电容器的第二端以及第六晶体管的第二端连接至第二节点,第六晶体管的栅极连接至第一节点。
在一些实施例中,第二控制单元还可包括第七晶体管,第七晶体管的栅极连接至第二节点,第七晶体管的第一端连接至第二参考电压,第七晶体管的第二端连接至第一节点。
在一些实施例中,输出单元可包括第八晶体管和第九晶体管,第八晶体管的栅极连接至第一时钟信号输入端,第九晶体管的栅极连接至第二时钟信号输入端,第八晶体管的第一端、第九晶体管的第一端连接至电压选通单元的输出,第八晶体管的第二端和第九晶体管的第二端分别用于输出所述第一脉冲信号和所述第二脉冲信号。
本发明的另外的实施例提供了一种栅极驱动电路,该栅极驱动电路可包括多个级联的根据以上实施例中的任一实施例提供的移位寄存器。
在一些实施例中,该栅极驱动电路可包括分别提供第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号的第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线,第一时钟信号、第二时钟信号、第三时钟信号以及第四时钟信号的脉冲信号的相位依次相差90度,栅极驱动电路中的第k个移位寄存器的第一时钟信号输入端和第二时钟信号输入端分别连接至第一时钟信号线、第三时钟信号线,第k+1个移位寄存器的第一时钟信号输入端和第二时钟信号输入端分别连接至第二时钟信号线和第四时钟信号线,k为大于等于1的整数。
在一些实施例中,在级联的多个移位寄存器中,第k个移位寄存器的复位端连接至第k+1个移位寄存器的第二输出端,第k个移位寄存器的第一输出端连接至第k+1个移位寄存器的输入端,第一移位寄存器的输入端用于接收指示新的一帧图像的开始的垂直同步信号。
本发明的另外的实施例还提供了一种显示设备,该显示设备可包括本发明的上述实施例中的任一实施例提供的栅极驱动电路。
本发明实施例提出的移位寄存器能够以较少的开关器件而实现提供两路驱动信号。当该移位寄存器应用于显示设备的栅极驱动电路时,可以减小栅极驱动电路中的开关器件的总体数量以及所需的信号线的总体数量,简化栅极驱动电路的结构,节省栅极驱动电路的占用面积,从而可以使得显示设备的边框变得更窄。
附图说明
下面,参考附图更详细地并且通过非限制性的示例方式描述本发明的实施例,以提供对本发明的原理和精神的透彻理解。
图1示出了根据本发明的一个实施例提供的移位寄存器的结构框图;
图2示出了根据本发明的一个实施例提供的移位寄存器的电路图;
图3示出了根据本发明的实施例提供的移位寄存器工作时的时序图;
图4示出了一种常规的移位寄存器的电路图;
图5示意性地示出了本发明的另一实施例提供的栅极驱动电路的结构框图。
具体实施方式
下面,通过示例的方式来详细说明本发明的具体实施例。应当理解的是,本发明的实施例不局限于以下所列举的示例,本领域技术人员利用本发明的原理或精神可以对所描述的各实施例进行修改和变型,得到形式不同的其它实施例,显然,这些实施例都落入本发明要求保护的范围。
此外,需要说明的是,本文所参考的附图是为了说明和解释本发明的实施例的需要,附图所体现的每个单元并不一定与实际的电路结构完全相同,不同单元之间的连接仅仅用于示意性地说明本发明的实施例,这些都不构成对本发明的保护范围的限制。在不冲突的情况下,本发明的各实施例中的技术特征可以相互组合。
另外,本文提到的晶体管的第一端和第二端是用于区分晶体管除栅极之外的两端,将其中一端称为第一端,另一端称为第二端。晶体管的第一端和第二端是对称的,所以第一端、第二端是可以互换的。还应理解的是,本文提到的“连接”可用于表示两个元件直接连接,或者,也可表示这两个元件间接连接(即,这两个元件之间可能存在其它元件)。
图1示意性地示出了根据本发明的实施例的移位寄存器的结构框图。如图1所示,根据本发明实施例的移位寄存器包括:输入单元10,分别与输入端input和第一节点PU连接,输入单元10通过输入端input的输入信号控制第一节点PU的电位;第一控制单元20,分别与第二节点PD和第一参考电压GCH连接,第一控制单元20用于将第一参考电压GCH输出至第二节点PD;第二控制单元30,第二控制单元30分别与第一节点PU、第二节点PD、以及第二参考电压VGL连接,用于基于第一节点PU的电位而控制第二节点PD的电位;电压选通单元40,电压选通单元40分别与第一参考电压GCH、第二参考电压VGL、第一节点PU、第二节点PD和输出单元50连接,电压选通单元40基于第一节点PU的电位而向输出单元50输出第一参考电压GCH;储能单元70,储能单元70分别与电压选通单元40的输出和第一节点PU连接;以及复位单元60,复位单元60分别与复位端reset和第一节点PU连接,复位单元60通过复位端reset的复位信号而控制第一节点PU的电位。在该实施例中,输出单元50还分别与第一时钟信号输入端CLKA、第二时钟信号输入端CLKB、第一输出端Output_K和第二输出端连接Output_K+2,输出单元50基于第一时钟信号和第二时钟信号而分别从第一输出端Output_K和第二输出端Output_K+2输出第一脉冲信号以及第二脉冲信号。
本发明实施例提出的移位寄存器可用作栅极驱动电路(GOA)中的一个单元电路,其可以同时输出两路用于驱动像素开关的信号。因而,对于同一显示设备,可以减小其中的栅极驱动电路中的移位寄存器的数量,进而减小栅极驱动电路中的开关器件的总体数量以及所需的信号线的总体数量,简化栅极驱动电路的结构,节省栅极驱动电路的占用面积,从而可以使得显示设备的边框变得更窄。同时,由于开关器件的总体数目得意减小,所以还有利于降低栅极驱动电路的功耗,进而降低显示设备的功耗。
图2示例性地示出了根据本发明实施例提出的移位寄存器的具体电路结构。为了便于对照图1来理解图2的实施例,图2中用虚线框示意性地移位寄存器的各个单元。
如图2所示,输入单元10可包括第一晶体管M1,第一晶体管M1的栅极用于接收输入信号,第一晶体管M1的第一端(例如,源极)连接至第一节点PU,第一晶体管M1的第二端(例如,漏极)用于接收第三电压信号FW。在该实施例中,第三电压信号可以是具有高电压水平的恒定电压,也可以是具有低电压水平的恒定电压。在本文中,高电压水平也可以被称为逻辑“1”,低电压水平也可以被称为逻辑“0”。第一晶体管M1可以基于输入端input的输入信号而控制第一节点PU的电位。例如,第一晶体管M1可以是N型薄膜晶体管(TFT),此时,其可以接收高电压水平的输入信号而导通,使得第一节点PU的电位等于第三电压信号FW的电压水平。
在一个实施例中,如图2所示,复位单元可包括第二晶体管M2,第二晶体管M2的栅极用于接收复位信号,第二晶体管M2的第一端用于接收第四电压信号BW,第二晶体管M2的第二端连接至第一节点PU。当第二晶体管M2的栅极接收到复位信号而导通时,第一节点PU的电位等于第四电压信号BW的电压水平。在本发明的实施例中,第四电压信号BW也可以是恒定的电压信号,但是其电压水平与第三电压信号FW不同。例如,如果第三电压信号FW是高电压水平(逻辑“1”),则第四电压信号BW是低电压水平(逻辑“0”),反之亦然。第三电压信号FW和第四电压信号BW的电压水平可以被设定或改变。在本发明的实施例中,第二参考电压VGL可以具有低电压水平,第一参考电压GCH可以具有高电压水平。
在本发明的实施例中,电压选通单元40包括第三晶体管M3和第四晶体管M4,第三晶体管M3的第二端连接至第一参考电压GCH,第三晶体管M3的栅极连接至第一节点PU,第四晶体管M4的栅极连接至第二节点PD,第四晶体管M4的第一端连接至第二参考电压VGL,第三晶体管M3的第一端和第四晶体管M4的第二端连接至输出单元50。如图2所示,在该实施例中,第四晶体管M4的第二端和第三晶体管M3的第一端互连于节点PU,。
在本发明的实施例中,储能单元可包括第一电容器C1,第一电容器C1的第一端连接至第一节点PU,第一电容器C1的第二端连接至电压选通单元40的输出。
第一控制单元20可包括第五晶体管M5,第五晶体管M5的第一端连接至第二节点PD,第五晶体管M5的第二端和栅极连接至第一参考电压GCH。第二控制单元30可包括第六晶体管M6以及第二电容器C2,第二电容器C2的第一端以及第六晶体管M6的第一端连接至第二参考电压VGL,第二电容器C2的第二端以及第六晶体管M6的第二端连接至第二节点PD,第六晶体管M6的栅极连接至第一节点PU。也就是说,第二电容器C2可以并联连接至第六晶体管M6。
在本发明的实施例中,第二控制单元30还可包括第七晶体管M7,第七晶体管M7的栅极连接至第二节点PD,第七晶体管M7的第一端连接至第二参考电压VGL,第七晶体管M7的第二端连接至第一节点PU。
输出单元50可包括第八晶体管M8和第九晶体管M9,第八晶体管M8的栅极连接至第一时钟信号输入端CLKA,第九晶体管M9的栅极连接至第二时钟信号输入端CLKB,第八晶体管M8的第一端、第九晶体管M9的第一端连接至电压选通单元40的输出,第八晶体管M8的第二端和第九晶体管M9的第二端分别用于输出第一脉冲信号和第二脉冲信号。
图2所示的实施例提供的移位寄存器可用作栅极驱动电路中的单元电路,即多个这样的级联的移位寄存器可形成栅极驱动电路,每个移位寄存器输出的第一脉冲信号和第二脉冲信号可以用作两行像素的扫描信号。此外,通过设置第三电压信号FW和第四电压信号BW的电压水平,可以实现不同的扫描方式。例如,通过使得FW=1、BW=0可以实现正向扫描,通过使得FW=0、BW=1可以实现反向扫描。下面结合图2和图3来具体说明本发明实施提供的移动寄存器用于栅极驱动电路而提供扫描信号的工作过程。
如图2所示,该移位寄存器中的各个晶体管可以为N型薄膜晶体管。当然,在其它的实施例中,移位寄存器中的各个晶体管也可以为其它类型的开关器件,例如,P型场效应晶体管,N型场效应晶体管,P型薄膜晶体管等等,本发明的实施例对此不作限定。下面,以晶体管M1-M9为N型薄膜晶体管、且扫描方式为正向扫描(FW=1,BW=0)为例来说明移位寄存器的工作过程。当提供给输入单元10的输入信号变为高电平时,晶体管M1导通,此时,复位端Reset的复位信号保持低电平。由于晶体管M1导通,所以第一节点PU的电位变为高电平,从而对储能单元(第一电容器C1)充电。第一电容器C1的第一端积累电荷,使得第三晶体管M3和第六晶体管M6导通。由于第三晶体管M3导通,所以第一电容器C1的第二端PU,的电位等于第一参考电压GCH;由于第六晶体管M6导通,使得第二电容器C2经由第六晶体管M6放电,第二节点PD的电位等于第二参考电压VGL。即,可以认为此时第二节点PD的电位为逻辑“0”,节点PU,的电位为逻辑“1”,因此,第四晶体管M4和第七晶体管M7均关断。如果第八晶体管M8或第九晶体管M9接收到相应的时钟信号而导通,则移位寄存器可分别从第八晶体管M8和第九晶体管M9的第二端输出第一脉冲信号或第二脉冲信号。当输入端Input的输入信号变为低电平时,第一晶体管M1将关断。但是,由于储能单元(第一电容器C1)的电位保持作用,第一节点PU可保持高电压水平,从而使得节点PU,保持高电压水平。因此,移位寄存器可保持之前的工作状态,此时,如果第一时钟信号输入端CLKA或第二时钟信号输入端CLKB的时钟信号使得第八晶体管M8或第九晶体管M9导通,则可继续输出第一脉冲信号或第二脉冲信号。当移位寄存器从复位端Reset接收到有效的复位信号(即,Reset=1)时,第二晶体管M2导通,使得第一节点PU的电位等于第四电压信号BW,即节点PU的电位为逻辑“0” 。因此,第三晶体管M3和第六晶体管M6断开,第二节点PD的电位变为高电压水平,即PD的电位为逻辑“1”。这样,导致第四晶体管M4和第七晶体管M7导通,电压选通单元40的输出端(即,第三晶体管M3和第四晶体管M4之间的节点PU,)的电压水平等于第二参考电压VGL。由于节点PU,的电压水平为逻辑“0”,所以,此时,输出单元50不输出第一脉冲信号或第二脉冲信号。当复位信号失效(Reset=0)时,由于第五晶体管M5保持导通,因此,第二节点PD的电位为高电压水平,这样,使得第七晶体管M7和第四晶体管M4导通,从而使得第一节点PU和节点PU,的电位为低电压水平,即,PU=PU,=0。此时,移位寄存器仍不输出第一脉冲信号或第二脉冲信号。
如图3所示,移位寄存器的工作过程可包括a、b、c和d四个时段。图3中的四个时钟信号CLK1、CLK2、CLK3和CLK4是由时钟信号生成电路产生的周期性时钟信号。当移位寄存器用于提供扫描信号时,时钟信号CLK1、CLK3可以分别提供给第八晶体管M8、第九晶体管M9的栅极,或者,第八晶体管M8和第九晶体管M9也可以分别接收时钟信号CLK2、CLK4。在a时段的起始,移位寄存器接收到有效的输入信号(Input=1),使得第一节点PU的电位变化至高电压水平,即PU=1,从而使得PU,=1。当第八晶体管M8接收到时钟信号CLK1而导通时,可以从第一输出端Output_K输出第一脉冲信号。当第九晶体管M9接收到时钟信号CLK3而导通时,可以从第二输出端Output_K+2输出第二脉冲信号。在b时段期间,虽然输入信号变为低电压水平,但是,第一电容器C1可保持第一节点PU的电位处于高电压水平,从而使得移位寄存器保持a时段的工作状态。在时段c的起始,移位寄存器由于接收到有效的复位信号而使得第一节点PU的电位变为低电压水平,移位寄存器此时不再输出有效的扫描信号。在时段d期间,尽管有效的复位信号缺失,移位寄存器仍保持之前的工作状态,不能提供有效的扫描信号,直到再次接收到有效的输入信号。
因此,本发明的实施例以较少的电子器件实现了让一个移位寄存器同时提供两路驱动信号。图4示出了用于栅极驱动电路的常规的移位寄存器的电路图。如图4所示,常规的移位寄存器包括7个开关器件,但只能提供一路驱动信号。如果要提供两路驱动信号,则至少需要14个开关器件。如图2所示,本发明实施例提供的移位寄存器只需9个开关器件即能提供两路驱动信号。因此,电路结构和布线得到简化,有利于显示设备实现窄边框。
本发明的另一实施例提供了一种栅极驱动电路,该栅极驱动电路可包括多个级联的前述实施例中的任一实施例所描述的移位寄存器。如前所述,由于每个移位寄存器能够以较少的开关器件输出两路驱动信号,所以栅极驱动器所包括的开关器件的总数目得以减少,栅极驱动器的占用面积得以降低,进一步促进显示设备的边框窄化。
图5示意性地示出了本发明实施例提供的栅极驱动电路的结构框图。如图5所示,该栅极驱动电路可包括分别提供第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3和第四时钟信号CLK4的第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线,第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3以及第四时钟信号CLK4的脉冲信号的相位依次相差90度,栅极驱动电路中的第k个移位寄存器的第一时钟信号输入端CLKA和第二时钟信号输入端CLKB可分别连接至第一时钟信号线、第三时钟信号线,第k+1个移位寄存器的第一时钟信号输入端CLKA和第二时钟信号输入端CLKB可分别连接至第二时钟信号线和第四时钟信号线,k为大于等于1的整数。再次参照图3,第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3以及第四时钟信号CLK4的脉冲信号的相位依次相差90度,因此,四个时钟信号CLK1-CLK4在时间上相继出现高电平的脉冲信号,即,第一时钟信号CLK1和CLK3的脉冲信号在相位上可以相差180度,第二时钟信号CLK2和CLK4的脉冲信号在相位上可以相差180度。在图5所示的实施例中,每个移位寄存器可分别接收第一时钟信号CLK1和第三时钟信号CLK3,或者第二时钟信号CLK2和第四时钟信号CLK4,这样,可以为每个移位寄存器的输出单元中的第八晶体管和第九晶体管提供死区时间,确保第八晶体管和第九晶体管不会同时导通,让栅极驱动电路以逐行的方式提供驱动信号,即实现逐行扫描。如图5所示,栅极驱动电路中的每个移位寄存器还可接收第三电压信号FW和第四电压信号BW,可以通过调整第三电压信号FW和第四电压信号BW的电压水平而实现以不同的方式提供驱动信号。在本发明的一个实施例中,当FW=1,BW=0时,以正向扫描方式提供驱动信号,当FW=0,BW=1时,以反向扫描方式提供驱动信号。
再次参照图5,在级联的多个移位寄存器中,第k个移位寄存器的复位端可连接至第k+1个移位寄存器的第二输出端,第k个移位寄存器的第一输出端可连接至第k+1个移位寄存器的输入端,第一移位寄存器的输入端用于接收指示新的一帧图像的开始的垂直同步信号STV。换句话说,在图5的实施例中,对于级联的多个移位寄存器中的两个相邻的移位寄存器,前一个移位寄存器的复位端可连接至与其相邻的后一个移位寄存器的第二输出端,前一个移位寄存器的第一输出端可连接至与其相邻的后一个移位寄存器的输入端,第一移位寄存器的输入端可接收指示新的一帧图像的开始的垂直同步信号STV。如图5所示,第一移位寄存器可提供用于第一行和第三行像素的栅极驱动信号,第二移位寄存器可提供用于第二行和第四行像素的栅极驱动信号,第k个移位寄存器可提供用于第k行和第k+2行像素的栅极驱动信号以此方式,可以为各行像素相继提供驱动信号,实现对像素开关的逐行扫描驱动。
本发明的另一实施例提供了一种显示设备,该显示设备可包括如前述实施例中任一实施例提供的栅极驱动电路。该显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
以上已经参照附图详细描述了本发明的实施例,但是,应该注意的是,上述实施例用来举例说明而不是限制本发明,并且本领域技术人员将能够设计许多替代性实施例而并未脱离所附权利要求的范围。在权利要求中,词语“包括”并未排除除了权利要求中所列举的那些之外的元件或步骤的存在。元件之前的词语“一”或“一个”并未排除多个这样的元件的存在。某些特征被记载在相互不同从属权利要求中这一纯粹事实并不意味着这些特征的组合不能被有利地使用。
Claims (12)
1.一种移位寄存器,包括:
输入单元,所述输入单元分别与输入端和第一节点(PU)连接,所述输入单元通过所述输入端的输入信号控制第一节点(PU)的电位;
第一控制单元,所述第一控制单元分别与第二节点(PD)和第一参考电压(GCH)连接,所述第一控制单元用于将第一参考电压输出至第二节点(PD);
第二控制单元,所述第二控制单元分别与第一节点(PU)、第二节点(PD)、以及第二参考电压(VGL)连接,用于基于第一节点(PU)的电位而控制第二节点(PD)的电位;
电压选通单元,所述电压选通单元分别与第一参考电压(GCH)、第二参考电压(VGL)、第一节点(PU)、第二节点(PD)和输出单元连接,所述电压选通单元基于第一节点(PU)的电位而向所述输出单元输出所述第一参考电压;
储能单元,所述储能单元分别与电压选通单元的输出和第一节点(PU)连接;以及
复位单元,所述复位单元分别与复位端和第一节点(PU)连接,所述复位单元通过复位端的复位信号而控制第一节点(PU)的电位,
其中所述输出单元还分别与第一时钟信号输入端、第二时钟信号输入端、第一输出端和第二输出端连接,所述输出单元基于第一时钟信号和第二时钟信号而分别从第一输出端和第二输出端输出第一脉冲信号以及第二脉冲信号,
其中所述第二控制单元包括第六晶体管以及第二电容器,第二电容器的第一端以及第六晶体管的第一端连接至第二参考电压,第二电容器的第二端以及第六晶体管的第二端连接至第二节点,第六晶体管的栅极连接至第一节点,且所述第一参考电压和第二参考电压是不同电压水平的固定电压。
2.如权利要求1所述的移位寄存器,其特征在于,所述输入单元包括第一晶体管,第一晶体管的栅极用于接收所述输入信号,第一晶体管的第一端连接至第一节点,第一晶体管的第二端用于接收第三电压信号。
3.如权利要求1所述的移位寄存器,其特征在于,所述复位单元包括第二晶体管,第二晶体管的栅极用于接收复位信号,第二晶体管的第一端用于接收第四电压信号,第二晶体管的第二端连接至第一节点。
4.如权利要求1所述的移位寄存器,其特征在于,所述电压选通单元包括第三晶体管和第四晶体管,第三晶体管的第二端连接至第一参考电压,第三晶体管的栅极连接至第一节点,第四晶体管的栅极连接至第二节点,第四晶体管的第一端连接至第二参考电压,第三晶体管的第一端和第四晶体管的第二端连接至所述输出单元。
5.如权利要求1所述的移位寄存器,其特征在于,所述储能单元包括第一电容器,所述第一电容器的第一端连接至第一节点,所述第一电容器的第二端连接至电压选通单元的输出。
6.如权利要求1所述的移位寄存器,其特征在于,第一控制单元包括第五晶体管,第五晶体管的第一端连接至第二节点,第五晶体管的第二端和栅极连接至第一参考电压。
7.如权利要求1所述的移位寄存器,其特征在于,所述第二控制单元还包括第七晶体管,第七晶体管的栅极连接至第二节点,第七晶体管的第一端连接至第二参考电压,第七晶体管的第二端连接至第一节点。
8.如权利要求1所述的移位寄存器,其特征在于,输出单元包括第八晶体管和第九晶体管,第八晶体管的栅极连接至第一时钟信号输入端,第九晶体管的栅极连接至第二时钟信号输入端,第八晶体管的第一端、第九晶体管的第一端连接至电压选通单元的输出,第八晶体管的第二端和第九晶体管的第二端分别用于输出所述第一脉冲信号和所述第二脉冲信号。
9.一种栅极驱动电路,包括多个级联的根据权利要求1-8中任一项所述的移位寄存器。
10.如权利要求9所述的栅极驱动电路,其特征在于,该栅极驱动电路包括分别提供第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号的第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线,第一时钟信号、第二时钟信号、第三时钟信号以及第四时钟信号的脉冲信号的相位依次相差90度,栅极驱动电路中的第k个移位寄存器的第一时钟信号输入端和第二时钟信号输入端分别连接至第一时钟信号线、第三时钟信号线,第k+1个移位寄存器的第一时钟信号输入端和第二时钟信号输入端分别连接至第二时钟信号线和第四时钟信号线,k为大于等于1的整数。
11.如权利要求10所述的栅极驱动电路,其特征在于,在级联的多个移位寄存器中,第k个移位寄存器的复位端连接至第k+1个移位寄存器的第二输出端,
第k个移位寄存器的第一输出端连接至第k+1个移位寄存器的输入端,第一移位寄存器的输入端用于接收指示新的一帧图像的开始的垂直同步信号。
12.一种显示设备,包括如权利要求9-11中任一项所述的栅极驱动电路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610454724.2A CN105895046B (zh) | 2016-06-22 | 2016-06-22 | 移位寄存器、栅极驱动电路以及显示设备 |
US15/542,239 US10236073B2 (en) | 2016-06-22 | 2017-01-05 | Shift register, gate driving circuit and display device |
PCT/CN2017/070259 WO2017219658A1 (zh) | 2016-06-22 | 2017-01-05 | 移位寄存器、栅极驱动电路以及显示设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610454724.2A CN105895046B (zh) | 2016-06-22 | 2016-06-22 | 移位寄存器、栅极驱动电路以及显示设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105895046A CN105895046A (zh) | 2016-08-24 |
CN105895046B true CN105895046B (zh) | 2018-12-28 |
Family
ID=56731020
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610454724.2A Active CN105895046B (zh) | 2016-06-22 | 2016-06-22 | 移位寄存器、栅极驱动电路以及显示设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10236073B2 (zh) |
CN (1) | CN105895046B (zh) |
WO (1) | WO2017219658A1 (zh) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105895046B (zh) | 2016-06-22 | 2018-12-28 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路以及显示设备 |
CN106157912B (zh) * | 2016-08-30 | 2018-10-30 | 合肥京东方光电科技有限公司 | 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置 |
CN106531107B (zh) * | 2016-12-27 | 2019-02-19 | 武汉华星光电技术有限公司 | Goa电路 |
CN106710508B (zh) * | 2017-02-17 | 2020-07-10 | 京东方科技集团股份有限公司 | 移位寄存器、栅线驱动方法、阵列基板和显示装置 |
TWI613632B (zh) * | 2017-02-20 | 2018-02-01 | 友達光電股份有限公司 | 閘極驅動電路 |
CN108694894B (zh) * | 2017-04-05 | 2020-07-07 | 京东方科技集团股份有限公司 | 移位缓存及栅极驱动电路、显示面板及设备和驱动方法 |
CN106898292B (zh) * | 2017-05-05 | 2018-07-20 | 合肥鑫晟光电科技有限公司 | 扫描驱动电路及其驱动方法、阵列基板和显示装置 |
CN107256722B (zh) * | 2017-08-02 | 2020-05-05 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN107369407B (zh) | 2017-09-22 | 2021-02-26 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 |
CN107958649B (zh) * | 2018-01-02 | 2021-01-26 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
CN108231122B (zh) * | 2018-01-19 | 2020-05-12 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置 |
CN107978277B (zh) * | 2018-01-19 | 2019-03-26 | 昆山国显光电有限公司 | 扫描驱动器及其驱动方法、有机发光显示器 |
CN110322845B (zh) * | 2018-03-29 | 2021-08-20 | 瀚宇彩晶股份有限公司 | 栅极驱动电路和显示面板 |
CN108682398B (zh) | 2018-08-08 | 2020-05-29 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 |
US10769982B2 (en) | 2018-08-31 | 2020-09-08 | Apple Inc. | Alternate-logic head-to-head gate driver on array |
CN109410886A (zh) * | 2018-12-27 | 2019-03-01 | 深圳市华星光电半导体显示技术有限公司 | Goa电路 |
CN109616048B (zh) * | 2019-01-31 | 2020-08-11 | 重庆京东方光电科技有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 |
CN109686296B (zh) * | 2019-03-05 | 2022-05-20 | 合肥鑫晟光电科技有限公司 | 移位寄存器模块及驱动方法、栅极驱动电路 |
CN112133254B (zh) * | 2019-06-25 | 2021-12-17 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置和控制方法 |
CN110322854B (zh) * | 2019-07-05 | 2021-07-06 | 信利半导体有限公司 | 一种goa驱动电路、阵列基板、和显示装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103500551A (zh) * | 2013-10-23 | 2014-01-08 | 合肥京东方光电科技有限公司 | 移位寄存器单元、goa电路、阵列基板以及显示装置 |
CN103578433A (zh) * | 2012-07-24 | 2014-02-12 | 北京京东方光电科技有限公司 | 一种栅极驱动电路、方法及液晶显示器 |
CN105427799A (zh) * | 2016-01-05 | 2016-03-23 | 京东方科技集团股份有限公司 | 移位寄存单元、移位寄存器、栅极驱动电路及显示装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100430099B1 (ko) | 1999-03-02 | 2004-05-03 | 엘지.필립스 엘시디 주식회사 | 쉬프트 레지스터 회로 |
JP5079350B2 (ja) | 2006-04-25 | 2012-11-21 | 三菱電機株式会社 | シフトレジスタ回路 |
CN103474040B (zh) * | 2013-09-06 | 2015-06-24 | 合肥京东方光电科技有限公司 | 栅极驱动单元、栅极驱动电路和显示装置 |
CN103985366B (zh) * | 2014-05-04 | 2016-03-30 | 合肥京东方光电科技有限公司 | 栅极驱动电路、阵列基板及显示装置 |
CN104299590B (zh) * | 2014-10-30 | 2016-08-24 | 京东方科技集团股份有限公司 | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
CN104537977B (zh) * | 2015-01-20 | 2017-08-11 | 京东方科技集团股份有限公司 | 一种goa单元及驱动方法、goa电路和显示装置 |
CN104835476B (zh) * | 2015-06-08 | 2017-09-15 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板 |
CN105096865B (zh) | 2015-08-06 | 2018-09-07 | 京东方科技集团股份有限公司 | 移位寄存器的输出控制单元、移位寄存器及其驱动方法以及栅极驱动装置 |
CN105096889B (zh) * | 2015-08-28 | 2018-03-06 | 京东方科技集团股份有限公司 | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
CN105047228B (zh) | 2015-09-09 | 2018-11-23 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、驱动电路和显示装置 |
CN105895046B (zh) * | 2016-06-22 | 2018-12-28 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路以及显示设备 |
-
2016
- 2016-06-22 CN CN201610454724.2A patent/CN105895046B/zh active Active
-
2017
- 2017-01-05 US US15/542,239 patent/US10236073B2/en active Active
- 2017-01-05 WO PCT/CN2017/070259 patent/WO2017219658A1/zh active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103578433A (zh) * | 2012-07-24 | 2014-02-12 | 北京京东方光电科技有限公司 | 一种栅极驱动电路、方法及液晶显示器 |
CN103500551A (zh) * | 2013-10-23 | 2014-01-08 | 合肥京东方光电科技有限公司 | 移位寄存器单元、goa电路、阵列基板以及显示装置 |
CN105427799A (zh) * | 2016-01-05 | 2016-03-23 | 京东方科技集团股份有限公司 | 移位寄存单元、移位寄存器、栅极驱动电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20180211717A1 (en) | 2018-07-26 |
US10236073B2 (en) | 2019-03-19 |
CN105895046A (zh) | 2016-08-24 |
WO2017219658A1 (zh) | 2017-12-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105895046B (zh) | 移位寄存器、栅极驱动电路以及显示设备 | |
CN106057147B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
US10095058B2 (en) | Shift register and driving method thereof, gate driving device | |
CN106128403B (zh) | 移位寄存器单元、栅极扫描电路 | |
CN102867490B (zh) | 选通驱动电路 | |
KR101992889B1 (ko) | 쉬프트 레지스터 | |
US9087596B2 (en) | Gate driving circuit on array applied to charge sharing pixel | |
US20200160767A1 (en) | Gate driving circuit, shift register and driving control method thereof | |
CN106531112B (zh) | 移位寄存器单元及其驱动方法、移位寄存器以及显示装置 | |
CN109523969B (zh) | 显示面板的驱动电路及其方法,以及显示装置 | |
CN109410810B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
CN108877720B (zh) | 栅极驱动电路、显示装置及驱动方法 | |
CN103198867A (zh) | 移位寄存器、栅极驱动电路及显示装置 | |
KR20080083379A (ko) | 쉬프트 레지스터 | |
KR960004651B1 (ko) | 플랫 표시장치 및 표시체 구동장치 | |
CN107464519A (zh) | 移位寄存单元、移位寄存器、驱动方法、显示面板和装置 | |
CN103714859A (zh) | 移位寄存器 | |
CN110322847B (zh) | 栅极驱动电路、显示装置及驱动方法 | |
CN110782940B (zh) | 移位寄存单元、栅极驱动电路、阵列基板及显示装置 | |
CN110880304B (zh) | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 | |
CN103854587B (zh) | 栅极驱动电路及其单元和一种显示器 | |
CN109994143B (zh) | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 | |
CN107393461A (zh) | 栅极驱动电路及其驱动方法和显示装置 | |
CN108375855A (zh) | 显示面板和显示装置 | |
CN212675894U (zh) | 栅极驱动电路及其显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: 100015 Jiuxianqiao Road, Beijing, No. 10, No. Applicant after: BOE Technology Group Co., Ltd. Applicant after: Hefei BOE Optoelectronics Technology Co., Ltd. Address before: Beijing economic and Technological Development Zone 100176 Beijing Zelu 9 Applicant before: BOE Technology Group Co., Ltd. Applicant before: Hefei BOE Optoelectronics Technology Co., Ltd. |
|
COR | Change of bibliographic data | ||
GR01 | Patent grant | ||
GR01 | Patent grant |