WO2017077806A1 - 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法 - Google Patents

半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法 Download PDF

Info

Publication number
WO2017077806A1
WO2017077806A1 PCT/JP2016/079619 JP2016079619W WO2017077806A1 WO 2017077806 A1 WO2017077806 A1 WO 2017077806A1 JP 2016079619 W JP2016079619 W JP 2016079619W WO 2017077806 A1 WO2017077806 A1 WO 2017077806A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
group
buffer layer
semiconductor device
substrate
Prior art date
Application number
PCT/JP2016/079619
Other languages
English (en)
French (fr)
Inventor
幹也 市村
宗太 前原
倉岡 義孝
Original Assignee
日本碍子株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本碍子株式会社 filed Critical 日本碍子株式会社
Priority to DE112016005022.4T priority Critical patent/DE112016005022T5/de
Priority to CN201680059991.8A priority patent/CN108140561B/zh
Priority to KR1020187012015A priority patent/KR102547562B1/ko
Priority to JP2017548679A priority patent/JP6737800B2/ja
Priority to JP2017548758A priority patent/JP6705831B2/ja
Priority to JP2017548757A priority patent/JP6730302B2/ja
Priority to CN201680061168.0A priority patent/CN108352306B/zh
Priority to KR1020187012016A priority patent/KR102519304B1/ko
Priority to PCT/JP2016/082370 priority patent/WO2017077989A1/ja
Priority to PCT/JP2016/082367 priority patent/WO2017077988A1/ja
Priority to DE112016005028.3T priority patent/DE112016005028T5/de
Priority to KR1020187012017A priority patent/KR102519899B1/ko
Priority to DE112016005017.8T priority patent/DE112016005017T5/de
Priority to CN201680061152.XA priority patent/CN108140563B/zh
Publication of WO2017077806A1 publication Critical patent/WO2017077806A1/ja
Priority to US15/965,210 priority patent/US10580646B2/en
Priority to US15/965,014 priority patent/US10410859B2/en
Priority to US15/965,065 priority patent/US10418239B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02387Group 13/15 materials
    • H01L21/02389Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/301AIII BV compounds, where A is Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C23C16/303Nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B19/00Liquid-phase epitaxial-layer growth
    • C30B19/02Liquid-phase epitaxial-layer growth using molten solvents, e.g. flux
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • C30B29/406Gallium nitride
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02293Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process formation of epitaxial layers by a deposition process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/0251Graded layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • H01L29/7787Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT with wide bandgap charge-carrier supplying layer, e.g. direct single heterostructure MODFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/207Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds further characterised by the doping material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/1033Gallium nitride [GaN]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10344Aluminium gallium nitride [AlGaN]

Definitions

  • the present invention relates to a semiconductor element, and more particularly to a semiconductor element configured using a self-standing substrate made of semi-insulating GaN.
  • Nitride semiconductors have a wide band gap of direct transition type, a high dielectric breakdown electric field, and a high saturation electron velocity. Therefore, they are used as light-emitting devices such as LEDs and LDs, and as semiconductor materials for high-frequency / high-power electronic devices. It's being used.
  • HEMT high electron mobility transistor
  • Nitride electronic devices are generally manufactured using a commercially available heterogeneous material base substrate such as sapphire, SiC, or Si.
  • a commercially available heterogeneous material base substrate such as sapphire, SiC, or Si.
  • GaN films heteroepitaxially grown on these dissimilar material substrates many defects are generated due to differences in lattice constants and thermal expansion coefficients between GaN and dissimilar material substrates. There is.
  • the mobility of the two-dimensional electron gas existing at the AlGaN / GaN laminated interface is improved, so that the HEMT element (semiconductor element) produced using the structure is improved. Improvement in characteristics can be expected.
  • a commercially available GaN substrate manufactured by a hydride vapor phase epitaxy (HVPE method) generally exhibits an n-type conductivity due to oxygen impurities incorporated in the crystal. .
  • the conductive GaN substrate becomes a leakage current path between the source and drain electrodes when the HEMT device is driven at a high voltage. Therefore, it is desirable to use a semi-insulating GaN substrate to produce a HEMT element.
  • a semi-insulating GaN substrate In order to realize a semi-insulating GaN substrate, it is effective to dope a GaN crystal with an element that forms a deep acceptor level such as a transition metal element (for example, Fe) or a group 2 element (for example, Mg). It has been.
  • a transition metal element for example, Fe
  • a group 2 element for example, Mg
  • an epitaxial substrate for a semiconductor device is formed by epitaxially growing a GaN film on a semi-insulating GaN single crystal substrate doped with a transition metal element or a group 2 element, an acceptor element such as Fe, Mg, Zn is GaN. Since it diffuses into the film and acts as an electron-trap in the film, there is a problem that a current collapse phenomenon occurs.
  • the present invention has been made in view of the above problems, and an object thereof is to provide an epitaxial substrate for a semiconductor device in which the occurrence of current collapse is suppressed.
  • an epitaxial substrate for a semiconductor device includes a semi-insulating free-standing substrate made of GaN doped with Zn, and a buffer layer adjacent to the free-standing substrate.
  • a channel layer adjacent to the buffer layer, and a barrier layer provided on the opposite side of the buffer layer across the channel layer, the buffer layer from the freestanding substrate to the channel layer It was made to be a diffusion suppression layer that suppresses the diffusion of Zn into the layer.
  • the buffer layer is doped with C at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more in at least a partial range in the thickness direction. It was made to be the group 13 nitride layer.
  • the group 13 nitride layer is a GaN layer.
  • the group 13 nitride layer is formed by laminating two or more group 13 nitride layers having different compositions, and the 2 A multilayer buffer layer in which at least one of the above group 13 nitride layers is doped with C at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more, or a group 13 nitride containing two or more group 13 elements And a composition gradient buffer layer in which the abundance ratio of the group 13 element changes in the thickness direction.
  • the Zn concentration in the channel layer is 1 ⁇ 10 16 cm ⁇ 3 or less.
  • the channel layer is made of GaN and the barrier layer is made of AlGaN.
  • a semiconductor device comprising a semi-insulating free-standing substrate made of Zn-doped GaN, a buffer layer adjacent to the free-standing substrate, and a channel adjacent to the buffer layer.
  • a barrier layer provided on the opposite side of the buffer layer across the channel layer, and a gate electrode, a source electrode, and a drain electrode provided on the barrier layer,
  • the buffer layer is a diffusion suppression layer that suppresses the diffusion of Zn from the free-standing substrate to the channel layer.
  • the buffer layer is doped with C at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more in at least a partial range in the thickness direction. It was made to be a group nitride layer.
  • the group 13 nitride layer is a GaN layer.
  • the group 13 nitride layer is formed by stacking two or more group 13 nitride layers having different compositions, and the two or more 13 A multilayer buffer layer in which at least one of the group nitride layers is doped with C at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more, or a group 13 nitride containing two or more group 13 elements, and
  • the composition gradient buffer layer is such that the abundance ratio of the group 13 element changes in the thickness direction.
  • the concentration of Zn in the channel layer is 1 ⁇ 10 16 cm ⁇ 3 or less.
  • the channel layer is made of GaN and the barrier layer is made of AlGaN.
  • a method of manufacturing an epitaxial substrate for a semiconductor device comprising: a) a preparatory step of preparing a semi-insulating free-standing substrate made of Zn-doped GaN; and b) A buffer layer forming step for forming a buffer layer adjacent to the buffer layer; c) a channel layer step for forming a channel layer adjacent to the buffer layer; and d) a position opposite to the buffer layer across the channel layer.
  • the buffer layer in the method for manufacturing an epitaxial substrate for a semiconductor device according to the thirteenth aspect, is 1 ⁇ 10 18 cm in the range of at least a part in the thickness direction.
  • the diffusion of Zn from the free-standing substrate into the channel layer is suppressed by forming the group 13 nitride layer doped with C at a concentration of ⁇ 3 or more.
  • the group 13 nitride layer is formed of GaN.
  • the group 13 nitride layer is at least one layer and C is at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more.
  • C is at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more.
  • the concentration of Zn in the channel layer is 1 ⁇ 10
  • the buffer layer is formed of the group 13 nitride layer so as to be 16 cm ⁇ 3 or less.
  • the channel layer is formed of GaN and the barrier layer is formed of AlGaN. It was to so.
  • the self-supporting substrate is manufactured by a flux method.
  • a semiconductor element with reduced current collapse can be realized while using a semi-insulating GaN free-standing substrate.
  • FIG. 2 is a diagram schematically showing a cross-sectional structure of a HEMT element 20.
  • FIG. 4 is a diagram showing a concentration profile of Zn element and C element in the epitaxial substrate according to Example 1.
  • FIG. FIG. 3 is an enlarged view of the vicinity of the interface between the GaN buffer layer and the GaN substrate in FIG. 2.
  • 6 is a diagram showing a concentration profile of Zn element and C element in an epitaxial substrate according to Comparative Example 1.
  • FIG. FIG. 5 is an enlarged view in the vicinity of the interface between the C-doped GaN buffer layer and the GaN substrate in FIG. 4. It is a figure which shows the concentration profile of Zn element and C element in the depth direction from the surface of the barrier layer 4 in Example 7.
  • FIG. In Example 8 it is a figure which shows the concentration profile of Zn element and C element in the depth direction from the surface of the barrier layer 4, and the secondary ion signal profile of Al element.
  • Group 13 refers to aluminum (Al), gallium (Ga), indium (In), etc.
  • Group 14 refers to silicon (Si), germanium (Ge), tin (Sn), lead (Pb), etc.
  • 15 refers to nitrogen (N), phosphorus (P), arsenic (As), antimony (Sb), and the like.
  • FIG. 1 schematically shows a cross-sectional structure of a HEMT device 20 as an embodiment of a semiconductor device according to the present invention, which includes an epitaxial substrate 10 as an embodiment of an epitaxial substrate for a semiconductor device according to the present invention.
  • FIG. 1 schematically shows a cross-sectional structure of a HEMT device 20 as an embodiment of a semiconductor device according to the present invention, which includes an epitaxial substrate 10 as an embodiment of an epitaxial substrate for a semiconductor device according to the present invention.
  • the epitaxial substrate 10 includes a free-standing substrate 1, a buffer layer 2, a channel layer 3, and a barrier layer 4.
  • the HEMT device 20 is provided with a source electrode 5, a drain electrode 6, and a gate electrode 7 on the epitaxial substrate 10 (on the barrier layer 4).
  • the ratio of the thickness of each layer in FIG. 1 does not reflect the actual one.
  • the free-standing substrate 1 is a (0001) -oriented GaN substrate doped with Zn of 1 ⁇ 10 18 cm ⁇ 3 or more, has a specific resistance at room temperature of 1 ⁇ 10 2 ⁇ cm or more, and exhibits semi-insulating properties.
  • the size of the self-standing substrate 1 is not particularly limited, but considering the ease of handling (gripping, moving, etc.), it is preferable to have a thickness of about several hundred ⁇ m to several mm.
  • Such a self-supporting substrate 1 can be manufactured by, for example, a flux method.
  • the formation of the self-supporting substrate 1 by the flux method is generally performed by using a seed substrate in a melt containing metal Ga, metal Na, metal Zn, and C (carbon) in a growth vessel (alumina crucible) that is horizontally rotatable in a pressure vessel.
  • the GaN single crystal formed on the seed substrate is separated from the seed substrate by maintaining a predetermined temperature and a predetermined pressure in the growth container while introducing nitrogen gas while the growth container is horizontally rotated. Obtained by.
  • a so-called template substrate in which a GaN thin film is formed on a sapphire substrate by MOCVD can be suitably used.
  • the buffer layer 2 is a layer formed on (adjacent to) one main surface of the free-standing substrate 1 and having a thickness of about 50 nm to 1000 nm.
  • the buffer layer 2 is formed at a temperature similar to the formation temperature of the channel layer 3 and the barrier layer 4 unlike the so-called low temperature buffer layer formed at a low temperature of less than 800 ° C. is there.
  • buffer layer 2 suppresses diffusion of Zn doped into free-standing substrate 1 to channel layer 3 and further to barrier layer 4 thereabove when epitaxial substrate 10 is manufactured. It is provided as a diffusion suppression layer.
  • the buffer layer 2 is preferably formed of a layer made of a group 13 nitride doped with C at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more in at least a partial range in the thickness direction.
  • the buffer layer 2 may be formed by doping a single layer composed entirely of one group 13 nitride with a concentration of C of 1 ⁇ 10 18 cm ⁇ 3 or more, and having a different composition. At least one layer of a multilayer buffer layer composed of two or more group 13 nitride layers may be doped with C at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more.
  • the single layer include a GaN buffer layer (C-doped GaN layer) composed entirely of GaN.
  • the multilayer buffer layer include a configuration in which a C-doped GaN layer is stacked on an Al a Ga 1-a N layer (0 ⁇ a ⁇ 1).
  • the buffer layer 2 is composed of a group 13 nitride containing two or more group 13 elements (eg, Ga and Al), and the composition gradient buffer in which the abundance ratio (molar fraction) of each element varies in the thickness direction.
  • the layer may be provided by being doped with C at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more in at least a part of the thickness direction of the layer. The effects brought about by the buffer layer 2 will be described later.
  • the buffer layer 2 may be configured by a layer made of GaN doped with Al (Al-doped GaN layer) or a layer made of AlN. These layers also function as a diffusion suppression layer, like the C-doped GaN layer.
  • the channel layer 3 is a layer formed on (adjacent to) the buffer layer 2.
  • the channel layer 3 is formed to a thickness of about 50 nm to 5000 nm.
  • the barrier layer 4 is a layer provided on the side opposite to the buffer layer 2 with the channel layer 3 interposed therebetween.
  • the barrier layer 4 is formed to a thickness of about 2 nm to 40 nm.
  • the barrier layer 4 may be formed adjacent to the channel layer 3 as shown in FIG. 1, and in this case, the interface between the two layers is a heterojunction interface.
  • a spacer layer (not shown) may be provided between the channel layer 3 and the barrier layer 4, and in this case, a region from the interface between the channel layer 3 and the spacer layer to the interface between the barrier layer 4 and the spacer layer is heterogeneous. It becomes a bonding interface region.
  • the channel layer 3 is formed by GaN
  • the barrier layer 4 is AlGaN (Al x Ga 1-x N, 0 ⁇ x ⁇ 1) to InAlN (In y Al 1-y N, 0 ⁇ y ⁇ A preferred example is that formed in 1).
  • the combination of the channel layer 3 and the barrier layer 4 is not limited to this.
  • the formation of the buffer layer 2, the channel layer 3, and the barrier layer 4 is realized by, for example, the MOCVD method.
  • MO organic metal
  • an organic metal (MO) source gas for Ga and Al for example, MOCVD method
  • a known MOCVD furnace configured to be able to supply TMG, TMA
  • ammonia gas, hydrogen gas, and nitrogen gas into the reactor
  • the self-standing substrate 1 placed in the reactor is heated to a predetermined temperature.
  • a GaN crystal or an AlGaN crystal generated by a gas phase reaction between an organometallic source gas corresponding to each layer and ammonia gas can be sequentially deposited on the free-standing substrate 1.
  • the source electrode 5 and the drain electrode 6 are metal electrodes each having a thickness of about 10 to 100 nm.
  • the source electrode 5 and the drain electrode 6 are preferably formed as multilayer electrodes made of, for example, Ti / Al / Ni / Au.
  • the source electrode 5 and the drain electrode 6 are in ohmic contact with the barrier layer 4.
  • the source electrode 5 and the drain electrode 6 are preferably formed by a vacuum deposition method and a photolithography process. In order to improve the ohmic contact between both electrodes, it is preferable to perform heat treatment for several tens of seconds in a nitrogen gas atmosphere at a predetermined temperature between 650 ° C. and 1000 ° C. after the electrodes are formed.
  • the gate electrodes 7 are metal electrodes each having a thickness of about 10 to 100 nm.
  • the gate electrode 7 is preferably configured as a multilayer electrode made of Ni / Au, for example.
  • the gate electrode 7 has a Schottky contact with the barrier layer 4.
  • the gate electrode 7 is preferably an example formed by a vacuum deposition method and a photolithography process.
  • a c-plane sapphire substrate having a diameter similar to that of the free-standing substrate 1 to be manufactured is prepared, and a GaN low-temperature buffer layer is formed on the surface at a temperature of 450 ° C. to 750 ° C. to a thickness of about 10 nm to 50 nm.
  • a GaN thin film having a thickness of about 1 ⁇ m to 10 ⁇ m is formed by MOCVD at a temperature of 1000 ° C. to 1200 ° C. to obtain a MOCVD-GaN template that can be used as a seed substrate.
  • a Zn-doped GaN single crystal layer is formed using the Na flux method.
  • an MOCVD-GaN template is placed in an alumina crucible, and subsequently, 10 g to 60 g of metal Ga, 15 g to 90 g of metal Na, and 0.1 g of metal Zn are placed in the alumina crucible. 5 g and 10 mg to 500 mg of C are charged respectively.
  • the alumina crucible is placed in a heating furnace, the furnace temperature is set to 800 ° C. to 950 ° C., the furnace pressure is set to 3 MPa to 5 MPa, and heated for about 20 hours to 400 hours, and then cooled to room temperature. After cooling is complete, the alumina crucible is removed from the furnace.
  • an MOCVD-GaN template having a brown GaN single crystal layer deposited on the surface with a thickness of 300 ⁇ m to 3000 ⁇ m is obtained.
  • the GaN single crystal layer thus obtained is polished using diamond abrasive grains, and the surface thereof is flattened. Thereby, a flux-GaN template in which a GaN single crystal layer is formed on the MOCVD-GaN template is obtained.
  • the polishing is performed in such a range that the total thickness of the nitride layer in the flux-GaN template is maintained at a value sufficiently larger than the target thickness of the free-standing substrate 1 to be finally obtained.
  • the seed substrate is separated from the flux-GaN template by irradiating laser light from the seed substrate side while scanning at a scanning speed of 0.1 mm / second to 100 mm / second by a laser lift-off method.
  • the laser light for example, it is preferable to use a third harmonic of Nd: YAG having a wavelength of 355 nm.
  • the pulse width may be about 1 ns to 1000 ns and the pulse period may be about 1 kHz to 200 kHz.
  • the laser light irradiation is preferably performed while heating the flux-GaN template at a temperature of about 30 ° C. to 600 ° C. from the side opposite to the seed substrate.
  • the self-supporting substrate 1 made of GaN doped with Zn at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more is obtained.
  • the epitaxial substrate 10 is formed by stacking the buffer layer 2, the channel layer 3, and the barrier layer 4 in this order under the following conditions with the free-standing substrate 1 placed on a susceptor provided in the reactor of the MOCVD furnace. It is obtained by doing.
  • the buffer layer 2 a case where a single GaN buffer layer, a multilayer buffer layer containing Ga and Al as a group 13 element, or a composition gradient buffer layer is illustrated.
  • the formation temperature means a susceptor heating temperature.
  • the group 15 / group 13 gas ratio is the total of TMG (trimethylgallium), TMA (trimethylaluminum), and TMI (trimethylindium), which are group 13 (Ga, Al, In) raw materials. It is the ratio (molar ratio) of the supply amount of ammonia which is a Group 15 (N) raw material to the supply amount.
  • the Al source gas / Group 13 source gas ratio when the barrier layer 4 is formed of AlGaN is the ratio (molar ratio) of the total supply amount of the Group 13 (Ga, Al) source to the supply amount of the Al source.
  • the Al source gas / Group 13 source gas ratio when the barrier layer 4 is formed of InAlN is the ratio (molar ratio) of the total supply amount of the Group 13 (In, Al) source to the supply amount of the In source material. is there. Both are determined according to the desired composition of the barrier layer 4 (Al molar ratio x or In composition ratio y).
  • Fabrication of the HEMT element 20 using the epitaxial substrate 10 can be realized by applying a known technique.
  • an element isolation process is performed to remove a portion that becomes a boundary between individual elements by etching to about 50 nm to 1000 nm using a photolithography process and an RIE (Reactive Ion Etching) method, and then the surface of the epitaxial substrate 10 (the barrier layer). 4 a SiO 2 film having a thickness of 50 nm ⁇ 500 nm is formed on the surface), followed by by a SiO 2 film to be formed location of the source electrode 5 and drain electrode 6 is removed by etching using photolithography, SiO 2 pattern Get a layer.
  • RIE Reactive Ion Etching
  • the source electrode 5 and the drain electrode 6 are formed by forming a metal pattern made of Ti / Al / Ni / Au at a place where the source electrode 5 and the drain electrode 6 are to be formed using a vacuum deposition method and a photolithography process.
  • the thickness of each metal layer is preferably 5 nm to 50 nm, 40 nm to 400 nm, 4 nm to 40 nm, and 20 nm to 200 nm in order.
  • heat treatment is performed for 10 seconds to 1000 seconds in a nitrogen gas atmosphere at 600 ° C. to 1000 ° C.
  • the SiO 2 film at the location where the gate electrode 7 is to be formed is removed from the SiO 2 pattern layer using a photolithography process.
  • the gate electrode 7 is formed by forming a Schottky metal pattern made of Ni / Au at a place where the gate electrode 7 is to be formed by using a vacuum deposition method and a photolithography process.
  • the thickness of each metal layer is preferably 4 nm to 40 nm and 20 nm to 200 nm.
  • the HEMT element 20 is obtained by the above process.
  • the free-standing substrate 1 is made of GaN doped with Zn at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more
  • the buffer layer 2 is an epitaxial substrate. 10 is provided so as to function as a diffusion suppressing layer that prevents Zn from diffusing from the free-standing substrate 1 to the channel layer 3 during the fabrication of the semiconductor layer 10.
  • the buffer layer 2 include a layer made of a group 13 nitride doped with C at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more in at least a partial range in the thickness direction.
  • Zn diffuses from the buffer layer 2 to the channel layer 3 and further to the barrier layer 4. In this case, a current collapse phenomenon occurs in the HEMT device 20 because Zn functioning as an acceptor element functions as an electron trap.
  • the buffer layer 2 is formed of a group 13 nitride layer doped with C in view of the above-described concentration conditions, so that As a result of suitably suppressing the diffusion of Zn, the occurrence of current collapse is suitably suppressed. More specifically, the concentration of Zn in the channel layer is not more than 1 ⁇ 10 16 cm -3, generation of current collapse in the HEMT device 20 is appropriately suppressed.
  • the doping of C at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more in at least a partial range in the thickness direction of the buffer layer 2 is performed when the group 13 nitride layer is formed by MOCVD.
  • the concentration of C can be changed by appropriately adjusting the growth temperature, the pressure in the reactor, the gas ratio between the group 15 gas and the group 13 gas, the formation thickness, and the like.
  • C doped in the crystal layer formed in the MOCVD method is mainly derived from the Group 13 raw material.
  • the C supply amount varies depending on the Group 13 gas supply amount, and in the Group 13 nitride crystal.
  • the stability of element C is affected by temperature and pressure.
  • the growth conditions are such that C is doped at a concentration of 1 ⁇ 10 18 cm ⁇ 3 or more in at least a partial range in the thickness direction.
  • growth conditions in which such doping is not performed for example, growth conditions in which the concentration of C is 2 orders, 3 orders or more lower than the buffer layer 2 may be used. .
  • Example 1 [Preparation of Zn-doped GaN single crystal substrate by flux method] A GaN low temperature buffer layer of 30 nm is formed on the surface of a c-plane sapphire substrate having a diameter of 2 inches and a thickness of 0.43 mm at 550 ° C., and then a 3 ⁇ m thick GaN thin film is formed by MOCVD at 1050 ° C. Thus, an MOCVD-GaN template that can be used as a seed substrate was obtained.
  • a Zn-doped GaN single crystal layer was formed using the Na flux method.
  • an MOCVD-GaN template is placed in an alumina crucible, and then 30 g of metal Ga, 45 g of metal Na, 1 g of metal zinc, and 100 mg of carbon are filled in the alumina crucible. did.
  • the alumina crucible was placed in a heating furnace, the furnace temperature was 850 ° C., the furnace pressure was 4.5 MPa, and the mixture was heated for about 100 hours, and then cooled to room temperature. After the cooling was completed, the alumina crucible was taken out of the furnace, and a brown GaN single crystal layer was deposited to a thickness of about 1000 ⁇ m on the surface of the MOCVD-GaN template.
  • the GaN single crystal layer thus obtained is polished using diamond abrasive grains, the surface thereof is flattened, and the total thickness of the nitride layer formed on the base substrate is 900 ⁇ m. did.
  • a flux-GaN template in which a GaN single crystal layer was formed on the MOCVD-GaN template was obtained.
  • the Flux-GaN template was observed with the naked eye, no cracks were confirmed.
  • the seed substrate was separated from the flux-GaN template by irradiating laser light from the seed substrate side while scanning at a scanning speed of 30 mm / second by the laser lift-off method.
  • As the laser light a third harmonic of Nd: YAG having a wavelength of 355 nm was used.
  • the pulse width was about 30 ns and the pulse period was about 50 kHz.
  • the laser light was condensed into a circular beam having a diameter of about 20 ⁇ m so that the light density was about 1.0 J / cm.
  • the laser beam irradiation was performed while heating the flux-GaN template at a temperature of about 50 ° C. from the side opposite to the seed substrate.
  • the surface of the obtained laminated structure peeled from the seed substrate was polished to obtain a Zn-doped GaN free-standing substrate having a total thickness of 430 ⁇ m.
  • the crystallinity of the obtained Zn-doped GaN substrate was evaluated using an X-ray rocking curve.
  • the half width of (0002) plane reflection was 120 seconds, and the half width of (10-12) plane reflection was 150 seconds.
  • the group 15 / group 13 gas ratio is the ratio (molar ratio) of the supply amount of the group 15 (N) raw material to the supply amount of the group 13 (Ga, Al) raw material.
  • the formation condition of the GaN buffer layer is a condition in which it is confirmed in advance that C is highly doped
  • the formation condition of the GaN channel layer is a condition in which it is confirmed in advance that C is hardly doped. It is.
  • the susceptor temperature was lowered to near room temperature, the inside of the reactor was returned to atmospheric pressure, and the fabricated epitaxial substrate was taken out.
  • a HEMT device 20 was produced using this epitaxial substrate 10.
  • the HEMT device was designed to have a gate width of 100 ⁇ m, a source-gate interval of 1 ⁇ m, a gate-drain interval of 4 ⁇ m, and a gate length of 1 ⁇ m.
  • the part which becomes the boundary of each element was removed by etching to a depth of about 100 nm using a photolithography process and the RIE method.
  • a SiO 2 film having a thickness of 100nm was formed on the epitaxial substrate, followed by the source electrode by a photolithography, a SiO 2 film to be formed location of the drain electrode by etching away the SiO 2 pattern layer Obtained.
  • a metal pattern made of Ti / Al / Ni / Au (each film thickness is 25/200/20/100 nm) is formed at the locations where the source electrode and drain electrode are to be formed by using a vacuum deposition method and a photolithography process. Thus, a source electrode and a drain electrode were formed.
  • heat treatment was performed for 30 seconds in a nitrogen gas atmosphere at 825 ° C.
  • the SiO 2 film at the location where the gate electrode is to be formed was removed from the SiO 2 pattern layer using a photolithography process.
  • a Schottky metal pattern made of Ni / Au (each film thickness is 20/100 nm) is formed at a position where the gate electrode is to be formed, thereby forming the gate electrode. Formed.
  • SIMS evaluation of HEMT element The obtained HEMT device was subjected to elemental analysis in the depth direction of the epitaxial substrate by SIMS (secondary ion mass spectrometry), and the concentrations of Zn element and C element were examined.
  • FIG. 2 is a diagram showing a concentration profile of Zn element and C element in the epitaxial substrate according to this example.
  • FIG. 3 is an enlarged view of the vicinity of the interface between the GaN buffer layer and the GaN substrate in FIG. The following can be understood from the results shown in FIGS.
  • the GaN substrate is doped with Zn at a high concentration (3 ⁇ 10 18 cm ⁇ 3 ).
  • the concentration of C element is 6 ⁇ 10 18 cm ⁇ 3 or more in the GaN buffer layer, there is a range of 1 ⁇ 10 18 cm ⁇ 3 or more, and about 1 ⁇ 10 16 cm in the channel layer. -3 or less.
  • Zn element present at a high concentration on the substrate side from the interface between the GaN buffer layer and the GaN substrate decreases sharply in the GaN buffer, and is the lower limit of detection of Zn in SIMS (Secondary Ion Mass Spectrometry) measurement. It reaches a certain level of 5 ⁇ 10 14 cm ⁇ 3 . That is, the diffusion of Zn element into the channel layer and the barrier layer is suppressed.
  • required about the HEMT element which concerns on an Example it was 0.93. If the R value is 0.7
  • Example 1 A HEMT device was fabricated under the same conditions as in Example 1 except that the growth conditions of the GaN buffer layer were the following conditions different from those in Example 1.
  • the formation conditions of the GaN buffer layer are conditions that have been confirmed in advance that the doping amount of C is smaller than that of the first embodiment.
  • the obtained HEMT device was subjected to SIMS measurement in the same manner as in Example 1 to examine the concentrations of Zn element and C element in the epitaxial substrate.
  • FIG. 4 is a diagram showing a concentration profile of Zn element and C element in the epitaxial substrate according to this comparative example.
  • FIG. 5 is an enlarged view of the vicinity of the interface between the C-doped GaN buffer layer and the GaN substrate in FIG. The following can be understood from the results shown in FIGS.
  • the GaN substrate is doped with Zn at a high concentration.
  • the concentration of C element is about 2 ⁇ 10 17 cm ⁇ 3 or more at the maximum in the GaN buffer layer, which is higher than the concentration in other regions, but lower than that in Example 1, and the same conditions as in Example 1
  • the concentration of the C element in the GaN channel layer formed in (1) is about 4 ⁇ 10 16 cm ⁇ 3 , which is higher than that in Example 1.
  • the Zn element present at a high concentration on the substrate side from the interface between the GaN buffer layer and the GaN substrate is reduced in the GaN buffer, the degree is moderate as compared with the first embodiment.
  • the GaN channel layer is also present at a concentration of 5 ⁇ 10 16 cm ⁇ 3 or more, which is two orders of magnitude higher than in the case of Example 1. That is, the Zn element diffuses to the channel layer.
  • the R value was obtained under the same conditions as in Example 1. As a result, it was determined to be 0.31, and it was determined that the current collapse was not sufficiently suppressed in the HEMT element according to this comparative example.
  • Examples 2 to 6, Comparative Examples 2 to 5 A HEMT device was manufactured under the same conditions as in Example 1 except that the growth conditions (growth temperature, reactor pressure, group 15 / group 13 gas ratio, formation thickness), etc. of the GaN buffer layer were variously changed.
  • the distribution of Zn concentration and C concentration in the depth direction was determined by SIMS measurement, and the R value was calculated.
  • the logarithmic change rate per 1 ⁇ m of the Zn concentration at a location where the Zn concentration was 1 ⁇ 10 17 cm ⁇ 3 was a value of ⁇ 20.0 or less. This indicates that the decrease in the Zn concentration is abrupt in all of Examples 1 to 6.
  • Example 7 In the HEMT devices according to Examples 1 to 6, the decrease in Zn concentration was steep, so that the Zn concentration in the channel layer was less than 1 ⁇ 10 16 cm ⁇ 3 and current collapse was suppressed. If the Zn concentration is sufficiently lower than 1 ⁇ 10 16 cm ⁇ 3 in the vicinity of the interface (heterointerface) between the barrier layer and the channel layer among the channel layers, the current can be reduced even if the decrease in Zn concentration is moderate. Collapse may be suppressed.
  • the epitaxial substrate 10 was manufactured and the HEMT device 20 was manufactured under the same conditions as in Example 1 except that the growth conditions of the buffer layer 2 and the channel layer 3 were the following conditions different from those in Example 1. Fabrication was performed.
  • FIG. 6 shows a Zn element in the depth direction from the surface (upper surface) of the barrier layer 4 obtained by measuring the obtained HEMT device in the depth direction by SIMS measurement under the same conditions as in Example 1. It is a figure which shows the density
  • the GaN substrate is doped with Zn at a high concentration.
  • the concentration of C element is 3 ⁇ 10 18 cm ⁇ 3 at the maximum in the buffer layer, so there is a range of 1 ⁇ 10 18 cm ⁇ 3 or more, and about 2 ⁇ 10 16 cm in the channel layer. -3 or less.
  • the change in the concentration of C element is steep at the interface between the buffer layer and the channel layer, whereas the change in concentration from the buffer layer to the GaN substrate is gradual.
  • the concentration of the C element increases from the vicinity of the barrier layer to the barrier layer, which is due to the knock-on of the element attached to the sample surface.
  • Zn element present at a high concentration on the substrate side from the interface between the buffer layer and the GaN substrate sharply decreases in the buffer layer and further decreases in the channel layer, and the interface between the barrier layer and the channel layer. In the range including the vicinity of the (heterointerface), it reaches 5 ⁇ 10 14 cm ⁇ 3 , which is the lower limit of detection of Zn in SIMS measurement. That is, the diffusion of Zn element is suppressed.
  • Example 8 The epitaxial substrate 10 and the HEMT device 20 were manufactured under the same conditions as in Example 1, except that the growth conditions of the buffer layer 2 and the channel layer 3 were the following conditions different from those in Example 1.
  • the formation conditions are set to two stages of the first condition and the second condition, and the first condition is switched to the second condition during the formation.
  • the buffer layer 2 is a multilayer buffer layer in which a GaN layer is laminated on an Al a Ga 1-a N layer (0 ⁇ a ⁇ 1), or a composition in which the abundance ratios of Al and Ga in the thickness direction are different. It is intended to be formed as an inclined buffer layer.
  • the first condition is a condition in which C is not actively doped into the buffer layer 2
  • the second condition is a condition in which it is confirmed that C is doped in the buffer layer 2.
  • the total thickness of the buffer layer 2 was set to 110 nm.
  • FIG. 7 shows a Zn element in the depth direction from the surface (upper surface) of the barrier layer 4 obtained by measuring the obtained HEMT device in the depth direction by SIMS measurement under the same conditions as in Example 1.
  • FIG. 6 is a diagram showing a concentration profile of C element and a secondary ion signal profile of Al element in the depth direction (distribution in the depth direction of secondary ion counting rate of Al element). From the results shown in FIG. 7, the following can be understood.
  • the GaN substrate is doped with Zn at a high concentration.
  • the concentration of the C element has a maximum range of 6 ⁇ 10 18 cm ⁇ 3 and 1 ⁇ 10 18 cm ⁇ 3 or more in the buffer layer, and about 1 ⁇ 10 16 cm ⁇ 3 or less in the channel layer. It is.
  • the change in the concentration of C element is steep at the interface between the buffer layer and the channel layer, whereas the change in concentration from the buffer layer to the GaN substrate is gradual.
  • the concentration of C element increases from the vicinity of the barrier layer of the channel layer to the barrier layer, which is due to the knock-on of the element attached to the sample surface.
  • Zn element present at a high concentration on the substrate side from the interface between the buffer layer and the GaN substrate sharply decreases in the buffer layer and further decreases in the channel layer, and the interface between the barrier layer and the channel layer. In the range including the vicinity of the (heterointerface), it reaches 5 ⁇ 10 14 cm ⁇ 3 , which is the lower limit of detection of Zn in SIMS measurement. That is, the diffusion of Zn element is suppressed.
  • the Al element exists in a range wider than 110 nm, which is the target thickness of the entire buffer layer, and this range includes a part of the GaN substrate.
  • the buffer layer is doped with GaN layer that is significantly doped with C and slightly doped with C. It can be said that the AlGaN layer exists.
  • Example 9 The HEMT device 20 was manufactured under the same conditions as in Example 8, except that the growth conditions of the buffer layer 2 and the channel layer 3 were the following conditions different from those in Example 8. That is, also in this embodiment, when forming the buffer layer 2, the formation conditions are set in two stages of the first condition and the second condition, and the first condition is switched to the second condition during the formation. The total thickness of the buffer layer 2 was set to 350 nm.
  • the concentration profile of Zn element and C element in the depth direction from the surface (upper surface) of the barrier layer 4 obtained by performing SIMS measurement under the same conditions as in Example 1, and the relevant depth was found from the secondary ion signal profile of the Al element in the vertical direction.
  • the GaN substrate is doped with Zn at a high concentration (1 ⁇ 10 19 cm ⁇ 3 ).
  • the concentration of the C element has a maximum range of 6 ⁇ 10 18 cm ⁇ 3 and 1 ⁇ 10 18 cm ⁇ 3 or more in the buffer layer, and about 1 ⁇ 10 16 cm ⁇ 3 or less in the channel layer. It is.
  • the change in the concentration of C element is steep at the interface between the buffer layer and the channel layer, whereas the change in concentration from the buffer layer to the GaN substrate is gradual.
  • Zn element present at a high concentration on the substrate side from the interface between the buffer layer and the GaN substrate decreases steeply in the buffer and further decreases in the channel layer. In the vicinity of the interface with the channel layer (heterointerface), it reaches 5 ⁇ 10 14 cm ⁇ 3 , which is the lower limit of detection of Zn in SIMS measurement. That is, the diffusion of Zn element is suppressed.
  • the Al element is present in a range wider than 350 nm, which is the target thickness of the entire buffer layer, and this range includes a part of the GaN substrate.
  • the buffer layer is doped with GaN layer that is significantly doped with C and slightly doped with C. It can be said that the AlGaN layer exists.

Abstract

電流コラプスの発生が抑制されてなる半導体素子用のエピタキシャル基板を提供する。半導体素子用エピタキシャル基板が、ZnがドープされたGaNからなる半絶縁性の自立基板と、前記自立基板に隣接してなるバッファ層と、前記バッファ層に隣接してなるチャネル層と、前記チャネル層を挟んで前記バッファ層とは反対側に設けられてなる障壁層と、を備え、前記バッファ層が、前記自立基板から前記チャネル層へのZnの拡散を抑制する拡散抑制層である、ようにした。

Description

半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
 本発明は、半導体素子に関し、特に、半絶縁性のGaNからなる自立基板を用いて構成される半導体素子に関する。
 窒化物半導体は、直接遷移型の広いバンドギャップを有し、高い絶縁破壊電界、高い飽和電子速度を有することから、LEDやLDなどの発光デバイスや、高周波/ハイパワーの電子デバイス用半導体材料として利用されている。
 窒化物電子デバイスの代表的な構造として、AlGaNを「障壁層」、GaNを「チャネル層」として積層形成した高電子移動度トランジスタ(HEMT)構造がある。これは、窒化物材料特有の大きな分極効果(自発分極効果とピエゾ分極効果)によりAlGaN/GaN積層界面に高濃度の2次元電子ガスが生成するという特徴を活かしたものである。
 窒化物電子デバイスは、一般的に、サファイア、SiC、Siといった、商業的に入手の容易な異種材料下地基板を用いて作製されている。しかしながら、これら異種材料基板上にヘテロエピタキシャル成長させたGaN膜中には、GaNと異種材料基板との間の格子定数や熱膨張係数の差異に起因して、多数の欠陥が発生してしまうという問題がある。
 一方、GaN基板上にGaN膜をホモエピタキシャル成長させた場合、上述の格子定数や熱膨張係数の差異に起因する欠陥は発生せず、GaN膜は良好な結晶性を示す。
 それゆえ、GaN基板上に窒化物HEMT構造を作製した場合、AlGaN/GaN積層界面に存在する2次元電子ガスの移動度が向上するので、当該構造を用いて作製するHEMT素子(半導体素子)の特性向上が期待できる。
 ただし、商業的に入手が可能である、ハイドライド気相成長法(HVPE法)にて作製されたGaN基板は、一般的には、結晶内に取り込んだ酸素不純物のためn型の伝導型を呈する。導電性のGaN基板は、HEMT素子を高電圧駆動した際に、ソース-ドレイン電極間のリーク電流経路となる。そのため、HEMT素子を作製するには、半絶縁性のGaN基板の利用が望ましい。
 半絶縁性GaN基板を実現するためには、遷移金属元素(例えばFe)や2族元素(例えばMg)のような深いアクセプター準位を形成する元素をGaN結晶中にドーピングすることが有効と知られている。
 2族元素のうち、亜鉛元素(Zn)を選択することで、高品質な半絶縁性GaN単結晶基板を実現できることが、すでに公知である(例えば、特許文献1参照)。GaN結晶中のZn元素の拡散についてはすでに調査がなされており、高温雰囲気にて拡散は生じ、かつ、拡散のしやすさはGaN結晶の結晶性に依存する(例えば、非特許文献4参照)。また、基板上に遷移金属元素である鉄(Fe)がドープされた高抵抗層を形成し、さらに、該高抵抗層と電子走行層との間にFeの取り込み効果の高い中間層を形成することにより、電子走行層へのFeの入り込みを防ぐ態様もすでに公知である(例えば、特許文献2参照)。
 半絶縁性GaN基板上に、または、半絶縁性GaN膜付き基板上に、HEMT構造を作製し、諸特性を評価することはすでになされている(例えば、非特許文献1ないし非特許文献3参照)。
 遷移金属元素や2族元素をドーピングしてなる半絶縁性GaN単結晶基板の上にGaN膜をエピタキシャル成長させて半導体素子用のエピタキシャル基板を形成する場合、Fe、Mg、Znなどのアクセプター元素がGaN膜中に拡散し、膜中において電子トラップ(electron-trap)として作用するために、電流コラプス(current collapse)現象が発生してしまうという問題がある。
特許第5039813号公報 特開2013-74211号公報
Yoshinori Oshimura, Takayuki Sugiyama, Kenichiro Takeda, Motoaki Iwaya, Tetsuya Takeuchi, Satoshi Kamiyama, Isamu Akasaki, and Hiroshi Amano, "AlGaN/GaN Heterostructure Field-Effect Transistors on Fe-Doped GaN Substrates with High Breakdown Voltage", Japanese Journal of Applied Physics, vol.50 (2011), p.084102-1-p.084102-5. V. Desmaris, M. Rudzinski, N. Rorsman, P.R. Hageman, P.K. Larsen, H. Zirath, T.C. Rodle, and H.F.F. Jos, "Comparison of the DC and Microwave Performance of AlGaN/GaN HEMTs Grown on SiC by MOCVD With Fe-Doped or Unintentionally Doped GaN Buffer Layers", IEEE Transactions on Electron Devices, Vol.53, No.9, pp.2413-2417, September 2006. M. Azize, Z. Bougrioua, and P. Gibart, "Inhibition of interface pollution in AlGaN/GaN HEMT structures regrown on semi-insulating GaN templates", Journal of Crystal Growth, vol.299 (2007), p.103-p.108. T. Suzuki, J. Jun, M. Leszczynski, H. Teisseyre, S. Strite, A. Rockett, A. Pelzmann, M. Camp, and K. J. Ebeling, "Optical actvation and diffusivity of ion-implanted Zn acceptors in GaN under high-pressure, high-temperature annealing", Journal of Applied Physics, Vol.84 (1998), No.2, pp.1155-1157.
 本発明は上記課題に鑑みてなされたものであり、電流コラプスの発生が抑制されてなる半導体素子用のエピタキシャル基板を提供することを目的とする。
 上記課題を解決するため、本発明の第1の態様は、半導体素子用エピタキシャル基板が、ZnがドープされたGaNからなる半絶縁性の自立基板と、前記自立基板に隣接してなるバッファ層と、前記バッファ層に隣接してなるチャネル層と、前記チャネル層を挟んで前記バッファ層とは反対側に設けられてなる障壁層と、を備え、前記バッファ層が、前記自立基板から前記チャネル層へのZnの拡散を抑制する拡散抑制層である、ようにした。
 本発明の第2の態様は、第1の態様に係る半導体素子用エピタキシャル基板において、前記バッファ層が厚み方向の少なくとも一部の範囲において1×1018cm-3以上の濃度でCをドープしてなる13族窒化物層である、ようにした。
 本発明の第3の態様は、第2の態様に係る半導体素子用エピタキシャル基板において、前記13族窒化物層がGaN層である、ようにした。
 本発明の第4の態様は、第2の態様に係る半導体素子用エピタキシャル基板において、前記13族窒化物層が、相異なる組成の2以上の13族窒化物層が積層されてなりかつ前記2以上の13族窒化物層の少なくとも一つの層にCが1×1018cm-3以上の濃度でドープされてなる多層バッファ層、もしくは、2またはそれ以上の13族元素を含む13族窒化物からなりかつ13族元素の存在比率が厚み方向において変化する組成傾斜バッファ層である、ようにした。
 本発明の第5の態様は、第2ないし第4の態様のいずれかに係る半導体素子用エピタキシャル基板において、前記チャネル層におけるZnの濃度は1×1016cm-3以下である、ようにした。
 本発明の第6の態様は、第2ないし第5の態様のいずれかに係る半導体素子用エピタキシャル基板において、前記チャネル層はGaNからなり、前記障壁層はAlGaNからなる、ようにした。
 本発明の第7の態様は、半導体素子が、ZnがドープされたGaNからなる半絶縁性の自立基板と、前記自立基板に隣接してなるバッファ層と、前記バッファ層に隣接してなるチャネル層と、前記チャネル層を挟んで前記バッファ層とは反対側に設けられてなる障壁層と、前記障壁層の上に設けられてなるゲート電極、ソース電極、およびドレイン電極と、を備え、前記バッファ層が、前記自立基板から前記チャネル層へのZnの拡散を抑制する拡散抑制層である、ようにした。
 本発明の第8の態様は、第7の態様に係る半導体素子において、前記バッファ層が厚み方向の少なくとも一部の範囲において1×1018cm-3以上の濃度でCをドープしてなる13族窒化物層である、ようにした。
 本発明の第9の態様は、第8の態様に係る半導体素子において、前記13族窒化物層がGaN層である、ようにした。
 本発明の第10の態様は、第8の態様に係る半導体素子において、前記13族窒化物層が、相異なる組成の2以上の13族窒化物層が積層されてなりかつ前記2以上の13族窒化物層の少なくとも一つの層にCが1×1018cm-3以上の濃度でドープされてなる多層バッファ層、もしくは、2またはそれ以上の13族元素を含む13族窒化物からなりかつ13族元素の存在比率が厚み方向において変化する組成傾斜バッファ層である、ようにした。
 本発明の第11の態様は、第8ないし第10の態様のいずれかに係る半導体素子において、前記チャネル層におけるZnの濃度は1×1016cm-3以下である、ようにした。
 本発明の第12の態様は、第8ないし第11の態様のいずれかに係る半導体素子において、前記チャネル層はGaNからなり、前記障壁層はAlGaNからなる、ようにした。
 本発明の第13の態様は、半導体素子用のエピタキシャル基板を製造する方法が、a)ZnがドープされたGaNからなる半絶縁性の自立基板を用意する準備工程と、b)前記自立基板に隣接させてバッファ層を形成するバッファ層形成工程と、c)前記バッファ層に隣接させてチャネル層を形成するチャネル層工程と、d)前記チャネル層を挟んで前記バッファ層とは反対側の位置に障壁層を形成する障壁層形成工程と、を備え、バッファ層形成工程においては、前記バッファ層を、前記自立基板から前記チャネル層へのZnの拡散を抑制する拡散抑制層として形成する、ようにした。
 本発明の第14の態様は、第13の態様に係る半導体素子用エピタキシャル基板の製造方法において、バッファ層形成工程においては、前記バッファ層を厚み方向の少なくとも一部の範囲において1×1018cm-3以上の濃度でCをドープしてなる13族窒化物層にて形成することで、前記自立基板から前記チャネル層へのZnの拡散を抑制する、ようにした。
 本発明の第15の態様は、第14の態様に係る半導体素子用エピタキシャル基板の製造方法において、前記13族窒化物層はGaNにて形成される、ようにした。
 本発明の第16の態様は、第14の態様に係る半導体素子用エピタキシャル基板の製造方法において、前記13族窒化物層を、少なくとも一つの層にCを1×1018cm-3以上の濃度でドープしつつ相異なる組成の2以上の13族窒化物層を積層することによって多層バッファ層として形成するか、もしくは、2またはそれ以上の13族元素を含む13族窒化物からなりかつ13族元素の存在比率が厚み方向において変化する組成傾斜バッファ層として形成する、ようにした。
 本発明の第17の態様は、第14ないし第16の態様のいずれかに係る半導体素子用エピタキシャル基板の製造方法において、前記バッファ層形成工程においては、前記チャネル層におけるZnの濃度が1×1016cm-3以下となるように、前記13族窒化物層にて前記バッファ層を形成する、ようにした。
 本発明の第18の態様は、第14ないし第17の態様のいずれかに係る半導体素子用エピタキシャル基板の製造方法において、前記チャネル層はGaNにて形成され、前記障壁層はAlGaNにて形成される、ようにした。
 本発明の第19の態様は、第13ないし第18の態様のいずれかに係る半導体素子用エピタキシャル基板の製造方法において、前記自立基板はフラックス法で作製される、ようにした。
 本発明の第1ないし第19の態様によれば、半絶縁性のGaN自立基板を用いつつ、電流コラプスが低減された半導体素子が実現できる。
HEMT素子20の断面構造を、模式的に示す図である。 実施例1に係るエピタキシャル基板におけるZn元素、C元素の濃度プロファイルを示す図である。 図2のうち、GaNバッファ層とGaN基板の界面近傍における拡大図である。 比較例1に係るエピタキシャル基板におけるZn元素、C元素の濃度プロファイルを示す図である。 図4のうち、CドープGaNバッファ層とGaN基板の界面近傍における拡大図である。 実施例7における、障壁層4の表面から深さ方向におけるZn元素とC元素の濃度プロファイルを示す図である。 実施例8における、障壁層4の表面から深さ方向におけるZn元素とC元素の濃度プロファイル、および、Al元素の二次イオン信号プロファイルを示す図である。
 本明細書中に示す周期表の族番号は、1989年国際純正応用化学連合会(International Union of Pure Applied Chemistry:IUPAC)による無機化学命名法改訂版による1~18の族番号表示によるものであり、13族とはアルミニウム(Al)・ガリウム(Ga)・インジウム(In)等を指し、14族とは、シリコン(Si)、ゲルマニウム(Ge)、スズ(Sn)、鉛(Pb)等を指し、15族とは窒素(N)・リン(P)・ヒ素(As)・アンチモン(Sb)等を指す。
  <エピタキシャル基板およびHEMT素子の概要>
 図1は、本発明に係る半導体素子用エピタキシャル基板の一実施形態としてのエピタキシャル基板10を含んで構成される、本発明に係る半導体素子の一実施形態としてのHEMT素子20の断面構造を、模式的に示す図である。
 エピタキシャル基板10は、自立基板1と、バッファ層2と、チャネル層3と、障壁層4とを備える。また、HEMT素子20は、エピタキシャル基板10の上に(障壁層4の上に)ソース電極5とドレイン電極6とゲート電極7とを設けたものである。なお、図1における各層の厚みの比率は、実際のものを反映したものではない。
 自立基板1は、Znが1×1018cm-3以上ドープされた(0001)面方位のGaN基板であり、室温における比抵抗が1×10Ωcm以上であって半絶縁性を呈する。自立基板1のサイズに特に制限はないが、ハンドリング(把持、移動など)の容易さなどを考慮すると、数百μm~数mm程度の厚みを有するのが好適である。係る自立基板1は、例えば、フラックス(Flux)法によって作製することができる。
 フラックス法による自立基板1の形成は、概略、耐圧容器内に水平回転自在に配置した育成容器(アルミナるつぼ)内で金属Ga、金属Na、金属Zn、C(炭素)を含む融液に種基板を浸漬し、育成容器を水平回転させた状態で、窒素ガスを導入しながら育成容器内を所定温度および所定圧力を保つことによって種基板に形成されるGaN単結晶を、種基板から分離することによって得られる。種基板としては、サファイア基板上にMOCVD法によってGaN薄膜を形成してなるいわゆるテンプレート基板などを好適に用いることができる。
 バッファ層2は、自立基板1の一方主面上に(隣接)形成されてなる、50nm~1000nm程度の厚みを有する層である。本実施の形態において、バッファ層2は、いわゆる800℃未満の低温で形成されるいわゆる低温バッファ層とは異なり、チャネル層3や障壁層4の形成温度と同程度の温度で形成されるものである。
 本実施の形態に係るエピタキシャル基板10において、バッファ層2は、自立基板1にドープされてなるZnがエピタキシャル基板10の作製時にチャネル層3さらにはその上方の障壁層4へと拡散することを抑制する、拡散抑制層として設けられてなる。バッファ層2は、厚み方向の少なくとも一部の範囲において1×1018cm-3以上の濃度でCがドープされた13族窒化物からなる層にて構成するのが好適な一例である。
 係る場合、バッファ層2は、全体が一の13族窒化物からなる単一層にCが1×1018cm-3以上の濃度でドープされてなるものであってもよいし、組成の相異なる2以上の13族窒化物層からなる多層バッファ層の少なくとも一つの層にCが1×1018cm-3以上の濃度でドープされてなるものであってもよい。単一層としては、全体がGaNからなるGaNバッファ層(CドープGaN層)などが例示される。多層バッファ層としては例えば、AlGa1-aN層(0<a≦1)の上にCドープGaN層が積層された構成などが例示される。あるいは、バッファ層2は、2またはそれ以上の13族元素(例えばGaとAl)を含む13族窒化物からなり、かつ各元素の存在比率(モル分率)が厚み方向において変化する組成傾斜バッファ層の、厚み方向の少なくとも一部の範囲において、Cが1×1018cm-3以上の濃度でドープされてなることにより、設けられていてもよい。バッファ層2のもたらす効果については後述する。
 あるいは、AlがドープされたGaNからなる層(AlドープGaN層)や、AlNからなる層にてバッファ層2を構成する態様であってもよい。これらの層についても、CドープGaN層と同様、拡散抑制層として機能する。
 チャネル層3は、バッファ層2の上に(隣接)形成されてなる層である。チャネル層3は、50nm~5000nm程度の厚みに形成される。また、障壁層4は、チャネル層3を挟んでバッファ層2とは反対側に設けられてなる層である。障壁層4は、2nm~40nm程度の厚みに形成される。
 障壁層4は図1に示すようにチャネル層3に隣接して形成されてもよく、この場合、両層の界面はヘテロ接合界面となる。あるいは、チャネル層3と障壁層4の間に図示しないスペーサ層が設けられてもよく、この場合、チャネル層3とスペーサ層との界面から障壁層4とスペーサ層との界面にいたる領域がヘテロ接合界面領域となる。
 いずれの場合も、チャネル層3がGaNにて形成され、障壁層4がAlGaN(AlGa1-xN、0<x<1)ないしInAlN(InAl1-yN、0<y<1)にて形成されるのが好適な一例である。ただし、チャネル層3と障壁層4の組み合わせはこれに限られるものではない。
 バッファ層2、チャネル層3、および、障壁層4の形成は、例えばMOCVD法によって実現される。MOCVD法による層形成は、例えばバッファ層2およびチャネル層3がGaNにて形成され、障壁層4がAlGaNにて形成される場合であれば、Ga、Alについての有機金属(MO)原料ガス(TMG、TMA)と、アンモニアガスと、水素ガスと、窒素ガスとをリアクタ内に供給可能に構成されてなる公知のMOCVD炉を用い、リアクタ内に載置した自立基板1を所定温度に加熱しつつ、各層に対応した有機金属原料ガスとアンモニアガスとの気相反応によって生成するGaN結晶やAlGaN結晶を自立基板1上に順次に堆積させることによって行える。
 ソース電極5とドレイン電極6とは、それぞれに十数nm~百数十nm程度の厚みを有する金属電極である。ソース電極5とドレイン電極6とは、例えば、Ti/Al/Ni/Auからなる多層電極として形成されるのが好適である。ソース電極5およびドレイン電極6は、障壁層4との間にオーミック性接触を有してなる。ソース電極5およびドレイン電極6は、真空蒸着法とフォトリソグラフィプロセスとにより形成されるのが好適な一例である。なお、両電極のオーミック性接触を向上させるために、電極形成後、650℃~1000℃の間の所定温度の窒素ガス雰囲気中において数十秒間の熱処理を施すのが好ましい。
 ゲート電極7は、それぞれに十数nm~百数十nm程度の厚みを有する金属電極である。ゲート電極7は、例えば、Ni/Auからなる多層電極として構成されるのが好適である。ゲート電極7は、障壁層4との間にショットキー性接触を有してなる。ゲート電極7は、真空蒸着法とフォトリソグラフィプロセスとにより形成されるのが好適な一例である。
  <エピタキシャル基板およびHEMT素子の作製方法>
 (自立基板の作製)
 まず、フラックス法による自立基板1の作製手順について説明する。
 初めに、作製したい自立基板1の直径と同程度の直径を有するc面サファイア基板を用意し、その表面に、450℃~750℃の温度にてGaN低温バッファ層を10nm~50nm程度の厚みに成膜し、その後、厚さ1μm~10μm程度のGaN薄膜を1000℃~1200℃の温度にてMOCVD法により成膜し、種基板として利用可能なMOCVD-GaNテンプレートを得る。
 次に、得られたMOCVD-GaNテンプレートを種基板として、Naフラックス法を用いてZnドープGaN単結晶層を形成する。
 具体的には、まず、アルミナるつぼ内にMOCVD-GaNテンプレートを載置し、続いて、該アルミナるつぼ内に、金属Gaを10g~60g、金属Naを15g~90g、金属Znを0.1g~5g、Cを10mg~500mg、それぞれ充填する。
 係るアルミナるつぼを加熱炉に入れ、炉内温度を800℃~950℃とし、炉内圧力を3MPa~5MPaとして、20時間~400時間程度加熱し、その後、室温まで冷却する。冷却終了後、アルミナるつぼを炉内から取り出す。以上の手順により、表面に、褐色のGaNの単結晶層が300μm~3000μmの厚さで堆積したMOCVD-GaNテンプレートが得られる。
 このようにして得られたGaN単結晶層を、ダイヤモンド砥粒を用いて研磨し、その表面を平坦化させる。これにより、MOCVD-GaNテンプレートの上にGaN単結晶層が形成されたFlux-GaNテンプレートが得られる。ただし、研磨は、Flux-GaNテンプレートにおける窒化物層の総厚が最終的に得たい自立基板1の狙いの厚みよりも十分に大きい値に保たれる範囲で行う。
 次いで、レーザーリフトオフ法により、種基板の側からレーザー光を0.1mm/秒~100mm/秒の走査速度で走査しつつ照射することによって、Flux-GaNテンプレートから種基板を分離する。レーザー光としては、例えば、波長355nmのNd:YAGの3次高調波を用いるのが好適である。係る場合、パルス幅は1ns~1000ns、パルス周期は1kHz~200kHz程度であればよい。照射に際しては、レーザー光を適宜に集光して、光密度を調整するのが好ましい。また、レーザー光の照射は、Flux-GaNテンプレートを種基板と反対側から30℃~600℃程度の温度で加熱しつつ行うのが好ましい。
 種基板を分離した後、得られた積層構造体の種基板から剥離された側の面を研磨処理する。これにより、Znが1×1018cm-3以上の濃度でドープされたGaNからなる自立基板1が得られる。
 (エピタキシャル基板の作製)
 続いて、MOCVD法によるエピタキシャル基板10の作製について説明する。エピタキシャル基板10は、自立基板1をMOCVD炉のリアクタ内に設けられたサセプタ上に載置した状態で、下記の条件にてバッファ層2、チャネル層3、および障壁層4をこの順にて積層形成することで得られる。ただし、バッファ層2については、単一のGaNバッファ層、または、13族元素としてGaおよびAlを含む多層バッファ層あるいは組成傾斜バッファ層を形成する場合について例示する。なお、形成温度とはサセプタ加熱温度を意味する。
 なお、本実施の形態において、15族/13族ガス比とは、13族(Ga、Al、In)原料であるTMG(トリメチルガリウム)、TMA(トリメチルアルミニウム)、およびTMI(トリメチルインジウム)の総供給量に対する15族(N)原料であるアンモニアの供給量の比(モル比)である。また、障壁層4をAlGaNにて形成する場合のAl原料ガス/13族原料ガス比とは、Al原料の供給量に対する13族(Ga、Al)原料全体の供給量の比(モル比)であり、障壁層4をInAlNにて形成する場合のAl原料ガス/13族原料ガス比とは、In原料の供給量に対する13族(In、Al)原料全体の供給量の比(モル比)である。ともに、所望する障壁層4の組成(Alモル比xもしくはIn組成比y)に応じて定められる。
  バッファ層2:
   形成温度=900℃~1100℃;
   リアクタ内圧力=5kPa~30kPa;
   キャリアガス=水素;
   15族/13族ガス比=100~4000;
   Al原料ガス/13族原料ガス比=0(GaNバッファ層の場合);
   Al原料ガス/13族原料ガス比=0~1の範囲で厚み方向における位置に応じて(多層バッファ層または組成傾斜バッファ層の場合)。
  チャネル層3:
   形成温度=1000℃~1200℃;
   リアクタ内圧力=15kPa~105kPa;
   キャリアガス=水素;
   15族/13族ガス比=1000~10000。
  障壁層4(AlGaNにて形成する場合):
   形成温度=1000℃~1200℃;
   リアクタ内圧力=1kPa~30kPa;
   15族/13族ガス比=5000~20000;
   キャリアガス=水素;
   Al原料ガス/13族原料ガス比=0.1~0.4。
  障壁層4(InAlNにて形成する場合):
   形成温度=700℃~900℃;
   リアクタ内圧力=1kPa~30kPa;
   15族/13族ガス比=2000~20000;
   キャリアガス=窒素;
   In原料ガス/13族原料ガス比=0.1~0.9。
 (HEMT素子の作製)
 エピタキシャル基板10を用いたHEMT素子20の作製は、公知の技術を適用することで実現可能である。
 例えば、フォトリソグラフィプロセスとRIE(Reactive Ion Etching)法を用いて個々の素子の境界となる部位を50nm~1000nm程度までエッチングで除去する素子分離処理を行った後、エピタキシャル基板10の表面(障壁層4の表面)に厚さ50nm~500nmのSiO膜を形成し、続いてフォトリソグラフィを用いてソース電極5およびドレイン電極6の形成予定箇所のSiO膜をエッチング除去することで、SiOパターン層を得る。
 次いで、真空蒸着法とフォトリソグラフィプロセスとを用い、ソース電極5およびドレイン電極6の形成予定箇所にTi/Al/Ni/Auからなる金属パターンを形成することで、ソース電極5およびドレイン電極6を形成する。それぞれの金属層の厚みは、順に5nm~50nm、40nm~400nm、4nm~40nm、および、20nm~200nmとするのが好適である。
 その後、ソース電極5およびドレイン電極6のオーミック性を良好なものにするために、600℃~1000℃の窒素ガス雰囲気中にて10秒間~1000秒間の熱処理を施す。
 続いて、フォトリソグラフィプロセスを用いて、SiOパターン層から、ゲート電極7の形成予定箇所のSiO膜を除去する。
 さらに真空蒸着法とフォトリソグラフィプロセスとを用いて、ゲート電極7の形成予定箇所に、Ni/Auからなるショットキー性金属パターンを形成することで、ゲート電極7を形成する。それぞれの金属層の厚みは、4nm~40nm、および、20nm~200nmとするのが好適である。
 以上のプロセスにより、HEMT素子20が得られる。
 (バッファ層の効果)
 上述のように、本実施の形態に係るHEMT素子20においては、自立基板1が、1×1018cm-3以上の濃度でZnがドープされたGaNからなるとともに、バッファ層2が、エピタキシャル基板10の作製時にZnが自立基板1からチャネル層3へと拡散することを防止する拡散抑制層として機能するべく設けられてなる。そして、係るバッファ層2としては、厚み方向の少なくとも一部の範囲において1×1018cm-3以上の濃度でCがドープされた13族窒化物からなる層が、例示される。
 仮に、上述のような濃度条件でCがバッファ層2にドープされていない場合、Znがバッファ層2からチャネル層3さらには障壁層4に拡散する。この場合、アクセプター元素として機能するZnが電子トラップとして働くために、HEMT素子20において電流コラプス現象が生じる。
 しかしながら、本実施の形態に係るHEMT素子20においては、上述の濃度条件をみたしてCがドープされた13族窒化物層にてバッファ層2が形成されてなることによって、自立基板1からのZnの拡散が好適に抑制された結果として、電流コラプスの発生が好適に抑制されたものとなっている。より具体的には、チャネル層におけるZnの濃度が1×1016cm-3以下であれば、HEMT素子20における電流コラプスの発生は好適に抑制される。
 なお、バッファ層2の厚み方向の少なくとも一部の範囲における1×1018cm-3以上の濃度でのCのドープは、MOCVD法によって13族窒化物層を形成する場合に当該層の形成条件、例えば、成長温度、リアクタ内圧力、15族ガスと13族ガスのガス比、形成厚みなどを適宜に調整することにより、Cの濃度を変化させることができることに基づいている。なお、MOCVD法において形成される結晶層にドープされるCは主として13族原料に由来するものであり、例えば、C供給量は13族ガス供給量で変化し、また、13族窒化物結晶中のC元素の安定性は温度および圧力の影響を受ける。
 よって、本実施の形態に係るHEMT素子20を得るにあたっては、バッファ層2の形成に際しては厚み方向の少なくとも一部の範囲においてCが1×1018cm-3以上の濃度でドープされる成長条件を用い、チャネル層3の形成に際しては、係るドープがなされない成長条件、例えばCの濃度がバッファ層2よりも2オーダーないしは3オーダーあるいはそれ以上に小さくなる成長条件を、用いるようにすればよい。
 以上、説明したように、本実施の形態によれば、反絶縁性のGaN自立基板を用いつつ、電流コラプスの発生が抑制されてなる半導体素子を、得ることができる。
 (実施例1)
 [フラックス法によるZnドープGaN単結晶基板の作製]
 直径2インチ、厚さ0.43mmのc面サファイア基板の表面に、550℃にてGaN低温バッファ層を30nm成膜し、その後、厚さ3μmのGaN薄膜を1050℃にてMOCVD法により成膜し、種基板として利用可能なMOCVD-GaNテンプレートを得た。
 得られたMOCVD-GaNテンプレートを種基板として、Naフラックス法を用いてZnドープGaN単結晶層を形成した。
 具体的には、まず、アルミナるつぼ内にMOCVD-GaNテンプレートを載置し、続いて、該アルミナるつぼ内に、金属Gaを30g、金属Naを45g、金属亜鉛を1g、炭素を100mg、それぞれ充填した。係るアルミナるつぼを加熱炉に入れ、炉内温度を850℃とし、炉内圧力を4.5MPaとして、約100時間加熱し、その後、室温まで冷却した。冷却終了後、アルミナるつぼを炉内から取り出すと、MOCVD-GaNテンプレートの表面には、褐色のGaNの単結晶層が約1000μmの厚さで堆積していた。
 このようにして得られたGaN単結晶層を、ダイヤモンド砥粒を用いて研磨し、その表面を平坦化させるとともに、下地基板の上に形成された窒化物層の総厚が900μmとなるようにした。これにより、MOCVD-GaNテンプレートの上にGaN単結晶層が形成されたFlux-GaNテンプレートが得られた。なお、係るFlux-GaNテンプレートを肉眼視したところ、クラックは確認されなかった。
 次いで、レーザーリフトオフ法により、種基板の側からレーザー光を30mm/秒の走査速度で走査しつつ照射することによって、Flux-GaNテンプレートから種基板を分離した。レーザー光としては、波長355nmのNd:YAGの3次高調波を用いた。パルス幅は約30ns、パルス周期は約50kHzとした。照射に際しては、レーザー光を集光して約20μm径の円形状ビームとすることにより、光密度が1.0J/cm程度となるようにした。また、レーザー光の照射は、Flux-GaNテンプレートを種基板と反対側から50℃前後の温度で加熱しつつ行った。
 種基板を分離した後、得られた積層構造体の種基板から剥離された側の面を研磨処理することで、総厚430μmのZnドープGaN自立基板を得た。
 得られたZnドープGaN基板の結晶性を、X線ロッキングカーブを用いて評価した。(0002)面反射の半値幅は120秒、(10-12)面反射の半値幅は150秒と良好な結晶性を示した。
 [MOCVD法によるエピタキシャル基板の作製]
 続いて、MOCVD法によって、エピタキシャル基板を作製した。具体的には、以下の条件に従って、バッファ層としてのGaN層、チャネル層としてのGaN層、障壁層としてのAlGaN層を、上記ZnドープGaN基板上にこの順に積層形成した。なお、本実施の形態において、15族/13族ガス比とは、13族(Ga、Al)原料の供給量に対する15族(N)原料の供給量の比(モル比)である。また、GaNバッファ層の形成条件は、Cが高濃度でドープされることがあらかじめ確認されている条件であり、GaNチャネル層の形成条件は、Cがほとんどドープされないことがあらかじめ確認されている条件である。
 GaNバッファ層:
  形成温度=1050℃;
  リアクタ内圧力=10kPa;
  15族/13族ガス比=500;
  厚み=1000nm。
 GaNチャネル層:
  形成温度=1050℃;
  リアクタ内圧力=100kPa;
  15族/13族ガス比=2000;
  厚み=1000nm。
 AlGaN障壁層:
  形成温度=1050℃;
  リアクタ内圧力=5kPa;
  15族/13族ガス比=12000;
  Al原料ガス/13族ガス比=0.25;
  厚み=25nm。
 以上の層が形成された後、サセプタ温度を室温付近まで降温し、リアクタ内を大気圧に復帰させた後、作製されたエピタキシャル基板を取り出した。
 [HEMT素子の作製]
 次に、このエピタキシャル基板10を用いてHEMT素子20を作製した。なお、HEMT素子は、ゲート幅が100μm、ソース-ゲート間隔が1μm、ゲート-ドレイン間隔が4μm、ゲート長が1μmとなるように設計した。
 まず、フォトリソグラフィプロセスとRIE法を用いて各素子の境界となる部位を深さ100nm程度までエッチング除去した。
 次に、エピタキシャル基板上に厚さ100nmのSiO膜を形成し、続いてフォトリソグラフィを用いてソース電極、ドレイン電極の形成予定箇所のSiO膜をエッチング除去することで、SiOパターン層を得た。
 次いで、真空蒸着法とフォトリソグラフィプロセスとを用い、ソース電極、ドレイン電極の形成予定箇所にTi/Al/Ni/Au(それぞれの膜厚は25/200/20/100nm)からなる金属パターンを形成することで、ソース電極およびドレイン電極を形成した。次いで、ソース電極およびドレイン電極のオーミック性を良好なものにするために、825℃の窒素ガス雰囲気中にて30秒間の熱処理を施した。
 その後、フォトリソグラフィプロセスを用いて、SiOパターン層から、ゲート電極の形成予定箇所のSiO膜を除去した。
 さらに真空蒸着法とフォトリソグラフィプロセスとを用いて、ゲート電極の形成予定箇所に、Ni/Au(それぞれの膜厚は20/100nm)からなるショットキー性金属パターンを形成することで、ゲート電極を形成した。
 以上のプロセスにより、HEMT素子が得られた。
 [HEMT素子のSIMS評価]
 得られたHEMT素子について、SIMS(二次イオン質量分析法)によりエピタキシャル基板における深さ方向の元素分析を行い、Zn元素とC元素の濃度を調べた。
 図2は、本実施例に係るエピタキシャル基板におけるZn元素、C元素の濃度プロファイルを示す図である。図3は、図2のうち、GaNバッファ層とGaN基板の界面近傍における拡大図である。図2および図3に示す結果からは、以下の事がわかる。
 (1)GaN基板にはZn元素が高濃度(3×1018cm-3)にドープされている。
 (2)C元素の濃度は、GaNバッファ層においては6×1018cm-3以上であることから1×1018cm-3以上となる範囲が存在し、チャネル層ではおよそ1×1016cm-3以下である。
 (3)GaNバッファ層とGaN基板の界面から基板側では高濃度で存在しているZn元素は、GaNバッファ内で急峻に減少し、SIMS(Secondary Ion Mass Spectrometry)測定におけるZnの検出下限値である5×1014cm-3にまで達している。つまり、チャネル層、および障壁層内へのZn元素の拡散は抑制されている。
 (4)Zn濃度が1×1017cm-3である箇所における、Zn濃度の1μmあたりの対数変化率(濃度の常用対数値の変化率)は、-74.9である。
 [HEMT素子の電気特性評価]
 半導体パラメーターアナライザーを用いて、HEMT素子のドレイン電流ドレイン電圧特性(Id-Vd特性)をDCモードおよびパルスモード(静止ドレインバイアスVdq=30V、静止ゲートバイアスVgq=-5V)にて評価した。ピンチオフ(pinch-off)の閾値電圧はVg=-3Vであった。
 電流コラプスを評価するための指標として、ドレイン電圧Vd=5V、ゲート電圧Vg=2V印加時のDCモードに於けるドレイン電流IdDC・Vd=5V・Vg=2Vと、パルスモードに於けるドレイン電流Idpulse・Vd=5V・Vg=2Vの比R(=Idpulse・Vd=5V・Vg=2V/IdDC・Vd=5V・Vg=2V、0≦R≦1)を採用することとし、本実施例に係るHEMT素子についてこれを求めたところ、0.93であった。係るR値が0.7以上であれば電流コラプスは少ないと判定できることから、本実施例に係るHEMT素子においては電流コラプスは少ないものと判定される。
 (比較例1)
 GaNバッファ層の成長条件を実施例1とは異なる以下の条件としたほかは、実施例1と同様の条件で、HEMT素子の作製を行った。なお、GaNバッファ層の形成条件は、実施例1に比してCのドープ量が小さいことがあらかじめ確認されている条件である。
 GaNバッファ層:
  形成温度=1050℃;
  リアクタ内圧力=30kPa;
  15族/13族ガス比=500;
  厚み=300nm。
 得られたHEMT素子について、実施例1と同様にSIMS測定を行い、エピタキシャル基板におけるZn元素とC元素の濃度を調べた。
 図4は、本比較例に係るエピタキシャル基板におけるZn元素、C元素の濃度プロファイルを示す図である。図5は、図4のうち、CドープGaNバッファ層とGaN基板の界面近傍における拡大図である。図4および図5に示す結果からは、以下の事がわかる。
 (1)実施例1と同様、GaN基板にはZn元素が高濃度にドープされている。
 (2)C元素の濃度は、GaNバッファ層においては最大で2×1017cm-3以上程度であって他の領域の濃度よりも高いが実施例1よりは低く、実施例1と同じ条件にて形成したGaNチャネル層におけるC元素の濃度が実施例1よりも高い4×1016cm-3程度となっている。
 (3)GaNバッファ層とGaN基板の界面から基板側では高濃度で存在しているZn元素は、GaNバッファ内で減少してはいるが、その度合いは実施例1に比して緩やかであり、GaNチャネル層においても実施例1の場合より2オーダーも大きい5×1016cm-3以上の濃度で存在する。つまり、Zn元素はチャネル層にまで拡散している。
 (4)Zn濃度が1×1017cm-3である箇所における、Zn濃度の1μmあたりの対数変化率(濃度の常用対数値の変化率)は、-7.3である。
 係るHEMT素子について、実施例1と同様の条件でR値を求めたところ、0.31となり、本比較例に係るHEMT素子においては電流コラプスの抑制は十分ではないものと判定された。
 (実施例2~6、比較例2~5)
 GaNバッファ層の成長条件(成長温度、リアクタ内圧力、15族/13族ガス比、形成厚み)などを種々に違えた他は、実施例1と同様の条件でHEMT素子の作製を行い、得られたHEMT素子について、SIMS測定により深さ方向へのZn濃度およびC濃度の分布を求めるとともに、R値を算出した。
 得られた結果の一覧を、実施例1、比較例1の結果と併せて表1に示す。
Figure JPOXMLDOC01-appb-T000001
 表1に示すように、GaNバッファ層におけるCの濃度が1×1018cm-3以上となる条件で作製した実施例1~実施例6の場合には、R値が0.85以上となり、GaNチャネル層におけるZnの濃度が1×1015cm-3以下となった。係る結果は、実施例1~実施例6においてはいずれも、電流コラプスが抑制されたHEMT素子が得られたことを示している。
 また、Zn濃度が1×1017cm-3である箇所における、Zn濃度の1μmあたりの対数変化率は、-20.0以下という値になった。これは、実施例1~実施例6においてはいずれも、Znの濃度減少が急激であることを示している。
 一方、GaNバッファ層におけるCの濃度が1×1018cm-3未満となる条件で作製した比較例1~比較例5の場合には、R値は最大でも0.51に留まり、GaNチャネル層におけるZnの濃度は比較例2を除き1×1016cm-3を上回った。係る結果は、比較例1~比較例5に係るHEMT素子においては、電流コラプスが抑制されないことを示している。
 また、Zn濃度が1×1017cm-3である箇所における、Zn濃度の1μmあたりの対数変化率は、比較例1では-8.9、比較例2では-7.3という値が得られたが、比較例3~比較例5では、Zn濃度が1×1017cm-3を下回らなかったため算出できなかった。係る結果は、比較例1~比較例5においては、実施例1~実施例6に比してZnの濃度減少が緩やかであることを示している。
 (実施例7)
 実施例1~実施例6に係るHEMT素子では、Znの濃度減少が急峻であり、それゆえチャネル層におけるZnの濃度が1×1016cm-3を下回って電流コラプスが抑制されていたが、チャネル層のうち障壁層とチャネル層との界面(ヘテロ界面)近傍においてZnの濃度が1×1016cm-3を十分に下回っていれば、Zn濃度の減少が緩やかであったとしても、電流コラプスは抑制される場合がある。
 本実施例では、バッファ層2およびチャネル層3の成長条件を実施例1とは異なる以下の条件としたほかは、実施例1と同様の条件で、エピタキシャル基板10の作製さらにはHEMT素子20の作製を行った。
 GaNバッファ層:
  形成温度=1050℃;
  リアクタ内圧=10kPa;
  15族/13族ガス比=500;
  厚み=100nm。
 GaNチャネル層:
  形成温度=1050℃;
  リアクタ内圧=100kPa;
  15族/13族ガス比=2000;
  厚み=1000nm。
 図6は、得られたHEMT素子について、実施例1と同様の条件でSIMS測定により深さ方向への測定を行うことにより得た、障壁層4の表面(上面)から深さ方向におけるZn元素およびC元素の濃度プロファイルを示す図である。図6に示す結果からは、以下の事がわかる。
 (1)GaN基板にはZn元素が高濃度にドープされている。
 (2)C元素の濃度は、バッファ層においては最大で3×1018cm-3であることから1×1018cm-3以上となる範囲が存在し、チャネル層ではおよそ2×1016cm-3以下である。また、C元素の濃度変化は、バッファ層とチャネル層との界面においては急峻であるのに対し、バッファ層からGaN基板にかけての濃度変化は緩やかである。なお、図6においては障壁層近傍から障壁層にかけてC元素の濃度の増大がみられるが、これは、サンプル表面に付着した元素のノックオンによるものである。
 (3)バッファ層とGaN基板の界面から基板側では高濃度で存在しているZn元素は、バッファ層内で急峻に減少し、チャネル層内においてさらに減少し、障壁層とチャネル層との界面(ヘテロ界面)近傍を含む範囲においては、SIMS測定におけるZnの検出下限値である5×1014cm-3にまで達している。つまり、Zn元素の拡散は抑制されている。
 (4)Zn濃度が1×1017cm-3である箇所における、Zn濃度の1μmあたりの対数変化率(濃度の常用対数値の変化率)は、-15.0である。
 係るHEMT素子についてR値を求めたところ、0.88であった。すなわち、本実施例に係るHEMT素子においても、電流コラプスは好適に抑制されているものと判定される。
 (実施例8)
 バッファ層2およびチャネル層3の成長条件を実施例1とは異なる以下の条件としたほかは、実施例1と同様の条件で、エピタキシャル基板10の作製さらにはHEMT素子20の作製を行った。このうち、バッファ層2の形成に際しては、形成条件を第1条件と第2条件の2段階に設定し、形成途中で第1条件から第2条件へと切り替えるようにした。これは、バッファ層2が、AlGa1-aN層(0<a≦1)の上にGaN層が積層された多層バッファ層、もしくは、AlおよびGaの厚み方向における存在比率が異なる組成傾斜バッファ層として形成されることを、意図したものである。ここで、第1条件はCをバッファ層2内に積極的にはドープさせない条件であり、第2条件はCがバッファ層2内にドープされることが確認されている条件である。なお、バッファ層2の総厚が110nmとなるようにした。
 バッファ層(第1条件):
  形成温度=1050℃;
   リアクタ内圧=5kPa;
   13族原料ガス=Al原料およびGa原料;
   15族/13族ガス比=2000;
   Al原料ガス/13族原料ガス比=0.03;
   成長レート=1nm/秒;
   成長時間=10秒。
 バッファ層(第2条件):
   形成温度=1050℃;
   リアクタ内圧=10kPa;
   13族原料ガス=Ga原料;
   15族/13族ガス比=500;
   成長レート=1nm/秒;
   成長時間=100秒。
 GaNチャネル層:
   形成温度=1050℃;
   リアクタ内圧=100kPa;
   15族/13族ガス比=2000;
   厚み=900nm。
 図7は、得られたHEMT素子について、実施例1と同様の条件でSIMS測定により深さ方向への測定を行うことにより得た、障壁層4の表面(上面)から深さ方向におけるZn元素、C元素の濃度プロファイル、および、係る深さ方向におけるAl元素の二次イオン信号プロファイル(Al元素の二次イオン計数レートの深さ方向分布)を示す図である。図7に示す結果からは、以下の事がわかる。
 (1)GaN基板にはZn元素が高濃度にドープされている。
 (2)C元素の濃度は、バッファ層においては最大で6×1018cm-3と1×1018cm-3以上となる範囲が存在し、チャネル層ではおよそ1×1016cm-3以下である。また、C元素の濃度変化は、バッファ層とチャネル層との界面においては急峻であるのに対し、バッファ層からGaN基板にかけての濃度変化は緩やかである。なお、図7においてはチャネル層の障壁層近傍から障壁層にかけてC元素の濃度の増大がみられるが、これは、サンプル表面に付着した元素のノックオンによるものである。
 (3)バッファ層とGaN基板の界面から基板側では高濃度で存在しているZn元素は、バッファ層内で急峻に減少し、チャネル層内においてさらに減少し、障壁層とチャネル層との界面(ヘテロ界面)近傍を含む範囲においては、SIMS測定におけるZnの検出下限値である5×1014cm-3にまで達している。つまり、Zn元素の拡散は抑制されている。
 (4)Zn濃度が1×1017cm-3である箇所における、Zn濃度の1μmあたりの対数変化率(濃度の常用対数値の変化率)は、-13.0である。
 (5)Al元素は、バッファ層全体の狙い厚みである110nmよりも広い範囲において存在しており、当該範囲にはGaN基板の一部も含まれている。
 (6)バッファ層においては、C元素の濃度が最大となる領域ではAl元素はほとんど検出されていないことから、バッファ層にはCが顕著にドープされたGaN層と、わずかにCがドープされたAlGaN層とが存在しているといえる。
 係るHEMT素子についてR値を求めたところ、0.90であった。すなわち、本実施例に係るHEMT素子においても、電流コラプスは好適に抑制されているものと判定される。
 (実施例9)
 バッファ層2およびチャネル層3の成長条件を実施例8とは異なる以下の条件としたほかは、実施例8と同様の条件で、HEMT素子20の作製を行った。すなわち、本実施例においても、バッファ層2の形成に際しては、形成条件を第1条件と第2条件の2段階に設定し、形成途中で第1条件から第2条件へと切り替えるようにした。また、バッファ層2の総厚が350nmとなるようにした。
 バッファ層(第1条件):
   形成温度=1050℃;
   リアクタ内圧=5kPa;
   13族原料ガス=Al原料およびGa原料;
   15族/13族ガス比=2000;
   Al原料ガス/13族原料ガス比=0.01;
   成長レート=1nm/秒;
   成長時間=50秒。
 バッファ層(第2条件):
   形成温度=1050℃;
   リアクタ内圧=10kPa;
   15族/13族ガス比=500;
   成長レート=1nm/秒;
   成長時間=300秒。
  GaNチャネル層:
   形成温度=1050℃;
   リアクタ内圧=100kPa;
   15族/13族ガス比=2000;
   厚み=1700nm。
 得られたHEMT素子について、実施例1と同様の条件でSIMS測定を行うことにより得た、障壁層4の表面(上面)から深さ方向におけるZn元素、C元素の濃度プロファイル、および、係る深さ方向におけるAl元素の二次イオン信号プロファイルから、以下の事がわかった。
 (1)GaN基板にはZn元素が高濃度(1×1019cm-3)にドープされている。
 (2)C元素の濃度は、バッファ層においては最大で6×1018cm-3と1×1018cm-3以上となる範囲が存在し、チャネル層ではおよそ1×1016cm-3以下である。また、C元素の濃度変化は、バッファ層とチャネル層との界面においては急峻であるのに対し、バッファ層からGaN基板にかけての濃度変化は緩やかである。
 (3)バッファ層とGaN基板の界面から基板側では高濃度で存在しているZn元素は、バッファ内で急峻に減少し、さらには、チャネル層内でも減少し、チャネル層のうち障壁層とチャネル層との界面(ヘテロ界面)近傍において、SIMS測定におけるZnの検出下限値である5×1014cm-3にまで達している。つまり、Zn元素の拡散は抑制されている。
 (4)Zn濃度が1×1017cm-3である箇所における、Zn濃度の1μmあたりの対数変化率(濃度の常用対数値の変化率)は、-58.3である。
 (5)Al元素は、バッファ層全体の狙い厚みである350nmよりも広い範囲において存在しており、当該範囲にはGaN基板の一部も含まれている。
 (6)バッファ層においては、C元素の濃度が最大となる領域ではAl元素はほとんど検出されていないことから、バッファ層にはCが顕著にドープされたGaN層と、わずかにCがドープされたAlGaN層とが存在しているといえる。
 係るHEMT素子についてR値を求めたところ、0.92であった。すなわち、本実施例に係るHEMT素子においても、電流コラプスは好適に抑制されているものと判定される。

Claims (19)

  1.  ZnがドープされたGaNからなる半絶縁性の自立基板と、
     前記自立基板に隣接してなるバッファ層と、
     前記バッファ層に隣接してなるチャネル層と、
     前記チャネル層を挟んで前記バッファ層とは反対側に設けられてなる障壁層と、
    を備え、
     前記バッファ層が、前記自立基板から前記チャネル層へのZnの拡散を抑制する拡散抑制層である、
    ことを特徴とする、半導体素子用エピタキシャル基板。
  2.  請求項1に記載の半導体素子用エピタキシャル基板であって、
     前記バッファ層が厚み方向の少なくとも一部の範囲において1×1018cm-3以上の濃度でCをドープしてなる13族窒化物層である、
    ことを特徴とする半導体素子用エピタキシャル基板。
  3.  請求項2に記載の半導体素子用エピタキシャル基板であって、
     前記13族窒化物層がGaN層である、
    ことを特徴とする半導体素子用エピタキシャル基板。
  4.  請求項2に記載の半導体素子用エピタキシャル基板であって、
     前記13族窒化物層が、相異なる組成の2以上の13族窒化物層が積層されてなりかつ前記2以上の13族窒化物層の少なくとも一つの層にCが1×1018cm-3以上の濃度でドープされてなる多層バッファ層、もしくは、2またはそれ以上の13族元素を含む13族窒化物からなりかつ13族元素の存在比率が厚み方向において変化する組成傾斜バッファ層である、
    ことを特徴とする半導体素子用エピタキシャル基板。
  5.  請求項2ないし請求項4のいずれかに記載の半導体素子用エピタキシャル基板であって、
     前記チャネル層におけるZnの濃度は1×1016cm-3以下である、
    ことを特徴とする半導体素子用エピタキシャル基板。
  6.  請求項2ないし請求項5のいずれかに記載の半導体素子用エピタキシャル基板であって、
     前記チャネル層はGaNからなり、前記障壁層はAlGaNからなる、
    ことを特徴とする半導体素子用エピタキシャル基板。
  7.  ZnがドープされたGaNからなる半絶縁性の自立基板と、
     前記自立基板に隣接してなるバッファ層と、
     前記バッファ層に隣接してなるチャネル層と、
     前記チャネル層を挟んで前記バッファ層とは反対側に設けられてなる障壁層と、
     前記障壁層の上に設けられてなるゲート電極、ソース電極、およびドレイン電極と、
    を備え、
     前記バッファ層が、前記自立基板から前記チャネル層へのZnの拡散を抑制する拡散抑制層である、
    ことを特徴とする、半導体素子。
  8.  請求項7に記載の半導体素子であって、
     前記バッファ層が厚み方向の少なくとも一部の範囲において1×1018cm-3以上の濃度でCをドープしてなる13族窒化物層である、
    ことを特徴とする半導体素子。
  9.  請求項8に記載の半導体素子であって、
     前記13族窒化物層がGaN層である、
    ことを特徴とする半導体素子。
  10.  請求項8に記載の半導体素子であって、
     前記13族窒化物層が、相異なる組成の2以上の13族窒化物層が積層されてなりかつ前記2以上の13族窒化物層の少なくとも一つの層にCが1×1018cm-3以上の濃度でドープされてなる多層バッファ層、もしくは、2またはそれ以上の13族元素を含む13族窒化物からなりかつ13族元素の存在比率が厚み方向において変化する組成傾斜バッファ層である、
    ことを特徴とする半導体素子。
  11.  請求項8ないし請求項10のいずれかに記載の半導体素子であって、
     前記チャネル層におけるZnの濃度は1×1016cm-3以下である、
    ことを特徴とする半導体素子。
  12.  請求項8ないし請求項11のいずれかに記載の半導体素子であって、
     前記チャネル層はGaNからなり、前記障壁層はAlGaNからなる、
    ことを特徴とする半導体素子。
  13.  半導体素子用のエピタキシャル基板を製造する方法であって、
     a)ZnがドープされたGaNからなる半絶縁性の自立基板を用意する準備工程と、
     b)前記自立基板に隣接させてバッファ層を形成するバッファ層形成工程と、
     c)前記バッファ層に隣接させてチャネル層を形成するチャネル層工程と、
     d)前記チャネル層を挟んで前記バッファ層とは反対側の位置に障壁層を形成する障壁層形成工程と、
    を備え、
     バッファ層形成工程においては、前記バッファ層を、前記自立基板から前記チャネル層へのZnの拡散を抑制する拡散抑制層として形成する、
    ことを特徴とする半導体素子用エピタキシャル基板の製造方法。
  14.  請求項13に記載の半導体素子用エピタキシャル基板の製造方法であって、
     バッファ層形成工程においては、前記バッファ層を厚み方向の少なくとも一部の範囲において1×1018cm-3以上の濃度でCをドープしてなる13族窒化物層にて形成することで、前記自立基板から前記チャネル層へのZnの拡散を抑制する、
    ことを特徴とする半導体素子用エピタキシャル基板の製造方法。
  15.  請求項14に記載の半導体素子用エピタキシャル基板の製造方法であって、
     前記13族窒化物層をGaNにて形成する、
    ことを特徴とする半導体素子用エピタキシャル基板の製造方法。
  16.  請求項14に記載の半導体素子用エピタキシャル基板の製造方法であって、
     前記13族窒化物層を、少なくとも一つの層にCを1×1018cm-3以上の濃度でドープしつつ相異なる組成の2以上の13族窒化物層を積層することによって多層バッファ層として形成するか、もしくは、2またはそれ以上の13族元素を含む13族窒化物からなりかつ13族元素の存在比率が厚み方向において変化する組成傾斜バッファ層として形成する、
    ことを特徴とする半導体素子用エピタキシャル基板の製造方法。
  17.  請求項14ないし請求項16のいずれかに記載の半導体素子用エピタキシャル基板の製造方法であって、
     前記バッファ層形成工程においては、前記チャネル層におけるZnの濃度が1×1016cm-3以下となるように、前記13族窒化物層にて前記バッファ層を形成する、
    ことを特徴とする半導体素子用エピタキシャル基板の製造方法。
  18.  請求項14ないし請求項17のいずれかに記載の半導体素子用エピタキシャル基板の製造方法であって、
     前記チャネル層はGaNにて形成され、前記障壁層はAlGaNにて形成される、
    ことを特徴とする半導体素子用エピタキシャル基板の製造方法。
  19.  請求項13ないし請求項18のいずれかに記載の半導体素子用エピタキシャル基板の製造方法であって、
     前記自立基板はフラックス法で作製される、
    ことを特徴とする半導体素子用エピタキシャル基板の製造方法。
PCT/JP2016/079619 2015-11-02 2016-10-05 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法 WO2017077806A1 (ja)

Priority Applications (17)

Application Number Priority Date Filing Date Title
DE112016005022.4T DE112016005022T5 (de) 2015-11-02 2016-10-05 Epitaxialsubstrat für halbleiterelemente, halbleiterelement und produktionsverfahren für epitaxialsubstrate für halbleiterelemente
CN201680059991.8A CN108140561B (zh) 2015-11-02 2016-10-05 半导体元件用外延基板、半导体元件和半导体元件用外延基板的制造方法
KR1020187012015A KR102547562B1 (ko) 2015-11-02 2016-10-05 반도체 소자용 에피택셜 기판, 반도체 소자, 및 반도체 소자용 에피택셜 기판의 제조 방법
JP2017548679A JP6737800B2 (ja) 2015-11-02 2016-10-05 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
KR1020187012016A KR102519304B1 (ko) 2015-11-02 2016-11-01 반도체 소자용 에피택셜 기판, 반도체 소자, 및 반도체 소자용 에피택셜 기판의 제조 방법
KR1020187012017A KR102519899B1 (ko) 2015-11-02 2016-11-01 반도체 소자용 에피택셜 기판, 반도체 소자, 및 반도체 소자용 에피택셜 기판의 제조 방법
CN201680061168.0A CN108352306B (zh) 2015-11-02 2016-11-01 半导体元件用外延基板、半导体元件和半导体元件用外延基板的制造方法
JP2017548758A JP6705831B2 (ja) 2015-11-02 2016-11-01 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
PCT/JP2016/082370 WO2017077989A1 (ja) 2015-11-02 2016-11-01 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
PCT/JP2016/082367 WO2017077988A1 (ja) 2015-11-02 2016-11-01 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
DE112016005028.3T DE112016005028T5 (de) 2015-11-02 2016-11-01 Epitaxialsubstrat für halbleiterelemente, halbleiterelement und produktionsverfahren für epitaxialsubstrate für halbleiterelemente
JP2017548757A JP6730302B2 (ja) 2015-11-02 2016-11-01 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
DE112016005017.8T DE112016005017T5 (de) 2015-11-02 2016-11-01 Epitaxialsubstrat für halbleiterelemente, halbleiterelement und produktionsverfahren für epitaxialsubstrate für halbleiterelemente
CN201680061152.XA CN108140563B (zh) 2015-11-02 2016-11-01 半导体元件用外延基板、半导体元件和半导体元件用外延基板的制造方法
US15/965,210 US10580646B2 (en) 2015-11-02 2018-04-27 Epitaxial substrate for semiconductor elements, semiconductor element, and manufacturing method for epitaxial substrates for semiconductor elements
US15/965,014 US10410859B2 (en) 2015-11-02 2018-04-27 Epitaxial substrate for semiconductor elements, semiconductor element, and manufacturing method for epitaxial substrates for semiconductor elements
US15/965,065 US10418239B2 (en) 2015-11-02 2018-04-27 Epitaxial substrate for semiconductor elements, semiconductor element, and manufacturing method for epitaxial substrates for semiconductor elements

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201562249565P 2015-11-02 2015-11-02
US62/249,565 2015-11-02
JP2016-005164 2016-01-14
JP2016005164 2016-01-14

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US15/965,014 Continuation US10410859B2 (en) 2015-11-02 2018-04-27 Epitaxial substrate for semiconductor elements, semiconductor element, and manufacturing method for epitaxial substrates for semiconductor elements

Publications (1)

Publication Number Publication Date
WO2017077806A1 true WO2017077806A1 (ja) 2017-05-11

Family

ID=58662399

Family Applications (2)

Application Number Title Priority Date Filing Date
PCT/JP2016/079619 WO2017077806A1 (ja) 2015-11-02 2016-10-05 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
PCT/JP2016/082367 WO2017077988A1 (ja) 2015-11-02 2016-11-01 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/082367 WO2017077988A1 (ja) 2015-11-02 2016-11-01 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法

Country Status (7)

Country Link
US (3) US10580646B2 (ja)
JP (3) JP6737800B2 (ja)
KR (3) KR102547562B1 (ja)
CN (3) CN108140561B (ja)
DE (3) DE112016005022T5 (ja)
TW (3) TWI707975B (ja)
WO (2) WO2017077806A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021155322A (ja) * 2020-03-25 2021-10-07 日本碍子株式会社 半導体素子用下地基板の製造方法、半導体素子の製造方法、半導体素子用下地基板、半導体素子用エピタキシャル基板、および半導体素子
WO2023188742A1 (ja) * 2022-03-29 2023-10-05 日本碍子株式会社 13族元素窒化物単結晶基板
JP7433014B2 (ja) 2018-10-30 2024-02-19 ローム株式会社 半導体装置

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11335799B2 (en) * 2015-03-26 2022-05-17 Chih-Shu Huang Group-III nitride semiconductor device and method for fabricating the same
JP6737800B2 (ja) * 2015-11-02 2020-08-12 日本碍子株式会社 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
WO2017155103A1 (ja) 2016-03-10 2017-09-14 日産化学工業株式会社 縮合複素環化合物及び有害生物防除剤
CN108807291B (zh) * 2017-04-28 2020-06-26 环球晶圆股份有限公司 外延用基板及其制造方法
JP6639751B2 (ja) 2017-08-24 2020-02-05 日本碍子株式会社 13族元素窒化物層、自立基板および機能素子
CN111052414B (zh) 2017-08-24 2023-07-21 日本碍子株式会社 13族元素氮化物层、自立基板以及功能元件
WO2019039246A1 (ja) 2017-08-24 2019-02-28 日本碍子株式会社 13族元素窒化物層、自立基板および機能素子
US11309455B2 (en) 2017-08-24 2022-04-19 Ngk Insulators, Ltd. Group 13 element nitride layer, free-standing substrate and functional element
AU2018341458A1 (en) * 2017-09-27 2020-04-16 Securrency, Inc. Method, apparatus, and computer-readable medium for compliance aware tokenization and control of asset value
JP7393138B2 (ja) * 2019-06-24 2023-12-06 住友化学株式会社 Iii族窒化物積層体
US20220029007A1 (en) * 2020-07-24 2022-01-27 Vanguard International Semiconductor Corporation Semiconductor structure and semiconductor device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006332367A (ja) * 2005-05-26 2006-12-07 Sumitomo Electric Ind Ltd 高電子移動度トランジスタ、電界効果トランジスタ、エピタキシャル基板、エピタキシャル基板を作製する方法およびiii族窒化物系トランジスタを作製する方法
JP2011068548A (ja) * 2009-08-31 2011-04-07 Ngk Insulators Ltd Znがドープされた3B族窒化物結晶、その製法及び電子デバイス
JP2011187643A (ja) * 2010-03-08 2011-09-22 Sharp Corp ヘテロ接合型電界効果トランジスタ

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5039813B1 (ja) 1969-03-31 1975-12-19
JPS5341006B2 (ja) 1973-08-13 1978-10-31
JP3842842B2 (ja) * 1996-06-11 2006-11-08 松下電器産業株式会社 半導体レーザ装置の製造方法
JP2001036196A (ja) * 2000-01-01 2001-02-09 Nec Corp p型ドーパント材料拡散防止層付き窒化ガリウム系発光素子
JP3753068B2 (ja) 2001-12-26 2006-03-08 日立電線株式会社 電界効果トランジスタ用エピタキシャルウェハの製造方法
JP4546051B2 (ja) * 2002-07-17 2010-09-15 パナソニック株式会社 半導体装置の製造方法
JP2004111865A (ja) * 2002-09-20 2004-04-08 Sumitomo Electric Ind Ltd 半導体基板及びその製造方法
WO2004102153A2 (en) * 2003-05-09 2004-11-25 Cree, Inc. III-NITRIDE ELECTRONIC DEVICE STRUCTURE WITH HIGH-A1 A1GaN DIFFUSION BARRIER
JP5142523B2 (ja) * 2003-06-04 2013-02-13 チェオル ユー,ミュング 縦型構造複合半導体装置
JP2005136136A (ja) * 2003-10-30 2005-05-26 Toshiba Corp 半導体装置の製造方法およびウエーハの製造方法
PL368483A1 (en) * 2004-06-11 2005-12-12 Ammono Sp.Z O.O. Monocrystals of nitride containing gallium and its application
JP4631884B2 (ja) * 2007-08-22 2011-02-16 日立電線株式会社 閃亜鉛鉱型窒化物半導体自立基板、閃亜鉛鉱型窒化物半導体自立基板の製造方法、及び閃亜鉛鉱型窒化物半導体自立基板を用いた発光装置
JP2009218290A (ja) * 2008-03-07 2009-09-24 Rohm Co Ltd 電界効果トランジスタ
JP2010068548A (ja) * 2008-09-08 2010-03-25 Hitachi Industrial Equipment Systems Co Ltd 電動機
JP2010171416A (ja) 2008-12-26 2010-08-05 Furukawa Electric Co Ltd:The 半導体装置、半導体装置の製造方法および半導体装置のリーク電流低減方法
CN102365763B (zh) * 2009-04-08 2015-04-22 宜普电源转换公司 GaN缓冲层中的掺杂剂扩散调制
JP5782033B2 (ja) * 2010-07-29 2015-09-24 日本碍子株式会社 半導体素子用エピタキシャル基板、半導体素子、pn接合ダイオード素子、および半導体素子用エピタキシャル基板の製造方法
JP5746927B2 (ja) * 2010-08-11 2015-07-08 住友化学株式会社 半導体基板、半導体デバイスおよび半導体基板の製造方法
JP5987288B2 (ja) 2011-09-28 2016-09-07 富士通株式会社 半導体装置
US20130105817A1 (en) 2011-10-26 2013-05-02 Triquint Semiconductor, Inc. High electron mobility transistor structure and method
JP2013229493A (ja) * 2012-04-26 2013-11-07 Sharp Corp Iii族窒化物半導体積層基板およびiii族窒化物半導体電界効果トランジスタ
JP5991018B2 (ja) * 2012-05-16 2016-09-14 ソニー株式会社 半導体装置
JP2014027187A (ja) * 2012-07-27 2014-02-06 Fujitsu Ltd 化合物半導体装置及びその製造方法
CN104919571B (zh) * 2012-11-30 2018-01-23 Lg伊诺特有限公司 外延晶元,以及使用其的开关元件和发光元件
US9006791B2 (en) * 2013-03-15 2015-04-14 The Government Of The United States Of America, As Represented By The Secretary Of The Navy III-nitride P-channel field effect transistor with hole carriers in the channel
CN104617201B (zh) * 2015-01-23 2017-12-01 合肥彩虹蓝光科技有限公司 一种适合高电流密度的GaN基LED外延结构及其生长方法
WO2017077805A1 (ja) * 2015-11-02 2017-05-11 日本碍子株式会社 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
JP6737800B2 (ja) * 2015-11-02 2020-08-12 日本碍子株式会社 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006332367A (ja) * 2005-05-26 2006-12-07 Sumitomo Electric Ind Ltd 高電子移動度トランジスタ、電界効果トランジスタ、エピタキシャル基板、エピタキシャル基板を作製する方法およびiii族窒化物系トランジスタを作製する方法
JP2011068548A (ja) * 2009-08-31 2011-04-07 Ngk Insulators Ltd Znがドープされた3B族窒化物結晶、その製法及び電子デバイス
JP2011187643A (ja) * 2010-03-08 2011-09-22 Sharp Corp ヘテロ接合型電界効果トランジスタ

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7433014B2 (ja) 2018-10-30 2024-02-19 ローム株式会社 半導体装置
JP2021155322A (ja) * 2020-03-25 2021-10-07 日本碍子株式会社 半導体素子用下地基板の製造方法、半導体素子の製造方法、半導体素子用下地基板、半導体素子用エピタキシャル基板、および半導体素子
JP7348923B2 (ja) 2020-03-25 2023-09-21 日本碍子株式会社 半導体素子用下地基板の製造方法、半導体素子の製造方法、半導体素子用下地基板、半導体素子用エピタキシャル基板、および半導体素子
WO2023188742A1 (ja) * 2022-03-29 2023-10-05 日本碍子株式会社 13族元素窒化物単結晶基板

Also Published As

Publication number Publication date
US10580646B2 (en) 2020-03-03
CN108352306B (zh) 2022-04-29
US20180247809A1 (en) 2018-08-30
US20190027359A9 (en) 2019-01-24
JPWO2017077989A1 (ja) 2018-08-16
KR102519304B1 (ko) 2023-04-06
CN108352306A (zh) 2018-07-31
JP6705831B2 (ja) 2020-06-03
DE112016005017T5 (de) 2018-08-02
KR20180075527A (ko) 2018-07-04
CN108140563A (zh) 2018-06-08
TWI710657B (zh) 2020-11-21
CN108140561B (zh) 2022-04-12
TW201730364A (zh) 2017-09-01
KR102519899B1 (ko) 2023-04-07
US20180247810A1 (en) 2018-08-30
JP6730302B2 (ja) 2020-07-29
CN108140561A (zh) 2018-06-08
US20180247817A1 (en) 2018-08-30
TW201732068A (zh) 2017-09-16
DE112016005028T5 (de) 2018-08-09
TWI707975B (zh) 2020-10-21
KR102547562B1 (ko) 2023-06-23
TWI686498B (zh) 2020-03-01
US10418239B2 (en) 2019-09-17
TW201732067A (zh) 2017-09-16
WO2017077988A1 (ja) 2017-05-11
KR20180075525A (ko) 2018-07-04
US10410859B2 (en) 2019-09-10
KR20180075526A (ko) 2018-07-04
CN108140563B (zh) 2022-04-05
JPWO2017077806A1 (ja) 2018-08-16
JPWO2017077988A1 (ja) 2018-08-30
JP6737800B2 (ja) 2020-08-12
DE112016005022T5 (de) 2018-08-02

Similar Documents

Publication Publication Date Title
JP6737800B2 (ja) 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
WO2017077989A1 (ja) 半導体素子用エピタキシャル基板、半導体素子、および、半導体素子用エピタキシャル基板の製造方法
US10770552B2 (en) Epitaxial substrate for semiconductor elements, semiconductor element, and manufacturing method for epitaxial substrates for semiconductor elements
US20130015466A1 (en) Epitaxial substrate for semiconductor device and semiconductor device
US20110049570A1 (en) Epitaxial substrate for semiconductor device, semiconductor device, and method of manufacturing epitaxial substrate for semiconductor device
US20170200806A1 (en) Epitaxial Substrate for Semiconductor Device and Method for Manufacturing Same
JP6944569B2 (ja) 半導体素子用エピタキシャル基板および半導体素子

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16861873

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017548679

Country of ref document: JP

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 20187012015

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 112016005022

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16861873

Country of ref document: EP

Kind code of ref document: A1