WO2007145189A1 - 積層型セラミック電子部品 - Google Patents

積層型セラミック電子部品 Download PDF

Info

Publication number
WO2007145189A1
WO2007145189A1 PCT/JP2007/061774 JP2007061774W WO2007145189A1 WO 2007145189 A1 WO2007145189 A1 WO 2007145189A1 JP 2007061774 W JP2007061774 W JP 2007061774W WO 2007145189 A1 WO2007145189 A1 WO 2007145189A1
Authority
WO
WIPO (PCT)
Prior art keywords
ceramic
layer
electronic component
ferrite
base layer
Prior art date
Application number
PCT/JP2007/061774
Other languages
English (en)
French (fr)
Inventor
Yoshihiko Nishizawa
Original Assignee
Murata Manufacturing Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co., Ltd. filed Critical Murata Manufacturing Co., Ltd.
Priority to JP2008521199A priority Critical patent/JP4840447B2/ja
Priority to KR1020087027692A priority patent/KR101101793B1/ko
Priority to CN2007800218438A priority patent/CN101467221B/zh
Priority to EP07745061.7A priority patent/EP2028664B1/en
Publication of WO2007145189A1 publication Critical patent/WO2007145189A1/ja
Priority to US12/269,128 priority patent/US7839651B2/en

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4688Composite multilayer circuits, i.e. comprising insulating layers having different properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B18/00Layered products essentially comprising ceramics, e.g. refractory products
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/622Forming processes; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/626Preparing or treating the powders individually or as batches ; preparing or treating macroscopic reinforcing agents for ceramic products, e.g. fibres; mechanical aspects section B
    • C04B35/63Preparing or treating the powders individually or as batches ; preparing or treating macroscopic reinforcing agents for ceramic products, e.g. fibres; mechanical aspects section B using additives specially adapted for forming the products, e.g.. binder binders
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/40Structural combinations of fixed capacitors with other electric elements, the structure mainly consisting of a capacitor, e.g. RC combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/15Ceramic or glass substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/165Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed inductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4629Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/65Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes
    • C04B2235/66Specific sintering techniques, e.g. centrifugal sintering
    • C04B2235/661Multi-step sintering
    • C04B2235/662Annealing after sintering
    • C04B2235/663Oxidative annealing
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/70Aspects relating to sintered or melt-casted ceramic products
    • C04B2235/96Properties of ceramic products, e.g. mechanical properties such as strength, toughness, wear resistance
    • C04B2235/9607Thermal properties, e.g. thermal expansion coefficient
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/30Composition of layers of ceramic laminates or of ceramic or metallic articles to be joined by heating, e.g. Si substrates
    • C04B2237/32Ceramic
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/30Composition of layers of ceramic laminates or of ceramic or metallic articles to be joined by heating, e.g. Si substrates
    • C04B2237/32Ceramic
    • C04B2237/34Oxidic
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/50Processing aspects relating to ceramic laminates or to the joining of ceramic articles with other articles by heating
    • C04B2237/58Forming a gradient in composition or in properties across the laminate or the joined articles
    • C04B2237/582Forming a gradient in composition or in properties across the laminate or the joined articles by joining layers or articles of the same composition but having different additives
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/50Processing aspects relating to ceramic laminates or to the joining of ceramic articles with other articles by heating
    • C04B2237/68Forming laminates or joining articles wherein at least one substrate contains at least two different parts of macro-size, e.g. one ceramic substrate layer containing an embedded conductor or electrode
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/50Processing aspects relating to ceramic laminates or to the joining of ceramic articles with other articles by heating
    • C04B2237/70Forming laminates or joined articles comprising layers of a specific, unusual thickness
    • C04B2237/704Forming laminates or joined articles comprising layers of a specific, unusual thickness of one or more of the ceramic layers or articles
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/50Processing aspects relating to ceramic laminates or to the joining of ceramic articles with other articles by heating
    • C04B2237/72Forming laminates or joined articles comprising at least two interlayers directly next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15313Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0195Dielectric or adhesive layers comprising a plurality of layers, e.g. in a multilayer structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/06Thermal details
    • H05K2201/068Thermal details wherein the coefficient of thermal expansion is important
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/08Magnetic details
    • H05K2201/083Magnetic materials
    • H05K2201/086Magnetic materials for inductive purposes, e.g. printed inductor with ferrite core
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24802Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24802Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.]
    • Y10T428/24917Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.] including metal layer
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24802Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.]
    • Y10T428/24926Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.] including ceramic, glass, porcelain or quartz layer

Definitions

  • the present invention relates to a multilayer ceramic electronic component, and in particular, a mechanical strength of a multilayer ceramic electronic component including a ceramic laminate having a ceramic force in which a polycrystalline phase occupies almost the whole, such as a ferrite ceramic. It is related with the improvement for improving. Background art
  • a multilayer ceramic electronic component of interest to the present invention has a composite multilayer structure obtained by integral firing using a magnetic material (flight material).
  • a magnetic material for example, Japanese Patent Laying-Open No. 7-201566 (patent Document 1) and Japanese Patent Application Laid-Open No. 2005-183890 (Patent Document 2).
  • Patent Document 1 discloses that a low-permeability magnetic material layer is combined on the upper and lower surfaces of a high-permeability magnetic material layer containing a coil, whereby a coil and a surface conductor pattern are combined.
  • a multilayer ceramic electronic component is described which prevents electrical interference with the multilayer ceramic electronic component.
  • Patent Document 2 an insulating layer is combined on the upper and lower surfaces of a magnetic layer having a built-in coil, thereby increasing the degree of freedom of arrangement of circuit components mounted on the surface.
  • Type ceramic electronic components are described.
  • the multilayer ceramic electronic component described in Patent Document 1 has a problem that it is difficult to obtain sufficient mechanical strength because the ferrite material is basically brittle.
  • Patent Document 1 JP-A-7-201566
  • Patent Document 2 JP-A-2005-183890
  • an object of the present invention is to provide a multilayer ceramic electronic component that can solve the above-described problems.
  • the present invention is obtained by co-firing a ceramic base layer in which the polycrystalline phase substantially occupies the whole and the ceramic base layer, and is disposed on at least one main surface of the ceramic base layer. And a ceramic laminate having a multilayer structure including a ceramic auxiliary layer in which a polycrystalline phase substantially occupies the whole, and a multilayer ceramic provided with a conductor pattern provided inside and Z or outside of the ceramic laminate It is directed to electronic components and is characterized by having the following configuration in order to solve the technical problems described above.
  • the polycrystalline phase in the ceramic base layer and the polycrystalline phase in the ceramic support layer have substantially the same crystal structure, and the linear expansion of the ceramic auxiliary layer
  • the coefficient 2 is smaller than the linear expansion coefficient 1 of the ceramic substrate layer.
  • This invention is particularly advantageously applied when the polycrystalline phase in the ceramic base layer and the polycrystalline phase in the ceramic auxiliary layer are both polycrystalline phases composed of ferrite.
  • the ferrite constituting the ceramic base layer and the ferrite constituting the ceramic auxiliary layer are preferably ferrites having the same composition system.
  • the ferrite constituting the ceramic auxiliary layer is preferably a low permeability or nonmagnetic ferrite.
  • Ferrite is a spinel ferrule HMFe O: M is a divalent metal
  • a coil pattern is formed on the ceramic base layer as the above-described conductor pattern.
  • the conductor pattern preferably contains silver as a main component.
  • the ceramic auxiliary layer is also preferably provided inside the ceramic base layer.
  • the ceramic auxiliary layer is disposed substantially symmetrically with respect to the thickness direction of the ceramic laminate, with the center in the thickness direction of the ceramic laminate as the center.
  • the difference ⁇ 1-a 2 between the linear expansion coefficient ex 1 of the ceramic base layer and the linear expansion coefficient oc 2 of the ceramic auxiliary layer is preferably 0.2 to 5 ppm / ° C.
  • the ceramic shrinks in proportion to its linear expansion coefficient.
  • the ceramic auxiliary layer having a linear expansion coefficient smaller than the linear expansion coefficient of the ceramic base material layer is disposed on at least one main surface of the ceramic base material layer, the ceramic auxiliary layer is more than the ceramic auxiliary layer.
  • the ceramic base material layer tends to shrink more, and compressive stress remains on the main surface on which the ceramic auxiliary layer is arranged in the multilayer ceramic electronic component after the temperature drop is completed. As a result, the mechanical strength of the multilayer ceramic electronic component can be improved.
  • the polycrystalline phase in the ceramic base layer and the polycrystalline phase in the ceramic auxiliary layer have substantially the same crystal structure.
  • the ceramic base material layer and the ceramic auxiliary layer are firmly bonded, and defects such as peeling and cracking are unlikely to occur at the interface.
  • the polycrystalline phase occupies almost the whole and substantially does not contain glass (amorphous phase). It does not cause problems such as changes in the properties of the ceramic due to glass interdiffusion.
  • the ferrite material is inherently inferior in mechanical strength. Therefore, the significance of the effect of improving the mechanical strength according to the present invention becomes greater.
  • the ferrite constituting the ceramic auxiliary layer is a low-permeability or non-magnetic ferrite, generation of an unnecessary magnetic field from the surface of the ceramic auxiliary layer and the wiring disposed inside or inside thereof is suppressed.
  • the firing process is performed in an oxidizing atmosphere such as the atmosphere in order to obtain the multilayer ceramic electronic component. Can do.
  • the mechanical strength can be further improved particularly in the case of a multilayer ceramic electronic component having a large dimension in the thickness direction. That is, when the dimension in the thickness direction is large, an internal stress due to a difference in linear expansion coefficient is generated immediately inside the ceramic base layer separated from the ceramic auxiliary layer disposed on the main surface of the ceramic base layer. May cause a decrease in strength.
  • a ceramic auxiliary layer having a relatively small linear expansion coefficient is also provided inside the ceramic base layer, the above internal stress can be relieved, and as a result, the mechanical strength of the multilayer ceramic electronic component can be reduced. Can be improved.
  • the coil provided by the coil pattern is opened. Therefore, the DC superimposition characteristics are improved, so that the coil component can be used even with a larger current.
  • Ceramic auxiliary layer force If the ceramic auxiliary layers are arranged almost symmetrically with respect to the thickness direction of the ceramic laminated body around the center in the thickness direction of the ceramic laminated body, the mechanical strength of the laminated ceramic electronic component may be reduced. It is possible to stably relieve internal stress and to suppress warpage that may occur during firing.
  • FIG. 1 is a cross-sectional view showing a multilayer ceramic electronic component 1 according to a first embodiment of the invention. is there.
  • FIG. 2 is a cross-sectional view showing a multilayer ceramic electronic component la according to a second embodiment of the present invention.
  • FIG. 3 is a cross-sectional view showing a multilayer ceramic electronic component lb according to a third embodiment of the present invention.
  • FIG. 4 is a sectional view showing a multilayer ceramic electronic component lc according to a fourth embodiment of the present invention.
  • FIG. 1 is a cross-sectional view showing a multilayer ceramic electronic component 1 according to a first embodiment of the present invention.
  • the multilayer ceramic electronic component 1 is obtained by simultaneous firing of the ceramic base layer 2 and the ceramic base layer 2, and the ceramics disposed on the upper and lower main surfaces of the ceramic base layer 2, respectively.
  • the ceramic laminated body 5 having a laminated structure including the auxiliary layers 3 and 4 is provided.
  • the multilayer ceramic electronic component 1 also includes a conductor pattern provided inside and Z or outside of the ceramic multilayer body 5.
  • the conductor pattern is roughly classified into an in-plane conductor 6 and an interlayer connection conductor 7.
  • the in-plane conductor 6 is formed on the main surface of the ceramic green sheet laminated to form the ceramic base layer 2 or the ceramic auxiliary layer 3 or 4, and the interlayer connection conductor 7 is the ceramic green layer. It is provided so as to penetrate the sheet in the thickness direction.
  • a coil pattern 8 is formed inside the ceramic base layer 2 by the specific in-plane conductor 6 and the specific interlayer connection conductor 7. Coil putter As shown in FIG. 1, the interlayer connection conductor 7 that forms part of the conductor 8 is illustrated.
  • This multilayer ceramic electronic component 1 constitutes, for example, a DC-DC converter.
  • Surface mounted components 9 and 10 are mounted on the upper main surface of the ceramic multilayer body 5.
  • the surface-mounted component 9 is an IC chip, for example, and is electrically connected to the in-plane conductor 6 formed on the upper main surface of the ceramic laminate 5 via the solder bumps 11.
  • the other surface-mounted component 10 is, for example, a chip capacitor, and is electrically connected to the in-plane conductor 6 formed on the upper main surface of the ceramic laminate 5 via the solder 12.
  • the in-plane conductor 6 formed on the lower main surface of the ceramic multilayer body 5 is used as a terminal electrode when the multilayer ceramic electronic component 1 is mounted on a mother board (not shown).
  • the ceramic base layer 2 and the ceramic auxiliary layers 3 and 4 are both composed of a material cover in which the polycrystalline phase substantially occupies the whole.
  • the polycrystalline phase in the ceramic base layer 2 and the polycrystalline phase in the ceramic auxiliary layers 3 and 4 have substantially the same crystal structure, and the lines of the ceramic auxiliary layers 3 and 4
  • the expansion coefficient H 2 is smaller than the linear expansion coefficient H 1 of the ceramic base layer 2.
  • the polycrystalline phase in the ceramic base layer 2 and the polycrystalline phase in the ceramic auxiliary layers 3 and 4 are both polycrystalline phases composed of ferrite.
  • the ferrite constituting the ceramic base layer 2 and the ferrite constituting the ceramic auxiliary layers 3 and 4 are ferrites having the same composition system.
  • the ferrite having the same composition system has a common constituent element, and the thread and composition ratios of the constituent elements are different.
  • the ceramic base layer 2 and the ceramic auxiliary layers 3 and 4 are obtained by co-firing by using the ferrite having the same composition system in the ceramic base layer 2 and the ceramic auxiliary layers 3 and 4. In this case, characteristic fluctuations due to mutual diffusion of components can be suppressed small.
  • the ferrite constituting the ceramic auxiliary layers 3 and 4 is preferably a ferrite having a low magnetic permeability (for example, a magnetic permeability of 30 or less) or nonmagnetic (a magnetic permeability of 1). That is, if the ceramic auxiliary layers 3 and 4 are made of ferrite with high magnetic permeability, an electric field flows through the conductor pattern arranged there, generating an unnecessary magnetic field.
  • the surface mounting component 9 As an IC chip or a coil pattern 8 built in the ceramic substrate layer 2 May affect electrical properties. If the ceramic auxiliary layers 3 and 4 are made of low-permeability or non-magnetic ferrite, it is possible to suppress generation of an unnecessary magnetic field having a conductor pattern force arranged in the ceramic auxiliary layers 3 and 4.
  • the ceramic base layer 2 and the ceramic auxiliary layers 3 and 4 can be composed of, for example, Fe-Ni-Zn-Cu-based flites.
  • the ferrite constituting the ceramic base layer 2 for example, ferric oxide (Fe
  • the sintered body can give the characteristics that the magnetic permeability at 1 MHz is 150 and the linear expansion coefficient ⁇ 1 is 10.5.
  • the ferrite constituting the ceramic auxiliary layers 3 and 4 for example, ferric oxide, zinc oxide, nickel oxide and copper oxide prepared at a predetermined ratio different from the above are used.
  • the sintered body can give the properties of a permeability of 20 at 1 MHz and a linear expansion coefficient ⁇ 2 of 9.5.
  • the ceramic auxiliary layers 3 and 4 are made of nonmagnetic ferrite, for example, Fe-Zn-Cu ferrite can be used.
  • Fe-Zn-Cu ferrite can be used.
  • the sintered body has a magnetic permeability of 1.0 at 1 MHz and a linear expansion coefficient of 2 of 9.0. Characteristics can be given.
  • Fe-Ni-Zn-CuO-based or Fe-Zn-Cu-based yarn and ferrite were used, but Fe-Mn-Zn yarn and ferrite could also be used. Good. All of these ferrites have a spinel crystal structure, but a ferrite having another crystal structure such as a garnet type may be used.
  • Kelzin Tufferite (Ni Zn) Fe O, Manganzin Tufferite (Mn Zn) Fe l -X X 2 4 1 -X X 2
  • NiFe O nickel ferrite: NiFe O
  • manganese ferrite MnFe O
  • subferrite Zn
  • MgFe O lithium ferrite: (Li Fe) Fe O, gamma iron oxide ( ⁇ -Fe O):
  • a ceramic green sheet to be used as each of the ceramic base layer 2 and the ceramic auxiliary layers 3 and 4 is prepared. These ceramic green sheets are obtained by adding a binder, a plasticizer, a wetting agent, a dispersing agent, and the like to the raw material powder prepared as described above to make a slurry, and then molding it into a sheet. is there.
  • conductor patterns other than the in-plane conductor 6 and the interlayer connection conductor 7 to be the coil pattern 8 are formed on the ceramic green sheet for the ceramic support layers 3 and 4 as much as possible. It is desirable.
  • each of the ceramic base layer 2 and the ceramic auxiliary layers 3 and 4 a predetermined number of ceramic green sheets are stacked in a predetermined order, and then pressed to form a ceramic laminate. An unsintered state of 5 is obtained.
  • the ceramic laminate in the aggregate state is later applied. In order to facilitate the division, a division groove is formed.
  • the unsintered ceramic laminate is fired, for example, in an acidic atmosphere such as air, whereby a sintered ceramic laminate 5 is obtained.
  • the in-plane conductor 6 exposed on the surface of the ceramic laminate 5 is subjected to a staking process. For example, electroless plating is performed, and nickel plating film and gold plating film are sequentially formed. Made.
  • the surface mount components 9 and 10 are mounted on the upper main surface of the ceramic laminate 5.
  • the step of dividing along the dividing grooves described above is performed, and the individual multilayer ceramic electronic components 1 are taken out. It is. Although not shown, the multilayer ceramic electronic component 1 is provided with a metal cover if necessary.
  • the dividing grooves are formed before the firing step.
  • the assembled ceramic laminate is divided before the firing step, and individual laminated ceramic electrons are separated.
  • the raw material of the ceramic laminate 5 for the component 1 may be taken out.
  • the firing step is performed on each ceramic laminate 5, and in the plating process, for example, electric plating by a barrel is applied.
  • the degree of shrinkage is proportional to the linear expansion coefficient.
  • the coefficient of linear expansion 2 of the ceramic auxiliary layers 3 and 4 is smaller than the coefficient of linear expansion 1 of the ceramic base layer 2, the ceramic base layer 2 tends to contract more greatly. As a result, compressive stress remains in both main surface portions of the ceramic laminate 5 after the temperature drop is completed. Therefore, it is possible to obtain high mechanical strength with respect to the ceramic laminate 5 and thus the multilayer ceramic electronic component 1.
  • the ceramic auxiliary layers 3 and 4 and the ceramic base layer 2 are firmly joined by sintering of the ceramic.
  • the ceramic auxiliary layers 3 and 4 and the ceramic base layer 2 are firmly joined by sintering of the ceramic.
  • the polycrystalline phase occupies almost the whole, and the glass (amorphous phase) and the like are easily diffused and substantially contain components. Therefore, it is possible to obtain a highly reliable ceramic laminate 5 in which undesired fluctuations in yarn formation due to diffusion hardly occur.
  • This linear expansion coefficient difference ⁇ 1 ⁇ a 2 is more preferably 0.4-3 ppm / ° C. In this case, the multilayer ceramic electronic component 1 having the effect of improving the strength can be more stably obtained. Can be manufactured.
  • the thicknesses of the ceramic auxiliary layers 3 and 4 are preferably selected within a range of 5 to 300 ⁇ m.
  • the thickness of each of the ceramic auxiliary layers 3 and 4 is less than 5 m, the ceramic auxiliary layers 3 and 4 crack when the temperature is lowered after firing.
  • the thickness is more than 300 / zm, Since the compressive stress due to the difference in the coefficient is difficult to reach the surface of the ceramic laminate 5, the effect of improving the strength cannot be sufficiently obtained.
  • FIGS. 2 and 3 are views corresponding to FIG. 1, showing the laminated ceramic electronic components la and lb according to the second and third embodiments of the present invention, respectively. 2 and 3, elements corresponding to those shown in FIG. 1 are given the same reference numerals, and redundant descriptions are omitted.
  • the multilayer ceramic electronic component la shown in FIG. 2 includes not only the ceramic auxiliary layers 3 and 4 on the main surface of the ceramic base layer 2, but also the ceramic auxiliary layer 13 inside the ceramic base layer 2. It is characterized by the fact that it has been established.
  • the multilayer ceramic electronic component lb shown in FIG. 3 is characterized in that a plurality of ceramic auxiliary layers 13 are provided, for example, two layers.
  • the ceramic auxiliary layer 13 has the following operational effects.
  • the thickness in the thickness direction of the ceramic base material layer 2 is large, more specifically, in the case where the force in the thickness direction dimension is 00 m or more, defects such as cracks occur in the ceramic base material layer 2. There is. In the ceramic base material layer 2 having a relatively large linear expansion coefficient, a force that tends to contract further acts in the state where both main surfaces are fixed by the ceramic auxiliary layers 3 and 4 having a relatively small linear expansion coefficient. If the thickness of the ceramic base layer 2 is, for example, less than 500 m, this internal stress is not large enough to reduce the strength of the ceramic base layer 2 .
  • the central portion in the thickness direction of the ceramic base material layer 2 tends to shrink more, and the surface portion and the central portion of the ceramic base material layer 2 are flat. Since internal stress that pulls in the direction acts, cracks are likely to occur on the side surface near the middle position between the surface and center.
  • the ceramic base layer 2 tends to shrink more than necessary by disposing the ceramic auxiliary layer 13 having a relatively small linear expansion coefficient in the ceramic base layer 2.
  • the ceramic auxiliary layer 13 According to the ceramic auxiliary layer 13 inside, the thickness in the thickness direction of the ceramic laminate 5, particularly the thickness in the thickness direction of the ceramic base material layer 2 is large. Can be given.
  • the ceramic auxiliary layer 13 is disposed inside the ceramic base layer 2 so that the continuous thickness of the ceramic base layer 2 is 300 m or less, more preferably 200 / zm or less. Accordingly, the above-described strength improvement effect can be obtained more reliably, and the ceramic laminate 5 can be manufactured more stably.
  • the mechanical strength can be further improved by providing the ceramic auxiliary layer 13.
  • the thickness of the ceramic auxiliary layer 13 is preferably 5 ⁇ m or more. When the thickness is thinner than 5 ⁇ m, the internal stress generated in the ceramic base layer 2 may not be sufficiently relaxed.
  • the inner ceramic auxiliary layer 13 is made of the same material as the outer ceramic auxiliary layers 3 and 4, for example, while the outer ceramic auxiliary layers 3 and 4 are made of low-permeability ferrite.
  • the inner ceramic auxiliary layer 13 can be formed in any combination, for example, composed of non-magnetic flight. In this case, by selecting the most suitable material for each of the magnetic permeability and the linear expansion coefficient, the electrical characteristics and mechanical strength of the multilayer ceramic electronic components la and lb are excellent even for deviations. Can be.
  • the ceramic auxiliary layers 3 and 4 and the ceramic auxiliary layer 13 are centered on the center of the thickness direction of the ceramic laminate 5 with respect to the thickness direction of the ceramic laminate 5. They are arranged almost symmetrically. With such an arrangement, internal stress that causes a decrease in strength of the ceramic laminate 5 can be stably relieved. In addition, it is possible to cause warpage in the firing process.
  • the ceramic auxiliary layers 3 and 4 since the multilayer ceramic electronic component 1 shown in FIG. 1 is also arranged almost symmetrically with respect to the thickness direction of the ceramic multilayer body 5, the same effect as described above is obtained. Is obtained.
  • the ceramic auxiliary layer 13 provided in the ceramic base layer 2 preferably reaches the end face of the ceramic laminate 5 as shown in Figs.
  • the internal stress in the vicinity of the end surface of the ceramic base material layer 2 that causes a crack that tends to occur from the end surface of the ceramic laminate 5 can be effectively alleviated.
  • the ceramic auxiliary layer 13 is also configured to have a non-magnetic force, it is preferable that the ceramic auxiliary layer 13 is disposed at a portion where the coil pattern 8 is located as shown in FIGS. As a result, since the coil constituted by the coil pattern 8 becomes an open magnetic circuit, it is possible to improve the direct current superimposition characteristics that are difficult to magnetically saturate. But it can be a usable product.
  • the ceramic auxiliary layers 3, 4 and 13 are preferably disposed over the entire surface in the plane direction of the multilayer ceramic electronic component 1, la and lb.
  • the above-described effects are obtained. As long as it is within the range, it may not be placed over the entire surface, for example, there may be non-placed areas such as notches and holes.
  • the illustrated multilayer ceramic electronic component 1, la, and lb are multi-functional composite components in which the surface mount components 9 and 10 are mounted on the ceramic laminate 5, but the single function component, for example, The present invention can also be applied to a chip coil as shown in FIG.
  • FIG. 4 is a cross-sectional view showing a laminated ceramic electronic component lc constituting a chip coil according to a fourth embodiment of the present invention.
  • elements corresponding to the elements shown in FIG. 1 are denoted by the same reference numerals, and redundant description is omitted.
  • terminal conductors 16 and 17 are formed at both ends of the ceramic laminate 5, and each end of the coil pattern 8 is formed of the ceramic laminate. 5 is pulled out to each end face of 5 and connected to terminal conductors 16 and 17, respectively. Electrically connected.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Materials Engineering (AREA)
  • Structural Engineering (AREA)
  • Organic Chemistry (AREA)
  • Coils Or Transformers For Communication (AREA)

Abstract

 フェライトからなる積層構造を有するセラミック積層体を備える積層型セラミック電子部品は、フェライトの基本性質上、脆いという課題を有している。  セラミック積層体(5)を、同時焼成される、セラミック基材層(2)とその両主面上に配置されるセラミック補助層(3および4)とをもって構成する。セラミック基材層(2)ならびにセラミック補助層(3および4)は、互いに同じ組成系のフェライトからなり、互いに実質的に同一の結晶構造を有しているが、セラミック補助層(3および4)の線膨張係数は、セラミック基材層(2)の線膨張係数よりも小さくされる。

Description

明 細 書
積層型セラミック電子部品
技術分野
[0001] この発明は、積層型セラミック電子部品に関するもので、特に、フェライトセラミックの ように、多結晶相がほぼ全体を占めるセラミック力 なるセラミック積層体を備える積 層型セラミック電子部品の機械的強度を向上させるための改良に関するものである。 背景技術
[0002] この発明にとって興味ある積層型セラミック電子部品は、磁性体 (フ ライト材)を用 いて一体焼成により得られる複合積層構造を有するもので、たとえば、特開平 7— 20 1566号公報 (特許文献 1)および特開 2005— 183890号公報 (特許文献 2)に記載 されたものがある。
[0003] より詳細には、特許文献 1には、コイルを内蔵した高透磁率の磁性体層の上下面に 低透磁率の磁性体層を複合化し、それによつて、コイルと表面の導体パターンとの間 での電気的な干渉を防止した、積層型セラミック電子部品が記載されて 、る。
[0004] 他方、特許文献 2では、コイルを内蔵した磁性体層の上下面に絶縁体層を複合ィ匕 し、それによつて、表面に搭載する回路部品の配置の自由度を高めた、積層型セラミ ック電子部品が記載されて 、る。
[0005] し力しながら、特許文献 1に記載の積層型セラミック電子部品では、フェライト材が 基本的に脆いため、十分な機械的強度を得ることが困難であるという問題がある。
[0006] 特許文献 2に記載の積層型セラミック電子部品では、絶縁体層を構成する絶縁体 の種類によっては十分な機械的強度を得ることができるものの、磁性体層と絶縁体層 との焼成時の収縮挙動の差のため、互いの間で剥離が生じたり、クラックが生じたり、 反りが発生したりすることがある。
特許文献 1 :特開平 7— 201566号公報
特許文献 2 :特開 2005— 183890号公報
発明の開示
発明が解決しょうとする課題 [0007] そこで、この発明の目的は、上述したような問題を解決し得る、積層型セラミック電 子部品を提供しょうとすることである。
課題を解決するための手段
[0008] この発明は、多結晶相がほぼ全体を占めているセラミック基材層と、セラミック基材 層と同時焼成されて得られるもので、セラミック基材層の少なくとも一方主面上に配置 されかつ多結晶相がほぼ全体を占めているセラミック補助層とを含む積層構造を有 する、セラミック積層体、ならびに、セラミック積層体の内部および Zまたは外部に設 けられる導体パターンを備える、積層型セラミック電子部品に向けられるものであって 、上述した技術的課題を解決するため、次のような構成を備えることを特徴としている
[0009] すなわち、上記セラミック基材層における多結晶相と上記セラミックネ ΐ助層における 多結晶相とは、互いに実質的に同一の結晶構造を有しており、かつ、セラミック補助 層の線膨張係数ひ 2は、セラミック基材層の線膨張係数ひ 1よりも小さいことを特徴と している。
[0010] この発明は、セラミック基材層における多結晶相およびセラミック補助層における多 結晶相が、ともに、フェライトからなる多結晶相であるとき、特に有利に適用される。
[0011] 上記の実施態様において、セラミック基材層を構成するフェライトおよびセラミック補 助層を構成するフェライトは、互いに同じ組成系のフェライトであることが好ましい。ま た、セラミック補助層を構成するフェライトは、低透磁率または非磁性のフェライトであ ることが好ましい。また、フェライトは、スピネル型フェライ HMFe O : Mは 2価金属ィ
2 4
オン)、または、ガーネット型フェライト (R Fe O : Rは 3価金属イオン)であることが好
3 5 12
ましい。
[0012] この発明に係る積層型セラミック電子部品において、セラミック基材層には、前述の 導体パターンとしてコイルパターンが形成されて 、ることが好まし 、。
[0013] また、導体パターンは、銀を主成分とすることが好ま 、。
[0014] また、セラミック補助層は、セラミック基材層の内部にも設けられることが好ましい。
[0015] また、セラミック補助層はセラミック積層体の厚み方向の中央を中心として、セラミツ ク積層体の厚み方向に関してほぼ対称に配置されることが好まし 、。 [0016] また、セラミック基材層の線膨張係数 ex 1と前記セラミック補助層の線膨張係数 oc 2 との差 α 1— a 2は、 0. 2〜5ppm/°Cであることが好ましい。
発明の効果
[0017] 未焼結セラミックを焼成により焼結させた後、降温する際に、セラミックはその線膨 張係数に比例して収縮する。この発明によれば、セラミック基材層の少なくとも一方主 面上に、セラミック基材層の線膨張係数よりも小さい線膨張係数を有するセラミック補 助層が配置されているので、セラミック補助層よりもセラミック基材層の方が大きく収 縮しょうとし、降温完了後の積層型セラミック電子部品の、セラミック補助層が配置さ れている主面には圧縮応力が残留する。その結果、積層型セラミック電子部品の機 械的強度を向上させることができる。
[0018] また、この発明によれば、セラミック基材層における多結晶相とセラミック補助層に おける多結晶相とは、互いに実質的に同一の結晶構造を有しているので、焼結後の セラミック基材層とセラミック補助層とが強固に接合され、界面において剥離やクラッ クなどの不具合が非常に発生しにくい。
[0019] また、この発明によれば、セラミック基材層およびセラミック補助層の各々において は、多結晶相がほぼ全体を占めており、実質的にガラス (非晶質相)を含んでいない ので、ガラスの相互拡散によるセラミックの特性の変化のような問題を招くことはない。
[0020] セラミック基材層における多結晶相およびセラミックネ ΐ助層における多結晶相が、と もに、フェライトからなる多結晶相であるとき、フェライト材は本来的に機械的強度が 劣るものであるので、この発明による機械的強度の向上の効果の意義がより大きいも のとなる。
[0021] 上述の場合において、セラミック基材層を構成するフェライトとセラミック補助層を構 成するフェライトとが互いに同じ組成系のフェライトであるとき、セラミック基材層とセラ ミック補助層とを同時焼成する際、成分の相互拡散による特性変動を小さく抑えるこ とがでさる。
[0022] また、セラミック補助層を構成するフェライトが、低透磁率または非磁性のフェライト であるとき、このセラミック補助層の表面および Ζまたは内部に配置された配線からの 不要な磁場の発生を抑制することができ、積層型セラミック電子部品の外表面上に 搭載された ICチップやセラミック基材層に内蔵されたコイルパターンへの不所望な影 響を低減することができる。
[0023] 導体パターンとしてのコイルパターンがセラミック基材層に形成されていると、コイル パターンにおいて大きなインダクタンス値を得ることができる。
[0024] この発明に係る積層型セラミック電子部品において、導体パターンが銀を主成分と していると、積層セラミック電子部品を得るため、大気のような酸化性雰囲気で焼成ェ 程を実施することができる。
[0025] セラミック補助層が、セラミック基材層の内部にも設けられていると、特に厚み方向 寸法の大き 、積層型セラミック電子部品にお 、て、機械的強度をより向上させること ができる。すなわち、厚み方向寸法が大きい場合、セラミック基材層の主面上に配置 されたセラミック補助層から離れたセラミック基材層の内部では、線膨張係数の差に 起因する内部応力が生じやすぐこれが強度低下の原因となることがある。これに対 し、セラミック基材層の内部にも線膨張係数の比較的小さいセラミック補助層を設ける と、上述の内部応力を緩和することができ、その結果、積層型セラミック電子部品の 機械的強度を向上させることができる。また、セラミック基材層にコイルパターンが形 成される場合であって、セラミック基材層の内部に非磁性体カゝらなるセラミック補助層 が設けられると、コイルパターンによって与えられるコイルは開磁路となるため、直流 重畳特性が向上し、そのため、より大電流でも使用可能なコイル部品とすることがで きる。
[0026] セラミック補助層力 セラミック積層体の厚み方向の中央を中心として、セラミック積 層体の厚み方向に関してほぼ対称に配置されていると、積層型セラミック電子部品の 機械的強度の低下の原因となる内部応力を安定して緩和することができるとともに、 焼成時に生じ得る反りを抑制することができる。
[0027] セラミック基材層の線膨張係数 ex 1とセラミック補助層の線膨張係数 oc 2との差 oc 1
—ひ 2が、 0. 2〜5ppm/°Cの範囲に選ばれると、クラックなどが生じることなく、前述 した強度向上の効果をより確実に発揮させることができる。
図面の簡単な説明
[0028] [図 1]この発明の第 1の実施形態による積層型セラミック電子部品 1を示す断面図で ある。
[図 2]この発明の第 2の実施形態による積層型セラミック電子部品 laを示す断面図で ある。
[図 3]この発明の第 3の実施形態による積層型セラミック電子部品 lbを示す断面図で ある。
[図 4]この発明の第 4の実施形態による積層型セラミック電子部品 lcを示す断面図で ある。
符号の説明
[0029] 1, la, lb, lc 積層型セラミック電子部品
2 セラミック基材層
3, 4, 13 セラミック補助層
5 セラミック積層体
6 面内導体
7 層間接続導体
8 コイルパターン
発明を実施するための最良の形態
[0030] 図 1は、この発明の第 1の実施形態による積層型セラミック電子部品 1を示す断面図 である。
[0031] 積層型セラミック電子部品 1は、セラミック基材層 2と、セラミック基材層 2と同時焼成 されて得られるもので、セラミック基材層 2の上下主面上にそれぞれ配置されるセラミ ック補助層 3および 4とを含む積層構造を有する、セラミック積層体 5を備えている。
[0032] 積層型セラミック電子部品 1は、また、セラミック積層体 5の内部および Zまたは外部 に設けられる導体パターンを備えている。導体パターンには、大別して、面内導体 6 と層間接続導体 7とがある。面内導体 6は、セラミック基材層 2またはセラミック補助層 3もしくは 4を形成するために積層されるセラミックグリーンシートの主面上に形成され るものであり、層間接続導体 7は、上記セラミックグリーンシートを厚み方向に貫通す るように設けられるものである。特定の面内導体 6および特定の層間接続導体 7によ つて、コイルパターン 8がセラミック基材層 2の内部に形成される。なお、コイルパター ン 8の一部を形成する層間接続導体 7につ 、ては、図 1に図示されて ヽな 、。
[0033] この積層型セラミック電子部品 1は、たとえば DC— DCコンバータを構成するもので 、セラミック積層体 5の上方主面上には、表面実装部品 9および 10が搭載される。表 面実装部品 9はたとえば ICチップであり、セラミック積層体 5の上方主面上に形成さ れた面内導体 6にはんだバンプ 11を介して電気的に接続される。他方の表面実装 部品 10はたとえばチップコンデンサであり、セラミック積層体 5の上方主面上に形成 された面内導体 6にはんだ 12を介して電気的に接続される。セラミック積層体 5の下 方主面上に形成された面内導体 6は、図示しないマザ一基板上に、この積層型セラ ミック電子部品 1を実装する際の端子電極として用 ヽられる。
[0034] セラミック基材層 2ならびにセラミック補助層 3および 4は、ともに、多結晶相がほぼ 全体を占めている材料カゝら構成される。そして、セラミック基材層 2における多結晶相 とセラミック補助層 3および 4における多結晶相とは、互いに実質的に同一の結晶構 造を有しており、かつ、セラミック補助層 3および 4の線膨張係数ひ 2は、セラミック基 材層 2の線膨張係数ひ 1よりも小さい。
[0035] 好ましい実施態様では、セラミック基材層 2における多結晶相ならびにセラミック補 助層 3および 4における多結晶相は、ともに、フェライトからなる多結晶相とされる。こ の場合、セラミック基材層 2を構成するフェライトとセラミック補助層 3および 4を構成す るフェライトとは互いに同じ組成系のフェライトであることが好ましい。ここで、同じ組成 系のフェライトとは、構成元素を共通とするものであり、構成元素の糸且成比率につい ては異なっている。
[0036] このように、セラミック基材層 2とセラミック補助層 3および 4とで互いに同じ組成系の フェライトを用いることにより、セラミック基材層 2とセラミック補助層 3および 4とを同時 焼成により得るとき、成分の相互拡散による特性変動を小さく抑えることができる。
[0037] また、セラミック補助層 3および 4を構成するフェライトは、低透磁率 (たとえば透磁率 が 30以下)または非磁性 (透磁率が 1)のフェライトであることが好ましい。すなわち、 仮に、セラミック補助層 3および 4が高透磁率のフェライトから構成されると、そこに配 置された導体パターンに電流が流れることにより、不要な磁場が発生し、たとえば表 面実装部品 9としての ICチップやセラミック基材層 2に内蔵されたコイルパターン 8の 電気的特性に影響を及ぼすことがある。セラミック補助層 3および 4が低透磁率また は非磁性のフェライトから構成されていると、セラミック補助層 3および 4に配置された 導体パターン力もの不要な磁場の発生を抑制することができる。
[0038] セラミック基材層 2ならびにセラミック補助層 3および 4は、たとえば Fe—Ni—Zn— Cu系のフ ライトから構成されることができる。
[0039] この場合、セラミック基材層 2を構成するフェライトとして、たとえば、酸化第二鉄 (Fe
O )、酸ィ匕亜鉛 (ZnO)、酸ィ匕ニッケル (NiO)および酸化銅 (CuO)を所定の比率で
2 3
調合したものを用いれば、その焼結体は、 1MHzでの透磁率が 150、線膨張係数 α 1が 10. 5の特性を与えることができる。
[0040] 他方、セラミック補助層 3および 4を構成するフェライトとして、たとえば、酸化第二鉄 、酸化亜鉛、酸化ニッケルおよび酸化銅を上記とは異なる所定の比率で調合したも のを用いれば、その焼結体は、 1MHzでの透磁率が 20、線膨張係数《2が 9. 5の 特性を与えることができる。
[0041] また、セラミック補助層 3および 4が非磁性のフェライトから構成されるとき、たとえば Fe— Zn— Cu系のフェライトを用いることもできる。たとえば、酸化第二鉄、酸化亜鉛 および酸化銅を所定の比率で調合したものを用いれば、その焼結体は、 1MHzでの 透磁率が 1. 0、線膨張係数ひ 2が 9. 0の特性を与えることができる。
[0042] 上述の例では、 Fe— Ni— Zn— CuO系または Fe— Zn— Cu系の糸且成のフェライト を用いたが、 Fe— Mn— Zn系の糸且成のフェライトを用いてもよい。これらのフェライト の結晶構造は、いずれもスピネル型の結晶構造をとるものであるが、ガーネット型な ど他の結晶構造をとるフェライトが用いられてもよ 、。
[0043] なお、スピネル型フェライ HMFe O : Mは 2価金属イオン)としては、たとえば、 -ッ
2 4
ケルジンタフエライト: (Ni Zn ) Fe O、マンガンジンタフエライト(Mn Zn ) Fe l -X X 2 4 1 -X X 2
O、ニッケルフェライト: NiFe O、マンガンフェライト: MnFe O、亜 フェライト: Zn
4 2 4 2 4
Fe O、銅フェライト: CuFe O、コバルトフェライト: CoFe O、マグネシウムフェライ
2 4 2 4 2 4
ト: MgFe O、リチウムフェライト:(Li Fe ) Fe O、ガンマ酸化鉄( γ— Fe O ):
2 4 0. 5 0. 5 2 4 2 3
Fe □ Fe O (「口」は、空孔を示す。 )、マグネタイト (鉄フェライト): Fe Oなど がある。 [0044] ガーネット型フェライト (R Fe O : Rは 3価金属イオン)としては、たとえば、 YIG (ィ
3 5 12
ットリウム鉄ガーネット): Y Fe O 、 CVG (カルシウムバナジウム鉄ガーネット): Ca
3 5 12 3
Fe V O 、ガドリニウム鉄ガーネット: Gd Fe O 、などがある。
3. 5 1. 5 12 3 5 12
[0045] 次に、積層型セラミック電子部品 1の製造方法について説明する。
[0046] まず、セラミック基材層 2ならびにセラミック補助層 3および 4の各々となるべきセラミ ックグリーンシートが用意される。これらセラミックグリーンシートは、前述したように調 合されたフ ライト原料粉末に、バインダ、可塑剤、湿潤剤、分散剤等を加えてスラリ 一化し、これをシート状に成形して得られるものである。
[0047] 次に、特定のセラミックグリーンシートに貫通孔を形成し、貫通孔に導電性ペースト を充填することによって、未焼結の層間接続導体 7が形成され、また、特定のセラミツ クグリーンシート上に導電性ペーストを印刷することによって、未焼結の面内導体 6が 形成される。これら面内導体 6および層間接続導体 7を形成するための導電性べ一 ストに含まれる導電性金属は銀を主成分として 、るものであることが好ま 、。なぜな ら、良好な導電性を与えることができるば力りでなぐ後述する焼成工程において、大 気のような酸ィ匕性雰囲気を適用することができるからである。
[0048] なお、コイルパターン 8となるべき面内導体 6および層間接続導体 7以外の導体パタ ーンについては、できるだけ、セラミックネ ΐ助層 3および 4のためのセラミックグリーンシ ートに形成することが望ましい。
[0049] 次に、セラミック基材層 2ならびにセラミック補助層 3および 4の各々を形成するため 、所定の枚数のセラミックグリーンシートが所定の順序で積層され、次いで圧着される ことにより、セラミック積層体 5の未焼結状態のものが得られる。なお、以上のようなェ 程が、複数の積層型セラミック電子部品 1を同時に製造するための集合状態のセラミ ック積層体について実施される場合には、この集合状態のセラミック積層体を後で分 割することを容易にするため、分割溝が形成される。
[0050] 次に、未焼結のセラミック積層体が、たとえば大気のような酸ィ匕性雰囲気下で焼成 され、それによつて、焼結したセラミック積層体 5が得られる。
[0051] 次に、セラミック積層体 5の表面に露出している面内導体 6にめつき処理が施される 。たとえば、無電解めつきが実施され、ニッケルめっき膜および金めつき膜が順次形 成される。
[0052] 次に、セラミック積層体 5の上方主面上に表面実装部品 9および 10が搭載される。
[0053] そして、以上の工程が集合状態のセラミック積層体に対して実施されている場合に は、前述した分割溝に沿って分割する工程が実施され、個々の積層型セラミック電子 部品 1が取り出される。積層型セラミック電子部品 1には、図示しないが、必要に応じ て、金属カバーが取り付けられる。
[0054] 以上の説明では、焼成工程の前に分割溝が形成されたが、分割溝を形成せずに、 焼成工程前に、集合状態のセラミック積層体を分割し、個々の積層型セラミック電子 部品 1のためのセラミック積層体 5の生の状態のものを取り出すようにしてもよい。この 場合、焼成工程は、個々のセラミック積層体 5に対して実施され、めっき処理におい ては、たとえばバレルによる電気めつきが適用される。
[0055] 上述のように製造された積層型セラミック電子部品 1において、焼成工程の後の降 温過程でセラミック積層体 5に収縮が生じる力 この収縮の度合は線膨張係数に比 例する。この実施形態では、セラミック補助層 3および 4の線膨張係数ひ 2が、セラミツ ク基材層 2の線膨張係数ひ 1より小さいので、セラミック基材層 2の方がより大きく収縮 しょうとし、その結果、降温完了後のセラミック積層体 5の両主面部分には圧縮応力 が残留する。したがって、セラミック積層体 5ひいては積層型セラミック電子部品 1に ぉ 、て高 、機械的強度を得ることができる。
[0056] また、セラミック補助層 3および 4とセラミック基材層 2との間で線膨張係数が異なると 剥離やクラックなどが一般に生じやすいが、この実施形態では、セラミック補助層 3お よび 4とセラミック基材層 2とが互いに実質的に同一の結晶構造を有するセラミックか ら構成されているため、セラミックの焼結により、セラミック補助層 3および 4とセラミック 基材層 2とは強固に接合され、上述した剥離やクラックなどの不具合を生じにくくする ことができる。
[0057] また、セラミック補助層 3および 4ならびにセラミック基材層 2は、多結晶相がほぼ全 体を占めており、ガラス (非晶質相)等の拡散しやす 、成分を実質的に含んで!/、な!ヽ ので、拡散による糸且成の不所望な変動が起こりにくぐ信頼性の高いセラミック積層体 5を得ることができる。 [0058] 前述したセラミック基材層 2ならびにセラミック補助層 3および 4の各々を構成するフ エライトの具体例でも当てはまるように、セラミック基材層 2の線膨張係数ひ 1とセラミツ ク補助層 3および 4の線膨張係数ひ 2との差ひ 1— ひ 2は、 0. 2〜5ppmZ°Cであるこ とが好ましい。この差が 0. 2ppmZ°Cより小さい場合には、強度向上の効果が小さく 、他方、差が 5ppmZ°Cより大きい場合には、セラミック積層体 5にクラックが生じるな どの不具合が発生しやすくなる。この線膨張係数の差 α 1— a 2は、 0. 4〜3ppm/ °Cであることがより好ましぐこの場合、強度向上の効果を有する積層型セラミック電 子部品 1をより安定して製造することができる。
[0059] セラミック補助層 3および 4の各厚みは、 5〜300 μ mの範囲内に選ばれることが好 ましい。セラミック補助層 3および 4の各厚みが 5 mより薄い場合には、焼成後の降 温時にセラミック補助層 3および 4にクラックが発生しやすぐ他方、 300 /z mより厚い 場合には、熱膨張係数の差による圧縮応力がセラミック積層体 5の表面にまで届きに くいため、強度向上の効果を十分に得ることができない。
[0060] 図 2および図 3は、それぞれ、この発明の第 2および第 3の実施形態による積層型セ ラミック電子部品 laおよび lbを示す、図 1に対応の図である。図 2および図 3におい て、図 1に示した要素に相当する要素には同様の参照符号を付し、重複する説明は 省略する。
[0061] 図 2に示した積層型セラミック電子部品 laは、セラミック基材層 2の主面上のセラミツ ク補助層 3および 4だけでなく、セラミック基材層 2の内部にもセラミック補助層 13が設 けられていることを特徴としている。図 3に示した積層型セラミック電子部品 lbは、セ ラミック補助層 13が複数層、たとえば 2層設けられていることを特徴としている。
[0062] セラミック補助層 13は、次のような作用効果を有している。
[0063] セラミック基材層 2の厚み方向寸法が大きい場合、より具体的には、厚み方向寸法 力 00 m以上の場合には、セラミック基材層 2にクラックが発生するなどの不具合が 生じることがある。線膨張係数の比較的大きいセラミック基材層 2では、その両主面を 線膨張係数の比較的小さいセラミック補助層 3および 4で固定した状態でより収縮し ようとする力が内部に働く。セラミック基材層 2の厚みがたとえば 500 m未満の場合 には、この内部応力は、セラミック基材層 2の強度を低下させるほどの大きさではない 。し力しながら、セラミック基材層 2が厚くなるに従って、セラミック基材層 2の厚み方向 中央部はより収縮する傾向があり、セラミック基材層 2には、その表面部と中央部とが 平面方向に引張り合う内部応力が働くため、表面部と中央部との中間位置付近の側 面にてクラックが発生しやすくなる。
[0064] このような状況の下、セラミック基材層 2の内部にも、線膨張係数の比較的小さいセ ラミック補助層 13を配置することにより、セラミック基材層 2が必要以上に収縮しようと する内部応力を緩和することができる。このことから、内部のセラミック補助層 13によ れば、セラミック積層体 5の厚み方向寸法、特にセラミック基材層 2の厚み方向寸法が 大き 、場合にぉ 、ても、十分な機械的強度を与えることができる。
[0065] なお、セラミック基材層 2の連続する厚みが 300 m以下となるように、より好ましく は、 200 /z m以下となるように、セラミック基材層 2の内部にセラミック補助層 13を配 置すれば、上述の強度向上の効果をより確実に得ることができ、セラミック積層体 5を より安定して製造することができる。
[0066] また、セラミック基材層 2の厚みが 500 μ m以下の場合であっても、セラミック補助層 13を設けることで、機械的強度をより向上させることができる。
[0067] セラミック補助層 13の厚みは、 5 μ m以上であることが好ましい。この厚みが 5 μ m り薄い場合には、セラミック基材層 2内に発生する内部応力を十分に緩和できないこ とがある力 である。
[0068] 内部のセラミック補助層 13は、外側のセラミック補助層 3および 4と同様の材料から 構成されるが、たとえば、外側のセラミック補助層 3および 4が低透磁率のフェライトか ら構成されながら、内部のセラミック補助層 13は非磁性のフ ライトから構成されるな ど、任意の組み合わせが可能である。この場合、透磁率と線膨張係数との各々につ いて最適な材料を選択することにより、積層型セラミック電子部品 laおよび lbの電気 的特性および機械的強度の 、ずれにっ ヽても優れたものとすることができる。
[0069] 図 2および図 3からわ力るように、セラミック補助層 3および 4ならびにセラミック補助 層 13は、セラミック積層体 5の厚み方向の中央を中心として、セラミック積層体 5の厚 み方向に関してほぼ対称に配置されている。このような配置とされることにより、セラミ ック積層体 5の強度低下の原因となる内部応力を安定して緩和することができるととも に、焼成工程での反りを生じさせに《することができる。なお、セラミック補助層 3およ び 4について言えば、図 1に示した積層型セラミック電子部品 1においても、セラミック 積層体 5の厚み方向に関してほぼ対称に配置されているので、上記と同様の効果が 得られる。
[0070] セラミック基材層 2の内部に設けられるセラミック補助層 13は、図 2および図 3に示 すように、セラミック積層体 5の端面にまで達していることが好ましい。これによつて、セ ラミック積層体 5の端面を起点として発生しやすいクラックの原因となるセラミック基材 層 2の端面近傍での内部応力を効果的に緩和することができる。
[0071] セラミック補助層 13は、これが非磁性体力も構成されるとき、図 2および図 3に示す ように、コイルパターン 8が位置する部分に配置されることが好ましい。これによつて、 コイルパターン 8によって構成されるコイルは開磁路となるので、磁気飽和しにくぐ直 流重畳特性を向上させることができ、積層型セラミック電子部品 laおよび lbを、より 大電流でも使用可能な製品とすることができる。
[0072] 以上、この発明を図示した実施形態に関連して説明したが、この発明の範囲内に おいて、その他種々の変形例が可能である。
[0073] たとえば、セラミック補助層 3、 4および 13は、積層型セラミック電子部品 1、 laおよ び lbの平面方向に全面にわたって配置されて 、ることが好まし 、が、上述の効果を 得られる範囲であれば、全面にわたって配置されていなくてもよぐたとえば切欠きや 穴などの非配置領域があってもょ 、。
[0074] また、図示された積層型セラミック電子部品 1、 laおよび lbは、セラミック積層体 5上 に表面実装部品 9および 10が搭載された多機能複合部品であつたが、単機能部品 、たとえば図 4に示すようなチップコイルにも、この発明を適用することができる。
[0075] 図 4は、この発明の第 4の実施形態であって、チップコイルを構成する積層型セラミ ック電子部品 lcを示す断面図である。図 4において、図 1に示した要素に相当する要 素には同様の参照符号を付し、重複する説明は省略する。
[0076] 図 4に示したチップコイルを構成する積層型セラミック電子部品 lcでは、セラミック 積層体 5の両端部に端子導体 16および 17が形成され、コイルパターン 8の各端部が 、セラミック積層体 5の各端面にまで引き出され、端子導体 16および 17にそれぞれ 電気的に接続される。

Claims

請求の範囲
[1] 多結晶相がほぼ全体を占めているセラミック基材層と、前記セラミック基材層と同時 焼成されて得られるもので、前記セラミック基材層の少なくとも一方主面上に配置され かつ多結晶相がほぼ全体を占めているセラミック補助層とを含む積層構造を有する、 セラミック積層体、ならびに
前記セラミック積層体の内部および Zまたは外部に設けられる導体パターン を備え、
前記セラミック基材層における多結晶相と前記セラミックネ ΐ助層における多結晶相と は、互いに実質的に同一の結晶構造を有しており、かつ、
前記セラミック補助層の線膨張係数 OC 2は、前記セラミック基材層の線膨張係数 OC
1よりも小さいことを特徴とする、積層型セラミック電子部品。
[2] 前記セラミック基材層における多結晶相および前記セラミック補助層における多結 晶相は、ともに、フェライトからなる多結晶相である、請求項 1に記載の積層型セラミツ ク電子部品。
[3] 前記セラミック基材層を構成するフェライトおよび前記セラミック補助層を構成するフ エライトは、互いに同じ組成系のフェライトである、請求項 2に記載の積層型セラミック 電子部品。
[4] 前記セラミック補助層を構成するフェライトは、低透磁率または非磁性のフェライトで ある、請求項 2に記載の積層型セラミック電子部品。
[5] 前記フェライトは、スピネル型フェライト(MFe O : Mは 2価金属イオン)、または、ガ
2 4
一ネット型フェライト (R Fe O : Rは 3価金属イオン)である、請求項 2に記載の積層
3 5 12
型セラミック電子部品。
[6] 前記導体パターンは、前記セラミック基材層に形成されるコイルパターンを備える、 請求項 2に記載の積層型セラミック電子部品。
[7] 前記導体パターンは、銀を主成分とする、請求項 1に記載の積層型セラミック電子 部品。
[8] 前記セラミック補助層は、前記セラミック基材層の内部にも設けられている、請求項 1に記載の積層型セラミック電子部品。
[9] 前記セラミック補助層は、前記セラミック積層体の厚み方向の中央を中心として、前 記セラミック積層体の厚み方向に関してほぼ対称に配置されている、請求項 1に記載 の積層型セラミック電子部品。
[10] 前記セラミック基材層の線膨張係数 oc 1と前記セラミック補助層の線膨張係数 oc 2と の差 α 1— α 2は、 0. 2〜5ppmZ°Cである、請求項 1に記載の積層型セラミック電子
PCT/JP2007/061774 2006-06-14 2007-06-12 積層型セラミック電子部品 WO2007145189A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2008521199A JP4840447B2 (ja) 2006-06-14 2007-06-12 積層型セラミック電子部品
KR1020087027692A KR101101793B1 (ko) 2006-06-14 2007-06-12 적층형 세라믹 전자 부품
CN2007800218438A CN101467221B (zh) 2006-06-14 2007-06-12 层叠型陶瓷电子元器件
EP07745061.7A EP2028664B1 (en) 2006-06-14 2007-06-12 Laminated ceramic electronic component
US12/269,128 US7839651B2 (en) 2006-06-14 2008-11-12 Multilayer ceramic electronic component

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006-164195 2006-06-14
JP2006164195 2006-06-14

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/269,128 Continuation US7839651B2 (en) 2006-06-14 2008-11-12 Multilayer ceramic electronic component

Publications (1)

Publication Number Publication Date
WO2007145189A1 true WO2007145189A1 (ja) 2007-12-21

Family

ID=38831703

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/061774 WO2007145189A1 (ja) 2006-06-14 2007-06-12 積層型セラミック電子部品

Country Status (6)

Country Link
US (1) US7839651B2 (ja)
EP (1) EP2028664B1 (ja)
JP (1) JP4840447B2 (ja)
KR (1) KR101101793B1 (ja)
CN (1) CN101467221B (ja)
WO (1) WO2007145189A1 (ja)

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011009644A (ja) * 2009-06-29 2011-01-13 Tdk Corp フェライトコアおよび電子部品
JP2011114173A (ja) * 2009-11-27 2011-06-09 Kyocera Corp ガラスセラミック配線基板およびコイル内蔵ガラスセラミック配線基板ならびにガラスセラミック配線基板の製造方法
WO2012008171A1 (ja) * 2010-07-16 2012-01-19 株式会社 村田製作所 コイル内蔵基板
WO2012014692A1 (ja) * 2010-07-29 2012-02-02 株式会社村田製作所 セラミック多層基板およびその製造方法
JP2012109355A (ja) * 2010-11-16 2012-06-07 Murata Mfg Co Ltd 多層フェライト基板及び電子部品の製造方法
JP2012129364A (ja) * 2010-12-15 2012-07-05 Murata Mfg Co Ltd コイル内蔵基板
WO2012101858A1 (ja) * 2011-01-25 2012-08-02 株式会社村田製作所 Dc-dcコンバータモジュールおよび多層基板
WO2012111203A1 (ja) * 2011-02-15 2012-08-23 株式会社村田製作所 積層型インダクタ素子
WO2012137386A1 (ja) * 2011-04-06 2012-10-11 株式会社村田製作所 積層型インダクタ素子およびその製造方法
WO2012140805A1 (ja) 2011-04-11 2012-10-18 株式会社村田製作所 積層型インダクタ素子およびその製造方法
WO2013038752A1 (ja) * 2011-09-14 2013-03-21 株式会社村田製作所 インダクタ素子およびその製造方法
JP2013115227A (ja) * 2011-11-29 2013-06-10 Murata Mfg Co Ltd 積層インダクタ素子の製造方法、および積層インダクタ素子
JP2013115242A (ja) * 2011-11-29 2013-06-10 Kyocera Corp コイル内蔵基板および電子装置
JP2015111734A (ja) * 2015-03-04 2015-06-18 株式会社村田製作所 コイル内蔵基板およびそれを備えたdc−dcコンバータモジュール
JP2016171209A (ja) * 2015-03-12 2016-09-23 株式会社村田製作所 Dc−dcコンバータモジュールおよび製造方法
US9466416B2 (en) 2012-05-21 2016-10-11 Murata Manufacturing Co., Ltd. Multilayer device and manufacturing method of the same
US9558877B2 (en) 2011-09-02 2017-01-31 Murata Manufacturing Co., Ltd. Ferrite ceramic composition, ceramic electronic component, and method for producing ceramic electronic component
US10332674B2 (en) 2016-04-19 2019-06-25 Murata Manufacturing Co., Ltd. Electronic component

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2487315B (en) * 2009-11-04 2014-09-24 Murata Manufacturing Co Communication terminal and information processing system
CN102169872B (zh) * 2011-01-26 2013-07-03 上海腾怡半导体有限公司 集成电感的电源模块
WO2013035515A1 (ja) 2011-09-07 2013-03-14 Tdk株式会社 積層型コイル部品
CN103563020A (zh) * 2011-10-14 2014-02-05 株式会社村田制作所 电子部件
KR101525698B1 (ko) * 2013-12-05 2015-06-03 삼성전기주식회사 적층형 전자부품 및 그 제조방법
KR101580399B1 (ko) * 2014-06-24 2015-12-23 삼성전기주식회사 칩 전자부품 및 그 제조방법
KR102052767B1 (ko) * 2014-12-12 2019-12-09 삼성전기주식회사 칩 전자부품 및 그 제조방법
US20160284467A1 (en) * 2015-03-26 2016-09-29 Samsung Electro-Mechanics Co., Ltd. Method of manufacturing multilayer ferrite bead
KR102217286B1 (ko) * 2015-04-01 2021-02-19 삼성전기주식회사 하이브리드 인덕터 및 그 제조방법
CN210781600U (zh) * 2017-03-22 2020-06-16 株式会社村田制作所 多层基板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0677022A (ja) * 1992-03-31 1994-03-18 Tdk Corp 複合積層部品用非磁性フェライトおよび複合積層部品
JPH07201566A (ja) 1993-12-28 1995-08-04 Taiyo Yuden Co Ltd 積層型電子部品
JP2002118033A (ja) * 2000-10-06 2002-04-19 Murata Mfg Co Ltd 複合電子部品
JP2005183890A (ja) 2003-12-24 2005-07-07 Taiyo Yuden Co Ltd 積層基板、複数種類の積層基板の設計方法、及び同時焼結積層基板

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5476728A (en) * 1992-03-31 1995-12-19 Tdk Corporation Composite multilayer parts
CA2137528C (en) * 1994-04-15 2001-07-03 Peter E. D. Morgan Ceramic composites having a weak bond interphase material selected from monazites and xenotimes
JPH08124746A (ja) * 1994-10-26 1996-05-17 Tokin Corp 積層インダクタ
JP2826078B2 (ja) * 1995-04-07 1998-11-18 日本碍子株式会社 圧電/電歪膜型アクチュエータ
JP2001044037A (ja) * 1999-08-03 2001-02-16 Taiyo Yuden Co Ltd 積層インダクタ
JP3407716B2 (ja) * 2000-06-08 2003-05-19 株式会社村田製作所 複合積層電子部品
JP2003031416A (ja) * 2001-07-12 2003-01-31 Matsushita Electric Ind Co Ltd コモンモードノイズフィルタ
CN1191211C (zh) * 2002-07-29 2005-03-02 北京化工大学 一种由层状前体制备磁性铁氧体的方法
JP2004235494A (ja) 2003-01-31 2004-08-19 Toko Inc 積層型電子部品
JP2005093971A (ja) * 2003-08-08 2005-04-07 Murata Mfg Co Ltd 積層セラミック電子部品
JP2005156433A (ja) * 2003-11-27 2005-06-16 Kyocera Corp 圧力検出装置用パッケージおよび圧力検出装置用パッケージの製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0677022A (ja) * 1992-03-31 1994-03-18 Tdk Corp 複合積層部品用非磁性フェライトおよび複合積層部品
JPH07201566A (ja) 1993-12-28 1995-08-04 Taiyo Yuden Co Ltd 積層型電子部品
JP2002118033A (ja) * 2000-10-06 2002-04-19 Murata Mfg Co Ltd 複合電子部品
JP2005183890A (ja) 2003-12-24 2005-07-07 Taiyo Yuden Co Ltd 積層基板、複数種類の積層基板の設計方法、及び同時焼結積層基板

Cited By (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011009644A (ja) * 2009-06-29 2011-01-13 Tdk Corp フェライトコアおよび電子部品
JP2011114173A (ja) * 2009-11-27 2011-06-09 Kyocera Corp ガラスセラミック配線基板およびコイル内蔵ガラスセラミック配線基板ならびにガラスセラミック配線基板の製造方法
WO2012008171A1 (ja) * 2010-07-16 2012-01-19 株式会社 村田製作所 コイル内蔵基板
JP5196038B2 (ja) * 2010-07-16 2013-05-15 株式会社村田製作所 コイル内蔵基板
US8410887B2 (en) 2010-07-16 2013-04-02 Murata Manufacturing Co., Ltd. Built-in-coil substrate
WO2012014692A1 (ja) * 2010-07-29 2012-02-02 株式会社村田製作所 セラミック多層基板およびその製造方法
JP5382225B2 (ja) * 2010-07-29 2014-01-08 株式会社村田製作所 セラミック多層基板およびその製造方法
US9380699B2 (en) 2010-07-29 2016-06-28 Murata Manufacturing Co., Ltd. Ceramic multilayer substrate and method for manufacturing the same
JP2012109355A (ja) * 2010-11-16 2012-06-07 Murata Mfg Co Ltd 多層フェライト基板及び電子部品の製造方法
JP2012129364A (ja) * 2010-12-15 2012-07-05 Murata Mfg Co Ltd コイル内蔵基板
US9320134B2 (en) 2011-01-25 2016-04-19 Murata Manufacturing Co., Ltd. DC-DC converter module and multi-layer substrate
WO2012101858A1 (ja) * 2011-01-25 2012-08-02 株式会社村田製作所 Dc-dcコンバータモジュールおよび多層基板
CN103098359A (zh) * 2011-01-25 2013-05-08 株式会社村田制作所 Dc-dc 变换器模块以及多层基板
JPWO2012101858A1 (ja) * 2011-01-25 2014-06-30 株式会社村田製作所 Dc−dcコンバータモジュールおよび多層基板
JP5382212B2 (ja) * 2011-01-25 2014-01-08 株式会社村田製作所 Dc−dcコンバータモジュールおよび多層基板
WO2012111203A1 (ja) * 2011-02-15 2012-08-23 株式会社村田製作所 積層型インダクタ素子
JPWO2012111203A1 (ja) * 2011-02-15 2014-07-03 株式会社村田製作所 積層型インダクタ素子
WO2012137386A1 (ja) * 2011-04-06 2012-10-11 株式会社村田製作所 積層型インダクタ素子およびその製造方法
US9129733B2 (en) 2011-04-06 2015-09-08 Murata Manufacturing Co., Ltd. Laminated inductor element and manufacturing method thereof
WO2012140805A1 (ja) 2011-04-11 2012-10-18 株式会社村田製作所 積層型インダクタ素子およびその製造方法
JPWO2012140805A1 (ja) * 2011-04-11 2014-07-28 株式会社村田製作所 積層型インダクタ素子およびその製造方法
US8810352B2 (en) 2011-04-11 2014-08-19 Murata Manufacturing Co., Ltd. Laminated inductor element and manufacturing method thereof
EP2698798A4 (en) * 2011-04-11 2014-09-03 Murata Manufacturing Co LAMINATED INDUCTOR ELEMENT AND METHOD OF MANUFACTURE
US9558877B2 (en) 2011-09-02 2017-01-31 Murata Manufacturing Co., Ltd. Ferrite ceramic composition, ceramic electronic component, and method for producing ceramic electronic component
JPWO2013038752A1 (ja) * 2011-09-14 2015-03-23 株式会社村田製作所 インダクタ素子およびその製造方法
WO2013038752A1 (ja) * 2011-09-14 2013-03-21 株式会社村田製作所 インダクタ素子およびその製造方法
JP2013115227A (ja) * 2011-11-29 2013-06-10 Murata Mfg Co Ltd 積層インダクタ素子の製造方法、および積層インダクタ素子
JP2013115242A (ja) * 2011-11-29 2013-06-10 Kyocera Corp コイル内蔵基板および電子装置
US9466416B2 (en) 2012-05-21 2016-10-11 Murata Manufacturing Co., Ltd. Multilayer device and manufacturing method of the same
JP2015111734A (ja) * 2015-03-04 2015-06-18 株式会社村田製作所 コイル内蔵基板およびそれを備えたdc−dcコンバータモジュール
JP2016171209A (ja) * 2015-03-12 2016-09-23 株式会社村田製作所 Dc−dcコンバータモジュールおよび製造方法
US10332674B2 (en) 2016-04-19 2019-06-25 Murata Manufacturing Co., Ltd. Electronic component

Also Published As

Publication number Publication date
KR20080110899A (ko) 2008-12-19
EP2028664A4 (en) 2010-08-25
JPWO2007145189A1 (ja) 2009-10-29
CN101467221B (zh) 2012-06-13
JP4840447B2 (ja) 2011-12-21
KR101101793B1 (ko) 2012-01-05
US20090068426A1 (en) 2009-03-12
EP2028664A1 (en) 2009-02-25
US7839651B2 (en) 2010-11-23
EP2028664B1 (en) 2015-12-30
CN101467221A (zh) 2009-06-24

Similar Documents

Publication Publication Date Title
WO2007145189A1 (ja) 積層型セラミック電子部品
US9251943B2 (en) Multilayer type inductor and method of manufacturing the same
KR101994722B1 (ko) 적층형 전자부품
US5479695A (en) Method of making a multilayer monolithic magnetic component
KR101105653B1 (ko) 적층 코일 부품
US8779884B2 (en) Multilayered inductor and method of manufacturing the same
KR101156987B1 (ko) 전자 부품
JP2001044037A (ja) 積層インダクタ
JP2008130736A (ja) 電子部品及びその製造方法
JP2009044030A (ja) 積層電子部品
JP7235088B2 (ja) 積層型電子部品
US9349512B2 (en) Multi-layered chip electronic component
JP4659469B2 (ja) コイル内蔵基板
KR20160092779A (ko) 칩 전자부품 및 그 제조방법
KR20070096012A (ko) 적층 코일
JP2020061411A (ja) 積層型コイルアレイ
JP2021174937A (ja) コイル部品
WO2011058945A1 (ja) 積層セラミック電子部品
US8981890B2 (en) Non-magnetic composition for multilayer electronic component, multilayer electronic component manufactured by using the same and manufacturing method thereof
JP2020061409A (ja) 積層型電子部品
JP2012138496A (ja) コイル内蔵基板
JP3758464B2 (ja) 積層電子部品
JP2005217078A (ja) コイル内蔵ガラスセラミック基板
KR20150105786A (ko) 적층형 전자부품 및 그 제조방법
KR102130676B1 (ko) 코일 전자 부품

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780021843.8

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07745061

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2008521199

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2007745061

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020087027692

Country of ref document: KR

NENP Non-entry into the national phase

Ref country code: DE