WO2004023544A1 - 半導体装置及び半導体装置の製造方法 - Google Patents

半導体装置及び半導体装置の製造方法 Download PDF

Info

Publication number
WO2004023544A1
WO2004023544A1 PCT/JP2003/011015 JP0311015W WO2004023544A1 WO 2004023544 A1 WO2004023544 A1 WO 2004023544A1 JP 0311015 W JP0311015 W JP 0311015W WO 2004023544 A1 WO2004023544 A1 WO 2004023544A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
diffusion
semiconductor device
forming
manufacturing
Prior art date
Application number
PCT/JP2003/011015
Other languages
English (en)
French (fr)
Inventor
Mitsuhiro Nakamura
Original Assignee
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corporation filed Critical Sony Corporation
Priority to CN03801672.9A priority Critical patent/CN1596464B/zh
Priority to US10/494,620 priority patent/US7109100B2/en
Priority to EP03794130A priority patent/EP1548818A4/en
Publication of WO2004023544A1 publication Critical patent/WO2004023544A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/802Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with heterojunction gate, e.g. transistors with semiconductor layer acting as gate insulating layer, MIS-like transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • H01L21/225Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • H01L21/225Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
    • H01L21/2258Diffusion into or out of AIIIBV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • H01L21/3242Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering for the formation of PN junctions without addition of impurities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66893Unipolar field-effect transistors with a PN junction gate, i.e. JFET
    • H01L29/66924Unipolar field-effect transistors with a PN junction gate, i.e. JFET with an active layer made of a group 13/15 material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10329Gallium arsenide [GaAs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10336Aluminium gallium arsenide [AlGaAs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10338Indium gallium phosphide [InGaP]

Definitions

  • the present invention relates to a semiconductor device which diffuses an impurity into a diffusion layer to constitute a gate, and a method of manufacturing the semiconductor device.
  • J FET junction field effect transistors
  • Hetero F ET hereinafter also referred to as HFET
  • Metal—Semiconductor FET also referred to as ME SF ET hereinafter
  • Examples include heterojunction field effect transistors (p-type gate HFETs) using P-type gates.
  • the p-type gate HFET can increase the voltage applied to the gate because it has a pn junction at the gate. Therefore, single positive power supply operation is possible. In addition, since it has a heterostructure, it is an element excellent in linearity. Furthermore, the threshold voltage of this FET depends on the composition of Al and In of each layer formed by epitaxial growth, the thickness of each layer, the carrier concentration, etc., which are determined during epitaxial growth, and the diffusion of P-type gate. It is determined by the depth. In general, a device maker often processes an epitaxial substrate by using an epitaxial substrate manufactured by an epitaxial substrate maker of another company in mass production to form a transistor.
  • an epitaxial layer such as GaAs, Al.sub.1GaAs, or InGaAs is grown on a substrate such as GaAs.
  • these layers generally include variations in composition of A 1 and In, variations in carrier concentration, and variations in thickness, respectively. It has been difficult for device manufacturers to control the thickness and carrier concentration of each layer contained in such epitaxial substrates.
  • FIG. 1 is a cross-sectional view showing a configuration example of a conventional semiconductor device.
  • a buffer layer 114 is formed on a GaAs substrate 112 as a semiconductor substrate, a channel layer 116 forming the channel of the transistor is formed on the upper surface of the buffer layer 114, and A 1 G a as a diffusion layer on the upper surface of the channel layer 116.
  • As layer 118 is formed.
  • a SiON film 120 is formed on the A 1 GaAs layer 118 as an insulating film.
  • a gate electrode 124, a source electrode 121, and a drain electrode 123 which are insulated by a SiON film 120 are formed.
  • a doping region 125 is formed in the AI GaAs layer 118 of the diffusion layer formed in the lower layer of the gate electrode 124, for example, by selectively diffusing Zn as a p-type impurity as a carrier. 101 is configured.
  • the electrical characteristics are measured after the diffusion, and from the characteristics
  • the diffusion coefficient is calculated, the amount of diffusion to obtain a desired threshold voltage is calculated, and based on the calculation result, the temperature of the wafer is raised again to diffuse impurities, and the electrical characteristics are measured after wafer cooling.
  • centralization means, for example, setting the threshold voltage to a desired value. That is, in the conventional method of manufacturing the semiconductor device 101, as shown in FIG. 2, when forming the doping region 125 by introducing a P-type impurity, it is difficult to control the doping region 125. There was a problem of that. Therefore, the threshold voltage might be different between ICs manufactured from the center of the wafer (IC) and ICs manufactured from the periphery. As a result, the threshold voltage of each semiconductor device 101 manufactured from one wafer is not uniform.
  • the present invention has been made in view of the above circumstances, and an object thereof is to make the diffusion depth of the impurity in the doping region formed in the diffusion layer by one diffusion uniform and to obtain a desired threshold voltage.
  • the present invention provides a semiconductor device and a method of manufacturing the semiconductor device that improve the yield.
  • a semiconductor device of the present invention comprises a channel layer formed on a substrate, a diffusion stop layer formed on the upper surface of the channel layer, and a diffusion layer formed on the upper surface of the diffusion stop layer.
  • Layer and a doping region formed on at least a part of the diffusion layer so as to be in contact with the diffusion stop layer and into which the impurity is diffused, and the diffusion stop layer has a slower diffusion rate than the impurity in the diffusion layer. It has a diffusion rate and stops the diffusion of impurities from the diffusion layer.
  • the diffusion layer is formed of a layer in which the diffusion of the impurity is faster than the diffusion stop layer, and the diffusion stop layer under the diffusion layer is the diffusion diffusion of the impurity later It is formed by a layer. Therefore, it seems that the impurity diffuses fast in the diffusion layer and suddenly stops in the diffusion stop layer. Therefore, the diffusion depth of the impurity in the doping region is uniformly controlled, and the semiconductor device can obtain a uniform threshold voltage.
  • the method for manufacturing a semiconductor device of the present invention comprises the steps of: forming a channel layer on a substrate; forming a diffusion stop layer on the channel layer; and forming an upper layer on the diffusion stop layer. And the step of forming a diffusion stop layer, and the step of forming a diffusion stop layer in the step of forming a diffusion layer, and the step of forming a doping region in which an impurity is introduced in at least a part of the diffusion layer to contact the diffusion prevention layer.
  • the diffusion stop layer is formed using a material having a slower impurity diffusion rate than the diffusion stop layer, and in the step of forming the doping layer, the diffusion of the impurity is stopped by the diffusion stop layer.
  • the diffusion layer diffuses the impurity faster than the diffusion prevention layer therebeneath, the diffusion of the impurity in the diffusion layer is fast in the diffusion layer. It looks like it has stopped suddenly. Therefore, the diffusion depth of the impurity in the doping region can be uniformly controlled, and the semiconductor device can be manufactured to obtain a uniform threshold voltage.
  • FIG. 1 is a cross-sectional view showing a configuration example of a conventional semiconductor device.
  • FIG. 2 is a cross-sectional view showing a configuration example of a conventional semiconductor device.
  • FIG. 3 is a cross-sectional view showing a configuration example of the semiconductor device according to the first embodiment.
  • FIG. 4 is a cross-sectional view showing an example of the procedure of the method of manufacturing a semiconductor device according to the first embodiment.
  • FIG. 5 is a cross-sectional view showing an example of the procedure of the method of manufacturing a semiconductor device according to the first embodiment.
  • FIG. 6 is a cross-sectional view showing an example of the procedure of the method of manufacturing a semiconductor device according to the first embodiment.
  • FIG. 7 is a cross-sectional view showing an example of the procedure of the method of manufacturing a semiconductor device according to the first embodiment.
  • FIG. 8 is a diagram showing an example of the characteristic of the diffusion depth with respect to the diffusion time.
  • FIG. 9 is a cross-sectional view showing a configuration example of the semiconductor device according to the second embodiment.
  • FIG. 10 is a cross-sectional view showing an example of the procedure of the method of manufacturing a semiconductor device according to the second embodiment.
  • FIG. 11 is a cross-sectional view showing an example of the procedure of the method of manufacturing a semiconductor device according to the second embodiment.
  • FIG. 12 is a cross-sectional view showing a configuration example of a semiconductor device according to a third embodiment.
  • FIG. 13 is a cross-sectional view showing an example of the procedure of the method of manufacturing a semiconductor device according to the third embodiment.
  • FIG. 14 is a cross-sectional view showing an example of the procedure of the method of manufacturing a semiconductor device according to the third embodiment.
  • FIG. 15 is a cross-sectional view showing an example of a procedure of a method of manufacturing a conduction rest apparatus according to a third embodiment. Best form to carry out investigation
  • FIG. 3 is a cross-sectional view showing a configuration example of the semiconductor device 1 according to the first embodiment of the present invention.
  • each layer shown in the drawings has substantially the same thickness for easy viewing. Such a ratio of thickness of each layer is not limited.
  • a buffer layer 14 and a channel layer 16 constituting a channel of a transistor are formed on a Ga 2 As substrate 12.
  • a GaAs layer 17 is formed as a diffusion stop layer which is characteristic in the present embodiment. The details of the 0 & 83 layer 17 will be described later. Then, a diffusion layer 18 is stacked on the GaAs layer 17.
  • Zn which is a carrier, for example, a p-type impurity is easily diffused, and the impurity is selectively diffused to a predetermined diffusion depth.
  • the diffusion layer 18 is formed using, for example, an InGaP layer instead of the conventional A 1 GaAs layer.
  • a SiON film 20 is formed as an insulating film.
  • a gate electrode 24, a source electrode 21 and a drain electrode 23 which are insulated by a SiON film 20 are respectively formed.
  • a doping region 25 is formed by selectively diffusing a carrier, for example, Zn as a p-type impurity, in the diffusion layer of the diffusion layer formed under the gate electrode 24. And configure the gate.
  • the above-mentioned Ga As layer 17 has a slower diffusion of impurities than the In Ga p layer 18 formed in the upper layer. Therefore, when the impurity selectively diffused to the InGaP layer 18 reaches the GaAs layer 17 of the diffusion stop layer, the diffusion is rapidly suppressed. That is, the GaAs layer 17 can suppress the diffusion of impurities from the InGaP layer 18. As a result, the diffusion depth of the impurity is accurately controlled. As described above, when the diffusion depth of impurities is accurately controlled, the threshold voltage of P type gate FET including these gates 24 can be precisely controlled. .
  • the semiconductor device 1 is configured as described above. Next, an operation example of the method of manufacturing the semiconductor device will be described with reference to FIG. 4 to 7 are cross-sectional views showing an example of the procedure of the method of manufacturing a semiconductor device according to the present embodiment. Here, a manufacturing process of a P-type gate FET (FET) will be described.
  • FET P-type gate FET
  • a buffer layer 14 consisting of & 85 layers is formed on a 0 & 83 substrate 12, and a channel layer 16 serving as a channel is formed on the top surface of the buffer layer 14. .
  • the buffer layer 14 and the channel layer 16 are formed by epitaxial growth or the like.
  • a Ga As layer 17 is formed on the upper surface of the channel layer 16 by epitaxial growth or the like as a diffusion stop layer characteristic in the present embodiment.
  • the top surface of the GaAs layer 17 is epitaxially grown with an InGaP layer 18 as an example of a diffusion layer (carrier-doped layer) having a higher impurity diffusion rate than the GaAs layer.
  • a SiN film 20 to be a selective diffusion mask is deposited on the top surface of the InGaP layer 18.
  • an opening 22a corresponding to the gate or the like of a field effect transistor (FET) is formed in the SiN film 20.
  • Zn as a p-type impurity is selectively diffused at a temperature of about 600 ° C. to form a doped region 25 on the top surface of the InGaP layer 18 exposed by the opening 22 a to form a gate structure.
  • the p-type impurity diffuses in the InGaP layer 18, and the diffusion stops in the GaAs layer 17 of the diffusion stop layer whose diffusion is slower than that of the InGaP layer 18. Therefore, the diffusion of the impurity is fast in the InGaP layer 18 of the diffusion layer, and the diffusion seems to be rapidly stopped in the GaAs layer 17 of the diffusion stop layer therebelow.
  • the semiconductor device 1 can uniformly control the diffusion depth of the impurity in the doping region 25 by one diffusion, for example, when manufactured in the central portion of the same wafer and when manufactured in the peripheral portion. Even in this case, uniform threshold voltage can be obtained. Also, in other words, in the GaAs layer 17 of the diffusion stop layer, the concentration of the impurity decreases with distance from the I n 0 &? Layer 18 of the diffusion layer. Therefore, in the semiconductor device 1, in the doping region 25 formed in the InGaP layer 18 of the diffusion layer, the diffusion depth of the impurity is uniformly controlled, and a uniform threshold voltage can be obtained.
  • FIG. 8 is a view showing an example of the characteristic of the diffusion depth with respect to the diffusion time.
  • the diffusion stop layer: the DSL G a As layer 17 is formed, for example, to about 200 nm, and the diffusion layer DL, the In Ga p layer 18 is formed, for example, to about 30 O nm.
  • the horizontal axis shows diffusion time t D and the vertical axis shows thickness d D.
  • the impurity is diffused deeply into the InGaP layer 18 of the diffusion layer DL until the diffusion time 10 [A. U], and the diffusion stops at the diffusion time about 10 [A. U]
  • the layer reaches the GaAs layer 17 of DSL.
  • the impurity diffusion depth does not increase in the diffusion stop layer even if the impurity diffusion is performed, for example, by 10 [A.U] or more. Therefore, according to the manufacturing method of the semiconductor device 1 described above, the diffusion depth can be controlled more accurately than in the prior art. As a result, each semiconductor device 1 manufactured by the above method has a uniform threshold voltage.
  • the diffusion stop layer 17 is formed of a layer in which the diffusion of the impurity is slower than the diffusion layer 18, and the concentration of the impurity gradually decreases with distance from the diffusion layer 18 side. Therefore, in the semiconductor device 1 according to the present embodiment, the diffusion depth of the impurity is uniformly controlled in the doping region 25 formed in the diffusion layer 18, and a uniform threshold voltage can be obtained.
  • the diffusion of Zn as an impurity from the diffusion layer 18 becomes slow and difficult to diffuse.
  • the diffusion depth of impurities in the InGaP layer 18 of the diffusion layer can be made uniform by one diffusion, and a desired threshold voltage can be obtained, and at the same time, the yield can be improved. It can be done.
  • FIG. 9 is a cross-sectional view showing a configuration example of a semiconductor device 1a according to the second embodiment.
  • the semiconductor device 1a according to the present embodiment has almost the same configuration as the semiconductor device 1 according to the first embodiment shown in FIG. 3, so the same configuration is described using the same reference numerals as in FIG. The explanation will be focused on different points.
  • the method of manufacturing a semiconductor device according to the present embodiment is substantially the same as the method of manufacturing the semiconductor device according to the first embodiment shown in FIGS.
  • the description will be omitted using the same reference numerals as in FIG. 7, and the description will be made focusing on the different points.
  • a buffer layer 14 and a channel layer 16 constituting a channel of a transistor are formed on a Ga 2 As substrate 12.
  • a GaAs layer 17 is formed on the channel layer 16 as a diffusion stop layer, and a diffusion layer 18 is stacked on the GaAs layer 17.
  • An AlGaP layer 19 is formed on the top of the InGaP layer 18 as an evaporation preventing layer, and a SiN film 20 is formed on the top of the AlGaP layer 19 as an insulating film.
  • a gate electrode 24, a source electrode 21, and a drain electrode 23 which are insulated by a Si N film 20 are respectively formed.
  • Zn as a p-type impurity is selectively diffused into the A 1 GaAs layer 19 of the evaporation preventing layer formed in the lower layer of the gate electrode 24 and the InGaP layer 18 of the diffusion layer.
  • a ping area 25 is formed to constitute a gate.
  • the semiconductor device 1 includes, for example, a GaAs layer of an evaporation preventing layer between the InGaP layer 18, the gate electrode 24 and the like, and the SiN film 20. Is different in that it is provided.
  • the evaporation prevention layer is, for example, It may be an Al GaAs layer.
  • the evaporation preventing layer can prevent evaporation of elements contained in the diffusion layer by the heating step in the manufacture of the semiconductor device. Thereby, the relationship between the diffusion speed of the impurity in the diffusion layer and the diffusion stop layer is maintained.
  • the semiconductor device 1a has such a configuration, and an example of a method of manufacturing the semiconductor device 1a will be described next.
  • FIGS. 10 and 11 are cross-sectional views showing an example of the procedure of the method of manufacturing a semiconductor device according to the present embodiment.
  • the method of manufacturing a semiconductor device according to the present embodiment is as follows.
  • FIGS. 4 to 6 in the method of manufacturing a semiconductor device according to the first embodiment are the same, only different portions will be mainly described.
  • a buffer layer 14 composed of a GaAs layer is formed on a GaAs substrate 12, and a channel layer 16 to be a channel is formed on the upper surface of the buffer layer 14.
  • a GaAs layer 17 is formed on the upper surface of the channel layer 16 as a diffusion stop layer.
  • an InGaP layer 18 is formed on the upper surface of the GaaS layer 17 as a diffusion layer having a faster diffusion rate of impurities than the GaAs layer.
  • the buffer layer 14, the channel layer 16, the diffusion stop layer 17, and the diffusion layer 18 are formed by, for example, epitaxial growth.
  • the GaAs layer 19 of the above-mentioned evaporation preventing layer is formed by epitaxial growth on the InGaP layer 18 of the diffusion layer.
  • a SiN film 20 is formed on the GaAs layer 19 of the evaporation preventing layer by the same method as in FIG. 7 described above.
  • Zn as a p-type impurity is added to the GaAs layer 19 of the evaporation preventing layer and the InGaP layer 18 of the diffusion stop layer. It is selectively diffused at a temperature of about 600 degrees.
  • the doping region 25 shown in FIG. 11 is formed in the InGaP layer 18 and the like.
  • the gate electrode 24 and the like are formed on the Ga As layer 19 of the evaporation preventing layer.
  • the diffusion stop layer 17 is formed of a layer including an A 1 GaA s layer, and the diffusion stop layer 17 is made, for example, a G a A s layer by using Zn as an impurity.
  • the pressure resistance effect can be improved compared to the case.
  • the evaporation preventing layer 19 can prevent the evaporation of the element contained in the diffusion layer 18 in the heating at the time of manufacturing the semiconductor device. Therefore, the threshold voltage of the semiconductor device becomes uniform.
  • a GaAS layer can be used as the evaporation preventing layer 19 to prevent evaporation of the elements of the diffusion layer 18 and to make the threshold voltage uniform.
  • an A 1 GaAs layer can also be used as the evaporation prevention layer 19.
  • the pressure resistance effect can be improved as compared with the case where the evaporation preventing layer 19 is, for example, a Ga As layer.
  • substantially the same effect as that of the first embodiment can be exhibited, and additionally, when heating is performed in the manufacture of the semiconductor device 1a, the GaAs layer of the evaporation preventing layer is obtained.
  • the element 19 can prevent evaporation of an element contained in the diffusion layer, for example, P in the InGaP layer 18. Therefore, the threshold voltage of the semiconductor device 1a becomes uniform, and the yield is improved.
  • FIG. 12 is a cross-sectional view showing a configuration example of a semiconductor device 1b according to a third embodiment of the present invention.
  • the semiconductor device 1 b has substantially the same configuration as the semiconductor device 1 a according to the first embodiment in FIG. 3, so the same configuration uses the same reference numerals as in FIG.
  • the explanation will be focused on
  • the method of manufacturing the semiconductor device according to the present embodiment is substantially the same as the method of manufacturing the semiconductor device according to the first embodiment shown in FIGS.
  • the procedures in this section will be described using the same reference numerals as in Figures 4 to 7, omitting their explanations, and focusing on the differences.
  • the buffer layer 14 and the channel layer 16 constituting the channel of the transistor are formed on the Ga 2 As substrate 12, and the diffusion stoppage is formed in the upper layer of the channel layer 16.
  • a GaAs layer 17 is stacked as a layer.
  • an In Ga p layer of a diffusion layer is formed.
  • An n-type GaAs layer 19 a is formed on the top of the InGaP layer 18.
  • An opening is formed in the n-type GaAs layer 19a, and at least a part of the InGaP layer 18 is exposed.
  • a doping region 25 is formed in the exposed InGaP layer 18, and a gate electrode 24 is formed on the top surface of the doping region 25 to form a gate structure.
  • a SiON film 20 is formed as an insulating film, and a source electrode 21 and a drain electrode 23 insulated by the SiN film 20 are formed respectively.
  • the semiconductor device 1 b differs from the semiconductor device 1 according to the first embodiment in that, for example, between the InGaP layer 18, the gate electrode 24, etc. and the Si N film 20, the GaAs layer 19 a (n Type GaAs layer), and a gate electrode 24 is further provided in the opening formed in the GaAs layer 19a.
  • FIGS. 4 to 6 are cross-sectional views showing an example of the procedure of the method of manufacturing a semiconductor device according to the present embodiment.
  • the method of manufacturing a semiconductor device according to the present embodiment is the same as FIGS. 4 to 6 in the method of manufacturing a semiconductor device according to the first embodiment, and therefore different parts will be mainly described.
  • a buffer layer 14 is formed on a GaAs substrate 12, and a channel layer 16 to be a channel is formed on the upper surface of the buffer layer 14.
  • a GaAs layer 17 is formed on the upper surface of the channel layer 16 as a diffusion stop layer, and an InGaP layer 18 is formed on the upper surface of the GaAs layer 17 as a diffusion layer.
  • an n-type GaAs layer 19a is formed on the InGaP layer 18 of the diffusion stop layer as shown in FIG.
  • the GaAs layer 19 a The Si N film 20 is formed on the upper surface of the The SiON film 20 is removed by reactive ion etching (hereinafter also referred to as RIE) in a portion to be a gate of a FET (FET).
  • RIE reactive ion etching
  • the p-type impurity Zn is selectively diffused at a temperature of about 600 degrees. In this case, since the surface is a GaAs layer, a high vapor pressure As is applied.
  • the diffusion depth of Z n can be controlled at a thickness equivalent to the control of the control film thickness of the epitaxial growth.
  • the exposed GaAs layer 19a is etched to form an opening.
  • a metal to be a gate of the FET is deposited in the opening.
  • a metal to be a gate of the FET is deposited in the opening.
  • AuGeNi or the like is formed on the upper surface of the InGaP layer 18 as an ohmic electrode, and a gate electrode 24 is formed.
  • a semiconductor device 1b having a structure as shown in FIG. 12 is formed.
  • substantially the same effect as that of the first embodiment can be exhibited, and in addition to this, such control of the diffusion depth of Zn is used to form the gate of the FET.
  • the threshold voltage can be controlled more accurately.
  • the present invention is not limited to the embodiments described above.
  • the present invention is not limited thereto, and the same effect can be obtained even if an impurity other than the above is adopted.
  • materials are illustrated as each layer in the semiconductor device, the present invention is not limited thereto. You can change it as appropriate.
  • the channel layer 16 may be, for example, a double single double hetero structure of Al GaAs / InGaAs.
  • a single heterostructure HEMT (high-speed transistor) of an A 1 GaAs / GaAs single heterostructure is also possible.
  • this channel layer may have a doped channel structure of r-type InGaAs.
  • the diffusion depth of the impurities can be made uniform to obtain a desired threshold voltage, and in addition, the yield can be obtained. It is possible to provide a semiconductor device and a method of manufacturing the semiconductor device that can improve the
  • the semiconductor device of the present invention is applicable to semiconductor devices such as IC and LSI.
  • the method of manufacturing a semiconductor device of the present invention is applicable to the step of controlling the threshold voltage to a desired value in the manufacture of semiconductor devices such as IC and LSI.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

1回の拡散で拡散層内における不純物の拡散深さを均一にして所望の閾値電圧を得、併せて歩留まりを向上させる半導体装置及び半導体装置の製造方法を提供する。基板12に形成されたチャネル層16と、チャネル層16の上面に形成された拡散停止層17と、拡散停止層の上面に形成された拡散層18と、拡散層18の少なくとも一部に拡散防止層17に接するように形成され、不純物が拡散されるドーピング領域25とを有し、拡散停止層17は、拡散層18における不純物の拡散速度よりも、遅い拡散速度を有し、拡散層18からの不純物の拡散を停止させる。

Description

明 細 書 半導体装置及び半導体装置の製造方法 技術分野
本発明は、 拡散層に不純物を拡散し、 ゲートを構成する半導体装置及び半導体 装置の製造方法に関するものである。
背景技術
近年、 移動体通信システムにおいては、 携帯通信端末の小型化及び低消費電力 化が強く要請されている。 これらを実現するためには、 例えば送信用パワーアン プに関し、 単一正電源での動作が可能であること、 より低電圧駆動が可能である こと、 より駆動効率が高いことなどが必要である。 現在、 このようなパワーアン プ用として実用化されているデバイスとしては、 接合型電界効果トランジスタ ( J unc t i on F i e l d E f f e c t Tr an s i s t o r、 以下、 J FETとも称する)、 ヘテロ接合型電界効果トランジスタ (He t e r o F ET、 以下、 HFETとも称する)、 ショットキーバリアゲート電界効果トラン ジス夕 (Me t a l— S emi c onduc t o r F i e l d E f f e c t Tr an s i s t o r, 以下、 ME S F ETとも称する)、 及び P型ゲートを用 いたへテロ接合型電界効果トランジスタ (p型ゲート HFET) などが挙げられ る。
このうち、 p型ゲート HFETは、 ゲートにおいて pn接合を有するためにゲ —卜に印加する電圧を大きくすることができる。 そのため、 単一正電源動作が可 能になる。 また、 ヘテロ構造を有するので線形性に優れた素子である。 さらに、 この FETの閾値電圧は、 ェピタキシャル成長により形成された各層の A 1や I nの組成、 各層の厚さ、 キャリア濃度など、 ェピタキシャル成長時に決定される 要因と、 P型ゲートの拡散深さとにより決定される。 一般にデバイスメーカにおいては、 量産時に他社のェピタキシャル基板メーカ によって製造されたェピタキシャル基板を用い、 ェピタキシャル基板を加工して トランジスタを形成することが多い。 一方、 ェピタキシャル基板メ一力において は、 p型ゲート HFETを製造する場合、 例えば GaAs等の基板に、 GaAs , A 1 GaAs, I n G a A sなどのェピタキシャル層を成長させる。 しかしな がら、 これらの層には、 それぞれ A 1や I nの組成量のばらつき、 キャリア濃度 のばらつき、 厚さのばらつきを含むのが一般的である。 このようなェピタキシャ ル基板に含まれる各層の厚さやキヤリァ濃度のコントロールを、 デバイスメーカ が行なうことは困難であつた。
図 1は、 従来の半導体装置の構成例を示す断面図である。
半導体基板として GaAs基板 112に、 バッファ一層 114が形成され、 バ ッファ一層 114の上面に、 トランジスタのチャネルを構成するチャネル層 11 6が形成され、 チャネル層 116の上面に拡散層として A 1 G a A s層 118が 形成されている。 A 1 GaAs層 118上に、 絶縁膜として S i N膜 120が形 成されている。 さらに、 A 1 GaAs層 118上には、 S i N膜 120によって 絶縁されたゲ一ト電極 124、 ソース電極 121、 ドレイン電極 123が形成さ れている。 ゲ一ト電極 124の下層に形成された拡散層の A I GaAs層 118 には、 キャリアとして、 例えば p型不純物の Znを選択的に拡散することで、 ド 一ピング領域 125が形成され、 半導体装置 101が構成されている。
従来の半導体装置の製造方法として、 例えば、 特開 2001— 188077号 公報において、 GaAsや A 1 GaAsに p型不純物の Z nを拡散するために、 拡散後に電気的特性を測定し、 その特性から拡散係数を計算し、 さらに所望の閾 値電圧を得るための拡散量を計算し、 その計算結果に基づいて、 再度ウェハを高 温にして不純物を拡散し、 ウェハ冷却後に電気的特性を測定して拡散深さを制御 する方法が知られている。
ところが、 拡散時間や温度、 ガス流量の変化に伴い、 拡散深さが変化するため 、 半導体デバイスの特性の集中化ができなかった。 ここで、 「集中化」 とは、 例 えば、 閾値電圧が所望の値にすることをいう。 つまり、 従来の半導体デバイス 1 0 1の製造方法においては、 図 2に示すように P型不純物を導入してドーピング 領域 1 2 5を形成する際に、 ドーピング領域 1 2 5の制御が困難であるという問 題点があった。 従って、 ウェハの中心部から製造される I C ( I n t e g r a t e d C i r c u i t ) と、 周辺部から製造される I Cとでは、 閾値電圧が異な る場合があった。 その結果、 1枚のウェハから製造される各半導体デバイス 1 0 1の閾値電圧は均一とならない。 このため、 当然 I Cとしては使うことができず 、 歩留まりは低下する。 また、 これ以外にも、 ウェハの温度上昇や冷却に時間が 掛かり、 プロセスの TAT (T u r n A r o u n d T i m e ) が長いという 問題点があった。 そのため、 上記のような半導体デバイスの特性を保持し、 1回 の拡散で所望の閾値電圧を得ることができる半導体デバイスおよびその製造方法 が望まれていた。
発明の開示
本発明は上記のような事情を鑑みてなされたものであり、 その目的は、 1回の 拡散で拡散層に形成されるドーピング領域の不純物の拡散深さを均一にして所望 の閾値電圧を得、 併せて歩留まりを向上させる半導体装置及び半導体装置の製造 方法を提供する。
上記の目的を達成するために、 本発明の半導体装置は、 基板に形成されたチヤ ネル層と、 チャネル層の上面に形成された拡散停止層と、 拡散停止層の上面に形 成された拡散層と、 拡散層の少なくとも一部に拡散停止層に接するように形成さ れ、 不純物が拡散されるドーピング領域とを有し、 拡散停止層は、 拡散層におけ る不純物の拡散速度よりも遅い拡散速度を有し、 拡散層からの不純物の拡散を停 止させる。
本発明の半導体装置によれば、 拡散層は、 拡散停止層よりも不純物の拡散が速 い層により形成され、 その下層の拡散停止層は、 拡散層より不純物の拡散が遅い 層により形成される。 そのため、 不純物は、 拡散層内では拡散が速く、 拡散停止 層内では拡散が急激に止まっているように見える。 従って、 ドーピング領域にお ける不純物の拡散深さが均一に制御され、 半導体装置は、 均一な閾値電圧を得る ことができる。
上記の目的を達成するために、 本発明の半導体装置の製造方法は、 基板にチヤ ネル層を形成する工程と、 チャネル層の上層に、 拡散停止層を形成する工程と、 拡散停止層の上層に、 拡散層を形成する工程と、 拡散層の少なくとも一部に、 拡 散防止層と接するように不純物が導入されたドーピング領域を形成する工程とを 有し、 拡散停止層を形成する工程において、 拡散停止層は、 拡散停止層よりも不 純物の拡散速度が遅い材料を用いて形成し、 ドーピング層を形成する工程におい て、 不純物の拡散は拡散停止層により停止される。
本発明の半導体装置の製造方法によれば、 拡散層は、 その下層の拡散防止層に 比べて、 不純物の拡散が速いので、 不純物は、 拡散層内では拡散が速く拡散防止 層内では拡散が急激に止まっているように見える。 従って、 ドーピング領域にお ける不純物の拡散深さが均一に制御され、 半導体装置が均一な閾値電圧を得るよ うに製造することができる。
図面の簡単な説明
図 1は、 従来の半導体装置の構成例を示す断面図である。
図 2は、 従来の半導体装置の構成例を示す断面図である。
図 3は、 第 1の実施形態に係る半導体装置の構成例を示す断面図である。 図 4は、 第 1の実施形態に係る半導体装置の製造方法の手順の一例を示す断面 図である。
図 5は、 第 1の実施形態に係る半導体装置の製造方法の手順の一例を示す断面 図である。
図 6は、 第 1の実施形態に係る半導体装置の製造方法の手順の一例を示す断面 図である。 図 7は、 第 1の実施形態に係る半導体装置の製造方法の手順の一例を示す断面 図である。
図 8は、 ¾散時間に対する拡散深さの特性の一例を示す図である。
図 9は、 第 2の実施形態に係る半導体装置の構成例を示す断面図である。 図 1 0は、 第 2の実施形態に係る半導体装置の製造方法の手順の一例を示す断 面図である。
図 1 1は、 第 2の実施形態に係る半導体装置の製造方法の手順の一例を示す断 面図である。
図 1 2は、 第 3実施形態に係る半導体装置の構成例を示す断面図である。 図 1 3は、 第 3の実施形態に係る半導体装置の製造方法の手順の一例を示す断 面図である。
図 1 4は、 第 3の実施形態に係る半導体装置の製造方法の手順の一例を示す断 面図である。
図 1 5は、 第 3の実施形態に係る 導休装置の製造方法の手順の一例を示す断 面図である。 究明を実施するための最良の形態
これより図面を参照して本発明に係る好適な実施の形態を添付図面に基づいて 詳細に説叨する。
なお、 以下に述べる実施の形態は、 本発明の好適な具体例であるから、 技術的 に好ましい種々の限定が付されているが、 本発明の範囲は、 以下の説明において 特に本発明を限定する旨の記載がない限り、 これらの形態に限られるものではな い。
<第 1の実施形態 >
図 3は、 本発明の第 1の実施形態に係る半導体装置 1の構成例を示す断面図で ある。 尚、 以下、 図示する各層は見やすくするためほぼ均等な厚さとしているが 、 このような各層の厚さの比に限られるものではない。
半導体装置 1は、 半導体基板として、 例えば、 Ga As基板 12上に、 バッフ ァ一層 14及び、 トランジスタのチャネルを構成するチャネル層 16が形成され ている。
チャネル層 16の上層には、 本実施形態において特徴的な拡散停止層としての GaAs層 17が形成されている。 0&八3層17の詳細については後述する。 そして、 GaAs層 17の上層には、 拡散層 18が積層されている。 この拡散層 18は、 キャリアである、 例えば、 p型不純物の Znが拡散されやすく、 不純物 が所定の拡散深さまで選択的に拡散される。
拡散層 18は、 従来のような A 1 GaAs層の代わりに、 例えば I nGaP層 を用いて形成されている。 I nGaP層 18の上層には、 絶縁膜として S iN膜 20が形成されている。 さらに、 I nGaP層 18上に、 S iN膜 20によって 絶縁されたゲート電極 24、 ソース電極 21、 ドレイン電極 23がそれぞれ形成 されている。 ゲ一ト電極 24の下層に形成されている拡散層の Iひ0&?層18 に、 キャリアである、 例えば、 p型不純物の Znを選択的に拡散することで、 ド —ビング領域 25が形成され、 ゲートを構成している。
ここで、 上記 G a A s層 17は上層に形成された I n G a P層 18に比べ、 不 純物の拡散が遅い。 従って、 I n G a P層 18に選択的に拡散された不純物は、 拡散停止層の G a A s層 17まで到達すると急激に拡散が抑制される。 つまり、 GaAs層 17は、 I nGaP層 18からの不純物の拡散を抑制することができ る。 その結果、 不純物の拡散される深さが正確に制御される。 このように、 不純 物の拡散深さが正確に制御されると、 これらゲート 24を含む P型ゲ一ト F ET (F i e l d E f f e c t Tr an s i s t o r) の閾値電圧を正確に制御 することができる。
半導体装置 1は以上のような構成であり、 次に、 図 3を参照しつつ半導体装置 の製造方法の動作例について説明する。 図 4〜図 7は、 それぞれ本実施形態に係る半導体装置の製造方法の手順の一例 を示す断面図である。 ここでは、 P型ゲート FET (F i e l d E f f e c t Tr an s i s t o r) の製造工程について説明する。
まず、 図 4に示すように、 例えば、 0&八3基板12の上に、 &八5層から なるバッファ一層 14を形成し、 バッファ層 14の上面に、 チャネルとなるチヤ ネル層 16を形成する。 バッファ層 14およびチャネル層 16は、 ェピタキシャ ル成長などにより形成される。
次に、 図 5に示すように、 チャネル層 16の上面に、 本実施形態において特徴 的な拡散停止層として G a A s層 17をェピタキシャル成長などにより形成する 。
さらに、 図 6に示すように、 GaAs層 17の上面に、 GaAs層に比べて不 純物の拡散速度の速い拡散層 (キャリアのドープ層) の一例として I n GaP層 18をェピタキシャル成長などにより形成する。 次に、 I nGaP層 18の上面 に、 選択拡散マスクとなる S iN膜 20を堆積する。
そして、 図 7に示すように、 S i N膜 20において、 電界効果トランジスタ ( FET) のゲート等に相当する開口部 22 aを形成する。
開口部 22 aにより露出された I nGaP層 18の上面に、 例えば p型不純物 である Znを約 600度の温度で選択的に拡散し、 ドーピング領域 25を形成し 、 ゲート構造を構成する。 ここで、 p型不純物は、 I nGaP層 18において拡 散し、 I nGaP層 18より拡散の遅い拡散停止層の GaAs層 17において拡 散が停止する。 従って、 拡散層の I n G a P層 18においては不純物の拡散が速 く、 その下層の拡散停止層の GaAs層 17においては拡散が急激に止まってい るように見える。 その結果、 半導体装置 1は、 1回の拡散により、 ドーピング領 域 25において不純物の拡散深さが均一に制御され、 例えば同じウェハの中心部 において製造された場合と、 周辺部において製造された場合とでも、 均一な閾値 電圧を得ることができる。 また、 言い換えると、 拡散停止層の GaAs層 17においては、 拡散層の I n 0&?層18から離れるに従って不純物の濃度が低下する構成となっている。 従 つて、 半導体装置 1は、 拡散層の I n G a P層 18に形成されるドーピング領域 25において不純物は拡散深さが均一に制御され、 均一な閾値電圧を得ることが できる。
最後に、 開口部 22 aにより露出された I nG a P層 18の上面に、 図 3に示 すように、 ゲート電極 24等が形成され、 p型ゲート FETが形成される。 図 8は、 拡散時間に対する拡散深さの特性の一例を示す図である。 図 8におい ては、 拡散停止層: D S Lの G a A s層 17が例えば 200 nm程度に形成され、 拡散層 DLの I nG a P層 18が例えば 30 Onm程度に形成されている。 また 、 横軸は拡散時間 tDを示し、 縦軸は厚さ dDを示す。
上記の特性によれば、 例えば、 拡散時間 10 [A. U] までは、 不純物が拡散 層 DLの I nGaP層 18内に深く拡散され、 拡散時間 10 [A. U] 程度にお いて拡散停止層 DSLの GaAs層 17まで到達する。 しかし、 不 物の拡散を 例えば拡散時間 10 [A. U] 以上長く行っても、 拡散停止層において不純物が 拡散される深さは深くならないことが分かる。 従って、 上記の半導体装置 1の製 造方法によれば、 従来より拡散深さをより正確に制御することができる。 その結 果、 上記のような方法により製造された各半導体装置 1は閾値電圧が均一となり
、 歩留まりが向上する。
本実施形態において、 拡散停止層 17は、 拡散層 18より不純物の拡散の遅い 層によって形成され、 拡散層 18側から離れるにつれて徐々に不純物の濃度が低 下している。 従って、 本実施形態における半導体装置 1は、 拡散層 18に形成さ れるドーピング領域 25において不純物は拡散深さが均一に制御され、 均一な閾 値電圧を得ることができる。
また、 不純物として Znを用い、 拡散停止層 17に GaAs層を用いることに より、 拡散層 18からの不純物としての Znの拡散が遅く拡散しにくくなる。 本実施形態によれば、 1回の拡散で拡散層の I n G a P層 18内における不純 物の拡散深さを均一にして、 所望の閾値電圧を得ることができ、 併せて歩留まり を向上させることができる。
<第 2の実施形態 >
図 9は、 第 2の実施形態に係る半導体装置 1 aの構成例を示す断面図である。 本実施形態に係る半導体装置 1 aは、 図 3に示す第 1の実施形態に係る半導体 装置 1とほぼ同様の構成であるので、 同一の構成は図 3と共通の符号を用いてそ の説明を省略し、 異なる点を中心として説明する。
また、 本実施形態に係る半導体装置の製造方法は、 図 4〜図 7に示す第 1の実 施形態に係る半導体装置の製造方法とほぼ同様の手順であるので、 同一の手順は 図 4〜図 7と共通の符号を用いてその説明を省略し、 異なる点を中心として説明 する。
本実施形態に係る半導体装置 1 aは、 例えば、 Ga As基板 12上に、 バッフ ァ一層 14及び、 トランジスタのチャネルを構成するチャネル層 16が形成され ている。 チャネル層 16の上層には、 拡散停止層として GaAs層 17が形成さ れ、 GaAs層 17の上層には、 拡散層 18が積層されている。 I nGaP層 1 8の上層には、 蒸発防止層として A 1 G a A s層 19が形成され、 A 1 G a A s 層 19の上層には、 絶縁膜として S i N膜 20が形成されている。 さらに、 A 1 GaAs層 19上に、 S i N膜 20によって絶縁されたゲート電極 24、 ソース 電極 21、 ドレイン電極 23がそれぞれ形成されている。 ゲ一ト電極 24の下層 に形成されている蒸発防止層の A 1 GaAs層 19および拡散層の I nGaP層 18に、 キャリアである、 例えば、 p型不純物の Znが選択的に拡散され、 ドー ピング領域 25が形成され、 ゲートを構成している。
半導体装置 1 aにおいて、 第 1の実施形態に係る半導体装置 1とは、 I n G a P層 18と、 ゲート電極 24等及び S iN膜 20との間に、 例えば蒸発防止層の GaAs層 19が設けられている点が異なっている。 尚、 蒸発防止層は、 例えば Al GaAs層であっても良い。 蒸発防止層は、 半導体装置の製造における加熱 工程により、 拡散層に含まれる元素の蒸発などを防ぐことができる。 これにより 、 拡散層と拡散停止層における不純物を拡散する速度の関係が保たれる。
半導体装置 1 aはこのような構成であり、 次にこの半導体装置 1 aの製造方法 の一例について説明する。
図 10及び図 11は、 それぞれ本実施形態に係る半導体装置の製造方法の手順 の一例を示す断面図である。 尚、 本実施形態に係る半導体装置の製造方法は、 第
1の実施形態に係る半導体装置の製造方法における図 4〜図 6までが同一である ので、 主として異なる部分のみを説明する。
例えば、 GaAs基板 12の上に、 G a A s層からなるバッファ一層 14を形 成し、 バッファ層 14の上面に、 チャネルとなるチャネル層 16を形成する。 次 に、 チャネル層 16の上面に、 拡散停止層として GaAs層 17を形成する。 次 に、 G a A s層 17の上面に、 GaAs層に比べて不純物の拡散速度の速い拡散 層として I nGaP層 18を形成する。 バッファ層 14、 チャネル層 16、 拡散 停止層 17、 および拡散層 18は、 例えば、 ェピタキシャル成長などにより形成 される。
I nGaP層 18をェピタキシャル成長により形成した後、 図 10に示すよう に、 拡散層の I nGaP層 18上に、 上記蒸発防止層の G a A s層 19をェピ夕 キシャル成長により形成する。 次に、 上記の図 7と同様の方法により、 蒸発防止 層の GaAs層 19上に、 S i N膜 20を形成する。
次に、 図 11に示すように、 S iN膜 20をマスクとして、 例えば p型不純物 の Znが、 蒸発防止層の GaAs層 19、 および、 拡散停止層の I n G a P層 1 8に、 約 600度の温度で選択的に拡散される。
この際、 I nGaP層 18から不純物が拡散され、 拡散停止層の GaAs層 1 7まで到達すると、 不純物の拡散は急激停止する。 従って、 I nGaP層 18等 に、 図 11に示すドーピング領域 25が形成される。 そして、 第 1実施形態と同 様に、 蒸発防止層の Ga As層 19に、 ゲート電極 24等が形成される。
本実施形態に係る半導体装置において、 例えば、 拡散停止層 17を A 1 GaA s層を含む層により形成し、 不純物として、 Znを用いることにより、 拡散停止 層 17を例えば G a A s層とする場合と比較して耐圧効果を向上することができ る。
また、 蒸発防止層 19は、 半導体装置を製造する際の加熱において、 拡散層 1 8に含まれる元素の蒸発を防止することができる。 このため、 半導体装置は閾値 電圧が均一となる。 例えば、 蒸発防止層 19として GaA s層を用い、 拡散層 1 8の元素の蒸発を防止し、 閾値電圧を均一にすることができる。 さらに、 蒸発防 止層 19として、 A 1 GaAs層を用いることもできる。 蒸発防止層 19として A 1 GaAs層を用いることにより、 蒸発防止層 19を例えば G a A s層とする 場合と比較して耐圧効果を向上することができる。
本実施形態によれば、 第 1の実施形態とほぼ同様の効果を発揮することができ るとともに、 これに加えて、 半導体装置 1 aの製造において加熱を行うとき、 蒸 発防止層の GaAs層 19は、 拡散層に含まれる元素、 例えば、 I nGaP層 1 8においては Pなどの蒸発を防止することができる。 このため、 半導体デバイス 1 aは閾値電圧が均一となり、 歩留まりが向上する。
<第 3の実施形態 >
図 12は、 本発明の第 3の実施形態に係る半導体装置 1 bの構成例を示す断面 図である。
半導体装置 1 bは、 図 3において第 1の実施形態に係る半導体装置 1 aとほぼ 同様の構成であるので、 同一の構成は図 3と共通の符号を用いてその説明を省略 し、 異なる点を中心として説明する。 また、 本実施形態に係る半導体装置の製造 方法は、 図 4〜図 7に示す第 1の実施形態に係る半導体装置の製造方法とほぼ同 様の手順であるので、 第 1の実施形態と同一の手順は図 4〜図 7と共通の符号を 用いてその説明を省略し、 異なる点を中心として説明する。 本実施形態に係る半導体装置 1 bは、 G a A s基板 12上に、 バッファー層 1 4及び、 トランジスタのチャネルを構成するチャネル層 16が形成され、 チヤネ ル層 16の上層には、 拡散停止層として GaAs層 17が積層されている。 Ga As層 17の上層には、 拡散層の I nG a P層が形成されている。 I nGaP層 18の上層には、 n型 GaAs層 19 aが形成されている。 n型 GaAs層 19 aは開口部が形成され、 I nGaP層 18の少なくとも一部が露出されている。 露出された I nGaP層 18にドーピング領域 25が形成され、 ドーピング領域 25の上面にゲート電極 24が形成され、 ゲート構造を形成している。 また、 n 型 GaAs層 19 aの上面には、 絶縁膜として S i N膜 20が形成され、 S iN 膜 20によって絶縁されたソース電極 21およびドレイン電極 23がそれぞれ形 成されている。
半導体装置 1 bにおいては、 第 1の実施形態に係る半導体デバイス 1とは異な り、 I nGaP層 18と、 ゲート電極 24等及び S i N膜 20との間に、 例えば GaAs層 19 a (n型 GaAs層) が設けられており、 さらにゲート電極 24 が GaAs層 19 aに形成された開口部内に設けられている。
次に、 半導体装置 1 bの製造方法の一例について説明する。
図 13〜図 15は、 それぞれ本実施形態に係る半導体装置の製造方法の手順の 一例を示す断面図である。 尚、 本実施形態に係る半導体装置の製造方法は、 第 1 の実施形態に係る半導体装置の製造方法における図 4〜図 6までと同一であるの で、 異なる部分を中心として説明する。
まず、 GaAs基板 12の上に、 バッファ一層 14を形成し、 バッファ層 14 の上面に、 チャネルとなるチャネル層 16を形成する。 次に、 チャネル層 16の 上面に、 拡散停止層として GaAs層 17を形成し、 GaAs層 17の上面に、 拡散層として I n G a P層 18を形成する。
I nGaP層 18を形成した後、 図 13に示すように拡散停止層の I n G a P 層 18上に、 例えば n型 GaAs層 19 aを形成する。 次に、 GaAs層 19 a の上面に、 S i N膜 20を形成する。 S i N膜 20は、 FET (F i e l d E f f e c t Tr ans i s t o r) のゲートとなる部分が反応性イオンエッチ ング (Re ac t i ve I on E t c h i n g、 以下、 R I Eとも称する) によって除去される。 次に、 S iN膜 20に形成された開口部から露出する G a A s層 19 aにおいて、 例えば、 p型不純物の Z nを約 600度の温度で選択的 に拡散させる。 この場合、 表面が GaAs層であるので、 蒸気圧の高い Asの圧 力をかけておく。
所定の時間 Znを拡散させると、 Znは GaAs層 19 aを通り越し、 拡散停 止膜より拡散速度の速い I n G a P層 18に到達する。 I n G a P層 18中では 、 Znの拡散が速いので、 次の拡散停止層の GaAs層 17に到達したときには そこで拡散が止まるように見える。 従って、 半導体装置の製造方法によれば、 Z nの拡散深さをェピタキシャル成長の制御膜厚のコントロールと同等な厚さで制 御することができる。
次に、 図 14に示すように、 露出された GaAs層 19 aをエッチングして開 口部を形成する。
次に、 図 15に示すように、 FETのゲートとなるメタルをその開口部内に蒸 着する。 ォーミック電極として、 I nGaP層 18の上面に、 例えば AuGeN i等を形成し、 ゲート電極 24とする。 上記の工程により、 図 12に示すような 構造の半導体装置 1 bが形成される。
本実施形態によれば、 第 1の実施形態とほぼ同様の効果を発揮することができ るとともに、 これに加えて、 このような Znの拡散深さの制御を FETのゲ一ト 形成に用いると、 閾値電圧をより正確に制御することができる。
本発明は、 上述の実施形態に限定されるものではない。
例えば上記の実施形態では、 不純物として p型不純物の Z nを例示しているが 、 限定されず、 上記以外の不純物を採用しても同様の効果を挙げることができる 。 また、 半導体装置における各層として材質を例示しているがこれらに限られず 、 適宜変更することもできる。
また、 上記実施形態の各構成は、 その一部を省略したり、 上記とは異なるよう に任意に組み合わせることができる。 上記チャネル層 16は、 例えば A l GaA s / I n G a A sのダブルド一プダブルへテロ構造でもよい。 また、 例えば A 1 GaAs/GaAsのシングルヘテロ構造の HEMT (H i gh E l e c t r on Mob i l i t y T r a n s i s t o r :超高速トランジスタ) でもよ レ。 さらに、 このチャネル層は、 r 型 I nGaAsのドープチヤンネル構造で もよい。
以上説明したように、 本発明によれば、 1回の拡散で拡散層に形成されるドー ビング領域において、 不純物の拡散深さを均一にして所望の閾値電圧を得ること ができ、 併せて歩留まりを向上させることができる半導体装置及び半導体装置の 製造方法を提供することができる。
産業上の利用可能性
本発明の半導体装置は、 I Cや L S I等の半導体素子に適用可能である。 本発明の半導体装置の製造方法は、 I Cや LS I等の半導体素子の製造におい て、 閾値電圧を所望の値に制御する工程に適用可能である。

Claims

請 求 の 範 囲
1.基板 (12) に形成されたチャネル層 (16) と、
前記チャネル層 (16) の上面に形成された拡散停止層 (17) と、 前記拡散停止層 (17) の上面に形成された拡散層 (18) と、 前記拡散層 (18) の少なくとも一部に前記拡散停止層 (17) に接する ように形成され、 不純物が 散されるドービング領域(25) と
を有し、
前記拡散停止層 (25) は、 前記拡散層 (18) における前記不純物の拡 散速度よりも、 遅い拡散速度を有し、 前記拡散層 (18) からの前記不純物の拡 散を停止させる
半導体装置。
2. 前記謝反 (12)は、 III- V族ィ匕合物半導体により形成されている
請求項 1に記載の半導体装置。
3. 前記拡散層 (18) は、 InGaP層を含む層により形成されている 請求項 1に記載の半導体装置。
4. 前記ドーピング領域 (25) において、 前記拡散停止層 (17) は、 前記 拡散層側から離れるに従って前記不純物の濃度が低下している
請求項 1に記載の半導体装置。
5. 前記不純物は Znを含み、
前記拡散停止層 (17) は GaAs層を含む層により形成されている 請求項 1に記載の半導体装置。
6. 前記不純物ほ Znを含み、
前記拡散停止層 (17) は AlGaAs層を含む層により形成されている 請求項 1に記載の半導体装置。
7. 前記拡散層 (18) の上層に形成され、 前記拡散層 (18) に含まれる元 素が加熱により蒸発するのを防ぐ蒸発防止層 (19) と
をさらに有する請求項 1に記載の半導体装置。
8. 前記蒸発防止層 (19) は GaAs層を含む層により形成されている 請求項 Ίに記載の半導体装置。
9. 前記蒸発防止層 (19) は AlGaAs層を含む層により形成されている 請求項 7に記載の半導体装置。
10. 前記拡散層 (18) が p型ゲートに適用された電界効果トランジスタであ る
請求項 1に記載の半導体装置。
1 1. 基板 (12) にチャネル層 (16) を形成する工程と、
前記チャネル層 (16) の上層に、 拡散停止層 (17) を形成する工程と 前記拡散停止層 (17) の上層に、 拡散層 (18) を形成する工程と、 前記拡散層 (18) の少なくとも一部に、 前記拡散停止層 ( 17) と接す るように不純物が導入されたドーピング領域(25) を形成する工程と
を有し、 '
前記拡散停止層 (17) を形成する工程において、 前記拡散停止層 (17 ) は、 前記拡散層 (18) よりも前記不純物の拡散速度が遅い材料を用いて形成 し、
前記ド一ビング領域 (25) を形成する工程において、 不純物の拡散は前 記拡散停止層 (17) により停止される
半導体装置の製造方法。
12. 前記基板 (12) は、 化合物半導体基板を用いる
請求項 1 1に記載の半導体装置の製造方法。
13. 前記ド一ビング領域 (25) を形成する工程において、 前記拡散層 (25 )側から離れるに従って、 前記拡散停止層 ( 17) の前記不純物の濃度が低下す るように形成する
請求項 11に記載の半導体装置の製造方法。
14. 前記拡散層 (18) を形成する工程において、 前記拡散層 (18) は、 I n G a P層を含む層を形成する
請求項 11に記載の半導体装置の製造方法。
15. 前記拡散停止層 (18) を形成する工程において、 前記拡散停止層 (18 ) は G a As層を含む層を形成し、
前記ドーピング領域 (25) を形成する工程において、 前記不純物は Zn を含む
請求項 11に記載の半導体装置の製造方法。
16. 前記拡散停止層 (17) を形成する工程において、 前記拡散停止層 (17 ) は AlGaAs層を含む層を形成し、
前記ドーピング領域 (25) を形成する工程において、 前記不純物は Zn を含む
請求項 11に記載の半導体装置の製造方法。
17. 前記拡散層 (18) を形成する工程と前記ドーピング領域(25) を形成 する工程との間に、 前記拡散層 (18)の上層に、 前記 ¾散層 (18) に含まれ る元素が加熱により蒸発するのを防ぐ蒸発防止層 (19) を形成する工程と をさらに有する請求項 11に記載の半導体装置の製造方法。
18. 前記蒸発防止層 (19) を形成する工程において、 前記蒸発防止層 (19 ) は GaAs層を含むを形成する
請求項 17に記載の半導体装置の製造方法。
19. 前記蒸発防止層 (19) を形成する工程において、 前記蒸発防止層 (19 ) は AlGaAs層を含む層を形成する
請求項 17に記載の半導体装置の製造方法。
20. 前記拡散層 (18) が p型ゲートに適用された電界効果トランジスタであ 請求項 1 7に記載の半導体装置の製造方法。
PCT/JP2003/011015 2002-09-05 2003-08-29 半導体装置及び半導体装置の製造方法 WO2004023544A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN03801672.9A CN1596464B (zh) 2002-09-05 2003-08-29 半导体器件及其制造方法
US10/494,620 US7109100B2 (en) 2002-09-05 2003-08-29 Semiconductor device and method for manufacturing semiconductor device
EP03794130A EP1548818A4 (en) 2002-09-05 2003-08-29 SEMICONDUCTOR COMPONENT AND METHOD FOR PRODUCING SEMICONDUCTOR COMPONENT

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002260245A JP2004103656A (ja) 2002-09-05 2002-09-05 半導体装置及び半導体装置の製造方法
JP2002-260245 2002-09-05

Publications (1)

Publication Number Publication Date
WO2004023544A1 true WO2004023544A1 (ja) 2004-03-18

Family

ID=31973091

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/011015 WO2004023544A1 (ja) 2002-09-05 2003-08-29 半導体装置及び半導体装置の製造方法

Country Status (7)

Country Link
US (1) US7109100B2 (ja)
EP (1) EP1548818A4 (ja)
JP (1) JP2004103656A (ja)
KR (1) KR101014410B1 (ja)
CN (1) CN1596464B (ja)
TW (1) TWI235436B (ja)
WO (1) WO2004023544A1 (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7902571B2 (en) * 2005-08-04 2011-03-08 Hitachi Cable, Ltd. III-V group compound semiconductor device including a buffer layer having III-V group compound semiconductor crystal
US20100290982A1 (en) * 2007-04-13 2010-11-18 University Of North Texas Health Science Center At Fort Worth Solid in oil/water emulsion-diffusion-evaporation formulation for preparing curcumin-loaded plga nanoparticles
CA2683777C (en) * 2007-04-13 2016-08-23 University Of North Texas Health Science Center At Fort Worth Formulation of active agent loaded activated plga nanoparticles for targeted cancer nano-therapeutics
US8969912B2 (en) 2011-08-04 2015-03-03 Avogy, Inc. Method and system for a GaN vertical JFET utilizing a regrown channel
US9136116B2 (en) * 2011-08-04 2015-09-15 Avogy, Inc. Method and system for formation of P-N junctions in gallium nitride based electronics
JP2015026629A (ja) * 2011-11-18 2015-02-05 パナソニック株式会社 窒化物半導体装置の構造及び製造方法
JP5857390B2 (ja) * 2012-03-30 2016-02-10 住友電工デバイス・イノベーション株式会社 半導体装置
US8937317B2 (en) 2012-12-28 2015-01-20 Avogy, Inc. Method and system for co-packaging gallium nitride electronics
US9324645B2 (en) 2013-05-23 2016-04-26 Avogy, Inc. Method and system for co-packaging vertical gallium nitride power devices
US8947154B1 (en) 2013-10-03 2015-02-03 Avogy, Inc. Method and system for operating gallium nitride electronics
US9324809B2 (en) 2013-11-18 2016-04-26 Avogy, Inc. Method and system for interleaved boost converter with co-packaged gallium nitride power devices
CN106887469B (zh) * 2017-03-22 2019-05-07 武汉光谷量子技术有限公司 一种雪崩二极管的外延结构及雪崩二极管的制造方法
CN107611174B (zh) * 2017-09-06 2020-12-18 英诺赛科(珠海)科技有限公司 氮化镓基半导体器件及其制作方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5183772A (ja) * 1975-01-20 1976-07-22 Matsushita Electronics Corp
JPS6077418A (ja) * 1983-10-05 1985-05-02 Matsushita Electric Ind Co Ltd 不純物拡散方法
JPS6320878A (ja) * 1986-07-14 1988-01-28 Mitsubishi Electric Corp ホトダイオ−ドの製造方法
US20020003245A1 (en) * 2000-02-28 2002-01-10 Nec Corporation Compound semiconductor device and method of manufacturing the same

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3245A (en) * 1843-09-01 Fiee-laddeb
US4502898A (en) * 1983-12-21 1985-03-05 At&T Bell Laboratories Diffusion procedure for semiconductor compound
US4843033A (en) * 1985-09-27 1989-06-27 Texas Instruments Incorporated Method for outdiffusion of zinc into III-V substrates using zinc tungsten silicide as dopant source
US5188978A (en) * 1990-03-02 1993-02-23 International Business Machines Corporation Controlled silicon doping of III-V compounds by thermal oxidation of silicon capping layer
GB2248966A (en) * 1990-10-19 1992-04-22 Philips Electronic Associated Field effect semiconductor devices
US5243207A (en) * 1991-03-15 1993-09-07 Texas Instruments Incorporated Method to integrate HBTs and FETs
WO1992017908A1 (en) * 1991-03-28 1992-10-15 Asahi Kasei Kogyo Kabushiki Kaisha Field effect transistor
JPH04364027A (ja) * 1991-06-10 1992-12-16 Victor Co Of Japan Ltd GaAsへのZnの拡散方法
US5350709A (en) * 1992-06-13 1994-09-27 Sanyo Electric Co., Ltd. Method of doping a group III-V compound semiconductor
JP3294411B2 (ja) * 1993-12-28 2002-06-24 富士通株式会社 半導体装置の製造方法
JPH07249780A (ja) * 1994-03-08 1995-09-26 Sanyo Electric Co Ltd 電界効果型半導体素子
JP3258835B2 (ja) * 1994-11-10 2002-02-18 三洋電機株式会社 電界効果型半導体装置
US5872031A (en) * 1996-11-27 1999-02-16 The Regents Of The University Of California Enhancement-depletion logic based on gaas mosfets
JPH10223651A (ja) * 1997-02-05 1998-08-21 Nec Corp 電界効果トランジスタ
JP3174293B2 (ja) * 1998-01-14 2001-06-11 松下電器産業株式会社 半導体装置
JP2000100829A (ja) * 1998-09-25 2000-04-07 Sony Corp 接合型電界効果トランジスタおよびその製造方法
US6410946B1 (en) * 1999-05-06 2002-06-25 Sony Corporation Semiconductor device with source and drain electrodes in ohmic contact with a semiconductor layer
JP4631103B2 (ja) * 1999-05-19 2011-02-16 ソニー株式会社 半導体装置およびその製造方法
JP3707765B2 (ja) * 1999-09-09 2005-10-19 株式会社村田製作所 電界効果型半導体装置
JP2001217257A (ja) * 2000-01-31 2001-08-10 Sony Corp 半導体装置およびその製造方法
JP3716906B2 (ja) * 2000-03-06 2005-11-16 日本電気株式会社 電界効果トランジスタ
DE10015884A1 (de) * 2000-03-30 2001-10-11 Philips Corp Intellectual Pty Schottky-Diode
US6429103B1 (en) * 2000-04-13 2002-08-06 Motorola, Inc. MOCVD-grown emode HIGFET buffer
JP2003017791A (ja) * 2001-07-03 2003-01-17 Sharp Corp 窒化物半導体素子及びこの窒化物半導体素子の製造方法
US6867078B1 (en) * 2003-11-19 2005-03-15 Freescale Semiconductor, Inc. Method for forming a microwave field effect transistor with high operating voltage

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5183772A (ja) * 1975-01-20 1976-07-22 Matsushita Electronics Corp
JPS6077418A (ja) * 1983-10-05 1985-05-02 Matsushita Electric Ind Co Ltd 不純物拡散方法
JPS6320878A (ja) * 1986-07-14 1988-01-28 Mitsubishi Electric Corp ホトダイオ−ドの製造方法
US20020003245A1 (en) * 2000-02-28 2002-01-10 Nec Corporation Compound semiconductor device and method of manufacturing the same

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1548818A4 *

Also Published As

Publication number Publication date
KR20050034625A (ko) 2005-04-14
EP1548818A4 (en) 2008-09-24
US7109100B2 (en) 2006-09-19
TWI235436B (en) 2005-07-01
CN1596464A (zh) 2005-03-16
JP2004103656A (ja) 2004-04-02
EP1548818A1 (en) 2005-06-29
CN1596464B (zh) 2010-11-03
TW200416892A (en) 2004-09-01
KR101014410B1 (ko) 2011-02-15
US20040266090A1 (en) 2004-12-30

Similar Documents

Publication Publication Date Title
JP3701873B2 (ja) ヘテロ接合バイポーラ・トランジスタの作製方法
JP2848299B2 (ja) 半導体装置及びその製造方法
US6410947B1 (en) Semiconductor device and process of production of same
US5285088A (en) High electron mobility transistor
US5962879A (en) Super self-aligned bipolar transistor
JPH05175216A (ja) ヘテロ接合バイポーラトランジスタおよびその製法
JP2008160131A (ja) 電界効果トランジスタ素子およびその製造方法
WO2004023544A1 (ja) 半導体装置及び半導体装置の製造方法
JPH09283440A (ja) 選択エピタキシャル膜の形成方法
JP2001102462A (ja) ショットキ・ダイオード及び関連構造の製造方法
WO2020134669A1 (zh) 晶体管的制作方法及全包围栅极器件结构
JP2010503994A (ja) 電界効果ヘテロ構造トランジスタ
JP2006344763A (ja) 接合ゲート型電界効果トランジスタの製造方法
JPH11121737A (ja) 電界効果トランジスタおよびその製造方法
JPH11251328A (ja) 化合物半導体装置
JPH0982948A (ja) 半導体装置および半導体装置の製造方法
JP3233690B2 (ja) バイポーラトランジスタの製法
US5496742A (en) Method for manufacturing semiconductor device enabling gettering effect
JP3202011B2 (ja) 半導体装置及びその製造方法
JP3399673B2 (ja) ヘテロ接合バイポーラトランジスタおよびその製造方法
US6258686B1 (en) Manufacturing method of semiconductor device and semiconductor device
JPH05152336A (ja) Soimosfet及びその製造方法
JPH0547797A (ja) 電界効果トランジスタの製造方法
JP2616032B2 (ja) 電界効果トランジスタの製造方法
JP2003224139A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR

WWE Wipo information: entry into national phase

Ref document number: 1020047006634

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 10494620

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 20038016729

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 2003794130

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 2003794130

Country of ref document: EP