TW449974B - Frequency multiplier circuit - Google Patents

Frequency multiplier circuit Download PDF

Info

Publication number
TW449974B
TW449974B TW089105753A TW89105753A TW449974B TW 449974 B TW449974 B TW 449974B TW 089105753 A TW089105753 A TW 089105753A TW 89105753 A TW89105753 A TW 89105753A TW 449974 B TW449974 B TW 449974B
Authority
TW
Taiwan
Prior art keywords
output
circuit
signal
pulse
input
Prior art date
Application number
TW089105753A
Other languages
English (en)
Inventor
Akira Yokomizo
Original Assignee
Akira Yokomizo
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP30347596A external-priority patent/JP3710577B2/ja
Priority claimed from JP30347896A external-priority patent/JP3762961B2/ja
Priority claimed from JP30348296A external-priority patent/JPH10135795A/ja
Application filed by Akira Yokomizo filed Critical Akira Yokomizo
Application granted granted Critical
Publication of TW449974B publication Critical patent/TW449974B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • H03K5/05Shaping pulses by increasing duration; by decreasing duration by the use of clock signals or other time reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/00006Changing the frequency
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
    • H03K5/1565Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Tests Of Electronic Circuits (AREA)

Description

經濟部智慧財產局員工消費合作杜印製 4-49 9 7 4 A7 _______ B7____________ 五、發明說明(1 ) 【產業上之利用領域】 本發明係關於倍頻電路。 【先前之技術】 ’ —般,半導體主動元件的載止頻率爲有限’因# & @ 使弔的最高頻率便受到限制。 例如,圖2 1中,數位訊號(1 )與(2 )的波开< 保 其反復頻率f爲相同者。但訊號(1 )的波形係其上升中 的Η位準區間Τ A與下降中的L位準區間T B的比爲1 · 1 (负載5 ◦ % ),相對的,由於訊號(2 )的波形丨糸具 區冏T A與區問T B的比並非形成1 : 1 ,因此興丨率1爲 丨:邛中.因而當半導體主動元件(I C )接受負載3 0 % 的訊號(1 )的輸入波形而於動作可能範圆的最上限進& 强作時’若輸入訊號的波形從負載5 0 %的狀態(訊號( 1 ))往較小的負載的波形(訊號(2 ))偏移的話’則 該1 C將會被輸入超過其_作可能範函的频率之訊號’而 導致該IC無法執行應對該輸入訊號的頻率之動作。 因此,所需處理的數位訊號最理想是屣於區間TA與 Μ間T B的比爲1 : 1 (負載5 0 % )之波形。換言之, 只要所需處理的數位訊號能一直予以整形成爲負載5 0 % 之波形的話,便可使用相同的半導體主動元件來處理較高 頻率的訊號。 以下將依據上述之觀點來考察有關倍頻爾路。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -4 - — lit---------· I ------訂--—III —-- (請先閱讀背面之注意事項寫本頁) 4 49 9 7 4 Α7 B? 五、發明說明(2) (倍頻電路) 就構成一取得5 0 %負載的輸出之倍頻電路的情況而 Ξ 1 般是將數位輸入訊號(自5 0 %負載偏移者)予以 1 / 2分頻,並延遲9 0度相位,且載取X 0 r而輸出, 但僅靠上述之處理而取得的頻率將會形成與最初輸入之同 步脈衝者相同。 在此,可考慮使用使相位偏移4 5度,9 0度, 1 3 8度之訊號。 但於使用令相位偏移之技術的狀況時,倍頻笵路的的 構成將趨於複雜,且所需處理的頻率一旦改變的話,則必 須予以重新設計。因此’實際上最切實的是使用所欲求得 的頻率的2倍頻率之振盪器,然後藉由對其頻率所進行的 分频處理而來取得目的之頻率。 在此,最理想的是能提供一·種描成簡單.,且數位輸入 訊號被整形成負載5 0 %的波形而輸出之铤用的倍頻電路 本發明之目的’係在於提供一種構成简單,且數位輸 .八訊號被整形成負載5 0 %的波形而輸出之贸用的倍頻饱 路= 【發明之開示】 首先’申請專利範圓第1項所記載·之倍頻電路係具備 有: 一定時產生電路(2 ),該定時產生電路(2 )係供 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公楚) --------------裝--- (請先閱讀背面之注意事項寫本頁) 二φ . -線. 經濟部智.¾財產局員工消費合作社印製 A7 449974 _;____Β7__ 五、發明說明(3) 以由同步脈衝輸入訊號(c κ )作成所需的定時訊號’而 該所需的定時訊號係包含:供以指示將目標計測區間( (請先閱讀背面之注意事項...I寫本頁) Τ 1 A,Τ 1 B )(該目標計測區間爲同步脈衝_ Λ訊號 (C Κ )之1週期(Τ .)的長度所必須計測之區間)予以 空出同步脈衝輸入訊號(C Κ )之1週期(Τ )的整數倍 間隔之訊號(1 / 2 C K A,1 / 2 C Κ Β ),及洪以指 示實際計測區間(T 3 A,T 3 B ) ί該實際計測區間係 供以使較目標記測區間長若干的計測動作繼續)之訊號ί AA' C - A - W C - Β ):及 —第1負載決定電·路及第2負載決定電路(3 I 4 ) ·,1变第1 ,第2負載決定電路(3 ,4)係屬於接受上述 ΐ !!) 號後·決定且指示所需輸出之同步脈衝訊號的负載 5 0 %的定時位置之電路,並且至少彼此問進行1迥期分 的合動作及2週期分的偏移動作; 此刻 '兩負載決定m路(3 ,4 )係分別由: 經濟部智慧財產局員工消費合作社印製 延遲線振盪器(1 1 ) '及 計算其振盪循環數之計數器(1 7 ),及 算出其計數値的1 / 4的値,2 / 4的値及3 / 4的 値之運算電路(219,220,221),及 以該運箅電路(2 19 ,220 ,221)之上述3 個的運算結果作爲一方的輸入,另以上述計數器的輸出作 爲另一方的輸入,當上述計數器的値與上述3個的運箅結 果一致時執行每次的一致輸出(S A 1 ,S A 2 ,S A 3 )之一致電路(222 ,22.3 ,224)而構成者, -6- 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 449974 . A7 ______B7_______ 五、發明說明(4 ) —第1觸發器(6 ),該.第1觸發器(6 )爲設iS於 上述第1負載決定電路(3 )的前面之觸發器,在上述目 標計測區間與其次的目標計測區間之間的振盪對照區問ί 了 6 A )中,於同步脈衝輸入訊號(C Κ )的1周期ί 丁 )前緣令該觸發器形成同步,然後予以每次設定,且藉由 最後的一致輸出來予以復位:及 一第2觸發器(8 ),該第2觸發器(8 )爲設詛於 上述第2負載決定電路(4 )的前面之觸發器1在上述目 ί Τ 由 將區負 問 L藉 係测 1 區期且 } 計 第 r周, 7 際述 對 i 定 i 1M上 盪的設 極述至. 振}次 閘上人 的Κ每 R 示輸 間 C 以0指以 之 t 亍 1 以于 間號後 第供} 區訊然¾該與 A 測入, : '出 I 計^步 立 } 輔 C 標衝同復7的 W 目脈成uit} -及 的步形予®6 號; 次同器來閘t訊} 其於發出 R 器的 3 與,觸輸〇發 } ί 間中該致1觸 Α 路 區 } 令 I 第 1 3ti 測 B 緣的一第T定 計 6 前後 述 ί 決 標 Τ }. 0 上 冏诚 (請先閱讀背面之注意事項^π寫本頁) 經濟部智慧財產局員工消費合作社印製 將區負 C 令 1 的 係測 2 5 緣第得 丨計第 < 前述取 9際 述 器 _} 上^ 丨實上 發丁由 J 極述至 觸ί 藉 4 閘上入 用期且 t R示輸 出周,路 ο 指以 輸 1 定電 2 以予 該的設定 第供 } , } 次決 該與 B ; K 每載 , 出 I c C 以負 } 輸 C 5 --- 予 2 9 的wf 號後第 及.器訊然及 極 8 號;發入 ,} 閘t訊}觸輸步 3 R器的 4 的衝同 ί ο 發}纟用脈成路 2 觸 Β 路出步形電 第 2 3 ® 輸同器定 I 第 Τ 定一於發決 述丨決 係觸載 上間載 }該負 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 449974 A7 B7 經濟部智慧財產局員工消費合作杜印製 五、發明說明(5 ) —致輸出(s A 1,+S A 2,S A 3 )來予以切換狀態r 就此申請專利範圍第1項之發明而言’首先是在第1 週期(以每一同步脈衝輸入訊號(C K )之1週期(T ) 的整數倍間隔所傳送來之週期)中計測1週期的長度。其 次,運算電路(2 1 9 )將根據此計測値來算出其計數値 的1 / 4的値,2 / 4的値及3 / 4的値,.亦即負載2 5 .¾,5 0 %,7 5 %的定時値。然後,在上述間隔內第2 各週期中執行其長度的計測,當該計測馗與上述算出的3 你!値〔計數値的1 / 4 ,2 / 4及3 / 4 )—致時,一致 輸出(S A 1 ,S A 2 ,S A 3 )將自一致電路(2 2 2 ' 2 2 3 ,2 2 4 ))中被予以輸出。並且,此一致輸出 ί系衣示上述負載2 5 % · 5 0 %,7 5 9〇的定時位置。 又,於寬度作成電路(5 )中,由於可根據與同步脈 衝輸八訊號(C Κ )的前緣同步之訊號來使脈衝上升|以 及很據在上述負載決定®路(3 )中所被決定指示之定時 泣iS (亦即,負載2 5 %,5 0 %,7 5 %的定時位蹬) 來使脈衝下降,因此將能夠作成2倍的頻率且其負載爲 5 0 %的脈衝波形之同步脈衝訊號,並予以輸出該同步脈 衝訊號。 藉此,無論同步脈衝輸入訊號(C K )所持有週期長 度是如何,或同步脈衝輸入訊號(c K )爲形成負載變動 的波形,也能夠隨時取得負載5 0 %的波形之輸出。亦即 •可以輸出2倍的頻率且其負載爲5 0 %的脈衝波形之同 步.脈衝訊號=因此而能夠提高所使由之半導體元件的頻率 本紙張尺度適用中囤國家標準(CNS)A4規格(210x 297公釐) -----------裝 i I \/ (請先閱讀背面之注意事項:.寫本頁> 訂·· --線. -449974 B7 五、發明說明(6) 界限。 (請先閱讀背面之注意事項C"···».寫本頁) 此外,由於是屬於利用裾盪器的輸出來執行計測之形 .態,因此也不會有相位誤差之問題產生。藉此而能夠進行 精度非常高的測定=. 另外,由於是使用至少彼此間進行1週期分的重合则 作及2週期分的偏移動作之第1負載決定電路(3 )及第 2負載決定電路(4 ) ’且分別在第1負載決定電路(3 及第2負載決定電路(4 )之前設置觸發器t 6 ,8 ) ,因此,在實際計測區間中振盪時,雖然上述前置觸發3ίϊ (6 ,8 )的輸出是被輸入至所屬的負載決定電路(3 , 經濟部智慧財產局員工消費合作社印製 4 )中且被輸入至輸出側,但由於產生最後的-·致輪出( SA3)時,上述前置觸發器(6 ,8)會被Μ新予以設 定·因此送往輸出側的訊號將會消失,而得以防止齑生不 良的釤翻。甚至,供以指示實際計測區間的訊號將可經由 0 R閘極〔7 ,9 )來確贲地輸入至所蹈的負賊決定觅路 Q 3 ,4 )中。亦即1在贸際計Μ區間(Τ3Α,Τ3Ι3 J與振盪對照區間(Τ6Α,Τ6Β)中可確货地對構成 1個的負載決定電路之共通的延遲線振盪器等進行切換励 作=因此,與使用2組的實際計測區間與振盪對照區間用 之延遲線振盪器等的情況比較之下,將能夠使其構成更爲 i:jrj fej ¥ £ . 又,由於是使闬至少彼此間進行i週期分的重合動作 及2週期分的偏移動作之第1負載決定電路及第2負戦決 定電路,而來分別取得供以表示上述負載2 5 %,5 0 % -9 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297.公釐) 449974 A7 B7 五、發明說明(7) 1 7 5 %的定時位置之一致輸出,因此將可明確地區分目 標計測區間與實際計測區間,而使得能夠將目標計測區間 的振盪動作確實地進行到滿1週期的寬度爲止。因此,與 使用2組的實際計測區間與振盪對照區間用之延遲線振盪 器等的情況比較之下,將能夠使其構成更爲簡單。 其次,申請專利範圍第2項所記載之倍頻電路,係如 申請專利範圍第1項所記載之倍頻電路,其中在將來[II上 述各負載決定電路(3 ,4 )的一致輸出予以輸入至觸發 器(6 ,8 )的各路徑中設置A N D閘極(3 1 ,3 2 ) ’該A X D ( 3 1 ,3 2 )閘極係供以禁止一致輸出發生 P货際計測區間中〃藉此將可確保安定的動作< 其次,申請專利範圍第3項所記載之倍頻電路,係如 Ψ Μ專利範圍第1或2項所記載之倍頻電路,其中上述延 遲線振盈器(1 1 )係由:
將一方的輸入端子作爲振盪器的輸入端子之N A N D 阳極(12);及 作爲延遲元件而被連接於該is: A i\ D閘極(1 2 )的 輸出端子之奇數段的反相器(1 3 ):及 從該反相器(1 3 )的最終段的輸出端子往上述 X A N D閘極的另一方輸入端子歸回之反饋回路(1 4 ) 中所被插入之反相器(1 5 )而構成者。 在此,由於延遲線振盪器的回路是以奇數段的反相器 而構成,因此即使是在振盪器的輸出側出現誤差,也會因 爲反相後而歸回到輸出側’而使得誤差能夠相抵,進而可 本紙張瓦度適用中國國家標準(CNS)A4規格(210 X 297公釐) -- ---- ------! I --- ί請先閱讀背面之注意事項^一:寫本頁) • 10· >線· 經濟部智慧財產局員工消費合作社印製 4 49 9 74 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(8 ) 以取得精度非常高且安定的振盪循環r再者,由於是蹈於 利用振盪器的輸出來執行計測之形態,因此也不會有相位 δ吳差之問題產生,所以與習知藉由相位分割來進行定時户 置的分度之情況比較之下,將可進行延遲元件數蛩非常少 之高精度的測定。 爲了達成上述之第3目的,本發明係形成以下所示之 構成; 首先’申請專利範圍第1 2項所記載之外部同步方法 ’該外部同步方法係在於使同步脈衝輸入訊號與外部觸發 脈衝訊號得以同步,其特徵爲: 在下次的外部觸發脈衝訊號(Ε X Τ - T R I G )來 到爲止的期間,於同步脈衝輸入訊號的週期(Τ )中作成 多數與外部觸發脈衝訊號ί Ε X Τ — T R I G )同步之內 部觸發脈衝訊號(I X Τ - T R I G ),並以前後時間差 的方式分別地供應給第1負載決定電路(3)及第2負戰 決定塑.路(4 ),且交替地從內部觸發脈衝訊號的位置來 計測對應於同步脈衝輸入訊號的週期之負載5 0 %的定時 位置,而得以令輸出脈衝能夠在內部觸發脈衝訊號( S Ε Τ — A 1 ,S E T A 2 )的位置上升,以及令輸出脈 衝可以在對應於上述經計測後之負載5 0 %的定時位慙( S A i ,S A 2 )下降。 在此,除了外部觸發脈衝訊號之外,由於可在同步脈 衝輸入訊號的週期(丁)中自我產生內部觸發脈衝訊號( I N T - T R I G ),因此能夠容易地取得同步之輸出脈 本紙張&度適用中國國家標準(CNS)A4規格(210 X 297公釐) — — — — — — I — — — — — — ! I 1 I I I I — ttlllll — (請先閲讀背面之注意事寫本頁) 449974 經濟部智慧財產局員工消費合作社印製 A7· B7 五、發明說明(9) 衝。並且’由於可實際自內部觸發脈衝訊號的位置來計測 對應於同步脈衝輸入訊號的週期之負載5 0 %的定時位置 ’因此能取得正確位置之負載5 0 %的輸出·· 總而言之,即使是外部觸發脈衝訊號的到來間隔爲變 動之情況,或外部觸發脈衝訊號的脈衝寬度爲變動之情況 ’也不會受到任何的影響,而容易地輸出與同步脈衝輸λ 訊號同步之觸發脈衝訊號。甚至,無論伺步脈衝輸入訊號 (C Κ )所持有週期長度是如何,或同步脈衝輸入訊號( c κ )爲形成負載變動的波形,也能夠隨時取得負載5 〇 ϋ〔>的波形之輸出=藉此將可以提高所使由之半導體元件的 频串界限。同樣的在申請專利範圍第1 2 ,1 3項所記載 之外部同步方法或第1 4〜2 5項所記載之外部同步電路 屮也呵得到此作用效果。 W次’申請專利範圍第1 3項所記載之外部同步方法 ’ ί系如申請專利範圃第1 2項所記載之外部同步方法,其 中價備A ’ B二組的第1負載決定電路與第2魚_決定電 路1 —組供以處理外部觸發脈衝訊號間的1個區間,另一 組則供以處理相鄰的區間。因此,外部觸發脈衝訊號即使 走在其中一組的動作中到來,還是能夠藉由另一組來使輸 出波形與外部觸發脈衝訊號同步。 其次’申請專利範圍第1 4項所記載之外部同步電路 係具備有: —內部觸發脈衝作成電路(3 1 0 ),該內部觸發脈 衝作成電路(3 1 0 )係於接受來自定時產生電路(_ 本紙張尺度適用中國國家標準(CNS)A4規格(2〗0 X 297公笼) ------- ----丨-裝---I----訂! __ ί *線| Ν).. (請先閱讀背面之注意事嗜..^寫本頁) 經濟部智慧財產局員工消費合作社印^f 449 9 7 4 ..... A/ B7 ---------------- 五、發明說明(1(3) 3 0 1 ,3 1 1 )的定時訊號.之後’計測來自同步脈衝輸 入訊號(E X T — C K )的1周期(τ )之外部觸發脈衝 訊號(£ X T - T R I G )的相位位置,並於其次的每一 周期(丁),以對應於外部觸發脈衝訊號(e X 丁 _ T R I G )之到來的相位位置來作成內部觸發脈衝訊號( i NT — TRIG),且予以輸出:及 —波型轉換訊號作成電路(3 3〇),該波型轉換訊 號作成電路(3 3 0 )係接受上述內部觸發脈衝訊號( I N T - T R I G ),並於外部觸發脈衝訊號〔E X 了 一
丁 R I G )的各區間中’將內部觸發脈衝訊號(T R I G - A )予以前後分開而輸出第1群訊號(S e 丁一 A 1 ) 及第2群訊號(SET — A.2);及 ' 一第1觸發器(6 ),該第1觸發器(6 )係於接受 上述第1群訊號(S ET — A 1 )後而動作;及 —第2.觸發器(8 ),該第2觸發器(8 )係於接受 上述第2群訊號(SET — A2 )後而動作;及 一第1負載決定電路(3 ),該第1負載決定爾路( 3 )係於接受上述第1觸發器(6 )的輸出後振盪動作’ 並計算其振盪循環數,而來決定所需輸出之同步脈衝訊號 的負載5 0 %的定時位置,且輸出該內容的一致輸出’然 後重新設定上述第1觸發器(6 ):及 一第2負載決定電路(4),該第2負載決定電路( 4 )係於接受上述第2觸發器(8 )的輸出後振盪動作’ 並計算其振擾循環數,而來決定所需輸出之同步脈衝訊5虎 ---I I I J -----•裝 *--- ---—訂--I I---t I I ) <請先閱讀背面之注意事項寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -13 - 4 49 9 7 4 :. A7 -- ------- —:___ΒΓ 五、發明說明(11) 的負載5 0 %的定時位置’且輸出該內容的一致輸出,然 後重新設定上述第_2觸發器(8);及 (請先閱讀背面之注意事項,ί寫本頁) —輸出用的觸發器(54),該輸出用的觸發器( 5 4 )係同步設定上述第1群訊號(set - A 1 )及第 2群訊號(S E T _ A 2 ),並根據來自上述第1負載決 定電路(3 )及第2負載決定電路(4 )的一致輸出來進 行反相動作。 在此’於下次的外部觸發脈衝訊號(E X T _ 經濟部智慧財產局員工消費合作社印則衣 T R I G )來到爲止的期間,在同步脈衝輸入訊號的1週 沏(T )中作成多數與外部觸發脈衝訊號同步之內部觸發 昵衝訊號(I N T _ T R I G ),並以前後時間差的方式 分别地供應給第1負載決定電路(3)及第2負載決定诳 路(4 ),且交替地從內部觸發脈衝訊號的位E來計测對 逝於同步脈衝輸入訊號的週期之負載5 0 %的定時位遛, 而得以令輸出脈衝能夠在內部觸發脈衝訊號的位置上升, 以及令輸出脈衝可以在對應於上述經計測後之負載5 0 % 的定時位置下降=並且,除了外部觸發脈衝訊號之外,由 於可在同步脈衝輸入訊號的週期(丁)中自我產生內部觸 發脈衝訊號(I N T — T R I G ),因此能夠容易地取得 同步之輸出脈衝。甚至,即使是外部觸發脈衝訊號的脈衝 寬度或外部觸發脈衝訊號的到來間隔爲變動之情況,也不 會受到任何的影響,而容易地輸出與同步脈衝輸入訊號同 步之觸發脈衝訊號。又,由於可實際自內部觸發脈衝訊號 的位置來計測對應於同步脈衝輸入訊號的週期之負載5 0 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公釐), -14 - F 4 4 9 9 7 4 A7. B7 五、發明說明(12) %的定時位置,因此能取得正確位置之負載5 〇 %的輸出 〇 ί請先閱讀背面之注意事項.^寫本頁) 其次’申請專利範圍第2 〇項所記載之外部同步范路 係具備有: 一內部觸發脈衝作成電路(3 1 0 ),該內部觸發脈 衝作成電路(3 1 0 )係於接受來自定時產生電路t: 3 ◦ 1 ’ 3 1 1 )的定時訊號之後,計測來自同步脈衝輸 入訊諕(E X T - C K )的1周期(τ )之外部觸發脈衝 訊號(E X T _ T R I G )的相位位置,並於其次的每一 闺期(T ),以對應於外部觸發脈衝訊號(E X T — 丁 R I G )之到來的相位位置來作成基準內部觸發脈衝訊 號(I X 丁 — T R I G ),且將此訊號予以交替分開於外 部觸發脈衝訊號(E X T - T R I G )的A區間與相郯的 B區間’然後輸出該內部觸發脈衝訊號(T R I G _ A , T R 1 G - B ):及 經濟部智恁財產局員工消費合作社印製 一 A側的波型轉換訊號作成電路(3 3 0 ),該波型 轉換訊號作成電路(3 3 0 )係接受上述內部觸發脈衝訊 號的一方(T R I G — A ),並於上述A區間中,分別將 .內部觸發脈衝sil 5虎(T R I G ^ A )卞以則後分開而輸出 第1群訊號(SET — A1 )及第2群訊號(SET — A 2 ):及 一第1觸發器(6 ),該第1觸發_器(6 )係於接受 上述A側的第1群訊號(S E T — A 1 )後而動作;及 一第2觸發器(8),該第2觸發器(8)係於接受 本紙張尺度通用中1國家標準(CNS)A4規格(210 x 297公釐) '15- 4 4 9 9.7 4 A7 B7 五、發明說明() 上述A側的第2群訊號(S E T ~ A 2 )後而動作;及 —第1負載決定電路(3 A ),該第1負載決定電路 (3 A )係於接受上述A側的第1觸發器的輸出後振蛊動 作,並計算其振盪循環數’而來決定所需輸出之同步脈衝 訊號的負載5 0 %的定時位置’且輸出該內容的一致輸出 ’然後重新設定上述A側的第1觸發器:及 一第2負載決定電路(4A),該第2負載決定爾路 (4A )係於接受上述A側的第2觸發器的輸出後振盪_ 作,並計算其振盪循環數’而來決定所需輸出之同步脈衝 訊號的負載5 0 %的定時位置,且輸出該內容的一致輸出 ’然後重新設定上述A側的第2觸發器;及 —B側的波型轉換訊號作成電路(3 3 0 ),該波型 轉換訊號作成電路(3 3 0 )係接受上述內部觸發脈衝訊 號的另一方(TRIG — B),並於上述B區問中,分別 將内部觸發脈衝訊號(T R I G - B )予以前後分開而輸 出第1群訊號(SET — B 1 )及第2群訊號(SET -B 2 ):及 一第1觸發器(6 ),該第1觸發器(6 )係於接受 上述B側的第1群訊號(S E T — B 1 )後而動作;及 —第2觸發器(8),該第2觸發器(8)係於接受 上述B側的第2群訊號(S E T — B 2 )後而動作:及 一第1負載決定電路(3 B ),該第1負戰決定道路 (3 B )係於接受上述B側的第1觸發器(6 )的輸出後 振盪動作,並計算其振盪循環數,而來決定所需輸出之同 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐) -- -------------裝— Λ),. (請先閱讀背面之注意事項..γ寫本頁> · --線 經濟部智慧財產局員工消費合作社印製 14 A7 B7 五、發明說明( 步脈衝訊號的負載5 0 %的定時位置,且輸出該內容的--致輸出,然後重新設定上述B側的第i觸發器(6 ):及 —第2負載決定電路(4B),該第2負載決定電路 ( 4 B )係於接受上述B側的第2觸發器(8 )的輸出後 振盪動作,並計算其振盪循環數,而來決定所需輸出之同 步脈衝訊號的負載5 0 %的定時位置,且輸出該內容的一 致輸出,然後重新設定上述B側的第2觸發器(8 ):及 一輸出用的觸發器(5 4 ),該輸出用的觸發器( 5 4 )係分別同步設定上述A側及Β ί則的第1群訊號( 請 先 閱 讀 背 面 之 注 意 事 寫 本 頁 S Ε Τ - A 1 ,SET A 2 ' S Ε Τ - B 2 ) Β 1 )及第 並分別根據 的第1負載決定電路(3 )及第2負 2群訊號〔 來自上述A 載決定電路 S Ε T - 側及B側 (4 )的 經濟部智慧財產局員工消費合作社印製 致輸出來進行反相動作 在此,由於申請專利 電路具備有:A及B 2組 決定電路,因此即使外部 作中到來,還是能夠藉由 脈衝訊號同.步。 其次,申請專利範圍 •步電路,係如申請專利範 同步電路,其中上述各負 項所記載之外部同歩 決定m路及第2炱載 觸發脈衝訊號是在其中一組·的動 另一組來使輸出波形與外部觸發 範圍第2 0 的第1負載 第1 5或2 圍第1 4或 載決定電路 1項所記載 2 〇項所記 (3 ’ 4 ) 之外部同 載之外部 係分別由 延遲線振盪器〔.4 1 ):及 計算其振盪循環數之計數器(4 7 )與閂鎖電路( 本紙張又度適用中國國家標準(CNS)A4規格(210 X 297公芨) -17- 449974; A7 B7 15 五、發明說明( 4 8 ):及 昇出其計數値的1/ 2的値之運算電路(4 9 ):及 當上述計數器的値與該運算結果一致時執行一致輸出 之一致電路(50)而構成者: 又,於上述各負載決定雷路+ 、疋%蹐(d 4 )之前分別設麗 有〇R閘極(7 ,9 ),並經由該〇 R閘極,在不存在冇 內部觸發脈衝訊號(T R I G — a ’ τ R I ^ _ B )的區 間中輸入供以指示實際計測區間(該實際計测區間的長度 要比同步脈衝輸入訊號的i週期(T )還要長若千)之訊 藉此僅在 請 先 閱 讀 背 & 之 注 意 事 項 寫 本 頁 號 C W C - A 1 / B 1,W c - A 2 / B 2 ) U kH則區間(T 3 )進行延遲線振遥器的振遥,並且將 Π⑼計測區問(T 1 )的定時訊號(} / 2 ^ κ _ A 2 / B 1 . 1 / 2 C K — A 2 / B 2 )(該目標計測區間( T 1 .)的定時訊號係供以指示振盪中對應於同步脈衝輸入 ‘士丨虎之1週期(T )的長度位置)供應給上述問鎖電路( 4 8),而來閂鎖計數器(4 7 )的値。 經濟部智慧財產局員工消費合作社印?取 在此’首先是利用每一同步脈衝輸入訊號(c κ )之 1週期(Τ )的整數倍間隔所傳送來的目標計測區間( Τ 1 )之定時訊號(1 / 2 C Κ — A 1 / Β 1 , ;[ / 2 C K - A 2 / B 2 )來計測1週期的長度。其次,運算 锴路(4 9 )將根據此計測値來算出其計數値的丨/ 2的 値’亦即負載5 0 %的定時値。然後,在上述整數倍的間 隔內執fi自與外部觸發脈衝訊號同步的位置.算起的長度之 計測,當該計測値與上述算出的値(計數値的丨/ 2 ) 一 本紙張尺度遇用中國國家標準(CNS)A4規格(210 X 297公釐) 4 49 9 7 4 A7 B7 16 五、發明說明() (請先閱讀背面之注意事項'彳」寫本頁) -致時'一致輸出(S A,S B .)將自一致電路ί 5 0 )) 中被予以輸出。並且,此一致輸出將被利用於使同步哌衝 輸入訊號能夠在負載5 0 %的定時位置下降。 因此,將可對應於持有任意的週期之同步脈衝輸入訊 號(C Κ ),且即使觸發脈衝週期爲變動之情況時也能夠 應變處理。 總而言之,若利用此外部同步電路的話,則由於可明 確地‘區分目標計測區間與實際計測區間,而使得能夠贲際 計測而求得同步脈衝輸入訊號(C Κ )的1週期’因此將 可對應於持有任意的週期之同步脈衝輸入訊號(c Κ ) ’ 且即使觸發脈衝週期爲變動之情況時也能夠應變處理。同 樣的在申請專利範圍第1 5項或第2 1項之外部同步祖路 中也可得到此作用效果。 其次,申請專利範圍第1 6或2 2項所記戰之外部同 步電路,係.如申請專利範圍第1 5或2 1項所記載之外部 同步電路,其中上述延遲線振盪器(4 1 )係由: 將一方的輸入端子作爲振盪器的輸入端子之N A N D 閘極(4 2 );及 經濟部智慧財產局員工消費合作社印製 作爲延遲元件而被連接於該N A N D閛極的輸出端子 之奇數段的反相器(4 3 ):及 從該反相器的最終段的輸出端子往上述N A N D.閘極 的另一方輸入端子歸回之反饋回路(4 4 )中所被插入之 反相器(4 5)而構成者= 在此,若根據此外部同步電路的話’則由於是屬於利 本纸張又度適用中國國家標準(CNS)A4規格(2〗0 X 297公芨) 449 9 7 4 , ,. A7 - · ____^______---- 五、發明說明(17 ) (、Sf[夕形態,因此不會有相 用延遲線振盪器的輸出來進行計測^ ^ . 位誤差之問題產生=藉此而能夠進行精度非常商的^測. 又,由於延遲線振盪器的回路是以奇數段的反相器間 構成,因此即使是在振盪器的輸出側出現誤差,也會因爲 反相後而歸回到輸出側,而使得誤差能夠相抵,進而可以 取得精度非常高且安定的振盪循環=再者,.由於是屬於利 闬振盪器的輸出來執行計測之形態,因此也不會有相位言吳 差之問題產生’所以與習知藉由相位分割來進行定時位霞 的分度之情況比較之下’將可進行延遲元件數量非常少;^ 高精度的測定。同樣的在申請專利範圍第1 6項或第2 2 項中也可得到此作用效果。 其次’申請專利範圍第1 7块2 3項所記載之外部同 步'ι;ΙΙ路,係如申請專利範圍第1 4或2 0項所記載之外部 丨rij步祖路’其中在將來自上述各負戰決定電路(3 ,4 ) 的一致輸出予以輸入至觸發器(5 4 )的各路徑中.設置 A N D 閘極(5 1 ,5 2 ) ’ 該 A N D 閘極(5 1 ,5 2 )係供以禁止一致輸出發生於實際計測區間中。藉此將可 確保安定的動作。 經濟部智慧財產局員工消費合作社印製 其次’申請專利範園第1 8或2 4項所記載之外部同 步電路’係如申請專利範圍第1 7或2 3項所記載之外部 同步電路,其中將表不外部同步觸發訊號(Εχ 丁_ TR I G)的區間之外部同步觸發區間訊號(丁 r I STOPA ’ TR 1 G — ST〇pb)予以輸入至關閉上 述一致輸出之A N D閘極。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 4.4 9 9 7 4 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(18) 在此,假設A側尙處於處理中而觸發脈衝到來的愦況 下’將處理轉移至B側時,藉由一致輸出(作爲延長前次 的動作)來防止輸出脈衝在未與新的觸發脈衝同步之狀況 下’於前次同步的位置下降,藉此來有效地防止觸發脈衝 到來時產生錯誤的動作。 總而言之,由於可在關閉上述一致輸出的A N D閘極 中輸入外部觸發脈衝區劃訊號(T R I G — S T 0 P A, T k I G _ S Τ Ο P B ),因此而得以防止輸出脈征]在 木與新的觸發脈衝同步之狀況下,於前次同步的位置下降 c 其次,申請專利範圍第1 9項所記載之外部同步逛路 ,係如申請專利範圍第1 4 ,1 5 ,1 6 ,1 7或1 8项 ^ 3破之外ίίί同步電路’其中設置一輸出用的〇R丨明極_ ( 5 6 )來取代上述輸出用的觸發器(5 4 ),該輸出的 ◦ R閛極(5 6 )係供以將接受上述第1群訊號(3 Ε τ - A 1 )後而動作之第1觸發器(6 )的輸出,以及接受 上述第2话成號(S E T — A 2 )後而動作之第2觸發器 (8 )的輸出予以作爲輸入之用。 在此,與設置輸出用的觸發器(5 4 )之情況比較下 '將可形成較爲簡單之構成。 其次’申請專利範圍第2 5項所記載之外部同步電路 ’係如申請專利範圍第2 〇 ,2 1 ,2. 2 ,2 3或2 4項 所記載之外部同步電路,其中設置—輸出用的〇R閘極( 5 6 )來取代上述輸出用的觸發器(5 4 ),該輸出用的 本紙張尺度適用中固國私標準(CNS)v\4規格(210 X 297公髮 - -------- ----------- 1 訂· ί I -----I Ί'. .) (請先閱讀背面之注意事項_. ,ί寫本頁) 449974 Α7 Β7 經濟部智慧財產局員工消費合作社印製 i〇五、發明說明() 〇 R閘極(5 6 )係供以將接受上述A側及B側的第1群 訊號(SET-ΑΙ ,SET-B1)後而動作之第1觸 發器的輸出,以及接受上述第2群訊號(SET — A2, S E T - B 2 )後而動作之第2觸發器的輸出予以作爲輸 入之用= ' 【發明之開示】 【發明之實施形態】 以下,根據圖面來詳細說明本發明之實施形態。 <妓形整形電路> 圖1所示之數位波形整形電路1係具備有: 一定時產生電路2 ,該定時產生電路2係供以由同步 脈®_入訊號CK作成所需的定時訊號CKF, 1 / 2 C K W,1 / 2 C K,C K W ;及 一負載決定電路3 ,該負載決定電路3爲:接受在此 定時產生電路2所作成之定時訊號C K F ,1 / 2 C K W ,1 / 2 C K,C K W後,決定且指示所需輸出之同步脈 衝訊號的負載値(在此爲5 0 % )之定時位置;及 一寬度作成電路5 ,該寬度作成電路5係根據在上述 負載夬定電路3中所被決定指不之時間位置,而來作成持 有相當於上述負載5 0 %的脈衝寬度之同步脈衝訊號( R S - F F Q ),並予以輸出該同步脈衝訊號。 -------------裝— (請先閱讀背面之注意事項寫本頁) ‘16 . -丨線‘ 本紙張又度適用中國國家標準(CNS)A4規格(2〗0 X 297公釐) -22- 4 4 9 9 7 4 A7 B7 20 經 濟 部 智 慧 时 產 局 消 費 合 作 社 印 製 五、發明說明( (1 )定時產生電路2 . 圖2中* C.K係表示被輸入至定時產生 脈衝輸入訊號,雖然重複之頻率爲一定(週 載爲變動之同步脈衝輸入訊號。在此爲了易 同步脈衝輸入訊號c K予以誇張描繪(作爲 入訊號C K的負載在途中產生變動之波形)° 定時產生電路2係供以由同步脈衝輸A 听需的定時訊號C K F,1 / 2 C K W,1 / C K W (圖 2 )。 其中,C K F係表示藉由在同步脈衝輸 前緣產生之短脈衝而形成的定時訊號,供β 作成電路5的R S觸發器(R S _ F F ) 5 a 1 / 2 C K係表示供以確定目標計測區 同步脈衝輸入訊號C K的1週期T的長度之 訊號,具體而言,係將同步脈衝輸入訊號^ 分週而取得之訊號。並且’目標計測區間的 訊號1/2 CK之奇數號的1週期區間T 1° 1 / 2 C K W係表示供以確立實際計湖J 以在上述目標計測區間T 1的全域持續進行 間)之定時訊號。 此1 / 2 C K W爲較上述1 / 2 C K的 訊號,亦即與同步脈衝輸入訊號C K同時上 2 C K下降之後下降,且寬度要比同步脈衝 的1週期T長若干之訊號。換言之,在此1 電路 期T J 、 於了解, 該同歩 ,迫負 而椅 _ _輸
C
K ---------------;裝--- {請先閱讀背面之注奪?事項:^}寫本Μ} 間:Γ丨區間) 利用 lit d (供 計侧劻作之垵 下降慢若千之升’而於1 / 輸入訊猇c κ _ -線. 本紙張尺度適用中固國家標準(CNS)A4規格(210 X 297公釐) -2T- 449974 :: 21 五、發明說明() (請先閱讀背面之注意事項 ί寫本頁) 1/2週期的寬度內作成令I〆2 C K延遲若千之訊號, 並獲得與1 /2 C K的邏輯和’而藉此來取得此 1 / 2 C K W。 C K W係於每次同步脈衝輸入訊號c κ來到時’設定 振盪對照區間(從訊號的前緣開始到其次的同步脈衝輸入 的前緣爲止之區間)之訊號。在此爲供以確立振盪對照區 間T 4 (係以實測負載5 0 %的定時位置之區間)之定時 訊號。此C KW係於不進行上述C K的計測之週期區間’ 亦即在上述定時訊號1 / 2 C K的偶數號之1週期區問 T2中,與上述1/2 CK的奇數號之1週期區間T 1的 開始,及與上述1 / 2 C K的偶數號之1週期區間丁 2的 0 了同時上升,且超過該區間τ 1及T 2的一半(負戰 5 Ο °υ的定時位置)爲止的區間內是處於Η位準’之後該 區問Τ 1的終了之前及該區間Τ 2的開始之前會下降。 (2 )第1負載決定電路3 負載決定電路3係具有: 經濟部智慧財產局員工消費合作社印製 接受上述定時訊號1 / 2 C K W,且針對奇數號的1 週期Τ 1來計測其長度之周期測定電路1 〇 ;及 接受其測定結果,而來算出該奇數號的1週期Τ 1的 一半的値,亦即算出負載5 0 %的時間位霞之運算電路 1 9 :及 接受上述定時訊號C K W,而在C K W處於Η位準的 期間,針對訊號C Κ來實測負載5 0 %的定時位置之實測 本紙張尺度適用中國國家標準(CNS)A4規格<2】0>=297公g ) A7 B7 五、發明說明(22) 電路2 0。 <請先閱讀背面之注意事項}/寫本頁) 又,周期測定電路1 〇係由延遲線振盪器1 1 ’計數 器1 7及閂鎖電路1 8所構成’並且使運算電路1 9及一· 致電路2 8能夠接受來自問鎖電路1 8的水平輸出。 (a )延遲線振盪器1 1 延遲線振盪器1 1係由: '在一方的輸入端子接受上述定時訊號1 / 2 C K W之 X A N D閘極1 2 ;及 被連接於該N A N D閘極1 2的輸出端子之奇數段的 C * Μ ◦ S反相器1 3 (延遲元件):及 被插入至反饋回路1 4 (該反饋回路1 4係由反相器 1 3的輸出端子往上述N A K D閘極的另一方的輸入端子 而形成)之反相闬的反相器1 5等而構成者。 又,作.爲延遲元件的反相器1 3除了可以使用 C · Μ 0 S反相器之外,也可以使用E C L反相器及 I I L反相器等= 經濟部智慧財產局員工消費合作社印製 此延遲線振盪器1 1將從上述定時產生電路2接受定 時訊號1 / 2 C K W (實際計測區間Τ 3 ) ’然後在其訊 號上升時開始進行供以計測的振镘,並於訊號下降時停止 振盪。亦即,通常N A N D閘極1 2之一方的輸入端子爲 邏輯位準L ,輸出爲Η,反相器1 3之輸出爲L ,以及反 相器1 5之輸出(N A N D閘極1 2之另一方的輸入端子 )爲Η的狀態時停止振盪。但若通常N A N D閘極1 2之 -25- 本紙張尺度適用中國囵家標準(CNS)A4規格(210 Χ 297公釐) 經濟部智慧財產局員工消費合作社印製 • .· ·* -I ' · - . .···.... ' '.· - ' · 4 49 9' K :.. · _ A7 ___B7 ________- 23 五、發明說明() 一方的輸入端子轉換成邏輯位準Η的話則當N A N D間 極1 2的輸出爲L,反相器1 3的輸出’反相器13 的輸出爲L,N A N D閘極Γ 2之另一方的輸入爲H ’ N A NT D閘極1 2的輸出爲Η等之狀態時進行振邊3然後 在定時訊號1 / 2 C K W (實際計測區間Τ 3〕下降時停 止振盪。 此定時訊號1 / 2 C K W (實際計測區間Τ 3 )的上 升係與上述定時訊號1 / 2 C Κ (目標記測區間Τ 1 )的 上升同時,而下降方面將比定時訊號1 / 2 C Κ稍微慢許 多:換言之,此延遲線振盪器1 1係於將上述同步脈衝輸 人訊號Ε X Τ _ C Κ予以分爲1 / 2週期後而取得之定時 ,;Η號1/2 CK上升時(目標記測區間Τ 1的起點)開始 报憑’並且在定時訊號1 / 2 C Κ下降後(目標記測區間 Τ 1的終點)停止振盪· · 藉此’在定時訊號1 / 2 c Κ的各奇數1週期間(目 慄記測區間Τ 1 )將持續進行振盪。 (b )計數器1 7 計數器1 7係在於計測同步脈衝輸入端子c K被連接 於上述延遲線振盪器1 1的輸出端子時,上述延遲線振盪 器1 1的輸出D L - 0 S C 1的變化,亦即..在於計測每一 循環振盪之1次產生的輸出變化°並且,在計數器1 7的 淸除端子C L輸入上述定時訊號1 / 2 C K W (實際計測 區間T 3 ) 。 \ lilli—— — —--i I I I I I I I 1 1 I I I I /"/. \ (請先閱讀背面之注意事項 ?寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公Μ ) '^6- 4 49 9 74 . A7 ---- --_SI___-:-五、發明說明(24) 因此1計數器1 7係與延遲線振盪器1 1的振盪及停 止的動作相同,並且在上述定時訊號1 / 2 C K (目標計 把E 訊 。 時測 定計 述上 上 停 在後 且之 而降 ’下 測 } 計 ^~_ 始T 開間 時區 同測 的計 升標 上目 )( 1 K 丁 C 間 2 區 \ ~* 奇測 各計 的之 5 數 1 環 T 循 間的 區M 測振 計 行 標進 目續 C持 K 可 C 將 2 間 \ 之 1 間 號區 訊期 時週 定 1 在的 ’ 號 此數
C 路 1 電路 鎖電 閂鎖 器 數 計 述 上 入 輸 係 出 輸 數 位 的 ® ) 生 1 產T 時間 定區 :-LI sf;0i 上計 在標 : 目 有ί 入 Κ l^iMΓ> κ 2 C \ 子 '—_ 端號 入訊 輸時 衝定 脈之 步呋 同作 在中 且 2 並路 2 T \ 問 1 區 ^計 時標 定目 於即 係亦 8 , 1 時 路降 電下 .鎖 ) 問 1 此 T ’ 間 此區 因測 計 目時 (了 K 終 (請先B3讀背面之注意事項广Μ寫本頁) 幻· 値 数 計 ^路 白 7 電 0 1 I 器閂 數此 計在 鎚’ 閂此 可藉 將 環 循 的 盪 振 -線 經濟部智慧財產局員工消費合作杜印製 値 數 C度計 2 長的 / 的數 1 間環 號區循 訊期盪 時 定 於 應 對 住 鎖 週振 1 之 的一 號 T 數期 奇週 各 1 夠之的 能 } K 將 I—1C ,T 號 間訊 區入 測輸 計衝 標脈 目步 C同 K (
TX 中
r~H 後奇 出之 輸> 的 1 8 T 1 間 路區 電測 鎖計 閂標 述目 l:j Γ\ 收 Κ 接 C 於 2 係 \ > TX 9 號 路 1 訊 電路時 算電定 運算出 ) 運算 0〇 lIt 本纸張尺度適用中國國家標準(CNS)A4規格(2]〇 X 297公.爱〉 -27- 經濟部智慧財產局員工消費合作社印製 r 449974 π B7 25 五、發明說明() 數號的1週期間之振盪循環數的計數値的一半的値,亦即 算出5,0%的負載値。該値將成爲一致電路2 8的一方之 輸入値。. (4 )實測電路2 0 ‘ 實測電路2 0係具有與上述.週期測定電路1 〇相同構 成之延遲線振盪器2 1 ,及第2計數器2 7。 此延遲線振盪器2 1與第2計數器2 7係接收上述定 時訊號C K W。因此,延遲線振盪器2 1將於C K W處於 Η位準的期間(振盪對照區間T 4 )持續振盪。 在該區間丁 4中進行振盪的的期間,計數器2 7將計 W延遲線振盪器2 1的振盪循環數。並於計算的途中,計 數値將通過負載5 0 %的定時位置(訊號C Κ )。 (5 ) —致電路2 8 一致電路2 8係於一方的輸入自上述運算電路1 9中 所取得之負載5 0 %的算出値,而於另一方的輸入自上述 計數器2 7中所取得的計數値,然後針對兩者加以比對。 因此,延遲線振盪器2 1與計數器2 7將進入偶數號 的1週期區間,一旦計數値增加的話,則由於途中經過相 當於負載5 0 %的計數値,因此此刻將會出現圖2所示之 —致輸出S Α。 並且’在奇數號的最初1週期T 1中將不會出現一致 輸出S A。 本紙張尺度適用中國國家標準(CNS)A4規格⑵0 X 297公釐) -此- -------------裝--------訂---------線 Λ)/. \ (請先閱讀背面之注意事項·,-寫本頁) F ' 4 49 9 7 4 A7 _____B7________ 五、發明說明(26) 如此一來,第1負載決定電路3將決定所必須輸出之 同步脈衝訊號之所期望之負載値(負載5 0 % )的定時位 置,並以一致輸出s A來指示寬度作成電路5,。 (6 )寬度作成電路5 ' 寬度作成電路5係於R S — F F 5 a的設定輸入端子 S接收上述定時訊號CKF,並於復位輸入端子R接收上 述一致輸出S A。因此,寬度作成電路5的R S _ F F 5 a將藉由在同步脈衝輸入訊號C K的每1週期的前 緣產生之定時訊號CKF來予以設定,且藉由在負載5 0 %的定時位置所產生的一致輸出S A來予以復位。 藉此,寬度作成電路5係於R S - F F 5 a的輸出Q 將於同步脈衝輸入訊號C K的每1週期的各脈衝的前緣上 升,且於負載5 0 %的定時位置下降,而取得正常的同步 脈衝輸出^ 此外,由於在奇數號的最初1週期T 1中不會出現一 . 致輸出.s A,因此可以忽略此部分。 --I-----I ----裝—--|打---— (請先閱讀背面之注意事項'.,:ί寫本頁) 經濟部智慧財產局員工消費合作杜印製 中而 途.1 在路 載電 負形 的整 K 形 C 波 號位 訊數 入該 輸過 ·*ΕΤ、、又 衝通 脈爲 步因 同會 使也 即, ’ 形 來波 I 的 樣化 這變 成 形 載F 負 j 有S 持R 定 ί 必出 成輸 形以 整于 被後 然 訊 衝 脈 步 同 之 彤 波 的 %
Q F 組 2 之 成 構 1 同 置 設 此 在 ο 態 形 施 實 態2 形第 施示 實表 2 係 第 3 } 圖 -29- 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 4 49.9 了 4 經濟部智慧財產局員工消費合作社印製 A7 B7 27 五、發明說明() 的負載決定電路3 ,4,兩電路係如圖4之動作循環C 1 ,C 2所不一般,彼此間相差2週期分的同步腿衝輸入訊 號EXT— CK而交互動作。並且,配合所需,將第1負 載決定電路3稱爲A側,將第2負載決定電路4稱爲B側 ,而且賦予參照圖號A,B以示區別。 (i )負載決定電路3 ,4 第1負載決定電路3係如圖4所示一般,以同步脈衝 輸入訊號E X T ~ C K的每4週期(4 T )爲1單位(動 作循環C 1 ) ’並於其中前半的第1週期(t 1 )計測同 步脈衝輸入訊號E X T — C K的1週期的長度(A側的目 .記測區間)T 1 A,且使用此計測的結果來算出1週期 的長度T的一半値〔負載50%的定時位置),然後根據 這些値在後半的第3週期(t 3 )及第4週期(t 4 )中 分別從同步脈衝輸入訊號E X T - C K的前綠計測出與 此算出値一致爲止的長度,亦即計測出負戰5 0 %的定時 位置爲止的長度T 5 A,而於一致時,輸出負載5 0 %的 定時位置之一致輸出S A。 第2負載決定電路4具有動作循環C 2 ,該動作循環 C 2係與第1負載決定電路3偏差2週期。亦即,第2負 載決定電路4係如圖4所示一般,U同步脈衝輸入訊號 EXT-CK的每4週期(t 3〜t 6)爲1單位(動作 循環C 2 ),並於其中前半的第1週期(t 3 )計測同歩 脈衝輸入訊號E X T - C K的1週期的長度(B側的目德 — — — — — — —------· II I II ! I 1111111 I X). Γ.. (請先閱請背面之注意事埙广^·寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐) 30 449974 A7 B7 五、發明說明(28) 記測區間)T 1 B,且使用此計測的結果來算出1週期的 長度的一半的値(負載5 0%的定時位置),然後根據這 些値在後半的第3週期(t5)及第4週期(ί 6)中, 分別從同步脈衝輸入訊號Ε X Τ _ C Κ的前緣計測出與此 算出値一致爲止.的長度,亦即計測出負載5 0 %的定時位 置爲止的長度Τ 5 Β ,而於一致時,輸出負載5 0 %的定 時位置之一致輸出S Β。 '上述各負載決定電路3 ,4係將圖1所述之負載決定 電路3的構成予以簡略化,並以1組的延遲線振盪器1 1 ’計數器1 7及閂鎖電路1 8來構成同時具有上述週期測 定電路1 0及實測電路2 0雙重功用者。亦即,於m路中 省略上述之實測電路2 0,並於閂鎖電路1 8連接有運算 霄路1 9 ’且將此運算電路]_ 9的輸出作爲一方的輸入, 而將計數器1 7的輸出作爲另一方的輸入。 (i i ) RS-FF6 * 8
RS-FF6,8係設置於第1負載決定電路3之前, 且其Q輸出將經由0 R閘極7 ( 0 R - A )而被輸入至負 載決定電路3的延遲線振盪器1 1 ,同時還被輸入至◦ R 閘極5 b的一方之輸入端子。然後,上述一致電路2 8的 輸出,亦即負載決定電路3的輸出將被輸入至前置R S _ F F 6的復位端子R。該R S _ F F 6係與〇 R閘極5 b 共同構成寬度作成電路5。
此RS — FF6係於定時產生電路2內之J K—FF 本紙張尺度適用中固國家標準(CNS)A4規格(210 x 297公釐〉 ---------------裳— (請先閱讀背面之注意事項寫本頁) -1-0: 線· 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 4 499 7 4 &一 A? B7 29 五、發明說明() 的Q N C圖4之(8 ))爲Η時,亦即A側爲振遙對照區 •間時’將藉由在同步脈衝輸入訊號EXT — CK的前緣戶斤 產生的短脈衝SET-A (圖4之(9))來予以設定, 且藉最後的一致輸出S A (圖4.之(1 5 ))予以復位( 參照圖4之(1 1 ))。 因此,在第3週期t 3,第4週期t 4產生於 R S — F F 6的輸出端子Q之脈衝P 1 ,P 2將經由OR 閘極5 b而於輸出(0 U T )出現》 又,與第1負載決定電路3的構成完全相同之第2負 載決定電路4之前將設置有R S — F F 8及〇 R閘極9 , U其Q輸出將經由0 R閘極9 (_〇R — B )來予以輸入至 破;夬定電路4的延遲線振邊器1 1 ,同時還被輸入至 0 R間極5 b的另一方之輪入端子。然後,上述一致電路 2 8的輸出1亦即負載決定電路4的輸出將被輸入至前鼦 R S — F F 8的復位端子R。該R S — F F 8係與0 R閘 極5 b共同構成寬度作成電路5。 此R S -’ F F 8係於定時產生電路2內之J K — F F 的Q (圖4之(7 ))爲Η時,亦即B側爲振盪對照區間 時,將藉由在同步脈衝輸入訊號Ε X Τ — C Κ的前緣所產 生的短脈衝S Ε Τ - Β (圖4之(1 6 ))來予以設定, 且藉一致輸出S Β (圖4之(2 1 ))來予以復位(參照 圖 4 之(1 8 ))。
因此,在第5週期t5,第6週期t6產生於 RS — FF8的輸出端子Q之脈衝P3,P4將經由OR 本纸張尺度適用中國囤家標準(CNS)A4規格(210 X 297公爱) I I------- ----裝------訂----— 1丨-線· (請先閱讀背面之注意事項寫本頁) 在 4 9 9 7 4 a? B7 30 ---- 五、發明說明() 閘極5 b而於輸出(0 U T )出現。 (iii)定時產生電路2 (請先閱讀背面之注意事項寫本頁) 定時產生電路2 ’係於內部作成定時訊號 SET-AB ’ 1/2CK,l/2cK~r)L,wc, J K — F F _ Q,J K 一 F F ~ Q N,並且利用這些訊號 作成而輸出定時訊號SJET — A,SET — β, 1/2CKA ’ 1/2CKB,WCA,WC~B。 S E T ~ A B (圖4之(3 ))係屬於在同步脈衝輸 入訊號E X T - C K的前緣發生之由短脈衝所構成的定時 訊號- 1 / 2 C K (圖4之(4 ))係屬於供以確定所需計 測同步脈衝輸入訊號E X T - C K的1週期T的長度的區 間(目標値計測區間)之定時訊號。具體而言,是將同步 脈衝輸入訊號E X T - C K分爲1 / 2週期而取得之訊號 經濟部智慧財產局員工消費合作社印製 w C (圖4之(6 ))係屬於供以確立實際計測區間 丁 3 A,T 3 B的定時訊號,該區間T 3 A,T 3 B爲供 以使計測動作能夠在上述目標値計測區間T 1持續動作之 區間。此W C訊號將比上述1 / 2 c K的下降慢許多,亦 即雖與同步脈衝輸入訊號E X T — C K同時上升,但寬度 要比同步脈衝輸入訊號E X 丁一 C κ長'1週期T。 換言之,在定時訊號W C的1 / 2週期的寬度內作成 令1/2CK延遲若干之訊號i/2CK — DL (圖4之 本紙張尺度適用中國國家標準(CNS>A4規ϋ (210 X 297公g ~一"" wrl· 4 4 9 9 7 4 A7 B7 經濟部智慧財產局員工消費合作社印?取 五、發明說明(31) (5 )),並獲得與:l / 2 C K的邏輯和,而藉此來取得 此定時訊號w C。 JK 一 FF - Q (圖4之(7))係屬於定時產生雷 路2內之J K-F F的輸出Q之訊號,當輸出Q爲Η時, 指示Α側爲測定區間(β側爲振盪對照區間)。又,J K -F F Q N (圖4之(8 ))係屬於定時產生電路2內之 J K — F F的輸出QN之訊號,當輸出QN爲Η時,指示 Β側爲測定區間(Α側爲振盪對照區間)。 當定時產生電路2內之J K — FF的輸出QN (圖4 之(8 ))爲Η時’亦即,α側爲振盪對照區間時, S E T - A (圖4之(9 ))係屬於在同步脈衝輸入訊號 E X T - C K的前緣發生之由短脈衝所構成的定時訊號, 並且形成A側之RS — FF 6的設定輸入。 當定時產生電路2內之J K — F F的輸出Q ( Η 4之 (7 ))爲Η時,亦即_,Β側爲振盪對照區間時,s Ε Τ —Β (圖4之(1 6 ))係屬於在同步脈衝輸入訊號 EXT- CK的前綠發生之由短脈衝所構成的定時訊號, 並且形成B側之R S — F F 8的設定輸入。 1 / 2 C K A (圖4之(1 4 ))係屬於供以確立A 側的目標記測區間T 1 A之訊號。換言之,當定時產生電 路2內之JK— FF的輸出q (圖4之(?))爲η時, 亦即’ Α側爲測定區間(Β側爲振盪對照區間)時, 1 / 2 C K A (圖4之〔1 4 ))係屬於供以取出 1 / _2 C K之訊號。 本紙張尺度適用中固國家標準(CNS)A4規格(210 X 297公釐)-34 - JI1IIIIII —--- 裝·!—訂 *--------線 /*/ ) (請先閱讀背面之注意事項ί寫本頁) 449 9 7 4 A7 -—__I_B7 ____ 五、發明說明(32 ) 請先閲讀背面之注意事項寫本頁) 又’ 1 / 2 C κ B (圖4.之(2 Ο ))係屬於供以確 立B側的目標記測區間T 1 B之訊號。換言之,當定時產 生電路2內之JK — FF的輸出QI\:(圖4.之(8))爲 -Η時,亦即,B側爲測定區間,(A側爲振盪對照區間)時 ’ 1/2CKA (圖4之(20))係屬於供以取出 1 / 2 C K之訊號。 W C — A ’ W C _ B係屬於供給實際計測區間丁 3 A ’ T 3 B之定時訊號,並且具有比T 1還要長的脈衝寬度 (i v )動作 自先’问步脈衝輸入訊號C K將進入°並且,定時鹿 生電路2開始將同步脈衝輸入訊號EXT— CK予以分爲 1 / 2同期,就產生第1週期t 1之最初的s E T — A B 時(圖4之a)而言,JK — FF的輸出Q (圖4之(7 ))將處於Η位準’藉此使得能夠選擇指示b側的負載決 定電路3進行測定動作。 經濟部智慧財產局員工消費合作社印 因此,定時訊號W C — Β (圖4中之(1 〇 ))將經 由0 R閘極7而被輸入至延遲線振盪器1 1 ,然後在開始 進行振盪的同時’輸入至計數器1 7的淸除端子C L,並 在訊號上升時,計數器1 7將開始計算振盪的循環數。 延遲線振盪器1 1的振盪將至少持·續到第2週期t 2 的同步脈衝上升終了爲止。 延遲線振盪器1 1的振盪將藉由在第3週期t 3的同 本紙張尺度適用中國國家標準(CNS)A4規格<210x297公爱) -35 : 4 49 9 7 4 at ------- Β7 五、發明說明( 33) (請先閱讀背面之注意事項 Λί寫本頁) 步服衝上升之前產生的w C - B的下降,亦即在經過若千 的同步脈衝輸入訊號E X T _ C K之實際計測區間T 3 A 終了時(圖4中之c點)結束。 並且於此期間,在持有相當於同步脈衝輸入訊號 E X T — C K的1週期T的長度之1 / 2 C K A的目標計 測區間T 1 B終了處(圖8中之i點),亦即在被輸入至 門鎖電路1 8的同步脈衝輸入端子C K之1 / 2 c K A下 1¾時’閂鎖電路1 8將鎖住計數器1 7的計數値(1週期 的長度T = T 1 A )。 在此’運算電路1 9將接受閂鎖電路1 8的輸出,並 運算1週期的長度丁之計數値的一半(亦即,5 0 %之负 报的定時位置),然後輸出其運算結果,並予以輸入至一 致m路2 8的一方之輸入端子B 1〜Β η。 經濟部智慧財產局員工消費合作社印製 —旦進入第3週期t 3的話,則將可藉由S ET — A (個4之(9))的到來,而來設定RS - FF6 (圖4 之d點)=並且,RS-FF6的設定輸出Q (圖4之( 1 1 ))將經由0 R閘極5 b而出現於輸出0 U T,同時 經由0 R閘極7來加諸於A側的延遲線振盪器1 1 ,而使 其振盪。並且,RS - FF6的設定輸出Q經由OR閘極 7來加諸於A側的計數器1 7的淸除C L而來解除淸除處 理,而開始計算振盪的循環數。 此外,計數器1 7的輸出將被輸入至一致電路2 8的 另一方之輸入端子A 1〜A η ,且計數器1 7的計數値將 步進地增加,而當與上述運算電路1 9的輸出値(1週期 本紙張又度適用中國國家標準(CNS)A4規格(210 X 297公Μ ) 4 49 9 7 4 A7 B7 五、發明說明() 的長度T的一半)一致的一瞬間(圖4之.e點),將自一 致電路2 8中產生一致輸出Sa。 請先Μ讀背面之注意事項^>寫本頁) 此一致輸出S A將被輸入至R s — F F 6的復位輸入 端子Q N ’而使觸發器復位《因此,此一致輸出s A產生 時,RS —_FF6的輸出Q (圖4之(11))將會下降 ,而於〇R閘極5b出現脈衝Pi。 當然此輸出脈衝P 1將形成:在外部同步脈衝輸入 訊號E X T — C K的前緣上升,而於負載5 0 %的位置下 降之脈衝。 接著,一旦進入第4週期t 4的話,則將可再度藉由 S E T — A (圖4之(9.))的到來(圖4之f點),而 來設定R S - F F 6 。並且,R S — F F 6的設定輸出Q (圖4之(1 1 ))將經由0 R閘極5 b而出現於_出 OUT,同時經由OR閘極7來加諸於A側的延遲線振盪 器1 1 ,而.使其振盪。並且,R S - F F 6的設定輸出Q 經由0 R閘極7來加諸於A側的計數器1 7的淸除C L而 來解除淸除處理,而開始計算振盪的循環數。 經濟部智慧財產局員工消費合作社印製 此外,當計數器1 7的計數値與上述運算電路1 9的 輸出値(1週期的長度T的一半)一致時(圖4之g點) ,將再度自一致電路2 8中產生一致輸出S A。又,由於 是藉由此一致輸出S A來將R S - F F 6予以復位,因此 RS — FF6的設定輸出Q (圖4之(1 1 ))將會下降 ,並於0 R閘極5 b出現脈衝P 2。當然 > 此輸出脈衝 P 2也會形成:在外部同步脈衝輸入訊號E X T _ C K的 本紙張尺度適用中囤國家標準(CNS)A4規格(210 X 297公釐) A7 B7 449974 五、發明說明(35) 前緣上升,而於負載50%的位置下降之脈衝; (請先閱讀背面之注意事項 f寫本頁) 同樣地在B側也進行較上述A側的動作慢2週期之相 同的動作。亦即,在第3週期t 3的S E T_A B產生時 ’ JK— FF的QN輸出(圖4之(8) )將處於Η位準 ,藉此使得能夠選擇指示Β側的負載決定電路4進行測定 動作。 因此,定時訊號WC — B (圖4中之(17))將上 升(圖4之h點),並經由0 R閘極9來加諸於B側的延 遲線振盪器1 1 ,然後在開始進行振遭的同時,輸.入至計 數器1 7的淸除端子C L ',此刻計數器1 7將開始計算振 遏的循環數。 B側的延遲線振盪器1 1的振盪將至少持續到第4週 明t 4的同步脈衝上升終了爲止。 B側的延遲線振盪器1 1的振盪將藉由在第5週期 t 5的同步脈衝上升之前產生的W C - B的下降,亦即在 經過若干的同步脈衝輸入訊號E X T - C K之實際計測區 間T 3 B終了時(圖4中之j點)結束。 經濟部智慧財產局員工消費合作社印製 並且於此期間’在持有相當於同步脈衝輸入訊號 EXT— CK的1週期T的長度之1/2 CKA的目標計 測區間T 1 B終了處(圖4中之1點),亦即在被輸入至 閂鎖電路1 8的同步脈衝輸入端子C K之1 / 2 C K B下 降時,閂鎖電路1 8將鎖住計數器1 7的計數値(1週期 的長度T = T1B) 在此’運算電路1 9將接受閃鎖電路1 8的輸出,並 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐) -38^ Α7 Β7 4 49 9 Τ 4 五、發明說明(36) .運算1週期的長度T之計數値的一半(亦即,5 0¾之負 載的定時位置),然後輸出其運算結果’並予以輸入至一 致電路2 8的一方之輸入端子B1〜Β η。 一旦進入第5週期t 5的話’則將可藉由S Ε Τ ~ Β (圖4之(16))的到來’而來設定RS — FF8 4之k點)= 並且,RS — FF8的設定輸出Q.(圖4之(1 8 ) )將經由0 R閘極5 b而出現於輸出0 U T,同時經由 0 R閘極9來加諸於B側的延遲線振盪器1 1 ,而使其振 盪=而且,RS — FF8的設定輸出Q經由OR閘極9來 加諸於B測的計數器1 7的淸除C L而來解除淸除處理’ 而開始計算振盪的循環數。 此外,B側的計數器1 7的輸出將被輸入至一致電路 2 8的另一方之輸入端子A 1〜A η ,且計數器1 7的計 數値將步進地增加,而當與上述運算電路1 9的輸出値( 1週期的長度Τ的一半)一致的一瞬間(圖4之q點), 將自一致電路2 8中產生一致輸出S B。 此一致輸出S B將被輸入至R s - F F 8的復位輸入 端子Q N,而使觸發器復位》 因此,在產生一致輸出S B時,R S _ F F 8的設定 輸出Q (圖4之(1 8 ))將會下降,並於〇 r閘極5 b 出現脈衝P 3。 · 當然’此輸出脈衝P 3也會形成:在外部同步脈衝輸 入訊號E X 丁 - C K的前緣上升,而於負載5 〇 %的位置 本紙張尺度適.用中國國家標準(CNS)A4規格(210 X 297公H -39^ - ------------裝 - ---— II 訂·----- 線— (請先閱讀背面之注意事項:_-寫本頁) 經濟部智慧財產局員工消費合作社印5取 4 4 9 9 7 4 A7 B7 五、發明說明() 下降之脈衝。 _ (請先閱讀背面之立意事項-寫本頁) 接著,一旦進入第6週期t 6的話’則將可再度藉由 SET— B (圖4之(16))的到來(圖4之r點), 而來設定RS — FF8。並且’ RS — FF8的設定輸出 Q (圖4之(1 8 ))將經由〇 R閘極5 b而出現於輸出 〇U T,同時經由0 R閘極9來加諸於B側的延遲線振盈 器11 ,而使其振盪。並且’RS — FF8的設定輸出Q 經由0 R閘極9來加諸於B側的計數器1 7的淸除c L而 來解除淸除處理,而開始計算振盪的循環數° 此外,當計數器1 7的計數値與上述運算電路1 9的 輸出値(1週期的長度T的一半)一致時(圖4之s點) ,將再度自一致電路2 8中產生一致輸出S B。又’由於 足藉由此一致輸出SB來將R.S — FF8予以復位,因此 R S - F F 8的設定輸出Q (圖4之(1 1 ))將會下降 ,並於0 R閘極5 b出現脈衝P 4。 當然,此輸出脈衝P 4也會形成:在外部同步脈衝輸 入訊號E X T - C K的前緣上升,而於負載5 0 %的位置 下降之脈衝。 經濟部智慧財產局員工消費合作社印製 進而能夠自0 R閘極5 b取得與同步脈衝輸入訊號 EXT — CK同步且爲負載5 0%之輸出脈衝。上述之作 用效果係:由於同步脈衝輸入訊號E X T _ C K的負載即 使是在5 0 %的前後,或以上的情況時,也能夠取得,因 此對於數位波形的整形非常有效,且可以將半導體主動元 件的動作可能領域延伸至非常高的頻率爲止。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 449 9.7 4 A7 B7
OQ 五、發明說明() (8 )第3實施形態 (請先間讀背面之注意事項 ί寫本頁> 第5圖係表示第3實施彤態。該實施形態係於圖3的 電路中,在寬度作成電路5中設置預設定可能之 D—FF5C ,並將其QN端子與D端子直接連結,且經 由OR閘極5 d來將SET — A,SET— B的訊號(亦 即S ET — AB )輸入至預設定輸入端子PR的同時,經 由〇R閘極3 3來將一致輸出S A,. S B輸入至 D _ F F 5 c的同步脈衝輸入端子C K者。 並且’從一致電路2 8的一致輸出端子S A , S B & 〇R閘極3 3的線路中,設置有供以關閉測定期間中的— 致輸出之A N D閘極3 1 ,3 2。 第6圖係表示第5圖的電路的主要元件的動作u 經濟部智慧財產局員工消費合作社印 在同步脈衝輸入訊號E X T — C K的第1週期t丨產. 生S E T —. A B時(圖6中之a ),定時訊號W C - 4 ( 13 6中之t 1 0 ))將經由0 R閘極7來輸入至延遲線振 盪器1 1 ,然後在開始進行振盪的同時,將被輸入計,數器 1 7的淸除端子C L,此刻計數器1 7將開始計算振M的 循環數。而且,延遲線振盪器1 1的振盪將至少在第2週 期t 2的脈衝上升終了爲止繼續進行。 延遲線振盪器1 1的振盪將在w c — A下降,在 實際計測區間T 3 A終了時(圖6中之+ c )結束。M #此 期間,1 / 2 C K A的目標計測區間T 1 A終了處(匿j 6 中之b ),亦即1 / 2 C K A下降時,閂鎖電路1 8將飽 -41 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 4 49 9 7 d a? B7 39 五、發明說明() 住計數器17的計數値(1週期的長度T^TIA)。 <請先閱讀背面之法意事項,』寫本頁) 在此.,運算電路1 9將接受閂鎖電路1 8的輸出,並 運算1週期的長度T之計數値的一半(5 0 %之負載的定' 時位置),然後輸出其運算結果,並予以輸入至一致電路 2 8的一方之輸入端子B 1〜Β η。 一旦進入第3週期t 3的話,則將可藉由SET — A (圖6之(9))的到來,而來設定RS — FF6 (圖6 之d點)。並且,RS—.FF6的設定輸出Q (圖6之( 1 1 ))將被輸入至A N D閘極3 1 ,同時經由◦ R閘極 7來加諸於A側的延遲線振盪器1 1 ,而使其振盪。又, Γ1]於R S - F F 6的設定輸出Q可經由0 R閘極7來加諸 於-Λ側的計數器1 7的淸除C L而來解除淸除處理,因此 能夠開始進行振盪循環數的計測。 此外,計數器1 7的輸出將被輸入至一致電路2 8的 另一方之輸入端子A 1〜A η ,且計數器Γ 7的計數値將 步進地增加,而當與上述運算電路1 9的輸出値(1週期 的長度Τ的一半)一致的一瞬間(圖6之e點),將自一 致電路2 8中產生一致輸出S A。 經濟部智莛財產局員工消費合作社印製 此一致輸出S A將被輸入至R S - F F 6的復位輸入 端子Q N |而使觸發器復位。並於此一致輸出S A產生時 ,RS — FF6的輸出Q (圖6之(11))將會下降, 而以脈衝P 1的形態來形成A N D閛極3 1的輸入。 因此,於一致輸出S A的前緣,自供以輸入脈衝P 1 及一致輸出S A的A N D閘極3 1中產生短脈衝A N D _ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 449 9 7 4 * at B7 40 五、發明說明() A — 0 U T (圖6之(1 6 ).,並經由0 R閘極3 3而形 成D_FF5c的脈衝輸入。 由於輸出側的觸發器之D — F F 5 c可藉由S Ε ΤΑ B 來予以 每次預 行設定 ,因 此若 將上述 短脈衝 A N D -A - OUT (圖6之(1 6 ))作爲同步脈衝輸入來加諸 於D — F F 5 c的話,則於此刻的D - F F 5 c的Q輸出 將會下降,並以脈衝P 1 —之形態來出現於輸出端子0 U T。_當然,此輸出脈衝P 1 /將形成:在外部同步脈衝輸 入訊號E X T _ C K的前緣上升,而於1週期的長度T的 —半(負載5 0 % )的位置下降之脈衝。 又,在第1週期t 1產生的一致輸出SA1 (圖6之 (15)),由於RS—FF6的Q輸出是產生於L下降 的期間*因此不會在A N D閘極3 1出現輸出•且 D — FF5c不會切換。 因此,.當A側處於測定區間(J K — F F的Q端子爲 Η位準)時而產生的一致輸出S A 1的影響,將會在 A N D閘極3 1被除去,且不會出現於輸出◦ U T。 接著,一旦進入第4週期t 4的話,則將可藉由再次 到來的SET — A (圖6之(9)),而來設定RS — FF6(圖6之ί點):並且,RS-FF6的設定輸出 Q (圖4之(1 1 ))將被輸入至A N D閘極3 1 ’同時 經由0 R閘極7來加諸於A側的延遲線振盪器1 1 ,而使 其振盪。並且,解除計數器1 7的淸除處理,而得以開始 進行振盪循環數的計測。並且,當計數器1 7的計數値與 本纸張尺度適用中國固家標準(CNS)A4規格(210 X 297公釐) -I I----------* 裝--- (請先閱讀背面之注意事項一}〉寫本頁) 訂·· 線- 經濟部智慧財產局員工消費合作社印製 -43 - 449 9 7 4 …A7 __ B7 經濟部智慧財產局員工消費合作社印Μ 五、發明說明(41) 上述運算電路1 9的輸出値(1週期的長度T的一半)一 致時(圖6之g點),將再度自一致電路2 8中產生一致 輸出SA。而且,在此一致輸出SA產生時,R S — F F 6的輸出Q (圖6之(1 1 ))將會下降’而以脈衝 P 2的形態來形成A N D閘極3 1的輸入。 因此,於一致輸出S A的前緣,自供以輸入脈衝P 2 及一致輸出S A的A N D閘極3 1中產生短脈衝A N D _ A —〇U T (圖6之(1 6 ),並經由0 R閘極3 3而形 成D — F F 5 c的脈衝輸入。 由於D — F F 5 c可藉由S ET — AB來予以每次預 行設定,因此若將上述短脈衝A N D — A —〇U 丁 (圖6 之ί 1 6 ))作爲同步脈衝輸入來加諸於D — F F 5 c的 S ’則於此刻的D _ F F 5 c的Q輸出將會下降,並以脈 衝Ρ 2 '之形態來出現於輸出端子0 U Τ。當然,此輸出脈 衝Ρ 2 將形成:在外部同步脈衝輸入訊號Ε X Τ — C Κ的 前緣上升,而於1週期的長度Τ的一半(負載5 0 % )的 位置下降之脈衝。 同樣地在Β側也進行較上述Α側的動作慢2週期之相 同的動作。亦即,在第3週期t 3的SE. 丁一 AB產生時 ,JK — FF的QN輸出(圖6之(8))將處於Η位準 ,藉此使得能夠選擇指示Β側的負載決定電路4進行測定 動作。 因此,定時訊號W C — Β (圖6中之(1 9 ))將上 升(圖6之h點),並經由0 R閘極9來加諸於B側的延 (請先閲讀背面之注意事項-ί寫本頁) 裝 'SJ· -線· 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公笼) -44 - A7 B7 42 449974 五、發明說明( 遲線振盪器1 1 ,然後在開始進行振盪的同時’輸入至計 數器1 7的淸除端子c L.,此刻計數器1 7將開始計算振 邊的循環數d B側的延遲線振盪器1 1的振盪將至少持續到第4週 期ί 4的同步脈衝上升終了爲止》 Β側的延遲線振盪器1 1的振盪係藉由第5週期t 5 的同步脈衝上升之前所產生的W C — B的下降,亦即在經 過若干同步脈衝輸入訊號E X T - C K的1週期之實際計 測區間T 3 B終了時(圖6中之j點)結束。並在此期間 ,在持有相當於同步脈衝輸入訊號E X T — C K的1週期 丁的長度之1 / 2 C K A的目標計測區間T 1 B終了處( 圖6中之1點),亦即被輸入至閂鎖電路1 8的同步脈衝 輸人端子C K之1 / 2 C K B下降時,閂鎖電路1 8將鎖 注計數器1 7的計數値(1週期的長度T = T 1 B )。 在此,B側的運算電路1 9將接受閂鎖電路1 8的輸 出,並運算1週期的長度T之計數値的一半(亦即,5 0 %之負載的定時位置),然後輸出其運算結果,並予以.輸 ------------裝 ----I---訂·— !線 I (請先閱讀背面之注意事項Μ /寫本頁> 經濟部智慧財產局員工消費合作社印製 B 圖之.閘且 , i ( 6 R ’ 理 T 8 圖 ο 盪處 E F ί 由振除 。s F Q 經其淸 π 由.1 出時使除 -Β藉S 輸同而解 1 可 R 定,’來 Β1將定設·2 1 而 子則設的 3 1 L M-t, 來 8 極器 C Λί話而F閘盪除 輸的,F D 振淸 af5來 -N 線的 方 t 到 s A 遲 7 一 期的R至延1 的週},入的器 CO 5 } 且輸彻數 2 第 7 並被 B 計 路入 1 。 將於的 電進< } >諸側 致旦之點}加 B 一 | 6 k 9 來於 至圖之 1 9 諸 入 ί 6 ί 極加 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公g ) -45 - f 4 49 9 7 4 ..A7 _ B7 五、發明說明(43) 而使計數動作得以開始。 此外,B側的計數器1 7的輸出將被輸入至一致電路 2 8的另一方之輸入端子A 1〜A η ,且計數器1 7的計 數値將步進地增加,而當與上述運算電路1 9的輸出値( 1週期的長度Τ的一半)一致的一瞬間(圖6之Q點)’ 將自一致電路2 8中產生一致輸出SB。 此一致輸出S B將被輸入至R S _ F F 8的復位輸入 端子Q N,而使觸發器復位。並於此一致輸出S B產生時 ’RS-FF8的設定輸出Q (圖6之(19))將會下 降,而以脈衝P 3的形態來形成A N D閘極3 2的輸入。 因此,於一致輸出S B的前緣,自供以輸入脈衝P 3及一 致輸出S B的A N D閘極3 2中產生短脈衝A N D - B _ 0 U T (圖6之(2 5 ),並經由0 R閛極3 3而形成 D — F F 5 c的脈衝輸入。 由於D_F F 5 c可藉由SET — AB來予以每次預 行設定,因此若將上述短脈衝A N D — B — Ο ϋ T (画6 之t 2 5 ))作爲同步脈衝輸入來加諸於D — F F 5 c的 話,則於此刻的D - F F 5 c的Q輸出將會下降’並以脈 衝P 3 /之形態來出現於輸出端子〇 U T。 當然,此輸出脈衝P 3 —將形成:在外部同歩脈衝輸 入訊號EXT - CK的前緣上升,而於1週期的長度T的 一半(負載5 0%)的位置下降之脈衝。又,在第3週期 t3產生的—致輸出SB1 (圖6之(22)) ’由於 RS — F F 8的Q輸出是產生於L下降的期間’因此不會 - — — Ί — lllllllf — · I I (請先閱讀背面之注意事項寫本頁) 1-P - •線 經濟部智慧財產局員工消費合作社印製 本纸張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) -46 - 449974 Λ/ B7 44 五、發明說明() 在AND閘極32出現輸出,.且D — FF5 c不會切換: 因此,當B側處於測定區間(J K — F F的Q N端子 爲Η位準)時而產生的一致輸出S B1的影響,將會在 AND閘極3 1被除去,且不會出現於輸出OUT。 接著,一旦進入第6週期t 6的話 > 則將可藉由再次 到來的SET—B (圖6之(17)),而來設定RS — FF8 (圖6之r點)。並且,RS — FF8的設定輸出 Q (圖6之(1 9 ))將被輸入至A N D閘極3 2 1同時 經由0 R閘極9來加諸於B側的延遲線振盪器1 1 ,而使 其振盪。並且,解除計數器1 7的淸除處理,而得以開始 進行振盪循環數的計測。 此外,當計數器1 7的計數値與上述運算電路1 9的 I 閱 讀 背 面 之 ii t 事 項 C 寫 本 頁 經濟部智慧財產局員工消費合作社印Μ ) 位下 .4 1 形 預 6 的 點 復會。PD而 次圖 C 5 〇〇 將入衝N3 每 ¢10 之 F} 輸脈 A3 以 TF 6 F} 的入衝極 予UF 圖。 -92 輸脈閘 來 ο-3 3 ( S11一以短RBID 時isRii 供生οApq 於 致 U 使之 W 自產由 Ί -諸 15:11來 6Ν,中經 TD 加 }-gB 圖Α緣 2 並 EN 來 半生 S — 成前 3, SA 入 I 產出 Q形的極}。由衝輸 的中輸出來 Β 閘 3 入藉脈衝 Τ8 致輸 ISD2 輸可短脈 度2 i 的形出Νί衝C述步 長路此 8 的輸Α之脈 5 上同 的電藉 F 4 致的 6 的 F 將爲 期致是 FP 一 Α 圖 CF 若作 週 j 於 一 衝於 SC5 I 此5 1自由 S 脈,出 TFD因 ; ί 度,R 以此輸UF 於,3 値再又此且因致 ο | 由定 2 出將 因, 一一 D 設 ί 輸, ,降 及 Β 成 行之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公髮) '47 - 4 499 7 4 A7 B7 45 五、發明說明() {靖先閱讀背面之;i意事項ί, 寫本頁) 話’則於此刻的D — F F 5 c的Q輸出將會下降,並以脈 衝P 4 —之形態來出現於輸出端子〇 u T。當然,此輸出 脈衝P 4 —將形成:在外部同步脈衝輸入訊號e X T -CK的前緣上升’而於1週期的長度τ的一半(負載5 ◦ % )的位置下降之脈衝。 1 進而能夠自D — F F 5 . c的Q輸出中取得與同步脈衝 輸入訊號E XT — C K同步且負載5 0%的輸出脈衝 P 1 一,P 2 ' ’ P 3 ' ’ P 4 一 · · ·。.上述之倍頻與 負載修正之作用效果係:由於同步脈衝輸入訊號E X T -C K的負載即使是在5 0 %的前後,或以上的情況時,也 能夠取得,因此對於數位波形的整形非常有效,且可以將 肀導體主動元件的動作可能領域延伸至非常高的頻率爲止 <倍頻電路> 圖7之倍頻電路2 0 1在此設置同~構成之2組.的# 載決:定電路3 ^ 4,兩電路係如圖8之動作循環c 1 , 經濟部智慧財產局員工消費合作社印製 C 2所不一般,彼此間相差2週期分的同步脈衝輸入訊號 EX 丁 — CK而交互動作。並且’配合所需,將第1負載 決定電路3稱爲A側,將第2負載決定電路4稱爲B側, 而且賦予參照圖號A,B以示區別。 亦即,倍頻電路2 0 1係具備有: 一定時產生電路(2 ),該定時產生電路(2 )係供 以由同步脈衝輸入訊號E X T - C K作成所需的定時訊號 48 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 4 49 9 7 4 A7 B7 五、發明說明(46) ’而該所需的定時訊號係包含.:供以指示將目標計測區間 τ 1 A ’ T 1 B (該目標計測區間爲同步脈衝輸入訊號 E X T - C K之1週期T的長度所必須計測之區間_)于以 空出同步脈衝輸入訊號E X T - C K之1週期T的整數倍 間隔之訊號1 / 2 C K A,1 / 2 C K B ,及供以指示贲 際計測區間丁 3 A,T 3 B (該實際計測區間係供以使較 目標記測區間長若干的計測動作繼續)之訊號W C - A, W C B :及 一第1負載決定電路及第2負載決定電路3 ,4,該 第1 ,第2負載決定電路3,4係屬於接受上述定時訊號 後’決定且指示所需輸出之同步脈衝訊號的負載5 0 %的 定時位置之電路,並且至少彼此間進行1週期分的重合動 作及2週期分的偏移動作。 (1 )負載決定電路3 ,4 兩負載決定電路3 ,4係分別由: 延遲線振盪器1 1 ,及 計算其振盪循環數之計數器1 7,及 閂鎖其計數器1 7的內容之閂鎖電路1 8 :及 算出其計數値的1 / 4的値,2 / 4的値及3 / 4的 値之第1運算電路219 ,第2運算電路220 ,第3運 算電路2 2 1,及 分別設置於各運算電路2 1 9,2 2 0 ,2 2 1之第 1—致電路222 ,第2 —致電路223 ,第3 —致電路 — I1IIIIIIIII — * — — — — — — — alllllllt N). 、 (請先閱讀背面之注意事項广~寫本頁) 本紙張尺度通用中國國家標準(CNS)A4規格(210 X 297公釐) A7 B7 麵磷9974 五、發明說明(47). 2 2 4而構成者。 (a )延遲線振盪器1 1 延遲線振盪器1 1係由: 將一方的輸入端子作爲振盪器的輸入端子之N A N D 閘極1 2 ;及 作爲延遲元件而被連接於該NAND閘極1 2的輔 .端子之奇數段的C - Μ 〇 S反相器1 3 :及 自該反相器1 3的輸入端子往上述N A N D閘極 3 1 5的另一方的輸入端子之反饋回路1 4中所被插A $ .¾相甩的反相器1 5等而構成者。 在此作爲延遲元件的反相器1 3 ,除了 C 一 Μ 〇 S & 中丨丨器之外,也可使用ECL反相器,I IL反相器等° 此延遲線振盪器1 1將從上述定時產生電.路2接€ $ 時訊號WC — A,WC — B (實際計測區間T3A, 丁 3 B ),然後在其訊號上升時開始進行供以計測的丨辰^ ,並於訊號下降時停止振盪。亦即,通常N A N D閛極 1 2之一方的輸入端子爲邏輯位準L,輸出爲Η,反相器 1 3之輸出爲L ,以及反相器1 5之輸出(NAND閘極 1 2之另一方的輸入端子)爲Η的狀態時停止振邊。但若 通常N AND閘極1 2之一方的輸入端子轉換成邏輯位準 Η的話,則當N A N D閘極1 2的輸出爲L,反相器1 3 的輸出爲Η,反相器1 5的輸出爲L ,NAND閘極1 2 之另一方的輸入爲Η,NAN D閘極1 2的輸出爲L等之 — — — If--- ------裝--------訂-- ---- 線 — (請先fi3讀背面之注意事讀ί,:>·»ν寫本頁) 經濟部智慧財產局員工消費合作社印製 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 50 - 449974 A7 B7 48 五、發明說明(〉 狀態時進行振盪。然後在定時訊號W C - A,\Y C ~ Β ί 實際計測區間丁 3 A,Τ 3 Β )下降時停止振盪= (請先閱讀背面之注意事項寫本頁) 此定時訊號W C — A,W C — B (實際計測區間 T3A,T3B)的上升係與上述定時訊號1/2CK C 目標記測區間T 1 A,T 1 B )的上升同時,而下降方面 將比定時訊號1 / 2 C K稍微慢許多。換言之,此延遲線 振盪器1 1係於將上述同步脈衝輸入訊號E X T - C K予 以分爲1/2週期後而取得之定時訊號1/2 CK上升時 (目標記測區間T 1 A,T 1 B的起點)開始振盪,並且 在定時訊號1 / 2 C K下降後(目標記測區間T 1 A, T 1 B的終點)停止振邊。 藉此,在定時訊號1 / 2 C K的各奇數1週期間(目 標記測區間T 1 A 1 T 1 B )將持續進行振盪。 (b )計數器1 7 經濟部智慧財產局員工消費合作社印?Λ 計數器1 7係在於計測同步脈衝輸入端子C K被連接 於上述延遲線振盪器1 1的輸出端子時,上述延遲線振盪 器1 1的輸出D L - 0 S C — A的變化’亦即在於計測每 一循環振Μ之.1次產生的輸出變化。並且,.在計數器1 7 的淸除端子C L輸入與上述上述延遲線振盪器1 1相同之 輸入訊號,亦即輸入定時訊號W C — A,W C — Β (實際 計測區間丁 3A,T3B)等。 · 因此’ 5十數益1 7係與延遲線振盪器1 1的振盪及停 止的動作相同,並且在上述定時訊號1 / 2 C K (目標言十 -£)1 - 本纸張尺度適用中國家標準(CNS)A4規格(210 x297公釐) 經濟部智慧时產局員工消費合作社印製 Γ 449974/ A7 B7 49 五、發明說明() 測區間Τ 1 A,τ 1 B )上升的同時開始計測,而且在上 述定時訊號1 / 2 C K (目標計測區間T 1 A,T 1 B ) 下降之後停上計測。藉此,在定時訊號1 / 2 C K (目標 計測區間Τ 1 A,Τ 1 B )的1週期區間之間將可持續進 行振盪的循環數之計測。 ‘ (c )閂鎖電路1 8 閂鎖電路1 8 ,係輸入上述計數器1 7的位數輸出, 並且在同步脈衝輸入端子C K輸入有:在上述定時產生電 路2中作成之定時訊號1 / 2 C K (目標計測區間Τ 1 ) 因此,此閂鎖電路1 8係於定時訊號1 / 2 C K (目 標計測區間Τ 1 A,Τ 1 B )下降時,亦即目標計測區間 丁 1 A,Τ 1 B終了時,將可閂鎖計數器1 7的計數値( 振盪的循環數)。 藉此,在此閂鎖電路1 8中,將能夠鎖住對應於定時 訊號1 / 2 C K (目標計測區間丁 1 A ’ Τ 1 B )之1週 期區間的長度(同步脈衝輸入訊號E X T — C K的1週期 T )之振盪循環數的計數値。 (d)運算電路 219,220,221 第1運算電路2 1 9 ,第2運算電路2 2 0及第3運 算電路2 2 1係於接收上述閂鎖電路1 8的平行輸出後, 計算出被閂鎖之振盪循環數的計數値之1 / 4的値, 本纸張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐) ------- - - - - - - - - ·1111111 «—— — ml — 1 乂請先閱讀背面之注意事項寫本頁) 449 9 7 4 A7 B7 經濟部智慧財產局員工消費合作社印^{ ςπ 五、發明說明() 2 / 4的値及3 / 4的値,亦.即算出2 5 %,5 0 %, 7 0 %的負載値。其中,2 5%的負載値將成爲第1〜致 電路2 2 2的一方之輸入値,5 0%的負載値將成爲第2 —致電路2 2 3的一方之輸入値,7 5%的負載値將成爲 弟3 一致電路2 2 4的一方之輸入値。 (e)—致電路222,223,224 第1 一致電路2 2 2,第2 —致電路2 2 3及第3 — 致電路2 2 4係分別將上述第1運算電路2 1 9 ,第2遝 算電路2 2 0及第3運算電路2 2 1的平行輸出(運算結 果1 / 4的値,2 / 4的値及3 / 4的値)的其中之一作 爲一方的輸入,而將上述計數器1 7的輸出作爲男一方的 輸入=然後,當上述計數器1 7的計數値增加到與上述3 個運算結果一致時,一致電路222 ,223 ,224將 輸出一致輸出 S A 1 ,S A 2 ,S A 3 或 S B 1 ,S B 2 ,S B 3。 (2 )前置FF及前置〇R閘極 第1負載決定電路3 ,第2負載決定電路4之前將分 別設置有R S觸發器(簡稱F F ) 6 ’ 8,該 R S - F F 6 ,8係於上述目標記測區間與其次的目標記 測區間之間的振盪對照區間T 6 A,T 6 B中’將每次被 設定爲與同步脈衝輸入訊號E XT - C K的1週期T的前 緣同步,且藉最後的一致輸出S A 3 ,S B 3予以復位。 張尺度適用.中國國家標準~^NS)A4規格(2]0 X 297公Θ :―53 ' ~~ " - - -------- I I · * I--I I I I ·111111!» (請先閱讀背面之注意事項寫本頁) 449.97 4 . A7 B7 五、發明說明(51) 又’第1負載決定電路3,第2負載決定電路4之前 將分別設置有〇 r閘極7 ,9 ,經由該〇 R閘極7 ,9 ' 將上述R S ~ f F 6 ,8的輸出及供以指示上述實際計測 區間丁 3 A ,丁 3 B的訊號W C — A,W C - B予以輸入 至所屬的負載決定電路3及4。並i,具備有供以切換狀 態之輸出用的觸發器5 c ,該觸發器5 c將每次被復位爲 爲與同步脈衝輸入訊號ΕΧΤ — CK的1週期丁的前緣同 步’且根據自第1負載決定電路3 ,第2負載決定電路4 取得的一致輸出SA1 ,SA2*SA3或SB1 , S B 2 ’ S B 3來切換狀態。
I羊而言·之’第1負載決定電路3之前設置有 R S — F F 6 ’且其Q輸出將經由〇R閘極7 ( 0 R _ A ;‘而被輸入至負載決定電路3的延遲線振盪器1 1 ,同時 還被輸入至A fC D閘極3 1的一方之輸入端子。然後,上 述一致電路2 2 4的輸出,亦即負載7 5 %的一致輸出將 被輸入至前置R S - F F 6的復位端子R。該 RS — F F 6係與輸出用的D — FF 5 c共同構成寬度作 成電路5的一部分。 此R S — F F 6係於定時產生電路2內之j K — F f 的Q N (圖β之(8 ))爲Η時’亦即a側爲振盪對照區 間時,將藉由在同步脈衝輸入訊號E X T — C K的前緣所 產生的短脈衝S ET — A (圖8之(9 ))來予以設定, 且藉最後的一致輸出S A 3 (圖8之(1 6 ))予以復位 (參照圖8之(1 1 ))。 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -54 - --------------裝—— Λ/· {請先閱讀背面之注意事項κί 寫本頁) 訂.. 線· 經濟部智慧財產局昊工消費合作社印製 A7 B7 449974 五、發明說明(52) 因此,在第3週期t 3 ,.第4週期t 4產生& RS — F F 6的輸出端子Q之脈衝P 1 ,P 2將加諸於A N D間 極3 1的一方,且在脈衝P 1 ,P 2輸出的期間,—致輸 出SA1 ,SA2 ,SA3將經由OR閘極33 ° V U R 一 2 )而加諸於預設定可能之D-F F 5 c的同步脈、 端子C Κ。 又,與第1負載決定電路3的構成完全相同之^第2負 載決定電路4之前將設置有R· S - F F 8及〇R.聞極q , 且其Q輸出將經由OR鬧極9 (OR—B)來予以輸入至 負載決定電路4的延遲線振盪器1 1 ,同時還被_人至 A D閘極3 1的一方之輸入端子。然後,上述一致電路 2 8的輸出,亦即負載決定電路4的輸出將被輸入至前置 RS — FF8的復位端子R。該RS — FF8係與 D — FF5 c共同構成寬度作成電路5。 此R S. — F F 8係於定時產生電路2內之J K 一 F F 的Q (圖8之(7 ))爲Η時,亦即B側爲振盪對照區間 時,將藉由在同步脈衝輸入訊號Ε X Τ - C Κ的前緣所產 生的短脈衝SET — Β (圖8之(16))來予以設定, 且藉一致輸出SB (圖8之(23))的最後者(雖圖中 未示,但具有與圖8之(1 6 )的S A 3相同之脈衝)予 以復位(參照圖8之(1 8 ))。 因此,在第5週期t 5,第6週期t 6產生於RS -F F 8的輸出端子Q之脈衝P 3 ,P 4將加諸於A N D閘 極3 2的一方,且在脈衝P 3 ,P 4輸出的期間’—致輸 本紙張又度適用中國國家標準(CNS)A4規格(210 X 297公釐) -55-^ 丨! - ----------裝--------訂_丨-------線 (請先閱讀背面之注意事項*寫本頁) .經濟部智慧財產局員工消費合作社印製 A7 B7 53 449974 五、發明說明( 出581,332,383將經由〇尺閘極33 2 )而加諸於預設定可能之D — F F 5 c的同歩脈衝畅入 端子C K。 (3 )寬度作成電路5 ΪΓ r ,並 寬度作成電路5係具有預設定可能之D-f 且其Q N端子與D端子直接連結。又’經由0 R _ ® 3 d 將 SET — A,SET-B 的訊號(亦即 SE 丁一 AB) 予以輸入至預設定輸入端子P R的同時,經由0 R阐極 33 將一致輸出 SA1 ’ SA2,SA3 或 SB1 ’ S β 2 ,S B 3予以輸入至D — F F c的同步脈衝1^ Λ ϋ而 C Κ = X,從一致電路222 ,223 ,224的一致輸出 端子S A 1 ,S A 2 ,S A 3往〇 R閘極3 3的線路中設 置有供以關閉在測定期間中進行一致輸出之A N D命1極 3 1 ,藉而取得與來自R S - F F 6 ,8的Q輸出之間的 AND。 又,從一致電路222,22 3 ’ 224的一致輸出 端子S B 1 ,S B 2,S B 3往〇 R閛極3 3的線路中設 置有供以關閉在測定期間中進行一致輸出之A N D閘極 32 ,藉而取得與來自RS — FF6 ,8的Q輸出之間的 AND。 (4 )定時產生電路2 本纸張尺度適用中國國家標準(CNS)A4規格(210 x 297公爱) ----— — — — —--1 I * I I I I--I — — — — — — (請先閱讀背面之注意事項1窵本頁> 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 449 9 7 4 A7 * ____B7 —:-----五、發明說明(54) 定時產生電路2,係於內部作成定時訊號5 E 丁一 AB,1/2CK,1/2CK -DL’WC’JK- FF-Q,JK — FF - QN,並且.利用這些訊號作成而 輸出定時訊號 SET — A,SET — B ,1/2CKA , 1/2CKB,WCA,WC- B ° S E T — A B (圖8之(3 ))係屬於在同步脈銜輸 入訊號E X T - C K的前緣發生之由短脈衝所構成的定時 訊號; 1 / 2 C K (圖8之(4 ))係屬於供以確定所需計 測同步脈衝輸入訊號E X T - C K的1週期T的長度的區 間(目標値計測區間)T 1之定時訊號。具體而言,是將 同步脈衝輸入訊號E X T ~ C K分爲1 / 2週期而取得之 訊號· W C (圖8之(6 ))係屬於供以確立實際計測區間 T 3 A,T 3 B的定時訊號,該區間T 3 A,T 3 B爲供 以使計測動作能夠在上述目標値計測區間T 1持續動作之 區間·此w c訊號將比上述1 / 2 C K的下降慢許多,亦 即雖與同步脈衝輸入訊號E X T — C K同時上升,但寬度 要比同步脈衝輸入訊號E X T — C K長1週期T。換言之 ’在定時訊號WC的1/2週期的寬度內作成令1/ 2 CK延遲若干之訊號1/2 CK - DL (圖8之(5 ) )’並獲得與1 / 2 C K的邏輯和,而藉此來取得此定時 訊號w C = JK— FF— Q (圖8之(7))係屬於定時產生電 (請先閱讀背面之注意事項寫本頁) 裝 訂· -線· 本纸張瓦度適用中圉1家標準(CNS)A4規格(210 X 297公釐) f ' 4 49 9 7 4 , A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明() 路2內之J K — F F的輸出Q之訊號,當輸出Q爲Η時, 指示Α側爲測定區間(Β側爲振盪對照區間)。又,J Κ 一FFQN(圖8之(8))係屬於定時產生電路2內之 J K — F F的輸出Q N之訊號,當輸出QN爲Η時,指示 Β側爲測定區間(Α側爲振盪對照區間)。 當定時產生電路2內之JK — FF的輸出QN (圖8 之(8 ))爲Η時,亦即,A側爲振盪對照區間時, S E T - A (圖8之(9 ))係屬於在同步脈衝輸入訊號 E X T — C K的前緣發生之由短脈衝所構成的定時訊號, 並且形成A側之R S — F F 6的設定輸入。 當定時產生電路2內之JK-FF的輸出Q (圖8之 ί 7 ))爲Η時,亦即,Β側爲振盪對照區間時,s Ε Τ -Β (圖8之(1 8 ))係屬於在同步脈衝輸入訊號 Ε X Τ - C Κ的前緣發生之由短脈衝所構成的定時訊號, 並且形成Β側之R S — F F 8的設定輸入。 1 / 2 C Κ Α (圖8之(1 4 ))係屬於供以確立a 側的目標記測區間Τ 1 A之訊號。換倉之,當定時產生電 路2內之JK— FF的輸出Q (圖8之(7))爲Η時, 亦即,Α側爲測定區間(Β側爲振盪對照區間)時,ί / 2CKA (圖4之(14))係屬於供以取出1/2CK 之訊號。 又,1/2CKB (圖8之(2〇))係屬於供以確 立B側的目標記測區間Τ 1 B之訊號。換言之,當定時產 生電路2內之】K. 一 FF的輸出QN (圖8之(8))爲 f請先閱讀背面之注意事項F 寫本頁) 裝 Ή · -丨線· 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐) -58- 4499 7 4 A7 B7 五、發明說明(56) Η時,亦即’ B側爲測定區間(A側爲掘盪對照區問)時 ’ 1/2CKA (圖8之(.2 0))係屬於供以取出1/ 2 C K之訊號。 W C - A,W C _ B係屬於供給實際計測區間τ 3 A ’ 丁 3 B之定時訊號’並且具有比τ 1還要長的脈衝寬度 (5 )動作 第1負載決定電路3係如圖8所示一般,以同步脈衝 輸入訊號E X 丁 一 C K的每4週期(4 T )爲1單位(動 作循環C 1 .),並於其中前半的第1週期(t 1 )計测同 步脈衝輸入訊號E X T — C K的1週期的長度(A側的目 標記測區間)T 1 A ’且使用此|十測的結果來算出1週期 的長度的1 / 4,2 / 4,3 / 4的値(負載2 5 %, 5 0 % ’ 7 5 %的定時位置),然後根據這些値在後半的 第3週期(t 3 )及第4週期(t 4 )中,分別從同步脈 衝輸入訊號E X T — C K的前緣計測出與此算出値一致爲 止的長度,亦即計測出負載2 5 %,5 0 %,7 5 %的定 時位置爲止的長度(圖8中係以T 5 A來表示其最大的 7 5 %的定時位置爲止的長度),而於一致時,輸出負載 25%,50%,75 %的定時位置之一致輸出SA1 , S A 2,S A 3。 第2負載決定電路4具有動作循環C 2 ,該動作循環 C 2係與第1負載決定電路3偏差2週期。亦即,第2負 --------------裝--- {請先閱讀背面之注意事項1 寫本頁) , 線. 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐〉 -39- 449974 Α7 Β7 五、發明說明(57) <請先閱讀背面之注意事項寫本頁) 載決定電路4係如圖8所示一般,以同步脈衝輸入訊號 EXT-CK的每4週期(t 3〜^ 6)爲1單位(動作 循環C: 2 ) ’並於其中前半的第1週期C t 3 )計測同步 服德I輸入訊號E X T — c κ的1週期的長度(b側的目標 s己區間)T 1 B ’且使用此計測的結果來算出1週期的 長度的1/4 ’ 2/4 ,3/4的値(負載25%,50 % ’ 7 5 %的定時位置),然後根據這些値在後半的第3 週期(t 5 )及第4週期(t 6 )中,分別從同步脈衝輸 Λ訊號E X T - C K的前緣計測出與此算出値一致爲止的 長度1亦即計測出負載2 5 %,5 0 %,7 5 %的定時位 I爲止的長度(圖8中係以Τ 5 β來表示其最大的7 5 % 的疋時位置爲止的長度),而於一致時,輸出負載2 5 % ’ 3〇96’ 了5%的定時位置之—致輸出SB1 , SB2 ,S B 3。 第8圖係表示第7圖的電路的主要元件的動作。 (1 ) A側第1週期t 1 經-部智慧財產局員工消費合作社印?·1" 在同步脈衝輸入訊號EXT - CK的第1週期t }產 生SET — AB時(圖8中之a),定時訊號WC — A( 圖8中之(1 〇 ))將經由0 R閘極7來輸入至延遲線振 盪器1 1 ,然後在開始進行振盪的同時,將被輸入計數器 1 7的淸除端子C L ,此刻計數器1 7將開始計算振盪的 循環數。而且,延遲線振盪器1 1的振盪將至少在第2週 期t 2的脈衝上升終了爲止繼續進行。 本紙張尺度適it國國家標準(CNS)A4規格(210 X 297公釐) Γί3〇 - 449974 A7 B7 五、發明說明(58) (請先間讀背面之注意事項it 莴本頁) 延遲線振盪器1 1的振盪.將在w C — A下降’亦即在 實際計測區間T 3 A終了時(圖8中之C )結束。並在此 期間,1 / 2 C K A的目標計測區間T 1 A終了處(圖8 中之b ),亦即1 / 2 C K A下降時,閂鎖電路1 8將鎖 住計數器1 7的計數値(1週期的長度T = T 1 A )。 在此,運算電路2 1 9 ,2 2 0,2 2 1將接受閂鎖 電路1 8的輸出,並運算1週期的長度T之計數値的1/ 4的値,2 / 4的値,3 / 4的値(2 5 %,5 0 %, 7 5 %之負載的定時位置),然後輸出其運算結果,並予 以輸入至一致電路2 2 2 ,2 2 3 ,2 2 4的一方之輸入 端子B 1〜Β η。 (1 i ) Α側 第3週期t 3 —旦進入第3週期ΐ 3的話,則將可藉由S . E T — A (圖8之(.9 ))的到來,而來設定R S _ F F 6 (圖8 之d點)_。並且,RS — FF6的設定輸出Q (圖8之( 1 1 ))將被輸入至A N D閘極3 1 ,同時經由0 R閘極 7來加諸於A側的延遲線振盪器1 1,而使其振盪。 經濟部智慧財產局員工消費合作社印製 又,由於RS—FF6的設定輸出Q可經由OR閘極 7來加諸於A側的計數器1 7的淸除C L而來解除淸除處 理,因此能夠開始進行振盪循環數的計測。 此外,計數器1 7的輸出將被輸入至一致電路2 2 2 ,2 2 3 ,22 4的另一方之輸入端子A 1〜An ,且計 數器1 7的計數値將步進地增加,而當與上述運算電路 -61 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐〉 經濟部智慧財產局員工消費合作社印^ ^ 4 49 9 7 4 A7 B7 59 五、發明說明() 2丄9 , 2 2 0,2 2 1的輸出値(1週期的長度T的 丄/4的値,2/4的値,3/4的値)一致的一瞬間( 圖8之e 1 ,e 2 ’ e 3點)’將自一致電路2 2 2, 223 * 224 中產生一致輸出 SA1 ,SA2 ’ SA3 此一致輸出S A 1 ’ S A 2 ’ S A 3中最大的S A 3
將被輸入至R S — F F 6的復位端子R ’而使觸發器復位 :並於此一致輸出S A 3產生時’ R S — F F 6的輸出Q (圖8之(1 1 ))將會下降’而以脈衝p 1的形態來形 成A N D閘極3 1的輸入。
另一方面,由於一致輸出是在此S A 3之前產生 S A 1 ,S A 2 ,因此僅於脈衝P 1的寬度內,自A N D 閘極3 1產生一致輸出S A 1 ’ S A 2 ,S A 3 (供以作
爲 A N D — A — 0 U T (圖 8 之(1 7 )),.並經由◦ R 丨刑極3 3而形成D — F F 5 c的脈衝輸入。 正確的,S A 3係屬在一致輸出S A 3的前緣產生之 短脈衝。 由於輸出側的觸發器之D — FF5 c可藉由SET — A或SET-B (亦即SET — AB)來予以每次預行設 定,因此若將對應於上述一致輸出S A 1 ,S A 2, S A 3 的短脈衝 A N D - A - 0 U T (圖 8 之(1 7 )) 作爲同步脈衝輸入來加諸於D - F F 5 c的話,則每次的 D - F F 5 c的Q輸出將被予以反相,而以脈衝X 1, X 2之形態來出現於輸出端子〇 U T。當然,此輸出脈衝 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1 -------- I ----裝-----ill 訂-! (請先閱讀背面之注意事項^·寫本頁> 經濟部智慧財產局員工消費合作社印製 I 4 49 9 7 4 五、發明說明(6(3)
X 1 ,X 2係1週期與T的外部同步脈衝輸入訊號E X T -C Κ的前緣同步上升且頻.率形成2倍的數位訊號’並且 輸出波形係形成於1週期的長度(原本的1週期的—半 1 / 2 T )的剛好一半(負載5 〇 % )的位置,亦即於原 本的輸入波形的週期的1 /4 T的位置下降之脈衝。 又,在第1週期t 1產生的一致輸出SA1 ,SA2 ,SA3 C 圖 8 之(15)),由於 RS — :?'?6的0輸 出是1生於L下降的期間,因此不會在A N D聞極3 1出 現輸出,且D-FF 5 c不會切換。 因此,當A側處於測定區間(J K _ F F的Q端子爲 Η位準)時而產生的一致輸出$ A 1的影響’將會在 A X D閘極3 1被除去,且不會出現於輸出〇 U T。 (1 i 1 ) A側 第4週期t 4 接著,一旦進入第4週期t 4的話,則將可藉由再次 到來的SET — A (圖8之(9)),而來設定 RS — FF6 (圖8之ί點)。並且,RS — FF6的設 定輸出Q (圖8之(1 1 ))將被輸入至AND閘極3 1 ’同時經由0 R閘極7來加諸於A側的延遲線振盪器1 1 ,而使其振盪。並且,解除計數器1 7的淸除處理,而得 以開始進行振盪循環數的計測。 此外’當計數器1 7的計數値與上述運算電路2 1 9 ’ 220 ’ 22 1的輸出値(1週期的長度τ的1/4的 値’ 2 / 4的値,3 / 4的値)一致時(圖8之g 1 , 本紙張尺度適用中國國豕標準(CNS)A4規格(210 X 297公釐) -〇3 - --I-----------裝----t.---訂·------I ·線 (請先閱請背面之注急事項.寫本頁) 4 49 9 7 4 A7 B7 五、發明說明( 61 g2,g3點),將再度自一致電路222,2 _2 3, 224中產生一致輸出SA1 ,SA2,SA3。 並且,在此一致輸出SA3產生時,RS — FF6的 輸出Q (圖8之(1 1 ))將會下降,而以脈衝P 2的形 極 的輸入。另一方面,.一·致輸出是 經濟部智慧財產局員工消費合作社印^{ 在此SA3之前產生SA1,SA2。 因此,僅於脈衝P 1的寬度內,自A N D閘極3 1產 生一致輸出SA1 ,SA2 ,SA3 (洪以作爲AND — A — ◦ U T (圖8之(1 7 ).),並經由〇R閘極3 3而 形成D — F F 5 c的脈衝輸入。 又,由於D — FF 5 c可藉由SET — AB來予以每 次預行設定,因此若將對應於上述一致輸出S A 1 , S A 2 ,S A 3 的短脈衝 A N D - A — 0 U 丁 (圖 8 之( 1 7 ))作爲同步脈衝輸入來加諸於D - F F 5 c的話, 則此刻的D - F F 5 c的Q輸出將被予以反相,而以脈衝 x 3 ,X 4之形態來出現於輸出端子0 U 丁。當然,此輸 出脈衝X 3 ,X 4係1週期與T的外部同步脈衝輸入訊號 E X Τ' - C K的前緣同步上升且頻率形成2倍的數位訊號 ,並且輸出波形係形成於1週期的長度(原本的1+週期的 —半1 / 2 Τ )的剛好一半(負載5 0 % )的位置,亦即 於原本的輸入波形的週期的1 / 4 Τ的位置下降之脈衝。 ν ) B fPJj 第 3 週期 t 3 同樣地在B側也進行較上述A側的動作慢2週期之相 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ^64- ---------------裝---、/ (請先閱讀背面之注意事項*··寫本頁) 訂: -線‘ * 449 9 74 A7 _____ B? 經濟部智慧財產局員工消費合作社印 五、發明說明() 同.的動作。亦即,在第3週期t 3的S E T-A B產生時 ’ JK 一 FF的QN輸出(圖8之(8))將處於η位準 ’藉此使得能夠選擇指不Β側的負載決定電路4進行測定 ’動作。 因此’定時訊號W C — Β (圖8中之(1 9 ))將上 升(圖8之h點),並經由0 R閘極9來加諸於b側的延 遲線振盪器1 1 ,然後在開始進行振盪的同時,輸入至計 數器1 7的淸除端子C L,此刻計數器i 7將開始計算振 盪的循環數。 ('-)B側 第4週期t 4 B側的延遲線振逯器1 1的振盪將至少持續到第4週 期t 4的同步脈衝上升終了爲止。 B側的延遲線振盪器1 1的振盪將在w ^ _ b下降, 亦即在實際計測區間T 3 B終了時(圖8中之j點)結束 --並在此期間’ 1 / 2 C K. A的目標計測區間τ 1 b終了 處(圖8中之i點)’亦即1 / 2 C K B下降時,閂鎖電 路1 8將鎖住計數器1 7的計數値(1週期的長度 T = τ 1 B )。 在此,B側的運算電路2 1 9 ,2 2 0,2 2 1將接 受閂鎖電路1 8的輸出,並運算1週期的長度T之計數値 的1 / 4的値,2 / 4的値,3 / 4的·値(2 5 %,5 0 ’ 7 5 %之負載的定時位置),然後輸出其運算結果’ % 並予以輸入至一致電路2 2 2 ,2 2 3 , 4的一方之 靖 先 閱 讀 背 面 之 ;i 意 事 項 I裝 訂 本纸張尺度適用中國國家標準(CNS)A4規格(210x297公笼) 經濟部智慧財產局員工消費合作社印製 4 499 74 A7 B7 五、發明說明( 63) 輸入端子B1〜Bn。 (v i ) B側第5週期t 5 一旦進入第5週期t 5的話’則將可藉由SET — B (圖8之(18))的到來,而來設定RS — FF8 C圖 8之k點)。並且,RS — FF8的Q輸出(圖8之 2 0 ))將被輸入至A N D閘極3 2 ,同時經由〇R閘極 9來加諸於B側的延遲線振盪器1 1 *而使其振盪’且加 諸於B側的計數器1 7的淸除C L而來解除淸除處理’而 使計數動作得以開始。 此外,B側的計數器1 7的輸出將被輸入至一致電路 2 2 2 ,2 2 3 ,22 4的另一方之輸入端子A 1〜A 21 •且計數器1 7的計數値將步進地增加,而當與上述運算 箄路2 1 9 ,2 2 0 > 2 2 1的輸出値(1週期的長度T 的1 / 4的値,2 / 4的値,3 / 4的値)一致的一瞬間 C圖8之Ql,q2 ,Q3點),將自一致電路28中產 生一致輸出SB1,SB2,SB3。 此一致輸出SB1 ,SB2 ,SB3中最大的SB3 將被輸入至R S - F F 8的復位端子R,而使觸發器復位 :並於此一致輸出S B 3產生時,R S — F F 8的輸出Q (圖8之(2 0 ))將會下降,而以脈衝P 3的形態來形 成A N D閘極3 2的輸入。
另一方面,由於一致輸出是在此S B 3之前產生 S B 1 ,S B 2 ,因此僅於脈衝P 3的寬度內,自A N D ---^--I 1 t --------•裝—---訂.--------線 .^1/. . {請先閱讀背面之注意事項严寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -66 - 4 49 9—7 4 .A7 B7 五、發明說明(64) ' I ---------- 丨-裝--- (請先閱讀背面之注意事項K.窵本頁) 聞極3 2產生一致輸出s B 1 .,S B 2 ,S B 3 (供以作 爲 A N D - b - 〇 υ τ (圖 8 之(2 4 )),並經由 〇 r 聞極3 3而形成D — F F 5 c的脈衝輸入.。 正確的’ S B 3係屬在一致輸出s B 3的前緣產生之 短脈衝。 ' 由於輸出側的觸發器之D — F F 5 c可藉由S E T — A B來予以每次預行設定’因此若將對應於上述一致輸出 S ’ S B 2 ’ S B 3 的短脈衝 A N D — B — 〇 U T ( 圖8之(2 4 ))作爲同步脈衝輸入來加諸於 D — F F 5 c的話’則每次的D — F F 5 c的Q輸出將會 下降’而以脈衝y 1 ’ y 2之形態來出現於輸出端子 0 U T。當然’此輸出脈衝y 1 ,y 2係1週期與T的外 -線- 部同步脈衝輸入訊號E X T - C K的前緣同步上升且頻率 形成2倍的數位訊號^並且輸出波形係形成於1週期的長 度t原本的.1週期的一半1 / 2 T )的剛好一半(負載 5 0 % )的位置,亦即於原本的輸入波形的週期的 1 / 4 T的位置下降之脈衝。 . 經濟部智慧財產局員工消費合作社印製 又,在第3週期t 3產生的一致輸出SB1 ,SB2 ,SB3 (圖 8 之(23)),由於 RS — FF8 的 Q 輸 出是產生於L下降的期間,因此不會在A N D閘極3 2出 現輸出,且D - F F 5 c不會切換。 因此,當B側處於測定區間(J K — F F的Q端子爲 Η位準)時而產生的一致輸出S B 1的影響’將會在 A N D閘極3 2被除去,且不會出現於輸出0 υ τ。 -67- 本紙張尺度適用中國國家標準(CNS)A4規格(2K) X 297公釐) 4 4 9 9 7 4 A7 B7 經濟部智慧財產局員工消費合作社印製 65 五、發明說明() (V i i ) B側 第6週期t 6 接著,一旦進入第6週期t 6的話,則將可藉由再次 到來的S E T - B (圖8之(1 8 )),而來設定R S -FF8(圖8之r點)。並且*RS — FF8的設定輸出 Q(圖8之(20))將被輸入至AND閘極32 ,同時 經由0 R閘極9來加諸於B側的延遲線振盪器1 1 ,而使 其振遶。並且,解除計數器1 7的淸除處理,而得以開始 進行振盪循環數的計測。此外,當計數器1 7的計數値與 上述運算電路219 ,220,221的輸出値(1週期 的長度T的1 / 4的値,2 / 4的値,3 / 4的値)一致 時 < 圖8之s 1 ,s2,S3點),將再度自一致電路 222 ’ 223 ,224 中產生一致輸出 SB1 ,SB2 S B 3 - 又,由於是藉此一致輸出S B 1 ,S B 2 ,S B 3來 使R S - F F 8復位,因此R S - F F 8的輸出Q ( H1 8 之(2 0 ))將會下降,且以脈衝P 4的形態來形成 AND閘極3 2的輸入。另一方面,一致輸出是在此 SB3之前產生SB1 ,SB2。 因此,僅於脈衝P 4的寬度內,自A N D閘極3 2產 生一致輸出SB1 ’ SB2 ’ SB3 (供以作爲AND — B — OUT (圖8之(24)),並經由OR閘極33而 形成D — F F 5 c的脈衝輸入。 又’由於D - FF 5 c可藉由SET — AB來予以每 -----------裝--- V).. (請先閱讀背面之注意事項i 冩本頁) -:7.- -線' 本纸張尺度適用中國國家標準(CNS)A4規格(2】0 X 297公爱) 4 49 9 7 4 A7 __— ___ B7 五、發明說明(66) 次預行設定,因此若將對應於上述一致輸出S B 1 , SB2 ,SB3 的短脈衝 AND — B — 0U 丁 (圖 8 之( 2 4 ))作爲同步脈衝輸入來加諸於D-F F 5 c的話, 則此刻的D +— F F 5 c的Q輸出將被予以反相,而以脈衝 y 3 ,y 4之形態來出現於輸出端子0 U T。當然,此輸 出脈衝y 3 ,y 4係1週期與T的外部同步脈衝輸入訊號 E X T - C K的前緣同步上升且頻率形成2倍的數位訊號 ,並1輸出波形係形成於1週期的長度(原本的1週期的 一半1 / 2 T )的剛好一半(負載5 0 % )的位置,亦即 於原本的輸入波形的週期的1 / 4 T的位置下降之脈衝。 進而能夠自D - F F 5 c的Q輸出中取得與同步脈衝 輸人訊號E XT — CK同步之2倍的頻率之數位訊號,亦 即其輸出波形的負載爲5 0 %之輸出脈衝X 1 ,X 2, X 3 ,X 4 ,y 1 ,y 2 ,y 3 , y 4 · · ·。上述之倍 頻與負載修正之作用效果係:由於同步脈衝輸入訊號 E X T - C K的負載即使是在5 0 %的前後,或以上的情 況時’也能夠取得,因此對於倍頻電路之數位波形的整形 非常有效,且可以將半導體主動元件的動作可能領域延伸 至非常高的頻率爲止。 <外部同步方法及外部同步電路> 圖9及圖1 Q係表示左右分開外部同步電路之圖示。 此外部同步電路係具備有: 一定時產生電路30 1 ,302 ;及 本紙張尺度適.用中國國家標準(CNS)A4規格(210 X 297公g ) - 69 - •-------------裝--- Ί. (請先閱讀背面之注意事項尹.寫本頁) ' 一5 ;線· 經濟部智慧財產局員工消費合作社印製 449974 A7 B7 五、發明說明(67) —內部觸發脈衝作成電路3 1 . 〇,該內部觸發脈衝作 成電路3 1 〇係於接受來自定時產生電路3 〇 1的定時訊 號之後’計測來自同步脈衝輸入訊號EXT—CK的1囿 期丁之外部觸發脈衝訊號Ε X T — T R Γ G (圖4 ( 1 ) )的相位位置,並於其次的每—周期τ ,以對應於外部觸 發脈衝訊號Ε X T - T R I G之到來的相位位置來作成基 準內部觸發脈衝訊號I NT — TR Ϊ G,且予以輸出,又 ’在外部觸發脈衝訊號Ε X T - T R I G到來時,分別於 被區劃成的A區間與相鄰的B區間輸出內部觸發脈衝訊號 TRiG — A,丁 RIG — B;及 一負載決定電路3 ’ 4,該兩組的負載決定電路3 , 4 於接受在定時產生電路3 〇 2所作成之定時訊號後, 土疋丑指示所需輸出之同步脈衝訊號的負載5 〇 %之定時 ^ 〔該兩組的負載決定電路3 » 4將賦予圖號A,B 以示區別) (請先閱讀背面之注意事項^寫本頁) 經濟部智慧財產局員工消費合作社印製 I 1 )定時產生電路3 Ό l 第1定時產生電路3 Ο 1在於作成而輸出: 接受外部觸發脈衝訊號EXT— TR I G (第4圖( 1 )),而將此外部觸發脈衝訊號£ X 丁一 τ R I G予以 Μ換成一疋的脈衝寬度之基準外部觸發脈衝訊號T r丨G 一 A Β (第 4 圖(8));及 . 供以區別外部觸發脈衝訊號Ε χ T _ τ r I g的到來 所被區劃成的一區間〔Α區間)與相鄰的區間(β區間) 本纸張尺度適用中國國家標準(CNS)A4規i?21〇X 297公心 70 f 4 49 9 7 4 A7 -*---:__2Z_____ 五、發明說明(68 )
之外部觸發脈衝區劃訊號T R〗G — s T 〇 p A, TRIG~ST〇Pb (第 4圖(2)的 D_FF — Q 同圖(3)的 D — FF — QN)。 (2 )內部觸發脈衝訊號作成電路3 i ο 內部觸發脈衝訊號作成電路3 i 〇爲作成:於輸入外 部觸發脈衝訊號EXT-tr ! G時替換2系統A,B的 內部觸發脈衝訊號T R I G — A,T R ! G _ B (圖5 ( 2 .5 ) ( 2 6 ))之電路。 該內部觸發脈衝訊號作成電路3 1 〇係具備有:
第2定時訊號產生電路311;及 第1及第2相位位置賦予電路3 1 2,3 1 3 :及 作成基準內部觸發脈衝訊號I Ν τ - τ R I g之0 R 閛極(F S A 1 ) 3 2 5 :及 在外部觸發脈衝訊號E X T 一 T R I G到來時,將此 基準內部觸發脈衝訊號I N T - T R I G作爲內部觸發脈 衝訊號丁 R I G — A ’ T R I G ~ B而分別予以輸出至上 述A區間與相鄰的B區間之邏輯閘極部(a N D — A, A N D - B ) 3 2 6。 (a)定時產生電路301 爲了能夠知道外部觸發脈衝訊號到底是處於如何的相 位位置’定時產生電路3 〇 1將於同步脈衝輸入訊號 E X T - C K的1週期T內製成一供以指示相位位置計测 本纸張尺度適用中國國家標準(CNS)A4 格(2】〇 X 297公t ) ΓΤΠ ' --------------裝— <請先閱讀背面之注意事項S 冩本頁) ij. -線- 經濟部智慧財產局員工消費合作社印*1^ 4 499 74 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(69) 區間之定時訊號C K F A,C K F B (相位位置計測區間 訊號)(第4圖之(1〇) (11))。 此相位位置計測區間訊號c K F A,C K F B係形成 與同步脈衝輸入訊號E X T — C K同步上升,且於同步脈 衝輸入訊號E XT — C Κ的1週期Τ內下降之訊號(第4 圖之脈衝寬度T 2 )=這是爲了能夠在同步脈衝輸入訊號 E X T - C K的1週期T內的任何位置上即使外部觸發脈 衝訊號E X 丁一 T R I G來到,也可以把握計測其位置。 此實施形態中,爲了能夠至少在C K F A ’ C K F B的二 系統中掌握住1週期T內的全區間,而儘可能使用負載較 寬的訊號CKFA,CKFB (負載爲5〇%以上)’令 妓此間的相位偏移1 8 0 > 。因此,負載爲5 0 %以上的 結果,外部觸發脈衝訊號E X T _ T R I G無論是在同步 脈衝輸入訊號E X 丁 一 C K的1週期T内的任何丨立® i來 到,兩訊號C K F A , C K F B的Η位準之區間必定會在 某處重®,且令彼此間的相位偏移1 8 〇 / ’ 取得阔精度的測定。 (b)第1及第2位相位置賦予電路3 1 2 ’ 3 第1及第2位相位置賦予電路3 1 2 ’ 3 完全相同。 該第1及第2位相位置賦予電路3 1 2 ’ 別具有: 延遲線振盪器3 1 4 :及 3的構成 1 3係分 -----------*裝i f <請先閱讀背面之注Φ?事項A、寫本頁} *線· 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公釐) ^72- B7 五、發明說明(70) 計測振盪循環數之計數器3 2 0 ;及 <請先閲讀背面之注意事項i 寫本頁) 在產生基準外部觸發脈衝訊號TRIG-AB的定時 位置(圖1 2之G 1,G 2,G 3或G 4 )鎖住計數器 J 2 〇的內容之閂鎖電路3 2 Ί ;及 該被閃住的値(xl ,χ2· · .yl ,y_2· ·. )與計數器3 2 0的輸出値一致時執行輸出之一致電路 3 2 2 ;及 '在上述閂鎖電路3 2 1中被鎖住的相位位置不適切時 ’亦即閂鎖後的結果完全爲「0」時,利用該閂鎖電路的 輸出來輸出一致停止訊號之OR閘極(OR — AD 0 ) 3 2 3 :及 輸入該0 R閘極3 2 3與一致電路3 2 2的輸出之 A N D 閘極 3 2 4。 又,於第1位相位置賦予電路3 1 2的延遲線振盪器 3 1 4中輸.入有來自定時產生電路3 0 1的位相位置計測 區間訊號C K F A,又,於第2位相位置賦予電路3 1 3 的延遲線振盪器3 1 4中輸入有來自定時產生電路3 0 1 的位相位置計測區間訊號C K F B。 經濟部智慧財產局員工消費合作社印製 (i )延遲線振盪器3 1 4 延遲線振邊器3 1 4係由: 將一方的輸入端子作爲振盪器的輸入端子之N A N D 閘極3 1 5 ;及 作爲延遲元件而被連接於該N A N D閘極3 1 5的輸 $紙張尺度適用中國园家標準(CNS)A4規格(210 X 297公笼) ~ ~ > 449974 :-A7 B7 經濟部智慧財產局員工消費合作社印*J< 五、發明說明(71) 入端子之奇數段的c— MO S反相器3 Γ6 :及 自該反相器316的輸入端子往上述NAND閘極 3 1 5.的另一方的輸入端子之反饋回路3 1 7中所被插人 之反相用的反相器318等而構成者。 在此作爲延遲元件的反相器3 1 6 ,除了 C - Μ 0 S 反相器之外,也可使用E C L反相器,I I L反相器等。 此延遲線振盪器3 1 4將從上述定時產生電路3 0 1 接受相位位置計測區間訊號C K F A,C K F Β (第4 0 (10) (11)),然後在其訊號上升時開始進行供以 計測的振盪,並於訊號下降時停止振盪。亦即,通常 X A N D閘極3 1 5之一方的輸入端子爲邏輯位準L,輸 出爲Η,反相器3 1 6之輸出爲L,以及反相器3 1 8之 輸出(N A N D閘極3 1 5之另一方的輸入端子)爲Η的 狀態時停止振盪。但若通常N A N D閘極3 1 5之一方的 輸入端子轉換成邏輯位準Η的話,則當N A N D閘極 3 1 5的輸出爲L,反相器3 1 6的輸出爲Η,反相器 3 1 8的輸出爲L ,N A N D閘極3 1 5之另一方的輸入 爲Η,N A N D閘極3 1 5的輸出爲Η等之狀態時進行振 盪。然後在相位位置計測區間訊號C K F A,C K F Β下 降時停止振盪。 (1 i )計數器3 2 0 _ 計數器3 2 0係在於計測同步脈衝輸入端子C K被連 接於上述延遲線振盪器3 1 4的輸出端子時,上述延遲線 本紙張尺度適用中囵國家標準(CNS)A4規格(210x297公釐)
-74T — — — — — I 1 丨 Ί — — — - I !丨 1 ! Ϊ 111 — 丨丨 ' (請先閱讀背面之注意事項"、寫本頁) 449 9 7 4 經濟部智結財產局員工消費合作社印製 A7 B7 79 五、發明說明() 振盪器3 14的輸出〇1^-05(:—1,0;1 — 〇5(:— 2的變化’亦即在於計測每一循環振盪之1次產生的輸出 變化。並且’在計數器3 2 0的淸除端子C L輸入與上述 上述延遲線振盪器3 1 4相同之輸入訊號,亦即輸入相位 指標訊號C K F A , C K F B。 ― 因此 > 計數器3 2 0係與延遲線振.盪器3 1 4的振盪 及停止的動作相同,並且在上述定時訊號CKF A, C K _F B上升的同時開始計測,而且在上述定時訊號 C K F A,C K F B下降之後停上計測。 (1 1 1 )閂鎖電路3 2 1 閂鎖電路3 2 1係輸入上述計數器3 2 0的位數輸出 ,並於同步脈衝輸入端子C K輸入在上述定時產生電路 3 0 1中作成之基準外部觸發脈衝訊號Τ' R I G - A B。 因此,該閂鎖電路3 2 1係於基準外部觸發脈衝訊號 T R I G — A B上升時,亦即,外部觸發脈衝訊號到來時 (圖1 2的G 1 ,G 2、G 3或G 4點),鎖住計數器 3 2 0的計數値(振盪的循環數)X或y (圖1 2的X 1 ,X 2 , · · · ,y 1 ,y 2 , · · & 因此,閂鎖電路3 2 1將可鎖住從同步脈衝輸入訊號 EXT— CK的上升到基準外部觸發脈衝訊號TR I G — A B到來爲止的長度計測後之振盪循環數的計數値(外部 觸發脈衝訊號到來之相位位置X或y )。 本纸張尺度適用令國國家標準(CNS)A4規格(210 * 297公釐)
Jill------I!裳 i — -----訂------ * 線·- <請先閱讀背面之注意事項产、寫本·!) 449974 A7 B7 五、發明說明( 73) (i v )—致電路 一致電路3 2 2係以閂鎖電路3 2 1的水平輸出作爲 一方的輸入’而以上述計數器3 2 〇的輸出s A作爲另一 方的輸入。然後’一致電路3 2 2係於上述計數器3 2 ◦ 的計數値增加至上述問鎖電路3 2 1的輸出値(外部觸發 脈衝訊號到來的相位位置X或γ )爲止時,輸出一致輸出 S A = —致輸出SA將於OR閘極3 2 3的輸出(第4圖( 1 7 ))爲Η的期間,自a n D閘極3 2 4取出而形成訊 號 F S A 1 (第 1 3 圖(_2 ◦)的脈衝 X 1 ,X 2 ,X 3 * * ·)或F S B 1 (第1 3圖(2 1 )的脈衝y 1 , y 2 ’ y 3 · _ ·),並經由〇r閘極3 2 5而合成爲基 準內部觸發脈衝訊號I N T - T R I G,然後傳送至邏輯 閘極部3 2 6。接著,基準內部觸發脈衝訊號I n T -T R I G將通過邏輯閘極部3 2 6 ,而藉此分別自A區間 及B區間取出基準內部觸發脈衝訊號τ R I G — A, TRIG-B (第 5 圖(25) ( 2 6 )。 在此’所謂0 R閘極3 2 3的輸出爲Η,係指 C K F Α在閂鎖電路3 2 1中被閂鎖時爲處於Η狀態,亦 即表示測定Ε X Τ — T r I G的相位位置的條件完備。並 且’只有在此情況,0 R 3 2 3輸出形成Η。 進而可在以外部觸發脈衝訊號D _ F F _ Q, D — F F _ Q Ν所示之Α區間與Β區間內取得與外部觸發 脈衝訊號Ε X T — T R I G同步而產生之複數個的內部觸 請先閱讀背面之沒意事項寫本頁) 裝 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -76- A7 B7 449 9 7 4 五、發明說明() 發脈衝訊號TRIG — A ’TRIG — B 〔第5圖(25 )(2 6 )。 (請先閱讀背面之注意事項尸..寫本頁) (3)定時產生電路302 圖1 4係表示定時產生電路.3 〇 2的電路構成。此弟 3定時產生電路3 0 2係供以製作A系統及B系統共通之 定時訊號 1/2CK — A1/B1 ’ 1/2CK-A2/ B2 ,WC — A1/B1 ’WC — A2/B2 ,並將适些 訊號供應給負載決定電路3A ’ 4A ’ 3B,4B。又’ 由於A系統及B系統是分別由2個負載決定電路3 ’ 4所 構成,因而須製作出供以選擇(二擇—)構成A系統及β 系統的2個負載決定電路3,4之中的—方之定時訊號 B L 0 C Κ - S E L,並將此訊號供應給位於各負載決定 ® 路 3 A,4 A,3 Β ’ 4 Β 的前面之 D — F F 3 3 1 ’ D — FF332。又,FF意指觸發器。 經濟部智慧財產局員工消費合作社印製 1/2CK — A1/B1 (圖 15 之(9)), 1/2CK — A2/B2 (圖15之(6))係屬於供以 確定所需計測同步脈衝輸入訊號E X T — c K的1週期T 的長度的區間(目標値計測區間)T 1之定時訊號。具體 而言,是將同步脈衝輸入訊號E X 丁 — c K分爲1 / 2週 期而取得之訊號。 WC — A1/B1 (圖 15 之(11)), W C - A 2 / B 2 (圖1 5之(8 ))係屬於供以確立實 際計測區間T 3的定時訊號,該區間T 3爲供以使計測動 本纸張尺度適用國家標準(CNS)A4規格(210 χ 297公釐) -11 - 4499 74 :; 五、發明說明() (請先閲讀背面之注意事項.!«.寫本頁) 作能夠在上述目標値計測區間τ 1持續動作之.區間。此 W C - A 1 / B 1 ,W C — A 2 / B 2訊號將比上述 1 / 2 C K的下降慢許多,亦即雖與同步脈衝輸入訊號 E X T _ C K同時上升,但寬度要比同步脈衝輸入訊號 EXT— CK長1週期T。換言之,在定時訊號WC的 1 /2週期的寬度內作成令1 /2 C K延遲若干之訊號 D L - A B 1 (圖 15 之(10) ) ,DL— AB2 t Μ 15·之(7))並獲得與 1/2CK -A1/B1, 1 / 2 C K _ A 2 / B 2的邏輯和,而藉此來取得此定時 訊號w C。 BLOCK — SEL (圖15之(12))係屬於定 時產生電路3 0 2內之J K 一 F F的輸出Q之訊號,亦即 在同步脈衝輸入訊號E X T _ C K的每2週期下降時反相 之訊號,並且爲供以切換負載決定電路3 ,4時使用之動 經濟部智慧財產局員工消費合作社印製 作電路切換訊號。此動作電路切換訊號B L 〇 C K -S E L係於輸出Q爲Η時,供以指示負載決定電路3側( A 1 / Β 1側)爲測定區間(負載決定電路4側(A 2 / B 2側)爲振盪對照區間)’另外,當輸出q爲l時,則 供以指示負載決定電路4側(A 2 / B 2側)爲測定區間 (負載決定電路3側(A 1 / Β 1側)爲振盪對照區間) ί 4 )波型轉換訊號作成電路3 3 0 上述定時產生電路3 0 2的動作電路切換訊號 本紙張尺度適用中國國家標準(CNS)A*1規格(210x297公釐) -78^ 4 49 9 了4 A7 B7 五、發明說明(76) B L 0 C K - S E L將被輸入至構成波型轉換訊號作成電 路 330 之 D — FF331 ,332 (D — FF — RA’ ί請先閱讀背面之注意事項".々寫.本頁> D — FF — RB)的資料輸入端子〇,並且該 D — F F 3 3 1 ’ 3 3 2的同步脈衝輸入端子C K將輸入 有內部觸發脈衝訊號T R i G _ A,T R I G — B。 D — F F 3 3 1的Q N輸出端子將被連接有A M D閘 極3 3 3 ’且Q輸出端子將被連接有and閘極3 3 4 , 而兩A N D閘極3 3 3 ,3 3 4將分別被輸入有內部觸發 脈衝訊號T R I G - A及外部觸發脈衝區劃訊號T R I G -S Τ Ο P A。 同樣地’ D〜F F 3 3 2的Q N輸出端子將被連接有 A D聞極3 3 5 ,且Q輸出端子將被連接有a N D閘極 3 3 6 ’而兩A N D閘極3 3 5 ,3 3 6將分別被輸入有 內部觸發脈衝訊號T R I G - B及外部觸發脈衝區劃訊號 TR I G-.STOpb。 經濟部智慧財產局員工消費合作社印 又’從上述AND閘極3 3 3 ,3 3 4取出S ET -Al,SET_A2(圖 15 之(17) (15)),而 從上述AND閘極335,336取出SET— B1 , SET — B2(圖 15 之(21) (20))= SET - A1 (圖15之(17))係於定時產生電 路3 0 2內的J K — F F的Q爲L時,亦即動作電路切換 訊號 BLOCK— SEL (圖 15 之(12))爲 L 時( A 1 / B 1側爲振备通照區間τ 6的情況時),g £ τ _ A 1係屬於在內部觸發脈衝訊號T R I G — A的前緣產生 -7W- 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A7 B7 449974 五、發明說明(77) 之由短脈衝所形成之定時訊號,且形成A 1側(負載決定 電路3 A側)之R S — F F 6的設定輸入。 SET — A2 (圖15之(15))係來自定時產生 電路302的動作電路切換訊號BLOCK— SEL C圖 1 5之(1 2 ))爲L時(A 2 / B 2側爲振盪對照區間 T 6的情況時),S E T - A 2係屬於在內部觸發脈衝訊 號T R I G - A的前緣產生之由短脈衝所形成之定時訊號 ’且形成A 2側(負載決定電路4 A側)之R s - F F 8 的設定輸入。 SET— B1 (圖15之(21))係來自定時產生 電路302的動作電路切換訊號BLOCK — SEL (圓 1 5之(1 2 ))爲L·時(A 1 / B 1側爲振盪對照區間 T 6的情況時)’ S E T - A 2係屬於在內部觸發脈衝訊 號T R I G — A的則緣產生之由短脈衝所形成之定時訊號 ,且形成B 1側(負載決定電路3 B側)之R s — F F 6 的設定輸入^ SET — B2 (圖15之(20))係來自定時產生 電路302的動作電路切換訊號BLOCK〜SEL (圖 1 5之(1 2 ))爲L時(A 2 / B 2側爲振盪對照區間 T 6的情況時),S E T. - A 2係屬於在內部觸發脈衝訊 號T R I G — A的前緣產生之由短脈衝所形成之定時訊號 ,且形成B 2側(負載決定電路4 B側)之r ς Γ d。 ^ — r r 8 的設定輸入。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) i ---:---------*--— — In ^--------- Λ- <請先閱讀背面之注意事項尸寫本I) 經-部智慧財產局員工消費合作社印也^ 50 4 4 9 9 7 4 A7 B7 78 五、發明說明( (5 )負載決定電路3,4 . 如圖10所示,將負載決定電路3 ,4設成i組,$ 再予以設置2系統A,B而形成2組的負載決定電路3 A ,4 A 1 3 B,4 B。 該2組的負載決定電路3 A,4 A | 3 B,4 B係# 別具有: 延遲線振盪器4 1 :及 供以計測振盪循環數之計數器4 7 ;及 問鎖其計數器4 7的內容之閂鎖電路4 8 :及 供以算出其計數値的1/2的値之運算電路49:及 設置於運算電路4 9之一致電路5 0。 --------------裝 i I f請先閱讀背面之注意事項严.寫本頁) 經濟部智慧財產局員工消費合作社印*1?; (a )延遲線振盪器4 1 延遲線振盪器41係由: 將一方的輸入端子作爲振盪器的輸入端子之N A N D 閘極4 2 :及 作爲延遲元件而被連接於該N A N D閘極4 2的輸入 端子之奇數段的C — Μ 〇 S反相器4 3 :及 自該反相器4 3的輸入端子往上述NAN D閘極4 2 的另一方的輸入端子之反饋回路4 4中所被插入之反相用 的反相器4 5等而構成者。 在此作爲延遲元件的反相器4 除了 C— M〇 S反 相器之外,也可使用E C L反相器,I I L反相器等。 此延遲線振盪.器4 1將從上述定時產生電路3 0 2接 ;線· 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公Ϊ ) -81^ 449974 . A7 ___· _ B?________ 五、發明說明(79) 受定時訊號WC—A1/B1. ,WC — A2/B2 (實際 計測區間T 3 ),然後在其訊號上升時開始進行供以計測 的振盪,並於訊號下降時停止振盪。亦即,通常N A N D 閘極4 2之一方的輸入端子爲邏輯位準L,輸出爲Η ·反 相器4 3之輸出爲L ,以及反相器4 5之輸出(N A N D 閘極4 2之另一方的輸入端子)爲Η的狀態時停止振盪。 但若通常N A N D閘極4 2之一方的輸入端子轉換成邏輯 位準Η的話*則當N A N D閘極4 2的輸出爲L ,反相器 4 3的輸出爲Η,反相器4 5的輸出爲L,N A N D閘極 4 2之另一方的輸入爲H,N AND閘極4 2的輸出爲Η 等之狀態時進行振盪。然後在定時訊號\V C — A 1 / Β 1 ’ W C — A 2 / 3 2 (實際計測區間T 3 )下降時停止振
.'ITT
-TliL 經濟部智慧时產局員工消費合作社印製 ------------J -裝--- <請先閱讀背面之注意事項寫本頁) -_線- 此定時訊號 W c - A 1 / B 1 1 W C — A 2 / B 2 ( 實際計測區間T 3 )的上升係與上述定時訊號1 / 2 C K —A 1 / B 1 ,1 / 2 C K ~ A 2 / B 2 (目標記測區間 τ 1 )的上升同時,而下降方面將比定時訊號1 / 2 c κ -Al/Bl ’ 1/2CK — Α2/Β2 稍微慢許多。換 g之’此延遲線振盪器4 1係於將上述同步脈衝輸入訊號 E X T_ C K予以分爲1 /2週期後而取得之定時訊號 1/2CK-A1/B1 ,1/2CK — Α2/Β2 上升 時(目標記測區間Τ 1的起點)開始振邊,並且在定時訊 號 1/2CK — A1/B1 ,1/2CK — A2/B2 下 降後(目標記測區間Τ 1的終點)停止振邊。 本紙張尺度適用中國國家標準(CNS)A4規格<210 X 297公笼) 4 49 9 7 4 A7 B7 五、發明說明( 80 (b )計數器4 7 計數器4 7係在於計測同步脈衝輸入端子 於上述延遲線振盪器1 1的輸出端子時,上述 器4 1的輸出DL-O S C — A的變化,亦即 一循環振盪之1次產生的輸出變化。 並且,經由線路4 6在計數器4 7的淸除 入與上述上述延遲線振盪器41相同之輸入訊 C K被連接 延遲線振盪 在於計測每 端子C L輸 號,亦即輸 入定時訊號W C _ A 1 / B 1 ,W C — A 2 / B 2 (實際 遲線振盪器 時訊號1 / 2CK-A1/B1,1/2CK — A2/B2 (目標計 测區間丁 1 )上升的同時開始計測’而且在上述定時訊號 A1/B1 - 1/2CK-A2/B2 (目 計測區間丁 3 )等=因此,計數器4 7係與延 4 1的振盪及停止的動作相同’並且在上述定
C K
標計測區間T 下降之後停上計測 藉此,在定時訊號1/2CK — A1/B1 , 1 / 2 C K - A 2 / B 2 (目標計測區間T 1 )的1週期 區間之間將可持續進行振盪的循環數之計測=> 請 先 閱 讀 背 S3 之 注 意 事 項 勹 5裝 頁 訂
經濟部智慧財產局員工消費合作社印M (C )閂鎖電路4 8 閂鎖電路4 8 ,係輸入上述計數器4 7的位數輸出, 並且在同步脈衝輸入端子CK輸入有:·在上述定時產生電 路302中作成之定時訊號1/2CK — A1/B1 , 1 / 2 C K - A 2 / B 2 (目標計測區間T 1 )。 本纸張尺度適用中國國家標準(CNS)A4規格(2〗0 X 297公釐) -83- 4 499 7 4 A7 B7 五、發明說明() 因此,此閂鎖電路4 8係於定時訊號1 / 2 C K — 〈請先閱讀背面之注意事項^骂本頁) A 1 / B 1 ,1 / 2 C K — A 2 / B 2 (目標計測區間 了 1 )下降時,亦即目標計測區間τ 1終了時,將可閂鎖 計數器4 7的計數値(振盪的循環數)_。藉此’在此閂鎖 電路4 8中,將能夠鎖住對應於定時訊號1 / 2 C K - A 1 / B 1 ,1 / 2 C K — A 2 / B 2 (目標計測區間 T 1 )之1週期區間的長度(同步脈衝輸入訊號E X 丁 -C K的1週期T )之振盪循環數的計數値。 (d )運算電路4 9 運算電路4 9係接受上述閂鎖電路4 8的平行輸出, 而來算出被鎖住之振盪循環數的計數値的1 / 2的値1亦 即算出5 0 %的負載値。該5 0 %的負載値係形成一致電 路5 0的一方之輸入値。 (.e )—致電路5 0 經濟部智慧时產局員工消費合作社印製 一致電路5 0係將上述運算電路4 9的平行輸出(運 算結果1 / 2的値)作爲一方的輸入,而將上述計數器 4 7的輸出作爲另一方的輸入。然後,當上述計數器4 7 的計數値增加到與上述運算結果一致時,一致電路5 0將 輸出一致輸出S A,S B。實際上,負載決定電路3 A係 輸出一致輸出S A 1 ,負載決定電路4 A係輸出一致輸出 SA2,負載決定電路3B係輸出一致輸出SB 1 ,負載 決定電路4B係輸出一致輸出SB2。 -84- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 4 49 9 7 4 A7_____gl 五、發明說明(82) 經濟部智慧財產局員工湞費合作社印製
極 閘«一 R定S ο 決.R .置.載該 前負’ 及的8 F組, F 各 6 置 B F 前,> )A -& S ( R 路
F F 有記 置標 設目 別述 分上 將於 前係 之8 4 ,
號 區-JI 述 記上, 標與 1 目爲 B 的.定 一 次設T 其被 E 與次 S 間每 -區將 CNJ 測 ' A 間 之 間
T E
T E
B 中 出 6 輸 T 一致 間T一 區ε藉 照S且 對.1 ’ 湯皿U步 振、同 的 2
A
B 1 即 亦
A 3 路 電 定 決 載 負 〇 位側 復1 以B 予 * 1 A
側 A (請先閱讀背面之注意事項产.寫本頁) R 勺 0
A A R 勺 άπ
A
6 T 1 FEB F s S
6 F F
B
s B 號’及 訊 1 側 述 上iA 與t , 爲i又 {疋-ϊ。 設f位 被且復 次,以 予 2 B S 每 將 步 同 li A s
T E 2 T E S 號 訊 述 上 與 爲 定 設 被 次 每 將
A s 出 輸 致1 藉 且 步 同 2 B I T E
路 電 定 決 載 負 的 組 。 各 位 B 復 ’ 以 A 予 ’ 2 又 B 設 別 分 將 前 .之 4
述間 上區 將測 ’ 計 9 際 ’ 實 7 述 極上 閘示 R指 ο 以 該供 由及 經出 ’ 輸 9 的 , 8 T ; 極 6 閘 F R F 〇 -有 S 置 R w 虎 π5 ΏΜ ==0 的 3τ
A I C W 1-1 B \ 1-1 A 電電F 定成 F 決作I 載度D 負寬 C 的,器 屬著發 所接觸 至 的 入 用 4 及 3
輸 以 予 2 B 出 輸 之 態 狀 換 切 以 供 有 備 具 係 δ 路 F F I D yfv 器 發 觸 該
T A E 自 S 據 , 根 一—Η Π「I Α ’ _ 步 T 同 E 2 s B 號| 訊T 述 E 上 S 與 ’ 爲 1 位 B 復 I 被 T 將 E 4 S
2 A
各 B 本紙張又度適用中國國家標準(CNS)A4規格(21〇χ 297公釐) -85- ? 449 9 74 A7 _ — _ B7 五、發明說明(83) 組的負載決定電路3及4取得的一致輸出SA1 ,SA2 ,S B 1 ’ S B 2來切換狀態。 (請先閱讀背面之注意事項戶,r寫本頁> (a ) A系統的構成 詳而言之,A系統(A側)的負載決定電路3,4 ( 3A ’ 4A)之中,第1負載決定電路3A之前設置有 RS-FF6 ’且其Q輸出將經由〇R閘極7 (OR— A 1 ) πυ被輸入至負載決定電路3的延遲線振擾器4 1 , 同時還被輸入至AND閘極5 1的一方之輸入端子。然後 ,上述一致電路5 0的輸出,亦即負載5 0 %的一致輸出 將被輸入至前置R S — F F 6的復位端子R,同時還經由 丄述A N D閘極5 1及0 R閘極5 3來輸入至 D—FF54的同步脈衝輸入端子CK。並且,該 D-F F 5 4係與RS-FF 6共同構成寬度作成電路5 的一部分。 經濟部智慧財產局員工消費合作社印製 此 RS-FF6 (RS-FF-A1-Q:圖 17 之 (10))係於定時產生電路302內之JK一FF的Q 爲L時,亦即A 1側爲振盪對照區間時,將藉由與內部觸 發脈衝TRIG — A同步而產生的短脈衝SET — A1 ( 圖17之(6))來予以設定,且藉上述一致輸出SA1 (圖1 7之(1 3 ))予以復位(參照圖1 7之(1 〇 ) )6 因此,藉由在圖17之第4週期t4 ,第5週期t 5 中產生於 RS-FF6 (RS-FF — A1-Q;圖 17 本紙張尺度適用中國國家標準(CNS)A4規格(2】0 X 297公釐) -86- f 449 9 74 A7 —— B7 五、發明說明(84) 之(10))的輸出端子Q之脈衝P3,P4.,一致輸出 SA1將通過AND閘極5 1 (AND — A1 :圖1 T之 (14)),以及通過OR閘極5 3而形成輸出用的 Ci — F F 5 4的同步脈衝輸入。藉此,在輸出用的 D — F F 5 4的輸出端子(Ο U 丁 ’)將出現脈衝p 3…, p 4 > 。P 3 Μ系藉由在圖1 7的K ’ r點所產生的 SET — A1而上升,另P4<係藉由Q ,s點所產生的 —致 ii出 SA1 (AND — A1 ;圖 17 之(14))而 下降= 又,與第1負載決定電路3的構成完全相同之第2負 載決定電路4 A之前將設置有R S ~ F F 8及〇 R閘極9 ,且其Q輸出將經由〇R閘極9 (〇R — A 2 )來予以輸 λ至負載決定電路4 A的延遲線振盪器4 1 ,同時還被輸 A至A N D閛極5 2的一方之輸入端子。 然後,上述一致電路5 0的輸出,亦即負載決定電路 4 A的負載5 0 %的一致輸出將被輸入至前置 R S — F F 8的復位端子R,同時還經由上述A N D閘極 5 2及OR閘極5 3來輸入至D_F F 5 4的同步脈衝輸 入端子C K。並且,該R S - F F 8係與0 R閊極 D - F F 5 4共同構成寬度作成電路5。 此 RS-FF8 (RS-FF — A2-Q;圖 17 之 (17 ))係於定時產生電路3 0 2內之J κ 一 FF的Q 爲Η時,亦即A 2側爲振盪對照區間時,將藉由與內部觸 發脈衝T R I G - A同歩而產生的短脈衝S E 丁 — A 2 ( 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) - ---^----- I----裝--- Γ/ (請先閱讀背面之注意事項·寫本頁) *'5J' ;線. 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 4499^4
AT ____—____ QC: 五、發明說明() 圖1 7之(7 ))來予以設定’且藉上述—致輸出S A 2 (圖17之(19))予以復位(參照圖17之〔17) )〇 因此,藉由在圖17之第2週期t 2 ,第3週期t 3 中產生於RS — FF8 (RS — A2 — Q:圖17之( 17))的輸出端子Q之脈衝PI ,P2 ,將產生2個一* 致輸出S A 2。然後,一致輸出S A 2將通過A N D閘極 5 2 ( A N D - A 2 圖 1 7 之(2 〇 )),以及通過 0 R閘極5 3而形成輸出用的D _ F F 5 4的同步脈衝輸 入:藉此,在輸出用的D — F F 5 4的輸出端子(OUT )將出現脈衝P 1 ' ,P 2 β 。其中,p 1 —係藉由在圖 17的d ,f點所產生的SET — Α2而上升,另Ρ2 — 係藉由e ,g點所產生的一致輸出S A 2 (正確爲輸出 A D — A 2 ;圖 1 7 之(2 0 ))而下降。 但就圖1 7之一例而言’由於第6週期t 6中第2外 部觸發脈衝訊號E X T _ T R _ I G (圖1 7之G 2 )到來 之故,將不會產生第2個SET — A2 (參照圖1 5之( 15) ’圖1 7之(7 ))。因此,不會產生第2個脈衝 P 2 (虛線所示者)。 (b ) B系統的構成 有關B系統(B側)的負戰決定電路3 ,4 ( 3 B , 4 B )的前置F F及前置OR閘極之構成係與上述者相同 。亦即’第1負載決定電路3B之前設置有rs — FF 6 本纸張尺度適用中國囤家標準(CNS)A·!規格(210 x 297公^"7 --------I--- -裝--------訂 —--It — ·線 1. (請先閱讀背面之注意事項Λ 寫本頁> 4 49 9 74 A7 B?____ 86 五、發明說明() ,且其Q輸出將經由OR閘極7 ( OR — B 1 )而被輸入 (請先閲讀背面之注意事項!t..寫本頁) 至負載決定電路3 B的延遲線振盪器4 1,同時還被輸入 至A N D閘極5 1的一方之輸入端子。 然後’上述一致電路5 0的輸出,亦即負載5 0 %的 一致輸出S B 1將被輸入至前置R S ~ F F 6的復位端子 R,同時還經由上述A N D閛極5 1及0 R閘極5 3來輸 入至D_F F 5 4的同步脈衝輸入端子CK。並且,該 D—FF 5 4係與RS — F F 6共同構成寬度作成電路5 的一部分= 此 RS — FF6 (RS — FF — Bl— Q;圖 18 之
(22))係於定時產生電路302內之JK— FF的Q 苠L時,亦即B 1側爲振盪對照區間時,將藉由與內部觸 發脈衝T R I G - B同步而產生的短脈衝S E T — B 1 ( [il 1 8之(2 1 ))來予以設定,且藉上述一致輸出 S B 1 (圖1 8之(2 4 ))予以復位(參照圖1 _8之( 2 2))° 因此,藉由在圖1 8之第8週期t 8 ·第9週期t 9 中產生於 RS — FF6 (RS — FF-B1— Q;圖 18 經濟部智慧財產局員工消費合作杜印製 之(2 2 ))的輸出端子Q之脈衝P 7,P 8 ,一致輸出 SB1將通過AND閘極51(AND-B1 ;圖18之 (25)),以及通過〇R閘極5 3而形成輸出用的 D - F F 5 4的同步脈衝輸入。 ·
藉此,在輸出用的D - F F 5 4的輸出端子(OUT )將出現脈衝P 7 ' ,P 8 > 。P 7 '係藉由在圖1 8的 -89- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐〉 4 49 9 74 A7 B7 五、發明說明(87) K2 ,r2點所產生的SET — B1而上升,另P8 藉由q2,S2點所產生的一致輸出SB1 (正確爲 A N D — B 1 ;圖1 8之(2 5 ))而下降。 係 又1與第1負載決定電路3 B的構成完全相.同之第2 Ρβ極 予以 還被 負載決定電路4 Β之前將設置有R S - F F 8及0 R 9 ’且其Q輸出將經由OR鬧極9 (〇R — Β 2).來 輸入至負載決定電路4 B的延遲線振盪器4 1 輸入至A N D閘極5 2的一方之輸入端子。 然後’上述一致電路5 0的輸出,亦即負載決定 4 B的負載5 0%的一致輸出將被輸入至前置 RS-F F 8的復位端子R,同時還經由上述and 5 2及◦ R閘極5 3來輸入至D — F F 5 4的同步脈 入端t C K °並且’該R S - F F 8係與〇 R問極 D - FF 5 4共同構成寬度作成電路5。 同時 電路 閘極 衝輸 -I I I------------^一^ , I I \17 <請先閱讀背面之注意事項寫本頁> 訂* -
此 RS-FF8 ( R S - F F - B q : m 經濟部智慧財產局員工消費合作社印製 (27))係於定時產生電路302內之jK__Ff 爲Η時,亦即B 2側爲振盪對照區間時,將藉由胃@ 發脈衝T R I G _ Β同步而產生的短脈衝s Ε τ ~ Β 圖1 8之(2 6 ))來予以設定,且藉上述—致_出 S Β 2 (圖1 8之(2 9 ))予以復位(參照圓[i 8 2 7 ) ) c 因此,藉由在圖18之第6週期t 6 ,第 8之 的Q 部觸
Z -線. 中產 9 生於 RS-FF8 (RS — B2 — Q;圖 18之 7 ))的輸出端子Q之脈衝P 5 ,P 6 ,胃| & 2 t 7 個 4/49 974. . . A7 • . ____B7__-__ 五、發明說明(88) 致輸出SB2 (正確爲AND-B2 ;圖18之(30) <請先閱讀背面之注意事項,.,,,寫本頁) 然後,一致輸出S B 2將通過A N D閘極5 2 t A N D — B 2 ;圖1 7之(2 0 )),以及通過〇 R閘極 5 3而形成輸出用的D — F F 5 4的同步脈衝輸入。藉此 ,在輸出用的D — F F 5 4的輸出端子(OUT )將出現 脈衝P 5 ' ,P 6 ' °其中’ P 5 一係藉由在圖1 8的 d2 ’ f 2點所產生的SET — B2面上升,另P6 —係 藉由_ e 2 ,g 2點所產生的一致輸出s B 2 (正確爲輸出 AIVD— B2 :圖 18 之(30))而下降。 ί 7 )寬度作成電路5 _ 寬度作成電路5係具有預設定可能之D_ F F 5 4, 並且其Q N端子與D端子直接連結。又,經由〇 R閘極 55 將 SET-A1,SET — A2 * SET-B1, S E T — B 2的訊號予以輸入至預設定輸入端子P R的同 時,經由〇R閘極5 3將一致輸出S A 1 ,S A 2 , 經濟部智慧財產局員工消費合作社印製 SB1 ,SB2予以輸入至D — FF54的同步脈衝輸入 端子C K。 又,從各負載決定電路3A,4A,3B,4B的一 致電路50之一致輸出端子SA1 , SA2,SB1 , S B 2往◦ R閘極5 3的線路中設置有供以關閉在測定期 間中進行一致輸出u 1 ,u 2 ,u 3 · · ·(圖1 8及圖 1 8)之AND閘極5 1或52 ,藉而取得與來自RS —
TFT 本紙張&度適用中國國家標準(CNS)A4規格(210x 297公釐) 經濟部智慧財產局員工消費合作杜印製 i isi_,l;「i f 4 49 9 74 A7 B7 89 五、發明說明() FF6,8的Q輸出之間的AND。 又,RS - ?'1:'6或115 — FF8的Q輸出上升之後 ,外部觸發脈衝訊號E X 丁 —. T R I G (圖1 8之觸發脈 衝G 3 )馬上來到的情況時*亦即在將R _S — F F 6或 RS — FF8予以復位的—致輸出SA1 ’ SA2 ’ SB1,SB2產生之前,外部觸發脈衝訊號EXT — T R I G到來的情況時’自新的外部觸發脈衝訊號E x T -_TR I G產生正確的—致輸出(圖1 8之e 3點)之前 ,舊的一致輸出(圖1 8之w點)時間上較先產生’而導 致D _ F 5 4的Q輸出下降。在此爲了防範此不良情況的 產生,而在A系統的A N D閘極5 1 ’ 5 2的輸入中加諸 外部觸發脈衝訊號丁 R I G 一 s T〇P A ’且在B系統的 A X D閘極5 1 ,5 2的輸入中加諸外部觸發脈衝訊號 TRIG — STOPB。 (8 )動作 C a )槪要 構成上述各組A,B之第1負載決定電路3 ,第2負 載決定電路4係如圖1 7及圖1 8所示之動作循環c 1 , C 2,彼此以同步脈衝輸入訊號E X T — C K的2週期分 偏移交互動作。然後,當其中一組(例如A側之一組)進 行處理時,由於外部觸發脈衝訊號E X T - T R I g的到 來,而使得來不及處理時,將會自動地移至另一方的B組 進行處理。 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐) -----------裝-------訂---------緯 、~/ ί靖先閱讀背面之.it意事項ti(寫本頁) 449974 經濟部智慧財產局員工消費合作社印製 A7 B7 90 五、發明說明() 就本貫施形態而言’當外部觸發脈衝訊號E X T-TR I G的到來時,會自動地切換a系統與b系統。 A側的第2負載決定電路4 A係如圖1 7及圖1 8衔 示一般,以同步脈衝輸入訊號,E X T ~ c κ的每4週期( 4了)爲1單位(動作循環C 1_),並於其中前半的第1 週期(t 1 )計測同步脈衝輸入訊號e X T — C K的1週· 期的長度(A 2側的目標記測區間)τ 1 。然後,使用此 計測的結果來算出1週期的長度的1 / 2的値(負載5 0 %的定時位置)。接著在後半的第3週期(t 3 )及第4 週期C t 4 )中,分別從與內部觸發脈衝訊號Tr I G_ A同步之訊號S E T — A 2的產生時刻(圖1 7的d點, f點),令延遲線振盪器4 1振盪,而來計測出與上述算 出値一致爲止的長度,亦即計測出負載5 0 %的定時位置 爲止的長度T 5 >並於一致時,輸出負載5 0 %的定時位 置之一致輸出S A 2 (圖1 7的e點,g點)。 A側的第2負載決定電路3 A具有動作循環C 2 >該 動作循環C 2係與第1負載決定電路3偏差2週期。亦即 ,第1負載決定電路3 A係如 1 〇所示一般,以同步脈 衝輸入訊號E X T _ C K的每4週期(t 3〜t 6 )爲1 單位(動作循環C 2 ) ’並於其中前半的第1週期(t 3 )計測同步脈衝輸入訊號E X T - C K的1週期的長度C B側的目標記測區間)Τ 1 ,且使用此計測的結果來算出 1週期的長度的1/2的値(負載5 0%的定時位置)。 接著在後半的第4週期(t 4)及第5週期(t 5)中’ 本纸張尺度適用中囤國家標準(CNS)A4規格(210x297公釐)
It----裝—-----訂--------線· ·'}, ) {請先閱讀背面之注意事項Hvi.寫本頁) 4 4 9 9 7 4 A7 B7 91 五、發明說明() (請先閱讀背面之注意事項V •寫本頁) .· ί- 分別從與內部觸發脈衝訊號T .,R I G - A同步之訊號 S E T - A 1的產生時刻(圖1 7的k點,r點),令延 遲線振盪器4 1振盪。 然後,藉由此振動循環數的計測,而來計測出與上述 算出値一致爲止的長度,亦即計測出負載5 0 %的定時位 置爲止的長度T 5 +,並於一致時,輸出負載5 0 90的定時 位置之一致輸出S A 1 (圖1 7的Q點,s點)。 (b ) A側的動作(觸發脈衝G 1後) (i ) 4 A側 第1週期t 1 就圖1 7之一例而言,在同步脈衝輸入訊號E XT — C K的第1週期t 1 ,第1外部觸發脈衝訊號G 1將到來 之前,於圖1 0之a點,定時訊號W C - A 2 / B 2 (圖1 7中之(1 6 ))將經由◦ R閘極9來輪入至負載 決定電路4 A與4 B的延遲線振盪器4 1 ,然後分別在延 經濟部智慧財產局員工消費合作社印製 遲線振盪器4 1開始進行振盪的同時,將被輸入計數器 4 7的淸除端子C L,此刻計數器4 7將開始計算振盪的 循環數。而且,延遲線振盪器4 1的振盪將至少在第2週 期t 2的脈衝上升終了爲止繼續進行。
4 A側(A系統的第2負載決定電路4 A側)的延遲 線振盪器4 1的振盪將在WC— A 2/B 2下降,亦即在 實際計測區間T 3 A終了時(圖]_ 7中之c )結束。並在 此期間’ 1 / 2 C K — A 2 / B 2的目標計測區間T 1 A 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱)-94 - 449 9 74 a7 B7
QO 五、發明說明() (請先閱讀背面之注意事項尸:寫本頁) 終了處(圖1.7中之b),亦即1/2CK-A2/B2 下降時,閂鎖電路4 8將鎖住計數器4 7的#數値(1週 期的長度T = T 1 )。 在此,運算電路4 9將接受閂鎖電路4 8的輸出’並 運算1週期的長度T之計數値的1 / 2的値(5 0 %之負 載的定時位置),然後輸出其運算結果,並予以輸入至一 致電路5 0的一方之輸入端子〜Bn ° (i 1 ) 4 A側 第2週期t 2 一旦進入第2週期t 2的話’則將可藉由S E T — Α2 (圖17之C7))的到來’而來設定RS — FF8 (圖17之d點)。並且,RS — FF8的Q輸出(圖 1 7之(1 7 ))將被輸入至A N D闇極5 2 ’同時經由 〇R閘極9來加諸於負載決定電路4 A側的延遲線振盪器 4 1 ,而使其振盪。又’由於R S — F F 8的Q輸出可經 由〇R閘極9來加諸於4 A側的計數器4 7的淸除C L而 來解除淸除處理,因此能夠開始進行振邊循環數的計測。 經濟部智慧財產局員工消費合作杜印製 此外,計數器4,7 .的輸出將被輸入至一致電路5 ◦的 另一方之輸入端子A 1〜A η ,且計數器4 7的計數値將 步進地增加,而當與上述運算電路4 9的輸出値(1週期 的長度Τ的1 / 2的値)一致的一瞬間(圖1 7之e點) ,將自一致電路5 0中產生一致輸出SA 2。 此一致輸出S A 2將被輸入至R S — F F 8的復位輸 入端子R,而使觸發器復位。並於此一致輸出SA 2產生 -95- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A7 B7 「4 49 9 74. 93 五、發明說明(> 時,R.S-FF8的Q輸出(圖17之(17))將會下 降,而以脈衝P 1的形態來形成A N D閘極5 2的輸入。 並且,僅於脈衝P 1的寬度內’自供以輸入此脈衝P 1與 一致輸出S A 2與外部觸發脈衝訊號TRI G_ STOPA之AND閛極52產生一致輸出SA2(寬度 狹窄的脈衝A N D — A 2 )(圖1 7之(2 0 )),並經 由0 R閘極5 3而形成D _ F F 5 4的脈衝輸入。. _由於輸出側的觸發器之D — F F 5 4可藉由S E T_ Α1 或 SET — Α2 或 SET-B 1 或 SET-B2 來予 以每次預行設定,因此若將對應於上述一致輸出S A 2的 短脈衝A N D — A 2 (圖1 7之(2 0 ))作爲同步脈® 輸入來加諸於D — F F 5 4的話,則每次的D — F F 5 4 的Q蝓出將被予以反相,而以脈衝P 1 之形態來出現於輸 出端子0 U 丁。 (i 1 1 ) 4 A側.第3週期t 3 接著,一旦進入第3週期t 3的話,則將可藉由再次 到來的SET — A2 (圖17之(7)),而來設定RS —FF8(圖17之ί點)。並且,RS-FF8的Q輸 出(圖17之(17))將被輸入至AND閘極52 ’同 時經由0 R閘極9來加諸於4 A側的延遲線振盪器4 1 ’ 而使其振盪。並且,解除計數器4 7的淸除處理,而得以 開始進行振盪循環數的計測。此外,當計數器4 7的計數 値與上述運算電路4 9的輸出値(1週期的長度T的 本紙張尺度適用中國國家標準(CNS)A4規格(210 x297公釐) - ---------------裝—— {請先閱讀背面之注意事項厂:冩本頁) Μιβ. 線- 經濟部智慧財產局員工"費合作社印製 -9b - 449974 經濟部智慧財產局員工消費合作社印製 A7 B7
QA 五、發明說明() 1/2的値)一致時(圖17.之g點),將再度自一致電 路50中產生一致輸出SA2。 .並且,在此一致輸出SA2產生時,RS — FF8的 _ Q輸出(圖1 7之(Γ 7 ))將會下降,而以脈衝P 2的 形態來形成A N D閘極5 2的輸入。因此,僅於脈衝P 1 的寬度內,自供以輸入此脈衝P 1與一致輸出S A 2與外 部觸發脈衝訊號TR I G—STOPA之AND閘極5 2 產生一致輸出SA2 (寬度狹窄的脈衝AND — A2 ;圖 9之(20)),並經由OR閘極53而形成 D — F F 5 4的脈衝輸入。 由於D_F F 5 4可藉由S ET — A 2來予以每次預 行設定’因此若將對應於上述一致輸出S A 2的短脈衝 A N D — A 2 (圖9之(2 0 ))作爲同步脈衝輸入來加 諸於D — F F 5 4的話,則每次的D — F F 5. 4的Q輸出 將被予以反相,而以脈衝P 2 >之形態來出現於輸出端子 OUT。 上述之輸出脈衝P 1 /,P 2 -,係與外部觸發脈衝 訊號E X T — 丁 R I G同步上升,且爲持有外部同步脈衝 輸入訊號E X T _ C K與同一週期之數位同步脈衝訊號, 其結果爲形成使同步脈衝輸入訊號E X T — C K與外部觸 發脈衝訊號EXT — TR I G完全同步者。並且,其波形 爲形成負載5 0%者。 (1 v ) 3 A側 第3週期t 3 本纸張尺度適用中國®家標準(CNS)A4規格(2]0 X 297公釐) _ 97 - 11-----------------II 訂--------- 、_/ <請先閱讀背面之注意事項,寫本頁) A7 B7 95 五、發明說明(). 同樣地在3 A側(A系統之第1負載決定電路3 A側 )也進行較上述.4 A側的動作慢2週期之相同的動作。亦 即’一旦進入第3週期t ,3的話,則.供以指示實際計測區 間(T3 )的訊號WC-A1/B1 (圖 17 之(9)) 將上升〔圖1 7之h點),並經由0 R閘極7來加諸於負 載決定電路3 A的延遲線振盪器4 1,然後在開始進行振 盪的同'時,輸入至計數器4 7的淸除端子C L,此刻計數 器4 7將開始計算振盪的循環數。 t v ) 3 A側 第4週期t 4 3 A側的延遲線振盪器4 1的振邊將至少持續到第4 週期t 4的同步脈衝上升終了爲止。 3 A側的延遲線振盪器4 1的振盪.將藉由在第5週期 t 5的同步脈衝上升之前產生的W C _ A 1 / B 1的下降 ,亦即在經過若干的同步脈衝輸入訊號EXT - CK之鵞: 際計測區間T 3終了時(圖1. 7中之j點)結束。 並且於此期間,在持有相當於同步脈衝輸入訊號 EXT— CK的1週期T的長度之1/2CK — A 1/ 經濟部智慧財產局員工消費合作社印製 B 1的目標計測區間T 1終了處(圖1 7中之i點),亦 即在被輸入至閂鎖電路4 8的同步脈衝輸入端子C K之 1 / 2 C K — A 1 / B 1下降時,閂鎖電路4 8將鎖住計 數器47的計數値(1週期的長度T = Tl)。 在此,A 1側的運算電路4 9將接受閂鎖電路4 8的 輸出,並運算1週期的長度τ之計數値的i / 2的値(亦 98 (請先閲讀背面之注意事項ί,ν寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 449 9 74 A7 B7 五、發明說明() 即,5 0%之負載的定時位置).,然後輸出其運算結果^ 並予以輸入至一致電路5 0的一方之輸入端子B 1〜Β η c 一旦進入第4週期t 4的話*則將可藉由S ΕΤ — A 1 (圖17之(6))的到來’而來設定RS — FF6 (圖17之k點)。並且’RS — FF6的Q輸出(圖 17之(10))將被輸入至AND閘極51 ,同時經由 〇 R Μ極7來加諸於3 A側的延遲線振盪器4 1 ,而使其 振盪。並且,加諸於3 A側的計數器4 7的淸除C L而來 解除淸除處理,而開始計算振盪的循環數。 此外,3 A側的計數器4 7的輸出將被輸入至一致電 路5 0的另一方之輸入端子A 1〜A η ’且計數器4 7的 計數値將步進地增加,而當與上述運算電路4 9的輸出値 ί 1週期的長度Τ的1 / 2的値)一致的一瞬間(圖1 7 之Q點),將自一致電路5 0中產生一致輸出S A 1。 經濟郜智慧財產局員工消費合作社印製 此一致輸出S A 1將被輸入至R S - F F 6的復位輸 入端子R,而使觸發器復位。因此,此一致輸出S A 1產 生時,RS — FF6的Q輸出(圖17之(1〇))將會 下降,並以脈衝P 3的形態來形成A N D閘極5 1的輸入 〇 因此,自供以輸入此脈衝P 3與一致輸出s A 1與 TR I G — STOPA之AND閘極5 1產生一致輸出 S A 1 (輸出 A N D — A 1 ;圖 1 7 之(1 4 )) ’並經 由〇R閘極5 3而形成D — F F 5 4的脈衝輸入。正確地 本紙張尺度適用中國國家標準(CNS〉A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作杜印製 449 9 74 A7 _ B7 97 五、發明說明() ,輸出AND — A 1爲產生於一·致輸出S A 1的前緣之短 脈衝。 由於..D.— F..F 5 4.可藉由S ET — A 1來予以每次預 '行設定,因此若將對應於上述一致輸出S A 1的短脈衝 A N D _ A 1 (圖1 7之(1 4 ))作爲同步脈衝輸入來 加諸於D — F F 5 4的話,則此刻的D ~ F F 5 .4的Q輸 出將會下降,而以脈衝P 3 /之形態來出現於輸出端子 OUT。 .又,在第3週期t 3產生的—致輸出SA1 (圖17 之u 1 ),由於RS — FF 6的Q輸出是產生於L下降的 期間,因此不會在A N D閘極5 1出現輸出,且 D — F F 5 4不會切換。因此,當3 A側處於測定區間時 而產生的一致輸出u 1的影響,將會在A N D閘極5 1被 除去,且不會出現於輸出0 1) T。 (r 1 ) 3 A側 第5週期t 5 接著,一旦進入第5週期t 5的話,則將可藉由再次 到來的SET — A1 (圖17之(6)) ’而來設定RS —FF6 (圖17之r點)。並且’RS — FF6的Q輸 出(圖1 7之(1 0 ))將被輸入至AND閘極5.1 ,同 時經由0 R閘極7來加諸於A 1側的延遲線振盪器4 1 , 而使其振盪。並且,解除計數器4 7的淸除處理,而得以 開始進行振盪循環數的計測。 此外,當計數器4 7的計數値與上述運算電路4 9的 I------— I!裝 * —-----—訂----- 線 (請先閱讀背面之注寺?事項'.;寫本頁】 本纸張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐) -100- 449 974 . . . ^ A7 —_ B7 98 五、發明說明() 輸出値(1週期的長度τ的1 /2的値)一致時(圖1 7 之s點),將再度自一致電路5 0中產生一致輸出S A 1 c (請先閱讀背面之注意事項νί .寫本頁) 又,由於是藉此一致輸出S _ A 1來使R S — F F 6復 位,因此R S — F F 6的Q輸出(圖1 7之(1 〇 '))將
會下降,且以脈衝P 4的形態來形成A N D閘極5 1的輸 入。因此,僅於脈衝P 4的寬度內,自供以輸入此脈衝 P4 與一致輸出 SA 1 與 TR I G-STOPA 之 AN.D 閘極5 1產生一致輸出S A 1 (供以作爲A N D — A 1 ( 圖1 7之(1 4 )),並經由0 R閘極5 3而形成 D—FF54的脈衝輸入。
又,由於D — FF54可藉由SET — A1來予以每 次預行設定,因此若將對應於上述一致輸出S A 1的短脈 衝A N D - A 1 (圖1 7之(1 4 ))作爲同步脈衝輸入 來加諸於D — F F 5 4的話,則此刻的D _ F F 5 4的Q 輸出將被予以反相,而以脈衝F 4 ’之形態來出現於輸出端 子 0 U T。 經濟部智慧財產局員工消費合作社印製 進而能夠自D_ F F 5 4的Q輸出中取得與同步脈衝 輸入訊號EXT— CK同步,且持有與同步脈衝輸入訊號 e X τ - c κ同一週期τ之數位同步脈衝訊號p 1 / , P2·" ,P3 — ,P4' . _ ·。該同步化與負載修正之 作用效果係:由於同步脈衝輸入訊號Ε· X T — C K的負載 即使是在5 0 %的前後,或以上的情況時’也能夠取得, 因此對於外部同步電路之數位波形的整形非常有效’且可 1U1 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 4 4 9 9 74 a?
五、發明說明(") 以將半導體主動元件的動作可能領域延伸至非常高的頻率 經濟部智慧財產局員工消費合作社印製 爲止。 (C ) B輒的動作(觸發脈衝G 2後) (i ) 4B側第6週期t 6〜第7週期t 7 就圖1 7之一例而言’在同步脈衝輸入訊號EXT — C K的第6週期ί 6 ’第6外部觸發脈衝訊號· G .2將到來 。並·且,從S Ε Τ - A 2開始的5 ◦ %負載位置的計測中 外部觸發脈衝訊號G 2將到來° —旦外部觸發脈衝訊號G 2來到的話’則定時產生電 路3 〇 1內部的D - F F將反相’藉此外部觸發脈衝區劃 訊號TR I G—STOPA將切換成L狀態,而TR I G 一 S Τ Ο P B將切換成Η狀態(B側選擇狀態)。因此, 福於Α系統的D-FF 3 3 1之AND閘極3 3 3, 334 (SET — Al ,SET — A 2)將被關閉,取而 代之,屬於B系統的D — F F 3 3 2之A N D閘極3 3 5 ,3 3 6 ( S E T — B 1 ,S E T — B 2 )將形成能動狀 態= 此刻,根據勖作電路切換訊號B L ◦ C K - S E L爲 Η或L狀態,而來產生SET - B1或SET— B2。就 本實施例而言,如圖1 5之(2 0 ) ( 2 1 )所示一般, 首先是產生SET — B2 (圖15之d2 ,f2)。 接受此SET — B2 (圖18之(26))後,4B 側(B系統的第2負載決定電路4 B )的R S — F F 8將 --;------------ I-----—訂* I I I ! I \/ ' <請先閱讀背面之注意事項广:寫本I) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -102- 經濟部智慧財產局員工湞費合作社印製 Γ 4 49 9 74 A7 B7 五、發明說明(1QQ) 被設定(圖1 8之d2點)。.並且,RS-FF8的Q輸 出(圖18之(27))將被輸入至A N D閘極5 2 ,同 時經由0 R閘極9來加諸於負載決定電路4 B側的延遲線 振盪器4 1,而使其振盪。 又,由於RS-FF8的Q輸出可經由〇R閘極9來 加諸於4 B側的計數器4 7的淸除C L而來解除淸除處理 ,因此能夠開始進行振盪循環數的計測。又,由於1週期 丁的測定是經常進行’因此相當於運算電路4 9之5 0% 負載的運算結果,亦已輸入至—致電路5 0。 計數器4 7的計數値將步進地增加,而當與上述運算 電路4 9的輸出値(1週期的長度T的1/2的値)一致 的一瞬間(圖1 8之e 2點),將自一致電路5 0中產生 一致輸出S B 2。 藉此一致輸出S B 2 ,R S - F F 8將被復位,且其 Q輸出(圖.1 8之(2 7 ))將會下降,並以脈衝p 5的 形態來形成A N D閘極5 1的輸入。並且,自供以輸入此 脈衝P 5與一致輸出S B 2與外部觸發脈衝區劃訊號 TR I G — ST0PB之AND閘極5 2產生一致輸出 SB2 (寬度狹窄的脈衝AND-B2;圖18之(30 )),並經由〇 R閘極5 3而形成D — F F 5 4的脈衝輸 入。 由於D- F F 5 4可藉由S ET-B 2來予以每次預 行設定’因此若}%對應於上述一致輸出S B 2的短脈衝 A N D — B 2 (圖1 8之(3 0 ))作爲同步脈衝輸入來 I------------- 裝-----I--訂---------線 (請先閱讀背面之注意事項^....寫本頁> 本紙張尺度適用中國國家標準(CNS)A4規格(21ϋ X 297公芨) ~i〇3 - 4 49 9 74 A7 ___B7___________ 101 五、發明說明() 加諸於D - F F 5 4的話,則每次的D — F F 5 4的Q輸 出將被予以反相(下降動作),而以脈衝P 5 \之形態來出 現於輸出端子〇 U T。又,就第8圖所示之例而言 > 於第· 6週期t 6中’由於D-FF 54已在d l的位置被預設 定’因此P 5,將形成比G 2的位置稍前上升之較寬的脈衝 (ii)4B側第7週期t7〜第S週期t8 若SET—B2 (圖18之(26))的再度到來的 話(圖17之ί點),則RS — FF8將被設定。並且, RS-FP8的Q輸出(圖1 8之(27))將被輪入至 A X D閛極5 2 ’同時經由〇R閘極9來加諸於負載決定 ΐβ路4 B側的延遲線振擾器4 1 ,而使其振盪。又,_由於 R S - F F 8的Q輸出可經由〇 R閘極9來加諸於4 B側 的計數器4 7的淸除C L而來解除淸除處理,.因此能夠開 始進行振盪循環數的計測。 經濟部智慧財產局員工消費合作社印製 此外’當計數器4 7的計數値與上述運算電路4 9的 輸出値(1週期的長度T的1 / 2的値)一致的話(圖 1 8之g 2點),則將再度自一致電路5 0中產生一致輸 出SB2。此一致輸出SB2將被輸入至RS-FF8的 復位輸入端子R,而使觸發器復位。並於此一致輸出 SA2產生時> RS — FF8的Q輸出(圖1 8之(27 ))將會下降’而以脈衝P 6的形態來形成A N D閘極 5 2的輸入。因此,自供以輸入此脈衝ρ ί與—致輸出 本紙張又度適用中國國家標準(CNS)A4規格(210 X 297公釐)Γ1U4 - 4 49 9 74 A7 _____ B7 102 五、發明說明(, (請先閱讀背面之注意事項iij寫本頁) S A 2與外部觸發脈衝區劃訊號T R I G _ S Τ Ο P _B之 A N D閘極5 2產生一致輸出S B 2 ( A N D - B 2 :圖 1 8之(3 0 )),並經由0 R閘極5 3而形成 D — FF54的脈衝輸入。 由於D-F F 5 4可藉由S ET — B 2來予以每次預 行設定1因此若將對應於上述一致輸出S B 2的短脈.衝 A N D - B 2 (圖1 8之(2 6 ))作爲同步脈衝輸入來 加諸於D - F F 5 4的話,則每次的D — F F 5 4的Q輸 出將被予以反相,而以脈衝P 6 >之形態來出現於輸出端 子〇U T = 亦即 > 上述之輸出脈衝P 5 — ,P 6 之中,輸出脈 衝P 5 '係與第6週期t 6之前次的S E T — A 2 (圖 1 7之d 1點)同步上升’且在外部同步脈衝輸入訊號 E X T - T R I G到來後,形成在一致輸出s B 2 (圖 1 7之e 2點)下降之訊號。此下降的位置係與外部同步 脈衝輸入訊號E X T ~ T R I G到來後同時上升之同步脈 衝輸入訊號E X T — C K的負載5 0 %訊號的位置一致。 經濟部智慧財產局員工消費合作社印?衣 並且’上述之輸出脈衝P 6 _係與外部同步脈衝輸入訊 號E X T _ T R I G同步上升,且爲持有與外部同步脈衝 輸入訊號E X T - C K同一週期之數位同步脈衝訊號,其 結果爲形成使同步脈衝輸入訊號E X T — C K與外部觸發 脈衝訊號E X T - T R I G完全同步者。並且,其波形爲 形成負載5 Q %者。 本紙張尺度適用中國因家標準(CNS)A4規格(210 X 297公釐) -105- 4 499 74. Α7 Β7 經濟部智慧財產局員工消費合作社印製 五、發明說明(1Q3) (i i i ) 3 B側 第8週期.t 8〜第9週期t 9 同樣地在3 B側(B系統之第1負載決定電路3 B側 )也進行較上述4 B側的動作慢2週期之相同的動作°亦 即,藉由振盪,計測.,運算及一致的動作來進行1週期的 測定,並於第8週期t 8中,若產生SET — (圖 18之(21))的話,則RS — FF6將被設定(圖 1 8之k 2點)。 並且,RS — FF6的Q輸出(圖18之(22)) 將被輸入至A N D閘極5 1 ,同時經由0 R聞極7來加諸 於3 B側(負載決定電路3 B側)的延遲線振盪器4 1 ’ 而使其振盪。並且,加諸於3 B側的計數器4 7的淸除 C L而來解除淸除處理,而開始計算振盪的循環數° 而且,計數器4 7的計數値將步進地增加’而當與上 述運算電路4 9的輸出値(1週期的長度τ的1 / 2的値 )—致的一瞬間(圖1 8之Q 2點)’將自一致電路5 0 中產生一致輸出SB 1 。 此一致輸出S B 1將被輸入至R s 一 F F 6的復位輸 入端子R,而使觸發器復位。因此’此—致輸出SB1產 生時,RS — FF6的Q輸出(圖I8之(22))將會 下降,並以脈衝P 7的形態來形成A N D閘極5 1的輸入 c 因此,自供以輸入此脈衝P 3與一致輸出s B 1與 TR I G — STOP B之AND閘極5 1產生一致輸出 SB1 (輸出 AND— B1 ;圖 18 之(25)),並經 tit----:丨—--- -裝-------訂-- ----I--線 (锖先閱讀背面之注意事項/寫本頁) 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1ϋϋ - 4 49 9 7 4 A7 B7 104 . 五、發明說明(、 由OR閘極5 3而形成d — F F 5 4的脈衝輸入。 (請先閱讀背面之注意事項A 窝本頁) 但正確的輸出AND- B 1應爲產生於一致輸出 S B 1的前緣之短脈衝。 由於D — F F 5 4可藉由SET — B 1來予以每次預 行設定,因此若將對應於上述一致輸出S B 1的短脈衝 A N D — B 1 (圖1 8之(2 5 ))作爲同步脈衝輸人來 加諸於D - F F 5 4的話,則此刻的D — F F 5 4的Q輸 出將會下降,而以脈衝Ρ 7 '之形態來出現於輸出端子 OUT。又,在第3週期t 3 ,及第7週期t 7等所產生 的一致輸出SB 1 (圖18之u 3),由於RS-FF6 的Q輸出是產生於L下降的期間,因此不會在A N D閛極 5 1出現輸出,且D — FF54不會切換。 因此,當3 B側處於測定區間時而產生的一致輸出 u 3的影響,將會在A N D閘極5 1被除去,且不會出現 於輸出0 U T。 經濟部智慧財產局員工消費合作社印製 (1 λ- ) 3 B側 第9週期t 9〜第1 〇週期t 1 〇 接著,於第9週期t9中,由於SET— Bi (圖 1 8之(2 1 ))的再次來到(圖1 8之r 2點),因此 RS-FF6將被予以設定。並且’ RS — FF6的Q輸 出(圖18之(22))將形成AND閘極51的輸入, 同時經由0 R閘極7來加諸於3 B側的‘延遲線振盪器4 1 ,而使其振盪。並且,解除計數器4 7的淸除處理,而得 以開始進行振盪循環數的計測。 -107 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 449974 105 五、發明說明(1 --------------裝 i I (請先閱讀背面之注意事項K.」寫本頁) 此外,當rf·數器4 7的計數値與上述運算電路4 9的 輸出値(1週期的長度T的1/2的値)一致時(圖i 8 之s2點),將再度自一致電路50中產生~致輸出 S B 1。又’由於是藉此一致輸出S B 1來使 RS — FF6復位,因此RS — FF_6的Q輸出(圖i 8 之(2 2 ))將會下降,且以脈衝P 8的形態來形成 A N D閘極5 1的輸入。 因此’將可自供以輸入此脈衝P 8與一致輸出S B 1 與TR I G— STOPB之AND閘極5 1產生一致輸出 SB1 (作爲 AND-ΒΙ:圖 18 之(25)),並經 由〇R閘極5 3而形成D — F F 5 4的脈衝輸入。 又’由於D — FF 5 4可藉由SET— B 1來予以每 次預行設定,因此若將對應於上述一致輸出S B 1的短脈 衝A N D — B 1 (圖1 8之(2 5 ))作爲同步脈衝輸入 來加諸於D - F F 5 4的話,則此刻的D — F F 5 4的Q 輸出將被予以反相,而以脈衝P 8 +之形態來出現於輸出端 子〇U T 。 經濟部智慧財產局員工消費合作社印製 進而能夠自D_F F 5 4的Q輸出中取得與同步脈衝 輸入訊號E X T — C K同步,且持有與外部同步脈衝輸入 訊號EXT-CK同一週期T之數位同步脈衝訊號P5 ' ' P 6 — ,P 7 — ,P 8,· * ·。並且,其波形必爲被 修正成負載5 0 %者。 此同步化與負載修正之作用效果係:由於同步脈衝輸 入訊號E X T — C K的負載即使是在5 0 %的前後,或以 -1UB · 本紙張尺度適用中國國家標準(CNS)A4規格(2IG X 297公釐) 經濟部智慧財產局員工消費合作社印製 4 4 9 9 7 4 五、發明說明(5 上的情況時,也能夠取得,因此對於外部同步電路之數位 波形的整形非常有效,且可以將半導體主動元件的動作可 能領域延伸至非常高的頻率爲止。 (d ) A側的動作(觸發脈衝G 3後) (i ) 4 A側 第1 〇週期t t 1 〇〜第1 1週期t 1 1 就圖1 7之一例而言,在同步脈衝輸入訊號EXT -C K的第1 0週期t 1 〇,第3外部觸發脈衝訊號G 2將 到來。並且,從S E T _ B 2開始的5 〇 %負載位置的計 測中外部觸發脈衝訊號G 2將到來。 —旦外部觸發脈衝訊號G 2來到的話,則定時產生電 路3 ◦ 1內部的D - F F將反相’藉此外部觸發脈衝區劃 訊號丁 R I G-STOPA將切換成Η狀態,而TR I G - S Τ Ο Ρ Β將切換成L狀態。因此,聰於β系統的 D — FF3.3 2之AND閘極 335'336 (SET-Β 1 ,S Ε Τ - Β 2 )將被關閉,取而代之,·屬於a系統
的 D — FF33 1 之 AND 閘極 333, 334 (SET 一 A 1 ,S E T — A 2 )將形成能動狀態。 此刻,根據動作電路切換訊號B L 〇 c K _ s E L爲 H或L狀態,而來產生set — ai或Set_A2。就 本實施例而言,如圖1 5之(1 5 )(丄7 )所示—般, 首先是產生SET — A2 (圖15之d3,f3)。 接受此SET — A2 (圖17之(?))後,RS_ FF8將被設疋〔圖1 7之d 3點)。逝且,Rg 一 本紙張尺度適用中國國家標準(CNS)A4規格<210 X 297公餐) ----------I---------—訂 *-----I I (請先閱讀背面之注意事項"_寫本頁) 經濟部智慧財產局員工消費合作社印製 ! 449974 A7 _ B7 五、發明說明(1Q7) F F 8的Q輸出(圖1 7之(1 7 ))將被輸入至六1'·0 閘極5 2 ,同時經由〇 R閘極9來加諸於負載決定電路 4 A側的延遲線振盪器4 1,而使其振盪。又’由於R S - F F 8的Q輸出可經由0 R閘極9來加諸於4 A側的計 數器4 7的淸除C L而來解除淸除處理,因此能夠開始進 行振盪循環數的計測。 .又,由於1週期T的測定是經常進行,因此相當於運 算電路4 9之5 0%負載的運算結果’亦已輸入至一致電 路5 0。 計數器4 7的計數値將步進地增加,而當與上述運算 電路4 9的輸出値(1週期的長度T的1/2的値)一致 的一瞬間(圖1 7之e 3點),將自一致電路5 0中產生 —致輸出S A 2。 藉此一致輸出S A 2 ,R S - F F 8將被復位,且其 Q輸出(圖1 7之(1 7 ))將會下降,並以脈衝P 9的 形態來形成A N D閘極5 2的輸入。並且,自供以輸入此 脈衝P 9與一致輸出S A 2與外部觸發脈衝區劃訊號 TR I G — STOPA之AND閘極5 2產生一致輸出 SA2 (寬度狹窄的脈衝AND — A2 :圖17之(20 )),並經由0 R閘極5 3而形成D — F F 5 4的脈衝輸 入。 . 由於D-FF 5 4可藉由SET — A2來予以每次預 行設定,因此若將對應於上述一致輸出S A 2的短脈衝 AND — A 2 (圖17之(2 0))作爲同步脈衝輸入來 本纸張尺度適用中國國家標準(CNS)A4规格(210 X 297公釐) -110- 丨 l!i· — — — — · ----I I — 丨訂· I I II ! (請先閱讀背面之注意事項-寫本頁) 經濟部智慧財產局員工消費合作社印製 /149974 . A7 R7 -------------- 108 五、發明說明() 加諸於D ~ F F 5 4的話,則每次的D — F F 5 4的q輸 出將被予以反相(下降動作),而以脈衝P 9 >之形態$ 出現於輸出端子〇 U T。 另一方面,·在上述觸發脈衝訊號G 2到來時,B 2自 的RS-FF8的Q輸出將藉由第Λ 0週期t 1 〇之前;:欠 的SET — B2 (圖18之d2)而保持於上升狀態,gj 此至B 2側的R S - F F 8被復位爲止尙於5 0 %負載位 置進行計測。 因此,若不作任何處理的話,則自S E T _ B 2 (圖 1 8之d 2 )計算後的5 0 %負載位置上將出現一致輸出 SB2 (圖18之w點),因而導致輸出下降°亦即,無 法與新的觸發脈衝訊號G 3同步,而於與先前的觸發脈衝 訊號G 2同步之位置上令輸出OUT下降。 在此,於A N D閘極5 2加諸T R I G - S Τ Ο P A ,並且在A側進行動作時,使在B側產生之一致輸出 S B 2不會影響到輸出側之方式來關閉該A N D閘極5 2 同理,在A側的A N D閘極5 1將被加諸有一外部觸 發脈衝區劃訊號T R I G _ S Τ Ο P A,並且在B側的 A N D閘極5 1 ,5 2將被加諸有一外部觸發脈衝區劃訊 號T R I G - S Τ Ο P B。此外,雖然在觸發脈衝訊號. G 2到來之第6週期t 6的終了時也會產生一致輸出 S A 2 (圖1 7之w點),但因可藉由A側的A N D閘極 5 2來予以去除,因此不會影響到輸出。 II -----I----* -------I 訂----ί I I I 1 5請先閱讀背面之注意事項' ‘寫本頁} 本紙張尺度適.用中國國家標準(CNS)A4規格(210 X 297公釐) -Ill - 449974 A7 B7 五、發明說明(109) (i i ) 4 A側 第1 1週期t 1 1〜第1 2週期t 1 2 {靖先閱讀背面之注意事項广-寫本頁) 若S E T - A 2 (圖1 7之(7 ))的再度到來的話 '(圖17之f3點),則RS — FF8將被設定。並且, R.S — FF8的Q輸出(圖1 7之(1 7))將被輸入至 A N D閘極5 2,同時經由0 R閘極9來加諸於負載決定 電路4 A側的延遲線振盪器4 1 ,而使其振盪。又,由於 R S — F F 8的Q輸出可經由◦ R閘極9來加諸於4 A側 的計數器4 7的淸除C L而來解除淸除處理,因此能夠開 始進行振盪循環數的計測》 此外,當計數器4 7的計數値與上述運算電路4 9的 輸出値(1週期的長度T的1 / 2的値)一致的話(圖. 1 7之g 3點),則將再度自一致電路5 0中產生一致輸 出 S A 2。 經濟部智慧財產局員工消費合作社印製 此一致輸出S A 2產生時,R S - F F 8的Q輸出( 圖1 7之(1 7 ))將會下降,而以脈衝P 1 0的形態來 形成A N D閘極5 2的輸入。因此,自供以輸入此脈衝 P 1 0與一致輸出S A 2與外部觸發脈衝區劃訊號 TR I G— STOPA之AND閘極5 2產生一致輸出 SA2(AND — A2;圖 17 之(20)) ’ 並經由 0 R閘極5 3而形成D — F F 5 4的脈衝輸入。 由於D — F F 5 4可藉由S ET — A 2來予以每次預 行設定,因此若將對應於上述一致輸出S A 2的短脈衝 AND — A2 (圖17之(20))作爲同步脈衝輸入來 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) · _ 4 4.9 9 7 4 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(11q) 加諸於D — F F 5 4的話,則每次的D — F F 5 4的Q輸 出將被予以反相,而以脈衝p 1 〇 ·之形態來出現於輸出端 子 0 U T。 . 亦即,上述之輸出脈衝P9 — ,P1 〇 —之中,輸出 脈衝P 9 Μ系與第1 〇週期t 1 ◦之前次的S. E T ~ B 2 (圖1 7之d 2點)同步上升,且在外部同步脈衝輸入訊 號E X T - 丁 R I g (觸發脈衝G 3 ) 到來後,形成在一 致輸出S B 2 (圖1 7之e 3點)下降之訊號。 此下降的位置係與外部同步脈衝輸入訊號E X T -T R I G到來後同時上升之同步脈衝輸入訊號e X T — C K的負載5 0 %訊號的位置一致。 並且1上述之輸出脈衝P 1 0 '係與外部同步脈衝輸入 訊號E X T — τ R I G同步上升,且爲持有與外部同步·脈 衝輸入訊號E X T — C K同一週期之數位同步脈衝訊號, 其結果爲形成使同步脈衝輸入訊號E X 丁 — c K與外部觸 發脈衝訊號E X T - T R I G完全同步者。並且,.其波形 爲形成負載5 0 %者。 (i丄i)3A側 第12週期t12〜第13週期 t 1 3 问樣地在3 A側(A系統之桌1負載決定電路3 a側 )也進行較上述4 A側的動作慢2週期.之相同的動作。亦 即’藉由振h ’目十測’運算及一或的動作來進行1週期的 測定,並於第1 2週期t 1 2中,若產生s E T — A i ( 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -TTTr --------Ill--裝-----! —訂------ -線 ,) i靖先閱讀背面之注意事項严寫本頁) 4 49 9 74 經濟部智慧財產局員工消費合作杜印製 A7 B7 五、發明說明(111) 圖1 7之(6 ))的話,則RS — FF6將被設定(圖 .1 7 之 k 3 點)。 並且,RS — F+F6的輸出Q (圖17之(10)) .將被輸入至A N D閘極5 1 ,同時.經由0 R閘極7來加諸 於3 A側(負載決定電路3 A側)的延遲線振盪器4 1 而使其振盪。並且,加諸於3 A側的計數器4 7的淸除 C L而來解除淸除處理'而開始|十算振擾的循環數。 _而且,計數器4 7的計數値將步進地增加,而當與上 述運算電路4 9的輸出値(1週期的長度T的1/2的値 )—致的一瞬間(圖1 7之q 3點),將自一致電路5 0 中產生一致輸出S A 1 。 此一致輸出S A 1將被輸入至R S — F F 6的復位輸 八端子R,而使觸發器復位。因此,此一致輸出S A 1產 生時,R S - F F 6的輸出Q (圖1 7之(1 0 ))將會 下降,並以脈衝P 1 1的形態來形成A N D閘極5 1的輸 入。 因此,自供以輸入此脈衝P 1 1與一致輸出S A 1與 TR I G—STOPA之AND閘極5 1產生一致輸出 SA1 (輸出 AND — A1 ;圖 17 之(14)),並經 由〇R閘極5 3而形成D — F F 5 4的脈衝輸入。但正確 的輸出AND- A1應爲產生於一致輸出SA 1的前緣之 短脈衝。 由於D— F F 5 4可藉由S ET_A 1來予以每次預 行設定,因此若將對應於上述一致輸出S A 1的短脈衝 本紙張又度適用中國國家標準(CNS)A4規格(210x297公釐) -114: -----------.!* , 1 t 丨丨 J t 丨 ΧΪ/. (請先閱讀背面之注意事項广.寫本頁) 經濟部智慧財產局員工消費合作社印製 五、發明說明(113 AND — A 1 (圖1 7之(1.4))作爲同步脈衝輸入來 加諸於D _ F F 5 4的話,則此刻的D — F F 5 4的Q輸 出將會下降,而以脈衝P 1 1 ‘之形態來出現於輸出端子 OUT ° 又,在第9週期t 9,及第1 1週期t 11等所產生 的一致輸出SA1及SA2 (圖17之ul ,u2),由 於RS — FF6 ,8的Q輸出是產生於L下降的期間,因 此不會在A N D閘極5 1 ,5 2出現輸出,且 D — F F 5 4不會切換。因此,當A 1或A 2側處於測定 區間時而產生的一致輸出u 1 ,u 2的影響,將會在 A N D閘極5 1 ,5 2被除去,且不會出現於輸出0 U 丁 4 一—1 t 期 週 4 _—1 第 一 3 1-1 t 期 週 3 一-ί 第 側 A 3
中圖且 3 t 並 1 到 。 t 來定 期次設 週再以 3 的予 1 } 被 第} 將 於_ 6 6 > ( F 著之 F 接 7 一 一—is 圖 R 由 7 1-ΐ 當 f 此數 1 因計 A ,.的 _ ) 7 T 點 4 E . 3 器 s r 數 於之計 \路 L ε TJ ΐρΓ 的致 T - 度自 長度 的再 期將 週, >—- ). <點 値 3 出 S 輸之 的 7 ny IX 4 圖 路ί 電時 算致 1 一 運 I 述} 上値 與的 値 2 A S 出 輸 自 致夠 - 能 生’ 產此 中因 ο 5
D
脈 步 同 與 得 取 中 出 輸 Q 的 4 δ F F
輸 , 衝 且 脈 並 步號。 同訊. 卩衝 咅辰 外T · 與步' 有ZN2 1位 數 之 T 步 同 K C 同 P _ K , TC ' X - ο E T 1 號 X P SS E , 入號' 輸訊 9 衝 入 P 持 且 -----r---------裝----I---訂------I--線 (請先閱讀背面之注意事項K h寫本頁) 3J 0 週
1± P 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公H -115- 449974 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(113 .其波形必爲被修正成負載5 0 %者。 此同步化與負載修正之作用效果係:由於同步脈衝輸 入訊號E X T — c κ的負載即使是在5 〇 %的前後’或以 上的情況時,也能夠取得,因此對於外部同步電路之數位 波形的整形非常有效,且可以將半導體主動元件的動作可 能領域延伸至非常高的頻率爲止。 但就圖1 7之一例而言,由於產生一致輸出SA 1的 同時,第4外部觸發脈衝訊號G 4被輸入之故’因此 P 1 2 ~將形成接續前者之長度較長者。 以下同樣地在第1 4週期t 1 4以後*當外部同步脈 衝輸入訊號E X T — T R I G被輸入時,從與該訊號同步 的位置令輸出脈衝上升,並於來到同步脈衝輸入訊號 E X T - C K的1週期之剛好一半的位置時進行令輸出脈 衝下降的動作,其結果將使同步脈衝輸入訊號E X T -C K與外部同步脈衝輸入訊號e X T — T R I G同步。 (9 )其他實施形態 在上述之實施形態中,雖然於寬度作成電路5中使用 預設定可能之D — F F 5 4 ,但如圖2 0所示一般,可設 置一輸出用的OR閘極5 6來代替D_F F 5 4 ,並藉由 此〇R閘極5 6來取出被設置於上述各負載決定電路3 A ,4A ’ 3B ,4B 之前的 RS — FF6 ,8 的 Q 輸出, 進而能夠取得所期望的輸出(圖18之(33))。 在此省略說明有關此實施形態的動作,而此實施形態 本紙張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐1 * 116 ~ •----- --------裝----I---訂-------- *線 \J f靖先閱讀背面之注t事項ί'·.>寫本頁) 449974 A7 B7 經:"部智慧財產局員工消費合作社印制^ 五、發明說明(111 爲單純地合成前置觸發器6,8的Q輸出,亦即單純地合 成圖 17 及圖 18 之 RS — FF6— Al— Q(P3 , P 4 - P 1 1 > P 1 2 ) > R S - F F 6 - A 2 - Q ( P1’P2,P9,P10) - RS-FF6-B1-Q (P7,P8) ,RS-FF6 - B2-Q(P5,P6 )者。其特徵爲原封不動地直接取出這些前置觸發器6 -8的Q輸出=如此構成之優點係電路構成要比圖1 〇之情 況來潯簡單。
又,在上述之實施形態中,雖然是使用以同步脈衝輸 入訊號EXT—CK的1週期爲單位之波形的CKFA, CKFB ,但也可使用以2週期爲單位之波形的CKFA ,C K F B。 以上所述之要約,係如下述。 (A )無論輸入訊號是否爲負載5 0 %者,爲了達成 能夠提供一種可整形成負載5 0 %而輸出之波形整形電路 之目的,而設置一負載決定電路,該負載決定電路爲:接 受在此定時產生電路2所作成之定時訊號後,決定且指示 所需輸出之同步脈衝訊號的負載5 0 %之定時位置,並且 |該負載決定電路係由: 在第1週期(以每一同步脈衝輸入訊號(C K )之1 週期(T )的整數倍間隔所傳送來的週期)中計測1週期 的長度之周期測定電路1 0 ;及 根據其値算出1週期的一半長度之運算電路19;及 在同步脈衝輸入訊號的各週期中實行其長度的計測之 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) I ------------^一^-------—訂-------I (請先閱讀背面之生t事項严.寫本頁) 4 4 9 9 7 4 A7 B7 五、發明說明( 實測電路.2 0 :及 (請先閱讀背面之注意事項一 〔寫本頁) 當該計測値與上述算出的値~致時,在上述負載5 0 %的定時位置執行一致輸出之一致電路28而構成者; 而且,根據與同步脈衝輸入訊號E X T_ C K的前緣 同步之訊號及在上述負載決定電路3中所被決定指示之時 間位置,而來作成持有相當於上述負載5 0 %的脈衝寬度 之同步脈衝訊號,並予以輸出該同步脈衝訊號(參照圖1 )° (Β )爲了達成能夠提供一種可使同步脈衝輸入訊號 與外部觸發脈衝訊號同步之構成簡單,且數位輸入訊號被 整形成負載5 0 %的波形而輸出之賓用的外部同步方法之 目的,而於下次的外部觸發脈衝訊+號Ε X Τ _ T R I G來 到爲止的期間,於同步脈衝輸入訊號的週期Τ中作成多數 與外部觸發脈衝訊號Ε X Τ _ T R I G同步之內部觸發脈 經濟部智慧財產局員工消費合作社印製 衝訊號I Ν Τ — T R I G,並以前後時間差的方式分別地 供應給第1負載決定電路3及第2負載決定電路4 ,且交 替地從內部觸發脈衝訊號的位置來計測對應於同步脈衝輸 入訊號的週期之負載5 0 %的定時位置,而得以令輸出脈 衝能夠在內部觸發脈衝訊號SET - Al ,SETA2的 位置上升,以及令輸出脈衝可以在對應於上述經計測後之 負載5 0 %的定時位置s A 1 ,S A 2下降(參照圖7 ) 〇 (C )爲了達成能夠提供一種構成簡單1且數位輸入 訊號被整形成負載5 0 %的波形而輸出之倍頻電路之目的 -Πϋ- 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ' 449974 7 A7 B7 經濟部智慧財產局員工消費合作社印製 ^ .....S._ 五、發明說明(113 ,而設置一接受在定時產生電路3 0 2所作成:之定時訊號 後,決定且指示所需輸出之同步脈衝訊號的負載5 0 %之 定時位置的負載決定電路,並在第1週期(以每一同步脈-衝輸入訊號(c K )之1週期(τ )的整數倍間隔所傳送 來之週期)中計測1週期的長度’然後根據此計測値來算 出對應於負載2 5%,5 0%,7 5%的値’且在上述間 隔內第2各週期中執行其長度的計測,當該計測値與上述 箅出的値一致時,輸出一致輸出SA1 ,SA.2 ,SA3 或SB1 ,SB2,SB3 ,接著再根據於同步脈.衝輸入 訊號E X 丁 一 C K的前緣與此一致輸出同步之訊號S E T - A B,來作成頻率爲同步脈衝輸入訊號的2倍,且其負 載爲5 0 %的同步脈衝訊號,並予以輸出該同步脈衝訊號 (參照圖9 )。 【圖面之簡單的說明】 第1圖係表示本發明之數位波形整形電路的第1實施 形態之時間圖。 第2圖係表示第1圖之電路的主要部分的動作之時間 圖。 第3圖係表示本發明之數位波形整形電路的第2實施 形態之時間圖。 第4圖係表示第3圖之電路的主要·部分的動作之時間 圖。 第5圖係表示本發明之數位波形整形電路的第3實施 <請先閱讀背面之注意事項(..-寫本頁) 裝 訂: -綠 本紙張尺度適用中國國家標準(C]S;S)A4規格(21〇 x 297公釐) -ny - 449974 A7 B7 五、發明說明(117) 形Ss之時間圖.。. 第6圖係表示第5圖之電路的主要部分的動作之時間 圖。 第7圖係表示本發明之倍頻電路之實·施形態圖。 第8圖係表示第7圖之電路的主要部分的動作之時間
圖Q 第9圖係表示本發明之外萍同步電路的第1實施形態 之電'路圖的左半部分。 第1 0圖係表示本發明之外部同步電路的第1實施形 態之電路圖的右半部分·> 第1 1圖係表示第9 、1 0圖之電路的主要部分的動 作之時間圖。 第1 2圖係表示第1 1圖之時間圖的上半部分之擴大 第1 3圖係表示第1 1圖之時間圖的下半部分之擴大 圖° . 第1 4圖係表示第9圖之定時產生電路3 0 2的具體 例之電路圖。 第1 5圖係表示第9圖之定時產生電路3 0 2與波型 轉換訊號作成電路的部分動作之時間圖。 第1 6圖係表示第1 8圖之負載決定電路與寬度作成 電路的部分動作之時間圖。 第1 7圖係表示第1 6圖之時間圖的上半部分之擴大 圖c 本紙張尺度適用中國國家標準(CNS)A4規格⑵0 497公釐) * (請先閱讀背面之注意事項Ϊ, 寫本頁)
T 經濟部智慧財產局員工消費合作社印製 449974 A7 B7 五、發明說明(11, 第1 8圖係表示第.1 6圖:之時間圖的上半部分之擴大 {請先間讀背面之注意事項厂匕寫本頁) .第1 9圖係表示作成圖9之定時產生電路3 0 1的 C K F A,C K F B之例圖。其中,圖(a )係表示使一 致於同步脈衝輸入訊號的1週期之情況。圖(t))係表示 使一致於同步脈衝輸入訊號的2週期之情況。 第2 〇圖係表示本發明之外部同步電路的其他實施形 態圖。 .第2 1圖係表示供以說明半導體主動元件之頻率的變 化圖。 第2 2圖係表示使用於習知之同步訊號選擇電路的相 位分割部之構成圖。 主要元件對照表 1,2 :邏輯訊號 s a ’ s b :副基準訊號 經濟部智慧財產局員工消費合作社印製 DL1' DL2 :延遲元件 823,824,825:分頻器 2 2 :邏輯電路 C K :同步脈衝輸入訊號 2 :定時產生電路 3 :負載決定電路 T :週期 1 0 :週期測定電路 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -121 - 4499 74 A7 __________E7 五、發明說明( 1 .9 :運算電路. 2 0 :實測電路 2 8 : —致電路 5 :實度作成電路 T 1 :目標計測區間 T 3 :實際計測區間 丁 4 :振盪對照區間 1 1 :延遲_線振盪器 1 7 :計數器 18:閂鎖電路. 2 1 :延遲線振盪器 5 b : 0 R閘極 6 ,8 :前置觸發器 7 ,9 :〇R閘極 3 1 ,3 2 : A N D 閘極 經濟部智慧財產局員工消費合作社印製 訊r 發訊 觸發 路路路 步觸 電電電 同步置成成予 部同位作作賦 外部時發號置 極 :內定觸訊位 聞 G :: 步換相 D 路 IG2 同轉位 N器回 RIA 部型 1 A 相饋 TRS 內波第 N 反反 I T , : :: : : :τ| ,—ί ο 〇 2 C\3 CO 4 X E~·Α *~t CO i—i 111EWS333 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -VI I - 經濟部智慧財產局員工消費合作社印製 4 49 9 74 a? ___B7 五、發明說明(12(] 3 1 3 :第2位相位置賦予電路 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公餐) -------------裝 i — ^-----—訂---------線 Λ—/ r : (請先閱讀背面之注意事項一V .寫本頁)':

Claims (1)

  1. A8 B8 C8 D8 449974 六、申請專利範圍 1 —種倍頻電路,其特徵係._具備有: 一定時產生電路’該定時產生電路係供以由同步脈衝 輸入訊號作成所需的.定特訊號 '而該所需的定時訊號係包 含:供以指示將目標計測區間(該目標計測區間爲同步脈 衝輸入訊號之1週期的長度所必須計測之區間)予以空出 同步脈衝輸入訊號之1週期的整數倍間隔之訊號,及供以 指示實際計測區間(該實際計測區間係供以使較目標記測 區間長若干的計測動作繼續)之訊號;及 ..一第1負載決定電路及第.2負載決定芦路,該第1 ,_ 第2負載決定電路係屬於接受上述定時訊號後’決定且指 示所需輸出之同步脈衝訊號的負載5 0%的定時位置之電 路,並且至少彼此間進行1週期分的重合動作及2週期分 的偏移動作; 此刻,兩負載決定電路係分別由: 延遲線.振盪器,及 計算其振盪循環數之計數器,及 算出其計數値的1 / 4的値,2 / 4的値及3 / 4的 値之運算電路,及 以該運算電路之上述3個的運算結果作爲一方的輸入 ,另以上述計數器的輸出作爲另一方的輸入,當上述計數 器的値與上述3個的運算結果一致時執行每次的一致輸出 之一致電路而構成者, 一第1觸發器’該第1觸發器爲設置於上述第1負載 決定電路的前面之觸發器’在上述目標計測區間與其次的 本紙張尺度適用中國國家標準(CNTS)A4規格(210x 297公釐) _ 124 {碕先閱详背面之注意事項魚^岛本頁) 言 T 經濟部智慧財產局員工消費合作社印製 :.449974 I D8 六、申請專利範圍 (請先閲.讀背面之注意事項戶 '蒽本頁) '目.標計測區間.之:間的振還.對照區間中,於词步脈衝輸入訊 號的1周期前緣令該觸發.器形成同步,然後予以每次設定 ,且藉由最後的一致輸出來予以復位:及 一第2觸發器,該第2觸發器爲設置於上述第2負載 決定電路的前面之觸發器,在上述目標計測區間與其次的 目標計測區間之間的振盪對照區間中,於同步脈衝輸入訊 號的1周期前緣令該觸發器形成同步,然後予以每次設定 ,且藉由最後的一致輸出來予以復位;及^^: —第1 0 R閛極.,該第1 ◦ R閘極係將上述第1觸發 器的輸出與供以指示上述賓際計測區間的訊號予以輸入至 上述第1負載決定電路:及 —第2 OR閘極,該第20R閘極係將上述第2觸發 器的輸出與供以指示上述實際計測區間的訊號予以輸入至 上述第2負載決定電路;及 經濟部智慧財產局員工消費合作社印製 ---ΒϋΊ 一輸出用的觸發器,該輸出用觸發器係於同步脈衝輸 入訊號的1周期前緣令該觸發器彤成同步,然後予以每次 設定,且藉由上述第1負載決定電路及第2負載決定電路 所取得的一致輸出來予以切換狀態。 2 .如申請專利範圍第1項所記載之倍頻電路,其中 在將來自上述各負載決定電路的一致輸出予以輸入至輸出 用的觸發器的各路徑中設置A N D閘極,該A N D閘極係 供以禁止一致輸出發生於實際計測區間中。 3 .如申請專利範圍第1或2項所記載之倍頻電路, 其中上述延遲線振盪器係由: 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) -125 - 449974 A8 B8 CS D8 六 '、申請專·利範圍 • . ..... ...將一方的輸入端子作爲振盪器的輸入端子之N A N D 閘極:及 . 作爲延遲元件而被連接於該N A N D閘極的輸出端子 之奇數段的反相器;及- 從該反相器的最終段的輸出端子往.上述N A N D閘極 的另一方輸入端子歸回之反饋回路中所被插入之反相器而 構成者。 (請先閱讀背面之注意事項声.¾本頁) 經濟部智慧財產局員工消費合作社印製 本紙張又度適用中國國家標準(CNS)A4規格(210 X 297公釐) -126-
TW089105753A 1996-10-30 1997-10-28 Frequency multiplier circuit TW449974B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP30347596A JP3710577B2 (ja) 1996-10-30 1996-10-30 外部同期方法及び外部同期回路
JP30347896A JP3762961B2 (ja) 1996-10-30 1996-10-30 周波数逓倍回路
JP30348296A JPH10135795A (ja) 1996-10-30 1996-10-30 デジタル波形整形回路

Publications (1)

Publication Number Publication Date
TW449974B true TW449974B (en) 2001-08-11

Family

ID=27338603

Family Applications (3)

Application Number Title Priority Date Filing Date
TW089105754A TW437170B (en) 1996-10-30 1997-10-28 Method and circuit for external synchronization
TW086115960A TW418564B (en) 1996-10-30 1997-10-28 Digital waveform shaping circuit
TW089105753A TW449974B (en) 1996-10-30 1997-10-28 Frequency multiplier circuit

Family Applications Before (2)

Application Number Title Priority Date Filing Date
TW089105754A TW437170B (en) 1996-10-30 1997-10-28 Method and circuit for external synchronization
TW086115960A TW418564B (en) 1996-10-30 1997-10-28 Digital waveform shaping circuit

Country Status (7)

Country Link
US (3) US6130566A (zh)
EP (1) EP0840449A3 (zh)
KR (1) KR20000052959A (zh)
CN (1) CN1235713A (zh)
SG (1) SG60139A1 (zh)
TW (3) TW437170B (zh)
WO (1) WO1998019397A1 (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6671817B1 (en) * 2000-03-15 2003-12-30 Nortel Networks Limited Method and apparatus for producing a clock signal having an initial state at reference point of incoming signal thereafter changing state after a predetermined time interval
JP2001267897A (ja) * 2000-03-17 2001-09-28 Oki Electric Ind Co Ltd 遅延装置および方法
US6507230B1 (en) * 2000-06-16 2003-01-14 International Business Machines Corporation Clock generator having a deskewer
US6452843B1 (en) * 2000-12-19 2002-09-17 Winbond Electronics Corporation Method and apparatus for testing high-speed circuits based on slow-speed signals
JP4540886B2 (ja) * 2001-06-29 2010-09-08 富士通株式会社 光信号の波形を整形する方法及び装置
US6566924B2 (en) * 2001-07-25 2003-05-20 Hewlett-Packard Development Company L.P. Parallel push algorithm detecting constraints to minimize clock skew
TW529247B (en) * 2001-09-06 2003-04-21 Via Tech Inc Digital wave generation device and method
JP4199473B2 (ja) * 2002-04-03 2008-12-17 株式会社ルネサステクノロジ 同期クロック位相制御回路
JP3995552B2 (ja) * 2002-07-23 2007-10-24 松下電器産業株式会社 クロック逓倍回路
JP4192228B2 (ja) * 2005-02-24 2008-12-10 テクトロニクス・インターナショナル・セールス・ゲーエムベーハー データ発生装置
JP4942195B2 (ja) * 2007-02-27 2012-05-30 キヤノン株式会社 データ通信装置、データ通信システム及びデータ通信方法
JP2008249529A (ja) * 2007-03-30 2008-10-16 Nec Electronics Corp ジッタ判定回路およびジッタ判定方法
US20090002032A1 (en) * 2007-06-27 2009-01-01 Abhishek Srivastava Data synchronizer
WO2009119076A1 (ja) * 2008-03-27 2009-10-01 株式会社アドバンテスト 測定装置、並列測定装置、試験装置、及び電子デバイス
JP5450983B2 (ja) * 2008-05-21 2014-03-26 ピーエスフォー ルクスコ エスエイアールエル 半導体装置
KR101708483B1 (ko) * 2010-09-27 2017-03-08 페어차일드코리아반도체 주식회사 듀티 밸런싱 오실레이터
CN103563249B (zh) 2010-10-26 2017-02-15 马维尔国际贸易有限公司 Pll双边沿锁定检测器
US8729930B2 (en) * 2011-11-02 2014-05-20 System General Corp. Successive approximation multiplier-divider for signal process and method for signal process
CN109088620B (zh) * 2018-08-30 2022-03-18 广州金升阳科技有限公司 一种基于数据控制的pfm调制电路

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4091379A (en) * 1976-05-03 1978-05-23 Litton Business Systems, Inc. Analog to digital wave shaping system
US4339722A (en) * 1979-05-23 1982-07-13 Micro Consultants Limited Digital frequency multiplier
JPS6195606A (ja) * 1984-10-16 1986-05-14 Akira Yokomizo 同期信号選択出力方式
US4773031A (en) * 1984-12-24 1988-09-20 Tektronix, Inc. Method and circuit for digital frequency multiplication
JPS61187335A (ja) * 1985-02-15 1986-08-21 Matsushita Electronics Corp プラズマ処理装置
DE3543392A1 (de) * 1985-12-07 1987-06-25 Standard Elektrik Lorenz Ag Schaltungsanordnung zum regenerieren und synchronisieren eines digitalen signales
JPS63200925U (zh) * 1987-06-15 1988-12-23
JPH07120225B2 (ja) * 1988-04-15 1995-12-20 富士通株式会社 半導体回路装置
JP2632697B2 (ja) * 1988-05-16 1997-07-23 沖電気工業株式会社 パルス変換回路
JPH07114349B2 (ja) * 1988-12-28 1995-12-06 株式会社東芝 デューティ制御回路装置
JPH02202217A (ja) * 1989-01-31 1990-08-10 Nec Corp クロックデューティ自動調整回路
JPH02294113A (ja) * 1989-05-09 1990-12-05 Canon Inc パルス発生回路
KR920003510Y1 (ko) * 1989-11-21 1992-05-30 삼성전자 주식회사 디지탈 오디오 신호 수신회로
US5359232A (en) * 1992-05-08 1994-10-25 Cyrix Corporation Clock multiplication circuit and method
US5317202A (en) * 1992-05-28 1994-05-31 Intel Corporation Delay line loop for 1X on-chip clock generation with zero skew and 50% duty cycle
US5561692A (en) * 1993-12-09 1996-10-01 Northern Telecom Limited Clock phase shifting method and apparatus
US5506878A (en) * 1994-07-18 1996-04-09 Xilinx, Inc. Programmable clock having programmable delay and duty cycle based on a user-supplied reference clock
US5828250A (en) * 1994-09-06 1998-10-27 Intel Corporation Differential delay line clock generator with feedback phase control

Also Published As

Publication number Publication date
KR20000052959A (ko) 2000-08-25
US6097224A (en) 2000-08-01
EP0840449A3 (en) 1998-12-16
TW437170B (en) 2001-05-28
TW418564B (en) 2001-01-11
CN1235713A (zh) 1999-11-17
SG60139A1 (en) 1999-02-22
US6130566A (en) 2000-10-10
EP0840449A2 (en) 1998-05-06
WO1998019397A1 (fr) 1998-05-07
US6104774A (en) 2000-08-15

Similar Documents

Publication Publication Date Title
TW449974B (en) Frequency multiplier circuit
TW201618465A (zh) 分頻時鐘校準
JPH0292012A (ja) パルス発生回路
TW487923B (en) Delay locked loop for use in semiconductor memory device
TW459444B (en) Delay control circuit
TW406471B (en) Synchronous delay circuit for generating synchronous delayed signals with short time and frequency multiplying circuit using the same
TWI286884B (en) Pulse processing circuit and frequency multiplier circuit
JPS6316711A (ja) タイミング装置
JP2009098019A (ja) 時間計測回路
KR100286695B1 (ko) 피엘엘 기준클럭 인가장치
JP2003051737A (ja) クロック切換回路
JP2564105Y2 (ja) パルス生成器
JP2737607B2 (ja) クロック切替回路
JP2792759B2 (ja) 同期クロック発生回路
JPH10135796A (ja) 外部同期方法及び外部同期回路
SU1290282A1 (ru) Устройство дл синхронизации вычислительной системы
JPH01166633A (ja) ビット位相同期回路
JPH02301222A (ja) ギヤツプが付随する書込みクロツクからギヤツプのない読出しクロツクへの変換方法および装置
JP2550999B2 (ja) 同期パルス発生回路
KR930005653B1 (ko) 클럭 가변회로
JPH0786889A (ja) パルス信号発生回路
JPH10135795A (ja) デジタル波形整形回路
JP2002077120A (ja) クロック生成回路
JPH11150451A (ja) 非同期リセット回路
JPS5814630A (ja) 位相同期回路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees