TW201537745A - 半導體裝置以及形成鰭式場效電晶體裝置的方法 - Google Patents
半導體裝置以及形成鰭式場效電晶體裝置的方法 Download PDFInfo
- Publication number
- TW201537745A TW201537745A TW103145047A TW103145047A TW201537745A TW 201537745 A TW201537745 A TW 201537745A TW 103145047 A TW103145047 A TW 103145047A TW 103145047 A TW103145047 A TW 103145047A TW 201537745 A TW201537745 A TW 201537745A
- Authority
- TW
- Taiwan
- Prior art keywords
- source
- drain regions
- region
- adjacent
- fin
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 169
- 239000004065 semiconductor Substances 0.000 title claims description 97
- 230000008569 process Effects 0.000 claims abstract description 143
- 238000002955 isolation Methods 0.000 claims abstract description 73
- 239000003989 dielectric material Substances 0.000 claims abstract description 31
- 238000002513 implantation Methods 0.000 claims abstract description 10
- 239000000758 substrate Substances 0.000 claims description 64
- 229910052732 germanium Inorganic materials 0.000 claims description 48
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 claims description 48
- 238000000137 annealing Methods 0.000 claims description 47
- 239000000463 material Substances 0.000 claims description 44
- 238000005280 amorphization Methods 0.000 claims description 18
- 239000007943 implant Substances 0.000 claims description 16
- NFFIWVVINABMKP-UHFFFAOYSA-N methylidynetantalum Chemical compound [Ta]#C NFFIWVVINABMKP-UHFFFAOYSA-N 0.000 claims description 14
- 230000005669 field effect Effects 0.000 claims description 11
- 229910003468 tantalcarbide Inorganic materials 0.000 claims description 11
- 238000000151 deposition Methods 0.000 claims description 10
- 229910052715 tantalum Inorganic materials 0.000 claims description 7
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 7
- 230000001939 inductive effect Effects 0.000 claims description 4
- 229910052797 bismuth Inorganic materials 0.000 claims description 3
- JCXGWMGPZLAOME-UHFFFAOYSA-N bismuth atom Chemical compound [Bi] JCXGWMGPZLAOME-UHFFFAOYSA-N 0.000 claims description 3
- LQEQXNYQQIBNEM-UHFFFAOYSA-N ethynylphosphane Chemical compound PC#C LQEQXNYQQIBNEM-UHFFFAOYSA-N 0.000 claims description 3
- CRJWFQWLUGZJMK-UHFFFAOYSA-N germanium;phosphane Chemical compound P.[Ge] CRJWFQWLUGZJMK-UHFFFAOYSA-N 0.000 claims 1
- 230000015572 biosynthetic process Effects 0.000 abstract description 21
- 230000007246 mechanism Effects 0.000 abstract description 13
- 239000010410 layer Substances 0.000 description 136
- 125000006850 spacer group Chemical group 0.000 description 37
- 238000005530 etching Methods 0.000 description 20
- 229910052751 metal Inorganic materials 0.000 description 18
- 239000002184 metal Substances 0.000 description 18
- 239000004744 fabric Substances 0.000 description 14
- 238000004519 manufacturing process Methods 0.000 description 14
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 14
- 229920002120 photoresistant polymer Polymers 0.000 description 13
- 238000005229 chemical vapour deposition Methods 0.000 description 12
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 11
- 229910052799 carbon Inorganic materials 0.000 description 11
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 10
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 9
- 230000008021 deposition Effects 0.000 description 9
- 229910052698 phosphorus Inorganic materials 0.000 description 9
- 239000011574 phosphorus Substances 0.000 description 9
- 238000010586 diagram Methods 0.000 description 8
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 6
- 238000000231 atomic layer deposition Methods 0.000 description 6
- 238000005240 physical vapour deposition Methods 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 5
- 239000010949 copper Substances 0.000 description 5
- 239000013078 crystal Substances 0.000 description 5
- 229910000449 hafnium oxide Inorganic materials 0.000 description 5
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 5
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 4
- 229910052684 Cerium Inorganic materials 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 4
- 229910005540 GaP Inorganic materials 0.000 description 4
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 4
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 4
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- GWXLDORMOJMVQZ-UHFFFAOYSA-N cerium Chemical compound [Ce] GWXLDORMOJMVQZ-UHFFFAOYSA-N 0.000 description 4
- 229910052802 copper Inorganic materials 0.000 description 4
- 238000005137 deposition process Methods 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- 229910052733 gallium Inorganic materials 0.000 description 4
- HZXMRANICFIONG-UHFFFAOYSA-N gallium phosphide Chemical compound [Ga]#P HZXMRANICFIONG-UHFFFAOYSA-N 0.000 description 4
- 229910052735 hafnium Inorganic materials 0.000 description 4
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 4
- 230000001965 increasing effect Effects 0.000 description 4
- 230000010287 polarization Effects 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- WGTYBPLFGIVFAS-UHFFFAOYSA-M tetramethylammonium hydroxide Chemical compound [OH-].C[N+](C)(C)C WGTYBPLFGIVFAS-UHFFFAOYSA-M 0.000 description 4
- 238000001039 wet etching Methods 0.000 description 4
- 229910000951 Aluminide Inorganic materials 0.000 description 3
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 3
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- 229910052738 indium Inorganic materials 0.000 description 3
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 238000004151 rapid thermal annealing Methods 0.000 description 3
- 229910052707 ruthenium Inorganic materials 0.000 description 3
- 239000010936 titanium Substances 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- 239000010937 tungsten Substances 0.000 description 3
- 229910052727 yttrium Inorganic materials 0.000 description 3
- VWQVUPCCIRVNHF-UHFFFAOYSA-N yttrium atom Chemical compound [Y] VWQVUPCCIRVNHF-UHFFFAOYSA-N 0.000 description 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 2
- 229910000673 Indium arsenide Inorganic materials 0.000 description 2
- ATUOYWHBWRKTHZ-UHFFFAOYSA-N Propane Chemical compound CCC ATUOYWHBWRKTHZ-UHFFFAOYSA-N 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 229910004200 TaSiN Inorganic materials 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 2
- JXBAVRIYDKLCOE-UHFFFAOYSA-N [C].[P] Chemical compound [C].[P] JXBAVRIYDKLCOE-UHFFFAOYSA-N 0.000 description 2
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- AUCDRFABNLOFRE-UHFFFAOYSA-N alumane;indium Chemical compound [AlH3].[In] AUCDRFABNLOFRE-UHFFFAOYSA-N 0.000 description 2
- RVSGESPTHDDNTH-UHFFFAOYSA-N alumane;tantalum Chemical compound [AlH3].[Ta] RVSGESPTHDDNTH-UHFFFAOYSA-N 0.000 description 2
- 238000000277 atomic layer chemical vapour deposition Methods 0.000 description 2
- IVHJCRXBQPGLOV-UHFFFAOYSA-N azanylidynetungsten Chemical compound [W]#N IVHJCRXBQPGLOV-UHFFFAOYSA-N 0.000 description 2
- 238000004140 cleaning Methods 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- WPYVAWXEWQSOGY-UHFFFAOYSA-N indium antimonide Chemical compound [Sb]#[In] WPYVAWXEWQSOGY-UHFFFAOYSA-N 0.000 description 2
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 239000011572 manganese Substances 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- VNWKTOKETHGBQD-UHFFFAOYSA-N methane Chemical compound C VNWKTOKETHGBQD-UHFFFAOYSA-N 0.000 description 2
- QPJSUIGXIBEQAC-UHFFFAOYSA-N n-(2,4-dichloro-5-propan-2-yloxyphenyl)acetamide Chemical compound CC(C)OC1=CC(NC(C)=O)=C(Cl)C=C1Cl QPJSUIGXIBEQAC-UHFFFAOYSA-N 0.000 description 2
- 229910052758 niobium Inorganic materials 0.000 description 2
- 239000010955 niobium Substances 0.000 description 2
- GUCVJGMIXFAOAE-UHFFFAOYSA-N niobium atom Chemical compound [Nb] GUCVJGMIXFAOAE-UHFFFAOYSA-N 0.000 description 2
- 239000012071 phase Substances 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 238000000348 solid-phase epitaxy Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 238000000038 ultrahigh vacuum chemical vapour deposition Methods 0.000 description 2
- NZIHMSYSZRFUQJ-UHFFFAOYSA-N 6-chloro-1h-benzimidazole-2-carboxylic acid Chemical compound C1=C(Cl)C=C2NC(C(=O)O)=NC2=C1 NZIHMSYSZRFUQJ-UHFFFAOYSA-N 0.000 description 1
- 241000238876 Acari Species 0.000 description 1
- 229910052691 Erbium Inorganic materials 0.000 description 1
- OTMSDBZUPAUEDD-UHFFFAOYSA-N Ethane Chemical compound CC OTMSDBZUPAUEDD-UHFFFAOYSA-N 0.000 description 1
- 229910004129 HfSiO Inorganic materials 0.000 description 1
- PWHULOQIROXLJO-UHFFFAOYSA-N Manganese Chemical compound [Mn] PWHULOQIROXLJO-UHFFFAOYSA-N 0.000 description 1
- 229910016006 MoSi Inorganic materials 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910005881 NiSi 2 Inorganic materials 0.000 description 1
- 229910019142 PO4 Inorganic materials 0.000 description 1
- XYFCBTPGUUZFHI-UHFFFAOYSA-N Phosphine Chemical compound P XYFCBTPGUUZFHI-UHFFFAOYSA-N 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 1
- 229910052769 Ytterbium Inorganic materials 0.000 description 1
- MCMNRKCIXSYSNV-UHFFFAOYSA-N ZrO2 Inorganic materials O=[Zr]=O MCMNRKCIXSYSNV-UHFFFAOYSA-N 0.000 description 1
- 229910006249 ZrSi Inorganic materials 0.000 description 1
- 229910006501 ZrSiO Inorganic materials 0.000 description 1
- KLPSYGOXAWQKBY-UHFFFAOYSA-K [O-]P([O-])([O-])=O.[Si+4].P Chemical compound [O-]P([O-])([O-])=O.[Si+4].P KLPSYGOXAWQKBY-UHFFFAOYSA-K 0.000 description 1
- CTNCAPKYOBYQCX-UHFFFAOYSA-N [P].[As] Chemical compound [P].[As] CTNCAPKYOBYQCX-UHFFFAOYSA-N 0.000 description 1
- UQZIWOQVLUASCR-UHFFFAOYSA-N alumane;titanium Chemical compound [AlH3].[Ti] UQZIWOQVLUASCR-UHFFFAOYSA-N 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 229910052788 barium Inorganic materials 0.000 description 1
- DSAJWYNOEDNPEQ-UHFFFAOYSA-N barium atom Chemical compound [Ba] DSAJWYNOEDNPEQ-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 239000003575 carbonaceous material Substances 0.000 description 1
- 229910000420 cerium oxide Inorganic materials 0.000 description 1
- WXANAQMHYPHTGY-UHFFFAOYSA-N cerium;ethyne Chemical compound [Ce].[C-]#[C] WXANAQMHYPHTGY-UHFFFAOYSA-N 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000010924 continuous production Methods 0.000 description 1
- 239000002178 crystalline material Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- BUMGIEFFCMBQDG-UHFFFAOYSA-N dichlorosilicon Chemical compound Cl[Si]Cl BUMGIEFFCMBQDG-UHFFFAOYSA-N 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 238000000407 epitaxy Methods 0.000 description 1
- UYAHIZSMUZPPFV-UHFFFAOYSA-N erbium Chemical compound [Er] UYAHIZSMUZPPFV-UHFFFAOYSA-N 0.000 description 1
- 239000012467 final product Substances 0.000 description 1
- KQHQLIAOAVMAOW-UHFFFAOYSA-N hafnium(4+) oxygen(2-) zirconium(4+) Chemical compound [O--].[O--].[O--].[O--].[Zr+4].[Hf+4] KQHQLIAOAVMAOW-UHFFFAOYSA-N 0.000 description 1
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(iv) oxide Chemical compound O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 description 1
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical compound [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 229910052746 lanthanum Inorganic materials 0.000 description 1
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 1
- 229910052748 manganese Inorganic materials 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 229910001092 metal group alloy Inorganic materials 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000001451 molecular beam epitaxy Methods 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- BMMGVYCKOGBVEV-UHFFFAOYSA-N oxo(oxoceriooxy)cerium Chemical compound [Ce]=O.O=[Ce]=O BMMGVYCKOGBVEV-UHFFFAOYSA-N 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- NBIIXXVUZAFLBC-UHFFFAOYSA-K phosphate Chemical compound [O-]P([O-])([O-])=O NBIIXXVUZAFLBC-UHFFFAOYSA-K 0.000 description 1
- 239000010452 phosphate Substances 0.000 description 1
- 230000008654 plant damage Effects 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 239000002243 precursor Substances 0.000 description 1
- 238000011112 process operation Methods 0.000 description 1
- 239000001294 propane Substances 0.000 description 1
- 238000001953 recrystallisation Methods 0.000 description 1
- VSZWPYCFIRKVQL-UHFFFAOYSA-N selanylidenegallium;selenium Chemical compound [Se].[Se]=[Ga].[Se]=[Ga] VSZWPYCFIRKVQL-UHFFFAOYSA-N 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 229910001936 tantalum oxide Inorganic materials 0.000 description 1
- CXXKWLMXEDWEJW-UHFFFAOYSA-N tellanylidenecobalt Chemical compound [Te]=[Co] CXXKWLMXEDWEJW-UHFFFAOYSA-N 0.000 description 1
- XSOKHXFFCGXDJZ-UHFFFAOYSA-N telluride(2-) Chemical compound [Te-2] XSOKHXFFCGXDJZ-UHFFFAOYSA-N 0.000 description 1
- TXEYQDLBPFQVAA-UHFFFAOYSA-N tetrafluoromethane Chemical compound FC(F)(F)F TXEYQDLBPFQVAA-UHFFFAOYSA-N 0.000 description 1
- 229910052724 xenon Inorganic materials 0.000 description 1
- FHNFHKCVQCLJFQ-UHFFFAOYSA-N xenon atom Chemical compound [Xe] FHNFHKCVQCLJFQ-UHFFFAOYSA-N 0.000 description 1
- NAWDYIZEMPQZHO-UHFFFAOYSA-N ytterbium Chemical compound [Yb] NAWDYIZEMPQZHO-UHFFFAOYSA-N 0.000 description 1
- GFQYVLUOOAAOGM-UHFFFAOYSA-N zirconium(iv) silicate Chemical compound [Zr+4].[O-][Si]([O-])([O-])[O-] GFQYVLUOOAAOGM-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7842—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
- H01L29/7848—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02529—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/04—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
- H01L29/045—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
- H01L29/0653—Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
- H01L29/1608—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
- H01L29/161—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System including two or more of the elements provided for in group H01L29/16, e.g. alloys
- H01L29/165—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/30—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
- H01L29/32—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being within the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41766—Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
- H01L29/66795—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7842—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
- H01L29/7847—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate using a memorization technique, e.g. re-crystallization under strain, bonding on a substrate having a thermal expansion coefficient different from the one of the region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
- H01L29/7855—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with at least two independent gates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
- H01L29/7856—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with an non-uniform gate, e.g. varying doping structure, shape or composition on different sides of the fin, or different gate insulator thickness or composition on opposing fin sides
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K999/00—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS dummy group
- H05K999/99—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS dummy group dummy group
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
Abstract
提供一種用於在鰭式場效電晶體裝置的源極和汲極區域中形成差排的機制的實施方式。所述機制包含使鰭凹陷,並且移除鄰接於鰭的隔離結構中的介電材料,以增加磊晶區域而形成差排。所述機制亦包含在磊晶成長於源極和汲極區域之前或之後,進行預先非晶化佈植製程。在預先非晶化佈植製程之後的退火製程使得源極和汲極區域中的差排一致性的成長。在源極和汲極區域(或應力源區域)中的差排可一致性地形成以產生目標應變於源極和汲極區域,以改善N型金氧半裝置的載子遷移率和裝置效能。
Description
本揭露係有關於一種半導體裝置以及形成鰭式場效電晶體裝置的方法。
半導體積體電路(integrated circuit,IC)產業近來經歷了快速的成長。在積體電路演進的過程中,裝置的功能性密度逐漸地增加,而裝置的特徵尺寸或幾何尺寸則逐漸地縮小。體積的縮小提高了生產效率、降低了生產成本且/或改善了裝置效能。體積的縮小也提高了積體電路處理與製造的複雜性,為了實現這些進步,積體電路處理與製造的相關發展是需要的。
同樣地,為了增強積體電路(IC)的效能以及微縮幾何尺寸的需求,而引入了多閘極裝置。這些多閘極裝置包含多閘極鰭式場效電晶體,也稱為finFET裝置,而如此稱謂是由於通道形成於自基板延伸的「鰭」上。finFET裝置可以縮小裝置的閘極寬度,同時在包括通道區域的鰭之側面和/或頂
部上提供閘極。
如半導體裝置,像是金氧半導體場效電晶體
(metal-oxide-semiconductor field-effect transistors,MOSFETs)的尺寸隨著技術上的發展越來越小,應變源/汲極特徵(例如應力源區域)來增加載子遷移率以及裝置效能已經實現。應力使得半導體晶格變形或應變,影響到了半導體的能帶排列以及電荷傳輸特性。藉由控制成品裝置內部的應力大小與分佈,製造者可增加載子遷移率並改善裝置效能。
在一些實施方式中,提供一種半導體裝置。所述半導體裝置包含基板,其具有鰭式場效電晶體(fin-type field-effect-transistor,finFET)區域。半導體裝置亦包含兩相鄰閘極結構形成於兩相鄰鰭狀結構上方,且兩相鄰鰭狀結構包含結晶的含矽材料。部分的兩相鄰鰭狀結構突出於相鄰之隔離結構上方。半導體裝置還包含由兩相鄰閘極結構所共用之源極與汲極區域,其中複數個差排(dislocations)於源極與汲極區域中以應變(strain)源極與汲極區域。
在另外一些實施方式中,提供一種半導體裝置。所述半導體裝置包含具有鰭式場效電晶體(fin-type field-effect-transistor,finFET)區域的基板,以及形成於兩相鄰鰭狀結構上方的兩相鄰閘極結構。兩相鄰鰭狀結構包含結晶的含矽材料,且部分之兩相鄰鰭狀結構突出於相鄰之隔離結構上方。半導體裝置亦包含同時為兩相鄰閘極結構之源極與汲
極區域,其中複數個差排(dislocations)於源極與汲極區域中以應變(strain)源極與汲極區域。源極與汲極區域中延伸過兩相鄰閘極結構之間的隔離結構,且源極與汲極區域中沒有隔離結構。
在又一些實施方式中,提供一種形成鰭式場效電晶體(fin-type field-effect-transistor,finFET)裝置的方法。所述方法包含提供具有複數個鰭狀結構以及複數個閘極結構之基板,且複數個閘極結構形成於鰭狀結構上方,其中複數個隔離結構形成於鰭狀結構之間。所述方法亦包含使鰭狀結構的暴露部分凹陷,且移除隔離結構之介電材料,並進行預先非晶化佈植(pre-amorphization implantation,PAI)製程於部分之半導體層上,以非晶化部分之半導體層。所述方法還包含進行退火製程以重新結晶半導體層的非晶化部分,並成長磊晶含矽材料於半導體層的重新結晶化部份上,以形成鰭式場效電晶體裝置的源極與汲極區域。
100‧‧‧半導體裝置結構
110S‧‧‧閘極區域
110D‧‧‧汲極區域
102‧‧‧基板
103‧‧‧半導體層
104、1040‧‧‧鰭狀結構
105、118‧‧‧虛線
106‧‧‧隔離結構
1060‧‧‧開口
108‧‧‧閘極結構
111‧‧‧間隔物
112‧‧‧通道區域
113‧‧‧LDD區域
115‧‧‧閘極介電層
116‧‧‧偏移間隔層
117‧‧‧閘極電極層
118、119‧‧‧高度
121‧‧‧底表面
128‧‧‧頂表面
120‧‧‧硬式遮罩層
125‧‧‧主要間隔層
127‧‧‧凹陷
132、131‧‧‧切線
150、150*‧‧‧電晶體區域
200、400‧‧‧流程
201~203、205、206、208、210、212、401~403、405、406~408、410‧‧‧操作
226‧‧‧中心線
230、230*‧‧‧PAI製程
232、232*‧‧‧非晶化區域
234‧‧‧深度
240‧‧‧應力膜
250、250*‧‧‧退火製程
252、252*‧‧‧應力源區域
260‧‧‧差排
264、264*‧‧‧水平緩衝
266、266*‧‧‧垂直緩衝
285、285*‧‧‧磊晶結構
286、286*‧‧‧表面
L、LS‧‧‧長度
W‧‧‧寬度
HG、HF‧‧‧高度
H1、H2、H3‧‧‧厚度
HR、HD、HD*‧‧‧深度
θ、θ*‧‧‧角度
細讀以下詳細敘述並搭配對應之圖式,可瞭解到本揭露之多個態樣。須注意的是,圖式中的多個特徵並未依照該業界領域之標準作法繪製實際比例。事實上,為了討論的清楚,所述之特徵的尺寸可以任意的增加或減少。
第1A圖係根據一些實施方式之半導體裝置結構的一實施例的立體圖。
第1B圖係根據一些實施方式繪示電晶體區域的上視圖。
第2圖係根據一些實施方式繪示形成差排於鰭式場效電晶體
裝置的源極和汲極區域中的連續製作流程。
第3A-3H圖係根據一些實施方式繪示第2圖的連續製作流程中的電晶體區域之剖面圖。
第3I圖係根據一些實施方式繪示第3A圖以及第3B圖的電晶體區域的立體圖。
第3J圖係根據一些實施方式繪示第3G圖以及第3H圖的電晶體區域的立體圖。
第4圖係根據一些實施方式繪示形成差排於finFET裝置的源極和汲極區域中的連續製作流程。
第5A-5J圖係根據一些實施方式繪示第4圖的連續製作流程中的電晶體區域之剖面圖。
第5K圖係根據一些實施方式繪示第5I圖以及第5J圖的電晶體區域的立體圖。
應瞭解的是,以下本揭露將提供許多個不同的實施方式或實施例以實現本揭露之多個特徵。許多元件與設置將以特定實施例在以下說明,以簡化本揭露。當然這些實施例僅用以示例而不應用以限制本揭露。此外,敘述「第一特徵形成於第二特徵上」包含多種實施方式,其中涵蓋第一特徵與第二特徵直接接觸,以及額外的特徵形成於第一特徵與第二特徵之間而使兩者不直接接觸。為了清楚與簡化起見,各種特徵可以不同的比例任意繪示。此外,於各式各樣的實施例中,本揭露可能會重複標號以及/或標註字母。此重複是為了簡化並清楚說明,而非意圖表明這些討論的各種實施方式以及/或配置之
間的關係。應瞭解的是,儘管本文中沒有明確描述,然本領域技術人員應能夠設計出體現本揭露原理的各種均等物。
還應注意的是,本揭露展示實施例的形式為多閘
極電晶體或鰭式多閘極電晶體,在本文中稱為鰭式場效電晶體(fin-type field-effect-transistor,finFET)裝置。此種裝置可包含p型金氧半導體(p-type metal oxide semiconductor,PMOS)finFET裝置或n型金氧半導體(n-type metal-oxide-semiconductor,NMOS)finFET裝置。finFET裝置可以是雙閘極裝置、三閘極裝置及/或其他配置。finFET裝置可包含於積體電路(IC)中,例如微處理器、記憶裝置及/或其他積體電路(IC)。本技術領域中具有通常知識者可瞭解的是其他半導體裝置之實施例亦可使用本揭露之裝置。
如上所述,應變源/汲極特徵(例如應力源區域)來
增加載子遷移率以及裝置效能已經實現。應力使得半導體晶格變形或應變,影響到了半導體的能帶排列以及電荷傳輸特性。
藉由控制成品裝置內部的應力大小與分佈,製造者可增加載子遷移率並改善裝置效能。在源極與汲極區域中的差排(dislocation)應變電晶體區域中的半導體晶格。因此,形成差排可改善載子遷移率以及改善裝置效能。finFET裝置具有三維(3D)的閘極介電層並利用多個鰭去形成源極與汲極區域。在finFET裝置的源極與汲極區域形成差排具有獨特的挑戰,在平面的裝置中是不會發生的。
第1A圖係繪示根據多個實施方式之半導體裝置結構100的示意圖。半導體裝置結構100包含finFET裝置結
構。半導體裝置結構100包含基板102、複數個鰭104、複數個隔離結構106以及設置於各個鰭104上的閘極結構108。閘極結構108可包含閘極介電層115、閘極電極層117及/或一或多個其他層。遮罩層120於閘極電極層117上方。硬式遮罩層120藉由例如蝕刻,以圖案化閘極電極層117。在一些實施方式中,遮罩層120可由介電材料所製成,例如氧化矽。第1A圖之示意圖係繪示閘極結構108之圖案化(或形成)製程後的結果。第1A圖只繪示一個閘極介電層108。其他的閘極結構(未繪示)可相似且平行於第1A圖所示之閘極結構108。第1A圖繪示兩個鰭104。在一些實施方式中,鰭104之數目介於2至30之間。
各個鰭104包含閘極區域110S以及汲極區域
110D,其中源極以及汲極特徵形成於鰭狀結構104中、上及/或周圍。鰭104之通道區域112位於閘極結構108下方。如第1A圖所示,鰭狀結構104之通道區域112具有長度(閘極長度)L以及寬度(閘極寬度)W。在一些實施方式中,長度(閘極長度)L在約10奈米至約30奈米的範圍內。在一些實施方式中,寬度(閘極寬度)W在約10奈米至約20米的範圍內。閘極結構108之高度(閘極高度)HG,由鰭狀結構104的上方量測至閘極結構108的上方,約在50奈米至約80奈米的範圍內。在一些實施方式中,鰭狀結構104的高度(鰭高)HF,由隔離結構106的上方量測至鰭狀結構104的上方,約在25奈米至約35奈米的範圍內。
基板102可為矽基板。或者,基板102可包含其他
基本的半導體,例如鍺;包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦的化合物半導體;包含矽鍺、磷砷化
鎵、砷化銦鋁、砷化鎵鋁、砷化銦鎵、磷化銦鎵及/或砷磷化鎵銦的合金半導體;或上述之組合。在一實施方式中,基板102可為半導體在絕緣層上(semiconductor on insulator,SOI)的結構。
隔離結構106可為介電材料所製成,其可由氧化
矽、氮化矽、氮氧化矽、摻氟矽酸鹽玻璃(fluoride-doped silicate glass,FSG)、低介電常數介電材料及/或其他適合的絕緣材料。隔離結構106可具有淺溝槽隔離區(shallow trench isolation,STI)特徵。在一實施方式中,隔離結構106係有STI特徵且藉由蝕刻基板102中的溝槽形成。溝槽可接著填補絕緣材料,並進行化學機械研磨(Chemical mechanical polishing,CMP)。其他隔離結構106及/或鰭狀結構104的製造技術也是可能的。隔離結構106可包含多層結構,例如具有一或多個襯墊層。隔離結構106中的頂表面之高度118以及底表面之高度119係標示於第1A圖中。
鰭104可提供形成一或多個裝置的主動區域。在一實施方式中,電晶體裝置的通道區域112形成於鰭104中。鰭104可包含矽或其他基本的半導體,例如鍺;包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦的化合物半導體;包含矽鍺、磷砷化鎵、砷化銦鋁、砷化鎵鋁、砷化銦鎵、磷化銦鎵及/或砷磷化鎵銦的合金半導體;或上述之組合。鰭104可藉由適當的製程製造,包含在半導體層103中進行光微影以及蝕刻製程。半導體層103與鰭104可由相同的材料製成。事實上,鰭104可藉由蝕刻半導體層103形成。在一些實
施方式中,半導體層103為一部分的基板102。光微影製程可包含在基板(如矽基層上)形成光阻層(抗蝕劑),暴露抗蝕劑以圖案化,並進行暴露後烘烤製程,以及顯影抗蝕劑以形成包含抗蝕劑的遮罩元件。遮罩元件可接著在蝕刻製程中,於隔離結構106形成凹陷時用以保護基板之區域,而留下突出的鰭。凹陷可使用反應離子蝕刻(reactive ion etch,RIE)及/或其他適合的製程蝕刻而成。亦可適用多個其他實施方式的方法形成基板102上的鰭104。
閘極結構108可包含閘極介電層115,閘極電極層
117及/或一或多個其他層。在一實施方式中,閘極結構108為犧牲閘極結構,例如形成於閘極替換製程以形成金屬閘極結構。在一實施方式中,閘極結構108包含多晶矽層(如閘極電極層117)。
閘極結構108的閘極介電層115可包含二氧化
矽。氧化矽可藉由適當的氧化及/或沉積方式形成。或者,閘極結構108之閘極介電層可包含高介電常數介電層,例如二氧化鉿(HfO2)。或者,高介電常數介電層可選擇性的包含其他高介電材料,例如二氧化鈦(TiO2)、氧化鉿鋯(HfZrO)、氧化鉭(Ta2O3)、鉿矽氧化物(HfSiO4)、二氧化鋯(ZrO2)、矽酸鋯(ZrSiO2)、以上之組合或其他適合的材料。高介電常數介電材料可藉由原子層沉積(atomic layer deposition,ALD)及/或其他適當的方法形成。
在一實施方式中,閘極結構108可為金屬閘極結
構。金屬閘極結構可包含介面層、閘極介電層、功函數層、填
充金屬層及/或其他作為金屬閘極結構的適當材料。在其他實施方式中,金屬閘極結構108可更包含覆蓋蝕刻停止層及/或其他適當的材料。介面層可包含介電材料,如氧化矽(SiO2)或氮氧化矽(SiON)。介面層可藉由化學氧化、熱氧化、原子層沉積(ALD)、化學氣相沉積(CVD)及/或其他適當的成形製程。
包含於閘極結構108之P型功函數金屬之示例可
包含氮化鈦(TiN)、氮化鉭(TaN)、釕(Ru)、鉬(Mo)、鋁(Al)、氮化鎢(WN)、二矽化鋯(ZrSi2)、二矽化鉬(MoSi2)、二矽化鉭(TaSi2)、二矽化鎳(NiSi2)、氮化鎢(WN)、其他適當的P型功函數材料或上述之組合。包含於閘極結構108之N型功函數金屬之示例可包含鈦(Ti)、銀(Ag)、鋁化鉭(TaAl)、碳化鋁鉭(TaAlC)、鉭化鋁鈦(TiAlN)、碳化鉭(TaC)、氮碳化鉭(TaCN)、氮矽化鉭(TaSiN)、錳(Mn)、鋯(Zr)、其他適當的N型功函數材料或上述之組合。功函數值與功函數層的材料組成有關,因此選擇第一功函數層的材料以調整其功函數值,以達到形成於各別區域之裝置所預期的臨界電壓Vt。功函數層可藉由化學氣相沉積(CVD)、物理氣相沉積(PVD)及/或其他適當的製程沉積形成。金屬填充層可包含鋁(Al)、鎢(W)或銅(Cu)及/或其他適當的材料。金屬填充層可藉由化學氣相沉積(CVD)、物理氣相沉積(PVD)、電鍍及/或其他適當的製程而形成。金屬填充層可沉積於功函數金屬層上方,因而填充於藉由移除偽閘極結構而形成的溝槽或開口中的剩餘部份。
上述之半導體裝置結構100包含鰭104以及閘極
結構108。半導體裝置結構100需要其他的製程以形成電晶體
所利用之結構100的各種特徵,如汲極輕滲雜(lightly-doped-drain,LDD)區域以及摻雜源極/汲極區域。
LDD區域鄰接通道區域且位於隔離物下方。LDD之用語係用以形容鄰接於源極與汲極區域之輕摻雜區域。
第1B圖係根據多個實施方式,於第1A圖之其中
一個鰭104一同形成之電晶體區域150之上視圖,其為沿著與隔離結構106之頂表面之高度118所延伸之平面。電晶體區域150包含源極區域110S以及汲極區域110D。
電晶體區域150亦包含通道區域112。通道區域
112係為鰭104之一部分且如第1A圖所示,閘極結構108環繞通道區域112的三個邊。通道區域112具有長度(閘極長度)L以及寬度(閘極寬度)W。電晶體區域150亦包含閘極介電層115以及閘極電極層117。第1B圖繪示介於源極區域110S與通道區域112之間以及介於汲極區域110D與通道區域112之間的LDD區域113。LDD區域具有寬度W以及長度LS,長度LS係由間隔物111之寬度所界定。第1B圖藉由虛線繪示另外一個閘極結構108。第1A圖所沒有繪示之所述另一個閘極結構108係相似且平行於上述之閘極結構108。在一些實施方式中,LS介於約5奈米至約10奈米的範圍。
第2圖係根據多個實施方式繪示於finFET裝置的
源極與汲極區域形成差排的連續流程200。第3A圖至第3H圖係根據多個實施方式繪示第2圖之連續流程中的電晶體區域的剖面圖。以下所述之製作順序以及結構主要是為了n型finFET裝置。然而,以下所述之至少部分實施方式也可以應用於p型
finFET裝置。
流程200起始於操作201,如第1A圖所示,提供
具有鰭以及閘極結構之基板。基板經過各種製造過程以形成所述結構,如鰭104、隔離結構106以及閘極結構108。隔離物(未繪示)形成於操作202。在操作203中,使源極與汲極區域110D以及110S凹陷,且接著藉由蝕刻移除介於源極與汲極區域之間的隔離結構106之介電材料。然而,位於閘極層117與間隔物111下方的隔離結構106之介電材料並未被移除。
流程200接著繼續至操作205,進行預先非晶化佈
植(pre-amorphization implantation,PAI)製程於基板上。流程200接著繼續至操作206,沉積應力膜於基板上。接著,在操作208中,進行退火製程於基板上。差排於退火製程的過程中形成。如上所述,應變源/汲極特徵(例如應力源區域)來增加載子遷移率且改善裝置效能已可實現。以下將描述差排的詳細形成過程。如果可以的話,應力膜於操作210中移除。在操作212中,於基板上進行磊晶成長以形成源極以及汲極區域。在一些實施方式中,操作206以及208並非必要且並沒有沉積應力膜。
第3A至第3H圖為根據多個實施方式形成finFET
結構的源極與汲極區域的中間步驟的剖面圖。如上所述,間隔物111形成於操作202中。間隔物111可包含沉積的間隔層116,用以提供偏移。因此,此間隔層亦可稱為偏移間隔層116。在一些實施方式中,間隔物111亦可包含其他間隔層,此間隔層可稱為主要間隔層125。在一些實施方式中,偏移間
隔層116具有約3奈米至約10奈米範圍的厚度。偏移間隔層116可由介電材料所製成,例如氮氧化矽(SiON)、氮化矽(SiN)、碳摻雜氮化矽(SiCN)或碳摻雜氮氧化矽(SiOCN)。在一些實施方式中,LDD摻雜係於偏移間隔116形成後進行。
在一些實施方式中,主要間隔層具有約5奈米至約10奈米範圍的厚度。主要間隔層125可由介電材料所製成,例如氮氧化矽(SiON)、氮化矽(SiN)、碳摻雜氮化矽(SiCN)。SiCN相較於SiN或SiON在對抗蝕刻液,例如磷酸(H3PO4)與氫氟酸(HF)時,具有相對低的蝕刻速率。在一些實施方式中,沉積製程為電漿強化化學氣相沉積(plasma-enhanced chemical vapor deposition,PECVD)製程。其他適合的沉積製程亦可使用。在一些實施方式中,各個間隔物111具有寬度約於5奈米至約10奈米的範圍。
間隔物111形成後,藉由操作203中的蝕刻製程,使n型裝置的源極和汲極區域凹陷。可利用一或多個蝕刻製程使得源極和汲極區域凹陷。蝕刻製程可包含乾式蝕刻,如電漿蝕刻製程,濕式蝕刻或者上述兩種的組合。在一些實施方式中,乾式蝕刻用以形成凹陷。舉例而言,蝕刻液如四氟化碳(CF4)、氫氟酸(HF)、四甲基氫氧化銨(TMAH)或上述之組合,或者可用以進行濕式蝕刻的類似物以形成凹陷。在一些實施方式中,形成約有50埃的厚度之氮化矽(SiN)層可用以近接式控制凹陷。
在使n型裝置的源極區域和汲極區域凹陷前,光微影製程中可利用光阻劑覆蓋基板102之其他區域,例如p型
裝置區域,以避免被蝕刻。因此,在蝕刻製程之後且下一個操作之前,需要有移除光阻劑的製程。其他的清除製程也可用來確保沒有殘餘的光阻劑餘留在基板102上。
在n型裝置的源極和汲極區域凹陷後,藉由蝕刻
以曝光環繞於隔離結構106下方之半導體層103以移除鄰接於凹陷的源極和汲極區域之隔離結構106的介電材料。在一些實施方式中,蝕刻製程為離子(乾式)蝕刻製程。在隔離結構106之介電材料蝕刻前,包含有光阻的圖案化製程。圖案化的光阻層保護不是介電材料之移除目標的區域,如p型裝置區域和沒有鄰接N型裝置的源極和汲極區域之STI結構。藉由移除隔離結構106中的隔離介電材料(或者移除隔離結構106),以下將會描述可有附加區域以相繼形成差排於源極和汲極區域中。在蝕刻製程之後且下一個操作之前,需要有光阻移除製程。其他的清除製程也可用來確保沒有殘餘的光阻劑餘留在基板上。
第3A圖與第3B圖為根據多個實施方式形成凹陷
127後且移除隔離結構106中的介電材料並使鰭104凹陷後,電晶體區域150之剖面圖。如上所述,在第2圖之操作203中,移除隔離結構106之介電材料且使鰭104凹陷。第3A圖繪示兩相鄰之閘極結構108。如上所述,可具有類似且平行於第1A圖所示之閘極結構108的其他閘極結構。第3A圖繪示形成於其中一個鰭104上方且被凹陷127所分離之兩相鄰的閘極結構108,其中凹陷127可藉由蝕刻第1A圖所示之源極/汲極區域110D以及110S而形成。為了簡單敘述,我們指定凹陷127為凹陷的汲極區域110D。各個閘極結構108包含閘極電極層117以及閘極介
電層115。根據一些實施方式,硬式遮罩層120形成於閘極電極層117上方。硬式遮罩層120用以輔助閘極結構108之圖案化。在一些實施方式中,硬式遮罩層120的厚度H1介於約70奈米至約100奈米的厚度之間。閘極電極層117的厚度H2介於約80奈米至約100奈米的厚度之間。閘極介電層115的厚度H1介於約2奈米至約3奈米的厚度之間。第1B圖示的通道長度L與閘極結構108之閘極電極層117的寬度相同。直接位於閘極結構108下方的通道區域112亦標註於第3A圖中。虛線118指的是隔離結構106的頂表面之高度,而另一個虛線119指的是隔離結構106的底表面之高度。
第3A圖係繪示間隔物111形成於下一個閘極結構
108。根據一些實施方式,各間隔物111包含偏移間隔層116以及主間隔層125。在相鄰閘極結構108之間有凹陷127。在一些實施方式中,凹陷127之深度HR在隔離結構106的頂表面(高度118)下方約5奈米至約20奈米的範圍。凹陷127的底表面121係標示於第3A圖中。凹陷127的底表面121在隔離結構106的底表面下方(標示為高度119)。
第3B圖係根據第1A圖所繪示之切線132之電晶
體區域150的剖面圖。第3B圖繪示之凹陷127係被鰭104(標示為1040)以及隔離結構106(標示為1060)所佔據。鰭104之邊界係由虛線105所標示。指示隔離結構106的頂表面之高度的虛線118,以及指示隔離結構106的底表面之高度的虛線119亦繪示於第3A圖中。凹陷127的底表面121標示於第3A圖中。凹陷127的底表面在隔離結構的底表面119之水平下方。第3B圖繪
示兩個鰭104被移除。在一些實施方式中,移除的鰭之數目介於2至30個的範圍之間。
第3I圖根據一些實施方式繪示第3A圖與第3B圖之電晶體區域150的立體圖。第3I圖繪示已經凹陷的鰭104。此外,相鄰的隔離結構106之介電材料已被移除,且位於隔離結構106下方之部分的半導體層103亦被移除。凹陷127包含用以被鰭104以及隔離結構106所佔據的區域。此外,凹陷127亦包含已經被蝕刻的部分半導體層103。因為在蝕刻的過程中,間隔物111可保護隔離結構106以及鰭104,所以第3I圖亦繪示被間隔物111所覆蓋而沒有被移除且餘留於基板102上方的部分之隔離結構106以及鰭狀結構104。第3I圖繪示凹陷127之底表面121。
請參考第2圖,預先非晶化佈植(pre-amorphization implantation,PAI)製程於操作205進行。如第3C圖以及第3D圖所示,根據一些實施方式,PAI製程230佈植一些佈植物於基板102上方所暴露之表面。佈植的佈植物損害開口1060下方所殘餘的鰭104以及半導體層103之晶格結構以形成非晶化(或非晶的)區域232。在一些實施方式中,佈植的佈植物於半導體層103中散開。散開的佈植物造成橫向的非晶化,導致延伸至間隔物111下方的非晶化區域232。在一些實施方式中,非晶化區域232形成於電晶體區域150之源極以及汲極區域中,且不會延伸至閘極結構108的中心線226下方。非晶化區域232在半導體層103之頂表面128下方具有深度234,頂表面128正好鄰接於閘極介電層115。深度
234根據設計規格形成。在一些實施方式中,深度234介於約15奈米至約60奈米的範圍。在一些實施方式中,深度234少於約100奈米。
第3D圖繪示延伸至用以填補介電材料的開口
1060下方之非晶化區域232。藉由移除隔離結構106的介電材料,可暴露下方的半導體層103以非晶化。因此,相較於尚未移除隔離結構106之介電材料時,非晶化區域232更為擴張。
擴張的非晶化區域232可協助差排的形成。否則,差排在初始階段會侷限於鰭104中。研究顯示差排可能不會如在平面裝置中一般所預期的形成或延展。更詳細的差排之形成將在以下說明。
在一些實施方式中,因為閘極間隔物111作用為
將PAI製程230的佈植能量遠離閘極結構108的中心線226聚集,所以非晶化深度234可藉由閘極間隔物111之深度所控制,藉以允許更深的非晶化深度234。此外,非晶化深度234可藉由PAI製程230的參數所控制,例如佈植能量,佈植的佈植物以及佈植的劑量等。根據一些實施方式,PAI製程230佈植矽(Si)或鍺(Ge)於基板半導體層103。在一些實施方式中,使用其他比矽重的佈植物。例如,在一些實施方式中,PAI製程230使用其他佈植物,如氬(Ar)、氙(Xe)、砷(As)、磷(P)、銦(In)、其他適合的佈植佈植物或上述之組合。在一些實施方式中,PAI製程230佈植佈植物的佈植能量於約20KeV至約40KeV的範圍。在一些實施方式中,根據佈植溫度,PAI製程230佈植佈植物的劑量在約7 x 1014原子/cm2至約1.5x1015原子
/cm2的範圍。較低的佈植溫度提高佈植非晶化的效率。在一些實施方式中,佈植的溫度在約-100℃至約25℃(或室溫)的範圍。
在一些實施方式中,使用圖案化的光阻層來限定
非晶化區域232的形成位置並保護基板102的其他區域免受佈植損壞,例如保護PMOS區域。另外,圖案化的光阻層暴露n型金氧半場效電晶體(NMOSFET)區域的源極/汲極區域,使得源極/汲極區域暴露於PAI製程230當中(形成非晶化區域232)。或者,使用如氮化矽(SiN)或氮氧化矽(SiON)之圖案化的硬式遮罩層來界定非晶化區域。在一些實施方式中,圖案化的光阻層或圖案化的硬式遮罩層為現行製程的一部分,例如輕摻雜(lightly-doped-drain,LDD)或源極/汲極的形成,因此PAI製程230不需要額外的光阻層或硬式遮罩層,藉以減少成本。在PAI製程進行之後,移除基板102上方的光阻。
流程200接著選擇性的進行至操作206,其中應力
膜沉積於基板上。參考第3E圖與第3F圖,在一些實施方式中,應力膜240選擇性的沉積於基板102上方。第3E圖繪示應力膜240沉積於具有間隔物111的閘極結構108上方。在一些實施方式中,應力膜240藉由原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、高密度電漿化學氣相沉積(HDPCVD)、其他適合的方法及/或上述之組合所形成。在一些實施方式中,應力膜240包含介電材料,例如氮化矽、氧化矽、氮氧化矽、其他適合的材料及/或上述之組合。應力膜240具有拉伸的應力,其會影響重結晶的過程。例如,應力膜240
可減緩源極和汲極區域在[110]結晶方向上的成長速率。在一些實施方式中,沒有使用應力膜240。在一些實施方式中,應力膜240的厚度介於約5奈米至約20奈米的範圍。在一些實施方式中,應力膜240介於0.8GPa至約2.0GPa的範圍之間。在一些實施方式中,應力膜240是可拉伸的且提供源極/汲極區域壓縮應力。
接著,在操作208中,於基板上進行退火製程。
仍參考第3E圖以及第3F圖,在操作208中,退火製程250在基板102上進行。退火製程250導致非晶化區域232重結晶,形成應力源區域252。此製程通常被稱為固相磊晶重長(solid-phase epitaxy regrowth,SPER),因此稱應力源區域252為epi區域。根據一些實施方式,應力源區域252包含磊晶磷化矽(SiP)、磊晶碳磷化矽(SiCP)或磊晶矽(Si),或者上述之組合。碳化矽(SiC)代表含碳的矽,而碳磷化矽(SiCP)代表含碳及磷的矽。在一些實施方式中,碳濃度少於大約3原子百分比。在一些實施方式中,磷濃度介於約5E19 l/cm3至約5E21 l/cm3之間。應力源區域的佈植劑於沉積的過程中佈植於層之中(或內佈植)。在一些實施方式中,應力源區域252包含具有不同佈植劑的磊晶層。在一些實施方式中,磊晶層包含磷濃度介於約1E20 l/cm3至約7E20 l/cm3且厚度介於約4奈米至約10奈米的磷化矽(SiP)層於另一個磷濃度介於約1E21 l/cm3至約3E2 l/cm3的範圍之間的磷化矽(SiP)層上方。在一些實施方式中,磊晶層包含厚度介於約4奈米至約10奈米的範圍且碳濃度少於約1%、磷濃度介於約1E20 l/cm3至約7E20 l/cm3的範
圍之間的碳磷化矽(SiCP)層於另一個磷濃度介於約1E21 l/cm3至約3E2 l/cm3的範圍的磷化矽(SiP)層。在一些實施方式中,應力源區域252的表面層為矽層以避免於相繼製程中磷的流失。
在一些實施方式中,鑒於碳的尺寸相較於矽小,
碳摻入矽膜可製造碳化矽(SiC)應力源,其係壓縮性地且提供拉伸應變至N型金氧半(NMOS)電晶體之通道區域。此外,在一些實施方式中,壓縮膜應力於應力源區域中幫助夾斷點的生成。在一些實施方式中,摻雜磷以降低源極和汲極區域的電阻。可加入碳以阻止磷的外擴。
在一些實施方式中,退火製程250為微波退火
(microwave annealing,MWA)製程、快速熱退火(rapid thermal annealing,RTA)製程、毫秒熱退火(millisecond annealing,MSA)製程(例如,毫秒雷射熱退火製程)或微秒熱退火(microsecond annealing,μSA)製程。在一些實施方式中,退火製程包含預熱操作,以減少甚至消除末端損傷(end of range,EOR)缺陷,其係為非晶/結晶介面所遺留的缺陷。根據一些實施方式,預熱操作於約200℃至約700℃的溫度間進行。在一些實施方式中,預熱操作於約10秒至約10分鐘的範圍之間進行。
以先進組件製造而言,由於高溫處理在所述製程操作中是禁止的,因此使用MWA製程為主要的退火製程。MWA製程可調整以局部地增加特定結構、層或區域的溫度,如非晶化區域232,至相較於基板或其他周圍結構、層或區域
更高的溫度。舉例而言,非晶化區域232具有佈植物且結晶結構不同於周圍的半導體層103以及基板102。因此,非晶化區域232可藉由微波加熱至比半導體層103以及基板102更的溫度。局部地高溫可由微波下的電子極化及/或界面極化機制造成。目標層之局部溫度高於基板。在一些實施方式中,溫度差在約200℃至約500℃的範圍。因此,MWA製程的溫度(於基板上量測)可被設置於較低的值。在一些實施方式中,MWA製程在約400℃至約600℃的範圍。在一些實施方式中,基板的溫度在電子極化機制的第一階段期間約在300℃至約500℃的範圍。在一些實施方式中,基板溫度在界面極化機制的第二階段期間約在500℃至約600℃的範圍。在一些實施方式中,MWA製程的時間約在1分鐘至約3分鐘的範圍。如果使用MWA製程,預熱操作的溫度可維持在製程過程所需要的範圍內。
或者,有其他退火製程的種類。在一些實施方式
中,退火製程250的主要退火在約800℃至約1400℃的範圍進行。在一些實施方式中,依據退火製程的種類以及使用的溫度,退火製程250的主要退火在約1毫秒至約5小時的範圍之間進行。例如,預熱操作在約550℃的溫度且進行約180秒。在一些實施方式中,如果退火製程250為RTA製程,主要退火溫度相同或大於約950℃且進行的期間約0.5秒至約5秒的範圍。在一些實施方式中,如果退火製程250為MSA製程。主要退火溫度升高至矽的熔點,約1400℃且進行約幾個毫秒或更少,例如約0.8毫秒至約100毫秒。
在退火製程250的期間,當應力源區域252重結晶
時,差排260形成於應力源區域252中。如上所述,第3B圖根據第1A圖之切線132繪示電晶體區域150之剖面圖。第3F圖繪示第3B圖所延伸的剖面圖。如第3F圖所示,根據一些實施方式,第3F圖(平行於切線132或切線131)之半導體層103所暴露的表面具有[100]的結晶取向且所述半導體層103p之結晶取向垂直於[110]之切線132。如上所述,在第3D圖中,藉由移除隔離結構106之介電材料,而暴露下方之半導體層103以非晶化。因此,當隔離結構106之介電材料沒有移除時,非晶化區域232較為擴張。在退火製程250期間,擴張的非晶化區域232增加了差排(或夾斷點262)起始的區域之尺寸。在一些實施方式中,差排260形成於[111]的方向上。如第3E圖與第3F圖所示,在一些實施方式中,以半導體層103(或基板102的表面)之頂表面128平行的[110]為準量測角度,[111]的方向具有角度θ介於約45度至約65度之間。第3E圖中的半導體層103所暴露的表面(平行於切線131)具有結晶取向[110]。夾斷點262位於凹陷127的底表面121下方。
差排260之形成起始於夾斷點262。在一些實施方
式中,夾斷點262形成於應力源區域252中,位於約10奈米至約30奈米範圍之深度HD,其中深度HD由隔離結構106的底表面119開始量測。夾斷點262具有水平緩衝264以及垂直緩衝266。水平緩衝264以及垂直緩衝266從非晶化區域232的邊界開始量測,且由第3C、3E與3F圖中的虛線所標示。水平緩衝264以及垂直緩衝266根據設計規格所形成且被退火製程250
所影響。在一些實施方式中,夾斷點262具有約8奈米至約38奈米範圍的水平緩衝264,以及約10奈米至約40奈米範圍的垂直緩衝266。在一些實施方式中,夾斷點262形成且夾斷點262沒有設置於通道區域內。第3F圖繪示差排260的剖面圖,其係由位於底表面121下方的虛線所表示。
如第2圖中所述,在退火製程250過後,於操作210
中移除應力膜240。在一些實施方式中,NMOS裝置之各個閘極間隔物111之至少一部分亦被移除。應力膜240以及閘極間隔物111移除的部分藉由蝕刻製程移除。在一些實施方式中,蝕刻製程可由濕式蝕刻進行,如藉由磷酸或氫氟酸,或藉由乾式蝕刻以及濕式蝕刻的組合。在一些實施方式中,上述進行PAI製程的處理程序、應力膜的形成、退火以及應力膜的移除係重覆多次以製造出多個差排。關於多個差排於應力源區域252的細節可在美國專利申請號13/177,309號中找到(代理人案號為TSM11-0091),於2011年7月6日提申,標題為「A Semiconductor Device with a Dislocation Structure and Method of Forming the Same」,在此引用作為本說明書的揭示內容。
接著,如第3G圖以及第3H圖所示,含矽磊晶結
構285形成於各個凹陷127中,根據一些實施方式,第2圖中的操作212形成源極以及汲極區域。含矽磊晶結構285用以作為電晶體區域150中的裝置之源極以及汲極結構。在一些實施方式中,含矽磊晶結構285藉由進行磊晶沉積製程以形成含矽磊晶材料。在一些實施方式中,含矽磊晶材料(應力誘導材料)包
含碳化矽(SiC)、碳磷化矽(SiCP)、磷化矽(SiP)或其他可產生拉伸應變於電晶體通道區域的材料。在一些實施方式中,含矽材料藉由利用含矽前體物形成。例如,在一些實施方式中,氣體如矽甲烷(SiH4)、乙矽烷(Si2H6)、丙矽烷(Si3H8)、二氯矽烷(SiH2Cl2)等,係用以形成含碳化矽(SiC)磊晶材料於結構285中。在一些實施方式中,含磷氣體,如磷化氫(PH3),係用以形成磷化矽(SiP)磊晶材料或者與含碳氣體形成碳磷化矽(SiCP)。在其他形成P型電晶體的實施方式中,含矽磊晶材料包含任何材料,例如製造壓縮應變於電晶體通道區域上的矽鍺(SiGe)。
在一些實施方式中,含矽磊晶結構285的表面286
為凹陷的且大致與半導體層103的表面128以及閘極結構108同個高度或者更高。因為在[100]與[111]的結晶取向之生長速率的差異,表面286為凹陷的。在一些實施方式中,表面286具有之高度達到基板表面223上方約30奈米。如第3G圖所示,根據一些實施方式,因為含矽磊晶結構285亦為磊晶的,差排260於結構285中延續。隨著差排260的生長,磊晶結構285成為部分的應力源區域252,其即為源極和汲極區域。
第3J圖係根據一些實施方式繪示第3G圖以及第
3H圖的電晶體區域150的立體圖。第3J圖繪示含矽磊晶結構285形成於第3I圖的凹陷127中。部分的磊晶結構285突出於相鄰之半導體層103上方。凹陷127的底表面121亦標註於第3J圖中。第3J圖亦繪示差排262的剖面圖,其係以底表面121下方的虛線表示之。
在一些實施方式中,含矽結晶材料藉由化學氣相
沉積(CVD)形成,例如低壓化學氣相沉積(low pressure CVD,LPCVD)、原子層化學氣相沉積(atomic layer CVD,ALCVD)、超高真空化學氣相沉積(ultrahigh vacuum CVD,UHVCVD)、減壓化學氣相沉積(reduced pressure CVD,RPCVD)、任何適合的CVD、分子束磊晶(molecular beam epitaxy,MBE)製程、任何適合的磊晶製程或上述的組合。在一些實施方式中,含矽磊晶材料的沉積具有約750℃或更低的沉積溫度。在其他實施方式中,蝕刻溫度介於約500℃至約750℃的範圍。在一些實施方式中,沉積製程的壓力介於約50托(Torr)至約600托之間。
又或者,含矽磊晶材料藉由進行週期性沉積以及
蝕刻製程形成含矽磊晶材料。例示性製程的細節於美國專利申請號13/029,378中有說明(代理人案號為TSM10-0559),標題為「Integrated Circuits and Fabrication Methods Thereof」,提申日為2011年2月17日,在此引用作為本說明書的揭示內容。
接著,基板102進行進一步的CMOS或MOS技術
的製程以形成多樣的特徵,以完成裝置區域150中的裝置結構以及內連接結構的形成。在一實施方式中,閘極堆疊包含多晶矽於最終產物中。在另一實施方式中,進行閘極置換製程(或後閘極製程),其中閘極電極117置換為金屬閘極。金屬閘極包含線性層、功函數層、導電層、金屬閘極層、填充層、其他適合的層及/或上述之組合。各式的層中可包含任何適當的材
料,例如鋁、銅、鎢、鈦、鉭、鋁化鉭、氮化鉭鋁、氮化鈦、氮化鉭、矽化鎳、矽化鈷、銀、碳化鉭(TaC)、鉭矽氮(TaSiN)、碳氮化鉭(TACN)、鋁化鉭(TiAl)、氮化鈦鋁(TiAlN)、氮化鎢(WN)、金屬合金、其他適合的材料、及/或上述之組合。
在一些實施方式中,後續的製程還形成各式的接
觸點/孔/線以及多層的內連接特徵(例如,金屬層以及層間介電層)於基板102上方,用以連接各種特徵或結構。在一些實施方式中,附加的特徵提供電性連接至裝置。例如,多層內連接包含垂直的內連接,如傳統的孔或接觸點,以及水平的內連接,例如金屬線。在一些實施方式中,各式的內連接特徵實現各式的導電材料,如銅、鎢及/或矽化物。在一實施方式中,鑲嵌及/或雙嵌製程用以形成與銅相關的多層內連接之結構。
在以上第3A至3H圖中描述之源極和汲極區域中
形成差排的機制使得差排一致並且可靠的形成,以施加拉伸應力於通道區域中。
第2圖之流程200在磊晶成長(操作212)之前進行
PAI製程(操作205)。或者,源極和汲極區域中的差排可藉由不同的流程形成。第4圖係根據一些實施方式繪示在finFET裝置的源極和汲極區域中形成差排的連續製作流程。第5A圖至第5J圖係根據多個實施方式繪示電晶體區域於第2圖之連續流程中的剖面圖。以下所述之製作順序以及結構主要是為了n型finFET裝置。然而,以下所述之至少部分實施方式也可以應用於p型finFET裝置。
流程400起始於操作401,如第1A圖所示,提供
具有鰭狀結構以及閘極結構之基板。操作401類似於操作201,且操作401所提供的結構類似於操作201所提供的結構。
間隔物(未繪示)接著形成於操作402。在操作403中,使得源極和汲極區域110D以及110S凹陷,且接著藉由蝕刻移除介於源極和汲極區域之間的隔離結構106以暴露半導體層103。操作402以及操作403分別類似於操作202以及203。
流程400接著繼續至操作405,於基板上進行磊晶
成長以形成源極和汲極區域。流程接著進行至操作406,進行預先非晶化佈植(pre-amorphization implantation,PAI)製程於基板上。流程200接著進行至操作407,沉積應力膜於基板上。接著,在操作408中,進行退火製程於基板上。在操作410中,移除應力膜。流程400在進行PAI製程之前進行源極和汲極區域的磊晶成長。因此,差排相較於流程200將會更接近半導體層103的表面128形成。夾斷點的位置,如標號262,會影響施加至鰭通道的拉伸應力。
第5A至第5J圖為根據多個實施方式形成finFET
結構的源極與汲極區域的中間步驟的剖面圖。因為操作401、402以及操作403分別類似於操作201、202以及203。第5A-5B圖分別類似於第3A-3B圖,對於第5A-5B圖的說明可參考第3A-3B圖的敘述。
請參考第4圖,於操作404完成後,於基板上進行
磊晶成長以形成源極以及汲極區域。磊晶成長形成含矽磊晶結構285*,含矽磊晶結構285*用以作為電晶體區域150*中的裝置之源極以及汲極結構。含矽磊晶結構285*藉由進行磊晶沉
積製程以形成含矽磊晶材料。在一些實施方式中,含矽磊晶結構285*之含矽磊晶材料類似於上述第3G圖以及第3H圖中的含矽磊晶結構285之含矽磊晶材料。然而,於含矽磊晶結構285*中,設計用以應力源極和汲極區域的差排尚未形成。
在一些實施方式中,含矽磊晶結構285*的表面
286*與半導體層103的表面128以及閘極結構108高度或者更高。在一些實施方式中,表面286*具有之高度達到表面108上方約30奈米。
請參考第4圖,在操作405完成後,進行操作406
中的預先非晶化佈植(pre-amorphization implantation,PAI)製程。如第5E圖以及第5F圖所示,根據一些實施方式,PAI製程230*佈植一些佈植物於基板102上方暴露之表面。佈值的佈植物損害含矽結構285*以及鄰接含矽結構285*的部份半導體層103之晶格結構。在一些實施方式中,佈植的佈植物於半導體層103中散開。散開的佈植物造成橫向的非晶化,導致延伸至間隔物111下方區域的非晶化區域232*(具有虛線的邊界,其接近結構285*的邊界)。非晶化區域232*形成於電晶體區域150*之源極以及汲極區域150中,且不會延伸至閘極結構108的中心線226下方。非晶化區域232*在原本的隔離結構106的頂表面118下方具有深度234*。深度234*根據設計規格形成。在一些實施方式中,距離234*介於約30奈米至約50奈米的範圍。在一些實施方式中,非晶化的深度234*少於約60奈米。在一些實施方式中,PAI製程230*以及佈植的劑量範圍類似於上述之PAI製程230。根據一些實施方式中,非晶化區
域232*的底表面以第5F圖中的虛線123標示之。
流程400接著繼續至操作407,其中應力膜沉積於
基板上。參考第5G與第5H圖,在一些實施方式中,應力膜240*沉積於基板102上方。第5G圖繪示應力膜240*沉積於具有間隔物111之閘極結構108上方。所述應力膜240*類似於上述之應力膜240。
接著,在操作408中,於基板上進行退火製程。
參考第5G圖以及第5H圖,在操作408中,退火製程250*在基板102上進行。退火製程250*導致非晶化區域232*重結晶,以形成應力源區域252*。此製程通常被稱為固相磊晶重長(solid-phase epitaxy regrowth,SPER),因此應力源區域252*稱為epi區域。所述退火製程250*類似於上述之退火製程250。在應力源區域252*重結晶且差排形成後,應力源區域252*為非晶化區域232*。因為PAI製程230*在含矽磊晶結構285*形成之後進行,應力源區域252*(或非晶化區域232*)之深度234*少於第5E圖以及第5G圖之應力源區域252(或非晶化區域232)之深度234。
如上所述,藉由移除隔離結構106之介電材料,
而暴露下方的半導體層103以非晶化。類似於非晶化區域232,當隔離結構106之介電材料沒有移除時,非晶化區域232*較為擴張。在退火製程250*期間,擴張的非晶化區域232*增加了差排262*起始的區域之尺寸。在一些實施方式中,差排260*形成於[111]的方向上。在一些實施方式中,如第5G圖所示,以[110]為準量測角度,[111]的方向具有角度θ*介於約45
度至約65度之間。
差排260*之形成起始於夾斷點262*。在一些實施
方式中,夾斷點262*形成於應力源區域252*中,在約5奈米至約20奈米範圍之深度HD*,其中深度HD*由隔離結構106的底表面119開始量測。因為PAI製程230*在含矽磊晶結構285*形成之後進行,應力源區域252*(或非晶化區域232*)之深度234*少於第5E圖以及第5G圖之應力源區域252(或非晶化區域232)之深度234。因此,所述之差排260*的深度HD*少於上述之差排260的深度HD。
根據一些實施方式,第5K圖繪示第5I圖與第5J
圖之電晶體區域150*的立體圖。第5K圖繪示含矽磊晶結構285*形成於第3I圖中的凹陷127,第5K圖亦為第5A圖與第5B圖之立體圖。部分的磊晶結構285*突出於相鄰之半導體層103上方。凹陷127之底表面121亦標示於第5K圖中。第5K圖亦繪示差排262*之剖面圖,差排260*係藉由虛線表現之,且位於底表面121上方。
夾斷點262*具有水平緩衝264*以及垂直緩衝
266*。水平緩衝264*以及垂直緩衝266*根據設計規格所形成且被退火製程250*所影響。在一些實施方式中,夾斷點262*具有約8奈米至約38奈米範圍的水平緩衝264*,以及約10奈米至約40奈米範圍的垂直緩衝266*。在一些實施方式中,夾斷點262*形成且夾斷點262*沒有設置於通道區域內。
如上述之第4圖且如第5I圖以及第5J圖所示,根
據一些實施方式,在退火製程250*過後,於操作410中移除應
力膜240*。在一些實施方式中,NMOS裝置的各個閘極間隔物111的至少一部分亦被移除。應力膜234*以及所移除的部分閘極間隔物111係藉由蝕刻製程移除。在一些實施方式中,蝕刻製程可由濕式蝕刻進行,如藉由磷酸或氫氟酸,或藉由適當的蝕刻劑之乾式蝕刻。在一些實施方式中,上述進行PAI製程的處理程序、應力膜的形成、退火以及應力膜的移除係重覆多次以製造出多個差排。關於多個差排於應力源區域252的細節可在美國專利申請號13/177,309號中找到,於2011年7月6日提申,標題為「A Semiconductor Device with a Dislocation Structure and Method of Forming the Same」,在此引用作為本說明書的揭示內容。
接著,基板102進行進一步的CMOS或MOS技術
的製程以形成多樣的特徵,並以類似於區域150之方式完成區域150*中的裝置結構以及內連接結構的形成。上述第5A至5J圖中,於源極和汲極區域中形成差排的機制亦使得差排一致且可靠的形成,以施加拉伸應力於通道區域中。
上述之差排260和260*應變源極/汲極區域(或形
成應力源區域)。差排260和260*形成於源極和汲極區域中以增加載子遷移率以及裝置效能。finFET裝置具有三維(3D)的閘極介電層且使用多個鰭以形成源極和汲極區域。所述鰭具備有限的結晶區以限制差排的形成。藉由移除環繞鰭104之隔離結構106中的介電材料,形成差排的結晶區域增加。因此,應力源區域(或源極和汲極區域)中的差排可一致的形成,以產生目標應變於源極和汲極區域中,增加NMOS的載子遷移率以及
裝置效能。
以上第3A-3H圖以及第5A-5J圖中所描述的形成
差排於源極和汲極區域中的實施方式之機制,皆可一致的並可靠的形成差排以施加拉伸應力於通道區域中。差排一致且可靠的形成可藉由使鰭凹陷,並藉由移除鰭狀結構之間的隔離結構以增加形成差排的區域而達成。沒有移除鰭狀結構之間的隔離結構,形成差排的區域被侷限在鰭狀區域,其更加的侷限且可能會限制差排的產生。在一些實施方式中,藉由利用上述之機制,NMOS finFET裝置可改善電流(離子)於約5%至約20%的範圍。
形成差排於finFET裝置中的源極和汲極區域的
實施方式之機制已提供。所述機制包含使鰭凹陷,且移除鄰接於鰭的隔離結構中的介電材料以增加磊晶區域形成差排。上述機制亦包含進行預先非晶化佈植(pre-amorphization implantation,PAI)製程於磊晶成長於源極和汲極區域之前或之後。PAI製程之後的退火製程使得差排於源極和汲極區域中一致的長成。源極和汲極區域(或應力源區域)中的差排可一致地形成,以產生目標應變於源極和汲極區域中以改善NMOS裝置的載子遷移率以及裝置效能。
在一些實施方式中,提供一種半導體裝置。所述
半導體裝置包含基板,其具有鰭式場效電晶體(fin-type field-effect-transistor,finFET)區域。半導體裝置亦包含兩相鄰閘極結構形成於兩相鄰鰭上方,且兩相鄰鰭狀結構包含結晶的含矽材料。部分的兩相鄰鰭突出於相鄰之隔離結構上方。
半導體裝置還包含同時為兩相鄰閘極結構之源極與汲極區域,其中複數個差排(dislocations)於源極與汲極區域中以應變(strain)源極與汲極區域。
在另外一些實施方式中,提供一種半導體裝置。
所述半導體裝置包含具有鰭式場效電晶體(fin-type field-effect-transistor,finFET)區域的基板,以及形成於兩相鄰鰭狀結構上方的兩相鄰閘極結構。兩相鄰鰭狀結構包含結晶的含矽材料,且部分之兩相鄰鰭狀結構突出於相鄰之隔離結構上方。半導體裝置亦包含同時為兩相鄰閘極結構之源極與汲極區域,其中複數個差排(dislocations)於源極與汲極區域中以應變(strain)源極與汲極區域。源極與汲極區域中延伸過兩相鄰閘極結構之間的隔離結構,且源極與汲極區域中沒有隔離結構。
在又一些實施方式中,提供一種形成鰭式場效電晶體(fin-type field-effect-transistor,finFET)裝置的方法。所述方法包含提供具有複數個鰭狀結構以及複數個閘極結構之基板,且複數個閘極結構形成於鰭狀結構上方,其中複數個隔離結構形成於鰭狀結構之間。所述方法亦包含使鰭狀結構的暴露部分凹陷,且移除隔離結構之介電材料,並進行預先非晶化佈植(pre-amorphization implantation,PAI)製程於部分之半導體層上,以非晶化部分之半導體層。所述方法還包含進行退火製程以重新結晶非晶化部分之半導體層,並成長磊晶含矽材料於重心結晶化的部份半導體層上,以形成finFET裝置的源極與汲極區域。
應了解到,在本文中所公開的不同實施方式提供了不同的公開內容,並且可以在不背離本揭露的理念和範圍的情況下對這些實施方式進行各種改變、替換和變化。舉例而言,本文公開之實施方式描述了鰭狀區域中形成拉伸應力。然而,其他實施方式可以包含通過鰭狀區域上面提供的應力層(例如,應力傳遞層)在鰭狀區域中形成壓縮應力。壓縮應力產生膜的實例可以包含金屬氮化物成分。
200‧‧‧流程
201~203、205、206、208、210、212‧‧‧操作
Claims (20)
- 一種半導體裝置,包含:一基板,具有一鰭式場效電晶體(fin-type field-effect-transistor,finFET)區域;兩相鄰閘極結構,形成於兩相鄰鰭狀結構上方,其中該兩相鄰鰭狀結構包含一結晶的含矽材料,且其中部分之該兩相鄰鰭狀結構突出於相鄰之複數個隔離結構上方;以及一源極與汲極區域,為該兩相鄰閘極結構所共用,其中複數個差排(dislocations)位於該源極與汲極區域中以應變(strain)該源極與汲極區域。
- 如請求項1所述之半導體裝置,其中該源極與汲極區域延伸過該兩相鄰閘極結構之間的該些隔離結構。
- 如請求項1所述之半導體裝置,其中該源極與汲極區域中沒有該些隔離結構。
- 如請求項1所述之半導體裝置,其中該些差排在該兩相鄰閘極結構的相鄰之該些隔離結構之下表面的下方約5奈米至約30奈米的範圍之深度具有複數個夾斷點(pinchoff points)。
- 如請求項1所述之半導體裝置,其中該些差排於[111]的方向形成。
- 如請求項1所述之半導體裝置,其中該些差排之其中之一者與平行於該基板之表面之一表面間具有約45度至約60度的範圍之角度。
- 如請求項1所述之半導體裝置,其中具有該些差排之該源極與汲極區域從一半導體層之上表面起具有約15奈米至約60奈米的範圍之深度,其中該上表面緊鄰一閘極介電層。
- 如請求項1所述之半導體裝置,其中該源極與汲極區域之上表面係凹陷的且於一半導體層之上表面上方,其中該半導體層之上表面緊鄰一閘極介電層。
- 如請求項1所述之半導體裝置,其中該鰭式場效電晶體(finFET)區域包含一n型金氧半場效電晶體(n-type metal-oxide-semiconductor field effect,NMOSFET)。
- 如請求項1所述之半導體裝置,其中該源極與汲極區域包含一磊晶應力誘導材料(epitaxial stress-including material),其中該磊晶應力誘導材料包含碳化矽(SiC)、磷化矽(SiP)、碳磷化矽(SiCP)、矽或其組合。
- 一種半導體裝置,包含:一基板,具有一鰭式場效電晶體(fin-type field-effect-transistor,finFET)區域;兩相鄰閘極結構,形成於兩相鄰鰭狀結構上方,其中該兩相鄰鰭狀結構包含一結晶的含矽材料,且其中部分之該兩相鄰鰭狀結構突出於相鄰之複數個隔離結構上方;以及一源極與汲極區域,為該兩相鄰閘極結構所共用,其中複數個差排(dislocations)於該源極與汲極區域中以應變(strain)該源極與汲極區域,其中該源極與汲極區域中延伸過該兩相鄰閘極結構之間的該些隔離結構,且其中該源極與汲極區域中沒有該些隔離結構。
- 一種形成鰭式場效電晶體(fin-type field-effect-transistor,finFET)裝置的方法,包含:提供具有複數個鰭以及複數個閘極結構之一基板,其中該些閘極結構形成於該些鰭之上方,且其中複數個隔離結構形成於該些鰭之間;使該些鰭之暴露部分凹陷,且移除該些隔離結構之一介電材料;進行一預先非晶化佈植(pre-amorphization implantation,PAI)製程於部分之一半導體層上,以所述非晶化部分之該半導體層;進行一退火製程以重新結晶該半導體層的非晶化部分;以及成長一磊晶含矽材料於該半導體層的重新結晶化部分上,以形成該鰭式場效電晶體裝置之一源極與汲極區域。
- 如請求項12所述之方法,其中該預先非晶化佈植製程於成長該磊晶含矽材料之前進行。
- 如請求項12所述之方法,其中該預先非晶化佈植製程於成長該磊晶含矽材料之後進行。
- 如請求項12所述之方法,更包含:在該退火製程前沉積一應力膜;以及在該退火製程後移除該應力膜。
- 如請求項12所述之方法,其中該磊晶含矽材料為一應力誘導材料,其中該磊晶應力誘導材料包含碳化矽(SiC)、磷化矽(SiP)、碳磷化矽(SiCP)。
- 如請求項12所述之方法,其中該退火製程為一微波退火(microwave anneal,MWA)製程。
- 如請求項17所述之方法,其中該微波退火製程之一基板溫度介於約400度至約600度的範圍。
- 如請求項12所述之方法,其中該磊晶含矽材料成長於該些隔離結構以及該些鰭之凹陷部位所佔據的區域上。
- 如請求項15所述之方法,其中該些鰭之數 目介於2至30個的範圍。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/222,401 US9293534B2 (en) | 2014-03-21 | 2014-03-21 | Formation of dislocations in source and drain regions of FinFET devices |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201537745A true TW201537745A (zh) | 2015-10-01 |
TWI570913B TWI570913B (zh) | 2017-02-11 |
Family
ID=54142885
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW103145047A TWI570913B (zh) | 2014-03-21 | 2014-12-23 | 半導體裝置以及形成鰭式場效電晶體裝置的方法 |
Country Status (3)
Country | Link |
---|---|
US (5) | US9293534B2 (zh) |
KR (1) | KR101646849B1 (zh) |
TW (1) | TWI570913B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9875902B2 (en) | 2015-12-30 | 2018-01-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
TWI646574B (zh) * | 2016-07-26 | 2019-01-01 | 斯庫林集團股份有限公司 | 熱處理方法 |
TWI684215B (zh) * | 2017-10-27 | 2020-02-01 | 美商格芯(美國)集成電路科技有限公司 | 用於磊晶半導體成長之雙曲度空腔 |
CN113210609A (zh) * | 2021-04-14 | 2021-08-06 | 中国电子科技集团公司第二十九研究所 | 一种热膨胀系数局部可调的一体化微波盒体封装方法 |
Families Citing this family (50)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9293534B2 (en) | 2014-03-21 | 2016-03-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Formation of dislocations in source and drain regions of FinFET devices |
US9691898B2 (en) * | 2013-12-19 | 2017-06-27 | Taiwan Semiconductor Manufacturing Co., Ltd. | Germanium profile for channel strain |
KR102195230B1 (ko) * | 2014-06-03 | 2020-12-24 | 삼성전자주식회사 | 정전기 보호 소자 |
EP3300119A1 (en) * | 2014-07-14 | 2018-03-28 | INTEL Corporation | Solid-source diffused junction for fin-based electronics |
KR102202754B1 (ko) * | 2014-08-14 | 2021-01-15 | 삼성전자주식회사 | 반도체 장치 |
US10559690B2 (en) * | 2014-09-18 | 2020-02-11 | International Business Machines Corporation | Embedded source/drain structure for tall FinFET and method of formation |
US9691900B2 (en) * | 2014-11-24 | 2017-06-27 | International Business Machines Corporation | Dual epitaxy CMOS processing using selective nitride formation for reduced gate pitch |
US9761699B2 (en) | 2015-01-28 | 2017-09-12 | International Business Machines Corporation | Integration of strained silicon germanium PFET device and silicon NFET device for finFET structures |
KR102396111B1 (ko) * | 2015-06-18 | 2022-05-10 | 삼성전자주식회사 | 반도체 소자 및 그 제조 방법 |
US9633860B2 (en) | 2015-07-09 | 2017-04-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure with resist protective oxide on isolation structure and method of manufacturing the same |
US9536981B1 (en) * | 2015-09-29 | 2017-01-03 | International Business Machines Corporation | Field effect transistor device spacers |
CN106653843B (zh) * | 2015-10-30 | 2022-08-23 | 联华电子股份有限公司 | 半导体结构 |
TWI662621B (zh) | 2015-11-10 | 2019-06-11 | 聯華電子股份有限公司 | 半導體元件及其製作方法 |
US9620503B1 (en) * | 2015-11-16 | 2017-04-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor and method for fabricating the same |
US9773871B2 (en) * | 2015-11-16 | 2017-09-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor and method for fabricating the same |
US9997615B2 (en) | 2015-11-30 | 2018-06-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming semiconductor structure with epitaxial growth structure |
US9871042B2 (en) | 2015-12-03 | 2018-01-16 | Samsung Electronics Co., Ltd. | Semiconductor device having fin-type patterns |
US10249502B2 (en) | 2016-01-22 | 2019-04-02 | International Business Machines Corporation | Low resistance source drain contact formation with trench metastable alloys and laser annealing |
KR102532202B1 (ko) * | 2016-01-22 | 2023-05-12 | 삼성전자 주식회사 | 반도체 소자 |
US10644153B2 (en) * | 2016-02-25 | 2020-05-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method for fabricating the same |
TWI690984B (zh) * | 2016-08-10 | 2020-04-11 | 聯華電子股份有限公司 | 半導體元件及其製作方法 |
CN107785313B (zh) * | 2016-08-26 | 2021-06-08 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
US9768278B1 (en) | 2016-09-06 | 2017-09-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Reduction of Fin loss in the formation of FinFETS |
US11088033B2 (en) * | 2016-09-08 | 2021-08-10 | International Business Machines Corporation | Low resistance source-drain contacts using high temperature silicides |
US10453943B2 (en) * | 2016-11-29 | 2019-10-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | FETS and methods of forming FETS |
US10211318B2 (en) * | 2016-11-29 | 2019-02-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of manufacture |
US10115728B1 (en) * | 2017-04-27 | 2018-10-30 | International Business Machines Corporation | Laser spike annealing for solid phase epitaxy and low contact resistance in an SRAM with a shared PFET and NFET trench |
US10763280B2 (en) * | 2017-05-31 | 2020-09-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Hybrid FinFET structure |
CN108987395B (zh) * | 2017-05-31 | 2022-12-16 | 台湾积体电路制造股份有限公司 | 半导体装置 |
US10243079B2 (en) * | 2017-06-30 | 2019-03-26 | International Business Machines Corporation | Utilizing multilayer gate spacer to reduce erosion of semiconductor fin during spacer patterning |
US10170555B1 (en) * | 2017-06-30 | 2019-01-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Intermetallic doping film with diffusion in source/drain |
WO2019066965A1 (en) * | 2017-09-29 | 2019-04-04 | Intel Corporation | DEVICE, METHOD AND SYSTEM FOR FAVORING CHANNEL STRESS IN AN NMOS TRANSISTOR |
US10056455B1 (en) * | 2017-11-01 | 2018-08-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method of fabricating the same |
US10840358B2 (en) | 2017-11-15 | 2020-11-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for manufacturing semiconductor structure with source/drain structure having modified shape |
US10361279B2 (en) | 2017-11-24 | 2019-07-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for manufacturing FinFET structure with doped region |
KR20200083981A (ko) * | 2017-11-30 | 2020-07-09 | 인텔 코포레이션 | 진보된 집적 회로 구조체 제조를 위한 핀 패터닝 |
DE102018126911A1 (de) | 2017-11-30 | 2019-06-06 | Intel Corporation | Gate-Schnitt und Finnentrimmisolation für fortschrittliche Integrierter-Schaltkreis-Struktur-Fertigung |
US10749007B2 (en) * | 2018-03-14 | 2020-08-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate structure with desired profile for semiconductor devices |
US11296225B2 (en) | 2018-06-29 | 2022-04-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of forming same |
US11227918B2 (en) | 2018-07-31 | 2022-01-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Melt anneal source and drain regions |
US11450571B2 (en) * | 2018-09-27 | 2022-09-20 | Taiwan Semiconductor Manufacturing Company Ltd. | Method for manufacturing semiconductor structure |
KR20200133842A (ko) | 2019-05-13 | 2020-12-01 | 삼성전자주식회사 | 강유전체를 포함하는 강유전성 반도체 소자 및 그 제조 방법 |
US11489062B2 (en) | 2019-05-31 | 2022-11-01 | Taiwan Semiconductor Manufacturing Co., Ltd | Optimized proximity profile for strained source/drain feature and method of fabricating thereof |
DE102020112695A1 (de) * | 2019-05-31 | 2020-12-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Optimiertes näheprofil für verspanntes source/drain-merkmal und verfahren zu dessen herstellung |
KR20200140976A (ko) | 2019-06-07 | 2020-12-17 | 삼성전자주식회사 | 반도체 소자 |
KR20210054354A (ko) | 2019-11-05 | 2021-05-13 | 삼성전자주식회사 | 반도체 소자 |
US11404323B2 (en) * | 2020-04-29 | 2022-08-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Formation of hybrid isolation regions through recess and re-deposition |
DE102020119859A1 (de) | 2020-04-29 | 2021-11-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Bildung von hybrid-isolationsregionen durch aussparen und erneutes abscheiden |
CN111710649B (zh) * | 2020-05-13 | 2023-10-13 | 中国科学院微电子研究所 | 一种半导体器件及其制作方法 |
US20220359752A1 (en) * | 2021-05-07 | 2022-11-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Source/Drain Features With Improved Strain Properties |
Family Cites Families (121)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4701423A (en) | 1985-12-20 | 1987-10-20 | Ncr Corporation | Totally self-aligned CMOS process |
US5279976A (en) | 1991-05-03 | 1994-01-18 | Motorola, Inc. | Method for fabricating a semiconductor device having a shallow doped region |
US5710450A (en) | 1994-12-23 | 1998-01-20 | Intel Corporation | Transistor with ultra shallow tip and method of fabrication |
JP2894283B2 (ja) | 1996-06-27 | 1999-05-24 | 日本電気株式会社 | 半導体装置の製造方法 |
US5908313A (en) | 1996-12-31 | 1999-06-01 | Intel Corporation | Method of forming a transistor |
US5877072A (en) | 1997-03-31 | 1999-03-02 | Intel Corporation | Process for forming doped regions from solid phase diffusion source |
US6232641B1 (en) | 1998-05-29 | 2001-05-15 | Kabushiki Kaisha Toshiba | Semiconductor apparatus having elevated source and drain structure and manufacturing method therefor |
US6465842B2 (en) | 1998-06-25 | 2002-10-15 | Kabushiki Kaisha Toshiba | MIS semiconductor device and method of fabricating the same |
US6204233B1 (en) | 1998-10-07 | 2001-03-20 | Ecolab Inc | Laundry pre-treatment or pre-spotting compositions used to improve aqueous laundry processing |
US6071762A (en) | 1998-11-16 | 2000-06-06 | Industrial Technology Research Institute | Process to manufacture LDD TFT |
KR100332106B1 (ko) | 1999-06-29 | 2002-04-10 | 박종섭 | 반도체 소자의 트랜지스터 제조 방법 |
US6274894B1 (en) | 1999-08-17 | 2001-08-14 | Advanced Micro Devices, Inc. | Low-bandgap source and drain formation for short-channel MOS transistors |
US6238989B1 (en) | 2000-03-10 | 2001-05-29 | United Microelectronics Corp. | Process of forming self-aligned silicide on source/drain region |
US7176109B2 (en) | 2001-03-23 | 2007-02-13 | Micron Technology, Inc. | Method for forming raised structures by controlled selective epitaxial growth of facet using spacer |
US6621131B2 (en) | 2001-11-01 | 2003-09-16 | Intel Corporation | Semiconductor transistor having a stressed channel |
US6812103B2 (en) | 2002-06-20 | 2004-11-02 | Micron Technology, Inc. | Methods of fabricating a dielectric plug in MOSFETS to suppress short-channel effects |
US6902980B2 (en) | 2003-06-05 | 2005-06-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of fabricating a high performance MOSFET device featuring formation of an elevated source/drain region |
US7214991B2 (en) | 2002-12-06 | 2007-05-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | CMOS inverters configured using multiple-gate transistors |
CN1799146A (zh) | 2003-05-30 | 2006-07-05 | 松下电器产业株式会社 | 半导体装置及其制造方法 |
US6891192B2 (en) | 2003-08-04 | 2005-05-10 | International Business Machines Corporation | Structure and method of making strained semiconductor CMOS transistors having lattice-mismatched semiconductor regions underlying source and drain regions |
US6972222B2 (en) | 2004-01-09 | 2005-12-06 | Taiwan Semiconductor Manufacturing Company | Temporary self-aligned stop layer is applied on silicon sidewall |
US7030012B2 (en) | 2004-03-10 | 2006-04-18 | International Business Machines Corporation | Method for manufacturing tungsten/polysilicon word line structure in vertical DRAM |
US7164189B2 (en) | 2004-03-31 | 2007-01-16 | Taiwan Semiconductor Manufacturing Company Ltd | Slim spacer device and manufacturing method |
CN2722434Y (zh) | 2004-06-10 | 2005-08-31 | 台湾积体电路制造股份有限公司 | 使用多栅极晶体管的互补金属氧化物半导体晶体管反向器 |
US7855126B2 (en) | 2004-06-17 | 2010-12-21 | Samsung Electronics Co., Ltd. | Methods of fabricating a semiconductor device using a cyclic selective epitaxial growth technique and semiconductor devices formed using the same |
US7361563B2 (en) | 2004-06-17 | 2008-04-22 | Samsung Electronics Co., Ltd. | Methods of fabricating a semiconductor device using a selective epitaxial growth technique |
US7157374B1 (en) | 2004-06-28 | 2007-01-02 | Advanced Micro Devices, Inc. | Method for removing a cap from the gate of an embedded silicon germanium semiconductor device |
US7179696B2 (en) | 2004-09-17 | 2007-02-20 | Texas Instruments Incorporated | Phosphorus activated NMOS using SiC process |
US7037795B1 (en) | 2004-10-15 | 2006-05-02 | Freescale Semiconductor, Inc. | Low RC product transistors in SOI semiconductor process |
US7402872B2 (en) | 2004-11-18 | 2008-07-22 | Intel Corporation | Method for forming an integrated circuit |
US7560352B2 (en) | 2004-12-01 | 2009-07-14 | Applied Materials, Inc. | Selective deposition |
US7682940B2 (en) | 2004-12-01 | 2010-03-23 | Applied Materials, Inc. | Use of Cl2 and/or HCl during silicon epitaxial film formation |
US7479431B2 (en) | 2004-12-17 | 2009-01-20 | Intel Corporation | Strained NMOS transistor featuring deep carbon doped regions and raised donor doped source and drain |
US7195985B2 (en) | 2005-01-04 | 2007-03-27 | Intel Corporation | CMOS transistor junction regions formed by a CVD etching and deposition sequence |
US7816236B2 (en) | 2005-02-04 | 2010-10-19 | Asm America Inc. | Selective deposition of silicon-containing films |
JP4867176B2 (ja) | 2005-02-25 | 2012-02-01 | ソニー株式会社 | 半導体装置の製造方法 |
US7226820B2 (en) | 2005-04-07 | 2007-06-05 | Freescale Semiconductor, Inc. | Transistor fabrication using double etch/refill process |
US9153645B2 (en) * | 2005-05-17 | 2015-10-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication |
US8138104B2 (en) | 2005-05-26 | 2012-03-20 | Applied Materials, Inc. | Method to increase silicon nitride tensile stress using nitrogen plasma in-situ treatment and ex-situ UV cure |
KR20060124387A (ko) | 2005-05-31 | 2006-12-05 | 주식회사 하이닉스반도체 | 반도체 소자 및 그 제조 방법 |
US7727845B2 (en) | 2005-10-24 | 2010-06-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Ultra shallow junction formation by solid phase diffusion |
DE102005051994B4 (de) | 2005-10-31 | 2011-12-01 | Globalfoundries Inc. | Verformungsverfahrenstechnik in Transistoren auf Siliziumbasis unter Anwendung eingebetteter Halbleiterschichten mit Atomen mit einem großen kovalenten Radius |
US7816217B2 (en) | 2005-12-22 | 2010-10-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-step epitaxial process for depositing Si/SiGe |
JP2007220808A (ja) | 2006-02-15 | 2007-08-30 | Toshiba Corp | 半導体装置及びその製造方法 |
DE102006009225B4 (de) | 2006-02-28 | 2009-07-16 | Advanced Micro Devices, Inc., Sunnyvale | Herstellung von Silizidoberflächen für Silizium/Kohlenstoff-Source/Drain-Gebiete |
US8017487B2 (en) | 2006-04-05 | 2011-09-13 | Globalfoundries Singapore Pte. Ltd. | Method to control source/drain stressor profiles for stress engineering |
US8207523B2 (en) | 2006-04-26 | 2012-06-26 | United Microelectronics Corp. | Metal oxide semiconductor field effect transistor with strained source/drain extension layer |
DE102006019921B4 (de) | 2006-04-28 | 2010-10-28 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zur Herstellung des Transistors mit eingebetteter Schicht mit Zugverformung mit geringem Abstand zu der Gateelektrode |
US7638843B2 (en) | 2006-05-05 | 2009-12-29 | Texas Instruments Incorporated | Integrating high performance and low power multi-gate devices |
US8278176B2 (en) | 2006-06-07 | 2012-10-02 | Asm America, Inc. | Selective epitaxial formation of semiconductor films |
US20080023752A1 (en) | 2006-07-28 | 2008-01-31 | International Business Machines Corporation | BORON DOPED SiGe HALO FOR NFET TO CONTROL SHORT CHANNEL EFFECT |
US7799592B2 (en) * | 2006-09-27 | 2010-09-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Tri-gate field-effect transistors formed by aspect ratio trapping |
US7998821B2 (en) | 2006-10-05 | 2011-08-16 | United Microelectronics Corp. | Method of manufacturing complementary metal oxide semiconductor transistor |
KR100858883B1 (ko) | 2007-03-16 | 2008-09-17 | 주식회사 하이닉스반도체 | 반도체 소자의 트랜지스터 및 그 제조 방법 |
US8237151B2 (en) * | 2009-01-09 | 2012-08-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Diode-based devices and methods for making the same |
DE102007030056B3 (de) | 2007-06-29 | 2009-01-22 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zum Blockieren einer Voramorphisierung einer Gateelektrode eines Transistors |
KR101264113B1 (ko) | 2007-07-16 | 2013-05-13 | 삼성전자주식회사 | 변형된 채널을 갖는 cmos 소자 및 이의 제조방법 |
TWI547999B (zh) | 2007-09-17 | 2016-09-01 | Dsgi公司 | 微波退火半導體材料的系統及方法 |
US7759199B2 (en) | 2007-09-19 | 2010-07-20 | Asm America, Inc. | Stressor for engineered strain on channel |
US7678637B2 (en) | 2007-09-21 | 2010-03-16 | Texas Instruments Incorporated | CMOS fabrication process |
KR20090032843A (ko) | 2007-09-28 | 2009-04-01 | 삼성전자주식회사 | 변형된 채널 에피층을 갖는 mos 트랜지스터, cmos트랜지스터 및 상기 트랜지스터들의 제조방법들 |
JP2009099702A (ja) | 2007-10-16 | 2009-05-07 | Toshiba Corp | 半導体装置及びその製造方法 |
US7772097B2 (en) | 2007-11-05 | 2010-08-10 | Asm America, Inc. | Methods of selectively depositing silicon-containing films |
WO2009093328A1 (ja) | 2008-01-25 | 2009-07-30 | Fujitsu Microelectronics Limited | 半導体装置及びその製造方法 |
US8624295B2 (en) | 2008-03-20 | 2014-01-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | SRAM devices utilizing strained-channel transistors and methods of manufacture |
JP4575471B2 (ja) * | 2008-03-28 | 2010-11-04 | 株式会社東芝 | 半導体装置および半導体装置の製造方法 |
JP5530602B2 (ja) | 2008-04-09 | 2014-06-25 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US20090267118A1 (en) | 2008-04-29 | 2009-10-29 | International Business Machines Corporation | Method for forming carbon silicon alloy (csa) and structures thereof |
US7977754B2 (en) | 2008-07-25 | 2011-07-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Poly resistor and poly eFuse design for replacement gate technology |
DE102008035812B4 (de) | 2008-07-31 | 2011-12-15 | Advanced Micro Devices, Inc. | Flacher pn-Übergang, der durch in-situ-Dotierung während des selektiven Aufwachsens einer eingebetteten Halbleiterlegierung mittels eines zyklischen Aufwachs-Ätz-Abscheideprozesses gebildet wird |
US8193049B2 (en) | 2008-12-17 | 2012-06-05 | Intel Corporation | Methods of channel stress engineering and structures formed thereby |
DE102009006884B4 (de) | 2009-01-30 | 2011-06-30 | Advanced Micro Devices, Inc., Calif. | Verfahren zur Herstellung eines Transistorbauelementes mit In-Situ erzeugten Drain- und Source-Gebieten mit einer verformungsinduzierenden Legierung und einem graduell variierenden Dotierstoffprofil und entsprechendes Transistorbauelement |
DE102009010883B4 (de) | 2009-02-27 | 2011-05-26 | Amd Fab 36 Limited Liability Company & Co. Kg | Einstellen eines nicht-Siliziumanteils in einer Halbleiterlegierung während der FET-Transistorherstellung mittels eines Zwischenoxidationsprozesses |
DE102009010847B4 (de) | 2009-02-27 | 2012-12-27 | Advanced Micro Devices, Inc. | Integration von Halbleiterlegierungen in PMOS- und NMOS-Transistoren unter Anwendung eines gemeinsamen Ätzprozesses für Aussparungen |
DE102009015748B4 (de) | 2009-03-31 | 2014-05-22 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | Verringern des Silizidwiderstands in SiGe-enthaltenden Drain/Source-Gebieten von Transistoren |
US8264032B2 (en) | 2009-09-01 | 2012-09-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Accumulation type FinFET, circuits and fabrication method thereof |
US8980719B2 (en) | 2010-04-28 | 2015-03-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for doping fin field-effect transistors |
US8236709B2 (en) | 2009-07-29 | 2012-08-07 | International Business Machines Corporation | Method of fabricating a device using low temperature anneal processes, a device and design structure |
WO2011017339A2 (en) | 2009-08-06 | 2011-02-10 | Applied Materials, Inc. | Methods of selectively depositing an epitaxial layer |
US8211784B2 (en) | 2009-10-26 | 2012-07-03 | Advanced Ion Beam Technology, Inc. | Method for manufacturing a semiconductor device with less leakage current induced by carbon implant |
US8035141B2 (en) | 2009-10-28 | 2011-10-11 | International Business Machines Corporation | Bi-layer nFET embedded stressor element and integration to enhance drive current |
US8367528B2 (en) | 2009-11-17 | 2013-02-05 | Asm America, Inc. | Cyclical epitaxial deposition and etch |
TWI419324B (zh) | 2009-11-27 | 2013-12-11 | Univ Nat Chiao Tung | 具有三五族通道及四族源汲極之半導體裝置及其製造方法 |
US8426923B2 (en) * | 2009-12-02 | 2013-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multiple-gate semiconductor device and method |
US8598003B2 (en) | 2009-12-21 | 2013-12-03 | Intel Corporation | Semiconductor device having doped epitaxial region and its methods of fabrication |
US20110212590A1 (en) | 2010-02-26 | 2011-09-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | High temperature implantation method for stressor formation |
US8278179B2 (en) | 2010-03-09 | 2012-10-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | LDD epitaxy for FinFETs |
US8299535B2 (en) | 2010-06-25 | 2012-10-30 | International Business Machines Corporation | Delta monolayer dopants epitaxy for embedded source/drain silicide |
US8358012B2 (en) | 2010-08-03 | 2013-01-22 | International Business Machines Corporation | Metal semiconductor alloy structure for low contact resistance |
KR101776926B1 (ko) | 2010-09-07 | 2017-09-08 | 삼성전자주식회사 | 반도체 소자 및 그 제조 방법 |
US8053344B1 (en) | 2010-09-21 | 2011-11-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming integrated circuits |
US8273610B2 (en) * | 2010-11-18 | 2012-09-25 | Monolithic 3D Inc. | Method of constructing a semiconductor device and structure |
US8685847B2 (en) | 2010-10-27 | 2014-04-01 | International Business Machines Corporation | Semiconductor device having localized extremely thin silicon on insulator channel region |
CN102468165B (zh) | 2010-10-29 | 2014-06-25 | 中国科学院微电子研究所 | 晶体管及其制造方法 |
US8778767B2 (en) | 2010-11-18 | 2014-07-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuits and fabrication methods thereof |
US8357579B2 (en) | 2010-11-30 | 2013-01-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming integrated circuits |
US8796788B2 (en) | 2011-01-19 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices with strained source/drain structures |
US8642454B2 (en) | 2011-05-19 | 2014-02-04 | International Business Machines Corporation | Low temperature selective epitaxy of silicon germanium alloys employing cyclic deposit and etch |
US8629046B2 (en) | 2011-07-06 | 2014-01-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device with a dislocation structure and method of forming the same |
US8809175B2 (en) | 2011-07-15 | 2014-08-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of anneal after deposition of gate layers |
US8890207B2 (en) | 2011-09-06 | 2014-11-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET design controlling channel thickness |
US8723272B2 (en) | 2011-10-04 | 2014-05-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of manufacturing same |
US8674453B2 (en) | 2011-12-13 | 2014-03-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanisms for forming stressor regions in a semiconductor device |
US8987099B2 (en) | 2011-12-20 | 2015-03-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for thermal treatment with epitaxial SiCP thermal stability improvement |
US20130200455A1 (en) * | 2012-02-08 | 2013-08-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dislocation smt for finfet device |
US20150001588A1 (en) * | 2012-02-13 | 2015-01-01 | Tokyo Electron Limited | Semiconductor device and method for manufacturing same |
US9263342B2 (en) | 2012-03-02 | 2016-02-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device having a strained region |
US20130237026A1 (en) * | 2012-03-09 | 2013-09-12 | Taiwan Semiconductor Manufacturing Company, Ltd., ("Tsmc") | Finfet device having a strained region |
US9023715B2 (en) | 2012-04-24 | 2015-05-05 | Globalfoundries Inc. | Methods of forming bulk FinFET devices so as to reduce punch through leakage currents |
US8816436B2 (en) | 2012-05-16 | 2014-08-26 | International Business Machines Corporation | Method and structure for forming fin resistors |
US9012310B2 (en) | 2012-06-11 | 2015-04-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Epitaxial formation of source and drain regions |
JP2014063897A (ja) | 2012-09-21 | 2014-04-10 | Toshiba Corp | 半導体装置の製造方法、アニール装置及びアニール方法 |
US20140094023A1 (en) | 2012-09-28 | 2014-04-03 | National Applied Research Laboratories | Fabricating method of semiconductor chip |
US8866235B2 (en) * | 2012-11-09 | 2014-10-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Source and drain dislocation fabrication in FinFETs |
EP2741320B1 (en) * | 2012-12-05 | 2020-06-17 | IMEC vzw | Manufacturing method of a finfet device with dual-strained channels |
US8900958B2 (en) | 2012-12-19 | 2014-12-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Epitaxial formation mechanisms of source and drain regions |
US9029226B2 (en) | 2013-03-13 | 2015-05-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanisms for doping lightly-doped-drain (LDD) regions of finFET devices |
US8877592B2 (en) | 2013-03-14 | 2014-11-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Epitaxial growth of doped film for source and drain regions |
US9293534B2 (en) | 2014-03-21 | 2016-03-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Formation of dislocations in source and drain regions of FinFET devices |
US9184089B2 (en) | 2013-10-04 | 2015-11-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanism of forming a trench structure |
US20150137237A1 (en) | 2013-11-21 | 2015-05-21 | Globalfoundries Inc. | Undoped epitaxial layer for junction isolation in a fin field effect transistor (finfet) device |
-
2014
- 2014-03-21 US US14/222,401 patent/US9293534B2/en active Active
- 2014-12-05 KR KR1020140174373A patent/KR101646849B1/ko active IP Right Grant
- 2014-12-23 TW TW103145047A patent/TWI570913B/zh active
-
2016
- 2016-03-21 US US15/076,061 patent/US9768256B2/en active Active
-
2017
- 2017-09-18 US US15/707,886 patent/US10153344B2/en active Active
-
2018
- 2018-12-05 US US16/210,305 patent/US10741642B2/en active Active
-
2020
- 2020-07-20 US US16/932,924 patent/US11211455B2/en active Active
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9875902B2 (en) | 2015-12-30 | 2018-01-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
TWI628722B (zh) * | 2015-12-30 | 2018-07-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
US10269572B2 (en) | 2015-12-30 | 2019-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
US10714349B2 (en) | 2015-12-30 | 2020-07-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
US11239084B2 (en) | 2015-12-30 | 2022-02-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
TWI646574B (zh) * | 2016-07-26 | 2019-01-01 | 斯庫林集團股份有限公司 | 熱處理方法 |
US10699906B2 (en) | 2016-07-26 | 2020-06-30 | SCREEN Holdings Co., Ltd. | Heat treatment method for p-type semiconductor |
TWI684215B (zh) * | 2017-10-27 | 2020-02-01 | 美商格芯(美國)集成電路科技有限公司 | 用於磊晶半導體成長之雙曲度空腔 |
CN113210609A (zh) * | 2021-04-14 | 2021-08-06 | 中国电子科技集团公司第二十九研究所 | 一种热膨胀系数局部可调的一体化微波盒体封装方法 |
Also Published As
Publication number | Publication date |
---|---|
US10741642B2 (en) | 2020-08-11 |
US11211455B2 (en) | 2021-12-28 |
US9293534B2 (en) | 2016-03-22 |
TWI570913B (zh) | 2017-02-11 |
US20150270342A1 (en) | 2015-09-24 |
KR20150110284A (ko) | 2015-10-02 |
US20190115428A1 (en) | 2019-04-18 |
US9768256B2 (en) | 2017-09-19 |
US10153344B2 (en) | 2018-12-11 |
US20180006117A1 (en) | 2018-01-04 |
KR101646849B1 (ko) | 2016-08-08 |
US20160204229A1 (en) | 2016-07-14 |
US20200350404A1 (en) | 2020-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11211455B2 (en) | Formation of dislocations in source and drain regions of FinFET devices | |
US11532730B2 (en) | Method of forming a FinFET device by implantation through capping layer | |
US9029226B2 (en) | Mechanisms for doping lightly-doped-drain (LDD) regions of finFET devices | |
US9117844B2 (en) | Pinch-off control of gate edge dislocation | |
US9117745B2 (en) | Mechanisms for forming stressor regions in a semiconductor device | |
US9023697B2 (en) | 3D transistor channel mobility enhancement | |
TWI527103B (zh) | 半導體裝置及其製造方法 | |
US9230828B2 (en) | Source and drain dislocation fabrication in FinFETs | |
CN104241366B (zh) | FinFET器件的源极区和漏极区中的位错形成 | |
US20130309829A1 (en) | Method of Forming a Semiconductor Device | |
TWI555126B (zh) | 半導體裝置及製造半導體積體電路的方法 | |
US20150221770A1 (en) | Epitaxially forming a set of fins in a semiconductor device | |
US20230387301A1 (en) | Source/drain features with improved strain properties |