KR900018836A - 정보 처리 장치 실행 속도 제어 방법 - Google Patents

정보 처리 장치 실행 속도 제어 방법 Download PDF

Info

Publication number
KR900018836A
KR900018836A KR1019890006923A KR890006923A KR900018836A KR 900018836 A KR900018836 A KR 900018836A KR 1019890006923 A KR1019890006923 A KR 1019890006923A KR 890006923 A KR890006923 A KR 890006923A KR 900018836 A KR900018836 A KR 900018836A
Authority
KR
South Korea
Prior art keywords
processing unit
bus cycle
information processing
central processing
execution speed
Prior art date
Application number
KR1019890006923A
Other languages
English (en)
Inventor
고지 다께다
Original Assignee
야마무라 가쯔미
세이꼬 엡슨 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마무라 가쯔미, 세이꼬 엡슨 가부시끼가이샤 filed Critical 야마무라 가쯔미
Publication of KR900018836A publication Critical patent/KR900018836A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)
  • Power Sources (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

내용 없음

Description

정보 처리 장치 실행 속도 제어 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예에 관한 방법을 실시하는 정보 처리장치의 구성을 나타내는 블럭도, 제2도는 그 동작을 나타내는 타임챠트도, 제3도는 본 발명의 제2실시예에 관한 방법을 실시하는 정보 처리 장치의 구성을 나타내는 블럭도.

Claims (7)

  1. 정보 처리 장치의 실행 속도 제어 방법에 있어서, 중앙 연산 처리 장치의 클럭 입력 단자에 공급하는 클럭펄스의 주파수를 상기 중앙 연산 처리 장치를 실행하는 버스 사이클의 종류에 의하여 변화시킴으로서 각 버스 사이클의 실행 시간을 제어하는 것을 특징으로 하는 정보 처리 장치 실행 속도 제어 방법.
  2. 제1항에 있어서, 메모리의 리드 버스 사이클과 라이트 버스 사이클에서 클럭 펄스의 주파수를 변화시키는 것을 특징으로 하는 정보 처리 장치 실행 속도 제어 방법.
  3. 정보 처리 장치의 실행 속도 제어 방법에 있어서, 중앙 연산 처리 장치의 클럭 입력 단자에 공급하는 클럭 펄스의 주파수를, 상기 중앙 연산 처리 장치를 실행하는 어드레스에 따라 변화시킴으로서 버스 사이클의 실행시간을 제어하는 것을 특징으로 하는 정보 처리 장치 실행 속도제어 방법
  4. 정보 처리장치의 실행 속도 제어방법에 있어서, 1개의 버스 사이클이 N개 (단 N 은 정수)의 클럭 펄스를, 중앙 연산 처리 장치가 특정의 어드레스 영역 또는 특정의 버스 사이클을 실행했을 때, 상기 특정 버스 사이클내의 N개 클럭 펄스중 M개 (M은 정수이고, MN) 의 클럭 펄스 주기를 확장함으로서 버스 사이클의 사이클 시간을 미조정하는 것을 특징으로 하는 정보 처리 장치 실행 속도 제어 방법.
  5. 제4항에 있어서, 주기를 확장하는 클럭 펄스의 수 M 이 프로그램에서 설정할 수 있는 것을 특징으로 하는 정보 처리 장치 실행 속도 제어 방법.
  6. 제4항에 있어서, 중앙 처리 장치에 대하여 웨이트를 거는 것을 특징으로 하는 정보 처리 장치 실행 속도 제어 방법.
  7. 정보 처리 장치의 실행 속도 제어 방법에 있어서, 중앙 연산 처리 장치의 클럭 입력 단자에 공급하는 클럭 신호의 주파수를 주위 온도 또는 전원 전압에 따라 변화시킴으로서 버스 사이클의 실행시간을 제어하는 것을 특징으로 하는 정보 처리 장치 실행 속도 제어 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890006923A 1988-05-27 1989-05-24 정보 처리 장치 실행 속도 제어 방법 KR900018836A (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP130533 1988-05-27
JP13053388 1988-05-27
JP23400388 1988-09-19
JP234003 1988-09-19
JP24160488 1988-09-27
JP241604 1988-09-27

Publications (1)

Publication Number Publication Date
KR900018836A true KR900018836A (ko) 1990-12-22

Family

ID=27316136

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890006923A KR900018836A (ko) 1988-05-27 1989-05-24 정보 처리 장치 실행 속도 제어 방법

Country Status (4)

Country Link
US (1) US5469561A (ko)
EP (1) EP0348045A3 (ko)
JP (1) JP2570845B2 (ko)
KR (1) KR900018836A (ko)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6158012A (en) * 1989-10-30 2000-12-05 Texas Instruments Incorporated Real-time power conservation and thermal management for computers
US6839855B2 (en) * 1990-03-23 2005-01-04 Matsushita Electric Industrial Co., Ltd. Data processing apparatus
JPH07507406A (ja) * 1990-11-09 1995-08-10 ウォング・ラボラトリーズ・インコーポレーテッド システム・クロック速度コントローラ
US5560017A (en) * 1990-11-09 1996-09-24 Wang Laboratories, Inc. System with clock frequency controller responsive to interrupt independent of software routine and software loop repeatedly executing instruction to slow down system clock
GB2260631B (en) * 1991-10-17 1995-06-28 Intel Corp Microprocessor 2X core design
US5254888A (en) * 1992-03-27 1993-10-19 Picopower Technology Inc. Switchable clock circuit for microprocessors to thereby save power
US7216064B1 (en) * 1993-09-21 2007-05-08 Intel Corporation Method and apparatus for programmable thermal sensor for an integrated circuit
US5798667A (en) * 1994-05-16 1998-08-25 At&T Global Information Solutions Company Method and apparatus for regulation of power dissipation
JP3866781B2 (ja) * 1994-05-26 2007-01-10 セイコーエプソン株式会社 消費電力を効率化した情報処理装置
JP3467631B2 (ja) * 1994-06-07 2003-11-17 株式会社ルネサステクノロジ ロジックlsi
US7167993B1 (en) 1994-06-20 2007-01-23 Thomas C Douglass Thermal and power management for computer systems
US5752011A (en) * 1994-06-20 1998-05-12 Thomas; C. Douglas Method and system for controlling a processor's clock frequency in accordance with the processor's temperature
US5566325A (en) * 1994-06-30 1996-10-15 Digital Equipment Corporation Method and apparatus for adaptive memory access
US5723998A (en) * 1994-08-10 1998-03-03 Yamaha Corporation Electronic circuit with operation self-control function
US6311287B1 (en) * 1994-10-11 2001-10-30 Compaq Computer Corporation Variable frequency clock control for microprocessor-based computer systems
US5572719A (en) * 1994-11-22 1996-11-05 Advanced Micro Devices Clock control system for microprocessors including a delay sensing circuit
JPH0934867A (ja) * 1995-07-24 1997-02-07 Mitsubishi Electric Corp マイクロコンピュータ
US5804749A (en) * 1995-12-28 1998-09-08 Yamaha Corporation Sound source chip having variable clock to optimize external memory access
US6029119A (en) * 1996-01-16 2000-02-22 Compaq Computer Corporation Thermal management of computers
US5774704A (en) * 1996-07-29 1998-06-30 Silicon Graphics, Inc. Apparatus and method for dynamic central processing unit clock adjustment
KR100280285B1 (ko) * 1996-08-19 2001-02-01 윤종용 멀티미디어 신호에 적합한 멀티미디어 프로세서
JPH1097496A (ja) * 1996-09-20 1998-04-14 Sanyo Electric Co Ltd バス制御方法およびその方法を用いた装置
US6029251A (en) * 1996-12-31 2000-02-22 Opti Inc. Method and apparatus for temperature sensing
US5978929A (en) * 1997-03-20 1999-11-02 International Business Machines Corporation Computer unit responsive to difference between external clock period and circuit characteristic period
US6928559B1 (en) * 1997-06-27 2005-08-09 Broadcom Corporation Battery powered device with dynamic power and performance management
JPH11184554A (ja) * 1997-12-24 1999-07-09 Mitsubishi Electric Corp クロック制御タイプ情報処理装置
US6885233B2 (en) * 2002-05-02 2005-04-26 Intel Corporation Altering operating frequency and voltage set point of a circuit in response to the operating temperature and instantaneous operating voltage of the circuit
US7788332B2 (en) * 2004-05-06 2010-08-31 Cornell Research Foundation, Inc. Sensor-network processors using event-driven architecture
DE102005025529B4 (de) * 2005-06-03 2007-05-16 Wago Verwaltungs Gmbh Verfahren zur Steuerung der Zugriffszeiten auf einen Systembus und Kommunikationsmodul
US7729465B2 (en) * 2006-03-06 2010-06-01 Globalfoundries Inc. Asymmetric control of high-speed bidirectional signaling
CN101751338B (zh) * 2008-12-15 2012-03-07 中芯国际集成电路制造(上海)有限公司 数据存取控制装置及数据存取方法

Family Cites Families (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3812472A (en) * 1972-10-24 1974-05-21 Bio Logics Syst Inc Noise rejecting,demand variable real time clock
US4136383A (en) * 1974-10-01 1979-01-23 Nippon Telegraph And Telephone Public Corporation Microprogrammed, multipurpose processor having controllable execution speed
JPS5428535A (en) * 1977-08-05 1979-03-03 Fujitsu Ltd Clock rate control system
US4366540A (en) * 1978-10-23 1982-12-28 International Business Machines Corporation Cycle control for a microprocessor with multi-speed control stores
US4748559A (en) * 1979-08-09 1988-05-31 Motorola, Inc. Apparatus for reducing power consumed by a static microprocessor
US4393464A (en) * 1980-12-12 1983-07-12 Ncr Corporation Chip topography for integrated circuit communication controller
JPS5822407A (ja) * 1981-08-04 1983-02-09 Toshiba Corp 車載用マイクロ・コンピユ−タ
US4507732A (en) * 1981-10-05 1985-03-26 Burroughs Corporation I/O subsystem using slow devices
JPS5887611A (ja) * 1981-11-20 1983-05-25 Fujitsu Ltd 可変クロツク発振器
JPS58129618A (ja) * 1982-01-29 1983-08-02 Matsushita Electric Ind Co Ltd マイコン装置
US4509120A (en) * 1982-09-30 1985-04-02 Bell Telephone Laboratories, Inc. Variable cycle-time microcomputer
JPS59106016A (ja) * 1982-12-10 1984-06-19 Hitachi Ltd マイクロコンピユ−タ
US4677433A (en) * 1983-02-16 1987-06-30 Daisy Systems Corporation Two-speed clock scheme for co-processors
JPS59208589A (ja) * 1983-05-12 1984-11-26 東芝ライテック株式会社 表示装置
JPS6045828A (ja) * 1983-08-24 1985-03-12 Hitachi Ltd シングルチツプマイコン
US4893271A (en) * 1983-11-07 1990-01-09 Motorola, Inc. Synthesized clock microcomputer with power saving
US4819164A (en) * 1983-12-12 1989-04-04 Texas Instruments Incorporated Variable frequency microprocessor clock generator
US4631702A (en) * 1984-02-28 1986-12-23 Canadian Patents and Deveopment Limited--Societe Canadienne des Brevets et d'Exploitation Limitee Computer speed control
US4835681A (en) * 1984-06-27 1989-05-30 Compaq Computer Corporation Personal computer having normal and high speed execution modes
JPS61118850A (ja) * 1984-11-15 1986-06-06 Nec Corp マイクロプロセツサ
JPS61228556A (ja) * 1985-04-01 1986-10-11 Nec Corp 可変ウエ−ト回路
DE3517662C2 (de) * 1985-05-15 1993-12-02 Siemens Ag Einrichtung zum bedarfsweisen Vermindern eines Verarbeitungstaktes
GB2181578B (en) * 1985-10-09 1990-04-18 Sun Microsystems Inc Clock delay for a central processing unit
JPS62221061A (ja) * 1986-03-20 1987-09-29 Nec Corp マイクロコンピユ−タ
JPS62226361A (ja) * 1986-03-28 1987-10-05 Mitsubishi Electric Corp マイクロプロセツサシステム
US5125088A (en) * 1986-09-08 1992-06-23 Compaq Computer Corporation Computer system speed control at continuous processor speed
JPS6381556A (ja) * 1986-09-26 1988-04-12 Hitachi Ltd 可変クロツクバスシステム
JPS63116262A (ja) * 1986-11-05 1988-05-20 Toshiba Corp デ−タ処理装置
JPS63131616A (ja) * 1986-11-20 1988-06-03 Mitsubishi Electric Corp プログラマブルクロツク分周器
US4980854A (en) * 1987-05-01 1990-12-25 Digital Equipment Corporation Lookahead bus arbitration system with override of conditional access grants by bus cycle extensions for multicycle data transfers
JPS63311554A (ja) * 1987-06-15 1988-12-20 Mitsubishi Electric Corp 同期制御方式のマイクロプロセツサ周辺回路
US5151986A (en) * 1987-08-27 1992-09-29 Motorola, Inc. Microcomputer with on-board chip selects and programmable bus stretching
US4864160A (en) * 1987-09-04 1989-09-05 Schlumberger Systems And Services, Inc. Timing signal generator
JPH077904B2 (ja) * 1987-09-14 1995-01-30 三菱電機株式会社 パルス発生回路
JP2744431B2 (ja) * 1988-05-23 1998-04-28 キヤノン株式会社 コンピュータ装置
JPH025133A (ja) * 1988-06-24 1990-01-10 Nec Corp 動作速度可変形コンピュータシステム
US5097437A (en) * 1988-07-17 1992-03-17 Larson Ronald J Controller with clocking device controlling first and second state machine controller which generate different control signals for different set of devices
US5025387A (en) * 1988-09-06 1991-06-18 Motorola, Inc. Power saving arrangement for a clocked digital circuit
US5159679A (en) * 1988-09-09 1992-10-27 Compaq Computer Corporation Computer system with high speed data transfer capabilities
US5179667A (en) * 1988-09-14 1993-01-12 Silicon Graphics, Inc. Synchronized DRAM control apparatus using two different clock rates
US5163146A (en) * 1988-10-14 1992-11-10 International Business Machines Corporation System responsive to interrupt levels for changing and restoring clock speed by changing and restoring a register value
JPH02137009A (ja) * 1988-11-18 1990-05-25 Seiko Epson Corp 外部デバイス制御装置
JPH02141861A (ja) * 1988-11-24 1990-05-31 Seiko Epson Corp 外部ウエイト制御装置
US5254888A (en) * 1992-03-27 1993-10-19 Picopower Technology Inc. Switchable clock circuit for microprocessors to thereby save power

Also Published As

Publication number Publication date
US5469561A (en) 1995-11-21
EP0348045A3 (en) 1990-11-14
JP2570845B2 (ja) 1997-01-16
JPH02181252A (ja) 1990-07-16
EP0348045A2 (en) 1989-12-27

Similar Documents

Publication Publication Date Title
KR900018836A (ko) 정보 처리 장치 실행 속도 제어 방법
KR880008228A (ko) 표시장치
KR920016929A (ko) 프로세서 클럭 신호 제어 방법 및 정보 처리 시스템
KR830006745A (ko) 논리추적장치(論理追跡裝置)
KR940002712A (ko) 프로세싱 시스템에 있어서의 개선된 외부 메모리 접근 제어
KR840001369A (ko) 동적 메모리의 리프 레시회로
KR890008836A (ko) 메모리 장치
KR850002934A (ko) 인버어터 구동제어 장치
KR900015434A (ko) 신호 발생회로
KR870010444A (ko) 데이터 프로세서
KR880011672A (ko) 화상 데이터 메모리 제어장치
KR880005620A (ko) 반도체 집적 회로장치
JPS5447438A (en) Control system for scratch memory
JPS5661087A (en) Control system for dynamic memory
KR910017295A (ko) 정보처리장치
KR900002160A (ko) 타이머회로 및 그것을 포함하는 데이타 처리장치
JP2634893B2 (ja) シングルチップマイクロコンピュータ
JP3619629B2 (ja) メモリのアクセス時間の制御装置
KR970076289A (ko) 고속 d-램 엑세스 방법
JPS56168267A (en) Logical device
SU675424A1 (ru) Устройство управлени
KR970012717A (ko) 반도체 메모리 장치의 리프레시 회로
JPH05126912A (ja) パターンアドレス発生装置
JPS6472243A (en) Trace circuit
JPS5673359A (en) Writing device of memory test pattern

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application