KR880005620A - 반도체 집적 회로장치 - Google Patents

반도체 집적 회로장치 Download PDF

Info

Publication number
KR880005620A
KR880005620A KR870003807A KR870003807A KR880005620A KR 880005620 A KR880005620 A KR 880005620A KR 870003807 A KR870003807 A KR 870003807A KR 870003807 A KR870003807 A KR 870003807A KR 880005620 A KR880005620 A KR 880005620A
Authority
KR
South Korea
Prior art keywords
semiconductor integrated
integrated circuit
programmable rom
circuit device
write
Prior art date
Application number
KR870003807A
Other languages
English (en)
Other versions
KR950010304B1 (ko
Inventor
나오기 미즈이시
도시마사 기무라
기요시 마즈하라
Original Assignee
미다 가쓰시게
가부시기 가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시기 가이샤 히다찌세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR880005620A publication Critical patent/KR880005620A/ko
Application granted granted Critical
Publication of KR950010304B1 publication Critical patent/KR950010304B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/32Timing circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • G06F13/4243Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7807System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
    • G06F15/7814Specially adapted for real time processing, e.g. comprising hardware timers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/24Loading of the microprogram
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Computing Systems (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Read Only Memory (AREA)
  • Microcomputers (AREA)

Abstract

내용 없음

Description

반도체 집적 회로장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 라이트 시간이 가변하게 되는 ERROM의 1실시 예에 도시한 블럭도.
제2도는 본 발명이 적용되는 1칩 마이크로 컴퓨터의 1실시예를 도시한 블럭도.
제3도는 라이트 시간이 가변하게 되는 EPROM의 다른 1실시 에를도시한 블럭도.

Claims (8)

  1. 마이크로 프러세서와 이 마이크로 프로세서로 부터의 엑세스에 의해 라이트 동작이 행하여지는 것과 동시에, 그 라이트 시간이 가변되는 프로그래머블 ROM과를 포함하는 것을 특징으로 하는 반도체 집적회로 장치.
  2. 상기 프로그래머블 ROM에 있어서 라이트 시간을 가변하는 수단은, 마이크로 프로세서로부터 제어되는 회로에 의해 설정되는것인 것을 특징으로 하는 특허청구의 범위 제1항 기재의 반도체 집적회로 장치.
  3. 상기 프로그래머블 ROM에 있어서, 라이트 시간을 가변하는 수단은 마이크로 프로세서로부터, 그 세트/리세트가 제어되는 기억회로의 출력신호에 의해 설정되는 것을 특징으로 하는 특허청구의 범위 제1항 또는 제2항 기재의 반도체 집적회로 장치.
  4. 상기 프로그래머블 ROM에 있어서, 라이트 시간을 가변하는 수단은 마이크로 프로세서로 부터 지정된 계수정보에 따라서 소정의 주기적인 펄스 신호의 계수동작을 행하는 카운터 회로를 포함하는 타이머 회로에 의해서 설정되는 것을 특징으로 하는 특허청구의 범위 제1항 또는 제2항 기재의 반도체 집적회로 장치.
  5. 상기 마이크로 프로세서는 그 라이트 프로그램에 의해서 상기 라이머 회로에 의해 설정되는 단위시간에 의한 라이트 동작 후에, 상기 프로그래머블 ROM의 검증을 행하고, 소정의 라이트 데이터가 라이트될때까지, 상기 단위시간의 여러회의 라이트 동작을 행하는 것과 동시에, 그 후에 미리 설정된 시간 만큼 중첩 라이트 동작이 행하여지는 것을 특징으로 하는 특허청구의 범위 제4항 기재의 반도체 집적회로 장치.
  6. 상기 프로그래머블 ROM에 있어서 라이트 시간을 가변하는 수단에는 상기 라이트 동작을 실현하는 논리회로를 포함하는 것을 특징으로 하는 특허청구의 범위 제1항 또는 제2항 기재된 반도체 집적회로 장치.
  7. 상기 프로그래머블 ROM 은 EPROM인 것을 특징으로 하는 특허청구 범위 제1항, 제2항, 제3항, 제4항, 제5항, 제6항 중 어느 하나에 기재된 반도체 집적회로 장치.
  8. 상기 프로그래머블 ROM은 EPROM인 것을 특징으로 하는 특허청구의 제1항, 제2항, 제3항, 제4항, 제5항, 제6항 중 어느 하나에 기재된 반도체 집적회로 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870003807A 1986-10-24 1987-04-21 불휘발성 기억소자를 구비한 반도체 집적회로장치 KR950010304B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP61251684A JPS63106996A (ja) 1986-10-24 1986-10-24 半導体集積回路装置
JP86-251684 1986-10-24
JP51684 1986-10-24

Publications (2)

Publication Number Publication Date
KR880005620A true KR880005620A (ko) 1988-06-29
KR950010304B1 KR950010304B1 (ko) 1995-09-14

Family

ID=17226471

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870003807A KR950010304B1 (ko) 1986-10-24 1987-04-21 불휘발성 기억소자를 구비한 반도체 집적회로장치

Country Status (3)

Country Link
JP (1) JPS63106996A (ko)
KR (1) KR950010304B1 (ko)
FR (2) FR2605785B1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06101043B2 (ja) * 1988-06-30 1994-12-12 三菱電機株式会社 マイクロコンピュータ
JP2636449B2 (ja) * 1988-12-27 1997-07-30 日本電気株式会社 マイクロコンピュータ
JP3264665B2 (ja) * 1989-04-25 2002-03-11 株式会社 沖マイクロデザイン マイクロコンピュータ
JPH02310642A (ja) * 1989-05-25 1990-12-26 Toshiba Corp マイクロコンピュータシステムおよびデータ書込み方法
FR2647941B1 (fr) * 1989-06-06 1991-08-30 Gemplus Card Int Procede d'effacement de points memoire, dispositif destine a sa mise en oeuvre, et son utilisation dans un dispositif a memoire non alimente
JPH0415893A (ja) * 1990-05-08 1992-01-21 Mitsubishi Electric Corp Icカード及びicカードシステム
SG49632A1 (en) * 1993-10-26 1998-06-15 Intel Corp Programmable code store circuitry for a nonvolatile semiconductor memory device
FR2714513B1 (fr) * 1993-10-26 1997-11-21 Intel Corp Circuit programmable de mémoire de codes pour mémoire flash.
JPH08221993A (ja) * 1994-03-25 1996-08-30 Seiko Instr Inc 半導体集積回路装置、その製造方法及びその駆動方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3976989A (en) * 1975-03-03 1976-08-24 Auto Research Corporation Electronic pressure cycle indicator
DE2828855C2 (de) * 1978-06-30 1982-11-18 Siemens AG, 1000 Berlin und 8000 München Wortweise elektrisch umprogrammierbarer, nichtflüchtiger Speicher sowie Verfahren zum Löschen bzw. Einschreiben eines bzw. in einen solchen Speicher(s)
DE2840305C3 (de) * 1978-09-15 1981-03-26 Siemens AG, 1000 Berlin und 8000 München Verfahren zum Programmieren von wiederholt beschreibbaren Festwertspeichern
JPS626492A (ja) * 1985-07-01 1987-01-13 Toshiba Corp Eprom消去装置

Also Published As

Publication number Publication date
FR2730583B1 (fr) 1998-04-10
JPS63106996A (ja) 1988-05-12
FR2605785B1 (fr) 1996-08-09
FR2605785A1 (fr) 1988-04-29
KR950010304B1 (ko) 1995-09-14
FR2730583A1 (fr) 1996-08-14

Similar Documents

Publication Publication Date Title
FR2349918A1 (fr) Dispositif d'adressage de memoire
ATE79992T1 (de) Programmierbare makrozelle mit eprom- oder eeprom-transistoren zur steuerung der architektur in programmierbaren logischen schaltungen.
FR2321747A1 (fr) Dispositif de commande d'une memoire tampon
FR2349192A1 (fr) Dispositif de commande d^'acces en memoire
KR940003039A (ko) 반도체 기억장치
KR840006851A (ko) 데이타 자동연속 처리회로
KR880008149A (ko) 단일 칩 프로세서
KR880005620A (ko) 반도체 집적 회로장치
DE69022644D1 (de) Steuerschaltung für den Datenausgang für eine Halbleiterspeicheranordnung.
KR870009312A (ko) 자동판매기용 제어장치
BE838420A (fr) Dispositif de memoire
KR900003723A (ko) 마이크로프로세서 및 직접회로 장치
FR2379877B1 (fr) Dispositif semi-conducteur de memoire
KR890008680A (ko) 마이크로 프로세서
KR890016442A (ko) 전자시계용 집적회로 및 전자시계
KR920001516A (ko) 데이터 기억장치
KR900016861A (ko) 프롬(Programmable ROM) 내장 마이크로 컴퓨터
JPS57209503A (en) Sequence controller
KR890015130A (ko) 마이크로 프로세서
KR930005359A (ko) 파워 온 리세트 회로
SU1142822A1 (ru) Таймер
KR880006583A (ko) 차재용 마이크로콤퓨터 응용 제어장치
KR930003144A (ko) 자동리프레쉬 동작중의 메모리셀 데이타 보호장치
JPS6419454A (en) Programmable lsi
KR890013482A (ko) 가변 샘플링주기에 의한 모타의 회전속도 검출회로 및 그 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020906

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee