JPH0869968A - 半導体装置の作製方法 - Google Patents

半導体装置の作製方法

Info

Publication number
JPH0869968A
JPH0869968A JP7128921A JP12892195A JPH0869968A JP H0869968 A JPH0869968 A JP H0869968A JP 7128921 A JP7128921 A JP 7128921A JP 12892195 A JP12892195 A JP 12892195A JP H0869968 A JPH0869968 A JP H0869968A
Authority
JP
Japan
Prior art keywords
silicon film
film
nickel
amorphous silicon
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7128921A
Other languages
English (en)
Other versions
JP3621151B2 (ja
Inventor
Hisashi Otani
久 大谷
Kenji Fukunaga
健司 福永
Shoji Miyanaga
昭治 宮永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP12892195A priority Critical patent/JP3621151B2/ja
Priority to US08/456,667 priority patent/US5854096A/en
Priority to KR1019950014662A priority patent/KR100259665B1/ko
Publication of JPH0869968A publication Critical patent/JPH0869968A/ja
Priority to US09/138,471 priority patent/US6184068B1/en
Priority to US09/995,558 priority patent/US6589824B2/en
Priority to US10/610,813 priority patent/US6919237B2/en
Application granted granted Critical
Publication of JP3621151B2 publication Critical patent/JP3621151B2/ja
Priority to US11/165,235 priority patent/US7470575B2/en
Priority to US12/269,294 priority patent/US7767559B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02675Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
    • H01L21/02686Pulsed laser beam
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02422Non-crystalline insulating materials, e.g. glass, polymers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02595Microstructure polycrystalline
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02672Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using crystallisation enhancing elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02675Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Recrystallisation Techniques (AREA)
  • Thin Film Transistor (AREA)

Abstract

(57)【要約】 【目的】 結晶化を助長する触媒元素を用いて、550
℃程度、4時間程度の加熱処理で結晶性珪素を得る方法
において、加熱処理とレーザー光の照射を併用する。 【構成】 ガラス基板11上に形成された非晶質珪素膜
12上に極薄の酸化膜13を形成し、ニッケル等の触媒
元素を10〜200ppm(要調整)添加した酢酸塩溶
液等の水溶液14を滴下する。この状態で所定の時間保
持し、スピナー15を用いてスピンドライを行なう。そ
して、550℃、4時間の加熱処理を行ない、さらにレ
ーザー光を照射することによって、結晶性珪素膜を得
る。そしてさらに550℃、4時間の加熱処理を施すこ
により、欠陥密度の小さい結晶性珪素膜を得る。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は結晶性を有する半導体を
用いた半導体装置およびその作製方法に関する。
【0002】
【従来の技術】薄膜半導体を用いた薄膜トランジスタ
(以下TFT等)が知られている。このTFTは、基板
上に薄膜半導体を形成し、この薄膜半導体を用いて構成
されるものである。このTFTは、各種集積回路に利用
されているが、特に電気光学装置特にアクティブマトリ
ックス型の液晶表示装置の各画素の設けられたスイッチ
ング素子、周辺回路部分に形成されるドライバー素子と
して注目されている。
【0003】TFTに利用される薄膜半導体としては、
非晶質珪素膜を用いることが簡便であるが、その電気的
特性が低いという問題がある。TFTの特性向上を得る
ためには、結晶性を有するシリコン薄膜を利用するばよ
い。結晶性を有するシリコン膜は、多結晶シリコン、ポ
リシリコン、微結晶シリコン等と称されている。この結
晶性を有するシリコン膜を得るためには、まず非晶質珪
素膜を形成し、しかる後に加熱によって結晶化さればよ
い。
【0004】しかしながら、加熱による結晶化は、加熱
温度が600℃以上の温度で20時間以上の時間を掛け
ることが必要であり、基板としてガラス基板を用いるこ
とが困難であるという問題がある。例えばアクティブ型
の液晶表示装置に用いられるコーニング7059ガラス
はガラス歪点が593℃であり、基板の大面積化を考慮
した場合、600℃以上の加熱には問題がある。即ち、
一般に多用されているコーニング7059ガラス基板に
対して600℃以上の温度で20時間以上の加熱処理を
行うと、基板の縮みや撓みが顕著になってしまう。
【0005】このような問題を解決するには、なるべく
低い温度で加熱処理を施すことが必要とされる。また一
方で生産性を高める目的で加熱処理工程の時間をできる
だけ短縮することが要求される。
【0006】また、非晶質珪素膜を加熱により結晶化さ
せた場合、珪素膜の全体が結晶化してしまい、部分的に
結晶化を行ったり、特定の領域の結晶性を制御したりす
ることができないという問題がある。
【0007】この問題を解決するための方法として、非
晶質珪素膜中に人為的に結晶核となる部分あるいは領域
を形成し、しかる後に加熱処理を施すことにより、選択
的に結晶化を行わす技術が、特開平2─140915号
や特開平2─260524号に記載されている。この技
術は、非晶質珪素膜中の所定の位置に結晶核を発生させ
ようとするものである。
【0008】例えば、特開平2─140915号公報に
は、非晶質珪素膜上にアルミニウムの層を形成し、この
非晶質珪素とアルミニウムとが接触している部分に結晶
核を生成させ、さらに加熱処理を施すことによりこの結
晶核から結晶成長を行わす構成が記載されている。また
特開平2─260524号公報には、非晶質珪素膜中に
スズ(Sn)をイオン注入法で添加し、このスズイオン
が添加された領域に結晶核を生成させる構成が記載され
ている。
【0009】しかしAlやSnは置換型の金属元素であ
り、珪素と合金を形成してしまい珪素膜中に拡散進入し
てない。そして、結晶化は珪素と合金を形成した部分が
結晶核となって、その部分から結晶成長が行われていく
形で進行する。このようにAlやSnを用いた場合に
は、AlやSnを導入した部分(即ちこれら元素と珪素
との合金層)から結晶成長が行われることが特徴であ
る。一般に結晶化は初期核の発生とその核からの結晶成
長という2段階の過程を経て進行する。AlやSnとい
う珪素に対して置換型の金属元素は、初期核の発生を発
生させるのには有効であるが、その後の結晶成長にはほ
とんど効果がない。従って、AlやSnを用いた場合に
は、単に非晶質珪素膜を加熱によって結晶化させる場合
に比較して特にその温度を低く、またその時間を短くで
きる訳ではい。即ち、従来の単に加熱によって行う非晶
質珪素膜の結晶化工程に比較して顕著な優位性を有する
ものではない。
【0010】〔発明の背景〕本発明者らの研究によれ
ば、非晶質珪素膜の表面にニッケルやパラジウム等の珪
素に対す侵入型となる元素を微量に堆積させ、しかる後
に加熱することで、550℃、4時間程度の処理時間で
結晶化を行なえることが判明している。この場合、初期
核発生の過程のみならず、その後の結晶成長を容易たら
しめることができ、従来の加熱のみによる方法に比較し
て、大きく加熱温度を低くすることができ、また加熱時
間を短くすることができる。
【0011】上記のような微量な元素(結晶化を助長す
る触媒元素)を導入するには、プラズマ処理や蒸着、さ
らにはイオン注入を利用すればよい。プラズマ処理と
は、平行平板型あるいは陽光柱型のプラズマCVD装置
において、電極として触媒元素を含んだ材料を用い、窒
素または水素等の雰囲気でプラズマを生じさせることに
よって非晶質珪素膜に触媒元素の添加を行なう方法であ
る。
【0012】上記の結晶化を助長する金属元素として
は、進入型の元素であるFe、Co、Ni、Ru、R
h、Pd、Os、Ir、Pt、Cu、Ag、Auを用い
ることができる。これら進入型の元素は、加熱処理工程
において、珪素膜中に拡散していく。そして、上記の進
入型の元素が、拡散していくのと同時に珪素の結晶化が
進行していく。即ち、上記進入型の金属は、拡散してい
った先々でもって触媒的な作用でもって非晶質珪素膜の
結晶化を助長する。
【0013】従って、結晶核から徐々に結晶化が進行す
る場合と異なる方法で結晶化を進行させることができ
る。例えば、非晶質珪素膜の特定の場所に上記金属元素
を導入ししかる後に加熱処理を行うと、結晶化がこの金
属元素が導入された領域から膜平面に平行な方向に向か
って進行する。この長さ数十μm以上のもなる。また、
非晶質珪素膜の全面に対して上記金属元素を導入する
と、膜全体を一様に結晶化させることができる。勿論こ
の場合、膜全体は多結晶あるいは微結晶構造を有してい
るのであるが、特定の場所に明確な粒界を有しているよ
うな構造ではない。従って、膜の任意の場所を利用して
特性の揃ったデバイスを形成することができる。
【0014】また上記進入型の元素は、珪素膜中に速や
かに拡散していってしまうので、その導入量(添加量)
が重要となる。即ち、その導入量が少ないと、結晶化を
助長する効果が小さく、良好な結晶性を得ることができ
ない。またその導入量が多過ぎると、珪素の半導体特性
が損なわれてしまう。
【0015】従って、非晶質珪素膜への上記金属元素の
最適導入量が存在することになる。例えば、上記結晶化
を助長する金属元素としてNiを利用する場合、結晶化
された珪素膜中における濃度が1×1015cm-3以上で
あれば、結晶化を助長する効果を得ることができ、また
結晶化された珪素膜中における濃度が1×1019cm -3
以下であれば、半導体特性が阻害されることがないこと
が判明している。ここでいう濃度とは、SIMS(2次
イオン分析法)によって得られる最小値によって定義さ
れる。また、上記に列挙したNi以外の金属元素につい
ても、Niと同様の濃度範囲においてその効果を得るこ
とができる。
【0016】結晶化後の結晶性珪素膜中における上記の
ニッケル等の結晶化を助長する元素(本明細書では、結
晶化を助長する元素を触媒元素という)の濃度に最適な
範囲にするためには、これら元素を非晶質珪素膜に導入
する際にその量を制御する必要がある。
【0017】また、ニッケルを触媒元素とした場合、非
晶質珪素膜を成膜し、ニッケル添加をプラズマ処理法に
よって行ない結晶性珪素膜を作製し、その結晶化過程等
を詳細に検討したところ以下の事項が判明した。 (1)プラズマ処理によってニッケルを非晶質珪素膜上
に導入した場合、熱処理を行なう以前に既に、ニッケル
は非晶質珪素膜中のかなりの深さの部分まで侵入してい
る。 (2)結晶の初期核発生は、ニッケルを導入した表面か
ら発生している。 (3)蒸着法でニッケルを非晶質珪素膜上に成膜した場
合であっても、プラズマ処理を行なった場合と同様に結
晶化が起こる。
【0018】上記事項から、プラズマ処理によって導入
されたニッケルが全て効果的に機能していないというこ
とが結論される。即ち、多量のニッケルが導入されても
十分に機能していないニッケルが存在していると考えら
れる。このことから、ニッケルと珪素が接している点
(面)が低温結晶化の際に機能していると考えられる。
そして、可能な限りニッケルは微細に原子状に分散して
いることが必要であることが結論される。即ち、「必要
なのは非晶質珪素膜の表面近傍に低温結晶化が可能な範
囲内で可能な限り低濃度のニッケルが原子状で分散して
導入されればよい」ということが結論される。
【0019】非晶質珪素膜の表面近傍のみに極微量のニ
ッケルを導入する方法、言い換えるならば、非晶質珪素
膜の表面近傍のみ結晶化を助長する触媒元素を極微量導
入する方法としては、蒸着法を挙げることができるが、
蒸着法は制御性が悪く、触媒元素の導入量を厳密に制御
することが困難であるという問題がある。
【0020】また、触媒元素の導入量は極力少ないこと
が必要とされるが、この場合、結晶性が不純物となる問
題が生じる。
【0021】
【発明が解決しようとする課題】本発明は、触媒元素を
用いた600℃以下の熱処理による結晶性を有する薄膜
珪素半導体の作製において、 (1)触媒元素の量を制御して導入し、その量を最小限
の量とする。 (2)生産性の高い方法とする。 (3)熱処理で得られる結晶性よりさらに高い結晶性を
得る。 といった要求を満たすことを目的とする。
【0022】
【課題を解決するための手段】本発明は、上記目的を満
足するために以下の手段を用いて結晶性を有した珪素膜
を得る。非晶質珪素膜に接して該非晶質珪素膜の結晶化
を助長する触媒元素単体または前記触媒元素を含む化合
物を保持させ、前記非晶質珪素膜に前記触媒元素単体ま
たは前記触媒元素を含む化合物が接した状態において、
加熱処理を施し、前記非晶質珪素膜を一部または全部を
結晶化させる。そして、レーザー光または強光を照射す
ることによりさらに結晶化を助長する。こうして極めて
結晶性の良好な結晶性珪素膜を得る。
【0023】結晶化を助長する触媒元素の導入方法とし
ては、触媒元素を含む溶液を非晶質珪素膜表面に塗布す
ることによる方法が有用である。
【0024】結晶化助長用の金属触媒を用いて固相結晶
化を行うためには、いくつかの方法がある。その一つで
ある、金属触媒(Ni,Fe,Ru,Rh,Pd,P
d,Os,Ir,Pt,Cu,Au等)の被膜を、スパ
ッタ法、電子ビーム蒸着法等で成膜する「物理的形成」
の場合、金属被膜の平均厚さが5〜200Å、例えば1
0〜50Åあっても、その触媒は、島状に被形成面に形
成されやすい。すなわち、金属触媒が微小粒となり、そ
の平均直径は50〜200Åとなり、それが点在しやす
い。また、そのとき微小粒間の距離も、100〜100
0Å程互いに離れる。すなわち、不均質層(discontinu
ous layer)を形成してしまい、均一なcontinuous film
が極めて形成されにくい。この金属島が結晶化の核(nu
clious) を形成し、ここから絶縁基板上のアモルファス
シリコン膜の結晶成長を、450〜600℃の熱処理で
行わしめる。
【0025】しかし、この「物理的形成」技術では、結
晶化が、かかる触媒を用いることなしに行う場合に比べ
て、温度を50〜100℃は下げることができるが、結
晶化された被膜を注意深く観察すると、アモルファス成
分が非常に多く残り、かつその部分は金属的性質を有す
る金属領域であることが判明した。おそらく金属核がそ
のまま残ってしまっていると推定される。この金属領域
は、結晶化した半導体領域中では、電子およびホールの
再結合中心として働き、半導体装置、特に、PI、NI
接合を有する半導体装置に対し、逆バイアス電圧を加え
るとき、PI、NI接合を有する半導体装置の領域にほ
ぼ必ず存在する、金属領域により、リーク電流の増加と
いう、極めて悪質な特性を有する。例えばチャネル長/
チャネル幅=8μm/8μmの薄膜型のTFTを構成さ
せると、オフ電流が本来10-12 A程度であるべきもの
が、10-10 〜10-6Aと、102 〜106 倍も大きく
なってしまう。
【0026】かかる欠点を除去するために、本発明にお
いては、金属触媒被膜の形成方法として、「化学的形
成」方法を提供する。これは、溶液(水、イソプロピル
アルコール等)に、1〜1000ppm代表的には10
〜100ppmの濃度で希釈した金属化合物を用いるも
のである。特に有機金属化合物を用いるものである。以
下に、化学的形成方法に利用できる金属化合物の例を示
す。
【0027】(1)触媒元素としてNiを利用する場合 ニッケル化合物として、臭化ニッケル、酢酸ニッケル、
蓚酸ニッケル、炭酸ニッケル、塩化ニッケル、沃化ニッ
ケル、硝酸ニッケル、硫酸ニッケル、蟻酸ニッケル、酸
化ニッケル、水酸化ニッケル、ニッケルアセチルアセト
ネート、4−シクロへキシル酪酸ニッケル、2−エチル
ヘキサン酸ニッケルから選ばれた、少なくとも1種類を
用いることができる。また、Niを含む溶媒として、無
極性溶媒である、ベンゼン、トルエンキシレン、四塩化
炭素、クロロホルム、エーテル、トリクロロエチレン、
フロンから選ばれた少なくとも1つを用いることができ
る。
【0028】(2)触媒元素としてFe(鉄)を用いる
場合 鉄塩として知られている材料、例えば臭化第1鉄(Fe
Br2 6H2 O)、臭化第2鉄(FeBr3 6H2
O)、酢酸第2鉄(Fe(C232)3xH2 O)、塩
化第1鉄(FeCl2 4H2 O)、塩化第2鉄(FeC
3 6H2 O)、フッ化第2鉄(FeF3 3H2 O)、
硝酸第2鉄(Fe(NO3)3 9H2 O)、リン酸第1鉄
(Fe3 (PO4)2 8H2 O)、リン酸第2鉄(FeP
4 2H2 O)から選ばれたものを用いることができ
る。
【0029】(3)触媒元素としてCo(コバルト)を
用いる場合 その化合物としてコバルト塩として知られている材料、
例えば臭化コバルト(CoBr6H2 O)、酢酸コバル
ト(Co(C232)2 4H2 O)、塩化コバルト
(CoCl2 6H2 O)、フッ化コバルト(CoF2 x
2 O)、硝酸コバルト(Co(No3)2 6H2 O)か
ら選ばれたものを用いることができる。
【0030】(4)触媒元素としてRu(ルテニウム)
を用いる場合 その化合物としてルテニウム塩として知られている材
料、例えば塩化ルテニウム(RuCl32 O)を用い
ることができる。
【0031】(5)触媒元素してRh(ロジウム)を用
いる場合 その化合物としてロジウム塩として知られている材料、
例えば塩化ロジウム(RhCl3 3H2 O)を用いるこ
とができる。
【0032】(6)触媒元素としてPd(パラジウム)
を用いる場合 その化合物としてパラジウム塩として知られている材
料、例えば塩化パラジウム(PdCl2 2H2 O)を用
いることができる。
【0033】(7)触媒元素としてOs(オスニウム)
を用いる場合 その化合物としてオスニウム塩として知られている材
料、例えば塩化オスニウム(OsCl3 )を用いること
ができる。
【0034】(8)触媒元素としてIr(イリジウム)
を用いる場合 その化合物としてイリジウム塩として知られている材
料、例えば三塩化イリジウム(IrCl3 3H2 O)、
四塩化イリジウム(IrCl4 )から選ばれた材料を用
いることができる。
【0035】(9)触媒元素としてPt(白金)を用い
る場合 その化合物として白金塩として知られている材料、例え
ば塩化第二白金(PtCl4 5H2 O)を用いることが
できる。
【0036】(10)触媒元素としてCu(銅)を用い
る場合 その化合物として酢酸第二銅(Cu(CH3 COO)
2 )、塩化第二銅(CuCl2 2H2 O)、硝酸第二銅
(Cu(NO3)2 3H2 O)から選ばれた材料を用いる
ことができる。
【0037】(11)触媒元素として金を用いる場合 その化合物として三塩化金(AuCl3 xH2 O)、塩
化金塩(AuHCl44H2 O)、テトラクロロ金ナト
リウム(AuNaCl4 2H2 O)から選ばれた材料を
用いることができる。
【0038】これらは、溶液中では十分にそれぞれを単
分子に分散させることができる。この溶液を、触媒が添
加される被形成面上に滴下し、50〜500回転/分
(RPM)の回転速度で回転させてスピンコートする
と、この溶液を被形成面全体に広げることができる。
【0039】これらの方法は、金属触媒を酸化膜を通じ
て半導体中へ原子状に拡散させることができ、特に、結
晶核(粒状)を積極的に作らずに拡散させ、結晶化をさ
せることができ好ましいものである。
【0040】また、有機金属化合物を均一にコートし、
それに対し、オゾン(酸素中紫外線(UV))処理を
し、金属の酸化膜とし、この金属酸化膜を結晶化の出発
状態とするのもよい。かくすると、有機物は酸化して、
炭酸ガスとして気化除去できるため、さらに均一な固相
成長をさせることができる。
【0041】また、低速回転のみでスピンコートをする
と、その表面に存在する溶液中の金属成分は、固相成長
にとって必要以上の量が半導体膜上に供給されやすい。
このため、この低速回転の後、1000〜10000回
転/分、代表的には2000〜5000回転/分で基板
を回転させる。すると、過剰な有機金属はすべて基板表
面の外に振り切り除去することができ、かつ表面を十分
に乾燥させることができる。また、表面に存在させる有
機金属の量の定量化にも有効である。
【0042】かかる化学形成方法は、半導体表面上に結
晶化のための金属粒子による核を作らずに、均一な層
(continuous layer) を形成させることができる。物理
的形成は、unhomogenious-layer となるが、本発明の化
学的形成は、homogeneous-layer となる。かかる技術思
想を用いると、450〜650℃での熱結晶化を行なう
際、全表面にわたって極めて均一な結晶成長をさせるこ
とができる。
【0043】その結果、この化学的形成方法により結晶
化をさせた半導体膜を用いて形成した、P−I、N−I
接合を有する半導体に対し、逆バイアス電圧を加えて
も、そのリークは10-12 Aのレベルに大部分を成就さ
せることができる。物理的な形成方法では、リーク電流
は、例えばP−I接合100個中、90〜100個が1
-10 〜10-5Aのリークが多く、N−I接合でも10
0個中、50〜70個が10-12 〜10-6Aの大きなリ
ーク電流となる。他方、「化学的形成方法」では、リー
ク電流は、P−I接合100個中、5〜20個が10
-13 〜10-8A、N−I接合では100個中、0〜2個
が10-13〜10-8Aとすることができ、オフ電流を下
げ、かつリーク大の膜を減少させ、特性の改善はきわめ
て著しい。
【0044】また、絶縁表面上にかかる半導体膜を形成
して、TFTを形成した場合、TFTがPチャネルTF
T(PIP)、NチャネルTFT(NIN)型でも同様
の著しい優れた効果を有せしめることができる。さら
に、このオフ電流値を、物理的形成方法に比べて、リー
クが大きいTFTの存在確率を約1〜2桁も下げること
ができる。しかし、もしこのTFTを用いて薄膜集積回
路とするには、このリーク電流の大のTFTの存在する
確率を、さらに1/103 〜1/109 とすることが求
められる。
【0045】また、前述した化学的形成方法により触媒
金属を添加した熱結晶化の後、248nmまたは308
nmのレーザ光をその表面に250〜400mJ/cm
2 の強さで照射すると、このレーザ光に対し、金属成分
の多い領域では特に、結晶化したシリコン膜に比べて、
光の吸収が大きい。すなわち、金属等すなわちアモルフ
ァス構造として残る領域は、光学的には黒くなるためで
ある。一方結晶成分は透明である。このため、レーザ光
照射でこのわずかに残るアモルファス成分を選択的に溶
融させ、金属成分を分散させて再結晶化をさせることが
でき、その領域に存在する金属を、原子レベル単位に分
散させることができる。すると、この出来上がった被膜
中では、金属領域の存在確率をさらに減少させることが
でき、金属領域が電子・ホールの再結合中心となって生
じるリーク電流の増大を解消し、結果としてTFTのN
−I接合、P−I接合でのオフ電流を、10-13 〜10
-12 Aと、約1〜2桁も下げ、かつTFTの数が104
〜108個中、リーク電流大のTFTを1〜3個とする
ことができる。
【0046】このようにして、逆方向リーク電流すなわ
ちIoffが2桁下がり、リーク大のTFTの存在確率
を最大で2桁も下げることができる、それでも存在する
TFTのリーク大の原因は、半導体表面上にゴミが付着
しそこに有機金属が集中してしまうためとも推定され、
それらの特性の向上は、実験装置の性能向上で、確認で
きるものである。また、物理形成方法で、熱結晶化した
ものに対して、レーザ光を照射する実験を試みると、そ
もそも出発膜中の金属粒が大きくなりすぎるため、レー
ザ照射をして半導体を溶融させ、再結晶化しても、P−
I,N−I接合における逆バイアス印加時のオフ電流
は、全く減少させることができない。以上のことから、
物理的な金属触媒のdiscontinuous layer の形成と、そ
れに伴う熱結晶化方法に比較して、化学的な金属触媒、
特に有機金属触媒のcontinuous layerの形成と、それに
伴う熱結晶化方法、およびそれを用いて形成された半導
体装置は、全くの違いがあり、化学的形成方法は極めて
優れている。
【0047】化学的方法として、液体を用いるのでな
く、金属化合物、特に有機金属化合物の気体をCVD法
で被形成面上に形成する方法もある。この方法は、流体
を用いた場合と同様に、オフ電流の低減、リーク電流の
大きなTFTの存在確率の低減に著しい効果がある。ま
た、物理的形成方法が、金属核を用いた不均一な「非等
方結晶成長方法」ということができるが、化学的形成方
法は、均一な金属触媒を用いた「等方性成長」の均一な
結晶成長ということができる。また、この化学的方法
は、結晶成長を基板表面に対し横方向にさせる方法と、
基板表面に垂直に、半導体下側から上方面、また、上側
から下方面に成長させて半導体の良好な電気特性を得る
ことができる。
【0048】このような本発明においては、非晶質珪素
膜の表面に接して触媒元素が導入されることが特徴であ
る。このことは、触媒元素の量を制御する上で極めて重
要である。
【0049】触媒元素が導入されるのは、非晶質珪素膜
の上面であっても下面であってもよい。非晶質珪素膜の
上面に触媒元素を導入するのであれば、非晶質珪素膜を
形成した後に、触媒元素を含有した溶液を非晶質珪素膜
上に塗布すればよいし、非晶質珪素膜の下面に触媒元素
を導入するのであれば、非晶質珪素膜を形成する前に下
地表面に触媒元素を含有した溶液を塗布し、下地表面に
接して触媒元素を保持する状態とすればよい。
【0050】また発明は、結晶化された結晶性珪素膜を
用いて半導体装置のPN、PI、NIその他の電気的接
合を少なくとも1つ有する活性領域を構成することを特
徴とする。半導体装置としては、薄膜トランジスタ(T
FT)、ダイオード、光センサ、を挙げることができ
る。また本発明を利用して抵抗耐やキャパシタを形成す
ることもできる。
【0051】本発明の構成を採用することによって以下
に示すような基本的な有意性を得ることができる。 (a)溶液中における触媒元素濃度は、予め厳密に制御
し結晶性をより高めかつその元素の量をより少なくする
ことが可能である。 (b)溶液と非晶質珪素膜の表面とが接触していれば、
触媒元素の非晶質珪素への導入量は、溶液中における触
媒元素の濃度によって決まる。 (c)非晶質珪素膜の表面に吸着する触媒元素が主に結
晶化に寄与することとなるので、必要最小限度の濃度で
触媒元素を導入できる。 (d)高温プロセスを必要としないで、結晶性の良好な
結晶性珪素膜を得ることができる。
【0052】非晶質珪素膜上に結晶化を助長する元素を
含有させた溶液を塗布する方法としては、溶液として水
溶液、有機溶媒溶液等を用いることができる。ここで含
有とは、化合物として含ませるという意味と、単に分散
させることにより含ませるという意味との両方を含む。
【0053】触媒元素を含む溶媒としては、他に、極性
溶媒である水、アルコール、酸、アンモニアから選ばれ
たものを用いることができる。
【0054】また触媒元素を含有させた溶液に界面活性
剤を添加することも有用である。これは、被塗布面に対
する密着性を高め吸着性を制御するためである。この界
面活性剤は予め被塗布面上に塗布するのでもよい。
【0055】触媒元素としてニッケル単体を用いる場合
には、酸に溶かして溶液とする必要がある。
【0056】以上述べたのは、触媒元素であるニッケル
が完全に溶解した溶液を用いる例であるが、ニッケルが
完全に溶解していなくとも、ニッケル単体あるいはニッ
ケルの化合物からなる粉末が分散媒中に均一に分散した
エマルジョンの如き材料を用いてもよい。または酸化膜
形成用の溶液を用いるのでもよい。このような溶液とし
ては、東京応化工業株式会社のOCD(Ohka Diffusion
Source)を用いることができる。このOCD溶液を用い
れば、被形成面上に塗布し、200℃程度でベークする
ことで、簡単に酸化珪素膜を形成できる。また不純物を
添加することも自由であるので、本発明に利用すること
ができる。この場合、酸化膜に触媒元素を含有させ、こ
の酸化膜を非晶質珪素膜に接して設け、触媒元素を非晶
質珪素膜中に拡散させるための加熱(350℃〜400
℃)を行い、さらに酸化膜の除去を行った後、結晶化の
ために加熱処理を行えばよい。この結晶化のための加熱
処理は、450℃〜600℃例えば550℃の温度で4
時間程度行えばよい。
【0057】なおこれらのことは、触媒元素としてニッ
ケル以外の材料を用いた場合であっても同様である。
【0058】結晶化を助長する触媒元素としてニッケル
を用い、このニッケルを含有させる溶液溶媒、特に水の
如き極性溶媒を用いた場合において、シリコン半導体上
にこれら溶液を直接塗布すると、溶液が弾かれてしまう
ことがある。この場合は、シリコン半導体表面に5〜1
00Å以下薄い酸化膜をまず形成し、その上に触媒元素
を含有させた溶液を塗布することで、均一に溶液を塗布
することができ、液体の表面張力によって、溶液が被形
成面上に斑状に点在してしまうことを十分に防ぐことが
できる。また、溶液に海面活性剤の如き材料を添加する
と、酸化珪素膜のないシリコン半導体上でも均一な濡れ
のよい状態を呈することができる。
【0059】また、溶液として2−エチルヘキサン酸ニ
ッケルのトルエン溶液の如き無極性溶媒を用いること
で、非晶質珪素膜表面に直接塗布することができる。こ
の場合にはレジスト塗布の際に使用されている密着剤の
如き材料を予め塗布することは有効である。しかし塗布
量が多過ぎる場合には逆に非晶質珪素中への触媒元素の
添加を妨害してしまうために注意が必要である。
【0060】溶液に含ませる触媒元素の量は、その溶液
の種類にも依存するが、概略の傾向としてはニッケル量
として溶液に対して200ppm〜1ppm、好ましく
は50ppm〜1ppm(重量換算)とすることが望ま
しい。これは、結晶化終了後における膜中のニッケル濃
度や耐フッ酸性に鑑みて決められる値である。
【0061】加熱処理の後に行なうレーザー光の照射を
行なうことによって、加熱処理によって結晶化された珪
素膜の結晶性をさらに高くすることができる。また、加
熱処理によって部分的に結晶化を生じせしめた場合に
は、レーザー光の照射によってその部分からさらに結晶
成長を行なわせ、より結晶性の高い状態を実現すること
ができる。
【0062】レーザー光としては、パルス発振方式のエ
キシマレーザー光を用いることができる。例えばKrF
エキシマレーザー(波長248nm)、XeClエキシ
マレーザー(波長308nm)、XeFエキシマレーザ
ー(波長351、353nm)、ArFエキシマレーザ
ー(波長193nm)、XeFエキシマレーザー(波長
483nm)等を用いることができる。またその励起方
式も放電励起方式、X線励起方式、光励起方式、マイク
ロ波放電励起方式、電子ビーム励起方式等を用いること
ができる。またそのパルス間隔は、10μs〜100μ
sと長くすることが望ましい。これは、パルス間隔を長
くすることによって、珪素膜の溶融時間を長くし、その
結晶性を高めるためである。
【0063】例えば、触媒元素の導入料が少ない場合、
結晶化は微小な点々とした領域において発生する。この
状態は、全体として見れば結晶性を有する成分と非晶質
の成分とが混在する状態ということもできる。ここでレ
ーザー光を照射することによって、この結晶性を有する
成分に存在する結晶核から結晶成長を行なわすことがで
き、結晶性の高い珪素膜を得ることができる。即ち、小
さな結晶粒を大きな結晶粒へと成長させることができ
る。このように、レーザー光の照射による結晶性の助長
の効果は、結晶化が不完全な珪素膜の場合に特に顕著と
なる。
【0064】またレーザー光の照射の代わりに、強光特
に赤外光を照射する方法を採用してもよい。赤外光はガ
ラスには吸収されにくく、珪素薄膜に吸収されやすいの
で、ガラス基板上に形成された珪素薄膜を選択的に加熱
することができ有用である。この赤外光を用いる方法
は、ラピッド・サーマル・アニール(RTA)またはラ
ピッド・サーマル・プロセス(RTP)と呼ばれる。
【0065】本明細書で開示する発明においては、上記
レーザー光の照射による結晶化の助長に加えて、さらな
る加熱処理を行うことを特徴とする。この加熱処理は、
非晶質珪素膜を結晶化させる際の加熱処理条件と同じで
よい。勿論全く同じでなくてもよく、400℃以上の温
度で行えばよい。
【0066】このレーザー光または強光の照射後に行わ
れる加熱処理によって、結晶性珪素膜中の欠陥を低減す
ることができる。図8に示すのは、試料条件の項目に記
載されている条件で作製された結晶性珪素膜のスピン密
度を電子スピン共鳴法(ESR)によって測定した結果
である。図8の試料条件の項目に記載されているのは、
窒素雰囲気中での加熱温度と加熱時間、さらにLCと記
載されているのは、レーザー光の照射を示す。またNi
無しと示された試料以外は、ニッケルを触媒元素として
結晶化を行ったものを示す。またg値というのは、スペ
クトルの位置を示す指標であり、g=2.0055が不対結合
手に起因するスペクトルである。従って、図8に示すス
ピン密度は、膜中の不対結合手に対応したものと理解す
ることができる。
【0067】図8を見ると、試料4の場合が最もスピン
密度は小さく、膜中の不対結合手が少ないことが分か
る。このことは、膜中における欠陥や準位が最も少ない
ことを示すものといえる。例えば試料3と試料4とを比
較した場合、スピン密度を約1桁さげれることが分か
る。即ち、レーザー光の照射後に加熱処理を加えること
で、結晶性珪素膜中の欠陥や準位を1桁以上少なくでき
ることが分かる。
【0068】また図8の試料2と試料3とを比較すると
分かるように、レーザー光を照射してもスピン密度ほと
んど変化しない。即ち、レーザー光の照射は、膜中の欠
陥を減少させることに全く効果がないことが分かる。し
かし、透過型電子顕微鏡写真による解析等によると、レ
ーザー光の照射による結晶性の助長効果が極めて高いも
のがあることが判明している。従って、一旦加熱により
結晶化された結晶性珪素膜の結晶性を助長させるには、
レーザー光の照射が極めて有効であり、さらにその結晶
性の助長された膜に対して再度加熱処理を施すことは、
膜中の欠陥を減少させる上で極めて有効であることにな
る。こうして、結晶性に優れ、しかも膜中の欠陥密度の
低い珪素膜を得ることができる。
【0069】なお本発明において、触媒元素を含んだ溶
液を選択的に塗布することにより、結晶成長を選択的に
行なうことができる。特にこの場合、溶液が塗布されな
かった領域に向かって、溶液が塗布された領域から珪素
膜の面に概略平行な方向に結晶成長を行なわすことがで
きる。この珪素膜の面に概略平行な方向に結晶成長が行
なわれた領域を本明細書中においては横方向に結晶成長
した領域ということとする。
【0070】またこの横方向に結晶成長が行なわれた領
域は、触媒元素の濃度が低いことが確かめられている。
半導体装置の活性層領域として、結晶性珪素膜を利用す
ることは有用であるが、活性層領域中における不純物の
濃度は一般に低い方が好ましい。従って、上記横方向に
結晶成長が行なわれた領域を用いて半導体装置の活性層
領域を形成することはデバイス作製上有用である。
【0071】本発明においては、触媒元素としてニッケ
ルを用いた場合に最も顕著な効果を得ることができる
が、その他利用できる触媒元素の種類としては、好まし
くはFe、Co、Ni、Ru、Rh、Pd、Os、I
r、Pt、Cu、Ag、Auを用いることができる。
【0072】その他利用できる元素の種類としては、I
n、Sn、P、As、Sbを用いることができる。その
他利用できる元素の種類としては、VIII族、IIIb族、IV
b族、Vb族元素を用いることができる。
【0073】また、触媒元素の導入方法は、水溶液やア
ルコール等の溶液を用いることに限定されるものではな
く、触媒元素を含んだ物質を広く用いることができる。
例えば、触媒元素を含んだ金属化合物や酸化物を用いる
ことができる。
【0074】また本発明において、結晶化率を向上させ
るためにレーザー光または強光の照射工程と、膜中の欠
陥の減少させるための加熱処理工程とを2回以上交互に
繰り返して行ってもよい。
【0075】
【作用】結晶化を助長する元素である侵入型の元素の作
用により、非晶質珪素膜の結晶化を低温で短時間で行う
ことができる。具体的には、従来では不可能であった5
50℃、4時間程度の加熱処理を行うことによって、結
晶性珪素膜を得ることができる。また珪素に対して侵入
型の元素は、珪素膜中に拡散していきながら結晶化を助
長するので、結晶核からの結晶成長と異なり、明確な結
晶粒界のない結晶性珪素膜を得ることができる。
【0076】さらにこの触媒元素の作用により加熱によ
って結晶化された結晶性珪素膜に対して、レーザー光ま
たは強光を照射し、さらに加熱処理を加えることによっ
て、膜中の欠陥が少なく結晶性の高い珪素膜を得ること
ができる。
【0077】レーザー光の照射では、膜中に存在する欠
陥を減少させてやすことはできない。またレーザー光の
照射は、珪素膜の表面を瞬間的な溶融状態とするので、
膜中に応力が生じる。そしてこの応力によって膜中に新
たな欠陥が生じてしまう。そこで、さらに加熱処理を施
しこの応力を緩和させてやることで、欠陥を減少させる
ことができ、電気的に優れた結晶性珪素膜を得ることが
できる。
【0078】
【実施例】
〔実施例1〕本実施例では、結晶化を助長する触媒元素
を水溶液に含有させて、非晶質珪素膜上に塗布し、しか
る後に加熱により結晶化させ、さらにレーザー光の照射
により結晶性を高める例である。
【0079】図1を用いて、触媒元素(ここではニッケ
ルを用いる)を導入するところまでを説明する。本実施
例においては、基板としてコーニング7059ガラスを
用いる。またその大きさは100mm×100mmとす
る。
【0080】まず、非晶質珪素膜をプラズマCVD法や
LPCVD法によってアモルファス状のシリコン膜を1
00〜1500Å形成する。ここでは、プラズマCVD
法によって非晶質珪素膜12を1000Åの厚さに成膜
する。(図1(A))
【0081】そして、汚れ及び自然酸化膜を取り除くた
めにフッ酸処理を行い、その後酸化膜13を10〜50
Åに成膜する。汚れが無視できる場合には、酸化膜13
の代わりに自然酸化膜をそのまま用いれば良い。
【0082】なお、この酸化膜13は極薄のため正確な
膜厚は不明であるが、20Å程度であると考えられる。
ここでは酸素雰囲気中でのUV光の照射により酸化膜1
3を成膜する。成膜条件は、酸素雰囲気中においてUV
を5分間照射することにおって行なった。この酸化膜1
3の成膜方法としては、熱酸化法を用いるのでもよい。
また過酸化水素による処理によるものでもよい。
【0083】この酸化膜13は、後のニッケルを含んだ
酢酸塩溶液を塗布する工程で、非晶質珪素膜の表面全体
に酢酸塩溶液を行き渡らせるため、即ち濡れ性の改善の
為のものである。例えば、非晶質珪素膜の表面に直接酢
酸塩溶液を塗布した場合、非晶質珪素が酢酸塩溶液を弾
いてしまうので、非晶質珪素膜の表面全体にニッケルを
導入することができない。即ち、均一な結晶化を行うこ
とができない。
【0084】つぎに、酢酸塩溶液中にニッケルを添加し
た酢酸塩溶液を作る。ニッケルの濃度は25ppmとす
る。そしてこの酢酸塩溶液を非晶質珪素膜12上の酸化
膜13の表面に2ml滴下し、この状態を5分間保持す
る。そしてスピナーを用いてスピンドライ(2000r
pm、60秒)を行う。(図1(C)、(D))
【0085】酢酸溶液中におけるニッケルの濃度は、1
ppm以上好ましくは10ppm以上であれば実用にな
る。また、溶液として2−エチルヘキサン酸ニッケルの
トルエン溶液の如き無極性溶媒を用いる場合、酸化膜1
3は不要であり、直接非晶質珪素膜上に触媒元素を導入
することができる。
【0086】このニッケル溶液の塗布工程を、1回〜複
数回行なうことにより、スピンドライ後の非晶質珪素膜
12の表面に数Å〜数百Åの平均の膜厚を有するニッケ
ルを含む層を形成することができる。この場合、この層
のニッケルがその後の加熱工程において、非晶質珪素膜
に拡散し、結晶化を助長する触媒として作用する。な
お、この層というのは、完全な膜になっているとは限ら
ない。
【0087】上記溶液の塗布の後、1分間その状態を保
持させる。この保持させる時間によっても、最終的に珪
素膜12中に含まれるニッケルの濃度を制御することが
できるが、最も大きな制御因子は溶液の濃度である。
【0088】そして、加熱炉において、窒素雰囲気中に
おいて550度、4時間の加熱処理を行う。この結果、
基板11上に形成された結晶性を有する珪素薄膜12を
得ることができる。
【0089】上記の加熱処理は450度以上の温度で行
うことができるが、温度が低いと加熱時間を長くしなけ
らばならず、生産効率が低下する。また、550度以上
とすると基板として用いるガラス基板の耐熱性の問題が
表面化してしまう。
【0090】本実施例においては、非晶質珪素膜上に触
媒元素を導入する方法を示したが、非晶質珪素膜下に触
媒元素を導入する方法を採用してもよい。この場合は、
非晶質珪素膜の成膜前に触媒元素を含有した溶液を用い
て、下地膜上に触媒元素を導入すればよい。
【0091】加熱処理に処理により結晶性を有する珪素
膜12を得たら、KrFエキシマレーザ(波長248n
m、パルス幅30nsec)を窒素雰囲気中において2
00〜350mJ/cm2 のパワー密度で数ショト照射
し、珪素膜12の結晶性をさらに向上させる。この工程
は、前述した赤外光の照射によってもよい。この工程に
おいて、エキシマレーザー光のパルス幅を大きくしてや
ることは有効である。具体的には、そのパルス幅を10
μs〜100μs程度とすることは極めて有効である。
これは、レーザー光の照射によって生じる珪素膜表面の
溶融時間を長くし、微小部分での結晶成長を助長させる
ことができるからである。
【0092】このレーザー光の照射を行うことによっ
て、珪素膜の結晶性をさらに高めることができる。具体
的には、結晶化率を高めることができる。そして上記レ
ーザー光の照射が終了した後、窒素雰囲気中において5
50度、4時間の加熱処理を行う。この加熱処理は、4
00℃以上の温度で行うことができる。このレーザー光
の照射後の加熱処理を行うことによって、珪素膜中にお
ける欠陥を減少させることができる。こうして、結晶性
に優れ、同時に欠陥の少ない結晶性珪素膜を得ることが
できる。
【0093】〔実施例2〕本実施例は、実施例1に示す
作製方法において、1200Åの酸化珪素膜を選択的に
設け、この酸化珪素膜をマスクとして選択的にニッケル
を導入する例である。
【0094】図2に本実施例における作製工程の概略を
示す。まず、ガラス基板(コーニング7059、10c
m角)上にマスクとなる酸化珪素膜21を1000Å以
上、ここでは1200Åの厚さに成膜する。この酸化珪
素膜21の膜厚については、発明者等の実験によると5
00Åでも問題がないことを確認しており、膜質が緻密
であれば更に薄くても良いと思われる。
【0095】そして通常のフォトリソパターニング工程
によって、必要とするパターンに酸化珪素膜21をパー
ニングする。そして、酸素雰囲気中における紫外線の照
射で薄い酸化珪素膜20を成膜する。この酸化珪素膜2
0の作製は、酸素雰囲気中でUV光を5分間照射するこ
とによって行なわれる。なおこの酸化珪素膜20の厚さ
は20〜50Å程度と考えられる(図2(A))。尚、
この濡れ性を改善するための酸化珪素膜については、溶
液とパターンのサイズが合致した場合には、マスクの酸
化珪素膜の親水性のみによっても丁度よく添加される場
合がある。しかしながらこの様な例は特殊であり、一般
的には酸化珪素膜20を使用したほうが安全である。
【0096】この状態において、実施例1と同様に10
0ppmのニッケルを含有した酢酸塩溶液を5ml滴下
(10cm角基板の場合)する。またこの際、スピナー
で50rpmで10秒のスピンコートを行い、基板表面
全体に均一な水膜を形成させる。さらにこの状態で、5
分間保持した後スピナーを用いて2000rpm、60
秒のスピンドライを行う。なおこの保持は、スピナー上
において0〜150rpmの回転をさせながら行なって
もよい。(図2(B))
【0097】そして550度(窒素雰囲気)、4時間の
加熱処理を施すことにより、非晶質珪素膜12の結晶化
を行う。この際、ニッケルが導入された部分22の領域
から23で示されるように、ニッケルが導入されなった
領域へと横方向に結晶成長が行われる。図2(C)にお
いて、24がニッケルが直接導入され結晶化が行われた
領域であり、25が横方向に結晶化が行われた領域であ
る。この25の領域は、概略〈111〉軸方向に結晶成
長が行われていることが確認されている。またこの25
で示される領域は、基板に平行な方向の柱状あるいは枝
状に結晶成長が進行していることがTEM写真(透過型
電子顕微鏡写真)によって確認されている。
【0098】上記加熱処理による結晶化工程の後、Xe
Clレーザー(波長308nm)を用いて珪素膜12の
結晶性をさらに向上させる。この工程において行われる
レーザー光の照射によって、先の加熱処理において、基
板に平行な方向に柱状あるいは枝状に結晶成長した部分
の柱と柱の間あるいは枝と枝の間の結晶化が進行する。
即ち、その結晶化率を高めることができる。こうして、
この工程によって、横方向に結晶成長した領域25の結
晶性を大きく高めることができる。
【0099】また上記レーザー光の照射工程において、
基板またはレーザー光の被照射面を加熱することは有効
である。加熱の温度は200℃〜450℃程度で行なう
ことが好ましい。
【0100】レーザー光の照射が終了したら、550度
(窒素雰囲気)、4時間の加熱処理を施し、膜中の欠陥
をさらに低減させる。
【0101】本実施例において、溶液濃度、保持時間を
変化させることにより、ニッケルが直接導入された領域
におけるニッケルの濃度を1×1016atoms cm-3〜1
×1019atoms cm-3の範囲で制御可能であり、同様に
横成長領域の濃度をそれ以下に制御することが可能であ
る。
【0102】本実施例で示したような方法によって形成
された結晶珪素膜は、耐フッ酸性が良好であるという特
徴がある。本発明者らによる知見によれば、ニッケルを
プラズマ処理で導入し、結晶化させた結晶性珪素膜は、
耐フッ酸性が低い。
【0103】例えば、結晶性珪素膜上にゲイト絶縁膜や
層間絶縁膜として機能する酸化珪素膜を形成し、しかる
後に電極の形成のために穴開け工程を経て、電極を形成
をする作業が必要とされる場合がある。このような場
合、酸化珪素膜をバッファフッ酸によって除去する工程
が普通採用される。しかしながら、結晶性珪素膜の耐フ
ッ酸性が低い場合、酸化珪素膜のみを取り除くことは困
難であり、結晶性珪素膜をもエッチングしてしまうとい
う問題がある。
【0104】しかしながら、結晶性珪素膜が耐フッ酸性
を有している場合、酸化珪素膜と結晶性珪素膜のエンチ
ッングレートの違い(選択比)を大きくとることができ
るので、酸化珪素膜のみを選択的に除去でき、作製工程
上極めて有意なものとなる。
【0105】以上述べたように、横方向に結晶が成長し
た領域は触媒元素の濃度が小さく、しかも結晶性が良好
であるので、この領域を半導体装置の活性領域として用
いることは有用である。例えば、薄膜トランジスタのチ
ャネル形成領域として利用することは極めて有用であ
る。
【0106】〔実施例3〕本実施例は、本発明の方法を
利用して作製した結晶性珪素膜を用いて、TFTを得る
例である。本実施例のTFTは、アクティブマトリック
ス型の液晶表示装置のドライバー回路や画素部分に用い
ることができる。なお、TFTの応用範囲としては、液
晶表示装置のみではなく、一般に言われる薄膜集積回路
に利用できることはいうまでもない。
【0107】図3に本実施例の作製工程の概要を示す。
まずガラス基板上に下地の酸化珪素膜(図示せず)を2
000Åの厚さに成膜する。この酸化珪素膜は、ガラス
基板からの不純物の拡散を防ぐために設けられる。
【0108】そして、非晶質珪素膜を実施例1と同様な
方法で500Åの厚さに成膜する。そして、自然酸化膜
を取り除くためのフッ酸処理の後、薄い酸化膜を20Å
程度の厚さに酸素雰囲気でのUV光の照射によって成膜
する。この薄い酸化膜の作製方法は、過水処理や熱酸化
による方法でもよい。
【0109】そして10ppmのニッケルを含有した酢
酸塩溶液を塗布し、5分間保持し、スピナーを用いてス
ピンドライを行う。その後バッファフッ酸によって酸化
珪素膜20と21を取り除き、550度、4時間の加熱
によって、珪素膜を結晶化させる。(ここまでは実施例
1に示した作製方法と同じ)
【0110】上記加熱処理を行うことによって、非晶質
成分と結晶成分とが混在した珪素膜を得られる。この結
晶成分には結晶核が存在している領域である。さらにK
rFエキシマレーザー光を200〜300mJで照射す
ることにより、珪素膜の結晶性を助長させる。このレー
ザー光の照射工程においては、基板を400℃程度に加
熱する。この工程よって、結晶成分に存在している結晶
核を核として結晶成長が行なわれる。
【0111】次に、結晶化した珪素膜をパターニングし
て、島状の領域104を形成する。この島状の領域10
4はTFTの活性層を構成する。そして、厚さ200〜
1500Å、ここでは1000Åの酸化珪素105を形
成する。この酸化珪素膜はゲイト絶縁膜としても機能す
る。(図3(A))
【0112】上記酸化珪素膜105の作製には注意が必
要である。ここでは、TEOSを原料とし、酸素ととも
に基板温度150〜600℃、好ましくは300〜45
0℃で、RFプラズマCVD法で分解・堆積した。TE
OSと酸素の圧力比は1:1〜1:3、また、圧力は
0.05〜0.5torr、RFパワーは100〜25
0Wとした。あるいはTEOSを原料としてオゾンガス
とともに減圧CVD法もしくは常圧CVD法によって、
基板温度を350〜600℃、好ましくは400〜55
0℃として形成した。成膜後、酸素もしくはオゾンの雰
囲気で400〜600℃で30〜60分アニールした。
【0113】この状態でKrFエキシマーレーザー(波
長248nm、パルス幅20nsec)あるいはそれと
同等な強光を照射することで、シリコン領域104の結
晶化を助長させてもよい。特に、赤外光を用いたRTA
(ラピットサーマルアニール)は、ガラス基板を加熱せ
ずに、珪素のみを選択的に加熱することができ、しかも
珪素と酸化珪素膜との界面における界面準位を減少させ
ることができるので、絶縁ゲイト型電界効果半導体装置
の作製においては有用である。
【0114】上記レーザー光の照射が終了した後、窒素
雰囲気中において550℃、4時間の加熱処理を行う。
【0115】その後、厚さ2000Å〜1μmのアルミ
ニウム膜を電子ビーム蒸着法によって形成して、これを
パターニングし、ゲイト電極106を形成する。アルミ
ニウムにはスカンジウム(Sc)を0.15〜0.2重
量%ドーピングしておいてもよい。次に基板をpH≒
7、1〜3%の酒石酸のエチレングリコール溶液に浸
し、白金を陰極、このアルミニウムのゲイト電極を陽極
として、陽極酸化を行う。陽極酸化は、最初一定電流で
220Vまで電圧を上げ、その状態で1時間保持して終
了させる。本実施例では定電流状態では、電圧の上昇速
度は2〜5V/分が適当である。このようにして、厚さ
1500〜3500Å、例えば、2000Åの陽極酸化
物109を形成する。(図3(B))
【0116】その後、イオンドーピング法(プラズマド
ーピング法ともいう)によって、各TFTの島状シリコ
ン膜中に、ゲイト電極部をマスクとして自己整合的に不
純物(燐)を注入した。ドーピングガスとしてはフォス
フィン(PH3 )を用いた。ドーズ量は、1〜4×10
15cm-2とする。
【0117】さらに、図3(C)に示すようにKrFエ
キシマーレーザー(波長248nm、パルス幅20ns
ec)を照射して、上記不純物領域の導入によって結晶
性の劣化した部分の結晶性を改善させる。レーザーのエ
ネルギー密度は150〜400mJ/cm2 、好ましく
は200〜250mJ/cm2 である。こうして、N型
不純物(燐)領域108、109を形成する。これらの
領域のシート抵抗は200〜800Ω/□であった。
【0118】この工程において、レーザー光を用いる代
わりに、フラッシュランプを使用して短時間に1000
〜1200℃(シリコンモニターの温度)まで上昇さ
せ、試料を加熱する、いわゆるRTA(ラピッド・サー
マル・アニール)(RTP、ラピット・サーマル・プロ
セスともいう)等のいわゆるレーザー光と同等の強光を
用いてもよい。
【0119】その後、全面に層間絶縁物110として、
TEOSを原料として、これと酸素とのプラズマCVD
法、もしくはオゾンとの減圧CVD法あるいは常圧CV
D法によって酸化珪素膜を厚さ3000Å形成する。基
板温度は250〜450℃、例えば、350℃とする。
成膜後、表面の平坦性を得るため、この酸化珪素膜を機
械的に研磨する。(図3(D))
【0120】そして、層間絶縁物110をエッチングし
て、図1(E)に示すようにTFTのソース/ドレイン
にコンタクトホールを形成し、クロムもしくは窒化チタ
ンの配線112、113を形成する。
【0121】従来、プラズマ処理を用いてニッケルを導
入した結晶性珪素膜は、酸化珪素膜に比較してバッファ
フッ酸に対する選択性が低いので、上記コンタクトホー
ルの形成工程において、エッチングされてしまうことが
多かった。
【0122】しかし、本実施例のように10ppmの低
濃度で水溶液を用いてニッケルを導入した場合には、耐
フッ酸性が高いので、上記コンタクトホールの形成が安
定して再現性よく行なうことができる。
【0123】最後に、水素中で300〜400℃で0.
1〜2時間アニールして、シリコンの水素化を完了す
る。このようにして、TFTが完成する。そして、同時
に作製した多数のTFTをマトリクス状に配列せしめて
アクティブマトリクス型液晶表示装置として完成する。
このTFTは、ソース/ドレイン領域108/109と
チャネル形成領域114を有している。また115がN
Iの電気的接合部分となる。
【0124】本実施例の構成を採用した場合、活性層中
に存在するニッケルの濃度は、3×1018cm-3程度あ
るいはそれ以下の、1×1016atoms cm-3〜3×10
18atoms cm-3であると考えられる。
【0125】本実施例で作製されたTFTは、移動度が
Nチャネルで150cm2 /Vs以上のものが得られて
いる。またVthも小さく良好な特性を有していることが
確認されている。さらに、移動度のバラツキも±10%
以内であることが確認されている。このバラツキの少な
さは、加熱処理により不完全な結晶化とレーザー光の照
射による結晶性の助長とによる工程によるものと考えら
れる。レーザー光のみを利用した場合には、Nチャネル
型で150cm2 /Vs以上のものを容易に得ることが
できるが、バラツキが大きく、本実施例のような均一性
を得ることができない。
【0126】〔実施例4〕本実施例においては、実施例
2に示すようにニッケルを選択的に導入し、その部分か
ら横方向(基板に平行な方向)に結晶成長した領域を用
いて電子デバイスを形成する例を示す。このような構成
を採用した場合、デバイスの活性層領域におけるニッケ
ル濃度をさらに低くすることができ、デバイスの電気的
安定性や信頼性の上から極めて好ましい構成とすること
ができる。
【0127】図4に本実施例の作製工程を示す。まず、
基板201を洗浄し、TEOS(テトラ・エトキシ・シ
ラン)と酸素を原料ガスとしてプラズマCVD法によっ
て厚さ2000Åの酸化珪素の下地膜202を形成す
る。そして、プラズマCVD法によって、厚さ500〜
1500Å、例えば1000Åの真性(I型)の非晶質
珪素膜203を成膜する。次に連続的に厚さ500〜2
000Å、例えば1000Åの酸化珪素膜205をプラ
ズマCVD法によって成膜する。そして、酸化珪素膜2
05を選択的にエッチングして、非晶質珪素の露出した
領域206を形成する。
【0128】そして実施例2に示した方法により結晶化
を助長する触媒元素であるニッケル元素を含んだ溶液
(ここでは酢酸塩溶液)塗布する。酢酸溶液中における
ニッケルの濃度は100ppmである。その他、詳細な
工程順序や条件は実施例2で示したものと同一である。
この工程は、実施例3または実施例4に示した方法によ
るものであってもよい。
【0129】この後、窒素雰囲気下で500〜620
℃、例えば550℃、4時間の加熱アニールを行い、珪
素膜203の結晶化を行う。結晶化は、ニッケルと珪素
膜が接触した領域206を出発点として、矢印で示され
るように基板に対して平行な方向に結晶成長が進行す
る。図においては領域204はニッケルが直接導入され
て結晶化した部分、領域203は横方向に結晶化した部
分を示す。この203で示される横方向への結晶は、2
5μm程度である。またその結晶成長方向は概略〈11
1〉軸方向であることが確認されている。(図4
(A))
【0130】上記加熱処理による結晶化工程の後にさら
に赤外光の照射により珪素膜203の結晶性を助長させ
る。この工程は、波長1.2μmの赤外光を照射するこ
とによって行なう。この工程によって、数分間で高温加
熱処理したものと同等の効果を得ることができる。
【0131】赤外線の光源としてはハロゲンランプを用
いる。赤外光の強度は、モニターの単結晶シリコンウェ
ハー上の温度が900〜1200℃の間にあるように調
整する。具体的には、シリコンウェハーに埋め込んだ熱
電対の温度をモニターして、これを赤外線の光源にフィ
ードバックさせる。本実施例では、昇温は、一定で速度
は50〜200℃/秒、降温は自然冷却で20〜100
℃とする。この赤外光照射は、珪素膜を選択的に加熱す
ることになるので、ガラス基板への加熱を最小限に抑え
ることができる。
【0132】さらに窒素雰囲気中において550℃、4
時間の加熱処理を行い、膜中の欠陥を減少させる。次
に、酸化珪素膜205を除去する。この際、領域206
の表面に形成される酸化膜も同時に除去する。そして、
珪素膜204をパターニング後、ドライエッチングし
て、島状の活性層領域208を形成する。この際、図4
(A)で206で示された領域は、ニッケルが直接導入
された領域であり、ニッケルが高濃度に存在する領域で
ある。また、結晶成長の先端にも、やはりニッケルが高
濃度に存在することが確認されている。これらの領域で
は、その中間の領域に比較してニッケルの濃度が高いこ
とが判明している。したがって、本実施例においては、
活性層208において、これらのニッケル濃度の高い領
域がチャネル形成領域と重ならないようにした。
【0133】その後、100体積%の水蒸気を含む10
気圧、500〜600℃の、代表的には550℃の雰囲
気中において、1時間放置することによって、活性層
(珪素膜)208の表面を酸化させ、酸化珪素膜209
を形成する。酸化珪素膜の厚さは1000Åとする。熱
酸化によって酸化珪素膜209を形成したのち、基板
を、アンモニア雰囲気(1気圧、100%)、400℃
に保持させる。そして、この状態で基板に対して、波長
0.6〜4μm、例えば、0.8〜1.4μmにピーク
をもつ赤外光を30〜180秒照射し、酸化珪素膜20
9に対して窒化処理を施す。なおこの際、雰囲気に0.
1〜10%のHClを混入してもよい。(図4(B))
【0134】引き続いて、スパッタリング法によって、
厚さ3000〜8000Å、例えば6000Åのアルミ
ニウム(0.01〜0.2%のスカンジウムを含む)を
成膜する。そして、アルミニウム膜をパターニングし
て、ゲイト電極210を形成する。(図4(C))
【0135】さらに、このアルミニウムの電極の表面を
陽極酸化して、表面に酸化物層211を形成する。この
陽極酸化は、酒石酸が1〜5%含まれたエチレングリコ
ール溶液中で行う。得られる酸化物層211の厚さは2
000Åである。なお、この酸化物211は、後のイオ
ンドーピング工程において、オフセットゲイト領域を形
成する厚さとなるので、オフセットゲイト領域の長さを
上記陽極酸化工程で決めることができる。(図4
(D))
【0136】次に、イオンドーピング法(プラズマドー
ピング法とも言う)によって、活性層領域(ソース/ド
レイン、チャネルを構成する)にゲイト電極部、すなわ
ちゲイト電極210とその周囲の酸化層211をマスク
として、自己整合的にN導電型を付与する不純物(ここ
では燐)を添加する。ドーピングガスとして、フォスフ
ィン(PH3 )を用い、加速電圧を60〜90kV、例
えば80kVとする。ドーズ量は1×1015〜8×10
15cm-2、例えば、4×1015cm-2とする。この結
果、N型の不純物領域212と213を形成することが
できる。図からも明らかなように不純物領域とゲイト電
極とは距離xだけ放れたオフセット状態となる。このよ
うなオフセット状態は、特にゲイト電極に逆電圧(Nチ
ャネルTFTの場合はマイナス)を印加した際のリーク
電流(オフ電流ともいう)を低減する上で有効である。
特に、本実施例のようにアクティブマトリクスの画素を
制御するTFTにおいては良好な画像を得るために画素
電極に蓄積された電荷が逃げないようにリーク電流が低
いことが望まれるので、オフセットを設けることは有効
である。
【0137】その後、レーザー光の照射によってアニー
ルを行う。レーザー光としては、KrFエキシマレーザ
ー(波長248nm、パルス幅20nsec)を用いる
が、他のレーザーであってもよい。レーザー光の照射条
件は、エネルギー密度が200〜400mJ/cm2
例えば250mJ/cm2 とし、一か所につき2〜10
ショット、例えば2ショット照射した。このレーザー光
の照射時に基板を200〜450℃程度に加熱すること
によって、効果を増大せしめてもよい。(図4(E))
【0138】続いて、厚さ6000Åの酸化珪素膜21
4を層間絶縁物としてプラズマCVD法によって形成す
る。さらに、スピンコーティング法によって透明なポリ
イミド膜215を形成し、表面を平坦化する。
【0139】そして、層間絶縁物214、215にコン
タクトホールを形成して、金属材料、例えば、窒化チタ
ンとアルミニウムの多層膜によってTFTの電極・配線
217、218を形成する。最後に、1気圧の水素雰囲
気で350℃、30分のアニールを行い、TFTを有す
るアクティブマトリクスの画素回路を完成する。(図4
(F))
【0140】本実施例で作製したTFTは高移動度を得
ることができるので、アクティブマトリックス型の液晶
表示装置のドライバー回路に利用することができる。
【0141】〔実施例5〕図5に本実施例の作製工程の
断面図を示す。まず、基板(コーニング7059)50
1上にスパッタリング法によって厚さ2000Åの酸化
珪素の下地膜502を形成する。基板は、下地膜の成膜
の前もしくは後に、歪み温度よりも高い温度でアニール
をおこなった後、0.1〜1.0℃/分で歪み温度以下
まで徐冷すると、その後の温度上昇を伴う工程(本発明
の熱酸化工程およびその後の熱アニール工程を含む)で
の基板の収縮が少なく、マスク合わせが用意となる。コ
ーニング7059基板では、620〜660℃で1〜4
時間アニールした後、0.03〜1.0℃/分、好まし
くは、0.1〜0.3℃/分で徐冷し、400〜500
℃まで温度が低下した段階で取り出すとよい。
【0142】次に、プラズマCVD法によって、厚さ5
00〜1500Å、例えば1000Åの真性(I型)の
非晶質珪素膜を成膜する。そして、実施例1で示した方
法により非晶質珪素膜の表面に結晶化を助長する触媒元
素としてニッケルを導入する。そして窒素雰囲気(大気
圧)、550℃、4時間アニールして結晶化させる。さ
らにKrFエキシマレーザーを照射し、さらに結晶化を
助長させる。さらに窒素雰囲気中において550℃、4
時間の加熱処理を行う。そして、珪素膜を10〜100
0μm角の大きさにパターニングして、島状の珪素膜
(TFTの活性層)503を形成する。(図5(A))
【0143】その後、70〜90%の水蒸気を含む1気
圧、500〜750℃、代表的には600℃の酸素雰囲
気を水素/酸素=1.5〜1.9の比率でパイロジェニ
ック反応法を用いて形成する。かかる雰囲気中におい
て、3〜5時間放置することによって、珪素膜表面を酸
化させ、厚さ500〜1500Å、例えば1000Åの
酸化珪素膜504を形成する。注目すべきは、かかる酸
化により、初期の珪素膜は、その表面が50Å以上減少
し、結果として、珪素膜の最表面部分の汚染が、珪素−
酸化珪素界面には及ばないようになることである。すな
わち、清浄な珪素−酸化珪素界面が得られることであ
る。酸化珪素膜の厚さは酸化される珪素膜の2倍である
ので、1000Åの厚さの珪素膜を酸化して、厚さ10
00Åの酸化珪素膜を得た場合には、残った珪素膜の厚
さは500Åということになる。
【0144】一般に酸化珪素膜(ゲイト絶縁膜)と活性
層は薄ければ薄いほど移動度の向上、オフ電流の減少と
いう良好な特性が得られる。一方、初期の非晶質珪素膜
の結晶化はその膜厚が大きいほど結晶化させやすい。し
たがって、従来は、活性層の厚さに関して、特性とプロ
セスの面で矛盾が存在していた。本発明はこの矛盾を初
めて解決したものであり、すなわち、結晶化前には非晶
質珪素膜を厚く形成し、良好な結晶性珪素膜を得る。そ
して、次にはこの珪素膜を酸化することによって珪素膜
を薄くし、TFTとしての特性を向上させるものであ
る。さらに、この熱酸化においては、再結合中心の存在
しやすい非晶質成分、結晶粒界が酸化されやすく、結果
的に活性層中の再結合中心を減少させるという特徴も有
する。このため製品の歩留りが高まる。
【0145】熱酸化によって酸化珪素膜504を形成し
たのち、基板を一酸化二窒素雰囲気(1気圧、100
%)、600℃で2時間アニールする。(図5(B)) 引き続いて、減圧CVD法によって、厚さ3000〜8
000Å、例えば6000Åの多結晶珪素(0.01〜
0.2%の燐を含む)を成膜する。そして、珪素膜をパ
ターニングして、ゲイト電極505を形成する。さら
に、この珪素膜をマスクとして自己整合的に、イオンド
ーピング法(プラズマドーピング法とも言う)によっ
て、活性層領域(ソース/ドレイン、チャネルを構成す
る)にN導電型を付与する不純物(ここでは燐)を添加
する。ドーピングガスとして、フォスフィン(PH3
を用い、加速電圧を60〜90kV、例えば80kVと
する。ドーズ量は1×1015〜8×1015cm-2、例え
ば、5×1015cm-2とする。この結果、N型の不純物
領域506と507が形成される。
【0146】その後、レーザー光の照射によってアニー
ル行う。レーザー光としては、KrFエキシマレーザー
(波長248nm、パルス幅20nsec)を用いた
が、他のレーザーであってもよい。レーザー光の照射条
件は、エネルギー密度が200〜400mJ/cm2
例えば250mJ/cm2 とし、一か所につき2〜10
ショット、例えば2ショット照射する。このレーザー光
の照射時に基板を200〜450℃程度に加熱すること
によって、効果を増大せしめてもよい。(図5(C))
【0147】また、この工程は、近赤外光によるランプ
アニールによる方法でもよい。近赤外線は非晶質珪素よ
りも結晶化した珪素へは吸収されやすく、1000℃以
上の熱アニールにも匹敵する効果的なアニールを行うこ
とができる。その反面、ガラス基板(遠赤外光はガラス
基板に吸収されるが、可視・近赤外光(波長0.5〜4
μm)は吸収されにくい)へは吸収されにくいので、ガ
ラス基板を高温に加熱することがなく、また短時間の処
理ですむので、ガラス基板の縮みが問題となる工程にお
いては最適な方法であるといえる。
【0148】続いて、厚さ6000Åの酸化珪素膜50
8を層間絶縁物としてプラズマCVD法によって形成す
る。この層間絶縁物としてはポリイミドを利用してもよ
い。さらにコンタクトホールを形成して、金属材料、例
えば、窒化チタンとアルミニウムの多層膜によってTF
Tの電極・配線509、510を形成する。最後に、1
気圧の水素雰囲気で350℃、30分のアニールを行
い、TFTを完成する。(図5(D))
【0149】上記に示す方法で得られたTFTの移動度
は110〜150cm2 /Vs、S値は0.2〜0.5
V/桁であった。また、同様な方法によってソース/ド
レインにホウ素をドーピングしたPチャネル型TFTも
作製したところ、移動度は90〜120cm2 /Vs、
S値は0.4〜0.6V/桁であり、公知のPVD法や
CVD法によってゲイト絶縁膜を形成した場合に比較し
て、移動度は2割以上高く、S値は20%以上も減少し
た。また、信頼性の面からも、本実施例で作製されたT
FTは1000℃の高温熱酸化によって作製されたTF
Tにひけをとらない良好な結果を示した。
【0150】〔実施例6〕図6に本実施例の作製工程の
断面図を示す。本実施例で示すTFTは、アクティブマ
トリックス型の液晶表示装置の画素部分に配置されるT
FTに関する。
【0151】まず、基板(コーニング7059)51上
に厚さ2000Åの酸化珪素の下地膜52を形成する。
さらにプラズマCVD法により非晶質珪素膜を200〜
1500Å、ここでは800Åの真性(I型)の非晶質
珪素膜を形成する。そして実施例1に示した方法によ
り、触媒元素であるニッケルを導入し、さらに550
℃、4時間の加熱処理を窒素雰囲気中で行なうことによ
り、結晶性珪素膜に変成する。そしてKrFエキシマレ
ーザー光を照射するこにより、この結晶性珪素膜の結晶
性をさらに助長させる。さらに窒素雰囲気中において5
50℃、4時間の加熱処理を加える。
【0152】このようにして得られた結晶性珪素膜は、
特定に領域に明確な結晶粒界が存在しない結晶性珪素膜
とすることができ、その表面の任意の場所にTFTの活
性層を形成することができる。即ち、膜全体が一様に結
晶化しているので、マトリクス状に薄膜トランジスタを
形成した場合であっても、TFTの活性層を構成する結
晶性珪素膜の物性を全体において一様にすることがで
き、結果として特性のバラツキの小さい多数のTFTを
形成することができる。
【0153】そしてパターニングを行なうことにより、
結晶性シリコンの島状領域53を形成する。そしてさら
に島状シリコン領域を覆って、厚さ1000Åの酸化珪
素膜54を形成する。以下においては、図6用いて一つ
のTFTを形成する例を示すが、実際には、マトリクス
状に必要とする数のTFTが同時に形成される。
【0154】引き続いて、スパッタリング法によって、
厚さ3000〜8000Å、例えば6000Åのアルミ
ニウム膜(0.1〜0.3重量%のスカンジウムを含
む)を堆積する。そして、アルミニウム膜の表面に厚さ
100〜400Åの薄い陽極酸化物を形成する。そし
て、このように処理したアルミニウム膜上に、スピンコ
ート法によって厚さ1μm程度のフォトレジストを形成
する。そして、公知のフォトリソグラフィー法によっ
て、ゲイト電極55を形成する。ここでゲイト電極上に
は、フォトレジストのマスク56が残存する。(図6
(A))
【0155】次に、基板を10%シュウ酸水溶液に浸漬
し、5〜50V、例えば8Vの定電圧で10〜500
分、例えば200分陽極酸化をおこなうことによって、
厚さ約5000Åの多孔質の陽極酸化物57をゲイト電
極の側面に形成する。ゲイト電極の上面にはマスク材5
6が存在していたので、陽極酸化はほとんど進行しな
い。(図6(B))
【0156】次に、マスク材を除去して、ゲイト電極上
面を露出させ、3%酒石酸のエチレングリコール溶液
(アンモニアで中性にpH調整したもの)中に基板を浸
漬し、これに電流を流して、1〜5V/分、例えば4V
/分で電圧を100Vまで上昇させて、陽極酸化を行な
う。この際には、ゲイト電極上面のみならず、ゲイト電
極側面も陽極酸化されて、緻密な無孔質陽極酸化物58
が厚さ1000Å形成される。この陽極酸化物の耐圧は
50V以上である。(図6(C))
【0157】次に、ドライエッチング法によって、酸化
珪素膜54をエッチングする。このエッチングにおいて
は、陽極酸化物37および38はエッチングされず、酸
化珪素膜のみがエッチングされる。また、陽極酸化物の
下の酸化珪素膜はエッチングされずにゲイト絶縁膜59
として残る。(図6(D))
【0158】次に、燐酸、燐酸、酢酸、硝酸の混酸を用
いて多孔質陽極酸化物57をエッチングし、無孔質陽極
酸化物58を露出させる。そして、プラズマドーピング
法によって、シリコン領域33にゲイト電極35および
側面の多孔質陽極酸化物37をマスクとして不純物
(燐)を注入する。ドーピングガスとして、フォスフィ
ン(PH3 )を用い、加速電圧を5〜30kV、例えば
10kVとする。ドーズ量は1×1014〜8×1015
-2、例えば、2×1015cm-2とする。
【0159】このドーピング工程においては、ゲイト絶
縁膜59で被覆されていない領域60には高濃度の燐が
注入されるが、ゲイト絶縁膜59で表面の覆われた領域
61においては、ゲイト絶縁膜が障害となって、ドーピ
ング量は少なく、本実施例では、領域60の0.1〜5
%の不純物しか注入されなない。この結果、N型の高濃
度不純物領域60および低濃度不純物領域61が形成さ
れる。(図6(E))
【0160】その後、上面からレーザー光を照射して、
レーザーアニールをおこない、ドーピングされた不純物
を活性化する。続いて、厚さ6000Åの酸化珪素膜6
2を層間絶縁物としてプラズマCVD法によって形成す
る。そして、画素電極となるITO電極64を形成す
る。さらにコンタクトホールを形成して、金属材料、例
えば、窒化チタンとアルミニウムの多層膜によってTF
Tのソース領域、ドレイン領域の電極・配線63を形成
する。最後に、1気圧の水素雰囲気で350℃、30分
のアニールをおこなった。以上の工程によって薄膜トラ
ンジスタが完成する。(図6(F))
【0161】本実施例では、いわゆる低濃度ドレイン
(LDD)構造と同じ構造を得ることができる。LDD
構造はホットキャリヤによる劣化を抑制するうえで有効
であることが示されているが、本実施例で作製したTF
Tでも同じ効果が得られる。しかしながら、公知のLD
Dを得るプロセスに比較すると、本実施例では1回のド
ーピング工程によって、LDDが得られることに特徴が
ある。また、本実施例では多孔質陽極酸化物57によっ
て画定されたゲイト絶縁膜59を利用することによって
高濃度不純物領域60が画定されていることに特徴があ
る。すなわち、最終的には多孔質陽極酸化物57によっ
て、間接的に不純物領域が画定されるのである。そし
て、本実施例で明らかなように、LDD領域の幅xは、
実質的に多孔質陽極酸化物の幅によって決定される。
【0162】本実施例の作製方法を用いて、より高度な
集積化を実行することができる。そして、その際には、
TFTの必要とされる特性に応じてオフセット領域ある
いはLDD領域の幅xを変化させるとより都合がよい。
特に、本実施例の構成を採用した場合、OFF電流の低
減を実現することができるので、画素電極における電荷
保持を目的としたTFTには最適なものとなる。
【0163】〔実施例7〕図7には、1枚のガラス基板
上にディスプレーから、CPU、メモリーまで搭載した
集積回路を用いた電気光学システムのブロック図を示
す。ここで、入力ポートとは、外部から入力された信号
を読み取り、画像用信号に変換し、補正メモリーは、ア
クティブマトリクスパネルの特性に合わせて入力信号等
を補正するためのパネルに固有のメモリーである。特
に、この補正メモリーは、各画素固有の情報を不揮発性
メモリーとして融資、個別に補正するためのものであ
る。すなわち、電気光学装置の画素に点欠陥のある場合
には、その点の周囲の画素にそれに合わせて補正した信
号を送り、点欠陥をカバーし、欠陥を目立たなくする。
または、画素が周囲の画素に比べて暗い場合には、その
画素により大きな信号を送って、周囲の画素同じ明るさ
となるようにするものである。
【0164】CPUとメモリーは通常のコンピュータの
ものと同様で、特にメモリーは各画素に対応した画像メ
モリーをRAMとして持っている。また、画像情報に応
じて、基板を裏面から照射するバックライトを変化させ
ることもできる。
【0165】そして、これらの回路のそれぞれに適した
オフセット領域あるいはLDD領域の幅を得るために、
3〜10系統の配線を形成し、個々に陽極酸化条件を変
えられるようにすればよい。典型的には、アクティブマ
トリクス回路においては、チャネル長が10μmで、L
DD領域の幅は0.4〜1μm、例えば、0.6μm。
ドライバーにおいては、Nチャネル型TFTで、チャネ
ル長8μm、チャネル幅200μmとし、LDD領域の
幅は0.2〜0.3μm、例えば、0.25μm。同じ
くPチャネル型TFTにおいては、チャネル長5μm、
チャネル幅500μmとし、LDD領域の幅は0〜0.
2μm、例えば、0.1μm。デコーダーにおいては、
Nチャネル型TFTで、チャネル長8μm、チャネル幅
10μmとし、LDD領域の幅は0.3〜0.4μm、
例えば、0.35μm。同じくPチャネル型TFTにお
いては、チャネル長5μm、チャネル幅10μmとし、
LDD領域の幅は0〜0.2μm、例えば、0.1μm
とすればよい。さらに、図7における、CPU、入力ポ
ート、補正メモリー、メモリーのNTFT、PTFTは
高周波動作、低消費電力用のデコーダーと同様にLDD
領域の幅を最適化すればよい。かくして、電気光学装置
74を絶縁表面を有する同一基板上に形成することがで
きた。
【0166】本発明においては、高抵抗領域の幅を2〜
4種類、またはそれ以上に用途によって可変することを
特徴としている。また、この領域はチャネル形成領域と
全く同じ材料、同じ導電型であるという必要はない。す
なわち、NTFTでは、微量にN型不純物を、また、P
TFTでは微量にP型不純物を添加し、また、選択的に
炭素、酸素、窒素等を添加して高抵抗領域を形成するこ
ともホットキャリヤによる劣化と信頼性、周波数特性、
オフ電流とのトレードオフを解消する上で有効である。
【0167】また、画素電極に設けられたTFTを駆動
するドライバー回路のTFTとしては、図3〜図5に示
したTFTを用いることが望ましい。
【0168】〔実施例8〕本実施例は、概略以下の作製
工程によって形成されることを特徴とする。 (1)非晶質珪素膜をニッケル元素を用いた加熱処理に
より結晶化させる。 (2)レーザー光の照射を行うことにより(1)の工程
において結晶化された珪素膜の結晶性を助長させる。 (3)ゲイト電極を形成し、このゲイト電極をマスクと
して、不純物イオン注入を行い、ソース/ドレイン領域
を形成する。 (4)加熱処理を行い、ソース/ドレイン領域の再結晶
化と注入された不純物の活性化を行う。 以上のように、本実施例においては、加熱処理−レーザ
ー光照射−加熱処理を行うことを特徴とする。ここで、
第1の加熱処理は非晶質珪素膜の結晶化の為であり、レ
ーザー光照射は非晶質珪素膜の結晶化を助長させるため
のものであり、第2の加熱処理はソース/ドレイン領域
の再結晶化と該領域に注入された不純物の活性化、さら
にチャネル形成領域中における欠陥の除去を行う為のも
のである。
【0169】以下に図9に示す薄膜トランジスタの作製
工程を示す。まずガラス基板901上に下地の酸化珪素
膜902を2000Åの厚さにスパッタ法によって形成
する。次に非晶質珪素膜をプラズマCVD法または減圧
熱CVD法によって1000Åの厚さに形成する。そし
て、ニッケル酢酸塩を用いて非晶質珪素膜の表面にニッ
ケル元素を導入する。そして加熱処理を施すことによ
り、非晶質珪素膜を結晶化させ、結晶性珪素膜903を
得る。ここでは、550度、4時間の加熱処理を行うこ
とにより結晶性珪素膜を得る。
【0170】上記加熱処理の終了後、XeClエキシマ
レーザー(波長308nm)、XeFエキシマレーザー
を300mJ/cm2 の照射強度で照射し、結晶性珪素
膜903の結晶性を助長させる。(図9(A))
【0171】次に結晶性珪素膜903に対してパターニ
ングを施すことにより、薄膜トランジスタの活性層を形
成する。そしてゲイト絶縁膜となる酸化珪素膜を100
0Åの厚さにプラズマCVD法で形成する。ゲイト絶縁
膜の形成後、アルミニウムを主成分とする膜を5000
Åの厚さに形成し、パターニングを施すことにより、ゲ
イト電極905を形成する。そして、ゲイト電極905
を陽極として電解溶液中において陽極酸化を行うことに
よって、ゲイト電極905の周囲に酸化物層906を形
成する。ここではこの酸化物層905の厚さは2000
Åとする。
【0172】次にゲイト電極905とゲイト電極905
周囲の酸化物層906をマスクとして不純物イオンの注
入を行い、自己整合的にソース領域907とドレイン領
域911、チャネル形成領域909、オフセットゲイト
領域908、910を形成する。ここではNチャネル型
の薄膜トランジスタを得るために不純物イオンとしてリ
ンのイオンを用いる。なおこの際、ソース/ドレイン領
域はイオンの衝撃によって非晶質化される。(図9
(B))
【0173】次に(C)に示す工程において、500
度、2時間の加熱処理を施すことにより、ソース領域9
07とドレイン領域911の再結晶化と注入されたリン
イオンの活性化とを行う。この工程においては、結晶性
を有しているオフセットゲイト領域908と非晶質化し
ているソース領域907との界面から矢印912で示す
ような結晶成長が進行する。この結晶成長は、オフセッ
トゲイト領域908を核として進行する。また同様に結
晶性を有しているオフセットゲイト領域910と非晶質
化しているドレイン領域911との界面から矢印912
で示すような結晶成長が進行する。この結晶成長は、ソ
ース/ドレイン領域に注入されているリンイオンの作用
により、500度またはそれ以下の温度において容易に
進行する。また、オフセットゲイト領域から連続した結
晶構造を得ることができるので、格子不整合に起因する
欠陥の集中を防ぐことができる。
【0174】この(C)の工程で行われる加熱処理工程
は、300度以上の温度で行えばよい。本実施例のよう
な場合は、ゲイト電極にアルミニウムを用いており、ま
たガラス基板の耐熱性の問題もあるので、300〜60
0度の温度において行えばよい。
【0175】またこの(C)で示す加熱処理工程におい
て、加熱処理工程の前または後にレーザー光または強光
の照射によるアニールを組み合わせることは有効であ
る。
【0176】次に層間絶縁膜を6000Åの厚さにプラ
ズマCVD法で形成し、さらにソース電極914とドレ
イン電極915を形成する。そして350度の水素雰囲
気中において加熱処理を施すことにより、水素化を行い
(D)に示す薄膜トランジスタを完成させる。
【0177】本実施例においては、オフセットゲイト領
域908と910を形成する構成を示したが、オフセッ
トゲイト領域を形成しない場合には、(C)の加熱工程
において、結晶性を有しているチャネル形成領域からソ
ース/ドレイン領域へと結晶化が進行することになる。
【0178】
【効果】触媒元素を導入して低温で短時間で結晶化さ
せ、さらにレーザー光または強光を照射し、さらに加熱
処理を加えた結晶性珪素膜を用いて、半導体装置を作製
することで、生産性が高く、特性のよいデバイスを得る
ことができる。特にNiに代表される侵入型の触媒元素
を用いることで、 (1)特定の領域に結晶粒界が存在しない一様な結晶性
を有した結晶性珪素膜を得ることができる。そして、こ
の結晶性珪素膜を用いることで例えばアクティブマトリ
クス型の液晶表示装置に利用されるような多数の特性の
揃った薄膜トランジスタを同一平面内に形成することが
できる。 (2)結晶の成長方向を制御した結晶性珪素膜を得るこ
とができ、必要とする特性を有する薄膜トランジスタを
形成することができる。
【図面の簡単な説明】
【図1】 実施例の工程を示す
【図2】 実施例の工程を示す。
【図3】 実施例の作製工程を示す。
【図4】 実施例の作製工程を示す。
【図5】 実施例の作製工程を示す。
【図6】 実施例の作製工程を示す。
【図7】 実施例の構成を示す。
【図8】 ESR測定の結果を示す。
【図9】 実施例の作製工程を示す。
【符号の説明】
11・・・・ガラス基板 12・・・・非晶質珪素膜 13・・・・酸化珪素膜 14・・・・ニッケルを含有した酢酸溶液膜 15・・・・ズピナー 21・・・・マスク用酸化珪素膜 20・・・・酸化珪素膜 11・・・・ガラス基板 104・・・活性層 105・・・酸化珪素膜 106・・・ゲイト電極 109・・・酸化物層 108・・・ソース/ドレイン領域 109・・・ドレイン/ソース領域 110・・・層間絶縁膜(酸化珪素膜) 112・・・電極 113・・・電極
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H01L 29/786 21/336

Claims (20)

    【特許請求の範囲】
  1. 【請求項1】 結晶化を助長する金属元素を非晶質珪素
    膜に導入する工程と、 加熱処理を施し前記非晶質珪素膜を結晶性珪素膜とする
    工程と、 前記結晶性珪素膜に対してレーザー光または強光を照射
    する工程と、 前記レーザー光または強光が照射された結晶性珪素膜に
    対して加熱処理を施す工程と、 を有することを特徴とする半導体装置の作製方法。
  2. 【請求項2】 請求項1において、 金属元素として、Fe、Co、Ni、Ru、Rh、P
    d、Os、Ir、Pt、Cu、Ag、Auから選ばれた
    一種または複数種類の元素が用られることを特徴とする
    半導体装置の作製方法。
  3. 【請求項3】 請求項1において、 金属元素として、侵入型の原子を用いることを特徴とす
    る半導体装置。
  4. 【請求項4】 請求項1において、 膜中における金属元素の濃度が、1×1015atoms cm
    -3〜1×1019atomscm-3であることを特徴とする半
    導体装置の作製方法。
  5. 【請求項5】 非晶質珪素膜に接して該非晶質珪素膜の
    結晶化を助長する触媒元素単体または前記触媒元素を含
    む化合物を保持させ、前記非晶質珪素膜に前記触媒元素
    単体または前記触媒元素を含む化合物が接した状態にお
    いて、 加熱処理を施し、前記非晶質珪素膜を結晶化させる工程
    と、 レーザー光または強光を照射することにより結晶性を助
    長する工程と、 前記結晶性が助長された珪素膜に対して加熱処理を施す
    工程と、 を有することを特徴とする半導体装置の作製方法。
  6. 【請求項6】 非晶質珪素膜上に該非晶質珪素膜の結晶
    化を助長する触媒元素単体を溶解あるいは分散させた溶
    液を塗布する工程と、 前記非晶質珪素膜を加熱処理し結晶化させる工程と、 該工程の後にレーザー光または強光を照射し、前記珪素
    膜の結晶性を助長する工程と、 前記結晶性が助長された珪素膜に対して加熱処理を施す
    工程と、 を有することを特徴とする半導体装置の作製方法。
  7. 【請求項7】 請求項5または請求項6において、 金属元素として、Fe、Co、Ni、Ru、Rh、P
    d、Os、Ir、Pt、Cu、Ag、Auから選ばれた
    一種または複数種類の元素が用いられることを特徴とす
    る半導体装置の作製方法。
  8. 【請求項8】 請求項5または請求項6において、 金属元素として侵入型の原子を用いることを特徴とする
    半導体装置の作製方法。
  9. 【請求項9】 非晶質珪素膜上に該非晶質珪素膜の結晶
    化を助長する触媒元素を含む化合物を極性溶媒に溶解あ
    るいは分散させた溶液を塗布する工程と、 前記非晶質珪素膜を加熱処理し結晶化させる工程と、 該工程の後にレーザー光または強光を照射し、前記珪素
    膜の結晶性を助長する工程と、 前記結晶性が助長された珪素膜に対して加熱処理を施す
    工程と、 を有する半導体装置の作製方法。
  10. 【請求項10】請求項9において、極性溶媒として、
    水、アルコール、酸、アンモニア水から選ばれた1つま
    たは複数が用いられることを特徴とする半導体装置の作
    製方法。
  11. 【請求項11】請求項9において、金属元素としてニッ
    ケルを用い、該ニッケルはニッケル化合物として用いら
    れることを特徴とする半導体装置作製方法。
  12. 【請求項12】請求項11において、ニッケル化合物と
    して、臭化ニッケル、酢酸ニッケル、蓚酸ニッケル、炭
    酸ニッケル、塩化ニッケル、沃化ニッケル、硝酸ニッケ
    ル、硫酸ニッケル、蟻酸ニッケル、ニッケルアセチルア
    セトネ−ト、4−シクロヘキシル酪酸ニッケル、酸化ニ
    ッケル、水酸化ニッケルから選ばれた少なくとも1種類
    が用いられることを特徴とする半導体装置の作製方法。
  13. 【請求項13】非晶質珪素膜上に該非晶質珪素膜の結晶
    化を助長する触媒元素を含む化合物を無極性溶媒に溶解
    あるいは分散させた溶液を塗布する工程と、 前記非晶質珪素膜を加熱処理し結晶化させる工程と、 該工程の後にレーザー光または強光を照射し、前記珪素
    膜の結晶性を助長する工程と、 前記結晶性が助長された珪素膜に対して加熱処理を施す
    工程と、 を有する半導体装置の作製方法。
  14. 【請求項14】請求項13において、無極性溶媒とし
    て、ベンゼン、トルエン、キシレン、四塩化炭素、クロ
    ロホルム、エ−テルから選ばれた少なくとも一つが用い
    られることを特徴とする半導体装置の作製方法。
  15. 【請求項15】請求項13において、金属元素としてニ
    ッケルを用い、該ニッケルはニッケル化合物として用い
    られることを特徴とする半導体装置の作製方法。
  16. 【請求項16】非晶質珪素膜に結晶化を助長する金属元
    素を導入する第1の工程と、 加熱処理を行う第2の工程と、 レーザー光または強光を照射する第3の工程と、 を有し、 前記第2の工程と前記第3の工程とを2回以上繰り返し
    て行うことを特徴とする半導体装置の作製方法。
  17. 【請求項17】非晶質珪素膜に結晶化を助長する金属元
    素を導入する第1の工程と、 レーザー光または強光を照射する第2の工程と、 加熱処理を行う第3の工程と、 を有し、 前記第2の工程と前記第3の工程とを2回以上繰り返し
    て行うことを特徴とする半導体装置の作製方法。
  18. 【請求項18】非晶質珪素膜に結晶化を助長する金属元
    素を導入する第1の工程と、 レーザー光または強光を照射する第2の工程と、 加熱処理を行う第3の工程と、 を有することを特徴とする半導体装置の作製方法。
  19. 【請求項19】非晶質珪素膜に接して該非晶質珪素膜の
    結晶化を助長する触媒元素単体または前記触媒元素を含
    む化合物を含有する酸化膜を保持させる工程と、 前記非晶質珪素膜に前記触媒元素単体または前記触媒元
    素を含む化合物を含有する酸化膜が接した状態におい
    て、加熱処理を施し、前記非晶質珪素膜を結晶化させる
    工程と、 前記結晶化した珪素膜に対しレーザ光または強光を照射
    し結晶化を助長する工程と、 加熱処理を施し珪素膜中の欠陥を減少させる工程と、 を有する半導体装置作製方法。
  20. 【請求項20】請求項16乃至請求項19において、 膜中における金属元素の濃度が、1×1015atoms cm
    -3〜1×1019atomscm-3であることを特徴とする半
    導体装置の作製方法。
JP12892195A 1994-06-02 1995-04-28 半導体装置の作製方法 Expired - Lifetime JP3621151B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP12892195A JP3621151B2 (ja) 1994-06-02 1995-04-28 半導体装置の作製方法
US08/456,667 US5854096A (en) 1994-06-02 1995-06-01 Process for fabricating semiconductor device
KR1019950014662A KR100259665B1 (ko) 1994-06-02 1995-06-02 반도체장치의 제조방법
US09/138,471 US6184068B1 (en) 1994-06-02 1998-08-11 Process for fabricating semiconductor device
US09/995,558 US6589824B2 (en) 1994-06-02 2001-11-29 Process for fabricating semiconductor device
US10/610,813 US6919237B2 (en) 1994-06-02 2003-07-02 Process for fabricating thin film transistors
US11/165,235 US7470575B2 (en) 1994-06-02 2005-06-24 Process for fabricating semiconductor device
US12/269,294 US7767559B2 (en) 1994-06-02 2008-11-12 Process for fabricating semiconductor device

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP6-145575 1994-06-02
JP14557594 1994-06-02
JP6-165930 1994-06-23
JP16593094 1994-06-23
JP12892195A JP3621151B2 (ja) 1994-06-02 1995-04-28 半導体装置の作製方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2002123635A Division JP3973960B2 (ja) 1994-06-02 2002-04-25 半導体装置の作製方法

Publications (2)

Publication Number Publication Date
JPH0869968A true JPH0869968A (ja) 1996-03-12
JP3621151B2 JP3621151B2 (ja) 2005-02-16

Family

ID=27315840

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12892195A Expired - Lifetime JP3621151B2 (ja) 1994-06-02 1995-04-28 半導体装置の作製方法

Country Status (3)

Country Link
US (3) US5854096A (ja)
JP (1) JP3621151B2 (ja)
KR (1) KR100259665B1 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6274888B1 (en) 1999-01-11 2001-08-14 Hitachi, Ltd Semiconductor device including a TFT having large-grain polycrystalline active layer, LCD employing the same and method of fabricating them
JP2002094066A (ja) * 2000-09-12 2002-03-29 Sony Corp 薄膜トランジスタの製造方法
JP2007108785A (ja) * 2006-12-25 2007-04-26 Semiconductor Energy Lab Co Ltd 半導体装置
JP2007165904A (ja) * 2005-12-13 2007-06-28 Samsung Sdi Co Ltd 多結晶シリコン層、多結晶シリコン層製造方法、および多結晶シリコン層を用いる平板表示装置
JP2007165905A (ja) * 2005-12-13 2007-06-28 Samsung Sdi Co Ltd 多結晶シリコン層、多結晶シリコン層の製造方法、及び平板表示装置
US7550325B2 (en) 1996-12-30 2009-06-23 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing an active matrix display device
JP2009206527A (ja) * 1998-07-15 2009-09-10 Semiconductor Energy Lab Co Ltd マイクロプロセッサおよびriscプロセッサ
JP2011187948A (ja) * 2010-02-11 2011-09-22 Semiconductor Energy Lab Co Ltd 光電変換装置及びその作製方法

Families Citing this family (89)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6074901A (en) * 1993-12-03 2000-06-13 Semiconductor Energy Laboratory Co., Ltd. Process for crystallizing an amorphous silicon film and apparatus for fabricating the same
US6326248B1 (en) 1994-06-02 2001-12-04 Semiconductor Energy Laboratory Co., Ltd. Process for fabricating semiconductor device
JP3621151B2 (ja) * 1994-06-02 2005-02-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
TW406861U (en) 1994-07-28 2000-09-21 Semiconductor Energy Lab Laser processing system
JPH0869967A (ja) 1994-08-26 1996-03-12 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
US6331475B1 (en) 1995-01-12 2001-12-18 Semiconductor Energy Laboratory Co., Ltd. Method and manufacturing semiconductor device
US7271410B2 (en) * 1995-03-28 2007-09-18 Semiconductor Energy Laboratory Co., Ltd. Active matrix circuit
JPH08264802A (ja) * 1995-03-28 1996-10-11 Semiconductor Energy Lab Co Ltd 半導体作製方法、薄膜トランジスタ作製方法および薄膜トランジスタ
US6933182B1 (en) 1995-04-20 2005-08-23 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device and manufacturing system thereof
TW463378B (en) 1995-06-01 2001-11-11 Semiconductor Energy Lab Method of manufacturing semiconductor device
US6790714B2 (en) * 1995-07-03 2004-09-14 Sanyo Electric Co., Ltd. Semiconductor device, display device and method of fabricating the same
US6027960A (en) * 1995-10-25 2000-02-22 Semiconductor Energy Laboratory Co., Ltd. Laser annealing method and laser annealing device
JP3301054B2 (ja) * 1996-02-13 2002-07-15 株式会社半導体エネルギー研究所 レーザー照射装置及びレーザー照射方法
TW335503B (en) * 1996-02-23 1998-07-01 Semiconductor Energy Lab Kk Semiconductor thin film and manufacturing method and semiconductor device and its manufacturing method
GB9606083D0 (en) * 1996-03-22 1996-05-22 Philips Electronics Nv Electronic device manufacture
KR100297498B1 (ko) 1996-11-20 2001-10-24 윤덕용 마이크로파를이용한다결정박막의제조방법
JP3917698B2 (ja) * 1996-12-12 2007-05-23 株式会社半導体エネルギー研究所 レーザーアニール方法およびレーザーアニール装置
JP3973723B2 (ja) * 1997-02-12 2007-09-12 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3942683B2 (ja) * 1997-02-12 2007-07-11 株式会社半導体エネルギー研究所 半導体装置作製方法
JP3844552B2 (ja) * 1997-02-26 2006-11-15 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6423585B1 (en) * 1997-03-11 2002-07-23 Semiconductor Energy Laboratory Co., Ltd. Heating treatment device, heating treatment method and fabrication method of semiconductor device
JP3974229B2 (ja) * 1997-07-22 2007-09-12 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR100269312B1 (ko) * 1997-10-14 2000-10-16 윤종용 실리콘막의결정화방법및이를이용한박막트랜지스터-액정표시장치(tft-lcd)의제조방법
US7244677B2 (en) * 1998-02-04 2007-07-17 Semitool. Inc. Method for filling recessed micro-structures with metallization in the production of a microelectronic device
US6821710B1 (en) * 1998-02-11 2004-11-23 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
TWI223678B (en) * 1998-03-20 2004-11-11 Semitool Inc Process for applying a metal structure to a workpiece, the treated workpiece and a solution for electroplating copper
US6565729B2 (en) * 1998-03-20 2003-05-20 Semitool, Inc. Method for electrochemically depositing metal on a semiconductor workpiece
US6497801B1 (en) * 1998-07-10 2002-12-24 Semitool Inc Electroplating apparatus with segmented anode array
US7153729B1 (en) 1998-07-15 2006-12-26 Semiconductor Energy Laboratory Co., Ltd. Crystalline semiconductor thin film, method of fabricating the same, semiconductor device, and method of fabricating the same
US7282398B2 (en) * 1998-07-17 2007-10-16 Semiconductor Energy Laboratory Co., Ltd. Crystalline semiconductor thin film, method of fabricating the same, semiconductor device and method of fabricating the same
US7084016B1 (en) * 1998-07-17 2006-08-01 Semiconductor Energy Laboratory Co., Ltd. Crystalline semiconductor thin film, method of fabricating the same, semiconductor device, and method of fabricating the same
JP2000058839A (ja) 1998-08-05 2000-02-25 Semiconductor Energy Lab Co Ltd 半導体素子からなる半導体回路を備えた半導体装置およびその作製方法
US6559036B1 (en) 1998-08-07 2003-05-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
US6251801B1 (en) * 1998-10-07 2001-06-26 Kabushiki Kaisha Toshiba Method and apparatus for manufacturing semiconductor device
JP3658213B2 (ja) 1998-11-19 2005-06-08 富士通株式会社 半導体装置の製造方法
US7438788B2 (en) * 1999-04-13 2008-10-21 Semitool, Inc. Apparatus and methods for electrochemical processing of microelectronic workpieces
US6368475B1 (en) * 2000-03-21 2002-04-09 Semitool, Inc. Apparatus for electrochemically processing a microelectronic workpiece
US7189318B2 (en) * 1999-04-13 2007-03-13 Semitool, Inc. Tuning electrodes used in a reactor for electrochemically processing a microelectronic workpiece
US6916412B2 (en) * 1999-04-13 2005-07-12 Semitool, Inc. Adaptable electrochemical processing chamber
JP4288010B2 (ja) * 1999-04-13 2009-07-01 セミトゥール・インコーポレイテッド 処理流体の流れ具合を向上させる処理チャンバを備えた加工物処理装置
US7585398B2 (en) * 1999-04-13 2009-09-08 Semitool, Inc. Chambers, systems, and methods for electrochemically processing microfeature workpieces
US7160421B2 (en) * 1999-04-13 2007-01-09 Semitool, Inc. Turning electrodes used in a reactor for electrochemically processing a microelectronic workpiece
US20030038035A1 (en) * 2001-05-30 2003-02-27 Wilson Gregory J. Methods and systems for controlling current in electrochemical processing of microelectronic workpieces
US7020537B2 (en) * 1999-04-13 2006-03-28 Semitool, Inc. Tuning electrodes used in a reactor for electrochemically processing a microelectronic workpiece
US7264698B2 (en) * 1999-04-13 2007-09-04 Semitool, Inc. Apparatus and methods for electrochemical processing of microelectronic workpieces
US6709985B1 (en) * 1999-08-26 2004-03-23 Advanced Micro Devices, Inc. Arrangement and method for providing an imaging path using a silicon-crystal damaging laser
US6471913B1 (en) 2000-02-09 2002-10-29 Semitool, Inc. Method and apparatus for processing a microelectronic workpiece including an apparatus and method for executing a processing step at an elevated temperature
US6780374B2 (en) 2000-12-08 2004-08-24 Semitool, Inc. Method and apparatus for processing a microelectronic workpiece at an elevated temperature
US7098084B2 (en) * 2000-03-08 2006-08-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TW565939B (en) * 2000-04-07 2003-12-11 Koninkl Philips Electronics Nv Electronic device manufacture
US20050183959A1 (en) * 2000-04-13 2005-08-25 Wilson Gregory J. Tuning electrodes used in a reactor for electrochemically processing a microelectric workpiece
AU2001259504A1 (en) * 2000-05-24 2001-12-03 Semitool, Inc. Tuning electrodes used in a reactor for electrochemically processing a microelectronic workpiece
US6521492B2 (en) * 2000-06-12 2003-02-18 Seiko Epson Corporation Thin-film semiconductor device fabrication method
US7102763B2 (en) * 2000-07-08 2006-09-05 Semitool, Inc. Methods and apparatus for processing microelectronic workpieces using metrology
TWI256976B (en) * 2000-08-04 2006-06-21 Hannstar Display Corp Method of patterning an ITO layer
US7151017B2 (en) * 2001-01-26 2006-12-19 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
US6770518B2 (en) 2001-01-29 2004-08-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a semiconductor device
SG114529A1 (en) 2001-02-23 2005-09-28 Semiconductor Energy Lab Method of manufacturing a semiconductor device
SG114530A1 (en) 2001-02-28 2005-09-28 Semiconductor Energy Lab Method of manufacturing a semiconductor device
US6830994B2 (en) * 2001-03-09 2004-12-14 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device having a crystallized semiconductor film
KR100441681B1 (ko) * 2001-03-12 2004-07-27 삼성전자주식회사 금속 게이트 형성 방법
US7087504B2 (en) * 2001-05-18 2006-08-08 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device by irradiating with a laser beam
US6953389B2 (en) 2001-08-09 2005-10-11 Cheil Industries, Inc. Metal CMP slurry compositions that favor mechanical removal of oxides with reduced susceptibility to micro-scratching
TW591089B (en) * 2001-08-09 2004-06-11 Cheil Ind Inc Slurry composition for use in chemical mechanical polishing of metal wiring
KR100831227B1 (ko) * 2001-12-17 2008-05-21 삼성전자주식회사 다결정 규소를 이용한 박막 트랜지스터의 제조 방법
JP3937892B2 (ja) * 2002-04-01 2007-06-27 日本電気株式会社 薄膜形成方法および半導体装置の製造方法
KR100470274B1 (ko) * 2002-11-08 2005-02-05 진 장 덮개층을 이용한 비정질 물질의 상 변화 방법
KR100611154B1 (ko) * 2003-11-27 2006-08-09 삼성에스디아이 주식회사 금속 유도 결정화 방법을 이용한 박막 트랜지스터, 이의제조 방법 및 이를 사용하는 액티브 매트릭스 평판 표시장치
US7459379B2 (en) * 2004-03-26 2008-12-02 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US7329319B2 (en) * 2004-11-10 2008-02-12 Illinois Institute Of Technology Method for producing crystals and screening crystallization conditions
US7381600B2 (en) * 2004-12-02 2008-06-03 The Hong Kong University Of Science And Technology Method of annealing polycrystalline silicon using solid-state laser and devices built thereon
KR101127533B1 (ko) * 2005-04-11 2012-03-23 엘지디스플레이 주식회사 액정표시장치용 어레이 기판의 제조 방법
KR101267499B1 (ko) * 2005-08-18 2013-05-31 삼성디스플레이 주식회사 박막 트랜지스터 기판의 제조 방법 및 그에 의해 제조된박막 트랜지스터
JP2007073855A (ja) * 2005-09-09 2007-03-22 Toshiba Corp 半導体薄膜の製造方法、電子デバイスの製造方法及び液晶表示デバイスの製造方法
CN1975989B (zh) * 2005-12-01 2010-09-29 香港科技大学 多晶硅薄膜的制备方法,用该方法制备的多晶硅和薄膜晶体管
US7439594B2 (en) 2006-03-16 2008-10-21 Micron Technology, Inc. Stacked non-volatile memory with silicon carbide-based amorphous silicon thin film transistors
US8494817B1 (en) * 2006-11-30 2013-07-23 Pdf Solutions, Inc. Methods for yield variability benchmarking, assessment, quantification, and localization
KR20080111693A (ko) * 2007-06-19 2008-12-24 삼성모바일디스플레이주식회사 다결정 실리콘층의 제조 방법, 이를 이용하여 형성된박막트랜지스터, 그의 제조방법, 및 이를 포함하는유기전계발광표시장치
JP5442224B2 (ja) * 2007-07-23 2014-03-12 株式会社半導体エネルギー研究所 Soi基板の製造方法
US7851318B2 (en) * 2007-11-01 2010-12-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor substrate and method for manufacturing the same, and method for manufacturing semiconductor device
JP5548351B2 (ja) * 2007-11-01 2014-07-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5580010B2 (ja) * 2008-09-05 2014-08-27 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101458900B1 (ko) * 2008-10-15 2014-11-12 삼성디스플레이 주식회사 박막 트랜지스터 및 그 제조 방법, 이를 포함하는 유기 발광 표시 장치
WO2010097214A1 (en) * 2009-02-26 2010-09-02 Nobel Biocare Services Ag Device for indicating the position and orientation of a dental implant
WO2011074407A1 (en) 2009-12-18 2011-06-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN102751333A (zh) * 2012-04-13 2012-10-24 友达光电股份有限公司 主动元件及其制造方法
KR20150029429A (ko) * 2013-09-10 2015-03-18 삼성디스플레이 주식회사 표시 패널 및 그의 제조 방법
JP2017045849A (ja) * 2015-08-26 2017-03-02 東京エレクトロン株式会社 シーズニング方法およびエッチング方法
JP7208779B2 (ja) 2018-12-11 2023-01-19 キオクシア株式会社 基板処理装置

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6178120A (ja) 1984-09-25 1986-04-21 Sony Corp 薄膜単結晶の製造方法
US4659392A (en) * 1985-03-21 1987-04-21 Hughes Aircraft Company Selective area double epitaxial process for fabricating silicon-on-insulator structures for use with MOS devices and integrated circuits
US5962869A (en) 1988-09-28 1999-10-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor material and method for forming the same and thin film transistor
JPH05299339A (ja) 1991-03-18 1993-11-12 Semiconductor Energy Lab Co Ltd 半導体材料およびその作製方法
US5753542A (en) 1985-08-02 1998-05-19 Semiconductor Energy Laboratory Co., Ltd. Method for crystallizing semiconductor material without exposing it to air
JPH0770481B2 (ja) 1985-10-30 1995-07-31 ソニー株式会社 シリコン半導体層の形成方法
JPS6310573A (ja) * 1986-07-02 1988-01-18 Oki Electric Ind Co Ltd 半導体装置の製造方法
JP2696818B2 (ja) 1986-08-30 1998-01-14 ソニー株式会社 半導体層の結晶成長方法
JPH02140915A (ja) 1988-11-22 1990-05-30 Seiko Epson Corp 半導体装置の製造方法
EP0390608B1 (en) 1989-03-31 1999-06-09 Canon Kabushiki Kaisha Method for forming semiconductor thin-film and resulting semiconductor thin-film
JPH02260524A (ja) 1989-03-31 1990-10-23 Canon Inc 結晶性半導体膜及びその形成方法
JP2961375B2 (ja) 1989-06-20 1999-10-12 セイコーエプソン株式会社 半導体装置の製造方法
US5278093A (en) * 1989-09-23 1994-01-11 Canon Kabushiki Kaisha Method for forming semiconductor thin film
JPH0760807B2 (ja) 1990-03-29 1995-06-28 株式会社ジーティシー 半導体薄膜の製造方法
JP3178715B2 (ja) 1990-05-17 2001-06-25 セイコーエプソン株式会社 薄膜半導体装置の製造方法
US5147826A (en) * 1990-08-06 1992-09-15 The Pennsylvania Research Corporation Low temperature crystallization and pattering of amorphous silicon films
US5242858A (en) * 1990-09-07 1993-09-07 Canon Kabushiki Kaisha Process for preparing semiconductor device by use of a flattening agent and diffusion
JP3347340B2 (ja) 1991-05-17 2002-11-20 セイコーエプソン株式会社 薄膜トランジスタの製造方法
JPH0567635A (ja) 1991-09-09 1993-03-19 Oki Electric Ind Co Ltd 半導体装置の製造方法
JP3203706B2 (ja) 1991-09-18 2001-08-27 ソニー株式会社 半導体層のアニール処理方法および薄膜トランジスタの製造方法
JPH0582442A (ja) 1991-09-18 1993-04-02 Sony Corp 多結晶半導体薄膜の製造方法
US5576222A (en) * 1992-01-27 1996-11-19 Tdk Corp. Method of making a semiconductor image sensor device
US5424230A (en) * 1992-02-19 1995-06-13 Casio Computer Co., Ltd. Method of manufacturing a polysilicon thin film transistor
JPH0697073A (ja) 1992-09-11 1994-04-08 A G Technol Kk 多結晶シリコン層の形成方法及びそれを用いた多結晶シリコン薄膜トランジスタ
US5275851A (en) * 1993-03-03 1994-01-04 The Penn State Research Foundation Low temperature crystallization and patterning of amorphous silicon films on electrically insulating substrates
US6413805B1 (en) 1993-03-12 2002-07-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device forming method
US5488000A (en) 1993-06-22 1996-01-30 Semiconductor Energy Laboratory Co., Ltd. Method of fabricating a thin film transistor using a nickel silicide layer to promote crystallization of the amorphous silicon layer
TW369686B (en) 1993-07-27 1999-09-11 Semiconductor Energy Lab Corp Semiconductor device and process for fabricating the same
KR100299292B1 (ko) * 1993-11-02 2001-12-01 이데이 노부유끼 다결정실리콘박막형성방법및그표면처리장치
JP3562590B2 (ja) * 1993-12-01 2004-09-08 株式会社半導体エネルギー研究所 半導体装置作製方法
JP3621151B2 (ja) * 1994-06-02 2005-02-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6326248B1 (en) 1994-06-02 2001-12-04 Semiconductor Energy Laboratory Co., Ltd. Process for fabricating semiconductor device
JP3067949B2 (ja) 1994-06-15 2000-07-24 シャープ株式会社 電子装置および液晶表示装置
TW273639B (en) * 1994-07-01 1996-04-01 Handotai Energy Kenkyusho Kk Method for producing semiconductor device
TW406861U (en) 1994-07-28 2000-09-21 Semiconductor Energy Lab Laser processing system
US5789284A (en) * 1994-09-29 1998-08-04 Semiconductor Energy Laboratory Co., Ltd. Method for fabricating semiconductor thin film
TW319912B (ja) * 1995-12-15 1997-11-11 Handotai Energy Kenkyusho Kk
US5985740A (en) * 1996-01-19 1999-11-16 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device including reduction of a catalyst
JP3295346B2 (ja) 1997-07-14 2002-06-24 株式会社半導体エネルギー研究所 結晶性珪素膜の作製方法及びそれを用いた薄膜トランジスタ
JP4340724B2 (ja) 2003-01-30 2009-10-07 関西化工株式会社 多段ローラー式脱水機

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7550325B2 (en) 1996-12-30 2009-06-23 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing an active matrix display device
JP2009206527A (ja) * 1998-07-15 2009-09-10 Semiconductor Energy Lab Co Ltd マイクロプロセッサおよびriscプロセッサ
US6274888B1 (en) 1999-01-11 2001-08-14 Hitachi, Ltd Semiconductor device including a TFT having large-grain polycrystalline active layer, LCD employing the same and method of fabricating them
US6512247B1 (en) 1999-01-11 2003-01-28 Hitachi, Ltd. Semiconductor device including a TFT having large-grain polycrystalline active layer, LCD employing the same and method of fabricating them
US6965122B2 (en) 1999-01-11 2005-11-15 Hitachi, Ltd. Semiconductor device including a TFT having large-grain polycrystalline active layer, LCD employing the same and method of fabricating them
US7297982B2 (en) 1999-01-11 2007-11-20 Hitachi, Ltd. Semiconductor device including a TFT having large-grain polycrystalline active layer, LCD employing the same and method of fabricating them
JP2002094066A (ja) * 2000-09-12 2002-03-29 Sony Corp 薄膜トランジスタの製造方法
JP2007165904A (ja) * 2005-12-13 2007-06-28 Samsung Sdi Co Ltd 多結晶シリコン層、多結晶シリコン層製造方法、および多結晶シリコン層を用いる平板表示装置
JP2007165905A (ja) * 2005-12-13 2007-06-28 Samsung Sdi Co Ltd 多結晶シリコン層、多結晶シリコン層の製造方法、及び平板表示装置
JP2007108785A (ja) * 2006-12-25 2007-04-26 Semiconductor Energy Lab Co Ltd 半導体装置
JP2011187948A (ja) * 2010-02-11 2011-09-22 Semiconductor Energy Lab Co Ltd 光電変換装置及びその作製方法
US9859454B2 (en) 2010-02-11 2018-01-02 Semiconductor Energy Laboratory Co., Ltd. Photoelectric conversion device and fabrication method thereof

Also Published As

Publication number Publication date
US20090075460A1 (en) 2009-03-19
JP3621151B2 (ja) 2005-02-16
US6184068B1 (en) 2001-02-06
US5854096A (en) 1998-12-29
KR100259665B1 (ko) 2000-06-15
US7767559B2 (en) 2010-08-03

Similar Documents

Publication Publication Date Title
JP3621151B2 (ja) 半導体装置の作製方法
US6589824B2 (en) Process for fabricating semiconductor device
JP3562590B2 (ja) 半導体装置作製方法
JP2860869B2 (ja) 半導体装置およびその作製方法
JP3431041B2 (ja) 半導体装置の作製方法
US5843833A (en) Method for producing semiconductor device
JPH07221017A (ja) 半導体装置およびその作製方法
JPH0869967A (ja) 半導体装置の作製方法
JP4162727B2 (ja) 半導体装置の作製方法
JPH07231100A (ja) 半導体装置およびその作製方法
JP3431034B2 (ja) 半導体装置の作製方法
JPH07183538A (ja) 半導体装置およびその作製方法
JP3973960B2 (ja) 半導体装置の作製方法
JP3545289B2 (ja) 半導体装置作製方法
JP3618604B2 (ja) 半導体装置作製方法
JP3442693B2 (ja) 絶縁ゲイト型電界効果半導体装置の作製方法
JP3442694B2 (ja) 半導体装置の作製方法
JP3600092B2 (ja) 半導体装置作製方法
JP4125387B2 (ja) 半導体装置作製方法
JP3950307B2 (ja) 半導体装置の作製方法
JP3442752B2 (ja) 結晶性珪素膜の作製方法
JP2001338877A (ja) 半導体装置の作製方法
JPH09148251A (ja) 半導体および半導体装置の作製方法
JP2001332496A (ja) 半導体装置の作製方法
JP2007158368A (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040423

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20041109

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20041117

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081126

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091126

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091126

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091126

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101126

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101126

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111126

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111126

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121126

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121126

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121126

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131126

Year of fee payment: 9

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term