CN101047191A - 非易失性半导体存储装置 - Google Patents

非易失性半导体存储装置 Download PDF

Info

Publication number
CN101047191A
CN101047191A CNA2007100921355A CN200710092135A CN101047191A CN 101047191 A CN101047191 A CN 101047191A CN A2007100921355 A CNA2007100921355 A CN A2007100921355A CN 200710092135 A CN200710092135 A CN 200710092135A CN 101047191 A CN101047191 A CN 101047191A
Authority
CN
China
Prior art keywords
memory device
layer
semiconductor layer
insulating barrier
semiconductor memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007100921355A
Other languages
English (en)
Other versions
CN101047191B (zh
Inventor
山崎舜平
浅见良信
高野圭惠
古野诚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN101047191A publication Critical patent/CN101047191A/zh
Application granted granted Critical
Publication of CN101047191B publication Critical patent/CN101047191B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1237Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a different composition, shape, layout or thickness of the gate insulator in different devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation
    • H01L29/7883Programmable transistors with only two possible levels of programmation charging by tunnelling of carriers, e.g. Fowler-Nordheim tunnelling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation
    • H01L29/7884Programmable transistors with only two possible levels of programmation charging by hot carrier injection
    • H01L29/7885Hot carrier injection from the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells
    • H10B41/49Simultaneous manufacture of periphery and memory cells comprising different types of peripheral transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0416Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and no select transistor, e.g. UV EPROM
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0433Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • General Engineering & Computer Science (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

本发明的目的在于提供一种在写入特性及电荷保持特性上优良的非易失性半导体存储装置。在本发明中,设置在彼此相离而形成的一对杂质区域之间具有沟道形成区域的半导体层,并且在其上层部分设置第一绝缘层、浮动栅极、第二绝缘层、以及控制栅极。浮动栅具有至少两层结构,并且接触到第一绝缘层的第一层的带隙优选小于半导体层的带隙。而且,通过使用金属、合金或金属化合物材料形成浮动栅极的第二层,提高上述第一层的稳定性。根据上述浮动栅极的结构,可以提高在写入时的载流子注入性且提高电荷保持特性。

Description

非易失性半导体存储装置
技术领域
本发明涉及能够电写入、电读取以及电擦除的非易失性半导体存储装置以及其制造方法。本发明特别涉及该非易失性半导体存储装置中的浮动栅的结构。
背景技术
能够电改写数据并且在切断电源后也能够存储数据的非易失性存储器的市场正在扩大。非易失性存储器具有与MOSFET(金属氧化物半导体场效应晶体管)类似的结构,并且其特征在于在沟道形成区域上设置有能够长时间存储电荷的区域。该电荷存储区域形成在绝缘层上并且与周围绝缘分离,因此也被称为浮动栅。该浮动栅被绝缘体围绕且与周围电绝缘,从而具有在注入电荷后一直保持该电荷的特征。在浮动栅上中间夹着绝缘层还设置有被称作控制栅的栅电极。该控制栅由于在写入和读出数据时施加预定电压,所以与浮动栅相区别。
具有这种结构的所谓浮动栅型非易失性存储器具有如下结构:通过以电气方式控制对浮动栅的电荷注入以及从该浮动栅放出电荷来存储数据。具体而言,通过在形成有沟道形成区域的半导体层和控制栅之间施加高电压,来将电荷注入到浮动栅以及从浮动栅放出电荷。一般认为,此时,在沟道形成区域上的绝缘层中流过福勒-诺德海姆(Fowler-Nordheim)型(F-N型)隧道电流(NAND型)或热电子(NOR型)。因此,该绝缘层也被称为隧道绝缘层。
要求浮动栅型非易失性存储器具有能够将储存在浮动栅中的电荷保持十年或更长的特性,以便保证可靠性。因此,隧道绝缘层不但需要以隧道电流可流过的厚度被形成,而且为了防止电荷泄漏要求具有高绝缘性。
此外,形成在隧道绝缘层上的浮动栅由与形成有沟道形成区域的半导体层相同的半导体材料的硅形成。具体而言,由多晶硅形成浮动栅的方法已经普及,例如普遍知道以400nm的厚度堆积多晶硅膜来形成浮动栅的方法(参照专利文献1)。
专利文献1日本专利申请公开2000-58685号公报(第7页、第7图)
由于非易失性存储器的浮动栅由多晶硅形成,所以,由相同的硅材料形成的半导体层(沟道形成区域)的导带的底部的能级相同。若要使浮动栅的多晶硅的厚度薄膜化,则其导带的底部的能级变得比形成沟道形成区域的半导体层的高。如果产生这样的能级差,则不容易将电子从半导体层注入到浮动栅中,从而需要提高写入电压。在使用多晶硅形成浮动栅的非易失性存储器中,为了尽可能降低写入电压,需要在该浮动栅中添加磷或砷等n型杂质,以使费米能级迁移到导带一侧。另外,对设置在浮动栅和半导体层之间的栅极绝缘层而言,为了以低电压给浮动栅注入电荷,需要减少所述栅极绝缘层的厚度,另一方面,为了在长时间稳定地保持电荷,需要增加其膜厚度以防止电荷的泄漏或杂质的侵入。
总之,现有的非易失性存储器需要高写入电压。此外,对电荷保持特性的因重复改写而产生的劣化进行如下处理来确保其可靠性,即设置冗余存储单元或改善控制器来进行检错/纠错等。
发明内容
鉴于上述问题,本发明的目的在于提供一种在写入特性及电荷保持特性上优良的非易失性半导体存储装置。
本发明是一种非易失性半导体存储装置,其包括在彼此相离而形成的一对杂质区域之间具有沟道形成区域的半导体层;设置在半导体层的上层部分且与沟道形成区域大概重叠的位置上的第一绝缘层、浮动栅、第二绝缘层、以及控制栅。在本发明中,浮动栅形成为至少包含第一层和第二层,其中第一层由半导体材料形成,第二层由金属材料或其合金材料或金属化合物材料形成。也就是说,涉及本发明的非易失性半导体存储装置的浮动栅是由半导体层和设在该半导体层的第二绝缘层一侧的层,即防止所述半导体层腐蚀的具有阻挡性的金属层、合金层或金属化合物层构成的。可以选择形成浮动栅的半导体材料,以便在与形成沟道形成区域的半导体层之间的关系中满足如下要件。
作为形成浮动栅的半导体材料,可以选择满足如下所述的一个或多个条件的材料。形成浮动栅的半导体材料的带隙优选小于半导体层的带隙。例如,优选的是:形成浮动栅的半导体材料的带隙和半导体层的带隙之间有0.1eV或更大的差距,并且前者小于后者。接触于该浮动栅而设置的第二绝缘层的带隙优选大于形成浮动栅的半导体材料的带隙。
此外,优选用电阻率比形成半导体层的材料小的材料形成所述半导体材料。电阻率优选为40至100Ω·cm。
作为形成浮动栅的半导体材料,优选为典型的锗或锗化合物。
浮动栅是为了存储电荷而被应用于根据本发明的非易失性半导体存储装置的,所以只要具有相同功能(即只要能被用作电荷存储层)就可以使用锗、锗氧化物或锗氮化物、或者含有锗或锗化合物的氧化物或氮化物的层作为替换,而不局限于锗或锗化合物。
另外,作为构成浮动栅的第二层,优选适用由金属、其合金或金属化合物形成的层。作为金属,优选使用高熔点金属如钨(W)、钽(Ta)、钛(Ti)、钼(Mo)、铬(Cr)、镍(Ni)等。也可采用使用该多种高熔点金属的合金。另外,作为形成合金的材料,可以使用铌、锆、铈、钍、铪作为所述高熔点金属。此外,也可使用所述高熔点金属的氧化物或氮化物。作为金属氮化物,可以使用氮化钽、氮化钨、氮化钼、氮化钛等。作为金属氧化物,可以使用氧化钽、氧化钛、氧化钼等。
在本发明的非易失性半导体存储装置中,半导体层优选形成在绝缘表面上,并且以岛状相离。优选至少是形成存储元件的半导体层和形成逻辑电路的半导体层彼此分开。即,本发明是一种非易失性半导体存储装置,其包括在彼此相离而形成的一对杂质区域之间具有沟道形成区域的半导体层;设置在半导体层的上层部分且几乎与沟道形成区域重叠的位置上的第一绝缘层、浮动栅、第二绝缘层、以及控制栅,其中在绝缘表面上形成有半导体层。
当在半导体层上中间夹着用作隧道绝缘层的第一绝缘层来形成浮动栅时,通过由至少包含锗的半导体材料形成浮动栅,可以容易将电荷从半导体层注入到浮动栅中,而提高在浮动栅中的电荷保持特性。此外,通过接触浮动栅地适用由金属、其合金或金属化合物形成的层,可以将该层用作提高上述浮动栅的耐水性且防止腐蚀的阻挡层。由此,可以抑制浮动栅的劣化。
此外,通过使用由金属、其合金或金属化合物形成的层来形成浮动栅,可以制造具有良好特性的非易失性半导体存储装置而不使生产性受损。锗由于是与硅一样的在周期表中属于第IV族的材料并且是半导体,所以可以在不给制造设备造成负担的情况下进行薄膜的微细加工。
附图说明
图1为用于说明本发明的非易失性半导体存储装置的主要结构的截面图;
图2为初始状态(电荷放出状态)的非易失性存储器的能带图;
图3为在写入状态下的非易失性存储器的能带图;
图4为在电荷保持状态下的非易失性存储器的能带图;
图5为在擦除状态下的非易失性存储器的能带图;
图6A和6B为说明非易失性存储器的写入及读取工作的图;
图7A和7B为说明非易失性存储器的擦除工作的图;
图8为示出非易失性存储器单元阵列的等效电路的一例的图;
图9为示出NOR型非易失性存储器单元阵列的等效电路的一例的图;
图10为示出NAND型非易失性存储器单元阵列的等效电路的一例的图;
图11A和11B为说明NAND型非易失性存储器的写入工作的图;
图12A和12B为说明NAND型非易失性存储器的擦除及读取工作的图;
图13为示出当电荷被存储的“0”时和当电荷被擦除的“1”时的非易失性存储器的阈值电压的变化的图;
图14为示出非易失性半导体存储装置的电路框图的一例的图;
图15为说明等离子体处理设备的结构的图;
图16为现有的非易失性存储器的能带图;
图17A至17E为示出本发明的非易失性半导体存储装置的使用方式的一例的图;
图18A至18C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图19A至19C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图20A至20C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图21A至21C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图22A至22C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图23A至23C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图24A和24B为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图25A至25C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图26A至26C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图27A至27C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图28A至28C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图29A至29C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图30A至30C为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图31A和31B为示出本发明的非易失性半导体存储装置的制造方法的一例的图;
图32为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图33为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图34为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图35为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图36为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图37为示出本发明的非易失性半导体存储装置的一例的图;
图38A和38B为示出本发明的非易失性半导体存储装置的一例的图;
图39为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图40为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图41为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图42为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图43为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图44为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图45为示出本发明的非易失性半导体存储装置的顶面的一例的图;
图46A至46C为示出本发明的非易失性半导体存储装置的使用方式的一例的图。
具体实施方式
下面,关于本发明的实施方式将参照附图给予说明。但是,本发明不局限于以下说明,所属技术领域的普通人员可以很容易地理解一个事实就是其方式和详细内容在不脱离本发明的宗旨及其范围下可以被变换为各种各样的形式。因此,本发明不应该被解释为仅限定在本实施方式所记载的内容中。注意,关于以下说明的本发明的结构,在不同的附图中,有时共同使用表示相同部分的符号。
图1为用于说明根据本发明的非易失性半导体存储装置的主要结构的截面图。图1特别示出非易失性存储器元件的主要部分。该非易失性存储器元件使用具有绝缘表面的衬底10来制造。作为具有绝缘表面的衬底10,可以使用玻璃衬底、石英衬底、蓝宝石衬底、陶瓷衬底、在其表面上形成有绝缘层的金属衬底等。
在所述具有绝缘表面的衬底10上形成有半导体层14。还可以在衬底10和半导体层14之间设置基底绝缘层12。该基底绝缘层12防止杂质如碱金属等从衬底10扩散到半导体层14而引起污染。适当地设置该基底绝缘层12作为阻挡层即可。
基底绝缘层12通过CVD法或溅射法等并且使用氧化硅、氮化硅、氧氮化硅(SiOxNy(x>y))、氮氧化硅(SiNxOy(x>y))等的绝缘材料来形成。例如,当使基底绝缘层12具有两层结构时,优选形成氮氧化硅膜作为第一层绝缘膜,并且形成氧氮化硅膜作为第二层绝缘膜。此外,也可以形成氮化硅膜作为第一层绝缘膜,并且形成氧化硅膜作为第二层绝缘膜。
作为半导体层14,优选采用以单晶半导体或多晶半导体形成的层。例如,在通过溅射法、等离子体CVD法或减压CVD法使形成在衬底10的整个表面上的半导体层结晶之后,将它选择性地蚀刻,以可以形成半导体层14。即,为了分离元件,优选在绝缘表面上形成岛状半导体层,并且在该岛状半导体层上形成一个或多个非易失性存储器元件。作为半导体材料,优选使用硅,另外也可以使用硅锗半导体。作为半导体膜的晶化法,可以采用激光晶化法、利用快速热退火(RTA)或使用退火炉的热处理的晶化法、使用促进晶化的金属元素的晶化法或组合这些方法的方法。此外,代替这种薄膜工艺,可以使用在绝缘表面上形成单晶半导体层的所谓SOI(硅绝缘体)衬底。
像这样,通过将形成在绝缘表面上的半导体层分离且形成为岛状,即使当在相同衬底上形成存储器元件阵列和外围电路时,也可以有效地进行元件的分离。就是说,即使当将需要以10V至20V左右的电压进行写入或擦除的存储器元件阵列、以及以3V至7V左右的电压工作的主要进行数据的输入/输出和控制指令的外围电路形成在相同衬底上时,也可以防止由于施加到各个元件的电压的差异而引起的相互干扰。
也可以在半导体层14中注入p型杂质。作为p型杂质,例如使用硼,并且可以以大约5×1015cm-3至1×1016cm-3的浓度添加到半导体层14中。p型杂质是用于控制晶体管的阈值电压的,并且通过添加到沟道形成区域中而有效地起作用。沟道形成区域形成在几乎与后述的栅极26一致的区域中,并且位于半导体层14中的一对杂质区域18之间。
一对杂质区域18为在非易失性存储器元件中用作源区及漏区的区域。一对杂质区域18通过以大约1×1019atoms/cm3至1×1021atoms/cm3添加n型杂质的磷或砷来形成。
在半导体层14上虽然形成有第一绝缘层16、浮动栅极20、第二绝缘层22、拉制栅极24,但是在本说明书中,有时将从浮动栅极20到控制栅极24的叠层结构称为栅极26。
第一绝缘层16可以由氧化硅、或者氧化硅和氮化硅的叠层结构形成。第一绝缘层16还可以通过等离子体CVD法或减CVD法堆积绝缘膜来形成,但是优选通过利用等离子体处理的固相氧化或固相氮化来形成。这是因为通过对半导体层(典型为硅层)进行等离子体处理来使它氧化或氮化而形成的绝缘层很细致,并且具有高绝缘耐压性和良好的可靠性的缘故。第一绝缘层16用作向浮动栅极20中注入电荷的隧道绝缘层,所以优选为如此牢固的结构。该第一绝缘层16优选以1nm以上且20nm以下,更优选以3nm以上且6nm以下的厚度形成。例如,在将栅极长度设定为500nm的情况下,可以将第一绝缘层16形成为3nm以上且6nm以下的厚度。
作为利用等离子体处理的固相氧化处理或固相氮化处理,优选利用如下等离子体:使用微波(典型为2.45GHz)来激发,并且其电子密度为1×1011cm-3以上1×1013cm-3以下,其电子温度为0.5以上1.5eV以下。这是为了在固相氧化处理或固相氮化处理中,在500℃或更低的温度下形成细致的绝缘层并且获得实用的反应速度。
在通过该等离子体处理使半导体层14的表面氧化的情况下,在氧气气氛中(例如,在氧气(O2)和稀有气体(含有He、Ne、Ar、Kr、Xe中的至少一种)的气氛中或一氧化二氮(N2O)和稀有气体(含有He、Ne、Ar、Kr、Xe中的至少一种)的气氛中;或者在氧气和氢气(H2)和稀有气体的气氛中、或一氧化二氮和氢气(H2)和稀有气体的气氛中)进行等离子体处理。此外,在通过等离子体处理使半导体层14的表面氮化的情况下,在氮气气氛中(例如,在氮气(N2)和稀有气体(含有He、Ne、Ar、Kr、Xe中的至少一种)的气氛中;在氮气、氢气和稀有气体的气氛中;或者在NH3和稀有气体的气氛中)进行等离子体处理。作为稀有气体,例如可以使用Ar。此外,也可以使用Ar和Kr的混合气体。
图15示出用于进行等离子体处理的设备的结构例子。该等离子体处理设备包括:用于配置衬底10的支撑台88、用于导入气体的气体供应部分84、为了排除气体而连接到真空泵的排气口86、天线80、电介质板82、以及供应用于产生等离子体的微波的微波供应部分92。另外,也可以通过在支撑台88设置温度控制部分90,而控制衬底10的温度。
下面,对等离子体处理进行说明。注意,等离子体处理包括对半导体层、绝缘层、导电层进行的氧化处理、氮化处理、氧氮化处理、氢化处理、以及改变表面性质的处理。当进行这些处理时,根据其目的来选择从气体供应部分84供应的气体即可。
如下那样进行氧化处理或氮化处理即可。首先,使处理室成为真空状态,然后从气体供应部分84引入含氧或氮的等离子体处理用气体。将衬底10处于室温或利用温度控制部分90加热到100至550℃。注意,衬底10和电介质板82之间的距离大约有20mm至80mm(优选为20mm至60mm)。接着,将微波从微波供应部分92供应给天线80。然后,通过将微波从天线80经过电介质板82引入到处理室中,来产生等离子体94。通过引入微波来激发等离子体,可以产生低电子温度(3eV或更小,优选1.5eV或更小)且高电子密度(1×1011cm-3或更大)的等离子体。可以通过利用由该高密度等离子体产生的氧基(有时也包括OH基)及/或氮基(有时也包括NH基),使半导体层的表面氧化及/或氮化。当将稀有气体如氩等混合于等离子体处理用气体时,可以利用稀有气体的激发材料来有效地产生氧基或氮基。在该方法中,通过有效地使用由等离子体激发的活性基,而可以在500℃或更低的低温度下进行利用固相反应的氧化、氮化或氧氮化。
在图1中,通过等离子体处理来形成的理想的第一绝缘层16的一个例子为如下结构:在氧气气氛中进行等离子体处理在半导体层14上形成厚度为3nm以上且6nm以下的氧化硅层16a,然后,通过在氮气气氛中对该氧化硅层的表面进行氮化等离子体处理来形成氮等离子体处理层16b。具体而言,通过氧气气氛中的等离子体处理,在半导体层14上形成厚度为3nm以上且6nm以下的氧化硅层16a,然后,连续地在氮气气氛中进行等离子体处理,由此,在氧化硅层的表面或表面附近设置氮浓度高的氮等离子体处理层16b。注意,表面附近是指在氧化硅层的表面下大约0.5nm至1.5nm的深度。例如,通过在氮气气氛中进行等离子体处理,获得在氧化硅层16a的表面下大约1nm的深度以20至50原子%的比率包含氮的结构。
通过利用等离子体处理使作为半导体层14的典型例子的硅层的表面氧化,可以形成界面没有歪斜的细致的氧化膜。此外,通过利用等离子体处理使该氧化膜氮化,以氮置换表层部分的氧形成氮化层,而可以进一步实现细致化。通过该处理,可以形成绝缘耐压性高的绝缘层。
总之,通过使用利用如上所述的等离子体处理的固相氧化处理或固相氮化处理,即使使用耐热温度为700℃或更低的玻璃衬底,也可以获得与以950℃至1100℃形成的热氧化膜同等的绝缘膜。也就是说,可以形成可靠性高的隧道绝缘层作为非易失性存储器元件的隧道绝缘层。
浮动栅极20形成在第一绝缘层16上。该浮动栅极20由第一浮动栅极层20a和第二浮动栅极层20b形成。当然,不局限于该双层结构,只要层叠多个层来形成浮动栅极20即可。然而,接触于第一绝缘层16而形成的第一浮动栅极层20a优选由半导体材料形成,而且可以选择满足下面所示的一个或多个条件的半导体材料。
形成第一浮动栅极层20a的半导体材料的带隙优选小于半导体层14的带隙。例如,形成第一浮动栅极层20a的半导体材料的带隙和半导体层14的带隙之间优选有0.1eV或更大的差距,并且前者小于后者。这是为了通过使浮动栅极20的导带的底部的能级低于半导体层14的导带的底部的能级,而提高载流子(电子)的注入性且提高电荷保持特性。
形成第一浮动栅极层20a的半导体材料优选为其电阻率比形成半导体层14的材料小的材料。通过使用电阻率小的半导体材料形成第一浮动栅极层20a,由于当对控制栅极和半导体层之间施加电压时,电场在浮动栅极中不分压,从而可以有效地使电场作用于半导体层。例如,具有40Ω·cm至70Ω·cm的固有电阻的锗是优选的。此外,可以将n型杂质添加到第一浮动栅极层20a,以便降低电阻率。这样,通过使用与半导体层14相比带隙小且电阻率低的材料形成第一浮动栅极层20a,可以提高写入特性。
形成第一浮动栅极层20a的半导体材料优选为如下材料:与对抗半导体层14的电子的由第一绝缘层16形成的势垒能相比,对抗第一浮动栅极层20a的电子的由第一绝缘层16形成的势垒能高。使用这种材料,是为了容易将载流子(电子)从半导体层14注入到第一浮动栅极层20a中,并且防止电荷从第一浮动栅极层20a中消失。
作为满足上述条件的材料,典型地可以选择锗或锗化合物。锗化合物的典型例子为硅锗。当使用硅锗时,硅中优选含有10原子%或更多的锗。这是因为若锗的浓度小于10原子%,作为组成元素的效果就降低,而带隙不会有效地变小的缘故。
当然,只要作为形成第一浮动栅极层20a的材料具有相同的功能,就可以使用其他材料。例如,可以适用含有锗的三元系的半导体材料。此外,也可以为被氢化了的上述半导体材料。而且,作为具有非易失性存储器元件的电荷存储层的功能的材料,还可以使用锗或锗化合物的氧化物或氮化物,或者含有锗或锗化合物的氧化物或氮化物的层作为替换。
接触于第一浮动栅极层20a且设置在第二绝缘层22一侧的第二浮动栅极层20b优选适用由金属、其合金、或金属化合物形成的层。作为金属,优选使用高熔点金属如钨(W)、钽(Ta)、钛(Ti)、钼(Mo)、铬(Cr)、镍(Ni)等。也可采用使用该多种高熔点金属的合金。另外,作为形成合金的材料,可以使用铌、锆、铈、钍、铪作为所述高熔点金属。此外,也可使用所述高熔点金属的氧化物或氮化物。作为金属氮化物,可以使用氮化钽、氮化钨、氮化钼、氮化钛等。作为金属氧化物,可以使用氧化钽、氧化钛、氧化钼等。
如此,通过使用金属等形成第二浮动栅极层20b,可以实现第一浮动栅极层20a的稳定化。即,通过在由锗或锗化合物形成的第一浮动栅极层20a的上层一侧设置第二浮动栅极层20b,可以在制造步骤中将其用作以耐水性和耐药品性为目的的阻挡层。因此,在光蚀刻步骤、蚀刻步骤、清洗步骤中容易处理衬底,从而可以提高生产性。就是说,可以容易加工浮动栅。
第二绝缘层22通过减压CVD法或等离子体CVD法等使用由氧化硅、氧氮化硅(SiOxNy(x>y))、氮化硅(SiNx)、氮氧化硅(SiNxOy(x>y))、氧化铝(AlxOy)等构成的单层或多层来形成。第二绝缘层22以1nm以上且20nm以下,优选以5nm以上且10nm以下的厚度形成。例如,可以使用以3nm的厚度堆积氮化硅层22a,并且以5nm的厚度堆积氧化硅层22b的绝缘层。
此外,可以在用等离子体CVD法形成氧氮化硅(SiOxNy,x>y)之后,将通过所述等离子体处理执行氮化处理的绝缘层适用于第二绝缘层22。也可以在用等离子体CVD法形成氮氧化硅(SiNxOy,x>y)之后,将通过所述等离子体处理执行氧化处理的绝缘层适用于第二绝缘层22。这样,通过进行等离子体处理可以提高绝缘耐压。该等离子体处理的目的是对由等离子体CVD法等层叠的绝缘层进行氮化或氧化处理。通过将上述绝缘层作为第二绝缘层22,可以防止存储于浮动栅极20中的电荷漏泄到控制栅极24一侧。
控制栅极24优选由选自钽(Ta)、钨(W)、钛(Ti)、钼(Mo)、铬(Cr)、铌(Nb)等的金属;以这些金属为主要成分的合金材料或化合物材料形成。此外,还可以使用掺杂了磷等杂质元素的多晶硅。此外,还可以使用一层或多层的由金属氮化物层24a和上述金属层24b构成的叠层结构来形成控制栅极24。作为金属氮化物,可以使用氮化钨、氮化钼或氮化钛。通过设置金属氮化物层24a,可以提高金属层24b的紧密性,而且防止金属层24b的剥离。此外,因为氮化钽等金属氮化物的功函数高,所以可以利用与第二绝缘层22的乘数效应,来增加第一绝缘层16的厚度。
将参照能带图(energy band diagram)来说明图1所示的非易失性存储器元件的工作机理。在以下所示的能带图中,与图1相同的组成部分使用相同的符号。
图2示出了层叠半导体层14、第一绝缘层16、浮动栅极20、第二绝缘层22、以及控制栅极24的状态。图2示出了对控制栅极24不施加电压的情况,即半导体层14的费米能级Ef和控制栅极24的费米能级Efm相等的情况。
中间夹着第一绝缘层16,半导体层14和浮动栅极20中的至少第一浮动栅极层20a由彼此不同的材料形成。使半导体层14的带隙Eg1(导带的下端Ec和价带的上端Ev的能量差)和第一浮动栅极层20a的带隙Eg2不同,并且使后者的带隙小于前者的带隙地进行组合。例如,作为半导体层14、以及第一浮动栅极层20a,可以组合硅(1.12eV)、以及锗(0.72eV)或硅锗(0.73至1.0eV)。还可以用被氢化了的锗或硅锗。此时,对于锗或硅锗的氢含量可以为1至30原子%。通过使用含有氢的锗形成第一浮动栅极层20a,可以减少在与第一绝缘层16之间的界面中的复合中心。
在采用金属层作为第二浮动栅极层20b的情况下,可以使用其功函数比第一浮动栅极层20a小的金属材料。这是因为,对于注入到第二浮动栅极层20b的载流子(电子)不形成阻挡的缘故。由此,载流子(电子)进一步容易从半导体层14注入到第二浮动栅极层20b。例如,可用作第一浮动栅极层20a的锗的功函数是5.0eV,但另一方面,第二浮动栅极层20b可以适用钨(功函数:4.55eV)、钽(4.25eV)、钛(4.33eV)、钼(4.6eV)、铬(4.5eV)。
注意,第一绝缘层16由氧化硅层16a(大约8eV)和通过等离子体处理使该氧化硅氮化了的氮等离子体处理层16b(大约5eV)表示。另外,还示出了作为第二绝缘层22从浮动栅极20一侧层叠氮化硅层22a和氧化硅层22b的状态。
中间夹着第一绝缘层16,半导体层14和第一浮动栅极层20a由彼此不同的材料形成。在此,使半导体层14的带隙和第一浮动栅极层20a的带隙不同,并且使后者的带隙小于前者的带隙地进行组合。例如,可以用硅(1.12eV)作为半导体层14、并且用锗(0.72eV)或硅锗(0.73至1.1eV)作为第一浮动栅极层20a。即,作为半导体层14的硅的带隙Eg1和作为第一浮动栅极层20a的锗的带隙Eg2满足Eg1>Eg2的关系。在半导体层14和第一浮动栅极层20a中,由第一绝缘层16的对抗电子的势垒能即第一势垒Be1和第二势垒Be2成为不同的值,并且可以使它们具有Be2>Be1的关系。在此情况下,产生半导体层14和浮动栅极20的导带的底部的能级的能量差ΔE。如下所述,当将电子从半导体层14注入到浮动栅极20中时,该能量差ΔE在使电子加速的方向上起作用,因此有助于降低写入电压。
在图16中示出了当使用相同的半导体材料来形成半导体层和浮动栅极时的能带图,以进行比较。该能带图示出了半导体层01、第一绝缘层02、浮动栅极03、第二绝缘层04、以及控制栅极05按顺序被层叠的状态。即使在半导体层01和浮动栅极03由相同的硅材料形成的情况下,如果将浮动栅极03形成得薄,则带隙也不同。在图16中,以Eg1表示半导体层01的带隙,并且以Eg2表示浮动栅极03的带隙。例如,一般认为,当使硅薄膜化时,带隙增大到块状(bulk)的1.12eV至1.4eV左右。由此,在半导体层01和浮动栅极03之间的遮断电子注入的方向上产生-ΔE的能量差。在此情况下,需要高电压,以便将电子从半导体层01注入到浮动栅极03中。换言之,为了降低写入电压,需要将浮动栅极03形成得像块状硅(bulk silicon)那样厚,或者以高浓度掺杂作为n型杂质的磷或砷。这就是现有的非易失性存储器所具有的缺点。
作为将电子注入到浮动栅极20中的方法,有利用热电子的方法以及利用F-N型隧道电流的方法。在利用热电子的情况下,对控制栅极24施加正向电压并且对漏极施加高电压,来产生热电子。由此,可以将热电子注入到浮动栅极20中。在利用F-N型隧道电流的情况下,对控制栅极24施加正向电压,利用F-N型隧道电流将电子从半导体层14注入到浮动栅极20中。
图6A示出了当利用F-N型隧道电流将电子注入到浮动栅极20中时的施加电压。对控制栅极24施加正向高电压(10V至20V),并且使源区18a和漏区18b成为0V。此时,能带图成为像图3所示那样的状态。由于高电场,半导体层14中的载流子(电子)注入到第一绝缘层16中,而流过F-N型隧道电流。如图2所说明,半导体层14的带隙Eg1和浮动栅极20的带隙Eg2的关系为Eg1>Eg2。该差距作为自偏压,使从半导体层14的沟道形成区域15注入的电子在朝向浮动栅极的方向上加速。因此,可以提高电子的注入性。
浮动栅极20的导带的底部的能级处于比半导体层14的导带的底部的能级在电子能量上低ΔE的能级。因此,当将电子注入到浮动栅极20中时,起因于该能量差的内部电场就起作用。该现象可以通过如上所述的半导体层14和浮动栅极20的组合来实现。即,容易将电子从半导体层14注入到浮动栅极20中,从而可以提高非易失性存储器元件的写入特性。该作用在利用热电子将电子注入到浮动栅极20中的情况下也是同样的。
当在浮动栅极20中保持电子时,非易失性存储器元件的阈值电压向正方向移动。该状态可以为数据“0”被写入的状态。图4示出了电荷保持状态的能带图。浮动栅极20的载流子夹在第一绝缘层16和第二绝缘层22之间,因此处于在能量上被关在里面的状态。虽然由于存储在浮动栅极20中的载流子(电子),电位提高,但是只有将超过势垒能的能量供应给电子,才能从浮动栅极20释放出电子。换言之,即使是在150℃的恒温下放置的可靠性试验中,也可以保持由浮动栅极存储的载流子。
更详细地,可以说第一浮动栅极层20a中的载流子处于在能量上被关在第一绝缘层16和第二浮动栅极层20b里面的状态。根据该状态,可以防止被注入的载流子向第二绝缘层22一侧泄漏,并且在其界面被捕捉。即,在擦除工作中,可以防止注入到浮动栅区域中的载流子留下而引起擦除不良的情况。当然,第二浮动栅极层20b也具有作为浮动栅存储载流子的功能,所以可以通过补充第一浮动栅极层20a而用作浮动栅。
总之,在此情况下,只有将超过势垒能的能量供应给电子,才能从浮动栅极20释放出电子。此外,浮动栅极20的导带的底部的能级处于比半导体层14的导带的底部的能级在电子能量上低ΔE的能级,从而对电子形成能量性的势垒。通过形成该势垒,可以防止因隧道电流导致电子流出到半导体层14中。
为了检测出写入到数据“0”的状态,可以使用电路来判断在将中间电位Vread施加到控制栅极24时晶体管不处于接通的状态。该中间电位是指处于数据“1”时的阈值电压Vth1和数据“0”时的阈值电压Vth2的中间的电位(在此,Vth1<Vread<Vth2)。或者,如图6B所示可以判断,在源区18a和漏区18b之间施加偏压使控制栅极24成为0V时非易失性存储器元件是否导通。
图7A示出了通过从浮动栅极20释放出电荷,从非易失性存储器元件中擦除数据的状态。在此情况下,通过对控制栅极24施加负偏压,并且在半导体层14和浮动栅极20之间流过F-N型隧道电流,来进行数据的擦除。或者,如图7B所示,还可以通过对控制栅极24施加负偏压,并且对源区18a施加正向高电压,产生F-N型隧道电流,来将电子抽出到源区18a一侧。
图5示出了该擦除状态的能带图。因为在擦除工作中,可以将第一绝缘层16形成得薄,所以可以利用F-N型隧道电流将浮动栅极20中的电子释放出到半导体层14一侧。此外,因为更容易从半导体层14的沟道形成区域注入空穴,所以可以通过将空穴注入到浮动栅极20中,而进行实际上的擦除工作。
通过使用锗或锗化合物形成浮动栅极20,可以减少第一绝缘层16的厚度。由此,可以利用隧道电流容易将电子经过第一绝缘层16注入到浮动栅极20中,从而可以进行低电压工作。再者,还可以以低能级保存电荷,并且能够发挥可以以稳定的状态保存电荷的效果。
如图2和3所示,在半导体层14和浮动栅极20之间以Eg1>Eg2产生自偏压地构成本发明的非易失性存储器元件。该关系是非常重要的,当将载流子从半导体层的沟道形成区域注入到浮动栅极中时,其使该注入容易进行。就是说,可以实现写入电压的低电压化。反之,使载流子不容易从浮动栅极释放出。这提高了非易失性存储器元件的存储保持特性。此外,通过将n型杂质掺杂在用作浮动栅极的锗层中,可以进一步降低导带底部的能级,而使自偏压起作用以使载流子更容易注入到浮动栅极中。就是说,可以降低写入电压,并且提高非易失性存储器元件的存储保持特性。
如上所说明的那样,本发明的非易失性存储器元件可以容易将电荷从半导体层注入到浮动栅极中,并且可以防止电荷从浮动栅极中消失。就是说,当本发明的非易失性存储器元件作为存储器工作时,可以以低电压且高效率进行写入,并且可以提高电荷保持特性。
通过使用这种非易失性存储器元件,可以制做出各种各样的非易失性半导体存储装置。图8示出了非易失性存储器单元阵列的等效电路的一个例子。存储一位信息的存储器单元MS01由选择晶体管S01和非易失性存储器元件M01构成。选择晶体管S01串联插入到位线BL0和非易失性存储器元件M01之间,并且栅极连接到字线WL1。非易失性存储器元件M01的栅极连接到字线WL11。当对非易失性存储器元件M01写入数据时,通过使字线WL1和位线BL0为H电平且使BL1为L电平,对字线WL11施加高电压时,如上述那样,电荷存储在浮动栅中。当擦除数据时,使字线WL1和位线BL0为H电平并且对字线WL11施加负的高电压即可。
在上述存储器单元MS01中,通过将选择晶体管S01和非易失性存储器元件M01分别由在绝缘表面上以岛状彼此分离地形成的半导体层30和32形成,即使不特别设置元件分离区域,也可以防止与其他选择晶体管或非易失性存储器元件彼此干扰。此外,由于在存储器单元MS01内的选择晶体管S01和非易失性存储器元件M01都是n沟道型的,所以通过将它们两者由分离成岛状的一个半导体层形成,而可以免去形成连接该两个元件的布线。
图9示出了将非易失性存储器元件直接连接到位线的NOR型等效电路。在其存储器单元阵列中,彼此交叉地配置字线WL和位线BL,并且在各个交叉部分配置有非易失性存储器元件。在NOR型中,各个非易失性存储器元件的漏极连接到位线BL。在源极线SL上共同连接有非易失性存储器元件的源极。
此时,也在该存储器单元MS01中通过将非易失性存储器元件M01由在绝缘表面上以岛状彼此分离地形成的半导体层32形成,即使不特别设置元件分离区域,也可以防止与其他非易失性存储器元件彼此干扰。此外,将多个非易失性存储器元件(例如,图9所示的M01至M23)当作一个区块,并且将这些非易失性存储器元件由分离成岛状的一个半导体层形成,而可以以每个区块为单位地进行擦除工作。
NOR型的工作例如为如下。对数据的写入而言,使源极线SL为0V,对为了写入数据而被选择的字线WL施加高电压,并且对位线BL施加对应于数据“0”和“1”的电位。例如,分别将对应于“0”和“1”的H电平、L电平的电位施加给位线BL。在要写入“0”数据的被供应有H电平的非易失性存储器元件中,在漏极附近产生热电子并且该热电子注入到浮动栅中。而当写入“1”数据时,没有这种电子注入。
在被供应有“0”数据的存储器单元中,由于漏极和源极之间的强横向电场而在漏极附近产生热电子,该热电子注入到浮动栅中。据此,电子注入到浮动栅中而阈值电压提高的状态为“0”。当写入“1”数据时,没有产生热电子并且电子不注入到浮动栅中,从而保持阈值电压低的状态,即擦除状态。
当擦除数据时,对源极线SL施加10V左右的正向电压,并且使位线BL处于浮动状态。然后对字线WL施加负高电压(对控制栅施加负高电压),以从浮动栅抽出电子。由此,成为数据“1”的擦除状态。
使源极线SL为0V且使位线BL为0.8V左右,对被选择的字线WL施加设定为数据“0”和“1”的阈值的中间值的读取电压,并且由连接到位线BL的读出放大器判断是否有非易失性存储器元件的电流引入,由此,进行数据读取。
图10示出了NAND型存储器单元阵列的等效电路。将串联连接了多个非易失性存储器元件的NAND单元NS1连接到位线BL。多个NAND单元集合来构成区块BLK。在图10所示的区块BLK1的字线有三十二条(字线WL0至WL31)。对位于区块BLK1的相同一行中的非易失性存储器元件共同连接有对应于该行的字线。
在此情况下,因为选择晶体管S1、S2和非易失性存储器元件M0至M31串联连接,所以也可以将这些作为一个单元用一个半导体层34来形成。因此可以省略连接非易失性存储器元件的布线,而可以实现集成化。另外,可以容易地从邻接的NAND单元分离。此外,还可以将选择晶体管S1、S2的半导体层36和NAND单元的半导体层38分离地形成。当进行从非易失性存储器元件M0至M31的浮动栅抽出电荷的擦除工作时,可以以每个NAND单元为单位地进行擦除工作。另外,还可以使用一个半导体层40来形成共同连接到一条字线的非易失性存储器元件(例如M30的行)。
在使NAND单元NS1成为擦除状态,即,使NAND单元NS1的各个非易失性存储器元件的阈值成为负电压的状态之后,执行写入工作。从源极线SL一侧的非易失性存储器元件M0按顺序进行写入。以下大体说明向非易失性存储器元件M0写入的例子。
图11A示出了写入“0”的情况,其中对选择栅极线SG2例如施加Vcc(电源电压)使选择晶体管S2导通,并且使位线BL0成为0V(接地电压)。使选择栅极线SG1为0V,并且使选择晶体管S1截止(OFF)。接着,使非易失性存储器元件M0的字线WL0为高电压Vpgm(大约20V),并且使其他字线为中间电压Vpass(大约10V)。因为位线BL0的电压为0V,所以被选择的非易失性存储器元件M0的沟道形成区域的电位成为0V。因为字线WL0和沟道形成区域之间的电位差很大,所以,如所述那样,利用F-N隧道电流将电子注入到非易失性存储器元件M0的浮动栅中。因此,非易失性存储器元件M0的阈值电压成为正的状态(即,写入“0”的状态)。
另一方面,当写入“1”时,如图11B所示,使位线BL例如成为Vcc(电源电压)。因为选择栅极线SG2的电压为Vcc,所以,相对选择晶体管S2的阈值电压Vth,在Vcc减Vth即(Vcc-Vth)的情况下,选择晶体管S2成为截止(cutoff)状态。因此,非易失性存储器元件M0的沟道形成区域成为浮动状态。其次,当对字线WL0施加高电压Vpgm(20V),并且对其他字线施加中间电Vpass(10V)时,由于各个字线和沟道形成区域的电容耦合,沟道形成区域的电压从Vcc-Vth上升到例如8V左右。因为沟道形成区域的电压上升到高电压,所以与写入“0”的情况不同,字线WL0和沟道形成区域之间的电位差很小。由此,在非易失性存储器元件M0的浮动栅中不发生由于F-N隧道电流引起的电子注入。因此,非易失性存储器元件M0的阈值保持为负的状态(写入“1”的状态)。
当进行擦除工作时,如图12A所示,对被选择的区块内的所有字线施加负高电压(Vers)。使位线BL、源极线SL成为浮动状态。由此,在区块中的所有存储器单元中,由于隧道电流,浮动栅极中的电子释放出到半导体层。结果,这些存储器单元的阈值电压向负方向移动。
在图12B所示的读取工作中,使选择了读取的非易失性存储器元件M0的字线WL0的电压为Vr(例如0V),并且使没有选择读取的存储器单元的字线WL1至WL31以及选择栅极线SG1、SG2为比电源电压高少许的读取用中间电压Vread。就是说,如图13所示,选择存储器元件以外的存储器元件作为转移晶体管(transfer transistor)而工作。由此,检测出在选择了读取的存储器元件M0中是否流过电流。换言之,在存储于非易失性存储器元件M0中的数据为“0”的情况下,非易失性存储器元件M0截止,所以位线BL不放电。另一方面,在存储于非易失性存储器元件M0中的数据为“1”的情况下,非易失性存储器元件M0导通,所以位线BL放电。
图14示出了非易失性半导体存储装置的电路框图的一个例子。在非易失性半导体存储装置中,在相同衬底上形成有存储器单元阵列52和外围电路54。存储器单元阵列52具有如图8至10所示的结构。外围电路54的结构为如下。
在存储器单元阵列52的周围设置有用于选择字线的行译码器62和用于选择位线的列译码器64。地址通过地址缓冲器56而传送到控制电路58,并且内部行地址信号及内部列地址信号分别转送到行译码器62及列译码器64。
当进行写入和擦除数据时,使用使电源电位升压的电位。因此,设置由控制电路58根据工作模式进行控制的升压电路60。升压电路60的输出经过行译码器62或列译码器64供给到字线WL或位线BL。从列译码器64输出的数据输入到读出放大器66。由读出放大器66读取的数据保持在数据缓冲器68中,然后由于控制电路58的控制对数据进行随机存取,并且经过数据输入/输出缓冲器70而输出。写入数据经过数据输入/输出缓冲器70暂时保持在数据缓冲器68中,而且由于控制电路58的控制,被转送到列译码器64。
如此,在非易失性半导体存储装置的存储器单元阵列52中,需要使用与电源电位不同的电位。因此,优选至少使存储器单元阵列52和外围电路54之间电绝缘分离。在此情况下,如以下说明的实施例那样,通过使用形成在绝缘表面上的半导体层形成非易失性存储器元件及外围电路的晶体管,可以容易地进行绝缘分离。因此,可以获取避免了不正常工作的低功耗的非易失性半导体存储装置。
在下文中,将使用实施例详细说明本发明的非易失性半导体存储装置。在以下说明的本发明的结构中,在不同附图中共通使用表示相同的组成部分的符号,并且有时省略其重复说明。
实施例1
在本实施例中,将参照附图说明非易失性半导体存储装置的一个例子。在下面说明中示出这样一种情况,即在非易失性半导体存储装置中同时形成构成存储器部分的非易失性存储器元件和构成逻辑部分的晶体管等元件,所述逻辑部分设置在与所述存储器部分相同的衬底上并且进行存储器部分的控制等。
首先,将非易失性半导体存储装置的存储器部分的模式图示出于图8。
在本实施例所示的存储器部分中设置有多个具有选择晶体管和非易失性存储器元件的存储器单元。在图8中,由选择晶体管S01和非易失性存储器元件M01形成一个存储器单元。此外,同样,选择晶体管S02和非易失性存储器元件M02、选择晶体管S03和非易失性存储器元件M03、选择晶体管S11和非易失性存储器元件M11、选择晶体管S12和非易失性存储器元件M12、以及选择晶体管S13和非易失性存储器元件M13分别形成存储器单元。
在选择晶体管S01中,栅极连接到字线WL1,源极和漏极的一方连接到位线BLO,并且源极和漏极的另一方连接到非易失性存储器元件M01的源极或漏极。此外,非易失性存储器元件M01的栅极连接到字线WL11,源极和漏极的一方连接到选择晶体管S01的源极或漏极,并且源极和漏极的另一方连接到源极线SL。
注意,与设置在逻辑部分的晶体管相比,设置在存储器部分的选择晶体管的驱动电压高,所以优选以不同的厚度形成设置在存储器部分的晶体管和设置在逻辑部分的晶体管的栅极绝缘层等。例如,在要使驱动电压小且阈值电压的不均匀性小的情况下,优选设置栅极绝缘层薄的薄膜晶体管,而在需要大驱动电压和栅极绝缘层的耐压性的情况下,优选设置栅极绝缘层厚的薄膜晶体管。
因此,在本实施例中,将参照附图说明以下情况:对要使驱动电压小且阈值电压的不均匀性小的逻辑部分的晶体管形成膜厚度小的绝缘层,而对需要大驱动电压和栅极绝缘层的耐压性的存储器部分的晶体管形成膜厚度大的绝缘层。注意,图32至34示出俯视图,而图18至21示出沿图32至34中的线A-B、C-D、E-F、以及G-H的截面图。此外,A-B及C-D示出设置在逻辑部分中的薄膜晶体管,E-F示出设置在存储器部分中的非易失性存储器元件,并且G-H示出设置在存储器部分的薄膜晶体管。此外,在本实施例中,将说明设置在A-B之间的薄膜晶体管为p沟道型并且设置在C-D之间、G-H之间的薄膜晶体管为n沟道型、并且设置在E-F之间的非易失性存储器元件的载流子的移动通过电子而进行的情况,然而,本发明的非易失性半导体存储装置不局限于此。
首先,在衬底100上中间夹着绝缘层102形成岛状半导体层104、106、108和110,并且分别形成覆盖该岛状半导体层104、106、108和110的第一绝缘层112、114、116和118。之后,覆盖第一绝缘层112、114、116和118地层叠形成后面在非易失性存储器元件中用作浮动栅的第一导电层120、第二导电层123(参照图18A)。岛状半导体层104、106、108和110可以通过如下方式设置:在预先形成在衬底100上的绝缘层102上通过使用溅射法、LPCVD法、等离子体CVD法等并且使用硅(Si)形成非晶体半导体层,并且在使该非晶体半导体层结晶后选择性地蚀刻该半导体层。注意,非晶体半导体层的晶化可以通过激光晶化法、使用RTA或退火炉的热晶化法、使用促进晶化的金属元素的热结晶化法或组合了这些方法的方法等来进行。
此外,当通过照射激光束进行半导体层的晶化或再晶化时,作为激光束的光源,可以使用LD激发的连续振荡(CW)激光器(YVO4,第二高次谐波(波长为532nm))。并不需要特别局限于第二高次谐波,但是第二高次谐波的能量效率比更高次的高次谐波优越。因为当将CW激光照射到半导体层时,可以对半导体层连续供给能量,所以一旦使半导体层成为熔化状态,可以使该熔化状态继续下去。再者,可以通过扫描CW激光使半导体层的固液界面移动,形成沿着该移动方向的朝向一个方向的长的晶粒。此外,使用固体激光器是因为与气体激光器等相比,输出的稳定性高,而可以期待稳定的处理的缘故。
注意,不局限于CW激光器,也可以使用重复频率为10MHz或更大的脉冲激光器。当使用重复频率高的脉冲激光器时,如果激光的脉冲间隔比半导体层从熔化到固化的时间短,则可以将半导体层一直保留为熔化状态,并且可以通过固液界面的移动形成由朝向一个方向的长的晶粒构成的半导体层。也可以使用其他CW激光器以及重复频率为10MHz或更大的脉冲激光器。例如,作为气体激光器,有Ar激光器、Kr激光器、CO2激光器等。作为固体激光器,有YAG激光器、YLF激光器、YAlO3激光器、GdVO4激光器、KGW激光器、KYW激光器、变石激光器、Ti:蓝宝石激光器、Y2O3激光器、YVO4激光器等。YAG激光器、Y2O3激光器、GdVO4光器、YVO4器激光等也称作陶瓷激光器。作为金属蒸气激光器可以举出氦镉激光器等。此外,当从激光振荡器中将激光束以TEM00(单横模)振荡来发射时,可以提高在被照射面上获得的线状射束点的能量均匀性,所以是优选的。另外,也可以使用脉冲振荡的受激准分子激光器。
衬底100为选自玻璃衬底、石英衬底、金属衬底(例如,不锈钢衬底等)、陶瓷衬底、Si衬底等的半导体衬底中的衬底。另外,作为塑料衬底可以选择聚对苯二甲酸乙二醇酯(PET)、聚萘二甲酸乙二醇酯(PEN)、聚醚砜(PES)、以及丙烯等的衬底。
绝缘层102通过使用CVD法或溅射法等并且使用氧化硅、氮化硅、氧氮化硅(SiOxNy(x>y))、氮氧化硅(SiNxOy(x>y))等的绝缘材料来形成。例如,在将绝缘层102形成为两层结构的情况下,优选形成氮氧化硅膜作为第一层绝缘层,并且形成氧氮化硅膜作为第二层绝缘层。此外,也可以形成氮化硅膜作为第一层绝缘层,并且形成氧化硅膜作为第二层绝缘层。如此,通过形成用作阻挡层的绝缘层102,可以防止衬底100中的Na等的碱金属或碱土金属将负面影响带给要形成在该绝缘层102上的元件。注意,在使用石英作为衬底100的情况下,也可以不形成绝缘层102。
第一绝缘层112、114、116和118可以通过对半导体层104、106、108和110进行热处理或等离子体处理等来形成。例如,通过使用高密度等离子体处理对所述半导体层104、106、108和110进行氧化处理、氮化处理或氧氮化处理,而在该半导体层104、106、108和110上分别形成成为氧化膜、氮化膜或氧氮化膜的第一绝缘层112、114、116和118。注意,还可以通过等离子体CVD法或溅射法来形成。
例如,在使用以硅为主要成分的半导体层作为半导体层104、106、108和110并且通过高密度等离子体处理对该半导体层104、106、108和110进行氧化处理或氮化处理的情况下,作为第一绝缘层112、114、116和118形成氧化硅(SiOx)膜或氮化硅(SiNx)膜。另外,也可以在通过高密度等离子体处理对半导体层104、106、108和110进行氧化处理之后,再次进行高密度等离子体处理,而进行氮化处理。在此情况下,与半导体层104、106、108和110接触地形成氧化硅膜,并且在该氧化硅膜上形成含有氧和氮的膜(以下记为氧氮化硅膜),从而第一绝缘层112、114、116和118成为氧化硅膜和氧氮化硅膜的叠层膜。
本实施例中,以1nm以上且10nm以下,优选以1nm以上且5nm以下的膜厚形成第一绝缘层112、114、116和118。例如,在通过高密度等离子体处理对半导体层104、106、108和110进行氧化处理,在该半导体层104、106、108和110的表面上形成大致5nm的氧化硅膜之后,通过高密度等离子体处理进行氮化处理,在氧化硅膜的表面上或表面附近形成氮等离子体处理层。具体而言,首先,在氧气气氛中进行等离子体处理,以在半导体层104、106、108和110上形成厚度为3nm以上且6nm以下的氧化硅层。然后,连续地在氮气气氛中进行等离子体处理,以在氧化硅层的表面上或表面附近设置氮浓度高的氮等离子体处理层。在本实施例中,通过在氮气气氛中进行等离子体处理,获得在氧化硅层的表面下大约1nm的深度以20至50原子%的比率包含氮的结构。在氮等离子体处理层中形成有含有氧和氮的硅(氧氮化硅)。而且,此时,优选一次也不暴露于大气地连续进行利用高密度等离子体处理的氧化处理和氮化处理。通过连续进行高密度等离子体处理,可以防止污染物的混入并且提高生产效率。
注意,在通过高密度等离子体处理使半导体层氧化的情况下,在含氧的气氛中(例如,在氧气(O2)和稀有气体(含有He、Ne、Ar、Kr、Xe中的至少一种)的气氛中、或一氧化二氮(N2O)和稀有气体(含有He、Ne、Ar、Kr、Xe中的至少一种)的气氛中;或者在氧气、氢气(H2)和稀有气体的气氛中、或一氧化二氮和氢气(H2)和稀有气体的气氛中)进行该处理。另一方面,在通过高密度等离子体处理使半导体层氮化的情况下,在含氮的气氛中(例如,在氮气(N2)和稀有气体(含有He、Ne、Ar、Kr、Xe中的至少一种)的气氛中;在氮气、氢气和稀有气体的气氛中;或者在NH3和稀有气体的气氛中)进行等离子体处理。
作为稀有气体,例如可以使用Ar。此外,也可以使用Ar和Kr的混合气体。当在稀有气体气氛中进行高密度等离子体处理时,第一绝缘层112、114、116和118有时含有用于等离子体处理的稀有气体(含有He、Ne、Ar、Kr和Xe中的至少一种),当使用Ar时,在第一绝缘层112、114、116和118中有时含有Ar。
此外,高密度等离子体处理是在上述气体的气氛中以电子密度为1×1011cm-3或更大且等离子体的电子温度为1.5eV或更低进行的。更具体地,以电子密度为1×1011cm-3以上且1×1013cm-3以下,并且等离子体的电子温度为0.5eV以上且1.5eV以下进行高密度等离子体处理。由于等离子体的电子密度高,并且形成在衬底100上的被处理物(这里为半导体层104、106、108和110)附近的电子温度低,所以可以防止被处理物受到的由等离子体带来的损伤。此外,由于等离子体的电子密度为1×1011cm-3或更大的高密度,所以通过使用等离子体处理使被照射物氧化或氮化而形成的氧化膜或氮化膜,与使用CVD法或溅射法等来形成的膜相比,可以形成膜厚度等具有良好的均匀性并且细致的膜。此外,由于等离子体的电子温度为1.5eV或更低的低温度,所以与现有的等离子体处理或热氧化法相比,可以以低温度进行氧化或氮化处理。例如,即使以比玻璃衬底的应变点低100度以上的温度进行等离子体处理,也可以进行充分的氧化或氮化处理。作为用于形成等离子体的频率,可以使用微波(例如,2.45GHz)等的高频率。
在本实施例中,当通过高密度等离子体处理对被处理物进行氧化处理时,引入氧气(O2)、氢气(H2)和氩气(Ar)的混合气体。这里所使用的混合气体包含0.1至100sccm的氧气、0.1至100sccm的氢气、100至5000sccm的氩气即可。注意,优选以氧气∶氢气∶氩气=1∶1∶100的比率引入混合气体。例如,引入5sccm的氧气、5sccm的氢气、以及500sccm的氩气即可。
此外,在通过高密度等离子体处理进行氮化处理的情况下,引入氮气(N2)和氩(Ar)气的混合气体。这里所使用的混合气体包含20至2000sccm的氮气以及100至10000sccm的氩气即可。例如,引入200sccm的氮气、以及1000sccm的氩气即可。
在本实施例中,形成在设置于存储器部分中的半导体层108上的第一绝缘层116在之后完成的非易失性存储器元件中用作隧道氧化膜。由此,第一绝缘层116的膜厚越薄,隧道电流越容易流过,而可以作为存储器进行高速工作。另外,第一绝缘层116的膜厚越薄,能够以越低的电压将电荷存储在之后形成的浮动栅中,因而,可以降低半导体装置的功耗。因此,优选将第一绝缘层112、114、116和118的膜厚度形成得较薄。
作为在半导体层上将绝缘层形成为薄的方法,有热氧化法。然而,在使用玻璃衬底等的熔点不十分高的衬底作为衬底100的情况下,通过热氧化法形成第一绝缘层112、114、116和118是非常困难的。另外,由于通过CVD法或溅射法形成的绝缘层在其膜内部有缺陷,所以其膜质不够好,并且在将绝缘层的膜厚度形成得较薄的情况下,存在有发生针孔等的缺陷的问题。另外,在通过CVD法或溅射法形成绝缘层的情况下,有时由于半导体层的端部的覆盖不充分而使之后形成在第一绝缘层116上的导电膜等和半导体层有可能发生漏泄。因此,如本实施例所示,通过高密度等离子体处理形成第一绝缘层112、114、116和118,可以形成比通过CVD法或溅射法等形成的绝缘层更细致的绝缘层。而且,还可以使用第一绝缘层112、114、116和118充分地覆盖半导体层104、106、108和110的端部。其结果,作为存储器可以进行高速工作,并且提高了电荷保持特性。注意,在通过CVD法或溅射法形成第一绝缘层112、114、116和118的情况下,优选在形成绝缘层之后进行高密度等离子体处理,以对该绝缘层的表面进行氧化处理、氮化处理或氧氮化处理。
第一导电层120可以由锗(Ge)、硅锗合金等的含有锗的膜和金属或金属化合物的膜的叠层结构而形成。例如,作为第一导电层120,通过在含有锗元素的气氛中(例如,GeH4)进行等离子体CVD法,以1nm以上且20nm以下,优选以1nm以上且10nm以下形成以锗为主要成分的膜。例如,通过使用由氢稀释到5%至10%的锗烷(GeH4)气体,将衬底100的温度设定为200℃至350℃,并且施加13.56MHz至60MHz(例如27MHz)的高频电力,可以形成锗层。
第二导电层123由金属、其合金或金属化合物形成。例如,以1nm以上且20nm以下,优选为1nm以上10nm以下的厚度形成钽膜。此外,也可以使用高熔点金属如钨(W)、钛(Ti)、钼(Mo)、铬(Cr)、镍(Ni)等。另外,作为形成合金的材料,可以使用铌、锆、铈、钍、铪作为所述高熔点金属。此外,也可使用所述高熔点金属的氧化物或氮化物。作为金属氮化物,可以使用氮化钽、氮化钨、氮化钼、氮化钛等。作为金属氧化物,可以使用氧化钽、氧化钛、氧化钼等。可以通过溅射法、电子束蒸镀法等形成第二导电层123。在利用溅射法形成第二导电层123的情况下,使用对象金属的靶即可。另外,当形成金属氧化物或金属氮化物时,通过反应性溅射法或使用所述金属氧化物或金属氮化物的靶来形成膜。这样,通过使用金属等形成在后面成为第二浮动栅极层20b的第二导电层123,可以使由第一导电层120形成的第一浮动栅极层20a稳定化。
接下来,选择性地去除形成在半导体层104、106和110上的包含第一绝缘层112、114、118、第一导电层120和第二导电层123的叠层结构,并且留下形成在半导体层108上的包含第一绝缘层116、第一导电层120和第二导电层123的叠层结构。这里,通过使用抗蚀剂选择性地覆盖设置在存储器部分的包含半导体层108、第一绝缘层116、第一导电层120和第二导电层123的叠层结构,并且蚀刻形成在半导体层104、106和110上的包含第一绝缘层112、114、118、第一导电层120和第二导电层123的叠层结构来选择性地进行去除处理(参照图18B)。
接着,选择性地覆盖半导体层104、106、110、以及形成在半导体层108上面的包含第一导电层120、第二导电层123的叠层结构的一部分地形成抗蚀剂122,并且通过蚀刻没有被所述抗蚀剂122覆盖的第一导电层120和第二导电层123并选择性地去除该部分,留下包含第一导电层120、第二导电层123的叠层结构的一部分,以形成用作浮动栅的包含第一浮动栅极层121以及第二浮动栅极层125的叠层结构(参照图18C和图32)。
接着,在半导体层110的特定区域中形成杂质区域。这里,当去除抗蚀剂122之后,选择性地覆盖半导体层104、106、108、以及半导体层110的一部分地形成抗蚀剂124,并且通过对没有被抗蚀剂124覆盖的半导体层110引入杂质元素,而形成杂质区域126(参照图19A)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(Al)或镓(Ga)等。这里,作为杂质元素对半导体层110引入磷(P)。
接着,覆盖半导体层104、106、110、以及形成在半导体层108上面的第一绝缘层116和用作浮动栅的包含第一浮动栅极层121及第二浮动栅极层125的叠层结构地形成第二绝缘层128(参照图19B)。
通过使用CVD法或溅射法等并且使用氧化硅、氮化硅、氧氮化硅(SiOxNy(x>y))、氮氧化硅(SiNxOy(x>y))等的绝缘材料以单层或叠层形成第二绝缘层128。例如,在以单层形成第二绝缘层128的情况下,通过CVD法以5nm以上且50nm以下的膜厚度形成氧氮化硅膜或氮氧化硅膜。此外,在以三层结构形成第二绝缘层128的情况下,形成氧氮化硅膜作为第一层绝缘层,形成氮化硅膜作为第二层绝缘层,以及形成氧氮化硅膜作为第三层绝缘层。此外,还可以使用锗的氧化物或氮化物作为第二绝缘层128。
注意,形成在半导体层108上面的第二绝缘层128在之后完成的非易失性存储器元件中用作控制绝缘层,而形成在半导体层110上面的第二绝缘层128在之后完成的晶体管中用作栅极绝缘层。
接着,覆盖形成在半导体层108和110上面的第二绝缘层128地选择性地形成抗蚀剂130,并且选择性地去除形成在半导体层104和106上的第二绝缘层128(参照图19C)。
接着,覆盖半导体层104和106地分别形成第三绝缘层132、134(参照图20A)。
使用上述第一绝缘层112、114、116和118的形成方法所示的任何方法来形成第三绝缘层132和134。例如,通过使用高密度等离子体处理对半导体层104、106、108和110进行氧化处理、氮化处理或氧氮化处理,在该半导体层104和106上分别形成成为硅的氧化膜、氮化膜或氧氮化膜的第三绝缘层132和134。
这里,以1nm以上且20nm以下,优选以1nm以上且10nm以下的膜厚形成第三绝缘层132和134。例如,在通过高密度等离子体处理对半导体层104和106进行氧化处理,在该半导体层104和106的表面上形成氧化硅膜之后,通过高密度等离子体处理进行氮化处理,在氧化硅膜的表面上或表面附近形成氮等离子体处理层。此外,在此情况下,对形成在半导体层108和110上面的第二绝缘层128的表面也进行氧化处理或氮化处理,而形成氧化膜或氧氮化膜。形成在半导体层104和106上面的第三绝缘层132和134在之后完成的晶体管中用作栅极绝缘层。
接着,覆盖形成在半导体层104和106上面的第三绝缘层132、134、以及形成在半导体层108和110上面的第二绝缘层128地形成导电膜(参照图20B)。这里示出了按顺序层叠导电膜136和导电膜138来形成导电膜的例子。不言而喻,导电膜也可以以单层或三层以上(包括三层)的叠层结构形成。
导电膜136、138可以由选自钽(Ta)、钨(W)、钛(Ti)、钼(Mo)、铝(Al)、铜(Cu)、铬(Cr)和钕(Nb)等中的元素;以这些元素为主要成分的合金材料或化合物材料形成。此外,导电膜136、138还可以由将这些元素氮化了的金属氮化膜形成。除此之外,导电膜136、138还可以由以掺杂了磷等的杂质元素的多晶硅为典型的半导体材料形成。
这里,使用氮化钽形成导电膜136,并且在其上使用钨层叠形成导电膜138。此外,还可以使用选自氮化钨、氮化钼和氮化钛中的单层或叠层膜作为导电膜136,并且使用选自钽、钼和钛中的单层或叠层膜作为导电膜138。
接着,通过选择性地蚀刻并去除层叠设置的导电膜136和138,在半导体层104、106、108和110上面的一部分留下导电膜136和138,以分别形成用作栅电极的导电膜140、142、144和146(参照图20C和图33)。注意,形成在设置于存储器部分的半导体层108上面的导电膜144在之后完成的非易失性存储器元件中用作控制栅。此外,导电膜140、142和146在之后完成的晶体管中用作栅电极。
接着,通过覆盖半导体层104地选择性地形成抗蚀剂148,并且使用该抗蚀剂148、导电膜142、144和146作为掩模对半导体层106、108和110引入杂质元素,来形成杂质区域(参照图21A)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(Al)或镓(Ga)等。这里,使用磷(P)作为杂质元素。
在图21A中,通过引入杂质元素,在半导体层106中形成杂质区域152和沟道形成区域150,所述杂质区域152形成源区或漏区。此外,在半导体层108中形成杂质区域156、低浓度杂质区域158和沟道形成区域154,所述杂质区域156形成源区或漏区,并且所述低浓度杂质区域158形成LDD区域。此外,在半导体层110中形成杂质区域162、低浓度杂质区域164和沟道形成区域160,所述杂质区域162形成源区或漏区,并且所述低浓度杂质区域164形成LDD区域。
此外,在图21A中引入的杂质元素穿过用作浮动栅的包含第一浮动栅极层121及第二浮动栅极层125的叠层结构,由此,形成低浓度杂质区域158,该低浓度杂质区域158形成在半导体层108中。由此,在半导体层108中,在与导电膜144及包含第一浮动栅极层121及第二浮动栅极层125的叠层结构双方重叠的区域中形成沟道形成区域154,在与包含第一浮动栅极层121及第二浮动栅极层125的叠层结构重叠并且与导电膜144没有重叠的区域中形成低浓度杂质区域158,以及在与包含第一浮动栅极层121及第二浮动栅极层125的叠层结构及导电膜144双方都没有重叠的区域中形成高浓度杂质区域156。
接着,通过覆盖半导体层106、108和110地选择性地形成抗蚀剂166,并且使用该抗蚀剂166和导电膜140作为掩模对半导体层104引入杂质元素,来形成杂质区域(参照图21B)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(Al)或镓(Ga)等。这里要引入的杂质元素为具有与在图21A中引入到半导体层106、108和110中的杂质元素不同的导电类型的杂质元素(例如,硼(B))。其结果,在半导体层104中形成杂质区域170和沟道形成区域168,所述杂质区域170形成源区或漏区。
接着,覆盖第二绝缘层128、第三绝缘层132、134、导电膜140、142、144和146地形成绝缘层172,并且在所述绝缘层172上形成导电膜174,该导电膜174与分别形成在半导体层104、106、108和110中的杂质区域170、152、156和162电连接(参照图21C、图34)。
绝缘层172可以通过使用CVD法或溅射法等并且采用如下材料的单层或叠层结构来形成:含氧或氮的绝缘层如氧化硅(SiOx)、氮化硅(SiNx)、氧氮化硅(SiOxNy(x>y))和氮氧化硅(SiNxOy(x>y))等;含碳的膜如DLC(类金刚石碳)等;有机材料如环氧、聚酰亚胺、聚酰胺、聚乙烯基苯酚、苯并环丁烯和丙烯等;或硅氧烷材料如硅氧烷树脂等。注意,硅氧烷材料相当于包含Si-O-Si键的材料。硅氧烷的骨架由硅(Si)和氧(O)的键构成。作为取代基,使用至少含有氢的有机基(例如,烷基或芳香烃)。作为取代基,还可以使用氟基团。或者,作为取代基,还可以使用至少含有氢的有机基和氟基团。
导电膜174通过使用CVD法或溅射法等并且使用选自铝(Al)、钨(W)、钛(Ti)、钽(Ta)、钼(Mo)、镍(Ni)、铂(Pt)、铜(Cu)、金(Au)、银(Ag)、锰(Mn)、钕(Nd)、碳(C)和硅(Si)中的元素;以这些元素为主要成分的合金材料或化合物材料以单层或叠层形成。以铝为主要成分的合金材料例如相当于以铝为主要成分并含有镍的材料;或以铝为主要成分并含有镍以及碳和硅的一方或双方的合金材料。导电膜174优选采用如下结构,例如:阻挡膜、铝硅(Al-Si)膜、以及阻挡膜的叠层结构;阻挡膜、铝硅(Al-Si)膜、氮化钛(TiN)膜、以及阻挡膜的叠层结构。注意,阻挡膜相当于由钛、钛的氮化物、钼或钼的氮化物构成的薄膜。由于铝和铝硅具有低电阻值并且价格低廉,所以最适合作为形成导电膜174的材料。此外,通过设置上层和下层的阻挡层,可以防止产生铝或铝硅的小丘(hillock)。此外,通过形成由高还原性的元素的钛构成的阻挡膜,即使在结晶半导体层上产生薄的自然氧化膜,也可以将该自然氧化膜还原以与结晶半导体层良好地接触。
注意,在本实施例中,超越出半导体层108的端部地横贯形成用作浮动栅的包含第一浮动栅极层121以及第二浮动栅极层125的叠层结构(参照图32)。由此,在设置为岛状的半导体层108的端部,中间夹用作隧道绝缘层的第一绝缘层116,形成用作浮动栅的包含第一浮动栅极层121以及第二浮动栅极层125的叠层结构。因此,在半导体层108的端部,由于第一绝缘层116的覆盖不充分或制造工序中的某些电荷的积累,非易失性存储器元件的特性有可能受影响。因此,在上述结构中,也可以具有在半导体层108的端部且与包含第一浮动栅极层121以及第二浮动栅极层125的叠层结构重叠的区域及其附近选择性地设置杂质区域194的结构(参照图35)。
设置杂质区域194,并使它具有与用作半导体层108的源区或漏区的杂质区域156不同的导电类型。例如,当以呈现n型的导电类型设置杂质区域156时,以呈现p型的导电类型设置杂质区域194。
此外,图35虽然示出了在半导体层108的端部且与用作浮动栅的包含第一浮动栅极层121以及第二浮动栅极层125的叠层结构重叠的区域及其附近设置杂质区域194的例子,但是不局限于此。例如,可以只在半导体层108的端部且与包含第一浮动栅极层121以及第二浮动栅极层125的叠层结构重叠的区域设置杂质区域194,也可以在半导体层108的端部的所有外围部分设置杂质区域194。此外,例如,还可以具有如下结构:将杂质区域194设置在半导体层108的端部且与包含第一浮动栅极层121以及第二浮动栅极层125的叠层结构重叠的区域的附近,而不设置在包含第一浮动栅极层121以及第二浮动栅极层125的叠层结构的下面(参照图36)。
像这样,通过设置杂质区域194,杂质区域156和杂质区域194相邻的部分的电阻因pn结(pn junction)而提高,而可以抑制因为在半导体层108的端部的第一绝缘层116的覆盖不良或制造工艺中的某些电荷的积累等给非易失性存储器元件的特性造成的影响。
注意,这里虽然说明了E-F之间的非易失性存储器元件,但是也可以如图35和36所示,同样在设置于A-B之间、C-D之间、G-H之间的晶体管中设置杂质区域194。
本实施例的非易失性半导体存储装置通过根据电路的结构使晶体管的栅极绝缘层的膜厚不同,可以实现低功耗化。另外,可以实现非易失性半导体存储装置的工作的稳定化。具体而言,通过使构成逻辑部分的晶体管的栅极绝缘层的膜厚减薄,可以减少阈值电压的不均匀,并且可以以低电压驱动该非易失性半导体存储装置。通过使存储器部分的选择晶体管的栅极绝缘层的膜厚增加,即使在对非易失性存储元件进行写入及擦除工作时适用比逻辑部分高的电压的情况下,也可以提高工作的稳定性。在非易失性存储元件中,可以容易将电荷从半导体层注入到浮动栅极中,并且可以防止电荷从浮动栅极中消失。就是说,当非易失性存储器元件作为存储器工作时,可以以低电压且高效率进行写入,并且可以提高电荷保持特性。通过本实施例,可以以连续步骤制造具有上述优良效果的非易失性半导体存储装置。
本实施例可以与本说明书中所示的其他实施方式或实施例组合来实施。
实施例2
在本实施例中,将参照附图说明如下情况:在上述实施例1所示的结构中,在一个岛状半导体层中设置多个非易失性存储器元件。注意,对与上述实施例相同的部分使用相同的符号,并且省略其说明。图37示出了俯视图,图38示出了沿图37中的线E-F、G-H的截面图。
在本实施例所示的非易失性半导体存储装置中,设置有分别电连接到位线BL0和BL1的岛状半导体层200a和200b,并且在岛状半导体层200a和200b中分别设置有多个非易失性存储器元件(参照图37和45)。具体而言,在半导体层200a中,在选择晶体管S01和S02之间设置有包括多个非易失性存储器元件M0至M30、M31的NAND单元202a。此外,在半导体层200b中,也在选择晶体管之间设置有包括多个非易失性存储器元件的NAND单元202b。而且,通过彼此相离而设置半导体层200a和200b,可以使相邻的NAND单元202a和NAND单元202b绝缘分离。
此外,通过在一个岛状半导体层中设置多个非易失性存储器元件,可以进一步实现非易失性存储器元件的集成化,而可以形成大容量的非易失性半导体存储装置。
与实施例1同样,本实施例通过使NAND单元的选择晶体管的栅极绝缘层的膜厚增加,即使在对非易失性存储元件进行写入及擦除工作时适用比逻辑部分高的电压的情况下,也可以提高工作的稳定性。在非易失性存储元件中,可以容易将电荷从半导体层注入到浮动栅极中,并且可以防止电荷从浮动栅极中消失。根据该结构本实施例的非易失性半导体存储装置可以实现非易失性半导体存储装置的工作的稳定化。
本实施例可以与本说明书中所示的其他实施方式或实施例组合来实施。
实施例3
在本实施例中,将参照附图来说明与上述实施例1不同的半导体装置的制造方法。注意,对与上述实施例相同的部分使用相同的符号,并且省略其说明。注意,在图22至24中,A-B之间及C-D之间示出设置在逻辑部分的薄膜晶体管,E-F之间示出设置在存储器部分的非易失性存储器元件,以及G-H之间示出设置在存储器部分的薄膜晶体管。
首先,与上述实施例相同地形成直到图18C的结构,之后去除抗蚀剂122,并且覆盖半导体层104、106和110、形成在半导体层108上面的第一绝缘层116、和包含第一浮动栅极层121及第二浮动栅极层125的叠层结构地形成第二绝缘层128(参照图22A)。
接着,覆盖形成在半导体层108和110上面的第二绝缘层128地选择性地形成抗蚀剂130,并且选择性地去除形成在半导体层104和106上的第二绝缘层128(参照图22B)。
接着,覆盖半导体层104和106地分别形成第三绝缘层132和134(参照图22C)。
接着,覆盖形成在半导体层104和106上面的第三绝缘层132和134、以及形成在半导体层108和110上面的第二绝缘层128地形成导电膜(参照图23A)。这里示出了按顺序层叠导电膜136和导电膜138来形成导电膜的例子。不言而喻,导电膜还可以以单层或三层以上(包括三层)的叠层结构形成。
接着,通过选择性地蚀刻并去除层叠设置的导电膜136和138,在半导体层104、106、108和110的上面的一部分留下导电膜136和138,来形成分别用作栅极的导电膜140、142、144和146(参照图23B)。注意,导电膜140包括由留下的导电膜136和138层叠设置的导电膜182a和184a。此外,在本实施例中,在导电膜140中将形成在下面的导电膜182a的宽度(相对于与载流子流过沟道形成区域的方向(源区到漏区的方向)大致平行的方向的宽度)设定为比导电膜184a的宽度大的宽度。与此同样,在导电膜142中,按顺序层叠地形成导电膜182b和其宽度小于导电膜182b的导电膜184b,在导电膜144中,按顺序层叠地形成导电膜182c和其宽度小于导电膜182c的导电膜184c,并且在导电膜146中,按顺序层叠地形成导电膜182d和其宽度小于导电膜182d的导电膜184d。
接着,通过覆盖半导体层104地选择性地形成抗蚀剂148,并且以该抗蚀剂148、导电膜142、144和146作为掩模对半导体层106、108和110引入杂质元素,而形成杂质区域(参照图23C)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(Al)或镓(Ga)等。这里,作为杂质元素使用磷(P)。
在图23C中,通过引入杂质元素,在半导体层106中形成高浓度杂质区域152、低浓度杂质区域186和沟道形成区域150,所述高浓度杂质区域152形成源区或漏区,并且所述低浓度杂质区域186形成LDD区域。此外,在半导体层108中形成高浓度杂质区域156、低浓度杂质区域158和沟道形成区域154,所述高浓度杂质区域156形成源区或漏区,并且所述低浓度杂质区域158形成LDD区域。此外,在半导体层110中形成高浓度杂质区域162、低浓度杂质区域164和沟道形成区域160,所述高浓度杂质区域162形成源区或漏区,并且所述低浓度杂质区域164形成LDD区域。
形成在半导体层106中的低浓度杂质区域186通过在图23C中引入的杂质元素穿过导电膜182b而形成。由此,在半导体层106中,在与导电膜182b及导电膜184b双方重叠的区域中形成沟道形成区域150,在与导电膜182b重叠并且与导电膜184b没有重叠的区域中形成低浓度杂质区域186,以及在与导电膜182b及导电膜184b双方都没有重叠的区域中形成高浓度杂质区域152。
此外,形成在半导体层108中的低浓度杂质区域158通过在图23C中引入的杂质元素穿过包含第一浮动栅极层121及第二浮动栅极层125的叠层结构而形成。由此,在半导体层108中,在与导电膜182c及包含第一浮动栅极层121及第二浮动栅极层125的叠层结构双方重叠的区域中形成沟道形成区域154,在与包含第一浮动栅极层121及第二浮动栅极层125的叠层结构重叠并且与导电膜182c没有重叠的区域中形成低浓度杂质区域158,以及在与包含第一浮动栅极层121及第二浮动栅极层125的叠层结构及导电膜182c双方都没有重叠的区域中形成高浓度杂质区域156。注意,当以薄的膜厚度形成导电膜182c时,有时在半导体层108中的与导电膜182c及包含第一浮动栅极层121及第二浮动栅极层125的叠层结构双方重叠并且与导电膜184c没有重叠的区域形成具有与低浓度杂质区域158相同或低于其浓度的低浓度杂质区域。
形成在半导体层110中的低浓度杂质区域164通过在图23C中引入的杂质元素穿过导电膜182d而形成。由此,在半导体层110中,在与导电膜182d及导电膜184d双方重叠的区域中形成沟道形成区域160,在与导电膜182d重叠并且与导电膜184d没有重叠的区域中形成低浓度杂质区域164,以及在与导电膜182d及导电膜184d双方都没有重叠的区域中形成高浓度杂质区域162。
接着,通过覆盖半导体层106、108和110地选择性地形成抗蚀剂166,并且以该抗蚀剂166和导电膜140作为掩模对半导体层104引入杂质元素,而形成杂质区域(参照图24A)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(Al)或镓(Ga)等。这里,引入具有与在图23C中引入到半导体层106、108和110的杂质元素不同的导电类型的杂质元素(例如,硼(B))。其结果,在半导体层104中形成高浓度杂质区域170、低浓度杂质区域188和沟道形成区域168,所述高浓度杂质区域170形成源区或漏区,并且所述低浓度杂质区域188形成LDD区域。
形成在半导体层104中的低浓度杂质区域188通过在图24A中引入的杂质元素穿过导电膜182a而形成。由此,在半导体层104中,在与导电膜182a及导电膜184a双方重叠的区域中形成沟道形成区域168,在与导电膜182a重叠并且与导电膜184a没有重叠的区域中形成低浓度杂质区域188,以及在与导电膜182a及导电膜184a双方都没有重叠的区域中形成高浓度杂质区域170。
接着,覆盖第二绝缘层128、第三绝缘层132和134、导电膜140、142、144和146地形成绝缘层172,在该绝缘层172上形成与分别形成在半导体层104、106、108和110中的杂质区域170、152、156和162电连接的导电膜174(参照图24B)。
注意,在本实施例所示的结构中,也可以如上述图35和42所示那样设置杂质区域194。
本实施例的非易失性半导体存储装置通过根据电路的结构使晶体管的栅极绝缘层的膜厚不同,可以实现低功耗化。另外,可以实现非易失性半导体存储装置的工作的稳定化。具体而言,通过使构成逻辑部分的晶体管的栅极绝缘层的膜厚减薄,可以减少阈值电压的不均匀,并且可以以低电压驱动该非易失性半导体存储装置。通过使存储器部分的选择晶体管的栅极绝缘层的膜厚增加,即使在对非易失性存储元件进行写入及擦除工作时适用比逻辑部分高的电压的情况下,也可以提高工作的稳定性。在非易失性存储元件中,可以容易将电荷从半导体层注入到浮动栅极中,并且可以防止电荷从浮动栅极中消失。就是说,当非易失性存储器元件作为存储器工作时,可以以低电压且高效率进行写入,并且可以提高电荷保持特性。通过本实施例,可以以连续步骤制造具有上述优良效果的非易失性半导体存储装置。
本实施例可以与本说明书中所示的其他实施方式或实施例组合来实施。
实施例4
在本实施例中,将参照附图说明与上述实施例1或2不同的半导体装置的制造方法。注意,对与上述实施例1或2相同的部分使用相同的符号,并且省略其说明。注意,图39至41示出了俯视图,图28至30示出了沿图39至41中的线A-B、C-D、E-F和G-H的截面图。此外,A-B之间及C-D之间示出设置在逻辑部分的薄膜晶体管,E-F之间示出设置在存储器部分的非易失性存储器元件,以及G-H之间示出设置在存储器部分的薄膜晶体管。
首先,与上述实施例1相同地形成直到图18C的结构,之后以抗蚀剂122作为掩模对半导体层108引入杂质元素,而形成杂质区域190(参照图28A)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(Al)或镓(Ga)等。这里,对半导体层108引入磷(P)作为杂质元素。注意,在本实施例中,使用作浮动栅的包含第一浮动栅极层121及第二浮动栅极层125的叠层结构的宽度小于半导体层108的宽度。换句话说,使包含第一浮动栅极层121及第二浮动栅极层125的叠层结构不超越出半导体层108(半导体层108和包含第一浮动栅极层121及第二浮动栅极层125的叠层结构总是重叠)地设置它们(参照图39)。
接着,覆盖半导体层104、106和110、形成在半导体层108上面的第一绝缘层116和包含第一浮动栅极层121及第二浮动栅极层125的叠层结构地形成第二绝缘层128(参照图28B)。
接着,覆盖形成在半导体层108和110上面的第二绝缘层128地选择性地形成抗蚀剂130,并且选择性地去除形成在半导体层104和106上的第二绝缘层128(参照图28C)。
接着,覆盖半导体层104和106地分别形成第三绝缘层132和134(参照图29A)。
接着,覆盖形成在半导体层104和106上面的第三绝缘层132和134、以及形成在半导体层108和110上面的第二绝缘层128地形成导电膜(参照图29B)。这里示出按顺序层叠导电膜136和导电膜138来形成导电膜的例子。不言而喻,也可以以单层或三层以上(包括三层)的叠层结构形成导电膜。
接着,通过选择性地蚀刻并去除层叠设置的导电膜136和138,在半导体层104、106、108和110的上面的一部分留下导电膜136和138,而形成分别用作栅极的导电膜140、142、144和146(参照图29C和40)。
注意,在本实施例中,使形成在半导体层108上的导电膜144的宽度大于包含第一浮动栅极层121及第二浮动栅极层125的叠层结构的宽度(至少针对与载流子流过沟道的方向大致平行的方向的宽度)。
接着,通过覆盖半导体层104地选择性地形成抗蚀剂148,并且以该抗蚀剂148、导电膜142、144和146作为掩模对半导体层106、108和110引入杂质元素,而形成杂质区域(参照图30A)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(Al)或镓(Ga)等。这里,作为杂质元素使用磷(P)。
在图30A中,通过引入杂质元素,在半导体层106中形成高浓度杂质区域152和沟道形成区域150,所述高浓度杂质区域152形成源区或漏区。此外,在半导体层108中形成高浓度杂质区域156、低浓度杂质区域158和沟道形成区域154,所述高浓度杂质区域156形成源区或漏区,并且所述低浓度杂质区域158形成LDD区域。此外,在半导体层110中,形成高浓度杂质区域162和沟道形成区域160,所述高浓度杂质区域162形成源区或漏区。
接着,通过覆盖半导体层106、108和110地选择性地形成抗蚀剂166,并且以该抗蚀剂166和导电膜140作为掩模对半导体层104引入杂质元素,而形成杂质区域(参照图30B)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(Al)或镓(Ga)等。这里引入具有与在图30A中引入到半导体层106、108和110的杂质元素不同的导电类型的杂质元素(例如,硼(B))。其结果,在半导体层104中形成高浓度杂质区域170和沟道形成区域168,所述高浓度杂质区域170形成源区或漏区。
接着,覆盖第二绝缘层128、第三绝缘层132和134、导电膜140、142、144和146地形成绝缘层172,并且在该绝缘层172上形成导电膜174,该导电膜174与分别形成在半导体层104、106、108和110中的杂质区域152、156、162和170电连接(参照图30C和41)。
注意,在本实施例中,设置包含第一浮动栅极层121及第二浮动栅极层125的叠层结构并使它的宽度比半导体层108的宽度小(参照图40),其中,所述叠层结构用作非易失性存储器元件的浮动栅。包含第一浮动栅极层121及第二浮动栅极层125的叠层结构的端部形成在半导体层108的上面,并且超越出半导体层108的端部地横贯形成用作控制栅的导电膜144。因此,由于制造工序中的蚀刻等,包含第一浮动栅极层121及第二浮动栅极层125的叠层结构的端部以不均匀的形状被形成,而有可能非易失性存储器元件的特性受影响。此外,因为在半导体层108的端部的绝缘层的覆盖不良或制造工序中的某些电荷的积累,非易失性存储器元件的特性有可能受影响。因此,在上述结构中,也可以具有在与包含第一浮动栅极层121及第二浮动栅极层125的叠层结构的端部(这里为与载流子流过沟道形成区域的方向(源区到漏区的方向)大致垂直的方向上的包含第一浮动栅极层121及第二浮动栅极层125的叠层结构的端部)的区域重叠的半导体层108及其附近的区域选择性地设置杂质区域194的结构(参照图42)。
设置杂质区域194,使它具有与用作半导体层108的源区或漏区的杂质区域156不同的导电类型。例如,当以呈现n型的导电类型设置杂质区域156时,以呈现p型的导电类型设置杂质区域194。
图42虽然示出了在与导电膜144没有重叠的区域也延伸形成杂质区域194的例子,但是也可以只在与导电膜144重叠的区域形成它。此外,也可以将其设置在半导体层108的所有外围部分。
像这样,通过设置杂质区域194,杂质区域156和杂质区域194相邻的部分的电阻因pn结而提高,而可以抑制因为包含第一浮动栅极层121及第二浮动栅极层125的叠层结构的端部的形状等给非易失性存储器元件的特性造成的影响。
这里对E-F之间的非易失性存储器元件进行了说明,但是也可以如图35至42所示,同样在设置于A-B之间、C-D之间、G-H之间的晶体管中设置杂质区域194。
本实施例的非易失性半导体存储装置通过根据电路的结构使晶体管的栅极绝缘层的膜厚不同,可以实现低功耗化。另外,可以实现非易失性半导体存储装置的工作的稳定化。具体而言,通过使构成逻辑部分的晶体管的栅极绝缘层的膜厚减薄,可以减少阈值电压的不均匀,并且可以以低电压驱动该非易失性半导体存储装置。通过使存储器部分的选择晶体管的栅极绝缘层的膜厚增加,即使在对非易失性存储元件进行写入及擦除工作时适用比逻辑部分高的电压的情况下,也可以提高工作的稳定性。在非易失性存储元件中,可以容易将电荷从半导体层注入到浮动栅极中,并且可以防止电荷从浮动栅极中消失。就是说,当非易失性存储器元件作为存储器工作时,可以以低电压且高效率进行写入,并且可以提高电荷保持特性。通过本实施例,可以以连续步骤制造具有上述优良效果的非易失性半导体存储装置。
本实施例可以与本说明书中所示的其他实施方式或实施例组合来实施。
实施例5
在本实施例中,将参照附图说明与上述实施例1至3不同的半导体装置的制造方法。注意,对与上述实施例1至3中的任何一个相同的部分使用相同的符号,并且省略其说明。注意,图43至45示出了俯视图,图25至27示出了沿图43至45中的线A-B、C-D、E-F和G-H的截面图。此外,A-B之间及C-D之间示出设置在逻辑部分的薄膜晶体管,E-F之间示出设置在存储器部分的非易失性存储器元件,以及G-H之间示出设置在存储器部分的薄膜晶体管。
首先,与上述实施例相同地形成直到图18C的结构,之后如图19A所示,覆盖半导体层104、106和108、以及半导体层110的一部分地形成抗蚀剂,并且对没有被所述抗蚀剂覆盖的半导体层110引入杂质元素,而形成杂质区域126。然后,去除抗蚀剂,并覆盖半导体层104、106和110、以及形成在半导体层108上面的第一绝缘层116和包含第一导电层120及第二导电层123的叠层结构地形成第二绝缘层128(参照图25A和43)。
接着,覆盖形成在半导体层108和110上面的第二绝缘层128地选择性地形成抗蚀剂130,并且选择性地去除形成在半导体层104和106上的第二绝缘层128(参照图25B)。
接着,覆盖半导体层104和106地分别形成第三绝缘层132和134(参照图25C)。
接着,覆盖形成在半导体层104和106上面的第三绝缘层132和134、以及形成在半导体层108和110上面的第二绝缘层128地形成导电膜(参照图26A)。这里示出了按顺序层叠导电膜136和导电膜138而形成导电膜的例子。不言而喻,导电膜也可以以单层或三层以上(包括三层)的叠层结构形成。
接着,通过选择性地蚀刻并去除层叠设置的导电膜136和138,在半导体层104、106、108和110上面的一部分留下导电膜136和138,以形成分别用作栅极的导电膜140、142、144和146(参照图26B和43)。此外,在本实施例中,使与导电膜140、142、144和146没有重叠的半导体层104、106、108和110的表面露出。
具体而言,在半导体层104中,选择性地去除形成在导电膜140下面的第三绝缘层132中的与该导电膜140没有重叠的部分,以使导电膜140与第三绝缘层132的端部大致一致。此外,在半导体层106中,选择性地去除形成在导电膜142下面的第三绝缘层134中的与该导电膜142没有重叠的部分,以使导电膜142与第三绝缘层134的端部大致一致。此外,在半导体层108中,选择性地去除形成在导电膜144下面的第二绝缘层128、包含第一导电层120及第二导电层123的叠层结构和第一绝缘层116中的与该导电膜144没有重叠的部分,以使导电膜144与第二绝缘层128、包含第一浮动栅极层121及第二浮动栅极层125的叠层结构及第一绝缘层116的端部大致一致。此外,在半导体层110中,选择性地去除形成在导电膜146下面的第二绝缘层128中的与该导电膜146没有重叠的部分,以使导电膜146与第二绝缘层128的端部大致一致(参照图44)。
在此情况下,可以在形成导电膜140、142、144和146的同时去除没有重叠的部分的绝缘层等,也可以在形成导电膜140、142、144和146之后,以留下的抗蚀剂或该导电膜140、142、144和146作为掩模来去除没有重叠的部分的绝缘层等。
接着,通过覆盖半导体层104地选择性地形成抗蚀剂148,并且以该抗蚀剂148、导电膜142、144和146作为掩模对半导体层106、108和110引入杂质元素,而形成杂质区域(参照图26C)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(A1)或镓(Ga)等。这里,使用磷(P)作为杂质元素。
在图26C中,通过引入杂质元素,在半导体层106中形成杂质区域152和沟道形成区域150,所述杂质区域152形成源区或漏区。此外,在半导体层108中,形成杂质区域156和沟道形成区域154,所述杂质区域156形成源区或漏区。此外,在半导体层110中,形成高浓度杂质区域162、低浓度杂质区域164和沟道形成区域160,所述高浓度杂质区域162形成源区或漏区,并且所述低浓度杂质区域164形成LDD区域。
接着,通过覆盖半导体层106、108和110地选择性地形成抗蚀剂166,并且以该抗蚀剂166和导电膜140作为掩模对半导体层104引入杂质元素,而形成杂质区域(参照图27A)。作为杂质元素,使用赋予n型的杂质元素或赋予p型的杂质元素。作为呈现n型的杂质元素,可以使用磷(P)或砷(As)等。作为呈现p型的杂质元素,可以使用硼(B)、铝(Al)或镓(Ga)等。这里,引入具有与图26C中引入到半导体层106、108和110的杂质元素不同的导电类型的杂质元素(例如,硼(B))。其结果,在半导体层104中形成杂质区域170和沟道形成区域168,所述杂质区域170形成源区或漏区。
注意,在本实施例中,在图26C或27A中,在使与导电膜140、142、144和146没有重叠的半导体层104、106、108和110露出的状态下引入杂质元素。由此,分别形成在半导体层104、106、108和110中的沟道形成区域150、154、160和168可以与导电膜140、142、144和146以自对准的方式形成。
接着,覆盖露出的半导体层104、106、108和110、导电膜140、142、144和146地形成绝缘层192(参照图27B)。
绝缘层192可以通过使用CVD法或溅射法等并且使用如下材料以单层结构或叠层结构来形成:含氧或氮的绝缘层如氧化硅(SiOx)、氮化硅(SiNx)、氧氮化硅(SiOxNy(x>y))和氮氧化硅(SiNxOy(x>y))等;或DLC(类金刚石碳)等。
接着,覆盖绝缘层192地形成绝缘层172,并且在绝缘层172上形成导电膜174,该导电膜174与分别形成在半导体层104、106、108和110中的杂质区域152、156、162和170电连接(参照图27C和45)。
作为绝缘层172,可以使用上述实施例1所说明的任何材料。例如,可以使用包含氧化硅(SiOx)、氮化硅(SiNx)、氧氮化硅(SiOxNy(x>y))或氮氧化硅(SiNxOy(x>y))等含氧或氮的无机材料的绝缘层作为绝缘层192,并且可以使用环氧、聚酰亚胺、聚酰胺、聚乙烯基苯酚、苯并环丁烯或丙烯等的有机材料作为绝缘层172。当然,也可以使用包含无机材料的绝缘层形成绝缘层192和绝缘层172双方。
注意,在本实施例中,还可以利用侧壁来在半导体层104、106、108和110中形成LDD区域。例如,在形成到图26B之后,以导电膜140、142、144和146作为掩模对半导体层104、106、108和110引入低浓度的杂质元素,然后形成与导电膜140、142、144和146的侧面接触的绝缘层198(也称为侧壁)。
然后,通过以绝缘层198、导电膜140、142、144和146作为掩模引入高浓度的杂质元素,而在半导体层104中形成高浓度杂质区域170、低浓度杂质区域188和沟道形成区域168,所述高浓度杂质区域170形成源区或漏区,并且所述低浓度杂质区域188形成LDD区域。此外,在半导体层106中,形成高浓度杂质区域152、低浓度杂质区域186和沟道形成区域150,所述高浓度杂质区域152形成源区或漏区,并且所述低浓度杂质区域186形成LDD区域。此外,在半导体层108中,形成高浓度杂质区域156、低浓度杂质区域158和沟道形成区域154,所述高浓度杂质区域156形成源区或漏区,并且所述低浓度杂质区域158形成LDD区域。此外,在半导体层110中,形成高浓度杂质区域162、低浓度杂质区域164和沟道形成区域160,所述高浓度杂质区域162形成源区或漏区,并且所述低浓度杂质区域164形成LDD区域(参照图31A)。
注意,绝缘层198的形成方法为如下:使用等离子体CVD法或溅射法等以单层或叠层形成含有硅、硅的氧化物或硅的氮化物的无机材料的膜;或含有有机树脂等的有机材料的膜。然后,通过以垂直方向为主体的各向异性蚀刻选择性地蚀刻所述绝缘层,以与导电膜140、142、144和146的侧面接触地形成绝缘层198。注意,绝缘层198作为当形成LDD(低掺杂漏)区域时的掺杂用掩模而使用。此外,这里,绝缘层198与形成在导电膜240、242、244和246下面的绝缘层或浮动栅极的侧面接触地被形成。
之后,如上所述,通过形成绝缘层192和172和导电膜174,可以制做出非易失性半导体存储装置(参照图31B)。这样被称作侧壁的绝缘层198优选适用于沟道长度为1.5μm或更短的非易失性存储器元件中。通过利用被称作侧壁的绝缘层198,可以以自对准方式形成构成LDD区域的低浓度杂质区域158,并且可以提高非易失性存储器元件的可靠性。
注意,在本实施例所示的结构中,也可以具有如下结构:如上述实施例3所示那样,用作浮动栅的包含第一浮动栅极层121及第二浮动栅极层125的叠层结构的宽度小于半导体层108的宽度。此外,在本实施例所示的结构中,也可以如上述图35和36所示那样设置杂质区域194。
本实施例的非易失性半导体存储装置通过根据电路的结构使晶体管的栅极绝缘层的膜厚不同,可以实现低功耗化。另外,可以实现非易失性半导体存储装置的工作的稳定化。具体而言,通过使构成逻辑部分的晶体管的栅极绝缘层的膜厚减薄,可以减少阈值电压的不均匀,并且可以以低电压驱动该非易失性半导体存储装置。通过使存储器部分的选择晶体管的栅极绝缘层的膜厚增加,即使在对非易失性存储元件进行写入及擦除工作时适用比逻辑部分高的电压的情况下,也可以提高工作的稳定性。在非易失性存储元件中,可以容易将电荷从半导体层注入到浮动栅极中,并且可以防止电荷从浮动栅极中消失。就是说,当非易失性存储器元件作为存储器工作时,可以以低电压且高效率进行写入,并且可以提高电荷保持特性。通过本实施例,可以以连续步骤制造具有上述优良效果的非易失性半导体存储装置。
本实施例可以与本说明书中所示的其他实施方式或实施例组合来实施。
实施例6
在本实施例中,以下将参照附图说明具有上述本发明的非易失性半导体存储装置且能够无接触地输入/输出数据的半导体装置的适用例子。根据使用方式,能够无接触地输入/输出数据的半导体装置还被称为RFID标签、ID标签、IC标签、IC芯片、RF标签、无线标签、电子标签或无线芯片。
半导体装置800具有无接触地进行数据通讯的功能,并且包括高频电路810、电源电路820、复位电路830、时钟产生电路840、数据解调电路850、数据调制电路860、控制其它电路的控制电路870、存储电路880、以及天线890(图46A)。高频电路810是接收来自天线890的信号并且将从数据调制电路860接收的信号从天线890输出的电路。电源电路820是根据接收信号产生电源电位的电路。复位电路830是产生复位信号的电路。时钟产生电路840是基于从天线890输入的接收信号产生各种时钟信号的电路。数据解调电路850是解调接收信号且将该信号输出到控制电路870的电路。数据调制电路860是将从控制电路870接收的信号调制的电路。此外,作为控制电路870,例如设置有代码抽出电路910、代码判定电路920、CRC判定电路930、以及输出单元电路940。注意,代码抽出电路910是将传送到控制电路870的指令所包括的多个代码分别抽出的电路。代码判定电路920是将被抽出的代码与相当于参考值的代码比较而判定指令内容的电路。CRC判定电路930是基于被判定的代码查出是否存在发送错误等的电路。
接着,对上述半导体装置的工作的一个例子进行说明。首先,天线890接收无线信号。无线信号经由高频电路810被传送到电源电路820,并且产生高电源电位(以下,写为VDD)。将VDD提供给半导体装置800所具有的各个电路。此外,经由高频电路810被传送到数据解调电路850的信号被解调(以下,解调信号)。而且,经由高频电路810并且经过复位电路830及时钟产生电路840的信号以及解调信号被传送到控制电路870。被传送到控制电路870的信号被代码抽出电路910、代码判定电路920、以及CRC判定电路930等分析。然后,根据被分析的信号输出存储在存储电路880内的半导体装置的信息。被输出的半导体装置的信息经过输出单元电路940而被编码。再者,被编码的半导体装置800的信息,经过数据调制电路860,由天线890作为无线信号被发送。注意,低电源电位(以下,VSS)在构成半导体装置800的多个电路中是通用的,并且可以将VSS作为GND来使用。此外,可以将本发明的非易失性半导体存储装置应用于存储电路880。由于本发明的非易失性半导体存储装置可以降低驱动电压,从而能够延长可以无接触地进行数据通讯的距离。
如此,通过将信号从读取/写入器传送到半导体装置800并且将从该半导体装置800传送来的信号使用读取/写入器接收,可以读出半导体装置的数据。
此外,半导体装置800既可以是不安装电源(电池)而利用电磁波将电源电压供应给各个电路的样式,又可以是安装电源(电池)并且利用电磁波和电源(电池)将电源电压供应给各个电路的样式。
接着,将说明能够无接触地输入/输出数据的半导体装置的使用方式的一个例子。在包括显示部分3210的便携式终端的侧面设置有读取/写入器3200,并且在产品3220的侧面设置有半导体装置3230(图46B)。当将读取/写入器3200接近产品3220所包括的半导体装置3230时,有关产品的信息诸如原材料、原产地、各个生产过程的检查结果、流通过程的历史、以及产品说明等被显示在显示部分3210上。此外,当将商品3260使用传送带搬运时,可以利用读取/写入器3240和设置在商品3260上的半导体装置3250,对该商品3260进行检查(图46C)。像这样,通过将半导体装置利用于系统,可以容易获得信息并且实现高功能化和高附加价值化。
此外,本发明的非易失性半导体存储装置可以应用于具有存储器的所有领域的电子设备中。例如,作为利用本发明的非易失性半导体存储装置的电子设备,可以举出摄像机或数字照相机等影像拍摄装置、护目镜型显示器(头戴显示器)、导航系统、音频再现装置(汽车音响、音响组件等)、计算机、游戏机、便携式信息终端(移动计算机、移动电话、便携式游戏机或电子书等)、具有记录媒质的图像再现装置(具体地说,能够播放记录媒质比如数字通用光盘(DVD)等并且具有能够显示其图像的显示器的装置)等。图17示出这些电子设备的具体例子。
图17A和17B示出了一种数字照相机。图17B为示出图17A的背面的图。该数字照相机包括框体2111、显示部分2112、镜头2113、操作键2114、以及快门2115等。此外,该数字照相机还包括可取出的非易失性存储器2116,并且具有将使用该数字照相机拍摄的数据存储在存储器2116中的结构。使用本发明来形成的非易失性半导体存储装置可以应用于所述存储器2116。
此外,图17C示出了一种移动电话,其为移动终端的一个典型例子。该移动电话包括框体2121、显示部分2122、以及操作键2123等。此外,该移动电话还安装有可取出的非易失性存储器2125,并且可以将该移动电话的电话号码等的数据、图像、音频数据等存储在存储器2125中并再现。使用本发明来形成的非易失性半导体存储装置可以应用于所述存储器2125。
此外,图17D示出了数字音响设备,其为音频组件的一个典型例子。图17D所示的数字音响设备包括主体2130、显示部分2131、存储器部分2132、操作部分2133、以及耳机2134等。注意,还可以使用头戴式耳机或无线耳机而代替耳机2134。将使用本发明来形成的非易失性半导体存储装置可以用于存储器部分2132。例如,可以通过使用存储容量为20至200千兆字节(GB)的NAND型非易失性存储器操作操作部分2133,而存储和再现图像或音频(音乐)。注意,显示部分2131可以通过在黑色背景上显示白色文字,而抑制功耗。这尤其在携带音响组件中是有效的。注意,设置在存储器部分2132中的非易失性半导体存储装置还可以为可取出的结构。
此外,图17E示出了电子书(也称作电子纸)。该电子书包括主体2141、显示部分2142、操作键2143、以及存储器部分2144。此外,该电子书可以在主体2141中内部装有调制解调器,并可以为以无线方式输出/输入信息的结构。将使用本发明来形成的非易失性半导体存储装置可以用于存储器部分2144。例如,可以通过使用存储容量为20至200千兆字节(GB)的NAND型非易失性存储装置操作操作键2143,而存储并再现图像或音声(音乐)。注意,设置在存储器部分2144中的非易失性半导体存储装置可以为可取出的结构。
如上所述,本发明的非易失性半导体存储装置的应用范围很广泛,只要其具有存储器,就可以应用于所有领域的电子设备中。
本说明书根据2006年3月31日在日本专利局受理的日本专利申请编号2006-100367而制作,所述申请内容包括在本说明书中。

Claims (43)

1.一种非易失性半导体存储装置,包括:
在彼此相离而形成的一对杂质区域之间具有沟道形成区域的半导体层;
在所述沟道形成区域上的第一绝缘层;
在所述沟道形成区域上且其间夹有所述第一绝缘层的浮动栅;
在所述浮动栅上的第二绝缘层;以及
在所述浮动栅上且其间夹有所述第二绝缘层的控制栅,
其中,所述浮动栅至少具有接触到所述第一绝缘层的第一层以及形成在所述第一层上的第二层,
并且,所述第一层包括半导体材料,并且具有比所述半导体层的能隙小的能隙,
并且,所述第二层由选自金属、合金和金属化合物中的材料形成。
2.根据权利要求1所述的非易失性半导体存储装置,其中所述半导体层的能隙和所述浮动栅的能隙之间的差距为0.1eV或更大。
3.根据权利要求1所述的非易失性半导体存储装置,其中所述第一绝缘层包括氧化硅层和在所述氧化硅层上的氮化硅层。
4.根据权利要求1所述的非易失性半导体存储装置,其中所述半导体层是形成在绝缘表面上的岛状半导体层。
5.根据权利要求1所述的非易失性半导体存储装置,其中多个所述浮动栅及所述控制栅排列在所述半导体层上,并且所述控制栅的每一个重叠于所述浮动栅。
6.根据权利要求1所述的非易失性半导体存储装置,其中所述浮动栅的沟道长度方向的端部超过所述控制栅的沟道长度方向的端部。
7.根据权利要求1所述的非易失性半导体存储装置,其中所述控制栅的沟道长度方向的端部超过所述浮动栅的沟道长度方向的端部。
8.根据权利要求1所述的非易失性半导体存储装置,其中所述浮动栅的沟道宽度方向的端部配置在所述半导体层和具有与所述一对杂质区域的导电类型不同的导电类型的杂质区域上。
9.根据权利要求1所述的非易失性半导体存储装置,其中所述半导体层包括与所述浮动栅重叠且其导电类型与所述一对杂质区域的导电类型相同的低浓度杂质区域。
10.根据权利要求1所述的非易失性半导体存储装置,其中所述第二层至少包含钨、钽、钛、钼、铬和镍中的一种。
11.根据权利要求1所述的非易失性半导体存储装置,其中所述第二层至少包含氮化钽、氮化钨、氮化钼、氮化钛、氧化钽、氧化钛和氧化钼中的一种。
12.一种非易失性半导体存储装置,包括:
在彼此相离而形成的一对杂质区域之间具有沟道形成区域的半导体层;
在所述沟道形成区域上的第一绝缘层;
在所述沟道形成区域上且其间夹有所述第一绝缘层的浮动栅;
在所述浮动栅上的第二绝缘层;以及
在所述浮动栅上且其间夹有所述第二绝缘层的控制栅,
其中,所述浮动栅至少具有接触到所述第一绝缘层的第一层以及形成在所述第一层上的第二层,
并且,所述第一层具有比所述半导体层更小的带隙且更低的电阻率,
并且,所述第二层由选自金属、合金和金属化合物中的材料形成。
13.根据权利要求12所述的非易失性半导体存储装置,其中所述第一绝缘层包括氧化硅层和在所述氧化硅层上的氮化硅层。
14.根据权利要求12所述的非易失性半导体存储装置,其中所述半导体层是形成在绝缘表面上的岛状半导体层。
15.根据权利要求12所述的非易失性半导体存储装置,其中多个所述浮动栅及所述控制栅排列在所述半导体层上,并且所述控制栅的每一个重叠于所述浮动栅。
16.根据权利要求12所述的非易失性半导体存储装置,其中所述浮动栅的沟道长度方向的端部超过所述控制栅的沟道长度方向的端部。
17.根据权利要求12所述的非易失性半导体存储装置,其中所述控制栅的沟道长度方向的端部超过所述浮动栅的沟道长度方向的端部。
18.根据权利要求12所述的非易失性半导体存储装置,其中所述浮动栅的沟道宽度方向的端部配置在所述半导体层和具有与所述一对杂质区域的导电类型不同的导电类型的杂质区域上。
19.根据权利要求12所述的非易失性半导体存储装置,其中所述半导体层包括与所述浮动栅重叠且其导电类型与所述一对杂质区域的导电类型相同的低浓度杂质区域。
20.根据权利要求12所述的非易失性半导体存储装置,其中所述第二层至少包含钨、钽、钛、钼、铬和镍中的一种。
21.根据权利要求12所述的非易失性半导体存储装置,其中所述第二层至少包含氮化钽、氮化钨、氮化钼、氮化钛、氧化钽、氧化钛和氧化钼中的一种。
22.一种非易失性半导体存储装置,包括:
在彼此相离而形成的一对杂质区域之间具有沟道形成区域的半导体层;
在所述沟道形成区域上的第一绝缘层;
在所述沟道形成区域上且其间夹有所述第一绝缘层的浮动栅;
在所述浮动栅上的第二绝缘层;以及
在所述浮动栅上且其间夹有所述第二绝缘层的控制栅,
其中,所述浮动栅至少具有接触到所述第一绝缘层的第一层以及形成在所述第一层上的第二层,
并且,对抗所述浮动栅的第一层的电子的由所述第一绝缘层形成的势垒能高于对抗所述半导体层的电子的由所述第一绝缘层形成的势垒能,
并且,所述第二层由选自金属、合金和金属化合物中的材料形成。
23.根据权利要求22所述的非易失性半导体存储装置,其中所述第一绝缘层包括氧化硅层和在所述氧化硅层上的氮化硅层。
24.根据权利要求22所述的非易失性半导体存储装置,其中所述半导体层是形成在绝缘表面上的岛状半导体层。
25.根据权利要求22所述的非易失性半导体存储装置,其中多个所述浮动栅及所述控制栅排列在所述半导体层上,并且所述控制栅的每一个重叠于所述浮动栅。
26.根据权利要求22所述的非易失性半导体存储装置,其中所述浮动栅的沟道长度方向的端部超过所述控制栅的沟道长度方向的端部。
27.根据权利要求22所述的非易失性半导体存储装置,其中所述控制栅的沟道长度方向的端部超过所述浮动栅的沟道长度方向的端部。
28.根据权利要求22所述的非易失性半导体存储装置,其中所述浮动栅的沟道宽度方向的端部配置在所述半导体层和具有与所述一对杂质区域的导电类型不同的导电类型的杂质区域上。
29.根据权利要求22所述的非易失性半导体存储装置,其中所述半导体层包括与所述浮动栅重叠且其导电类型与所述一对杂质区域的导电类型相同的低浓度杂质区域。
30.根据权利要求22所述的非易失性半导体存储装置,其中所述第二层至少包含钨、钽、钛、钼、铬和镍中的一种。
31.根据权利要求22所述的非易失性半导体存储装置,其中所述第二层至少包含氮化钽、氮化钨、氮化钼、氮化钛、氧化钽、氧化钛和氧化钼中的一种。
32.一种非易失性半导体存储装置,包括:
在彼此相离而形成的一对杂质区域之间具有沟道形成区域的半导体层;
在所述沟道形成区域上的第一绝缘层;
在所述沟道形成区域上且其间夹有所述第一绝缘层的浮动栅;
在所述浮动栅上的第二绝缘层;以及
在所述浮动栅上且其间夹有所述第二绝缘层的控制栅,
其中,所述浮动栅至少具有接触到所述第一绝缘层的第一层以及形成在所述第一层上的第二层,
并且,所述第一层包括锗或锗化合物,
并且,所述第二层由选自金属、合金和金属化合物中的材料形成。
33.根据权利要求32所述的非易失性半导体存储装置,其中所述锗化合物是氧化锗或氮化锗。
34.根据权利要求32所述的非易失性半导体存储装置,其中所述第一绝缘层包括氧化硅层和在所述氧化硅层上的氮化硅层。
35.根据权利要求32所述的非易失性半导体存储装置,其中所述半导体层是形成在绝缘表面上的岛状半导体层。
36.根据权利要求32所述的非易失性半导体存储装置,其中多个所述浮动栅及所述控制栅排列在所述半导体层上,并且所述控制栅的每一个重叠于所述浮动栅。
37.根据权利要求32所述的非易失性半导体存储装置,其中所述浮动栅的沟道长度方向的端部超过所述控制栅的沟道长度方向的端部。
38.根据权利要求32所述的非易失性半导体存储装置,其中所述控制栅的沟道长度方向的端部超过所述浮动栅的沟道长度方向的端部。
39.根据权利要求32所述的非易失性半导体存储装置,其中所述浮动栅的沟道宽度方向的端部配置在所述半导体层和具有与所述一对杂质区域的导电类型不同的导电类型的杂质区域上。
40.根据权利要求32所述的非易失性半导体存储装置,其中所述半导体层包括与所述浮动栅重叠且其导电类型与所述一对杂质区域的导电类型相同的低浓度杂质区域。
41.根据权利要求32所述的非易失性半导体存储装置,其中所述第二层至少包含钨、钽、钛、钼、铬和镍中的一种。
42.根据权利要求32所述的非易失性半导体存储装置,其中所述第二层至少包含氮化钽、氮化钨、氮化钼、氮化钛、氧化钽、氧化钛和氧化钼中的一种。
43.根据权利要求32所述的非易失性半导体存储装置,其中所述第一层包括锗或锗化合物且具有1nm至20nm的厚度。
CN2007100921355A 2006-03-31 2007-04-02 非易失性半导体存储装置 Expired - Fee Related CN101047191B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2006100367 2006-03-31
JP2006-100367 2006-03-31
JP2006100367 2006-03-31

Publications (2)

Publication Number Publication Date
CN101047191A true CN101047191A (zh) 2007-10-03
CN101047191B CN101047191B (zh) 2013-03-13

Family

ID=38171081

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007100921355A Expired - Fee Related CN101047191B (zh) 2006-03-31 2007-04-02 非易失性半导体存储装置

Country Status (5)

Country Link
US (1) US7842992B2 (zh)
EP (1) EP1840947A3 (zh)
JP (1) JP2014013901A (zh)
KR (1) KR101324757B1 (zh)
CN (1) CN101047191B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102315223A (zh) * 2010-07-07 2012-01-11 中国科学院微电子研究所 高性能平面浮栅闪存器件结构及其制作方法

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8603870B2 (en) * 1996-07-11 2013-12-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
TW556263B (en) * 1996-07-11 2003-10-01 Semiconductor Energy Lab Semiconductor device and method of manufacturing the same
EP1818989A3 (en) * 2006-02-10 2010-12-01 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor storage device and manufacturing method thereof
KR101488516B1 (ko) * 2006-03-21 2015-02-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 불휘발성 반도체 기억장치
TWI416738B (zh) * 2006-03-21 2013-11-21 Semiconductor Energy Lab 非揮發性半導體記憶體裝置
EP1837917A1 (en) * 2006-03-21 2007-09-26 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor memory device
EP1837900A3 (en) * 2006-03-21 2008-10-15 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor memory device
US7786526B2 (en) * 2006-03-31 2010-08-31 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor memory device
US8022460B2 (en) * 2006-03-31 2011-09-20 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor memory device
US7554854B2 (en) * 2006-03-31 2009-06-30 Semiconductor Energy Laboratory Co., Ltd. Method for deleting data from NAND type nonvolatile memory
JP2008130648A (ja) * 2006-11-17 2008-06-05 Fujifilm Corp 固体撮像素子およびその製造方法
KR101520284B1 (ko) * 2007-06-25 2015-05-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치
US7973357B2 (en) * 2007-12-20 2011-07-05 Samsung Electronics Co., Ltd. Non-volatile memory devices
US8885404B2 (en) 2011-12-24 2014-11-11 Sandisk Technologies Inc. Non-volatile storage system with three layer floating gate
KR102434987B1 (ko) * 2015-04-23 2022-08-22 삼성전자주식회사 박막 형성 방법 및 반도체 소자의 제조 방법
CN105552080B (zh) * 2016-01-13 2018-09-28 广州新视界光电科技有限公司 基于金属氧化物薄膜晶体管的非挥发性存储器的制备方法
JP2020150227A (ja) 2019-03-15 2020-09-17 キオクシア株式会社 半導体装置およびその製造方法

Family Cites Families (65)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3878549A (en) * 1970-10-27 1975-04-15 Shumpei Yamazaki Semiconductor memories
JPS517036A (ja) 1974-07-08 1976-01-21 Nippon Oils & Fats Co Ltd Tosohoho
JPS5223532A (en) 1975-08-16 1977-02-22 Sato Shinzou Salt bath* electrical heating nitriding of steel subsequent to quenching
JPS5844077B2 (ja) 1978-07-21 1983-09-30 有限会社美光技研 非金属表面の表面に装飾的擦痕模様を形成する方法
JP2656986B2 (ja) * 1989-10-02 1997-09-24 松下電子工業株式会社 不揮発性半導体記憶装置の製造方法
JP2723396B2 (ja) * 1991-09-19 1998-03-09 シャープ株式会社 不揮発性メモリ装置の製造方法
JP3228996B2 (ja) * 1992-03-30 2001-11-12 株式会社東芝 不揮発性半導体記憶装置
JPH0697454A (ja) 1992-09-11 1994-04-08 Toshiba Corp 不揮発性半導体メモリ装置及びその駆動方法
JP3283614B2 (ja) 1993-02-19 2002-05-20 株式会社リコー 不揮発性半導体メモリ装置及びその製造方法
US5448513A (en) * 1993-12-02 1995-09-05 Regents Of The University Of California Capacitorless DRAM device on silicon-on-insulator substrate
US5508543A (en) * 1994-04-29 1996-04-16 International Business Machines Corporation Low voltage memory
JP3273582B2 (ja) 1994-05-13 2002-04-08 キヤノン株式会社 記憶装置
JPH0897307A (ja) 1994-09-29 1996-04-12 Toshiba Corp 半導体記憶装置
JPH10135357A (ja) 1996-10-28 1998-05-22 Sony Corp 半導体不揮発性記憶装置
JPH10233505A (ja) * 1997-02-21 1998-09-02 Hitachi Ltd 半導体装置の製造方法
JPH1140682A (ja) 1997-07-18 1999-02-12 Sony Corp 不揮発性半導体記憶装置及びその製造方法
JP3980178B2 (ja) * 1997-08-29 2007-09-26 株式会社半導体エネルギー研究所 不揮発性メモリおよび半導体装置
JP3943245B2 (ja) * 1997-09-20 2007-07-11 株式会社半導体エネルギー研究所 半導体装置
JP3357861B2 (ja) * 1998-06-04 2002-12-16 株式会社東芝 Mis半導体装置及び不揮発性半導体記憶装置
KR100297712B1 (ko) 1998-07-23 2001-08-07 윤종용 고집적화를위한불휘발성메모리및그제조방법
US6518594B1 (en) * 1998-11-16 2003-02-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor devices
JP4076648B2 (ja) * 1998-12-18 2008-04-16 株式会社半導体エネルギー研究所 半導体装置
TW518637B (en) * 1999-04-15 2003-01-21 Semiconductor Energy Lab Electro-optical device and electronic equipment
WO2001069673A1 (fr) * 2000-03-13 2001-09-20 Tadahiro Ohmi Dispositif de memoire flash et son procede de fabrication et procede de formation de pellicule dielectrique
FR2810161B1 (fr) * 2000-06-09 2005-03-11 Commissariat Energie Atomique Memoire electronique a architecture damascene et procede de realisation d'une telle memoire
US6410968B1 (en) * 2000-08-31 2002-06-25 Micron Technology, Inc. Semiconductor device with barrier layer
JP2002184873A (ja) * 2000-10-03 2002-06-28 Sony Corp 不揮発性半導体記憶装置及びその製造方法
JP3984020B2 (ja) * 2000-10-30 2007-09-26 株式会社東芝 不揮発性半導体記憶装置
JP3594550B2 (ja) * 2000-11-27 2004-12-02 シャープ株式会社 半導体装置の製造方法
JP2002198446A (ja) 2000-12-27 2002-07-12 Fujitsu Ltd 半導体記憶装置とその製造方法
JP4776801B2 (ja) * 2001-04-24 2011-09-21 株式会社半導体エネルギー研究所 メモリ回路
US20030104426A1 (en) * 2001-06-18 2003-06-05 Linsley Peter S. Signature genes in chronic myelogenous leukemia
US6586797B2 (en) 2001-08-30 2003-07-01 Micron Technology, Inc. Graded composition gate insulators to reduce tunneling barriers in flash memory devices
KR100398579B1 (ko) * 2001-10-30 2003-09-19 주식회사 하이닉스반도체 비휘발성 메모리 소자 및 그 제조방법
JP4472934B2 (ja) 2002-03-27 2010-06-02 イノテック株式会社 半導体装置および半導体メモリ
TW533588B (en) * 2002-04-24 2003-05-21 Nanya Technology Corp Flash memory and its manufacturing method
US6812086B2 (en) * 2002-07-16 2004-11-02 Intel Corporation Method of making a semiconductor transistor
JP2004095918A (ja) * 2002-08-30 2004-03-25 Fasl Japan Ltd 半導体記憶装置及び半導体装置の製造方法
US6828623B1 (en) * 2002-08-30 2004-12-07 Advanced Micro Devices, Inc. Floating gate memory device with homogeneous oxynitride tunneling dielectric
US6861689B2 (en) * 2002-11-08 2005-03-01 Freescale Semiconductor, Inc. One transistor DRAM cell structure and method for forming
KR100481871B1 (ko) 2002-12-20 2005-04-11 삼성전자주식회사 플로팅 게이트를 갖는 비휘발성 기억 셀 및 그 형성방법
JP2004221448A (ja) 2003-01-17 2004-08-05 Sony Corp 不揮発性半導体記憶装置およびその製造方法
KR100500448B1 (ko) * 2003-02-06 2005-07-14 삼성전자주식회사 선택적 디스포저블 스페이서 기술을 사용하는 반도체집적회로의 제조방법 및 그에 의해 제조된 반도체 집적회로
JP4015068B2 (ja) * 2003-06-17 2007-11-28 株式会社東芝 半導体装置の製造方法
US20050095786A1 (en) * 2003-11-03 2005-05-05 Ting-Chang Chang Non-volatile memory and method of manufacturing floating gate
WO2005051533A1 (en) * 2003-11-24 2005-06-09 Council Of Scientific And Industrial Research Preparation of molecular sieve used for the dehydration of the alcohol
TWI276206B (en) * 2003-11-25 2007-03-11 Promos Technologies Inc Method for fabricating flash memory device and structure thereof
JP2005251990A (ja) 2004-03-04 2005-09-15 Nec Electronics Corp 不揮発性半導体記憶装置
JP2005347328A (ja) 2004-05-31 2005-12-15 Nippon Telegr & Teleph Corp <Ntt> 記憶素子
US20060043463A1 (en) * 2004-09-01 2006-03-02 Taiwan Semiconductor Manufacturing Company, Ltd. Floating gate having enhanced charge retention
KR100688575B1 (ko) * 2004-10-08 2007-03-02 삼성전자주식회사 비휘발성 반도체 메모리 소자
US8330202B2 (en) * 2005-02-23 2012-12-11 Micron Technology, Inc. Germanium-silicon-carbide floating gates in memories
TWI408734B (zh) * 2005-04-28 2013-09-11 Semiconductor Energy Lab 半導體裝置及其製造方法
US7485526B2 (en) * 2005-06-17 2009-02-03 Micron Technology, Inc. Floating-gate structure with dielectric component
JP4928890B2 (ja) * 2005-10-14 2012-05-09 株式会社東芝 不揮発性半導体記憶装置
US7482651B2 (en) * 2005-12-09 2009-01-27 Micron Technology, Inc. Enhanced multi-bit non-volatile memory device with resonant tunnel barrier
EP1818989A3 (en) * 2006-02-10 2010-12-01 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor storage device and manufacturing method thereof
TWI416738B (zh) * 2006-03-21 2013-11-21 Semiconductor Energy Lab 非揮發性半導體記憶體裝置
EP1837917A1 (en) * 2006-03-21 2007-09-26 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor memory device
KR101488516B1 (ko) * 2006-03-21 2015-02-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 불휘발성 반도체 기억장치
EP1837900A3 (en) * 2006-03-21 2008-10-15 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor memory device
US8629490B2 (en) * 2006-03-31 2014-01-14 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor storage device with floating gate electrode and control gate electrode
US7554854B2 (en) * 2006-03-31 2009-06-30 Semiconductor Energy Laboratory Co., Ltd. Method for deleting data from NAND type nonvolatile memory
US8022460B2 (en) * 2006-03-31 2011-09-20 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor memory device
US7786526B2 (en) * 2006-03-31 2010-08-31 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor memory device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102315223A (zh) * 2010-07-07 2012-01-11 中国科学院微电子研究所 高性能平面浮栅闪存器件结构及其制作方法

Also Published As

Publication number Publication date
US7842992B2 (en) 2010-11-30
KR101324757B1 (ko) 2013-11-05
CN101047191B (zh) 2013-03-13
EP1840947A2 (en) 2007-10-03
JP2014013901A (ja) 2014-01-23
EP1840947A3 (en) 2008-08-13
US20070228448A1 (en) 2007-10-04
KR20070098615A (ko) 2007-10-05

Similar Documents

Publication Publication Date Title
CN101047191A (zh) 非易失性半导体存储装置
CN101043038A (zh) 非易失性半导体存储装置
CN101043039A (zh) 非易失性半导体存储装置
CN101047028A (zh) Nand型非易失性存储器的数据擦除方法
CN101047192A (zh) 非易失性半导体存储器件
CN101047033A (zh) 非易失性半导体存储装置的验证方法
CN101047190A (zh) 非易失性半导体存储器件及其制造方法
CN101047208A (zh) 非易失性半导体存储器件及其制造方法
CN1280880C (zh) 激光照射方法和激光照射器件
CN1320655C (zh) 非易失半导体存储器及其制造方法
CN101064347A (zh) 半导体器件及其制造方法
CN1252832C (zh) 半导体器件及其制造方法
CN1242489C (zh) 半导体器件及其制造方法
CN1534768A (zh) 半导体器件及其制造方法
CN101064320A (zh) 半导体器件及其制造方法
CN101068019A (zh) 非易失半导体存储器件
CN1912739A (zh) 曝光掩模以及使用其的半导体器件的制造方法
CN101030556A (zh) 半导体器件的制造方法
CN1524297A (zh) 半导体器件
CN1542974A (zh) 半导体器件及其制造方法
CN1263141C (zh) 半导体存储器件,显示器件,以及便携式电子装置
CN1296643A (zh) 薄膜晶体管、液晶面板和它们的制造方法
CN1261727A (zh) 半导体器件及其制造方法
CN1519938A (zh) 非易失性半导体存储装置及其制造方法和半导体集成电路及系统
CN101047207A (zh) 半导体器件及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130313