WO2015133527A1 - 半導体装置および半導体装置の製造方法 - Google Patents
半導体装置および半導体装置の製造方法 Download PDFInfo
- Publication number
- WO2015133527A1 WO2015133527A1 PCT/JP2015/056375 JP2015056375W WO2015133527A1 WO 2015133527 A1 WO2015133527 A1 WO 2015133527A1 JP 2015056375 W JP2015056375 W JP 2015056375W WO 2015133527 A1 WO2015133527 A1 WO 2015133527A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- conductive member
- semiconductor chip
- low
- semiconductor device
- chip
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 126
- 238000004519 manufacturing process Methods 0.000 title claims description 18
- 239000000463 material Substances 0.000 claims abstract description 59
- 230000002093 peripheral effect Effects 0.000 claims abstract description 15
- 229920005989 resin Polymers 0.000 claims description 29
- 239000011347 resin Substances 0.000 claims description 29
- 238000007789 sealing Methods 0.000 claims description 3
- 238000002844 melting Methods 0.000 claims description 2
- 230000008018 melting Effects 0.000 claims description 2
- 229910000679 solder Inorganic materials 0.000 description 97
- 230000017525 heat dissipation Effects 0.000 description 74
- 230000005855 radiation Effects 0.000 description 26
- 239000010949 copper Substances 0.000 description 14
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 8
- 229910052802 copper Inorganic materials 0.000 description 8
- 238000005476 soldering Methods 0.000 description 8
- 230000015556 catabolic process Effects 0.000 description 7
- 238000000034 method Methods 0.000 description 5
- 238000009826 distribution Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000002474 experimental method Methods 0.000 description 2
- 238000005304 joining Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 238000003825 pressing Methods 0.000 description 2
- 238000000429 assembly Methods 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 230000008094 contradictory effect Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000011112 process operation Methods 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 238000003892 spreading Methods 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49562—Geometry of the lead-frame for devices being provided for in H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49575—Assemblies of semiconductor devices on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04026—Bonding areas specifically adapted for layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04042—Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/0618—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/06181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/2612—Auxiliary members for layer connectors, e.g. spacers
- H01L2224/26152—Auxiliary members for layer connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
- H01L2224/26175—Flow barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/27—Manufacturing methods
- H01L2224/27011—Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature
- H01L2224/27013—Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature for holding or confining the layer connector, e.g. solder flow barrier
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/2902—Disposition
- H01L2224/29034—Disposition the layer connector covering only portions of the surface to be connected
- H01L2224/29036—Disposition the layer connector covering only portions of the surface to be connected covering only the central area of the surface to be connected
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/3201—Structure
- H01L2224/32012—Structure relative to the bonding area, e.g. bond pad
- H01L2224/32013—Structure relative to the bonding area, e.g. bond pad the layer connector being larger than the bonding area, e.g. bond pad
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/3201—Structure
- H01L2224/32012—Structure relative to the bonding area, e.g. bond pad
- H01L2224/32014—Structure relative to the bonding area, e.g. bond pad the layer connector being smaller than the bonding area, e.g. bond pad
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
- H01L2224/331—Disposition
- H01L2224/3318—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/33181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/40137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73215—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/75—Apparatus for connecting with bump connectors or layer connectors
- H01L2224/7525—Means for applying energy, e.g. heating means
- H01L2224/753—Means for applying energy, e.g. heating means by means of pressure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/75—Apparatus for connecting with bump connectors or layer connectors
- H01L2224/7555—Mechanical means, e.g. for planarising, pressing, stamping
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/75—Apparatus for connecting with bump connectors or layer connectors
- H01L2224/757—Means for aligning
- H01L2224/75703—Mechanical holding means
- H01L2224/75705—Mechanical holding means in the upper part of the bonding apparatus, e.g. in the bonding head
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/83053—Bonding environment
- H01L2224/83095—Temperature settings
- H01L2224/83096—Transient conditions
- H01L2224/83097—Heating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
- H01L2224/83192—Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/832—Applying energy for connecting
- H01L2224/83201—Compression bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8338—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/83385—Shape, e.g. interlocking features
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92247—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/42—Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
- H01L23/433—Auxiliary members in containers characterised by their shape, e.g. pistons
- H01L23/4334—Auxiliary members in encapsulations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
- H01L24/75—Apparatus for connecting with bump connectors or layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3512—Cracking
Definitions
- the present invention relates to a power semiconductor module widely used in a semiconductor device, particularly an inverter circuit and the like, and a manufacturing method thereof.
- Patent Documents 1 and 2 each disclose a semiconductor device including an island such as a die pad and a semiconductor chip disposed on the island.
- the semiconductor chip is bonded to the island using molten solder.
- Solder leakage is a phenomenon in which molten solder leaks outside the semiconductor chip.
- the leaked solder runs on the surface of the semiconductor chip, which shortens the distance between the end of the back contact to the semiconductor chip and the surface of the semiconductor chip, and the breakdown voltage of the semiconductor chip depends on the thickness of the chip. Reduce to less than the withstand voltage.
- solder shrinkage is a phenomenon in which there is a space (defect region) where no solder exists between the semiconductor chip and the island. Since the defect region is finally filled with a resin having a low thermal conductivity or remains as a void in the empty region, the heat dissipation property of the semiconductor chip may be reduced. In addition, since a part of the semiconductor chip is not supported by the solder and a part of the semiconductor chip protrudes outside the solder, a stress is easily concentrated on the base part of the structure. Therefore, there is a risk that cracks are likely to occur due to a thermal cycle in which high and low temperatures are repeated.
- An object of the present invention is to provide a semiconductor device and a method for manufacturing the same that can prevent solder shrinkage and suppress a decrease in breakdown voltage even if solder leakage occurs at low cost.
- An embodiment of the present invention includes a semiconductor chip, a conductive member that supports the semiconductor chip, a bonding material provided between the conductive member and the semiconductor chip, and one end and the other end of the conductive member.
- a semiconductor device including an escape groove formed on a surface of the conductive member so as to be connected to a peripheral edge of the conductive member and disposed away from the semiconductor chip.
- This semiconductor device is a conductive member having a relief groove formed on the surface, and a conductive member in which a predetermined chip region is defined by connecting one end and the other end of the relief groove to the peripheral end of the conductive member is prepared.
- an area ratio (chip area / bonding material area) between the semiconductor chip and the bonding material is 1.0 or less. can do.
- soldering can be prevented regardless of the load applied to the semiconductor chip. Since the area of the bonding material is relatively large with respect to the area of the semiconductor chip, solder leakage may occur. However, even if the solder leaks, the solder can be released and guided to the groove. As a result, it is possible to prevent the solder from running on the surface of the semiconductor chip, and to suppress a decrease in breakdown voltage.
- one end and the other end of the escape groove are respectively connected to the peripheral end of the conductive member. That is, one end and the other end of the escape groove are open at the peripheral end of the conductive member. Therefore, for example, when the conductive member is pressed to form the escape groove, the excess conductive material to be pushed out can be released to the open end of the escape groove. Accordingly, it is possible to suppress the extruded conductive material from remaining as a raised material around the escape groove, so that a processing operation for removing the raised material after the press working is not necessary. As a result, the cost increase required to form the escape groove can be suppressed to a relatively low level.
- the area ratio (chip area / bonding material area) between the semiconductor chip and the bonding material is preferably 0.6 to 0.8. Further, in one embodiment of the present invention, a part of the bonding material may or may not enter the escape groove.
- a plurality of the escape grooves may be formed on the surface of the conductive member, and the semiconductor chip may be disposed in a chip region sandwiched between the plurality of escape grooves.
- the plurality of escape grooves may be formed in stripes parallel to each other.
- One embodiment of the present invention may further include a step structure formed on a side surface of the escape groove.
- the step structure is a structure formed by dividing the escape groove into a plurality of steps in the depth direction, and is formed from the one end of the escape groove to the other end. May be.
- the conductive member may have an end surface that forms a peripheral end thereof, and the one end and the other end of the escape groove may be open at the end surface, respectively.
- the surface of the conductive member may be formed in a rectangular shape, and the relief groove may be formed along a pair of short sides of the rectangular conductive member.
- the processing dimension of the conductive member for forming the escape groove can be shortened as compared with the case where the escape groove is formed along a pair of long sides. As a result, it is possible to further suppress the cost increase accompanying the formation of the escape groove.
- a second conductive member disposed on the semiconductor chip and facing the conductive member with a space therebetween, and a space between the conductive member and the second conductive member. And a resin package for sealing the semiconductor chip, the conductive member, and the second conductive member.
- the conductive member may have a back surface exposed from the resin package and may serve as a heat sink.
- a high-side assembly including a high-side base member as the conductive member and a high-side switching element as the semiconductor chip disposed thereon is disposed apart from the high-side assembly.
- a low-side assembly including a low-side base member as the conductive member and a low-side switching element as the semiconductor chip disposed thereon, and a resin package for sealing the high-side assembly and the low-side assembly. It may be a semiconductor module.
- each of the high side base member and the low side base member may have a back surface exposed from the resin package and may serve as a heat sink.
- One embodiment of the present invention is disposed on the low side switching element so as to protrude from the resin package, a high side terminal integrally formed with the high side base member so as to protrude from the resin package, And a low-side terminal facing the low-side base member with a space therebetween.
- One embodiment of the present invention may further include a relay member disposed on the high-side switching element and electrically connected to the low-side base member.
- One embodiment of the manufacturing method of the present invention includes a step of installing a jig in which an opening having a smaller planar area than the semiconductor chip is formed so that a periphery of the opening is in contact with a periphery of the semiconductor chip; A second bonding material is disposed on the upper surface of the semiconductor chip exposed from the semiconductor chip, and a conductive block is disposed on the second bonding material.
- the bonding step is performed by using the jig.
- a step of applying a load to the periphery may be included.
- the jig is formed by selectively raising a part of the back surface of the jig with respect to the ground plane with respect to the semiconductor chip, and has a guide portion surrounding the semiconductor chip. It may be.
- the bonding material can be reliably guided to the escape groove by the guide portion of the jig.
- FIG. 1 is a schematic plan view of a power semiconductor module showing an embodiment of the present invention.
- 2 is a cross-sectional view that appears when the power semiconductor module of FIG. 1 is cut along the line II-II.
- FIG. 3 is a cross-sectional view that appears when the power semiconductor module of FIG. 1 is cut along the line III-III.
- FIG. 4 is a cross-sectional view that appears when the power semiconductor module of FIG. 1 is cut along the line IV-IV.
- FIG. 5 is an enlarged view of a region surrounded by a broken line V in FIG.
- FIG. 6 is a line graph showing the relationship between the load on the semiconductor chip and the amount of solder leakage.
- FIG. 7 is a line graph showing the relationship between the load on the semiconductor chip and the amount of solder shrinkage.
- FIG. 8 is a contour graph showing the distribution of the amount of leakage of solder when the load on the semiconductor chip and the chip area / solder area are changed.
- FIG. 9 is a contour graph showing the distribution of solder shrinkage when the load on the semiconductor chip and the chip area / solder area are changed.
- 10A and 10B are diagrams illustrating a part of the manufacturing process of the power semiconductor module of FIG. 1, in which FIG. 10A is a plan view and FIG. 10B is a cross-sectional view.
- FIG. 11A and FIG. 11B are views showing the next step of FIG. 10A and FIG. 10B, in which FIG. 11A is a plan view and FIG. 11B is a cross-sectional view.
- 12A and 12B are views showing the next step of FIG.
- FIG. 12A is a plan view and FIG. 12B is a cross-sectional view.
- 13A and 13B are views showing the next step of FIGS. 12A and 12B, in which FIG. 13A is a plan view and FIG. 13B is a cross-sectional view.
- FIG. 14A and FIG. 14B are views showing the next step of FIG. 13A and FIG. 13B, in which FIG. 14A is a plan view and FIG.
- FIG. 1 is a schematic plan view of a power semiconductor module 1 showing an embodiment of the present invention.
- FIG. 2 is a cross-sectional view that appears when the power semiconductor module 1 of FIG. 1 is cut along the line II-II.
- FIG. 3 is a cross-sectional view that appears when the power semiconductor module 1 of FIG. 1 is cut along the line III-III.
- FIG. 4 is a cross-sectional view that appears when the power semiconductor module 1 of FIG. 1 is cut along the IV-IV cutting line.
- FIG. 5 is an enlarged view of a region surrounded by a broken line V in FIG.
- the power semiconductor module 1 includes a high side assembly 2, a low side assembly 3, a relay terminal 4 as an example of the second conductive member and the relay member of the present invention, and a resin package 5. As shown in FIGS. 1 and 2, the high side assembly 2 and the low side assembly 3 are disposed adjacent to each other with a gap 62 therebetween.
- the high side assembly 2 includes a high side heat dissipation block 6 as an example of a conductive member and a high side base member of the present invention, and a high side IGBT 7 (IGBT: Insulated Gate Gate Bipolar as an example of a semiconductor chip and a high side switching element of the present invention. Transistor) and a high side FRD 8 (FRD: Fast Recovery Diode), a high side contact block 9, a high side emitter terminal 10, and a high side gate terminal 11.
- the high side IGBT 7 and the high side FRD 8 may be simply referred to as a chip 7 and a chip 8 (the same applies to a low side IGBT 30 and a low side FRD 31 described later).
- the high side heat dissipation block 6 is made of, for example, copper (Cu).
- the high-side heat dissipation block 6 is formed in a slightly flat rectangular parallelepiped shape (rectangular shape in plan view).
- a plurality of escape grooves 13 are formed on the surface 12 of the high side heat radiation block 6.
- the escape groove 13 is formed shallowly in a region (surface portion) in the vicinity of the surface 12 of the high-side heat radiation block 6.
- a thick metal portion remains below the relatively shallow escape groove 13.
- This structure prevents the high-side heat dissipation block 6 from being bent at the escape groove 13 due to heat, stress, or the like.
- the depth of the escape groove 13 may be about 0.01 mm to 2 mm.
- each escape groove 13 extends along a pair of short sides of the high side heat radiation block 6 so as to connect the pair of long side end surfaces 14 of the high side heat radiation block 6 as shown in FIG. Is formed. Thus, one end and the other end of each escape groove 13 are opened on the end surface 14 of the high-side heat dissipation block 6.
- a step structure 15 is formed on the side surface of each escape groove 13.
- the step structure 15 is a structure formed by dividing the escape groove 13 into two steps in the depth direction, as shown in FIG.
- the step structure 15 includes a first groove 16 and a second groove 17 formed by further recessing the bottom of the first groove 16 and being narrower than the first groove 16.
- the step structure 15 is formed continuously from one end face 14 to the other end face 14 of the high-side heat dissipation block 6 along the longitudinal direction of the escape groove 13.
- the number of steps of the step structure 15 is not limited to two, but may be three, four, or more.
- the depth of the plurality of grooves in this embodiment, the first and second grooves 16 and 17
- the step structure 15 may be selectively formed in the longitudinal direction of the escape groove 13.
- a plurality of second grooves 17 may be formed at intervals along the longitudinal direction of the escape groove 13.
- the step structure 15 may not be formed.
- the surface 12 of the high-side heat dissipation block 6 is divided into a plurality of regions by forming such escape grooves 13 at intervals along the long side of the high-side heat dissipation block 6.
- four escape grooves 13 are formed in parallel to each other.
- three chip regions 18 having a square shape in plan view sandwiched between adjacent escape grooves 13 are formed on the surface 12 of the high-side heat dissipation block 6.
- each chip area 18 one high side IGBT 7 and one high side FRD 8 are arranged. Specifically, the high side IGBT 7 and the high side FRD 8 are arranged along the escape groove 13 in this order from the side far from the low side assembly 3. A predetermined interval is provided between the high side IGBT 7 and the high side FRD 8 and the escape groove 13.
- the high side IGBT 7 has an emitter pad 19 and a gate pad 20 on its upper surface, and a collector pad 21 on its back surface.
- the high side FRD 8 has an anode pad 22 on its upper surface and a cathode pad (not shown) on its back surface.
- the high-side IGBT 7 and the high-side FRD 8 are each joined to the high-side heat dissipation block 6 on the back surface using the solder material 23 as an example of the joining material of the present invention.
- the collector of the high side IGBT 7 and the cathode of the high side FRD 8 are electrically connected to the high side heat radiation block 6, respectively. 2 and 3, the emitter pad 19, the gate pad 20, and the collector pad 21 are not shown for the sake of clarity.
- the solder material 23 is provided between the high-side IGBT 7 and the high-side FRD 8 and the high-side heat dissipation block 6. Further, the solder material 23 may have a portion 26 that leaks outward from the peripheral edges of the high-side IGBT 7 and the high-side FRD 8. The leaking portion 26 may enter the escape groove 13 as indicated by a broken line in FIG.
- a P (Positive) terminal 25 as an example of the high side terminal of the present invention is integrally connected to the high side heat radiation block 6.
- the P terminal 25 is connected to the positive side of the circuit power supply.
- the power supply voltage supplied from the P terminal 25 is applied to the collector of the high side IGBT 7 and the cathode of the high side FRD 8 through the high side heat dissipation block 6.
- the P terminal 25 has the same thickness as the high side heat dissipation block 6 as shown in FIG. 3 and protrudes from the end surface 24 on the short side of the high side heat dissipation block 6 so as to straddle the inside and outside of the resin package 5. ing. That is, the P terminal 25 is connected to an end face 24 different from the end face 14 where the escape groove 13 of the high side heat radiation block 6 is open.
- a through hole 54 is formed in the exposed portion of the P terminal 25.
- the high side contact block 9 is made of, for example, copper (Cu).
- the high-side contact blocks 9 are arranged one by one on the emitter pad 19 of the high-side IGBT 7 and the anode pad 22 of the high-side FRD 8 using the solder material 27. Thereby, the high side contact block 9 is electrically connected to the emitter pad 19 of the high side IGBT 7 and the anode pad 22 of the high side FRD 8.
- the high-side emitter terminal 10 and the high-side gate terminal 11 are arranged on the opposite side of the low-side assembly 3 with respect to the high-side heat dissipation block 6 and straddle the inside and outside of the resin package 5.
- the high-side emitter terminal 10 and the high-side gate terminal 11 are electrically connected to the emitter pad 19 and the gate pad 20 using bonding wires 28, respectively.
- the low side assembly 3 includes a low side heat dissipation block 29 as an example of a conductive member and a low side base member of the present invention, a low side IGBT 30 and a low side FRD 31 as an example of a semiconductor chip and a low side switching element of the present invention, a low side contact block 32, The low side emitter terminal 33, the low side gate terminal 34, and the N (Negative) terminal 50 as an example of the low side terminal of this invention are included.
- the low side heat radiation block 29 is made of, for example, copper (Cu).
- the low-side heat dissipation block 29 is formed in the same flat and rectangular parallelepiped shape (rectangular shape in plan view) as the high-side heat dissipation block 6.
- the high side heat radiation block 6 and the low side heat radiation block 29 are arranged adjacent to each other so that the end surfaces 14 and 37 of the long sides thereof face each other.
- a plurality of escape grooves 36 are formed on the surface 35 of the low-side heat dissipation block 29.
- the escape groove 36 is shallowly formed in a region (surface portion) near the surface 35 of the low-side heat dissipation block 29.
- a thick metal portion remains below the relatively shallow escape groove 36.
- This structure prevents the low-side heat dissipation block 29 from being bent at the relief groove 36 due to heat or stress.
- the depth of the escape groove 36 may be about 0.01 mm to 2 mm.
- each escape groove 36 is formed along a pair of short sides of the low-side heat dissipation block 29 so as to connect the end surfaces 37 of the pair of long sides of the low-side heat dissipation block 29 as shown in FIG. ing. As a result, one end and the other end of each escape groove 36 are opened at the end surface 37 of the low-side heat dissipation block 29.
- a step structure 38 is formed on the side surface of each escape groove 36.
- the step structure 38 is a structure formed by dividing the escape groove 36 into two steps in the depth direction, similarly to the step structure 15 of FIG. That is, the step structure 38 includes a first groove and a second groove (both not shown) having the same structure as the first groove 16 and the second groove 17 in FIG. As shown in FIG. 1, the step structure 38 is formed continuously from one end surface 37 of the low-side heat dissipation block 29 to the other end surface 37 along the longitudinal direction of the escape groove 36.
- the surface 35 of the low side heat radiation block 29 is divided into a plurality of regions by forming such escape grooves 36 at intervals along the long side of the low side heat radiation block 29.
- four escape grooves 36 are formed in parallel to each other.
- three chip regions 41 having a square shape in plan view sandwiched between the adjacent escape grooves 36 are formed on the surface 35 of the low-side heat dissipation block 29.
- the escape groove 36 may be formed along the longitudinal direction of the escape groove 13 of the high-side heat radiation block 6, or along the direction orthogonal to the longitudinal direction of the escape groove 13. It may be formed.
- each chip area 41 one low-side IGBT 30 and one low-side FRD 31 are arranged. Specifically, the low side IGBT 30 and the low side FRD 31 are arranged at intervals along the escape groove 36 in this order from the side far from the high side assembly 2. A predetermined interval is provided between the low-side IGBT 30 and the low-side FRD 31 and the escape groove 36.
- the low-side IGBT 30 has an emitter pad 42 and a gate pad 43 on its upper surface, and a collector pad (not shown) on its back surface.
- the low side FRD 31 has an anode pad 44 on its upper surface and a cathode pad (not shown) on its back surface.
- the low-side IGBT 30 and the low-side FRD 31 are each joined to the low-side heat dissipation block 29 on the back surface using a solder material 45 as an example of the joining material of the present invention.
- the collector of the low side IGBT 30 and the cathode of the low side FRD 31 are electrically connected to the low side heat radiation block 29, respectively.
- the solder material 45 is provided between the low-side IGBT 30 and the low-side FRD 31 and the low-side heat dissipation block 29. Similarly to the solder material 23, the solder material 45 may have a portion 39 that leaks outward from the peripheral edges of the low-side IGBT 30 and the low-side FRD 31. The leak portion 39 may enter the escape groove 36, similar to the leak portion 26 of FIG. 5.
- an output terminal 46 is integrally connected to the low side heat radiation block 29.
- the output terminal 46 is connected to a circuit load.
- the output terminal 46 has the same thickness as the low-side heat dissipation block 29 as shown in FIG. 4 and protrudes from the end surface 47 on the short side of the low-side heat dissipation block 29 so as to straddle the inside and outside of the resin package 5. . That is, the output terminal 46 is connected to an end face 47 different from the end face 37 where the escape groove 36 of the low-side heat dissipation block 29 is open.
- the end face 47 to which the output terminal 46 is connected is an end face 47 opposite to the end face 47 adjacent to the P terminal 25. As a result, the output terminal 46 extends in the opposite direction to the P terminal 25.
- a through hole 55 is formed in the exposed portion of the output terminal 46.
- the low side contact block 32 is made of, for example, copper (Cu).
- the low side contact blocks 32 are arranged one by one on the emitter pad 42 of the low side IGBT 30 and the anode pad 44 of the low side FRD 31 using the solder material 45. Thereby, the low side contact block 32 is electrically connected to the emitter pad 42 of the low side IGBT 30 and the anode pad 44 of the low side FRD 31.
- the low-side emitter terminal 33 and the low-side gate terminal 34 are arranged on the opposite side of the high-side assembly 2 with respect to the low-side heat dissipation block 29 and straddle the inside and outside of the resin package 5.
- the low side emitter terminal 33 and the low side gate terminal 34 are electrically connected to the emitter pad 42 and the gate pad 43, respectively, using bonding wires 49.
- the N terminal 50 is made of, for example, copper (Cu), and is formed in a block shape having the same thickness as the high-side heat dissipation block 6 and the low-side heat dissipation block 29.
- the N terminal 50 is collectively bonded to the low-side contact block 32 on the low-side IGBT 30 and the low-side FRD 31 using the solder material 51.
- the N terminal 50 extends across the plurality of chip regions 41 along the long side of the low-side heat dissipation block 29 in plan view.
- the laying region in the longitudinal direction of the N terminal 50 extends, for example, from one end face 47 of the low-side heat dissipation block 29 to the outside of the resin package 5.
- the N terminal 50 protrudes from the resin package 5 and defines a space 52 between the N terminal 50 and the low-side heat dissipation block 29 inside the resin package 5.
- a through hole 56 is formed in the exposed portion of the N terminal 50.
- the protruding direction of the N terminal 50 is the same as the protruding direction of the P terminal 25, that is, opposite to the protruding direction of the output terminal 46 included in the same low side assembly 3.
- the N terminal 50 and the output terminal 46 do not overlap each other and thus do not interfere with each other.
- the N terminal 50 is formed narrower than the low-side heat dissipation block 29 in the width direction.
- the difference between the widths of the two allows the low-side heat dissipation block 29 to be drawn laterally from the N terminal 50 and to form a contact region 53 consisting of a part of the chip region 41.
- the N terminal 50 is connected to the negative side of the circuit power supply.
- the power supply voltage supplied from the N terminal 50 is applied to the emitter of the low side IGBT 30 and the anode of the low side FRD 31 via the low side contact block 32.
- the relay terminal 4 is made of, for example, copper (Cu), and is formed with the same thickness as the high-side heat dissipation block 6 and the low-side heat dissipation block 29.
- the relay terminal 4 is arranged above the high-side heat dissipation block 6 and the low-side heat dissipation block 29 so as to straddle them.
- the relay terminal 4 defines a space 57 between the high-side heat dissipation block 6 and the low-side heat dissipation block 29.
- the relay terminal 4 extends across the plurality of chip regions 18 and 41 along the long sides of the high-side heat dissipation block 6 and the low-side heat dissipation block 29 in plan view.
- the laying region in the longitudinal direction of the relay terminal 4 extends from one end face 24, 47 of each heat radiation block 6, 29 to the other end face 24, 47, for example.
- the relay terminals 4 are collectively bonded to the high-side contact block 9 on the high-side IGBT 7 and the high-side FRD 8 using the solder material 58 in the high-side assembly 2.
- the relay terminal 4 is joined to the low-side heat radiation block 29 using the relay block 59 in the low-side assembly 3.
- One relay block 59 is disposed in each contact region 53 of the low-side heat dissipation block 29 with the solder material 60 interposed therebetween.
- a solder material 61 is also provided between each relay block 59 and the relay terminal 4.
- the current from the emitter of the high-side IGBT 7 and the anode of the high-side FRD 8 passes through the relay terminal 4, the relay block 59, and the low-side heat dissipation block 29 in order, and flows to the collector of the low-side IGBT 30 and the cathode of the low-side FRD 31. .
- the resin package 5 is made of, for example, an epoxy resin.
- the resin package 5 covers the high side assembly 2, the low side assembly 3, the relay terminal 4, and the like so that the back surfaces 63 and 64 of the high side heat dissipation block 6 and the low side heat dissipation block 29 are exposed.
- the heat generated in each chip 7, 8, 30, 31 is dissipated from the back surfaces 63, 64 of the high-side heat dissipation block 6 and the low-side heat dissipation block 29.
- a part of the resin package 5 enters the spaces 52 and 57.
- the part of the resin package 5 is held between the lower conductive member (the high-side heat dissipation block 6 and the low-side heat dissipation block 29) and the upper conductive member (the relay terminal 4 and the N terminal 50). Is done. As a result, the adhesiveness of the resin package 5 to the high side assembly 2, the low side assembly 3, the relay terminal 4, and the like can be improved.
- ⁇ Pre-evaluation up to the present invention> The inventors of the present application evaluated the relationship between the amount of solder leakage (soldering amount) and the load on the semiconductor chip (IGBT) by experiments in order to investigate the causes of solder leakage and soldering at the time of joining the semiconductor chips. The results are shown in FIGS.
- FIG. 6 and 7 are line graphs showing the relationship between the load on the semiconductor chip and the amount of solder leakage (solder shrinkage).
- the amount of solder leakage (soldering amount) with respect to the semiconductor chip is considered, and the later-described escape groove is not considered.
- FIG. 8 and FIG. 9 are contour graphs showing the distribution of solder leakage (solder shrinkage) when the load on the semiconductor chip and the chip area / solder area are changed. Contour lines were entered for the range of the experiment.
- the numerical values given to each lead line indicate the solder leakage amount (mm 3 ) and the solder close amount (mm 2 ) in the region indicated by the lead line, respectively.
- the amount of solder leakage can be generally suppressed as the load is reduced regardless of the size of the chip area / solder area.
- the amount of solder shrinkage is caused by insufficient load on the semiconductor chip or insufficient amount of solder, but it has been found that it cannot be completely controlled only by the load and the amount of solder.
- the solder shrinkage amount is increased from about 1.6 mm 2 to about 2.2 mm 2. That is, conventionally, it has been considered that solder leakage and soldering have a contradictory relationship, but it has been found that this contradiction is not always correct according to FIGS.
- the inventors of the present application form the relief grooves 13 and 36 having both ends opened in the high-side heat dissipation block 6 and the low-side heat dissipation block 29 as described above, and set the chip area / solder area in the manufacturing process to an appropriate range. Found that to set. As a result, it has been found that it is possible to provide a semiconductor device that can prevent solder shrinkage and can suppress a decrease in breakdown voltage even when solder leakage occurs at low cost.
- ⁇ Manufacturing Process of Module According to Embodiment of the Present Invention> As a result of verifying FIGS. 6 to 9, the above-described high-side assembly 2 will be exemplified as an example of what form should be used for semiconductor chip bonding in the semiconductor device manufacturing process. I will explain.
- FIG. 10A and FIG. 10B to FIG. 14A and FIG. 14B are diagrams showing a part of the manufacturing process of the power semiconductor module 1 of FIG. 10A is a plan view corresponding to FIG. 1, and FIG. 10B is a cross-sectional view corresponding to FIG. 10A and 10B to 14A and 14B, the reference numerals shown in FIGS. 1 and 5 may be omitted for the sake of clarity.
- a high side heat radiation block 6 in which a relief groove 13 is formed is prepared.
- the relief groove 13 can be formed, for example, by pressing the surface 12 after the high-side heat dissipation block 6 is molded with a mold.
- a plate-like solder 65 as an example of the bonding material of the present invention is disposed at a predetermined position in the chip region 18.
- the size of the plate-like solder 65 is set so that the ratio (chip area / solder area) to the chip size (area) of the high-side IGBT 7 and the high-side FRD 8 is 1 or less.
- a plate-like solder 65 having a size smaller than each of the chips 7 and 8 is used within the above range.
- a solder paste may be used.
- the high-side IGBT 7 and the high-side FRD 8 are disposed on each plate-like solder 65, respectively.
- a jig 66 for applying a load is installed on the high-side heat radiation block 6.
- the jig 66 has a plurality of openings 67 corresponding to the arrangement pattern of the high side IGBT 7 and the high side FRD 8. Each opening 67 has an area smaller than that of the high side IGBT 7 and the high side FRD 8. Further, the jig 66 has a guide portion 69 that selectively protrudes from the peripheral edge 68 of the opening 67 at a portion facing the escape groove 13.
- the guide portion 69 may be formed in a stripe shape like the escape groove 13, or may be selectively formed around the opening 67.
- the jig 66 is installed such that the openings 67 and the chips 7 and 8 are aligned, and the peripheral edge 68 of each opening 67 is in contact with the peripheral edges of the chips 7 and 8. From this state, the plate-like solder 70 as an example of the second bonding material of the present invention and the high side contact block 9 as an example of the conductive block of the present invention are further provided on the chips 7 and 8 exposed from the opening 67. Installed.
- the low-side assembly 3 is manufactured by the same method as that for the high-side assembly 2, and then both assemblies 2 and 3 are connected by the relay terminal 4. What is necessary is just to seal.
- the area ratio (chip area / solder area) between the chips 7 and 8 and the plate-like solder 65 is set to 1 or less when the high-side IGBT 7 and the high-side FRD 8 are joined.
- solder shrinkage can be suppressed irrespective of the magnitude
- the area ratio is 0.8 or less and the solder is increased, soldering can be prevented.
- solder leakage to the chips 7 and 8 may occur as shown in FIG.
- the solder can be released and guided to the groove 13.
- escape grooves 13 are formed on both sides of each chip region 18, and guide portions 69 are formed in the jig 66. Therefore, the leaked solder can be guided to the escape groove 13. That is, when considering the solder leakage outside the area including the escape groove 13 (outside area solder leakage), the area ratio is 1 or less and the outside area solder leakage is set to 0 (zero). it can.
- the area ratio is less than 0.6, the excess solder escapes from the open end of the groove 13, so the area ratio is preferably 0.6 or more.
- each escape groove 13 are opened at the end face 14 of the high-side heat radiation block 6, respectively. Therefore, for example, when the escape groove 13 is formed by pressing the high-side heat radiation block 6, the excess copper material that is pushed out can be released to the open end of the escape groove 13. Thereby, since it can suppress that the said extruded copper material remains as a raised object in the periphery of the escape groove
- the processing dimension of the high side heat radiation block 6 for forming the escape groove 13 can be shortened. As a result, it is possible to further suppress an increase in cost associated with the formation of the escape groove 13.
- the solder once the solder enters the escape groove 13, it can be guided to the second groove 17 at a relatively deep position by its own weight. Therefore, if the amount of solder leakage is about the volume of the second groove 17, all of the leaked solder can be retained in the deep region (second groove 17) of the escape groove 13. Thereby, it is possible to prevent the solder in the escape groove 13 from flowing backward, so that the breakdown voltage reliability of the power semiconductor module 1 can be improved.
- the escape grooves 13 and 36 are formed in the high-side heat radiation block 6 and the low-side heat radiation block 29 used as heat sinks is shown.
- the structure such as the escape grooves 13 and 36 can be formed on an island of the lead frame, for example.
- the high-side heat dissipation block 6 and the low-side heat dissipation block 29 do not need to have a square shape in plan view.
- other polygons for example, a triangle, a pentagon, etc.
- a circle and the like may be used.
- escape grooves 13 and 36 do not need to be formed in a stripe shape, and may be formed in a meandering shape, for example.
- the present invention is not limited to the power semiconductor module but can be applied to other module products, discrete products, and the like.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Die Bonding (AREA)
Abstract
本発明の半導体装置は、半導体チップと、前記半導体チップを支持する導電部材と、前記導電部材と前記半導体チップとの間に設けられた接合材と、一端および他端が、それぞれ前記導電部材の周端に繋がるように前記導電部材の表面に形成され、前記半導体チップから離れて配置された逃がし溝とを含む。
Description
本発明は、半導体装置、特にインバータ回路等に広く採用されるパワー半導体モジュールおよびその製造方法に関する。
たとえば、特許文献1および2は、それぞれ、ダイパッド等のアイランドと、当該アイランド上に配置された半導体チップとを備える半導体装置を開示している。半導体チップは、溶融半田を用いてアイランドに接合されている。
従来、半導体チップの接合は、溶融した板状半田や半田ペーストを半導体チップで押し潰して、半導体チップとアイランドとの間の空間に広く行き渡らせることによって達成されていた。しかしながら、従来の方法は、半田漏れおよび半田引けという問題を含んでいる。
半田漏れは、溶融半田が半導体チップの外側へ漏れ出す現象である。漏れ出した半田が半導体チップの表面に乗り上げ、これが、半導体チップへの裏面コンタクトの末端と半導体チップの表面との距離を短くして、半導体チップの耐圧を、チップの厚さに依存した本来の耐圧未満に低下させる。
一方、半田引けは、半導体チップとアイランドとの間に半田が存在しない空間(欠損領域)が生じる現象である。欠損領域は、最終的に熱伝導性が高くない樹脂で満たされるか、空領域のままボイド(void)として残るため、半導体チップの放熱性が低下するおそれがある。また、半導体チップの一部が半田で支持されず、当該一部が半田よりも外側に張り出した構造が形成されるため、当該構造の付け根部分にストレスが集中しやすくなる。そのため、高温と低温を繰り返す熱サイクルによって、クラックが発生しやすいというおそれがある。
そこで、このような半田漏れおよび半田引けの両方を、低コストで解決したいという要求がある。
本発明の目的は、低コストで、半田引けを防止すると共に、半田漏れが生じても耐圧の低下を抑制することができる半導体装置およびその製造方法を提供することである。
本発明の一実施形態は、半導体チップと、前記半導体チップを支持する導電部材と、前記導電部材と前記半導体チップとの間に設けられた接合材と、一端および他端が、それぞれ前記導電部材の周端に繋がるように前記導電部材の表面に形成され、前記半導体チップから離れて配置された逃がし溝とを含む、半導体装置を提供する。
この半導体装置は、表面に逃がし溝が形成された導電部材であって、当該逃がし溝の一端および他端が前記導電部材の周端に繋がることによって所定のチップ領域が区画された導電部材を準備する工程と、前記チップ領域に接合材を配置する工程と、前記接合材上に半導体チップを配置する工程と、前記半導体チップに荷重をかけつつ、前記接合材を溶融させることによって前記半導体チップを前記導電部材に接合する工程とを含み、前記半導体チップと前記接合材との面積比(チップ面積/接合材面積)が、1.0以下である、本発明の製造方法の一実施形態によって製造することができる。
この方法によれば、チップ面積/接合材面積が1.0以下である構成においても、半導体チップにかかる荷重の大きさに関係なく、半田引けを防止することができる。半導体チップの面積に対して接合材の面積が比較的大きいので、半田漏れは発生する場合がある。しかしながら、たとえ半田が漏れ出しても、その半田を逃がし溝に導くことができる。これにより、半導体チップの表面への半田の乗り上げを防止でき、耐圧の低下を抑制することができる。
また、逃がし溝は、一端および他端が、それぞれ導電部材の周端に繋がっている。つまり、逃がし溝の一端および他端は、それぞれ、導電部材の周端において開放されている。したがって、たとえば、導電部材をプレス加工して逃がし溝を形成する際に、押し出される余分な導電材料を、逃がし溝の開放端へ逃がすことができる。これにより、当該押し出された導電材料が逃がし溝周辺で隆起物として残ることを抑制できるので、プレス加工後、当該隆起物を除去するための加工作業が不要になる。その結果、逃がし溝を形成するために必要なコスト上昇を比較的低く抑えることができる。
なお、本発明の製造方法の一実施形態では、前記半導体チップと前記接合材との面積比(チップ面積/接合材面積)が、0.6~0.8であるとよい。また、本発明の一実施形態では、接合材の一部が逃がし溝に入っていてもよいし、入っていなくてもよい。
本発明の一実施形態では、前記逃がし溝が、前記導電部材の表面に複数形成されており、前記半導体チップは、前記複数の逃がし溝で挟まれたチップ領域に配置されていてもよい。
この構成では、半導体チップの左右どちらに接合材が漏れ出しても、その近傍には必ず逃がし溝が形成されているので、半導体チップの表面への半田の乗り上げを確実に防止することができる。
本発明の一実施形態では、前記複数の逃がし溝は、互いに平行なストライプ状に形成されていてもよい。
本発明の一実施形態は、前記逃がし溝の側面に形成された段差構造をさらに含んでいてもよい。
この構成では、逃がし溝に一旦入った接合材が逆流することを抑制することができる。そのため、半導体装置の耐圧信頼性を向上させることができる。
本発明の一実施形態では、前記段差構造は、前記逃がし溝が深さ方向に複数段に区分されることによって形成された構造であり、前記逃がし溝の前記一端から前記他端にわたって形成されていてもよい。
本発明の一実施形態では、前記導電部材は、その周端を形成する端面を有しており、前記逃がし溝の前記一端および前記他端は、それぞれ、当該端面において開放されていてもよい。
本発明の一実施形態では、前記導電部材の前記表面が長方形状に形成されており、前記逃がし溝は、長方形状の前記導電部材の一対の短辺に沿って形成されていてもよい。
この構成では、逃がし溝を一対の長辺に沿って形成する場合に比べて、逃がし溝を形成するための導電部材の加工寸法を短くすることができる。その結果、逃がし溝の形成に伴うコスト上昇を一層抑えることができる。
本発明の一実施形態は、前記半導体チップ上に配置され、間隔を空けて前記導電部材に対向する第2導電部材と、前記導電部材と前記第2導電部材との間の空間に入り込むように、前記半導体チップ、前記導電部材および前記第2導電部材を封止する樹脂パッケージとをさらに含んでいてもよい。
この構成では、樹脂パッケージの一部を導電部材と第2導電部材とで挟むことによって、当該一部が保持される。これにより、半導体チップ、導電部材および第2導電部材に対する樹脂パッケージの密着性を向上させることができる。
本発明の一実施形態では、前記導電部材は、裏面が前記樹脂パッケージから露出していて、ヒートシンクの役割を果たしていてもよい。
本発明の一実施形態は、前記導電部材としてのハイサイドベース部材、およびその上に配置された前記半導体チップとしてのハイサイドスイッチング素子を含むハイサイドアセンブリと、前記ハイサイドアセンブリから離れて配置され、前記導電部材としてのローサイドベース部材、およびその上に配置された前記半導体チップとしてのローサイドスイッチング素子を含むローサイドアセンブリと、前記ハイサイドアセンブリおよび前記ローサイドアセンブリを封止する樹脂パッケージとを含む、パワー半導体モジュールであってもよい。
本発明の一実施形態では、前記ハイサイドベース部材および前記ローサイドベース部材は、それぞれ、裏面が前記樹脂パッケージから露出していて、ヒートシンクの役割を果たしていてもよい。
本発明の一実施形態は、前記樹脂パッケージから突出するように前記ハイサイドベース部材と一体的に形成されたハイサイド端子と、前記樹脂パッケージから突出するように前記ローサイドスイッチング素子上に配置され、間隔を空けて前記ローサイドベース部材に対向するローサイド端子とを含んでいてもよい。
本発明の一実施形態は、前記ハイサイドスイッチング素子上に配置され、前記ローサイドベース部材と電気的に接続された中継部材をさらに含んでいてもよい。
本発明の製造方法の一実施形態は、前記半導体チップよりも平面面積が小さい開口が形成された治具を、当該開口の周縁が前記半導体チップの周縁に接するように設置する工程と、前記開口から露出する前記半導体チップの上面に第2接合材を設置する工程と、前記第2接合材上に導電ブロックを配置する工程とをさらに含み、前記接合工程は、前記治具によって前記半導体チップの周縁に荷重をかける工程を含んでいてもよい。
この方法では、半導体チップに均等に荷重をかけることができるので、接合材が特定の方向に偏って漏れ出すことを防止することができる。これにより、接合材が漏れ出したときの漏れ出し量を半導体チップの周縁に沿って分散できるので、半導体チップの表面への半田の乗り上げをより良好に防止することができる。
本発明の製造方法の一実施形態では、前記治具は、その裏面の一部を前記半導体チップに対する接地面に対して選択的に高めることによって形成され、前記半導体チップを取り囲むガイド部を有していてもよい。
この方法では、接合材の漏れ出し量が多くても、その接合材を、治具のガイド部によって、確実に逃がし溝に導くことができる。
以下では、本発明の実施の形態を、添付図面を参照して詳細に説明する。
<本発明の実施形態に係るモジュールの構成>
図1は、本発明の一実施形態を示すパワー半導体モジュール1の模式的な平面図である。図2は、図1のパワー半導体モジュール1をII-II切断線で切断したときに表れる断面図である。図3は、図1のパワー半導体モジュール1をIII-III切断線で切断したときに表れる断面図である。図4は、図1のパワー半導体モジュール1をIV-IV切断線で切断したときに表れる断面図である。図5は、図3の破線Vで囲まれた領域の拡大図である。
<本発明の実施形態に係るモジュールの構成>
図1は、本発明の一実施形態を示すパワー半導体モジュール1の模式的な平面図である。図2は、図1のパワー半導体モジュール1をII-II切断線で切断したときに表れる断面図である。図3は、図1のパワー半導体モジュール1をIII-III切断線で切断したときに表れる断面図である。図4は、図1のパワー半導体モジュール1をIV-IV切断線で切断したときに表れる断面図である。図5は、図3の破線Vで囲まれた領域の拡大図である。
パワー半導体モジュール1は、ハイサイドアセンブリ2と、ローサイドアセンブリ3と、本発明の第2導電部材および中継部材の一例としての中継端子4と、樹脂パッケージ5とを含む。ハイサイドアセンブリ2およびローサイドアセンブリ3は、図1および図2に示すように、隙間62を隔てて互いに隣り合って配置されている。
ハイサイドアセンブリ2は、本発明の導電部材およびハイサイドベース部材の一例としてのハイサイド放熱ブロック6と、本発明の半導体チップおよびハイサイドスイッチング素子の一例としてのハイサイドIGBT7(IGBT:Insulated Gate Bipolar Transistor)およびハイサイドFRD8(FRD:Fast Recovery Diode)と、ハイサイドコンタクトブロック9と、ハイサイドエミッタ端子10と、ハイサイドゲート端子11とを含む。以下では、ハイサイドIGBT7およびハイサイドFRD8を、単にチップ7およびチップ8ということがある(後述するローサイドIGBT30およびローサイドFRD31についても同じ)。
ハイサイド放熱ブロック6は、たとえば銅(Cu)からなる。ハイサイド放熱ブロック6は、この実施形態では、やや扁平な直方体形状(平面視長方形状)に形成されている。
ハイサイド放熱ブロック6の表面12には、逃がし溝13が複数本形成されている。ここで、逃がし溝13は、ハイサイド放熱ブロック6の表面12近傍の領域(表面部)に浅く形成されたものである。言い換えれば、ハイサイド放熱ブロック6において、比較的浅い逃がし溝13の下方には、金属部分が厚く残っている。この構造は、熱や応力等によって、ハイサイド放熱ブロック6が、逃がし溝13を境に折れ曲がることを防止する。たとえば、ハイサイド放熱ブロック6の厚さが1mm~20mmである場合に、逃がし溝13の深さは0.01mm~2mm程度であってよい。
各逃がし溝13は、この実施形態では、図1に示すように、ハイサイド放熱ブロック6の一対の長辺の端面14同士を繋ぐように、ハイサイド放熱ブロック6の一対の短辺に沿って形成されている。これにより、各逃がし溝13の一端および他端は、それぞれ、ハイサイド放熱ブロック6の端面14において開放されている。
また、各逃がし溝13の側面には、段差構造15が形成されている。段差構造15は、この実施形態では、図5に示すように、逃がし溝13が深さ方向に二段に区分されることによって形成された構造である。これにより、段差構造15は、第1の溝16と、第1の溝16の底部がさらに窪むことによって形成され、第1の溝16よりも幅狭な第2の溝17とを含む。段差構造15は、図1に示すように、逃がし溝13の長手方向に沿ってハイサイド放熱ブロック6の一方の端面14から他方の端面14に至るまで連続して形成されている。
なお、段差構造15の段数は、二段に限らず、三段、四段およびそれ以上であってもよい。また、複数の溝(この実施形態では、第1および第2の溝16,17)の深さは、互いに同じであっても異なっていてもよい。さらに、段差構造15は、逃がし溝13の長手方向に選択的に形成されていてもよい。たとえば、第2の溝17が、逃がし溝13の長手方向に沿って間隔を空けて複数形成されていてもよい。さらに言えば、段差構造15は、形成されていなくてもよい。
このような逃がし溝13がハイサイド放熱ブロック6の長辺に沿って互いに間隔を空けて形成されることによって、ハイサイド放熱ブロック6の表面12は、複数の領域に分割されている。この実施形態では、図1に示すように、逃がし溝13は、互いに平行に4本形成されている。これにより、ハイサイド放熱ブロック6の表面12には、隣り合う逃がし溝13で挟まれた平面視四角形状のチップ領域18が3つ形成されている。
各チップ領域18には、ハイサイドIGBT7およびハイサイドFRD8が1つずつ配置されている。具体的には、ハイサイドIGBT7およびハイサイドFRD8は、ローサイドアセンブリ3に遠い側からこの順に、逃がし溝13に沿って間隔を空けて配置されている。ハイサイドIGBT7およびハイサイドFRD8と、逃がし溝13との間には、所定の間隔が空けられている。
ハイサイドIGBT7は、その上面にエミッタパッド19およびゲートパッド20を有し、その裏面にコレクタパッド21を有している。一方、ハイサイドFRD8は、その上面にアノードパッド22を有し、その裏面にカソードパッド(図示せず)を有している。ハイサイドIGBT7およびハイサイドFRD8は、それぞれ、本発明の接合材の一例としての半田材23を使用して、裏面でハイサイド放熱ブロック6に接合されている。これにより、ハイサイドIGBT7のコレクタおよびハイサイドFRD8のカソードは、それぞれ、ハイサイド放熱ブロック6に電気的に接続されている。なお、図2および図3では、明瞭化のため、エミッタパッド19、ゲートパッド20およびコレクタパッド21の図示を省略している。
半田材23は、ハイサイドIGBT7およびハイサイドFRD8と、ハイサイド放熱ブロック6との間に設けられている。また、半田材23は、ハイサイドIGBT7およびハイサイドFRD8の周縁から外側に漏れ出した部分26を有していてもよい。漏れ出し部分26は、たとえば、図5に破線で示すように、逃がし溝13に入っていてもよい。
また、ハイサイド放熱ブロック6には、本発明のハイサイド端子の一例としてのP(Positive)端子25が一体的に接続されている。P端子25は、回路電源の正極側(Positive side)に接続されるものである。P端子25から供給される電源電圧は、ハイサイド放熱ブロック6を介して、ハイサイドIGBT7のコレクタおよびハイサイドFRD8のカソードに印加される。この実施形態では、P端子25は、図3に示すようにハイサイド放熱ブロック6と同じ厚さで、樹脂パッケージ5の内外に跨るように、ハイサイド放熱ブロック6の短辺の端面24から突出している。つまり、P端子25は、ハイサイド放熱ブロック6の逃がし溝13が開放している端面14とは異なる端面24に接続されている。P端子25の露出部分には、貫通孔54が形成されている。
ハイサイドコンタクトブロック9は、たとえば銅(Cu)からなる。ハイサイドコンタクトブロック9は、半田材27を使用して、ハイサイドIGBT7のエミッタパッド19およびハイサイドFRD8のアノードパッド22上に1つずつ配置されている。これにより、ハイサイドコンタクトブロック9は、ハイサイドIGBT7のエミッタパッド19およびハイサイドFRD8のアノードパッド22に電気的に接続されている。
ハイサイドエミッタ端子10およびハイサイドゲート端子11は、ハイサイド放熱ブロック6に対してローサイドアセンブリ3の反対側に配置され、樹脂パッケージ5の内外に跨っている。ハイサイドエミッタ端子10およびハイサイドゲート端子11は、それぞれ、エミッタパッド19およびゲートパッド20に、ボンディングワイヤ28を使用して電気的に接続されている。
ローサイドアセンブリ3は、本発明の導電部材およびローサイドベース部材の一例としてのローサイド放熱ブロック29と、本発明の半導体チップおよびローサイドスイッチング素子の一例としてのローサイドIGBT30およびローサイドFRD31と、ローサイドコンタクトブロック32と、ローサイドエミッタ端子33と、ローサイドゲート端子34と、本発明のローサイド端子の一例としてのN(Negative)端子50とを含む。
ローサイド放熱ブロック29は、たとえば銅(Cu)からなる。ローサイド放熱ブロック29は、この実施形態では、ハイサイド放熱ブロック6と同じ、やや扁平な直方体形状(平面視長方形状)に形成されている。ハイサイド放熱ブロック6およびローサイド放熱ブロック29は、それらの長辺の端面14,37が互いに対向するように、隣り合って配置されている。
ローサイド放熱ブロック29の表面35には、逃がし溝36が複数本形成されている。ここで、逃がし溝36は、ローサイド放熱ブロック29の表面35近傍の領域(表面部)に浅く形成されたものである。言い換えれば、ローサイド放熱ブロック29において、比較的浅い逃がし溝36の下方には、金属部分が厚く残っている。この構造は、熱や応力等によって、ローサイド放熱ブロック29が、逃がし溝36を境に折れ曲がることを防止する。たとえば、ローサイド放熱ブロック29の厚さが1mm~20mmである場合に、逃がし溝36の深さは0.01mm~2mm程度であってよい。
各逃がし溝36は、この実施形態では、図1に示すように、ローサイド放熱ブロック29の一対の長辺の端面37同士を繋ぐように、ローサイド放熱ブロック29の一対の短辺に沿って形成されている。これにより、各逃がし溝36の一端および他端は、それぞれ、ローサイド放熱ブロック29の端面37において開放されている。
また、各逃がし溝36の側面には、段差構造38が形成されている。段差構造38は、この実施形態では、図5の段差構造15と同様に、逃がし溝36が深さ方向に二段に区分されることによって形成された構造である。つまり、段差構造38は、図5の第1の溝16および第2の溝17と同じ構造の、第1の溝および第2の溝(いずれも図示せず)を含む。段差構造38は、図1に示すように、逃がし溝36の長手方向に沿ってローサイド放熱ブロック29の一方の端面37から他方の端面37に至るまで連続して形成されている。
このような逃がし溝36がローサイド放熱ブロック29の長辺に沿って互いに間隔を空けて形成されることによって、ローサイド放熱ブロック29の表面35は、複数の領域に分割されている。この実施形態では、逃がし溝36は、互いに平行に4本形成されている。これにより、ローサイド放熱ブロック29の表面35には、隣り合う逃がし溝36で挟まれた平面視四角形状のチップ領域41が3つ形成されている。なお、逃がし溝36は、図1に示すように、ハイサイド放熱ブロック6の逃がし溝13の長手方向に沿って形成されていてもよいし、逃がし溝13の長手方向に直交する方向に沿って形成されていてもよい。
各チップ領域41には、ローサイドIGBT30およびローサイドFRD31が1つずつ配置されている。具体的には、ローサイドIGBT30およびローサイドFRD31は、ハイサイドアセンブリ2に遠い側からこの順に、逃がし溝36に沿って間隔を空けて配置されている。ローサイドIGBT30およびローサイドFRD31と、逃がし溝36との間には、所定の間隔が空けられている。
ローサイドIGBT30は、その上面にエミッタパッド42およびゲートパッド43を有し、その裏面にコレクタパッド(図示せず)を有している。一方、ローサイドFRD31は、その上面にアノードパッド44を有し、その裏面にカソードパッド(図示せず)を有している。ローサイドIGBT30およびローサイドFRD31は、それぞれ、本発明の接合材の一例としての半田材45を使用して、裏面でローサイド放熱ブロック29に接合されている。これにより、ローサイドIGBT30のコレクタおよびローサイドFRD31のカソードは、それぞれ、ローサイド放熱ブロック29に電気的に接続されている。
半田材45は、ローサイドIGBT30およびローサイドFRD31と、ローサイド放熱ブロック29との間に設けられている。半田材45は、半田材23と同様に、ローサイドIGBT30およびローサイドFRD31の周縁から外側に漏れ出した部分39を有していてもよい。漏れ出し部分39は、図5の漏れ出し部分26と同様に、逃がし溝36に入っていてもよい。
また、ローサイド放熱ブロック29には、出力端子46が一体的に接続されている。出力端子46は、回路の負荷に接続されるものである。この実施形態では、出力端子46は、図4に示すようにローサイド放熱ブロック29と同じ厚さで、樹脂パッケージ5の内外に跨るように、ローサイド放熱ブロック29の短辺の端面47から突出している。つまり、出力端子46は、ローサイド放熱ブロック29の逃がし溝36が開放している端面37とは異なる端面47に接続されている。また、この実施形態では、出力端子46が接続される端面47は、P端子25と隣り合う端面47の反対側の端面47である。これにより、出力端子46は、P端子25とは反対方向に延びている。出力端子46の露出部分には、貫通孔55が形成されている。
ローサイドコンタクトブロック32は、たとえば銅(Cu)からなる。ローサイドコンタクトブロック32は、半田材45を使用して、ローサイドIGBT30のエミッタパッド42およびローサイドFRD31のアノードパッド44上に1つずつ配置されている。これにより、ローサイドコンタクトブロック32は、ローサイドIGBT30のエミッタパッド42およびローサイドFRD31のアノードパッド44に電気的に接続されている。
ローサイドエミッタ端子33およびローサイドゲート端子34は、ローサイド放熱ブロック29に対してハイサイドアセンブリ2の反対側に配置され、樹脂パッケージ5の内外に跨っている。ローサイドエミッタ端子33およびローサイドゲート端子34は、それぞれ、エミッタパッド42およびゲートパッド43に、ボンディングワイヤ49を使用して電気的に接続されている。
N端子50は、たとえば銅(Cu)からなり、ハイサイド放熱ブロック6およびローサイド放熱ブロック29と同じ厚さのブロック状に形成されている。N端子50は、半田材51を使用して、ローサイドIGBT30およびローサイドFRD31上のローサイドコンタクトブロック32に一括して接合されている。
具体的には、N端子50は、平面視において、ローサイド放熱ブロック29の長辺に沿って、複数のチップ領域41を横切るように延びている。N端子50の長手方向の敷設領域は、たとえば、ローサイド放熱ブロック29の一方の端面47から樹脂パッケージ5の外側に至っている。これにより、N端子50は、樹脂パッケージ5から突出すると共に、樹脂パッケージ5の内側において、ローサイド放熱ブロック29との間に空間52を区画している。N端子50の露出部分には、貫通孔56が形成されている。なお、この実施形態では、N端子50の突出方向は、P端子25の突出方向と同じであり、つまり、同じローサイドアセンブリ3に含まれる出力端子46の突出方向とは反対である。これにより、N端子50と出力端子46とは、互いに重ならないので干渉し合うことがない。
一方、幅方向に関して、N端子50は、ローサイド放熱ブロック29よりも狭く形成されている。この両者の幅の差は、ローサイド放熱ブロック29に、N端子50から横側に引き出され、チップ領域41の一部からなるコンタクト領域53が形成されることを許容する。
このN端子50は、回路電源の負極側(Negative side)に接続されるものである。N端子50から供給される電源電圧は、ローサイドコンタクトブロック32を介して、ローサイドIGBT30のエミッタおよびローサイドFRD31のアノードに印加される。
中継端子4は、たとえば銅(Cu)からなり、ハイサイド放熱ブロック6およびローサイド放熱ブロック29と同じ厚さで形成されている。中継端子4は、ハイサイド放熱ブロック6およびローサイド放熱ブロック29の上方で、これらに跨って配置されている。これにより、中継端子4は、ハイサイド放熱ブロック6およびローサイド放熱ブロック29との間に空間57を区画している。具体的には、中継端子4は、平面視において、ハイサイド放熱ブロック6およびローサイド放熱ブロック29の長辺に沿って、複数のチップ領域18,41を横切るように延びている。中継端子4の長手方向の敷設領域は、たとえば、各放熱ブロック6,29の一方の端面24,47から他方の端面24,47に至っている。
中継端子4は、ハイサイドアセンブリ2において、半田材58を使用して、ハイサイドIGBT7およびハイサイドFRD8上のハイサイドコンタクトブロック9に一括して接合されている。一方、中継端子4は、ローサイドアセンブリ3において、中継ブロック59を使用して、ローサイド放熱ブロック29に接合されている。
中継ブロック59は、ローサイド放熱ブロック29の各コンタクト領域53に、半田材60を挟んで一つずつ配置されている。また、各中継ブロック59と中継端子4との間にも、それぞれ、半田材61が設けられている。
ハイサイドIGBT7のエミッタおよびハイサイドFRD8のアノードからの電流は、図2に示すように、中継端子4、中継ブロック59およびローサイド放熱ブロック29と順に通り、ローサイドIGBT30のコレクタおよびローサイドFRD31のカソードに流れる。
樹脂パッケージ5は、たとえば、エポキシ樹脂からなる。樹脂パッケージ5は、ハイサイド放熱ブロック6およびローサイド放熱ブロック29の各裏面63,64を露出させるように、ハイサイドアセンブリ2、ローサイドアセンブリ3および中継端子4等を覆っている。各チップ7,8,30,31で発生した熱は、ハイサイド放熱ブロック6およびローサイド放熱ブロック29の裏面63,64から放散される。また、この実施形態では、樹脂パッケージ5の一部が空間52,57に入り込む。これにより、樹脂パッケージ5の当該一部が、下側の導電部材(ハイサイド放熱ブロック6およびローサイド放熱ブロック29)と、上側の導電部材(中継端子4およびN端子50)とで挟まれて保持される。その結果、ハイサイドアセンブリ2、ローサイドアセンブリ3および中継端子4等に対する樹脂パッケージ5の密着性を向上させることができる。
<本発明に至るまでの前評価>
本願発明者らは、半導体チップの接合時における半田漏れおよび半田引けの原因を探るべく、半田漏れ量(半田引け量)と、半導体チップ(IGBT)への荷重との関係を実験によって評価した。その結果を図6~図9に示す。図6および図7は、半導体チップへの荷重と半田の漏れ量(半田の引け量)との関係を示す折れ線グラフである。ここでは、半導体チップに対する半田の漏れ量(半田の引け量)を考えており、後述する逃がし溝は考慮していない。図8および図9は、半導体チップへの荷重およびチップ面積/半田面積を変化させたときの半田の漏れ量(半田の引け量)の分布を示す等高線グラフである。実験を行った範囲について、等高線を記入した。なお、図8および図9では、各引き出し線に付された数値が、それぞれ、当該引き出し線が示す領域における半田漏れ量(mm3)および半田引け量(mm2)を示している。
<本発明に至るまでの前評価>
本願発明者らは、半導体チップの接合時における半田漏れおよび半田引けの原因を探るべく、半田漏れ量(半田引け量)と、半導体チップ(IGBT)への荷重との関係を実験によって評価した。その結果を図6~図9に示す。図6および図7は、半導体チップへの荷重と半田の漏れ量(半田の引け量)との関係を示す折れ線グラフである。ここでは、半導体チップに対する半田の漏れ量(半田の引け量)を考えており、後述する逃がし溝は考慮していない。図8および図9は、半導体チップへの荷重およびチップ面積/半田面積を変化させたときの半田の漏れ量(半田の引け量)の分布を示す等高線グラフである。実験を行った範囲について、等高線を記入した。なお、図8および図9では、各引き出し線に付された数値が、それぞれ、当該引き出し線が示す領域における半田漏れ量(mm3)および半田引け量(mm2)を示している。
図6~図9によると、半田漏れ量は、チップ面積/半田面積の大きさに関わらず、荷重を小さくすればするほど、概ね抑制できることが分かった。しかしながら、半田引け量については、従来、半導体チップへの荷重不足や半田量不足が原因と考えられていたが、荷重や半田量だけでは完全に制御できないことが分かった。たとえば、図7のデータ(IGBT)によれば、荷重を40gから160gに増加しているにも関わらず、半田引け量が約1.6mm2から約2.2mm2まで増加している。つまり、従来、半田漏れと半田引けは、背反の関係にあると考えられていたが、この背反は、図6~図9によって、必ずしも正しいとは限らないことが分かった。
そこで、本願発明者らは、前述のようにハイサイド放熱ブロック6やローサイド放熱ブロック29に、両端が開放した逃がし溝13,36を形成すると共に、製造工程におけるチップ面積/半田面積を適切な範囲に設定することを見出した。これにより、低コストで、半田引けを防止すると共に、半田漏れが生じても耐圧の低下を抑制することができる半導体装置を提供できることが分かった。
<本発明の実施形態に係るモジュールの製造工程>
以下では、図6~図9を検証した結果、半導体装置の製造工程における半導体チップの接合を、具体的にどのような形態で実施すればよいかについて、前述のハイサイドアセンブリ2を例に挙げて説明する。
<本発明の実施形態に係るモジュールの製造工程>
以下では、図6~図9を検証した結果、半導体装置の製造工程における半導体チップの接合を、具体的にどのような形態で実施すればよいかについて、前述のハイサイドアセンブリ2を例に挙げて説明する。
図10Aおよび図10B~図14Aおよび図14Bは、図1のパワー半導体モジュール1の製造工程の一部(ハイサイドアセンブリ2の作製工程)を工程順に示す図である。図10Aが図1に対応する平面図であり、図10Bが図5に対応する断面図である。なお、図10Aおよび図10B~図14Aおよび図14Bでは、明瞭化のため、図1および図5で示した参照符号を省略している場合がある。
ハイサイドアセンブリ2を作製するには、まず、図10Aおよび図10Bに示すように、逃がし溝13が形成されたハイサイド放熱ブロック6が用意される。逃がし溝13は、たとえば、ハイサイド放熱ブロック6を金型で成形した後、表面12にプレス加工を施すことによって形成することができる。
次に、図11Aおよび図11Bに示すように、チップ領域18の所定の位置に、本発明の接合材の一例としての板状半田65が配置される。板状半田65のサイズは、ハイサイドIGBT7およびハイサイドFRD8のチップサイズ(面積)との比(チップ面積/半田面積)が、1以下となるように設定される。この実施形態では、上記範囲内において、各チップ7,8よりも小さなサイズの板状半田65が使用される。なお、板状半田65に代えて、半田ペーストを用いてもよい。
次に、図12Aおよび図12Bに示すように、各板状半田65上に、それぞれ、ハイサイドIGBT7およびハイサイドFRD8が配置される。
次に、図13Aおよび図13Bに示すように、ハイサイド放熱ブロック6上に、荷重をかけるための治具66が設置される。
治具66は、ハイサイドIGBT7およびハイサイドFRD8の配置パターンに応じた複数の開口67を有している。各開口67は、それぞれ、ハイサイドIGBT7およびハイサイドFRD8よりも小さな面積を有している。また、治具66は、逃がし溝13に対向する部分に、開口67の周縁68よりも選択的に隆起したガイド部69を有している。ガイド部69は、逃がし溝13と同様にストライプ状に形成されていてもよいし、開口67の周辺に選択的に形成されていてもよい。
そして、治具66は、各開口67と各チップ7,8とを位置合わせし、各開口67の周縁68が各チップ7,8の周縁に接するように設置される。この状態から、さらに、開口67から露出した各チップ7,8上に、本発明の第2接合材の一例としての板状半田70および本発明の導電ブロックの一例としてのハイサイドコンタクトブロック9が設置される。
次に、図14Aおよび図14Bに示すように、加熱と共に、ハイサイドコンタクトブロック9および治具66に荷重がかけられる。これにより、溶融した板状半田65が各チップ7,8に押し潰されて広がり、半田材23が形成される。また、板状半田70も溶融して半田材27が形成される。この際、各チップ7,8の周縁が、治具66の開口周縁68で押圧されるので、チップ7,8に均等に荷重をかけることができる。その結果、溶融した半田が特定の方向に偏って漏れ出すことを防止することができる。これにより、半田材23が漏れ出したときの漏れ出し量をチップ7,8の周縁に沿って分散することができる。以上の工程を経ることによって、ハイサイドアセンブリ2が得られる。
そして、パワー半導体モジュール1を製造するには、ハイサイドアセンブリ2と同様の方法によってローサイドアセンブリ3を作製した後、両アセンブリ2,3を中継端子4で接続し、その後、これらを樹脂パッケージ5で封止すればよい。
以上の製造方法によれば、ハイサイドIGBT7およびハイサイドFRD8の接合に当たって、チップ7,8と板状半田65との面積比(チップ面積/半田面積)が、1以下と設定される。これにより、ハイサイドIGBT7およびハイサイドFRD8にかかる荷重の大きさに関係なく、半田引けを抑制することができる。特に、面積比を0.8以下にして半田を多めにすれば、半田引けを防止することができる。
一方、チップ7,8の面積に対して板状半田65の面積が比較的大きいので、図14に示すように、チップ7,8に対する半田漏れは発生する場合がある。しかしながら、たとえ半田が漏れ出しても、その半田を逃がし溝13に導くことができる。特に、この実施形態では、各チップ領域18の両側に逃がし溝13が形成されていると共に、治具66にガイド部69が形成されている。そのため、漏れ出した半田を、逃がし溝13に導くことができる。すなわち、ここで新たに、逃がし溝13まで含めた領域外への半田漏れ(領域外半田漏れ)を考えた場合、面積比が1以下で、領域外半田漏れを0(ゼロ)にすることができる。その結果、半田材23の一部がチップ7,8の表面へ乗り上げることを防止できるので、耐圧の低下を抑制することができる。一方、面積比が0.6未満であれば、余分な半田が逃がし溝13の開放端から溢れるため、面積比は0.6以上であるとよい。
また、各逃がし溝13の一端および他端が、それぞれ、ハイサイド放熱ブロック6の端面14において開放されている。したがって、たとえば、ハイサイド放熱ブロック6をプレス加工して逃がし溝13を形成する際に、押し出される余分な銅材料を、逃がし溝13の開放端へ逃がすことができる。これにより、当該押し出された銅材料が逃がし溝13の周辺で隆起物として残ることを抑制できるので、プレス加工後、当該隆起物を除去するための加工作業が不要になる。その結果、逃がし溝13を形成するために必要なコスト上昇を比較的低く抑えることができる。しかも、この実施形態では、逃がし溝13がハイサイド放熱ブロック6の短辺に沿って形成されている。そのため、逃がし溝13を長辺に沿って形成する場合に比べて、逃がし溝13を形成するためのハイサイド放熱ブロック6の加工寸法を短くすることができる。その結果、逃がし溝13の形成に伴うコスト上昇を一層抑えることができる。
そして、逃がし溝13に半田が一旦入ると、その自重によって、相対的に深い位置にある第2の溝17に導くことができる。そのため、第2の溝17の容積程度の半田漏れ量であれば、漏れ出た半田の全部を、逃がし溝13の深い領域(第2の溝17)に留めることができる。これにより、逃がし溝13内の半田が逆流することを抑制できるので、パワー半導体モジュール1の耐圧信頼性を向上させることができる。
以上、本発明の実施形態を説明したが、本発明は、他の形態で実施することもできる。
たとえば、前述の実施形態では、ヒートシンクとして使用されるハイサイド放熱ブロック6およびローサイド放熱ブロック29に逃がし溝13,36が形成された例が示されている。しかしながら、逃がし溝13,36のような構造は、たとえば、リードフレームのアイランド等に形成することもできる。
また、ハイサイド放熱ブロック6およびローサイド放熱ブロック29は、平面視四角形状である必要はない。たとえば、平面視において、他の多角形(たとえば三角形、五角形等)、円形等であってもよい。
また、逃がし溝13,36は、ストライプ状に形成されている必要はなく、たとえば、蛇行状に形成されていてもよい。
また、本発明は、パワー半導体モジュールに限らず、その他のモジュール製品、ディスクリート製品等に適用することもできる。
その他、特許請求の範囲に記載された事項の範囲で種々の設計変更を施すことが可能である。
本出願は、2014年3月4日に日本国特許庁に提出された特願2014-041862号に対応しており、この出願の全開示はここに引用により組み込まれるものとする。
1 パワー半導体モジュール
2 ハイサイドアセンブリ
3 ローサイドアセンブリ
4 中継端子
5 樹脂パッケージ
6 ハイサイド放熱ブロック
7 ハイサイドIGBT
8 ハイサイドFRD
9 ハイサイドコンタクトブロック
12 (ハイサイド放熱ブロック)表面
13 逃がし溝
14 (ハイサイド放熱ブロックの長辺)端面
15 段差構造
16 第1の溝
17 第2の溝
18 チップ領域
23 半田材
24 (ハイサイド放熱ブロックの短辺)端面
25 P端子
26 漏れ出し部分
27 半田材
29 ローサイド放熱ブロック
30 ローサイドIGBT
31 ローサイドFRD
32 ローサイドコンタクトブロック
35 (ローサイド放熱ブロック)表面
36 逃がし溝
37 (ローサイド放熱ブロックの長辺)端面
38 段差構造
39 漏れ出し部分
41 チップ領域
45 半田材
46 出力端子
47 (ローサイド放熱ブロックの短辺)端面
50 N端子
51 半田材
52 空間
53 コンタクト領域
57 空間
59 中継ブロック
63 (ハイサイド放熱ブロック)裏面
64 (ローサイド放熱ブロック)裏面
65 板状半田
66 治具
67 (治具)開口
68 (治具の開口)周縁
69 ガイド部
70 板状半田
2 ハイサイドアセンブリ
3 ローサイドアセンブリ
4 中継端子
5 樹脂パッケージ
6 ハイサイド放熱ブロック
7 ハイサイドIGBT
8 ハイサイドFRD
9 ハイサイドコンタクトブロック
12 (ハイサイド放熱ブロック)表面
13 逃がし溝
14 (ハイサイド放熱ブロックの長辺)端面
15 段差構造
16 第1の溝
17 第2の溝
18 チップ領域
23 半田材
24 (ハイサイド放熱ブロックの短辺)端面
25 P端子
26 漏れ出し部分
27 半田材
29 ローサイド放熱ブロック
30 ローサイドIGBT
31 ローサイドFRD
32 ローサイドコンタクトブロック
35 (ローサイド放熱ブロック)表面
36 逃がし溝
37 (ローサイド放熱ブロックの長辺)端面
38 段差構造
39 漏れ出し部分
41 チップ領域
45 半田材
46 出力端子
47 (ローサイド放熱ブロックの短辺)端面
50 N端子
51 半田材
52 空間
53 コンタクト領域
57 空間
59 中継ブロック
63 (ハイサイド放熱ブロック)裏面
64 (ローサイド放熱ブロック)裏面
65 板状半田
66 治具
67 (治具)開口
68 (治具の開口)周縁
69 ガイド部
70 板状半田
Claims (17)
- 半導体チップと、
前記半導体チップを支持する導電部材と、
前記導電部材と前記半導体チップとの間に設けられた接合材と、
一端および他端が、それぞれ前記導電部材の周端に繋がるように前記導電部材の表面に形成され、前記半導体チップから離れて配置された逃がし溝とを含む、半導体装置。 - 前記逃がし溝が、前記導電部材の表面に複数形成されており、
前記半導体チップは、前記複数の逃がし溝で挟まれたチップ領域に配置されている、請求項1に記載の半導体装置。 - 前記複数の逃がし溝は、互いに平行なストライプ状に形成されている、請求項2に記載の半導体装置。
- 前記逃がし溝の側面に形成された段差構造をさらに含む、請求項1~3のいずれか一項に記載の半導体装置。
- 前記段差構造は、前記逃がし溝が深さ方向に複数段に区分されることによって形成された構造であり、前記逃がし溝の前記一端から前記他端にわたって形成されている、請求項4に記載の半導体装置。
- 前記導電部材は、その周端を形成する端面を有しており、
前記逃がし溝の前記一端および前記他端は、それぞれ、当該端面において開放されている、請求項1~5のいずれか一項に記載の半導体装置。 - 前記導電部材の前記表面が長方形状に形成されており、
前記逃がし溝は、長方形状の前記導電部材の一対の短辺に沿って形成されている、請求項1~6のいずれか一項に記載の半導体装置。 - 前記半導体チップ上に配置され、間隔を空けて前記導電部材に対向する第2導電部材と、
前記導電部材と前記第2導電部材との間の空間に入り込むように、前記半導体チップ、前記導電部材および前記第2導電部材を封止する樹脂パッケージとをさらに含む、請求項1~7のいずれか一項に記載の半導体装置。 - 前記導電部材は、裏面が前記樹脂パッケージから露出していて、ヒートシンクの役割を果たしている、請求項8に記載の半導体装置。
- 前記半導体装置は、
前記導電部材としてのハイサイドベース部材、およびその上に配置された前記半導体チップとしてのハイサイドスイッチング素子を含むハイサイドアセンブリと、
前記ハイサイドアセンブリから離れて配置され、前記導電部材としてのローサイドベース部材、およびその上に配置された前記半導体チップとしてのローサイドスイッチング素子を含むローサイドアセンブリと、
前記ハイサイドアセンブリおよび前記ローサイドアセンブリを封止する樹脂パッケージとを含む、パワー半導体モジュールである、請求項1~7のいずれか一項に記載の半導体装置。 - 前記ハイサイドベース部材および前記ローサイドベース部材は、それぞれ、裏面が前記樹脂パッケージから露出していて、ヒートシンクの役割を果たしている、請求項10に記載の半導体装置。
- 前記樹脂パッケージから突出するように前記ハイサイドベース部材と一体的に形成されたハイサイド端子と、
前記樹脂パッケージから突出するように前記ローサイドスイッチング素子上に配置され、間隔を空けて前記ローサイドベース部材に対向するローサイド端子とを含む、請求項10または11に記載の半導体装置。 - 前記ハイサイドスイッチング素子上に配置され、前記ローサイドベース部材と電気的に接続された中継部材をさらに含む、請求項10~12のいずれか一項に記載の半導体装置。
- 表面に逃がし溝が形成された導電部材であって、当該逃がし溝の一端および他端が前記導電部材の周端に繋がることによって所定のチップ領域が区画された導電部材を準備する工程と、
前記チップ領域に接合材を配置する工程と、
前記接合材上に半導体チップを配置する工程と、
前記半導体チップに荷重をかけつつ、前記接合材を溶融させることによって前記半導体チップを前記導電部材に接合する工程とを含み、
前記半導体チップと前記接合材との面積比(チップ面積/接合材面積)が、1.0以下である、半導体装置の製造方法。 - 前記半導体チップと前記接合材との面積比(チップ面積/接合材面積)が、0.6~0.8である、請求項14に記載の半導体装置の製造方法。
- 前記半導体チップよりも平面面積が小さい開口が形成された治具を、当該開口の周縁が前記半導体チップの周縁に接するように設置する工程と、
前記開口から露出する前記半導体チップの上面に第2接合材を設置する工程と、
前記第2接合材上に導電ブロックを配置する工程とをさらに含み、
前記接合工程は、前記治具によって前記半導体チップの周縁に荷重をかける工程を含む、請求項14または15に記載の半導体装置の製造方法。 - 前記治具は、その裏面の一部を前記半導体チップに対する接地面に対して選択的に高めることによって形成され、前記半導体チップを取り囲むガイド部を有する、請求項16に記載の半導体装置の製造方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP19219969.3A EP3703110B1 (en) | 2014-03-04 | 2015-03-04 | Semiconductor device |
US15/122,590 US10014284B2 (en) | 2014-03-04 | 2015-03-04 | Power semiconductor module for an inverter circuit and method of manufacturing the same |
EP15759174.4A EP3116020B1 (en) | 2014-03-04 | 2015-03-04 | Power semiconductor device module |
US15/997,321 US10777542B2 (en) | 2014-03-04 | 2018-06-04 | Power semiconductor module for an inverter circuit and method of manufacturing the same |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014-041862 | 2014-03-04 | ||
JP2014041862A JP6228490B2 (ja) | 2014-03-04 | 2014-03-04 | 半導体装置および半導体装置の製造方法 |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US15/122,590 A-371-Of-International US10014284B2 (en) | 2014-03-04 | 2015-03-04 | Power semiconductor module for an inverter circuit and method of manufacturing the same |
US15/997,321 Continuation US10777542B2 (en) | 2014-03-04 | 2018-06-04 | Power semiconductor module for an inverter circuit and method of manufacturing the same |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2015133527A1 true WO2015133527A1 (ja) | 2015-09-11 |
Family
ID=54055330
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2015/056375 WO2015133527A1 (ja) | 2014-03-04 | 2015-03-04 | 半導体装置および半導体装置の製造方法 |
Country Status (5)
Country | Link |
---|---|
US (2) | US10014284B2 (ja) |
EP (2) | EP3703110B1 (ja) |
JP (1) | JP6228490B2 (ja) |
DE (1) | DE202015009781U1 (ja) |
WO (1) | WO2015133527A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE112020005302T5 (de) * | 2020-01-21 | 2022-11-03 | Rohm Co., Ltd. | Halbleiterbauteil |
CN117652023A (zh) * | 2021-08-10 | 2024-03-05 | 罗姆股份有限公司 | 半导体装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5701034A (en) * | 1994-05-03 | 1997-12-23 | Amkor Electronics, Inc. | Packaged semiconductor die including heat sink with locking feature |
JP2000252403A (ja) * | 1999-02-26 | 2000-09-14 | Mitsui High Tec Inc | 半導体装置 |
JP2005217072A (ja) * | 2004-01-28 | 2005-08-11 | Renesas Technology Corp | 半導体装置 |
JP2010098153A (ja) * | 2008-10-17 | 2010-04-30 | Calsonic Kansei Corp | 半導体チップ位置決め治具ユニット |
JP2013175551A (ja) * | 2012-02-24 | 2013-09-05 | Semiconductor Components Industries Llc | 半導体装置 |
WO2013168796A1 (ja) * | 2012-05-11 | 2013-11-14 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5457960A (en) * | 1977-10-18 | 1979-05-10 | Mitsubishi Electric Corp | Semicondutor device |
JPS6142853U (ja) * | 1984-08-22 | 1986-03-19 | 三洋電機株式会社 | 樹脂封止型半導体装置 |
JPS635537A (ja) | 1986-06-25 | 1988-01-11 | Nec Corp | 半導体装置 |
JPH0642343Y2 (ja) | 1987-01-09 | 1994-11-02 | ローム株式会社 | 半導体装置 |
JPH01309336A (ja) | 1988-06-08 | 1989-12-13 | Nec Corp | 半導体容器 |
JP2857648B2 (ja) | 1991-02-28 | 1999-02-17 | サンケン電気株式会社 | 電子部品の製造方法 |
JPH0637122A (ja) | 1992-07-15 | 1994-02-10 | Hitachi Ltd | 半導体装置 |
JPH11251510A (ja) | 1998-02-26 | 1999-09-17 | Sony Corp | リードフレームおよびこれを用いた半導体装置 |
JP5183583B2 (ja) | 2000-12-28 | 2013-04-17 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP3836010B2 (ja) | 2001-10-19 | 2006-10-18 | 三菱電機株式会社 | 半導体装置 |
JP3748849B2 (ja) | 2002-12-06 | 2006-02-22 | 三菱電機株式会社 | 樹脂封止型半導体装置 |
JP4702196B2 (ja) * | 2005-09-12 | 2011-06-15 | 株式会社デンソー | 半導体装置 |
JP4893303B2 (ja) * | 2006-12-29 | 2012-03-07 | 株式会社デンソー | 半導体装置 |
JP2008311366A (ja) | 2007-06-13 | 2008-12-25 | Denso Corp | 樹脂封止型半導体装置 |
JP2009170702A (ja) * | 2008-01-17 | 2009-07-30 | Calsonic Kansei Corp | 半導体モジュール |
JP2010109253A (ja) | 2008-10-31 | 2010-05-13 | Sanyo Electric Co Ltd | 半導体装置およびその製造方法 |
JP5636720B2 (ja) * | 2010-04-01 | 2014-12-10 | 三菱電機株式会社 | 半導体装置の製造方法および接合治具 |
JP5206743B2 (ja) | 2010-07-05 | 2013-06-12 | 株式会社デンソー | 半導体モジュールおよびその製造方法 |
JP5447269B2 (ja) | 2010-08-03 | 2014-03-19 | 富士電機株式会社 | パワー半導体モジュールの試験方法 |
JP2011155286A (ja) | 2011-03-22 | 2011-08-11 | Rohm Co Ltd | 半導体装置 |
WO2012137760A1 (ja) * | 2011-04-04 | 2012-10-11 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
US8466548B2 (en) | 2011-05-31 | 2013-06-18 | Infineon Technologies Ag | Semiconductor device including excess solder |
JP2013123016A (ja) * | 2011-12-12 | 2013-06-20 | Denso Corp | 半導体装置 |
JP5805513B2 (ja) * | 2011-12-14 | 2015-11-04 | 三菱電機株式会社 | 電力用半導体装置 |
WO2013118275A1 (ja) | 2012-02-09 | 2013-08-15 | 三菱電機株式会社 | 半導体装置 |
EP2882002B1 (en) * | 2012-07-30 | 2016-10-05 | Ushio Denki Kabushiki Kaisha | Light source unit |
JP2014041862A (ja) | 2012-08-21 | 2014-03-06 | Nuflare Technology Inc | 荷電粒子ビーム補正方法および荷電粒子ビーム描画装置 |
JP6011238B2 (ja) * | 2012-10-18 | 2016-10-19 | 栗田工業株式会社 | アミン液の再生方法および装置 |
-
2014
- 2014-03-04 JP JP2014041862A patent/JP6228490B2/ja active Active
-
2015
- 2015-03-04 DE DE202015009781.2U patent/DE202015009781U1/de active Active
- 2015-03-04 EP EP19219969.3A patent/EP3703110B1/en active Active
- 2015-03-04 EP EP15759174.4A patent/EP3116020B1/en active Active
- 2015-03-04 WO PCT/JP2015/056375 patent/WO2015133527A1/ja active Application Filing
- 2015-03-04 US US15/122,590 patent/US10014284B2/en active Active
-
2018
- 2018-06-04 US US15/997,321 patent/US10777542B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5701034A (en) * | 1994-05-03 | 1997-12-23 | Amkor Electronics, Inc. | Packaged semiconductor die including heat sink with locking feature |
JP2000252403A (ja) * | 1999-02-26 | 2000-09-14 | Mitsui High Tec Inc | 半導体装置 |
JP2005217072A (ja) * | 2004-01-28 | 2005-08-11 | Renesas Technology Corp | 半導体装置 |
JP2010098153A (ja) * | 2008-10-17 | 2010-04-30 | Calsonic Kansei Corp | 半導体チップ位置決め治具ユニット |
JP2013175551A (ja) * | 2012-02-24 | 2013-09-05 | Semiconductor Components Industries Llc | 半導体装置 |
WO2013168796A1 (ja) * | 2012-05-11 | 2013-11-14 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
Non-Patent Citations (1)
Title |
---|
See also references of EP3116020A4 * |
Also Published As
Publication number | Publication date |
---|---|
JP2015170605A (ja) | 2015-09-28 |
EP3116020A4 (en) | 2018-02-14 |
EP3703110B1 (en) | 2023-12-06 |
US10777542B2 (en) | 2020-09-15 |
EP3116020A1 (en) | 2017-01-11 |
US20180286845A1 (en) | 2018-10-04 |
US10014284B2 (en) | 2018-07-03 |
US20170069613A1 (en) | 2017-03-09 |
EP3703110A1 (en) | 2020-09-02 |
DE202015009781U1 (de) | 2020-02-10 |
JP6228490B2 (ja) | 2017-11-08 |
EP3116020B1 (en) | 2020-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9240371B2 (en) | Semiconductor module, semiconductor device having semiconductor module, and method of manufacturing semiconductor module | |
JP2007073743A (ja) | 半導体装置 | |
US20150097281A1 (en) | Semiconductor device | |
US20080191325A1 (en) | Semiconductor device and packaging structure therefor | |
JP6610590B2 (ja) | 半導体装置とその製造方法 | |
JP2015130465A (ja) | 半導体装置 | |
CN103477429A (zh) | 半导体器件及其制造方法 | |
CN104821302A (zh) | 半导体装置 | |
JP2019212833A (ja) | 半導体装置およびその製造方法 | |
TW201533857A (zh) | 半導體裝置 | |
JP6350364B2 (ja) | 接続構造体 | |
JP6129107B2 (ja) | 電力用半導体装置、および電力用半導体装置の製造方法 | |
JP2009302281A (ja) | 半導体装置の製造方法 | |
CN104465757A (zh) | 半导体装置及其制造方法 | |
CN104465558A (zh) | 半导体封装件以及半导体装置 | |
CN1332442C (zh) | 具有一对散热片的半导体装置 | |
KR20170069365A (ko) | 직접 냉각식 파워모듈 및 그 제조 방법 | |
US10777542B2 (en) | Power semiconductor module for an inverter circuit and method of manufacturing the same | |
JP2015138843A (ja) | 半導体装置及びその製造方法 | |
JP2018029201A (ja) | 半導体装置 | |
JP6698186B2 (ja) | 半導体装置 | |
JP2009170702A (ja) | 半導体モジュール | |
JP2019067976A (ja) | 半導体装置 | |
KR102394542B1 (ko) | 반도체 패키지 및 그 제조 방법 | |
JP2015177159A (ja) | 半導体装置及び半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 15759174 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 15122590 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
REEP | Request for entry into the european phase |
Ref document number: 2015759174 Country of ref document: EP |
|
WWE | Wipo information: entry into national phase |
Ref document number: 2015759174 Country of ref document: EP |