WO2013168796A1 - 半導体装置および半導体装置の製造方法 - Google Patents
半導体装置および半導体装置の製造方法 Download PDFInfo
- Publication number
- WO2013168796A1 WO2013168796A1 PCT/JP2013/063160 JP2013063160W WO2013168796A1 WO 2013168796 A1 WO2013168796 A1 WO 2013168796A1 JP 2013063160 W JP2013063160 W JP 2013063160W WO 2013168796 A1 WO2013168796 A1 WO 2013168796A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- semiconductor device
- semiconductor
- polysilicon
- type
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 147
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 10
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 96
- 229920005591 polysilicon Polymers 0.000 claims abstract description 96
- 239000007769 metal material Substances 0.000 claims abstract description 16
- 239000010410 layer Substances 0.000 claims description 283
- 239000011229 interlayer Substances 0.000 claims description 30
- 238000000151 deposition Methods 0.000 claims description 25
- 239000012535 impurity Substances 0.000 claims description 23
- 238000000034 method Methods 0.000 claims description 23
- 230000008021 deposition Effects 0.000 claims description 8
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims description 6
- 229910052751 metal Inorganic materials 0.000 abstract description 7
- 239000002184 metal Substances 0.000 abstract description 7
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical group [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 80
- 229910010271 silicon carbide Inorganic materials 0.000 description 80
- 108091006146 Channels Proteins 0.000 description 33
- 239000000758 substrate Substances 0.000 description 18
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 13
- 230000004888 barrier function Effects 0.000 description 7
- 239000000463 material Substances 0.000 description 6
- 229910021332 silicide Inorganic materials 0.000 description 6
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 6
- 230000005669 field effect Effects 0.000 description 5
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 4
- 229920005989 resin Polymers 0.000 description 4
- 239000011347 resin Substances 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000004943 liquid phase epitaxy Methods 0.000 description 2
- 238000001451 molecular beam epitaxy Methods 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- -1 For example Inorganic materials 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000000116 mitigating effect Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1608—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66053—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
- H01L29/66068—Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7813—Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7827—Vertical transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04042—Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05617—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/05624—Aluminium [Al] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48095—Kinked
- H01L2224/48096—Kinked the kinked part being in proximity to the bonding area on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
- H01L2224/48139—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous wire daisy chain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8536—Bonding interfaces of the semiconductor or solid state body
- H01L2224/85375—Bonding interfaces of the semiconductor or solid state body having an external coating, e.g. protective bond-through coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49562—Geometry of the lead-frame for devices being provided for in H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49575—Assemblies of semiconductor devices on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1095—Body region, i.e. base region, of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41766—Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
- H01L29/7396—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
- H01L29/7397—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/80—Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
- H01L29/808—Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a PN junction gate, e.g. PN homojunction gate
- H01L29/8083—Vertical transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12032—Schottky diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12036—PN diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13062—Junction field-effect transistor [JFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Definitions
- the present invention relates to a semiconductor device and a manufacturing method thereof.
- Patent Document 1 discloses a semiconductor substrate, a drift region formed in the semiconductor substrate, an n column region and a p column region alternately formed in the drift region, and a p well region formed in an upper end portion of the drift region.
- a semiconductor device is disclosed that includes a formed gate electrode, an interlayer film covering the gate electrode, and a source metal electrode layer formed on the interlayer film via a barrier metal layer.
- a semiconductor device includes a semiconductor layer having a concavo-convex shape on the outermost surface on which a semiconductor element is disposed, and a concavo-convex formed on the concavo-convex shape and having a smoother surface than the concavo-convex shape.
- a relaxation layer and a surface electrode made of a metal material formed on the unevenness relaxation layer are included (claim 1). According to this configuration, since the unevenness reducing layer is formed, the surface of the surface electrode is smoother than the case where the surface electrode is formed by directly depositing a metal material on the outermost surface (uneven shape) of the semiconductor layer. It can be flat.
- the hook of the wire with respect to the surface of a surface electrode can be eliminated, and a wire junction part can be spread over the whole surface of a surface electrode.
- the contact area of the wire with the surface electrode can be increased, so that the adhesion of the wire can be improved.
- the reliability of a wire junction part can be improved by the improvement of the adhesiveness of a wire.
- the concavo-convex shape is formed on the surface of the semiconductor layer, and the height difference between the surface of the insulating film having a contact hole that selectively exposes the surface and the surface of the semiconductor layer exposed in the contact hole. It may be formed based on (Claim 2).
- the uneven shape may be formed based on a height difference between a bottom surface of a trench formed from the front surface to the back surface of the semiconductor layer and the front surface of the semiconductor layer.
- the unevenness mitigating layer preferably includes a polysilicon layer.
- the surface of the surface electrode can be made smooth or flat by a simple method of depositing polysilicon.
- the thickness T of the polysilicon layer is preferably 2/3 or more of the maximum width W of the concave-convex recess.
- the concave and convex recesses can be reliably backfilled.
- the semiconductor layer is a SiC layer in which a first conductivity type impurity region is selectively formed
- the polysilicon layer selectively includes a first conductivity type portion in contact with the first conductivity type impurity region.
- the first conductivity type polysilicon is a substance that can contact the first conductivity type SiC with a low contact resistance. Therefore, even if processing such as RTA (Rapid Thermal Anneal) is performed and silicide is not formed on the surface of the SiC layer, the SiC layer (first conductivity type impurity region) and the polysilicon layer (first conductivity type portion) An ohmic junction can be easily formed between them.
- the SiC layer further includes a second conductivity type impurity region that is selectively formed
- the polysilicon layer may further selectively include a second conductivity type portion in contact with the second conductivity type impurity region. Preferred (claim 7).
- the second conductivity type polysilicon is a material that can contact the second conductivity type SiC with a low contact resistance. Therefore, even if processing such as RTA (Rapid Thermal Anneal) is performed and silicide is not formed on the surface of the SiC layer, the SiC layer (second conductivity type impurity region) and the polysilicon layer (second conductivity type portion) An ohmic junction can be easily formed between them.
- a semiconductor device includes a semiconductor layer made of first conductivity type SiC, a first conductivity type source layer formed so as to be exposed on a surface of the semiconductor layer, and the source layer.
- the second conductivity type channel layer is formed on the back surface side of the semiconductor layer so as to be in contact with the source layer, and the channel layer is in contact with the channel layer on the back surface side of the semiconductor layer.
- An interlayer film formed on the surface of the semiconductor layer and having a contact hole for selectively exposing the source layer; and formed on the interlayer film.
- The includes a polysilicon layer having a smooth surface as compared with the uneven shape, and a source electrode made of a metallic material formed on the polysilicon layer (claim 8).
- the source electrode is formed by directly depositing the metal material on the outermost surface (uneven shape) of the semiconductor layer.
- the surface of the source electrode can be made smoother or flat.
- the wire is not caught on the surface of the source electrode, and the wire junction can be spread over the entire surface of the source electrode.
- the contact area of the wire with the source electrode can be increased, so that the adhesion of the wire can be improved.
- the frequency of wire peeling can be reduced, the yield at the time of assembling a semiconductor device can be improved and the cost can be reduced.
- the reliability of a wire junction part can be improved by the improvement of the adhesiveness of a wire.
- the contact holes in the interlayer film can be easily refilled. Therefore, the surface of the source electrode can be made smooth or flat by a simple method of depositing polysilicon.
- the polysilicon layer selectively includes a first conductivity type portion in contact with the source layer.
- the first conductivity type polysilicon is a substance that can contact the first conductivity type SiC with a low contact resistance. For this reason, an ohmic junction can be easily formed between the source layer and the polysilicon layer (first conductivity type portion) without forming silicide on the surface of the SiC layer by performing RTA (Rapid Thermal Anneal) or the like. can do.
- the channel layer is exposed to the surface of the semiconductor layer and includes a second conductivity type channel contact layer having a higher concentration than other portions of the channel layer, and the polysilicon layer is in contact with the channel contact layer It is preferable to further include a second conductivity type portion (claim 10).
- the second conductivity type polysilicon is a material that can contact the second conductivity type SiC with a low contact resistance. Therefore, an ohmic junction can be easily formed between the channel contact layer and the polysilicon layer (second conductivity type portion) without performing silicide on the surface of the SiC layer by performing a process such as RTA (Rapid Thermal Anneal). Can be formed.
- the semiconductor device includes a gate trench that reaches the drift layer from the surface of the semiconductor layer through the source layer and the channel layer, a gate insulating film formed on a side surface and a bottom surface of the gate trench, and the gate It may have a trench gate type structure including a gate electrode embedded in the trench.
- the semiconductor device may have a planar gate structure including a gate insulating film formed on the surface of the semiconductor layer and a gate electrode formed on the gate insulating film. 12).
- the semiconductor device further includes a source trench that reaches the drift layer from the surface of the semiconductor layer through the source layer and the channel layer, and the uneven shape includes a bottom surface of the source trench,
- corrugation formed based on the height difference with the said surface may be included (Claim 13). Even in this case, the source trench can be easily backfilled with polysilicon.
- a method of manufacturing a semiconductor device includes a step of forming a semiconductor element by selectively forming a predetermined impurity layer on a surface of a semiconductor layer, and insulating the surface of the semiconductor layer.
- forming a polysilicon layer by depositing polysilicon until it becomes smooth compared to the uneven shape formed based on the height difference between the surface of the semiconductor layer exposed in the contact hole, and Forming a surface electrode by depositing a metal material on the polysilicon layer (claim 14).
- the step of forming the surface electrode includes a step of depositing the metal material on the polysilicon layer as it is after deposition without performing a planarization process on the deposition surface of the polysilicon layer. (Claim 15).
- the manufacturing process can be simplified.
- the step of forming the polysilicon layer includes a step of depositing polysilicon by LPCVD.
- a film By depositing polysilicon by the LPCVD method, a film can be uniformly applied to all the bottom and side surfaces of the contact hole.
- FIG. 1 is a schematic cross-sectional view of a semiconductor device according to the first embodiment of the present invention.
- 2A and 2B are diagrams for explaining a configuration of a semiconductor package including the semiconductor device, in which FIG. 2A is a perspective view inside the package, and FIG. 2B is a cross-sectional line in FIG. It is sectional drawing seen from IIb-IIb.
- FIG. 3 is a flowchart for explaining the method of manufacturing the semiconductor device.
- FIG. 4 is a schematic cross-sectional view of a semiconductor device according to the second embodiment of the present invention.
- FIG. 5 is a schematic cross-sectional view of a semiconductor device according to the third embodiment of the present invention.
- FIG. 6 is a schematic cross-sectional view of a semiconductor device according to the fourth embodiment of the present invention.
- FIG. 7 is a schematic cross-sectional view of a semiconductor device according to the fifth embodiment of the present invention.
- FIG. 8 is a schematic cross-sectional view of a semiconductor device according to the sixth embodiment of the present invention.
- FIG. 9 is a schematic cross-sectional view of a semiconductor device according to the seventh embodiment of the present invention.
- FIG. 1 is a schematic cross-sectional view of a semiconductor device according to the first embodiment of the present invention.
- the semiconductor device 1 is a power MOSFET (Metal-Oxide-Semiconductor) using SiC (silicon carbide).
- Field effect transistor includes an SiC substrate 2 as an example of a semiconductor layer and an SiC epitaxial layer 3 formed on the SiC substrate 2.
- the conductivity types of SiC substrate 2 and SiC epitaxial layer 3 are both n-type as the first conductivity type.
- SiC substrate 2 is of n + type (for example, the concentration is 1 ⁇ 10 18 to 1 ⁇ 10 21 cm ⁇ 3 ), and SiC epitaxial layer 3 is n ⁇ having a lower concentration than SiC substrate 2.
- Type for example, concentration 1 ⁇ 10 15 to 1 ⁇ 10 17 cm ⁇ 3 ).
- the SiC epitaxial layer 3 functions as a drain region (drift layer) of the field effect transistor.
- a plurality of p-type wells 4 as an example of a channel layer are formed in a lattice arrangement. Further, a drain electrode 5 made of, for example, a nickel metal film is formed on the back surface 22 of the SiC substrate 2.
- n + -type source region 6 as an example of a first conductivity-type impurity region and a source layer
- a p + type well contact region 7 as an example of a channel contact layer is formed. Both n + type source region 6 and p + type well contact region 7 are exposed at surface 31 of SiC epitaxial layer 3.
- a gate electrode 8 is formed so as to straddle the adjacent p-type well 4, and a gate insulating film 9 is interposed between the gate electrode 8 and the SiC epitaxial layer 3.
- the gate electrode 8 extends between the n + -type source region 6 and the SiC epitaxial layer 3 (region between the p-type wells 4) as a drain region, and an inversion layer (channel) on the surface of the p-type well 4 Control the formation of. That is, the semiconductor device 1 has a so-called planar gate structure MISFET (Metal Insulator Semiconductor Field Effect Transistor).
- MISFET Metal Insulator Semiconductor Field Effect Transistor
- an interlayer film 10 as an example of an insulating film made of, for example, silicon oxide is formed so as to cover gate electrode 8.
- a contact hole 11 is selectively formed in the center region of the p-type well 4 in the interlayer film 10.
- the contact hole 11 is formed in a region where a part of the p + type well contact region 7 and the surrounding n + type source region 6 can be selectively exposed.
- the outermost surface of the semiconductor device 1 includes the surface of the interlayer film 10 and the contact hole 11.
- An uneven shape based on the height difference H 1 from the surface 31 of the exposed SiC epitaxial layer 3 is formed.
- the “outermost surface” is a concept different from the surface 31 (surface of the semiconductor portion) of the flat SiC epitaxial layer 3, and the gate electrode 8, the interlayer film 10, etc. are selectively formed on the surface 31. This includes parts that protrude or rise as a result.
- a polysilicon layer 12 as an example of an uneven relief layer is formed so as to enter the contact hole 11.
- the polysilicon layer 12 is formed with a thickness T 1 that fills the contact hole 11 and hides the interlayer film 10.
- the specific thickness T 1 is preferably 2/3 or more of the maximum width W 1 of the contact hole 11.
- the polysilicon layer 12 is uniformly n + -type, and is connected to the n + -type source region 6 and the p + -type well contact region 7 in the contact hole 11 at a time.
- the polysilicon layer 12 has a flat surface 121.
- the surface 121 may be a smooth compared to irregularities caused by the height difference H 1.
- the surface 121 have shallower recess than the height difference H 1 is selectively formed, it may be formed fine irregularities by the concave portion.
- a source electrode 13 (for example, made of a metal material such as aluminum) is formed on the surface 121 of the polysilicon layer 12 as an example of a surface electrode.
- Source electrode 13 is electrically connected to n + type source region 6 and p + type well contact region 7 through polysilicon layer 12. Therefore, the n + -type source region 6 has the same potential as the source electrode 13. Further, since the p-type well 4 is connected to the source electrode 13 via the p + -type well contact region 7, it has the same potential as the source electrode 13.
- FIG. 2A and 2B are diagrams for explaining a configuration of a semiconductor package including the semiconductor device, in which FIG. 2A is a perspective view inside the package, and FIG. 2B is a cross-sectional line in FIG. It is sectional drawing seen from IIb-IIb. In FIG. 2B, the portion immediately below the source electrode 13 is selectively enlarged for clarity.
- the semiconductor package 14 includes a terminal frame 15, the semiconductor device 1, a Schottky barrier diode 16, and a resin package 17.
- the terminal frame 15 is formed in a metal plate shape.
- the terminal frame 15 includes a base portion 18, a drain terminal 19 formed integrally with the base portion 18, and a source terminal 20 and a gate terminal 21 formed away from the base portion 18.
- the semiconductor device 1 and the Schottky barrier diode 16 are disposed with a space therebetween.
- the semiconductor device 1 is installed in the base portion 18 with the outermost surface facing upward.
- the source electrode 13 and the gate pad 23 electrically connected to the gate electrode 8 are exposed on the outermost surface of the semiconductor device 1.
- the anode electrode 24 is exposed on the outermost surface of the Schottky barrier diode 16.
- the drain terminal 19, the source terminal 20 and the gate terminal 21 are formed in a straight line shape in plan view having one end and the other end, respectively, and the gate terminal 21, the drain terminal 19 and the source terminal 20 are arranged in parallel with each other in this order.
- the drain terminal 19 is disposed between the gate terminal 21 and the source terminal 20.
- the drain electrode 5 of the semiconductor device 1 and the cathode electrode (not shown) of the Schottky barrier diode 16 are in contact with the base portion 18 and are electrically connected to the drain terminal 19.
- the source electrode 13 of the semiconductor device 1 and the anode electrode 24 of the Schottky barrier diode 16 are electrically connected to the source terminal 20 using a common wire 25.
- the gate pad 23 of the semiconductor device 1 is electrically connected to the gate terminal 21 using a wire 26.
- the resin package 17 is made of, for example, a known mold resin such as an epoxy resin, and seals the base portion 18 and the wires 25 and 26 together with the semiconductor device 1 and the Schottky barrier diode 16.
- the three terminals (drain terminal 19, source terminal 20 and gate terminal 21) are selectively exposed from the resin package 17.
- FIG. 3 is a flowchart for explaining the method of manufacturing the semiconductor device.
- step S1 SiC epitaxial layer 3 is formed on SiC substrate 2.
- impurities are selectively implanted into the surface 31 of the SiC epitaxial layer 3 and annealed (step S2). Thereby, the p-type well 4, the n + -type source region 6 and the p + -type well contact region 7 are formed.
- step S3 the surface 31 of the SiC epitaxial layer 3 is thermally oxidized to form the gate insulating film 9, and the gate electrode 8 having a predetermined pattern is formed on the gate insulating film 9 (step S3).
- interlayer film 10 is formed on SiC epitaxial layer 3 by the CVD method (step S4).
- the next step is formation of the contact hole 11 (step S5).
- the interlayer film 10 and the gate insulating film 9 are selectively removed continuously by a known patterning technique. Thereby, a contact hole 11 penetrating the interlayer film 10 and the gate insulating film 9 is formed.
- the surface of the interlayer film 10 and the SiC epitaxial layer 3 exposed in the contact hole 11 are formed on the outermost surface of the SiC epitaxial layer 3. irregularities are formed based on the height difference H 1 between the surface 31 of the.
- step S6 backfill the contact hole 11, until the deposition surface (surface 121) is smooth as compared with the irregularities caused by the height difference H 1, without introducing an impurity Polysilicon is deposited (step S6).
- LPCVD Low Pressure Chemical Vapor Deposition
- polysilicon is deposited to a height of 2/3 or more of the maximum width W 1 of the contact hole 11.
- the contact hole 11 can be reliably filled back.
- n-type impurities are implanted into the entire deposited polysilicon without using a mask.
- the n + -type polysilicon layer 12 is formed.
- a metal material such as aluminum is deposited (step S7). Thereby, the source electrode 13 is formed.
- the drain electrode 5 and the like the semiconductor device 1 shown in FIG. 1 is obtained.
- the contact hole 11 can be easily backfilled.
- the outermost surface (uneven shape) of SiC epitaxial layer 3 can be made flat or smooth. Therefore, compared with the case where the source electrode 13 is formed by directly depositing a metal material on the outermost surface of the SiC epitaxial layer 3, the surface of the source electrode 13 can be made smooth or flat easily.
- n-type polysilicon is a substance that can contact n-type SiC with a low contact resistance. Therefore, RTA (Rapid Even if a silicide is not formed on the surface of the SiC epitaxial layer 3 (n + type source region 6) by performing a process such as Thermal Anneal), an ohmic can be easily formed between the n + type source region 6 and the polysilicon layer 12. A bond can be formed. Moreover, in the method of this embodiment, the planarization process can be omitted after the polysilicon is deposited, so that the manufacturing process can be simplified.
- the planarization treatment by CMP may be performed to an appropriate degree because there is a low possibility that unevenness is generated in the polysilicon layer 12.
- FIG. 4 is a schematic cross-sectional view of a semiconductor device according to the second embodiment of the present invention.
- Semiconductor device 51 includes a power MOSFET element (semiconductor element) using SiC, and includes a SiC substrate 52 as an example of a semiconductor layer, and a SiC epitaxial layer 53 formed on SiC substrate 52.
- the conductivity types of SiC substrate 52 and SiC epitaxial layer 53 are both n-type as the first conductivity type.
- SiC substrate 52 is n + type (for example, the concentration is 1 ⁇ 10 18 to 1 ⁇ 10 21 cm ⁇ 3 )
- SiC epitaxial layer 53 is n ⁇ having a lower concentration than SiC substrate 52.
- Type for example, concentration 1 ⁇ 10 15 to 1 ⁇ 10 17 cm ⁇ 3 ).
- the SiC epitaxial layer 53 functions as a drain region (drift layer) of the field effect transistor.
- a p-type channel layer 54 is formed on the surface 531 side of the SiC epitaxial layer 53. Further, a drain electrode 55 made of, for example, a nickel metal film is formed on the back surface 522 of the SiC substrate 52.
- a n + type source layer 56 as an example of a first conductivity type region and p + as an example of a second conductivity type impurity region surrounded by the n + type source layer 56 are provided.
- a type channel contact layer 57 is formed. Both n + type source layer 56 and p + type channel contact layer 57 are exposed at surface 531 of SiC epitaxial layer 53.
- a gate trench 64 that penetrates the n + -type source layer 56 and the p-type channel layer 54 and reaches the SiC epitaxial layer 3 as a drain region is formed.
- the gate trench 64 may have a lattice shape, a stripe shape, a honeycomb shape, or the like.
- the p-type channel layer 54 is partitioned into a large number of cells arranged in a lattice, for example.
- a gate electrode 58 is embedded in the gate trench 64, and a gate insulating film 59 is interposed between the gate electrode 58 and the SiC epitaxial layer 53.
- the gate electrode 58 extends between the n + -type source layer 56 and the SiC epitaxial layer 3 as the drain region, and forms an inversion layer (channel) on the surface of the p-type channel layer 54 (side surface of the gate trench 64).
- the semiconductor device 51 has a so-called trench gate type MISFET.
- an interlayer film 60 as an example of an insulating film made of, for example, silicon oxide is formed on surface 531 of SiC epitaxial layer 53.
- a contact hole 61 is selectively formed in the center region of the p-type channel layer 54 in the interlayer film 60.
- the contact hole 61 is formed in a region where a part of the p + type channel contact layer 57 and the surrounding n + type source layer 56 can be selectively exposed.
- the surface 531 (flat surface) of the SiC epitaxial layer 53 is covered with the interlayer film 60 having the contact hole 61, so that the surface of the semiconductor device 51 includes the surface of the interlayer film 60 and the contact hole 61.
- the “outermost surface” is a concept different from the surface 531 (surface of the semiconductor portion) of the flat SiC epitaxial layer 53, and is projected or formed by selectively forming the interlayer film 60 or the like on the surface 531. It also includes raised parts.
- a polysilicon layer 62 as an example of an uneven relief layer is formed so as to enter the contact hole 61.
- the polysilicon layer 62 is formed with a thickness T 2 that fills the contact hole 61 and hides the interlayer film 60.
- the specific thickness T 2 is preferably 2/3 or more of the maximum width W 2 of the contact hole 61.
- the polysilicon layer 62 is uniformly n + -type, and is connected to the n + -type source layer 56 and the p + -type channel contact layer 57 at once in the contact hole 61.
- the polysilicon layer 62 has a flat surface 621.
- the surface 621 may be a smooth compared to irregularities caused by the height difference H 2.
- the surface 621 have shallower recess than the height difference H 2 is selectively formed, it may be formed fine irregularities by the concave portion.
- a source electrode 63 (for example, a metal material such as aluminum) is formed on the surface 621 of the polysilicon layer 62 as an example of a surface electrode.
- Source electrode 63 is electrically connected to n + type source layer 56 and p + type channel contact layer 57 via polysilicon layer 62. Therefore, the n + -type source layer 56 has the same potential as the source electrode 63. Further, since the p-type channel layer 54 is connected to the source electrode 63 via the p + -type channel contact layer 57, it has the same potential as the source electrode 63.
- FIG. 5 is a schematic cross-sectional view of a semiconductor device according to the third embodiment of the present invention. 5, parts corresponding to those shown in FIG. 4 are given the same reference numerals.
- this semiconductor device 71 a source trench 72 that reaches the drift layer through the n + -type source layer 56 and the p-type channel layer 54 is formed at the center of each p-type channel layer 54 defined by the gate trench 64. ing.
- the uneven shape based on the height difference H 2 is further provided on the outermost surface of the semiconductor device 71. Is formed. Further, the n + -type source layer 56 and the p-type channel layer 54 are exposed on the side surface of the source trench 72.
- bottom p-type layer 73 is formed on the bottom and side surfaces of source trench 72 so that SiC epitaxial layer 53 as a drain region exposed to source trench 72 is hidden below p-type channel layer 54. Yes.
- the bottom p-type layer 73 is continuous with the p-type channel layer 54 on the side surface of the source trench 72.
- a p + type channel contact layer 57 exposed at the bottom surface of the source trench 72 is formed in the bottom p type layer 73.
- the p + type channel contact layer 57 is formed at the center of the bottom surface of the source trench 72, and the bottom p type layer 73 is formed so as to surround the p + type channel contact layer 57. .
- a polysilicon layer 62 is formed so as to enter the source trench 72 and the contact hole 61.
- the polysilicon layer 62 is formed with a thickness T 3 that fills the source trench 72 and the contact hole 61 and further hides the interlayer film 60.
- Specific thickness T 3 is preferably 2/3 or more of the maximum width of the concavo-convex shape.
- width W 3 of the width W 2> source trench 72 of the contact hole 61 is preferably 2/3 or more the width W 2.
- Polysilicon layer 62 is connected to n + -type source layer 56 at the surface 531 of SiC epitaxial layer 53 and side surfaces of source trench 72, and is connected to p + -type channel contact layer 57 at the bottom surface of source trench 72. .
- this semiconductor device 71 can achieve the same effects as those of the semiconductor device 1 described above.
- 6 to 9 are schematic cross-sectional views of semiconductor devices according to fourth to seventh embodiments of the present invention. 6 and 7, parts corresponding to those shown in FIG. 1 are denoted by the same reference numerals. 8 and 9, the same reference numerals are given to the portions corresponding to the respective portions shown in FIG.
- the polysilicon layers 12 and 62 were uniformly n + type, but as shown in FIGS. 6 to 9, an n + type portion as an example of the first conductivity type portion, You may selectively have the p ⁇ +> type part as an example of a 2nd conductivity type part.
- a polysilicon layer 12 have a p + -type portions 83, 93 inwardly region of p + -type well contact region 7
- the remaining main body portions may be n + -type portions 82 and 92.
- N-type polysilicon is a material that can contact n-type SiC with low contact resistance
- p-type polysilicon is a material that can contact p-type SiC with low contact resistance. Therefore, the n + -type source region can be obtained without performing silicide on the surface of the SiC epitaxial layer 3 (n + -type source region 6 and p + -type well contact region 7) by performing a process such as RTA (Rapid Thermal Anneal). Polysilicon layer 12 can be easily brought into ohmic contact with both 6 and p + type well contact region 7.
- the n + type source region 6 is in contact with the p + type well contact region 7 so as to surround it.
- the p + -type portions 83 and 93 by forming the inner region so as not to protrude from the p + -type well contact region 7, the contact between the p + -type portions 83, 93 and the n + -type source region 6 And the formation of a pn junction between them can be prevented.
- the p + -type portion is formed in the thickness direction from the contact surface with the p + -type well contact region 7 to the surface 121 of the polysilicon layer 12 as in the p + -type portion 83 of FIG. It may be formed so as to penetrate, or like the p + type portion 93 in FIG. 7, it is formed from the contact surface with the p + type well contact region 7 to the middle of the polysilicon layer 12 in the thickness direction. Also good.
- These n + -type portions 82 and 92 and p + -type portions 83 and 93 can be partitioned by, for example, selectively implanting impurities after deposition of polysilicon (step S6).
- the polysilicon layer 62 is p + type so as to be spaced from the side surface of the source trench 72.
- the p + -type portions 103 and 203 may be in contact with the channel contact layer 57, and the remaining main portions may be the n + -type portions 102 and 202.
- the p + type channel contact layer 57 is formed on the bottom surface of the source trench 72 and is spaced from the n + type source layer 56. Further, a bottom p-type layer 73 is formed on the entire bottom surface of the source trench 72. Therefore, even if the p + -type portions 103 and 203 protrude from the p + -type channel contact layer 57, the same p-type bottom p-type layer 73 is required as long as the p + -type portions 103 and 203 do not contact the side surface (n + -type source layer 56) of the source trench 72. There is no particular problem because it only touches.
- the p + -type portions 103 and 203 may be slightly shifted laterally along the surface 531 of the SiC epitaxial layer 53, so that a wide alignment margin is ensured when forming the p + -type portions 103 and 203. Can do.
- the p + -type portion is formed by extending the polysilicon layer 62 in the thickness direction from the contact surface with the p + -type channel contact layer 57 to the surface 621 of the polysilicon layer 62 as in the p + -type portion 103 of FIG. It may be formed so as to penetrate, or like the p + type portion 203 in FIG. 9, it is formed from the contact surface with the p + type channel contact layer 57 to the middle of the polysilicon layer 62 in the thickness direction. Also good.
- the division between the n + -type portions 102 and 202 and the p + -type portions 103 and 203 can be performed, for example, by selectively injecting impurities after polysilicon deposition (step S6).
- this invention can also be implemented with another form.
- a configuration in which the conductivity type of each semiconductor portion of the semiconductor devices 1, 51, 71, 81, 91, 101, 201 described above is inverted may be employed.
- the p-type portion may be n-type and the n-type portion may be p-type.
- corrugated relaxation layer which relaxes the uneven
- the contact holes 11 and 61 of the interlayer films 10 and 60 do not need to be opened perpendicularly to the surfaces 31 and 531 of the SiC epitaxial layers 3 and 53, and for example, extend toward the surfaces of the interlayer films 10 and 60. The opening may be tapered or narrowed.
- the semiconductor employed in the semiconductor devices 1, 51, 71, 81, 91, 101, 201 is not limited to SiC, and may be, for example, Si, GaN, diamond, or the like.
- the present invention is not limited to an IGBT (Insulated). Gate Bipolar Transistor), JFET (Junction Field Effect) Transistor) and other structure semiconductor devices can be similarly applied.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
【課題】最表面に配置される金属電極の表面を平坦もしくは滑らかにすることができる半導体装置およびその製造方法を提供すること。 【解決手段】半導体素子(MOSFET)が配置された最表面に高低差H1に基づいて形成された凹凸形状を有するSiCエピタキシャル層3と、SiCエピタキシャル層3上に形成された金属材料からなるソース電極13とを含む半導体装置1において、SiCエピタキシャル層3の表面31とソース電極13との間に、前記凹凸形状に比べて滑らかな表面121を有するポリシリコン層12を設ける。
Description
本発明は、半導体装置およびその製法に関する。
たとえば、特許文献1は、半導体基板と、半導体基板に形成されたドリフト領域と、ドリフト領域に交互に形成されたnカラム領域およびpカラム領域と、ドリフト領域の上端部に形成されたpウェル領域と、pウェル領域に形成された一対のn型ソース領域と、一対のn型ソース領域を連結するように形成されたp+ボディコンタクト領域と、半導体基板のデバイス面にゲート絶縁膜を介して形成されたゲート電極と、ゲート電極を被覆する層間膜と、層間膜上にバリアメタル層を介して形成されたソースメタル電極層とを含む、半導体装置を開示している。
本発明の第1の局面に係る半導体装置は、半導体素子が配置された最表面に凹凸形状を有する半導体層と、前記凹凸形状上に形成され、前記凹凸形状に比べて滑らかな表面を有する凹凸緩和層と、前記凹凸緩和層上に形成された金属材料からなる表面電極とを含む(請求項1)。
この構成によれば、凹凸緩和層が形成されているため、半導体層の最表面(凹凸形状)に金属材料を直接堆積させて表面電極を形成する場合に比べて、表面電極の表面を滑らかもしくは平坦にすることができる。これにより、表面電極にワイヤを接続するときに、表面電極の表面に対するワイヤの引っ掛かりをなくして、ワイヤ接合部を表面電極の表面全体に広げることができる。その結果、表面電極に対するワイヤの接触面積を増やすことができるので、ワイヤの密着性を向上させることができる。その結果、ワイヤの剥がれ頻度を減らすことができるので、半導体装置を組み立てる際の歩留まりを向上させ、コストを低減することができる。また、ワイヤの密着性の向上により、ワイヤ接合部の信頼性を向上させることができる。
この構成によれば、凹凸緩和層が形成されているため、半導体層の最表面(凹凸形状)に金属材料を直接堆積させて表面電極を形成する場合に比べて、表面電極の表面を滑らかもしくは平坦にすることができる。これにより、表面電極にワイヤを接続するときに、表面電極の表面に対するワイヤの引っ掛かりをなくして、ワイヤ接合部を表面電極の表面全体に広げることができる。その結果、表面電極に対するワイヤの接触面積を増やすことができるので、ワイヤの密着性を向上させることができる。その結果、ワイヤの剥がれ頻度を減らすことができるので、半導体装置を組み立てる際の歩留まりを向上させ、コストを低減することができる。また、ワイヤの密着性の向上により、ワイヤ接合部の信頼性を向上させることができる。
前記凹凸形状は、前記半導体層の表面上に形成され、当該表面を選択的に露出させるコンタクトホールを有する絶縁膜の表面と、当該コンタクトホールに露出する前記半導体層の前記表面との高低差に基づいて形成されていてもよい(請求項2)。また、前記凹凸形状は、前記半導体層の表面から裏面に向かって形成されたトレンチの底面と、前記半導体層の前記表面との高低差に基づいて形成されていてもよい(請求項3)。
前記凹凸緩和層は、ポリシリコン層を含むことが好ましい(請求項4)。
前記凹凸緩和層は、ポリシリコン層を含むことが好ましい(請求項4)。
ポリシリコンは埋め込み性に優れる材料なので、凹凸形状の窪みを簡単に埋め戻すことができる。そのため、ポリシリコンの堆積という簡単な方法で、表面電極の表面を滑らかもしくは平坦にすることができる。
前記ポリシリコン層の厚さTは、前記凹凸形状の窪みの最大幅Wの2/3以上であることが好ましい(請求項5)。
前記ポリシリコン層の厚さTは、前記凹凸形状の窪みの最大幅Wの2/3以上であることが好ましい(請求項5)。
この条件を満たす厚さTまでポリシリコンを堆積させることによって、凹凸形状の窪みを確実に埋め戻すことができる。
前記半導体層が、第1導電型不純物領域が選択的に形成されたSiC層である場合、前記ポリシリコン層は、前記第1導電型不純物領域に接する第1導電型部分を選択的に含むことが好ましい(請求項6)。
前記半導体層が、第1導電型不純物領域が選択的に形成されたSiC層である場合、前記ポリシリコン層は、前記第1導電型不純物領域に接する第1導電型部分を選択的に含むことが好ましい(請求項6)。
第1導電型のポリシリコンは、第1導電型のSiCに対して低いコンタクト抵抗で接触できる物質である。そのため、RTA(Rapid Thermal Anneal)等の処理を行ってSiC層の表面にシリサイドを形成しなくても、SiC層(第1導電型不純物領域)とポリシリコン層(第1導電型部分)との間に簡単にオーミック接合を形成することができる。
前記SiC層が、選択的に形成された第2導電型不純物領域をさらに含む場合、前記ポリシリコン層は、前記第2導電型不純物領域に接する第2導電型部分を選択的にさらに含むことが好ましい(請求項7)。
前記SiC層が、選択的に形成された第2導電型不純物領域をさらに含む場合、前記ポリシリコン層は、前記第2導電型不純物領域に接する第2導電型部分を選択的にさらに含むことが好ましい(請求項7)。
第2導電型のポリシリコンは、第2導電型のSiCに対して低いコンタクト抵抗で接触できる物質である。そのため、RTA(Rapid Thermal Anneal)等の処理を行ってSiC層の表面にシリサイドを形成しなくても、SiC層(第2導電型不純物領域)とポリシリコン層(第2導電型部分)との間に簡単にオーミック接合を形成することができる。
本発明の第2の局面に係る半導体装置は、第1導電型のSiCからなる半導体層と、前記半導体層の表面に露出するように形成された第1導電型のソース層と、前記ソース層に対して前記半導体層の裏面側に前記ソース層に接するように形成された第2導電型のチャネル層と、前記チャネル層に対して前記半導体層の前記裏面側に前記チャネル層に接するように形成された第1導電型のドリフト層とを含み、前記半導体層の前記表面に形成され、前記ソース層を選択的に露出させるコンタクトホールを有する層間膜と、前記層間膜上に形成され、前記コンタクトホールを介して前記ソース層に選択的に接するポリシリコン層であって、前記層間膜の表面と、前記コンタクトホールに露出する前記半導体層の前記表面との高低差に基づいて形成された凹凸形状に比べて滑らかな表面を有するポリシリコン層と、前記ポリシリコン層上に形成された金属材料からなるソース電極とを含む(請求項8)。
本発明の第2の局面に係る半導体装置は、第1導電型のSiCからなる半導体層と、前記半導体層の表面に露出するように形成された第1導電型のソース層と、前記ソース層に対して前記半導体層の裏面側に前記ソース層に接するように形成された第2導電型のチャネル層と、前記チャネル層に対して前記半導体層の前記裏面側に前記チャネル層に接するように形成された第1導電型のドリフト層とを含み、前記半導体層の前記表面に形成され、前記ソース層を選択的に露出させるコンタクトホールを有する層間膜と、前記層間膜上に形成され、前記コンタクトホールを介して前記ソース層に選択的に接するポリシリコン層であって、前記層間膜の表面と、前記コンタクトホールに露出する前記半導体層の前記表面との高低差に基づいて形成された凹凸形状に比べて滑らかな表面を有するポリシリコン層と、前記ポリシリコン層上に形成された金属材料からなるソース電極とを含む(請求項8)。
この構成によれば、金属材料からなるソース電極と半導体層との間にポリシリコン層が形成されているため、半導体層の最表面(凹凸形状)に金属材料を直接堆積させてソース電極を形成する場合に比べて、ソース電極の表面を滑らかもしくは平坦にすることができる。これにより、ソース電極にワイヤを接続するときに、ソース電極の表面に対するワイヤの引っ掛かりをなくして、ワイヤ接合部をソース電極の表面全体に広げることができる。その結果、ソース電極に対するワイヤの接触面積を増やすことができるので、ワイヤの密着性を向上させることができる。その結果、ワイヤの剥がれ頻度を減らすことができるので、半導体装置を組み立てる際の歩留まりを向上させ、コストを低減することができる。また、ワイヤの密着性の向上により、ワイヤ接合部の信頼性を向上させることができる。
また、ポリシリコンは埋め込み性に優れる材料なので、層間膜のコンタクトホールを簡単に埋め戻すことができる。そのため、ポリシリコンの堆積という簡単な方法で、ソース電極の表面を滑らかもしくは平坦にすることができる。
前記ポリシリコン層は、前記ソース層に接する第1導電型部分を選択的に含むことが好ましい(請求項9)。
前記ポリシリコン層は、前記ソース層に接する第1導電型部分を選択的に含むことが好ましい(請求項9)。
第1導電型のポリシリコンは、第1導電型のSiCに対して低いコンタクト抵抗で接触できる物質である。そのため、RTA(Rapid Thermal Anneal)等の処理を行ってSiC層の表面にシリサイドを形成しなくても、ソース層とポリシリコン層(第1導電型部分)との間に簡単にオーミック接合を形成することができる。
前記チャネル層は、前記半導体層の前記表面に露出し、当該チャネル層の他の部分よりも高濃度な第2導電型のチャネルコンタクト層を含み、前記ポリシリコン層は、前記チャネルコンタクト層に接する第2導電型部分をさらに含むことが好ましい(請求項10)。
前記チャネル層は、前記半導体層の前記表面に露出し、当該チャネル層の他の部分よりも高濃度な第2導電型のチャネルコンタクト層を含み、前記ポリシリコン層は、前記チャネルコンタクト層に接する第2導電型部分をさらに含むことが好ましい(請求項10)。
第2導電型のポリシリコンは、第2導電型のSiCに対して低いコンタクト抵抗で接触できる物質である。そのため、RTA(Rapid Thermal Anneal)等の処理を行ってSiC層の表面にシリサイドを形成しなくても、チャネルコンタクト層とポリシリコン層(第2導電型部分)との間に簡単にオーミック接合を形成することができる。
前記半導体装置は、前記半導体層の前記表面から前記ソース層および前記チャネル層を貫通して前記ドリフト層に達するゲートトレンチと、前記ゲートトレンチの側面および底面に形成されたゲート絶縁膜と、前記ゲートトレンチに埋め込まれたゲート電極とを含むトレンチゲート型構造を有していてもよい(請求項11)。また、前記半導体装置は、前記半導体層の前記表面に形成されたゲート絶縁膜と、前記ゲート絶縁膜上に形成されたゲート電極とを含むプレーナゲート型構造を有していてもよい(請求項12)。
前記半導体装置は、前記半導体層の前記表面から前記ソース層および前記チャネル層を貫通して前記ドリフト層に達するゲートトレンチと、前記ゲートトレンチの側面および底面に形成されたゲート絶縁膜と、前記ゲートトレンチに埋め込まれたゲート電極とを含むトレンチゲート型構造を有していてもよい(請求項11)。また、前記半導体装置は、前記半導体層の前記表面に形成されたゲート絶縁膜と、前記ゲート絶縁膜上に形成されたゲート電極とを含むプレーナゲート型構造を有していてもよい(請求項12)。
前記半導体装置は、前記半導体層の前記表面から前記ソース層および前記チャネル層を貫通して前記ドリフト層に達するソーストレンチをさらに含み、前記凹凸形状は、前記ソーストレンチの底面と、前記半導体層の前記表面との高低差に基づいて形成された凹凸を含んでいてもよい(請求項13)。この場合でも、ポリシリコンによってソーストレンチを簡単に埋め戻すことができる。
本発明の第1の局面に係る半導体装置の製造方法は、半導体層の表面に所定の不純物層を選択的に形成することによって、半導体素子を形成する工程と、前記半導体層の前記表面に絶縁膜を形成する工程と、前記絶縁膜を選択的に除去することによって、前記不純物層を露出させるコンタクトホールを形成する工程と、前記コンタクトホールを埋め戻し、その堆積面が、前記絶縁膜の表面と、前記コンタクトホールに露出する前記半導体層の前記表面との高低差に基づいて形成された凹凸形状に比べて滑らかになるまでポリシリコンを堆積させることによって、ポリシリコン層を形成する工程と、前記ポリシリコン層上に金属材料を堆積させることによって、表面電極を形成する工程とを含む(請求項14)。
この方法によれば、埋め込み性に優れるポリシリコンを半導体層上に堆積させるので、コンタクトホールを簡単に埋め戻すことができる。これにより、表面電極の表面を簡単に滑らかもしくは平坦にすることができる。
前記表面電極を形成する工程は、前記ポリシリコン層の前記堆積面の平坦化処理を行わずに、堆積後のままの状態の前記ポリシリコン層に前記金属材料を堆積させる工程を含むことが好ましい(請求項15)。
前記表面電極を形成する工程は、前記ポリシリコン層の前記堆積面の平坦化処理を行わずに、堆積後のままの状態の前記ポリシリコン層に前記金属材料を堆積させる工程を含むことが好ましい(請求項15)。
この方法では、平坦化処理を省略することができるので、製造工程を簡略化することができる。しかも、ポリシリコンに対してエッチバック等の平坦化処理を行うと、結晶性によってエッチバック面に凹凸が発生するおそれがあるが、そのような凹凸の発生を防止することもできる。
前記ポリシリコン層を形成する工程は、LPCVD法でポリシリコンを堆積させる工程を含むことが好ましい(請求項16)。
前記ポリシリコン層を形成する工程は、LPCVD法でポリシリコンを堆積させる工程を含むことが好ましい(請求項16)。
LPCVD法でポリシリコンを堆積させることによって、コンタクトホールの底面および側面の全ての面に対して均一に膜を付けることができる。
以下では、本発明の実施の形態を、添付図面を参照して詳細に説明する。
図1は、本発明の第1実施形態に係る半導体装置の模式的な断面図である。
半導体装置1は、SiC(炭化シリコン)を用いたパワーMOSFET(Metal-Oxide-Semiconductor
Field Effect Transistor)素子(半導体素子)を含み、半導体層の一例と
しての、SiC基板2、およびSiC基板2上に形成されたSiCエピタキシャル層3を含む。SiC基板2およびSiCエピタキシャル層3の導電型は、いずれも第1導電型としてのn型である。具体的には、SiC基板2は、n+型(たとえば、濃度が1×1018~1×1021cm-3)であり、SiCエピタキシャル層3は、SiC基板2よりも低濃度のn-型(たとえば、濃度が1×1015~1×1017cm-3)である。SiCエピタキシャル層3は、電界効果トランジスタのドレイン領域(ドリフト層)として機能する。
図1は、本発明の第1実施形態に係る半導体装置の模式的な断面図である。
半導体装置1は、SiC(炭化シリコン)を用いたパワーMOSFET(Metal-Oxide-Semiconductor
Field Effect Transistor)素子(半導体素子)を含み、半導体層の一例と
しての、SiC基板2、およびSiC基板2上に形成されたSiCエピタキシャル層3を含む。SiC基板2およびSiCエピタキシャル層3の導電型は、いずれも第1導電型としてのn型である。具体的には、SiC基板2は、n+型(たとえば、濃度が1×1018~1×1021cm-3)であり、SiCエピタキシャル層3は、SiC基板2よりも低濃度のn-型(たとえば、濃度が1×1015~1×1017cm-3)である。SiCエピタキシャル層3は、電界効果トランジスタのドレイン領域(ドリフト層)として機能する。
SiCエピタキシャル層3の表面31側には、チャネル層の一例としての複数のp型ウェル4が格子配列されて多数形成されている。また、SiC基板2の裏面22には、たとえば、ニッケル金属膜からなるドレイン電極5が形成されている。
個々のp型ウェル4内には、第1導電型不純物領域およびソース層の一例としてのn+型ソース領域6と、このn+型ソース領域6に取り囲まれた、第2導電型不純物領域およびチャネルコンタクト層の一例としてのp+型ウェルコンタクト領域7とが形成されている。n+型ソース領域6およびp+型ウェルコンタクト領域7は共にSiCエピタキシャル層3の表面31に露出している。そして、隣接するp型ウェル4に跨るようにゲート電極8が形成されており、このゲート電極8とSiCエピタキシャル層3との間にゲート絶縁膜9が介在されている。ゲート電極8は、n+型ソース領域6とドレイン領域としてのSiCエピタキシャル層3(p型ウェル4の間の領域)との間に跨っていて、p型ウェル4の表面における反転層(チャネル)の形成を制御する。すなわち、この半導体装置1は、いわゆるプレーナゲート型構造のMISFET(Metal Insulator Semiconductor Field Effect Transistor)を有している。
個々のp型ウェル4内には、第1導電型不純物領域およびソース層の一例としてのn+型ソース領域6と、このn+型ソース領域6に取り囲まれた、第2導電型不純物領域およびチャネルコンタクト層の一例としてのp+型ウェルコンタクト領域7とが形成されている。n+型ソース領域6およびp+型ウェルコンタクト領域7は共にSiCエピタキシャル層3の表面31に露出している。そして、隣接するp型ウェル4に跨るようにゲート電極8が形成されており、このゲート電極8とSiCエピタキシャル層3との間にゲート絶縁膜9が介在されている。ゲート電極8は、n+型ソース領域6とドレイン領域としてのSiCエピタキシャル層3(p型ウェル4の間の領域)との間に跨っていて、p型ウェル4の表面における反転層(チャネル)の形成を制御する。すなわち、この半導体装置1は、いわゆるプレーナゲート型構造のMISFET(Metal Insulator Semiconductor Field Effect Transistor)を有している。
さらに、ゲート電極8を覆うように、たとえば酸化シリコンからなる絶縁膜の一例としての層間膜10が形成されている。層間膜10には、p型ウェル4の中央領域にコンタクトホール11が選択的に形成されている。このコンタクトホール11は、p+型ウェルコンタクト領域7およびその周囲のn+型ソース領域6の一部を選択的に露出させることができる領域に形成されている。このように、SiCエピタキシャル層3の表面31(平坦面)がコンタクトホール11を有する層間膜10で覆われることによって、半導体装置1の最表面には、層間膜10の表面と、コンタクトホール11に露出するSiCエピタキシャル層3の表面31との高低差H1に基づく凹凸形状が形成されている。なお、「最表面」とは、平坦なSiCエピタキシャル層3の表面31(半導体部分の表面)とは異なる概念であり、当該表面31にゲート電極8、層間膜10等が選択的に形成されることによって突出もしくは盛り上がった部分も含むものである。
そして、コンタクトホール11に入り込むように、凹凸緩和層の一例としてのポリシリコン層12が形成されている。ポリシリコン層12は、コンタクトホール11を埋め戻し、さらに層間膜10が隠れる厚さT1で形成されている。具体的な厚さT1は、コンタクトホール11の最大幅W1の2/3以上であることが好ましい。なお、この実施形態では、コンタクトホール11は深さ方向に一定の径で形成されているので、最大幅W1を測定する場合、深さ方向どの位置で測定してもよい。この実施形態では、ポリシリコン層12は一様にn+型であり、コンタクトホール11内において、n+型ソース領域6およびp+型ウェルコンタクト領域7に対して一括して接続されている。また、ポリシリコン層12は、平坦な表面121を有している。この表面121は、高低差H1に基づく凹凸形状に比べて滑らかであればよい。たとえば、表面121に高低差H1よりも浅い凹部が選択的に形成されていて、当該凹部によって微細な凹凸形状が形成されていてもよい。
ポリシリコン層12の表面121には、表面電極の一例としてのソース電極13(たとえばアルミニウム等の金属材料からなるもの)が形成されている。ソース電極13は、ポリシリコン層12を介してn+型ソース領域6およびp+型ウェルコンタクト領域7に対して電気的に接続される。したがって、n+型ソース領域6は、ソース電極13と同電位となる。また、p型ウェル4は、p+型ウェルコンタクト領域7を介してソース電極13に接続されるので、このソース電極13と同電位となる。
図2は、前記半導体装置を含む半導体パッケージの構成を説明するための図であって、図2(a)はパッケージ内部の透視図、図2(b)は図2(a)の切断面線IIb-IIbから見た断面図である。なお、図2(b)では、明確化のため、ソース電極13よりも直下の部分を選択的に拡大して示している。
半導体パッケージ14は、端子フレーム15と、半導体装置1と、ショットキーバリアダイオード16と、樹脂パッケージ17とを含む。
半導体パッケージ14は、端子フレーム15と、半導体装置1と、ショットキーバリアダイオード16と、樹脂パッケージ17とを含む。
端子フレーム15は、金属製の板状に形成されている。端子フレーム15は、ベース部18と、当該ベース部18と一体的に形成されたドレイン端子19と、当該ベース部18に対して離間して形成されたソース端子20およびゲート端子21とを含む。
ベース部18には、半導体装置1およびショットキーバリアダイオード16が互いに間隔を空けて配置されている。半導体装置1は、前記最表面が上方に向く姿勢でベース部18に設置されている。設置状態において、半導体装置1の最表面には、ソース電極13と、ゲート電極8に電気的に接続されたゲートパッド23とが露出している。一方、ショットキーバリアダイオード16の最表面には、アノード電極24が露出している。
ベース部18には、半導体装置1およびショットキーバリアダイオード16が互いに間隔を空けて配置されている。半導体装置1は、前記最表面が上方に向く姿勢でベース部18に設置されている。設置状態において、半導体装置1の最表面には、ソース電極13と、ゲート電極8に電気的に接続されたゲートパッド23とが露出している。一方、ショットキーバリアダイオード16の最表面には、アノード電極24が露出している。
ドレイン端子19、ソース端子20およびゲート端子21は、それぞれ一端および他端を有する平面視直線状に形成され、ゲート端子21、ドレイン端子19およびソース端子20の順に互いに平行に並べて配置されている。ドレイン端子19は、ゲート端子21とソース端子20との間に配置されている。
そして、半導体装置1のドレイン電極5およびショットキーバリアダイオード16のカソード電極(図示せず)は、ベース部18に接してドレイン端子19に電気的に接続されている。半導体装置1のソース電極13およびショットキーバリアダイオード16のアノード電極24は、共通のワイヤ25を用いて、ソース端子20に電気的に接続されている。また、半導体装置1のゲートパッド23は、ワイヤ26を用いて、ゲート端子21に電気的に接続されている。
そして、半導体装置1のドレイン電極5およびショットキーバリアダイオード16のカソード電極(図示せず)は、ベース部18に接してドレイン端子19に電気的に接続されている。半導体装置1のソース電極13およびショットキーバリアダイオード16のアノード電極24は、共通のワイヤ25を用いて、ソース端子20に電気的に接続されている。また、半導体装置1のゲートパッド23は、ワイヤ26を用いて、ゲート端子21に電気的に接続されている。
樹脂パッケージ17は、たとえば、エポキシ樹脂など公知のモールド樹脂からなり、半導体装置1およびショットキーバリアダイオード16とともに、ベース部18およびワイヤ25,26を封止している。3本の端子(ドレイン端子19、ソース端子20およびゲート端子21)は、樹脂パッケージ17から選択的に露出している。
図3は、前記半導体装置の製造方法を説明するためのフロー図である。
図3は、前記半導体装置の製造方法を説明するためのフロー図である。
たとえば、CVD(Chemical Vapor Deposition:化学気相成長)法、LPE(Liquid Phase Epitaxy:液相エピタキシ)法、MBE(Molecular Beam Epitaxy:分子線エピタキシ)法などのエピタキシャル成長法により、SiC基板2上に、不純物をドーピングしながらSiC結晶を成長させる(ステップS1)。これにより、SiC基板2上に、SiCエピタキシャル層3が形成される。次に、SiCエピタキシャル層3の表面31に選択的に不純物を注入し、アニール処理する(ステップS2)。これにより、p型ウェル4、n+型ソース領域6およびp+型ウェルコンタクト領域7が形成される。次に、SiCエピタキシャル層3の表面31を熱酸化させることによって、ゲート絶縁膜9を形成し、当該ゲート絶縁膜9上に、所定パターンのゲート電極8を形成する(ステップS3)。次に、CVD法により、SiCエピタキシャル層3上に、層間膜10を形成する(ステップS4)。
次の工程は、コンタクトホール11の形成である(ステップS5)。具体的には、公知のパターニング技術によって、層間膜10およびゲート絶縁膜9を連続して選択的に除去する。これにより、層間膜10およびゲート絶縁膜9を貫通するコンタクトホール11が形成され、同時に、SiCエピタキシャル層3の最表面には、層間膜10の表面と、コンタクトホール11に露出するSiCエピタキシャル層3の表面31との高低差H1に基づく凹凸形状が形成される。
次に、LPCVD(Low Pressure Chemical Vapor Deposition)法によって、コンタクトホール11を埋め戻し、その堆積面(表面121)が高低差H1に基づく凹凸形状に比べて滑らかになるまで、不純物を導入しないでポリシリコンを堆積させる(ステップS6)。LPCVD法でポリシリコンを堆積させることによって、コンタクトホール11の底面および側面の全ての面に対して均一に膜を付けることができる。
具体的には、コンタクトホール11の最大幅W1の2/3以上の高さまでポリシリコンを堆積させる。この条件を満たす高さ(厚さT1)までポリシリコンを堆積させることによって、コンタクトホール11を確実に埋め戻すことができる。
その後、堆積したポリシリコンの全体に、マスクを介さずにn型不純物を注入する。これにより、n+型のポリシリコン層12が形成される。
その後、堆積したポリシリコンの全体に、マスクを介さずにn型不純物を注入する。これにより、n+型のポリシリコン層12が形成される。
次に、ポリシリコン層12の堆積面(表面121)に対してエッチバック等の平坦化処理を行わずに、スパッタ法、蒸着法によって、堆積後のままの状態のポリシリコン層12の表面121に、アルミニウム等の金属材料を堆積させる(ステップS7)。これにより、ソース電極13が形成される。この後、ドレイン電極5等を形成することによって、図1に示す半導体装置1が得られる。
以上の方法によれば、SiCエピタキシャル層3の最表面に、高低差H1に基づく凹凸形状が形成されていても、ソース電極13の形成前に埋め込み性に優れるポリシリコンを堆積させることによって(ステップS6)、コンタクトホール11を簡単に埋め戻すことができる。これにより、SiCエピタキシャル層3の最表面(凹凸形状)を平坦もしくは滑らかにすることができる。そのため、SiCエピタキシャル層3の最表面に金属材料を直接堆積させてソース電極13を形成する場合に比べて、ソース電極13の表面を簡単に滑らかもしくは平坦にすることができる。
これにより、図2(a)(b)に示すように、ソース電極13にワイヤ25を接続するときに、ソース電極13の表面に対するワイヤ25の引っ掛かりをなくして、ワイヤ接合部27をソース電極13の表面全体に広げることができる。その結果、ソース電極13に対するワイヤ25の接触面積を増やすことができるので、ワイヤ25の密着性を向上させることができる。そのため、ワイヤ25の剥がれ頻度を減らすことができるので、半導体装置1を組み立てる際の歩留まりを向上させ、コストを低減することができる。また、ワイヤ25の密着性の向上により、ワイヤ接合部27の信頼性を向上させることができる。
また、n型のポリシリコンは、n型のSiCに対して低いコンタクト抵抗で接触できる物質である。そのため、RTA(Rapid
Thermal Anneal)等の処理を行ってSiCエピタキシャル層3(n+型ソース領域6)の表面にシリサイドを形成しなくても、n+型ソース領域6とポリシリコン層12との間に簡単にオーミック接合を形成することができる。
また、この実施形態の方法では、ポリシリコンの堆積後、平坦化処理を省略することができるので、製造工程を簡略化することができる。しかも、ポリシリコンに対してエッチバック等の平坦化処理を行うと、結晶性によってエッチバック面に凹凸が発生するおそれがあるが、そのような凹凸の発生を防止することもできる。なお、CMPによる平坦化処理は、ポリシリコン層12に凹凸を発生させるおそれが低いので、適切な程度で行ってもよい。
Thermal Anneal)等の処理を行ってSiCエピタキシャル層3(n+型ソース領域6)の表面にシリサイドを形成しなくても、n+型ソース領域6とポリシリコン層12との間に簡単にオーミック接合を形成することができる。
また、この実施形態の方法では、ポリシリコンの堆積後、平坦化処理を省略することができるので、製造工程を簡略化することができる。しかも、ポリシリコンに対してエッチバック等の平坦化処理を行うと、結晶性によってエッチバック面に凹凸が発生するおそれがあるが、そのような凹凸の発生を防止することもできる。なお、CMPによる平坦化処理は、ポリシリコン層12に凹凸を発生させるおそれが低いので、適切な程度で行ってもよい。
図4は、本発明の第2実施形態に係る半導体装置の模式的な断面図である。
半導体装置51は、SiCを用いたパワーMOSFET素子(半導体素子)を含み、半導体層の一例としての、SiC基板52、およびSiC基板52上に形成されたSiCエピタキシャル層53を含む。SiC基板52およびSiCエピタキシャル層53の導電型は、いずれも第1導電型としてのn型である。具体的には、SiC基板52は、n+型(たとえば、濃度が1×1018~1×1021cm-3)であり、SiCエピタキシャル層53は、SiC基板52よりも低濃度のn-型(たとえば、濃度が1×1015~1×1017cm-3)である。SiCエピタキシャル層53は、電界効果トランジスタのドレイン領域(ドリフト層)として機能する。
半導体装置51は、SiCを用いたパワーMOSFET素子(半導体素子)を含み、半導体層の一例としての、SiC基板52、およびSiC基板52上に形成されたSiCエピタキシャル層53を含む。SiC基板52およびSiCエピタキシャル層53の導電型は、いずれも第1導電型としてのn型である。具体的には、SiC基板52は、n+型(たとえば、濃度が1×1018~1×1021cm-3)であり、SiCエピタキシャル層53は、SiC基板52よりも低濃度のn-型(たとえば、濃度が1×1015~1×1017cm-3)である。SiCエピタキシャル層53は、電界効果トランジスタのドレイン領域(ドリフト層)として機能する。
SiCエピタキシャル層53の表面531側には、p型チャネル層54が形成されている。また、SiC基板52の裏面522には、たとえば、ニッケル金属膜からなるドレイン電極55が形成されている。
p型チャネル層54内には、第1導電型領域の一例としてのn+型ソース層56と、このn+型ソース層56に取り囲まれた、第2導電型不純物領域の一例としてのp+型チャネルコンタクト層57とが形成されている。n+型ソース層56およびp+型チャネルコンタクト層57は共にSiCエピタキシャル層53の表面531に露出している。
p型チャネル層54内には、第1導電型領域の一例としてのn+型ソース層56と、このn+型ソース層56に取り囲まれた、第2導電型不純物領域の一例としてのp+型チャネルコンタクト層57とが形成されている。n+型ソース層56およびp+型チャネルコンタクト層57は共にSiCエピタキシャル層53の表面531に露出している。
また、SiCエピタキシャル層53の表面531側には、n+型ソース層56およびp型チャネル層54を貫通してドレイン領域としてのSiCエピタキシャル層3に達するゲートトレンチ64が形成されている。ゲートトレンチ64の形状は、格子状、ストライプ状、ハニカム状等であってよい。このゲートトレンチ64によって、p型チャネル層54は、たとえば格子配列する多数のセルに区画されている。
そして、ゲートトレンチ64にゲート電極58が埋め込まれており、このゲート電極58とSiCエピタキシャル層53との間にゲート絶縁膜59が介在されている。ゲート電極58は、n+型ソース層56とドレイン領域としてのSiCエピタキシャル層3との間に跨っていて、p型チャネル層54の表面(ゲートトレンチ64の側面)における反転層(チャネル)の形成を制御する。すなわち、この半導体装置51は、いわゆるトレンチゲート型構造のMISFETを有している。
さらに、SiCエピタキシャル層53の表面531には、たとえば酸化シリコンからなる絶縁膜の一例としての層間膜60が形成されている。層間膜60には、p型チャネル層54の中央領域にコンタクトホール61が選択的に形成されている。このコンタクトホール61は、p+型チャネルコンタクト層57およびその周囲のn+型ソース層56の一部を選択的に露出させることができる領域に形成されている。このように、SiCエピタキシャル層53の表面531(平坦面)がコンタクトホール61を有する層間膜60で覆われることによって、半導体装置51の最表面には、層間膜60の表面と、コンタクトホール61に露出するSiCエピタキシャル層53の表面531との高低差H2に基づく凹凸形状が形成されている。なお、「最表面」とは、平坦なSiCエピタキシャル層53の表面531(半導体部分の表面)とは異なる概念であり、当該表面531に層間膜60等が選択的に形成されることによって突出もしくは盛り上がった部分も含むものである。
そして、コンタクトホール61に入り込むように、凹凸緩和層の一例としてのポリシリコン層62が形成されている。ポリシリコン層62は、コンタクトホール61を埋め戻し、さらに層間膜60が隠れる厚さT2で形成されている。具体的な厚さT2は、コンタクトホール61の最大幅W2の2/3以上であることが好ましい。なお、この実施形態では、コンタクトホール61は深さ方向に一定の径で形成されているので、最大幅W2を測定する場合、深さ方向どの位置で測定してもよい。この実施形態では、ポリシリコン層62は一様にn+型であり、コンタクトホール61内において、n+型ソース層56およびp+型チャネルコンタクト層57に対して一括して接続されている。また、ポリシリコン層62は、平坦な表面621を有している。この表面621は、高低差H2に基づく凹凸形状に比べて滑らかであればよい。たとえば、表面621に高低差H2よりも浅い凹部が選択的に形成されていて、当該凹部によって微細な凹凸形状が形成されていてもよい。
ポリシリコン層62の表面621には、表面電極の一例としてのソース電極63(たとえばアルミニウム等の金属材料からなるもの)が形成されている。ソース電極63は、ポリシリコン層62を介してn+型ソース層56およびp+型チャネルコンタクト層57に対して電気的に接続される。したがって、n+型ソース層56は、ソース電極63と同電位となる。また、p型チャネル層54は、p+型チャネルコンタクト層57を介してソース電極63に接続されるので、このソース電極63と同電位となる。
以上、この半導体装置51によっても、前述の半導体装置1と同様の作用効果を達成することができる。
図5は、本発明の第3実施形態に係る半導体装置の模式的な断面図である。図5において、前述の図4に示された各部と対応する部分には同一の参照符号を付して示す。
この半導体装置71では、ゲートトレンチ64で区画された各p型チャネル層54の中央部に、n+型ソース層56およびp型チャネル層54を貫通してドリフト層に達するソーストレンチ72が形成されている。これにより、半導体装置71の最表面には、高低差H2に基づく凹凸形状に加えて、SiCエピタキシャル層53の表面531と、ソーストレンチ72の底面との高低差H3に基づく凹凸形状がさらに形成されている。また、n+型ソース層56およびp型チャネル層54は、ソーストレンチ72の側面に露出している。
図5は、本発明の第3実施形態に係る半導体装置の模式的な断面図である。図5において、前述の図4に示された各部と対応する部分には同一の参照符号を付して示す。
この半導体装置71では、ゲートトレンチ64で区画された各p型チャネル層54の中央部に、n+型ソース層56およびp型チャネル層54を貫通してドリフト層に達するソーストレンチ72が形成されている。これにより、半導体装置71の最表面には、高低差H2に基づく凹凸形状に加えて、SiCエピタキシャル層53の表面531と、ソーストレンチ72の底面との高低差H3に基づく凹凸形状がさらに形成されている。また、n+型ソース層56およびp型チャネル層54は、ソーストレンチ72の側面に露出している。
さらに半導体装置71では、p型チャネル層54の下方でソーストレンチ72に露出するドレイン領域としてのSiCエピタキシャル層53が隠れるように、ソーストレンチ72の底面および側面に底部p型層73が形成されている。底部p型層73は、ソーストレンチ72の側面においてp型チャネル層54に連続している。そして、この底部p型層73内に、ソーストレンチ72の底面に露出するp+型チャネルコンタクト層57が形成されている。この実施形態では、p+型チャネルコンタクト層57は、ソーストレンチ72の底面の中央部に形成されており、このp+型チャネルコンタクト層57を取り囲むように底部p型層73が形成されている。
そして、ソーストレンチ72およびコンタクトホール61に入り込むように、ポリシリコン層62が形成されている。ポリシリコン層62は、ソーストレンチ72およびコンタクトホール61を埋め戻し、さらに層間膜60が隠れる厚さT3で形成されている。具体的な厚さT3は、凹凸形状の最大幅の2/3以上であることが好ましい。この実施形態では、コンタクトホール61の幅W2>ソーストレンチ72の幅W3なので、幅W2の2/3以上であることが好ましい。また、ポリシリコン層62は、SiCエピタキシャル層53の表面531およびソーストレンチ72の側面でn+型ソース層56に接続され、ソーストレンチ72の底面でp+型チャネルコンタクト層57に接続されている。
以上、この半導体装置71によっても、前述の半導体装置1と同様の作用効果を達成することができる。
図6~図9は、本発明の第4~第7実施形態に係る半導体装置の模式的な断面図である。図6および図7において、前述の図1に示された各部と対応する部分には同一の参照符号を付して示す。また、図8および図9において、前述の図5に示された各部と対応する部分には同一の参照符号を付して示す。
図6~図9は、本発明の第4~第7実施形態に係る半導体装置の模式的な断面図である。図6および図7において、前述の図1に示された各部と対応する部分には同一の参照符号を付して示す。また、図8および図9において、前述の図5に示された各部と対応する部分には同一の参照符号を付して示す。
前述の実施形態では、ポリシリコン層12,62は、一様にn+型であったが、図6~図9に示すように、第1導電型部分の一例としてのn+型部分と、第2導電型部分の一例としてのp+型部分とを選択的に有していてもよい。
たとえば、プレーナゲート型構造のMISFETを有する図6および図7の半導体装置81,91では、ポリシリコン層12は、p+型ウェルコンタクト領域7の内方領域にp+型部分83,93を有し、残りの主体部がn+型部分82,92であってもよい。n型のポリシリコンはn型のSiCに対して低いコンタクト抵抗で接触でき、p型のポリシリコンはp型のSiCに対して低いコンタクト抵抗で接触できる物質である。そのため、RTA(Rapid Thermal Anneal)等の処理を行ってSiCエピタキシャル層3(n+型ソース領域6およびp+型ウェルコンタクト領域7)の表面にシリサイドを形成しなくても、n+型ソース領域6およびp+型ウェルコンタクト領域7の両方に対して、ポリシリコン層12を簡単にオーミック接触させることができる。
たとえば、プレーナゲート型構造のMISFETを有する図6および図7の半導体装置81,91では、ポリシリコン層12は、p+型ウェルコンタクト領域7の内方領域にp+型部分83,93を有し、残りの主体部がn+型部分82,92であってもよい。n型のポリシリコンはn型のSiCに対して低いコンタクト抵抗で接触でき、p型のポリシリコンはp型のSiCに対して低いコンタクト抵抗で接触できる物質である。そのため、RTA(Rapid Thermal Anneal)等の処理を行ってSiCエピタキシャル層3(n+型ソース領域6およびp+型ウェルコンタクト領域7)の表面にシリサイドを形成しなくても、n+型ソース領域6およびp+型ウェルコンタクト領域7の両方に対して、ポリシリコン層12を簡単にオーミック接触させることができる。
図6および図7の例では、n+型ソース領域6がp+型ウェルコンタクト領域7を取り囲むように接している。p+型部分83,93を、p+型ウェルコンタクト領域7からはみ出さないようにその内方領域に形成することによって、p+型部分83,93とn+型ソース領域6との接触を防止して、これらの間のpn接合の形成を防止することができる。
また、p+型部分は、図6のp+型部分83のように、p+型ウェルコンタクト領域7との接触面からポリシリコン層12の表面121まで、ポリシリコン層12を厚さ方向に貫通するように形成されていてもよいし、図7のp+型部分93のように、p+型ウェルコンタクト領域7との接触面からポリシリコン層12の厚さ方向途中まで形成されていてもよい。これらn+型部分82,92とp+型部分83,93との区画は、たとえば、ポリシリコンの堆積後(ステップS6)、選択的に不純物を注入することによって行うことができる。
一方、トレンチゲート型構造(ソーストレンチあり)のMISFETを有する図8および図9の半導体装置101,201では、ポリシリコン層62は、ソーストレンチ72の側面に対して間隔が空くようにp+型チャネルコンタクト層57に接するp+型部分103,203を有し、残りの主体部がn+型部分102,202であってもよい。このp+型部分103,203は、図8および図9に示すように、p+型チャネルコンタクト層57全体を覆い、p+型チャネルコンタクト層57を取り囲む底部p型層73に接していてもよいし、p+型チャネルコンタクト層57の内方領域のみに形成されていてもよい。このp+型部分103,203およびn+型部分102,202による作用効果は、図6および図7の例と同様である。
図8および図9の例では、p+型チャネルコンタクト層57がソーストレンチ72の底面に形成されていて、n+型ソース層56との間に間隔が設けられている。さらにソーストレンチ72の底面全体に底部p型層73が形成されている。したがって、p+型部分103,203がp+型チャネルコンタクト層57からはみ出ても、ソーストレンチ72の側面(n+型ソース層56)と接しない限りは、同じp型の底部p型層73に接するだけなので特に問題がない。そのため、p+型部分103,203がSiCエピタキシャル層53の表面531に沿って横方向に多少ずれてもよいので、p+型部分103,203を形成する際の位置合わせマージンを広く確保することができる。
また、p+型部分は、図8のp+型部分103のように、p+型チャネルコンタクト層57との接触面からポリシリコン層62の表面621まで、ポリシリコン層62を厚さ方向に貫通するように形成されていてもよいし、図9のp+型部分203のように、p+型チャネルコンタクト層57との接触面からポリシリコン層62の厚さ方向途中まで形成されていてもよい。これらn+型部分102,202とp+型部分103,203との区画は、たとえば、ポリシリコンの堆積後(ステップS6)、選択的に不純物を注入することによって行うことができる。
以上、本発明の実施形態について説明したが、本発明は、さらに他の形態で実施することも可能である。
たとえば、前述の半導体装置1,51,71,81,91,101,201の各半導体部分の導電型を反転した構成が採用されてもよい。たとえば、半導体装置1において、p型の部分がn型であり、n型の部分がp型であってもよい。
たとえば、前述の半導体装置1,51,71,81,91,101,201の各半導体部分の導電型を反転した構成が採用されてもよい。たとえば、半導体装置1において、p型の部分がn型であり、n型の部分がp型であってもよい。
また、SiCエピタキシャル層3,53の最表面の凹凸形状を緩和する凹凸緩和層は、ポリシリコンからなる層に限らず、たとえば、タングステン(W)等であってもよい。
また、層間膜10,60のコンタクトホール11,61は、SiCエピタキシャル層3,53の表面31,531に対して垂直に開口する必要はなく、たとえば、層間膜10,60の表面に向かって広がるテーパ状、もしくは狭まるテーパ状に開口してもよい。
また、層間膜10,60のコンタクトホール11,61は、SiCエピタキシャル層3,53の表面31,531に対して垂直に開口する必要はなく、たとえば、層間膜10,60の表面に向かって広がるテーパ状、もしくは狭まるテーパ状に開口してもよい。
また、半導体装置1,51,71,81,91,101,201に採用される半導体は、SiCに限らず、たとえば、Si、GaN、ダイヤモンド等であってもよい。
また、前述の実施形態では、本発明をパワーMOSFETに適用した例について説明したが、本発明は、IGBT(Insulated
Gate Bipolar Transistor)、JFET(Junction Field Effect
Transistor)、その他の構造の半導体デバイスにも同様に適用することができる。
また、前述の実施形態では、本発明をパワーMOSFETに適用した例について説明したが、本発明は、IGBT(Insulated
Gate Bipolar Transistor)、JFET(Junction Field Effect
Transistor)、その他の構造の半導体デバイスにも同様に適用することができる。
その他、特許請求の範囲に記載された事項の範囲で種々の設計変更を施すことが可能である。
1 半導体装置
2 SiC基板
3 SiCエピタキシャル層
31 表面
4 p型ウェル
6 n+型ソース領域
7 p+型ウェルコンタクト領域
8 ゲート電極
9 ゲート絶縁膜
10 層間膜
11 コンタクトホール
12 ポリシリコン層
121 表面
13 ソース電極
51 半導体装置
52 SiC基板
53 SiCエピタキシャル層
531 表面
54 p型チャネル層
56 n+型ソース層
57 p+型チャネルコンタクト層
58 ゲート電極
59 ゲート絶縁膜
60 層間膜
61 コンタクトホール
62 ポリシリコン層
621 表面
63 ソース電極
71 半導体装置
72 ソーストレンチ
81 半導体装置
82 n+型部分
83 p+型部分
91 半導体装置
92 n+型部分
93 p+型部分
101 半導体装置
102 n+型部分
103 p+型部分
201 半導体装置
202 n+型部分
203 p+型部分
2 SiC基板
3 SiCエピタキシャル層
31 表面
4 p型ウェル
6 n+型ソース領域
7 p+型ウェルコンタクト領域
8 ゲート電極
9 ゲート絶縁膜
10 層間膜
11 コンタクトホール
12 ポリシリコン層
121 表面
13 ソース電極
51 半導体装置
52 SiC基板
53 SiCエピタキシャル層
531 表面
54 p型チャネル層
56 n+型ソース層
57 p+型チャネルコンタクト層
58 ゲート電極
59 ゲート絶縁膜
60 層間膜
61 コンタクトホール
62 ポリシリコン層
621 表面
63 ソース電極
71 半導体装置
72 ソーストレンチ
81 半導体装置
82 n+型部分
83 p+型部分
91 半導体装置
92 n+型部分
93 p+型部分
101 半導体装置
102 n+型部分
103 p+型部分
201 半導体装置
202 n+型部分
203 p+型部分
Claims (16)
- 半導体素子が配置された最表面に凹凸形状を有する半導体層と、
前記凹凸形状上に形成され、前記凹凸形状に比べて滑らかな表面を有する凹凸緩和層と、
前記凹凸緩和層上に形成された金属材料からなる表面電極とを含む、半導体装置。 - 前記凹凸形状は、前記半導体層の表面上に形成され、当該表面を選択的に露出させるコンタクトホールを有する絶縁膜の表面と、当該コンタクトホールに露出する前記半導体層の前記表面との高低差に基づいて形成されている、請求項1に記載の半導体装置。
- 前記凹凸形状は、前記半導体層の表面から裏面に向かって形成されたトレンチの底面と、前記半導体層の前記表面との高低差に基づいて形成されている、請求項1に記載の半導体装置。
- 前記凹凸緩和層は、ポリシリコン層を含む、請求項1~3のいずれか一項に記載の半導体装置。
- 前記ポリシリコン層の厚さTは、前記凹凸形状の窪みの最大幅Wの2/3以上である、請求項4に記載の半導体装置。
- 前記半導体層は、第1導電型不純物領域が選択的に形成されたSiC層であり、
前記ポリシリコン層は、前記第1導電型不純物領域に接する第1導電型部分を選択的に含む、請求項4または5に記載の半導体装置。 - 前記SiC層は、選択的に形成された第2導電型不純物領域をさらに含み、
前記ポリシリコン層は、前記第2導電型不純物領域に接する第2導電型部分を選択的にさらに含む、請求項4~6のいずれか一項に記載の半導体装置。 - 第1導電型のSiCからなる半導体層と、
前記半導体層の表面に露出するように形成された第1導電型のソース層と、
前記ソース層に対して前記半導体層の裏面側に前記ソース層に接するように形成された第2導電型のチャネル層と、
前記チャネル層に対して前記半導体層の前記裏面側に前記チャネル層に接するように形成された第1導電型のドリフト層とを含み、
前記半導体層の前記表面に形成され、前記ソース層を選択的に露出させるコンタクトホールを有する層間膜と、
前記層間膜上に形成され、前記コンタクトホールを介して前記ソース層に選択的に接するポリシリコン層であって、前記層間膜の表面と、前記コンタクトホールに露出する前記半導体層の前記表面との高低差に基づいて形成された凹凸形状に比べて滑らかな表面を有するポリシリコン層と、
前記ポリシリコン層上に形成された金属材料からなるソース電極とを含む、半導体装置。 - 前記ポリシリコン層は、前記ソース層に接する第1導電型部分を選択的に含む、請求項8に記載の半導体装置。
- 前記チャネル層は、前記半導体層の前記表面に露出し、当該チャネル層の他の部分よりも高濃度な第2導電型のチャネルコンタクト層を含み、
前記ポリシリコン層は、前記チャネルコンタクト層に接する第2導電型部分をさらに含む、請求項9に記載の半導体装置。 - 前記半導体装置は、
前記半導体層の前記表面から前記ソース層および前記チャネル層を貫通して前記ドリフト層に達するゲートトレンチと、前記ゲートトレンチの側面および底面に形成されたゲート絶縁膜と、前記ゲートトレンチに埋め込まれたゲート電極とを含むトレンチゲート型構造を有する、請求項8~10のいずれか一項に記載の半導体装置。 - 前記半導体装置は、
前記半導体層の前記表面に形成されたゲート絶縁膜と、前記ゲート絶縁膜上に形成されたゲート電極とを含むプレーナゲート型構造を有する、請求項8~11のいずれか一項に記載の半導体装置。 - 前記半導体装置は、前記半導体層の前記表面から前記ソース層および前記チャネル層を貫通して前記ドリフト層に達するソーストレンチをさらに含み、
前記凹凸形状は、前記ソーストレンチの底面と、前記半導体層の前記表面との高低差に基づいて形成された凹凸を含む、請求項8~12のいずれか一項に記載の半導体装置。 - 半導体層の表面に所定の不純物層を選択的に形成することによって、半導体素子を形成する工程と、
前記半導体層の前記表面に絶縁膜を形成する工程と、
前記絶縁膜を選択的に除去することによって、前記不純物層を露出させるコンタクトホールを形成する工程と、
前記コンタクトホールを埋め戻し、その堆積面が、前記絶縁膜の表面と、前記コンタクトホールに露出する前記半導体層の前記表面との高低差に基づいて形成された凹凸形状に比べて滑らかになるまでポリシリコンを堆積させることによって、ポリシリコン層を形成する工程と、
前記ポリシリコン層上に金属材料を堆積させることによって、表面電極を形成する工程とを含む、半導体装置の製造方法。 - 前記表面電極を形成する工程は、前記ポリシリコン層の前記堆積面の平坦化処理を行わずに、堆積後のままの状態の前記ポリシリコン層に前記金属材料を堆積させる工程を含む、請求項14に記載の半導体装置の製造方法。
- 前記ポリシリコン層を形成する工程は、LPCVD法でポリシリコンを堆積させる工程を含む、請求項14または15に記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/400,101 US9508803B2 (en) | 2012-05-11 | 2013-05-10 | Semiconductor device and method for producing semiconductor device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012-109950 | 2012-05-11 | ||
JP2012109950A JP5995518B2 (ja) | 2012-05-11 | 2012-05-11 | 半導体装置および半導体装置の製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2013168796A1 true WO2013168796A1 (ja) | 2013-11-14 |
Family
ID=49550828
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2013/063160 WO2013168796A1 (ja) | 2012-05-11 | 2013-05-10 | 半導体装置および半導体装置の製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9508803B2 (ja) |
JP (1) | JP5995518B2 (ja) |
WO (1) | WO2013168796A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015133527A1 (ja) * | 2014-03-04 | 2015-09-11 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
CN111199972A (zh) * | 2018-11-16 | 2020-05-26 | 深圳比亚迪微电子有限公司 | 集成级联器件及其制备方法 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6341074B2 (ja) * | 2014-01-24 | 2018-06-13 | 株式会社デンソー | 半導体装置の製造方法 |
US10483389B2 (en) * | 2014-07-02 | 2019-11-19 | Hestia Power Inc. | Silicon carbide semiconductor device |
US10418476B2 (en) | 2014-07-02 | 2019-09-17 | Hestia Power Inc. | Silicon carbide semiconductor device |
JP6288298B2 (ja) * | 2014-11-12 | 2018-03-07 | 富士電機株式会社 | 炭化珪素半導体スイッチング素子およびその製造方法 |
US9722059B2 (en) * | 2015-08-21 | 2017-08-01 | Infineon Technologies Ag | Latch-up free power transistor |
WO2018012598A1 (ja) * | 2016-07-15 | 2018-01-18 | ローム株式会社 | 半導体装置 |
JP2018046134A (ja) * | 2016-09-14 | 2018-03-22 | ルネサスエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
JP7189848B2 (ja) | 2019-08-07 | 2022-12-14 | 株式会社東芝 | 半導体装置およびその製造方法 |
CN111682069B (zh) * | 2020-06-05 | 2021-04-09 | 南京晟芯半导体有限公司 | 一种SiC金属氧化物半导体场效应晶体管芯片 |
WO2024202942A1 (ja) * | 2023-03-28 | 2024-10-03 | ローム株式会社 | 半導体装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04307942A (ja) * | 1991-04-05 | 1992-10-30 | Fujitsu Ltd | 半導体装置の製造方法 |
JP2008098593A (ja) * | 2006-09-15 | 2008-04-24 | Ricoh Co Ltd | 半導体装置及びその製造方法 |
JP2011146429A (ja) * | 2010-01-12 | 2011-07-28 | Renesas Electronics Corp | パワー系半導体装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57192079A (en) * | 1981-05-22 | 1982-11-26 | Hitachi Ltd | Semiconductor device |
JPH0290620A (ja) * | 1988-09-28 | 1990-03-30 | Matsushita Electron Corp | 半導体装置の製造方法 |
JPH0414870A (ja) * | 1990-05-09 | 1992-01-20 | Hitachi Ltd | 半導体装置およびその製造方法 |
US5200635A (en) | 1988-12-21 | 1993-04-06 | Hitachi, Ltd. | Semiconductor device having a low-resistivity planar wiring structure |
JPH08213453A (ja) * | 1995-02-01 | 1996-08-20 | Ricoh Co Ltd | 半導体装置とその製造方法 |
JP4109565B2 (ja) * | 2003-03-31 | 2008-07-02 | ローム株式会社 | 半導体装置の製造方法および半導体装置 |
KR101012532B1 (ko) * | 2005-09-12 | 2011-02-07 | 닛산 지도우샤 가부시키가이샤 | 반도체 장치 및 그 제조 방법 |
JP5291917B2 (ja) | 2007-11-09 | 2013-09-18 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US8188538B2 (en) * | 2008-12-25 | 2012-05-29 | Rohm Co., Ltd. | Semiconductor device and method of manufacturing semiconductor device |
WO2010092691A1 (ja) * | 2009-02-16 | 2010-08-19 | トヨタ自動車株式会社 | 半導体装置 |
JP5511308B2 (ja) * | 2009-10-26 | 2014-06-04 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
IT1401755B1 (it) * | 2010-08-30 | 2013-08-02 | St Microelectronics Srl | Dispositivo elettronico integrato a conduzione verticale e relativo metodo di fabbricazione. |
-
2012
- 2012-05-11 JP JP2012109950A patent/JP5995518B2/ja active Active
-
2013
- 2013-05-10 US US14/400,101 patent/US9508803B2/en active Active
- 2013-05-10 WO PCT/JP2013/063160 patent/WO2013168796A1/ja active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04307942A (ja) * | 1991-04-05 | 1992-10-30 | Fujitsu Ltd | 半導体装置の製造方法 |
JP2008098593A (ja) * | 2006-09-15 | 2008-04-24 | Ricoh Co Ltd | 半導体装置及びその製造方法 |
JP2011146429A (ja) * | 2010-01-12 | 2011-07-28 | Renesas Electronics Corp | パワー系半導体装置 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015133527A1 (ja) * | 2014-03-04 | 2015-09-11 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
JP2015170605A (ja) * | 2014-03-04 | 2015-09-28 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
US10014284B2 (en) | 2014-03-04 | 2018-07-03 | Rohm Co., Ltd. | Power semiconductor module for an inverter circuit and method of manufacturing the same |
US10777542B2 (en) | 2014-03-04 | 2020-09-15 | Rohm Co., Ltd. | Power semiconductor module for an inverter circuit and method of manufacturing the same |
CN111199972A (zh) * | 2018-11-16 | 2020-05-26 | 深圳比亚迪微电子有限公司 | 集成级联器件及其制备方法 |
Also Published As
Publication number | Publication date |
---|---|
US20150123148A1 (en) | 2015-05-07 |
JP5995518B2 (ja) | 2016-09-21 |
US9508803B2 (en) | 2016-11-29 |
JP2013239489A (ja) | 2013-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5995518B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP6874797B2 (ja) | 半導体装置 | |
JP7059555B2 (ja) | 半導体装置 | |
JP6759563B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP6855793B2 (ja) | 半導体装置 | |
JP7327905B2 (ja) | 半導体装置およびその製造方法 | |
JP6950290B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP2007189192A (ja) | 半導体装置 | |
JP6918302B2 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
JP6870547B2 (ja) | 半導体装置およびその製造方法 | |
US7989884B2 (en) | Structure for making a top-side contact to a substrate | |
JP6747195B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP7057555B2 (ja) | 半導体装置 | |
US10720492B2 (en) | Silicon carbide semiconductor device and manufacturing method therefor | |
JP6853977B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP7155641B2 (ja) | 半導体装置 | |
JP2018060923A (ja) | 半導体装置および半導体装置の製造方法 | |
JP6844228B2 (ja) | 半導体装置および半導体装置の製造方法 | |
US20080227269A1 (en) | Termination trench structure for mosgated device and process for its manufacture | |
JP6104743B2 (ja) | ショットキーダイオードを内蔵するfet | |
JP7067698B2 (ja) | 半導体装置 | |
JP7439746B2 (ja) | 炭化珪素半導体装置 | |
JP2022182509A (ja) | 半導体装置およびその製造方法 | |
JP6972680B2 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
JP2021150406A (ja) | 炭化珪素半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 13788538 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14400101 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 13788538 Country of ref document: EP Kind code of ref document: A1 |