WO2014030457A1 - 半導体装置および半導体装置の製造方法 - Google Patents

半導体装置および半導体装置の製造方法 Download PDF

Info

Publication number
WO2014030457A1
WO2014030457A1 PCT/JP2013/068921 JP2013068921W WO2014030457A1 WO 2014030457 A1 WO2014030457 A1 WO 2014030457A1 JP 2013068921 W JP2013068921 W JP 2013068921W WO 2014030457 A1 WO2014030457 A1 WO 2014030457A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
conductivity type
type
lifetime
semiconductor device
Prior art date
Application number
PCT/JP2013/068921
Other languages
English (en)
French (fr)
Inventor
鴻飛 魯
Original Assignee
富士電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社 filed Critical 富士電機株式会社
Priority to JP2014531545A priority Critical patent/JP5915756B2/ja
Priority to CN201380024778.XA priority patent/CN104303285B/zh
Priority to DE112013002031.9T priority patent/DE112013002031T5/de
Publication of WO2014030457A1 publication Critical patent/WO2014030457A1/ja
Priority to US14/532,292 priority patent/US9484445B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/761PN junctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/30Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
    • H01L29/32Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT

Definitions

  • the present invention relates to a semiconductor device and a method of manufacturing the semiconductor device.
  • High breakdown voltage discrete power devices play a central role in power converters.
  • Such power devices include insulated gate bipolar transistors (IGBTs) and metal oxide semiconductor field effect transistors (MOSFETs).
  • IGBT is a conductivity modulation type bipolar device, so the on voltage is lower than that of a MOSFET of a unipolar device. Therefore, the IGBT is widely used particularly in a switching circuit mounted with a high breakdown voltage device that tends to have a high on voltage. .
  • bidirectional switching devices are required.
  • a reverse blocking IGBT Reverse Blocking IGBT
  • the reverse blocking IGBT is a device obtained by improving the pn junction between the collector region and the drift region in a normal IGBT so that the reverse blocking voltage can be held by the high withstand voltage reliable termination structure. Therefore, the reverse blocking IGBT is suitable as a switching device mounted on the aforementioned matrix converter for AC-AC power conversion or a multilevel inverter for DC-AC conversion.
  • FIG. 12 is a cross-sectional view showing the main part of a conventional reverse blocking IGBT.
  • an active region 110 is provided in the vicinity of the center of the chip as in a normal IGBT, and a breakdown voltage structure portion 120 is provided on the outer circumferential side surrounding the active region 110.
  • the reverse blocking IGBT is further characterized by having a separation region 130 surrounding the outside of the withstand voltage structure 120.
  • the separation region 130 has ap + -type separation layer 31 as a main region for connecting one main surface and the other main surface of the n ⁇ -type semiconductor substrate by a p-type region.
  • this p + -type separation layer 31 In order to form this p + -type separation layer 31 by thermal diffusion of p-type impurities from one main surface of the n ⁇ -type semiconductor substrate, it is necessary to form the p + -type separation layer 31 very deep. With high temperature long time thermal diffusion drive.
  • the end of the pn junction surface between the p-type collector region 10, which is a reverse breakdown voltage junction, and the n -- type drift region 1 by the p + -type separation layer 31 is a chip side end face that becomes a cutting surface in chipping It becomes possible to make it the structure which is not exposed to 12.
  • the pn junction surface between the p-type collector region 10 and the n ⁇ -type drift region 1 is not only exposed to the chip side end surface 12, but also the substrate surface of the withstand voltage structure 120 protected by the insulating film 14 (substrate It is exposed to the front surface 13). Therefore, the reliability of the reverse breakdown voltage can be increased.
  • Active region 110 is composed of n ⁇ type drift region 1, p type base region 2, n + type emitter region 3, gate insulating film 4, gate electrode 5, interlayer insulating film 6, emitter electrode 9 and the like. It is a region serving as a main current path of a vertical IGBT having a structure and a back surface structure such as p-type collector region 10 and collector electrode 11. Furthermore, the depth of the termination p base region (p base region at the outermost periphery of the active region 110) of the termination portion 110a near the breakdown voltage structure portion 120 of the active region 110 is inside the termination p base region 2-1.
  • the surface layer of the n ⁇ -type drift region 1 below the gate electrode 5 has a resistance lower than that of the n ⁇ -type drift region 1 and a depth greater than that of the p-type base region 2.
  • a deep n-type high concentration region 1a is formed to reduce the on voltage.
  • p-type guard ring 7 is preferably formed deeper than the p-type base region 2 and is simultaneously formed with the terminal p-type base region 2-1.
  • lifetimes may be adjusted to be locally different.
  • FIG. 15 is an explanatory view showing a cross-sectional structure and a lifetime profile of a conventional diode.
  • FIG. 15A shows a cross-sectional structure of the FWD
  • FIG. 15B shows a profile (distribution) with the depth direction of the semiconductor substrate constituting the FWD as the horizontal axis and the lifetime as the vertical axis.
  • the structure of the FWD of FIG. 15 will be described below.
  • a p-type semiconductor region 105 is provided in the surface layer on the front surface side of the n ⁇ -type semiconductor substrate with n ⁇ -type low impurity concentration.
  • An anode electrode 109 is provided in contact with the surface of the p-type semiconductor region 105.
  • An n + -type high concentration region 115 is provided in the surface layer on the back side of the n ⁇ -type semiconductor substrate.
  • a cathode electrode 112 is provided in contact with the n + -type high concentration region 115.
  • the portion sandwiched between the p-type semiconductor region 105 and the n + -type high concentration region 115 is an n ⁇ -type low impurity concentration region (hereinafter referred to as the n ⁇ -type low concentration region) remaining as the impurity concentration of the original n ⁇ -type semiconductor substrate And 102).
  • the n ⁇ -type low concentration region 102 to be the drift region is adjusted so that the lifetime varies depending on the location.
  • the n ⁇ -type low concentration region 102 includes first to third lifetime adjustment regions 102 a to 102 c adjusted to different lifetimes.
  • the first lifetime adjustment region 102 a is located on the p-type semiconductor region 105 side of the n ⁇ -type low concentration region 102 and is in contact with the entire surface of the p-type semiconductor region 105.
  • the third lifetime adjustment region 102 c is located at the center of the device between the first lifetime adjustment region 102 a and the n + -type high concentration region 115.
  • the second lifetime adjustment region 102b is adjacent to the third lifetime adjustment region 102c and surrounds the third lifetime adjustment region 102c between the first lifetime adjustment region 102a and the n + -type high concentration region 115.
  • the respective lifetimes of the first to third lifetime adjustment regions 102a to 102c after the lifetime adjustment are compared, it is the first lifetime adjustment region 102a ⁇ the second lifetime adjustment region 102b ⁇ the third lifetime adjustment region 102c.
  • a heavy metal such as gold (Au) or platinum (Pt) is selectively diffused to a predetermined area, or radiation such as an electron beam is selectively irradiated to the predetermined area. It is known that it can be introduced by (see, for example, Patent Document 1 below).
  • an Si semiconductor substrate can be doped n-type by ion implantation of charged hydrogen (proton) and subsequent low temperature annealing.
  • proton dose charged hydrogen
  • impurity concentration after activation has already been announced for annealing conditions of 350 ° C., 30 minutes, etc. (for example, see Non-Patent Document 1 below).
  • FIGS. 16 and 17 are cross-sectional views showing the main part of another example of the conventional IGBT.
  • FIG. 17 is a doping profile diagram of the conventional IGBT of FIG. N + -type buffer layer 24 shown in FIG.
  • n - -type forms the surface structure of the IGBT (code 25-29) on the semiconductor front surface of the substrate, n - and thinned by grinding type semiconductor substrate from the back surface after an acceleration energy of the following single or multiple proton implantation 500 KeV (e.g., three N H1 ⁇ N H3 in FIG. 17) and by thermal annealing subsequent 300 ° C. ⁇ at a temperature of 400 ° C. 30 minutes to 60 minutes It is formed.
  • the proton dose and the annealing conditions required to form the n + -type buffer layer 24 can be easily determined by referring to the following non-patent document 1.
  • the merit of forming the n + -type buffer layer 24 by the proton doping method is that the annealing temperature required for activation of the n + -type buffer layer 24 does not adversely affect the metal electrode film of the surface structure formed previously. What you can do back and forth. As for the reference numerals not shown in FIG. 16 and FIG.
  • reference numeral 22 is an n ⁇ -type drift region
  • reference numeral 25 is a p-type base region
  • reference numeral 26 is an n + -type emitter region
  • reference numeral 27 is a gate insulating film
  • reference numeral 28 is Reference numeral 29 denotes an emitter electrode
  • reference numeral 31 denotes a p ⁇ -type collector region
  • reference numeral 32 denotes a collector electrode (see, for example, Patent Documents 2 and 3 below).
  • FIG. 13 is an explanatory view showing a cross-sectional structure of a main part of a conventional reverse blocking IGBT and an electric field intensity profile when a reverse voltage is applied.
  • Indicates The right side of FIG. 13 shows the electric field intensity distribution when the reverse voltage is applied.
  • the collector junction - with expansion of a depletion layer from (a p-type collector region 10 n pn junction between the type drift region 1), n - p-type collector region of the type drift region 1
  • the net n-base 1-1 of the pnp transistor consisting of the p emitter (p-type base region 2), the n-base (n - type drift region 1), and the p-type collector region 10 is depleted of the drift region 1-2 on the 10 side.
  • the undepleted drift region on the p-type base region 2 side of the n ⁇ -type drift region 1 becomes thinner.
  • the leakage current generated in the depletion region (drift region 1-2) is amplified by the pnp transistor and the leakage current of the device is increased.
  • the problem is that the operating temperature (heat resistance) of the device is limited.
  • the annealing temperature after electron beam irradiation is about 330 ° C. in order to suppress the increase in switching loss due to the high injection hole carriers remaining from p-type collector region 10 due to the local high activation of p-type collector region 10. It is also known that it is better to lower the lifetime of n - type drift region 1 to a lower value.
  • FIG. 14 is a characteristic diagram showing the trade-off relationship between Eoff and Von of the conventional reverse blocking IGBT.
  • the above-mentioned small lifetime can be short lifetime, and longer lifetime can be reworded as longer lifetime.
  • n - a method to increase the thickness W of the type drift region 1 Is not preferable.
  • the present invention is a semiconductor capable of suppressing both the high temperature reverse leakage current and the increase of the turn-off loss while suppressing the deterioration of the trade-off relationship between the turn-off loss and the on-voltage in order to solve the problems of the prior art described above.
  • An object of the present invention is to provide a device and a method of manufacturing a semiconductor device.
  • the semiconductor device has the following features.
  • the active region has a MOS gate structure on one main surface side of the n -- type semiconductor substrate.
  • the MOS gate structure comprises a p-type base region, an n + -type emitter region, a gate insulating film and a gate electrode.
  • the p-type base region is selectively provided on one main surface side of the n ⁇ -type semiconductor substrate.
  • the n + -type emitter region is selectively provided inside the p-type base region.
  • a gate electrode is provided on the surface of a portion of the p-type base region sandwiched by the n ⁇ -type drift region and the n + -type emitter region via a gate insulating film.
  • the pressure resistant structure surrounds the outer periphery of the active region.
  • a p + -type separation layer is provided in order to connect one main surface and the other main surface of the n - type semiconductor substrate to the second conductive type collector layer provided on the other main surface side of the n - type semiconductor substrate and the outer peripheral portion of the breakdown voltage structure.
  • a p + -type separation layer is provided. The p + -type separation layer is electrically connected to the p-type collector layer.
  • An n-type low lifetime adjusting region is provided at a position deeper from one main surface of the n - type semiconductor substrate than the bottom surface of the p-type base region inside the n - type drift region away from the p-type base region There is.
  • the n-type low lifetime adjustment region is provided from the active region to the p + -type separation layer.
  • the carrier lifetime t 1 of the n-type low lifetime adjustment region is lower than the carrier lifetime t 2 of the n ⁇ -type drift region, and has a relationship of t 2 > t 1 .
  • the depth of the outermost end p base region in the active region is deeper than the depth of the p type base region located inside the end p base region. It is also good.
  • the depth of the outermost end p base region in the active region may be equal to the depth of the p-type guard ring constituting the breakdown voltage structure.
  • n -- type drift region sandwiched between adjacent p-type base regions is further inward than the outermost peripheral p base region in the active region.
  • an n-type high concentration region higher in impurity concentration than the n ⁇ -type drift region, provided at a depth where the bottom surface is located between the p-type base region located in It is also good.
  • the lifetime t 1 of the carrier of the n-type low lifetime adjustment region, n - -type 0.2 ⁇ s lifetime t 2 of the carrier drift region 1-3 It is preferable to set the range of 0 ⁇ s and to have the relationship that t 2 / t 1 is 2 to 8.
  • the peak concentration n 1 of the doping concentration in the n-type low lifetime adjusting region is higher than the doping concentration n 2 in the n ⁇ -type drift region, and n 1 > n It is preferable to have a relationship of 2 .
  • the peak concentration n 1 of the doping concentration in the n-type low lifetime adjusting region is smaller than four times the doping concentration n 2 of the n ⁇ -type drift region it is preferred to have the 1 ⁇ 4n 2 relationship.
  • the center in the depth direction of the n-type low lifetime adjustment region is a p-type collector layer from the bottom surface of the second conductive type base region at the outermost periphery It is preferred to be located in the range of depths within 20 ⁇ m on the side.
  • a MOS gate is formed on one main surface side of the n ⁇ type semiconductor substrate. After the structure and the required metal electrode film are formed, protons are injected from the other main surface side of the n - type semiconductor substrate, and a thermal annealing process is performed to form an n-type low lifetime adjustment region. I assume.
  • protons in the energy range of 5.0 ⁇ 10 13 cm ⁇ 2 to 5.0 ⁇ 10 14 cm ⁇ 2 are injected, and It is preferable to perform thermal annealing in a hydrogen atmosphere at 380 ° C.
  • n - after the formation of the MOS gate structure and the required metal electrode film on one main surface of the type semiconductor substrate, n - -type semiconductor substrate It is preferable to form an n-type low lifetime adjustment region by performing ion implantation of helium from the side of the other main surface and performing thermal annealing.
  • thermal annealing is performed in a hydrogen atmosphere at a temperature of 380 ° C. or less by ion implanting helium in an energy range of 2.0 MeV to 5.5 MeV. preferable.
  • the doping peak concentration of the n-type low lifetime adjusting region it is preferable to adjust the doping peak concentration of the n-type low lifetime adjusting region to within four times the doping concentration of the n ⁇ -type drift region.
  • the n-type low lifetime adjustment is performed on the emitter side of the device, away from the bottom of the p base region of the outermost periphery of the active region and the p guard ring of the withstand voltage structure.
  • FIG. 1 is a cross-sectional view showing the main part of a reverse blocking IGBT according to the present invention.
  • FIG. 2 is a characteristic diagram showing a doping concentration profile and a lifetime profile of the reverse blocking IGBT of FIG.
  • FIG. 5 is a characteristic diagram showing the relationship between the turn-off loss Eoff and the on voltage Von of the reverse blocking IGBT according to the present invention.
  • FIG. 1 is a cross-sectional view showing the main part of a reverse blocking IGBT according to the present invention.
  • FIG. 2 is a characteristic diagram showing a doping concentration profile and a lifetime profile of the reverse blocking IGBT of
  • FIG. 6 is a characteristic diagram showing the relationship between dV / dt and the on voltage Von at turn-off of the reverse blocking IGBT according to the present invention.
  • FIG. 7 is a characteristic diagram showing the relationship between the jump of the collector voltage and the on voltage Von at turn-off of the reverse blocking IGBT according to the present invention.
  • FIG. 8 is a cross-sectional view (No. 1) showing a state in the middle of manufacturing the reverse blocking IGBT according to the first embodiment of the present invention.
  • FIG. 9 is a cross-sectional view (part 2) showing the reverse blocking IGBT according to the first embodiment of the present invention in the process of being manufactured.
  • FIG. 10 is a cross-sectional view (No.
  • FIG. 11 is a cross-sectional view showing the reverse blocking IGBT according to the second embodiment of the present invention in the process of being manufactured.
  • FIG. 12 is a cross-sectional view showing the main part of a conventional reverse blocking IGBT.
  • FIG. 13 is an explanatory view showing a cross-sectional structure of a main part of a conventional reverse blocking IGBT and an electric field intensity profile when a reverse voltage is applied.
  • FIG. 14 is a characteristic diagram showing the trade-off relationship between Eoff and Von of the conventional reverse blocking IGBT.
  • FIG. 15 is an explanatory view showing a cross-sectional structure and a lifetime profile of a conventional diode.
  • FIG. 16 is a cross-sectional view showing the main part of another example of the conventional IGBT.
  • FIG. 17 is a doping profile diagram of the conventional IGBT of FIG.
  • FIG. 1 is a cross-sectional view showing the main part of a reverse blocking IGBT according to the present invention.
  • the reverse blocking IGBT according to the embodiment of the present invention includes an active region 110 provided near the center of the chip, and a breakdown voltage structure 120 provided on the outer peripheral side surrounding the active region 110. , And a separation region 130 surrounding the outside of the pressure resistant structure 120.
  • a surface structure including the gate electrode 5, the interlayer insulating film 6 and the emitter electrode 9 is provided.
  • the active region 110 is a region serving as a main current path.
  • the breakdown voltage structure portion 120 is a region that relaxes the electric field on the front surface side of the substrate of the n ⁇ -type drift region 1 and holds the breakdown voltage.
  • the separation region 130 has ap + -type separation layer 31 as a main region for connecting one main surface and the other main surface of the n ⁇ -type semiconductor substrate by a p-type region.
  • the n-type low lifetime adjustment region 1 b is a terminal p base region (p base region of the outermost periphery provided in the terminal portion 110 a on the side of the withstand voltage structure 120 of the active region 110) 2-1 and p type of the withstand voltage structure 120
  • the end p base region 2-1 is provided at a position deeper than the bottom surface of the guard ring 7 from the front surface of the substrate.
  • the center in the depth direction of the n-type low lifetime adjustment region 1 b is located within about 20 ⁇ m from the bottom surface of the p base region 2-1 or the bottom surface of the p-type guard ring 7 of the withstand voltage structure 120. If the center of the n-type low lifetime adjustment region 1b exceeds about 20 ⁇ m from the bottom of the terminal p base region 2-1 or the bottom surface of the p-type guard ring 7, the withstand voltage is unfavorably lowered.
  • FIG. 2 is a characteristic diagram showing a doping concentration profile and a lifetime profile of the reverse blocking IGBT of FIG.
  • the conventional reverse blocking IGBT to be compared is a reverse blocking IGBT that does not have the n-type low lifetime adjustment region 1b, which is a feature of the reverse blocking IGBT of the present invention. That is, as shown in FIG. 12, the conventional reverse blocking IGBT used in the following description has substantially the same structure as that of the reverse blocking IGBT of the present invention in terms of the structure other than the n-type low lifetime adjustment region.
  • the reverse blocking IGBT according to the present invention shown in FIG. 1 has a structure in which an n-type low lifetime adjusting region 1b is additionally provided as compared with the conventional reverse blocking IGBT shown in FIG. It is characterized.
  • the doping concentration profile of the n -- type drift region 1 of the reverse blocking IGBT according to the first embodiment and the n-type low lifetime adjusting region 1b sandwiched by the dotted lines is shown in FIG. 2 (a).
  • FIG. 2B shows a profile in the depth direction of the lifetime of the reverse blocking IGBT according to the first embodiment (hereinafter referred to as a lifetime profile).
  • 2 (a) and 2 (b) show the doping concentration profile and lifetime profile of the conventional reverse blocking IGBT, respectively.
  • the coordinate origin of the distance in the depth direction of the substrate which is the horizontal axis, is the end p base region 2-1 in the end portion 110a of the active region 110 or the bottom surface of the p type guard ring 7 of the withstand voltage structure 120.
  • the vertical axis in FIG. 2 (a) is the doping concentration
  • the vertical axis in FIG. 2 (b) is the lifetime.
  • the doping concentration of n ⁇ drift region 1 at a portion deeper than the n-type low lifetime adjustment region 1 b from the front surface of the substrate (hereinafter referred to simply as the doping concentration of n ⁇ drift region 1 ) N 2 is uniform.
  • Doping of the n-type low lifetime adjusting region 1 b is performed by proton irradiation, and the n-type low lifetime adjusting region 1 b has a doping concentration n 1 having a concentration higher than the doping concentration n 2 of the n ⁇ -type drift region 1 It has a doping concentration profile.
  • n - -type doping concentration ratio of n-type low lifetime adjustment region 1b for drift region 1 (doping concentration of n-type low lifetime adjustment region 1b n 1 / n - doping concentration n 2 type drift region 1) is n 1 /
  • n 2 1.0 will be described in the second embodiment described later.
  • FIG. 2 n of the conventional reverse blocking IGBT shown by a broken line in (a) - -type drift region 1 total doping concentration n 3 is due to the influence of oxygen donor or electron beam irradiation slightly concave in the substrate front side While having a low concentration profile, it exhibits a substantially uniform doping concentration profile in the depth direction.
  • the conventional reverse blocking IGBT is n - -type drift region 1 overall lifetime t 3 is uniformly adjusted in the depth direction.
  • the reverse blocking IGBT according to the first embodiment local proton irradiation or a combination of proton irradiation and electron beam irradiation is performed in the n-type low lifetime adjusting region 1b, and the life of the n-type low lifetime adjusting region 1b is The time t 1 is adjusted to be smaller than the lifetime t 2 of the n ⁇ -type drift region 1.
  • the lifetime t 1 and n of the n-type low lifetime adjustment region 1b of the reverse blocking IGBT of Example 1 - For the lifetime t 2 of the type drift region 1, a conventional reverse blocking IGBT n - -type drift region 1 for the entire life time t 3, after having a t 1 ⁇ t 3 at t 2> t 3, the t 2 in the range of 0.2 ⁇ s ⁇ 3.0 ⁇ s, the t 2 / t 1 as 2 to 8 Verified.
  • FIGS. 3 to 7 show the verification results of the reverse blocking IGBT of the first embodiment and the results of the conventional reverse blocking IGBT as a comparison.
  • the reverse direction the emitter electrode 9 is connected to the positive electrode, the collector electrode 11 to show the (high temperature) reverse leakage current of the termination portion 110 a or the gate pad portion of the active region 110 of the reverse blocking IGBT with a rated withstand voltage 1700V).
  • a simulation curve of the current-voltage characteristic curve of the negative electrode (connected to the negative electrode).
  • the junction temperature T 125 ° C.
  • the gate voltage V GE 0 V.
  • the reverse leakage current of the reverse blocking IGBT of the first embodiment and the conventional reverse blocking IGBT at the emitter-collector reverse voltage V CES ⁇ 1,700 V.
  • the description about reverse leakage current means high temperature reverse leakage current.
  • the high temperature reverse leakage current is a reverse leakage current when the operating temperature range is high, for example, when the junction temperature T is about 125 ° C.
  • junction temperature T 125 ° C.
  • gate voltage V GE 0 V
  • the reverse leakage current of the conventional reverse blocking IGBT is also shown for comparison.
  • the reverse leakage current is smaller than 2.8 ⁇ 10 ⁇ 11 A / ⁇ m even when the lifetime t 3 of the entire n ⁇ type drift region 1 is set to a large value such as 2.3 ⁇ s. It does not.
  • the doping concentration ratio n 1 / n 2 of the n-type low lifetime adjusting region 1 b to the n ⁇ -type drift region 1 becomes larger than 3.8, the turn-off loss (Eoff) is 0.41 as shown in FIG. It increases more than (mJ / A / pulse). Therefore, the doping concentration ratio n 1 / n 2 of the n-type low lifetime adjusting region 1 b to the n ⁇ -type drift region 1 of the reverse blocking IGBT according to the present invention is preferably smaller than 4.
  • FIG. 5 is a characteristic diagram showing the relationship between the turn-off loss Eoff and the on voltage Von of the reverse blocking IGBT according to the present invention.
  • FIG. 5 shows the trade-off relationship between the turn-off loss Eoff and the on-voltage Von of the reverse blocking IGBT of the first embodiment and the reverse blocking IGBT of the prior art.
  • the collector injection conditions of the reverse blocking IGBT according to the first embodiment and the conventional reverse blocking IGBT are constant.
  • the conventional reverse blocking IGBT fluctuates the lifetime t 3 of the entire n ⁇ type drift region 1.
  • each data point ( ⁇ mark) in n - lifetime t 2 of the type drift region 1, from the upper left, respectively t 2 2.3Myuesu in a direction toward the lower right of the curve, 2 .0 ⁇ s, 1.74 ⁇ s, and 1.5 ⁇ s.
  • trajectories of turn-off loss Eoff and on voltage Von hereinafter referred to as (Eoff, Von)
  • Eoff, Von on voltage Von
  • the reverse blocking IGBT of the present invention having the time adjustment region 1b is more desirable than the conventional reverse blocking IGBT.
  • the turn-off loss Eoff described above is a value obtained by making the switching speed d (V CE ) / dt substantially the same.
  • the relationship between dV / dt and Von corresponding to each data point in FIG. 5 is shown in FIG.
  • FIG. 6 is a characteristic diagram showing the relationship between dV / dt and the on voltage Von at turn-off of the reverse blocking IGBT according to the present invention.
  • the bus voltage of the switching off test circuit was 850V.
  • the parasitic inductance was 300 nH.
  • the turn-off gate resistance Rg of the conventional reverse blocking IGBT is 34 ⁇
  • the turn-off gate resistance Rg of the reverse blocking IGBT of the first embodiment is 18 ⁇ . According to the result shown in FIG.
  • the switching substantially the same as the conventional reverse element IGBT by adjusting the appropriate n 1 / n 2 concentration ratio, lifetime ratio, and gate drive resistance value It can be seen that the speed (dV / dt) can be made.
  • FIG. 7 is a characteristic diagram showing the relationship between the jump of the collector voltage and the on voltage Von at turn-off of the reverse blocking IGBT according to the present invention. From the results shown in FIG. 7, it can be seen that the jump peak V CEpk of the collector voltage at turn-off of the reverse blocking IGBT (marked ⁇ ) of Example 1 is approximately half that of the conventional reverse blocking IGBT (indicated by ⁇ ). I understand. Therefore, it can be seen that the reverse blocking IGBT according to the first embodiment is more resistant to overvoltage than the conventional reverse blocking IGBT.
  • FIG. 8 to 10 are cross-sectional views showing the reverse blocking IGBT according to the first embodiment of the present invention in the process of being manufactured.
  • a wafer (n -- type semiconductor substrate) to be n -- type drift region 1 is separated with separation region 130 including p + -type separation layer 31
  • MOS gate metal-oxide-semiconductor insulated gate
  • a polyimide film or a nitride film layer is further deposited as a passivation layer on the entire front surface of the wafer, and the passivation layer is selectively etched to allow aluminum wire bonding, thereby forming an emitter electrode pad. And exposing a metal electrode surface to be a gate electrode pad to form a bonding pad region.
  • the MOS gate structure of the reverse blocking IGBT comprises a p-type base region 2, an n + -type emitter region 3, a gate insulating film 4 and a gate electrode 5.
  • the surface of the gate electrode 5 made of polysilicon is covered with the emitter electrode 9 through the interlayer insulating film 6.
  • Emitter electrode 9 is in ohmic contact with n + -type emitter region 3 provided inside p-type base region 2 and the surface of p + -type contact region 2a.
  • the surface layer of the n ⁇ -type drift region 1 between the adjacent p-type base regions 2 is an n-type high concentration region deeper than the p-type base region 2 and having a depth not reaching the n-type low lifetime adjustment region 1b
  • the provision of 1a is also preferable because the on-voltage can be reduced.
  • the depth of the termination p base region 2-1 of the termination 110a in the active region 110 is preferably deeper than the depth of the p-type base region 2 inside the termination p base region 2-1. The reason is that if the depth of the termination p base region 2-1 is deepened in this way, the resistance of the termination p base region 2-1 decreases, so that the hole carriers in the termination portion during turn-off reverse recovery are easily discharged.
  • the withstand voltage structure portion 120 can reduce the electric field strength in the withstand voltage structure portion 120 when the blocking voltage is applied, and can improve the withstand voltage reliability.
  • the p + -type separation layer 31 is connected to a p-type collector region 10 to be formed in a later step, and the p + -type separation layer 31 forms a p-type collector region 10 and an n ⁇ -type drift region 1 which are reverse breakdown voltage junctions.
  • the terminal end of the pn junction surface between them is not exposed to the chip side end face which is the cut surface in the chip formation.
  • the pn junction surface between p-type collector region 10 and n ⁇ -type drift region 1 is formed by the p + -type separation layer 31 on the substrate surface of the breakdown voltage structure portion 120 protected by the insulating film 14 (substrate surface Exposed on the surface side). Therefore, the reliability of the reverse breakdown voltage can be increased.
  • the energy of proton irradiation is selected, and for example, 5.0 ⁇ 10 13 cm ⁇ 2 to 5.0 ⁇ 10 14 cm ⁇ 2 from the back surface of the wafer.
  • thermal annealing is performed, for example, for 30 minutes to 60 minutes in a hydrogen atmosphere at a temperature of, for example, 330 ° C. to 380 ° C. to form an n ⁇ -type drift region near the bottom of p-type guard ring 7 and terminal p base region 2-1.
  • An n-type low lifetime adjustment area 1 b is formed inside the unit 1.
  • a photoresist 19 is applied to the surface structure of the reverse blocking IGBT (the element structure on the wafer front side), and after being reformed and hardened, the back side of the wafer is polished.
  • BG A tape 20 is pasted on the photoresist 19.
  • the back surface of the wafer is polished so that the thickness of the wafer is about 300 ⁇ m, and mirror polishing is performed by touch polishing using a CMP (Chemical and Mechanical Polishing) polishing apparatus or the like.
  • the BG tape 20 is peeled off and the wafer is cleaned.
  • about 5 ⁇ m to 20 ⁇ m of the silicon surface on the back surface side of the wafer is removed by wet etching to form a finished surface.
  • the p-type collector region 10 is formed by activation by laser annealing or the like.
  • the photoresist 19 on the front side of the wafer is removed.
  • the electrode metal is sputtered and metal annealing is performed to form the collector electrode 11, thereby completing the wafer process.
  • the reverse blocking IGBT shown in FIG. 1 is completed.
  • the reverse blocking IGBT has the same doping profile as the conventional reverse blocking IGBT but differs in only the lifetime profile, ie, the doping concentration ratio n 1 / n of the n-type low lifetime adjusting region 1b to the n ⁇ drift region 1
  • the reverse leakage current of the termination 110a is halved in FIG. 3 (reverse of the conventional reverse blocking IGBT It shows that the leakage current is reduced to 3.0 ⁇ 10 ⁇ 9 A / ⁇ m to 1.5 ⁇ 10 ⁇ 9 A / ⁇ m).
  • the reduction of the reverse leakage current of the entire reverse blocking IGBT element is determined by the ratio of the area of the active region 110 and the termination portion 110 a including the gate pad portion.
  • the reverse blocking IGBT of the second embodiment although a reduction as high as that of the reverse blocking IGBT of the first embodiment described above can not be expected, the high temperature reverse leakage of the entire reverse blocking IGBT device is reduced.
  • FIG. 11 is a cross-sectional view showing the reverse blocking IGBT according to the second embodiment of the present invention in the process of being manufactured.
  • a polyimide film or a nitride film (not shown) is deposited as a passivation layer over the entire front surface of the wafer, and the passivation layer is etched to enable aluminum wire bonding. Are exposed to form bonding pad areas (not shown).
  • helium (He) ion implantation is performed from the front surface side of the wafer as shown in FIG.
  • the implantation energy is preferably, for example, in the range of 2 MeV to 5.5 MeV.
  • electron beam irradiation is also performed on the entire area of the wafer.
  • thermal annealing is performed, for example, for about 60 minutes in a hydrogen atmosphere at a temperature of about 380.degree. C. or less, for example, to form the n-type low lifetime adjusting region 1b. It will be in the same state.
  • the process of FIG. 10 is performed to obtain a wafer having a desired thickness and a mirror-finished back surface, and ion implantation for forming p-type collector region 10 on the back surface of the wafer.
  • the p-type collector region 10 is formed by activation by laser annealing or the like.
  • the photoresist 19 on the wafer front surface is removed.
  • an electrode metal is sputtered on the back surface of the wafer and metal annealing is performed to form a collector electrode 11, thereby completing the wafer process.
  • the reverse blocking IGBT shown in FIG. 1 is completed.
  • the n-type low lifetime in which the carrier lifetime is adjusted to be lower than the n ⁇ -type drift region in a portion deeper from the front surface of the substrate than the bottom surface of the termination p base region.
  • the adjustment region it is possible to reduce the high temperature reverse leakage current and the collector voltage bounce peak at turn-off without extremely deteriorating the Eoff-Von trade-off relationship.
  • the operating temperature range can be extended or the volume reduction of the heat sink of the mounted device can be achieved. Therefore, the application range of the matrix converter or the multilevel inverter mounting the reverse blocking IGBT can be expanded by high temperature operation or miniaturization, and the energy conversion efficiency of industrial or consumer equipment is improved.
  • the semiconductor device and the method for manufacturing the semiconductor device according to the present invention are useful for a power semiconductor device used for a power conversion device such as a converter or an inverter or a power supply device such as various industrial machines.
  • n ⁇ type drift region 1 an n type high concentration region 1 b n type low lifetime adjustment region 2 p type base region 2 a p + type contact region 2-1 termination p base region 3 n + type emitter region 4 gate insulating film 5 gate Electrode 6 Interlayer insulating film 7 p-type guard ring 8 field plate 9 emitter electrode 10 p-type collector region 11 collector electrode 12 chip side end surface 13 substrate surface 14 insulating film 31 p + -type separation layer 110 active region 110 a termination region of active region 120 Withstand voltage structure part 130 separation region t 1 n-type low lifetime adjustment region carrier lifetime t 2 n - type drift region carrier lifetime

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thyristors (AREA)

Abstract

 n-型ドリフト領域(1)の内部の、終端pベース領域(2-1)またはp型ガードリング(7)の底面よりも基板おもて面から深い部分に、終端pベース領域(2-1)およびp型ガードリング(7)から離れて、n型低ライフタイム調整領域(1b)が設けられている。n型低ライフタイム調整領域(1b)のキャリアのライフタイムは、n-型ドリフト領域(1)のキャリアのライフタイムより低い。これにより、ターンオフ損失とオン電圧とのトレードオフ関係の劣化を抑制しながら、高温逆漏れ電流およびターンオフ損失の増大を共に抑えることができる逆阻止IGBTを提供することができる。

Description

半導体装置および半導体装置の製造方法
 本発明は、半導体装置および半導体装置の製造方法に関する。
 高耐圧ディスクリートパワーデバイスは、電力変換装置において中心的な役割を果たしている。そのようなパワーデバイスとして、絶縁ゲートバイポーラトランジスタ(IGBT)や金属酸化物半導体電界効果トランジスタ(MOSFET)などがある。IGBTは、導電度変調型のバイポーラデバイスのため、ユニポーラデバイスのMOSFETに比べてオン電圧が低くなることから、特に、オン電圧が高くなり易い高耐圧デバイスを搭載するスイッチング回路などで多用されている。
 さらに、前述の電力変換装置を、より変換効率の高いマトリクスコンバータとするためには、双方向スイッチングデバイスが必要になる。その双方向スイッチングデバイスを構成する半導体デバイスとして、順方向耐圧と同程度の逆方向耐圧を有する逆阻止IGBT(Reverse Blocking IGBT)が注目されている。その理由は、この逆阻止IGBTを逆並列接続することにより、簡単に双方向スイッチングデバイスを構成することができるからである。逆阻止IGBTは、通常のIGBTでコレクタ領域とドリフト領域との間にあるpn接合を、高い耐圧信頼性の終端構造によって逆阻止電圧を保持できるように改良したデバイスである。そのため、逆阻止IGBTは、AC-AC電力変換用の前述のマトリクスコンバータやDC-AC変換用のマルチレベルのインバータに搭載するスイッチングデバイスとして適している。
 図12を参照して、従来の逆阻止IGBTの構造について以下に説明する。図12は、従来の逆阻止IGBTの要部を示す断面図である。図12に示すように、逆阻止IGBTにおいても、通常のIGBTと同様にチップの中央近辺に活性領域110が設けられ、この活性領域110を取り巻く外周側に、耐圧構造部120が設けられる。そして、逆阻止IGBTは、さらに耐圧構造部120の外側を取り囲む分離領域130を有することを特徴とする。分離領域130は、n-型半導体基板の一方の主面と他方の主面とをp型領域で連結させるためのp+型分離層31を主たる領域として有する。
 このp+型分離層31をn-型半導体基板の一方の主面からのp型不純物の熱拡散により形成するためには、p+型分離層31を非常に深く形成する必要があるので、高温長時間の熱拡散ドライブを伴う。このp+型分離層31によって、逆方向耐圧接合であるp型コレクタ領域10とn-型ドリフト領域1との間のpn接合面の終端が、チップ化の際の切断面となるチップ側端面12に露出しない構造にすることが可能になる。さらに、p型コレクタ領域10とn-型ドリフト領域1との間のpn接合面は、チップ側端面12に露出しないだけでなく、絶縁膜14で保護された耐圧構造部120の基板表面(基板おもて面側の表面)13に露出される。このため、逆方向耐圧の信頼性を高くすることができる。
 活性領域110は、n-型ドリフト領域1、p型ベース領域2、n+型エミッタ領域3、ゲート絶縁膜4、ゲート電極5、層間絶縁膜6およびエミッタ電極9などからなるおもて面側構造と、p型コレクタ領域10およびコレクタ電極11などの裏面構造と、を備える縦型のIGBTの主電流の経路となる領域である。さらに、活性領域110の耐圧構造部120に近い終端部110aの終端pベース領域(活性領域110の最外周のpベース領域)2-1の深さは、終端pベース領域2-1より内側のp型ベース領域2よりも深い。隣接するp型ベース領域2間で、ゲート電極5の下側のn-型ドリフト領域1の表面層には、n-型ドリフト領域1より低抵抗で、かつp型ベース領域2より深さの深いn型高濃度領域1aが形成され、オン電圧を低減させている。
 耐圧構造部120は、順方向電圧印加(コレクタ電極11を正電極に接続、エミッタ電極9を負電極に接続)および逆方向電圧印加(コレクタ電極11を負電極に接続、エミッタ電極9を正電極に接続)時に高くなり易い電界強度を緩和するためのp型ガードリング7やフィールドプレート8と、基板表面13に露出するpn接合の終端保護膜としての絶縁膜14とを備える。p型ガードリング7は、p型ベース領域2より深く形成されることが好ましく、終端p型ベース領域2-1と同時形成される。
 一方、前述したインバータ等に通常のIGBTを使用する際には、フリーホイーリングダイオード(Free Wheeling Diode(以下、FWDと略記))をIGBTに逆並列接続させる必要がある。また、FWDでは、逆回復特性を改善するために、そのドリフト領域のキャリアのライフタイム(以下、単にライフタイムとする)を局所的に異なるように調整することがある。
 そのような局所的にライフタイムの異なるFWDの断面図を図15(a)に示す。図15は、従来のダイオードの断面構造およびライフタイムプロファイルを示す説明図である。図15(a)はFWDの断面構造であり、図15(b)はFWDを構成する半導体基板の深さ方向を横軸とし、ライフタイムを縦軸とするプロファイル(分布)を示す。図15のFWDの構造を以下に説明する。この半導体ダイオード(FWD)において、n-型低不純物濃度のn-型半導体基板のおもて面側の表面層には、p型半導体領域105が設けられている。p型半導体領域105表面に接触するアノード電極109が設けられている。n-型半導体基板の裏面側の表面層に、n+型高濃度領域115が設けられている。n+型高濃度領域115に接触するカソード電極112が設けられている。p型半導体領域105とn+型高濃度領域115とに挟まれた部分は、元のn-型半導体基板の不純物濃度のまま残るn-型低不純物濃度領域(以降、n-型低濃度領域102とする)である。
 ドリフト領域となるn-型低濃度領域102は、場所によってライフタイムが異なるように調整される。具体的には、n-型低濃度領域102は、異なるライフタイムに調整された第1~3ライフタイム調整領域102a~102cを備える。第1ライフタイム調整領域102aは、n-型低濃度領域102のp型半導体領域105側に位置し、p型半導体領域105の全面に接する。第3ライフタイム調整領域102cは、第1ライフタイム調整領域102aとn+型高濃度領域115との間の、デバイス中央に位置する。第2ライフタイム調整領域102bは、第1ライフタイム調整領域102aとn+型高濃度領域115との間において、第3ライフタイム調整領域102cに隣接して第3ライフタイム調整領域102cを取り囲む。ライフタイム調整後の第1~3ライフタイム調整領域102a~102cそれぞれのライフタイムを比較すると、第1ライフタイム調整領域102a<第2ライフタイム調整領域102b<第3ライフタイム調整領域102cである。
 このような局所的なライフタイム調整は、金(Au)、白金(Pt)などの重金属を所定領域へ選択的に拡散させること、または電子線などの放射線を所定の領域へ選択的に照射することによって導入され得ることが知られている(例えば、下記特許文献1参照。)。
 荷電水素(プロトン)のイオン注入とその後の低温アニールにより、Si半導体基板をn型にドーピングできることは一般的に知られている。プロトンドーズ量と活性化後の不純物濃度との関係は、アニール条件が350℃,30分などの場合について既に発表されている(例えば、下記非特許文献1参照。)。
 また、プロトン注入と熱アニール技術とを用いて、IGBTのn+型バッファ層を形成することも既に知られている。その代表的なデバイスの構造および各部のドーピングプロファイルの概略をそれぞれ図16,図17に示す。図16は、従来のIGBTの別の一例の要部を示す断面図である。図17は、図16の従来IGBTのドーピングプロファイル図である。図16に示すn+型バッファ層24は、n-型半導体基板のおもて面にIGBTの表面構造(符号25~29)を形成し、n-型半導体基板を裏面から研削して薄くした後、加速エネルギーが500KeV以下の単発または複数回のプロトン注入(例えば、図17のNH1~NH3の3回)とその後の300℃~400℃の温度で30分間~60分間の熱アニールにより形成される。n+型バッファ層24を形成するために必要なプロトンドーズ量およびアニール条件は下記非特許文献1を参考とすれば容易に決められる。プロトンドーピング法によってn+型バッファ層24を形成するメリットは、n+型バッファ層24の活性化に必要なアニール温度を、先に形成した表面構造のメタル電極膜に悪影響を及ぼさない約350℃前後にできることである。図16、図17の前述の説明に無い符号について、符号22はn-型ドリフト領域、符号25はp型ベース領域、符号26はn+型エミッタ領域、符号27はゲート絶縁膜、符号28はゲート電極、符号29はエミッタ電極、符号31はp-型コレクタ領域、符号32はコレクタ電極である(例えば、下記特許文献2、3参照。)。
 逆阻止IGBTはゲートがオフで逆方向(コレクタ電極を負電極に接続、エミッタ電極を正電極に接続)に電圧印加される場合、逆漏れ電流が大きいことが問題となることがある。図13は、従来の逆阻止IGBTの要部断面構造および逆方向電圧印加時の電界強度プロファイルを示す説明図である。図13の左側には、図12の活性領域110内の単位セルの、特にはその終端部110aやゲートパッド部(図示せず)の基板縦方向(半導体基板の厚さ方向)の簡略断面図を示す。図13の右側には、逆方向電圧印加時の電界強度分布を示す。逆方向電圧を印加する場合、コレクタ接合(p型コレクタ領域10とn-型ドリフト領域1との間のpn接合)からの空乏層の伸張とともに、n-型ドリフト領域1のうちp型コレクタ領域10側のドリフト領域1-2が空乏化され、pエミッタ(p型ベース領域2)、nベース(n-型ドリフト領域1)、p型コレクタ領域10からなるpnpトランジスタの正味nベース1-1(n-型ドリフト領域1のうちp型ベース領域2側の空乏化されていないドリフト領域)が薄くなる。さらに、pエミッタの濃度が高くて、その注入効率も高いことと相まって、空乏層領域(ドリフト領域1-2)で発生する漏れ電流が前記pnpトランジスタより増幅され、素子の漏れ電流が大きくなる結果、素子の動作温度(耐熱性)が制限されることが問題となる。
 また、p型コレクタ領域10に欠陥が多いなど品質が低い状態、または、p型コレクタ領域10のボロンドーズ量が過少の状態で逆方向電圧印加されると、p型コレクタ領域10とn-型ドリフト領域1との間のpn接合から広がる空乏層が厚さの薄いp型コレクタ領域10側にも広がって、コレクタ電極11へのパンチスルーの虞のある場合は、格段に逆漏れ電流が大きくなる。そのような逆漏れ電流が大きくなるという問題を克服するために、p型コレクタ領域10をYAGレーザーで局所的に高活性化することが好ましいことが知られている(例えば、下記特許文献4参照。)。また、p型コレクタ領域10の局所的な高活性化に伴うp型コレクタ領域10からの高注入ホールキャリアの残留によるスイッチング損失の増大を抑制するため、電子線照射後のアニール温度を330℃前後に低くしてn-型ドリフト領域1のライフタイムを小さくするとよいことも知られている。
 また、ライフタイムキラー層をコレクタ領域に近いドリフト領域の内部に設けることにより、ダイオード動作時の逆回復ピーク電流を小さくし、ソフトリカバリー特性とする逆阻止IGBTに関する記述がある(例えば、下記特許文献5参照。)。
 また、プロトン照射により、ドリフト領域の厚さの中央部へ高濃度領域を設けることにより、逆回復時のdV/dtの増加を抑え、ソフトリカバリー特性とするダイオードに関する技術も知られている(例えば、下記特許文献6参照。)。
国際公開第99/63597号パンフレット(15頁14行~同19行) 米国特許第6482681号明細書(図1、図6) 特許第4128777号公報(図1、図6) 特開2007-59550号公報(0009段落) 特開2002-76017号公報(要約、図1) 特開2009-224794号公報(要約、図1)
ディー・シルバー(D.Silber)、外4名、インプルーブド ダイナミック プロパティーズ オブ GTO-サイリスタズ アンド ダイオードズ バイ プロトン インプランテーション(Improved Dynamic Properties of GTO-Thyristors and Diodes by Proton Implantation)、インターナショナル エレクトロン デバイシズ ミーティング ダイジェスト 1985(International Electron Devices Meeting(IEDM) Digest 1985)、(米国)、1985年、第31巻、p.162-165
 しかしながら、前述の図13に示す逆阻止IGBTのn-型ドリフト領域1全体の小さいライフタイムは、一方で逆方向電圧印加時にドリフト領域1-2へ再結合中心を増やし、逆漏れ電流を増大させる欠点がある。また、従来の逆阻止IGBTの逆漏れ電流を、図14の矢印に示すように、ライフタイムを大きくすることにより低減させた場合、オン電圧は小さくなるが、ターンオフ損失が大きくなる問題が生じるので好ましくない。図14は、従来の逆阻止IGBTのEoffとVonとのトレードオフ関係を示す特性図である。前述の小さいライフタイムは短いライフタイム、ライフタイムを大きくとはライフタイムを長くと言い換えることもできる。また、逆漏れ電流を低減するために、n-型ドリフト領域1の厚さWを増やす方法も有効である。しかしながら、その場合、Eoff(ターンオフ損失)とVon(オン電圧)とのトレードオフ関係は図14に示すように、より悪いレベルに劣化するので、n-型ドリフト領域1の厚さWを増やす方法も好ましくない。
 本発明は、上述した従来技術による問題点を解消するため、ターンオフ損失とオン電圧とのトレードオフ関係の劣化を抑制しながら、高温逆漏れ電流とターンオフ損失の増大とを共に抑えることができる半導体装置および半導体装置の製造方法を提供することを目的とする。
 本発明は前記課題を解決して、発明の目的を達成するため、この発明にかかる半導体装置は、次の特徴を有する。活性領域には、n-型半導体基板の一方の主面側にMOSゲート構造を有する。MOSゲート構造は、p型ベース領域、n+型エミッタ領域、ゲート絶縁膜およびゲート電極からなる。p型ベース領域は、n-型半導体基板の一方の主面側に選択的に設けられている。n+型エミッタ領域は、p型ベース領域の内部に選択的に設けられている。p型ベース領域の、n-型ドリフト領域とn+型エミッタ領域とに挟まれた部分の表面上には、ゲート絶縁膜を介してゲート電極が設けられている。耐圧構造部は、活性領域の外周を取り巻く。n-型半導体基板の他方の主面側に設けられた第2導電型コレクタ層と、耐圧構造部の外周部に、n-型半導体基板の一方の主面と他方の主面とを繋ぐように、p+型分離層が設けられている。p+型分離層は、p型コレクタ層に電気的に接続されている。n-型ドリフト領域の内部の、p型ベース領域の底面よりもn-型半導体基板の一方の主面から深い位置に、p型ベース領域から離れてn型低ライフタイム調整領域が設けられている。n型低ライフタイム調整領域は、活性領域からp+型分離層にわたって設けられている。n型低ライフタイム調整領域のキャリアのライフタイムt1は、n-型ドリフト領域のキャリアのライフタイムt2より低く、t2>t1の関係を有する。
 また、この発明にかかる半導体装置は、上述した発明において、活性領域内の最外周の終端pベース領域の深さは、終端pベース領域よりも内側に位置するp型ベース領域の深さより深くてもよい。
 また、この発明にかかる半導体装置は、上述した発明において、活性領域内の最外周の終端pベース領域の深さは、耐圧構造部を構成するp型ガードリングの深さと等しくてもよい。
 また、この発明にかかる半導体装置は、上述した発明において、n-型ドリフト領域の、隣り合うp型ベース領域間に挟まれた部分に、活性領域内の最外周の終端pベース領域よりも内側に位置するp型ベース領域とn型低ライフタイム調整領域との間に底面が位置する深さで設けられた、n-型ドリフト領域より不純物濃度の高いn型高濃度領域をさらに備えていてもよい。
 また、この発明にかかる半導体装置は、上述した発明において、n型低ライフタイム調整領域のキャリアのライフタイムt1は、n-型ドリフト領域のキャリアのライフタイムt2を0.2μs~3.0μsの範囲とし、t2/t1を2~8とする関係を有することが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、n型低ライフタイム調整領域のドーピング濃度のピーク濃度n1は、n-型ドリフト領域のドーピング濃度n2よりも高く、n1>n2の関係を有することが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、n型低ライフタイム調整領域のドーピング濃度のピーク濃度n1は、n-型ドリフト領域のドーピング濃度n2の4倍よりも小さく、n1<4n2の関係を有することが好ましい。
 また、この発明にかかる半導体装置は、上述した発明において、n型低ライフタイム調整領域の深さ方向の中心は、活性領域内の最外周の第2導電型ベース領域の底面からp型コレクタ層側に20μm以内の深さの範囲に位置することが好ましい。
 また、本発明は前記課題を解決して、発明の目的を達成するため、この発明にかかる半導体装置の製造方法は、上述した発明において、n-型半導体基板の一方の主面側にMOSゲート構造と所要の金属電極膜とを形成した後、n-型半導体基板の他方の主面側からプロトンを注入し、熱アニール処理を行うことによりn型低ライフタイム調整領域を形成することを特徴とする。
 また、この発明にかかる半導体装置の製造方法は、上述した発明において、5.0×1013cm-2~5.0×1014cm-2のエネルギー範囲のプロトンを注入し、温度330℃~380℃の水素雰囲気で熱アニール処理を行うことが好ましい。
 また、この発明にかかる半導体装置の製造方法は、上述した発明において、n-型半導体基板の一方の主面側にMOSゲート構造と所要の金属電極膜とを形成した後、n-型半導体基板の他方の主面側からヘリウムをイオン注入し、熱アニール処理を行うことにより、n型低ライフタイム調整領域を形成することが好ましい。
 また、この発明にかかる半導体装置の製造方法は、上述した発明において、2.0MeV~5.5MeVのエネルギー範囲のヘリウムをイオン注入し、温度380℃以下の水素雰囲気で熱アニール処理を行うことが好ましい。
 また、この発明にかかる半導体装置の製造方法は、上述した発明において、さらに、電子線照射によりn型低ライフタイム調整領域のライフタイムを調整することが好ましい。
 また、この発明にかかる半導体装置の製造方法は、上述した発明において、n型低ライフタイム調整領域のドーピングピーク濃度を、n-型ドリフト領域のドーピング濃度の4倍以内に調整することが好ましい。
 本発明にかかる半導体装置および半導体装置の製造方法によれば、素子のエミッタ側に、活性領域の最外周のpベース領域および耐圧構造部のpガードリングの底面から離れてn型低ライフタイム調整領域を設けることにより、ターンオフ損失とオン電圧とのトレードオフの劣化を抑制しながら、高温逆漏れ電流およびターンオフ時のコレクタ電圧跳ね上がりピークを低く抑制することができる。その結果、過熱、過電圧に対する信頼性を向上させることができる。
図1は、本発明にかかる逆阻止IGBTの要部を示す断面図である。 図2は、図1の逆阻止IGBTのドーピング濃度プロファイルおよびライフタイムプロファイルを示す特性図である。 図3は、本発明にかかる逆阻止IGBTの接合温度T=125℃での逆方向の電流-電圧特性を示す特性図である。 図4は、本発明にかかる逆阻止IGBTの接合温度T=125℃でのドーピング濃度比と逆漏れ電流との関係を示す特性図である。 図5は、本発明にかかる逆阻止IGBTのターンオフ損失Eoffとオン電圧Vonとの関係を示す特性図である。 図6は、本発明にかかる逆阻止IGBTのターンオフ時のdV/dtとオン電圧Vonとの関係を示す特性図である。 図7は、本発明にかかる逆阻止IGBTのターンオフ時のコレクタ電圧の跳ね上がりとオン電圧Vonとの関係を示す特性図である。 図8は、本発明の実施例1にかかる逆阻止IGBTの製造途中の状態を示す断面図(その1)である。 図9は、本発明の実施例1にかかる逆阻止IGBTの製造途中の状態を示す断面図(その2)である。 図10は、本発明の実施例1にかかる逆阻止IGBTの製造途中の状態を示す断面図(その3)である。 図11は、本発明の実施例2にかかる逆阻止IGBTの製造途中の状態を示す断面図である。 図12は、従来の逆阻止IGBTの要部を示す断面図である。 図13は、従来の逆阻止IGBTの要部断面構造および逆方向電圧印加時の電界強度プロファイルを示す説明図である。 図14は、従来の逆阻止IGBTのEoffとVonとのトレードオフ関係を示す特性図である。 図15は、従来のダイオードの断面構造およびライフタイムプロファイルを示す説明図である。 図16は、従来のIGBTの別の一例の要部を示す断面図である。 図17は、図16の従来IGBTのドーピングプロファイル図である。
 以下、本発明にかかる半導体装置および半導体装置の製造方法の好適な実施の形態および実施例について、添付図面を参照して詳細に説明する。本明細書および添付図面においては、nまたはpを冠記した層や領域では、それぞれ電子または正孔が多数キャリアであることを意味する。また、nやpに付す+および-は、それぞれそれが付されていない層や領域よりも相対的に不純物濃度が高いまたは低いことを意味する。なお、以下の実施の形態および実施例の説明および添付図面において、同様の構成には同一の符号を付し、重複する説明を省略する。また、実施の形態および実施例で説明される添付図面は、見易くまたは理解し易くするために正確なスケール、寸法比で描かれていない。本発明はその要旨を超えない限り、以下に説明する実施の形態および実施例の記載に限定されるものではない。
(実施の形態)
 本発明にかかる半導体装置の断面構造について、逆阻止IGBTを例に説明する。図1は、本発明にかかる逆阻止IGBTの要部を示す断面図である。図1に示すように、本発明の実施の形態にかかる逆阻止IGBTは、チップの中央近辺に設けられた活性領域110と、この活性領域110を取り巻く外周側に設けられた耐圧構造部120と、耐圧構造部120の外側を取り囲む分離領域130と、を備える。活性領域110において、n-型ドリフト領域1となるn-型半導体基板のおもて面側には、p型ベース領域2、p+型ベースコンタクト領域、n+型エミッタ領域3、ゲート絶縁膜4、ゲート電極5、層間絶縁膜6およびエミッタ電極9などからなる表面構造が設けられている。活性領域110は、主電流の経路となる領域である。耐圧構造部120は、n-型ドリフト領域1の基板おもて面側の電界を緩和し耐圧を保持する領域である。分離領域130は、n-型半導体基板の一方の主面と他方の主面とをp型領域で連結させるためのp+型分離層31を主たる領域として有する。
 n-型ドリフト領域1の内部には、基板おもて面側に、活性領域110から分離領域130にわたって、キャリアのライフタイム(以下、単にライフタイムとする)をn-型ドリフト領域1よりも低く調整したn型低ライフタイム調整領域1bが設けられている。n型低ライフタイム調整領域1bは、終端pベース領域(活性領域110の耐圧構造部120側の終端部110aに設けられた最外周のpベース領域)2-1および耐圧構造部120のp型ガードリング7の底面よりも基板おもて面から深い位置に、終端pベース領域2-1から離れて設けられている。また、n型低ライフタイム調整領域1bの深さ方向の中心は、終端pベース領域2-1または耐圧構造部120のp型ガードリング7の底面より約20μm以内に位置する。n型低ライフタイム調整領域1bの中心が終端pベース領域2-1またはp型ガードリング7の底面より約20μmを超えると、耐圧が低下するので、好ましくない。
(実施例1)
 次に、n型低ライフタイム調整領域1bおよびn-型ドリフト領域1のドーピング濃度プロファイルおよびライフタイムプロファイルについて、本発明の逆阻止IGBTの主な実施の形態を従来の逆阻止IGBTと比較しながら説明する。図2は、図1の逆阻止IGBTのドーピング濃度プロファイルおよびライフタイムプロファイルを示す特性図である。ここで、比較の対象となる従来の逆阻止IGBTは、本発明の逆阻止IGBTの特徴部分であるn型低ライフタイム調整領域1bを備えていない逆阻止IGBTである。即ち、以下の説明で用いられる従来の逆阻止IGBTは、図12に示すように、n型低ライフタイム調整領域以外の構造については本発明の逆阻止IGBTと実質的に同じ構造を有する。
 上述したように、図1に示す本発明にかかる逆阻止IGBTは、図12に示す従来の逆阻止IGBTと比較して、n型低ライフタイム調整領域1bが付加的に設けられている構造を特徴としている。実施例1の逆阻止IGBTのn-型ドリフト領域1および点線で挟まれたn型低ライフタイム調整領域1bのドーピング濃度プロファイルを図2(a)に示す。また、実施例1の逆阻止IGBTのライフタイムの深さ方向のプロファイル(以下、ライフタイムプロファイルとする)を図2(b)に示す。また、図2(a)および図2(b)には、それぞれ、従来の逆阻止IGBTのドーピング濃度プロファイルおよびライフタイムプロファイルを示す。図2において、横軸となる基板の深さ方向の距離の座標原点は活性領域110の終端部110a内の終端pベース領域2-1または耐圧構造部120のp型ガードリング7の底面とする。図2(a)の縦軸はドーピング濃度、図2(b)の縦軸はライフタイムである。
 実施例1の逆阻止IGBTにおいて、n型低ライフタイム調整領域1bより基板おもて面から深い部分におけるn-型ドリフト領域1のドーピング濃度(以下、単にn-型ドリフト領域1のドーピング濃度とする)n2は均一である。n型低ライフタイム調整領域1bのドーピングはプロトン照射により行われ、n型低ライフタイム調整領域1bは、n-型ドリフト領域1のドーピング濃度n2より高濃度のドーピング濃度n1をピークとするドーピング濃度プロファイルを有する。n-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比(n型低ライフタイム調整領域1bのドーピング濃度n1/n-型ドリフト領域1のドーピング濃度n2)がn1/n2=1.0の場合については後述の実施例2で説明する。一方、図2(a)に破線で示す従来の逆阻止IGBTのn-型ドリフト領域1全体のドーピング濃度n3は、酸素ドナーや電子線照射の影響により基板おもて面側で少し凹状に低い濃度プロファイルを有するが、深さ方向にほぼ一様のドーピング濃度プロファイルを示す。
 ライフタイムについては、図2(b)に示すように、従来の逆阻止IGBTは、n-型ドリフト領域1全体のライフタイムt3は、深さ方向に均一に調整されている。一方、実施例1の逆阻止IGBTでは、n型低ライフタイム調整領域1b内に局所的なプロトン照射またはプロトン照射と電子線照射との組み合わせが行われ、n型低ライフタイム調整領域1bのライフタイムt1がn-型ドリフト領域1のライフタイムt2より小さくなるように調整されている。実施例1の逆阻止IGBTのn-型ドリフト領域1のライフタイムt2は、従来の逆阻止IGBTのn-型ドリフト領域1全体のライフタイムt3より大きい。即ち、実施例1の逆阻止IGBTのn型低ライフタイム調整領域1bのライフタイムt1およびn-型ドリフト領域1のライフタイムt2については、従来の逆阻止IGBTのn-型ドリフト領域1全体のライフタイムt3に対して、t2>t3でt1<t3としたうえで、t2を0.2μs~3.0μsの範囲とし、t2/t1を2~8として検証した。また、t3/t1<6とした時には、t2/t1>6とした。その結果を図3~図7に示す。図3~図7には、それぞれ実施例1の逆阻止IGBTの検証結果とともに、比較として従来の逆阻止IGBTの結果を示している。
 図3は、本発明にかかる逆阻止IGBTの接合温度T=125℃での逆方向の電流-電圧特性を示す特性図である。図3には、定格耐圧1700Vの逆阻止IGBTの活性領域110の終端部110aまたはゲートパット部の(高温)逆漏れ電流を示すための逆方向(エミッタ電極9を正電極に接続、コレクタ電極11を負電極に接続)の電流-電圧特性曲線のシミュレーションカーブを示す。但し、接合温度T=125℃、ゲート電圧VGE=0Vである。図3には、エミッタ-コレクタ間逆方向電圧VCES=-1700Vにおいて、実施例1の逆阻止IGBTおよび従来の逆阻止IGBTの逆漏れ電流を示す。図3に示すように、従来の逆阻止IGBT(n-型ドリフト領域1全体のライフタイムt3=1.74μsと調整)の逆漏れ電流は、3.0×10-10A/μmであった。それに対して、実施例1の逆阻止IGBTにおいては、n-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比がn1/n2=3.8、n1/n2=1.9の場合に、逆漏れ電流はそれぞれ0.8×10-11A/μm、0.9×10-11A/μmに低減されることを示している。以下の説明で、逆漏れ電流に関する記述は高温逆漏れ電流を意味する。高温逆漏れ電流とは、接合温度Tが例えば125℃程度になるなど動作温度範囲が高温であるときの逆漏れ電流である。また、n-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比がn1/n2=1.0の場合でも、n型低ライフタイム調整領域1bのライフタイムt1=0.3が小さく有効に働き、実施例1の逆阻止IGBTの逆漏れ電流は1.5×10-10A/μmとなり従来の約2分の1に低減している。実施例1の逆阻止IGBTにおいて、n-型ドリフト領域1のライフタイムt2およびn型低ライフタイム調整領域1bのライフタイムt1はそれぞれt2=2.0μs、t1=0.3μsとした。
 図4は、本発明にかかる逆阻止IGBTの接合温度T=125℃でのドーピング濃度比と逆漏れ電流との関係を示す特性図である。図4に、定格耐圧1700Vの逆阻止IGBTの活性領域中の単位セルのエミッタ-コレクタ間逆方向電圧VCES=-1700Vでの逆漏れ電流と、n-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比n1/n2との関係を示す。接合温度T=125℃、ゲート電圧VGE=0V、実施例1の逆阻止IGBTのn-型ドリフト領域1のライフタイムt2およびn型低ライフタイム調整領域1bのライフタイムt1は、それぞれ前述の図3に示す検証結果と同様にt2=2.0μs、t1=0.3μsである。比較のため、従来の逆阻止IGBTの逆漏れ電流も示す。従来の逆阻止IGBTの各データポイント(□印)のn-型ドリフト領域1全体のライフタイムt3は、増加方向でt3=1.0μs、1.74μs、2.0μs、2.3μsとなっている。従来の逆阻止IGBTでは、n-型ドリフト領域1全体のライフタイムt3を2.3μsのような大きい値にした場合でも、逆漏れ電流は2.8×10-11A/μmより小さくはならない。
 一方、実施例1の逆阻止IGBT(◆印)では、n-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比n1/n2が大きいほど逆漏れ電流が小さくなることを示している。例えば、従来の逆阻止IGBTのn-型ドリフト領域1全体のライフタイムt3=1.74μsのときの逆漏れ電流(3.0×10-11A/μm)に対して、n-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比n1/n2=10のときの実施例1の逆阻止IGBTの逆漏れ電流(2.0×10-11A/μm)は約3分の2に低くなっていることが分かる。しかし、n-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比n1/n2が3.8より大きくなるとともに、図5に示すようにターンオフ損失(Eoff)が0.41(mJ/A/pulse)よりさらに増大する。従って、本発明の逆阻止IGBTのn-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比n1/n2は4より小さいことが好ましい。
 図5は、本発明にかかる逆阻止IGBTのターンオフ損失Eoffとオン電圧Vonとの関係を示す特性図である。図5には、実施例1の逆阻止IGBTおよび従来の逆阻止IGBTのターンオフ損失Eoffとオン電圧Vonとのトレードオフ関係を示す。図5では、実施例1の逆阻止IGBTおよび従来の逆阻止IGBTのコレクタ注入条件を一定にしている。図5において、従来の逆阻止IGBTは、n-型ドリフト領域1全体のライフタイムt3を変動させた。実施例1の逆阻止IGBTは、n型低ライフタイム調整領域1bのライフタイムt1=0.3μsを固定して、n-型ドリフト領域1のライフタイムt2を変動させて得られたものである。具体的には、従来の逆阻止IGBTのn-型ドリフト領域1全体のライフタイムt3は、曲線の左上から右下へ向かう方向に、各データポイント(◆印)でそれぞれt3=2.3μs、2.0μs、1.74μsの場合である。実施例1の逆阻止IGBTの場合、各データポイント(△印)におけるn-型ドリフト領域1のライフタイムt2は、曲線の左上から右下へ向かう方向にそれぞれt2=2.3μs、2.0μs、1.74μs、1.5μsとなっている。実施例1の逆阻止IGBTにおいては、n-型ドリフト領域1のライフタイムt2=2.0μsの場合に、n-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比n1/n2を1~3.8の範囲に変動する場合のターンオフ損失Eoffおよびオン電圧Von(以下、(Eoff,Von)とする)の軌跡も示す(○印)。
 図5に示す結果では、従来の逆阻止IGBTを(Eoff,Von)=(0.275mJ/A/pulse、3.61V)で使用する場合、実施例1の逆阻止IGBTは(Eoff,Von)=(0.307mJ/A/pulse、3.49V)となり、ターンオフ損失Eoffとオン電圧Vonとのトレードオフ関係(Eoff-Von)がやや低下することを示している。しかし、従来の逆阻止IGBTの逆漏れ電流を例えば1.5分の1以下に低減させる必要がある場合には、従来の逆阻止IGBTの(Eoff,Von)は、図4で説明したように、n-型ドリフト領域1全体のライフタイムt3を2.3μsとした場合よりさらに大きくする必要がある。即ち、従来の逆阻止IGBTにおいてn-型ドリフト領域1全体のライフタイムt3=2.3μsをさらに大きくすることは、図5のt3=2.3μsのデータポイントよりも左上にデータポイントが付されることとなり、元の使用条件から大きく乖離して実用的に使えなくなる。従って、逆漏れ電流と(Eoff-Von)との関係を両立させる観点から、たとえ、前述のように、ターンオフ損失Eoffとオン電圧Vonとのトレードオフ関係がやや劣化するとしても、n型低ライフタイム調整領域1bを有する本発明の逆阻止IGBTの方が従来の逆阻止IGBTより望ましい。
 以上説明したターンオフ損失Eoffはスイッチング速度d(VCE)/dtを略同じにして得られた値である。図5の各データポイントとして対応するdV/dtとVonとの関係を図6に示す。図6は、本発明にかかる逆阻止IGBTのターンオフ時のdV/dtとオン電圧Vonとの関係を示す特性図である。スイッチングオフ試験回路のバス電圧は850Vとした。寄生インダクタンスは300nHとした。従来の逆阻止IGBTのターンオフゲート抵抗Rg=34Ω、実施例1の逆阻止IGBTのターンオフゲート抵抗Rg=18Ωとした。図6に示す結果より、本実施例のデバイスに対して、適切のn1/n2濃度比、ライフタイム比、およびゲート駆動の抵抗値の調整で、従来の逆素子IGBTと略同じなスイッチングスピード(dV/dt)にすることができることがわかる。
 図5の各データポイントと対応するコレクタ電圧の跳ね上がりピークVCEpk=(VCEpk-850V)を図7に示す。図7は、本発明にかかる逆阻止IGBTのターンオフ時のコレクタ電圧の跳ね上がりとオン電圧Vonとの関係を示す特性図である。図7に示す結果より、実施例1の逆阻止IGBT(△印)のターンオフ時のコレクタ電圧の跳ね上がりピークVCEpkは、従来の逆阻止IGBT(◆印)の約半分近くになっていることが分かる。従って、実施例1の逆阻止IGBTにおいては、従来の逆阻止IGBTよりも過電圧への耐性が強くなっていることがわかる。
 次に、例えば実施例1におけるn型低ライフタイム調整領域1bの形成を含む逆阻止IGBTの製造方法について以下、説明する。図8~図10は、本発明の実施例1にかかる逆阻止IGBTの製造途中の状態を示す断面図である。まず、図8に示すように、従来の逆阻止IGBTと同様の方法で、n-型ドリフト領域1となるウエハ(n-型半導体基板)に、p+型分離層31を含む分離領域130と、活性領域110のMOSゲート(金属-酸化膜-半導体からなる絶縁ゲート)構造および耐圧構造部120を含む基板おもて面側の表面構造と、を形成する。次に、図示しないが、ウエハのおもて面全面にポリイミド膜または窒化膜層をパッシベーション層としてさらに堆積し、アルミワイヤボンディングができるように、パッシベーション層を選択的にエッチングして、エミッタ電極パッド、ゲート電極パッドとなる金属電極表面を露出させてボンディングパッド領域を形成する。
 逆阻止IGBTのMOSゲート構造は、p型ベース領域2、n+型エミッタ領域3、ゲート絶縁膜4、ゲート電極5からなる。ポリシリコンからなるゲート電極5の表面を、層間絶縁膜6を介してエミッタ電極9が覆う。エミッタ電極9は、p型ベース領域2の内部に設けられるn+型エミッタ領域3とp+型コンタクト領域2aの表面とにオーミック接触する。隣り合うp型ベース領域2間のn-型ドリフト領域1の表面層には、p型ベース領域2よりも深く、かつn型低ライフタイム調整領域1bに達しない深さでn型高濃度領域1aが設けられることもオン電圧を低減できるので好ましい。活性領域110内の終端部110aの終端pベース領域2-1の深さは、終端pベース領域2-1より内側のp型ベース領域2の深さより深くすることが好ましい。その理由は、このように終端pベース領域2-1の深さを深くすると、終端pベース領域2-1の抵抗が小さくなるので、ターンオフ逆回復時終端部のホールキャリアが排出しやすくなり、ターンオフ耐量(RBSOA)を向上できるからである。また、例えば、終端部110aの終端pベース領域2-1を耐圧構造部120内のp型ガードリング7と同じ深さにすることが、同一プロセスで形成することができるので、プロセス効率の観点から好ましい。
 耐圧構造部120は、p型ガードリング7とフィールドプレート8とを備えることにより、阻止電圧の印加時の耐圧構造部120における電界強度を緩和させることができ、耐圧信頼性を向上させることができる。p+型分離層31は、n-型半導体基板の一方の主面からの不純物(ボロンなど)熱拡散により、例えばn-型半導体基板を深さ方向に貫通するように形成される。このp+型分離層31は、後の工程で形成されるp型コレクタ領域10に接続され、p+型分離層31によって逆方向耐圧接合であるp型コレクタ領域10とn-型ドリフト領域1との間のpn接合面の終端がチップ化の際の切断面となるチップ側端面に露出しない構造となる。また、p+型分離層31によって、p型コレクタ領域10とn-型ドリフト領域1との間のpn接合面は、絶縁膜14で保護された耐圧構造部120の基板表面(基板おもて面側の表面)に露出される。このため、逆方向耐圧の信頼性を高くすることができる。
 次に、図9に示すように、ウエハ厚さに合わせて、プロトン照射のエネルギーを選択し、ウエハの裏面から例えば5.0×1013cm-2~5.0×1014cm-2の範囲にあるプロトンのドーズ量を注入する。次に、例えば330℃~380℃の温度で、水素雰囲気において例えば30分間~60分間の熱アニールを行い、p型ガードリング7、終端pベース領域2-1の底面近傍のn-型ドリフト領域1の内部にn型低ライフタイム調整領域1bを形成する。
 次に、図10に示すように、逆阻止IGBTの表面構造(ウェハおもて面側の素子構造)にフォトレジスト19を塗布し改質硬化させた後、ウエハ裏面を研磨するため、バックグラインド(BG)テープ20を前記フォトレジスト19の上に貼る。次に、ウエハの厚さが約300μmになるようにウエハ裏面を研磨し、CMP(Chemical and Mechanical Polishing)研磨装置などを用いたタッチポリッシュにより鏡面にする。次に、BGテープ20を剥離し、ウエハを洗浄する。次に、ウエハの裏面側のシリコン面を5μm~20μm程度をウェットエッチングで除去して仕上げ面とする。次に、ウエハ裏面にp型コレクタ領域10を形成するためのイオン注入を行った後、レーザーアニール等で活性化させることによりp型コレクタ領域10を形成する。次に、ウエハおもて面側のフォトレジスト19を除去する。その後、電極メタルをスパッタし、メタルアニールを実施してコレクタ電極11を形成してウエハプロセスを完了する。これにより、図1に示す逆阻止IGBTが完成する。
(実施例2)
 次に、実施例2の逆阻止IGBTについて説明する。図2において、従来の逆阻止IGBTとドーピングプロファイルが同じで、ライフタイムプロファイルだけが異なる逆阻止IGBT、即ち、n-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比n1/n2=1の逆阻止IGBTを実施例2とする。比較のための従来の逆阻止IGBTは、ターンオフ損失Eoffおよびオン電圧Vonを(Eoff,Von)=(0.275mJ/A/pulse,3.61V)、n-型ドリフト領域1全体のドーピング濃度をt3=1.74μsとする。
 実施例2の逆阻止IGBTにおいて、n-型ドリフト領域1のライフタイムt2およびn型低ライフタイム調整領域1bのライフタイムt1をそれぞれt2=2.0μs、t1=0.3μsとする場合、図4から、従来の逆阻止IGBTより活性領域110の高温逆漏れ電流の低減は軽微であるが、図3では終端部110aの逆漏れ電流は半減する(従来の逆阻止IGBTの逆漏れ電流である3.0×10-9A/μmから1.5×10-9A/μmに半減)ことを示している。逆阻止IGBT素子全体の逆漏れ電流の低減は活性領域110とゲートパッド部を含む終端部110aの面積の割合で決まる。実施例2の逆阻止IGBTでは、前述の実施例1の逆阻止IGBT程の低減は見込めないが、逆阻止IGBT素子全体の高温逆漏れは減少する。その時、図5から、実施例2の逆阻止IGBTは、(Eoff,Von)=(0.296mJ/A/pulse、3.56V)となる。また、図7からわかるように、従来の逆阻止IGBTのn-型ドリフト領域1全体のライフタイムt3=1.0μsのときのコレクタ電圧の跳ね上がりピークVCEpkの約310Vに対して、実施例2の逆阻止IGBTのn-型ドリフト領域1に対するn型低ライフタイム調整領域1bのドーピング濃度比n1/n2=1.0のときのコレクタ電圧の跳ね上がりピークVCEpkは260Vであり約50V程低減する。
 次に、例えば実施例2におけるn型低ライフタイム調整領域1bの形成方法を含む逆阻止IGBTの製造方法について、以下、説明する。図11は、本発明の実施例2にかかる逆阻止IGBTの製造途中の状態を示す断面図である。まず、実施例1と同様の方法で、n-型ドリフト領域1となるウエハ(n-型半導体基板)に、p+型分離層31と、活性領域110のMOSゲート構造および耐圧構造を含む表面構造とを形成する。次に、実施例1と同様に、ウエハのおもて面全面に図示しないポリイミド膜または窒化膜層をパッシベーション層として堆積し、アルミワイヤボンディングができるように、パッシベーション層をエッチングして金属電極表面を露出させてボンディングパッド領域(図示せず)を形成する。
 次に、実施例1の製造方法におけるプロトン照射に代えて、図11に示すように、ウエハのおもて面側からのヘリウム(He)イオン注入を行う。その注入エネルギーは例えば2MeV~5.5MeVの範囲が好ましい。また、ウエハ全域に電子線照射も実施する。その後、例えば380℃以下程度の温度、水素雰囲気で熱アニールを例えば60分間程実施して、n型低ライフタイム調整領域1bを形成することにより、図9に示す実施例1の逆阻止IGBTと同様の状態となる。
 その後、実施例1と同様に、図10のプロセスを経て所望の厚さを有し、かつ鏡面加工された裏面を有するウエハとし、このウエハ裏面にp型コレクタ領域10を形成するためのイオン注入した後、レーザーアニール等で活性化させることによりp型コレクタ領域10を形成する。次に、ウエハおもて面のフォトレジスト19を除去する。その後、ウエハ裏面に電極メタルをスパッタし、メタルアニールを実施してコレクタ電極11を形成しウエハプロセスを完了する。これにより、図1に示す逆阻止IGBTが完成する。
 以上説明したように、本発明によれば、終端pベース領域の底面よりも基板おもて面から深い部分に、キャリアのライフタイムをn-型ドリフト領域よりも低く調整したn型低ライフタイム調整領域を設けることにより、Eoff-Vonのトレードオフ関係を極端に劣化せずに、高温逆漏れ電流およびターンオフ時のコレクタ電圧跳ね上がりピークを低減することができる。これにより、動作温度範囲が広げられる、あるいは搭載機器のヒートシンクの体積低減に繋げることができる。従って、高温動作化あるいは小型化で逆阻止IGBTを搭載するマトリクスコンバータやマルチレベルインバータの応用範囲が広げられ、産業または民生機器のエネルギー変換効率が向上する。
 以上において本発明は、上述した実施の形態および実施例に限らず、本発明の趣旨を逸脱しない範囲で種々変更可能である。
 以上のように、本発明にかかる半導体装置および半導体装置の製造方法は、コンバータやインバータなどの電力変換装置や種々の産業用機械などの電源装置などに使用されるパワー半導体装置に有用である。
 1 n-型ドリフト領域
 1a n型高濃度領域
 1b n型低ライフタイム調整領域
 2 p型ベース領域
 2a p+型コンタクト領域
 2-1 終端pベース領域
 3 n+型エミッタ領域
 4 ゲート絶縁膜
 5 ゲート電極
 6 層間絶縁膜
 7 p型ガードリング
 8 フィールドプレート
 9 エミッタ電極
 10 p型コレクタ領域
 11 コレクタ電極
 12 チップ側端面
 13 基板表面
 14 絶縁膜
 31 p+型分離層
 110 活性領域
 110a 活性領域の終端部
 120 耐圧構造部
 130 分離領域
 t1 n型低ライフタイム調整領域のキャリアのライフタイム
 t2 n-型ドリフト領域のキャリアのライフタイム

Claims (14)

  1.  第1導電型半導体基板の一方の主面側に選択的に設けられた第2導電型ベース領域と、前記第2導電型ベース領域の内部に選択的に設けられた第1導電型エミッタ領域と、前記第2導電型ベース領域の、前記第1導電型半導体基板からなるドリフト領域と前記第1導電型エミッタ領域とに挟まれた部分の表面上にゲート絶縁膜を介して設けられたゲート電極と、を有する絶縁ゲート構造を備える活性領域と、
     前記活性領域の外周を取り巻く耐圧構造部と、
     前記第1導電型半導体基板の他方の主面側に設けられた第2導電型コレクタ層と、
     前記耐圧構造部の外周部に、前記第1導電型半導体基板の一方の主面と他方の主面とを繋ぐように設けられ、前記第2導電型コレクタ層に電気的に接続された第2導電型分離層と、
     前記ドリフト領域の内部の、前記第2導電型ベース領域の底面よりも前記第1導電型半導体基板の一方の主面から深い位置に、前記第2導電型ベース領域から離れて設けられた第1導電型低ライフタイム調整領域と、
     を具備し、
     前記第1導電型低ライフタイム調整領域は、前記活性領域から前記第2導電型分離層にわたって設けられており、
     前記第1導電型低ライフタイム調整領域のキャリアのライフタイムt1は、前記ドリフト領域のキャリアのライフタイムt2よりも低く、t2>t1の関係を有することを特徴とする半導体装置。
  2.  前記活性領域内の最外周の前記第2導電型ベース領域の深さは、当該第2導電型ベース領域よりも内側に位置する前記第2導電型ベース領域の深さより深いことを特徴とする請求項1に記載の半導体装置。
  3.  前記活性領域内の最外周の前記第2導電型ベース領域の深さは、前記耐圧構造部を構成する第2導電型ガードリングの深さと等しいことを特徴とする請求項1に記載の半導体装置。
  4.  前記ドリフト領域の、隣り合う前記第2導電型ベース領域間に挟まれた部分に、前記活性領域内の最外周の前記第2導電型ベース領域よりも内側に位置する前記第2導電型ベース領域と前記第1導電型低ライフタイム調整領域との間に底面が位置する深さで設けられた、前記ドリフト領域より不純物濃度の高い第1導電型領域をさらに備えることを特徴とする請求項1に記載の半導体装置。
  5.  前記第1導電型低ライフタイム調整領域のキャリアのライフタイムt1は、前記ドリフト領域のキャリアのライフタイムt2を0.2μs~3.0μsの範囲とし、t2/t1を2~8とする関係を有することを特徴とする請求項1に記載の半導体装置。
  6.  前記第1導電型低ライフタイム調整領域のドーピング濃度のピーク濃度n1は、前記ドリフト領域のドーピング濃度n2よりも高く、n1>n2の関係を有することを特徴とする請求項1に記載の半導体装置。
  7.  前記第1導電型低ライフタイム調整領域のドーピング濃度のピーク濃度n1は、前記ドリフト領域のドーピング濃度n2の4倍よりも小さく、n1<4n2の関係を有することを特徴とする請求項1に記載の半導体装置。
  8.  前記第1導電型低ライフタイム調整領域の深さ方向の中心は、前記活性領域内の最外周の前記第2導電型ベース領域の底面から前記第2導電型コレクタ層側に20μm以内の深さの範囲に位置することを特徴とする請求項1に記載の半導体装置。
  9.  前記第1導電型半導体基板の一方の主面側に前記絶縁ゲート構造と所要の金属電極膜とを形成した後、前記第1導電型半導体基板の他方の主面側からプロトンを注入し、熱アニール処理を行うことにより、前記第1導電型低ライフタイム調整領域を形成することを特徴とする請求項1に記載の半導体装置の製造方法。
  10.  5.0×1013cm-2~5.0×1014cm-2のエネルギー範囲の前記プロトンを注入し、温度330℃~380℃の水素雰囲気で前記熱アニール処理を行うことを特徴とする請求項9に記載の半導体装置の製造方法。
  11.  前記第1導電型半導体基板の一方の主面側に前記絶縁ゲート構造と所要の金属電極膜とを形成した後、前記第1導電型半導体基板の他方の主面側からヘリウムをイオン注入し、熱アニール処理を行うことにより、前記第1導電型低ライフタイム調整領域を形成することを特徴とする請求項1に記載の半導体装置の製造方法。
  12.  2.0MeV~5.5MeVのエネルギー範囲の前記ヘリウムをイオン注入し、温度380℃以下の水素雰囲気で前記熱アニール処理を行うことを特徴とする請求項11に記載の半導体装置の製造方法。
  13.  さらに、電子線照射により前記第1導電型低ライフタイム調整領域のライフタイムを調整することを特徴とする請求項12に記載の半導体装置の製造方法。
  14.  前記第1導電型低ライフタイム調整領域のドーピング濃度のピーク濃度を、前記ドリフト領域のドーピング濃度の4倍以内に調整することを特徴とする請求項10または12に記載の半導体装置の製造方法。
PCT/JP2013/068921 2012-08-22 2013-07-10 半導体装置および半導体装置の製造方法 WO2014030457A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2014531545A JP5915756B2 (ja) 2012-08-22 2013-07-10 半導体装置および半導体装置の製造方法
CN201380024778.XA CN104303285B (zh) 2012-08-22 2013-07-10 半导体装置以及半导体装置的制造方法
DE112013002031.9T DE112013002031T5 (de) 2012-08-22 2013-07-10 Halbleitervorrichtung und Halbleitervorrichtungsherstellungsverfahren
US14/532,292 US9484445B2 (en) 2012-08-22 2014-11-04 Semiconductor device and semiconductor device manufacturing method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-183092 2012-08-22
JP2012183092 2012-08-22

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/532,292 Continuation US9484445B2 (en) 2012-08-22 2014-11-04 Semiconductor device and semiconductor device manufacturing method

Publications (1)

Publication Number Publication Date
WO2014030457A1 true WO2014030457A1 (ja) 2014-02-27

Family

ID=50149770

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/068921 WO2014030457A1 (ja) 2012-08-22 2013-07-10 半導体装置および半導体装置の製造方法

Country Status (5)

Country Link
US (1) US9484445B2 (ja)
JP (1) JP5915756B2 (ja)
CN (1) CN104303285B (ja)
DE (1) DE112013002031T5 (ja)
WO (1) WO2014030457A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105470130A (zh) * 2014-09-03 2016-04-06 无锡华润华晶微电子有限公司 一种局部扩铂二极管及其制作方法
JP2016162807A (ja) * 2015-02-27 2016-09-05 トヨタ自動車株式会社 半導体装置とその製造方法
JP2017059712A (ja) * 2015-09-17 2017-03-23 ローム株式会社 半導体装置および半導体装置の製造方法
JP2017147393A (ja) * 2016-02-19 2017-08-24 富士電機株式会社 Rb‐igbt
WO2021005903A1 (ja) * 2019-07-11 2021-01-14 富士電機株式会社 炭化珪素半導体装置および炭化珪素半導体装置の製造方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5991384B2 (ja) * 2013-01-16 2016-09-14 富士電機株式会社 半導体装置および半導体装置の製造方法
JP6319453B2 (ja) * 2014-10-03 2018-05-09 富士電機株式会社 半導体装置および半導体装置の製造方法
WO2016204227A1 (ja) 2015-06-17 2016-12-22 富士電機株式会社 半導体装置および半導体装置の製造方法
JP6846119B2 (ja) * 2016-05-02 2021-03-24 株式会社 日立パワーデバイス ダイオード、およびそれを用いた電力変換装置
US20190355840A1 (en) * 2016-07-15 2019-11-21 Rohm Co., Ltd. Semiconductor device and method for manufacturing semicondcutor device
WO2018016208A1 (ja) * 2016-07-19 2018-01-25 三菱電機株式会社 半導体装置及びその製造方法
US10193000B1 (en) * 2017-07-31 2019-01-29 Ixys, Llc Fast recovery inverse diode

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003533047A (ja) * 2000-05-05 2003-11-05 インターナショナル・レクチファイヤー・コーポレーション パンチスルーノンエピタキシャルigbtのバッファ領域への水素注入方法
WO2012056536A1 (ja) * 2010-10-27 2012-05-03 富士電機株式会社 半導体装置および半導体装置の製造方法

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58192368A (ja) * 1982-05-07 1983-11-09 Toshiba Corp 高耐圧プレ−ナ型半導体装置
USH569H (en) * 1984-09-28 1989-01-03 Motorola Inc. Charge storage depletion region discharge protection
JPH07107935B2 (ja) * 1988-02-04 1995-11-15 株式会社東芝 半導体装置
IT1247293B (it) 1990-05-09 1994-12-12 Int Rectifier Corp Dispositivo transistore di potenza presentante una regione ultra-profonda, a maggior concentrazione
JP3288218B2 (ja) 1995-03-14 2002-06-04 三菱電機株式会社 絶縁ゲート型半導体装置およびその製造方法
US5751024A (en) 1995-03-14 1998-05-12 Mitsubishi Denki Kabushiki Kaisha Insulated gate semiconductor device
EP1895595B8 (en) 1996-10-18 2013-11-06 Hitachi, Ltd. Semiconductor device and electric power conversion apparatus therewith
JPH10178174A (ja) 1996-10-18 1998-06-30 Hitachi Ltd 半導体装置及びそれを使った電力変換装置
JP3435166B2 (ja) * 1997-08-14 2003-08-11 三菱電機株式会社 半導体装置
JP4267083B2 (ja) 1998-06-01 2009-05-27 三菱電機株式会社 ダイオード
DE59914556D1 (de) 1998-12-04 2007-12-27 Infineon Technologies Ag Leistungshalbleiterschalter
US6261874B1 (en) * 2000-06-14 2001-07-17 International Rectifier Corp. Fast recovery diode and method for its manufacture
JP4967200B2 (ja) 2000-08-09 2012-07-04 富士電機株式会社 逆阻止型igbtを逆並列に接続した双方向igbt
JP4788028B2 (ja) * 2000-08-28 2011-10-05 富士電機株式会社 逆阻止型igbtを逆並列に接続した双方向igbt
JP3546955B2 (ja) * 2000-12-15 2004-07-28 関西日本電気株式会社 半導体装置
JP5359567B2 (ja) 2002-02-20 2013-12-04 富士電機株式会社 半導体装置およびその製造方法
JP4539011B2 (ja) * 2002-02-20 2010-09-08 富士電機システムズ株式会社 半導体装置
JP4781616B2 (ja) * 2002-09-26 2011-09-28 三菱電機株式会社 半導体基板の製造方法及び半導体装置の製造方法
US20040063302A1 (en) * 2002-09-26 2004-04-01 Mitsubishi Denki Kabushiki Kaisha Semiconductor substrate with defects reduced or removed and method of manufacturing the same, and semiconductor device capable of bidirectionally retaining breakdown voltage and method of manufacturing the same
JP4791704B2 (ja) * 2004-04-28 2011-10-12 三菱電機株式会社 逆導通型半導体素子とその製造方法
JP2005354031A (ja) * 2004-05-13 2005-12-22 Mitsubishi Electric Corp 半導体装置
DE102005026408B3 (de) * 2005-06-08 2007-02-01 Infineon Technologies Ag Verfahren zur Herstellung einer Stoppzone in einem Halbleiterkörper und Halbleiterbauelement mit einer Stoppzone
JP5201303B2 (ja) 2005-08-23 2013-06-05 富士電機株式会社 逆阻止型半導体装置の製造方法
JP5087828B2 (ja) * 2005-08-26 2012-12-05 富士電機株式会社 半導体装置の製造方法
JP5104314B2 (ja) 2005-11-14 2012-12-19 富士電機株式会社 半導体装置およびその製造方法
WO2007075996A2 (en) * 2005-12-27 2007-07-05 Qspeed Semiconductor Inc. Apparatus and method for a fast recovery rectifier structure
JP2007240904A (ja) * 2006-03-09 2007-09-20 Hitachi Ltd プラズマディスプレイ装置
JP5150953B2 (ja) * 2008-01-23 2013-02-27 三菱電機株式会社 半導体装置
JP2010045123A (ja) * 2008-08-11 2010-02-25 Mitsubishi Electric Corp 半導体装置およびその製造方法
DE102010063728B4 (de) 2009-12-28 2016-04-14 Fuji Electric Co., Ltd. Halbleitervorrichtung mit verbesserter Sperrspannungsfestigkeit
EP2654084B1 (en) * 2010-12-17 2019-09-25 Fuji Electric Co. Ltd. Method of manufacturing a semiconductor device
CN103392224A (zh) * 2011-06-08 2013-11-13 丰田自动车株式会社 半导体装置及其制造方法
CN103946985B (zh) * 2011-12-28 2017-06-23 富士电机株式会社 半导体装置及半导体装置的制造方法
JP5754543B2 (ja) 2012-03-16 2015-07-29 富士電機株式会社 半導体装置
JP6024751B2 (ja) * 2012-07-18 2016-11-16 富士電機株式会社 半導体装置および半導体装置の製造方法
JP5807724B2 (ja) * 2012-09-13 2015-11-10 富士電機株式会社 半導体装置および半導体装置の製造方法
JP2014086600A (ja) * 2012-10-24 2014-05-12 Fuji Electric Co Ltd 半導体装置、半導体装置の製造方法および半導体装置の制御方法
JP2014090072A (ja) * 2012-10-30 2014-05-15 Fuji Electric Co Ltd 逆阻止mos型半導体装置及びその製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003533047A (ja) * 2000-05-05 2003-11-05 インターナショナル・レクチファイヤー・コーポレーション パンチスルーノンエピタキシャルigbtのバッファ領域への水素注入方法
WO2012056536A1 (ja) * 2010-10-27 2012-05-03 富士電機株式会社 半導体装置および半導体装置の製造方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105470130A (zh) * 2014-09-03 2016-04-06 无锡华润华晶微电子有限公司 一种局部扩铂二极管及其制作方法
JP2016162807A (ja) * 2015-02-27 2016-09-05 トヨタ自動車株式会社 半導体装置とその製造方法
JP2017059712A (ja) * 2015-09-17 2017-03-23 ローム株式会社 半導体装置および半導体装置の製造方法
US10516020B2 (en) 2015-09-17 2019-12-24 Rohm Co., Ltd. Semiconductor device including crystal defect region and method for manufacturing the same
JP2017147393A (ja) * 2016-02-19 2017-08-24 富士電機株式会社 Rb‐igbt
WO2021005903A1 (ja) * 2019-07-11 2021-01-14 富士電機株式会社 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP2021015880A (ja) * 2019-07-11 2021-02-12 国立研究開発法人産業技術総合研究所 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP7410478B2 (ja) 2019-07-11 2024-01-10 富士電機株式会社 炭化珪素半導体装置および炭化珪素半導体装置の製造方法

Also Published As

Publication number Publication date
JPWO2014030457A1 (ja) 2016-07-28
JP5915756B2 (ja) 2016-05-11
US20150054025A1 (en) 2015-02-26
CN104303285B (zh) 2017-03-01
CN104303285A (zh) 2015-01-21
US9484445B2 (en) 2016-11-01
DE112013002031T5 (de) 2015-03-12

Similar Documents

Publication Publication Date Title
WO2014030457A1 (ja) 半導体装置および半導体装置の製造方法
US8003502B2 (en) Semiconductor device and fabrication method
US9460927B2 (en) Semiconductor device manufacturing method
JP6078961B2 (ja) 半導体装置の製造方法
JP4403366B2 (ja) 半導体装置およびその製造方法
US20150014742A1 (en) Semiconductor device and production method for semiconductor device
US7768101B2 (en) Semiconductor device having an insulated gate bipolar transistor and a free wheel diode
JP5679073B2 (ja) 半導体装置および半導体装置の製造方法
US8928030B2 (en) Semiconductor device, method for manufacturing the semiconductor device, and method for controlling the semiconductor device
JP2002319676A (ja) 半導体装置とその製造方法およびその制御方法
WO2013141181A1 (ja) 半導体装置および半導体装置の製造方法
JP4904625B2 (ja) 半導体装置
US7759711B2 (en) Semiconductor device with substrate having increased resistance due to lattice defect and method for fabricating the same
JP4088011B2 (ja) 半導体装置及びその製造方法
JP4840551B2 (ja) Mosトランジスタ
JP4910894B2 (ja) 半導体装置の製造方法および半導体装置
JP2004247593A (ja) 半導体装置及びその製造方法
CN113892189A (zh) 碳化硅半导体装置及碳化硅半导体装置的制造方法
JP2006080269A (ja) 高耐圧半導体装置およびその製造方法
JP2003218354A (ja) 半導体装置およびその製造方法
JP2003264288A (ja) 半導体装置
CN111009571A (zh) 半导体装置
JP3969256B2 (ja) 半導体装置の製造方法
JPH11289078A (ja) パワ―半導体デバイスの製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13831252

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 1120130020319

Country of ref document: DE

Ref document number: 112013002031

Country of ref document: DE

ENP Entry into the national phase

Ref document number: 2014531545

Country of ref document: JP

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 13831252

Country of ref document: EP

Kind code of ref document: A1