WO2005024956A1 - 電極基板、薄膜トランジスタ、表示装置、及びその製造方法 - Google Patents

電極基板、薄膜トランジスタ、表示装置、及びその製造方法 Download PDF

Info

Publication number
WO2005024956A1
WO2005024956A1 PCT/JP2004/012143 JP2004012143W WO2005024956A1 WO 2005024956 A1 WO2005024956 A1 WO 2005024956A1 JP 2004012143 W JP2004012143 W JP 2004012143W WO 2005024956 A1 WO2005024956 A1 WO 2005024956A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
substrate
film
film transistor
repellent
Prior art date
Application number
PCT/JP2004/012143
Other languages
English (en)
French (fr)
Inventor
Masahiko Ando
Masaya Adachi
Hiroshi Sasaki
Masatoshi Wakagi
Original Assignee
Hitachi, Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi, Ltd. filed Critical Hitachi, Ltd.
Priority to GB0603679A priority Critical patent/GB2420017B/en
Priority to US10/569,834 priority patent/US7521716B2/en
Priority to JP2005513621A priority patent/JPWO2005024956A1/ja
Publication of WO2005024956A1 publication Critical patent/WO2005024956A1/ja

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/288Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1292Multistep manufacturing methods using liquid deposition, e.g. printing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K10/00Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
    • H10K10/40Organic transistors
    • H10K10/46Field-effect transistors, e.g. organic thin-film transistors [OTFT]
    • H10K10/462Insulated gate field-effect transistors [IGFETs]
    • H10K10/464Lateral top-gate IGFETs comprising only a single gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/60Forming conductive regions or layers, e.g. electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78678Polycrystalline or microcrystalline silicon transistor with inverted-type structure, e.g. with bottom gate

Definitions

  • Electrode substrate thin film transistor, display device, and manufacturing method thereof
  • the present invention relates to an electrode substrate in which a lower electrode and an upper electrode face each other via an insulating film, a semiconductor device such as a thin film transistor and a display device using the same, and a method of manufacturing the same. Itoda Background technology
  • an electrode substrate in which a lower electrode and an upper electrode face each other with an insulating film interposed therebetween, for example, there is an electrode substrate used for a thin film transistor of an active matrix drive liquid crystal display device.
  • a lower electrode serving as a gate wiring Z electrode, a gate insulating film, a source / drain electrode, and an upper electrode serving as a signal wiring are sequentially laminated on a substrate made of glass or the like.
  • the lower electrode and the upper electrode constituting the wiring Z electrode and the like are each formed into a fine pattern. However, they must be precisely aligned with each other.
  • a so-called photolithography method using separate photomasks is used as a general method of processing and forming the lower electrode and the upper electrode.
  • a photomask preliminarily processed and formed is arranged on a (positive) photoresist deposited on the electrode, and irradiated with light to remove the photoresist from the exposed area.
  • the electrode is processed by removing the electrode from the uncovered area of the photoresist, and finally removing the photoresist.
  • a backside exposure method is known.
  • a "part" of the lower metal electrode is used as an auxiliary mask as a photomask for determining the "part" of the pattern shape of the upper electrode. No. 3,340,671.
  • the above-mentioned document describes an example in which a metal wiring having a line width of 5 or less is formed by an inkjet method.
  • a thin film transistor using the above electrode substrate is used in an active matrix drive display device, and a liquid crystal device, an organic electroluminescence device, an electrophoresis device, or the like is used as a display device for a notebook computer. It is used in flat-panel image display devices such as display devices, mobile phones, flat-panel televisions, etc.
  • FIG. 12 (a) shows a plan view showing an example of a well-aligned electrode substrate, and a cross-sectional view cut along A—A ′.
  • FIG. 12 (b)-(d) shows “ FIG. 4 is a plan view showing an example of an electrode substrate in which “a displacement” has occurred.
  • Lower electrode 2, insulating film 3, upper electrodes 5, 6 are sequentially laminated on substrate 1.
  • the left and right ends of lower electrode 2 are aligned with the left and right 'ends of upper electrodes 5, 6. And is well aligned.
  • Fig. 12 (b) shows an example in which the lower electrode 2 is displaced in the lower right direction on the substrate surface
  • FIG. 12 (c) shows the upper electrode 5, 6 being displaced in the upper left direction on the insulating film surface.
  • Fig. 12 (d) shows an example in which both displacements occur. Due to the displacement, even if the electrodes are finely formed, the positional alignment between the lower electrode 2 and the upper electrodes 5 and 6 is impaired, and unnecessary overlap or separation occurs.
  • This kind of "Hosagiri” It is known that, in the case of the ink jet method, the conductive ink ejected from the head portion flies during the flight until it adheres to the substrate, and in the case of the transfer printing method, it occurs from the transfer roll to the substrate. It is known that this occurs when a pattern of a conductive ink is transferred onto the substrate.
  • an object of the present invention is to use a printing method instead of a photolithography method to form a fine pattern shape and to insulate a lower electrode and an upper electrode that are accurately aligned with each other.
  • An object of the present invention is to provide an electrode substrate and a method of manufacturing the same, which are self-aligned with each other via a film, and a method of manufacturing a semiconductor device such as a thin film transistor and a display device using the electrode substrate.
  • Means for solving the above problems include an electrode substrate in which a light-transmissive lower electrode, a light-transmissive insulating film having a liquid-repellent / lyophilic region on the surface, and an upper electrode are sequentially laminated on a substrate.
  • the pattern of the pattern of the lower electrode and the lyophobic region on the surface of the insulating film almost coincide with each other, and the upper electrode is mainly formed on the lyophilic region other than the lyophobic region of the insulating film surface, and its pattern shape is lower.
  • the following method is used as a method for manufacturing an electrode substrate characterized by having a self-aligned shape substantially inverted from the electrode pattern shape.
  • a liquid-repellent liquid on the surface is repelled by light irradiation.
  • a photosensitive liquid-repellent film that changes from hydrophilic to lyophilic, in which the liquid spreads, and irradiates the photosensitive liquid-repellent film with light from the backside of the substrate using the lower electrode as a photomask. Patterning of the liquid repellent film.
  • the photosensitive lyophobic film is removed from the surface of the insulating film that is not shaded by the lower electrode to form a lyophilic region, and the surface of the insulating film that is shaded by the lower electrode has approximately the same shape as the lower electrode.
  • the liquid-repellent region is formed with the remaining photosensitive liquid-repellent film remaining.
  • a conductive ink in which at least one of a metal ultrafine particle, a metal complex, or a conductive polymer is dispersed in a solvent is dropped and applied onto the lyophilic region of the insulating film surface, and then applied and fired to form a pattern.
  • the upper electrode is formed in a self-aligned manner, the shape being a shape substantially inverted from the pattern shape of the lower electrode.
  • a gate electrode is formed as a lower electrode, and a source electrode and a drain electrode as upper electrodes are separated into two or more places by a lyophobic region formed on the surface of the insulating film in a pattern shape substantially matching the lower electrode.
  • An electrode substrate formed on the liquid region, the pattern shape of which is substantially inverted from the gate electrode shape as the lower electrode, and which is arranged in a self-aligned manner with respect to the gate electrode;
  • a semiconductor film is formed so as to cover at least a part of each of a source electrode, a drain electrode, and a liquid-repellent region (gate electrode region) on the surface of the insulating film interposed therebetween.
  • a thin film transistor is formed.
  • a plurality of gate wirings Z electrodes are formed as lower electrodes, and a plurality of signal wirings, source Z drain electrodes, and pixel electrodes are formed as upper electrodes on the surface of the insulating film in a pattern shape substantially coinciding with the lower electrodes.
  • the electrode substrate formed on the lyophilic region separated into a plurality of regions by the liquid region the source electrode, the drain electrode on the electrode substrate, and the insulating film interposed between the two.
  • a thin film transistor in which a semiconductor film is formed so as to cover at least a part of the liquid repellent region (gate wiring / electrode region) of the surface, and is disposed at each intersection of the gate wiring and the signal wiring.
  • an active matrix type thin film transistor substrate is formed.
  • a lower electrode a plurality of gate wirings characterized by a shape in which a plurality of ring-shaped rectangles having openings arranged adjacent to each other are connected to each other at at least one location.
  • the electrodes are formed close to each other, and as the upper electrode, the signal wiring and the source z drain electrode are formed in such a manner that the signal wiring and the source z drain electrode are over the connection part in the gap between the rectangles with respect to the gate wiring z electrode.
  • a pixel electrode is formed in the ring-shaped rectangular opening to form an active matrix type thin film transistor substrate.
  • the width of the connecting portion connecting the ring-shaped rectangles having openings in the individual gate wirings Z electrodes and the plurality of gate wirings Z electrodes is characterized in that the distance between them is smaller than the distance between rectangles having a ring-shaped opening forming each gate wiring z electrode.
  • a photosensitive liquid-repellent monomolecular film including a carbon chain terminated at least in part by fluorine or hydrogen is used instead of the photoresist.
  • a substrate, an insulating film, and a light-transmissive lower electrode, a light-transmitting insulating film, and a photosensitive liquid-repellent film are sequentially laminated on a light-transmitting substrate surface.
  • a photocatalytic material made of, for example, sodium tin oxide is placed close to or in close contact with the substrate, and the backside is exposed, and the photocatalytic action of the photocatalytic material that has absorbed the light transmitted through the substrate, the insulating film, and the photosensitive liquid repellent film is exhibited.
  • the liquid film is decomposed and removed, and the pattern is processed into the same shape as the lower electrode.
  • a material opaque to the photosensitive wavelength of the photosensitive liquid repellent film may be used for at least one of the substrate and the insulating film.
  • a photoresist formed on an insulating film is exposed on the back surface to form a pattern having the same pattern as the lower electrode, a photosensitive liquid repellent film is laminated thereon, and then the photoresist is removed.
  • the photosensitive liquid-repellent film can be patterned into a shape substantially the same as that of the lower electrode.
  • a liquid crystal, electrophoretic, or organic electroluminescent display device is formed using the electrode substrate, the thin film transistor, and the active matrix thin film transistor substrate formed by the above configuration and manufacturing method. Further, using the above electrode substrate and the thin film transistor at least in part,
  • a semiconductor device such as an RFID tag device is formed.
  • a photosensitive liquid-repellent monomolecular film is used as a photosensitive liquid-repellent film instead of a photoresist generally used in the related art, and the lower electrode is used as a photomask.
  • a method is used in which a conductive ink is applied to the lyophilic region of the substrate surface on which the lyophobic monomolecular film is exposed to form the lyophilic Z lyophobic pattern, followed by baking to form an upper electrode pattern.
  • the above-described features appear in the shape of the lower electrode serving as a photomask that determines the general shape of the upper electrode.
  • Photoresist is generally a photosensitive repellent. Although it is less lyophobic than a liquid monomolecular film, it is possible to form a thick film with a thickness of about 1.Therefore, a step is provided between the lyophobic area (photoresist part) and the lyophilic area, and the conductive area within the step An electrode pattern is formed with the ink held therebetween.
  • a photosensitive liquid-repellent monolayer generally has higher liquid repellency than a photoresist, but is thinner with a thickness of about 2 nm or less.
  • the electrode pattern is formed by confining the conductive ink in the lyophilic region by its lyophobic action.
  • FIG. 11 is a view showing a relationship between a lyophilic Z lyophobic pattern formed of a photosensitive lyophobic monomolecular film and an electrode pattern formed by coating.
  • the principle of pattern formation used in the present invention will be described with reference to FIG.
  • (1) to (3) show how the same shape of the electrode pattern is formed for three different liquid-repellent patterns.
  • a cross-sectional view cut in the direction is shown.
  • the portion where the liquid repellent film 1 made of a photosensitive monomolecular film is formed on the substrate 1 in each figure is a liquid repellent region, and the portion where the liquid repellent film 1 is not formed is a lyophilic region.
  • a region having a so-called contact angle of about 90 ° or more between the substrate surface and the water drop when pure water is dropped is defined as a lyophobic region, and a region of 45 ° or less is defined as a lyophilic region.
  • the lyophobic region has a ring shape in which the outer periphery surrounding the rectangular lyophilic region is closed.
  • () Is characterized in that a part of the ring-shaped lyophobic region (the center in the right of this figure) is cut by a long and thin flooded region as compared with (1).
  • the conductive layer is placed in a rectangular lyophilic region whose outer periphery is substantially surrounded by a lyophobic region.
  • the ink is applied, as in (1), the conductive ink does not spread to the lyophobic region and does not penetrate into the cut portion of the lyophobic region. Electrodes having substantially the same shape were obtained.
  • the necessary condition for preventing the conductive ink from leaking from the cut portion of the lyophobic region is that the gap between the cut portions in the lyophilic region is the shortest gap in the lyophilic region (the short side in the case of the rectangle shown in this figure). I need to be smaller than This is understood to be due to the general properties of the liquid in which the dropped conductive ink attempts to minimize the surface area (surface energy).
  • the effect that the conductive ink, which is a liquid material sandwiched in the relatively wide lyophilic region, does not penetrate into the relatively narrow lyophilic region connected to the conductive ink, will be described below. The non-osmotic action of the ink ".
  • the ring-shaped liquid-repellent area is connected by an elongated liquid-repellent area at the center, and the rectangular lyophilic area surrounded by the liquid-repellent area is separated vertically. ing. Also in this case, when a sufficient amount of the conductive ink is applied to the rectangular lyophilic region whose outer periphery is surrounded by the lyophobic region, the conductive ink spreads on the outer lyophobic region as in (1). On the other hand, the conductive ink applied to the upper and lower two lyophilic regions is spread over the elongated connecting portion of the lyophobic region and spreads, and is baked. An electrode of the same shape was obtained.
  • the width of the elongated lyophilic region that separates the lyophilic region is required.
  • the conductive ink which is a liquid material sandwiched between the relatively wide lyophilic regions divided into two by the relatively narrow liquid-repellent regions, passes over the narrow liquid-repellent regions.
  • the action that leads to one is hereinafter referred to as “crosslinking action of conductive ink”.
  • This cross-linking effect cannot be obtained when a photoresist having a step is used as a member for forming the liquid-repellent region, and is first obtained using a photosensitive liquid-repellent monomolecular film having almost no step as in the present invention. It is an effect that is performed.
  • the upper electrode is formed by using the conductive ink by utilizing the “non-penetrating action of the conductive ink” and the “crosslinking action of the conductive ink” described above.
  • the above-described device is applied to the shape of the film and the shape of the lower electrode used for the photomask that determines the shape of the photosensitive liquid repellent film. Details will be specifically described in the following examples.
  • the pattern shape of the upper electrode is substantially inverted from that of the lower electrode due to the above-described operation, and is aligned in a self-aligned manner with respect to the lower electrode. Therefore, if a printing method capable of forming a fine pattern such as an ink jet is used as a method of forming the lower electrode, the upper electrode formed by the printing method also has a fine pattern, and is positioned in a self-aligned manner with respect to the lower electrode. It is adjusted. Therefore, without using a photolithography method, an electrode substrate in which a lower electrode and an upper electrode which have a fine pattern shape, are self-aligned with each other, and are accurately aligned with each other via an insulating film. Semiconductor devices such as thin film transistors and display devices using the same can be formed. Brief Description of Drawings
  • FIG. 1 is a plan view and a cross-sectional view showing one embodiment of an electrode substrate, a thin film transistor, and a method of manufacturing the same according to the present invention.
  • FIG. 2 is a plan view of a thin film transistor of the present invention prepared by a printing method.
  • FIG. 3 is a plan view and a sectional view showing a 2 ⁇ 2 active matrix type thin film transistor substrate of the present invention and a method for producing the same.
  • FIG. 4 is a plan view showing a shape relationship between a lower electrode and a signal wiring / drain electrode according to the present invention.
  • FIG. 5 is a plan view showing the shape of the lower electrode (gate wiring electrode) of the present invention.
  • FIG. 6 is a plan view showing an mxn active matrix thin film transistor substrate of the present invention and a method for producing the same.
  • FIG. 7 is a plan view showing an mxn active matrix thin film transistor substrate of the present invention and a method for producing the same.
  • FIG. 8 is a plan view showing an mxn active matrix thin film transistor substrate of the present invention and a method for producing the same.
  • FIG. 9 is a plan view showing an mxn active matrix thin film transistor substrate of the present invention and a method for producing the same.
  • FIG. 10 is a cross-sectional view showing an m x n active matrix type thin film transistor substrate of the present invention.
  • FIG. 11 is a diagram showing the principle of forming a coating electrode pattern using the photosensitive liquid repellent monomolecular film used in the present invention.
  • FIG. 12 is a plan view and a cross-sectional view showing the problem of electrode displacement on the electrode substrate.
  • FIG. 13 is a view for explaining the backside exposure patterning method of the photosensitive liquid repellent film of the present invention.
  • FIG. 14 is a plan view and a cross-sectional view showing a main device configuration of the display device of the present invention.
  • FIG. 15 is a diagram showing a method for exposing the back surface of the photosensitive liquid repellent film and the structure of the apparatus according to the present invention. 2
  • FIG. 16 is a view showing the effect of reducing the number of manufacturing steps of the electrode substrate of the present invention.
  • FIG. 17 is a plan view showing an mXn active matrix TFT substrate of the present invention and a method for producing the same.
  • FIG. 18 is a plan view showing an mXn active matrix type TFT substrate of the present invention and a method for producing the same.
  • FIG. 19 is a plan view showing an mXn active matrix type TFT substrate of the present invention and a method for producing the same.
  • FIG. 20 is a plan view showing an mXn active matrix type TFT substrate of the present invention and a method for producing the same.
  • FIG. 21 is a plan view showing an mXn active matrix TFT substrate of the present invention and a method for producing the same.
  • FIG. 22 is a plan view showing an mXn active matrix type TFT substrate of the present invention and a manufacturing method thereof.
  • an electrode substrate in which a lower electrode 2, a light-transmitting insulating film 3, and a light-sensitive liquid-repellent film 4 are sequentially laminated on a light-transmitting substrate 1 is prepared.
  • the substrate 1 is a lmm-thick quartz substrate
  • the lower electrode 2 is a 140 nm thick Cr thin film
  • the insulating film 3 is a silicon oxide film 400 nm thick
  • the photosensitive liquid repellent film 4 is a liquid-repellent monomolecular with small carbon chains were also terminated with a fluorine group in a part, CF 3 (CF 2) 7 (CH) 2 S C 1 alkyl fluoride represented by like 3
  • CF 3 (CF 2) 7 (CH) 2 S C 1 alkyl fluoride represented by like 3
  • Each is formed by the following method using a silane coupling agent.
  • Lower electrode 2 After depositing a 400 nm thick Cr thin film at a substrate temperature of 200 using a DC magnetron sputtering apparatus, a photolithographic method uses a ceric ammonium nitrate solution as an etching solution. (Fig. 13 (a)).
  • the insulating film 3 was deposited at a substrate temperature of 350 ° C. using plasma-enhanced chemical vapor deposition (plasma CVD) using tetraethoxysilane (TEOS) and oxygen (O 2 ) as source gases.
  • plasma CVD plasma-enhanced chemical vapor deposition
  • TEOS tetraethoxysilane
  • O 2 oxygen
  • the photosensitive liquid-repellent film 4 is obtained by thoroughly cleaning the surface of the substrate 1 on which the lower electrode 2 and the insulating film 3 are sequentially laminated as described above, and then applying a solution in which the silane coupling agent is dispersed in a fluorine-based solvent. It was formed by spin-coating, dip-coating, spraying, and other methods of application and drying (Fig. 13 (b)). The substrate was exposed to a low-pressure mercury lamp from the back for about 30 minutes to perform so-called back exposure (Fig. 13 (c)). Light irradiation paths are indicated by arrows in the figure.
  • the photosensitive liquid repellent film 4 is removed from the light-irradiated area (the non-light-shielded area of the lower electrode) on the surface of the insulating film 3 to become a lyophilic area, and the light-irradiated area (the lower electrode) It was confirmed by the following method that the photosensitive liquid-repellent film remained in the (light-shielding region) to form a liquid-repellent region. The presence or absence of the photosensitive liquid-repellent film was confirmed by the use of photoelectron spectroscopy such as XPS and UPS, and TOF-SIMS (secondary ion mass spectrometry with time-of-flight detection).
  • the contact angle was 100 ° to 120 ° in the non-irradiated area, and 30 ° or less in the light-irradiated area.
  • this substrate was immersed in pure water and pulled up, pure water adhered only to the light-irradiated area (non-light-shielded area of the lower electrode) on the surface of the insulating film 3, and the pure water observed from the vertical direction of the substrate
  • the overlap width at the end of the unit electrode 2 was 1 m or less.
  • the photosensitive lyophobic film 4 was processed into the same pattern shape as the lower electrode 2 by the backside exposure method using the lower electrode 2 as a photomask. 4 ( Figure 13 (d)).
  • the shape of the lower electrode 2 serving as a photomask is devised according to the purpose, and the photosensitive liquid-repellent film is processed into a pattern substantially the same as that of the lower electrode 2.
  • the shapes of the lower electrode 2 and the photosensitive liquid repellent film 4 overlap and cannot be expressed.
  • the lower electrode 2 and 4 in the figure indicate that the lower electrode 2 2 means that the photosensitive liquid-repellent film 4 is arranged in substantially the same shape.
  • 1 and 3 are described in the plan view in the same meaning.
  • FIG. 1 is a plan view and a cross-sectional view illustrating an embodiment of an electrode substrate, a thin film transistor, and a method of manufacturing the same according to the present invention.
  • a lower electrode 2 and an insulating film 3 are sequentially stacked on a substrate 1 using the same members and forming method as in FIG.
  • the pattern shape of the gate electrode serving as the lower electrode 2 is a shape having two openings disposed adjacent to each other.
  • the photosensitive liquid repellent film 4 was applied by the dip coating method, the photosensitive liquid repellent film 4 was coated on the back surface of the substrate 1 in addition to the surface of the insulating film 3 before the back surface exposure. (Fig. 1 (a)).
  • the photosensitive liquid-repellent film 4 is removed from the backside of the substrate 1, and a liquid-repellent region having substantially the same pattern shape as the lower electrode 2 is formed on the surface of the insulating film 4 (FIG. 1 (b)).
  • C) Two lyophilic regions surrounded by the lyophobic region formed on the insulating film 3 are formed of a conductive material composed of a liquid material containing at least one of ultrafine metal particles, a metal complex, or a conductive polymer.
  • the characteristic ink is applied and fired to form the upper electrodes 5 and 6 (FIG. 1 (d)).
  • the conductive ink has the property of being repelled from the liquid-repellent region formed by the photosensitive liquid-repellent film 4 and spreading to the lyophilic region where the photosensitive liquid-repellent film 4 has been removed, and has a sufficiently low resistance after firing.
  • liquid material showing value As a specific material, ultrafine metal particles or metal complexes having a diameter of about 10 nm or less and mainly composed of Au, Ag, Pd, ⁇ t, Cu, Ni, etc. A solution dispersed in a solvent such as toluene, xylene or the like can be used.
  • ITO indium tin oxide
  • Other transparent electrode materials include PED OT (poly-3,4-ethylenedioxythiophene) doped with PSS (polystyrene sulfonate), a conductive polymer, and polyaniline (PA).
  • Aqueous solutions such as n) and polypyrrole (PP y) can be used.
  • Each material is dropped in an amount sufficient to cover the above two lyophilic regions, and then fired in a vacuum or air at an appropriate temperature of about 80 to 500 ° C, resulting in a film thickness of about 100 nm.
  • the upper electrodes 5 and 6 were formed.
  • the shapes of the upper electrodes 5 and 6 are two rectangular shapes, which are formed on the lyophilic region other than the lyophobic region on the surface of the insulating film. The shape was substantially inverted and self-aligned.
  • the substrate 1, the insulating film 2, and the photosensitive liquid-repellent film 4 are each made of quartz, silicon oxide, or an alkyl fluoride-based silane coupling agent. But it doesn't matter. However, since the materials of the substrate 1 and the insulating film 2 need to transmit the exposure wavelength of the photosensitive liquid repellent film 4, the materials are limited depending on the material of the photosensitive liquid repellent film 4.
  • an alkyl fluoride-based silane coupling agent was used as the photosensitive liquid-repellent film material, but other materials may be used as long as the liquid-repellent single molecule has a carbon chain terminated at least in part by a fluorine group.
  • a fluorine group For example, Japanese Unexamined Patent Application Publication No. And oxetane derivatives such as perfluoroxetane having a fluorine substituent on the side chain described in the above.
  • the exposure wavelength of these photosensitive liquid repellent film materials is 30 O nm or less, the material of the substrate 1 and the insulating film 2 transmits wavelengths of 300 nm or less (the band gap is 4 electrons).
  • a material of Porto (eV or higher) is required.
  • quartz and silicon oxide were used, respectively.
  • the silicon oxide film may be a film coated and fired by a sol-gel method instead of being formed by the plasma enhanced chemical vapor deposition method.
  • silicon nitride (S i 3 N 4), silicon oxynitride (S i ON), oxide ⁇ Ruminiumu (A 1 2 0 3), may be zirconium oxide (Z r O 2).
  • the material of the substrate 1 may be synthetic quartz.
  • the following two methods can be used to increase the photosensitive wavelength of the photosensitive liquid-repellent film to 300 nm or more.
  • One is a photosensitive liquid-repellent film composed of molecules having a dye skeleton that absorbs light with a wavelength of 300 nm to 700 nm and thermally decomposes.
  • the following compounds 1 and 2 are listed.
  • Compound 1 is synthesized by the following reactions (i) to (iii).
  • Reactive 'Yellow 3 (also known as Procion' Yellow HA) (12 parts by weight)
  • Ethanol 100 parts by weight
  • sodium carbonate 2 parts by weight
  • HFE-7200 and ethanol The solvent (HFE-7200 and ethanol) in the CI Reactive Yellow 3 reaction solution was volatilized by an evaporator, and HFE-7200 (100 parts by weight), 35% by weight salt was added to the residue.
  • a mixture of acid (100 parts by weight) and ice water (100 parts by weight) is added, and the mixture is stirred vigorously and allowed to stand. Separate the lower layer and wash with water until the cleaning solution becomes neutral.
  • HFE-7200 was volatilized by an evaporator, and compound 4 (45 parts by weight) in which reactive yellow 3 was bound to compound 28 was obtained. obtain.
  • Compound 2 (40 parts by weight) was obtained in the same manner as in the synthesis of compound 1 except that Micasion 'Brilliant Blue RS (7 parts by weight) was used instead of Reactive Yellow 3 (12 parts by weight). .
  • the sodium sulfonate portion is converted to sulfonic acid, so use the sodium sulphonate after converting it to sodium sulphonate with sodium hydroxide or the like.
  • the substrate 1 and the insulating film 3 only need to transmit any one of the wavelengths in the above wide wavelength range. Therefore, the insulating film 3, as the inorganic material, other than silicon oxide (S i O 2), tantalum oxide (T a 2 ⁇ 5), zirconium oxide (Z R_ ⁇ 2), lanthanum oxide
  • the (L a 2 0 3) film thickness 3 0 0 nm thin film made of may be used as formed by a plasma chemical vapor deposition or sol-gel method.
  • Organic materials include polypinylphenol (PVP) and polymethyl methacrylate.
  • a (PMMA) spin coat film may be used.
  • the substrate 1 a common glass substrate such as Corning 177, etc., and various plastic substrates can be used.
  • a photocatalytic material is used for at least a part of the insulating film 3.
  • Photocatalytic materials have the effect of absorbing light, generating holes and electrons with strong oxidizing and reducing power in the film, and decomposing organic materials close to the photocatalytic material.
  • all the materials described above can be used for the photosensitive liquid repellent film 4.
  • the photocatalytic material of about 1 0 nm titanium oxide thickness (T i ⁇ 2) is formed by coating a sol-gel method.
  • a material that transmits a wavelength of 400 nm or less may be used for the substrate 1 and the insulating film 3.
  • the substrate 1 a glass substrate or a plastic substrate made of polyimide having high translucency can be used.
  • the above-mentioned inorganic material can be used for the insulating film 3, it is preferable not to use the organic material because the organic material is decomposed into a photocatalytic material.
  • the substrate 1 and the insulating film 3 have a thickness of 600 nm or less. Materials that transmit light of different wavelengths can be used. Therefore, any of the above materials can be used as the inorganic material.
  • a thin film transistor By forming 7, a thin film transistor can be formed.
  • the following members and manufacturing methods can be used for the semiconductor film 7.
  • the inorganic material plasma having a thickness of about 2 0 0 nm of the amorphous silicon emission layer, silane and hydrogen (S i H 4 + H 2 ) as a material gas, a substrate temperature of 2 5 0 ° C
  • the semiconductor film 7 is obtained by processing the island on the island by dry etching using SF 6 as an etching gas by one lithography method.
  • a polycrystalline silicon film can be formed.
  • an inorganic material such as silicon oxide or silicon nitride for the insulating film 3.
  • the interface between the insulating film 3 and the semiconductor film 7 is stabilized, and good transistor characteristics can be obtained.
  • amorphous silicon was used, performance equivalent to that of a general thin film transistor with a field-effect mobility of 0.5 cm 2 ZVs, a threshold voltage of 2 V, and an on / off current ratio of 7 digits was obtained. .
  • an acene-based material such as pentacene or thiophene oligomer is formed by a vacuum deposition method at a substrate temperature of room temperature to 100 ° C in a low molecular weight system.
  • the semiconductor film 7 processed into an island shape is formed by mask evaporation or photolithography using oxygen as an etching gas.
  • a soluble precursor or derivative material using toluene, chloroform or the like as a solvent can be formed by a coating method such as casting, pin coating, or dip coating.
  • the polythiophene system has a highly ordered nanostructure, regioregular (regio-regular) (the whole chain is aligned in the same direction, and the head and buttocks are tightly aligned.
  • the poly (3, hexylthiophene) (P 3 HT) having the structure, the fluorene-bithiophene (F 8 T 2) copolymer in the polyfluorene system, and polyphenylene pinylene (PPV) are applied by the above-mentioned coating method. Can be formed.
  • the transistor characteristics were improved by forming the semiconductor film 7 on the gate electrode 2 without removing the photosensitive liquid repellent film 4 on the gate electrode 2.
  • the field-effect mobility is 1.0 cm 2 ZV s, It exhibited a high voltage of 1 V and an on / off current ratio of 7 digits.
  • the field-effect mobility when formed on the insulating film from which the photosensitive lyophobic film 4 was removed, the field-effect mobility of 0.2 cm 2 / V s, Threshold voltage-5 V, on / off current ratio 4 digits, degraded performance. This is probably because the photosensitive liquid repellent film 4 has an effect of improving the orientational order of the organic semiconductor material.
  • the lower electrode 2 is formed by a printing method such as an ink jet method and the semiconductor film 7 is formed by a casting method
  • a printing method such as an ink jet method
  • the semiconductor film 7 is formed by a casting method
  • the same material as the upper electrodes 5 and 6 of the first embodiment can be used for the material and printing method of the lower electrode 2.
  • the same material and manufacturing method as in Example 1 can be used.
  • the lower electrode 2 serving as a gate electrode has a shape in which dots are connected as shown in the figure. This is because the conductive ink ejected from the head of the ink jet isotropically spreads on a uniform substrate 1, leaving a dot-shaped trace at the time of ejection.
  • the upper electrodes 5 and 6 can be formed on the insulating film 3 in a self-aligned manner by substantially reversing the pattern shape of the lower electrode 2. If, for example, P 3 HT is applied and formed thereon by using a casting method, the position of the semiconductor film 7 may be shifted as shown in the figure (an example of which is shifted in the upper right direction is shown in the figure). Even with such a displacement, the thin film transistor of the present invention could obtain uniform switch characteristics. This is for the following reasons.
  • thin-film transistor characteristics depend on the variation in parasitic capacitance formed by members sandwiched between the lower electrode 2 as a gate electrode and the upper electrodes 5 and 6 as source / drain electrodes. Fluctuates and becomes uneven.
  • a so-called top contact structure in which upper electrodes 5 and 6 are formed on a semiconductor film 7 is used. In this case, if the upper and lower electrodes and the semiconductor film are displaced, the parasitic capacitance fluctuates, and the characteristics become non-uniform.
  • the upper and lower electrodes are formed in a self-aligned manner and do not shift in position.
  • the semiconductor film 7 is formed on the upper and lower electrodes and then formed thereon, which is a so-called bottom contact structure, the semiconductor film 7 is not sandwiched between the upper and lower electrodes and does not contribute to the parasitic capacitance. Therefore, in the thin film transistor of the present invention, uniform thin film transistor characteristics can be obtained even if the upper and lower electrodes 2 and 4 and the semiconductor film 7 are formed by a printing method. If the insulating film is also formed by a printing method, all of the insulating film is formed by a printing method, and a thin film transistor having uniform characteristics can be obtained.
  • the lower electrode includes at least a part of two gate electrode wirings and at least a part of the upper electrode two signal wirings formed of four thin film transistors formed at an intersection.
  • a two-row, two-column active matrix type thin film transistor substrate and a method of manufacturing the same will be described with reference to FIG. 3 showing a plan view and a sectional view. Since the material and manufacturing method of each layer in this embodiment are the same as those in Embodiments 1 and 2, description thereof will be omitted unless it is particularly necessary.
  • the signal wiring Z drain electrode and the source electrode Z pixel electrode are formed by using the above-mentioned “non-penetrating action of conductive ink” and “cross-linking action of conductive ink”.
  • a pattern shape of the lower electrode 2 constituting the wiring Z electrode a shape having characteristics as shown in FIG. 3 (a) is used. That is, two gate wiring electrodes characterized by a shape in which two ring-shaped rectangles 8 having openings arranged adjacent to each other are connected at one place at a connection portion 9 are formed through a gap 10. Are arranged close to each other.
  • This gate wiring A rectangular gate terminal 11 is connected to the left end of the Z electrode 5, and a signal forming lower electrode 12 used for forming a terminal of the Z drain electrode 5 is connected to two gates via a gap 10. Wiring Placed above and below the Z electrode.
  • the width of the connection portion 9 of the gate wiring / electrode (a in FIG. 3 (a)) and the gap between the gate wiring / electrode and the lower electrode 12 for terminal formation The width of 10 (b in Fig. 3 (a)) is smaller than the width of the gap (c in Fig. 3 (a)) between adjacent rectangles 8 having ring-shaped openings.
  • the upper electrode that functions as a signal wiring and a drain electrode is a straight linear shape that runs over the connection portion 9 along the gaps between the rectangles 8 and continues. 5 formed.
  • the conductive ink was applied to the opening, which was the lyophilic region of the ring-shaped rectangle 8, and baked, the upper electrode 6 functioning as a source electrode and a pixel electrode was formed in the opening in a self-aligned manner. (Fig. 3 (b)).
  • the electrode substrate On the above-mentioned electrode substrate, at least one of a signal wiring / source electrode 5, a drain electrode Z pixel electrode 6 on the electrode substrate, and an insulating film surface having a gate wiring / electrode 2 at a lower portion interposed therebetween.
  • the active matrix type thin film transistor in which four thin film transistors are arranged at each intersection of the gate wiring / electrode 2 and the signal wiring Z drain electrode 5 is formed.
  • the substrate is completed.
  • the upper electrode 5 serving as the signal wiring / drain electrode is formed by applying the conductive ink by utilizing the “non-penetrating action of the conductive ink” and the “crosslinking action of the conductive ink”.
  • the conductive ink penetrates into the gap 10 between the gate wiring Z electrode 2 and the upper electrodes 5 do not short, and the conductive ink does
  • the width of the gap between the rectangles 8, that is, the width c of the upper electrode is set to the width a and the width of the gap 10 so that the electrode 5 is not disconnected and the upper electrode 5 is formed continuously in the vertical direction.
  • FIG. 4 is a plan view showing the relationship between the shape of the lower electrode and the shape of the signal wiring / drain electrode.
  • FIG. 4 (a) shows a case where the width b of the gap 10 is made substantially equal to or greater than the width c of the upper electrode 5, and the conductive ink penetrates into the gap 10 and the adjacent upper electrodes 5 are short-circuited. did.
  • FIG. 4 (b) shows the case where the width a of the connection portion 9 is equal to or greater than the width c of the upper electrode 5, and the conductive ink does not cross the liquid-repellent region on the connection portion 9. Was disconnected. As shown in FIG.
  • Fig. 4 (c-11) shows an example in which conductive ink is re-applied on the connection part and connected.
  • the photosensitive liquid-repellent film may be removed with a HeCd laser or the like before re-application, and a conductive ink having a relatively high viscosity may be used.
  • a conductive ink having a relatively high viscosity may be used.
  • connection part 9 After removing the photosensitive water-repellent film from the surface of the connection portion 9 by irradiating an ultraviolet laser or the like, regardless of the width a of the connection portion 9, the upper electrode 5 or the signal wiring / The drain electrode 5 can be formed.
  • Fig. 4 (c1-2) shows an example in which the lower electrode shape is used to prevent disconnection failure.
  • the connection part 9 is divided into a plurality of parts (three divisions in the figure) '9 Even if the overall width is greater than or equal to the upper electrode width c, make the width of each connection part less than or equal to the upper electrode width c.
  • FIG. 4 (c-3) shows an example of a lower electrode shape in which a ring-shaped rectangle is depressed inward at the connection portion 9 to locally increase the upper electrode width c.
  • the width c can be made larger than the width a, and the “crosslinking action of the conductive ink” is enhanced, so that the signal wiring portion of the upper electrode can be formed without disconnection.
  • a ring-shaped rectangle 8 having adjacently arranged openings is arranged so that the upper and lower sides are horizontal.
  • the invention need not be limited to this.
  • a configuration in which the positions of rectangles 8 are alternately shifted up and down may be used.
  • the gap 10 between the gate wiring and the electrodes does not intersect linearly with the gap between the rectangles 8 where the signal wiring is formed, the conductive ink is dropped into the gap between the rectangles 8. It was confirmed that the ink flowed in both the left and right directions of the gap 10 to prevent disconnection or short-circuit failure.
  • an electrode substrate in which the gate wiring / electrode and the signal wiring Z are self-aligned with the Z drain electrode and the source electrode / pixel electrode via the insulating film to form an electrode substrate, and the gate wiring / signal wiring is formed.
  • An active matrix type thin film transistor substrate having thin film transistors arranged at the intersections could be formed.
  • the conductive ink material forming the upper electrodes 5,6 When this substrate is used for a light transmission type display device, the pixel electrode Z source electrode 6 Must be transparent, so the coating type ITO material and conductive polymer material described in Example 1 are used. When used in a reflective display device, it is effective to use Ag or the like having a high reflectance in the visible wavelength region to improve the display performance. [Example 4]
  • m-th gate electrode wiring forming at least a part of the lower electrode and mxn thin-film transistors formed at the intersection of n signal wirings forming at least a part of the upper electrode,
  • FIGS. 6 to 9 showing plan views and FIG. 10 showing cross-sectional views.
  • the basic configuration is the same as that of the third embodiment.
  • n ring-shaped rectangles having openings arranged adjacent to each other are connected at least at one or more connection portions 9 (two in this example).
  • the m gate wirings / electrodes 2 thus arranged are arranged close to each other via the gap 10 (FIG. 6).
  • the width b of the gap 10 and the width a of each connection portion 9 are set to be equal to or smaller than the gap c between the rectangles having the ring-shaped openings, a conductive ink is applied to the gap c and fired, and the signal wiring is formed.
  • upper electrodes 5 functioning as the Z drain electrodes can be formed in a straight line shape that goes over the lyophobic region on the connection portion 9 and is continuously self-aligned with the lower electrode. The conductive ink does not penetrate into the gap 10 and the upper electrodes 5 are not short-circuited.
  • the integrally formed terminal forming lower electrode 12 is arranged so as to surround the outer periphery of the m gate wiring Z electrodes 2.
  • a seal mask may be attached to this portion and then peeled off after the upper electrode 5 is formed. good.
  • the width of the signal terminal 13 of the terminal forming lower electrode 12 was set to be larger than the upper electrode width c. This is simply done by increasing the area of the upper electrode terminal, and This is not only for reducing the contact resistance with the signal circuit, but also for using the relatively long signal wiring 5 as an ink reservoir for applying and forming with a conductive ink.
  • Conductive ink is supplied from terminals 13 and acts so that an appropriate amount of conductive ink forms upper electrode 5 (FIG. 7).
  • a semiconductor film 7 is formed in the same manner, the same method, and the same material as those in the third embodiment, and m X n is formed at the intersection of m gate wirings 2 and n signal wirings 5.
  • a thin film transistor is formed (Fig. 8). After forming a protective film 14 thereon, the protective film is removed from the pixel Z source electrode 6, gate terminal 11 and signal terminal 13 to form a through hole 15.
  • the protective film and the through-hole for example, silicon nitride or silicon oxynitride is formed at a substrate temperature of 150 ° C. or more by plasma enhanced chemical vapor deposition, and then SF 6 is used as an etching gas. Dry etching is performed using photolithography. At this time, since the position of the through hole may be slightly shifted, a photo resist may be formed by printing. Also, if an organic film such as photosensitive polyimide is applied, pre-baked, and then exposed to a mask and developed, the protective film and through holes can be formed at once by a printing method.
  • the gate wiring can be formed through the insulating film 3 using only the printing method without using the photolithography method.
  • An active matrix type thin film transistor substrate in which the Z electrode 2 and the signal wiring Z pixel electrodes 5 and 6 are self-aligned can be formed. If the lower electrode 2 is finely processed and formed by photolithography, the upper electrodes 5 and 6 are also finely formed in a generally inverted pattern shape. It goes without saying that a plate can be formed.
  • Example 1 a display device using an active matrix type thin film transistor substrate of the present invention will be described with reference to FIG. 14 which shows a plan view and a cross-sectional view of a main device structure.
  • the gate scanning circuit 17 is located at the gate terminal 11 of the active matrix thin film transistor substrate 16
  • the signal circuit 18 is located at the signal terminal 13
  • TAB Tape Automated Bonding
  • C ⁇ G Chip on Glass
  • both circuits are connected to a control circuit 19.
  • the display element 20 is sandwiched between each pixel electrode of the active matrix type thin film transistor substrate 16 and the counter electrode 21.
  • the thin-film transistor connected to the gate wiring electrode to which the scanning voltage output from the gate scanning circuit 17 is applied operates, and the pixel electrode connected to the thin-film transistor outputs a signal in synchronization with the scanning voltage.
  • the display elements are driven in a so-called line-sequential manner, and the display device operates.
  • a capacitive drive type element such as a liquid crystal display element or an electrophoretic element can be applied as the display element 20.
  • the counter electrode 21 is formed in a thin film transistor substrate as is well known, the configuration is different from that shown in FIG.
  • the present invention can also be applied to a current drive type display element such as an organic electroluminescence (OLED) device if a well-known active matrix type thin film transistor substrate for OLED drive is constituted by the present invention.
  • This display device can be applied to flat displays such as mobile phones, flat-screen TVs, and notebook PCs.
  • the thin film transistor of the present invention can be applied to any semiconductor device using a thin film transistor, such as an RFID device typified by a non-contact IC card, in addition to a display device. Absent.
  • FIG. 15 showing a schematic structure thereof.
  • a substrate 1 on which a photosensitive liquid repellent film 4 is dip coated is prepared.
  • the photosensitive liquid repellent film 4 is attached to the back surface of the substrate 1 and the surface of the insulating film 3.
  • a rubber plate made of PDMS or the like As a buffer between the support plate 23 and the photocatalyst film 24.
  • a hole carrier having a strong oxidizing power is generated on the surface of the photocatalytic film 24.
  • the hole carrier directly decomposes the photosensitive lyophobic film adjacent thereto, and the photosensitive lyophobic film 4 is processed into the same pattern shape as the lower electrode 2.
  • the photocatalyst film 24 was previously heated to 10 Ot: or more by the heating mechanism, the pattern processing accuracy of the photosensitive liquid repellent film 4 was improved, and processing was possible up to the minimum pattern width of 3 m.
  • the hole carrier first oxidizes and decomposes water to generate ⁇ H groups, and the OH groups indirectly decompose the photosensitive liquid repellent film. It is considered that the OH groups float and move in the gap between the photocatalyst film 24 and the photosensitive liquid repellent film 4 and also decompose and remove the photosensitive liquid repellent film 4 in the light shielding area.
  • the indirect decomposition process due to OH groups does not work, and only the direct decomposition process using a hole carrier with a short moving distance works, resulting in the photosensitive liquid repellency.
  • the pattern processing accuracy of the film 4 is improved.
  • the surface of the photocatalyst film 24 should be smoother than the surface with The adhesion between 24 and the photosensitive liquid repellent film 4 is improved, and the pattern processing accuracy and efficiency are improved.
  • the exposure wavelength is 400 nm or less, and a material that transmits this wavelength is used for the substrate 1 and the insulating film 3.
  • the exposure wavelength is 600 nm or less, and a material that transmits this wavelength is used for the substrate 1 and the insulating film 3.
  • the organic material having the above conditions is used for the insulating film.
  • liquid fluorocarbon silane coupling agent having a photosensitive wavelength of 300 nm or less as liquid film 4
  • substrate 1 is used as glass substrate 17337, or insulating film 3 is PVP, etc.
  • At least one of the substrate and the insulating film can be made of a material opaque to the photosensitive wavelength of the photosensitive liquid-repellent film, such as the organic material described above.
  • FIGS. 17 to 22 showing plan views, similarly to the sixth embodiment.
  • the first feature of the present embodiment is that a sawtooth shape as shown in the figure is used on the other three sides of the rectangle 8 except for the left side where the semiconductor film 7 is formed. This is a device for preventing an adjacent thin film transistor from malfunctioning due to electrical interference, as described later.
  • An insulating film 3 and a photosensitive lyophobic film 4 are sequentially laminated on a plurality of gate wirings 2 (FIG. 17), each of which comprises a rectangle 8 and a connection portion 9 (FIG. 17).
  • a photosensitive lyophobic film is added to the same shape as the gate wiring 2 by the backside exposure (Fig. 18).
  • the signal wiring 5 and the pixel electrode 6 are formed using an appropriate amount of conductive ink.
  • the signal wiring 5 and the pixel electrode 6 are formed in a straight or rectangular shape as in FIG.
  • the saw-shaped upper and lower right sides of the rectangle 8 are formed so that the ends are in contact with the saw-shaped tip. This is because the liquid conductive ink used to form the signal wiring 5 and the pixel electrode 6 penetrates into the saw-shaped recess and increases the surface area. That's why.
  • each signal wiring 5 strengthens the electrical coupling only with the pixel electrode 6 that contacts the right side in the figure via the left side of the rectangle 8, and the other portions that contact the saw-like end establish the electrical coupling. Can be weakened.
  • the semiconductor film 7 is formed by coating in the same manner as in FIG.
  • a method of selectively depositing the semiconductor film 7 only on the left side of the rectangle 8 will be described. Therefore, as shown in FIG. 20, after the signal wiring 5 and the pixel electrode 6 are applied and formed, the surface is partially irradiated with ultraviolet light using a photomask, so that a portion other than on the left side of the rectangle 8 is formed. 8-Remove the photosensitive liquid repellent film from 1.
  • the substrate is set in a vacuum evaporation apparatus, and the temperature and pressure of the substrate are appropriately adjusted to deposit the semiconductor molecules. Then, a semiconductor film 7 made of pen-semiconductor molecules is selectively formed only on the left side 8-2 of the rectangle where the photosensitive liquid-repellent film remains (FIG. 21).
  • the lower electrode itself is used as a photomask, and the lyophilic Z lyophobic region formed by the photosensitive lyophobic film to which the pattern shape of the lower electrode is transferred is used. Since the upper electrode having an inverted pattern of the electrode is formed, the lower electrode and the upper electrode are aligned in a self-aligned manner, and no displacement occurs even when the lower electrode is formed by a printing method. For this reason, an electrode substrate in which the lower electrode and the upper electrode are accurately aligned via the insulating film can be formed by using the printing method.
  • Fig. 16 shows the effect of reducing the number of manufacturing steps for electrode substrates by the printing method.
  • the conventional photolithography method requires eight steps to form one electrode, for a total of nineteen steps, while the printing method of the present invention can be manufactured in less than half of seven steps, thus improving productivity. Is obvious. Industrial applicability
  • the electrode substrate according to the present invention and the thin-film transistor using the same are suitable for use in semiconductor devices such as low-cost display devices.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Theoretical Computer Science (AREA)
  • Ceramic Engineering (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Liquid Crystal (AREA)

Abstract

本発明は、下部電極をフォトマスクに利用して、絶縁膜上に下部電極と概ね同一パターン形状の撥液領域と概ね反転パターン形状の親液領域を形成して、親液領域内に導電性インクを塗布焼成して、下部電極に対して概ね反転パターン形状の上部電極を自己整合して形成するため、印刷法を用いても位置ずれが発生しない。このため、アクティブマトリクス型薄膜トランジスタ基板などの半導体装置が印刷法を用いて形成できる。

Description

明 書
電極基板, 薄膜トランジスタ, 表示装置、 及びその製造方法 技術分野
本発明は、 絶縁膜を介して下部電極と上部電極が対峙する電極基板、 及びそれを用いた、 薄膜トランジスタ, 表示装置等の半導体装置、 並び にその製造方法に関する。 糸田 背景技術
絶縁膜を介して下部電極と上部電極が対峙する電極基板としては、 例 えばァクティブマ卜リクス駆動液晶表示装置の薄膜トランジスタに用い られる電極基板がある。 この電極基板では、 ガラス等からなる基板上に ゲート配線 Z電極となる下部電極, ゲート絶縁膜、 およびソース/ドレ イン電極、 及び信号配線となる上部電極が順次積層形成される。 薄膜卜 ランジス夕およびそれによつて駆動される表示装置を大面積の基板上に 高精度に形成するためには、 配線 Z電極等を構成する下部電極および上 部電極は夫々微細パターンに加工形成され、 しかも互いに正確に位置合 せされて配置される必要がある。 このため、 前記の下部電極と上部電極 を加工形成する一般的な方法としては、 夫々別個のフォ トマスクを用い たいわゆるフォ トリソグラフィ一法が用いられる。 本方法では、 予め微 細に加工形成されたフォ トマスクを、 電極上に堆積した (ポジ型の) フ オ トレジス トを配匱して、 光照射して露光領域からフォ トレジス トを除 去し、 フォ 卜レジス 卜の非被覆領'域から電極を除去して電極を加工し、 最後にフォ トレジス 卜を除去する。 各電極の加工に用いるフォ トマスク を基板に対して正確に位置合せすることにより、 各電極パターンを正確 に位置合せすることができる。
下部電極と上部電極を正確に位置合せする方法として、 裏面露光法が 知られている。 本方法では、 上部電極のパターン形状の 「一部」 を決め るフォ トマスクとして、 下部金属電極の 「一部」 を補助的に利用する方 法であり、 方法の詳細は、 例えば、 同一発明者の特許第 3 3 0 4 6 7 1 号に記載されている。
また、 これらの電極基板に用いられる電極を形成する方法として、 例 えば、 日経エレク トロニクス 2 0 0 2年 6 . 1 7号, p p . 6 7 - 7 8 . に記載があるように、 フォ トリソグラフィ一法を用いる代わりに、 イン クジェッ ト, メツキ, オフセッ ト印刷等のいわゆる直接描画法となる印 刷法を用いて製造する方法が近年活発に研究されている。 これらの印刷 法では、 必要な材料を必要な個所のみに配置形成するため、 フォ トリソ グラフィ一工程よりも製造工程が少なく、 また材料の利用効率が高いた め、 電極基板を安価に形成できる利点が期待できる。 印刷法を用いて微 細な電極パターンを形成した事例として、 上掲の文献中に、 インクジェ ッ ト法で線幅 5 以下の金属配線を形成した事例が紹介されている。 また、 上記の電極基板を用いた薄膜トランジスタは、 アクティブマト リクス駆動表示装置に利用され、 表示素子として、 例えば、 液晶素子, 有機エレク トロルミネセンス素子, 電気泳動素子、 等を用いて、 ノート パソコン用表示装置, 携帯電話, 平面テレビ、 等の平面型画像表示装置 に用いられている。 また、 上記の電極基板を用いた薄膜トランジスタを 用いて、 非接触情報媒体である非接触 I Cカード等に代表される、 RFID に利用する動きがある。 いずれも、 画像や通信情報を媒介としたマンマ シンインターフェース装置として、 高度情報化社会を支える基幹製品に 利用される。 発明の開示
上記の従来技術において、 微細なパターン形状を有し、 お互いに正確 に位置合せされた下部電極と上部電極が絶縁膜を介して対峙する電極基 板を形成する方法として、 フォ 1、リソグラフィ一法の代わりに印刷法を 用いることができれば、 製造工程が大幅に削減され、 材料の利用効率が 向上して、 大量の電極基板を安価に形成できる利点が期待できる。
ところが、従来は以下の理由のために、上記構成の電極基板において、 特に電極を形成する方法に印刷法を用いることは困難であった。 すなわ ち、 印刷法を用いて形成した電極では、 微細な形状の電極を印刷装置か ら基板上に転写する際に 「位置ずれ」 が発生する。 このため、 下部電極 とその上に絶縁層を介在して形成する上部電極の少なく とも一方を、 印 刷法を用いて微細なパターン形状で形成できた場合でも、 両者を正確に 位置合せすることができない問題があった。 これを、 本発明に係わる電 極基板における電極の位置ずれの問題を示す、 第 1 2図を用いて説明す る。 第 1 2図 ( a ) は、 良好に位置合せされた電極基板の例を示す平面 図、 および A— A ' で切断した断面図を示し、 第 1 2図 (b ) - ( d ) は 「位置ずれ」 が生じた電極基板の例を示す平面図である。 基板 1上に 下部電極 2 , 絶縁膜 3, 上部電極 5 , 6が順次積層され、 第 1 2図 ( a ) では下部電極 2に左右端部と上部電極 5 , 6の左右 '端部が整合しており、 良好に位置合せされている。 一方、 第 1 2図 ( b ) は下部電極 2が基板 表面上で右下方向に位置ずれした例、 第 1 2図 ( c ) は上部電極 5, 6 が絶縁膜表面上で左上方向に位置ずれした例、 第 1 2図 (d ) は両方の 位置ずれが生じた例を示す。 位置ずれが生じることにより、 たとえ電極 が微細に形成された場合でも、 下部電極 2と上部電極 5 , 6の位置整合 が損なわれ、 不必要な重なりや分離が生じる。 このような 「位鷺ずれ」 は、 インクジェッ ト法の場合は、 ヘッ ド部から噴出された導電性インク が基板に付着するまでの飛翔中に発生することが知られており、 転写印 刷法の場合は、 転写ロールから基板に導電性ィンクのパターンが転写さ れる場合に発生することが知られている。
この結果、 電極の位置ずれ不良がない上記構成の電極基板を形成する 場合、 少なく とも一部の工程には、 フォ トリソグラフィ一法を用いる必 要があり、 製造工程の削減, 材料の利用効率向上が妨げられる問題があ つた。 また、 印刷法で製造した結果、 位置ずれを生じた電極基板を用い て、 薄膜トランジスタ、 及びこれを用いた表示装置等の半導体装置を製 造した場合、 装置の性能および均一性が低い、 また、 装置の高集積化, 高精細化が出来ない、 といった問題があった。
このような問題に対して本発明の目的は、 フォ トリソグラフィ一法の 代わりに印刷法を用いて、 微細なパターン形状を有し、 お互いに正確に 位置合せされた下部電極と上部電極が絶縁膜を介して自己整合して対峙 する電極基板およびその製造方法を提供し、 また前記電極基板を用いた 薄膜トランジスタ, 表示装置等の半導体装置およびその製造方法を提供 することにある。
上記課題を解決する手段として、 基板上に、 不透光性の下部電極、 表 面に撥液/親液領域を有する透光性の絶縁膜、 および、 上部電極が順次 積層された電極基板において、 下部電極と絶縁膜表面の撥液領域のパ夕 ーン形状が概ね一致し、 上部電極が、 主に絶縁膜表面の撥液領域以外の 親液領域上に形成され、 そのパターン形状が下部電極パターン形状を概 ね反転した自己整合した形状を有することを特徴とする電極基板の製造 方法として、 以下の方法を用いる。 まず、 絶縁膜表面に撥液領域を付与 する部材として、 光照射によって表面に滴下された液体が弾かれる撥液 性から液体が濡れ広がる親液性に変化する感光性撥液膜を用い、 下部電 極をフォ トマスクとして基板裏面側から前記感光性撥液膜に光照射する、 いわゆる裏面露光法を用いて感光性撥液膜をパターン加工する。 すなわ ち、 下部電極で遮光されない絶縁膜表面には、 感光性撥液膜が除去され て親液領域が形成され、 下部電極で遮光される絶縁膜表面には、 下部電 極と概ね同一形状の感光性撥液膜が残存して撥液領域が形成される。 こ の絶縁膜表面の主に親液領域上に金属超微粒子, 金属錯体、 または、 導 電性高分子の少なくとも一つが溶媒に分散した導電性ィンクを滴下して 塗布 · 焼成することにより、 パターン形状が下部電極のパターン形状を 概ね反転した形状であることを特徴とする上部電極が自己整合して形成 される。
また、 下部電極としてゲート電極が形成され、 上部電極としてソース 電極およびドレイン電極が、 下部電極と概ね一致するパターン形状で絶 縁膜表面に形成された撥液領域によって 2ケ所以上に分離された親液領 域上に形成され、 そのパターン形状が下部電極であるゲー卜電極形状を 概ね反転した形状を有し、 ゲート電極に対して自己整合して配置された 電極基板において、 前記電極基板上の、 ソース電極, ドレイン電極、 及 び両者間に介在する絶縁膜表面の撥液領域 (ゲート電極領域) の、 夫々 の少なくとも一部を跨って覆う様に半導体膜が形成されたことを特徴と する薄膜トランジスタを形成する。
また、 下部電極として複数のゲート配線 Z電極が形成され、 上部電極 として複数の信号配線, ソース Zドレイン電極、 及び画素電極が、 下部 電極と概ね一致するパターン形状で絶縁膜表面に形成された撥液領域に よつて複数に分離された親液領域上に形成された電極基板において、 電 極基板上のソース電極, ドレイン電極、 及び両者間に介在する絶縁膜表 面の撥液領域(ゲート配線/電極領域)、 夫々の少なく とも一部を跨って 覆う様に半導体膜が形成された薄膜トランジスタが、 前記ゲ一ト配線と 前記信号配線の各交差部分に夫々配置されたことを特徴とするァクティ ブマトリクス型薄膜トランジスタ基板を形成する。
また、 このアクティブマトリクス型薄膜トランジス夕基板において、 下部電極として、 隣接配置された開口を有するリング状の複数の矩形が 互いに少なくとも 1箇所以上で接続された形状を特徴とする複数のゲー ト配線/電極が、 互いに近接して形成されていることを特徴とし、 上部 電極として、 前記ゲート配線 z電極に対して、 前記矩形同士の間隙に接 続部を乗り超える形で信号配線およびソース zドレイン電極が連続して 自己整合して形成され、 前記リング状の矩形の開口部に画素電極が形成 されることを特徴とするァクティブマトリクス型薄膜トランジス夕基板 を形成する。 特に、 前記複数のゲート配線 z電極の形状および配置にお いて、 個々のゲート配線 Z電極における開口を有するリング状の矩形同 士を接続する接続部の幅と、 複数のゲ一ト配線 Z電極同士の間隔とが、 個々のゲート配線 z電極を構成するリング状の開口を有する矩形同士の 間隔よりも小さいことを特徴とするァクティブマトリクス型薄膜トラン ジスタ基板を形成する。
感光性撥液膜として、 フォ トレジストの代わりに、 少なく とも一部が フッ素または水素で終端された炭素鎖を含む感光性撥液性単分子膜を用 いる。
また上記の特徴を有する電極基板の製法として、不透光性の下部電極, 透光性の絶縁膜, 感光性撥液膜を順次積層した透光性の基板表面上に、 基板, 絶縁膜, 感光性撥液膜を透過して下部電極を透過しない波長を有 する光で光触媒作用を示す、 酸化チタン, 窒素ド一プ酸化チタン, チタ ン酸ス ト口ンチウム等からなる光触媒材料を近接ないしは密着配置して 裏面露光を行い、 基板, 絶縁膜, 感光性撥液膜を透過した光を吸収した 光触媒材料が示す光触媒作用によって感光性撥液膜を分解除去して、 下 部電極と概ね同一形状にパターン加工する。 この方法を用いた場合は、 感光性撥液膜の感光波長に対して不透明な材質を、 基板または絶縁膜の うち少なく とも一方に用いてもよい。 これ以外の製法として、 絶縁膜上 に形成したフォ トレジストを裏面露光して下部電極と同一パターン形状 に加工形成し、 その上に感光性撥液膜を積層してからフォ トレジストを 除去する、 いわゆるリフトオフ法を用いて感光性撥液膜を下部電極と概 ね同一形状にパターン加工することもできる。
上記の構成および製法で形成した、 電極基板, 薄膜トランジスタ、 お よび、 アクティブマトリクス型薄膜トランジスタ基板を用いて、 液晶, 電気泳動、 または有機エレク トロルミネセンス表示装置を形成する。 ま た、上記の電極基板および薄膜トランジスタを少なくとも一部に用いて、
R F I Dタグ装置などの半導体装置を形成する。
本発明では、 上記のように感光性撥液膜として、 従来一般的に用いら れたフォ トレジストの代わりに感光性撥液単分子膜を用いて、 下部電極 をフォ トマスクにして、 前記感光性撥液単分子膜を露光して親液 Z撥液 パターンを形成した基板表面の親液領域に導電ィンクを塗布 · 焼成して 上部電極パターンを形成する製法を用いる。 その際に発明者によって見 出されたパターン形成原理を利用するため、 上部電極の概ねの形状を決 めるフォ トマスクとなる下部電極の形状に上記のような特徴が現れる。 そこで、 以下に本発明で用いたパターン形成原理を説明する。 まず、 本発明で用いた感光性撥液単分子膜と従来のフォ トレジス トの、 感光性 撥液膜としての違いを説明する。 フォ トレジス トは、 一般的に感光性撥 液単分子膜より撥液性が小さい一方、 1 程度の厚膜形成が可能であ るため、 撥液領域 (フォ トレジス ト部) と親液領域に段差を設けて、 段 差内に導電性ィンクを挟持して電極パターンを形成する。これに対して、 感光性撥液単分子膜は、 一般的にフォ トレジストよりも撥液性が高い一 方、 約 2 n m以下の膜厚で薄いため、 フォ トレジストのような段差効果 は利用できず、 その撥液作用で親液領域内に導電性ィンクを閉じ込めて 電極パターンを形成することを特徴とする。
第 1 1図は、 感光性撥液単分子膜で形成した親液 Z撥液パターンと塗 布形成した電極パターンの関係を示す図である。 本図を用いて、 本発明 で利用するパターン形成原理を説明する。 図には ( 1 ) 〜 ( 3 ) に 3種 類の異なる撥液パターンに対して、 同一形状の電極パターンが形成され る様子を、 各基板の平面図と A— A ' , B - B ' 方向で切断した断面図 が示してある。 各図の基板 1上で感光性単分子膜からなる撥液膜 1が形 成された部分が撥液領域、 形成されていない部分が親液領域をなす。 こ こでは、 純水を滴下した場合に基板面と水滴が成すいわゆる接触角が約 9 0 ° 以上の領域を撥液領域、 4 5 ° 以下の領域を親液領域と定義する。 ( 1 ) では、 撥液領域は内側に矩形の親液領域を取り囲む外周が閉じた リング形状である。 この親液領域に導電性インクを塗布すると、 導電性 ィンクは撥液領域には濡れ広がらず親液領域に閉じ込められる。 これを 焼成することにより、 前記の親液領域と同形の電極 5を得る。 これは、 撥液膜としてフォ トレジス トを用いた場合も同様に得られる一般的なパ 夕一ン形成原理である。
( ) では、 ( 1 ) と較べてリング状の撥液領域の一部 (本図では右中 央部) が細長い浸水領域によって切断されていることを特徴とする。 こ の場合、 ほぼ外周が撥液領域で取り囲まれた矩形の親液領域に導電性ィ ンクを塗布すると、 ( 1 )と同様に導電性ィンクは撥液領域には濡れ広が らず、 しかも撥液領域の切断部に浸入することもなく、 これを焼成する ことにより ( 1 ) と概ね同形状の電極が得られた。 このように撥液領域 の切断部から導電性ィンクが漏れ出ない必要条件として、 親液領域で切 断された部分の間隙が親液領域の最短間隙 (本図で示す矩形の場合は短 辺) よりも小さい必要があることを見出した。 これは滴下された導電性 インクが、 表面積 (表面エネルギー) をできるだけ小さく しょうとする 液体の一般的性質に依るものと理解される。 このように、 相対的に幅広 の親液領域内に挟持された液体材料である導電性ィンクが、 これに繋が つた相対的に幅狭の親液領域に浸透しない作用を、以下、 「導電性ィンク の非浸透作用」 と呼ぶことにする。
一方 ( 3 ) では、 ( 1 ) と較べてリング形状の撥液領域が中央部におい て細長い撥液領域で接続されており、 撥液領域に取り囲まれた矩形の親 液領域が上下に分離している。 この場合も、 外周が撥液領域で取り囲ま れた矩形の親液領域に十分な量の導電性ィンクを塗布すると、 ( 1 )と同 様に導電性ィンクは外周の撥液領域には濡れ広がらない一方、 前記撥液 領域の細長い接続部を乗り超えて濡れ広がり、 上下 2箇所の親液領域に 塗布された導電性ィンクがーつに繋がるため、 これを焼成することで ( 1 ) と概ね同形状の電極が得られた。 このように 2箇所の親液領域に 塗布された導電性ィンクが両者を分離する撥液領域を乗り超えて一つに 繋がるための必要条件として、 親液領域を分離する細長い撥液領域の幅 が、 導電性インクを滴下する親液領域の最短間隙 (本図で示す矩形の場 合は短辺) よりも小さい必要があることを見出した。 これは滴下された 導電性インクが、 2つに分離された形状を取るよりも一つに繋がった形 状をとることで、 表面積 (表面エネルギー) をできるだけ小さく しょう とする液体の一般的性質に依るものと理解される。 このように、 相対的 に幅挟の撥液領域で二分された相対的に幅広の親液領域に挟持された液 体材料である導電性ィンクが、 前記幅挟の撥液領域を乗り超えて一つに 繋がる作用を、 以下、 「導電性インクの架橋作用」 と呼ぶことにする。 こ の架橋作用は、 撥液領域の形成部材として段差を有するフォトレジス ト を用いた場合には得られず、 本発明のように段差が殆どない感光性撥液 単分子膜を用いて初めて得られる作用である。
本発明では、 以上に説明した 「導電性インクの非浸透作用」 と 「導電 性インクの架橋作用」 を利用して、 導電性インクを用いて上部電極を形 成するために、 感光性撥液膜の形状、 および感光性撥液膜の形状を決め るフォ トマスクに用いる下部電極の形状に上述したような工夫を施す。 詳細は、 以下の実施例で具体的に説明する。
本発明によれば、 上部電極のパターン形状は、 上記作用によって下部 電極を概ね反転した形状となり、 下部電極に対して自己整合して位置合 せされる。 従って、 下部電極の形成法として、 インクジェッ ト等の微細 パターンが形成可能な印刷法を用いれば、 印刷法で作成した上部電極も 微細パタ一ンとなり、 しかも下部電極に対して自己整合して位置合せさ れる。 従って、 フォ トリソグラフィ一法を用いずに、 微細なパターン形 状を有し、 お互いに自己整合して正確な位置合せがされた下部電極と上 部電極が絶縁膜を介して対峙する電極基板、 及びそれを用いた薄膜トラ ンジス夕, 表示装置等の半導体装置を形成することが出来る。 図面の簡単な説明
第 1図は、 本発明の電極基板, 薄膜トランジスタ、 およびその製造方 法の一実施例を示す平面図と断面図。 第 2図は、 印刷法で作成した本発明の薄膜トランジスタの平面図。 第 3図は、 本発明の 2 X 2アクティブマトリクス型薄膜トランジスタ 基板およびその製法を示す平面図と断面図。
第 4図は、 本発明の下部電極と信号配線/ドレイン電極の形状関係を 示す平面図。
第 5図は、本発明の下部電極(ゲート配線 電極)形状を示す平面図。 第 6図は、 本発明の m X nアクティブマトリクス型薄膜トランジスタ 基板およびその製法を示す平面図。
第 7図は、 本発明の m X nアクティブマトリクス型薄膜トランジスタ 基板およびその製法を示す平面図。
第 8図は、 本発明の m X nアクティブマトリクス型薄膜トランジスタ 基板およびその製法を示す平面図。
第 9図は、 本発明の m X nアクティブマトリクス型薄膜トランジスタ 基板およびその製法を示す平面図。
第 1 0図は、 本発明の m x nアクティブマトリクス型薄膜トランジス 夕基板を示す断面図。
第 1 1図は、 本発明で利用した感光性撥液単分子膜による塗布電極パ 夕一ン形成原理を示す図。
第 1 2図は、 電極基板における電極の位置ずれの問題を示す平面図と 断面図。
第 1 3図は、 本発明の感光性撥液膜の裏面露光パターニング法を説明 する図。
第 1 4図は、本発明の表示装置の主な装置構成を示す平面図と断面図。 第 1 5図は、 本発明の感光性撥液膜の裏面露光方法及び装置構成を示 す図。 2 第 1 6図は、 本発明の電極基板の製造工程数削減効果を示す図。
第 1 7図は、 本発明の mXnアクティブマトリクス型 T F T基板およ びその製法を示す平面図。
第 1 8図は、 本発明の mX nァクティブマトリクス型 T F T基板およ びその製法を示す平面図。
第 1 9図は、 本発明の mXnアクティブマトリクス型 T F T基板およ びその製法を示す平面図。
第 2 0図は、 本発明の mX nアクティブマトリクス型 T F T基板およ びその製法を示す平面図。
第 2 1図は、 本発明の mXnアクティブマトリクス型 T F T基板およ びその製法を示す平面図。
第 2 2図は、 本発明の mXnァクティブマトリクス型 T F T基板およ びその製法を示す平面図。 発明を実施するための最良の形態
以下、 本発明の幾つかの実施例について、 図面を参照しながら具体的 に説明する。 まず初めに、 共通の技術となる感光性撥液膜の裏面露光に よる光パターニング法を、 第 1 3図を用いて説明する。
まず、 透光性の基板 1上に下部電極 2 , 透光性の絶縁膜 3、 および感 光性撥液膜 4が順次積層された電極基板を用意する。 例えば基板 1 には l mm厚の石英基板、 下部電極 2には膜厚 1 4 0 nmの C r薄膜、 絶縁 膜 3は膜厚 4 0 0 nmの酸化シリコン膜、 感光性撥液膜 4には、 少なく とも一部にフッ素基で終端された炭素鎖を有する撥液性単分子である、 C F 3 ( C F 2 ) 7 ( C H ) 2 S i C 1 3等に代表されるフッ化アルキル系シ ランカップリング剤、 を用い、 夫々以下の方法で形成する。 下部電極 2 は、 膜厚 4 0 0 nmの C r薄膜を、 D Cマグネトロンスパッタ装置を用 いて基板温度 2 0 0 で堆積後、 フォ トリソグラフィ一法においてエツ チング液として硝酸第 2セリウムアンモニゥム溶液を用いて加工して形 成した (第 1 3図(a))。 絶縁膜 3は、 テトラエトキシシラン(T E O S) と酸素(02)を原料ガスとして、 プラズマ化学気相成長法 (プラズマ C VD法) を用いて基板温度 3 5 0 °Cで堆積した。 感光性撥液膜 4は、 上記のようにして下部電極 2 , 絶縁膜 3を順次積層した基板 1の表面を 良く洗浄した後、 フッ素系溶媒中に上記シラン力ップリング剤が分散し た溶液をスピンコート, ディ ップコート, スプレー法、 等の方法で塗布 · 乾燥させて形成した (第 1 3図 (b))。 上記の基板に対して、 裏面から 低圧水銀ランプ光を 3 0分程度照射して、いわゆる裏面露光を施した(第 1 3図 ( c ))。 光の照射経路を図中に矢印で示す。 裏面露光終了後、 絶 縁膜 3表面の光照射領域 (下部電極の非遮光領域) から感光性撥液膜 4 が除去されて親液領域となり、 絶縁膜 3表面の光未照射領域 (下部電極 の遮光領域) には感光性撥液膜が残存して撥液領域となっていることを 以下の方法で確認した。 感光性撥液膜の有無は X P S , U P S等の光電 子分光法, TO F— S I M S (飛行時間検出方式 2次イオン質量分析法) を用いて、 フッ素元素の有無を確認した。 また、 絶縁膜 3表面に純水を 滴下して接触角を測定したところ、 光未照射領域では 1 0 0 ° 〜120° を示し、 光照射領域では 3 0 ° 以下を示した。 また、 この基板を純水中 に浸漬して引き上げたところ、 絶縁膜 3表面の光照射領域 (下部電極の 非遮光領域) にのみ純水が付着し、 基板鉛直方向から観察した純水と下 部電極 2の端部での重なり幅が 1 m以下であった。
以上の結果から、 下部電極 2をフォ トマスクとして利用した裏面露光 法により、 感光性撥液膜 4が下部電極 2 と概ね同一パターン形状に加工 4 されていることを確認した (第 1 3図 ( d ) )。
以下の実施例では、 目的に応じてフォ トマスクとなる下部電極 2の形 状に工夫を施し、 感光性撥液膜を下部電極 2と概ね同一パターン形状に 加工する。 この際、 電極基板の平面図においては、 下部電極 2 と感光性 撥液膜 4の形状が重なってしまい表現できないが、 以下の図では、 図中 の 2 , 4と記載の場合は、 下部電極 2上に概ね同一形状で感光性撥液膜 4が配置されることを意味する。 基板 1 と絶縁膜 3に対しても、 同じ意 味で平面図中に 1, 3と記載する。
【実施例 1】
本発明の電極基板, 薄膜トランジスタ、 およびその製造方法の一実施 例を説明する平面図および断面図を、 第 1図に示す。 例えば第 1 3図と 同じ部材と形成法を用いて、 基板 1上に下部電極 2, 絶縁膜 3を順次積 層する。 但し、 本実施例では下部電極 2であるゲート電極のパターン形 状として、 互いに隣接配置された 2つの開口部を有する形状とする。 ま た、本実施例では、ディ ップコ一ト法で感光性撥液膜 4を塗布したため、 裏面露光する前は、 感光性撥液膜 4は、 絶縁膜 3の表面以外に、 基板 1 の裏面にも付着している (第 1図(a ) )。 裏面露光により、 感光性撥液膜 4は、 基板 1の裏面から除去され、 絶縁膜 4表面では、 下部電極 2 と概 ね同一パターン形状の撥液領域を形成する (第 1図 (b ) — ( c ) )。 こ の絶縁膜 3上に形成された、撥液領域に取り囲まれた 2つの親液領域に、 金属超微粒子, 金属錯体、 または導電性高分子を少なくとも一つ含んだ 液体材料から構成される導電性ィンクを、 塗布 · 焼成して上部電極 5 , 6を形成する (第 1図 ( d ) )。 導電性インクとしては、 感光性撥液膜 4 で形成した撥液領域から弾かれて、 感光性撥液膜 4が除去された親液領 域に濡れ拡がる特性を有し、 焼成後に十分低い抵抗値を示す液体材料で あれば良く、 具体的な材料として、 A u, A g , P d, Ρ t , C u , N i 、 等を主成分とする直径約 1 0 nm以下の金属超微粒子または金属 錯体が、水, トルエン, キシレン等の溶媒に分散した溶液を使用できる。 また、 透明電極材料の I TO (インジウム錫酸化物) 形成には、
I n (O - i 一 C 3H7) 3と S n (0— i — C 3H7) 3等の金属アルコキシ ドが水, アルコール溶媒に分散した溶液が使用できる。 また、 これ以外 の透明電極材料として、 導電性高分子である P S S (ポリスチレンスル ホン酸) をド一プした P E D OT (ポリ— 3, 4—エチレンジォキシチ ォフェン), ポリア二リン (P A n), ポリピロール (P P y) 等の水溶 液が使用できる。 何れの材料も、 上記 2つの親液領域が十分被覆される 量を滴下後、 約 8 0〜 5 0 0 °Cの適性温度で真空中または大気中で焼成 すると、 膜厚約 1 0 0 nmの上部電極 5 , 6が形成できた。 本実施例で は、 上部電極 5, 6の形状は、 2つの矩形形状であり、 絶縁膜表面の撥 液領域以外の親液領域上に形成され、 そのパターン形状が下部電極 2の パターン形状を概ね反転して自己整合した形状となった。
上記の実施例では、 下部電極材料に C rを用いたが、 露光波長に対し て不透明な材料であれば構わない。 例えば、 A l , M o , A u , A g , P d, C u、 等でも良い。 また、 上記の実施例では、 基板 1 , 絶縁膜 2、 および感光性撥液膜 4、 の夫々に、 石英, 酸化シリコン, フッ化アルキ ル系シランカップリング剤を用いたが、 これ以外の材料でも構わない。 但し、 基板 1 と絶縁膜 2の材料は、 感光性撥液膜 4の露光波長を透過す る必要があるため、 感光性撥液膜 4の材料に依存して制限される。 感光 性撥液膜材料として、 フッ化アルキル系シラン力ップリング剤を用いた が、 少なく とも一部にフッ素基で終端された炭素鎖を有する撥液性単分 子であれば他の材料でもよく、 例えば、 特開 2 0 0 1 — 2 7 8 8 7 4号 に記載がある側鎖にフッ素置換基を持つパーフルォロォキセタン等のォ キセタン誘導体でも良い。 但し、 これらの感光性撥液膜材料の露光波長 は 3 0 O nm以下であるため、 基板 1 と絶縁膜 2の材料には、 3 0 0 nm以下の波長を透過する (バンドギャップが 4電子ポルト ( e V) 以 上の) 材料が必要であり、 上記実施例では、 夫々石英と酸化シリコンを 用いた。酸化シリコン膜は、プラズマ化学気相成長法で形成する以外に、 ゾルゲル法で塗布 · 焼成した膜でも構わない。 また、 酸化シリコン以外 にも、 窒化シリコン(S i 3 N4), 酸窒化シリコン ( S i ON), 酸化ァ ルミニゥム (A 1 203), 酸化ジルコニウム (Z r O 2)でもよい。 また、 基板 1の材料は合成石英でもよい。
感光性撥液膜の感光波長を 3 0 0 nm以上に長波長化する方法として は、 以下の 2通りが挙げられる。 一つは、 波長 3 0 0 nm〜 7 0 0 nm の光を吸収して熱分解する色素骨格を持った分子からなる感光性撥液膜 であり、 具体的には下記化合物 1, 2が挙げられる。
【化 1】
Figure imgf000018_0001
Si{OCH2CH3)3 化合物】
【化 2】
これらの化合物の合成方法を以下に示す。 ·
(化合物 1の合成)
化合物 1は下記の ( i ) 〜 (iii) の反応により合成される。
( i ) 撥水材料の還元
デュポン社製クライ トツクス 1 5 7 F S— L (平均分子量 2 5 0 0 ) ( 5 0重量部) を 3 M社製P F— 5 0 8 0 ( 1 0 0重量部) に溶解し、 これに水素化リチウムアルミニウム( 2重量部)を加え、 4 8時間 8 0 °C で加熱 · 攪拌する。 反 液を氷水に注ぎ、 下層を分取して 1 %塩酸で洗 つた後、 洗浄液の液性が中性になるまで水洗する。 ろ紙でろ過すること で洗浄後の液中の水分を除いた後、 P F— 5 0 8 0をエバポレー夕一で 揮発させクライ トックス 1 5 7 F S— Lの末端が C H2 OHに変換され た化合物 3 ( 4 5重量部) を得る。
【化 3】
F-{CF(CF3)-CF20}n-CF(CF3)-CH2OH
化合物 3 (ii) 色素骨格の導入反応
化合物 3 (4 5重量部) を 3 M社製 H F E - 7 2 0 0 ( 1 0 0重量部) に溶解し、 これにリアクティブ ' イェロー 3 (別名プロシオン ' イエロ 一 H A) ( 1 2重量部),エタノール( 1 0 0重量部),炭酸ナトリウム( 2 重量部) を加え、 3 0時間還流する。 なおリアクティブ ' イェロー 3の 構造を下記に示す。
. 【化 4】
Figure imgf000020_0001
C.I.リアクティブ ·イエロ一 3 反応液中の溶媒 (H F E— 7 2 0 0 とエタノール) をエバポレーター で揮発させ、 残渣に H F E - 7 2 0 0 ( 1 0 0重量部), 3 5重量%の塩 酸 ( 1 0 0重量部) に氷水 ( 1 0 0重量部) を合わせたものを加え、 激 しく攪拌した後静置する。 下層を分取し、 洗浄液の液性が中性になるま で水洗する。 ろ紙でろ過することで洗浄後の液中の水分を除いた後、 H F E— 7 2 0 0をエバポレーターで揮発させ化合物 2 8にリアクティ プ · イェロー 3が結合した化合物 4 ( 4 5重量部) を得る。
【化 5】 9
Figure imgf000021_0001
(iii) 結合部位の導入反応
化合物 4 (4 5重量部) を HF E— 7 2 0 0 ( 1 0 0重量部) に溶解 後、 0 °C前後に冷却時、 チッソ (株) 製サイラエース S 3 3 0 ( 1 0重 量部)、 N, N—ジシクロへキシルカルポジイミ ド ( 1 0重量部), ジク ロルメタン ( 2 0重量部) を加え、 3時間攪拌する。 更に反応液を常温 に戻し、 3 0時間攪拌する。 反応液を静置後、 反応液がおおよそ二層に 分かれたら下層を分取する。 なお上層と下層の間に濁りを生じるがこれ は下層に加えない。 下層をジクロルメタン ( 2 0重量部) で数回洗った 後、 ろ紙でろ過する。 この後液中の溶媒 (HF E— 7 2 0 0 ) をエバポ レーターで揮発させ目的の化合物 1 (4 0重量部) を得た。
(化合物 2の合成)
リアクティブ · イェロー 3 ( 1 2重量部) の代わりにミカシオン ' ブ リ リアント · ブルー R S ( 7重量部) を用いる以外は化合物 1の合成と 同様にして化合物 2 (4 0重量部) を得た。
なおミカシオン · ブリ リアント · ブルー R Sの化学構造は下記の通り である。
【化 6】
Figure imgf000022_0001
ミカシ才ン · プリリアント · ブル一 RS 場合によってスルホン酸ナトリウムの部分がスルホン酸になっている ものもあるので、 その塲合は水酸化ナトリウム等でスルホン酸ナトリウ ムに変換した後に使用する。
上記化合物 1 , 2を感光性撥液膜に用いた場合、 基板 1 と絶縁膜 3は 上記の広い波長範囲のいずれかの波長を透過すれば良い。 従って、 絶縁 膜 3には、 無機材料としては、 酸化シリコン ( S i O 2) 以外に、 酸化 タンタル(T a 25), 酸化ジルコニウム(Z r〇 2), 酸化ランタン
(L a 203 ) からなる膜厚 3 0 0 nmの薄膜を、 プラズマ化学気相成長 法またはゾルゲル法で形成したものを用いても良い。 また、 有機材料と しては、 ポリ ピニルフエノール (P V P), ポリメチルメタクリ レート
(P MMA) のスピンコート膜を用いても良い。 基板 1 には、 コーニン グ 1 7 3 7等の一般的なガラス基板, 各種プラスチック基板が使用でき る。
感光性撥液膜 4の感光波長を長波長化するもう一つの方法として、 絶 縁膜 3の少なく とも一部に光触媒材料を用いる。 光触媒材料には、 光を 吸収して、 膜中に酸化 · 還元力の強い正孔, 電子を生成し、 光触媒材料 に近接する有機材料を分解する作用がある。 この場合、 感光性撥液膜 4には、 上述した全ての材料が使用できる。 例えば、 忠永, 南, マテリアルインテグレーション 1 4 ( 1 0 ), p p . 9 - 1 3 ( 2 0 0 1 ) . に記載されるように、 絶縁膜 3 と感光性撥液膜 4 の間に、 例えば厚さ約 1 0 n mの酸化チタン ( T i 〇 2 ) からなる光触 媒材料をゾルゲル法で塗布形成する。 酸化チタンは、 4 0 0 n m以下の 波長を吸収して光触媒作用を生じるため、 基板 1 , 絶縁膜 3には 4 0 0 n m以下の波長を透過する材料を用いればよい。この場合、基板 1 には、 ガラス基板, 透光性の高いポリイミ ド等からなるプラスチック基板、 が 使用できる。 また、 絶縁膜 3には、 上述した無機材料を使用できるが、 有機材料は光触媒材料に分解されるため、 使用しない方が良い。
これは、 後述する半導体材料 7 も同様であり、 有機材料は使用しない 方が良い。 さらに、 光触媒材料として、 6 0 0 n m以下の可視光を吸収 して光触媒作用を生じる、 いわゆる可視光応答型光触媒材料を用いる場 合は、 基板 1 , 絶縁膜 3、 には 6 0 0 n m以下の波長を透過する材料が 使用できる。 従って、 上述の材料を全ての無機材料が使用できる。
上記以外の光触媒材料を用いて感光性撥液膜 4を加工する方法で、 絶 縁膜 1 , 半導体膜 7、 に有機材料が使用できる方法については、 (実施例 6 ) で説明する。
以上のようにして形成した本発明の電極基板の上に、 ソース電極 5 , ドレイン電極 6、 及び下部にゲート電極 2を有する絶縁膜表面、 夫々の 少なく とも一部を跨って覆う様に半導体膜 7を形成すると、 薄膜卜ラン ジス夕が構成できる。半導体膜 7には、以下の部材と製法が使用できる。 無機材料としては、 厚さ約 2 0 0 n mのアモルファス (非晶質) シリコ ン膜を、 シランと水素 (S i H 4 + H 2 ) を原料ガスとして、 基板温度 2 5 0 °Cとしてプラズマ化学気相成長法を用いて形成した後、 フォ トリ ソグラフィ一法を用いて、 S F 6をエッチングガスとしてドライエッチ ングで島上に加工して、 半導体膜 7を得る。 また、 これをレーザァニ一 ルすれば多結晶シリコン膜にすることもできる。 このように、 半導体膜 7に無機材料を用いる場合は、 絶縁膜 3にも酸化シリコン, 窒化シリコ ン等の無機材料を用いることが望ましい。 また、 半導体膜 7を形成する 前に、 絶縁膜 3の表面から感光性撥液膜を除去した方が、 絶縁膜 3 と半 導体膜 7の界面が安定化して、 良好なトランジスタ特性が得られる。 例 えば、 アモルファスシリコンを用いた場合、 電界効果移動度 0 . 5 cm 2 Z V s , しきい値電圧 2 V , オンノオフ電流比 7桁の、 一般の薄膜トラン ジス夕と同等の性能が得られた。 有機材料としては、 低分子系ではペン タセン,チォフェンオリゴマ一に代表されるァセン系材料を室温〜 100°C の基板温度で真空蒸着法を用いて形成する。 マスク蒸着またはエツチン グガスに酸素を用いたフォ トリソグラフィ一法を用いて、 島状に加工さ れた半導体膜 7を形成する。 ペン夕センの場合は、 トルエン, クロロフ オルム等を溶媒とする可溶性の前駆体, 誘導体材料にして、 キャス卜, ピンコート, ディ ップコート等の塗布法で形成できる。 また、 高分子系 では、 ポリチォフェン系として高度に規則的なナノ構造であるレジオレ ギュラー (r egi o— r egu l ar) (鎖全体が同じ方向に並んで、 頭と尻がくつ つく配列をしている) 構造を有するポリ _ 3, へキシルチオフェン ( P 3 H T ) , ポリフルオレン系ではフルオレン一バイチォフェン (F 8 T 2 ) の共重合体、 またポリフエ二レンピニレン ( P P V ) を上述した 塗布法で形成できる。 半導体膜 7に有機材料を用いる場合は、 ゲート電 極 2上の感光性撥液膜 4を除去せずに、 その上に半導体膜 7を形成する と トランジスタ特性が向上した。 例えば、 ペン夕セン蒸着膜の場合、 感 光性撥液膜 4上に形成すると、 電界効果移動度 1 . 0 cm 2 Z V s , しき い値電圧一 2 V , オン/オフ電流比 7桁の性能を示したが、 感光性撥液 膜 4を除去した絶縁膜上に形成すると、 電界効果移動度 0 . 2 cm2 / V s, しきい値電圧— 5 V,オン/オフ電流比 4桁と性能が劣化した。これは、 感光性撥液膜 4には有機半導体材料の配向秩序を向上する作用があるた めと考えられる。
【実施例 2】
本実施例では、 下部電極 2をインクジェッ ト等の印刷法で形成し、 半 導体膜 7をキャス 卜法で形成した場合を、 薄膜トランジスタの平面図を 示す第 2図を参照にしながら説明する。 下部電極 2の材料及び印刷法に は、 実施例 1の上部電極 5 , 6 と同じものを使用できる。 下部電極 2以 外は、 実施例 1 と同じ材料, 製法が使用できる。 インクジェッ ト法を用 いた場合、 ゲート電極となる下部電極 2は、 図に示すようなドッ トが連 なった形状を呈する。 これは、 インクジェッ トのヘッ ドから噴出された 導電性ィンクが、 均一な基板 1上で噴出時における ドッ 卜形状の痕跡を 残して等方的に濡れ拡がるためである。 このように下部電極 2の形状が 製法に依存して変形した場合も、 本発明では、 この形状と概ね同一なパ ターン形状を有する感光性撥液膜パターンが絶縁膜 3上に形成されるた め、 上部電極 5, 6はこの下部電極 2のパターン形状を概ね反転した形 状として、 絶縁膜 3上に自己整合して形成できる。 この上にキャス ト法 を用いて、 例えば P 3 H Tを塗布形成すると、 図に示すように半導体膜 7の位置がずれることがある (図には右上方向にずれた例を示す)。 この ような位置ずれが生じても、 本発明の薄膜トランジスタでは均一なスィ ツチ特性が得られた。 これは以下の理由に依る。 一般的に薄膜トランジ ス夕特性は、 ゲ一ト電極である下部電極 2 とソース/ドレイン電極であ る上部電極 5 , 6に挟まれた部材で形成される寄生容量のばらつきに依 存して変動し、 不均一化する。 一般的な薄膜トランジスタ構造では、 半 導体膜 7の上に上部電極 5 , 6を形成する、 いわゆる トップコンタク ト 構造が用いられる。 この場合、 上下電極および半導体膜が位置ずれする と寄生容量が変動して、 特性が不均一化する。 一方、 本発明では、 上下 電極は自己整合して形成され位置ずれしない。 また、 上下電極を形成し てからその上に半導体膜 7を形成する、 いわゆるボトムコンタク ト構造 であるため、半導体膜 7は上下電極に挟まれず、寄生容量に寄与しない。 従って、 本発明の薄膜トランジスタでは、 印刷法を用いて上下電極 2, 4 , 半導体膜 7を形成しても均一な薄膜トランジスタ特性が得られる。 絶縁膜も印刷法で形成すれば、 全てが印刷法で形成され、 均一な特性を 有する薄膜トランジスタが得られる。
【実施例 3】
本実施例では、 下部電極の少なくとも一部をなす 2本のゲート電極配 線と、 上部電極の少なく とも一部をなす 2本の信号配線の交差部に形成 された 4個の薄膜トランジスタからなる、 2行 2列アクティブマトリク ス型薄膜トランジス夕基板およびその製法を、 平面図と断面図を表す第 3図を参照しながら説明する。 本実施例の各層の材料と製法は、 実施例 1 , 2と同じであるため、 特に必要がある以外は説明を省く。
本実施例では、 前述した 「導電性インクの非浸透作用」 および 「導電 性ィンクの架橋作用」 を利用して信号配線 Zドレイン電極とソース電極 Z画素電極を形成するため、 主にゲ一卜配線 Z電極を構成する下部電極 2のパターン形状として、 第 3図 ( a ) に示すような特徴を有する形状 を用いる。 すなわち、 隣接配置された開口を有するリング状の 2個の矩 形 8が、 接続部 9で 1ケ所接続された形状を特徴とする 2本のゲ一ト配 線 電極が、 間隙 1 0を介して互いに近接配置される。 このゲ一卜配線 Z電極 5の左端には矩形のゲート端子 1 1が接続され、 信号配線 Zドレ ィン電極 5の端子形成に利用する端子形成用下部電極 1 2が、 間隙 1 0 を介して 2本のゲート配線 Z電極の上下に近接配置される。 特に、 下部 電極 2の形状として、 ゲート配線/電極の接続部 9の幅 (第 3図 ( a ) 中の a )、およびゲ一ト配線/電極同士および端子形成用下部電極 1 2 と の間隙 1 0の幅 (第 3図(a )中の b ) が、 隣接するリング状の開口を有 する矩形 8同士の間隙の幅 (第 3図 ( a ) 中の c ) より小さい形状を用 いて、 矩形同士の間隙に沿って導電性インクを塗布焼成したところ、 前 記矩形 8同士の間隙に沿って接続部 9を乗り超えて連続した直線状の、 信号配線およびドレイン電極として機能する上部電極 5が形成された。 また、 リ ング状の矩形 8の親液領域である開口部に導電性インクを塗 布 · 焼成したところ、 ソース電極及び画素電極として機能する上部電極 6が開口内に自己整合して形成された (第 3図 (b ) )。 上記の電極基板 上に、 電極基板上の信号配線/ソース電極 5 , ドレイン電極 Z画素電極 6、 及び両者間に介在する下部にゲート配線/電極 2を有する絶縁膜表 面、 夫々の少なく とも一部を跨って覆う様に半導体膜を形成すると、 ゲ 一ト配線/電極 2 と信号配線 Zドレイン電極 5の各交差部分に 4個の薄 膜トランジス夕が配置された、 アクティブマトリクス型薄膜トランジス 夕基板が完成する。 本実施例のポイントは、 「導電性インクの非浸透作 用」 および 「導電性インクの架橋作用」 を利用して、 導電性インクで信 号配線/ドレイン電極となる上部電極 5を塗布形成する際に、 導電性ィ ンクがゲ一ト配線 Z電極 2間の間隙 1 0に浸透して上部電極 5同士がシ ョー卜せず、 また、 導電性インクが接続部 9を乗り超えずに上部電極 5 が断線せず、 上部電極 5が縦方向に連続して形成されるように、 矩形 8 同士の間隙の幅、 すなわち上部電極の幅 cを、 前記間隙 1 0の幅 aおよ び接続部 9の幅 bよりも大きく とる点である。 具体的には、 c = 1 5 mに対して、 a = b = 3 とすると上記作用が生じた。
この下部電極形状と信号配線/ドレイン電極形状の関係を表す平面図 を、 第 4図に示す。 第 4図 ( a ) は、 間隙 1 0の幅 bを上部電極 5の幅 c と同程度以上にした場合であり、 導電性ィンクが間隙 1 0に浸透して 隣接する上部電極 5同士がショートした。 また、 第 4図(b )は、 接続部 9の幅 aを上部電極 5の幅 c と同等以上とした場合であり、 導電性ィン クが接続部 9上の撥液領域を乗り超えずに断線した。 第 4図 ( b ) のよ うに接続部 9の幅 aを大きくすればゲート配線 Z電極の抵抗値が下がる ため、 表示装置に用いる薄膜トランジスタ基板としては有利である。 こ の断線対策として、 第 4図 ( c 一 1 ) には、 接続部上に導電性インクを 再塗布して接続する例を示した。 この際、 再塗布前に H e C dレーザ等 で感光性撥液膜を除去し、 また比較的粘性が高い導電性ィンクを用いる とよい。 但し、 本方法での修正には、 時間を要する問題がある。
紫外レーザ照射等により接続部 9の表面から感光性撥水膜を除去して から、 接続部 9の幅 aの大きさにかかわらず接続部 9で断線することな く上部電極 5または信号配線/ドレイン電極 5を形成することができる。 これに対して、 第 4図 ( c 一 2 ) は、 断線不良が生じないように下部 電極形状で対策した例であり、 接続部 9を複数に分割 (図では 3分割) して、接続部' 9全体の幅が上部電極幅 c以上となる場合でも、接続部個々 の幅を上部電極幅 c以下にする。 こうすれば、 「導電性インクの架橋作 用」 で個々の接続部が乗り超えられ、 上部電極 5は断線せず、 同時にゲ ート配線/電極として抵抗を下げることができる。 具体的には、 c = 1 5 ^ mに対して、 b ' = 1 5 1本とすると断線したが、 5 mに 3 分割したところ架橋して繋がった。 また、 第 4図 ( c — 3 ) では、 接続部 9においてリング状の矩形を内 側に凹ませて局所的に上部電極幅 cを大きく した下部電極形状の例であ り、接続部 9の幅 aに対して cをより大きくすることができ、 「導電性ィ ンクの架橋作用」 が増強して上部電極の信号配線部が断線せずに形成で きるようになる。
第 3図, 第 4図に示した実施例では、 個々のゲート配線 Z電極 2にお いて、 隣接配置された開口を有するリング状の矩形 8を上下辺が水平に なるように配置したが、 本発明はこれに限る必要はない。 例えば第 5図 に示すように、 矩形 8の位置を交互に上下にずらした構成でも良い。 こ の場合、 信号配線が形成される矩形 8同士の間隙に対して、 ゲート配線 ノ電極同士の間隙 1 0が直線的に交わらないため、 矩形 8同士の間隙に 導電性ィンクを滴下した際に、 ィンクが間隙 1 0の左右両方向に流れて 断線乃至は短絡する不良が生じにく くする作用が確認された。 このよう に、 間隙 1 0の幅を上記のように狭めて導電インクの非浸透作用を利用 するだけでなく、 ゲート配線 Z電極形状に工夫することで、 塗布プロセ スで形成する信号配線の断線や短絡する不良を抑制できる。
以上のようにして、 ゲート配線/電極と信号配線 Zドレイン電極およ びソース電極/画素電極とが絶縁膜を介して自己整合して対峙した電極 基板を形成し、 ゲ一ト配線/信号配線交差部に薄膜トランジス夕が配置 されたアクティブマトリクス型薄膜トランジスタ基板を形成することが できた。 実施例 1及び 2に示した方法を用いれば、 このアクティブマト リクス型薄膜トランジスタ基板は、 全て印刷法を用いて製造することが できる。
最後に、 上部電極 5 , 6を形成する導電性インク材料に言及する。 こ の基板を光透過型の表示装置に用いる場合は、 画素電極 Zソース電極 6 は透明である必要があるため、 実施例 1に記載した塗布型 I T O材料, 導電性高分子材料を使用する。 反射型表示装置に用いる場合は、 表示性 能向上には可視波長領域で反射率が高い A g等を用いるのが有効である。 【実施例 4】
本実施例では、 下部電極の少なく とも一部を成す m本のゲート電極配 線と、 上部電極の少なくとも一部を成す n本の信号配線の交差部に形成 された m x n個の薄膜トランジスタからなる、 m行 n列アクティブマト リクス型薄膜トランジスタ基板およびその製法を、 平面図を示す第 6図 〜第 9図と断面図を示す第 1 0図を用いて説明する。 基本的な構成は、 実施例 3と同じであり、 まず、 隣接配置された開口を有するリング状の n個の矩形が互いに少なく とも 1ケ所以上の接続部 9 (本例では 2ケ所) で接続された m本のゲート配線/電極 2が、 間隙 1 0を介して互いに近 接配置される (第 6図)。 特に、 間隙 1 0の幅 bと、 個々の接続部 9の幅 aを、 リング状の開口を有する矩形同士の間隙 c以下にすると、 この間 隙 cに導電性ィンクを塗布焼成して、 信号配線 Zドレイン電極として機 能する n本の上部電極 5を、 接続部 9上の撥液領域を乗り超えて下部電 極に連続して自己整合した直線形状に形成できる。 間隙 1 0に導電イン クが浸透して、 上部電極 5同士がショートすることもない。
また、 本実施例では、 下部電極 2の一部として、 一体形成された端子 形成用下部電極 1 2が、 m本のゲート配線 Z電極 2の外周を取り囲むよ うに配置される。 端子形成用下部電極 1 2より外側の基板 1の端部に上 部電極 5が形成されるのを防止するには、 この部分にシールマスクを貼 り付けて、 上部電極 5形成後に剥がせば良い。 また、 本実施例では、 端 子形成用下部電極 1 2の信号端子 1 3部の幅を上部電極幅 cよりも大き く取った。 これは、 単に上部電極端子の面積を大きく して、 後述する信 号回路との接触抵抗を下げるためばかりでなく、 比較的長い信号配線 5 を導電性ィンクで塗布形成するためのィンク溜めに利用するためである。 すなわち、 配線配線 5形成用に幅 cの間隙に沿って滴下した導電性ィン クが多過ぎる場合は、 この信号端子 1 3部に導電性インクが流れ込み、 また、 少な過ぎる場合は、 この信号端子 1 3から導電性インクが供給さ れ、 適量の導電性インクで上部電極 5が形成されるように作用する (第 7図)。 この電極基板上に、 半導体膜 7を実施例 3と同様の配置, 同様の 方法, 同様に材料で形成して、 m本のゲート配線 2と n本の信号配線 5 の交差部に m X n個の薄膜トランジス夕が形成される (第 8図)。 さらに この上に、保護膜 1 4を形成後、画素 Zソース電極 6, ゲート端子 1 1, 信号端子 1 3、の上から保護膜を除去してスルーホール 1 5を形成する。 この保護膜およびスルーホールの形成には、 例えば、 窒化シリコンまた は酸窒化シリコンを、 基板温度 1 5 0 °C以上でプラズマ化学気相成長法 を用いて形成後、 S F 6をエッチングガスとしてフォ トリソグラフィー 法を用いてドライエッチング加工する。 その際、 スル一ホールの位置は 多少ずれても構わないため、 フォ トレジス トを印刷形成しても良い。 ま た、 感光性ポリイミ ドなどの有機膜を塗布 · 仮焼成した後に、 マスク露 光 · 現像すれば、 印刷法で保護膜及びスルーホールを一括形成できる。 実施例 3に記した印刷製法と、 この保護膜 Zスルーホールの印刷製法を 併用すれば、フォ トリソグラフィ一法を用いずに、印刷法のみを用いて、 絶縁膜 3を介して、 ゲート配線 Z電極 2 と信号配線 Z画素電極 5 , 6が 自己整合配匱されたァクティブマトリクス型薄膜トランジス夕基板を形 成できる。 また、 下部電極 2をフォ トリソグラフィ一法を用いて微細に 加工形成すれば、 上部電極 5 , 6 もその概ね反転パターン形状として、 微細に形成され、 髙精細なアクティブマトリクス型薄膜トランジスタ基 板を形成できることは言うまでもない。
【実施例 5】
本実施例では、 本発明のアクティブマトリクス型薄膜トランジスタ基 板を用いた表示装置を、 主な装置構成の平面図と断面図を示す第 1 4図 を参照しながら説明する。 アクティブマトリクス型薄膜トランジスタ基 板 1 6のゲート端子 1 1にはゲート走査回路 1 7が、 信号端子 1 3には 信号回路 1 8が、 TAB (Tape Automated Bonding)法または C〇 G (Chip on Glass)法によって接続され、 さらに両回路はコント口一ル回路 1 9に 接続される。 表示素子 2 0がアクティブマトリクス型薄膜トランジスタ 基板 1 6の各画素電極と対向電極 2 1の間に挟持される。 ゲート走査回 路 1 7から出力される走査電圧が印加されたゲート配線ノ電極に接続さ れた薄膜トランジス夕が動作して、 この薄膜トランジスタに接続された 画素電極に、 走査電圧と同期して信号回路から供給された信号電圧が加 わり、 表示素子がいわゆる線順次駆動されて、 表示装置が動作する。 本 実施例の薄膜トランジスタ基板構成に対しては、 表示素子 2 0として、 液晶表示素子, 電気泳動素子などの容量駆動型素子が適用できる。 横電 界方式の液晶表示装置の場合は、 周知のように対向電極 2 1が薄膜トラ ンジス夕基板内に構成されるため、 本図と異なるが、 基本的には同様に 適用できる。 また、 有機エレク トロルミネセンス (O L E D) 装置等の 電流駆動型表示素子の場合も、 周知の O L E D駆動用アクティブマトリ クス型薄膜トランジス夕基板を本発明で構成すれば、 適用可能である。 この表示装置は携帯電話, フラッ トテレビ, ノート P C等のフラッ トデ イスプレイに適用できる。 また、 本発明の薄膜トランジスタは表示装置 以外に、 非接触 I Cカードなどに代表される R F I D装置など薄膜トラ ンジス夕を利用するあらゆる半導体装置に適用できることは言うまでも ない。
【実施例 6】
本実施例では、 感光性撥液膜の裏面露光方法及び装置構成を、 その概 略構成を示す第 1 5図を参照にしながら説明する。 下部電極 2 と絶縁膜 3を順次積層した後、 感光性撥液膜 4をディ ップコートした基板 1が用 意される。 この場合、 感光性撥液膜 4は基板 1裏面と絶縁膜 3表面に付 着する。 シースヒータ等の加熱機構が内蔵されアルミ等からなる支持板 2 3の表面に形成された、 酸化チタンに代表される膜厚約 2 0 0 n mの 光触媒膜 2 4を、 上記の基板 1に密着させる(第 1 5図 ( a ) )。 密着性を 向上するため、 支持板 2 3 と光触媒膜 2 4の間に緩衝材として P D M S 等からなるゴム板を挟むと有効である。 基板 1の裏面から、 基板, 絶縁 膜を透過し光触媒膜が吸収する波長の光を照射すると、 光触媒膜 2 4の 表面に酸化力の強い正孔キヤリァが生成される。 この正孔キヤリァが隣 接した感光性撥液膜を直接分解して、 感光性撥液膜 4が下部電極 2 と概 ね同一パターン形状に加工される。 この際、 加熱機構で光触媒膜 2 4を 1 0 O t:以上に予め加熱しておく と、 感光性撥液膜 4のパターン加工精 度が向上し、 最小パターン幅 3 mまで加工できた。 これは、 光触媒膜 表面に水分が付着している場合、 まず正孔キヤリァが水を酸化分解して 〇H基を生成し、 この O H基が感光性撥液膜を間接的に分解するため、 O H基が光触媒膜 2 4と感光性撥液膜 4の間隙を浮遊移動して、 遮光領 域の感光性撥液膜 4も分解除去してしまうためと考えられる。 加熱によ り、 光触媒膜表面から吸着水分を予め除去しておけば、 O H基による間 接分解プロセスが働かず、 移動距離が短い正孔キヤリァによる直接分解 プロセスのみが働いて、感光性撥液膜 4のパターン加工精度が向上する。 また、 光触媒膜 2 4の表面は凹凸があるものより平滑な方が、 光触媒膜 2 4と感光性撥液膜 4の密着性が向上して、 パターン加工精度と効率が 向上する。
実施例 1に記載したように、 光触媒膜材料として酸化チタンを用いた 場合は、 露光波長が 4 0 0 n m以下であり、 基板 1 と絶縁膜 3にはこの 波長を透過する材料を用いる。 窒素ドープ酸化チタン等の可視光応答型 光触媒材料を用いた場合は、 露光波長が 6 0 0 n m以下であり、 基板 1 と絶縁膜 3にはこの波長を透過する材料を用いる。 本方法では、 光触媒 材料を絶縁膜中に使用しないため、 上記条件を有する有機材料を絶縁膜
3 , 半導体膜 7に使用できる。 また、 本方法で感光性撥液膜を加工する 場合、 裏面露光の波長には、 感光性撥液膜を直接加工しない波長の光が 使用できるため、 電極基板の材質として、 例えば、 感光性撥液膜 4とし て 3 0 0 n m以下の感光波長を有するフッ化アルキル系シランカツプリ ング剤に対して、 基板 1をコ一二ング 1 7 3 7 といったガラス基板、 ま たは絶縁膜 3に P V Pなどの有機材料、 のように、 基板および絶縁膜の うち少なくとも一方が、 感光性撥液膜の感光波長に対して不透明な材質 を用いることができる。
【実施例 7】
本実施例では、 実施例 6と同じく m行 n列アクティブマトリクス型薄 膜トランジスタ基板およびその製法を、 平面図を示す第 1 7図〜第 2 2 図を用いて説明する。 本実施例の第一の特徴は、 矩形 8において半導体 膜 7が形成される左辺を除いた他の三辺に図に示すような鋸状の形状を 用いる点である。 これは後述するように、 隣接する薄膜トランジスタが 電気的に干渉して誤動作することを防止するための工夫である。 矩形 8 と接続部 9からなり、 互いに近接配置された複数のゲート配線 2 (第 1 7図) の上に絶縁膜 3 と感光性撥液膜 4が順次積層され (図示してい ない)、裏面露光によって図ゲ一ト配線 2と同一形状に感光性撥液膜が加 ェされる (第 1 8図)。適量の導電性ィンクを用いて信号配線 5 と画素電 極 6が形成される。 この際、 信号配線 5 と画素電極 6は、 第 7図同様に 直線または長方形状に形成される。 但し、 矩形 8の鋸状の上下右辺とは 鋸状の先端に端が接するように形成される。 これは、 信号配線 5 と画素 電極 6の形成に用いられる液体の導電性ィンクが、 鋸形状の凹部に浸入 して表面積を増やすより、 浸入しないで表面積を減らしたほうがェネル ギ一的に安定なためである。 この結果、 画素電極 6 と矩形 8の左辺との 間で形成される容量と比べて、 画素電極 6 と矩形 8の上下右辺の間で形 成される容量は無視できるほど小さくなる。 同様にして、 信号配線 5 と 矩形 8の左辺の間で形成される容量と比べて、 信号配線 5 と矩形 8の右 辺の間で形成される容量は無視できるほど小さくなる。 この結果、 各信 号配線 5は、 矩形 8の左辺を介して図中の右側で接する画素電極 6 との み電気的結合を強く し、 その他の鋸状の端と接する部分は電気的結合を 弱めることができる。 矩形 8の左辺上に第 8図と同様に半導体膜 7を塗 布形成して薄膜トランジスタが形成される。 本実施例では、 特に矩形 8 の左辺上のみに選択的に半導体膜 7を蒸着形成する方法を説明する。 こ のため、 第 2 0図に示すように、 信号配線 5 と画素電極 6を塗布形成し た後に、 フォ トマスクを用いて表面から紫外光を部分的に照射して、 矩 形 8左辺上以外 8 — 1から感光性撥液膜を除去する。 この基板を真空蒸 着装置にセッ トして、 基板温度と圧力を適当に調節してペン夕セン半導 体分子を蒸着する。 すると、 感光性撥液膜が残存する矩形の左辺 8 — 2 上のみに、 ペン夕セン半導体分子からなる半導体膜 7が選択形成される (第 2 1 図)。 この選択成長の詳細は、 例えば、 S . Ye r l a ak e t a l . , Phys i c a l Rev i ew B 68 , 1 94509 (2003) . を参照されたい。 この上に保護絶 緣膜を形成し (図示していない)、 画素電極上などにスルーホール 1 5を 形成して、 実施例 6同様の T F T基板が完成する。
以上、 各実施例の本発明によれば、 下部電極自身をフォ トマスクに利 用して下部電極のパターン形状が転写された感光性撥液膜が作る親液 Z 撥液領域を用いて、 下部電極の反転パターン形状を有する上部電極を形 成するため、 下部電極と上部電極は自己整合して位置合せされ、 下部電 極を印刷法で形成した場合でも位置ずれが生じない。 このため、 印刷法 を用いて、 絶縁膜を介して下部電極と上部電極が正確に位置合せされた 電極基板を形成できる。導電性ィンクを用いた上部電極の塗布形成時に、 導電性ィンクの非浸透作用と架橋作用が利用できるように、 下部電極パ ターン形状に工夫すれば、 絶縁膜を介して互いに交差する自己整合配置 された配線 Z電極を印刷法できる。 印刷法による電極基板の製造工程数 削減効果を第 1 6図に示す。 従来のフォ トリソグラフィー法では、 一つ の電極形成に 8工程、 合計 1 9工程要するのに対して、 本発明の印刷法 を用いれば半分以下の 7工程で製造可能であり、 生産性向上効果は明ら かである。 産業上の利用可能性
以上のように本発明にかかる電極基板、 及びそれを用いた、 薄膜トラ ンジス夕は、低価格な表示装置等の半導体装置に用いるのに適している。

Claims

請 求 の 範 囲
1 . 基板上に、 下部電極、 表面に撥液 z親液領域を有する絶縁膜、 およ び、 上部電極が順次積層された電極基板において、 下部電極と絶縁膜表 面の撥液領域のパターン形状が概ね一致し、 上部電極が、 主に絶縁膜表 面の撥液領域以外の親液領域上に形成され、 そのパターン形状が下部電 極のパターン形状を概ね反転した自己整合した形状であることを特徴と する電極基板。
2 . 請求項 1において、 下部電極としてゲ一卜電極が形成され、 上部電 極としてソース電極およびドレイン電極が、 下部電極と概ね一致するパ 夕一ン形状で絶縁膜表面に形成された撥液領域によって 2ケ所以上に分 離された親液領域上に形成され、 そのパターン形状が下部電極であるゲ ―ト電極形状を概ね反転した自己整合した形状を有することを特徴とす る電極基板、 および前記電極基板上の、 ソース電極, ドレイン電極、 及 び両者間に介在する絶縁膜表面 (ゲート電極領域) の、 夫々の少なくと も一部を跨って覆う様に半導体膜が形成されたことを特徴とする薄膜ト ランジス夕。
3 . 請求項 1 において、 下部電極として複数のゲート配線 Z電極が形成 され、 上部電極として複数の信号配線, ソース Zドレイン電極、 及び画 素電極が、 下部電極と概ね一致するパターン形状で絶縁膜表面に形成さ れた撥液領域によつて複数に分離された親液領域上に形成された電極基 板、 およびこの電極基板上のソース電極, ドレイン電極、 及び両者間に 介在する絶縁膜表面の撥液領域(ゲート配線/電極領域)、 夫々の少なく とも一部を跨って覆う様に半導体膜が形成された薄膜トランジスタが、 ゲート配線と信号配線の各交差部分に夫々配置されたことを特徴とする アクティブマトリクス型薄膜トランジスタ基板。
4 . 請求項 3において、 下部電極として、 隣接配置された開口を有する リング状の複数の矩形が互いに少なく とも 1箇所以上で接続された形状 を特徴とする複数のゲート配線/電極が、 互いに近接配置され、 上部電 極として、 前記ゲート配線 /電極に対して、 前記矩形同士の間隙に接続 部を乗り超える形で信号配線およびソース/ドレイン電極が連続して自 己整合して形成され、 前記矩形のリング状の開口部に画素電極が形成さ れることを特徴とするァクティブマトリクス型薄膜トランジス夕基板。
5 . 請求項 4において、 個々のゲート配線 Z電極を構成する開口を有す る複数の矩形を接続する接続部の幅、 および複数のゲート配線/電極同 士の間隙の幅が、 前記個々のゲート配線 Z電極を構成する開口を有する 複数の矩形同士の間隔よりも小さいことを特徴とするァクティブマトリ クス型薄膜トランジスタ基板。
6 . 請求項 3〜 5の薄膜トランジス夕基板をァクティブマトリクススィ ツチに用いたことを特徴とする液晶, 電気泳動、 または有機エレク ト口 ルミネセンス表示装置。
7 . 請求項 2の薄膜トランジスタを少なく とも一部に用いたことを特徴 とする R F I D装置。
8 . 請求項 1〜3において、 感光性撥液膜として一部がフッ素または水 素で終端された炭素鎖を含む感光性撥液性単分子膜を用いたことを特徴 とする電極基板, 薄膜トランジスタ、 およびアクティブマトリクス型薄 膜トランジスタ基板。
9 . 基板上に下部電極, 絶縁膜, 感光性撥液単分子膜を順次積層し、 裏 面露光によりゲート電極で遮光されない絶縁膜表面から感光性撥液単分 子膜を除去して親液領域を形成して、 パターン形状が下部電極と概ね一 致するように感光性撥液単分子膜を加工して、 主に該親液領域上に金属 超微粒子, 金属錯体、 または導電性高分子を少なくとも一つ含んだ液体 材料 (導電性インク) を塗布 · 焼成して上部電極を形成することを特徴 とする請求項 1〜 5の電極基板, 薄膜トランジスタ、 およびアクティブ マトリクス型薄膜トランジスタ基板の形成方法。
1 0 . 請求項 9において、 不透光性の下部電極, 透光性の絶縁膜, 感光 性撥液膜を順次積層した透光性の基板表面上に、 基板, 絶縁膜, 感光性 撥液膜を透過して下部電極を透過しない波長の光で光触媒作用を示す酸 化チタン, 窒素ド一プ酸化チタン, チタン酸ストロンチウム等からなる 光触媒材料が表面に形成された基板を近接配置し、裏面露光により基板, 絶縁膜, 感光性撥液膜を透過した光を吸収した光触媒材料が示す光触媒 作用によって感光性撥液膜を分解除去して、 下部電極と概ね同一形状に パターン加工することを特徴とする、 請求項 1〜 5の電極基板, 薄膜ト ランジス夕、 およびアクティブマトリクス型薄膜トランジス夕基板の形 成方法。
1 1 . 請求項 1〜 5において、 基板および絶縁膜のうち少なくとも一方 が、 感光性撥液膜の感光波長を透過しない材質で形成されていることを 特徴とする電極基板, 薄膜トランジスタ、 及びァクティブマトリクス型 薄膜トランジスタ基板。
PCT/JP2004/012143 2003-09-04 2004-08-18 電極基板、薄膜トランジスタ、表示装置、及びその製造方法 WO2005024956A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
GB0603679A GB2420017B (en) 2003-09-04 2004-08-18 Thin-film transistor substrate, and its production method
US10/569,834 US7521716B2 (en) 2003-09-04 2004-08-18 Electrode substrate, thin-film transistor, display and its production method
JP2005513621A JPWO2005024956A1 (ja) 2003-09-04 2004-08-18 電極基板,薄膜トランジスタ,表示装置、及びその製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003312079 2003-09-04
JP2003-312079 2003-09-04

Publications (1)

Publication Number Publication Date
WO2005024956A1 true WO2005024956A1 (ja) 2005-03-17

Family

ID=34225098

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/012143 WO2005024956A1 (ja) 2003-09-04 2004-08-18 電極基板、薄膜トランジスタ、表示装置、及びその製造方法

Country Status (7)

Country Link
US (3) US7102155B2 (ja)
JP (1) JPWO2005024956A1 (ja)
KR (1) KR100754096B1 (ja)
CN (1) CN100481510C (ja)
GB (1) GB2420017B (ja)
TW (1) TWI305289B (ja)
WO (1) WO2005024956A1 (ja)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006303199A (ja) * 2005-04-21 2006-11-02 Ricoh Co Ltd パターン形成方法及び有機薄膜トランジスタ
JP2007081269A (ja) * 2005-09-16 2007-03-29 Dainippon Printing Co Ltd パターン形成体の製造方法、および有機薄膜トランジスタ
JP2007129007A (ja) * 2005-11-02 2007-05-24 Hitachi Ltd 有機半導体膜を有する半導体装置の製造方法
JP2007324201A (ja) * 2006-05-30 2007-12-13 Hitachi Ltd 有機薄膜トランジスタを有する半導体装置の製造方法
JP2008021690A (ja) * 2006-07-11 2008-01-31 Hitachi Ltd パターン形成装置および有機薄膜トランジスタの製造方法ならびに有機薄膜トランジスタ
JP2008034835A (ja) * 2006-06-30 2008-02-14 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2008135731A (ja) * 2006-10-31 2008-06-12 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法、及び半導体装置
JP2008235884A (ja) * 2007-03-16 2008-10-02 Seiko Epson Corp トランジスタ回路形成基板及びトランジスタ製造方法
JP2009105258A (ja) * 2007-10-24 2009-05-14 Konica Minolta Holdings Inc 薄膜トランジスタの製造方法、薄膜トランジスタおよび表示装置
JP2009272523A (ja) * 2008-05-09 2009-11-19 Konica Minolta Holdings Inc 薄膜トランジスタおよび薄膜トランジスタの製造方法
JP2009283862A (ja) * 2008-05-26 2009-12-03 Hitachi Ltd 薄膜トランジスタ装置およびその製造方法
US7923916B2 (en) 2006-06-30 2011-04-12 Lg Display Co., Ltd. Dual panel type organic electroluminescent display device and method of fabricating the same
JP2012089857A (ja) * 2011-11-28 2012-05-10 Dainippon Printing Co Ltd パターン形成体の製造方法、および有機薄膜トランジスタ
KR101394261B1 (ko) 2010-03-29 2014-05-13 삼성디스플레이 주식회사 유기 발광 표시 장치
JP2014150277A (ja) * 2007-07-17 2014-08-21 Kovio Inc シード印刷及びめっきによるコンタクト金属及び相互接続金属の印刷

Families Citing this family (56)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7102155B2 (en) * 2003-09-04 2006-09-05 Hitachi, Ltd. Electrode substrate, thin film transistor, display device and their production
CN100568457C (zh) * 2003-10-02 2009-12-09 株式会社半导体能源研究所 半导体装置的制造方法
US7638807B2 (en) * 2003-10-28 2009-12-29 Sumitomo Metal Mining Co., Ltd. Transparent conductive multi-layer structure, process for its manufacture and device making use of transparent conductive multi-layer structure
US20050170643A1 (en) * 2004-01-29 2005-08-04 Semiconductor Energy Laboratory Co., Ltd. Forming method of contact hole, and manufacturing method of semiconductor device, liquid crystal display device and EL display device
JP4661065B2 (ja) * 2004-03-22 2011-03-30 セイコーエプソン株式会社 相補型有機半導体装置
US7416977B2 (en) * 2004-04-28 2008-08-26 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing display device, liquid crystal television, and EL television
US7550769B2 (en) 2004-06-11 2009-06-23 Semiconductor Energy Laboratory Co., Ltd. Light emitting element, light emitting device and semiconductor device
JP2006156426A (ja) * 2004-11-25 2006-06-15 Seiko Epson Corp 導電性パターンの形成方法
KR20060116534A (ko) * 2005-05-10 2006-11-15 삼성에스디아이 주식회사 박막 트랜지스터, 그 제조 방법 및 이를 구비한 평판 표시장치
KR101169079B1 (ko) * 2005-05-13 2012-07-26 엘지디스플레이 주식회사 유기 박막 트랜지스터 및 그 제조 방법과, 이를 이용한디스플레이 장치 및 그 제조 방법
DE102005035589A1 (de) * 2005-07-29 2007-02-01 Polyic Gmbh & Co. Kg Verfahren zur Herstellung eines elektronischen Bauelements
US7417202B2 (en) * 2005-09-02 2008-08-26 White Electronic Designs Corporation Switches and systems employing the same to enhance switch reliability and control
US7439465B2 (en) * 2005-09-02 2008-10-21 White Electronics Designs Corporation Switch arrays and systems employing the same to enhance system reliability
GB2432044A (en) * 2005-11-04 2007-05-09 Seiko Epson Corp Patterning of electronic devices by brush painting onto surface energy modified substrates
JP2007208132A (ja) * 2006-02-03 2007-08-16 Ngk Insulators Ltd 積層体の検査方法及びヒートスプレッダモジュールの検査方法
US8138075B1 (en) 2006-02-06 2012-03-20 Eberlein Dietmar C Systems and methods for the manufacture of flat panel devices
US8124172B2 (en) * 2006-03-02 2012-02-28 E.I. Du Pont De Nemours And Company Process for making contained layers and devices made with same
JP5230597B2 (ja) 2006-03-29 2013-07-10 プラスティック ロジック リミテッド 自己整合電極を有する電子デバイス
JP2007300012A (ja) * 2006-05-02 2007-11-15 Seiko Epson Corp 金属配線形成方法、アクティブマトリクス基板の製造方法、デバイス及び電気光学装置並びに電子機器
WO2007133614A2 (en) * 2006-05-12 2007-11-22 University Of Kentucky Bis-quaternary ammonium cyclophane compounds that interact with neuronal nicotinic acetylcholine receptors
GB0610171D0 (en) 2006-05-23 2006-06-28 Robitaille Jean Pierre Valved nasal canula
US7491646B2 (en) * 2006-07-20 2009-02-17 Xerox Corporation Electrically conductive feature fabrication process
US20080128685A1 (en) * 2006-09-26 2008-06-05 Hiroyuki Honda Organic semiconductor device, manufacturing method of same, organic transistor array, and display
JP5091449B2 (ja) * 2006-10-03 2012-12-05 株式会社日立製作所 単分子を利用した有機トランジスタ及びfet
DE102006047388A1 (de) * 2006-10-06 2008-04-17 Polyic Gmbh & Co. Kg Feldeffekttransistor sowie elektrische Schaltung
US7923718B2 (en) * 2006-11-29 2011-04-12 Xerox Corporation Organic thin film transistor with dual layer electrodes
US20080151473A1 (en) * 2006-12-20 2008-06-26 Nokia Corporation Electronic components and a method of manufacturing the same
WO2008144759A2 (en) * 2007-05-21 2008-11-27 Plextronics, Inc. Organic electrodes and electronic devices
WO2008144762A2 (en) * 2007-05-21 2008-11-27 Plextronics, Inc. Organic electrodes and electronic devices
JP5150138B2 (ja) * 2007-05-23 2013-02-20 株式会社ジャパンディスプレイイースト 表示装置の製造方法
JP2009094413A (ja) * 2007-10-11 2009-04-30 Sumitomo Chemical Co Ltd 薄膜能動素子、有機発光装置、表示装置、電子デバイスおよび薄膜能動素子の製造方法
WO2009055628A1 (en) * 2007-10-26 2009-04-30 E. I. Du Pont De Nemours And Company Process and materials for making contained layers and devices made with same
JP2009152368A (ja) * 2007-12-20 2009-07-09 Hitachi Ltd 半導体装置およびその製造方法
GB2466495B (en) * 2008-12-23 2013-09-04 Cambridge Display Tech Ltd Method of fabricating a self-aligned top-gate organic transistor
US20120061659A1 (en) * 2009-05-27 2012-03-15 Sumitomo Chemical Company, Limited Organic photoelectric conversion element
CN102470660B (zh) * 2009-07-27 2014-11-19 E.I.内穆尔杜邦公司 制造围阻层的方法和材料以及由其制成的器件
TWI402968B (zh) * 2010-02-10 2013-07-21 Au Optronics Corp 畫素結構及其製造方法以及電子裝置的製造方法
CN102782580B (zh) * 2010-02-26 2015-04-22 株式会社尼康 图案形成方法
WO2013046013A1 (en) 2011-09-29 2013-04-04 Trudell Medical International Nasal insert and cannula and methods for the use thereof
RU2607823C2 (ru) * 2011-11-03 2017-01-20 Конинклейке Филипс Н.В. Формирование структуры органических светоизлучающих устройств
JP5783094B2 (ja) * 2011-11-30 2015-09-24 株式会社リコー p型酸化物、p型酸化物製造用組成物、p型酸化物の製造方法、半導体素子、表示素子、画像表示装置、及びシステム
US20130285891A1 (en) * 2012-04-26 2013-10-31 Shenzhen China Star Optoelectronics Technology Co., Ltd. Lcd panel and pixel electrode thereof
TWI617629B (zh) * 2013-05-01 2018-03-11 Jsr股份有限公司 具有凹圖案的基材的製造方法、組成物、導電膜的形成方法、電子電路及電子元件
KR20150021009A (ko) * 2013-08-19 2015-02-27 주식회사 엘지화학 유기물 마스크를 포함하는 적층체 및 이를 이용한 유기 발광 소자의 제조방법
CN104009093B (zh) * 2014-06-13 2016-08-31 青岛大学 一种高k介电层水性氧化铟薄膜晶体管的制备方法
JP6620919B2 (ja) * 2014-10-31 2019-12-18 国立大学法人山形大学 有機エレクトロルミネッセンス照明装置
TWI547918B (zh) * 2014-11-28 2016-09-01 友達光電股份有限公司 面板裝置及其檢測方法
CN105068375B (zh) * 2015-09-01 2017-05-31 深圳市华星光电技术有限公司 用于光配向的光罩及光配向方法
CN108878536B (zh) * 2017-05-10 2021-08-17 中国科学院苏州纳米技术与纳米仿生研究所 薄膜晶体管、薄膜晶体管阵列基板的制作方法及显示装置
CN107104141B (zh) * 2017-05-11 2020-06-19 西安交通大学 金刚石基背栅型氢终端场效应晶体管及其制备方法
CN107170834B (zh) * 2017-06-30 2019-11-26 上海天马微电子有限公司 薄膜晶体管、阵列基板、显示装置
JP6818715B2 (ja) * 2018-04-27 2021-01-20 株式会社Joled 表示パネル、表示装置、および、表示パネルの製造方法
JP2020181190A (ja) 2019-04-24 2020-11-05 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示装置及びその製造方法
CN111261682B (zh) * 2020-01-21 2022-12-02 京东方科技集团股份有限公司 电容结构、像素结构、显示面板
US11674222B2 (en) * 2020-09-29 2023-06-13 Applied Materials, Inc. Method of in situ ceramic coating deposition
TWI805492B (zh) * 2022-09-22 2023-06-11 元璋玻璃股份有限公司 發光屏幕組、發光屏幕及其製作方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6472163A (en) * 1987-09-11 1989-03-17 Matsushita Electric Works Ltd Formation of thin film pattern
JPH05175233A (ja) * 1991-12-25 1993-07-13 Fujitsu Ltd 液晶装置の製造方法
JP2003149831A (ja) * 2001-11-09 2003-05-21 Seiko Epson Corp 単分子層のパターン形成方法、パターン化単分子層を利用した導電膜パターンの形成方法、及び電気光学装置
JP2003158134A (ja) * 2001-11-22 2003-05-30 Toshiba Corp 半導体装置及びその製造方法
JP2003162058A (ja) * 2001-11-28 2003-06-06 Seiko Epson Corp 膜パターンの形成方法、膜パターン、半導体装置の製造方法、半導体装置、電気光学装置の製造方法、及び電気光学装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3304671B2 (ja) 1995-03-27 2002-07-22 株式会社日立製作所 薄膜トランジスタの製造方法及び製造装置
KR20010085420A (ko) 2000-02-23 2001-09-07 기타지마 요시토시 전계발광소자와 그 제조방법
US7244669B2 (en) 2001-05-23 2007-07-17 Plastic Logic Limited Patterning of devices
JP4266596B2 (ja) 2001-11-06 2009-05-20 大日本印刷株式会社 導電性パターン形成体の製造方法
JP4672233B2 (ja) 2001-11-06 2011-04-20 大日本印刷株式会社 導電性パターン形成体の製造方法
JP4217868B2 (ja) * 2002-05-07 2009-02-04 大日本印刷株式会社 エレクトロルミネッセント素子およびその製造方法
JP2004157151A (ja) 2002-11-01 2004-06-03 Sharp Corp 表示装置用マトリクス基板およびその製造方法
EP1434281A3 (en) * 2002-12-26 2007-10-24 Konica Minolta Holdings, Inc. Manufacturing method of thin-film transistor, thin-film transistor sheet, and electric circuit
EP2166543B1 (en) 2003-09-02 2011-03-23 Plastic Logic Limited Production of electronic devices
JP2005079560A (ja) * 2003-09-04 2005-03-24 Hitachi Ltd 薄膜トランジスタ,表示装置、およびその製造方法
US7102155B2 (en) * 2003-09-04 2006-09-05 Hitachi, Ltd. Electrode substrate, thin film transistor, display device and their production

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6472163A (en) * 1987-09-11 1989-03-17 Matsushita Electric Works Ltd Formation of thin film pattern
JPH05175233A (ja) * 1991-12-25 1993-07-13 Fujitsu Ltd 液晶装置の製造方法
JP2003149831A (ja) * 2001-11-09 2003-05-21 Seiko Epson Corp 単分子層のパターン形成方法、パターン化単分子層を利用した導電膜パターンの形成方法、及び電気光学装置
JP2003158134A (ja) * 2001-11-22 2003-05-30 Toshiba Corp 半導体装置及びその製造方法
JP2003162058A (ja) * 2001-11-28 2003-06-06 Seiko Epson Corp 膜パターンの形成方法、膜パターン、半導体装置の製造方法、半導体装置、電気光学装置の製造方法、及び電気光学装置

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006303199A (ja) * 2005-04-21 2006-11-02 Ricoh Co Ltd パターン形成方法及び有機薄膜トランジスタ
JP2007081269A (ja) * 2005-09-16 2007-03-29 Dainippon Printing Co Ltd パターン形成体の製造方法、および有機薄膜トランジスタ
JP2007129007A (ja) * 2005-11-02 2007-05-24 Hitachi Ltd 有機半導体膜を有する半導体装置の製造方法
JP2007324201A (ja) * 2006-05-30 2007-12-13 Hitachi Ltd 有機薄膜トランジスタを有する半導体装置の製造方法
DE102006054551B4 (de) * 2006-06-30 2013-03-28 Lg Display Co., Ltd. Herstellungsverfahren einer organischen Elektrolumineszenz-Anzeigevorrichtung des Doppelebenen-Typs
JP2008034835A (ja) * 2006-06-30 2008-02-14 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
US8536778B2 (en) 2006-06-30 2013-09-17 Lg Display Co., Ltd. Dual panel type organic electroluminescent display device and method of fabricating the same
US7923916B2 (en) 2006-06-30 2011-04-12 Lg Display Co., Ltd. Dual panel type organic electroluminescent display device and method of fabricating the same
JP2008021690A (ja) * 2006-07-11 2008-01-31 Hitachi Ltd パターン形成装置および有機薄膜トランジスタの製造方法ならびに有機薄膜トランジスタ
JP2008135731A (ja) * 2006-10-31 2008-06-12 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法、及び半導体装置
JP2008235884A (ja) * 2007-03-16 2008-10-02 Seiko Epson Corp トランジスタ回路形成基板及びトランジスタ製造方法
JP2014150277A (ja) * 2007-07-17 2014-08-21 Kovio Inc シード印刷及びめっきによるコンタクト金属及び相互接続金属の印刷
JP2009105258A (ja) * 2007-10-24 2009-05-14 Konica Minolta Holdings Inc 薄膜トランジスタの製造方法、薄膜トランジスタおよび表示装置
JP2009272523A (ja) * 2008-05-09 2009-11-19 Konica Minolta Holdings Inc 薄膜トランジスタおよび薄膜トランジスタの製造方法
JP2009283862A (ja) * 2008-05-26 2009-12-03 Hitachi Ltd 薄膜トランジスタ装置およびその製造方法
KR101394261B1 (ko) 2010-03-29 2014-05-13 삼성디스플레이 주식회사 유기 발광 표시 장치
JP2012089857A (ja) * 2011-11-28 2012-05-10 Dainippon Printing Co Ltd パターン形成体の製造方法、および有機薄膜トランジスタ

Also Published As

Publication number Publication date
TWI305289B (en) 2009-01-11
KR100754096B1 (ko) 2007-08-31
US20060261334A1 (en) 2006-11-23
KR20060057000A (ko) 2006-05-25
CN1846312A (zh) 2006-10-11
US20060267006A1 (en) 2006-11-30
GB2420017A (en) 2006-05-10
CN100481510C (zh) 2009-04-22
TW200510852A (en) 2005-03-16
US7521716B2 (en) 2009-04-21
US7102155B2 (en) 2006-09-05
GB2420017B (en) 2007-05-09
JPWO2005024956A1 (ja) 2006-11-16
US7394095B2 (en) 2008-07-01
US20050051770A1 (en) 2005-03-10
GB0603679D0 (en) 2006-04-05

Similar Documents

Publication Publication Date Title
WO2005024956A1 (ja) 電極基板、薄膜トランジスタ、表示装置、及びその製造方法
US6828582B1 (en) Thin film transistor, display device and their production
JP5521270B2 (ja) 薄膜トランジスタアレイ、薄膜トランジスタアレイの製造方法、および薄膜トランジスタアレイを用いたアクティブマトリクス型ディスプレイ
US7977144B2 (en) Thin film transistor array panel and manufacture thereof
JP4431081B2 (ja) 有機薄膜トランジスタの製造方法及び液晶表示素子の製造方法
JP2008042043A (ja) 表示装置
US20120211737A1 (en) Manufacturing method of semiconductor device
US7989143B2 (en) Method of manufacturing a semiconductor device having an organic thin film transistor
KR101348025B1 (ko) 박막 트랜지스터의 제조방법
JP6229658B2 (ja) 薄膜トランジスタ及びその製造方法、画像表示装置
WO2009057514A1 (en) Organic transistor, organic transistor array, and display device
JP5741832B2 (ja) アクティブマトリックス基板及びアクティブマトリックス基板の製造方法、液晶表示装置
JP2009272523A (ja) 薄膜トランジスタおよび薄膜トランジスタの製造方法
US8013327B2 (en) Electronic device
US20080199634A1 (en) Method for manufacturing organic device and electronic apparatus
KR20080079826A (ko) 액상의 유기 반도체물질을 이용한 액정표시장치용 어레이기판 및 그 제조 방법
GB2435717A (en) Organic active matrix display device
CN111864069A (zh) 一种薄膜晶体管及其制备方法、显示装置
JP5151782B2 (ja) Tftアレイ基板の製造方法
JP2010021402A (ja) 有機tft

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200480024872.6

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2005513621

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 0603679.2

Country of ref document: GB

Ref document number: 0603679

Country of ref document: GB

WWE Wipo information: entry into national phase

Ref document number: 1020067003942

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 2006261334

Country of ref document: US

Ref document number: 10569834

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1020067003942

Country of ref document: KR

122 Ep: pct application non-entry in european phase
WWP Wipo information: published in national office

Ref document number: 10569834

Country of ref document: US