TWI308763B - Method for operating single-poly non-volatile memory device - Google Patents

Method for operating single-poly non-volatile memory device Download PDF

Info

Publication number
TWI308763B
TWI308763B TW095130240A TW95130240A TWI308763B TW I308763 B TWI308763 B TW I308763B TW 095130240 A TW095130240 A TW 095130240A TW 95130240 A TW95130240 A TW 95130240A TW I308763 B TWI308763 B TW I308763B
Authority
TW
Taiwan
Prior art keywords
region
channel
gate
voltage
source
Prior art date
Application number
TW095130240A
Other languages
English (en)
Other versions
TW200721189A (en
Inventor
Shih Chen Wang
Hsin Ming Chen
Chun Hung Lu
Ming Chou Ho
Shih Jye Shen
Ching Hsiang Hsu
Original Assignee
Ememory Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ememory Technology Inc filed Critical Ememory Technology Inc
Publication of TW200721189A publication Critical patent/TW200721189A/zh
Application granted granted Critical
Publication of TWI308763B publication Critical patent/TWI308763B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0466Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
    • G11C16/0475Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS] comprising two or more independent storage sites which store independent data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0425Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a merged floating gate and select transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0466Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/4234Gate electrodes for transistors with charge trapping gate insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66659Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66833Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a charge trapping gate insulator, e.g. MNOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7835Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7887Programmable transistors with more than two possible different levels of programmation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • H01L29/7923Programmable transistors with more than two possible different levels of programmation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Read Only Memory (AREA)

Description

1308763 九、發明說明: 【發明所屬之技術領域】 本發明係有關於-種非揮發性記憶體(n〇n v〇論_〇ry, NVM)裝置之操作方法,制是有關於—種具有閘極通道以及間隙 道單層複曰xsingle_p〇ly)非揮發性記憶體裝置及改 變間隙壁通道之啟始的方法,其巾鮮層複祕轉發性記 憶體裝置具有不對稱的輕摻_gMy d〇ped “,LDD)區域。 【先前技射ί】 非揮發性記憶體是目前普遍被用來儲存資料的電子儲存媒體 之一,其最重要的特性便是存入非揮發性記憶體中的資料不會因 為屯源供應的中斷而消失。廣義地講,硬碟機、可抹除且可程式 唯讀忠憶體(erasable programmable read-only memory,EPROM)、可 電性抹除且可程式唯讀記憶體(electrically erasable pr〇grammable read-only memory, EEPROM)以及快閃記憶體(flash mem〇ry)等記 憶裝置都是屬於非揮發性記憶體,因其所儲存的資料在未被供予 電源的情況下仍能保存。 依據記憶體之讀寫次數的限制,非揮發性記憶體又可被區分 為多次可程式化記憶體(multi-time programmable memory,MTP memoiy)以及單次可程式化記憶體(one_time pr〇grammabie memory, OTP memory)兩種。 Ϊ308763 夕*可私式化(ΜΤΡ)§2»憶體具有可重覆讀寫的功能,例如可電 除且可程式唯讀記憶體(EEPROM)以及快閃記憶體等,在設計上必 須搭配一些相關的電路’以支援資料寫入、抹除以及讀取等不同 操作。單次可程式化(ΟΤΡ)記憶體僅能提供單次的資料寫入,因此 不需要抹除功能的電路’而僅需搭配具程式化和讀取功能的電路 即可正常運作。因此,用來控制單次可程式化記憶體操作的電路 會較用來控制多次可程式化記憶體操作的電路簡單許多,以達到 _ 簡化製造程序以及降低製造成本等優點》 為了提高單次可程式化記,It體在實際朗上的可行性,單次 可程式化記憶體可以利用類似可抹除且可程式唯讀記憶體 (EPROM)之抹除方式(例如,紫外線照射)來抹除内部儲存的資料, 然而目刖亦有人提出可利用簡單的電路設計來控辦:欠可程式化 心體’使單次可喊化記憶體也可以提供數:欠㈣重覆讀寫的 功能。 ° ..... 絲記鮮元叹單対域化記鮮元的結構設 I、有類似的堆疊結構’若從結構上來區分,主要又可分為雔声 =石夕非揮發_體以及單層複___pdy)麵發性: 體,而在雙層複晶赠揮發性 心 ΟΝΟ複合絕緣外以及—田点嫌虱化矽層/石夕軋層組成之 來控制貢料存取的控制閘極。記棒單 ⑽_可以利賴似電容的原理,將感應電荷鍺存於浮動= 1308763 中以改變記憶單元的起始電壓(threshold voltage,Vth),達到儲存 〇或1等資料之目的。 =另外一方面,在先進邏輯製程中,嵌入雙層複晶矽非揮發性 記L體,將使整個製程成本大幅增加,並造紐輯元件因為有額 ^的受熱_ (thermalbudget)献變其躲雜,接著需重新調 整轉特性,造成麵開發時紐後,故在先進邏難程中,單 鲁層複晶辦揮舰記憶體具有—定優勢並視為下—代-個相當具 有競爭優勢之嵌入式非揮發性記憶體。 . 單層複晶矽非揮發性記憶體由於可與一般CMOS製程相容, 口此帛被應用在肷入式記憶體(embeddedmemory)領域,例如,混 δ efl號(mixed-mode)電路或微控制器(mjcr〇_c〇ntr〇iier)内的喪入式 .非揮發記憶體等等。 籲 相關單層複晶矽非揮發性記憶體之習知技藝可參酌美國專利 第5,761,126號「採低寫入電壓寫入之單層複晶矽可抹除且可程式 唯讀記憶體記憶胞(SINGLE POLY EPROM CELL THAT UTILIZES A REDUCED PROGRAMMING VOLTAGE TO PROGRAM THE CELL)」;美國專利第6,930,002號「低電壓寫入 之單層複晶矽可抹除且可程式唯讀記憶體記憶之方法(method FOR PROGRAMMING SINGLE-POLY EPROM AT LOW OPERATION VOLTAGES)」;以及美國專利第6,025,625號「單層 1308763 複晶石夕可電抹除且可程式唯讀記憶體記憶胞、及其陣列結構 (SINGLE-POLY EEPROM CELL STRUCTURE OPERATIONS AND ARRAY ARCHITECTURE) 〇 習知的單層複㈣非揮發性記題仍有諸多缺點待改善。首 先’習知的單層複晶辦揮發性記鐘單元較佔郎面積,此為 其應用上之-大話病。目前為止,針對目前先進9〇奈米及以下之 丨半導闕輯縣,記紐製造業者騎單層複晶料次可程式化 記憶體尺寸的進-步微小化,絲_合適的解決方案。 錢料聽雜小化過財,所祕作賴从難氧化 層厚度都會跟著縮小,例如在9〇奈米技術中,最厚的氧化層厚度 位於5〇。埃到6〇埃之間,這對想利用浮置閘極技術製造多次可程 式化單層複晶石夕非揮性記憶體造成極大挑戰性,最主要是因為 太薄之’氧化(tunnd oxide)層會嚴重影響長時間電荷儲存料 ► dong term charge retention);但如果若要提高氧化層厚度,勢必又 與現行邏輯製程不相容。 再者,習知的單層複晶石夕非揮發性記憶體需要操作在較高的 電^態下,例如至少8至1〇伏特的輕合井(_pie械)電壓如 此Ί以在随穿氧化(論el 〇xide)層之間產生足夠的電場強度,俾 =仃貝料的寫人動作。由於這些操作電壓往往高於%供應電壓(例 如供輸入/輸出電路之3.3伏特的%供應電壓)許多,因此對於更 1308763 先進不米製程中厚度僅有數十埃之閘極氧化層會造成嚴重可靠度 問題。此外,要產生這些相對較高的輕,就需要提供額外的高 電壓元件與相關電路配合。 因此,如何降低操作電壓以及盡量避免利用邏輯製程中存在 氧化層為下_世代非揮性記憶體元件之主要癥結之在;而本發 月亦即針對此改善,並易於欲入於下—世代之邏輯製程之内。 【發明内容】 η本發明之主要目的即在提供—種雙通道單層複^何抹除且 可程式唯讀記題裝置及其寫人、讀取及抹除之低·操作方 法’亦解決上述習知技藝之問題。 、本發明提供一種單層複晶矽非揮發性記憶體單元的寫入操作 方法’該單層複祕雜發性記紐單元包含有—第—導電型離 子=’―第二導電型源極摻雜、—第二導電型雜摻雜區,以 及介於該_摻_與紐極掺籠之_—通道區域,其中該 通,區域又分為紐相同之—第—通道區域以及減於該第一通 道區域的—第二通道區域,且該第—通道具有—啟始電壓^; 一 閘極介電層,設於該第—通道區域正上方;—控制閘極,疊設於 該閘極介電層上;—罐子,設於馳糊極繼上,且該側壁 子位於該第二通道區域之正上方,其中該側壁子包含有一浮置的 電何捕陷介質(charge trapping medium);以及—第二導電型輕摻雜 1308763 没極(lightly doped drain,LDD)區域,設於該控制閘極與源極摻雜區 之間;該寫入操作方法包含有: 將該離子井接一井電壓vB; 將該沒極摻雜區電連接至一汲極電壓Vd,其中施加足夠^電 壓使汲極與離子井之接面Quncti〇n)形成反偏壓(reversebias);; 將該源極摻雜區電連接至一源極電壓Vs ;以及 將該控制閘極電連接至一閘極電壓VG,使該第一通道呈開啟 φ 及強反轉(%0吨inversi〇n)的狀態,載子(carriers)從該源極摻雜 區被拉進該第-通道,導致「通道熱電子(chaimel
Hot Electron, CHE)」產生’而經由離子撞擊(i〇n ίιη_ ―)而產生更多熱 *'電子’透過·電壓所形成之垂直電場吸引該熱電子轉向、注入 . 並被捕陷在該電荷捕陷介質内。 根據另-較佳實施例’本彳㈣提供—種單層複砂p通道非 揮發险°己隐體單元的寫入操作方法,該單層複晶石夕P通道非揮發 陡德體單元包含有一 N型井,一 p型源極捧雜區、一 p型沒極 摻雜區,以及介㈣p魏轉祕触p姐極雜區之間的 - P通道,其中該P通道又分為電性相同之—第―通道以及相連 於該第it道的-第二通道,—閘極介電層,設於該第一通道正 上方,-控侧極,疊設於卿極介電層n丨壁子,設於該 控制閘極麵上’且該健子仅於該第二通道之正上方,其中該 侧壁子包含有—浮置的電荷捕陷介質;以及一 p型輕推雜祕 _D)區域,設於該控制閘極與p型源極摻雜區之間 ;該寫入操 11 1308763 作方法包含有: 將該N型井接一 N型井電壓Vb; 將該源極摻雜區浮置(fl〇ating); 才目對於該N型井電壓γΒ為負的汲 將該汲極摻雜區電連接至一 極電壓VD; 。控伽^連接至—4目對於該N型井電壓Vb為正的閘極 BBHE)」^使該 ^ VG,俾使該第—通道呈關閉狀態,產生「帶對帶雜引發熱 電子(Band-t0-BandtunndingindueedH()tElee_ 熱電子注人並被捕陷在該電荷翻介質内。 本發明提供_種單層複_非揮發性記⑽單元雜除操作 方法,該單層複晶料揮發性記憶體單祕含有—第—導電型離 子井’ -第二導電型源極摻雜區、—第二導電魏極摻雜區,以 及介於該源極摻祕與麵極摻雜區H通道區域,其中該 通道區域又分為雜_之—第—通道區域以及桃於該第一通 道區域的-第二通道區域’麟第—通道具有—啟始糕v心一 閘極介電層,設賊第i道區域正上方;—控綱極,疊設於 該閘極介電層上;-繼子’設於該控侧極讎上,且該侧壁 子位於該第二通道區域之正上方,其_該側壁子包含有一浮置的 電荷捕陷介質;以及一第二導電型輕摻雜汲極區域,設於該控制 閘極與源極摻雜區之間;電子係儲存於介於該控制閘極與汲極摻 雜區之間的該浮置的電荷捕陷介質内;該抹除操作方法包含有: 將該離子井電連一井電壓VB ; 12 1308763 將該源極摻雜區電連接至一源極電壓Vs ; 將該汲轉雜區電連接至—祕賴%,其中施加足夠%電 -壓使該沒極與該離子井之接面(junction)形成反偏壓 (reverse bias); 將該控制閘極電連接至一閘極電壓Vg,使該第一通道呈現微 開啟(slight tum-on),載子㈣㈣從該源極摻雜區被拉進該第一通 道,會被該汲極與該離子井反偏壓而造成之汲極崩潰㈤瓜匕 籲 Avalanche)產生撞擊,使被捕陷在該電荷捕陷介質内的電子經由 「汲極崩潰鏡㈤(DfanAvalaneheHGtHGle DAHH)」產生的熱 電洞注入而被電性中和,完成電子的抹除動作。 • 根據另較佳實施例,本發明提供-種單層複晶⑦非揮發性 記憶體單元的抹除操作方法,該單層複晶石夕非揮發性記憶體單元 包含有一第一導電型離子井,一第二導電型源極摻雜區、一第二 導電型没極摻雜區,以及介於該源極摻雜區與該沒極捧雜區之間 •的-通道區域,其中該通道區域又分為電性相同之一第一通道區 域以及相連於該第-通道區域的H道區域;—間極介電 層’设於該第-通道區域正上方;—控綱極,疊設於該閑極介 電層上,一側壁子,設於該控制閘極侧壁上,且該側壁子位於該 第二通道區域之正上方,其中删壁子包含有—浮置的電荷捕陷 介質;以及一第二導電型輕摻雜汲極區域,設於該控制閘極與源 極摻雜區之間;電子係儲存於介於該控制閘極與汲極摻雜區之間 的該浮置的電荷捕陷介質内;該抹除操作方法包含有:
13 1308763 將該離子井電連—井電壓Vb ; 浮置該源極摻雜區(vs=;Q0ating); - 將紐極摻雜區電連接至—相對於該離子井電壓VB為正之電 壓VD ; 將該控制間極電連接至一相對於該離子井電壓VB為負的閑極 電壓VG,_】該第—通道’俾使被捕陷在該電荷聽介質内的電 子經由「帶對帶引發熱電洞注入(Bandt0細ω職1 Hot腿 uyection’ BBHH)」產生的熱電洞注入而被電性中和,完成電子的 抹除動作。 . 根彻—餘實補,本㈣提供-鮮賴晶轉揮發性 記憶體單元的抹除操作方法,該單層複晶石夕非揮發性記憶體單元 包含有-第-導電型離子井,一第二導電型源極換雜區、一第二 導電魏極摻雜區,以及介於該源極摻雜區與該沒極換雜區之間 的-通道區域’射該通道區域又分為電性相同之—第一通道區 籲域以及相連於該第-通道區域的一第二通道區域;一間極介電 層’設於該第-通道區域正上方;一控制間極,疊設於該閉極介 電層上;-纖子,設於該控制間極側壁上,且該側壁子位於該 第一通道區域之正上方’射該麵子包含有—浮置的電荷捕陷 介質;以及-第二導電型輕摻雜沒極區域,設於該控制間極與源 極摻雜區之間;電子係儲存於介於該控制間極與汲極摻雜區之間 的該浮置的電荷捕陷介質内;該抹除操作方法包含有: 將該離子井電連一井電壓vB; 14 1308763 浮置該源極換雜區(Vs=floating); 將該汲極摻雜區電連接至一足夠但不使該汲極及該離子井的 接面(junction)形成順偏(forward bias)之没極電壓vD ; 將該控制閘極電連接至一與該汲極電壓Vd反向的閘極電壓 VG,,俾使被捕陷在該電荷捕陷介質内的電子經由「福樂_諾漢隧 牙(Fowler-Nordheim tunneling,FN tunneling)」,完成電子的抹除動 作。 本發明提供一種單層複晶矽非揮發性記憶體單元的讀取操作 方法,該單層複晶石夕非揮發性記憶體單元包含有一第一導電型離 子井,一第二導電型源極摻雜區、一第二導電型汲極摻雜區,以 及介於該源極摻雜區與該汲極摻雜區之間的一通道區域,其中該 通道區域又分為電性相肖之—帛—通道區域以及相連於該第一通 道區域的-第二通道區域;—閘極介電層,設於該第_通道區域 正上方;一控制閘極,疊設於該閘極介電層上;一侧壁子,設於 該控制_趣上,且細壁子位於該第二通道㈣之正上方, 其中該侧壁子包含有—浮置的電荷捕陷介質;以及—第二導電型 輕摻雜及極區域,α於該控制Μ極與源極捧雜區之帛;電子可以 儲存於介職控_極歧極摻騎之間的餅置的電荷捕陷介 質内;該讀取操作方法包含有: 將該離子井電連一井電麗γΒ ; 將該汲極摻雜區電連接至一汲極電壓VD ; 將該源極摻雜區電連接至一與該没極電壓Vd同極性之源極電 1308763 壓Vs,其中Vs之絕對值又大於vD之絕對值;以及 將為控制閘極電連接至一閘極電壓%,其中施加之閘極電壓 VG可使第-通道區域形成導舰態(▲⑽。 本發明提供-種單層複晶♦轉發性記憶體單元的讀取操作 方法,該單層複晶辦揮發性記紐單元包含有—第-導電型離 子井,-第二導電型雜摻雜區、—第二導電魏極摻雜區,以 及介於該極摻雜區與該祕掺雜區之間的一通道區域,其中該 通道區域又分為電性相同之—第—通道區域以及相連於該第一通 道區域的一第一通道區域;一閘極介電層,設於該第一通道區域 正上方,一控制閘極,疊設於該閘極介電層上;一侧壁子,設於 該控制閘極趣上,且該觀子錄該第二通道區域之正上方, 其中該侧壁子包含有一浮置的電荷捕陷介質;以及一第二導電型 輕摻雜汲極區域,設於該控制閘極與源極摻雜區之間;電子可以 儲存於介於該控制閘極與汲極摻雜區之間的該浮置的電荷捕陷介 質内;該讀取操作方法包含有: 將該離子井電連一井電壓vB; 將該汲極摻雜區電連接至一汲極電壓vD ; 將該源極摻雜區電連接至一與該汲極電壓VD同極性之源極電 壓Vs,其中vs之絕對值又小於vD之絕對值;以及 將該控制閘極電連接至一閘極電壓vG,其中施加之閘極電壓 Vg可使第一通道區域形成導通狀態(tum_on)。 16 1308763 4了使貴審查委M能更進—步了解本發明之特徵及技術内 容,請參閱以下有關本發明之詳細說明與附圖。然而所附圖式僅 供參考與說明用,並非用來對本發明加以限制者。 【實施方式】 。本發明提供-種單層複祕非揮發性記憶體單元之結構及其 操作方法,_的是,本發料層複晶得揮發性記憶體結構可 #與目前先進90奈米及以下之半導體邏輯製程完全相容,具備極佳 的下世代元件縮小化能力。 在很多〇·18微米邏輯製程以下,通常會使用ΟΝΟ疊層當間 隙壁,理由如下:第一,為了防止金屬石夕化物(Salicide)形成於間 隙壁而導致極朗極導通岐元件失效,制含有氣石夕化合 物(SiN)會比純使用二氧化石夕(⑽2)當間隙壁材料更不容易發生 此if況,第- ’因為製程上接觸孔(c〇ntact)及閘極複晶石夕阳咖 ❿蝴兩層光賴的對,Alig_nt)不是軸精確,很可能源没 極接觸孔會往f雜複祕靠近轉致此觀孔财間雜,並破 壞此το件結構與可靠性;而當接觸孔之侧選擇比高時(二氧化石夕 對氮石夕化合物)’氮石夕化合物可以當作一個侧停止層物㈣ st〇pper)。所以G·18微麵輯製程以下,可以使用⑽〇 4層組成 間隙壁。 但ΟΝΟ疊層;ί;僅可以在邏輯製程中扮演一個重要角色,同時 1308763 也在非揮發性記憶财形成-個電荷層;藉由電荷量在此〇N〇 冗層中變化而改變通迢之導通程度,進而達成記憶體中可以區別 —“0”跟“1”,這種方法廣泛應用在現在俗稱的 SONOSCSemiconductor-Oxide-Nitride-Oxide-Semiconduc ㈣ MONOSdVM-Oxide-Nitride-Oxide-SemicoiKteor)技術。但是 ΟΝΟ疊層通常使用於非揮性記憶體之閘極介電層,故與一般邏輯 元件製程多了額夕卜ΟΝΟ疊層製程而不相容;如何利用邏輯製程中 • 邏輯元件之_壁當作電荷儲存層並進—步形成—個非常新賴、 不需要任何額外光罩之非揮性記憶體元件極其為重要。 ·♦ 請參閱第1 ® ’其缘示的是本發明嵌入具有不對稱的輕摻雜 (1神—n,LDD)區域之單層複晶矽非揮發性記憶體單元 l〇a之晶片1〇〇的剖面示意圖。如第】圖所示,晶片包含有一 記麵陣列區域102以及-邏辑元件區域1〇4。在記憶體陣列區域 102内至少包含有-單層複晶梦非揮發性記憶體單元1如,其具有 籲不對稱的輕摻雜_17 doped drain,LDD)區域,在邏輯餅區域 1〇4内則至少包含有-邏輯元件1Gd,其為-電晶體元件可以是 NM0S電晶體或者PMOS電晶體。 單層複晶梦非揮發性記憶體單元l〇a可以是NM〇s或者 PMOS。以NMOS為例,單層複晶石夕非揮發性記憶體單元伽包 含有一 P型井n、一導電閘極18,設於p型井n上、一間極介 電層16,設於導電閘極18與P型井u之間、一 〇如間隙壁2〇, 1308763 又於導龟閘極18的側壁上、一 N+源極摻雜區12,設於ΟΝΟ間隙 土 20側的Ρ型井11中以及一;ΝΓ没極摻雜區14,設於ΟΝΟ間 隙壁20—侧的Ρ型井η中,在導電閘極18與矿源極摻雜區12 之間的ΟΝΟ間隙壁20正下方設有一 nldd區域42,在導電閘極 18與Ν+汲極摻雜區14之間的〇Ν〇間隙壁2〇正下方則沒有见〇1) 區域,構成一不對稱的ldd摻雜。此外,在導電閘極18的正下 方疋義為一第一通道(或者稱為閘極通道)19,在導電閘極18與N+ # 没極摻雜區14之間的0N0間隙壁20正下方則定義有一第二通道 (或者稱為間隙壁通道)29。 -· 邏輯元件l〇d包含有一半導體基底11〇、一導電閘極ns,設 於半導體基底U0上、一閘極介電層116,設於導電閘極118與半 導體基底110之間、一 0N0間隙壁120,設於導電閘極118的侧 壁上、一源極摻雜區112,設於〇Ν〇間隙壁12〇 一側的半導體基 底110中以及一汲極摻雜區114,設於〇Ν〇間隙壁12〇 一側的半 鲁導體基底110中。在導電閘極II8的正下方為-通道II9。此外, 在第一通道119與源極摻雜區112之間具有一 LDD摻雜區142, 而在通道119與汲極摻雜區114之間具有一 LDD摻雜區152,構 成一對稱的LDD摻雜組態。 根據本發明之較佳實施例,ΟΝΟ間隙壁20包含有一矽氧層 22、一氮化矽層24以及一矽氧層26,其中矽氧層22設於導電閘 極18的侧壁上,並且延伸至ρ型井η上,其厚度約為3〇至3〇〇 19 1308763 =声氮Γ層24的厚度約為5G至鄉埃之間,用來作為電 «可Μ儲存帶電電荷,例如電子。閘極介電層 =構成。_極18可以是祕_销構成,但靴於 ^外’在導電間極18、γ源極摻雜區12以及ν+沒極接雜區 可以再形成一層金屬石夕化物(圖未示),以降低接觸阻值。 本=單層複晶石夕非揮發性記憶體單元咖之主要特徵在於 電子,儲存在導電_ 18 _上的圖間隙魏中。此外 發明單層複晶發非揮發性記憶體單元收並非像在邏輯元件中用 ^防止短通道效應的對稱輕摻雜祕,而是不對稱的輕捧雜沒極 >雜組態’並且具有閘極通道19以及赚壁通道29之雙通道。 本發明即藉由控綱_通道29 始賴(thresMd讀卿 Vth),來完成記憶體的寫入以及抹除操作。 ,
另外’第1圖中的單層複晶石夕非揮發性記憶體單元收亦可 以由第2圖巾的單層複晶辦揮發性記麵單元·來取代。如 第2圖师,雜以讀^為例,單驗_轉發性記憶體單 元10b i 3有P型井11、一導電閑極18,設於p型井η上、 -閘極介電層16,設於導電閘極18與p型井u之間、一漏 間_ 20,設於導電閘極18的侧壁上、一矿源極摻雜區12,設 於0N〇間隙壁20 一侧的P型井11中以及一心極摻雜區14, 設於ΟΝΟ難壁2G -側的P型㈣中,在導電難18與n+源 極摻雜區12之間的ONO間隙壁2〇正下方設有一則〇區域42, 20 1308763 .與第1圖不同的是,在導電間極18與N+汲極摻雜區14之間的〇N〇 _壁2〇正下方則設有—PLDD區域54,如此仍然構成一不對 稱的LDD摻雜。職的,在導賴極18的正下方定義為一第一 通道19,在導電閘極1δ與W沒極摻雜區Μ之間的ONO間隙壁 20正下方則定義有一第二通道29。 、下P猎由第3圖至第9圖詳細說明本發明單層複晶石夕非 #揮發性記憶體單元之寫入、抹除及讀取之低輕操作方法。需注 意’以下數據乃針對〇.13财製輯提供者,健參考,孰 習該項技藝者應瞭騎對㈣世代的縣,實際上亦可能會採用 < 不同的電壓範轉。 請參閱第3圖’錄示的是本發明單層複祕轉發性記憶 體單元10a之寫入操作方法之剖面示意圖。當單層複晶石夕非揮發 性記憶體單元l〇a被選取進行寫入或程式化之動作時,係將的及 極摻雜區14(即位元線)電連接至一正的没極電壓%=I至3 Vdd (其中vDD是系統施加於晶片上標準電壓源,例如25v或^ )例如VD-3V至7V ’而將N+源極摻雜區12(即祕線)接 地(Vs=〇V),或者接至一介於0V JL VDD之間的電壓,例如,% 0V至1.5V,藉此提供基體效應(b〇dy effect),p型井u接地(% =0V) ’並將導電閘極18(即字元線)電連接至一間極電壓Vg,其 中丨VG丨g I Vth卜以函〇8為例,Vg=3V至,以刚〇s 為例’ vg=—3v至—7V,使導電閘極18下方之第一通道d呈 21 1308763 開啟及強反轉的祕。在上賴作鱗下,電子從心極換雜區 12被拉進第-通道19,並輯「通道_子(cha^H^e—, CHE)」產生’使熱電子注入並被捕陷在靠近#没極換雜區μ的 ΟΝΟ間隙壁20的氮化矽層24内。 如第4圖所示’若單層複晶石夕非揮發性記憶體單元施為 PMOSL操作另外可_麟謂的「料帶穿隧引發熱電子 (Band-to-Band tunneling induced Hot Elects BBHE)」機制來進 行。例如’將P+沒極摻雜區14電連接至一負的没極電壓v〇,例 如3V至7V,而將p源極摻雜區丨2浮置(fj〇ating)以及N型井 11接地(vb=ov),但是將導電閘極18電連接至一正的問極電壓 vG,例如vG= lv至5V,使導電閘極18下方之第一通道i9(p通 道)呈關f撒態。在上雜作餅下,可齡帶對帶雜引發熱電 子注入ΟΝΟ間隙壁20的氮化矽層24内,完成寫入。 喷參閱第5至7 ® ’其繪示的是本發料層複晶树揮發性 記憶體單元K)a之抹除操作方法之剖面示意圖,其中第5至6圖 係針對單層複晶梦非揮發性記憶體單元1〇a為刪⑽之情形,第 7圖係針對單層複晶石夕非揮發性記憶體單元1〇a為pM〇s之情形。 右本發明料複晶♦非揮發性記髓單元職作為多次可程式化 記憶體之顧,則f具備可電抹除之功能。 如第5圖所不,根據本發明較佳實施例,對_〇8單層複晶 22 1308763 矽非揮發性記憶體單元10a進行 14 # m 雜之轉^ ’將仏極摻雜區 電賴至-正的祕輕^至I (例如對漏$, -2.5V) ’例如Vd=3v至7V,而將p+源轉雜區u以及n 支井11接地,並將導·極18電連接至—正的閘極輕%,其 中閘極 vG鋪微將第—通道19反轉⑽㈣&㈣,而尚未 到強反轉的程度,因此,較合適的電壓範圍為,% (例如對丽⑽, v^o.5V) < Vg < Vdd,例如,Vg==q 5V 至 15v。在上述操 作條件下,被猶在ΟΝΟ _壁2G喊化^| 24 _電子可以 經由「汲極崩潰熱電洞(DrainAvalancheHotHde,DA_」注入 機制來完成抹除動作。利用此機躺好處在於就_〇8而言,因 為閉極電壓VG及汲極電壓Vd都是正電壓操作,不像下面另一個 實施例「帶對帶引發熱電洞3A_d_t〇_Band induced _ H〇ie injection,BBHH)」卿完絲除縛而可能需要㈣極性的間極 電壓vG及汲極電壓vD,減少因為負電壓操作而需要Triple Wdl (或是DeepN-Well)可能性,如此一來不需要額外的製程。 如第6圖所示,根據本發明另一較佳實施例,對νμ〇§單層 複晶矽非揮發性記憶體單元l〇a進行抹除之動作時,亦可以利用
「帶對帶引發熱電洞注入(Band-to-Band induced Hot Hole injeetkm, BBHH)」機制完成抹除動作,其係將n+没極推雜區14電連接至 一正的沒極電壓Vd = Vdd至3VDD,例如VD=3V至7V,而將1ST1" 源極摻雜區12浮置(Vs=Floating),以及N型井11接地(VB = 〇v), 並將導電閘極18電連接至一負的閘極電壓VG,例如VG= — IV 23 1308763 至_3V,使第一通道19關閉。在上述操作條件下,被捕陷在⑽ 側壁子20的氮化石夕層24内的電子經由「帶對帶引發熱電洞注入」 的熱電洞注入而被電性中和,完成抹除動作。利用此機制的好處 在於其抹除電流較小(約50 nA/ ,因此較省電。 如第7圖所示,根據本發明另一較佳實施例,對單層複晶矽 非揮發性記憶體單το l〇a進行抹除之動作時,亦可利用「福樂-諾 漢隧穿(F〇Wler-N〇rdhei__ing,FNtumelhg)」機制完成抹除動 作。對PMOS,其係將没極摻雜區14 f連接至一正的沒極電壓 VD ’例如Vd=+4V至+8V,而將源極摻雜區12浮置編㈣) 以及N型井li接與該没極電壓%相等之電壓(Vbd,並將導 電閘極18電連接至一負的閘極碰%,例如VP·至聲對 NMOS,其聽汲極摻舰14電連接至—較高的、正岐極電墨 Vd ’例如Vd=4v至8V,而將源極推雜區12浮置咖幻 以及P型井11接與該没極電壓相等之電壓,並將導 電閘極18電連接至一負的閘極電壓%,例如Vg==—至—8V。 在上述操作餅下,翻陷在⑽〇間_ 20軌切層24 _ 電子可以經由「福樂·諾漢隨穿」完成電子的抹除動作。 。睛參閱第8 ® ’其繪示的是本發日月單層複晶石夕非揮發性記憶 體單το 10a之讀取操作方法之剖面示意圖。本發明之另一特徵在 於項取操作係採用逆向讀取(reverseread),亦即,使沒極接地,而 在'原、極知力α不等於〇V的電壓。以勵j〇s為例,對單層複晶石夕 24 1308763
非揮發性記憶體單元10a進行讀取之動作時,係將汲極摻雜區M 接地(Vd==0V) ’而將源極摻雜區12電連接至一正電壓Vs,例如
Vs=lv,p型井11接地(vB=ov),並將導電閘極18電連接至〆 正%壓VG,例如vg=Vdd=2 5V,並使閘極對汲極偏壓乂㈤(亦 即 VG-VD) > | Vth |。 此外,為了使讀取更有效率,可以使%及Vs同時平移約 φ 〇·5ν以產生基體效應⑽办Effect),也就是將沒極摻雜區14電 連接至一正電壓ν〇=:0·5ν,而將源極摻雜區12電連接至一正電 壓Vs,例如VS=1.5V ’以及P型井n接地(Vb=〇v),並將導電 閘極18電連接至一正電壓VG,例如Vg=Vdd==2 5V。由在第二 •通道29上面之〇N〇侧壁子儲存電子與否決定第二通道29之導通 程度’右有電子,第二通道29 1域會沒有反轉區域加補㈣ g_on)不導通沒有電子存在*能形成反轉區域,貞彳第二通道 29導通。 一 。睛參閱第9 ® ’魏示岐本拥單層複晶有揮發性記憶 體單元10a之讀取操作方法之剖面示意圖。本發明讀取操作亦可 採用順向讀取(forwardread),亦即,使源極接地,而在没極施加一 不等於0V的電壓。以nm〇S為例,對單層複晶石夕非揮發性記憶 體早几10a進行順向讀取之動作時,係將源極摻雜區12接地% = 〇V) ’而概極摻雜區14電連接至一正電壓ν〇,例如ν〇= ^, p型井11接地(vB=ov)’並將導電_ 18電連接至—正電壓%, 25 l3〇8763 例如Vg—Vdd==2.5V,並使閘極對源極偏壓vGS (亦即Vg—Vs) > I I °
請娜H) W,谢她p触實施例丽〇S 早^稷晶得揮發性記憶體單元娜之源極寫入操作方法之剖面 雔遠圖在°構上觀⑽單層複晶辦揮發性記憶體單元10b =均無LDD,因為源極端無㈣,所以要考慮讓源極端的第三 鲁通道39先導通。於是可以在晶片測試當竹尚未送至客戶端广預 先對記憶體陣列中所有的單層複晶硬非揮發性記憶體單元滿進 =源極端的寫人,將電洞經由「帶對㈣發熱電洞注入 .細㈣姻 induced Hot Hole inject_ 一通道39上方的〇N〇侧壁子20的氮化石夕層24内,達成如同 NLDD的魏’讀财此轉發餘龍之寫人及齡均發生 在及極端29,如上面所述之圖五較佳實施例利用没極崩潰熱電 ^!、圖六較佳實_之帶對料健制注人喊成寫入動作或 疋圖七較佳實施例之福樂_諾醜穿進行抹除動作。根據此實施 例對NMOS單層複晶石夕非揮發性記憶體單元騰進行寫入之動 作時,係將W源極摻雜區12電連接至一源極電壓%,例如I +3至+7V,而將矿沒極摻雜區Μ浮置,VD=fl〇ating,以及基 =躺(Vb=〇V) ’並將導電閉極18電逹接至-負賴Vg,例 如G 2.5V至—3.3V’經此步驟將制注人源極端上之側壁子 而導通第三通道後,最終鱗發性記舰元件棘時之導通與否 決定在客戶端是否對第二通道29上〇N〇側壁子進行寫入動作而 26 1308763 改變第二通道29導通狀態。 综上所述,本發明之優點至少包含有: (1) 本發明所提供之記憶體結構能夠完全與奈米等級之半導體製 造技術相容,這是由於奈米等級(例如9〇奈米、65奈米或45奈米) 之半導體元件,其閘極侧壁上均使用ΟΝΟ間隙壁。 (2) 不需要額外的光罩,因此可以節省成本。
⑶可關時應用在作為多次可程式化(MTp)記髓或者單次可 程式化(ΟΤΡ)記憶體。 (4) 具有非常小的記憶體單元尺寸。 (5) 可以應用在雙位元儲存之領域。 以上所述僅為本發明之較佳實施例 圍所做之辦攸絲飾,皆麵本㈣之蹄_專- 圖式簡單說明】 刪軸辦軸體單元之 體單非揮發性記億 第3 27 8 1308763 第=_示的是本發明單層複辨揮發性記憶體單元之抹 除操作方法之刮面示意圖。 料一較佳實施例單層瓣非揮發性 繼早凡之讀取操作方法之剖面示意圖。 _〇圖_岐本發㈣—較佳實施例膽 發性記麵單元之_以操作方法之勤μ圖。,揮 Φ 【主要元件符號說明】 Π N型井 12 16 18 20 24 29 14 P+汲極摻雜區 19 22 26 42 第一通道 矽氧層 矽氧層 單邊LDD區域 邏輯元件 記憶體陣列區域 半導體基底 汲極掺雜區 通道 矽氧層 梦氧層 P+源極摻雜區 閘極介電層 導電閘極 ΟΝΟ間隙壁 氮化梦層 第二通道 100晶片 104邏輯元件區域 112源極摻雜區 116閘極介電層 118導電閘極 120 ΟΝΌ間隙壁 124氮化矽層 1〇a單層複晶妙非揮發性記憶體單元觀 102 110 114 119 122 28 126 1308763 142 LDD區域 152 LDD區域
29

Claims (1)

1308763 十、申請專利範圍: 21 i 去修正替務.1 t 一種單層複晶石夕非揮發性記憶體單元的寫入操作 複晶矽非揮發性記憶體單元γ q曰 , 平兀^^有一弟一導電型離子井,一第二 二=極摻雜區、—第二導電型汲極摻雜區,以及介於該源極 ==舰極摻雜區之間的—通道區域,其中該通道區域又分 為電性相同H通域以及鱗於該第-通道區域的-第 一通道區域’且該第—通道具有—啟始電壓vth閘極介電層, 设於該第-猶區域正上方;—控_極,疊設於制極介電層 上、’側壁子’设於該控制閘極側壁上,且該側壁子位於該第二 通道區域之正上方’其中該㈣子包含有—浮置的電荷捕陷介質 (ge trapping me出um) ’以及一第二導電型輕摻雜j:及極(Hghtly doped dmm,LDD)區域’設於該控制閘極與源極摻雜區之間;該寫 入操作方法包含有: 將該離子井接一井電壓VB ; 將該汲極摻雜區電連接至一汲極電壓VD,其中施加足夠Vd電 壓使汲極與離子井之接面(juncti〇n)形成反偏壓(reversebias); 將該源極摻雜區電連接至一源極電壓Vs;以及 將該控制閘極電連接至一閘極電壓VG,使該第一通道呈開啟 及強反轉(Strong inversion)的狀態,載子(carriers)從該源極摻雜 區被拉進该第一通道’導致「通道熱電子(Channei Hot Electron, CHE)」產生,而經由離子撞擊(i〇n impact i〇nizati〇n)而產生更多熱 電子’透過閘極電壓所形成之垂直電場吸引該熱電子轉向、注入 30 1308763 並翻陷在該電荷捕陷介質内。 ' 彡巾^專利範圍第丨項所述之單層複晶⑪非揮發性記憶體單元 的寫入操作方法’其巾該砸子简—側壁子,該〇Ν〇側 莖子包3有-石夕氧層以及一I化石夕層,且該控制閘極包含有摻雜 複晶吩。 3. 如申請專利範圍第!項所述之單層複晶石夕非揮發性記憶體單元 的寫入操作方法,其中該控侧極蚊極摻雜區之間沒有⑽之 摻雜。 4. 如申請細_丨項所述之單層複_非揮發性記憶體單元 的寫入操作方法,其中該第—導電型若為p型,職第二導電型 為N型;其中該第—導電型若為㈣,鄉二導電麵為?型。 =口申請專利範圍第i項所述之單層複砂非揮發性記憶體單元 的寫入#作方法,其中該通道區域為N通道,而%介於外至^ 之間;若該通道區域為P通道,而%介於,至— Μ之間。 ^-種早層複轉p通道雜發性記憶體單元的寫人操作 该單層複㈣Ρ通道轉發性記憶體單元包含有型井,二’ 型源極摻雜區、-Ρ型汲極摻雜區,以及介於該ρ型源 與該Ρ型汲極摻祕之間的—Ρ通道,其中該ρ通道又分 31 1308763 Γ--------! 相同之一第—通道以及相連於該第—通道的—第二通道,一門極 =層,設於料—通道正上方;—控綱極,#設於該難介 紅,—側壁子,設於該控侧極側壁上,且該_子位_ ^二通道之正上方,其巾_壁子包含有—浮置的電荷捕陷介X 質,以及-ρ雜摻雜汲極_聊域,設於該控_極與ρ型 源極摻雜區之間;該寫入操作方法包含有: 將该Ν型井接一 ν型井電壓% ; 將該源極摻雜區浮置卬〇adng); 極=極推雜區電連接至—相對於㈣型井電壓%為負軌 將^控綱極電連接至—相對於㈣型井電壓%為正的間極 G,俾使該第-通道呈„狀態,產生「帶對帶穿隧引發孰 電子(Band-to-Band tunneling induced pi f ,、、、 g dUCedHotElect_,BBHE)」,使該 ,、、、電子注入並被捕陷在該電荷捕陷介質内。 利觸6項所述之單層物p通道非揮發性記憶 齡雜’ _____之間沒有 導電型源極摻雜區、—第二導 払雜區與該汲極摻雜區之間的 電型汲極摻雜區,以及介於該源極 一通道區域,其中該通道區域又分 1308763 .々獅 二通,且該第-通道具有-啟始鶴;—心 ,又於料-通道區域正上方;—控姻極,疊設於該閘極 =壁子,設於該控制間極側壁上,且該側壁子位於該第: 之正上方’其中該趣子包含有—浮置的電荷捕陷介 貝’以及帛—導㈣婦雜汲極區域,設於該控彻極與源極 摻雜區之間;電子係儲存於介於該控_極與汲極摻雜區之間的 該+置的電制陷介質内;雜賴作方法包含有·· 將該離子井電連一井電壓vb ; 將該源極摻雜區電連接至一源極電壓Vs ; 將該沒極摻純電連接至—汲極電壓VD,其中施加足夠Vd電 壓使该汲極與該離子井之接面(Junction)形成反偏壓㈣· bias); 將該控制閘極電連接至一閘極電壓VG,使該第-通道呈現微 開啟(slight tum-οη) ’載子(carriers)從該源極摻雜區被拉進該第一通 道,會被该汲極與該離子井反偏壓而造成之汲極崩潰(Drain Avalanche)產生撞擊,使被捕陷在該電荷捕陷介質内的電子經由 「及極崩潰熱電洞(Dran Avalanche Hot Hole, DAHH)」產生的熱 電洞注入而被電性中和,完成電子的抹除動作。 9·如申請專利範圍第8項所述之單層複晶矽非揮發性記憶體單元 的抹除操作方法,其中該控制閘極與汲極摻雜區之間沒有NLDD 之摻雜。 33 1308763 方法,該單層 弟·導電型離子井,__尊一 以及介於該源極 讥種早層複晶石夕非揮發性記憶體單元的抹除操作 设晶石夕非揮發性記憶體單元包含有 導電型源極摻雜區、-第二導電型汲極摻雜 摻雜區與該汲極摻_之_、δ、、? 原極 為雷W η 雜域,其巾該通道區域又分 之-第—通道區域以及相連於該第—通道區域的—第 :η’—閘極介電層,設於該第一通道區域正上方;—控 辟i柽s叹於该閘極介電層上;一側壁子,設於該控制閉極^ =右且該側壁子位於該第二通道區域之正上方,其— 7有—浮置的電荷捕陷介質;以及—第二導電型輕摻雜汲極區 域,設於該控制難與源極摻籠之間;電子係儲存於介於 ==推雜區之間的該浮置的電荷捕陷介質内;該二 將该離子井電連一井電壓vB; 浮置該源極摻雜區(vs = floating); 電壓VB為正之電 將該汲極摻雜區電連接至—相對於該離子井 壓VD ; 將該控極電連接至—相對於該離子井 VB為負的閉極 电® VG ’關_第―通道’俾使被翻在該電荷獅介質内的電 子經由「帶對帶引發熱電洞注入⑽nd-t0-Band mduced H〇t H〇le mjection,BBHH)」產生的熱電瓶人而被電性中和,完成 抹除動作。 34 1308763 •曱叫專利乾圍第10項所述之皁層複晶矽非揮發性記憶體單 -元的抹除操作方法,其中該控制閘極與及極摻雜區之間沒有 NLDD之摻雜。 種單層複阳石夕非揮發性記憶體單元的抹除操作方法,該單層 複晶石夕非揮發性記憶體單元包含有-第-導電獅子井,一第二 導電型源極摻雜區、一第二導電魏極摻雜區,以及介於該源極 鲁摻雜區與觀極摻雜區之間的,道區域,其中該通道區域又分 為電f生相同之—第—通道區域以及相連於該第—通道區域的一第 一通道區域;一閘極介電層,設於該第一通道區域正上方;一控 • 制閘極,豐设於該閘極介電層上;一側壁子,設於該控制閘極側 壁上,且該側壁子位於該第二通道區域之正上方,其中該侧壁子 • 包含有—浮置的電荷捕陷介質;以及一第二導電型輕摻雜汲極區 域,設於該控制閘極與源極摻雜區之間;電子係儲存於介於該控 制閘極與波極摻純之間職浮置的電荷細介該抹除操 •作方法包含有·· 將该離子井電連一井電壓vB; 浮置5亥源極推雜區(vs =仙也叩); 將該汲極摻雜區電連接至一足夠但不使該汲極及該離子井的 接面(junction)形成順偏(forward bias)之沒極電壓vD ; 將該控制閘極電連接至一與該汲極電壓ν〇反向的閘極電壓 Vg俾使被捕卩曰在§玄電荷捕陷介質内的電子經由「福樂-諾漢随穿 (Fowler-Nordheim tunneling,FN tunneling)」’完成電子的抹除動作。 35 1308763 13. -種早層複晶石夕非揮發性記憶體單元的讀取操作方法,該單層 複晶石夕非揮發性記憶體單从含有—第-導電型離子井,一第二 導電型源極摻雜區、—第二導電魏極摻雜區,以及介於該源極 摻雜區與該及極摻雜區之間的—通道區域,其中該通道區域又分 為電I·生相同之—第—通道區域以及相連於該第—通道區域的一第 〜通道區域;-閘極介電層,設於該第—通道區域正上方;,
=閘極’疊設於該介電層上;—側壁子,設於該控制閘酬 2 ’且該_子位於該第二通道區域之正上方,其巾該側壁子 姑3有’字置的電荷捕陷介質;以及—第二導電型輕摻雜汲極區 1 ’設於該控術雜與雜摻祕之間;電何⑽存於介於該 ^制閘極與汲極摻雜區之間的該浮置的電荷捕陷介質内;該讀取 蘇作方法包含有·· 將5亥離子井電連一井電壓vB; 將該汲極摻雜區電連接至一汲極電壓VD ; 厭將该源極摻雜區電連接至一與該沒極電壓VD同極性之源極電 之vs ’其中vs之絕對值又大於Vd之絕對值;以及 v。將該控制閘極電連接至—閘極電壓Vg,其中施加之閘極電壓 G可使第—通道輯形成導通狀態(tum-on)。 14. 種單層複晶石夕非揮發性記憶體單元的讀取操作方法,該單層 二曰曰石夕非揮發性記憶體單從含有—[導電型離子井,一第二曰 電型源極摻雜區、一第二導電型沒極摻雜區,以及介於該源極 36 1308763 才"隹區與該汲極獅I區之間的_通道區域,其巾該通道區域又分 為電(·生相同之帛—通道區域以及相連於該第—通道區域的一第 一通運區域·’—閘極介電層’設於該第—通道區域正上方;一控 制閘極,疊設於_極介電層上;—_子,設於該控制間_ 壁上’且_壁子位於該第二通道區域之正上方,其中該側壁子 包含有-浮置的電荷捕陷介質;以及一第二導電型輕摻雜沒極區 域,設於該控_極與源極摻祕之間;電子可以儲存於介於該 控制閘極與汲極摻雜區之間的該浮置的電荷捕陷介質内;該讀取 操作方法包含有: 將5亥離子井電連一井電壓vB; 將該汲極摻雜區電連接至一汲極電壓Vd ; …將該源極摻雜區電連接至一與該汲極電歷Vd同極性之源極電 壓vs,其中vs之絕對值又小於vD之絕對值;以及 將該控制閘極電連接至一閘極電壓VG,其中施加之間極電壓 0 VG可使第一通道區域形成導通狀態(tura_〇n)。 I5. -種NMOS單層複晶石夕非揮發性記憶體單元的操作方法,該 NMOS單層複晶料揮發性記鐘單元包含有—p縣底,一 n 型源極摻雜區、—_祕摻雜區,以及介於該N型源極摻雜區 與4N型錄摻祕之間的—通道區域,其巾該通道區域又分為 电!·生相同之一第一通道區域以及相連於該第一通道區域的一第二 通道區域與-第三通道區域,其_該第二通道區域介於該第一通 道區域與㈣錢極摻親之間,鱗三通道區域介於該第一通 ί S] 37 :1308763 • 年月g修i替換頁j C區域型源極摻雜區之間;―閉極介電層,設於該第一通 道區域正上方,-控制閘極’疊設於該閘極介電層上丨一第一側 .,子1於該㈣閘極側壁上,且位於該第二通道區域之正上方, 第-側壁子,設於該控制間極側壁上,且位於該第三通道區域 2上方,其中4第—與第二側壁子皆包含有—浮置的電荷捕陷 =貝’其中》亥顧03單層複晶石夕非揮發性記憶體單元利用「帶對 /1¾ /iA(Band-to-Band induced Hot Hole injection, 隹機制先行將電洞注入第三通道上方的該第二側壁子中; 該操作方法包含有: ⑴先對該NM0S單層複晶料揮發性記題單元進行—寫入操 作’其包含有下列步驟: ‘ 將該P型基底接一電壓VB ; 將該源極摻雜區電連接至—相對於%為正的源極電壓%; 將該汲極摻雜區浮置;以及 將該控制閘極電連接至一閘極雷懕 # ^ 壓VG可㈣第-通虹着魅道 %蚊該間極電 G 了使/弟31道&域I成非導通狀態(tum, 將電洞注人該第二側壁子内,進而導通該第三通道.工々’ ⑺接著_N廳單層複晶㈣揮_獅單元 其中該_S單層複晶”揮發性記憶 二 取知作時之導通與否,決定在該第 …貝 否已進行寫入動作而改變該第二通道_::捕陷介質是 38
TW095130240A 2005-11-17 2006-08-17 Method for operating single-poly non-volatile memory device TWI308763B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US59721005P 2005-11-17 2005-11-17
US74363006P 2006-03-22 2006-03-22

Publications (2)

Publication Number Publication Date
TW200721189A TW200721189A (en) 2007-06-01
TWI308763B true TWI308763B (en) 2009-04-11

Family

ID=38204834

Family Applications (3)

Application Number Title Priority Date Filing Date
TW095128259A TWI311796B (en) 2005-11-17 2006-08-02 Semiconductor device and manufacturing method thereof
TW095130240A TWI308763B (en) 2005-11-17 2006-08-17 Method for operating single-poly non-volatile memory device
TW095131535A TWI335078B (en) 2005-11-17 2006-08-28 Non-volatile memory and manufacturing method and operation method thereof

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW095128259A TWI311796B (en) 2005-11-17 2006-08-02 Semiconductor device and manufacturing method thereof

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW095131535A TWI335078B (en) 2005-11-17 2006-08-28 Non-volatile memory and manufacturing method and operation method thereof

Country Status (3)

Country Link
US (6) US7447082B2 (zh)
JP (3) JP2007142398A (zh)
TW (3) TWI311796B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103390636A (zh) * 2012-05-09 2013-11-13 常忆科技股份有限公司 P通道闪存结构

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI287868B (en) * 2005-11-17 2007-10-01 Ememory Technology Inc Single-poly non-volatile memory device
US20070247915A1 (en) * 2006-04-21 2007-10-25 Intersil Americas Inc. Multiple time programmable (MTP) PMOS floating gate-based non-volatile memory device for a general-purpose CMOS technology with thick gate oxide
TWI333691B (en) * 2006-05-23 2010-11-21 Ememory Technology Inc Nonvolatile memory with twin gate and method of operating the same
US20080019162A1 (en) * 2006-07-21 2008-01-24 Taku Ogura Non-volatile semiconductor storage device
US7688627B2 (en) * 2007-04-24 2010-03-30 Intersil Americas Inc. Flash memory array of floating gate-based non-volatile memory cells
US7903465B2 (en) * 2007-04-24 2011-03-08 Intersil Americas Inc. Memory array of floating gate-based non-volatile memory cells
JP5791226B2 (ja) 2007-05-29 2015-10-07 レノボ・イノベーションズ・リミテッド(香港) 携帯端末装置、そのテレビ表示方法及びプログラム
US8320191B2 (en) 2007-08-30 2012-11-27 Infineon Technologies Ag Memory cell arrangement, method for controlling a memory cell, memory array and electronic device
US20090086548A1 (en) * 2007-10-02 2009-04-02 Eon Silicon Solution, Inc. Flash memory
KR20090046432A (ko) * 2007-11-06 2009-05-11 주식회사 동부하이텍 엘씨디 구동 칩의 제조방법
KR20100025333A (ko) * 2008-08-27 2010-03-09 삼성전자주식회사 반도체 장치의 프로그램 및 센싱 방법
TWI406397B (zh) * 2008-11-12 2013-08-21 Ememory Technology Inc 非揮發性記憶體
US8269203B2 (en) 2009-07-02 2012-09-18 Actel Corporation Resistive RAM devices for programmable logic devices
JP5564842B2 (ja) 2009-07-10 2014-08-06 サンケン電気株式会社 半導体装置
CN102064178B (zh) * 2009-11-18 2013-07-24 上海华虹Nec电子有限公司 Otp器件的单元结构及其制造方法、操作方法
US8369154B2 (en) 2010-03-24 2013-02-05 Ememory Technology Inc. Channel hot electron injection programming method and related device
US8467245B2 (en) 2010-03-24 2013-06-18 Ememory Technology Inc. Non-volatile memory device with program current clamp and related method
JP5538024B2 (ja) * 2010-03-29 2014-07-02 ルネサスエレクトロニクス株式会社 不揮発性半導体記憶装置
CN102723275B (zh) * 2011-03-29 2015-02-04 上海华虹宏力半导体制造有限公司 基于nmos的otp器件的制造方法
US8791522B2 (en) * 2011-10-12 2014-07-29 Macronix International Co., Ltd. Non-volatile memory
CN102683351B (zh) * 2012-05-28 2015-07-29 上海华力微电子有限公司 一次性可编程器件以及集成电路
US9287278B2 (en) * 2013-03-01 2016-03-15 Microsemi SoC Corporation Non-volatile push-pull non-volatile memory cell having reduced operation disturb and process for manufacturing same
JP6069054B2 (ja) 2013-03-19 2017-01-25 株式会社フローディア 不揮発性半導体記憶装置
US9413349B1 (en) 2015-04-01 2016-08-09 Qualcomm Incorporated High-K (HK)/metal gate (MG) (HK/MG) multi-time programmable (MTP) switching devices, and related systems and methods
CN106158874B (zh) * 2015-04-15 2019-08-30 亿而得微电子股份有限公司 降低电压差的eeprom的操作方法
US9805806B2 (en) 2015-10-16 2017-10-31 Ememory Technology Inc. Non-volatile memory cell and method of operating the same
US10270451B2 (en) 2015-12-17 2019-04-23 Microsemi SoC Corporation Low leakage ReRAM FPGA configuration cell
TWI590388B (zh) * 2016-04-12 2017-07-01 新唐科技股份有限公司 記憶體裝置及其形成方法
JP6713878B2 (ja) * 2016-08-25 2020-06-24 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US10147485B2 (en) 2016-09-29 2018-12-04 Microsemi Soc Corp. Circuits and methods for preventing over-programming of ReRAM-based memory cells
US20180138307A1 (en) * 2016-11-17 2018-05-17 Globalfoundries Inc. Tunnel finfet with self-aligned gate
DE112017006212T5 (de) 2016-12-09 2019-08-29 Microsemi Soc Corp. Resistive Speicherzelle mit wahlfreiem Zugriff
KR102068395B1 (ko) 2017-03-29 2020-01-21 매그나칩 반도체 유한회사 낮은 소스-드레인 저항을 갖는 반도체 소자 구조 및 그 제조 방법
KR102256226B1 (ko) 2017-08-02 2021-05-25 매그나칩 반도체 유한회사 낮은 소스-드레인 저항을 갖는 반도체 소자 및 그 제조 방법
DE112018004134T5 (de) 2017-08-11 2020-04-23 Microsemi Soc Corp. Schaltlogik und verfahren zur programmierung von resistiven direktzugriffs-speichervorrichtungen
JP7091675B2 (ja) 2018-01-26 2022-06-28 ユナイテッド・セミコンダクター・ジャパン株式会社 半導体装置
JP7115037B2 (ja) 2018-05-25 2022-08-09 ユナイテッド・セミコンダクター・ジャパン株式会社 半導体装置
CN111899777A (zh) * 2019-05-05 2020-11-06 亿而得微电子股份有限公司 单闸极多次写入非挥发性内存及其操作方法
US11877456B2 (en) * 2020-09-15 2024-01-16 Ememory Technology Inc. Memory cell of non-volatile memory
CN112349328B (zh) * 2020-10-21 2021-08-17 中天弘宇集成电路有限责任公司 电荷捕获型快闪存储器的编程方法

Family Cites Families (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5127074A (en) * 1974-08-20 1976-03-06 Matsushita Electronics Corp Zetsuengeetogatadenkaikokahandotaisochino seizohoho
JPS62105472A (ja) * 1985-10-31 1987-05-15 Mitsubishi Electric Corp 半導体装置の製造方法
JPS63204770A (ja) * 1987-02-20 1988-08-24 Oki Electric Ind Co Ltd 半導体記憶装置及びその製造方法
US5216268A (en) * 1991-09-23 1993-06-01 Integrated Silicon Solution, Inc. Full-featured EEPROM
JP2826024B2 (ja) * 1992-10-15 1998-11-18 ローム株式会社 Mos型トランジスタの製造方法
JP3381863B2 (ja) * 1993-06-04 2003-03-04 ソニー株式会社 Nor型フラッシュメモリ
JP2894966B2 (ja) * 1994-04-01 1999-05-24 松下電器産業株式会社 非対称mos型半導体装置及びその製造方法、ならびに該半導体装置を含む静電破壊保護回路
JPH0888362A (ja) * 1994-09-19 1996-04-02 Sony Corp 半導体装置とその製造方法
KR0161398B1 (ko) * 1995-03-13 1998-12-01 김광호 고내압 트랜지스터 및 그 제조방법
US5744372A (en) * 1995-04-12 1998-04-28 National Semiconductor Corporation Fabrication of complementary field-effect transistors each having multi-part channel
JPH0997849A (ja) * 1995-10-02 1997-04-08 Toshiba Corp 半導体装置
US5687118A (en) * 1995-11-14 1997-11-11 Programmable Microelectronics Corporation PMOS memory cell with hot electron injection programming and tunnelling erasing
JP2787908B2 (ja) * 1995-12-25 1998-08-20 日本電気株式会社 半導体装置の製造方法
US5687117A (en) * 1996-02-23 1997-11-11 Micron Quantum Devices, Inc. Segmented non-volatile memory array with multiple sources having improved source line decode circuitry
US5811338A (en) * 1996-08-09 1998-09-22 Micron Technology, Inc. Method of making an asymmetric transistor
US5761126A (en) * 1997-02-07 1998-06-02 National Semiconductor Corporation Single-poly EPROM cell that utilizes a reduced programming voltage to program the cell
JP4417445B2 (ja) * 1997-04-04 2010-02-17 聯華電子股▲ふん▼有限公司 半導体装置及びその製造方法
JP3075225B2 (ja) * 1997-09-11 2000-08-14 日本電気株式会社 半導体装置の製造方法
JP2978477B1 (ja) * 1998-06-12 1999-11-15 株式会社日立製作所 半導体集積回路装置およびその製造方法
US6025625A (en) * 1999-02-25 2000-02-15 Worldwide Semiconductor Manufacturing Corporation Single-poly EEPROM cell structure operations and array architecture
JP4923318B2 (ja) * 1999-12-17 2012-04-25 ソニー株式会社 不揮発性半導体記憶装置およびその動作方法
US6417046B1 (en) * 2000-05-05 2002-07-09 Taiwan Semiconductor Manufacturing Company Modified nitride spacer for solving charge retention issue in floating gate memory cell
JP2002050703A (ja) * 2000-08-01 2002-02-15 Hitachi Ltd 多値不揮発性半導体記憶装置
US6903977B2 (en) * 2001-09-25 2005-06-07 Sony Corporation Nonvolatile semiconductor memory device and method of producing the same
DE60131094D1 (de) * 2001-12-20 2007-12-06 St Microelectronics Srl Verfahren zur Integration von Metalloxid-Halbleiter Feldeffekttransistoren
JP4370749B2 (ja) * 2002-01-07 2009-11-25 ソニー株式会社 不揮発性半導体メモリ装置およびその動作方法
JP3993438B2 (ja) * 2002-01-25 2007-10-17 株式会社ルネサステクノロジ 半導体装置
US6667510B2 (en) * 2002-02-19 2003-12-23 Silicon Based Technology Corp. Self-aligned split-gate flash memory cell and its contactless memory array
JP2003332474A (ja) * 2002-03-04 2003-11-21 Sharp Corp 半導体記憶装置
JP4647175B2 (ja) * 2002-04-18 2011-03-09 ルネサスエレクトロニクス株式会社 半導体集積回路装置
US6992925B2 (en) * 2002-04-26 2006-01-31 Kilopass Technologies, Inc. High density semiconductor memory cell and memory array using a single transistor and having counter-doped poly and buried diffusion wordline
JP3967193B2 (ja) * 2002-05-21 2007-08-29 スパンション エルエルシー 不揮発性半導体記憶装置及びその製造方法
JP4104133B2 (ja) * 2002-05-31 2008-06-18 スパンション エルエルシー 不揮発性半導体記憶装置及びその製造方法
JP4013750B2 (ja) * 2002-12-04 2007-11-28 株式会社デンソー 不揮発性半導体記憶装置
US6920067B2 (en) * 2002-12-25 2005-07-19 Ememory Technology Inc. Integrated circuit embedded with single-poly non-volatile memory
JP4601287B2 (ja) * 2002-12-26 2010-12-22 ルネサスエレクトロニクス株式会社 不揮発性半導体記憶装置
JP2004335026A (ja) * 2003-05-09 2004-11-25 Sharp Corp 電気的にプログラム可能でかつ電気的に消去可能な半導体記憶装置
JP2004342682A (ja) * 2003-05-13 2004-12-02 Sharp Corp 半導体装置及びその製造方法、携帯電子機器、並びにicカード
JP2004342927A (ja) * 2003-05-16 2004-12-02 Sharp Corp 半導体記憶装置及び携帯電子機器
JP2004348805A (ja) * 2003-05-20 2004-12-09 Sharp Corp 半導体記憶装置
JP2004349308A (ja) * 2003-05-20 2004-12-09 Sharp Corp 半導体記憶装置
JP2005191506A (ja) * 2003-12-24 2005-07-14 Genusion:Kk 不揮発性記憶装置、半導体集積回路装置、及び半導体装置
US6930002B1 (en) * 2004-04-29 2005-08-16 United Microelectronics Corp. Method for programming single-poly EPROM at low operation voltages
US20060091459A1 (en) * 2004-11-01 2006-05-04 Nien-Chung Li Semiconductor device having metal silicide and method of making the same
TWI277204B (en) * 2005-06-27 2007-03-21 Powerchip Semiconductor Corp Non-volatile memory and manufacturing method and operating method thereof
US7671401B2 (en) * 2005-10-28 2010-03-02 Mosys, Inc. Non-volatile memory in CMOS logic process

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103390636A (zh) * 2012-05-09 2013-11-13 常忆科技股份有限公司 P通道闪存结构

Also Published As

Publication number Publication date
US20070109869A1 (en) 2007-05-17
US20070111357A1 (en) 2007-05-17
TW200721189A (en) 2007-06-01
JP2007142398A (ja) 2007-06-07
JP2007158315A (ja) 2007-06-21
US7433243B2 (en) 2008-10-07
TW200721385A (en) 2007-06-01
JP2007150292A (ja) 2007-06-14
TW200721492A (en) 2007-06-01
TWI335078B (en) 2010-12-21
US20070108470A1 (en) 2007-05-17
TWI311796B (en) 2009-07-01
US20080138956A1 (en) 2008-06-12
US7447082B2 (en) 2008-11-04
US20070108507A1 (en) 2007-05-17
US20070109861A1 (en) 2007-05-17

Similar Documents

Publication Publication Date Title
TWI308763B (en) Method for operating single-poly non-volatile memory device
JP4869088B2 (ja) 半導体記憶装置及びその書き込み方法
TWI360818B (en) Nonvolatile memory and method of making same
TW475267B (en) Semiconductor memory
TWI299866B (en) Single-poly non-volatile memory device and its operation method
TWI305947B (en) A novel low power non-volatile memory and gate stack
JP3962769B2 (ja) 不揮発性半導体記憶装置およびその書込方法
TWI299562B (en) Trap read only non-volatile memory
JP4784940B2 (ja) 単層ポリシリコン不揮発性メモリーセルの動作方法
TW200926184A (en) Operation methods for memory cell and array thereof immune to punchthrough leakage
TW201039437A (en) Bandgap engineered charge trapping memory in two-transistor NOR architecture
US9214465B2 (en) Structures and operational methods of non-volatile dynamic random access memory devices
TW200908343A (en) Non-volatile semiconductor memory device
CN102460706B (zh) 存储器单元、阵列、以及制造存储器单元的方法
JP4522879B2 (ja) 不揮発性半導体記憶装置
TW201135919A (en) Nonvolatile memory array with continuous charge storage dielectric stack
JP2004134799A (ja) 単一ビット不揮発性メモリーセル、および、その書き込み方法および消去方法
KR100930074B1 (ko) 비휘발성 기능을 갖는 단일 트랜지스터 플로팅 바디dram 셀 소자
TWI336475B (en) Methods for implementing bit-by-bit erase of a flash memory device
TW200410259A (en) A device and method to read a 2-transistor flash memory cell
JP4113559B2 (ja) 不揮発性半導体記憶装置およびその書込方法
KR101127892B1 (ko) 반도체 불휘발성 메모리에의 정보의 기록방법
WO2009107241A1 (ja) マルチドットフラッシュメモリ
CN102201453A (zh) 存储器单元及非易失性存储器装置及其形成方法
TW200917468A (en) Non-volatile memory devices with charge storage regions