TW200423235A - Silicon carbide power devices with self-aligned source and well regions and methods of fabricating same - Google Patents

Silicon carbide power devices with self-aligned source and well regions and methods of fabricating same Download PDF

Info

Publication number
TW200423235A
TW200423235A TW093103782A TW93103782A TW200423235A TW 200423235 A TW200423235 A TW 200423235A TW 093103782 A TW093103782 A TW 093103782A TW 93103782 A TW93103782 A TW 93103782A TW 200423235 A TW200423235 A TW 200423235A
Authority
TW
Taiwan
Prior art keywords
layer
type
silicon carbide
region
mask
Prior art date
Application number
TW093103782A
Other languages
English (en)
Other versions
TWI340994B (en
Inventor
Sei-Hyung Ryu
Original Assignee
Cree Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cree Inc filed Critical Cree Inc
Publication of TW200423235A publication Critical patent/TW200423235A/zh
Application granted granted Critical
Publication of TWI340994B publication Critical patent/TWI340994B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8213Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using SiC technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • H01L29/7828Vertical transistors without inversion channel, e.g. vertical ACCUFETs, normally-on vertical MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7838Field effect transistors with field effect produced by an insulated gate without inversion channel, e.g. buried channel lateral MISFETs, normally-on lateral MISFETs, depletion-mode lateral MISFETs
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/931Silicon carbide semiconductor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

200423235 狄、發明說明: 【發明所屬之技術領域】 本發明係關於-種功率裝置的製造方法;更特別關於一 種碳化矽功率裝置的製造方法。 【先前技術】 功率衣置廣泛使用來攜帶大電流及支援高電壓。現代的 =率裝置通常從單晶料導體材料來製造。廣泛使用的功 率衣置之一為功率金氧半導體場效應電晶體(m〇sfe丁)。在 力率MOSFET中,可對_閘極提供—控制訊號,而該閑極 可由一插進式絕緣器(其可為(但是不限於)二氧化矽)與該 半導體表面分隔開。該電流傳導則㈣多數載體之傳輸而 毛生,而非由於在雙極電晶體操作中所使用的少數載體注 入之存在。功率M0SFET可提供一優良的安全操作區域且 可在單位胞元結構中呈平行排列。 士由热知技藝的那些人士所熟知,功率可包括 才κ向結構或一垂直結構。在橫向結構中,汲極、閘極及 源極終端在基材的相同表面上。比較上,在垂直結構中, 源極及汲極則在該基材的相對表面上。 近來在功率裝置中的發展成果亦包括將碳化矽(sic)裝 置使用於功率裝置的研究。碳切與㈣較具有寬的能帶 隙、較低的介電常數、高擊穿電場強度、高熱傳導係數及 南飽和電子漂移速度。這些特徵可讓碳化矽功率裝置在較 高溫度、較高功率程度下操作及/或具有比習知的以矽為基 礎之功率裝置還低的比導通電阻。碳化矽裝置超過矽裝置 O:\90\909B1.doc 200423235 的優點之理論分析則可在下列公告中發現:由巴特納加 (Bhatnagar)等人所發表之ff6H-SiC、3C-SiC及Si用在功率裝 置上之比較’’,IEEE在電子裝置上之處理(Transactions on Electron Devices) ’ Vol· 40 ’ 1993 ’ ρρ· 645-655。在碳化碎 中製造功率MOSFET則由波莫(Palmour)描述在美國專利 5,506,421中,其發表名稱為’’在碳化矽中的功率MOSFET ” 且已讓予本發明之受託人。 在文獻中已描述一些碳化石夕功率MOSFET結構。例如, 可參見美國專利案號5,506,421 ; Α· K·阿加渥(Agarwal),J· Β·卡薩狄(Casady),L· Β·羅蘭(Rowland) ’ W· F.伐列克 (Valek),Μ· Η·懷特(White)及 C· D·布蘭特(Brandt),”1.1 千 伏的4H-SiC功率UMOSFET’s”,IEEE電子裝置快訊(Electron Device Letters),Vol· 18,No. 12,ρρ· 586-588,1997年 12 月;Α· Κ·阿加渥,J· Β·卡薩狄,L. Β·羅蘭,W· F·伐列克及 C· D·布蘭特,π1400伏特的4H-SiC功率MOSFETs”,材料科 學討論會(MaterialsScienceForum)Vols·264-268,pp· 989-992,1998 ; J·坦(Tan),j· Α·酷破(Cooper),二世及Μ· R· 美羅趣(Melloch) ’ ”在· 4H-SiC中的高電壓累積層 UMOSFETs’1 ’ IEEE 電子裝置快訊,ν〇ι 19,No. 12,ρρ· 487-489 ’ 1998 年 12 月;j. Ν·宣諾伊(shenoy),J· Α·龄破及
Μ· R·美羅趣’ ’’在6H_siC中的高電壓雙佈植功率 MOSFET’s,,’ IEEE電子裝置快訊,ν〇ι 18,ν〇· 3,ρρ· 93-95, 1997年3月;J· Β·卡薩狄,a. κ·阿加渥,L· Β·羅蘭,w· F· 伐列克及C· D.布蘭特,,,9〇〇伏特dm〇S及1100伏特UMOS
O:\90\90981.DOC -6 - 200423235 的 4H_SiC 功率 FETsn,IEEE 裝置研究會議(Device Research Conference),Ft.扣林斯(Collins) ’ CO,6月 23-25 日,1997 年;R·兄拿(SchSrner),P弗雷得里趣斯(Friedrichs),D.彼 得斯(Peters),H.米特雷那(Mitlehner),Β·偉斯(Weis)及 D. 史特芬尼(Stephani),”在6H-SiC中具有最高1800伏特的阻 礙能力之耐用的功率MOSFETs1’,材料科學討論會Vols. 338-342,ρρ· 1295-1298,2000 ; V. R·伐蘇萊(Vathulya)及 M.H.懷特。”在經佈植的SiC上之通道遷移率特徵來決定功 率DIMOS結構之多型適應性”,電子材料會議,聖巴巴拉 (Santa Barbara),CA,6月 30 日·7月 2 日,1999年;A. V.蘇 弗羅(Suvorov),L· Α.里普金(Lipkin),G. Μ.強森(Johnson), R·新夫(Singh)及J.W.波莫,”用於功率DMOSFETs之4H_SiC 自動排列佈植擴散結構”,材料科學討論會Vols. 338-342, ρρ·1275_1278,2000 ; Ρ· ]V[•宣諾伊及J·巴里加(Baliga),,, 平面6H-SiC ACCUFET : —種新型的高電壓功率MOSFET結 構”,IEEE電子裝置快訊,v〇l. 18,No. 12,pp. 5 89-591, 1997年 12 月;藍伯新夫(Ranbir Singh)、柳誰永(Sei-Hyung Ryu)及約翰(John)W·波莫,,,高溫、高電流、4H-SiC Accu-DMOSFET”,材料科學討論會 v〇ls. 338-342 ^ pp. 1271-1274,2000 ; Υ·王(Wang),c 偉惹(Weitzei)及 μ·巴特 納加。’’累積模式的SiC功率MOSFET設計問題,’,材料科學 討論會 Vols. 338-342,ρρ· 1287-129〇,2〇〇〇 ; α· κ·阿加渥, Ν· S·血克斯(Saks),S· S·曼尼(Mani),V· S·黑吉(Hegde)及 Ρ· A·山爵(Sanger),’’橫向 reSURF,6H-SiC MOSFETs 的研
O:\90\90981.DOC 200423235 究”’材料科學討論會 Vols. 3 3 8-3 4,2,pp. 13 07-13 10,2000 ; 及宣諾伊等人,”高電壓雙佈植功率MOSFET,s,6H-SiC,,, IEEE 電子裝置快訊,ν〇ι· 18,No. 3,1997年 3 月,ρρ· 93-95。 一種廣泛使用的矽功率MOSFE丁為雙擴散MOSFET (DMOSFET),其可使用雙擴散製程來製造。圖1闡明習知在 矽中的DMOSFET 510。在這些裝置中,透過一在遮罩中的 共同開口,在基材512中擴散基極區514&η+源極區516。 將Ρ-基極區514驅入至比η+源極區域516還深。在ρ-基極514 與η源極區1 6間之橫向擴散差異會形成一表面通道區域。 在基材512上提供一閘極氧化物518,且在該閘極氧化物518 上提供一閘極接點520。在〆源極區516間之基材512上提供 一源極接點522。在相對於源極接點522的基材512上提供一 沒極接點524。可在下列教科書中找到包含dm0SFET的功 率MOSFET之綜述:書名”功率半導體裝置”,由Β· j·巴里加 著,由PWS出版公司發行,1990,特別在第7章,篇名,,功 率MOSFET,,中,其内容藉此以參考之方式併於本文。亦已 在碳化矽中製造出DM〇SFET結構,但是,因為摻雜物在碳 化矽中的擴散性低,已使用其它技術(諸如雙佈植)來在碳化 矽中製造DMOSFET。因此,於本文中所使用的”dm〇sfet,, 一詞指稱一與圖1類似的結構,其具有一基極或井區域及一 在該基極或井區域中的源極區,而不考慮使用來製造該結 構的方法。 儘管碳化矽具有的潛在優點,但是難以在碳化矽中製造 功率裝置,包括功率M0SFET。例如如上所述般,通常會
O:\90\90981.DOC 200423235 使用雙擴散製程在矽中製造該1)^/[〇81^1,其中已將該卜美 極區驅入至比n+源極還深。不幸地,在碳化矽中,習知的 P型及η-型摻雜物之擴散係數比在矽中小,所以難以使用可 接受的擴散時間及溫度來獲得所需之?_基極及“極區深 度。亦可使用離子佈植來佈植該卜基極及該η+源極。例如, 芩見”在6H-SiC中的高電壓雙佈植功率M〇SFE丁?,由宣諾 伊等人,IEEE電子裝置快訊,ν〇1· 18, Ν〇β3,Μ”年3月: ΡΡ· 93-95 ° 【發明内容】 本發明之具體實施例提供一種碳化石夕半導體裳置及一種 碳化石夕半導體裝置的製造方法,該方法可藉由相繼圖形化 ^例如使用姓刻)-遮罩層以提供窗口,該窗口可用來形成— =-導電型式的源極區、一與該第一導電型式相對之第二 =電型^的埋人碳切區域及—在該第—導電型式碳化石夕 s中的第二導電型式之井區域。可使用該遮罩層的第一窗 ^形成該源極區及埋人的碳切區域。然後,使用該遮 !層的第二窗口來形成該井區域,可藉由隨後弄寬該第一 囪口而提供該第二窗口。 =發明㈣別具體實施例中,該第—導電型式為心型 反化石夕及该弟二導電型式 中… 土式為P-型石厌化矽。在此具體實施例 :m的碳切區域•型碳 井區域為一 p_井區域。 3及°亥 ^本發明㈣—步具體實施例中,可藉由在該第1_型 火夕層的弟-表面上形成該遮罩層並圖形化該遮罩層以
O:\90\90981.DOC 200423235 提供第一佈植遮罩(該第-佈植遮罩具有至少一個盥該炉 化石夕功率裝置的源極區相符合之窗口),以提供下列製程^ 相繼圖形化一遮罩層、形成該源極區及該埋入的p_型碳化 矽區域及形成該p-井區域。然後,使用第-佈植遮罩㈣ 第一 &型碳化石夕層中佈植&型摻雜物,以提供-η-型源極 區。該η-型源極區可擴展至該第1-型碳化石夕層的第一表 面’且具有比該第-^型碳化石夕層還高的载體濃度。亦使 用該第一佈植遮罩將卜型掺雜物佈植在該第一 η-型碳化石夕 層中,以提供—舆該η·型源極區她連之埋人的ρ.型區域。將 b里入的Ρ型區域在第一 η_型碳化矽層中之深度配置成比 該Π-型源極區的深度還深。然後’例如使用等向性钱刻來 擴大該第-佈植遮罩,而提供一第二佈植遮罩。該第二佈 «罩具有至少-個窗口,其與該厂井區域相符合且與該 ^布才遮罩之至j 一個窗口相符合。然後,使用該第二 佈植遮罩將卜型摻雜物佈植在該第1-型碳化石夕層中以提 供該Ρ-井區域,該ρ_井區域將擴展至該型埋入區域。 日在=發明的另一具體實施例中’相繼圖案化一遮罩層以 提^固口’該固口可用來在第一 η-型碳化石夕層中形成一源 極區、-埋人的ρ_型碳化石夕區域、—卜井區域及—閾調整區 此具體實施例中’該閾調整區域可使用該遮罩層的 ^來形成’而該第三窗口則可藉由隨後擴大該遮罩 層的第二窗口而提供。 山在本I月的更其它具體實施例中,可藉由在一第一卜型 石反化石夕層上形成—遮罩層且圖形化該料層以提供一第一
O:\90\90981.DOC 200423235 佈植遮罩,而提供下列製程:相繼蝕刻該遮罩層、形成該 源極區與該埋入的p_型碳化矽區域及形成該?_井區域。該第 —佈植遮罩具有至少-個與該碳切功率裝置的源極區相 符合之窗口。然後,使用該第-佈植遮罩在該第一 n_型碳 化石夕層中佈植η-型摻雜物以提供ι_型源極區。該型源極 區會擴展至該第一η-型碳化矽層的第一表面,且其具有一 比該第一 η-型碳化石夕層還高的載體濃度。亦使用該第一佈 植遮罩將Ρ.型摻雜物佈植在該第ι_型碳切層中,以提供 -與該η-型源極區她連之埋入的ρ·型區域。該ρ_型摻雜物可 使用一佈植能量來佈植,該能量比使用來在該第型碳 化Γ層中佈植η_型摻雜物之佈植能量還高。然後,例如使 用寺向性敍刻來擴大該第一佈植遮罩的第一窗口,以提供 该弟二佈植遮罩。該第二佈植遮罩具有至少一個窗口,盆 與Ρ-井區域相符合且與該經擴大的第一佈植遮罩之至少二 ^二目符合。使用該第二佈植遮罩來將型捧雜物佈植 ρ井炭切層中以提供該ρ·井區域。可使用能夠將 雜物展成該。,埋區域的佈植能量來佈植•型摻 該第在-=:::::中’可藉由使用該第二佈植遮罩在 佈植Μ佈植ρ.型㈣物,•供使用該第二 〜井型碳切層中佈植ρ·型摻雜物以提供 忒p-井^域的製程,而提 捉仏 域之載料度少於該埋 反亿矽層之载體濃度。 在本發明的另一且體每 ,、體只細例中,使用該第二佈植遮罩在
O:\90\90981.DOC 200423235
Pn-型碳切層中佈植卜型摻雜物以提供該p_井區域,接 著例如藉由等向性姓刻該第二佈植遮軍來擴大該第二佈植 遮罩的至少-個窗口,以提供一第三佈植遮罩。該第三佈 植遮罩具有至少-個窗口,其與間調整區域相符合且㈣ 經擴展的第二佈植遮罩之至少一個窗口相符合。然後,使 用該第三佈植遮罩在該第一 n_型碳化石夕層中佈植^型捧雜 物,以提供該閾調整區域。再者,可藉由使用該第三佈植 遮罩在該第1-型碳化石夕層中將&型推雜物佈植至第ι_ 型碳化石夕層(深度從約0」微米至約〇.5微米),來提供使用續 第三佈植遮罩在該第-η_型碳化石夕層中佈植η_型摻雜物之 製程’以提供該閾調整區域。 額外地,可移除該第三佈植遮罩且形成一第四佈植遮 罩。圖案化第四佈植遮罩以提供一窗口,其可曝露出該第 一 η-型碳化石夕層與該源極區田比連的第—表面。使用該第四 佈植遮罩來佈植Ρ·㈣雜物,吨供_ρ_型碳切插塞區域 (Plug reglon)。該插塞區域會擴展進入該第—心型碳化矽層 而接觸該?_型埋人區域。在該第—n_型碳切層的第一表: 上形成-閘極氧化物。在該閘極氧化物上形成一閘極接 點。在該源極區及該插塞區域上形成一源極接點,且在相 對於該第-表面的第-n_型碳切層上形成—没極接點。 亦可在相對於該第-表面的第一n_型碳化石夕層表面上形成 :第二n_型碳切層。㈣二n_型碳切層之載體濃度比該 第一 η-型碳化矽層的載體濃度還高。 在本發明之仍然進-步具體實施例中,使用該第三佈植
O:\90\90981.DOC -12- 200423235 = =1-型碳…中佈植^,摻 閾调整區域,接著在該第—n_型碳化石夕層 除該第三佈植迻罩廿形士 , 表面上移 巾植(罩亚形成一卜型碳化矽磊晶層 貫施例中,可葬由形士、 ^ /、體
s 弟四佈植遮罩來進㈣成U 石反化石夕磊晶層,·圖幸4卜# ^ ^木化5亥弟四佈植遮罩以提供—窗口, 自口可曝露出該η-型碳化石夕蟲晶 4 分;使用該第四佈植避軍來_ ^:原極^連的部 ,, 佈植Ρ·_雜物以提供-ρ_型舻 化矽插塞區域;該插塞區域 火 #以技網兮把展進入3亥弟一 η-型碳化石夕 接觸•型埋入區域且活化該經佈植的摻雜物。形成 =里碳切蟲晶層,接著在該η_型碳切蟲晶層上形成一 心减物、在該閘極氧化物上形成一閘極接點 極區及該插塞區域上彤诸 Μ源 飞形成一源極接點及在相對於該第一声 面之第-η-型碳化石夕層上形成—汲極接點。 ^ /本發明的㈣具體實施射,使賴第二佈植遮罩在 +弟了型碳切層中佈型摻雜物以提供該Ρ.井區域,接 者私除該第二佈植遮罩且在該第一^型碳化石夕層的第一表 面上形成一 η-型碳化石夕吳曰s ^ 日日層。在此具體實施例中,可藉 由形成一第三佈植遮罩來推 > 曰 木進仃形成一 η-型碳化矽磊晶層; 圖案化該第三佈植遮軍以提供—窗口,該窗口可曝露出該 η-型碳化石夕蟲晶層與該源極區田比連的部分;使用該第三佈 «罩佈植Ρ·㈣雜物以提供—ρ_型碳切插塞區域;該插 基區域會擴展進人該第ι_型碳切層以接觸·型埋入 區域且活化該經佈植的摻雜物。形成一η_型碳化矽蟲晶 層’接著在該η-型碳化石夕蟲晶層上形成一閑極氧化物、在
O:\90\90981.DOC -13- 200423235 遠閑極氧化物上形成-間極接點、在該源極區域及該插塞 f域上形成—源極接點及在相料該第-表面的第一n_型 碳化石夕層上形成一汲極接點。亦可在相對於該第一表面的 第-:型碳化石夕層表面上形成一第二n_型碳化石夕層,該第二 =¼化矽層之载體濃度比該第一n_型碳化矽層的載體濃 本么月的其匕具體貫施例中,碳化石夕功率半導體裝置 包括一具有第一導電型式的第一碳化石夕層及一源極區0 在该弟-碳化石夕層中且具有第一導電型式)。該源極區之載 體濃度比該第一碳化矽層的載體濃度高,且會擴展至該第 -,化矽層的第一表面。在與源極區的底部部分毗連之第 石反化石夕層中提供—第二導電型式之礙化石夕的埋入區域, ^在該第-碳化石夕層中的深度大於該源極區的深度。在第 一碳化石夕層中與該源極區的外部部分田比連處提供一第二導 :里式的石厌化石夕之井區域,其會朝向該第一碳化石夕層的第 一表面擴展。該井區域之載體濃度比該埋入區域的載體濃 f低。在與該井區域相對之源極區的内部部分田比連處提供 :弟二導電型式的碳切之插塞區域,其會擴展至該第一 ,化石夕層的第一面。閘極氧化物在該第一碳化石夕層、該井 區域及該源極區上,而在該閘極氧化物上有一閘極接點。 、…接在及插基區域及該源極區上,且汲極接點在相對 於該第-碳化矽層的第一表面之第一碳化矽層上。 在本發明的另一具體實施例中,碳化石夕功率半導體裝置 包括一具有第一導電型式的第一碳化矽層,及一在該第一
O:\90\90981.DOC -14- 200423235 石二匕石夕層且具有第—導電型式的源極區。該源極區的载體 :又比该第一碳化石夕層的載體濃度高,i會擴展至該第— 奴化矽層的第一表面,該源極區具有 雜物與-相對於該第一導電型式之第二導電;=參 物。尤楚山 于包i式的摻雜 一— 反化石夕層中與該源極區的底部部分晚連處提供 一第二導電型式的碳切之埋人區域,其在第—碳展、 中的深度大於該源極區的深度。在該第一碳化石夕層中^ 源極區的外部部分毗連處提供 /厂 井=,其會朝向該…層的第一::擴的=第之 區之碳切的插塞區域與相對於該井區域的源極 ”之内㈣分晚連’ ^其會擴展至該第—碳切層的第一 氧化物在該第-碳化石夕層、該井區域及該源極區 域及=接點則在該間極氧化物上。源極接點在該插塞區 厂、盈區上’且沒極接點在相對於該第一碳化石夕層的 弟一表面之第一碳化矽層上。 在根據本發明之碳化夕功 科^裝置的特別具體實施 ……區具有一第-導電型式的摻雜物與-相對於 該第一導電型式之筮—道+ , 相對於 苐一 V电型式的摻雜物。再者 導電型式可為η_型及該第二導電型式可為ρ_型。 另一具體實施例中,在該第-碳化梦層中提 == 切的闕調整區域,且其從該源極區 :\ "閾5周整區域配置在該井區域與該碳化石夕的第一 2第面間。该閾調整區域可擴展進入該碳化 層至深度從約001與伞 ^ 几”至、、、勺〇·5微米,且可具有從約1〇!5至
O:\90\90981.DOC -15- 、、、勺1〇公分的载體濃度。 在本發明的進一步呈體给 兮筮. 、體貝^例中,亦可在該閘極氧务私^ 该弟-碳切蠢晶層間 頂魏物與 —第-碳切石日M —&切層的第-面上提供 夕麻日日層。該第一碳化 〇·〇5微米至約丨料丰〇 /猫日日層的厗度可從約 ^、,且载體濃度從約1015至約1017公分-3。 挺i、閾调整區域及篦—石 ^ B .t 猫日日層二者時,該閾調整區域可 粑展進入该碳化矽的第次了 米,且且有詩^ 曰至冰度仗約〇.〇1微米至約〇·5微 ”有載體濃度從約1〇15至約1〇1?公 化石夕蠢曰JB —陪— 刀 且ϋ亥弟一石反 日日層之厚度可從約 從約1〇14至約1016公分-3。 力1^,且载體濃度 在本發明的另一呈濟给 矽之第1 〃體“例中,該第-導電型式的碳化 2弟-層配置在該碳化石夕的第一層與該汲極接點間。該 石反化石夕的第二層之載 … 辰度比该石反化矽的第一層高。再 W —半導體層可為—碳化梦基材,且該第-半導體 層可為-在該碳化矽基材上的磊晶層。 【實施方式】 本發明現在將參考伴隨圖形(其顯示出本發明的較佳具 體肩)更完全地描述於後。但是,本發明可以許多不同 形式具體化且應該不推斷為由提出於此之具體實施例所限 制’而是提供這些具體實施例以便讓此公告完全及完成此 公告’且將本發明之範圍完全傳達至熟知此技藝之人士。 如在圖中所闡明,為了闡明之目的而放大該些層或區域的 寸口此其可提供來闡明本發明的一般結構。類似的 數子遍及王文^為類似的裝置。將了解的是,當—裝置(諸
O:\90\90981.DOC -16- 200423235 汝 層、區域或基材)指為’f在’’另一裝置’,上,,時,其指稱直 接在其它裝置上或亦可存在有插進裝置。比較上,當一裝 置指為”直接在”另一裝置”上”時,則並不存在有插進裝置T 再者,如使用於本文,n+或p +層或區域指為一層或區域, 其載體濃度比毗連或其它的n_型或卜型層或區域高;然而^ 或P層或區域指為一層或區域,其載體濃度比毗連或其它 的η-型或P-型層或區域低。 現在參照至圖2Α-2Μ,現在將描述根據本發明之碳化矽 功率MOSFET的製造方法。如在圖2Α中所見,在一第二b 型碳化矽層10(例如,n+SiC基材)上提供一第一心型碳化矽 層12(諸如n-SiC磊晶層)。再者,該第型碳化矽層。可 為一 η-型SiC基材及該第二n-型碳化矽層1〇可為一經佈植的 或磊晶層。形成SlC基材及磊晶層的方法已由熟知此技藝之 人士所热知,因此,於此將不進一步描述。在本發明的特 別具體實施例中,摻雜該第一n_型碳化矽層12以提供從約 1014至約5X1016公分的載體濃度,且其厚度從約6至約2〇〇 微米。該第二η-型碳化矽層可為一 Sic基材,諸如由北卡羅 萊納(North Carolina)的德哈姆(Durham)之克麗有限公司 (Cree Inc.)所提供的那些。 如在圖2B中所見,在第一^型碳化矽層12上形成一遮罩 層200。該遮罩層200可為一氧化物層(諸如二氧化矽層),且 其可利用沉積或熱氧化反應來提供。該遮罩層2〇〇可足夠厚 以便提供該描述於此之相繼遮罩。在本發明的特別具體實 施例中,該遮罩層200之厚度可從約h5至約4微米。 O:\90\90981.DOC -17- 200423235 如在圖2C中所見,圖案化該遮罩層200以提供第一遮罩 2〇5。第一遮罩2〇5可藉由蝕刻遮罩層2〇〇而形成,以對第一 η _型碳切層i 2打開—f π 。根據本發明的具體實施 例,該窗口 206可定出M0SFET的源極區輪廊。透過第:遮 罩205的窗口 206進行η_型及?_型摻雜物之佈植,如闡明在圖 2卜在本發明的某些具體實施例中,該窗口寫的寬度從約 0.5微米至約;U)微米,且相同的窗口2〇6部分則間隔開約】微 米至約10微米。 佈植η-型摻雜物以提供1+源極區14。合適的摻雜物包 括例如氮及璘。在某些具體實施例中,佈植該η_型換雜物 以提供約5χΗ^公分_3的載體濃度。可制—種或多種佈植 能量(從約10至約36〇 keV)來佈植該卜型推雜物,以便提供 該n+源極區14,其可從第ι_型碳切㈣的第—表面擴 展進入該第I型礙化石夕層12至深度從約0.1微米至約0.5 微米。在本發明的某些具體實施例中,在室溫下進行該n_ 型佈植,但是,亦可使用較高的溫度。該n+源極區Μ會由 於佈植物的橫向蔓延而猶微比窗口裏寬。因此,該n+源極 區Η的寬度可例如從約㈣米至約12微米,且厚度從約μ 微米至約0.5微米。 可佈植該Ρ-型摻雜物以提供一第一埋入的ρ_區域16。合 適的摻雜物包括例如鋁及硼。在某些具體實施例中,佈植 該Ρ-型摻雜物以提供約1Gm較濃的載體濃度。可使 用從約180至約360 keV的佈植能量來佈植該p_型換雜物, 以便在深度為進人該第1_型碳切扣的狀⑽米至約
O:\90\90981.DOC -18 - 200423235 1.2微米處提供第—埋人的p_區域16。在本發明的某些具體 實施例中,在室溫下進行該p型佈植,但是,亦可使用較 高的溫度。該第一埋入p_區域16會由於使用較高的佈植能 量而產生較大的佈植物橫向蔓延,而稍微比窗口 2〇6及t源 極區14寬。因此,例如,該第一埋入的厂區域“之寬度可 比η+源極區14寬約〇」至約〇·2微米,而具有約12微米至約 12.2微米的整體寬度,且其厚度從約微米至社2微米。 在本發明的另一具體實施例甲,纟佈植該η-型摻雜物前先 佈植該ρ-型摻雜物。 如在圖2Ε中所見,擴大窗口2〇6以提供該窗口 2ιι。可在 第一遮罩205中進行例如等向性蝕刻(諸如經緩衝的 刻)以加寬窗口 206,而提供一具有窗口 211的第二佈植遮罩 21 〇。亦可使用其它技術(諸如乾蝕刻技術)來弄寬窗口 2〇ό。 在本發明的某些具體實施例中,蝕刻該第一遮罩2〇5以提供 一窗口211,該窗口211的每邊比窗口2〇6寬約〇·5至約15微 米。因此,蝕刻該第一遮罩205,可移除約〇·5至約15微米 的第一遮罩205而提供該第二遮罩210。所產生之第二遮罩 210的厚度至少約丨.2微米。根據本發明的具體實施例,該 窗口 211可定出MOSFET的p-井區域18之輪廓。透過該第二 遮罩210的窗口 211來進行p-型摻雜物之佈植,如闡明在圖 口此’透過使用單遮罩層(其可經姓刻而提供第二佈植 囪口)可自動排列該埋入的p-區域16、源極區14及p_井區域 18再者,M0S閘極長度可由該n+源極佈植物與該p-井佈 植物定義出。因此,該裝置的M0S閘極長度將由該橫向蝕
O:\90\90981.DOC -19- 200423235 刻及該P-型佈植物 來決定。 的任何佈植蔓延(以形成該P_井區域1 在圖2F中所見,佈植P-型摻雜物以提供一 P_井區域 :適的摻雜物包括例如鋁及硼。在某些具體實施例中, 佈植该卜型摻雜物以提供從約1()16至約1q17公分_3 ::該卜型摻雜物的濃度可隨著深度呈均勾或非均勾; 化。例如,在本發明的某些具體實施例中,卜型換 卜井曲區域18中的濃度會隨㈣度增加。再者,該卜型播雜物 的?辰度應該足夠小,以便不會明顯改變n+源極區14的導電 度。因=,源極區14將具有p_型及卜型二雜質佈植在: 中仁疋,n"·型雜質將支配該n+源極區14的導電产。 可使用一種或多種佈植能量範圍(從約3〇至約來 佈植該p-型摻雜物,以便提供該p_井區域18,其進入該第一 η型%化矽層12的深度為離該第一 n_型碳化矽層12之第一 表面約0.5微米至m.2微米。在本發明的某些具體實施例 中,在室溫下進行該p_型佈植,但是,亦可使用較高的溫 ^如上述提及’該?_井區域18會由於使用較高的佈植能 量而產生佈植橫向蔓延,而稍微比窗口 211寬。因此,例如, 該P-井區域18會擴展超過窗口 211邊緣約〇2至約〇·3微米, 且具有約0·7至約1·8微米的整體寬度。 如在圖2G中所見,擴大窗口211以提供窗口 216。在第_ 遮罩2W中進行例如第二次等向性則(諸如第二次經緩衝 的HF制)以加寬窗口21卜而提供-具有窗口 216的第三佈 植遮罩215。在本發明的某些具體實施例中,蝕刻該第二遮 O:\90\90981.DOC -20- 200423235 罩21〇以提供—窗口 216,此窗口 2i6的每邊比窗口叫寬約 〇·3至約〇·5微#。因此,钱刻該第二遮罩211,以從該第二 遮罩21G移除約㈣狀5微米,以提供該第三遮罩2Γ5。二 產生之第三遮軍215的厚度至少狀6微米。根據本發明的 具體貫施例’該窗口 216可定出應FET的閾調整區域20之 輪廊。透過該第三遮罩215的窗σ216來進行n_型摻雜物之 佈植,如闡明在圖2H。因此,透過使用單一遮罩層(其可經 蚀2以提供第—佈植窗口,且隨後可再㈣而提供第二佈 植® 口’亦可隨後再㈣而提供第三佈植窗口),可自動排 ㈣埋入的p_區域16、該源極區14、該井區域U及該通道 閾調整區域20。 圖2H闡明n-型換雜物(通道佈植物)之佈植,以提供該間 調整區域20。合適的n_型摻雜物包括例如氮及磷。:某些 具1體實施例中’佈植該n,摻雜物,以提供從約ι〇ΐ5至約 10公分㈣體濃度。可使用從約1〇至約36〇keV的佈植 能量來佈植該η-㈣雜物以便提供該閣調整區域2〇,其可 擴展進入該第一 η_型碳化石夕層12至深度為離該第一 η_型碳 化石夕層12的第-表面從_.G1微米至㈣增米。在本發明 的某些具體實施例中,在室溫下進行該n_型佈植,但是, 亦可使用車又冋的·度。該閾調整區域2〇的寬度可從約2微米 至約15微米。 如闡明在圖21中,在形成該閾調整區域2〇後,移除該第 三遮罩215,且藉由形成一第二遮罩層並圖形化該第二遮罩 層而形成一第四佈植遮罩220。該第四佈植遮罩在n+源極區
O:\90\90981.DOC -21 - 200423235 14之部分間具有一窗口221,以便提供一〆插塞佈植物,其 了對该p-型埋入區域16提供歐姆接觸。 如在圖2J中所見,使用該第四佈植遮罩220的窗口 221來 佈植p-型摻雜物,以提供該p+插塞區域22。合適的型摻雜 物包括例如鋁及硼。在某些具體實施例中,佈植該型摻 碳化矽層12的第一表面擴展進入該第 雜物以提供從約5X,至約1χ1〇2丨公分-3的載體濃度。該p 型摻雜物的濃度可隨著深度呈均句或非均勾分#。可使用 —種或多種佈植能量範圍(從約10至約360 kev)來佈植該p. 型摻雜物,以便提供該p+插塞區域22,其可從該第一η·型 一 η-型碳化石夕層12至 殊度約G.5微米至社]微米。如在㈣中所見,該ρ+插塞區 域22會擴展至-足以接觸Ρ-型井區域16的深度。在本發明 的某些具體實施例中,在室溫下進行該ρ_型佈植,但是, :可使用較高的溫度。該,插塞區域22會由於佈植的橫向 蔓延而稍微比窗口 221寬。因此’例如,該ρ+插塞區域以可 ,展過窗Π221的邊緣約〇·2微米至狀傷米,且具有從約i 微米至約20微米的整體寬度。 口圖2[所Μ明,移除該第四佈植遮罩,且藉由退火所產 生的結構而活化該些佈植物。在本發明的某些具體實施例 中,在溫度大於約1400〇C下i隹分兮、戸u _ L卜進仃该退火。在該活化退火後, 在該第一 η-型碳化石夕層1 ? &哲 .t , 主火化7層12的弟一表面上形成一氧化物層 24,如闡明在圖2K。該結構可撰渥料 、. 4再」适擇性以介電質層(諸如SiO: 或SisN4)覆盖,以在退火期間/ ^ ^間保護该結構。再者,在該閘極 氧化物形成後經退火以改盖Si 人。biC/Si〇2界面的具體實施例
O:\90\90981.DOC -22- 200423235 中,可藉由此退火來提供此些雜質的活化。 該氧化物層24’可利用沉積、熱生長或其組合來形成。在 特別的具體實施例中,該氧化物層24,的厚度從約2⑼至約 2000 A。該氧化物層24’可為單層或多層。在本發明的特別 具體實施例中,該氧化物層24,由一經氮化的氧化物來提供 及/或可為其它種氧化物。該經氮化的氧化物可為任何合適 的閘極氧化物,但是,在某些具體實施例中,可使用s二、 氧氮化物或ΟΝΟ。在形成該氧化物層24,或〇n〇閘極介電質 的起始氧化物後,可接著在_細中退火,以便減:: =/氧化物界面處的缺陷密度。在特別的具體實施例中, 該氧化物層24,可利用熱生長或沉積來形成,然後在溫度大 於約llOGt:及流速從約2至約8 SLM(其可提供從㈣至約 45秒的Ν2〇起始停留時間)之&⑽境巾退火。此在碳化石夕 上的氧化物層之形成及退火則描述在已共同讓予的美國專 利申請序號讀34,283巾,其發表名稱為”咐退火一在碳 化石夕層上的氧化物之方法”;则年5月3G日所主張之美國火 臨時專射請序號6G/237,822,發表名稱"氧化物層在碳化 石夕層上的N2〇生長方法";讓㈣们日所主張之美國專利 申請案序號G9/968,391 ’發表名稱”氧化物在碳化梦層上的 n2〇生長方法”;及/或細年10月26日主張之美國專利申請 序號議45,542,發表名稱”使用在氫環境中退火來製造-在碳化石夕層上的氧化物層之方法";此些公告如完全於此提 出般以參考之方式併於本文。 亦可額外地使用-n2〇生長氧化物,如描述在Lp.蜀(xu),
O:\90\90981.DOC -23- 200423235 Ρ· Τ·賴(Lai),C· L·程(Chan),Β·厲(u)及 γ. C·錢(Cheng)之,,改 良在6H-SiC上的N2〇-生長氧氮化物之性能及信賴度”,ιΕΕΕ 電子裝置快訊’ Vol. 21,>1〇.6,卩口.298-300,2000年6月中。 亦可使用如由L· Α·里普金及J· We波莫所描述的技術,"在ρ_ 型SiC上的低界面狀態密度氧化物”,材料科學討論會v〇ls. 264-268,ΡΡ· 853-856’ 1998。再者,對熱生長氧化物來說, Ik後可對該熱生長的Si〇2層提供一NO退火,以減低該介面 陷阱密度,如描述在Μ· K·達斯(Das),L·、A·里普金,J. W. 波莫G· Y·鍾(Chung) ’ J. R·威廉斯(wHHams),κ·麥當勞 (McDonald)及L· C·菲爾德曼(Feldman)之’,使用熱生長、N〇 退火的SiO^南遷移率4H-SiC反轉模式MOSFETs,,,IEEE 裝置研究會議,丹佛(Denver),CO,6月19-21日,2000年; G· Y·鍾,C.C·汀(Tin),J.R·威廉斯,κ•麥當勞,R· Α·威勒 (Weller) ’ S. T·潘德萊次(pantelides),L c·菲爾德曼,Μ κ 達斯及J· W·波莫之,,4H-SiC的MOSFETs在氧化氮中高溫退 火後之經改良的反轉通道遷移率”,已認可公告的IEEE電子 裝置快訊;及G. Y.鍾,C· C·汀,j· R·威廉斯,κ•麥當勞, Μ·戴凡錯(Di Ventra),s· τ·潘德萊次,L· c·菲爾德曼及r. a. 威勒’”氧化氮退火在碳化矽的411多型中、在靠近帶邊緣的 介面陷阱密度上之影響,,,應用物理快訊(Applied physics
Letters) ’ Vol· 76 ’ No· 13 ’ ρρ· 1713-1715,2000年3月。可 如描述在2001年6月Π日所主張的美國專利申請序號 〇9/878,442中般提供氧氮化物,其發表名稱為,,高電壓、高 溫電容器結構及其製造方法’,;此公告如完全於此提出般以
O:\90\90981.DOC -24- 200423235 參考之方式併於本文。 圖2L闡明閘極接點26之形成。閘極接點26可為摻雜鱗或 硼的P-型多晶矽,其可使用低壓化學氣相沉積法 沉積;及/或可為其它合適的接觸材料(諸如鎢或錮),並可 使用由熟知此技藝之人士所熟知的技術來形成及圖案化 再者,可一起形成圖2L的氧化物層24,及閘極接點%且圖案 化,以提供一源極接點28用的開口並提供該闡明在圖2m中' 的閘極氧化物24。 如在圖2M中所見,圖案化該氧化物層从以提供該閑極氧 化物24。在該氧化物層24,中打開一窗口,該窗口可曝露出 該P+插塞區域22及部分的閾調整區域2〇。在該窗口中沉積 一接觸金屬,以提供一歐姆源極接點28。亦在相對於該第 一η-型碳化矽層12的第二卜型層1〇之面上沉積一接觸/金 屬,以提供一汲極接點30。在本發明的特別具體實施例中, 該源極接點28及/或汲極接點3〇的接觸金屬可由下列材料 形成··鎳(Ni)、鈦(Ti)、鉑(pt)或鋁(Α1)、鉻((>)、其組合(諸 如Ti/Ni、Al/Ni或CiVNi堆疊)、其合金(諸如NiCr)及/或其它 合適的接觸材料;且可在溫度從約6〇〇。(:至約ii〇(rc下(例 如,825。〇退火,以便提供一歐姆接觸。該源極及汲極接 觸28及3G的厚度可從約15(}至約3_人。源極接點⑽/或沒 極接點30可使用蒸鍵沉積、減鍵或其它由熟知此技藝之人 士所熟知的技術來形成。 如闡明在圖2M中,根據本發明的某些具體實施例之半導 版衣置包括一具有第一導電型式的第一碳化矽層12。在該
O:\90\90981.DOC -25- 200423235 第奴化矽層12中提供一源極區14且其具有第一導電型 式源極區14之載體濃度比該第一碳化矽層以的載體濃 度回’且會擴展至該第_碳化石夕層12的第_表面。該源極 區14可具有一第一導電型式的摻雜物與一相對於第一導電 型式的第二導電型式之摻雜物。在該第一碳化矽層Μ中與 源極區14的底部部分毗連處提供第二導電型式之碳化矽的 埋入區域16 ’其在該第_碳切層12中的深度大於該源極 區14的深度。在该第一碳化矽層中與該源極區μ的外部部 分毗連處提供第二導電型式的碳化矽之井區域18,其會朝 向該第一碳化矽層12的第一表面擴展。該井區域18的載體 濃度比埋入區域16的載體濃度低。該第二導電型式的碳化 矽之插塞區域22與相對於井區域丨8之源極區14的内部部分 毗連,且其會擴展至第一碳化矽層12的第一面。閘極氧化 物24在該第一碳化矽層12、井區域18及源極區14上。閘極 接點26在該閘極氧化物24上。源極接點28在該插塞區域22 及該源極區14上。汲極接點3〇在相對於該第一碳化矽層12 的第一表面之第一碳化石夕層12上。 如進一步闡明在圖2M中,在該第一碳化矽層12中提供一 第一導電型式之碳化矽的閾調整區域20,且其從該源極區 14擴展出。該閾調整區域20配置在該井區域18與該碳化石夕 12的第一層之第一面間。 現在參照至圖3A-3G,現在將描述根據本發明的進一步 具體實施例來製造一碳化矽功率MOSFET的方法。本發明 闡明在圖3A-3G中的具體實施例具有一 η-型磊晶層而非闡 O:\90\90981.DOC -26- 200423235 明在圖2A_2M中的具體實施例之閾調整區域20。如闡明在 圖3A_3G中的刪FET製造步驟,其初始與在圖2A-2E中所 闡明的相同。但是,在闡明於圖2E之佈植後,移除該第二 佈植遮罩2 1 0。 二佈植遮罩210後,參考如 如闡明在圖3A中,在移除該第 上所述之第四佈植料22G,藉由形成—第二遮罩層並圖形 化該第二遮罩層而形成一第三佈植遮罩22〇,。該第三佈植遮 罩220’在n+源極區i 4之部分間具有—窗口 22 ι,,#可提供— P+插塞佈植’此佈植可對該卜型埋入區域16提供一歐姆接 觸。如在圖3B中所見,使用該第三佈植遮罩22〇,的窗口 221| 來佈植P_型摻雜物’以提供如上所述之?+插塞區似,參 考圖3B。 如在圖3C中所見,在如上述描述般移除第三遮罩且 活化該些佈植物後,在該第型碳化石夕層12的第一表面 上形成型碳化矽通道磊晶層50,。在該通道磊晶層5〇,中 的電何可接近上述描述的閾調整區域2〇。在本發明的特別 具體=軛例中,該通道磊晶層5〇,之載體濃度約ι〇"至約Μη “ n ,且其厚度從約0·05微米至約1微米。 如闡明在圖3D中,在該通道蠢晶層5〇,上形成一氧化物層 %。該氧化物層54,可參考氧化物層24,,如上所描述般形成。 圖3Ε闡明該閘極接點26之形成。該閘極接點^可參考圖 2L,如上所描述般形成。圖邛闡明圖形化該通道磊晶層%, 及A氧化物層54,,以提供通道區域5〇及閘極氧化物54。在 μ氧化物層54及該通道磊晶層5〇,中打開一窗口,該窗口可
O:\90\90981.DOC -27- 200423235
如闡明在圖3G
現在參照至圖4A-4E,現在將描述根據本發明的進一步具 體實施例之碳化矽功率M0SFET的製造方法。闡明在圖 4A-4E中之本發明的具體實施例具有一 ^型磊晶層與闡明 在圖2A-2M及3A-3G中的具體實施例之閾調整區域2〇。在製 造如闡明於圖4A-4EiMOSFET的步驟上,其初始與闡明在 圖2A-2J中的相同。但是,在形成該氧化物層24,前及在闡明 於圖2K後且在佈植活化後,如闡明在圖4A中般形成一 口_型 石反化石夕蠢晶層60’。如在圖4A中所見,在如上述描述般活化 該些佈植物後,在該第一 n_型碳化矽層12的第一表面上形 成一 η-型碳化矽通道磊晶層6〇,。在該通道磊晶層60,中的電 荷可少於(及在某些具體實施例中更少於)上述描述的閾調 整區域20。在本發明的特別具體實施例中,該通道磊晶層 曝露出p插塞區域22及部分的^源極區14 中,將一接 28。亦在相蜚 上沉積一接 在圖3G中, 20由該通道區域50取代。 60’之載體濃度從約1〇14至約1〇16公分_3且厚度從約〇·〇5微米 至約1微米。 如闡明在圖4Β中,在該通道磊晶層60’上形成一氧化物層 64’。該氧化物層64’可參考氧化物層24,,如上所描述般形成。 圖4C闡明該閘極接點26之形成。該閘極接點26可參考圖 2L ’如上所描述般形成。圖闡明圖形化該通道磊晶層64’
O:\90\90981.DOC -28- 200423235 及氧化物層60,以提供通道區域6〇及閘極氧化物64。在該氧 :物層64及通運磊晶層6〇,中打開一窗口以曝露該p+插塞 區域22及部分的閾調整區域2〇。如闡明在圖4E中,在該窗 口中沉積-接觸金屬,以提供—歐姆源極接點28。亦在相 對於該第一 n_型碳化矽層12的第二心型層1〇之面上沉積一 接觸至屬以提供一汲極接點3 0。因此,如闡明在圖3 G中, 該圖2M的碳化矽半導體裝置可具有一閾調整區域汕及一 通道區域60二者。 雖然圖2M、3G及4E以個別的裝置來闡明本發明之具體實 施例,如將由熟知技藝之人士察知,圖⑽、阳及处可視為 -具有多重胞元的裝置之單位胞元。因此,可將例如其它 單位胞元併入闡明在2^3(5及犯中的裝置,藉由沿著其中 心軸(在圖2M、3G及4E中闡明為垂直軸)來分割該些裝置, 且繞著闡明在圖2M、3(^4E中的袭置周圍(闊明在圖施、 3G及4E中的裝置之垂直邊緣)之軸來旋轉該分割裝置。此 外,本發明之具體實施例包括諸如闊明在圖2m、祀及仆 中的那些褒置’和具有眾多併入闡明在圖2M、阳及中的 佈植區域之單元胞元的裝置。 雖然本發明之具體實施例已參考特別的操作順序來說 明’如將由熟知此技藝之人士察知,可再排序某些在該順 序内的操作同時仍然可從本發明之教導受惠。例如,在本 發明的特別具體實施财,可在圖形化該通道蟲晶㈣,後 進行該氧化物層54·之形成。此外,本發明應該不推斷為由 描述於此的精確操作程序所限制。
O:\90\90981.DOC -29- 200423235 再者,本發明的具體實施例已參考ι_型sic層及p_型碳 化石夕井及埋人層來說明。但是,本發明之具體實施例亦可 使用與描述於此之製造方法相符合的修改方法來提供—互 補結構。 如上所述,本發明之具體實施例可用來製造非常小的閑 極長度(如該閘極長度可藉由蝕刻該能形成源極區及井區 域的遮罩來定出輪廓)。因此,當該MOS通道電阻在裝置中 為支配電阻時,可在所產生的SiCM0SFET上提供一相對低 之總電阻。再者,可透過使用該遮罩來消除光微影光刻步 驟’因此與習知的製造製程比較可有潛力地減少製程時間 及成本。 再者,在本發明併入该磊晶通道層之具體實施例中,若 利用熱氧化反應來形成該閘極氧化物時,該n+源極區不會 被氧化。此外,所產生的結構不具有多孔性,而產生自在 η佈植區域上生長的氧化物為較不可信賴的氧化物。此些 具體貝鈿例亦可從s亥η源極區提供一從該M〇s閘極區域至 該汲極區域的連續通道。 已在該些圖形及專利說明書中揭示出本發明之典型的較 佳具體實施例,且雖然使用特定的名稱,但它們僅以總稱 及描述意義來使用而無限制之目的,本發明之範圍則提出 在下列申請專利範圍中。 【圖式簡單說明】 圖1為一習知的DMOSFET之截面圖; 圖2 A-2M闡明根據本發明之具體實施例來製造m〇sfet
O:\9O\90981.DOC -30- 200423235 的方法之截面圖; 圖3A-3G闡明根據本發明的其它具體實施例來製造 MOSFET的方法之截面圖;及 圖4A-4E闡明根據本發明的具體實施例來製造MOSFET 的方法之截面圖。 【代表圖式符號說明】 10 第二η-型碳化矽層 12 第一 η-型碳化碎層 14 η+源極區 16 第一埋入的ρ-區域 18 ρ -井區域 20 通道閾調整區域 22 Ρ+插塞區域 24 閘極氧化物 24f 氧化物層 26 閘極接點 28 源極接點 30 汲極接點 50 通道區域 50f η -型碳化碎通道蠢晶層 54 閘極氧化物 54? 氧化物層 60 通道區域 60, η -型碳化碎通道蟲晶層 O:\90\90981.DOC -31 - 200423235 64 閘極氧化物 64’ 氧化物層 200 遮罩層 205 第一遮罩 206 窗口 210 第二佈植遮罩 211 窗口 215 第三佈植遮罩 216 窗口 220 第四佈植遮罩 220? 第三佈植遮罩 221 窗口 2211 窗口 510 DMOSFET 512 基材 514 p -基極區 516 η源極區 518 閘極氧化物 520 閘極接點 522 源極接點 524 汲極接點 O:\90\90981.DOC -32-

Claims (1)

  1. ^00423235 拾、申請專利範圍: L 一種碳化矽功率裝置的製造方法,其包括: 相繼地圖形化遮罩層以提 、 捉仏自口,该窗口可用來形成 弟一導電型式的源極區、 、 相對於该第一導電型式的第二 導電型式之碳化矽的埋入區域 飞及在该弟一導電型式碳化 矽層中之第二導電型式的井區域。 2_如申請專利範圍第丨項之方法,更包含: 使用該遮罩層的第一窗爽 山 m 木形成该源極區及該埋入的 碳化矽區域;然後 :吏用該遮罩層的第二窗口形成該井區域,該第二窗口 3. 可藉由隨後圖形化該具有第一窗口的遮罩層而提供。 士 ”專利乾圍第!項之方法,丨中該第一導電型式為& =碳切及該第二導電型式為p_型碳切,其中該埋入的 夕區域包3 一埋入的?_型碳化矽區域且該井區域包 含一 P-井區域。 4·如申請專利範圍第3 t、、土 - , L 頁之方法’其中相繼地圖形化遮罩 層、形成該源極區及該埋人的 久邊埋入的P-型奴化矽區域及形成該p- 井區域之製程包括: 在该第一 η-型碳化矽層的第一表面上形成該遮罩層; 圖形化該遮罩層以提供第一佈植遮罩,該第一佈植遮 罩具有至少一個與該碳化矽功率裝置的源極區相符合之 窗口;然後 使用該第一佈植遮罩來在該第一 η_型碳化矽層中佈植 型摻雜物以提供η·型源極區,該η-型源極區會擴展至該 O:\90\90981.DOC 200423235 弟一 η-型碳化矽層的篦_ 曰’弟表面且其載體濃度比該第一 η- 型碳化矽層高; 使用該第一佈植逾置氺+ » 采在弟一 η-型式碳化石夕層中佈植 Ρ-型摻雜物,以提供哕盥 捉仏α亥與型源極區毗連的埋入p_型區 域,該埋入p-型區域方兮结 隹°亥弟一 n-型碳化矽層中的深度位置 大於该η-型源極區的深度,·然後 等向性姓刻該第—佈植遮罩以提供一第二佈植遮罩, 該第二佈植遮罩且有至w、一 、有至夕一個* 口,其與該井區域相 符合且與已利用等向性蝕刻擴大的第一佈植遮罩之至少 一個窗口相符合;然後 使用,亥第一佈植遮罩來在該第型碳化石夕層中佈植 P垔扣雜物以提供该卜井區域,該井區域會擴展至該卜 型埋入區域。 5.如:請專利範圍第3項之方法,其中相繼地圖形化遮罩層 、提i'可用來形成源極區、埋入的型碳化矽區域及& 井區域的窗口之製程包括··相繼地圖形化遮罩層以提供 * 口’該S 口可用來在該第一 n_型碳化石夕層中形成源極 區埋入的P-型奴化矽區域、p-井區域及閾調整區域;該 方法更匕括使用w亥遮罩層的第三窗口來形成該閾調整區 域’該第三窗口可藉由隨後蝕刻該具有第二窗口的遮罩 層而提供。 6·如申明專利範圍第3項之方法,其中相繼地圖形化遮罩 層、形成該源極區及該埋入的P-型碳化矽區域及形成該卜 井區域之製程包括: O:\90\90981.DOC 200423235 在一第一 η-型碳化矽層上形成該遮罩層; 圖形化該遮罩層以提供一第一佈植遮罩,該第一佈植 遮罩具有至少一個與該碳化矽功率裝置的源極區相符合 之窗口;然後 使用該第一佈植遮罩在該第一 η_型碳化矽層中佈植卜 型摻雜物以提供一^型源極區,該卜型源極區會擴展至該 第一η-型碳化矽層的第一表面,且其載體濃度比第一卜 型碳化矽層高; 使用該第一佈植遮罩在該第一心型碳化矽層中佈植一 Ρ-型摻雜物,以提供一與該卜型源極區毗連的埋入卜型區 域,使用該第一佈植遮罩來在該第一卜型碳化石夕層中: 植型摻雜物的佈植能量比使用來佈該植型摻雜物 以提供該η-型源極區之佈植能量還高;然後 等向性㈣該第-佈植遮罩以提供一第二佈植遮罩, =二佈植遮罩具有至少—個窗口,其與該Ρ·井區域相 付&且與該已利用等向性㈣而擴展的第 至少一個窗口相符合;然後 C罩之 型摻雜物以提供該p_井區域 1 7. 印徂遮卓在該第 至P-型埋入區域的佈植能量來佈植該p型摻雜物。’、 Π:專利範圍第6項之方法,其中使用該第二_ 巴碳化石夕層中佈植P,摻雜物以提供該“ =佈ΓΓΓ該第二佈植遮罩在該“輸 P雜物,以提供該P-井區域的载體濃度少 O:\90\90981.DOC 200423235 於該埋人的ρ·型碳切層之載體濃度。 8·如申請專利範圍第5項 甘山+ ,山貝之方法’其中使用該第二佈植遮罩 區域,接著:胃中佈植型摻雜物以提供該。-井 外等向性㈣該第二佈植遮罩以提供第三佈植遮罩,該 2佈=遮罩具有至少―個窗口,其舆該閾調整區域相 ::且:該已:用等向性钕刻擴大的第二佈植遮罩之至 V' —個窗口相符合;然後 使用該第三佈植遮罩扁兮 在5亥弟一 η-型碳化矽層中佈植η- 型摻雜物,以提供該閾調整區域。 9. Π!專利範圍第8項之方法,其中使用該第三佈植遮罩 =一:型碳切層中佈植η,摻雜物以提供該間調 〇或之製程包括••使用該第三佈植遮罩在該第_η_型石户 化石夕層中,將η-型摻雜物佈植進入該第一卜型碳化石夕層至人 珠度從約0.01至約〇·5微米。 10. 如申請專利範圍第8項之方法,更包含: 移除該第三佈植遮罩; 形成第四佈植遮罩,圖案化該第四佈植遮罩以提供窗 口 ^亥窗π可曝露出在該源極區内該第—η_型碳化石夕層 的第一表面; 9 使用η亥第四佈植遮罩來佈植卜型換雜物以提供卜型碳 化矽插基區域,讓該插塞區域擴展進入該第一 型碳化 石夕層以接觸該P-型埋入區域; 在該第一η-型碳化矽層的第一表面上形成閘極氧化 O:\90\90981.DOC -4- 200423235 物; 在該閘極氧化物上形成閘極接點,· 在該源極區及該插塞區域上形成源極接點;及 在相對於該第一表面的第一 n_型碳 接點。 u .如申請專利範圍第10項之方法, 主 ^ 3在相對於該第一 表面的第一η-型碳化矽層之表面 卜 风弟一 11•型碳化石夕 g,该第二η-型碳化矽層的載體濃度 矽層的載體濃度。 Α化 U•如申請專利範圍第8項之方法,其中 文用σ亥弟二佈植骑I =一:型碳切層中佈植&型摻雜物以提供該間調 整區域,接著·· 移除該第三佈植遮罩;及 在該第一 η-型碳化矽層的第一 石夕蟲晶層。 表面上形成-η_型碳化 13.如申請專利範圍第12項之方 皇 — ,、平可利用下列步驟來 進行形成該η-型碳化矽磊晶層: 形成第四佈植遮罩,圖安 — 固案化该弟四佈植遮罩以提供窗 口,該窗口可曝露屮尤、、區&广 '、 在/原極區内的部分η-型碳化矽磊晶 層; 使用該第四佈植戒1冰# 、、罩來佈植ρ_型摻雜物以提供卜型碳 化石夕插塞區域,該插变ρ 巧插基區域會擴展進入該第一口·型碳化 矽層以接觸該Ρ-型埋入區域;及 活化該些經佈植的摻雜物;及 O:\90\90981.DOC 200423235 其中形成-n__切“層,接著為下列步驟 在該n_型碳化#晶層上形成—開極氧化物; 在該閘極氧化物上形成一閘極接點; 在該源極區及該插塞區域上形成一源極接點及 在相對於該第-表面的第一 n_型碳化石夕層 極接點。 风反 14·如申請專利範圍第13項之方法,更包含在相對於該第一 表面的第一η·型碳化石夕層之表面上形成-第二η-型碳化 矽層,該第二η-型碳化石夕層的載體濃度高於該第 化矽層的載體濃度。 火 15. Γ請專利範圍第5項之方法,其中使用該第二佈植遮罩 該第—η_型碳切層中佈植Ρ·型摻雜物以提供該ρ·井 區域,接著·· 移除該第二佈植遮罩;及 在該第-η-型碳化石夕層的第一表面上形成一 矽磊晶層。 Α Μ 16. t申請專利範圍第15項之方法,其中利用下列步驟來進 行形成一 型碳化矽磊晶層; 一2成一第三佈植遮罩,圖案化該第三佈植遮罩以提供 固口,該窗口可曝露出在該源極區内部分的Π-型碳化 矽磊晶層; 山用"亥第二佈植遮罩來佈植P-型摻雜物以提供一 p_型 人化矽插基區域,該插塞區域會擴展進入該第一 η-型碳 化矽層以接觸該ρ_型埋入區域;及 O:\90\90981.DOC 活化該些經佈植的摻雜物;及 其中形成η-型碳切蟲晶層,接著為下列步驟: 在η-型碳化矽磊晶層上形成閘極氧化物; 在該閘極氧化物上形成閘極接點; 在該源極區及該插塞區域 Χ上开7成一源極接點,·及 在相對於該第一表面的第一 ^ n-型奴化矽層上形成汲極 Ο 丄7·如申請專利範圍第16 貝 < 万法,更包含在一相對於該第 一表面的第一n-型碳化石夕層之表面上形成-第二n_型碳 化石夕層,該第二n-型碳化㈣之載體濃度高於該第―卜 型碳化矽層之載體濃度。 —種碳化矽功率半導體裝置,其包含: 具有第一導電型式的第一碳化矽層; '源極區,其在該第一碳化矽層中且具有該第一導電型 式,該源極區的載體濃度比該第一碳化矽層 高亡會擴展至該第一碳化㈣的第一表面;體,辰度 第二導電型式的碳化矽埋入區域,其在該第一碳化矽 層中舆該源極區的底部部分毗連,且其在該第一碳化矽 層中的深度大於該源極區的深度; 第二導電型式的碳化矽之井區域,其在該第一碳化矽 層中該源極區的外部且會朝向該第一碳化矽層的第一表 面擴展,該井區域的載體濃度比該埋入區域的載體濃度 低; 第二導電型式的碳化矽插塞區域,其在該源極區内而 O:\90\90981.DOC 200423235 碳化石夕層 19. 20. 21. 22. 23. 24. 與該井區域相對,且㈣展至該,第-碳切層的第—面. 在該第-碳化石夕層、該井區域及該源極區 化物; 虱 在該閘極氧化物上的閘極接點; 在w亥插基區域及該源極區上的源極接點;及 在相對於該第一碳化矽層的第一表面之第一 上的汲極接點。 如申明專利範圍第丨8項之碳化矽功率半導體裝置,其中 該源極區具有一第一導電型式的摻雜物與一相對於該第 一導電型式的第二導電型式之摻雜物。 如申明專利範圍第丨8項之碳化矽功率半導體裝置,其中 該第一導電型式為n-型及該第二導電型式為P-型。 如申請專利範圍第18項之碳化矽功率半導體裝置,更包 含第一導電型式碳化矽之閾調整區域,其在該第一碳2 石夕層中且從該源極區擴展出’該閾調整區域配置在該井 區域與該碳化矽的第一層之第一面間。 如申請專利範圍第21項之碳化矽功率半導體裝置,其中 該閾調整區域會擴展進人該碳切的第_層至深度從約 〇·01彳放米至約〇.5微米,且具有從約1015至約1〇19公分的 載體濃度。 ' 如申請專利範圍第1 8項之碳化矽功率半導體裝置,更包 各第石反化矽磊晶層,其在該閘極氧化物與該第一碳化 石夕蠢晶層間之該第一碳化矽層的第_面上。 如申請專利範圍第23項之碳化矽功率半導體裝置,其中 O:\90\90981.DOC 200423235 。亥第妷化矽磊晶層之厚度從約6微米至約200微米及载 體濃度從約ixl〇14至約5xl〇16公分_3。 25·如申請專利範圍第23項之碳化矽功率半導體裝置,更包 3第導私型式碳化矽的閾調整區域,其在該第一碳化 石夕層中且從該源極區擴展出,該閾調整區域配置在該井 區域與該碳化矽的第一層之第一面間。 26.如申請專利範圍第25項之碳化矽功率半導體裝置,豆 該閑調整區域會擴展進人該碳切的第—層至深度從約 〇力1微米至約ο·5微米,且具有從約1〇15至約ι〇19公分、 載體7辰度,其中續镇—τ,^ XU -rh n t=> 八弟妷化矽磊晶層之厚度從約6至約 200微米及載體濃度從約1χ1〇14至約5xi〇u公分3。 27·如申請專利範圍第18項之碳切功率半導时置,更包 含第一導電型式之破切的第二層,其配置在該碳化石夕 的第:層舆㈣極接關,該碳切的第二層之載體濃 度比该碳化秒的第一層高。 28. —種碳化矽功率半導體裝置,其包含: 具有第一導電型式的第一碳化矽層; 源極區,其在該第一碳化矽層中且具有第一導電型 式,該源極㈣載體濃度比該第—碳切層的載體濃度 高且會擴展至該第一碳化矽層的 Ί弟表面,該源極區具 有第一導電型式的摻雜物與相對 丁於邊弟一導電型式的第 二導電型式之摻雜物·· 第二導電型式的碳化矽之埋入 ^ 其在該第一碳化 矽層中與该源極區的底部部分毗 ,、在該第一碳化 O:\90\90981.DOC -9- 200423235 矽層中的深度大於該源極區的深度; 第二導電型式之碳化矽的井區域,其在該第一碳化矽 層中之源極區外部且會朝向該第〆石炭化石夕層的第 擴展; # 弟二導電型式之碳化矽的插塞區域,其在相對於嗜井 區域的源極區域内部且會擴展至該第-碳切層的第一 面; 在該第-碳化石夕層、該井區域及該源極區上的閑 化物; 在該閘極氧化物上的閘極接點; 在該插塞區域及該源極區上的源極接點;及 在相對於該第-碳化石夕層的第一表面之第一碳化石夕層 上的汲極接點。 9 η如中請專利範㈣28項之碳切㈣何料置,盆令 該第一導電型式為n_型及該第二導電型式^•型。,' 爪二申請專利範圍第28項之碳切功率半導體裝置, =導電f式碳切的聞調整區域,其在該第-碳化 區^且h該源㈣擴展’該閾調整區域配置在該井 區或兵該碳化矽的第一層之第一面間。 3 1 ·如申清專利範圍第3 軏固弟30項之石反化石夕功率半導體裝置, 该閾調整區域會擴展進入 八 〇.01微米至約。塌,且呈有1=層至深度 載體濃度。 士約〗〇5至約10Ύ的 32·如中料利侧第綱之碳切功率何«置,更包 O:\90\90981.DOC 200423235 3 ^妷化矽磊晶層,其在該閘極氧化物與該第一碳化 矽磊晶層間之該第一碳化矽層的第一面上。 33 34. 35. 36. _如申請專利範圍第32項之碳化矽功率半導體裝置,其中 孩第一碳化矽磊晶層之厚度從約6微米至約2⑻微米及载 體激度從約lxl〇14至約5x1016公分_3。 如申明專利範圍第32項之碳化矽功率半導體裝置,更包 含第一導電型式碳化矽的閾調整區域,其在該第一碳化 石夕層中且會;^该源極區擴展出,該閾調整區域配置在該 井區域舆該碳化矽的第一層之第一面間。 如申請專利範圍第34項之碳化矽功率半導體裝置,其中 該閾調整區域會擴展進入該碳化矽的第一層至深度從約 0.01微米至約0.5微米,且具有載體濃度從約1〇15至約1〇19 公分’其中該第一碳化矽磊晶層之厚度從約6微米至約 200微米及載體濃度從約ιχι〇"至約5χ1〇ΐ6公分_3。 如申請專利範圍第28項之碳化矽功率半導體裝置,更包 含第一導電型式之碳化矽的第二層,其配置在該碳化石夕 的第一層與該汲極接點間,該第二層碳化矽的載體濃度 比該碳化矽的第一層高。 O:\90\90981.DOC -11 -
TW093103782A 2003-04-24 2004-02-17 Silicon carbide power devices with self-aligned source and well regions and methods of fabricating same TWI340994B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/422,130 US7074643B2 (en) 2003-04-24 2003-04-24 Silicon carbide power devices with self-aligned source and well regions and methods of fabricating same

Publications (2)

Publication Number Publication Date
TW200423235A true TW200423235A (en) 2004-11-01
TWI340994B TWI340994B (en) 2011-04-21

Family

ID=33298815

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093103782A TWI340994B (en) 2003-04-24 2004-02-17 Silicon carbide power devices with self-aligned source and well regions and methods of fabricating same

Country Status (8)

Country Link
US (2) US7074643B2 (zh)
EP (2) EP2463894B1 (zh)
JP (2) JP5265111B2 (zh)
KR (2) KR101126836B1 (zh)
CN (1) CN100472737C (zh)
CA (1) CA2522820A1 (zh)
TW (1) TWI340994B (zh)
WO (1) WO2004097926A1 (zh)

Families Citing this family (103)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6956238B2 (en) * 2000-10-03 2005-10-18 Cree, Inc. Silicon carbide power metal-oxide semiconductor field effect transistors having a shorting channel and methods of fabricating silicon carbide metal-oxide semiconductor field effect transistors having a shorting channel
US7221010B2 (en) * 2002-12-20 2007-05-22 Cree, Inc. Vertical JFET limited silicon carbide power metal-oxide semiconductor field effect transistors
US6979863B2 (en) * 2003-04-24 2005-12-27 Cree, Inc. Silicon carbide MOSFETs with integrated antiparallel junction barrier Schottky free wheeling diodes and methods of fabricating the same
KR20070000386A (ko) * 2003-11-25 2007-01-02 마츠시타 덴끼 산교 가부시키가이샤 반도체소자
US7118970B2 (en) * 2004-06-22 2006-10-10 Cree, Inc. Methods of fabricating silicon carbide devices with hybrid well regions
US7569900B2 (en) * 2004-11-16 2009-08-04 Kabushiki Kaisha Toshiba Silicon carbide high breakdown voltage semiconductor device
US7615801B2 (en) * 2005-05-18 2009-11-10 Cree, Inc. High voltage silicon carbide devices having bi-directional blocking capabilities
US20060261346A1 (en) * 2005-05-18 2006-11-23 Sei-Hyung Ryu High voltage silicon carbide devices having bi-directional blocking capabilities and methods of fabricating the same
US7391057B2 (en) * 2005-05-18 2008-06-24 Cree, Inc. High voltage silicon carbide devices having bi-directional blocking capabilities
US7414268B2 (en) 2005-05-18 2008-08-19 Cree, Inc. High voltage silicon carbide MOS-bipolar devices having bi-directional blocking capabilities
US7528040B2 (en) 2005-05-24 2009-05-05 Cree, Inc. Methods of fabricating silicon carbide devices having smooth channels
EP1742250A1 (en) * 2005-07-08 2007-01-10 STMicroelectronics S.r.l. Power field effect transistor and manufacturing method thereof
JP2007066944A (ja) 2005-08-29 2007-03-15 Nissan Motor Co Ltd 炭化珪素半導体装置及びその製造方法
JP4620564B2 (ja) * 2005-10-03 2011-01-26 三菱電機株式会社 半導体装置
WO2008005092A2 (en) * 2006-06-29 2008-01-10 Cree, Inc. Silicon carbide switching devices including p-type channels and methods of forming the same
US7517807B1 (en) * 2006-07-26 2009-04-14 General Electric Company Methods for fabricating semiconductor structures
US8432012B2 (en) 2006-08-01 2013-04-30 Cree, Inc. Semiconductor devices including schottky diodes having overlapping doped regions and methods of fabricating same
US7728402B2 (en) 2006-08-01 2010-06-01 Cree, Inc. Semiconductor devices including schottky diodes with controlled breakdown
KR20090048572A (ko) * 2006-08-09 2009-05-14 도꾸리쯔교세이호진 상교기쥬쯔 소고겡뀨죠 탄화규소 반도체 장치 및 그 제조 방법
JP5645404B2 (ja) 2006-08-17 2014-12-24 クリー インコーポレイテッドCree Inc. 高電力絶縁ゲート・バイポーラ・トランジスタ
US7589377B2 (en) * 2006-10-06 2009-09-15 The Boeing Company Gate structure with low resistance for high power semiconductor devices
US7598567B2 (en) * 2006-11-03 2009-10-06 Cree, Inc. Power switching semiconductor devices including rectifying junction-shunts
JP2008147576A (ja) * 2006-12-13 2008-06-26 Sumitomo Electric Ind Ltd 半導体装置の製造方法
US8835987B2 (en) 2007-02-27 2014-09-16 Cree, Inc. Insulated gate bipolar transistors including current suppressing layers
US8866150B2 (en) * 2007-05-31 2014-10-21 Cree, Inc. Silicon carbide power devices including P-type epitaxial layers and direct ohmic contacts
JP5282382B2 (ja) * 2007-08-17 2013-09-04 富士電機株式会社 炭化珪素半導体装置、その製造方法および炭化珪素デバイス
JP5119806B2 (ja) * 2007-08-27 2013-01-16 三菱電機株式会社 炭化珪素半導体装置およびその製造方法
US7687825B2 (en) * 2007-09-18 2010-03-30 Cree, Inc. Insulated gate bipolar conduction transistors (IBCTS) and related methods of fabrication
US20090159896A1 (en) * 2007-12-20 2009-06-25 General Electric Company Silicon carbide mosfet devices and methods of making
JP5036569B2 (ja) * 2008-01-09 2012-09-26 三菱電機株式会社 炭化珪素半導体装置およびその製造方法
US8791547B2 (en) * 2008-01-21 2014-07-29 Infineon Technologies Ag Avalanche diode having an enhanced defect concentration level and method of making the same
US7691711B2 (en) * 2008-01-31 2010-04-06 General Electric Company Method for fabricating silicon carbide vertical MOSFET devices
JP5693851B2 (ja) * 2008-02-06 2015-04-01 ローム株式会社 半導体装置
JP5369464B2 (ja) * 2008-03-24 2013-12-18 富士電機株式会社 炭化珪素mos型半導体装置
US20090250731A1 (en) * 2008-04-02 2009-10-08 Tsung-Yeh Yang Field-effect transistor structure and fabrication method thereof
US8035112B1 (en) 2008-04-23 2011-10-11 Purdue Research Foundation SIC power DMOSFET with self-aligned source contact
US8232558B2 (en) 2008-05-21 2012-07-31 Cree, Inc. Junction barrier Schottky diodes with current surge capability
JP5546759B2 (ja) * 2008-08-05 2014-07-09 トヨタ自動車株式会社 半導体装置及びその製造方法
KR101024638B1 (ko) * 2008-08-05 2011-03-25 매그나칩 반도체 유한회사 반도체 소자의 제조방법
JP5646139B2 (ja) * 2008-09-26 2014-12-24 株式会社東芝 半導体装置
JP2010087397A (ja) * 2008-10-02 2010-04-15 Sumitomo Electric Ind Ltd 炭化珪素半導体装置
US7829402B2 (en) * 2009-02-10 2010-11-09 General Electric Company MOSFET devices and methods of making
US8288220B2 (en) 2009-03-27 2012-10-16 Cree, Inc. Methods of forming semiconductor devices including epitaxial layers and related structures
KR20110137280A (ko) * 2009-04-10 2011-12-22 스미토모덴키고교가부시키가이샤 절연 게이트형 전계 효과 트랜지스터
US8294507B2 (en) 2009-05-08 2012-10-23 Cree, Inc. Wide bandgap bipolar turn-off thyristor having non-negative temperature coefficient and related control circuits
US8629509B2 (en) 2009-06-02 2014-01-14 Cree, Inc. High voltage insulated gate bipolar transistors with minority carrier diverter
US8193848B2 (en) 2009-06-02 2012-06-05 Cree, Inc. Power switching devices having controllable surge current capabilities
US8541787B2 (en) 2009-07-15 2013-09-24 Cree, Inc. High breakdown voltage wide band-gap MOS-gated bipolar junction transistors with avalanche capability
US8314462B2 (en) * 2009-07-28 2012-11-20 Cree, Inc. Semiconductor devices including electrodes with integrated resistances
US8354690B2 (en) 2009-08-31 2013-01-15 Cree, Inc. Solid-state pinch off thyristor circuits
US8563986B2 (en) * 2009-11-03 2013-10-22 Cree, Inc. Power semiconductor devices having selectively doped JFET regions and related methods of forming such devices
JP5601848B2 (ja) 2010-02-09 2014-10-08 三菱電機株式会社 SiC半導体装置の製造方法
JP5601849B2 (ja) * 2010-02-09 2014-10-08 三菱電機株式会社 炭化珪素半導体装置の製造方法
JP5439215B2 (ja) * 2010-02-10 2014-03-12 株式会社東芝 半導体装置および半導体装置の製造方法
US9117739B2 (en) 2010-03-08 2015-08-25 Cree, Inc. Semiconductor devices with heterojunction barrier regions and methods of fabricating same
US8415671B2 (en) 2010-04-16 2013-04-09 Cree, Inc. Wide band-gap MOSFETs having a heterojunction under gate trenches thereof and related methods of forming such devices
US8674439B2 (en) 2010-08-02 2014-03-18 Microsemi Corporation Low loss SiC MOSFET
US8436367B1 (en) 2010-08-02 2013-05-07 Microsemi Corporation SiC power vertical DMOS with increased safe operating area
CN102479720B (zh) * 2010-11-29 2015-12-09 联华电子股份有限公司 抗击穿漏电流的金属氧化物半导体晶体管及其制造方法
DE102010062448B4 (de) 2010-12-06 2022-11-03 Robert Bosch Gmbh Verfahren zur Herstellung von Halbleiterstrukturen aus Silizium-Carbid sowie Silizium-Carbid-Halbleiter
CN102130020A (zh) * 2011-01-04 2011-07-20 株洲南车时代电气股份有限公司 一种碳化硅功率器件的封装方法
US9059086B2 (en) * 2011-01-14 2015-06-16 Mitsubishi Electric Corporation Method of manufacturing semiconductor device
EP2667414A4 (en) * 2011-01-17 2014-08-13 Sumitomo Electric Industries METHOD FOR PRODUCING A SEMICONDUCTOR COMPONENT FROM SILICON CARBIDE
US9142662B2 (en) 2011-05-06 2015-09-22 Cree, Inc. Field effect transistor devices with low source resistance
US9673283B2 (en) 2011-05-06 2017-06-06 Cree, Inc. Power module for supporting high current densities
US9029945B2 (en) 2011-05-06 2015-05-12 Cree, Inc. Field effect transistor devices with low source resistance
US8686439B2 (en) * 2011-06-27 2014-04-01 Panasonic Corporation Silicon carbide semiconductor element
US8377756B1 (en) 2011-07-26 2013-02-19 General Electric Company Silicon-carbide MOSFET cell structure and method for forming same
US8618582B2 (en) 2011-09-11 2013-12-31 Cree, Inc. Edge termination structure employing recesses for edge termination elements
US8680587B2 (en) 2011-09-11 2014-03-25 Cree, Inc. Schottky diode
US9373617B2 (en) 2011-09-11 2016-06-21 Cree, Inc. High current, low switching loss SiC power module
US8664665B2 (en) 2011-09-11 2014-03-04 Cree, Inc. Schottky diode employing recesses for elements of junction barrier array
US9640617B2 (en) 2011-09-11 2017-05-02 Cree, Inc. High performance power module
DE112011105633T5 (de) 2011-09-21 2014-08-28 Mitsubishi Electric Corp. Siliziumkarbidhalbleitervorrichtung und Verfahren zu ihrer Herstellung
JP5460768B2 (ja) * 2012-03-21 2014-04-02 日産自動車株式会社 炭化珪素半導体装置の製造方法
JP6095902B2 (ja) * 2012-06-05 2017-03-15 株式会社日立製作所 ワイドバンドギャップ半導体装置およびその製造方法
US9318558B2 (en) * 2012-07-09 2016-04-19 Hitachi, Ltd. MOS field effect transistor
KR101910975B1 (ko) 2012-10-08 2018-10-23 삼성전자주식회사 트렌치 게이트를 포함한 파워 모스 트랜지스터 및 그 제조방법
US9123798B2 (en) * 2012-12-12 2015-09-01 General Electric Company Insulating gate field effect transistor device and method for providing the same
JP5802231B2 (ja) * 2013-03-22 2015-10-28 株式会社東芝 半導体装置及びその製造方法
JP5803979B2 (ja) * 2013-05-29 2015-11-04 住友電気工業株式会社 炭化珪素基板および炭化珪素半導体装置ならびに炭化珪素基板および炭化珪素半導体装置の製造方法
US9570570B2 (en) 2013-07-17 2017-02-14 Cree, Inc. Enhanced gate dielectric for a field effect device with a trenched gate
JP2015032615A (ja) * 2013-07-31 2015-02-16 住友電気工業株式会社 炭化珪素半導体装置の製造方法
US10192970B1 (en) * 2013-09-27 2019-01-29 The United States Of America As Represented By The Administrator Of National Aeronautics And Space Administration Simultaneous ohmic contact to silicon carbide
JP6253518B2 (ja) * 2014-05-30 2017-12-27 三菱電機株式会社 炭化珪素半導体装置の製造方法
WO2017041268A1 (zh) * 2015-09-10 2017-03-16 中国科学院微电子研究所 碳化硅mosfet器件及其制作方法
CN108352407A (zh) 2015-11-12 2018-07-31 三菱电机株式会社 碳化硅半导体装置及碳化硅半导体装置的制造方法
EP3176812A1 (en) 2015-12-02 2017-06-07 ABB Schweiz AG Semiconductor device and method for manufacturing such a semiconductor device
JP6454447B2 (ja) 2015-12-02 2019-01-16 アーベーベー・シュバイツ・アーゲー 半導体装置の製造方法
CN106653855A (zh) * 2016-12-07 2017-05-10 杰华特微电子(杭州)有限公司 横向双扩散晶体管及其漂移区的制造方法
SE542607C2 (en) 2018-06-29 2020-06-16 Ascatron Ab MOSFET in SiC with self-aligned lateral MOS channel
CN110718452A (zh) 2018-07-12 2020-01-21 创能动力科技有限公司 碳化硅器件及其制造方法
US10818662B2 (en) 2018-09-19 2020-10-27 Alpha And Omega Semiconductor (Cayman) Ltd. Silicon carbide MOSFET with source ballasting
US10636660B2 (en) 2018-09-28 2020-04-28 General Electric Company Super-junction semiconductor device fabrication
CN109461659A (zh) * 2018-11-08 2019-03-12 中国科学院微电子研究所 碳化硅mosfet器件及其制备方法
KR20200099376A (ko) 2019-02-14 2020-08-24 현대자동차주식회사 전력 반도체 소자 및 이의 제조 방법
CN111627998B (zh) * 2019-02-27 2023-08-25 无锡华润微电子有限公司 一种半导体器件制备方法
CN110265486B (zh) * 2019-06-20 2023-03-24 中国电子科技集团公司第十三研究所 氧化镓sbd终端结构及制备方法
CN110473914B (zh) * 2019-09-18 2024-03-29 深圳爱仕特科技有限公司 一种SiC-MOS器件的制备方法
CN111128745B (zh) * 2019-12-04 2022-10-18 深圳第三代半导体研究院 一种SiC基MOS器件的制作方法
US11222782B2 (en) 2020-01-17 2022-01-11 Microchip Technology Inc. Self-aligned implants for silicon carbide (SiC) technologies and fabrication method
CN112038234B (zh) * 2020-08-13 2022-11-22 杭州芯迈半导体技术有限公司 SiC MOSFET器件及其制造方法
US11776994B2 (en) 2021-02-16 2023-10-03 Alpha And Omega Semiconductor International Lp SiC MOSFET with reduced channel length and high Vth

Family Cites Families (112)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US362901A (en) * 1887-05-10 Machine for manufacturing barrel-staves
US3629011A (en) * 1967-09-11 1971-12-21 Matsushita Electric Ind Co Ltd Method for diffusing an impurity substance into silicon carbide
US3924024A (en) * 1973-04-02 1975-12-02 Ncr Co Process for fabricating MNOS non-volatile memories
DE2810583A1 (de) * 1978-03-11 1979-09-20 Spiro Research Bv Verfahren und vorrichtung zum entgasen von umlaufsystemen fuer fluessigkeiten
US4466172A (en) * 1979-01-08 1984-08-21 American Microsystems, Inc. Method for fabricating MOS device with self-aligned contacts
US4811065A (en) * 1987-06-11 1989-03-07 Siliconix Incorporated Power DMOS transistor with high speed body diode
US4875083A (en) * 1987-10-26 1989-10-17 North Carolina State University Metal-insulator-semiconductor capacitor formed on silicon carbide
JPH01117363A (ja) 1987-10-30 1989-05-10 Nec Corp 縦型絶縁ゲート電界効果トランジスタ
US5111253A (en) * 1989-05-09 1992-05-05 General Electric Company Multicellular FET having a Schottky diode merged therewith
JPH0766971B2 (ja) * 1989-06-07 1995-07-19 シャープ株式会社 炭化珪素半導体装置
JPH0334466A (ja) 1989-06-30 1991-02-14 Nippon Telegr & Teleph Corp <Ntt> 縦形二重拡散mosfet
JPH03157974A (ja) 1989-11-15 1991-07-05 Nec Corp 縦型電界効果トランジスタ
JP2542448B2 (ja) * 1990-05-24 1996-10-09 シャープ株式会社 電界効果トランジスタおよびその製造方法
US5270554A (en) * 1991-06-14 1993-12-14 Cree Research, Inc. High power high frequency metal-semiconductor field-effect transistor formed in silicon carbide
US5170731A (en) * 1991-10-18 1992-12-15 Walker George E Adjustable needle-craft implements
US5170455A (en) * 1991-10-30 1992-12-08 At&T Bell Laboratories Optical connective device
JP3471823B2 (ja) * 1992-01-16 2003-12-02 富士電機株式会社 絶縁ゲート型半導体装置およびその製造方法
US5242841A (en) * 1992-03-25 1993-09-07 Texas Instruments Incorporated Method of making LDMOS transistor with self-aligned source/backgate and photo-aligned gate
US5459107A (en) 1992-06-05 1995-10-17 Cree Research, Inc. Method of obtaining high quality silicon dioxide passivation on silicon carbide and resulting passivated structures
US5612260A (en) * 1992-06-05 1997-03-18 Cree Research, Inc. Method of obtaining high quality silicon dioxide passivation on silicon carbide and resulting passivated structures
US6344663B1 (en) * 1992-06-05 2002-02-05 Cree, Inc. Silicon carbide CMOS devices
US5726463A (en) * 1992-08-07 1998-03-10 General Electric Company Silicon carbide MOSFET having self-aligned gate structure
US5587870A (en) * 1992-09-17 1996-12-24 Research Foundation Of State University Of New York Nanocrystalline layer thin film capacitors
JP3146694B2 (ja) * 1992-11-12 2001-03-19 富士電機株式会社 炭化けい素mosfetおよび炭化けい素mosfetの製造方法
US5506421A (en) * 1992-11-24 1996-04-09 Cree Research, Inc. Power MOSFET in silicon carbide
JPH06163905A (ja) * 1992-11-27 1994-06-10 Sanyo Electric Co Ltd 絶縁ゲート半導体装置の製造方法
KR100305123B1 (ko) * 1992-12-11 2001-11-22 비센트 비.인그라시아, 알크 엠 아헨 정적랜덤액세스메모리셀및이를포함하는반도체장치
JPH0799312A (ja) * 1993-02-22 1995-04-11 Texas Instr Inc <Ti> 半導体装置とその製法
US5479316A (en) * 1993-08-24 1995-12-26 Analog Devices, Inc. Integrated circuit metal-oxide-metal capacitor and method of making same
US5510630A (en) * 1993-10-18 1996-04-23 Westinghouse Electric Corporation Non-volatile random access memory cell constructed of silicon carbide
US5396085A (en) * 1993-12-28 1995-03-07 North Carolina State University Silicon carbide switching device with rectifying-gate
US5385855A (en) * 1994-02-24 1995-01-31 General Electric Company Fabrication of silicon carbide integrated circuits
JPH08213607A (ja) * 1995-02-08 1996-08-20 Ngk Insulators Ltd 半導体装置およびその製造方法
JPH08256155A (ja) * 1995-03-17 1996-10-01 Fujitsu Ltd ディジタル処理装置のポーリング方法及びその装置
US5510281A (en) * 1995-03-20 1996-04-23 General Electric Company Method of fabricating a self-aligned DMOS transistor device using SiC and spacers
JP3521246B2 (ja) 1995-03-27 2004-04-19 沖電気工業株式会社 電界効果トランジスタおよびその製造方法
SE9501310D0 (sv) * 1995-04-10 1995-04-10 Abb Research Ltd A method for introduction of an impurity dopant in SiC, a semiconductor device formed by the mehtod and a use of a highly doped amorphous layer as a source for dopant diffusion into SiC
US5734180A (en) * 1995-06-02 1998-03-31 Texas Instruments Incorporated High-performance high-voltage device structures
JPH11261061A (ja) 1998-03-11 1999-09-24 Denso Corp 炭化珪素半導体装置及びその製造方法
FR2738394B1 (fr) * 1995-09-06 1998-06-26 Nippon Denso Co Dispositif a semi-conducteur en carbure de silicium, et son procede de fabrication
US6573534B1 (en) * 1995-09-06 2003-06-03 Denso Corporation Silicon carbide semiconductor device
US5877515A (en) * 1995-10-10 1999-03-02 International Rectifier Corporation SiC semiconductor device
JP4001960B2 (ja) * 1995-11-03 2007-10-31 フリースケール セミコンダクター インコーポレイテッド 窒化酸化物誘電体層を有する半導体素子の製造方法
US5972801A (en) 1995-11-08 1999-10-26 Cree Research, Inc. Process for reducing defects in oxide layers on silicon carbide
US6136728A (en) * 1996-01-05 2000-10-24 Yale University Water vapor annealing process
US6133587A (en) * 1996-01-23 2000-10-17 Denso Corporation Silicon carbide semiconductor device and process for manufacturing same
JPH09205202A (ja) 1996-01-26 1997-08-05 Matsushita Electric Works Ltd 半導体装置
SE9601174D0 (sv) * 1996-03-27 1996-03-27 Abb Research Ltd A method for producing a semiconductor device having a semiconductor layer of SiC and such a device
US5877045A (en) * 1996-04-10 1999-03-02 Lsi Logic Corporation Method of forming a planar surface during multi-layer interconnect formation by a laser-assisted dielectric deposition
JP2000512808A (ja) * 1996-06-19 2000-09-26 エービービー リサーチ リミテッド 電圧制御型半導体装置にチャンネル領域層を作るための方法
US5851041A (en) * 1996-06-26 1998-12-22 Ontrak Systems, Inc. Wafer holder with spindle assembly and wafer holder actuator
US5763905A (en) * 1996-07-09 1998-06-09 Abb Research Ltd. Semiconductor device having a passivation layer
SE9602745D0 (sv) * 1996-07-11 1996-07-11 Abb Research Ltd A method for producing a channel region layer in a SiC-layer for a voltage controlled semiconductor device
US5917203A (en) * 1996-07-29 1999-06-29 Motorola, Inc. Lateral gate vertical drift region transistor
US5939763A (en) * 1996-09-05 1999-08-17 Advanced Micro Devices, Inc. Ultrathin oxynitride structure and process for VLSI applications
US6028012A (en) * 1996-12-04 2000-02-22 Yale University Process for forming a gate-quality insulating layer on a silicon carbide substrate
US5837572A (en) * 1997-01-10 1998-11-17 Advanced Micro Devices, Inc. CMOS integrated circuit formed by using removable spacers to produce asymmetrical NMOS junctions before asymmetrical PMOS junctions for optimizing thermal diffusivity of dopants implanted therein
US6180958B1 (en) * 1997-02-07 2001-01-30 James Albert Cooper, Jr. Structure for increasing the maximum voltage of silicon carbide power transistors
JP3206727B2 (ja) * 1997-02-20 2001-09-10 富士電機株式会社 炭化けい素縦型mosfetおよびその製造方法
DE19809554B4 (de) 1997-03-05 2008-04-03 Denso Corp., Kariya Siliziumkarbidhalbleitervorrichtung
US5877041A (en) * 1997-06-30 1999-03-02 Harris Corporation Self-aligned power field effect transistor in silicon carbide
US6063698A (en) * 1997-06-30 2000-05-16 Motorola, Inc. Method for manufacturing a high dielectric constant gate oxide for use in semiconductor integrated circuits
DE19832329A1 (de) * 1997-07-31 1999-02-04 Siemens Ag Verfahren zur Strukturierung von Halbleitern mit hoher Präzision, guter Homogenität und Reproduzierbarkeit
JP3180895B2 (ja) * 1997-08-18 2001-06-25 富士電機株式会社 炭化けい素半導体装置の製造方法
WO1999009598A1 (de) * 1997-08-20 1999-02-25 Siemens Aktiengesellschaft Halbleiterstruktur mit einem alpha-siliziumcarbidbereich sowie verwendung dieser halbleiterstruktur
US6239463B1 (en) * 1997-08-28 2001-05-29 Siliconix Incorporated Low resistance power MOSFET or other device containing silicon-germanium layer
SE9704150D0 (sv) * 1997-11-13 1997-11-13 Abb Research Ltd Semiconductor device of SiC with insulating layer a refractory metal nitride layer
SE9704149D0 (sv) * 1997-11-13 1997-11-13 Abb Research Ltd A semiconductor device of SiC and a transistor of SiC having an insulated gate
JPH11191559A (ja) 1997-12-26 1999-07-13 Matsushita Electric Works Ltd Mosfetの製造方法
JPH11251592A (ja) 1998-01-05 1999-09-07 Denso Corp 炭化珪素半導体装置
JP3216804B2 (ja) * 1998-01-06 2001-10-09 富士電機株式会社 炭化けい素縦形fetの製造方法および炭化けい素縦形fet
JPH11266017A (ja) 1998-01-14 1999-09-28 Denso Corp 炭化珪素半導体装置及びその製造方法
JPH11238742A (ja) 1998-02-23 1999-08-31 Denso Corp 炭化珪素半導体装置の製造方法
JP3893725B2 (ja) 1998-03-25 2007-03-14 株式会社デンソー 炭化珪素半導体装置の製造方法
US6107142A (en) * 1998-06-08 2000-08-22 Cree Research, Inc. Self-aligned methods of fabricating silicon carbide power devices by implantation and lateral diffusion
US6100169A (en) * 1998-06-08 2000-08-08 Cree, Inc. Methods of fabricating silicon carbide power devices by controlled annealing
JP4123636B2 (ja) 1998-06-22 2008-07-23 株式会社デンソー 炭化珪素半導体装置及びその製造方法
US5960289A (en) * 1998-06-22 1999-09-28 Motorola, Inc. Method for making a dual-thickness gate oxide layer using a nitride/oxide composite region
US6336791B1 (en) * 1998-06-25 2002-01-08 O'toole Murray J. Device and method employing a turbine for contributing thrust to a propeller on a spinner
JP3675178B2 (ja) 1998-07-10 2005-07-27 キヤノン株式会社 液体吐出記録装置
JP2000106371A (ja) 1998-07-31 2000-04-11 Denso Corp 炭化珪素半導体装置の製造方法
JP3959856B2 (ja) 1998-07-31 2007-08-15 株式会社デンソー 炭化珪素半導体装置及びその製造方法
US6221700B1 (en) * 1998-07-31 2001-04-24 Denso Corporation Method of manufacturing silicon carbide semiconductor device with high activation rate of impurities
US6246076B1 (en) * 1998-08-28 2001-06-12 Cree, Inc. Layered dielectric on silicon carbide semiconductor structures
US6972436B2 (en) * 1998-08-28 2005-12-06 Cree, Inc. High voltage, high temperature capacitor and interconnection structures
EP1001459B1 (en) * 1998-09-09 2011-11-09 Texas Instruments Incorporated Integrated circuit comprising a capacitor and method
JP4186337B2 (ja) * 1998-09-30 2008-11-26 株式会社デンソー 炭化珪素半導体装置及びその製造方法
US6048766A (en) * 1998-10-14 2000-04-11 Advanced Micro Devices Flash memory device having high permittivity stacked dielectric and fabrication thereof
US6204203B1 (en) * 1998-10-14 2001-03-20 Applied Materials, Inc. Post deposition treatment of dielectric films for interface control
US6190973B1 (en) * 1998-12-18 2001-02-20 Zilog Inc. Method of fabricating a high quality thin oxide
US6228720B1 (en) * 1999-02-23 2001-05-08 Matsushita Electric Industrial Co., Ltd. Method for making insulated-gate semiconductor element
US6420225B1 (en) * 1999-04-01 2002-07-16 Apd Semiconductor, Inc. Method of fabricating power rectifier device
US6448160B1 (en) * 1999-04-01 2002-09-10 Apd Semiconductor, Inc. Method of fabricating power rectifier device to vary operating parameters and resulting device
US6399996B1 (en) * 1999-04-01 2002-06-04 Apd Semiconductor, Inc. Schottky diode having increased active surface area and method of fabrication
US6238967B1 (en) * 1999-04-12 2001-05-29 Motorola, Inc. Method of forming embedded DRAM structure
US6137139A (en) 1999-06-03 2000-10-24 Intersil Corporation Low voltage dual-well MOS device having high ruggedness, low on-resistance, and improved body diode reverse recovery
JP2000349081A (ja) * 1999-06-07 2000-12-15 Sony Corp 酸化膜形成方法
JP4192353B2 (ja) * 1999-09-21 2008-12-10 株式会社デンソー 炭化珪素半導体装置及びその製造方法
US6303508B1 (en) * 1999-12-16 2001-10-16 Philips Electronics North America Corporation Superior silicon carbide integrated circuits and method of fabricating
US6164822A (en) * 2000-02-10 2000-12-26 Fres-Co System Usa, Inc. Dual compartment stand-up pouch
US6429041B1 (en) * 2000-07-13 2002-08-06 Cree, Inc. Methods of fabricating silicon carbide inversion channel devices without the need to utilize P-type implantation
DE10036208B4 (de) 2000-07-25 2007-04-19 Siced Electronics Development Gmbh & Co. Kg Halbleiteraufbau mit vergrabenem Inselgebiet und Konaktgebiet
US6610366B2 (en) * 2000-10-03 2003-08-26 Cree, Inc. Method of N2O annealing an oxide layer on a silicon carbide layer
US6767843B2 (en) 2000-10-03 2004-07-27 Cree, Inc. Method of N2O growth of an oxide layer on a silicon carbide layer
US7067176B2 (en) * 2000-10-03 2006-06-27 Cree, Inc. Method of fabricating an oxide layer on a silicon carbide layer utilizing an anneal in a hydrogen environment
US6956238B2 (en) * 2000-10-03 2005-10-18 Cree, Inc. Silicon carbide power metal-oxide semiconductor field effect transistors having a shorting channel and methods of fabricating silicon carbide metal-oxide semiconductor field effect transistors having a shorting channel
US6558241B2 (en) * 2000-10-05 2003-05-06 Townsend Engineering Company Method and apparatus for controlling the operation of a sausage making machine
US6593620B1 (en) * 2000-10-06 2003-07-15 General Semiconductor, Inc. Trench DMOS transistor with embedded trench schottky rectifier
JP3881840B2 (ja) * 2000-11-14 2007-02-14 独立行政法人産業技術総合研究所 半導体装置
JP4765175B2 (ja) * 2001-02-16 2011-09-07 株式会社デンソー 炭化珪素半導体装置の製造方法
US6551865B2 (en) * 2001-03-30 2003-04-22 Denso Corporation Silicon carbide semiconductor device and method of fabricating the same
US6979863B2 (en) * 2003-04-24 2005-12-27 Cree, Inc. Silicon carbide MOSFETs with integrated antiparallel junction barrier Schottky free wheeling diodes and methods of fabricating the same

Also Published As

Publication number Publication date
JP2011193020A (ja) 2011-09-29
JP5687956B2 (ja) 2015-03-25
JP2006524433A (ja) 2006-10-26
KR20110036651A (ko) 2011-04-07
TWI340994B (en) 2011-04-21
KR101078470B1 (ko) 2011-10-31
KR20050118735A (ko) 2005-12-19
KR101126836B1 (ko) 2012-03-23
EP1616347A1 (en) 2006-01-18
CA2522820A1 (en) 2004-11-11
CN1777982A (zh) 2006-05-24
EP2463894A1 (en) 2012-06-13
WO2004097926A1 (en) 2004-11-11
US7074643B2 (en) 2006-07-11
US20040211980A1 (en) 2004-10-28
US7381992B2 (en) 2008-06-03
JP5265111B2 (ja) 2013-08-14
EP2463894B1 (en) 2016-12-07
CN100472737C (zh) 2009-03-25
US20060237728A1 (en) 2006-10-26
EP1616347B1 (en) 2013-10-23

Similar Documents

Publication Publication Date Title
TW200423235A (en) Silicon carbide power devices with self-aligned source and well regions and methods of fabricating same
TWI330894B (en) Vertical jfet limited silicon carbide power metal-oxide semiconductor field effect transistors and methods of fabricating vertical jfet limited silicon carbide metal-oxide semiconductor field effect transistors
EP2261955B1 (en) Silicon carbide power metal-oxide semiconductor field effect transistors having a shorting channel and methods of fabricating silicon carbide metal-oxide semiconductor field effect transistors having a shorting channel
TW200428644A (en) Silicon carbide MOSFETs with integrated antiparallel junction barrier schottky free wheeling diodes and methods of fabricating same
JP5033316B2 (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent