KR20060079207A - 적층가능한 전자 어셈블리 - Google Patents
적층가능한 전자 어셈블리 Download PDFInfo
- Publication number
- KR20060079207A KR20060079207A KR1020067004539A KR20067004539A KR20060079207A KR 20060079207 A KR20060079207 A KR 20060079207A KR 1020067004539 A KR1020067004539 A KR 1020067004539A KR 20067004539 A KR20067004539 A KR 20067004539A KR 20060079207 A KR20060079207 A KR 20060079207A
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- chip
- memory
- solder balls
- semiconductor device
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/10—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
- H01L25/105—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/0652—Bump or bump-like direct electrical connections from substrate to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06572—Auxiliary carrier between devices, the carrier having an electrical connection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1017—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
- H01L2225/1023—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1047—Details of electrical connections between containers
- H01L2225/1058—Bump or bump-like electrical connections, e.g. balls, pillars, posts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/50—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/10251—Elemental semiconductors, i.e. Group IV
- H01L2924/10253—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
- H01L2924/15192—Resurf arrangement of the internal vias
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
- H01L2924/1533—Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
- H01L2924/15331—Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19106—Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3511—Warping
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
Abstract
본 발명의 구현에 따르면, 제한된 영역 또는 모듈 내에 실장될 수 있는 메모리 밀도를 향상시키기 위한 적층가능한 칩-스케일 패키지를 제공한다. 새로운 스태거드 라우팅 방식은, 칩-스케일 패키지 적층에서 개별 메모리 장치들을 효과적으로 억세스하기 위한 적층 구조의 각 레벨에서 동일한 트레이스 라우팅을 사용할 수 있게 한다. 열적으로 호환가능한 물질들과 결합하여 볼 그리드 어레이 칩-스케일 패키지 구조를 사용하여, 열 소모는 향상시키면서 열적 균열의 위험은 감소시킨다. 더욱이, 이러한 구조는 칩-스케일 패키지 상에 커패시터들과 저항들과 같은 지지 소자들이 실장될 수 있도록 한다.
칩-스케일 패키지, 스태거드 라우팅 방식, 볼 그리드 어레이, 열 팽창 계수
Description
본 발명의 다양한 실시예들은 적층가능한 전자 어셈블리들에 관한 것이다. 본 발명의 적어도 하나의 실시예는 메모리 밀도를 높일 수 있는 상기 적층가능한 어셈블리들을 이용하는 메모리 모듈에 관한 것이다.
메모리 다이들(dice)과 같은 반도체 다이들은 종종 보호 및 사용의 편리함을 위해 패키징된다. 패키지의 한 형태로써, 반도체 다이를 기판 상에 실장하는 볼 그리드 어레이(BGA: ball grid array)가 있다. 반도체 다이는 기판 상에서 그리고 다이 상에서 금속 트레이스들(metal traces) 사이에 본딩된 와이어들을 통해 전기적으로 연결된 다수의 본드 패드를 가지고 있다. 기판 상의 트레이스들은 솔더 볼과 같은 도전성 구성요소들이 부착된 콘택 패드들에서 종단(terminate)된다. BGA 패키지는 회로 기판 상에 실장된 후 도전성 소자들을 통해 전기적으로 연결될 수 있다. BGA 패키지는, 도전성 소자들(예를 들면, 솔더 볼)에 열 또는 초음파를 인가하는 등 다양한 방법으로 회로 기판 상에서 금속 트레이스들과 전기적으로 연결될 수 있다.
반도체 다이들을 패키징할 때 열적 균열(thermal cracking)을 고려하여야 한다. 열적 균열은 두 물질의 열 팽창 계수의 차로 인해 그들 사이의 솔더 포인트들이 균열될 때 발생할 수 있다. 예를 들어, 반도체 다이가 실질적으로 서로 다른 열 팽창 계수를 가지는 기판 상에 직접 솔더링되면, 온도 순환(temperature cycling)으로 인해, 솔더 볼과 같은 솔더링된 포인트들이 균열되어 전기적으로 단절되게 된다. 반도체 다이들을 패키징할 때 이러한 문제점을 해결하기 위하여, 일반적으로 반도체 다이와 기판 사이의 면적을 에폭시 및/또는 다른 물질로 언더필(underfill)함으로써 열적 균열을 방지한다.
또한, 반도체 다이들은 대체적으로 매우 깨지기 쉬우며, 물리적 충격 및 환경 조건에 민감하다. 따라서, 충격력을 흡수하여 없애고 환경 조건들로부터 보호하기 위하여, 다이 또는 실리콘 칩은 일반적으로 에폭시 또는 플라스틱으로 인캡슐레이션(encapsulation)된다.
그러나, 장치 또는 다이를 언더필 및/또는 인캡슐레이션하는 것은 장치가 보유하는 열을 증가시킨다. 낮은 동작 온도를 유지하는 것은 일반적으로 전자 장치의 신뢰도, 성능 및 수명을 증가시킨다. 따라서, 언더필 및/또는 인캡슐레이션으로 인한 온도 증가는 전자 장치를 보호함으로써 신뢰도를 증가시키고자 할 때의 원치않는 부작용이다.
반도체 소자의 한 형태로써, 인캡슐레이션으로 또는 인캡슐레이션 없이 기판 상에 실장된 메모리 다이를 통상적으로 포함하는 메모리 소자가 있다. 수 년에 걸쳐, 메모리 소자들은 동일한 크기에서 증가된 저장 용량을 제공해 왔다. 일반적으 로, 이것은 메모리 소자에서 개별적인 저장 소자들의 크기를 감소시킴으로써 달성되어 왔다.
메모리 소자들은, 많은 이러한 메모리 소자들이 단일 기판 상에 실장되는 메모리 모듈에 종종 사용된다. 그러나, 기판 상에 위치될 수 있는 메모리 소자들의 개수는 모듈의 크기에 제한된다. 일반적으로 모듈들은 산업 표준이 정한 기능적 물리적 사양들 또는 특정 응용분야에서 규제하는 제한들을 만족하여야 한다. 따라서, 메모리 모듈의 저장 용량은 종종 물리적 크기 제한에 의해 제한된다. 특히, 메모리 모듈 상에서 이용가능한 표면적은 그 위에 실장될 수 있는 메모리 소자들의 개수를 제한한다.
메모리 모듈의 저장 용량을 증가시키는 하나의 기술은 각각의 상부에 메모리 소자들을 적층하는 것이었다. 이러한 기술은 동일한 표면적에 대하여 더 큰 메모리 용량을 제공한다. 그러나, 적층될 수 있는 메모리 소자들의 개수는 적층되지 않은 구조를 위해 설계된 기존의 버스 인터페이스들을 이용하여 적층된 메모리 장치들을 억세스하는 복잡성 뿐만 아니라 메모리 모듈에 대한 높이 제약에 의해 제한된다.
따라서, 메모리 모듈들의 패키징 요구사항에 대처하면서 메모리 소자들의 적층을 증가시키기 위한 경제적인 해결책을 찾고자 여전히 노력하고 있다.
본 발명의 일실시예에 따르면, 각각 칩-스케일 볼 그리드 어레이 패키지 상에 솔더링된 반도체 장치들을 가지는 적층가능한 반도체 장치 구조를 제공한다. 본 발명의 제2측면에 따르면, 상부에 실장된 반도체 장치들의 팽창 계수들과 실질적으로 대등한 조절된 열 팽창 기판을 이용함으로써, 솔더링된 포인트들의 열적 균열을 감소시키는 방법을 제공한다. 본 발명의 제3측면에 따르면, 칩-스케일 패키지 상에 실장된 반도체 다이의 여섯 면들 모두를 노출시킴으로써 열 소모를 향상시키는 반도체 다이 실장 기술을 제공한다. 본 발명의 제4측면에 따르면, 커패시터들과 저항들과 같은 소자들을 실장할 수 있도록 하는 칩-스케일 볼 그리드 패키지를 제공한다. 본 발명의 제5측면에 따르면, 적층 구조의 각 레벨에서 동일한 트레이스 라우팅의 사용할 수 있도록 하는 스태거드 라우팅 방식을 제공한다.
볼 발명의 구현에 따르면, 모듈 크기에 대한 요구사항들을 만족시키면서 모듈의 메모리 용량을 증가시키는 적층된 칩-스케일 볼 그리드 어레이 패키지들을 제공한다.
도 1은 본 발명의 일실시예에 따른 기판 상에 실장된 반도체 다이를 포함하는 칩-스케일 볼 그리드 어레이 패키지의 측면도이다.
도 2는 본 발명의 일실시예에 따른 기판 상에 실장된 반도체 다이를 가지는 칩-스케일 볼 그리드 어레이 패키지의 표면을 보여주는 도면이다.
도 3은 본 발명의 일실시예에 따른 메모리 다이들을 이용하는 칩-스케일 볼 그리드 어레이 패키지들의 적층된 쌍을 보여주는 측면도이다.
도 4는 본 발명의 제2 실시예에 따른 기판 상에 실장된 반도체 다이를 가지 는 칩-스케일 볼 그리드 어레이 패키지의 표면을 보여주는 도면이다.
도 5는 본 발명의 제2 실시예에 따른 반도체 다이들을 이용하는 칩-스케일 볼 그리드 어레이 패키지들의 적층된 쌍을 보여주는 측면도이다.
도 6은 본 발명의 일실시예에 따른 메모리 모듈의 양 표면 상에 적층된 메모리 소자들을 가지는 메모리 모듈을 보여주는 도면이다.
도 7은 본 발명의 일실시예에 따른 적층가능한 패키지들을 위한 라우팅 방식을 보여주는 도면이다.
도 8은 본 발명의 구현에 따른 적층된 메모리 소자들을 보여주는 도면이다.
이하에서, 본 발명을 완전한 이해시키기 위하여 상세히 설명하기로 한다. 그러나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 본 발명을 이러한 상세한 설명없이도 실시할 수 있다는 것을 알 수 있을 것이다. 다른 예들에서, 공지의 방법들, 절차들, 및/또는 소자들은 본 발명의 요지를 불필요하게 흐리게 하지 않기 위하여 그 상세한 설명은 생략하였다.
이하의 설명에서, 본 발명의 하나 또는 그 이상의 실시예들의 특정 특징들을 설명하기 위하여 특정 용어가 사용된다. 예를 들어, "다이"는 보호용 플라스틱, 에폭시, 또는 다른 물질로 패키지되거나 덮히지 않은 실리콘 메모리 소자와 같은 반도체 소자를 나타낸다. "하부 커플링 부재들"이란 용어는 도전성 범프(bump), 도전성 볼 (예를 들면, 솔더 또는 골드 볼), 및 도전봉(conductive rod)과 같은 상대적 으로 견고한 전기적 커플링 부재들을 가르키는 데 사용된다.
본 발명의 일측면에 따르면, 볼 그리드 어레이 연결을 가지는 칩-스케일 패키지(CSP: chip-scale package) 상에 솔더링된 각 반도체 소자로 구성된 적층가능한 반도체 소자 구조를 제공한다. 본 발명의 제2 측면에 따르면, 실장된 반도체 다이의 팽창 계수와 실질적으로 대등한 조절된 열 팽창 계수를 가지는 기판들을 이용하여 솔더링된 지점들의 열적 균열을 감소시키는 방법을 제공한다. 본 발명의 제3 측면에 따르면, 칩-스케일 패키지에 실장된 다이의 여섯 면 모두를 노출시킴으로써 열 소모(heat dissipation)를 향상시키는 다이 실장 기술을 제공한다. 본 발명의 제4 측면에 따르면, 캐패시터들 및 저항들과 같은 신호 조절(필터링) 소자들의 실장을 가능하게 하는 칩-스케일 패키지를 제공한다. 본 발명의 제5 측면에 따르면, 적층된 구조의 모든 레벨에 대해 동일한 트레이스 라우팅의 사용을 가능하게 하는 스태거드 라우팅 방식(staggered routing scheme)을 제공한다.
본 발명의 일구현에 따르면, 모듈 치수 요구사항을 만족하면서 모듈의 메모리 용량을 증가시키는 적층된 메모리 소자들을 구비한 메모리 모듈을 제공한다.
도 1은 본 발명의 일실시예에 따른 기판(104) 상에 실장된 반도체 다이(102)를 포함하는 칩-스케일 볼 그리드 어레이 패키지(100)의 측면도이다. 칩-스케일 볼 그리드 어레이 패키지(100)는 기판(104)의 제1면에 다수의 솔더 볼들(108)을 포함한다. 하나 또는 그 이상의 솔더 볼들(108)은 반도체 다이(102) 및/또는 콘택 패드들(110)과 전기적으로 연결될 수도 있다.
본 발명의 구현의 일측면에 따르면, 솔더 볼들(108)은 반도체 다이(102)보다 더 높은 프로파일을 가지고 있어서 인캡슐레이션의 단점없이도 직접적인 충격 등으로 부터 반도체 다이(102)를 기계적으로 보호한다. 솔더 볼들(108)은 칩-스케일 기판(104)의 제1면 상에서 반도체 다이(102) 위로 올라갈 정도로 충분히 커야 한다. 솔더 볼들(108)과 동일한 면 상에 반도체 다이(102)의 실장은, 반도체 패키지가 이후에 솔더 볼들을 통해 다른 기판들과 결합될 수 있는 플립 칩 어셈블리를 형성한다. 또한, 높은 프로파일 솔더 볼들은 패키지(100)가 반도체 다이(102)로부터의 간섭없이 다른 기판들 상에 실장될 수 있도록 한다.
본 발명의 다른 측면에 따르면, 반도체 다이와 반도체 다이가 실장되는 기판 사이의 콘택들에서 열적 균열을 감소시키는 방법을 제공한다. 종래의 칩 실장 기술들은 통상적으로 와이어 본드들을 이용하여 반도체 기판을 다이 상의 콘택 포인트와 전기적으로 연결시킨다. 그러나, 이와 같은 실장 기술들은 통상적으로 반도체 다이를 기판과 고정시키기 위해 반도체 다이와 실장면 사이의 공간을 에폭시와 같은 신뢰할 수 있는 재료로 언더필하거나 주입할 필요가 있다.
그러나, 상술한 바와 같이, 이러한 기술은 반도체 장치로부터의 열 소모를 방해하는 경향이 있기 때문에 바람직하기 않다.
도 1에 도시된 바와 같이, 반도체 다이(102)는 금 또는 솔더 볼들, 도전성 폴리머 콘택들, 및/또는 언더 범프 금속배선과 같은 견고한 하부 커플링 부재들(106)을 이용하여 기판(104) 상에 실장된다. 본 발명의 일특징에 따르면, 커플링 부재들(106)이 열적 순환의 결과로 균열되는 것을 방지하기 위하여, 기판(104)은 반도체 다이(102)의 열 팽창 계수에 대등한 열 팽창 계수를 가진다. 이러한 방법 은, 반도체 다이(102)와 기판(104) 모두 유사한 비율로 팽창하고 수축함으로써, 커플링 부재들(106)에 대한 스트레스를 감소시키게 된다. 이것을 위하여, 본 발명의 일측면은 상부에 실장된 반도체 장치들의 열 팽창 계수와 실질적으로 대등하도록 조절된 열 팽창(CTE:controlled thermal expansion)을 가지는 기판들을 이용한다.
통상적인 실장 기판들은 대략 16-18 ppm/℃의 열 팽창 계수를 가지는 한편, 실리콘 반도체들은 대략 3 ppm/℃의 공칭 열 팽창 계수를 가진다. 온도 순환을 통해, 이와 같은 열 팽창 계수의 차는 종종 실장 기판들과 실리콘 반도체 장치들 사이의 전기적 배선에서 균열을 야기시킨다. 예를 들어, Coffin-Manson식 분석을 이용하여, 상기 "대등한" 팽창 계수들의 적절한 범위를 결정할 수 있다. 허용가능한 매칭은 물질들이 순환될 온도 범위, 장치의 수명 동안 예상되는 온도 사이클의 수, 기판의 크기, 제1기판과 제2기판을 연결하는 데 사용되는 물질 등에 따라 변동될 것이다. 두 물질들(예를 들어, 실리콘 반도체와 실장 기판)이 더 정확하게 대등할 수록 좋다. 특정 용도 열적-기계적 신뢰도(application-specific thermal-mechanical reliability)는 특정 동작 환경(예를 들어, 솔더 및/또는 골드 볼 배선들 및/또는 도전성 폴리머 물질들)의 요구사항들을 쉽게 만족하도록 맞출수 있다.
본 발명의 일구현에 따르면, 칩-스케일 볼 그리드 어레이 패키지는 6 ppm/℃과 9 ppm/℃ 사이의 팽창 계수를 가지는 조절된 CTE 실장 기판과, 대략 3 ppm/℃의 공칭 열 팽창 계수를 가지는 실리콘 반도체 장치를 포함한다. 실장 기판의 팽창 계수는 조성을 변화시킴으로써 조절될 수 있다.
Thermount 85 NT로 알려진 CTE 물질의 Coffin-Manson식 분석에 따르면, 대략 8 ppm/℃의 팽창 계수는 대략 3 ppm/℃의 팽창 계수를 가지는 반도체 장치들을 이용하는 메모리 모듈에 허용가능하다. 이와 같은 매칭은 예를 들어 듀얼 인-라인 메모리 모듈(DIMM: dual in-line memory module)에 허용가능하다.
일반적으로, 본 발명은 동작 환경에서 소정 장치의 신뢰도를 보증하기 위해 조절된 CTE로 만들어진 기판 물질들을 이용한다. 사용될 수 있는 몇 가지 물질은 다음과 같다.
. 수지 내용물에 따라 6.0 내지 9.0 ppm/℃ 범위의 열 팽창 계수를 가지는 Arlon (Thermount) 85NT
. 수지 내용물에 따라 7.0 내지 10.0 ppm/℃ 범위의 열 팽창 계수를 가지는 Arlon (Thermount) 55NT
. 5.5 ppm/℃ 보다 크거나 같은 베이스라인 열 팽창 계수를 가지는 CMC (구리-몰리브덴-구리) 코어들, 구리 두께를 변화시켜 CTE를 변화시키면 이 계수가 변한다 (예를 들면, (구리-몰리브덴-구리) 5/90/5 = 5.58 ppm/℃, 13/74/13 = 5.8 ppm/℃).
. 5.1 ppm/℃ 보다 크거나 같은 베이스라인 열 팽창 계수를 가지는 CIC (구리-인바-구리 코어들), 구리 두께를 변화시켜 CTE를 변화시키면 이 계수가 변한다 (예를 들면, (구리-인바-구리) 20/60/20 = 5.2 ppm/℃).
. 4.5 내지 6.5 ppm/℃ 범위의 열 팽창 계수를 가지는 세리믹 코어들 (예를 들어, 4.5의 AlN, 6.5의 알루미나)
본 발명의 다른 측면에 따르면, 다이의 여섯 면 모두를 노출시킴으로써 반도 체 다이(102)로부터 열 소모를 향상시킨다. 일반적으로 언더필되거나 완전히 인캡슐레이션되는 종래 기술과는 달리, 본 발명은 반도체 다이의 하부의 실질적인 부분을 포함하여 반도체 다이의 여섯 면 모두를 노출시킨다. 즉, 솔더 볼들, 언더 범프 금속배선, 및/또는 다른 유사한 전기적 커플링 부재들(106)을 이용하여 반도체 다이(102)를 실장함으로써, 칩-스케일 기판(104)과 반도체 다이(102)의 하부 사이에 간격이 형성된다. 하부면을 포함하여 다이(102)의 면 모두는 공기흐름에 노출되기 때문에, 반도체 다이(102)는 향상된 열 소모를 가지게 된다. 솔더 볼들(108)이 실장된 반도체 다이(102) 보다 높은 프로파일을 가진다는 사실은 반도체 다이(102)의 상부면 또한 공기흐름에 노출되는 것을 의미한다는 것을 유의하여야 한다.
도 2는 본 발명의 일실시예에 따른 기판 상에 실장된 반도체 다이를 이용하는 칩-스케일 볼 그리드 패키지의 표면을 보여주는 도면이다. 칩-스케일 볼 그리드 어레이 패키지는 기판(104)의 표면을 따라 다수의 솔더 볼들(108)을 포함할 수 있다. 일 구현에서, 도 2에 도시된 바와 같이, 다수의 솔더 볼들(108)은 행들과 열들로 배열될 수 있으며, 다른 구현들에서, 솔더 볼들(108)이 다른 형태로 배열될 수 있다.
도 3은 본 발명의 일실시예에 따른 메모리 다이들을 이용하는 적층된 칩-스케일 볼 그리드 어레이 패키지를 보여준다. 다수의 칩-스케일 볼 그리드 어레이 패키지들(302, 304)은, 제1패키지(302)의 제1면이 제2패키지(304)의 반대쪽 제2면과 결합되는 형식으로 각 연속적인 층이 수직으로 적층될 수 있다. 특히, 제2패키지(304)의 제2면 상의 콘택 패드들(예를 들어, 도 1에서 110)이 제1패키지(302)의 제 1면 상의 해당 패드들과 전기적으로 연결되어 있다. 솔더 볼들(308)은 반도체 다이(305) 보다 큰 수직 프로파일 또는 높이를 가지고 있기 때문에, 제2패키지(304) 위로 제1패키지(302)를 적층할 수 있다. 이러한 방식으로, 다수의 패키지들이 적층되어 소정의 영역에 실장될 수 있는 반도체 장치들의 밀도를 증가시킨다. 예를 들면, 반도체 다이(301, 305)가 메모리 다이일 경우, 다수의 반도체 장치들의 적층은 단층 칩 구조에 비하여 메모리 모듈의 용량을 증가시킨다.
본 발명의 일측면에 따르면, 상부에 커패시터들과 저항들과 같은 소자들을 실장할 수 있는 칩-스케일 볼 그리드 어레이 패키지를 제공한다. 연결체(303)를 이용하여 기판(304) 상에 반도체 다이(305)를 실장함으로써, 표면공간이 반도체 다이(305) 위에 기판 상에서 자유롭게 된다. 일구현에서, 반도체 다이 위의 표면공간은, 신호 조절 소자들이 실장될 수 있는 패드들(306)을 항상 포함한다. 이러한 표면영역은 신호 필터링 소자들을 연결하기 위한 하나 또는 그 이상의 패드들(306)을 가질 수 있다. 이로 인해, 반도체 다이(305)로 그리고/또는 반도체 다이(305)로부터 신호 조절을 위하여 사용될 수 있는, 커패시터들과 저항들과 같은 온-칩 전기 소자들(310)을 실장할 수 있다. 패키지 기판 자체(예를 들면, 칩-스케일 기판) 상에 소자들(310)을 실장할 수 있다는 점에서, 단지 패키지 외부에 상기 소자들을 실장하는 것에 한정되는 종래기술보다 유리하다. 본 발명의 일구현에서, 이와 같은 소자들(310)은 신호 조절 커패시터들 및 풀업/풀다운 저항들이다.
다른 구현들에 따르면, 다른 볼 그리드 어레이 구조들은 본 발명으로부터 벗어남이 없이 이용될 수 있다.
도 4는 본 발명의 제2 실시예에 따른 기판 상에 실장된 반도체 다이를 가지는 칩-스케일 볼 그리드 어레이 패키지의 표면을 보여주는 도면이다. 이 구조는 상부에 실장된 반도체 다이(408)의 양측면에 두 개의 열로 배열된 솔더 볼 연결체들(404, 406)를 가지는 기판(402)을 포함한다. 반도체 다이(408)는 반도체 다이(408)의 길이를 따라 두 개의 열들로 배열된 견고한 하부 커플링 부재들(410, 412)에 의해 기판(402) 상에 실장될 수 있다. 하부 커플링 부재들(410, 412)은 다수의 솔더 볼들(404, 406)과 전기적으로 연결되어 있다. 솔더 볼들(404, 406)은 기판(402)의 반대면 상에서 패드들과 전기적으로 연결되어 있다.
본 발명의 구현에서, 볼들/전기 배선들(예를 들면, 404 및 406)의 아웃보드 열들(outboard columns)은, 적층될 칩-스케일 패키지들의 최대 개수를 효과적으로 해결하는 데 필요한 길이의 면당 두 배 더 넓다. 예를 들면, 일반적인 256 Mb(Megabyte) 동기식 디램(SDRAM: synchronous dymamic random access memmory) 실리콘 장치에 필요한 기본 I/O 개수는 48개이며, 이 중 두개는 특유의 "어드레싱"을 위한 것이다. 그러므로, 한 층의 구현예에서, 단지 48개의 I/O 볼/전기 배선들(404, 406)이 필요하다. 각 추가되는 장치는 하나씩의 클록 인에이블 및 칩 셀렉트 어드레싱 배선들이 필요하기 때문에, 두 층의 적층시, 적층된 모든 칩-스케일 패키지들은 50개의 배선들(404, 406)을 구비하여야 할 필요가 있다. 네 층의 적층은 54개의 볼/전기 배선들(404, 406)을 필요로 한다.
도 5는 본 발명의 제2 실시예에 따른 메모리 다이들을 이용한 적층된 칩-스케일 볼 그리드 어레이 패키지들의 측면도이다. 도 4에 도시된 것과 같이, 다수의 칩-스케일 패키지들(502, 504)이 도 3에 도시된 적층된 패키지와 유사한 방식으로 적층되어 있다. 각 기판(502, 504)은 상부에 실장된 반도체 장치들(510, 512)의 측면들을 따라 배열된 두 열의 솔더 볼들(506)을 포함한다. 다수의 하부 전기적 결합체들(508)은 반도체 장치들(510, 512)을 그들 각각의 기판들(502, 504)과 연결시킨다. 각 기판은 또한 신호 필터링 소자들(516)을 연결하는 데 사용될 수 있는 반도체 소자 반대편 면 상에 다수의 패드들(514)을 포함한다.
도 6은 본 발명의 일실시예에 따른 메모리 모듈(614)의 양쪽 면 상에 다수의 적층된 메모리 소자들(602, 604, 606, 608, 610, 612)를 가지는 메모리 모듈(600)을 보여준다. 다수의 적층된 칩-스케일 볼 그리드 어레이 패키지들(602, 604, 606, 608, 610, 612)은 기판(614)의 하나 또는 그 이상의 면들 상에 실장될 수 있다.
본 발명의 일구현에서, 반도체 소자들(예를 들어, 102)은 적층된 칩-스케일 패키지들(예를 들어, 602, 604, 606, 608, 610, 612) 상에 적층된 임의 접근 메모리(random access memory) 소자들일 수 있다. 상기 적층된 패키지들(예를 들면, 602, 604, 606, 608, 610, 612)은 이후에 기판의 한쪽면 또는 양쪽면 상에 실장되어 싱글 인라인 메모리 모듈(SIMM: single inline memory module) 또는 듀얼 인라인 메모리 모듈(DIMM: dual inline memory module)과 같은 메모리 모듈(600)을 형성한다. 메모리 모듈(600)의 크기 요구사항들은 적층될 수 있는 패키지들(예를 들어, 100)의 개수를 제한할 수도 있다.
또 다른 구현에서, 적층된 패키지들은 컴퓨터 마더보드 또는 다른 형태의 모듈 상에 직접적으로 실장될 수 있다.
도 7은 본 발명의 일실시예에 따른 패키지 적층(700)을 위한 라우팅 방식을 보여준다. 적층가능한 패키지 구조를 구현하는 데 어려움은 각각의 반도체 장치(예를 들면, 메모리 장치)를 독립적으로 억세스하는 간단한 방법을 제공하는 데 있다. 종래의 적층가능한 구조들은 통상적으로 각 칩들의 억세스를 독립적으로 가능하게 하기 위해 적층의 각 레벨에서 칩-스케일 패키지 기판을 개별화(customizing)할 것을 요구하고 있다. 즉, 패키지 적층에서 각 칩상에 동일한 핀에 대하여, 서로 다른 전기적 콘택은 모듈 기판과의 인터페이스시 사용되어 각각의 칩을 독립적으로 엑세스한다. 통상적으로 이것은 모듈 보드와의 인터페이스로부터 적절한 라우팅을 칩으로 제공하기 위해, 예를 들어 점퍼 또는 트레이스 펀칭으로, 상기 적층된 패키지들의 각 레벨에서 칩-스케일 패키지 기판들의 개별화를 필요로 한다. 그러나,통상적으로 개별화된 칩-스케일 패키지 기판들이 상기 적층된 패키지의 각 레벨마다 필요하기 때문에, 이와 같은 적층된 반도체 칩-스케일 페키지들의 제조 및 조립은 비용이 많이 들어가고 번거롭다.
본 발명의 일실시예에 따르면, 동일한 칩-스케일 패키지 기판들(701a-d)은 반도체 다이들(703a-d)가 각 칩-스케일 기판(701a-d) 상에 동일한 방식으로 실장되어 있는 상기 적층된 패키지(700)의 각 레벨에서 사용된다. 적층된 패키지(700)의 각 레벨에 동일한 기판들(701a-d)을 사용하고 동일한 방식으로 다이들(703a-d)을 실장함으로써 비용문제와 각 레벨을 개별화하여야 하는 어렴움을 피할 수 있다. 따라서, 다수의 칩-스케일 볼 그리드 어레이 패키지들(701a-d)을 제조한 후 특정 순서에 관계없이 적층으로 조립할 수 있다.
독립적으로 그리고 기판들(701a-d)의 개별화없이 각 반도체 다이(703a-d)의 억세스를 가능하게 하는 새로운 라우팅 방식에 의해 적층 패키지(700)의 각 레벨에서 동일한 칩-스케일 패키지들의 사용이 가능하게 되었다. 새로운 라우팅 방식은 적층 패키지(700)의 모든 레벨에서 종속연결(cascading connection)을 제공하여 각 반도체 다이(703a-d)를 일차 억세스 포인트(예를 들면, 기판(701a) 상의 솔더 볼들)와 전기적으로 연결시킨다.
새로운 라우팅 방식의 구현에 따르면, 각 기판(701a-d)은 기판(701a-d)의 제1면 상에 실장된 다수의 솔더 볼들(705)과 기판(701a-d)의 제2 반대면 상에 실장된 다수의 대응 패드들(707)을 포함한다. 배선들(709)은 솔더 볼들(705)을 패드들(707)과 전기적으로 연결시키는 역할을 한다. 도 7에 도시된 종속연결 방식은 일차 억세스 포인트(예를 들면, 기판(701a) 상의 솔더 볼들)로부터 각 반도체 다이를 독립적으로 억세스하도록 한다. 종속연결 방식은 반도체 다이와 가장 가까운 솔더 볼들을 반도체 다이 상의 콘택과 전기적으로 연결시킨다. 예를 들면, 솔더 볼(711)은 반도체 다이(703a) 상에서 콘택(702)과 전기적으로 연결된다. 이러한 라우팅 방식의 구현은, 칩-스케일 패키지 기판 상의 제1면 상의 솔더 볼들이, 반도체 다이와 더 가까우며 칩-스케일 패키지 기판의 제2면 상의 패드들과 전기적으로 연결되도록 한다. 예를 들면, 솔더 볼(713)이 패드(715)와 전기적으로 연결된다. 유사하게, 솔더 볼들(717, 719)이 반도체 다이(703a)에 가까운 패드들과 연결된다. 이러한 라우팅 방식은 스택 패키지(700)에서 모든 칩-스케일 패키지 기판(701a-d)에서 구현된다. 칩-스케일 패키지 기판들은 도시된 바와 같이 각각의 상부에 적층될 때, 제1기 판(예를 들면, 701a)의 제2면 상의 각 패드(예를 들면, 707)가 제2기판(예를 들면, 701b)의 제1면 상의 대응하는 솔더 볼(예를 들면, 720)과 전기적으로 연결된다. 따라서, 종속연결 라우팅 방식에 따르면, 하나의 기판(예를 들면, 701a)의 솔더 볼들(예를 들면, 713)이, 반도체 다이의 인터페이스 포인트에 더 가까운 제2기판(예를 들면, 701b)의 솔더 볼들(예를 들면, 722)과 전기적으로 연결되는 결과를 낳는다. 결국, 솔더 볼(713)은 연결체(706)와 와 전기적으로 연결되며, 솔더 볼(717)은 연결체(710)와 전기적으로 연결되며, 솔더 볼(719)는 연결체(714)와 전기적으로 연결된다. 유사한 방식이 반도체 다이의 다른 면에도 구현되어 다이 연결체들(704, 708, 712, 716)이 기판(701a) 상에서 솔더 볼들과 전기적으로 연결될 수 있다. 이후에, 반도체 장치들의 적층된 패키지는 기판(701a)의 제1면 상에서 솔더 볼들을 통해 다른 기판 또는 인터페이스와 연결될 수 있다.
솔더 볼들이 다양한 방법으로 그리고 본 발명으로 벗어남이 없이 다양한 솔더 볼 레이아웃을 이용하여 종속연결될 수 있다. 예를 들면, 종속연결 라우팅 방식은 도 4 및 도 5에 도시된 것과 유사한 칩-스케일 패키지들을 이용하여 구현될 수 있다. 종속연결 방식은, 다수의 패키지 층들에 걸쳐 솔더 볼들을 사이에 앞뒤로 지그재그 형상으로 두 개의 솔더 볼 열들(예를 들면, 404)로 구현되어 도 7에 도시된 라우팅 방식을 효과적으로 구현할 수 있다. 즉, 기판의 제1면 상의 전기적 패드는 기판의 제2면 상의 솔더 볼과 전기적으로 연결되며 다른 패드들 및 솔더 볼들의 배열에 대하여 실질적으로 대각선 방향이다. 다른 구현에서, 도 7에 도시된 라우팅 방식은 또한 다수의 칩-스케일 패키지 층들에 걸쳐 하나의 열(예를 들면, 반도체 패키지(400)에서 바깥쪽 열들 중 하나)을 따라 솔더 볼들을 서로 연결함으로써 구현될 수 있다. 간단히 말하자면, 도 7 및 도 8에 도시된 스태거드 라우팅 방식은, 하나의 열, 하나의 행, 및/또는 적층의 다양한 층들에 걸쳐 대각선/지그재그 연결 등을 포함하여 다양한 방법으로 구현될 수 있다.
또 다른 구현에서, 일부 솔더 볼들만 종속연결 방식을 이용하여 상호 연결하고, 나머지 솔더 볼들은 적층된 패키지에 걸쳐 비종속연결 방식으로 연결할 수 있다. 즉, 적층의 모든 층에 걸쳐 동일한 위치에 있는 일부 솔더 볼들은 공통적으로 연결될 수 있다.
도 8은 본 발명의 구현에 따른 적층된 메모리 패키지(800)를 보여준다. 메모리 다이들(802a-d)은 칩-스케일 패키지 기판들(804a-d) 상에 실장된다. 일구현에서, 메모리 소자들(802a-d)은 공통 데이터 라인들 또는, 메모리 장치들(802a-d)로/부터 데이터(예를 들면, 비트)를 쓰기 및/또는 독출하는 데 사용되는 버스를 공유한다. 특정 메모리 장치로/부터 정확하게 쓰거 및/또는 독출하기 위하여, 도 7에서 설명한 종속연결 방식이 개별 칩 선택 및 클록 인에블링을 위해 구현된다. 개별적으로 패키지된 메모리 다이들(802a-d)은 인에이블 및/또는 디스에이블되어 솔더 볼들(806-813)에게 적절한 신호를 제공한다. 예를 들면, 솔더 볼(806)에 클록 A 및 솔더 볼(807)에 칩 셀렉트(chip select) A를 인에블시켜 메모리 장치(802a)를 억세스할 수 있다. 유사하게, 솔더 볼(808)에 클록 B 및 솔더 볼(809)에 칩 셀렉트 B를 인에블시켜 메모리 장치(802b)를 억세스할 수 있으며, 솔더 볼(810)에 클록 C 및 솔더 볼(811)에 칩 셀렉트 C를 인에블시켜 메모리 장치(802c)를 억세스할 수 있으 며, 솔더 볼(812)에 클록 D 및 솔더 볼(813)에 칩 셀렉트 D를 인에블시켜 메모리 장치(802d)를 억세스할 수 있다.
종종, 적층된 메모리 또는 반도체 패키지의 크기는 특정 구현에서 그것을 실장할 이용가능한 공간에 의해 제한된다. 따라서, 본 발명의 구현에서, 조밀하게 이격된 소자들을 이용하여 적층 패키지의 반도체 또는 메모리 밀도를 극대화시킨다. 예를 들면, 본 발명의 구현에서, 기판(예를 들면, 도 2의 104 또는 도 4의 402)은 길이가 대략 12 mm이며, 폭이 10 mm이며, 두께는 0.230 mm이다. 또한, 솔더 볼들(예를 들면, 도 3의 308 또는 도 5의 506)은 지름이 대략 0.50 mm이며, 특정 칩-스케일 패키지(예를 들면, 도 1의 100)의 높이 또는 두께는 대략 0.50 mm이다. 유사히게, 두 개의 적층된 칩-스케일 패키지들(예를 들면, 도 3 및 도 5에 도시된 패키지들)의 두께 또는 높이는 대략 1.00 mm이다.
예시적인 실시예들을 설명하였고 첨부된 도면에 도시되어 있으나, 이와 같은 실시예들은 광범위한 본 발명의 단지 예시에 불과하며 본 발명은 이에 한정되지 않으며, 다른 다양한 변형들이 가능하기 때문에 본 발명은 도시되고 설명된 특정 구조 및 배치에 한정되지 않는다. 본 발명이 속하는 기술분야의 통상의 지식을 가진 자라면, 본 발명의 보호범위 및 사상을 벗어남이 없이 상술한 바람직한 실시예의 다양한 응용 및 변형이 가능하다는 것은 자명하다. 예를 들어, 반도체 다이를 이용하여 본 발명을 설명하였으나, 본 발명으로부터 벗어남이 없이, 본 발명의 하나 또는 그 이상의 측면에 따라 다른 전자 장치 또는 소자가 그 대신에 사용될 수 있다. 따라서, 첨부된 청구범위의 범위 내에서, 본 발명은 상술한 것과 달리 실행될 수도 있다.
Claims (26)
- 제1면 및 상기 제1면과 반대인 제2면을 가지며 조절된 열 팽창 물질로 이루어진 기판;견고한 하부 커플링 부재들을 이용하여 상기 메모리 다이의 열 팽창 계수와 실질적으로 대등한 열 팽창 계수를 가지는 상기 기판의 상기 제1면 상에 실장된 메모리 다이;볼 그리드 어레이 구조로 상기 기판의 상기 제1면 상에 실장되며, 적어도 하나가 상기 하부 커플링 부재들 중 적어도 하나와 전기적으로 연결된 다수의 솔더 볼들;상기 기판의 상기 제2면에 연결되며, 각각이 스태거드 라우팅 방식으로 상기 다수의 솔더 볼들 중 하나 또는 그 이상과 전기적으로 연결된 다수의 패드들; 및상기 메모리 다이와 실질적으로 반대인 영역에 상기 기판의 상기 제2면 상에 실장된 하나 또는 그 이상의 전자 소자들을 포함하며,전자 소자와 상기 메모리 다이가 상기 기판으로부터 돌출되는 합산 거리는 솔더 볼과 패드가 상기 기판으로부터 돌출되는 거리보다 작은 것을 특징으로 하는 칩-스케일 패키지.
- 제1항에 있어서,적어도 하나의 솔도 볼을 상기 메모리 다이와 전기적으로 연결시키기 위해 상기 제1면 상에 제공된 전기적으로 도전성인 트레이스들을 더 포함하는 것을 특징으로 하는 칩-스케일 패키지.
- 제1항에 있어서,상기 기판은, 상기 메모리 다이의 열 팽창 계수와 실질적으로 대등한 조절된 열 팽창 물질을 포함하는 것을 특징으로 하는 칩-스케일 패키지.
- 제4항에 있어서,상기 하부 커플링 부재들은 상기 메모리 다이의 상기 하부 면을 실질적으로 노출되도록 하는 것을 특징으로 하는 칩-스케일 패키지.
- 제1면 및 상기 제1면과 반대인 제2면을 가지는 기판;솔도 볼들을 이용하여 상기 기판의 상기 제1면 상에 실장된 반도체 장치;볼 그리드 어레이 구조로 상기 기판의 상기 제1면 상에 실장되며, 적어도 하나가 상기 반도체 장치에 전기적으로 연결된 다수의 솔더 볼들;상기 기판의 상기 제2면에 연결되며, 각각 스태거드 라우팅 방식으로 상기 다수의 솔더 볼들 중 하나 또는 그 이상에 전기적으로 연결된 다수의 패드들; 및상기 기판의 상기 제2면 상에 실장된 하나 또는 그 이상의 전기 소자들을 포함하여 이루어진 것을 특징으로 하는 칩-스케일 패키지.
- 제5항에 있어서,상기 전기 소자들은 상기 반도체 장치와 실질적으로 반대인 영역에 상기 기판의 상기 제2면 상에 실장된 것을 특징으로 하는 칩-스케일 패키지.
- 제6항에 있어서,상기 전기 소자들은 커패시터들과 저항들을 포함하는 것을 특징으로 하는 칩-스케일 패키지.
- 제5항에 있어서,전기 소자와 상기 메모리 장치가 상기 기판으로부터 돌출되는 합산 거리는 솔더 볼과 패드가 상기 기판으로부터 돌출되는 거리보다 작은 것을 특징으로 하는 칩-스케일 패키지.
- 제5항에 있어서,상기 기판은 상기 반도체 장치의 팽창 계수와 실질적으로 대등한 팽창 계수를 가지는 조절된 열 팽창 계수를 포함하는 것을 특징으로 하는 칩-스케일 패키지.
- 제5항에 있어서,상기 반도체 장치는 실리콘 장치이며, 상기 기판은 상기 실리콘 장치의 팽창 계수와 실질적으로 대등한 조절된 열 팽창 계수를 가지는 물질을 포함하는 것을 특 징으로 하는 칩-스케일 패키지.
- 제5항에 있어서,적어도 하나의 솔더 볼을 상기 반도체 장치에 전기적으로 연결시키기 위한 상기 제1면 상의 전기적으로 도전성인 트레이스들을 더 포함하는 것을 특징으로 하는 칩-스케일 패키지.
- 제5항에 있어서,상기 반도체 장치는 실리콘 메모리 장치인 것을 특징으로 하는 칩-스케일 패키지.
- 제5항에 있어서,상기 반도체 장치는 견고한 하부 커플링 부재들을 이용하여 상기 제1면에 연결된 것을 특징으로 하는 칩-스케일 패키지.
- 제13항에 있어서,상기 견고한 하부 커플링 부재들은 상기 반도체 장치의 상기 하부면을 실질적으로 노출되도록 하는 것을 특징으로 하는 칩-스케일 패키지.
- 적층 구조로 배열된 다수의 칩-스케일 패키지들로 이루어지며, 상기 각각의 칩-스케일 패키지는,면과 상기 제1면에 반대인 제2면을 가지며 조절된 열 팽창 물질로 이루어진 기판;하부 커플링 부재들을 이용하여, 그 팽창 계수와 실질적으로 대등한 팽창 계수를 가지는 상기 기판의 상기 제1면 상에 트레이스들과 연결된 반도체 장치;볼 그리드 어레이 구조로 상기 기판의 상기 제1면 상에 실장되며 적어도 하나가 상기 반도체 장치와 전기적으로 연결된 다수의 솔더 볼들;상기 기판의 상기 제2면과 연결되며 각각 스태거드 라우팅 방식으로 상기 다수의 솔더 볼들 중 하나 또는 그 이상에 전기적으로 연결된 다수의 패드들; 및상기 반도체 장치와 실질적으로 반대인 영역에 상기 기판의 상기 제2기판 상에 실장된 하나 또는 그 이상의 소자들을 포함하고, 전자 소자와 상기 메모리 장치가 상기 기판으로부터 돌출되는 합산 거리는 솔더 볼과 패드가 상기 기판으로부터 돌출되는 거리보다 작은 것을 특징으로 하는 적층가능한 전자 어셈블리.
- 제15항에 있어서,상기 다수의 칩-스케일 패키지들은 동일한 라우팅 트레이스들을 가지는 것을 특징으로 하는 적층가능한 전자 어셈블리.
- 제15항에 있어서,제1칩-스케일 패키지의 상기 제1면 상의 상기 솔더 볼들은 제2칩-스케일 패 키지의 상기 제2면 상의 상기 패드들과 연결된 것을 특징으로 하는 적층가능한 전자 어셈블리.
- 제15항에 있어서,상기 스태커드 라우팅 방식은 제1칩-스케일 패키지의 다수의 솔더 볼들로부터 적층구조의 상기 칩-스케일 패키지들 각각에서 동일한 하부 커플링 부재를 억세스하도록 하는 것을 특징으로 하는 적층가능한 전자 어셈블리.
- 제15항에 있어서,상기 하부 커플링 부재들은 상기 반도체 장치의 상기 하부면을 노출하도록 하는 것을 특징으로 하는 적층가능한 전자 어셈블리.
- 반도체 모듈을 다른 장치들과 연결시키는 인터페이스를 가지는 메인 기판; 및상기 메인 기판의 제1면과 연결된 하나 또는 그 이상의 메모리 장치들의 적층으로 이루어지며,적어도 하나의 메모리 장치들의 적층은, 적층된 구조로 배열되며 제1면 및 상기 제1면과 반대인 제2면 상에 동일한 라우팅 트레이스들을 가지는 다수의 칩-스케일 패키지들을 포함하며,각각의 칩-스케일 패키지는,제1면 및 상기 제1면과 반대인 제2면을 가지는 기판;하부 커플링 부재들을 이용하여 상기 기판의 상기 제1기판 상에서 트레이스들과 전기적으로 연결된 메모리 반도체 다이; 및상기 기판의 상기 제1면 상에 실장되며 적어도 하나가 상기 메모리 반도체 다이와 전기적으로 연결되는 다수의 솔더 볼들을 포함하는 것을 특징으로 하는 메모리 모듈.
- 제20항에 있어서,상기 기판은 조절된 열 팽창 물질로 이루어지며,상기 기판은 상기 메모리 반도체 다이의 팽창 계수와 실질적으로 대등한 팽창 계수를 가지며,상기 다수의 솔더 볼들은 볼 그리드 어레이 구조로 상기 기판의 상기 제1면 상에 실장되며,각각의 칩-스케일 패키지는,상기 기판의 상기 제2면에 연결되며 각각 스태거드 라우팅 방식으로 상기 다수의 솔더 볼들 중 하나 또는 그 이상과 전기적으로 연결된 다수의 패드들; 및상기 메모리 반도체 다이와 실질적으로 반대인 영역에 상기 기판의 상기 제2면 상에 실장된 하나 또는 그 이상의 전자 소자들을 포함하며,전자 소자와 상기 메모리 반도체 다이가 상기 기판으로부터 돌출되는 합산 거리는 솔더 볼과 패드가 상기 기판으로부터 돌출되는 거리보다 작은 것을 특징으 로 하는 메모리 모듈.
- 제21항에 있어서,상기 스태거드 라우팅 방식은 제1칩-스케일 패키지에서 다수의 솔더 볼들로부터 적층으로 모든 상기 칩-스케일 패키지들에서 동일한 하부 커플링 부재들을 억세스하도록 하는 것을 특징으로 하는 메모리 모듈.
- 제20항에 있어서,상기 메모리 모듈은 듀얼 인라인 메모리 모듈인 것을 특징으로 하는 메모리 모듈.
- 제20항에 있어서,상기 메인 기판의 제2기판에 연결된 하나 또는 그 이상의 메모리 장치들을 더 포함하는 것을 특징으로 하는 메모리 모듈.
- 제20항에 있어서,상기 칩-스케일 패키지들은 다른 칩-스케일 패키지의 상기 제2면 상에 패드들과 연결된 칩-스케일 패키지의 상기 제1면 상에 상기 솔더 볼들로 적층되는 것을 특징으로 하는 메모리 모듈.
- 제20항에 있어서,상기 하부 커플링 부재들은 상기 메모리 반도체 다이의 상기 하부면이 노출되도록 하는 것을 특징으로 하는 메모리 모듈.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/656,452 | 2003-09-05 | ||
US10/656,452 US7180165B2 (en) | 2003-09-05 | 2003-09-05 | Stackable electronic assembly |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060079207A true KR20060079207A (ko) | 2006-07-05 |
KR100953051B1 KR100953051B1 (ko) | 2010-04-14 |
Family
ID=34226339
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020067004539A KR100953051B1 (ko) | 2003-09-05 | 2004-08-25 | 적층가능한 전자 어셈블리 |
Country Status (6)
Country | Link |
---|---|
US (2) | US7180165B2 (ko) |
EP (1) | EP1685600A4 (ko) |
JP (1) | JP4588027B2 (ko) |
KR (1) | KR100953051B1 (ko) |
CN (1) | CN1846311A (ko) |
WO (1) | WO2005027225A1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100885918B1 (ko) * | 2007-04-19 | 2009-02-26 | 삼성전자주식회사 | 반도체 디바이스 스택 패키지, 이를 이용한 전기장치 및 그패키지의 제조방법 |
KR100927120B1 (ko) * | 2007-10-29 | 2009-11-18 | 옵토팩 주식회사 | 반도체 소자 패키징 방법 |
KR101108947B1 (ko) * | 2010-12-09 | 2012-02-08 | 테세라, 인코포레이티드 | 고밀도 3차원 집적 커패시터 |
Families Citing this family (85)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6414391B1 (en) * | 1998-06-30 | 2002-07-02 | Micron Technology, Inc. | Module assembly for stacked BGA packages with a common bus bar in the assembly |
US7247932B1 (en) * | 2000-05-19 | 2007-07-24 | Megica Corporation | Chip package with capacitor |
KR100621991B1 (ko) * | 2003-01-03 | 2006-09-13 | 삼성전자주식회사 | 칩 스케일 적층 패키지 |
US7408258B2 (en) * | 2003-08-20 | 2008-08-05 | Salmon Technologies, Llc | Interconnection circuit and electronic module utilizing same |
US7265446B2 (en) * | 2003-10-06 | 2007-09-04 | Elpida Memory, Inc. | Mounting structure for semiconductor parts and semiconductor device |
US7183643B2 (en) | 2003-11-04 | 2007-02-27 | Tessera, Inc. | Stacked packages and systems incorporating the same |
US20050184376A1 (en) * | 2004-02-19 | 2005-08-25 | Salmon Peter C. | System in package |
US20050205951A1 (en) * | 2004-03-18 | 2005-09-22 | Honeywell Internatioanl, Inc. | Flip chip bonded micro-electromechanical system (MEMS) device |
US6987314B1 (en) | 2004-06-08 | 2006-01-17 | Amkor Technology, Inc. | Stackable semiconductor package with solder on pads on which second semiconductor package is stacked |
JP4528062B2 (ja) * | 2004-08-25 | 2010-08-18 | 富士通株式会社 | 半導体装置およびその製造方法 |
US7301242B2 (en) * | 2004-11-04 | 2007-11-27 | Tabula, Inc. | Programmable system in package |
US7530044B2 (en) * | 2004-11-04 | 2009-05-05 | Tabula, Inc. | Method for manufacturing a programmable system in package |
US7427809B2 (en) * | 2004-12-16 | 2008-09-23 | Salmon Technologies, Llc | Repairable three-dimensional semiconductor subsystem |
US20070007983A1 (en) * | 2005-01-06 | 2007-01-11 | Salmon Peter C | Semiconductor wafer tester |
US20060267174A1 (en) * | 2005-02-09 | 2006-11-30 | William Macropoulos | Apparatus and method using stackable substrates |
US20080203552A1 (en) * | 2005-02-15 | 2008-08-28 | Unisemicon Co., Ltd. | Stacked Package and Method of Fabricating the Same |
JP4185499B2 (ja) * | 2005-02-18 | 2008-11-26 | 富士通マイクロエレクトロニクス株式会社 | 半導体装置 |
US8201124B1 (en) | 2005-03-15 | 2012-06-12 | Tabula, Inc. | System in package and method of creating system in package |
JP4553765B2 (ja) * | 2005-03-25 | 2010-09-29 | Okiセミコンダクタ株式会社 | 半導体装置の製造方法 |
TWI264887B (en) * | 2005-05-05 | 2006-10-21 | Universal Scient Ind Co Ltd | Small-form-factor wireless communication module and manufacturing method thereof |
US7777313B2 (en) * | 2005-06-07 | 2010-08-17 | Analog Devices, Inc. | Electronic package structures and methods |
US20070023904A1 (en) * | 2005-08-01 | 2007-02-01 | Salmon Peter C | Electro-optic interconnection apparatus and method |
US20070023923A1 (en) * | 2005-08-01 | 2007-02-01 | Salmon Peter C | Flip chip interface including a mixed array of heat bumps and signal bumps |
US20070023889A1 (en) * | 2005-08-01 | 2007-02-01 | Salmon Peter C | Copper substrate with feedthroughs and interconnection circuits |
US7586747B2 (en) * | 2005-08-01 | 2009-09-08 | Salmon Technologies, Llc. | Scalable subsystem architecture having integrated cooling channels |
JP4553813B2 (ja) * | 2005-08-29 | 2010-09-29 | Okiセミコンダクタ株式会社 | 半導体装置の製造方法 |
JP5116268B2 (ja) * | 2005-08-31 | 2013-01-09 | キヤノン株式会社 | 積層型半導体装置およびその製造方法 |
TWI264127B (en) * | 2005-09-23 | 2006-10-11 | Via Tech Inc | Chip package and substrate thereof |
TWI305410B (en) * | 2005-10-26 | 2009-01-11 | Advanced Semiconductor Eng | Multi-chip package structure |
JP4512545B2 (ja) * | 2005-10-27 | 2010-07-28 | パナソニック株式会社 | 積層型半導体モジュール |
TWI270963B (en) * | 2005-12-09 | 2007-01-11 | Via Tech Inc | Package module with alignment structure and electronic device with the same |
KR100850286B1 (ko) * | 2006-01-18 | 2008-08-04 | 삼성전자주식회사 | 전자소자가 장착된 반도체 칩 패키지 및 이를 구비하는집적회로 모듈 |
US20070187828A1 (en) * | 2006-02-14 | 2007-08-16 | International Business Machines Corporation | Ild layer with intermediate dielectric constant material immediately below silicon dioxide based ild layer |
US20070210433A1 (en) * | 2006-03-08 | 2007-09-13 | Rajesh Subraya | Integrated device having a plurality of chip arrangements and method for producing the same |
US7993969B2 (en) * | 2006-08-10 | 2011-08-09 | Infineon Technologies Ag | Method for producing a module with components stacked one above another |
US7608921B2 (en) * | 2006-12-07 | 2009-10-27 | Stats Chippac, Inc. | Multi-layer semiconductor package |
US7532480B1 (en) * | 2006-12-14 | 2009-05-12 | Nvidia Corporation | Power delivery for electronic assemblies |
US20080258285A1 (en) * | 2007-04-23 | 2008-10-23 | Texas Instruments Incorporated | Simplified Substrates for Semiconductor Devices in Package-on-Package Products |
JP4986738B2 (ja) * | 2007-06-27 | 2012-07-25 | 新光電気工業株式会社 | 半導体パッケージおよびこれを用いた半導体装置 |
US7978479B2 (en) * | 2007-08-15 | 2011-07-12 | Accton Technology Corporation | WLAN SiP module |
US8779570B2 (en) * | 2008-03-19 | 2014-07-15 | Stats Chippac Ltd. | Stackable integrated circuit package system |
US8288205B2 (en) * | 2008-03-19 | 2012-10-16 | Stats Chippac Ltd. | Package in package system incorporating an internal stiffener component |
US8026740B2 (en) | 2008-03-21 | 2011-09-27 | Micron Technology, Inc. | Multi-level signaling for low power, short channel applications |
US20090268422A1 (en) * | 2008-04-29 | 2009-10-29 | Bailey Mark J | Scalable electronic package assembly for memory devices and other terminated bus structures |
KR100997272B1 (ko) * | 2008-07-17 | 2010-11-29 | 주식회사 동부하이텍 | 반도체칩 및 반도체칩 적층 패키지 |
US20100019362A1 (en) * | 2008-07-23 | 2010-01-28 | Manolito Galera | Isolated stacked die semiconductor packages |
JP5543094B2 (ja) * | 2008-10-10 | 2014-07-09 | ピーエスフォー ルクスコ エスエイアールエル | 低ノイズ半導体パッケージ |
US8259461B2 (en) | 2008-11-25 | 2012-09-04 | Micron Technology, Inc. | Apparatus for bypassing faulty connections |
JP5221315B2 (ja) * | 2008-12-17 | 2013-06-26 | 新光電気工業株式会社 | 配線基板及びその製造方法 |
JP5193898B2 (ja) * | 2009-02-12 | 2013-05-08 | 新光電気工業株式会社 | 半導体装置及び電子装置 |
CN101894829B (zh) * | 2009-05-19 | 2012-06-27 | 国碁电子(中山)有限公司 | 堆叠式封装结构 |
KR101078734B1 (ko) * | 2009-07-07 | 2011-11-02 | 주식회사 하이닉스반도체 | 반도체 패키지 및 그 제조방법과, 이를 이용한 스택 패키지 |
US8169058B2 (en) * | 2009-08-21 | 2012-05-01 | Stats Chippac, Ltd. | Semiconductor device and method of stacking die on leadframe electrically connected by conductive pillars |
US8383457B2 (en) | 2010-09-03 | 2013-02-26 | Stats Chippac, Ltd. | Semiconductor device and method of forming interposer frame over semiconductor die to provide vertical interconnect |
USRE48111E1 (en) | 2009-08-21 | 2020-07-21 | JCET Semiconductor (Shaoxing) Co. Ltd. | Semiconductor device and method of forming interposer frame over semiconductor die to provide vertical interconnect |
US9160349B2 (en) * | 2009-08-27 | 2015-10-13 | Micron Technology, Inc. | Die location compensation |
KR101620347B1 (ko) * | 2009-10-14 | 2016-05-13 | 삼성전자주식회사 | 패시브 소자들이 실장된 반도체 패키지 |
TWI385779B (zh) * | 2009-10-28 | 2013-02-11 | Nat Chip Implementation Ct Nat Applied Res Lab | 多層系統晶片模組結構 |
US8476775B2 (en) * | 2009-12-17 | 2013-07-02 | Stats Chippac Ltd. | Integrated circuit packaging system with embedded interconnect and method of manufacture thereof |
TWI416700B (zh) * | 2009-12-29 | 2013-11-21 | Chipmos Technologies Inc | 晶片堆疊封裝結構及其製造方法 |
KR20110139983A (ko) * | 2010-06-24 | 2011-12-30 | 삼성전자주식회사 | 반도체 패키지 |
US9343436B2 (en) | 2010-09-09 | 2016-05-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stacked package and method of manufacturing the same |
US20120063090A1 (en) * | 2010-09-09 | 2012-03-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cooling mechanism for stacked die package and method of manufacturing the same |
US8378477B2 (en) * | 2010-09-14 | 2013-02-19 | Stats Chippac Ltd. | Integrated circuit packaging system with film encapsulation and method of manufacture thereof |
KR101321170B1 (ko) * | 2010-12-21 | 2013-10-23 | 삼성전기주식회사 | 패키지 및 이의 제조 방법 |
US8653658B2 (en) | 2011-11-30 | 2014-02-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Planarized bumps for underfill control |
US9159647B2 (en) * | 2012-01-27 | 2015-10-13 | Novachips Canada Inc. | Method and apparatus for connecting memory dies to form a memory system |
US9646942B2 (en) | 2012-02-23 | 2017-05-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mechanisms for controlling bump height variation |
KR101930689B1 (ko) | 2012-05-25 | 2018-12-19 | 삼성전자주식회사 | 반도체 장치 |
US8970035B2 (en) | 2012-08-31 | 2015-03-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bump structures for semiconductor package |
CN103000608B (zh) * | 2012-12-11 | 2014-11-05 | 矽力杰半导体技术(杭州)有限公司 | 一种多组件的芯片封装结构 |
US9207275B2 (en) * | 2012-12-14 | 2015-12-08 | International Business Machines Corporation | Interconnect solder bumps for die testing |
CN104051411B (zh) * | 2013-03-15 | 2018-08-28 | 台湾积体电路制造股份有限公司 | 叠层封装结构 |
TWI555101B (zh) * | 2014-05-27 | 2016-10-21 | 矽品精密工業股份有限公司 | 封裝結構及其製法 |
KR102274742B1 (ko) * | 2014-10-06 | 2021-07-07 | 삼성전자주식회사 | 패키지 온 패키지와 이를 포함하는 컴퓨팅 장치 |
US9536824B2 (en) * | 2014-11-06 | 2017-01-03 | Origin Gps Ltd. | Dual sided circuit for surface mounting |
KR102258101B1 (ko) * | 2014-12-05 | 2021-05-28 | 삼성전자주식회사 | 패키지 온 패키지와 이를 포함하는 모바일 컴퓨팅 장치 |
BR112015028568A2 (pt) * | 2014-12-15 | 2017-07-25 | Intel Corp | aparelho de pacote em pacote de molde de suspensão invertida. |
US11211359B2 (en) * | 2015-09-17 | 2021-12-28 | Semiconductor Components Industries, Llc | Semiconductor device and method of forming modular 3D semiconductor package with horizontal and vertical oriented substrates |
US9893058B2 (en) | 2015-09-17 | 2018-02-13 | Semiconductor Components Industries, Llc | Method of manufacturing a semiconductor device having reduced on-state resistance and structure |
US10141938B2 (en) * | 2016-09-21 | 2018-11-27 | Xilinx, Inc. | Stacked columnar integrated circuits |
CN111029324A (zh) * | 2019-11-22 | 2020-04-17 | 中国电子科技集团公司第十三研究所 | 三维微波模块电路结构及其制备方法 |
CN111128908B (zh) * | 2019-11-22 | 2024-04-16 | 中国电子科技集团公司第十三研究所 | 三维堆叠电路结构及其制备方法 |
WO2022209737A1 (ja) * | 2021-03-31 | 2022-10-06 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
US12002795B2 (en) | 2022-04-13 | 2024-06-04 | Google Llc | Pluggable CPU modules with vertical power |
Family Cites Families (85)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3746934A (en) | 1971-05-06 | 1973-07-17 | Siemens Ag | Stack arrangement of semiconductor chips |
US4698267A (en) * | 1985-09-17 | 1987-10-06 | E. I. Du Pont De Nemours And Company | High density para-aramid papers |
DE3609170C1 (de) | 1986-03-19 | 1987-10-08 | Chemie Filter Gmbh Verfahren | Elektronisches Geraet mit aufeinandergestapelten Hauptmodulen |
US5028986A (en) | 1987-12-28 | 1991-07-02 | Hitachi, Ltd. | Semiconductor device and semiconductor module with a plurality of stacked semiconductor devices |
US5172303A (en) | 1990-11-23 | 1992-12-15 | Motorola, Inc. | Electronic component assembly |
US5130894A (en) | 1990-11-26 | 1992-07-14 | At&T Bell Laboratories | Three-dimensional circuit modules |
US5222014A (en) | 1992-03-02 | 1993-06-22 | Motorola, Inc. | Three-dimensional multi-chip pad array carrier |
US5544017A (en) | 1992-08-05 | 1996-08-06 | Fujitsu Limited | Multichip module substrate |
JP3105089B2 (ja) | 1992-09-11 | 2000-10-30 | 株式会社東芝 | 半導体装置 |
US5479319A (en) | 1992-12-30 | 1995-12-26 | Interconnect Systems, Inc. | Multi-level assemblies for interconnecting integrated circuits |
JPH06342874A (ja) * | 1993-06-01 | 1994-12-13 | Oki Electric Ind Co Ltd | 高集積半導体装置 |
US5455385A (en) | 1993-06-28 | 1995-10-03 | Harris Corporation | Multilayer LTCC tub architecture for hermetically sealing semiconductor die, external electrical access for which is provided by way of sidewall recesses |
US5502667A (en) | 1993-09-13 | 1996-03-26 | International Business Machines Corporation | Integrated multichip memory module structure |
US5410451A (en) | 1993-12-20 | 1995-04-25 | Lsi Logic Corporation | Location and standoff pins for chip on tape |
US5434745A (en) | 1994-07-26 | 1995-07-18 | White Microelectronics Div. Of Bowmar Instrument Corp. | Stacked silicon die carrier assembly |
FR2726428B1 (fr) | 1994-10-27 | 1997-01-10 | Gec Alsthom Transport Sa | Tiroir pour cartes electroniques a embrochement et debrochage automatiques et tiroir et son support |
US5666272A (en) | 1994-11-29 | 1997-09-09 | Sgs-Thomson Microelectronics, Inc. | Detachable module/ball grid array package |
US5715144A (en) | 1994-12-30 | 1998-02-03 | International Business Machines Corporation | Multi-layer, multi-chip pyramid and circuit board structure |
US5701233A (en) | 1995-01-23 | 1997-12-23 | Irvine Sensors Corporation | Stackable modules and multimodular assemblies |
JP2944449B2 (ja) * | 1995-02-24 | 1999-09-06 | 日本電気株式会社 | 半導体パッケージとその製造方法 |
US5586010A (en) | 1995-03-13 | 1996-12-17 | Texas Instruments Incorporated | Low stress ball grid array package |
US5783870A (en) | 1995-03-16 | 1998-07-21 | National Semiconductor Corporation | Method for connecting packages of a stacked ball grid array structure |
US5574630A (en) * | 1995-05-11 | 1996-11-12 | International Business Machines Corporation | Laminated electronic package including a power/ground assembly |
US5657537A (en) | 1995-05-30 | 1997-08-19 | General Electric Company | Method for fabricating a stack of two dimensional circuit modules |
JP2716012B2 (ja) | 1995-08-10 | 1998-02-18 | 日本電気株式会社 | 半導体パッケージ及びその実装方法 |
JP2806357B2 (ja) * | 1996-04-18 | 1998-09-30 | 日本電気株式会社 | スタックモジュール |
US5907903A (en) | 1996-05-24 | 1999-06-01 | International Business Machines Corporation | Multi-layer-multi-chip pyramid and circuit board structure and method of forming same |
US5748452A (en) | 1996-07-23 | 1998-05-05 | International Business Machines Corporation | Multi-electronic device package |
US6125039A (en) | 1996-07-31 | 2000-09-26 | Taiyo Yuden Co., Ltd. | Hybrid module |
US6809421B1 (en) * | 1996-12-02 | 2004-10-26 | Kabushiki Kaisha Toshiba | Multichip semiconductor device, chip therefor and method of formation thereof |
US5857858A (en) | 1996-12-23 | 1999-01-12 | General Electric Company | Demountable and repairable low pitch interconnect for stacked multichip modules |
US5994166A (en) | 1997-03-10 | 1999-11-30 | Micron Technology, Inc. | Method of constructing stacked packages |
JP2964983B2 (ja) * | 1997-04-02 | 1999-10-18 | 日本電気株式会社 | 三次元メモリモジュール及びそれを用いた半導体装置 |
JPH10294423A (ja) * | 1997-04-17 | 1998-11-04 | Nec Corp | 半導体装置 |
US6195268B1 (en) | 1997-06-09 | 2001-02-27 | Floyd K. Eide | Stacking layers containing enclosed IC chips |
US6014316A (en) | 1997-06-13 | 2000-01-11 | Irvine Sensors Corporation | IC stack utilizing BGA contacts |
US5953210A (en) * | 1997-07-08 | 1999-09-14 | Hughes Electronics Corporation | Reworkable circuit board assembly including a reworkable flip chip |
US5798567A (en) * | 1997-08-21 | 1998-08-25 | Hewlett-Packard Company | Ball grid array integrated circuit package which employs a flip chip integrated circuit and decoupling capacitors |
CA2218307C (en) | 1997-10-10 | 2006-01-03 | Gennum Corporation | Three dimensional packaging configuration for multi-chip module assembly |
JP2870530B1 (ja) * | 1997-10-30 | 1999-03-17 | 日本電気株式会社 | スタックモジュール用インターポーザとスタックモジュール |
US6163462A (en) | 1997-12-08 | 2000-12-19 | Analog Devices, Inc. | Stress relief substrate for solder ball grid array mounted circuits and method of packaging |
JP2000208698A (ja) * | 1999-01-18 | 2000-07-28 | Toshiba Corp | 半導体装置 |
US6274929B1 (en) * | 1998-09-01 | 2001-08-14 | Texas Instruments Incorporated | Stacked double sided integrated circuit package |
US6137164A (en) * | 1998-03-16 | 2000-10-24 | Texas Instruments Incorporated | Thin stacked integrated circuit device |
KR100260997B1 (ko) * | 1998-04-08 | 2000-07-01 | 마이클 디. 오브라이언 | 반도체패키지 |
US6072233A (en) | 1998-05-04 | 2000-06-06 | Micron Technology, Inc. | Stackable ball grid array package |
US6180881B1 (en) * | 1998-05-05 | 2001-01-30 | Harlan Ruben Isaak | Chip stack and method of making same |
US6451624B1 (en) * | 1998-06-05 | 2002-09-17 | Micron Technology, Inc. | Stackable semiconductor package having conductive layer and insulating layers and method of fabrication |
JP3147087B2 (ja) | 1998-06-17 | 2001-03-19 | 日本電気株式会社 | 積層型半導体装置放熱構造 |
US5977640A (en) * | 1998-06-26 | 1999-11-02 | International Business Machines Corporation | Highly integrated chip-on-chip packaging |
US6414391B1 (en) * | 1998-06-30 | 2002-07-02 | Micron Technology, Inc. | Module assembly for stacked BGA packages with a common bus bar in the assembly |
US6297960B1 (en) * | 1998-06-30 | 2001-10-02 | Micron Technology, Inc. | Heat sink with alignment and retaining features |
US5854507A (en) * | 1998-07-21 | 1998-12-29 | Hewlett-Packard Company | Multiple chip assembly |
US6313522B1 (en) * | 1998-08-28 | 2001-11-06 | Micron Technology, Inc. | Semiconductor structure having stacked semiconductor devices |
US6049467A (en) | 1998-08-31 | 2000-04-11 | Unisys Corporation | Stackable high density RAM modules |
SG75873A1 (en) * | 1998-09-01 | 2000-10-24 | Texas Instr Singapore Pte Ltd | Stacked flip-chip integrated circuit assemblage |
AU5305799A (en) | 1998-09-02 | 2000-03-27 | Ibiden Co. Ltd. | Electronic part module mounted on socket |
US6093029A (en) | 1998-09-08 | 2000-07-25 | S3 Incorporated | Vertically stackable integrated circuit |
US6381141B2 (en) | 1998-10-15 | 2002-04-30 | Micron Technology, Inc. | Integrated device and method for routing a signal through the device |
KR20000029054A (ko) * | 1998-10-15 | 2000-05-25 | 이데이 노부유끼 | 반도체 장치 및 그 제조 방법 |
JP3358589B2 (ja) * | 1999-06-08 | 2002-12-24 | 株式会社村田製作所 | セラミック基板用組成物、グリーンシートおよびセラミック回路部品 |
US6525945B1 (en) | 1999-08-20 | 2003-02-25 | International Business Machines Corporation | Method and system for wide band decoupling of integrated circuits |
US6529385B1 (en) | 1999-08-25 | 2003-03-04 | Intel Corporation | Component array adapter |
JP3798597B2 (ja) * | 1999-11-30 | 2006-07-19 | 富士通株式会社 | 半導体装置 |
US6545868B1 (en) | 2000-03-13 | 2003-04-08 | Legacy Electronics, Inc. | Electronic module having canopy-type carriers |
US6437990B1 (en) * | 2000-03-20 | 2002-08-20 | Agere Systems Guardian Corp. | Multi-chip ball grid array IC packages |
JP3980807B2 (ja) | 2000-03-27 | 2007-09-26 | 株式会社東芝 | 半導体装置及び半導体モジュール |
US6462421B1 (en) * | 2000-04-10 | 2002-10-08 | Advanced Semicondcutor Engineering, Inc. | Multichip module |
US7247932B1 (en) * | 2000-05-19 | 2007-07-24 | Megica Corporation | Chip package with capacitor |
JP2001339043A (ja) * | 2000-05-30 | 2001-12-07 | Mitsubishi Electric Corp | 半導体装置及びそれを用いた半導体モジュール |
JP4447143B2 (ja) * | 2000-10-11 | 2010-04-07 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
JP2002151648A (ja) * | 2000-11-07 | 2002-05-24 | Mitsubishi Electric Corp | 半導体モジュール |
JP2002184937A (ja) * | 2000-12-18 | 2002-06-28 | Shinko Electric Ind Co Ltd | 半導体装置の実装構造 |
US20020075662A1 (en) | 2000-12-19 | 2002-06-20 | Abocom Systems, Inc. | Stack-type expansible electronic device |
US6448506B1 (en) * | 2000-12-28 | 2002-09-10 | Amkor Technology, Inc. | Semiconductor package and circuit board for making the package |
EP1235471A1 (en) | 2001-02-27 | 2002-08-28 | STMicroelectronics Limited | A stackable module |
SG95637A1 (en) * | 2001-03-15 | 2003-04-23 | Micron Technology Inc | Semiconductor/printed circuit board assembly, and computer system |
US6477058B1 (en) | 2001-06-28 | 2002-11-05 | Hewlett-Packard Company | Integrated circuit device package including multiple stacked components |
US7145254B2 (en) * | 2001-07-26 | 2006-12-05 | Denso Corporation | Transfer-molded power device and method for manufacturing transfer-molded power device |
DE10164800B4 (de) * | 2001-11-02 | 2005-03-31 | Infineon Technologies Ag | Verfahren zur Herstellung eines elektronischen Bauelements mit mehreren übereinander gestapelten und miteinander kontaktierten Chips |
US6703697B2 (en) * | 2001-12-07 | 2004-03-09 | Intel Corporation | Electronic package design with improved power delivery performance |
JP2003318361A (ja) * | 2002-04-19 | 2003-11-07 | Fujitsu Ltd | 半導体装置及びその製造方法 |
US6542393B1 (en) | 2002-04-24 | 2003-04-01 | Ma Laboratories, Inc. | Dual-bank memory module with stacked DRAM chips having a concave-shaped re-route PCB in-between |
US6597062B1 (en) * | 2002-08-05 | 2003-07-22 | High Connection Density, Inc. | Short channel, memory module with stacked printed circuit boards |
SG104348A1 (en) * | 2002-11-21 | 2004-06-21 | Inst Of Microelectronics | Apparatus and method for fluid-based cooling of heat-generating devices |
-
2003
- 2003-09-05 US US10/656,452 patent/US7180165B2/en not_active Ceased
-
2004
- 2004-08-25 KR KR1020067004539A patent/KR100953051B1/ko not_active IP Right Cessation
- 2004-08-25 WO PCT/US2004/027653 patent/WO2005027225A1/en active Application Filing
- 2004-08-25 CN CNA200480025558XA patent/CN1846311A/zh active Pending
- 2004-08-25 EP EP04782199A patent/EP1685600A4/en not_active Withdrawn
- 2004-08-25 JP JP2006526125A patent/JP4588027B2/ja not_active Expired - Fee Related
-
2010
- 2010-02-15 US US12/557,643 patent/USRE42363E1/en not_active Expired - Lifetime
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100885918B1 (ko) * | 2007-04-19 | 2009-02-26 | 삼성전자주식회사 | 반도체 디바이스 스택 패키지, 이를 이용한 전기장치 및 그패키지의 제조방법 |
KR100927120B1 (ko) * | 2007-10-29 | 2009-11-18 | 옵토팩 주식회사 | 반도체 소자 패키징 방법 |
KR101108947B1 (ko) * | 2010-12-09 | 2012-02-08 | 테세라, 인코포레이티드 | 고밀도 3차원 집적 커패시터 |
Also Published As
Publication number | Publication date |
---|---|
EP1685600A1 (en) | 2006-08-02 |
WO2005027225A1 (en) | 2005-03-24 |
US20050051903A1 (en) | 2005-03-10 |
US7180165B2 (en) | 2007-02-20 |
KR100953051B1 (ko) | 2010-04-14 |
USRE42363E1 (en) | 2011-05-17 |
JP4588027B2 (ja) | 2010-11-24 |
EP1685600A4 (en) | 2008-05-14 |
CN1846311A (zh) | 2006-10-11 |
JP2007504676A (ja) | 2007-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100953051B1 (ko) | 적층가능한 전자 어셈블리 | |
US6507107B2 (en) | Semiconductor/printed circuit board assembly | |
US7473993B2 (en) | Semiconductor stack package and memory module with improved heat dissipation | |
EP0559366B1 (en) | Stackable three-dimensional multiple chip semiconductor device and method for making the same | |
US7061092B2 (en) | High-density modularity for ICS | |
US6229216B1 (en) | Silicon interposer and multi-chip-module (MCM) with through substrate vias | |
US6607942B1 (en) | Method of fabricating as grooved heat spreader for stress reduction in an IC package | |
US6838768B2 (en) | Module assembly for stacked BGA packages | |
US20050189623A1 (en) | Multiple die package | |
US8338929B2 (en) | Stacked-type chip package structure and fabrication method thereof | |
JP3224978B2 (ja) | 半導体装置 | |
US9281266B2 (en) | Stacked chip-on-board module with edge connector | |
US20070069371A1 (en) | Cavity chip package | |
KR100702970B1 (ko) | 이원 접속 방식을 가지는 반도체 패키지 및 그 제조 방법 | |
JPH07170098A (ja) | 電子部品の実装構造および実装方法 | |
US7217597B2 (en) | Die stacking scheme | |
JPH10284544A (ja) | 半導体装置およびその製造方法 | |
US6137174A (en) | Hybrid ASIC/memory module package | |
US20020050378A1 (en) | Double-layered multiple chip module package |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130321 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20140320 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |