JPS5854436A - 端末制御装置 - Google Patents

端末制御装置

Info

Publication number
JPS5854436A
JPS5854436A JP56152664A JP15266481A JPS5854436A JP S5854436 A JPS5854436 A JP S5854436A JP 56152664 A JP56152664 A JP 56152664A JP 15266481 A JP15266481 A JP 15266481A JP S5854436 A JPS5854436 A JP S5854436A
Authority
JP
Japan
Prior art keywords
processing
processor
terminal
control
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56152664A
Other languages
English (en)
Other versions
JPS6153749B2 (ja
Inventor
Hidehiko Yanagisawa
柳沢 英彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP56152664A priority Critical patent/JPS5854436A/ja
Publication of JPS5854436A publication Critical patent/JPS5854436A/ja
Publication of JPS6153749B2 publication Critical patent/JPS6153749B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は異なる処理システムに豪絖される端末制御装置
に関する。
端末装置がセンタの処理装置Ki!綬される処理システ
ムにおいて、センタ儒に異なる処理仕様の複数の処W!
装置が設けられた場合には、夫々に見会っ友処春手段が
、端末(制質装置)側にも必要となる。壇たセンタの処
理装置が単一の場合でも異なる仕様の処1!(端末制御
)手段が豪数個設けられているときには、それに対応す
る処理手段が端末IIIK必要となる。従来の端末制御
藝Itはセンタの単一の処理装置に炉応する処理手段を
有するのみで、異なる処理装置(換言すれば、異なる処
理仕様)K対応できない欠点があった。
本発明は上記の欠点を解決するためになされ穴もので、
異なる処理仕様の智数の処理システムへの接続を容易と
する端末制御fl置の提供を目的とする。
本発明は、異なる処理仕様の、検数の処理手段を有する
処理システムに結ばれた端末制御装置において、前記複
数の処理手段に対応し#菩数の処理手段の各々のデータ
処9に必要な制御規約データが格納された制御11と、
前記複数の処理手段に対応する蕾数個の第2の処理手段
とを備え、所定の前配置N+@規約データと、#11制
御規約データにより定まる前記第2の処理手段とを用い
て、前記処環システムとの間でデータ処1を行うことを
特徴とする端末制御装置である。
以下、本発明を図面によって説明する。11面は本発明
の一実施例を説明するブ四ツタ図であり、ltj処環シ
ステム、2.3.8.9は制御部、4゜6は接続部、5
は端末制御1M電、7はプロセサ、lGは端末装置例え
ば現金支払機、11はターずナルライ−1A、B社プロ
セす、PA、pm、p畠、pbaam″;fログラム、
Tム、T烏はテーブルである1図面におけるセンタ側の
処理システム1社、プロセサAとプ費七すBとで構成さ
し、フ1:1 *tAとプロセサBとは、処理仕様が全
く具なるプロ竜すである。一方、端末制御1lIs置5
KFi彼数種の端末機(現金支払機10及びターミナル
ライタ11)が伊続されてお9、現金支払機10からの
データはセンタ側のプ四セtAの系列により処理され、
壕*夢−電ナルライタ11からOデータは、プvs−k
flJの系列により処理されるものとスル、図面にシい
て、処理システムlは、端末の種別に応じ、プロセナム
が処理プログラムPAをログラムPIを実行する第2の
処理手段とJElllIえている。*述のよう(、プロ
七すAとプロセサBとは処理仕様の全く異なるプロセサ
であるので、端末制御装置5には、テーブルT^及びT
aと、処理プログラムPa及びpbとを用意する。テー
ブルTム(又tfTi)#CFi、プロセサA(X線B
)Kは次のデータが格納されている。
a、制御規約(プロトコル)を表わす識別コードb、制
御規約に対応した処理プログラムPa(又はpb)を選
択するためのキー、又は処理グログラムのアドレス C0制御情報 印 センタ側からの電文をどの端末に渡丁かを示すキー
又はテーブル (n  該制@規約で使用する最大データ長f1  皺
制御規約に含まれる諸僚能の中から所要の機能のサポー
トを指示するコード に)該制御規約をセンタ側のプロセサA(又はB)と結
合するに必weキーワード 図面において、プロ七すムから発ぜられた指令X線デー
−(図示してlAl1い)を端末制m1stsが受けた
とき、劃一部8はテーブルTムを参照し”fJa珊プレ
グツムPaのアドレスをfvx七す7に@(、ξれに1
9プローkt?が処理プログラムPa811行すること
によシ、現金支払機10に関わる制御を行う、一様にプ
ロセサBからの指層ヌはデータを受環した場合虻は、制
m1ssがテーブル1層を参解し、プロセt7KM層プ
ログラムPbを実行せしめることによシ、ターZナルラ
イタ11に@わる制御を実行せしめるものである。
以上のように杢発明は、端末制御装置に1異なる制御規
約pと処理手段とをII数個設けることにより、異なる
処理規約を有する処理装置又は処理手段との対応を容島
とし、ハードウェアの固定化を防止しうる利点を有する
【図面の簡単な説明】
図面は本発明の一実施例を説明するブロック図であ〕、
図中に用いた符号は次の通りである。 l線処理システム、2,3,8..9社制御部。 411接続部、5は端末制御装置、7はプロ竜す、1(
l現金支払機、11はターZナルライ−、ム、B轄プt
3−にす、PA、Pl、Pa、PbFi処理プ冒グラム
、Tム+Tmtlテーブルを示す。

Claims (1)

    【特許請求の範囲】
  1. Jlllにる処理仕様の、IIF数の処1手段を有する
    処1システムに結ばれた端末制御装置に訃いτ、前記I
    IIIIIのI&場手段に対応し該複数の処1手段の各
    々のデータ処MK必111km御規約データー1格納さ
    れた制**と、前記IIF数の処理手段に対応する豪数
    個の他の処理手段とを備え、所定の前記制御規約データ
    と、該制御規約データにより定まる前配他の処理手段と
    を用いて前記処理シス予ムとの間でデータ処理を行うこ
    七を4I像とする端末制御装置。
JP56152664A 1981-09-26 1981-09-26 端末制御装置 Granted JPS5854436A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56152664A JPS5854436A (ja) 1981-09-26 1981-09-26 端末制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56152664A JPS5854436A (ja) 1981-09-26 1981-09-26 端末制御装置

Publications (2)

Publication Number Publication Date
JPS5854436A true JPS5854436A (ja) 1983-03-31
JPS6153749B2 JPS6153749B2 (ja) 1986-11-19

Family

ID=15545383

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56152664A Granted JPS5854436A (ja) 1981-09-26 1981-09-26 端末制御装置

Country Status (1)

Country Link
JP (1) JPS5854436A (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59208629A (ja) * 1983-05-11 1984-11-27 インタ−ナシヨナル ビジネス マシ−ンズ コ−ポレ−シヨン 統合デ−タ処理/テキスト処理システム
JPS59208628A (ja) * 1983-05-11 1984-11-27 インタ−ナシヨナル ビジネス マシ−ンズ コ−ポレ−シヨン 統合デ−タ処理/テキスト処理システム
JPS6062324A (ja) * 1983-09-14 1985-04-10 Nippon S Ii C Kk 地盤改良工法
JPS61133454A (ja) * 1984-12-03 1986-06-20 Hitachi Ltd 端末制御方式
JPS61257046A (ja) * 1985-05-10 1986-11-14 Fujitsu Ltd 回線制御方式
JPS6225329A (ja) * 1985-07-25 1987-02-03 Fujitsu Ltd 制御プログラム生成制御方式
JPH02148350A (ja) * 1988-11-30 1990-06-07 Pfu Ltd ホスト・ワークステーション間連携処理方式
JPH02261237A (ja) * 1989-03-31 1990-10-24 Matsushita Electric Ind Co Ltd 通信機能付き電子機器

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0218743B2 (ja) * 1983-05-11 1990-04-26 Intaanashonaru Bijinesu Mashiinzu Corp
JPS59208628A (ja) * 1983-05-11 1984-11-27 インタ−ナシヨナル ビジネス マシ−ンズ コ−ポレ−シヨン 統合デ−タ処理/テキスト処理システム
JPS59208629A (ja) * 1983-05-11 1984-11-27 インタ−ナシヨナル ビジネス マシ−ンズ コ−ポレ−シヨン 統合デ−タ処理/テキスト処理システム
JPH0218742B2 (ja) * 1983-05-11 1990-04-26 Intaanashonaru Bijinesu Mashiinzu Corp
JPS6062324A (ja) * 1983-09-14 1985-04-10 Nippon S Ii C Kk 地盤改良工法
JPS61133454A (ja) * 1984-12-03 1986-06-20 Hitachi Ltd 端末制御方式
JPH0414375B2 (ja) * 1984-12-03 1992-03-12 Hitachi Ltd
JPS61257046A (ja) * 1985-05-10 1986-11-14 Fujitsu Ltd 回線制御方式
JPH0448016B2 (ja) * 1985-05-10 1992-08-05 Fujitsu Ltd
JPS6225329A (ja) * 1985-07-25 1987-02-03 Fujitsu Ltd 制御プログラム生成制御方式
JPH02148350A (ja) * 1988-11-30 1990-06-07 Pfu Ltd ホスト・ワークステーション間連携処理方式
JPH02261237A (ja) * 1989-03-31 1990-10-24 Matsushita Electric Ind Co Ltd 通信機能付き電子機器
JPH0693688B2 (ja) * 1989-03-31 1994-11-16 松下電器産業株式会社 通信機能付き電子機器

Also Published As

Publication number Publication date
JPS6153749B2 (ja) 1986-11-19

Similar Documents

Publication Publication Date Title
DE3043894C2 (ja)
JPS5854436A (ja) 端末制御装置
JPS627245A (ja) ロ−カルエリアネツトワ−クの端末通信方式
JPS51113547A (en) Data processing system
JPS55153022A (en) Transmission system for input-output signal
JPS62107355A (ja) デ−タ処理装置
JPS59151245A (ja) パリテイチエツクの変更方式
JP3172196B2 (ja) 通信制御方法
JPS51144137A (en) Input/output data control unit
JPS61294546A (ja) メッセージ出力制御方法
JPS6062768A (ja) デ−タ伝送装置
JPH01103046A (ja) 通信制御方式
JPS62203544U (ja)
JPS6072056A (ja) 共通バス転送制御方式
JPH0262649A (ja) 入出力制御装置
JPS51139224A (en) Computor occupation self-control system
JPH0373048A (ja) 端末固有データ領域の自動初期化方式
JPH04256029A (ja) 複数タスクへの電文制御処理方式
JPS62154164A (ja) プロセス間通信制御装置
JPH11249764A (ja) 並列型ワークステーション一斉停止システム
JPH01189711A (ja) タイマ管理方式
JPH01229541A (ja) 同一通信パスにおける端末からのアクセス方式
JPS61161844A (ja) 通信制御装置の制御方式
JPS63279350A (ja) オンライントランザクション制御システムの端末接続方式
JPS6367629A (ja) 情報処理装置のシステム構成定義用ワ−クステ−シヨン割当て方式